JP4022862B2 - 固体撮像装置及びその制御方法 - Google Patents

固体撮像装置及びその制御方法 Download PDF

Info

Publication number
JP4022862B2
JP4022862B2 JP2002169862A JP2002169862A JP4022862B2 JP 4022862 B2 JP4022862 B2 JP 4022862B2 JP 2002169862 A JP2002169862 A JP 2002169862A JP 2002169862 A JP2002169862 A JP 2002169862A JP 4022862 B2 JP4022862 B2 JP 4022862B2
Authority
JP
Japan
Prior art keywords
signal
pixel
circuit
gain
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2002169862A
Other languages
English (en)
Other versions
JP2004015701A (ja
Inventor
祥二 川人
信男 中村
弘樹 佐藤
瑞穂 東
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP2002169862A priority Critical patent/JP4022862B2/ja
Application filed by Sony Corp filed Critical Sony Corp
Priority to TW92115543A priority patent/TWI227997B/zh
Priority to US10/458,599 priority patent/US7573518B2/en
Priority to CNB031330185A priority patent/CN1232106C/zh
Publication of JP2004015701A publication Critical patent/JP2004015701A/ja
Application granted granted Critical
Publication of JP4022862B2 publication Critical patent/JP4022862B2/ja
Priority to US12/477,739 priority patent/US8125551B2/en
Priority to US13/406,340 priority patent/US8514311B2/en
Priority to US13/931,473 priority patent/US9154714B2/en
Priority to US14/250,994 priority patent/US9648258B2/en
Priority to US15/477,467 priority patent/US10986296B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/70Circuitry for compensating brightness variation in the scene
    • H04N23/76Circuitry for compensating brightness variation in the scene by influencing the image signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/50Control of the SSIS exposure
    • H04N25/57Control of the dynamic range
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/772Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising A/D, V/T, V/F, I/T or I/F converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • H04N25/778Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components comprising amplifiers shared between a plurality of pixels, i.e. at least one part of the amplifier must be on the sensor array itself

Description

【0001】
【発明の属する技術分野】
本発明は、CMOSイメージセンサ等の固体撮像装置に関し、特に光電変換領域部によって得られた画素信号を画素列毎に設けたカラム領域部に順次蓄積し、さらにこのカラム領域部を順次選択することにより、各画素信号を順次出力するようにした、いわゆるカラム方式の固体撮像装置及びその制御方法に関する。
【0002】
【従来の技術】
図12は、従来のカラム方式によるCMOSイメージセンサの構成例を示す回路図である。
このCMOSイメージセンサは、半導体基板(図示せず)上に、二次元画素アレイよりなる光電変換領域部1と、水平方向の選択を行う水平走査回路9と、垂直方向の選択を行う垂直走査回路10と、各種タイミング信号を生成するタイミングジェネレータ部11と、画素信号を増幅する出力アンプ12と、PGA(プログラマブルゲインコントロール増幅器)回路13と、AD(アナログデジタル変換)回路14等を有して構成されている。
このCMOSイメージセンサでは、光電変換領域部1の出力側に設けたカラム領域と呼ばれる部分に画素列毎にキャパシタを設け、各画素から読み出した信号を順次キャパシタに格納し、これを順次出力アンプ12に読み出して出力するカラム方式を採用したものであり、各画素信号の信号処理を画素列単位で読み出した後に行うことで、同様の信号処理を各単位画素内で行うものに比べて、各単位画素内の構成を簡素化し、イメージセンサの多画素化、小型化、低コスト化等に対応できるようにしたものである。
【0003】
次に、このような回路の動作を簡単に説明する。
光信号を受光する光電変換領域部1は、行列方向に配置された複数の単位画素P(1−1−1、1−1−2、1−1−3、……)から構成されている。この単位画素の中には、少なくとも光電変換素子が1個含まれており、通常、この光電変換素子にはフォトダイオードやフォトゲートが用いられている。
そして、光電変換領域部1から出力される画素信号は、垂直走査回路10により、制御線3(3−1、3−2、3−3、……)を介して所定の行が順番に選択される。
なお、図12では各画素行毎に1本ずつしか示していないが、垂直走査回路10からは各画素行を選択して画素信号を読み出すために、通常は複数種類の制御線3が並列に設けられている。
【0004】
そして、この制御線3によって選択された行の信号は、光電変換領域部1の出力側に平行に配置されるカラム領域部のキャパシタ6(6−1、6−2、6−3、……)に順次蓄積される。この信号の蓄積動作は1行同時に行われる。
カラム領域部のキャパシタ6に蓄積された画素信号は、水平走査回路9により左端から順番に列を走査していく動作によって順次選択される。つまり、水平走査回路9から列選択トランジスタ7(7−1、7−2、7−3、……)を順番に選択して駆動していく。これにより、各画素Pの画素信号が順番に読み出されることになる。
【0005】
また、出力アンプ12は、水平信号線8に読み出された画素信号を順次増幅して電圧信号として出力する。PGA回路13は、その電圧信号を細かいゲイン刻みで電圧増幅する。そして、この電圧増幅された画素信号をAD回路14に入力し、デジタル信号15として半導体チップの外部に出力する。
なお、垂直信号線10には、負荷トランジスタ5(5−1、5−2、5−3、……)を介してバイアス回路2による一定のバイアス電圧が供給されている。
【0006】
【発明が解決しようとする課題】
ところで、上記従来の固体撮像装置に設けられるAD回路14のビット精度は、現在、一般的に12ビットや14ビットといったものが開発され、使用されている。
そして、このAD回路14のビット数を大きくすると、消費電力が大きくなり、さらに回路自身が持つ雑音により、ビット精度を良くしていくことが各段に難しくなってしまう。
このため従来のカラム方式によるイメージセンサでは、ビット精度を高くすることが困難であり、S/Nを良好に保ちながらダイナミックレンジを拡大できないという課題があった。
なお、光電変換領域部1の各画素内で画素信号のゲインを画素単位で制御するような構成とすれば、光電変換領域部側でビット精度を向上でき、出力信号のダイナミックレンジを拡大することが可能であるが、この場合には、各画素の構成が複雑化してしまい、上述したカラム方式による低コスト化や小型化といった利点を得ることができなくなる。
【0007】
そこで本発明の目的は、カラム方式を採用した回路構成においても画素信号のゲインを各画素毎に制御することが可能となり、S/Nを良好に保ちながらダイナミックレンジを拡大することができる固体撮像装置及びその制御方法を提供することにある。
【0008】
【課題を解決するための手段】
本発明は前記目的を達成するため、少なくとも光電変換素子を有する複数の単位画素が二次元アレイ状に配置された光電変換領域部と、前記光電変換領域部の各画素列毎に設けられ、光電変換領域部の各単位画素で生成された画素信号を順次読み出す垂直信号線と、前記光電変換領域部の出力側に設けられ、前記垂直信号線によって読み出された各単位画素の画素信号を順次蓄積するカラム領域部と、前記カラム領域部に蓄積された画素信号を順次読み出して出力する出力部とを有し、前記カラム領域部に、前記垂直信号線から出力される画素信号の大きさを検出する検出回路と、前記検出回路によって検出された画素信号の大きさを複数の段階に分け、各段階毎にゲインを選択的に切り換え、その切り換えられたゲインの大きさをコードで示す分類信号として出力するゲイン設定手段と、前記ゲイン設定手段から出力された分類信号を入力し、前記分類信号に対応するゲインで前記垂直信号線から出力される画素信号を増幅する増幅回路とを設け、前記カラム領域部の後段に、前記増幅回路から出力された増幅画素信号を水平信号線を介して入力し、アナログ・デジタル変換を行うAD変換回路と、前記ゲイン設定手段から出力された分類信号と前記AD変換回路によってAD変換された増幅画素信号とを入力し、各画素毎に分類信号と増幅画素信号を組み合わせたデジタル信号を出力するゲイン補正回路とを設けたことを特徴とする。
【0009】
また本発明は、少なくとも光電変換素子を有する複数の単位画素が二次元アレイ状に配置された光電変換領域部と、前記光電変換領域部の各画素列毎に設けられ、光電変換領域部の各単位画素で生成された画素信号を順次読み出す垂直信号線と、前記光電変換領域部の出力側に設けられ、前記垂直信号線によって読み出された各単位画素の画素信号を順次蓄積するカラム領域部と、前記カラム領域部に蓄積された画素信号を順次読み出して出力する出力部とを有する固体撮像装置を具備し、前記固体撮像装置のカラム領域部に、前記垂直信号線から出力される画素信号の大きさを検出する検出回路と、前記検出回路によって検出された画素信号の大きさを複数の段階に分け、各段階毎にゲインを選択的に切り換え、その切り換えられたゲインの大きさをコードで示す分類信号として出力するゲイン設定手段と、前記ゲイン設定手段から出力された分類信号を入力し、前記分類信号に対応するゲインで前記垂直信号線から出力される画素信号を増幅する増幅回路とを設け、
前記固体撮像装置のカラム領域部の後段に、前記増幅回路から出力された増幅画素信号を水平信号線を介して入力し、アナログ・デジタル変換を行うAD変換回路と、前記ゲイン設定手段から出力された分類信号と前記AD変換回路によってAD変換された増幅画素信号とを入力し、各画素毎に分類信号と増幅画素信号を組み合わせたデジタル信号を出力するゲイン補正回路とを設けたことを特徴とする。
【0010】
また本発明は、少なくとも光電変換素子を有する複数の単位画素を二次元アレイ状に配置された光電変換領域部と、前記光電変換領域部の各画素列毎に設けられ、光電変換領域部の各単位画素で生成された画素信号を順次読み出す垂直信号線と、前記光電変換領域部の出力側に設けられ、前記垂直信号線によって読み出された各単位画素の画素信号を順次蓄積するカラム領域部と、前記カラム領域部に蓄積された画素信号を順次読み出して出力する出力部とを有する固体撮像装置の制御方法において、前記カラム領域部に、前記垂直信号線から出力される画素信号の大きさを検出する検出回路と、前記検出回路によって検出された画素信号の大きさを複数の段階に分け、各段階毎にゲインを選択的に切り換え、その切り換えられたゲインの大きさをコードで示す分類信号として出力するゲイン設定手段と、前記ゲイン設定手段から出力された分類信号を入力し、前記分類信号に対応するゲインで前記垂直信号線から出力される画素信号を増幅する増幅回路とを設け、前記カラム領域部の後段に、前記増幅回路から出力された増幅画素信号を水平信号線を介して入力し、アナログ・デジタル変換を行うAD変換回路と、前記ゲイン設定手段から出力された分類信号と前記AD変換回路によってAD変換された増幅画素信号とを入力し、各画素毎に分類信号と増幅画素信号を組み合わせたデジタル信号を出力するゲイン補正回路とを設け、前記カラム領域部で前記垂直信号線によって読み出された画素信号のレベルを各画素毎に検出し、各画素毎に画素信号のゲインを制御して出力することを特徴とする。
【0012】
本発明の固体撮像装置及びその制御方法では、カラム領域部で垂直信号線によって読み出された画素信号のレベルを各画素毎に検出し、各画素毎に画素信号のゲインを制御して出力することから、カラム方式を採用した回路構成においても画素信号のゲインを各画素毎に制御することが可能となり、S/Nを良好に保ちながらダイナミックレンジを拡大することができ、固体撮像装置の高画質化、低廉化、小型化、多画素化等に容易に対応することが可能となる。
また、このような固体撮像装置を具備した電子機器においては、撮像部の高画質化、低廉化、小型化、多画素化等を容易に達成でき、電子機器の機能向上に寄与することが可能となる。
【0013】
【発明の実施の形態】
以下、本発明による固体撮像装置及びその制御方法の実施の形態例について説明する。
本実施の形態例は、上述のようなカラム方式のCMOSイメージセンサにおいて、カラム領域部に、各画素信号の大きさを独立に検出し、この信号の大きさに対して独立にゲインを設定する機能を各画素列毎に設けることにより、簡単な回路構成、微細画素を用いて、各画素毎のS/N比を向上し、ダイナミックレンジを拡大するものである。具体的には、カラム方式で16ビットの精度を出すことが可能である。
【0014】
図1は、本発明の実施の形態例による原理を説明するためのCMOSイメージセンサの構成例(第1実施例)を示す回路図である。なお、図12に示す従来例と共通する構成ついては同一符号を用いて説明する。
このCMOSイメージセンサは、光電変換領域部1(単位画素1−1−1、1−1−2、……)と、垂直走査回路10と、水平走査回路9と、垂直走査回路10からの制御線3(3−1、3−2、3−3)と、垂直信号線4(4−1、4−2、4−3、4−4、……)と、負荷MOSトランジスタ5(5−1、5−2、5−3、5−4、……)と、入力信号の信号レベルを検出する検出回路(コンパレータ)C17(17−1、17−2、17−3、17−4、……)と、プログラマブルゲインコントロール(PGA)回路18(18−1、18−2、18−3、……)と、サンプルホールド(S/H)回路19(19−1、19−2、19−3、……)と、制御信号発生回路20と、コンパレータ出力線25と、出力信号線22と、出力バッファ26と、ADコントローラ(ADC)27と、ノイズキャンセラ+ゲインミスマッチ回路30とを有して構成される。
【0015】
次に、このようなCMOSイメージセンサの動作原理を説明する。
まず、垂直信号線4(4−1、4−2、4−3、……)からは主に信号電圧Vsig が出力される。検出回路C17は、この信号電圧Vsig を所定の参照電圧と比較する。
例えば、参照電圧は500mV、250mV、125mVである。この値は、垂直信号線4の飽和信号が1Vに対応している。つまり、1Vを125mVの8つの領域に分類する。
【0016】
この検出回路C17の比較出力は、以下のような規則に基づくコード出力(分類信号)となる。
Figure 0004022862
【0017】
つまり、例えばVsig=300mVでは、コード“002”の3ビットのデジタル信号を配線25からカラム領域部の外に出力し、Vsig=100mVでは、コード“000”の3ビットデジタル信号を配線25からカラム領域部の外に出力する。
また、検出回路C17は、上述のような比較出力をPGA回路18(18−1、18−2、18−3、……)にも出力する。
例えば、Vsig=300mVの場合、PGA回路18は検出回路C17からのコード信号“002”の制御により、ゲインが2倍される。Vsig=100mVの場合は、PGA回路18のゲインは8倍される。
すなわち、本例では、入力信号電圧Vsig がPGA回路18によって高い電圧に変換されることになる。
したがって、従来は小さな信号(この例では100mV)をそのまま用いていたためS/N比が小さくなり、雑音の大きい画像しか得られなかった。
これに対し、本実施の形態例では入力信号が等価的に800mVになるので、S/N比の高い画質を得ることができる。
【0018】
また、例えばADC回路27のビット数が10ビット、Vsig=100mVの場合、6ビットから7ビットの精度しか出せなかったのが、本実施の形態例では、9ビットから10ビット精度を出すことが可能となる。これは、10ビットのADC回路27の性能を13ビットにしたことと等価である。それも、各画素信号毎にPGAゲインを設定できるので、大きなADのビットを獲得するのに非常に都合がよい。さらに、検出回路C17の参照電圧が4種類に増加すると、4ビット精度をとれることになり、高いS/N比のアナログ信号を得ることができる。
【0019】
また、図1の回路構成から分かるように、各垂直信号線4の信号の大きさを検出する検出回路C17を各列(カラム)毎に配置することによって、PGA回路18のゲインを各画素毎にかけることができる。
なお、本実施の形態例のように、カラム領域において画素毎のゲイン設定を実施するアーキテクチャは、従来は存在しなかったものと考えられる。
最後に、ノイズキャンセル+ゲインミスマッチ補正回路30は、このようにして出力された検出回路C17の検出信号(本例ではMビットのデジタル信号とする)と、画素信号出力(本例ではNビットのデジタル信号とする)に基づいて、M+Nビットのデジタル出力信号を得る。さらに、デジタルノイズキャンセルとゲインミスマッチ補正処理を行う。なお、これらの詳細は後述する。
【0020】
図2は、本実施の形態例におけるCMOSイメージセンサの第2実施例を示す回路図である。
上述した第1実施例ではアナログ出力しか行わないCMOSイメージセンサの例を示したが、この第2実施例は、カラム領域部にAD回路が搭載したデジタル出力式の固体撮像装置の例について説明する。
このCMOSイメージセンサは、光電変換領域部1(単位画素1−1−1、1−1−2、……)と、垂直信号線4(4−1、4−2、……)と、垂直走査回路10と、水平走査回路9と、制御信号発生回路20と、検出回路17(17−1、17−2、……)と、増幅回路18(18−1、18−2、……)と、AD回路32(32−1、32−2、……)と、バイアス回路2と、ゲイン補正回路30とを有して構成される。
【0021】
本例は、各画素列に対応した各カラム領域部毎に、検出回路17、増幅回路18、AD回路32を持ち、それぞれカラム領域部でデジタル信号を形成することができる。
本例では、検出回路17が垂直信号線4の信号レベルを検出する。その結果を、増幅回路18に送り、増幅回路18のゲインを最適値に設定する。その増幅回路18の出力を増幅し、後段のAD回路32へ送る。
AD回路32は各カラム毎にアナログ信号をデジタル信号に変換する。この結果をカラム領域外部へ出力する。なお、本例では検出回路17がNビットの情報を、AD回路の出力がMビットの情報を持っている。よって、この手法を用いることによって、N+Mビット相当の情報を得ることができる。ゲイン補正回路30によって、この手法を実行している。
【0022】
図3は、本実施の形態例におけるCMOSイメージセンサの第3実施例を示す回路図である。
本例において、光電変換領域部1を構成する各単位画素は、例えば、フォトダイオード部34、転送ゲート35、リセットゲート36、増幅ゲート38、選択ゲート37等を有して構成される。
そして、各単位画素は、選択信号線SV3−1−1、リセット信号線R3−1−2、転送信号線TX3−1−3によって制御される。
また、垂直信号線4には、負荷トランジスタ5が接続されているのでソースフォロア回路として動作している。また、垂直信号線4は検出回路17に接続されるとともに、スイッチ50(φ2で制御)、容量39を介して増幅回路40に接続される。
【0023】
また、OPアンプ40に接続される容量は、スイッチ43〜45を制御することによって容量値をCから8Cまで可変できる。したがって、増幅回路18は、容量39の容量値8Cと、容量46〜49の接続状態による容量値C〜8Cとの比によって、1倍から8倍までゲインを可変にすることができるプログラマブルゲインアンプを構成している。
また、検出回路(この例では比較器)17によって垂直信号線4の信号レベルを検出する。この検出回路17では、OPアンプ40の出力信号41が、飽和信号量よりも小さい範囲で最大値になるようにゲインの大きさを決める。
このような手法をとることによって、増幅回路52で発生する入力信号換算雑音量を最小限にすることができる。また、出力信号41の信号を各画素で飽和信号に近くなるように大きくできるので、その後に発生する雑音に対して有利となる。
なお、本例では、容量の分割比で増幅回路52のゲインを変化させているが、抵抗分割でも可能である。
【0024】
図4は、本発明の第4実施例による増幅回路52のゲイン設定方法の第1の例を示す説明図である。
本例では、垂直信号線4の出力信号が0〜125mVの場合、ゲインを8倍に設定する。そうすると、入力信号が最大の125mVでも、OPアンプ40の出力信号は1Vとなる。つまり、カラム領域部の外部に出力される場合には1Vで出力される。この例では1Vであるが、固体撮像装置の仕様によって任意に設定される。
また、125mV<入力信号=<250mVの場合、増幅回路52のゲインは4倍に設定される。同様に、250mV<入力信号=<500mVの場合、増幅回路52のゲインは2倍に設定される。
また、500mV<入力信号=<1Vの場合、増幅回路のゲインは1倍のままである。
このように増幅回路52のゲインを設定することによって、増幅回路52で発生する雑音に対するS/N比を最大限に設定することが可能となる。これは、高感度の固体撮像装置を実現する上で必要不可欠なものである。
【0025】
図5は、本発明の第5実施例による増幅回路52のゲイン設定方法の第2の例を示す説明図である。
本例では、飽和信号量が1Vの場合であるが、ゲインの最大値が800mVになるように設定された場合である。この場合も先の図4の例と同様な理由により、信号量が小さい場合のS/N比を最大限にできる。つまり、増幅回路52の影響を受け難くなる。
なお、図4及び図5の例では、ゲインを1倍、2倍、4倍、8倍の4種類としたが、もっと小さなステップで設定できるし、もっと大きなゲインまで得られるように設定できる。すなわち、用途等によって、適宜に決めることができる。
【0026】
図6は、本発明の第6実施例を示すものであり、各カラム領域部に形成する検出回路17の例を示したものである。
この検出回路17は、スイッチ57、58、59、60、63、コンデンサ62と、比較器64、65、フリップフロップ回路70、71、72等を有して構成されている。
このような構成において、垂直信号線4からスイッチ57を介して入力される信号Vin53は、比較器64の入力ノード80に蓄積される。いったん蓄積された信号は、スイッチ58、59、60の動作によって比較電圧Vrc1 (54)、Vrc2 (55)、Vrc3 (56)で比較される。
そして、各々3回の比較結果69が同期クロック66、67、68(/φrc1〜3)に基づいてフリップフロップ回路70、71、72に書き込まれる。
これによって、垂直信号線の信号の大きさがどの範囲に入るかが分かり、電圧の大きさを分類できる。その結果(分類信号)は、出力パルスRcに基づいてフリップフロップ回路70、71、72の出力74〜79(G1、/G1、G2、/G2、G4、/G4)として出力され、出力電圧とともにカラム領域部の外部に読み出される。
【0027】
図7は、本発明の第7実施例として本実施の形態例におけるCMOSイメージセンサの1水平期間の動作タイミングを示すタイミングチャートである。
まず、クロックφ1の“H”期間に増幅回路18をリセットする。φ1=“H”の間に、画素のフローティングディフュージョンアンプをR(i)でリセットする。その後、TX(i)=“H”にして、フォトダイオードの信号をフローティングディフュージョンアンプへ読み出す。
このとき、φ2=“L”となっているので、増幅回路18はリセットされたままである。
【0028】
次に、φ1=“H”、φ2=“L”の間に、φ4=“H”にして検出回路17を動作させ、φrc1〜φrc3を順次選択し、信号の大きさに見合ったゲインを決定する。
そして、φrc3の比較が修了した時点で、増幅回路18のゲインが決定する(図7の82)。さらに、このゲインを決定する動作が修了した後で、φ1=“L”、φ2=“H”にし、垂直信号線4の信号を増幅回路18で増幅する。この増幅された信号がカラム領域部の外部に読み出される。
なお、ここで増幅された信号を、直接外部に読み出してもよいし、その後にサンプルホールドして読み出してもよい。このようにすることによって、小信号の信号をアナログ領域で大きく増幅し、S/N比の高い信号を得ることが可能になる。
【0029】
図8は、本発明の第8実施例として図6に示した検出回路17の比較器64を構成する差動増幅器の一例を示す回路図である。
図示のように、この差動増幅器は、差動増幅動作を行う一対のトランジスタ86、87のソースを定電流源を構成するトランジスタ88に共通接続するとともに、各トランジスタ66、87のドレインにカスコード接続で一対のトランジスタ64、85を設けたものである。
例えば、このような単純な差動増幅器によって比較器を構成できるので、素子数が少なく、カラムの面積を小さくした回路を実現できる。なお、図8に示す各種信号89〜94や電源82、83等は、本発明に固有のものではないので説明は省略する。
【0030】
図9は、各カラム領域部の増幅回路18の次段に形成されるサンプルホールド回路の一例を示すブロック図である。
このサンプルホールド回路には、信号を蓄積しておく容量C97(97−1、97−2、……、97−n)と、読み出し回路100(100−1、100−2、……、100−n)が形成されている。
そして、水平選択レジスタ104からの選択信号CH(i)103(103−1、103−2、……、103−n)が読み出したい列を選択していき、容量97からの信号は、読み出し回路100と外部増幅回路105により出力信号線101から読み出される。
【0031】
図10は、本発明の第9実施例として図2に示したゲイン補正回路30の構成例を示すブロック図である。
図9に示した外部増幅回路105の出力信号(OUTPUT)106は、AD変換によってNビットのデジタル信号となり、図10に示す回路に入力デジタル信号107として入力される。
また、上述した比較器64によるMビットのデジタル信号107がゲイン補正部108に入力され、ゲイン補正値に変換される。
そして、1Hメモリ109及び加算器110によってノイズキャンセルされたNビットデジタル信号が乗算器111を介してゲイン補正値にって補正され、さらに、加算器112を介してNビットとMビットのデジタル信号に変換されて出力(113)される。
【0032】
なお、図10に示す回路が固体撮像素子の同一チップ上に形成されている場合は、図2に示すように、カラムにAD回路を搭載した場合や、カラム以外の領域の同一チップ上にAD回路を搭載した場合に相当し、増幅回路18からの出力信号106は、オンチップのAD回路によってNビットのデジタル信号に変換される。
したがって、この信号を上述した比較器64によるMビットのデジタル信号107と組み合せることによって、N+Mビットのデジタル信号を簡単に得ることができる。
そして、このゲイン補正回路30では、ゲイン1の場合はNビットの信号をMビット倍し、ゲイン8の場合はNビットの信号をそのまま出力する。
このような回路アーキテクチャ方式により、小信号出力時のS/Nを改善し、さらにN+Mビットという大きなダイナミックレンジも持つCMOSイメージセンサを構成することができる。
【0033】
図11は、本実施の形態例におけるCMOSイメージセンサの第10実施例を示す回路図である。
以上の例は、カラム領域部で各画素で独立に信号量の大小を検出し、その結果を、各カラム領域部に配置されているゲインアンプへフィードバックし、ゲインを変化させるものである。しかし、そこまで必要でない場合は、図11に示すような構成に簡略化できる。
図11に示す例は、各カラム領域部は増幅回路18とデータ保持機能を持ったAD回路32が配置されている。なお、別の方法として増幅回路とS/H回路のみから構成される場合もあり、このような構成についても本発明の範囲に含まれるものとする。
そして、各増幅回路18の増幅率は、外部に配置されているゲイン制御回路115から制御される。つまり、これまでの実施例のように各画素独立に最適化された増幅率に設定されるのではなく、1行分の画素信号の大きさは、同じゲイン設定になる。
【0034】
なお、実際の固体撮像装置では、このゲインの変更は、1フレーム単位で実施される。画面全体の信号量がある閾値よりも小さくなった場合、垂直ブランキング期間中にゲインの変更が実施される。
このように簡略化された第10実施例では、カラム領域部に配置される素子数を削減できる。そのため、チップ面積を小さくすることが可能であり、チップ面積の縮小化に大きな効果がある。
【0035】
以上のような本実施の形態によれば、主に以下のような作用効果を得ることができる。
1)カラム方式でありながら、各画素の信号を独立に最適なゲインに増幅して読み出すことができる。
2)小信号出力時の画素のS/N比を大幅に改善でき、高感度の固体撮像装置を得ることができる。
4)12ビットAD回路とカラム内部での3段階以上の増幅率の設定により、15ビット以上の広ダイナミックレンジを得ることができる。
5)AE、フリッカ補正、γ補正、シェーディング補正、カラーバランスなどの処理をディジタル領域で行った場合でも、S/N比の劣化を招くことがなく、容易に高画質な画像を得ることができる。
【0036】
なお、以上の説明は、本発明を単体のCMOSイメージセンサに適用した場合の構成について説明したが、本発明は、上述のような固体撮像装置を搭載したカメラ装置、携帯端末、パソコン等の各種電子機器に適用することにより、これら機器の撮像部の高機能化等に貢献できるものであり、これらの機器についても本発明の範囲に含まれるものとする。
また、本発明は、他の構造の高感度CMOSイメージセンサや、CCDと組み合せたCCD−CMOS混載センサにも適用することができる。
さらに、その他の具体的構成についても本発明の主旨を逸脱しない範囲で種々の変形が可能である。
【0037】
【発明の効果】
以上説明したように本発明の固体撮像装置及びその制御方法によれば、カラム領域部で垂直信号線によって読み出された画素信号のレベルを各画素毎に検出し、各画素毎に画素信号のゲインを制御して出力することから、カラム方式を採用した回路構成においても画素信号のゲインを各画素毎に制御することが可能となり、S/Nを良好に保ちながらダイナミックレンジを拡大することができ、固体撮像装置の高画質化、低廉化、小型化、多画素化等に容易に対応することが可能となる。
また、このような固体撮像装置を具備した電子機器においては、撮像部の高画質化、低廉化、小型化、多画素化等を容易に達成でき、電子機器の機能向上に寄与することが可能となる。
【図面の簡単な説明】
【図1】本発明の実施の形態例による原理を説明するためのCMOSイメージセンサの構成例(第1実施例)を示す回路図である。
【図2】本発明の実施の形態例によるCMOSイメージセンサの第2実施例を示す回路図である。
【図3】本発明の実施の形態例におけるCMOSイメージセンサの第3実施例を示す回路図である。
【図4】本発明の第4実施例による増幅回路のゲイン設定方法の第1の例を示す説明図である。
【図5】本発明の第5実施例による増幅回路のゲイン設定方法の第2の例を示す説明図である。
【図6】本発明の第6実施例によるカラム領域部に形成する検出回路の一例を示すブロック図である。
【図7】本発明の第7実施例によるCMOSイメージセンサの1水平期間の動作タイミングを示すタイミングチャートである。
【図8】本発明の第8実施例による検出回路の比較器を構成する差動増幅器の一例を示す回路図である。
【図9】図1に示すカラム領域部の増幅回路の次段に形成されるサンプルホールド回路の一例を示すブロック図である。
【図10】本発明の第9実施例によるゲイン補正回路の一例を示すブロック図である。
【図11】本発明の実施の形態例によるCMOSイメージセンサの第10実施例を示す回路図である。
【図12】従来のカラム方式によるCMOSイメージセンサの構成例を示す回路図である。
【符号の説明】
1……光電変換領域部、2……3……制御線、4……垂直信号線、5……負荷MOSトランジスタ、17……検出回路、18……PGA回路(増幅回路)、19……サンプルホールド(S/H)回路、20……制御信号発生回路、26……出力バッファ、27……ADコントローラ(ADC)、30……ノイズキャンセラ+ゲインミスマッチ回路。

Claims (13)

  1. 少なくとも光電変換素子を有する複数の単位画素が二次元アレイ状に配置された光電変換領域部と、前記光電変換領域部の各画素列毎に設けられ、光電変換領域部の各単位画素で生成された画素信号を順次読み出す垂直信号線と、前記光電変換領域部の出力側に設けられ、前記垂直信号線によって読み出された各単位画素の画素信号を順次蓄積するカラム領域部と、前記カラム領域部に蓄積された画素信号を順次読み出して出力する出力部とを有し、
    前記カラム領域部に、前記垂直信号線から出力される画素信号の大きさを検出する検出回路と、前記検出回路によって検出された画素信号の大きさを複数の段階に分け、各段階毎にゲインを選択的に切り換え、その切り換えられたゲインの大きさをコードで示す分類信号として出力するゲイン設定手段と、前記ゲイン設定手段から出力された分類信号を入力し、前記分類信号に対応するゲインで前記垂直信号線から出力される画素信号を増幅する増幅回路とを設け、
    前記カラム領域部の後段に、前記増幅回路から出力された増幅画素信号を水平信号線を介して入力し、アナログ・デジタル変換を行うAD変換回路と、前記ゲイン設定手段から出力された分類信号と前記AD変換回路によってAD変換された増幅画素信号とを入力し、各画素毎に分類信号と増幅画素信号を組み合わせたデジタル信号を出力するゲイン補正回路とを設けた、
    ことを特徴とする固体撮像装置。
  2. 前記ゲイン設定手段は、前記増幅回路のゲインを2のべき乗の大きさで設定することを特徴とする請求項記載の固体撮像装置。
  3. 前記増幅回路の出力段に、それぞれS/H回路が接続され、前記増幅回路から出力される増幅画素信号が前記S/H回路でサンプルホールドされて前記水平信号線に出力されることを特徴とする請求項記載の固体撮像装置。
  4. 前記A/D変換回路によって前記増幅回路の増幅画素信号がNビットのデジタル信号に変換され、前記ゲイン設定手段によって前記検出回路の検出信号がMビットのデジタル分類信号に変換され、これら変換後の両信号を用いて、前記ゲイン補正回路でN+Mビットのデジタル信号を得るようにしたことを特徴とする請求項記載の固体撮像装置。
  5. 前記ゲイン設定手段による増幅回路のゲイン設定は、前記垂直信号線の飽和信号量を超過しない範囲で設定することを特徴とする請求項記載の固体撮像装置。
  6. 少なくとも光電変換素子を有する複数の単位画素が二次元アレイ状に配置された光電変換領域部と、前記光電変換領域部の各画素列毎に設けられ、光電変換領域部の各単位画素で生成された画素信号を順次読み出す垂直信号線と、前記光電変換領域部の出力側に設けられ、前記垂直信号線によって読み出された各単位画素の画素信号を順次蓄積するカラム領域部と、前記カラム領域部に蓄積された画素信号を順次読み出して出力する出力部とを有する固体撮像装置を具備し、
    前記固体撮像装置のカラム領域部に、前記垂直信号線から出力される画素信号の大きさを検出する検出回路と、前記検出回路によって検出された画素信号の大きさを複数の段階に分け、各段階毎にゲインを選択的に切り換え、その切り換えられたゲインの大きさをコードで示す分類信号として出力するゲイン設定手段と、前記ゲイン設定手段から出力された分類信号を入力し、前記分類信号に対応するゲインで前記垂直信号線から出力される画素信号を増幅する増幅回路とを設け、
    前記固体撮像装置のカラム領域部の後段に、前記増幅回路から出力された増幅画素信号を水平信号線を介して入力し、アナログ・デジタル変換を行うAD変換回路と、前記ゲイン設定手段から出力された分類信号と前記AD変換回路によってAD変換された増幅画素信号とを入力し、各画素毎に分類信号と増幅画素信号を組み合わせたデジタル信号を出力するゲイン補正回路とを設けた、
    ことを特徴とする電子機器。
  7. 前記ゲイン設定手段は、前記増幅回路のゲインを2のべき乗の大きさで設定することを特徴とする請求項記載の電子機器。
  8. 前記増幅回路の出力段に、それぞれS/H回路が接続され、前記増幅回路から出力される増幅画素信号が前記S/H回路でサンプルホールドされて前記水平信号線に出力されることを特徴とする請求項記載の電子機器。
  9. 前記A/D変換回路によって前記増幅回路の増幅画素信号がNビットのデジタル信号に変換され、前記ゲイン設定手段によって前記検出回路の検出信号がMビットのデジタル分類信号に変換され、これら変換後の両信号を用いて、前記ゲイン補正回路でN+Mビットのデジタル信号を得るようにしたことを特徴とする請求項記載の電子機器。
  10. 前記ゲイン設定手段による増幅回路のゲイン設定は、前記垂直信号線の飽和信号量を超過しない範囲で設定することを特徴とする請求項記載の電子機器。
  11. 少なくとも光電変換素子を有する複数の単位画素を二次元アレイ状に配置された光電変換領域部と、前記光電変換領域部の各画素列毎に設けられ、光電変換領域部の各単位画素で生成された画素信号を順次読み出す垂直信号線と、前記光電変換領域部の出力側に設けられ、前記垂直信号線によって読み出された各単位画素の画素信号を順次蓄積するカラム領域部と、前記カラム領域部に蓄積された画素信号を順次読み出して出力する出力部とを有する固体撮像装置の制御方法において、
    前記カラム領域部に、前記垂直信号線から出力される画素信号の大きさを検出する検出回路と、前記検出回路によって検出された画素信号の大きさを複数の段階に分け、各段階毎にゲインを選択的に切り換え、その切り換えられたゲインの大きさをコードで示す分類信号として出力するゲイン設定手段と、前記ゲイン設定手段から出力された分類信号を入力し、前記分類信号に対応するゲインで前記垂直信号線から出力される画素信号を増幅する増幅回路とを設け、
    前記カラム領域部の後段に、前記増幅回路から出力された増幅画素信号を水平信号線を介して入力し、アナログ・デジタル変換を行うAD変換回路と、前記ゲイン設定手段から出力された分類信号と前記AD変換回路によってAD変換された増幅画素信号とを入力し、各画素毎に分類信号と増幅画素信号を組み合わせたデジタル信号を出力するゲイン補正回路とを設け、
    前記カラム領域部で前記垂直信号線によって読み出された画素信号のレベルを各画素毎に検出し、各画素毎に画素信号のゲインを制御して出力する、
    ことを特徴とする固体撮像装置の制御方法。
  12. 前記ゲインの設定は増幅回路のゲインを2のべき乗の大きさで制御することを特徴とする請求項11記載の固体撮像装置の制御方法。
  13. 前記ゲインの設定は、前記垂直信号線の飽和信号量を超過しない範囲で設定することを特徴とする請求項11記載の固体撮像装置の制御方法。
JP2002169862A 2002-06-11 2002-06-11 固体撮像装置及びその制御方法 Expired - Lifetime JP4022862B2 (ja)

Priority Applications (9)

Application Number Priority Date Filing Date Title
JP2002169862A JP4022862B2 (ja) 2002-06-11 2002-06-11 固体撮像装置及びその制御方法
TW92115543A TWI227997B (en) 2002-06-11 2003-06-09 Solid-state image pickup device and control method thereof
US10/458,599 US7573518B2 (en) 2002-06-11 2003-06-10 Solid-state image pickup device and control method thereof
CNB031330185A CN1232106C (zh) 2002-06-11 2003-06-11 固态图像获取设备及其控制方法
US12/477,739 US8125551B2 (en) 2002-06-11 2009-06-03 Solid-state image pickup device and control method thereof
US13/406,340 US8514311B2 (en) 2002-06-11 2012-02-27 Solid-state image pickup device and control method thereof
US13/931,473 US9154714B2 (en) 2002-06-11 2013-06-28 Solid-state image pickup device and control method thereof
US14/250,994 US9648258B2 (en) 2002-06-11 2014-04-11 Solid-state image pickup device and control method thereof
US15/477,467 US10986296B2 (en) 2002-06-11 2017-04-03 Solid-state image pickup device and control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002169862A JP4022862B2 (ja) 2002-06-11 2002-06-11 固体撮像装置及びその制御方法

Publications (2)

Publication Number Publication Date
JP2004015701A JP2004015701A (ja) 2004-01-15
JP4022862B2 true JP4022862B2 (ja) 2007-12-19

Family

ID=30436301

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002169862A Expired - Lifetime JP4022862B2 (ja) 2002-06-11 2002-06-11 固体撮像装置及びその制御方法

Country Status (4)

Country Link
US (6) US7573518B2 (ja)
JP (1) JP4022862B2 (ja)
CN (1) CN1232106C (ja)
TW (1) TWI227997B (ja)

Families Citing this family (66)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4022862B2 (ja) 2002-06-11 2007-12-19 ソニー株式会社 固体撮像装置及びその制御方法
JP2007502061A (ja) * 2003-08-12 2007-02-01 サイモン フレーザー ユニバーシティー マルチモード・デジタル・イメージング装置およびシステム
JP4497872B2 (ja) * 2003-09-10 2010-07-07 キヤノン株式会社 撮像装置
JP4144578B2 (ja) * 2003-10-15 2008-09-03 ソニー株式会社 固体撮像装置、画素信号処理方法
JP4311181B2 (ja) * 2003-12-05 2009-08-12 ソニー株式会社 半導体装置の制御方法および信号処理方法並びに半導体装置および電子機器
JP2005217771A (ja) 2004-01-29 2005-08-11 Canon Inc 撮像装置
JP4403387B2 (ja) * 2004-04-26 2010-01-27 ソニー株式会社 固体撮像装置および固体撮像装置の駆動方法
JP4333478B2 (ja) * 2004-05-27 2009-09-16 株式会社ニコン 撮像装置および画像処理プログラム
JP4487640B2 (ja) * 2004-06-01 2010-06-23 ソニー株式会社 撮像装置
US7443435B2 (en) * 2004-07-07 2008-10-28 Altasens, Inc. Column amplifier with automatic gain selection for CMOS image sensors
US7605854B2 (en) * 2004-08-11 2009-10-20 Broadcom Corporation Operational amplifier for an active pixel sensor
US7145188B2 (en) * 2004-08-19 2006-12-05 Broadcom Corporation Apparatus and method of image processing to avoid image saturation
CA2494602A1 (en) * 2005-01-08 2006-07-08 Karim S. Karim Digital imaging apparatus and system
JP2006304212A (ja) * 2005-04-25 2006-11-02 Shimadzu Corp 撮像装置
JP4708849B2 (ja) * 2005-04-28 2011-06-22 キヤノン株式会社 固体撮像装置の駆動方法
JP4756960B2 (ja) * 2005-09-02 2011-08-24 キヤノン株式会社 撮像装置及びその制御方法、コンピュータプログラム及び記憶媒体
EP1788797B1 (en) * 2005-11-18 2013-06-26 Canon Kabushiki Kaisha Solid-state image pickup device
US7598987B2 (en) * 2005-11-29 2009-10-06 Stmicroelectronics Asia Pacific Pte. Ltd. Flicker detection gain control circuit, digital imaging system, and method
JP4723994B2 (ja) 2005-12-19 2011-07-13 株式会社東芝 固体撮像装置
WO2007088710A1 (ja) * 2006-02-02 2007-08-09 National University Corporation NARA Institute of Science and Technology 光検出装置
JP5018770B2 (ja) * 2006-03-20 2012-09-05 ソニー株式会社 画像信号処理装置及び画像信号処理方法
JP4827627B2 (ja) 2006-06-16 2011-11-30 キヤノン株式会社 撮像装置及びその処理方法
JP4804254B2 (ja) * 2006-07-26 2011-11-02 キヤノン株式会社 光電変換装置及び撮像装置
US7944485B2 (en) * 2006-08-30 2011-05-17 Micron Technology, Inc. Method, apparatus and system for dynamic range estimation of imaged scenes
JP5173171B2 (ja) * 2006-09-07 2013-03-27 キヤノン株式会社 光電変換装置、撮像装置及び信号読出方法
JP5034610B2 (ja) * 2007-03-30 2012-09-26 ソニー株式会社 固体撮像装置、固体撮像装置の信号処理方法および撮像装置
US8199236B2 (en) * 2007-09-11 2012-06-12 Simon Fraser University/Industry Liason Office Device and pixel architecture for high resolution digital
JP5106052B2 (ja) * 2007-11-08 2012-12-26 キヤノン株式会社 固体撮像素子、撮像システム、及び固体撮像素子の駆動方法
JP5188292B2 (ja) 2008-06-30 2013-04-24 キヤノン株式会社 撮像システムおよび撮像システムの駆動方法
JP5225782B2 (ja) * 2008-08-08 2013-07-03 株式会社ジャパンディスプレイイースト 表示装置
US8300123B2 (en) * 2008-10-16 2012-10-30 Aptina Imaging Corporation Imager column-level amplifier with pixel-wise automatic gain selection
JP4803261B2 (ja) * 2009-01-16 2011-10-26 ソニー株式会社 固体撮像素子、およびカメラシステム
WO2010119702A1 (ja) * 2009-04-16 2010-10-21 パナソニック株式会社 固体撮像素子および駆動方法
CN101540839B (zh) * 2009-04-27 2010-09-08 成都贝瑞红外安全系统技术有限公司 高分辨率摄像装置
JP4807440B2 (ja) * 2009-06-19 2011-11-02 カシオ計算機株式会社 映像信号処理回路、撮像装置及び映像信号処理方法
JP4777451B2 (ja) * 2009-08-17 2011-09-21 キヤノン株式会社 撮像装置
US8717474B2 (en) 2009-12-04 2014-05-06 Canon Kabushiki Kaisha Imaging apparatus and method for driving the same
JP5419659B2 (ja) 2009-12-04 2014-02-19 キヤノン株式会社 撮像装置
CN102137236B (zh) * 2010-01-25 2014-02-12 英属开曼群岛商恒景科技股份有限公司 图像感测系统及其相关放大/数字化电路
JP5506450B2 (ja) * 2010-02-24 2014-05-28 キヤノン株式会社 固体撮像装置及び固体撮像装置の駆動方法
US9083889B2 (en) * 2010-02-28 2015-07-14 Himax Imaging, Inc. Signal processing circuit capable of selectively adjusting gain factor of sample-and-hold circuit and signal processing method thereof
CN102238347B (zh) * 2010-04-22 2015-03-25 英属开曼群岛商恒景科技股份有限公司 信号处理电路及其相关信号处理方法
JP2011259305A (ja) 2010-06-10 2011-12-22 Toshiba Corp 固体撮像装置
US8928789B2 (en) 2010-09-30 2015-01-06 Canon Kabushiki Kaisha Solid-state imaging apparatus
JP5610961B2 (ja) 2010-09-30 2014-10-22 キヤノン株式会社 固体撮像装置及び固体撮像装置の駆動方法
JP5814539B2 (ja) 2010-11-17 2015-11-17 キヤノン株式会社 撮像装置
FR2972851B1 (fr) * 2011-03-18 2013-12-20 Commissariat Energie Atomique Capteur d'images
US8754972B2 (en) * 2012-02-01 2014-06-17 Kla-Tencor Corporation Integrated multi-channel analog front end and digitizer for high speed imaging applications
CN104247402B (zh) * 2012-02-24 2018-09-07 株式会社尼康 摄像单元、摄像装置以及控制程序
US9413981B2 (en) * 2012-10-19 2016-08-09 Cognex Corporation System and method for determination and adjustment of camera parameters using multi-gain images
JP5962533B2 (ja) * 2013-02-13 2016-08-03 ソニー株式会社 固体撮像素子、駆動方法、および撮像装置
KR102136851B1 (ko) 2013-04-23 2020-07-23 삼성전자 주식회사 컬럼 미스매치를 보상하는 이미지 센서 및 이의 이미지 처리 방법
US9253396B2 (en) 2013-12-04 2016-02-02 BAE Systems Imaging Solutions Inc. Variable gain column amplifier adapted for use in imaging arrays
JP6346523B2 (ja) * 2014-02-14 2018-06-20 東芝メモリ株式会社 半導体集積回路およびイメージセンサ
US9794499B2 (en) * 2014-04-29 2017-10-17 Fermi Research Alliance, Llc Wafer-scale pixelated detector system
US10084983B2 (en) 2014-04-29 2018-09-25 Fermi Research Alliance, Llc Wafer-scale pixelated detector system
KR102215751B1 (ko) * 2014-06-11 2021-02-16 삼성전자주식회사 데이터 전송 효율을 높일 수 있는 이미지 센서, 이의 작동 방법, 및 이를 포함하는 이미지 처리 시스템
US9716841B2 (en) * 2014-06-20 2017-07-25 Analog Devices, Inc. Adaptive gain adjustment in an imaging system
JP2017126833A (ja) * 2016-01-12 2017-07-20 株式会社リコー 光電変換素子、画像読取装置、画像形成装置及び画像読取方法
JP6808564B2 (ja) 2017-04-07 2021-01-06 キヤノン株式会社 信号処理装置及び方法、撮像素子、及び撮像装置
EP3809694B1 (en) * 2018-06-14 2024-05-01 Sony Semiconductor Solutions Corporation Signal processing circuit, solid-state imaging element, and control method for signal processing circuit
WO2020066432A1 (ja) * 2018-09-28 2020-04-02 ソニーセミコンダクタソリューションズ株式会社 固体撮像素子、固体撮像素子の制御方法および電子機器
US10498989B1 (en) * 2018-11-01 2019-12-03 Himax Imaging Limited Digital double sampling circuit
CN111343397B (zh) * 2018-12-18 2022-03-22 恒景科技股份有限公司 数字双重取样电路
JP2022069133A (ja) * 2020-10-23 2022-05-11 キヤノン株式会社 光電変換装置、光電変換システム、移動体
KR20230103463A (ko) * 2021-12-31 2023-07-07 에스케이하이닉스 주식회사 이미지 센서

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59151455A (ja) * 1983-02-18 1984-08-29 Hitachi Ltd 固体撮像装置
JPH0683398B2 (ja) * 1984-10-30 1994-10-19 株式会社日立製作所 固体撮像装置
JPS62154980A (ja) * 1985-12-27 1987-07-09 Hitachi Ltd 固体撮像装置
JPH01212921A (ja) * 1988-02-19 1989-08-25 Nec Corp A/d変換回路
US4896207A (en) * 1988-06-17 1990-01-23 Eastman Kodak Company Color imaging apparatus employing a horizontal stripe color filter to reduce rise-time artifacts
JPH03107831A (ja) 1989-09-21 1991-05-08 Sony Corp 撮像装置
JPH03107831U (ja) * 1990-02-20 1991-11-06
JPH04165821A (ja) * 1990-10-30 1992-06-11 Canon Inc A―d変換装置
JPH05291955A (ja) * 1992-04-15 1993-11-05 Nec Corp Ad変換ビット伸長回路
JP3183417B2 (ja) * 1992-04-17 2001-07-09 ソニー株式会社 A/d変換装置
JP3097336B2 (ja) * 1992-08-06 2000-10-10 日本電気株式会社 A/d変換器
US5665959A (en) * 1995-01-13 1997-09-09 The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Adminstration Solid-state image sensor with focal-plane digital photon-counting pixel array
US5892540A (en) * 1996-06-13 1999-04-06 Rockwell International Corporation Low noise amplifier for passive pixel CMOS imager
US5886659A (en) * 1996-08-21 1999-03-23 California Institute Of Technology On-focal-plane analog-to-digital conversion for current-mode imaging devices
JPH10163871A (ja) * 1996-12-04 1998-06-19 Saginomiya Seisakusho Inc アナログ/ディジタル変換装置及びアナログ/ディジタル変換方法並びにアナログ/ディジタル変換制御プログラム記憶媒体
JPH10209868A (ja) * 1997-01-17 1998-08-07 Canon Inc A/d変換装置
US6037577A (en) * 1997-03-11 2000-03-14 Kabushiki Kaisha Toshiba Amplifying solid-state image pickup device and operating method of the same
US6667768B1 (en) * 1998-02-17 2003-12-23 Micron Technology, Inc. Photodiode-type pixel for global electronic shutter and reduced lag
US6583817B1 (en) * 1998-06-24 2003-06-24 Taiwan Advanced Sensors Corp. Autocalibration of the A/D converter within the CMOS type image sensor
US6781624B1 (en) * 1998-07-30 2004-08-24 Canon Kabushiki Kaisha Signal processing apparatus
US6757018B1 (en) * 1998-12-18 2004-06-29 Agilent Technologies, Inc. CMOS image sensor with pixel level gain control
DE60030959T2 (de) * 1999-01-29 2007-06-14 Hamamatsu Photonics K.K., Hamamatsu Photodetektorvorrichtung
US6844897B1 (en) * 1999-06-15 2005-01-18 Micron Technology, Inc. Active pixel sensor (APS) readout structure with amplification
JP4455718B2 (ja) * 2000-03-10 2010-04-21 浜松ホトニクス株式会社 信号処理回路
JP4689024B2 (ja) * 2000-10-12 2011-05-25 浜松ホトニクス株式会社 A/d変換装置および固体撮像装置
FR2815806B1 (fr) * 2000-10-23 2002-11-29 Commissariat Energie Atomique Lecteur pour element de detection de rayonnements electromagnetiques, capteur, et procede de lecture correspondant
JP3844699B2 (ja) * 2001-02-19 2006-11-15 イノテック株式会社 可変利得アンプ
US6965407B2 (en) * 2001-03-26 2005-11-15 Silicon Video, Inc. Image sensor ADC and CDS per column
US6310571B1 (en) * 2001-03-30 2001-10-30 Pixim, Incorporated Multiplexed multi-channel bit serial analog-to-digital converter
JP4022862B2 (ja) * 2002-06-11 2007-12-19 ソニー株式会社 固体撮像装置及びその制御方法
US7518540B2 (en) * 2002-07-31 2009-04-14 Quantum Semiconductor Llc Multi-mode ADC and its application to CMOS image sensors
TW580828B (en) * 2002-09-16 2004-03-21 Pixart Imaging Inc Signal readout circuit having on-sensor-chip two-dimensional interpolation
JP4311181B2 (ja) * 2003-12-05 2009-08-12 ソニー株式会社 半導体装置の制御方法および信号処理方法並びに半導体装置および電子機器
JP4625685B2 (ja) * 2004-11-26 2011-02-02 株式会社東芝 固体撮像装置
JP4855704B2 (ja) * 2005-03-31 2012-01-18 株式会社東芝 固体撮像装置
JP4723994B2 (ja) * 2005-12-19 2011-07-13 株式会社東芝 固体撮像装置
JP5521441B2 (ja) * 2008-09-29 2014-06-11 ソニー株式会社 固体撮像装置とその駆動方法、並びに電子機器
US8599284B2 (en) * 2011-10-11 2013-12-03 Omnivision Technologies, Inc. High dynamic range sub-sampling architecture
KR102514417B1 (ko) * 2016-06-09 2023-03-29 에스케이하이닉스 주식회사 픽셀 신호 전달 장치 및 그 동작 방법과 그를 이용한 씨모스 이미지 센서

Also Published As

Publication number Publication date
US20130284891A1 (en) 2013-10-31
JP2004015701A (ja) 2004-01-15
TWI227997B (en) 2005-02-11
US20090237545A1 (en) 2009-09-24
US20040080637A1 (en) 2004-04-29
US9154714B2 (en) 2015-10-06
US20120153130A1 (en) 2012-06-21
US8514311B2 (en) 2013-08-20
US20140218576A1 (en) 2014-08-07
US8125551B2 (en) 2012-02-28
US10986296B2 (en) 2021-04-20
TW200407034A (en) 2004-05-01
US9648258B2 (en) 2017-05-09
CN1232106C (zh) 2005-12-14
CN1477860A (zh) 2004-02-25
US7573518B2 (en) 2009-08-11
US20170208278A1 (en) 2017-07-20

Similar Documents

Publication Publication Date Title
JP4022862B2 (ja) 固体撮像装置及びその制御方法
US7800526B2 (en) Data processing method, semiconductor device for detecting physical quantity distribution, and electronic apparatus
KR101000627B1 (ko) 반도체 장치 제어 방법, 신호 처리 방법, 반도체 장치 및전자 기기
JP4380439B2 (ja) データ処理方法およびデータ処理装置並びに物理量分布検知の半導体装置および電子機器
US9077919B2 (en) Solid-state imaging device, imaging device, electronic equipment, A/D converter and A/D conversion method
JP4723994B2 (ja) 固体撮像装置
US8953075B2 (en) CMOS image sensors implementing full frame digital correlated double sampling with global shutter
US20080252762A1 (en) Solid-state image sensing device, method for driving solid-state image sensing device, and image sensing system incorporated with solid-state image sensing device
JP4474982B2 (ja) 固体撮像装置および固体撮像装置の信号処理方法
US8085324B2 (en) Solid-state imaging apparatus
JP2004304413A (ja) イメージセンサ用2段階a/d変換器
JP4546563B2 (ja) 半導体集積回路
JP2007324984A (ja) 固体撮像装置
JP5115602B2 (ja) 半導体装置およびその制御方法
JP5115601B2 (ja) 半導体装置およびその制御方法
JPH0865580A (ja) 撮像装置
JP4618329B2 (ja) 半導体装置の制御方法
JP2010011056A (ja) 固体撮像素子およびカメラシステム

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040427

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20061201

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070130

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20070907

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20070920

R151 Written notification of patent or utility model registration

Ref document number: 4022862

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101012

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101012

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111012

Year of fee payment: 4

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111012

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121012

Year of fee payment: 5

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121012

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131012

Year of fee payment: 6

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term