WO2013035464A1 - 結晶積層構造体及びその製造方法 - Google Patents

結晶積層構造体及びその製造方法 Download PDF

Info

Publication number
WO2013035464A1
WO2013035464A1 PCT/JP2012/069709 JP2012069709W WO2013035464A1 WO 2013035464 A1 WO2013035464 A1 WO 2013035464A1 JP 2012069709 W JP2012069709 W JP 2012069709W WO 2013035464 A1 WO2013035464 A1 WO 2013035464A1
Authority
WO
WIPO (PCT)
Prior art keywords
crystal
plane
substrate
crystal film
main surface
Prior art date
Application number
PCT/JP2012/069709
Other languages
English (en)
French (fr)
Inventor
公平 佐々木
Original Assignee
株式会社タムラ製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社タムラ製作所 filed Critical 株式会社タムラ製作所
Priority to JP2013532498A priority Critical patent/JP5612216B2/ja
Priority to EP12829563.1A priority patent/EP2754736A4/en
Priority to CN201280043330.8A priority patent/CN103781948B/zh
Priority to US14/343,355 priority patent/US9716004B2/en
Publication of WO2013035464A1 publication Critical patent/WO2013035464A1/ja

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/186Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02609Crystal orientation
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B23/00Single-crystal growth by condensing evaporated or sublimed materials
    • C30B23/02Epitaxial-layer growth
    • C30B23/025Epitaxial-layer growth characterised by the substrate
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • C30B25/18Epitaxial-layer growth characterised by the substrate
    • C30B25/20Epitaxial-layer growth characterised by the substrate the substrate being of the same materials as the epitaxial layer
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/16Oxides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/16Oxides
    • C30B29/22Complex oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02414Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/02433Crystal orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02631Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/02636Selective deposition, e.g. simultaneous growth of mono- and non-monocrystalline semiconductor materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02658Pretreatments
    • H01L21/02661In-situ cleaning
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • H01L29/7787Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/861Diodes
    • H01L29/872Schottky diodes

Definitions

  • the present invention relates to a crystal stacked structure and a manufacturing method thereof, and more particularly to a crystal stacked structure including a ⁇ -Ga 2 O 3 based substrate and a ⁇ -Ga 2 O 3 based crystal film and a manufacturing method thereof.
  • a semiconductor element in which a Ga-containing oxide is stacked on an element substrate made of ⁇ -Ga 2 O 3 single crystal (see, for example, Patent Document 1).
  • This kind of semiconductor device is formed on the main surface of a ⁇ -Ga 2 O 3 single crystal substrate by chemical vapor deposition such as physical vapor deposition such as MBE (Molecular Beam Epitaxy) or CVD (Chemical Vapor Deposition). It is formed by laminating layers showing n-type or p-type conductivity by the method.
  • chemical vapor deposition such as physical vapor deposition such as MBE (Molecular Beam Epitaxy) or CVD (Chemical Vapor Deposition). It is formed by laminating layers showing n-type or p-type conductivity by the method.
  • an object of the present invention is to provide a crystal laminated structure capable of obtaining a high-quality ⁇ -Ga 2 O 3 based crystal film by efficiently epitaxially growing crystals on a ⁇ -Ga 2 O 3 based substrate, and a method for manufacturing the same. Is to provide.
  • one embodiment of the present invention provides the following crystal laminated structures [1] to [3] and methods for producing the crystal laminated structures [4] to [6].
  • a ⁇ -Ga 2 O 3 -based substrate having a surface rotated by 50 ° or more and 90 ° or less from the (100) plane as a main surface, and an epitaxial crystal on the main surface of the ⁇ -Ga 2 O 3 -based substrate
  • a crystal multilayer structure including a ⁇ -Ga 2 O 3 based crystal film formed by growth.
  • a ⁇ -Ga 2 O 3 -based crystal is epitaxially grown on the main surface of a ⁇ -Ga 2 O 3 -based substrate having a main surface rotated from 50 ° to 90 ° from the (100) plane, and ⁇
  • a method for manufacturing a crystal multilayer structure including a step of forming a -Ga 2 O 3 based crystal film.
  • the growth temperature of the epitaxial growth is 700 ° C. or higher.
  • a crystal multilayer structure capable of obtaining a high-quality ⁇ -Ga 2 O 3 based crystal film by efficiently epitaxially growing crystals on a ⁇ -Ga 2 O 3 based substrate and a method for manufacturing the same. can do.
  • Sectional drawing of the crystal laminated structure which concerns on 1st Embodiment Cross-sectional view of an MBE apparatus used for forming a crystal laminated structure
  • Sectional drawing of the Schottky barrier diode which concerns on 4th Embodiment Graph showing growth rate of ⁇ -Ga 2 O 3 crystal on ⁇ -Ga 2 O 3 single crystal substrate
  • the graph which shows the relationship between the rotation angle from the (100) plane of the main surface of a ⁇ -Ga 2 O 3 single crystal substrate and the growth rate of ⁇ -Ga 2 O 3 crystal
  • the ⁇ -Ga 2 O 3 system ⁇ -Ga 2 O 3 system onto the substrate crystal by efficiently epitaxial growth, high-quality ⁇ -Ga 2 O 3 system crystal film heterophase are not mixed Can be formed.
  • the growth temperature required for growing a high-quality crystal For example, at a growth temperature of 700 ° C. or higher, a sufficient growth rate cannot be obtained, and crystals cannot be efficiently grown.
  • the present inventors have achieved high quality by using a ⁇ -Ga 2 O 3 -based substrate having a surface rotated by 50 ° or more and 90 ° or less from the (100) surface as a principal surface for epitaxial crystal growth. It has been found that ⁇ -Ga 2 O 3 based crystals can be grown at a sufficient rate.
  • a ⁇ -Ga 2 O 3 -based substrate having a surface rotated by 50 ° or more and 90 ° or less from the (100) surface as a principal surface for epitaxial crystal growth. It has been found that ⁇ -Ga 2 O 3 based crystals can be grown at a sufficient rate.
  • FIG. 1 is a cross-sectional view of the crystal multilayer structure according to the first embodiment.
  • the crystal multilayer structure 2 includes a ⁇ -Ga 2 O 3 based substrate 1 and a ⁇ -Ga 2 O 3 based crystal film 20 formed on the main surface 10 of the ⁇ -Ga 2 O 3 based substrate 1.
  • the principal surface 10 of the ⁇ -Ga 2 O 3 based substrate 1 is a surface rotated from 50 ° to 90 ° from the (100) plane. That is, the angle ⁇ (0 ⁇ ⁇ 90 °) formed by the main surface 10 and the (100) plane in the ⁇ -Ga 2 O 3 based substrate 1 is 50 ° or more.
  • (010) plane, (001) plane, ( ⁇ 201) plane, (101) plane, and (310) plane exist as planes rotated from 50 ° to 90 ° from (100) plane.
  • ⁇ -Ga 2 O 3 system main surface 10 of the substrate 1 is, (100) if a surface which is rotated 50 ° to 90 ° from the surface, ⁇ -Ga 2 O 3 system on the substrate 1 ⁇ -Ga 2 O 3 based crystal when epitaxially growing, it is possible to suppress the re-evaporation from ⁇ -Ga 2 O 3 based substrate 1 of the raw material of ⁇ -Ga 2 O 3 system crystal effectively.
  • the main surface 10 of the ⁇ -Ga 2 O 3 based substrate 1 is assumed when the ratio of the raw material re-evaporated when the ⁇ -Ga 2 O 3 based crystal is grown at a growth temperature of 500 ° C. is 0%.
  • the ratio of the re-evaporated raw material can be suppressed to 40% or less. Therefore, it is possible to use more than 60% of the raw material supplied to the formation of ⁇ -Ga 2 O 3 system crystal, from the viewpoint of the growth rate and production cost of the ⁇ -Ga 2 O 3 system crystal.
  • the ⁇ -Ga 2 O 3 based substrate 1 is made of, for example, a ⁇ -Ga 2 O 3 single crystal.
  • the ⁇ -Ga 2 O 3 based substrate 1 is basically composed of ⁇ -Ga 2 O 3 single crystal as described above, but Cu, Ag, Zn, Cd, Al, In, Si, Ge And an oxide containing Ga as a main component, to which one or more elements selected from the group consisting of Sn and Si are added. By adding these elements, the lattice constant, the band gap energy, and the electric conduction characteristics can be controlled.
  • Al and In are added to a ⁇ -Ga 2 O 3 crystal (Ga x Al y In (1-xy) ) 2 O 3 (0 ⁇ x ⁇ 1, 0 ⁇ y ⁇ 1, 0 ⁇ x + y ⁇ 1)
  • a ⁇ -Ga 2 O 3 based substrate 1 made of crystals can be used.
  • Al is added, the band gap is widened, and when In is added, the band gap is narrowed.
  • the lattice constant may slightly change.
  • the (010) plane, the (001) plane, the ( ⁇ 201) plane, The (101) plane and the (310) plane correspond to planes rotated from 50 ° to 90 ° from the (100) plane.
  • an ingot for the ⁇ -Ga 2 O 3 -based substrate 1 is manufactured by, for example, the FZ (Floating Zone) method or the EFG (Edge Defined Film Fed Growt) method.
  • an ingot is manufactured using an infrared heating single crystal manufacturing apparatus. Specifically, first, one end of the seed crystal is held on the seed chuck, and the upper end portion of the rod-shaped polycrystalline material is held on the material chuck. The upper and lower positions of the upper rotating shaft are adjusted to bring the upper end of the seed crystal into contact with the lower end of the polycrystalline material. The upper and lower positions of the upper and lower rotary shafts are adjusted so that the light from the halogen lamp is focused on the upper end of the seed crystal and the lower end of the polycrystalline material. By making these adjustments, the upper end portion of the seed crystal and the lower end portion of the polycrystalline material are heated, and the heated portion is dissolved to form dissolution droplets. At this time, only the seed crystal is rotated. Next, the polycrystalline material and the seed crystal are melted while rotating in the opposite direction so that the polycrystalline material and the seed crystal are sufficiently blended. An ingot is produced by forming a crystal.
  • a predetermined amount of ⁇ -Ga 2 O 3 powder or the like as a raw material is put in a crucible and dissolved by heating to produce a ⁇ -Ga 2 O 3 melt.
  • the ⁇ -Ga 2 O 3 melt is raised to the upper surface of the slit die by a capillary phenomenon by a slit formed in the slit die disposed in the crucible, and cooled by bringing the ⁇ -Ga 2 O 3 melt into contact with the seed crystal, An ingot having an arbitrarily shaped cross section is produced.
  • a desired conductivity type impurity may be added when a ⁇ -Ga 2 O 3 ingot is manufactured by these manufacturing methods.
  • the ⁇ -Ga 2 O 3 ingot produced as described above is sliced so that the plane rotated by 50 ° or more and 90 ° or less from the (100) plane with a wire saw becomes a cross-section, A ⁇ Ga 2 O 3 based substrate 1 is obtained. Thereafter, in the grinding / polishing step, the ⁇ -Ga 2 O 3 -based substrate 1 is ground and polished to a thickness of about 600 nm.
  • ⁇ -Ga 2 O 3 -based substrate 1 is washed with running water, and further subjected to thermal cleaning under conditions of 800 ° C. for 10 minutes.
  • the ⁇ -Ga 2 O 3 based substrate 1 is in a state where the ⁇ -Ga 2 O 3 based crystal film 20 can be epitaxially grown on the main surface 10.
  • a method for forming the ⁇ -Ga 2 O 3 based crystal film 20 on the main surface 10 of the ⁇ -Ga 2 O 3 based substrate a PLD (Pulsed Laser Deposition) method, a CVD (Chemical Vapor Deposition) method, a sputtering method is used.
  • a process using the MBE method will be described as an example, although there is a molecular beam epitaxy (MBE) method.
  • MBE molecular beam epitaxy
  • the MBE method is a crystal growth method in which a single substance or a compound solid is heated by an evaporation source called a cell, and vapor generated by the heating is supplied to the substrate surface as a molecular beam.
  • FIG. 2 is a cross-sectional view of an MBE apparatus used for forming the crystal multilayer structure 2.
  • the MBE apparatus 3 includes a vacuum chamber 30, a substrate holder 31 that is supported in the vacuum chamber 30 and holds the ⁇ -Ga 2 O 3 -based substrate 1, a heating device 32 held by the substrate holder 31, and ⁇ A plurality of cells 33 (33a, 33b, 33c, 33d) each storing a raw material of the —Ga 2 O 3 based crystal film 20, and a heater 34 (34a, 34b, 34c, 34d) for heating the plurality of cells 33, respectively. ), A gas supply pipe 35 for supplying oxygen gas into the vacuum chamber 30, and a vacuum pump 36 for discharging the air in the vacuum chamber 30.
  • the substrate holder 31 is configured to be rotatable by a motor (not shown) via a shaft 310.
  • the first cell 33a and the second cell 33b are filled with a Ga material and an Al material, respectively.
  • the third cell 33c is filled with an n-type impurity material such as Si or Sn doped as a donor.
  • the fourth cell 33d is filled with a p-type impurity material such as Mg or Zn doped as an acceptor.
  • Each of the first to fourth cells 33a to 33d is provided with a shutter (not shown), and can be closed when the raw materials stored therein are not used.
  • the ⁇ -Ga 2 O 3 -based substrate 1 is attached to the substrate holder 31 of the MBE apparatus 3.
  • the vacuum pump 36 is operated to reduce the pressure in the vacuum chamber 30 to about 10 ⁇ 10 Torr.
  • the ⁇ -Ga 2 O 3 -based substrate 1 is heated by the heating device 32.
  • the ⁇ -Ga 2 O 3 substrate 1 is heated by radiating heat from a heat source such as a graphite heater of the heating device 32 to the ⁇ -Ga 2 O 3 substrate 1 through the substrate holder 31. Is called.
  • an oxygen-based gas is supplied from the gas supply pipe 35 into the vacuum chamber 30.
  • the cell 33 a After supplying the oxygen-based gas into the vacuum chamber 30, after the time necessary for the gas pressure in the vacuum chamber 30 to stabilize (for example, 5 minutes) has passed, the cell 33 a is rotated by the heaters 34 a and 34 b while rotating the substrate holder 31. , 33b are heated, and supply of Ga vapor and Al vapor is started.
  • the first cell 33a When forming a Ga 2 O 3 crystal film containing no Al as ⁇ -Ga 2 O 3 based crystal film 20 heats the first cell 33a, it starts supplying the Ga vapor.
  • the third heater 34c is heated to form an n-type such as Si or Sn serving as a donor from the third cell 33c. Supply vapor of impurities.
  • the fourth heater 34d is heated to supply vapor of p-type impurities such as Mg and Zn serving as an acceptor from the fourth cell 33d.
  • Each vapor generated from the cell 33 is irradiated onto the surface of the ⁇ -Ga 2 O 3 substrate 1 as a molecular beam.
  • the equivalent beam pressure (Beam Equivalent Pressure: BEP) of Ga and Al is, for example, 1.5 ⁇ 10 ⁇ 5 Pa and 5 ⁇ 10 ⁇ 7 Pa, respectively. Further, when Al vapor is not generated, for example, the equivalent beam pressure of Ga is 3 ⁇ 10 ⁇ 5 Pa, for example.
  • ⁇ -Ga 2 O 3 based substrate first major surface 10 on the ⁇ -Ga 2 O 3 system crystal is epitaxially grown, ⁇ -Ga 2 O 3 based crystal film 20 is formed.
  • the growth temperature and growth time of the ⁇ -Ga 2 O 3 based crystal are, for example, 700 ° C. and 1 hour, respectively.
  • the ⁇ -Ga 2 O 3 based crystal film 20 may be annealed in an inert atmosphere.
  • the annealing process is performed in a heat treatment apparatus such as a lamp annealing apparatus.
  • An annealing process may be performed in the MBE apparatus 1.
  • a high electron mobility transistor which is one of semiconductor devices including the ⁇ -Ga 2 O 3 based substrate 1 and the ⁇ -Ga 2 O 3 based crystal film 20 according to the first embodiment (High Electron Mobility Transistor: HEMT) will be described.
  • FIG. 3 is a cross-sectional view of a high electron mobility transistor according to the second embodiment.
  • the high electron mobility transistor 4 includes the ⁇ -Ga 2 O 3 based substrate 1 and the ⁇ -Ga 2 O 3 based crystal film 20 according to the first embodiment. Furthermore, the high electron mobility transistor 4, beta-Ga 2 O 3 based crystal film on 20 n-type beta-(AlGa) 2 O 3 layer 41, n-type beta-(AlGa) gates on 2 O 3 layer 41 An electrode 42, a source electrode 43, and a drain electrode 44 are included. The gate electrode 42 is disposed between the source electrode 43 and the drain electrode 44.
  • the gate electrode 42 contacts the surface 41a of the n-type ⁇ - (AlGa) 2 O 3 layer 41 to form a Schottky junction.
  • the source electrode 43 and the drain electrode 44 are in contact with the surface 41 a of the n-type ⁇ - (AlGa) 2 O 3 layer 41 to form an ohmic junction.
  • ⁇ -Ga 2 O 3 -based substrate 1 contains a Group II element such as Mg and has a high electrical resistance.
  • the ⁇ -Ga 2 O 3 based crystal film 20 is i-type and functions as an electron transit layer.
  • the i-type ⁇ -Ga 2 O 3 based crystal film 20 is formed by epitaxially growing a ⁇ -Ga 2 O 3 based single crystal on the main surface 10 of the ⁇ -Ga 2 O 3 based substrate 1.
  • the n-type ⁇ - (AlGa) 2 O 3 layer 41 is an electron supply layer to which a donor such as Si or Sn is added, and is formed on the ⁇ -Ga 2 O 3 based crystal film 20 by epitaxial growth.
  • Electrons generated from the donor of the 2 O 3 layer 41 gather on the ⁇ -Ga 2 O 3 based crystal film 20 side and are distributed in the vicinity of the interface, forming an electron layer called a two-dimensional electron gas.
  • the n-type ⁇ - (AlGa) 2 O 3 layer 41 includes the first depletion layer generated by the Schottky junction with the gate electrode 42, the second depletion layer formed by the formation of the two-dimensional electron gas, Occurs.
  • the n-type ⁇ - (AlGa) 2 O 3 layer 41 has a thickness such that the first depletion layer and the second depletion layer are in contact with each other.
  • the thickness of the first and second depletion layers is changed, the concentration of the two-dimensional electron gas is adjusted, and the drain current is controlled.
  • the thickness of the ⁇ -Ga 2 O 3 based crystal film 20 is not particularly limited, but is preferably 0.1 nm or more.
  • the thickness of the n-type ⁇ - (AlGa) 2 O 3 layer 41 is set to 0.1 to 10 ⁇ m depending on the doping concentration.
  • MESFET Metal-Semiconductor
  • Field Effect Transistor Field Effect Transistor
  • FIG. 4 is a cross-sectional view of the MESFET according to the third embodiment.
  • the MESFET 5 includes the ⁇ -Ga 2 O 3 based substrate 1 and the ⁇ -Ga 2 O 3 based crystal film 20 according to the first embodiment. Further, the MESFET 5 includes a gate electrode 52, a source electrode 53, and a drain electrode 54 on the ⁇ -Ga 2 O 3 based crystal film 20. The gate electrode 52 is disposed between the source electrode 53 and the drain electrode 54.
  • the gate electrode 42 contacts the surface 21a of the ⁇ -Ga 2 O 3 based crystal film 20 to form a Schottky junction.
  • the source electrode 53 and the drain electrode 54 are in contact with the surface 21a of the ⁇ -Ga 2 O 3 based crystal film 20 to form an ohmic junction.
  • ⁇ -Ga 2 O 3 -based substrate 1 contains a Group II element such as Mg and has a high electrical resistance.
  • the ⁇ -Ga 2 O 3 based crystal film 20 is n-type, and the donor concentration in the vicinity of the contact portion between the source electrode 53 and the drain electrode 54 is higher than the donor concentration in other portions.
  • the thickness of the depletion layer under the gate electrode 52 in the ⁇ -Ga 2 O 3 based crystal film 20 can be changed, and the drain current can be controlled. .
  • a Schottky barrier diode which is one of semiconductor devices including the ⁇ -Ga 2 O 3 based substrate 1 and the ⁇ -Ga 2 O 3 based crystal film 20 according to the first embodiment explain.
  • FIG. 5 is a cross-sectional view of a Schottky barrier diode according to the fourth embodiment.
  • the Schottky barrier diode 6 includes the ⁇ -Ga 2 O 3 based substrate 1 and the ⁇ -Ga 2 O 3 based crystal film 20 according to the first embodiment. Further, the Schottky barrier diode 6, ⁇ -Ga 2 O 3 based crystal film 20 on the Schottky electrode 62, ⁇ -Ga 2 O 3 system of the substrate 1 ⁇ -Ga 2 O 3 based crystal film 20 opposite An ohmic electrode 63 on the surface 11 is included.
  • the Schottky electrode 62 is in contact with the surface 21a of the ⁇ -Ga 2 O 3 based crystal film 20 to form a Schottky junction.
  • the ohmic electrode 63 is in contact with the surface 11 of the ⁇ -Ga 2 O 3 based substrate 1 to form an ohmic junction.
  • the ⁇ -Ga 2 O 3 based substrate 1 and the ⁇ -Ga 2 O 3 based crystal film 20 are n-type, and the donor concentration of the ⁇ -Ga 2 O 3 based crystal film 20 is ⁇ -Ga. It is lower than the donor concentration of the 2 O 3 -based substrate 1.
  • the growth rate of each ⁇ -Ga 2 O 3 -based crystal on a plurality of ⁇ -Ga 2 O 3 -based substrates having different principal plane orientations was evaluated.
  • a ⁇ -Ga 2 O 3 ingot produced by the FZ method was sliced using a wire saw to form a ⁇ -Ga 2 O 3 single crystal substrate having a thickness of 1 mm.
  • five ⁇ -Ga 2 O 3 -based substrates 1 have five types of ⁇ -planes each having a ( ⁇ 201) plane, a (101) plane, a (001) plane, a (310) plane, and a (010) plane as main surfaces.
  • a -Ga 2 O 3 single crystal substrate and a ⁇ -Ga 2 O 3 single crystal substrate having a (100) plane as a main surface as a comparative example were formed.
  • each ⁇ -Ga 2 O 3 single crystal substrate was ground and polished until the thickness reached about 600 ⁇ m in the grinding and polishing step.
  • a ⁇ -Ga 2 O 3 crystal is grown on each ⁇ -Ga 2 O 3 single crystal substrate by an MBE method in an oxygen-based gas atmosphere, and ⁇ -Ga 2 as a ⁇ -Ga 2 O 3 based crystal film 20 is grown.
  • a 2 O 3 crystal film was formed.
  • the equivalent beam pressure of Ga was 3 ⁇ 10 ⁇ 5 Pa.
  • the growth temperature and growth time of the ⁇ -Ga 2 O 3 crystal were 700 ° C. and 1 hour, respectively.
  • the (100) plane and (010) plane as the principal ⁇ -Ga 2 O 3 single crystal substrate was also grown ⁇ -Ga 2 O 3 crystals under conditions of a growth temperature 500 ° C..
  • Figure 6 is a graph showing the growth rate of each of the ⁇ -Ga 2 O 3 crystals in the ⁇ -Ga 2 O 3 single crystal substrate.
  • the ( ⁇ 201) plane (101) plane, (001) plane, (310) plane, and (010) plane as the ⁇ -Ga 2 O 3 based substrate 1 according to the embodiment are used as the main plane.
  • the growth rate of the ⁇ -Ga 2 O 3 crystals of ⁇ -Ga 2 O 3 based substrate is (100) plane of the ⁇ -Ga 2 O 3 single crystal substrate having a major surface ⁇ -Ga 2 O 3 crystal It can be seen that it is significantly greater than the growth rate. In general, it is rare that the crystal growth rate is improved so much only by changing the plane orientation of the main surface of the substrate, and it can be said that the result is beyond the expectation of those skilled in the art.
  • (100) plane and on the ⁇ -Ga 2 O 3 single crystal substrate having a major surface when growing the ⁇ -Ga 2 O 3 crystal at a growth temperature of 700 ° C., beta growth rate at a growth temperature of 500 ° C. It was confirmed to be about 1/5 of the case where a —Ga 2 O 3 crystal was grown. This is considered to be due to re-evaporation of the raw material of ⁇ -Ga 2 O 3 crystal from the substrate.
  • FIG. 7 is a graph showing the relationship between the rotation angle of the main surface of the ⁇ -Ga 2 O 3 single crystal substrate from the (100) plane and the growth rate of the ⁇ -Ga 2 O 3 crystal.
  • indicates the value of the growth rate when the growth temperature is 500 ° C. when the main surface is rotated about the c-axis.
  • represents the value of the growth rate when the growth temperature is 700 ° C. when the principal surface is rotated about the c-axis.
  • “ ⁇ ” indicates the value of the growth rate when the growth temperature is 700 ° C. when the principal surface is rotated about the b-axis.
  • a crystal stacked structure capable of obtaining a high-quality ⁇ -Ga 2 O 3 based crystal film by efficiently epitaxially growing a crystal on a ⁇ -Ga 2 O 3 based substrate, and a method for manufacturing the same.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Inorganic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)

Abstract

 β-Ga系基板上に結晶を効率よくエピタキシャル成長させて高品質なβ-Ga系結晶膜を得ることができる結晶積層構造体及びその製造方法を提供する。 (100)面から50°以上90°以下回転させた面を主面10として有するβ-Ga系基板1と、β-Ga系基板1の主面10上にエピタキシャル結晶成長により形成されたβ-Ga系結晶膜2と、を含む結晶積層構造体2を提供する。

Description

結晶積層構造体及びその製造方法
 本発明は、結晶積層構造体及びその製造方法に関し、特にβ-Ga系基板及びβ-Ga系結晶膜を含む結晶積層構造体及びその製造方法に関する。
 従来、β-Ga単結晶からなる素子基板にGa含有酸化物を積層した半導体素子が知られている(例えば、特許文献1参照)。
 この種の半導体素子は、β-Ga単結晶基板の主面にMBE(Molecular Beam Epitaxy)法等の物理的気相成長法やCVD(Chemical Vapor Deposition)法等の化学的気相成長法により、n型やp型の導電性を示す層を積層することで形成される。
 また、β-Ga単結晶基板の主面としては、劈開性が強く、平坦な面が容易に得られる(100)面が多く用いられている(例えば、特許文献2参照)。
特開2005-235961号公報 特開2008-156141号公報
 一般に、異相が混入しない品質の高い結晶をエピタキシャル成長により形成するためには、成長温度をある程度高く設定することが求められる。しかし、(100)面を主面とするβ-Ga単結晶基板上に結晶をエピタキシャル成長させる場合、結晶の成長温度を高くするほど成長速度が低下する傾向がある。これは、結晶の原料が基板上から再蒸発することによると考えられ、原料が無駄に消費されてしまうという問題もある。
 従って、本発明の目的は、β-Ga系基板上に結晶を効率よくエピタキシャル成長させて高品質なβ-Ga系結晶膜を得ることができる結晶積層構造体及びその製造方法を提供することにある。
 本発明の一態様は、上記目的を達成するために、下記の[1]~[3]の結晶積層構造体、及び[4]~[6]の結晶積層構造体の製造方法を提供する。
[1](100)面から50°以上90°以下回転させた面を主面として有するβ-Ga系基板と、前記β-Ga系基板の前記主面上にエピタキシャル結晶成長により形成されたβ-Ga系結晶膜と、を含む結晶積層構造体。
[2]前記主面は、(010)面、(001)面、(-201)面、(101)面、及び(310)面のいずれかの面である、前記[1]に記載の結晶積層構造体。
[3]前記β-Ga系結晶膜は、(Al1-xGa結晶(0<x≦1)である、前記[1]又は[2]に記載の結晶積層構造体。
[4](100)面から50°以上90°以下回転させた面を主面として有するβ-Ga系基板の前記主面上にβ-Ga系結晶をエピタキシャル成長させ、β-Ga系結晶膜を形成する工程を含む、結晶積層構造体の製造方法。
[5]前記主面は、(010)面、(001)面、(-201)面、(101)面、及び(310)面のいずれかの面である、前記[4]に記載の結晶積層構造体の製造方法。
[6]前記エピタキシャル成長の成長温度は700℃以上である、
 前記[4]又は[5]に記載の結晶積層構造体の製造方法。
 本発明によれば、β-Ga系基板上に結晶を効率よくエピタキシャル成長させて高品質なβ-Ga系結晶膜を得ることができる結晶積層構造体及びその製造方法を提供することができる。
第1の実施の形態に係る結晶積層構造体の断面図 結晶積層構造体の形成に用いられるMBE装置の断面図 第2の実施の形態に係る高電子移動度トランジスタの断面図 第3の実施の形態に係るMESFETの断面図 第4の実施の形態に係るショットキーバリアダイオードの断面図 β-Ga単結晶基板上におけるβ-Ga結晶の成長速度を示すグラフ β-Ga単結晶基板の主面の(100)面からの回転角度と、β-Ga結晶の成長速度との関係を示すグラフ
〔第1の実施の形態〕
 本実施の形態によれば、β-Ga系基板上にβ-Ga系結晶を効率よくエピタキシャル成長させて、異相が混入しない高品質なβ-Ga系結晶膜を形成することができる。(100)面を主面とするβ-Ga系基板上にβ-Ga系結晶をエピタキシャル成長させる従来の方法によれば、高品質な結晶を成長させるために求められる成長温度、例えば700℃以上の成長温度では十分な成長速度が得られず、結晶を効率的に成長させることができない。しかし、本発明者等は、(100)面から50°以上90°以下回転させた面を主面として有するβ-Ga系基板をエピタキシャル結晶成長の下地として用いることにより、高品質なβ-Ga系結晶を十分な速度で成長させられることを見出した。以下、その実施の形態の一例について詳細に説明する。
(結晶積層構造体の構成)
 図1は、第1の実施の形態に係る結晶積層構造体の断面図である。結晶積層構造体2は、β-Ga系基板1及びβ-Ga系基板1の主面10上に形成されたβ-Ga系結晶膜20を含む。
 β-Ga系基板1の主面10は、(100)面から50°以上90°以下回転させた面である。すなわち、β-Ga系基板1において主面10と(100)面のなす角θ(0<θ≦90°)が50°以上である。(100)面から50°以上90°以下回転させた面として、例えば、(010)面、(001)面、(-201)面、(101)面、及び(310)面が存在する。
 β-Ga系基板1の主面10が、(100)面から50°以上90°以下回転させた面である場合、β-Ga系基板1上にβ-Ga系結晶をエピタキシャル成長させるときに、β-Ga系結晶の原料のβ-Ga系基板1からの再蒸発を効果的に抑えることができる。具体的には、β-Ga系結晶を成長温度500℃で成長させたときに再蒸発する原料の割合を0%としたとき、β-Ga系基板1の主面10が、(100)面から50°以上90°以下回転させた面である場合、再蒸発する原料の割合を40%以下に抑えることができる。そのため、供給する原料の60%以上をβ-Ga系結晶の形成に用いることができ、β-Ga系結晶の成長速度や製造コストの観点から好ましい。
 β-Ga系基板1は、例えば、β-Ga単結晶からなる。β-Ga結晶は単斜晶系の結晶構造を有し、その典型的な格子定数はa=12.23Å、b=3.04Å、c=5.80Å、α=γ=90°、β=103.7°である。
 β-Ga結晶においては、c軸を軸として(100)面を52.5°回転させると(310)面と一致し、90°回転させると(010)面と一致する。また、b軸を軸として(100)面を53.8°回転させると(101)面と一致し、76.3°回転させると(001)面と一致し、53.8°回転させると(-201)面と一致する。
 なお、このβ-Ga系基板1は、上記のようにβ-Ga単結晶からなることを基本とするが、Cu、Ag、Zn、Cd、Al、In、Si、Ge及びSnからなる群から選ばれる1種以上の元素を添加した、Gaを主成分とする酸化物であってもよい。これらの元素を添加することにより、格子定数あるいはバンドギャップエネルギー、電気伝導特性を制御することができる。例えば、β-Ga結晶にAl及びInを添加した(GaAlIn(1-x-y)(0<x≦1、0≦y≦1、0<x+y≦1)結晶からなるβ-Ga系基板1を用いることができる。Alを加えた場合にはバンドギャップが広がり、Inを加えた場合にはバンドギャップが狭くなる。
 β-Ga結晶に上記の元素を添加した場合、格子定数が僅かに変化する場合があるが、その場合であっても(010)面、(001)面、(-201)面、(101)面、及び(310)面は、(100)面から50°以上90°以下回転させた面に該当する。
 β-Ga系結晶膜20は、β-(Al1-xGa結晶(0<x≦1)からなり、例えばβ-Ga結晶(x=1の場合)からなる。また、β-Ga系結晶膜20は、導電型不純物を含んでもよい。
(結晶積層構造体の製造方法)
 まず、例えば、FZ(Floating Zone)法やEFG(Edge Defined Film Fed Growt)法等により、β-Ga系基板1のためのインゴットを製造する。
 FZ法では、例えば赤外線加熱単結晶製造装置を用いてインゴットを製造する。具体的には、まず種結晶の一端をシードチャックに保持し、棒状の多結晶素材の上端部を素材チャックに保持する。上部回転軸の上下位置を調節して種結晶の上端と多結晶素材の下端を接触させる。ハロゲンランプの光を種結晶の上端と多結晶素材の下端との部位に集光するように、上部回転軸および下部回転軸の上下位置を調節する。これらの調整をして、種結晶の上端と多結晶素材の下端の部位を加熱して、その加熱部位を溶解し、溶解滴を形成する。このとき、種結晶のみを回転させておく。ついで、多結晶素材と種結晶とが十分になじむように当該部を反対方向に回転させながら溶解し、多結晶素材および種結晶を互いに反対方向に引っ張りながら、適度の長さ及び太さの単結晶を形成することでインゴットを作製する。
 EFG法では、ルツボに原料となるβ-Ga粉末等を所定量入れ、加熱して溶解し、β-Ga融液を生成する。ルツボ内に配置されたスリットダイに形成するスリットによりβ-Ga融液を毛細管現象によりスリットダイ上面に上昇させ、種結晶にβ-Ga融液を接触させて冷却し、任意の形状の断面を有するインゴットを作製する。
 なお、これらの製法によりβ-Gaインゴットを製造する際に、所望の導電型不純物を添加してもよい。
 上記のように作成されたβ-Gaインゴットを、例えば、ワイヤーソーによって(100)面から50°以上90°以下回転させた面が断面となるようにスライスし、厚さ1mmのβ-Ga系基板1を得る。その後、研削研磨工程において、β-Ga系基板1を600nm程度の厚さになるまで研削、研磨する。
 次に、メタノール、アセトン、メタノールをこの順序で3分間ずつ用いる有機洗浄、超純水を用いた流水洗浄、15分間のフッ酸浸漬洗浄、5分間の硫酸過水浸漬洗浄、超純水を用いた流水洗浄をβ-Ga系基板1に施し、さらに、800℃10分間の条件下でサーマルクリーニングを施す。これにより、β-Ga系基板1が、主面10上にβ-Ga系結晶膜20をエピタキシャル成長させることができる状態になる。
 β-Ga系基板1の主面10上にβ-Ga系結晶膜20を形成する方法としては、PLD(Pulsed Laser Deposition)法、CVD(Chemical Vapor Deposition)法、スパッタリング法、分子線エピタキシー(MBE;Molecular Beam Epitaxy)法等があるが、本実施の形態では、一例としてMBE法を用いる工程について説明する。
 MBE法は、単体あるいは化合物の固体をセルと呼ばれる蒸発源で加熱し、加熱により生成された蒸気を分子線として基板表面に供給する結晶成長方法である。
 図2は、結晶積層構造体2の形成に用いられるMBE装置の断面図である。このMBE装置3は、真空槽30と、この真空槽30内に支持され、β-Ga系基板1を保持する基板ホルダ31と、基板ホルダ31に保持された加熱装置32と、β-Ga系結晶膜20の原料をそれぞれ収納する複数のセル33(33a、33b、33c、33d)と、複数のセル33をそれぞれ加熱するためのヒータ34(34a、34b、34c、34d)と、真空槽30内に酸素ガスを供給するガス供給パイプ35と、真空槽30内の空気を排出するための真空ポンプ36とを備えている。基板ホルダ31は、シャフト310を介して図示しないモータにより回転可能に構成されている。
 第1のセル33a、第2のセル33bには、それぞれGa原料、Al原料が充填されている。第3のセル33cには、ドナーとしてドーピングされるSi、Sn等のn型不純物の原料が充填されている。第4のセル33dには、アクセプタとしてドーピングされるMg、Zn等のp型不純物の原料が充填されている。第1~第4のセル33a~33dには、それぞれ図示しないシャッターが設けられており、それぞれが収納する原料を用いない場合にはこのシャッターを閉じることができるように構成されている。
 まず、β-Ga系基板1をMBE装置3の基板ホルダ31に取り付ける。次に、真空ポンプ36を作動させ、真空槽30内の気圧を10-10Torr程度まで減圧する。そして、加熱装置32によってβ-Ga系基板1を加熱する。なお、β-Ga系基板1の加熱は、加熱装置32の黒鉛ヒータ等の発熱源の輻射熱が基板ホルダ31を介してβ-Ga系基板1に熱伝導することにより行われる。
 β-Ga系基板1が所定の温度に加熱された後、ガス供給パイプ35から真空槽30内に、酸素系ガスを供給する。
 真空槽30内に酸素系ガスを供給した後、真空槽30内のガス圧が安定するのに必要な時間(例えば5分間)経過後、基板ホルダ31を回転させながらヒータ34a、34bによりセル33a、33bを加熱し、Ga蒸気及びAl蒸気の供給を開始する。β-Ga系結晶膜20としてAlを含まないGa結晶膜を形成する場合には、第1のセル33aを加熱し、Ga蒸気の供給を開始する。
 また、β-Ga系結晶膜20にn型の導電性を付与する場合には、第3のヒータ34cを加熱して第3のセル33cからドナーとなるSi、Sn等のn型不純物の蒸気を供給する。また、p型の導電性を付与する場合には、第4のヒータ34dを加熱して第4のセル33dからアクセプタとなるMg、Zn等のp型不純物の蒸気を供給する。
 セル33から発生した各蒸気は、分子線としてβ-Ga系基板1の表面に照射される。Ga及びAlの等価ビーム圧(Beam Equivalent Pressure:BEP)は、例えば、それぞれ1.5×10-5Pa、5×10-7Paである。また、Al蒸気を発生させない場合は、例えば、Gaの等価ビーム圧は、例えば、3×10-5Paである。
 これにより、β-Ga系基板1の主面10上にβ-Ga系結晶がエピタキシャル成長し、β-Ga系結晶膜20が形成される。β-Ga系結晶の成長温度及び成長時間は、例えば、それぞれ700℃、1時間である。
 また、必要に応じて、不活性雰囲気中でのアニール処理をβ-Ga系結晶膜20に施してもよい。アニール処理は、ランプアニール装置等の熱処理用装置内で実施される。また、MBE装置1内でアニール処理が実施されてもよい。
〔第2の実施の形態〕
 第2の実施の形態として、第1の実施の形態に係るβ-Ga系基板1及びβ-Ga系結晶膜20を含む半導体装置の1つである高電子移動度トランジスタ(High Electron Mobility Transistor:HEMT)について説明する。
 図3は、第2の実施の形態に係る高電子移動度トランジスタの断面図である。この高電子移動度トランジスタ4は、第1の実施の形態に係るβ-Ga系基板1及びβ-Ga系結晶膜20を含む。さらに、高電子移動度トランジスタ4は、β-Ga系結晶膜20上のn型β-(AlGa)層41、n型β-(AlGa)層41上のゲート電極42、ソース電極43、及びドレイン電極44を含む。ゲート電極42は、ソース電極43とドレイン電極44との間に配置される。
 ゲート電極42はn型β-(AlGa)層41の表面41aに接触してショットキー接合を形成する。また、ソース電極43及びドレイン電極44は、n型β-(AlGa)層41の表面41aに接触してオーミック接合を形成する。
 本実施の形態においては、β-Ga系基板1は、Mg等のII族の元素を含み、高い電気抵抗を有する。
 本実施の形態においては、β-Ga系結晶膜20はi型であり、電子走行層として機能する。このi型のβ-Ga系結晶膜20は、β-Ga系基板1の主面10上にβ-Ga系単結晶をエピタキシャル成長させることにより形成される。
 n型β-(AlGa)層41は、Si、Sn等のドナーが添加された電子供給層であり、β-Ga系結晶膜20上にエピタキシャル成長により形成される。
 β-Ga系結晶膜20とn型β-(AlGa)層41とはバンドギャップの大きさが異なるので、その界面ではバンドの不連続が生じ、n型β-(AlGa)層41のドナーから発生した電子がβ-Ga系結晶膜20側に集まって界面近傍の領域に分布し、二次元電子ガスと呼ばれる電子層が形成される。
 このように、n型β-(AlGa)層41には、ゲート電極42とのショットキー接合により発生する第1の空乏層と、二次元電子ガスの形成による第2の空乏層とが発生する。n型β-(AlGa)層41は、第1の空乏層と第2の空乏層とが接するような厚さを有する。
 そして、ゲート電極42に電圧を加えることにより、第1及び第2の空乏層の厚さを変化させて二次元電子ガスの濃度を調節し、ドレイン電流を制御する。
 β-Ga系結晶膜20の厚さは、特に限定されないが、0.1nm以上であることが好ましい。また、n型β-(AlGa)層41の厚さは、ドーピング濃度に応じて0.1~10μmに設定される。
〔第3の実施の形態〕
 第3の実施の形態として、第1の実施の形態に係るβ-Ga系基板1及びβ-Ga系結晶膜20を含む半導体装置の1つであるMESFET(Metal-Semiconductor Field Effect Transistor)について説明する。
 図4は、第3の実施の形態に係るMESFETの断面図である。このMESFET5は、第1の実施の形態に係るβ-Ga系基板1及びβ-Ga系結晶膜20を含む。さらに、MESFET5は、β-Ga系結晶膜20上のゲート電極52、ソース電極53、及びドレイン電極54を含む。ゲート電極52は、ソース電極53とドレイン電極54との間に配置される。
 ゲート電極42はβ-Ga系結晶膜20の表面21aに接触してショットキー接合を形成する。また、ソース電極53及びドレイン電極54は、β-Ga系結晶膜20の表面21aに接触してオーミック接合を形成する。
 本実施の形態においては、β-Ga系基板1は、Mg等のII族の元素を含み、高い電気抵抗を有する。
 本実施の形態においては、β-Ga系結晶膜20はn型であり、ソース電極53及びドレイン電極54との接触部付近におけるドナー濃度が他の部分におけるドナー濃度よりも高い。
 ゲート電極52に印加するバイアス電圧を制御することにより、β-Ga系結晶膜20内のゲート電極52下の空乏層の厚さを変化させ、ドレイン電流を制御することが可能である。
〔第4の実施の形態〕
 第4の実施の形態として、第1の実施の形態に係るβ-Ga系基板1及びβ-Ga系結晶膜20を含む半導体装置の1つであるショットキーバリアダイオードについて説明する。
 図5は、第4の実施の形態に係るショットキーバリアダイオードの断面図である。このショットキーバリアダイオード6は、第1の実施の形態に係るβ-Ga系基板1及びβ-Ga系結晶膜20を含む。さらに、ショットキーバリアダイオード6は、β-Ga系結晶膜20上のショットキー電極62、β-Ga系基板1のβ-Ga系結晶膜20と反対側の表面11上のオーミック電極63を含む。
 ショットキー電極62はβ-Ga系結晶膜20の表面21aに接触してショットキー接合を形成する。また、オーミック電極63は、β-Ga系基板1の表面11に接触してオーミック接合を形成する。
 本実施の形態においては、β-Ga系基板1及びβ-Ga系結晶膜20はn型であり、β-Ga系結晶膜20のドナー濃度はβ-Ga系基板1のドナー濃度よりも低い。
 ショットキーダイオード6に対して順方向の電圧(ショットキー電極62側が正電位)を印加すると、β-Ga系基板1からβ-Ga系結晶膜20へ移動する電子が増加する。これにより、ショットキー電極62からオーミック電極63へ順方向電流が流れる。
 一方、ショットキーダイオード6に対して逆方向の電圧(ショットキー電極層62側が負電位)を印加すると、ショットキーダイオード6を流れる電流はほぼゼロとなる。
(実施の形態の効果)
 上記の実施の形態によれば、(100)面から50°以上90°以下回転させた面を主面として有するβ-Ga系基板をエピタキシャル結晶成長の下地として用いることにより、β-Ga系結晶を十分な速度で成長させ、高品質なβ-Ga系結晶膜を形成することができる。また、その高品質なβ-Ga系結晶膜を用いて、動作特性に優れた高性能の半導体装置を形成することができる。
 また、β-Ga系結晶の原料の無駄な消費を抑えることができるため、β-Ga系結晶膜及びβ-Ga系結晶膜を含む半導体装置の製造コストを抑えることができる。
 本実施例において、主面の面方位が異なる複数のβ-Ga系基板上におけるそれぞれのβ-Ga系結晶の成長速度を評価した。
 まず、FZ法によって製造したβ-Gaインゴットをワイヤーソーを用いてスライスし、厚さ1mmのβ-Ga単結晶基板を形成した。ここで、β-Ga系基板1としての(-201)面、(101)面、(001)面、(310)面、及び(010)面をそれぞれ主面とする5種のβ-Ga単結晶基板と、比較例としての(100)面を主面とするβ-Ga単結晶基板を形成した。
 次に、研削研磨工程において厚さが600μm程度になるまで各β-Ga単結晶基板を研削、研磨した。
 次に、メタノール、アセトン、メタノールをこの順序で3分間ずつ用いる有機洗浄、超純水を用いた流水洗浄、15分間のフッ酸浸漬洗浄、5分間の硫酸過水浸漬洗浄、超純水を用いた流水洗浄を各β-Ga単結晶基板に施し、さらに、800℃10分間の条件下でサーマルクリーニングを施した。
 次に、酸素系ガス雰囲気下でMBE法により各β-Ga単結晶基板上にβ-Ga結晶を成長させ、β-Ga系結晶膜20としてのβ-Ga結晶膜を形成した。Gaの等価ビーム圧は、3×10-5Paとした。
 β-Ga結晶の成長温度及び成長時間は、それぞれ700℃、1時間であった。また、(100)面及び(010)面を主面とするβ-Ga単結晶基板上には、成長温度500℃の条件下でもβ-Ga結晶を成長させた。
 図6は、各β-Ga単結晶基板上におけるそれぞれのβ-Ga結晶の成長速度を示すグラフである。
 図6に示されるように、十分な品質のβ-Ga結晶が成長する700℃での結晶成長を行った場合、(100)面を主面とするβ-Ga単結晶基板上においては、成長速度は約30nm/hourであった。一方、(-201)面(101)面、(001)面、(310)面、及び(010)面を主面とするβ-Ga単結晶基板上においては、成長速度は約90~130nm/hourであった。
 この結果から、実施の形態に係るβ-Ga系基板1としての(-201)面(101)面、(001)面、(310)面、及び(010)面を主面とするβ-Ga系基板上のβ-Ga結晶の成長速度は、(100)面を主面とするβ-Ga単結晶基板上のβ-Ga結晶の成長速度よりも著しく大きいことがわかる。なお、一般的に、基板の主面の面方位を変えただけで結晶の成長速度がこれほど向上することは稀有であり、当業者の予想の範疇を超えた結果であるといえる。
 また、(100)面を主面とするβ-Ga単結晶基板上に、成長温度700℃でβ-Ga結晶を成長させた場合、成長速度が成長温度500℃でβ-Ga結晶を成長させた場合の約1/5であることが確認された。これは、β-Ga結晶の原料が基板上から再蒸発することによると考えられる。
 一方、(310)面及び(010)面を主面とするβ-Ga単結晶基板上に、成長温度700℃でβ-Ga結晶を成長させた場合は、成長速度が成長温度500℃でβ-Ga結晶を成長させた場合とほぼ同じであることが確認された。(010)面を主面とするβ-Ga単結晶基板を用いた場合は、β-Ga結晶の原料の基板上からの再蒸発が抑えられるものと考えられる。(-201)面(101)面、及び(001)面を主面とするβ-Ga単結晶基板を用いた場合も同様であると考えられる。
 図7は、β-Ga単結晶基板の主面の(100)面からの回転角度と、β-Ga結晶の成長速度との関係を示すグラフである。図7中の■は、c軸を軸として主面を回転させたときの、成長温度が500℃の場合の成長速度の値を示す。●は、c軸を軸として主面を回転させたときの、成長温度が700℃の場合の成長速度の値を示す。◆は、b軸を軸として主面を回転させたときの、成長温度が700℃の場合の成長速度の値を示す。
 図7から、成長温度700℃でβ-Ga結晶を成長させた場合、β-Ga単結晶基板の主面の(100)面からの回転角度が50°以上である場合に、主面が(100)面である場合と比較して、成長速度が大きく向上していることがわかる。また、成長温度500℃でβ-Ga結晶を成長させた場合は、β-Ga結晶の成長速度は、β-Ga単結晶基板の主面の(100)面からの回転角度にほとんど依存しないことがわかる。
 以上、本発明の実施の形態及び実施例を説明したが、上記の実施の形態及び実施例は特許請求の範囲に係る発明を限定するものではない。また、実施の形態及び実施例の中で説明した特徴の組合せの全てが発明の課題を解決するための手段に必須であるとは限らない点に留意すべきである。
 β-Ga系基板上に結晶を効率よくエピタキシャル成長させて高品質なβ-Ga系結晶膜を得ることができる結晶積層構造体及びその製造方法を提供する。
1…β-Ga系基板、2…結晶積層構造体、4…高電子移動度トランジスタ、5…MESFET、6…ショットキーバリアダイオード、10…主面、20…β-Ga系結晶膜

Claims (6)

  1.  (100)面から50°以上90°以下回転させた面を主面として有するβ-Ga系基板と、
     前記β-Ga系基板の前記主面上にエピタキシャル結晶成長により形成されたβ-Ga系結晶膜と、
     を含む結晶積層構造体。
  2.  前記主面は、(010)面、(001)面、(-201)面、(101)面、及び(310)面のいずれかの面である、
     請求項1に記載の結晶積層構造体。
  3.  前記β-Ga系結晶膜は、(Al1-xGa結晶(0<x≦1)である、
     請求項1又は2に記載の結晶積層構造体。
  4.  (100)面から50°以上90°以下回転させた面を主面として有するβ-Ga系基板の前記主面上にβ-Ga系結晶をエピタキシャル成長させ、β-Ga系結晶膜を形成する工程を含む、
     結晶積層構造体の製造方法。
  5.  前記主面は、(010)面、(001)面、(-201)面、(101)面、及び(310)面のいずれかの面である、
     請求項4に記載の結晶積層構造体の製造方法。
  6.  前記エピタキシャル成長の成長温度は700℃以上である、
     請求項4又は5に記載の結晶積層構造体の製造方法。
PCT/JP2012/069709 2011-09-08 2012-08-02 結晶積層構造体及びその製造方法 WO2013035464A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2013532498A JP5612216B2 (ja) 2011-09-08 2012-08-02 結晶積層構造体及びその製造方法
EP12829563.1A EP2754736A4 (en) 2011-09-08 2012-08-02 CRYSTALLINE LAMINATE STRUCTURE AND MANUFACTURING METHOD THEREOF
CN201280043330.8A CN103781948B (zh) 2011-09-08 2012-08-02 晶体层叠结构体及其制造方法
US14/343,355 US9716004B2 (en) 2011-09-08 2012-08-02 Crystal laminate structure and method for producing same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011196430 2011-09-08
JP2011-196430 2011-09-08

Publications (1)

Publication Number Publication Date
WO2013035464A1 true WO2013035464A1 (ja) 2013-03-14

Family

ID=47831916

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/069709 WO2013035464A1 (ja) 2011-09-08 2012-08-02 結晶積層構造体及びその製造方法

Country Status (5)

Country Link
US (1) US9716004B2 (ja)
EP (1) EP2754736A4 (ja)
JP (2) JP5612216B2 (ja)
CN (2) CN107653490A (ja)
WO (1) WO2013035464A1 (ja)

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013180058A1 (ja) * 2012-06-01 2013-12-05 株式会社タムラ製作所 半導体積層構造体及び半導体素子
WO2013180057A1 (ja) * 2012-06-01 2013-12-05 株式会社タムラ製作所 半導体積層構造体および半導体素子
CN103489967A (zh) * 2013-09-05 2014-01-01 大连理工大学 一种氧化镓外延膜的制备方法及氧化镓外延膜
CN104726935A (zh) * 2013-12-24 2015-06-24 株式会社田村制作所 Ga2O3系晶体膜的成膜方法和晶体层叠结构体
CN104952912A (zh) * 2015-07-08 2015-09-30 西安电子科技大学 基于MgO衬底的多层氧化镓薄膜及其生长方法
WO2015147101A1 (ja) * 2014-03-25 2015-10-01 独立行政法人物質・材料研究機構 β-Ga2O3単結晶層の製造方法、β―Ga2O3単結晶層付きサファイア基板、β―Ga2O3自立単結晶及びその製造方法
WO2015170774A1 (ja) * 2014-05-09 2015-11-12 株式会社タムラ製作所 半導体基板、並びにエピタキシャルウエハ及びその製造方法
JP5816343B1 (ja) * 2014-06-30 2015-11-18 株式会社タムラ製作所 酸化ガリウム基板及びその製造方法
CN105118853A (zh) * 2015-07-08 2015-12-02 西安电子科技大学 基于MgO衬底的氧化镓薄膜及其生长方法
CN105118851A (zh) * 2015-07-08 2015-12-02 西安电子科技大学 基于蓝宝石衬底的多层氧化镓薄膜及其生长方法
WO2016002708A1 (ja) * 2014-06-30 2016-01-07 株式会社タムラ製作所 β-Ga2O3系単結晶基板
WO2016013658A1 (ja) * 2014-07-25 2016-01-28 株式会社タムラ製作所 半導体素子及びその製造方法、半導体基板、並びに結晶積層構造体
WO2016021681A1 (ja) * 2014-08-07 2016-02-11 株式会社タムラ製作所 Ga2O3系単結晶基板
JP2016037418A (ja) * 2014-08-07 2016-03-22 株式会社タムラ製作所 Ga2O3系単結晶基板
JP2016051794A (ja) * 2014-08-29 2016-04-11 株式会社タムラ製作所 半導体素子及び結晶積層構造体
JP2016117643A (ja) * 2015-12-25 2016-06-30 株式会社タムラ製作所 β−Ga2O3系単結晶基板
CN105992841A (zh) * 2013-09-30 2016-10-05 株式会社田村制作所 β-Ga2O3系单晶膜的生长方法和晶体层叠结构体
JP2016197737A (ja) * 2016-06-29 2016-11-24 株式会社タムラ製作所 半導体素子及びその製造方法、並びに結晶積層構造体
JP2016204214A (ja) * 2015-04-23 2016-12-08 株式会社タムラ製作所 Ga2O3系結晶膜の形成方法、及び結晶積層構造体
WO2017104341A1 (ja) 2015-12-16 2017-06-22 株式会社タムラ製作所 半導体基板、並びにエピタキシャルウエハ及びその製造方法
US20180033907A1 (en) * 2015-02-25 2018-02-01 Tamura Corporation Nitride semiconductor template and method for manufacturing same
US9915009B2 (en) 2013-05-13 2018-03-13 Tamura Corporation Method for growing beta-Ga2O3-based single crystal, and beta-Ga2O3-based single crystal substrate and method for producing same
JP2019012836A (ja) * 2018-09-05 2019-01-24 株式会社タムラ製作所 半導体素子
JP2019123665A (ja) * 2019-03-28 2019-07-25 株式会社タムラ製作所 Ga2O3系単結晶基板

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013102081A (ja) * 2011-11-09 2013-05-23 Tamura Seisakusho Co Ltd ショットキーバリアダイオード
JP6213559B2 (ja) * 2013-03-18 2017-10-18 富士通株式会社 電子デバイスとその製造方法、及びネットワークシステム
JP5828568B1 (ja) 2014-08-29 2015-12-09 株式会社タムラ製作所 半導体素子及びその製造方法
EP3042986A1 (en) * 2015-01-09 2016-07-13 Forschungsverbund Berlin e.V. Method for growing beta phase of gallium oxide (ß-Ga2O3) single crystals from the melt contained within a metal crucible by controlling the partial pressure of oxygen.
JP6758569B2 (ja) * 2015-03-20 2020-09-23 株式会社タムラ製作所 高耐圧ショットキーバリアダイオード
JP6376600B2 (ja) 2015-03-20 2018-08-22 株式会社タムラ製作所 結晶積層構造体の製造方法
WO2018004009A1 (ja) * 2016-06-30 2018-01-04 株式会社Flosfia p型酸化物半導体及びその製造方法
CN106876484B (zh) * 2017-01-23 2019-10-11 西安电子科技大学 高击穿电压氧化镓肖特基二极管及其制作方法
CN106847881B (zh) * 2017-01-23 2019-08-13 西安电子科技大学 金属氧化物半导体场效应晶体管及其制作方法
CN106876483B (zh) * 2017-01-23 2019-10-11 西安电子科技大学 高击穿电压肖特基二极管及制作方法
JP6967238B2 (ja) 2017-02-28 2021-11-17 株式会社タムラ製作所 ショットキーバリアダイオード
JP6991503B2 (ja) 2017-07-06 2022-01-12 株式会社タムラ製作所 ショットキーバリアダイオード
JP6933339B2 (ja) 2017-10-18 2021-09-08 矢崎総業株式会社 半導体装置および半導体ウェーハ
CN109411328B (zh) * 2018-09-19 2021-05-11 北京镓族科技有限公司 一种通过掺杂铁降低结晶温度的氧化镓薄膜制备方法
WO2020209022A1 (ja) * 2019-04-08 2020-10-15 Agc株式会社 酸化ガリウム基板、および酸化ガリウム基板の製造方法
CN110911270B (zh) * 2019-12-11 2022-03-25 吉林大学 一种高质量氧化镓薄膜及其同质外延生长方法
KR102201924B1 (ko) * 2020-08-13 2021-01-11 한국세라믹기술원 도펀트 활성화 기술을 이용한 전력반도체용 갈륨옥사이드 박막 제조 방법
CN112837758A (zh) * 2020-12-31 2021-05-25 杭州富加镓业科技有限公司 一种基于深度学习和导模法的导电型氧化镓的质量预测方法、制备方法及系统
CN114823287B (zh) * 2022-04-29 2024-10-18 杭州富加镓业科技有限公司 一种在非故意掺杂衬底上制备同质外延氧化镓薄膜的方法及分子束外延设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004269338A (ja) * 2003-03-12 2004-09-30 Univ Waseda 薄膜単結晶の成長方法
JP2005235961A (ja) 2004-02-18 2005-09-02 Univ Waseda Ga2O3系単結晶の導電率制御方法
JP2005340308A (ja) * 2004-05-24 2005-12-08 Koha Co Ltd 半導体素子の製造方法
JP2008156141A (ja) 2006-12-21 2008-07-10 Koha Co Ltd 半導体基板及びその製造方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3679097B2 (ja) 2002-05-31 2005-08-03 株式会社光波 発光素子
JP4020314B2 (ja) * 2003-05-15 2007-12-12 学校法人早稲田大学 Ga2O3系発光素子およびその製造方法
EP1598450B1 (en) * 2003-02-24 2011-09-21 Waseda University Beta-Ga2O3 SINGLE CRYSTAL GROWING METHOD
JP4630986B2 (ja) * 2003-02-24 2011-02-09 学校法人早稲田大学 β−Ga2O3系単結晶成長方法
JP4476691B2 (ja) * 2004-05-13 2010-06-09 日本軽金属株式会社 酸化ガリウム単結晶複合体及びその製造方法並びに酸化ガリウム単結晶複合体を用いた窒化物半導体膜の製造方法
JP2006032736A (ja) * 2004-07-16 2006-02-02 Koha Co Ltd 半導体素子の製造方法
JP2006032738A (ja) * 2004-07-16 2006-02-02 Koha Co Ltd 発光素子
US20070134833A1 (en) * 2005-12-14 2007-06-14 Toyoda Gosei Co., Ltd. Semiconductor element and method of making same
JP4680762B2 (ja) * 2005-12-14 2011-05-11 株式会社光波 発光素子及びその製造方法
JP2008282943A (ja) * 2007-05-10 2008-11-20 Nippon Light Metal Co Ltd 酸化ガリウム単結晶のウェットエッチング方法
JP2008303119A (ja) * 2007-06-08 2008-12-18 Nippon Light Metal Co Ltd 高機能性Ga2O3単結晶膜及びその製造方法
FR2924270B1 (fr) * 2007-11-27 2010-08-27 Picogiga Internat Procede de fabrication d'un dispositif electronique
JP2009200222A (ja) * 2008-02-21 2009-09-03 Nippon Light Metal Co Ltd 紫外線センサ及びその製造方法
JP2010010572A (ja) 2008-06-30 2010-01-14 Nippon Light Metal Co Ltd 発光素子およびその製造方法
JP2011146652A (ja) 2010-01-18 2011-07-28 Sumitomo Electric Ind Ltd 貼り合わせ基板、貼り合わせ基板の製造方法、及び発光素子
US20120045661A1 (en) * 2010-08-19 2012-02-23 Raveen Kumaran Rare-earth-doped aluminum-gallium-oxide films in the corundum-phase and related methods
DE112012001618T5 (de) 2011-04-08 2014-03-27 Koha Co., Ltd. Gestapelter Halbleiterkörper, Verfahren zum Herstellen desselben und Halbleiterelement
CN110071170B (zh) * 2011-09-08 2022-10-11 株式会社田村制作所 晶体层叠结构体

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004269338A (ja) * 2003-03-12 2004-09-30 Univ Waseda 薄膜単結晶の成長方法
JP2005235961A (ja) 2004-02-18 2005-09-02 Univ Waseda Ga2O3系単結晶の導電率制御方法
JP2005340308A (ja) * 2004-05-24 2005-12-08 Koha Co Ltd 半導体素子の製造方法
JP2008156141A (ja) 2006-12-21 2008-07-10 Koha Co Ltd 半導体基板及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2754736A4

Cited By (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2013180058A1 (ja) * 2012-06-01 2013-12-05 株式会社タムラ製作所 半導体積層構造体及び半導体素子
WO2013180057A1 (ja) * 2012-06-01 2013-12-05 株式会社タムラ製作所 半導体積層構造体および半導体素子
US9915009B2 (en) 2013-05-13 2018-03-13 Tamura Corporation Method for growing beta-Ga2O3-based single crystal, and beta-Ga2O3-based single crystal substrate and method for producing same
CN103489967A (zh) * 2013-09-05 2014-01-01 大连理工大学 一种氧化镓外延膜的制备方法及氧化镓外延膜
CN105992841A (zh) * 2013-09-30 2016-10-05 株式会社田村制作所 β-Ga2O3系单晶膜的生长方法和晶体层叠结构体
CN105992841B (zh) * 2013-09-30 2021-10-22 株式会社田村制作所 β-Ga2O3系单晶膜的生长方法和晶体层叠结构体
CN104726935A (zh) * 2013-12-24 2015-06-24 株式会社田村制作所 Ga2O3系晶体膜的成膜方法和晶体层叠结构体
EP2889398A1 (en) 2013-12-24 2015-07-01 Tamura Corporation Method of forming Ga2O3-based crystal film and crystal multilayer structure
JP2015120620A (ja) * 2013-12-24 2015-07-02 株式会社タムラ製作所 Ga2O3系結晶膜の成膜方法、及び結晶積層構造体
US9245749B2 (en) 2013-12-24 2016-01-26 Tamura Corporation Method of forming Ga2O3-based crystal film and crystal multilayer structure
WO2015147101A1 (ja) * 2014-03-25 2015-10-01 独立行政法人物質・材料研究機構 β-Ga2O3単結晶層の製造方法、β―Ga2O3単結晶層付きサファイア基板、β―Ga2O3自立単結晶及びその製造方法
WO2015170774A1 (ja) * 2014-05-09 2015-11-12 株式会社タムラ製作所 半導体基板、並びにエピタキシャルウエハ及びその製造方法
JP2015214448A (ja) * 2014-05-09 2015-12-03 株式会社タムラ製作所 半導体基板、並びにエピタキシャルウエハ及びその製造方法
US20170145590A1 (en) * 2014-05-09 2017-05-25 Tamura Corporation Semiconductor substrate, epitaxial wafer, and method for manufacturing epitaxial wafer
TWI721945B (zh) * 2014-05-09 2021-03-21 日商田村製作所股份有限公司 半導體基板、以及磊晶晶圓及其製造方法
US10676841B2 (en) 2014-05-09 2020-06-09 Tamura Corporation Semiconductor substrate, epitaxial wafer, and method for manufacturing epitaxial wafer
EP3141635A4 (en) * 2014-05-09 2018-01-10 Tamura Corporation Semiconductor substrate, epitaxial wafer, and method for manufacturing epitaxial wafer
WO2016002708A1 (ja) * 2014-06-30 2016-01-07 株式会社タムラ製作所 β-Ga2O3系単結晶基板
US10196756B2 (en) 2014-06-30 2019-02-05 Tamura Corporation β-Ga2O3 single-crystal substrate
CN106471164A (zh) * 2014-06-30 2017-03-01 株式会社田村制作所 β-Ga2O3系单晶衬底
WO2016002707A1 (ja) * 2014-06-30 2016-01-07 株式会社タムラ製作所 酸化ガリウム基板及びその製造方法
JP5816343B1 (ja) * 2014-06-30 2015-11-18 株式会社タムラ製作所 酸化ガリウム基板及びその製造方法
JP2016031953A (ja) * 2014-07-25 2016-03-07 株式会社タムラ製作所 半導体素子及びその製造方法、半導体基板、並びに結晶積層構造体
WO2016013658A1 (ja) * 2014-07-25 2016-01-28 株式会社タムラ製作所 半導体素子及びその製造方法、半導体基板、並びに結晶積層構造体
US10230007B2 (en) 2014-07-25 2019-03-12 Tamura Corporation Semiconductor element, method for manufacturing same, semiconductor substrate, and crystal laminate structure
JP2016037418A (ja) * 2014-08-07 2016-03-22 株式会社タムラ製作所 Ga2O3系単結晶基板
JP2016037417A (ja) * 2014-08-07 2016-03-22 株式会社タムラ製作所 Ga2O3系単結晶基板
WO2016021681A1 (ja) * 2014-08-07 2016-02-11 株式会社タムラ製作所 Ga2O3系単結晶基板
US12104276B2 (en) 2014-08-07 2024-10-01 Tamura Corporation Ga2O3-based single crystal substrate
JP2016051794A (ja) * 2014-08-29 2016-04-11 株式会社タムラ製作所 半導体素子及び結晶積層構造体
US20180033907A1 (en) * 2015-02-25 2018-02-01 Tamura Corporation Nitride semiconductor template and method for manufacturing same
JP2016204214A (ja) * 2015-04-23 2016-12-08 株式会社タムラ製作所 Ga2O3系結晶膜の形成方法、及び結晶積層構造体
CN105118851A (zh) * 2015-07-08 2015-12-02 西安电子科技大学 基于蓝宝石衬底的多层氧化镓薄膜及其生长方法
CN105118853A (zh) * 2015-07-08 2015-12-02 西安电子科技大学 基于MgO衬底的氧化镓薄膜及其生长方法
CN104952912A (zh) * 2015-07-08 2015-09-30 西安电子科技大学 基于MgO衬底的多层氧化镓薄膜及其生长方法
WO2017104341A1 (ja) 2015-12-16 2017-06-22 株式会社タムラ製作所 半導体基板、並びにエピタキシャルウエハ及びその製造方法
US10985016B2 (en) 2015-12-16 2021-04-20 Tamura Corporation Semiconductor substrate, and epitaxial wafer and method for producing same
JP2016117643A (ja) * 2015-12-25 2016-06-30 株式会社タムラ製作所 β−Ga2O3系単結晶基板
JP2016197737A (ja) * 2016-06-29 2016-11-24 株式会社タムラ製作所 半導体素子及びその製造方法、並びに結晶積層構造体
JP2019012836A (ja) * 2018-09-05 2019-01-24 株式会社タムラ製作所 半導体素子
JP2019123665A (ja) * 2019-03-28 2019-07-25 株式会社タムラ製作所 Ga2O3系単結晶基板

Also Published As

Publication number Publication date
EP2754736A1 (en) 2014-07-16
CN103781948B (zh) 2017-11-17
JP2014221719A (ja) 2014-11-27
JP5952360B2 (ja) 2016-07-13
JPWO2013035464A1 (ja) 2015-03-23
US20140217554A1 (en) 2014-08-07
EP2754736A4 (en) 2015-06-24
CN107653490A (zh) 2018-02-02
CN103781948A (zh) 2014-05-07
JP5612216B2 (ja) 2014-10-22
US9716004B2 (en) 2017-07-25

Similar Documents

Publication Publication Date Title
JP5952360B2 (ja) Ga含有酸化物層成長用β−Ga2O3系単結晶基板
US9461124B2 (en) Ga2O3 semiconductor element
US10249767B2 (en) Ga2O3-based semiconductor element
JP6082711B2 (ja) Ga含有酸化物層成長用β−Ga2O3系単結晶基板
JP6142358B2 (ja) Ga2O3系半導体素子
WO2013122084A1 (ja) 酸化物半導体及びこれを含む半導体接合素子
WO2013035841A1 (ja) Ga2O3系HEMT
JP2013056804A (ja) β−Ga2O3系単結晶膜の製造方法及び結晶積層構造体
Sasaki et al. Ga 2 O 3 semiconductor element

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12829563

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2013532498

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 14343355

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE