TWI260746B - Single-crystal silicon substrate, SOI substrate, semiconductor device, display device, and manufacturing method of semiconductor device - Google Patents

Single-crystal silicon substrate, SOI substrate, semiconductor device, display device, and manufacturing method of semiconductor device Download PDF

Info

Publication number
TWI260746B
TWI260746B TW092126486A TW92126486A TWI260746B TW I260746 B TWI260746 B TW I260746B TW 092126486 A TW092126486 A TW 092126486A TW 92126486 A TW92126486 A TW 92126486A TW I260746 B TWI260746 B TW I260746B
Authority
TW
Taiwan
Prior art keywords
single crystal
film
substrate
thin film
semiconductor device
Prior art date
Application number
TW092126486A
Other languages
English (en)
Other versions
TW200416965A (en
Inventor
Yutaka Takafuji
Takashi Itoga
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2002299577A external-priority patent/JP2004134675A/ja
Priority claimed from JP2003067109A external-priority patent/JP4837240B2/ja
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW200416965A publication Critical patent/TW200416965A/zh
Application granted granted Critical
Publication of TWI260746B publication Critical patent/TWI260746B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/78654Monocrystalline silicon transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26506Bombardment with radiation with high-energy radiation producing ion implantation in group IV semiconductors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76251Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques
    • H01L21/76254Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology using bonding techniques with separation/delamination along an ion implanted layer, e.g. Smart-cut, Unibond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1229Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with different crystal properties within a device or between different devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1251Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs comprising TFTs having a different architecture, e.g. top- and bottom gate TFTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1262Multistep manufacturing methods with a particular formation, treatment or coating of the substrate
    • H01L27/1266Multistep manufacturing methods with a particular formation, treatment or coating of the substrate the substrate on which the devices are formed not being the final device substrate, e.g. using a temporary substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78603Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the insulating substrate or support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78663Amorphous silicon transistors
    • H01L29/78666Amorphous silicon transistors with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/26566Bombardment with radiation with high-energy radiation producing ion implantation of a cluster, e.g. using a gas cluster ion beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • H01L21/2658Bombardment with radiation with high-energy radiation producing ion implantation of a molecular ion, e.g. decaborane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68363Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used in a transfer process involving transfer directly from an origin substrate to a target substrate without use of an intermediate handle substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24226Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01021Scandium [Sc]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1203Rectifying Diode
    • H01L2924/12032Schottky diode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Health & Medical Sciences (AREA)
  • Toxicology (AREA)
  • Thin Film Transistor (AREA)

Description

1260746 坎、發明說明: 【發明所屬之技術領域】 本發明係有關於例如在由TFT所驅動之主動陣列驅動液 曰曰·、、、員不叙置等當中,達成在同一基板上將週邊驅動電路戋 #工制黾路予以一體積體化之液晶顯示裝置的電路性能之改 善之半導體裝置及其製造方法、以及製造該半導體裝置時 所使用之單結晶Si基板者。此外,本發明係有關於S〇I (Silicon 〇n Insulat〇r)基板、顯示裝置及半導體裝置之製造 方法者’更禅細而言’係有關於具備例如將注入氫離子之 單結晶石夕片貼合於基板,並以氫離子之注入層予以分割而 取得之單結晶矽薄膜之SOI基板、使用該SOI基板之顯示裝 置及半導體裝置之製造方法之相關技術者。 【先前技術】 先前技術中,在玻璃基板上形成非晶質Si (以下略記為 a-Si)或多結晶Si (以下略記為p_Si)之薄膜電晶體(Thiri Fiim Transistor,以下記為丁打),並使用有進行液晶顯示面板或 有機EL面板等之驅動,即進行所謂主動陣列驅動之液晶顯 示裝置。 特別是使用移動度高之高速作動之p — Si,並使用將週邊 驅動器作成積體化者。但,為了獲得更高性能之影像處理 機或時序控制器等之系統積體化,而要求更高性能之以裝 置。 此係因為在多結晶Si當中,起因於結晶性的不完全性之 間隙内的局部準位和結晶粒界附近的缺陷而導致移動度的
O:\88\88242.DOC 1260746 下降,或s係數(副臨界值係數)之增大,故在形成高性能之 Si的裝置上’係具有電晶體之性能不夠充分的問題之故。 因此’為了形成更高性能之Si的裝置,而研究預先形成 由單結晶Si薄膜所組成之薄膜電晶體等之裝置,並將此予 以貼附於絕緣基板上而形成半導體裝置之技術(例如,參考 國際公開公報W093/15 5 89(國際公開日1993年8月5 a)、J.P. Salerno,"Single Crystal Silicon AMLCDs’,,Conference Record of the 1994 International Display Research Conference (IDRC) P.39-44 (1994)、或Q.-Y· Tong & U. Goesele,SEMICONDUCTOR WAFER BONDING: SCIENCE AND TECHNOLOGY, John Wiley & Sons Inc·,New York (1999) o 上述國際公開公報W093/15 5 89,其記載之論點,係使用 半導體裝置,其係將使用接著劑而預先作成之單結晶Si薄 膜電晶體予以轉印於玻璃基板上,並作成主動陣列型液晶 顯示裝置的顯示面板之顯示器。 然而,上述習知之半導體裝置及其製造方法中,由於係 為了將高性能之裝置之單結晶Si薄膜電晶體予以貼合於玻 璃基板上而使用接著劑,故具有貼附作業轉為費事,且生 產性不佳等之問題點。此外,有關於完成之半導體裝置, 亦由於接著劑之接合,而產生耐熱性之問題,且以後無法 進行高品質之無機絕緣膜或TFT之形成等,故在製造主動陣 列基板時,有必要在形成含有TFT陣列的裝置之後,予以貼 附於所使用之基板,因而在尺寸成本、配線形成上具有較 大的問題。
O:\88\8S242.DOC 1260746 進而在上述國際公開公報W093 /15589,係僅簡單地揭示 出形成單結晶Si薄膜裝置於玻璃基板上之情形,而該構成 並無法取得近年來被要求之高性能·高功能之半導體裝置。 此外,記載於 K. Warner,et. A1·,2002 IEEE International SOI Conference: Oct,pp. 123-125 (2002)之構成,雖揭示出藉由 紅外線而檢測隔著Si基板之對位標記,並進行對位之情 形,但,由於光的波長較長而無法提升分解能,故難以進 行南精度之對位。 又,L.P. Allen,et· A1·,2002 IEEE International SOI Conference: 〇ct,pp. 192-193 (2002),係揭示出以由大約一千五百個原 子團塊所組成之鹵素之氣體群組離子光束(Gas Cluster Ion Beam: GSIB),將 BOX (Burried Oxide)上之 Si予以均一地 I虫 刻,並以氧氣之GCIB將Si表面的表面粗度之高頻成份予以 去除之情形。 此外,由先前技術中,亦得知如下之問題。薄膜電晶體 (Thin Film Transistor: TFT)技術,係指例如形成石夕膜等之半 導體膜於玻璃基板等之光透過性非晶質材料之上,並加工 成電晶體之技術。該TFT技術係能帶動使用有液晶顯示裝置 之個人資訊終端機的普及和發展。 在該TFT技術當中,係例如以雷射等之熱而將基板上之非 晶質矽膜予以溶融,並作成多晶矽(多結晶)膜。將該多晶矽 膜或非晶質矽膜施以加工,並形成作為切換元件之MOS型 TFT。如此,使用由矽膜所形成之裝置(MOS型TFT),而製 作液晶顯示面板或有機EL面板等之顯示面板。繼而,藉由 O:\88\88242.DOC -9- 1260746 MOS型TFT而將顯示面板之圖素進行主動陣列驅動。 如此之構成係使用於TFT•液晶顯示(LCD: Liquid Display)裝置、TFT_有機電子發光(〇led· 0^^“ ught Emitting Diode)顯示裝置等。 此處在切換元件之主動陣列驅動當中,係被要求更高 性能之發的裝置,並且亦被要求週邊驅動器、時序控制器 寺之糸統積體化。 然而,習知所使用之非晶質矽膜、多結晶矽膜,係無法 殼得作為目標之性能。 ,係因為在多結晶碎膜等當中,存在有起因於結晶性的 不完全性之間隙内的局部準位、或結晶粒界附近的缺陷間 隙内之局部準位之故。亦即,當存在如此之局部準位時, 則移動度係下降。此外’因為副臨界值係數(8係數)的增 大,而使電晶體之性能變得不充分,且無法形成高性能之 矽的裝置。 此外,右矽膜之結晶性為不完全,則易於形成固定電荷 於石夕-閑極絕緣膜界面。因&,難以進行薄膜電晶體之臨 界值電壓控制。此外,無法取得期望值之臨界值電壓。 此外,例如在TFT-液晶顯示裝置當中,係藉由雷射光之 加熱等,而自非晶質矽膜而取得多結晶矽膜。於是,由於 雷射照射能量係產生某種程度之搖擺,故所取得之多结晶 石夕膜之粒徑係形成無法固定之狀態。因此,移動度或= 值電壓即產生較大之不均。 ”
Vapor DeP〇siti〇n)法等 此外’將使用電漿CVD (Chemical
O:\88\88242.DOC -10- 1260746 * * 而成膜之非晶質矽膜,藉由雷射光而加熱之後,並使其結 晶化時,矽膜週邊則因加熱而在瞬間上升至接近矽的融點 附近之溫度。因此,使用無鹼高變形點玻璃作為基板時, 則鹼金屬等即自玻璃而擴散至矽。因而具有所取得之電晶 體特性係下降之問題。 相對於此,與要求多結晶矽之結晶性的均一化、高性能 化之不同研究,正進行有關於使用單結晶矽之裝置的研究。 其作為使用如此之單結晶矽之裝置的一例,係有SOI基 板。此處,SOI係指Silicon on Insulator。SOI基板所使用之 SOI技術,係指主要在非晶質基板之上形成單結晶半導體薄 膜之技術。該稱為SOI技術之用語,在形成多結晶矽膜時並 不太使用。SOI技術係自1980年開始而正在研究之一種領 域。 其作為SOI基板的一例,係SIMOX (Separation by Implanted Oxgen)基板。該SIM0X基板在目前係正販賣中。 SIMOX基板係注入氧氣於矽晶圓而形成。此處,由於注入 較重的元素之氧氣至特定的深度,故因注入時之加速電壓 而使矽晶圓的結晶遭受相當大之損害。因此,SIMOX基板 係具有基板上所取得之單結晶的性質為並不充分之問題。 此外,由於二氧化矽膜層之化學計量法的計量之偏移而產 生之絕緣性係不完全。此外,由於必須注入大量氧氣,故 具有離子注入的成本增大之問題。 相對於此,在記載於例如日本國之公開專利公報「特開 平5-2 11128號公報(公開日:1993年8月20日)」之薄的半導 O:\8S\88242.DOC -11 - 1260746 中’係揭示出將單結晶矽片予以 之矽基極基板上,並將此進行薄 體材料薄膜之製造方法當 貼合於以氧化矽膜所覆蓋 月美化之技術。 、,依據該技術,即能形成氧化膜於單結晶石夕基極基板上, 並形成單結晶矽薄膜於其上。 此外,日本國之公開專H「特開2__3_6號公報(公 開日曰:2000年1月28日)」,係有關於⑽晶圓之製造方法及 SOI晶圓,並揭示有石夕晶圓 伯、, 有7 aa0上之乳化膜厚之膜厚不均的標準 偏差。 此外’在記載於日本國之公開專利公報「特開平6_268183 號公報(公開曰:1994年9月22 B、 ^ ^ , 千月22日)」之+導體裝置之製造方 法當中,係揭示著將形成丰遙舻壯 办成牛¥體瓜置而予以薄層化之基板 予以轉印於另外的支持基板之方法。 在'方法當中,形成半導體元件於半導體層的-方之面 之後,藉由常溫陽極接合方式而接著經薄層化之半導體声 和支持基板。 在上述之構成當中’因基板上之氧切膜之微粗 面所產生之凹凸,係形成削弱接著力之要因,而產生導致 膜剝落等之問題。 亦即,根據特開平5_211128號公報之構成,當增厚該石夕 土極基板上的氧化料,則膜厚不均之情形即增大。據此, 表:凹凸係更《著,且具有對接合日㈣接著性或s〇i基板 的特性產生影響之問題。 又,上述特開2__30996號公報,係記载有闕於膜厚不
O:\88\88242.DOC -12- 1260746 均之標準偏差變大時之單社曰々锋 曰 又八才心早、、、口日日矽溥fe之膜厚均一性。但 疋’並未論及在接著時產生空隙 .,χ 士 一 |皁之f月形,或在分離·剝離 時在矽薄膜產生膜剝落之問題。 此外:特開平6_268183號公報’並未記載有關於經薄層 化之半導體層和支持基板之凹凸、平坦性之情形。 如此’因塗敷於光透過性基板上之氧切膜之微粗面所 f生之凹&,係形成削弱接著力之主要原因。據此而產生 刀離剝離’亚在形成石夕膜於基板上之後導致膜剝落等之 良品率下降。 【發明内容】 本發日㈣有鑑於上述之問題點而創作,其目的係提供未 使用接者劑而能輕易地形成單結晶Si薄膜裝置於絕緣基 板’且形成非單結晶Si薄膜和單結晶㈣膜裝置,並將高性 能之系統Μ積體化之半導體裝置及其製造方法、以及用 、/成4半體I置之單結晶Si薄膜之單結晶Si基板。此 外,本發明之另外之目的係提供能提升接著力之SOI基板、 顯示裝置及半導體裝置之製造方法。 本發明之單結晶Si基板,係為了達成上述目的,其特徵 在於形成乳化膜、閘極圖案、雜質離子注入部於表面之後, ,以平坦化,並具備氫離子注人部,其係注人特^農度的 氫離子於特定深度。 八上述之構成,對絕緣基板等在氧化膜形成侧當中接 一 、,日日Si基板,並藉由熱處理而使基板間的接合改變成 原子之間的結合’而形成強固之接合,並且亦在氫離子注
O:\S8\88242.DOC 13 1260746 ::當中’藉由熱處理而產生劈開剝離,據此即使未使用 者刮亦能輕易地取得型單結晶s;薄膜電晶體。 2即’在本發明之單結晶⑴基板,係形成有形成MOS型 :二晶Γ薄膜電晶體的一部份於表面之氧化膜、閘極圖 二、雜質離子注入部、且具有自表面達於特定深度之氫離 千〉主入部。 •,在絕緣基㈣之上,本發明預先完成閘極電極或 =極.汲極之雜質摻雜、或基極、集極、射極等之雜質捧 作点亚^主入特定漢度之氫離子至特定深度,且接合使表面 離=化.親水性之單結晶以基板,並藉由加熱至使氯 接人脫離之溫度以上’據此即能提高對絕緣基板之 接S強度,並且亦藉由氣 ^ 子/主入°卩為境界而施以劈開 此即使未使用接著劑亦能輕易地形成聰型單結 晶Si薄膜電晶體。 ^此’例如藉由將本發明之單結晶si基板予以貼合於形 ^結㈣薄膜等之非單結晶Si薄膜電晶體於表面之絕緣 =上’而形成MOS型單結心薄膜電晶體,據此即能輕 將由非單結晶&所組成之電晶體和由單結晶⑽ j之’曰曰體予以形成於1個基板上之相異的區域之半導 體裝置。 & <干命 二:::S〇I基板,係為了達成上述目的,其特徵在於在 :二具有早結晶以薄膜’其係含有接合部,其係將 形成於上述絕緣基板上 巴緣勝和覆蓋單結晶Si基板之覆 (在本發明當中,「覆蓋膜」係意指覆蓋之膜或熱氧化
O:\88\88242.DOC -14- 1260746 胺之任項。)予以接合,上述單結晶Si基板係在氫離子、、主 入部而分_形成上述單結⑽薄膜,上述絕緣基板係光 透過性基板,上述分開係藉由熱處理而進行。 /、 上述SCH基板係將單結晶以基板予以接合於絕緣基板 上jc在注入部將該單結晶Si基板予以分開•剝離而 單結晶^薄膜。據此,石夕膜之結晶方位即能形成固定之單 結晶S i薄膜。士卜々卜 & +曰 此外此取得無不均現象、均一且高性能之 豆亦P此達成電晶體特性(臨界值電壓、移動产) =一性咖卜或高移動化等之高性能化,而嶋 、句性旎要求嚴袼之規格的部份之電晶體。 此外,由於上述絕緣基板係光透過性基板,故能使用於 顯示裝置之主動陣列基板。 、 卜因/主入質$遠比氧離子更輕的氫離子,故能在不 太改變注人前之狀態T而保持單結晶Si基板 傲 "a a 上肌口 j、、、口日日 、亚犯:決因氧離子注入而產生之矽結晶質下降之問題。 ^外’藉由熱處理而能使單結晶以薄膜之結晶質回復至 氫離子左入刖同等之水準。該熱處理係例如在6⑼。c程度 之溫度中進行。在該情形下,接合部之接著性不致於惡化二 π本發明之S0I基板,係為了達成上述目的,其特徵在於在 、、、巴緣基板上具有單結晶Si薄膜,其係含有接合部,其係將 =於上述絕緣基板上之絕緣膜和覆蓋單結晶Si基板之覆 1 乂接口上述單結晶Si基板係在氫離子注入部,藉 :熱處理予以分開而形成上述單結晶Si薄膜,上述接合部 係對於上述絕緣膜表面的i至5 μιη平方的範圍所測定之高
O:\88\88242.DOC -15 - 1260746 度為5 nm以下之凹凸 设5具有和上述絕緣基板表面所 、=的角度⑼之正切(tan θ)為最大且請以下的表面之上 述絕緣膜。 、上述SOI基板係使單結晶⑴基板接合於絕緣基板上,並在 注入部將該單結晶Si基板 广“ 卞以刀開·剝離而取得單結晶Si =胺。據此:矽膜之結晶方位即能形成固定之單結晶Si薄 、此外,能取得無不均現象、均-且高性能之電晶體。 Ί ’能達成電晶體特性(臨界值電壓、移動度)之不均一性 ::抑制:或高移動化等之高性能化,而能製作對不均.性 月b要求嚴袼之規格的部份之電晶體。 此處’正切係意指切線,特別是意指切線之絕對值。因 此,上述構成係切線的絕對值為相當於〇以上0·06以下之 !:上述絕緣膜係在表面具有凹凸,該凹凸之中之傾斜為 取大之面Γ邑緣基板表面所形成之角度的正切係形成賴 下更序細而5 ’對於絕緣膜表面之卜5陣平方之範圍 所:定之高度為5nm以下之凹凸’其最大傾斜面和絕緣基 板表面所形成的角度之正切係大約GG6以下即可。 在如此較^凹凸的情形’即能增強絕緣膜和覆蓋單結晶 s i基板之覆盍膜的接著力。 此外,該正切若為0.04以下之值,則更理想。該情形時, 更能增強、絕緣膜和覆蓋單結晶⑴基板之覆蓋膜的接著力。 據此,即能解決因光透過性基板表面之微粗,而妨礙光 透過性基板和單結晶⑴基板之接合性的問題。 又,用以接合⑽基板中之絕緣基板和單結晶以基板之絕
O:\SS\8S242.DOC -16- 工26〇746 緣膜的s面狀態,係、例如使用AFM法而評價有關於將絕 緣基板和單結晶Si基板予以分離所取得之表面凹凸。 本發明之半導體基板,係為了達成上述目的,其特徵在 =分別形成有非單結晶Si薄膜裝置和單結晶Si薄膜^置於 絕緣基板上之相異的區域。 非早結晶Si薄膜裝置係由設置於絕緣基板上之非單結晶 Si薄膜而形成。單結晶Si薄膜裝置係暫 :曰曰 且 v、干#口日日31 : 且該單結日%Si基板係藉由往絕緣基板上之單結晶Si :膜之分開措施,而設置於絕緣基板上。或者,單結L 薄膜衣置係由⑦置於絕緣基板上之單結晶⑴薄膜而形成亦 根據上述之構成’則例如被要求時序控制等之更高性能 ^ 衣置,係使用單結晶Si薄膜電晶體等之單結晶Si 溥膜裝置,而殘留壯 _ 衣置係使用非單結晶Si薄膜電晶體等 非早、、晶S i薄膜^ m , 路牵^、 衣置m得將高性能·高功能之電 ’、、、、以一體積體化之半導體裝置。 亦即’错由單結晶⑴薄膜裝置 而能形成高速性、、早、、口曰曰S!之特性, $ /費包力、咼速之邏輯、時序產生哭、 或重視不均現參+山土 T度王口口 .夕从 象之尚速的DAC (電流緩衝器)等。另一 面,多結晶Si等夕非时3丄 力乃 較單姓曰s〜 早、、、口晶以薄膜裝置,係能形成大面積之 體裝置。 、衣置而其性能.功能均低劣之廉價的半導 因此’根據本發明夕接+ 膜裝置的優點冑成’即能將合併有上述兩個㈣ 導體裴置形成於1個基板上。
O:\88\S8242.DOC -17- 1260746 據此,即能將僅藉由單結晶“而能實現之高性能.高功 此的屯路統予以—體積體化於基板上。因此,例如和使 用單結晶Si而形成全部的裝置之情形相比,則更能以極低 之成本而製造將高性能之系、統予以積體化之液晶面板或有 枝EL面板專之頭示裝置用之半導體裝置。 此外,形《具備有本發明之半導體裝置之單結晶以薄膜 之早結晶8!基板的形狀,係限定於LS][製造裝置之一般性的 Q尺寸之6 8、12吋的圓板。但,由於本發明之半導體 裝置之絕緣基板上係共存著非單結晶s丨薄膜裝置和單結晶 Si薄膜裝置,故能製造例如能對應於大型液晶顯示面板: 有機EL面板等之大型半導體裝置。 本毛月之顯不U,係為了達成上述目的,其特徵在於 具備形成有半導體S件構造之上述的s〇I基板。該s〇i基板 係形成有半導體元件構造之半導體裝置。 此外,本發明之顯示裝置,係為了達成上述目的,而作 成含有曰上述之任意一項之半導體裝置’並使用該半導體裝 置作為顯示面板之主動陣列基板之構成。 衣 现基板係由於絕緣 悉极馬无逯過性基板,故若形成 半導體元件構造於該絕緣基板時,則例如作為使用於顧干 面板之主動陣列基板,係能極佳地使用。 ‘、 此外,由於使用上述SOI基板而能取得無不均現象、均— 且高性能之電晶體,故能使用此而提供高性能之顯示裝置: 如此,使用單結晶矽而能達成電晶體特性之均衣^ 定化、高性能化,例如能製造高性能之M〇s 化女 主暫欢電晶體
O:\88\88242.DOC -18- 1260746 裝置。因此’使用此而能製造高性能之TFT-LCD顯 TFT-OLEDL顯示裝置或積體電路。 、 又’上述半導體7G件構造係意指例如作為顯示用切換 件之構造。此外,例如形成半導體元件構造於SOI基板而制 作資料處理驅動器亦可。 衣 本發明之半導體裝置之製造方法,係為了達成上述目 的,其係形成有由單結晶Si相所組成之單結晶Si薄膜 和非單結晶Si薄膜於絕緣基板上,其特徵在於形成含有\ 述單結晶Si薄膜裝置之電路於絕緣基板上之後, 非單結晶Si薄膜。 迷 根據上述之製造方法,而形成單結晶Si薄膜裝置於平坦 性最佳之絕緣基板上,此後,形成非單結晶Si薄膜。因此: 能製造因接合不良而產生之缺陷得以減少,且其製 佳之半導體裝置。 本發明之半導體裝置之製造方法,係為了達成上述目 的’其係在絕緣基板上形成有由單結心薄膜所組成之單 結晶Si薄膜裝置和非單結晶Si薄膜,其特徵在於形成上述非 薄膜於上述絕緣基板上之後,形成上述單結晶Si 缚膜裝置。 么根據上敎製m由於係在單結晶Si薄膜裝置形成 Z形成非單結晶Si薄膜,故和在形成單結晶Si薄膜裝置之 單結晶Si薄膜之情形相比,更能防止單結晶Si 缚無之遭受污染及損傷。 本發明之半導體基板之製造方法,係為了達成上述目
O:\88\88242.DOC -19- 1260746 的,其係含有將形成於絕緣基板上之絕緣膜和覆蓋 曰 QJ ·甘上 丁 、、、口日日 々 之覆蓋膜予以接合之接合步驟,其特徵在於含有調 /二^ /、係在上述接合步驟之前,將上述絕緣膜的表面 ^即成上述表面的1〜5叫平方的範圍所測定之高度為5 nm 、 凹凸的傾斜和上述絕緣基板表面之間所形成之角度 的正切為形成0 06以下之狀態。 社^述SOI基板係在接合步驟之後,在氫離子之注入部使單 、σ曰曰Si基板分開.剝離而形成單結晶Si薄膜,而製造s〇i基 板/亦即,上述之製造方法係亦為SOI基板之製造方法。藉 由形成半導體元件構造於該S0I基板上之單結晶以薄膜之 或作成由半導體元件構造所形成之單結晶Si基板而 设置單結晶Si薄膜之方式,而製造半導體裝置。 w根據上述製造方法’由於係將絕緣膜的表面之凹 °貪成凹凸之中的傾斜為最大之面和絕緣基板表面所 形成之角度的正切係能形成咖以下之狀態之後,再接: 絕緣膜和覆蓋單結晶㈣板之覆蓋膜, =且能提高該接合之強度。因此,在接合步驟^接: 二結晶Sl基板進行分開.麻而形成單結晶Si薄膜之際,即 然產生膜剝落之情形。 本發明之另外之目的、特徵 記载而得以充分理解。此外, 加之圖式的如下之說明而理解 【實施方式】 、以及優點,係藉由如下所 本發明之優點係可由參閱附 〔實施形態1〕
O:\88\88242.DOC -20- 1260746 有關於本發明之單結晶Si基板、半導體裝置及其製 造方沐夕 ^ 1 貝^形態之半導體裝置及其製造方法如下。圖 ^ )至胃圖Η0係表示本發明之半導體襄置之一實施形態所示 P ^體衣置之製造步驟之截面圖。又,本實施形態所說 明之半導娜壯恶 月且衣係適合於將MOS型非單結晶Si薄膜電晶體 #: MOS?單結晶Si薄膜電晶體形成於絕緣基板上之相異的 區域之咼性能·高功能化之半導體裝置,並形成於TFT之主 動陣列基板。 4 MOS型薄膜電晶體係由活性半導體|、㈣電極、閘 木、巴、、彖膜、以及形成於閘極兩側之高濃度雜質摻雜部(源 極及極電極)而形成,並藉由閘極電極而調變閘極下方之 半導體層之載體濃度,而控制流通源極_沒極間的電流之一 般性的電晶體。 作為MOS型電晶體之特性,係當作成cm〇s (Complementary M〇s)構造時,由於能減少消費電力’並能 因應於電源電壓而將作充分輸出,故適合於低消費電力型 之邏輯。 本實施形態之半導體裝置20係如圖1(i)所示,在絕緣基板 2上具備:
Si〇2(氧化Si)膜(絕緣膜)3 ; MOS型非單結晶Si薄膜電晶體la,其係含有由多結晶“ 所組成之非單結晶Si薄膜5f ; MOS型單結晶Si薄膜電晶體(單結晶以薄膜裝置)16&,其 係具備單結晶Si薄膜14a ;以及 O:\88\88242.DOC -21 - 1260746 金屬配線22。 絕緣基板2係使用高變形點玻璃之歌林公司之〇〇心1737 (鹼土類-鋁硼矽酸玻璃)。
Si〇2膜3係以膜厚大約5〇 nm而形成於絕緣基板2的表面 含有非單結晶Si薄膜5,之MOS型非單結晶Si薄膜 la,係在作為層間絕緣膜之以〇2膜4上,具備非單結晶以薄 膜5’、作為閘極絕緣膜之%〇2膜7、以及閘極電極6。 閘極包極6雖係由多結晶以和w矽化物所形成,但,亦可 由多結晶Si、另外之矽化物或多晶矽化物等所形成。 另方面,含有單結晶Si薄膜14a之M〇s型單結晶 電晶體16a係具備: ’、 平坦化層,其係具有閘極電極丨2 ,·
Si〇2膜13,其係作為閘極絕緣膜;以及 單結晶Si薄膜i4a。
閘極電極12之材料從m 化物,但,材料即使 金屬或梦化物亦可,
之方式,係較在形成 O:\88\88242.DOC -22- 1260746 絕緣基板2上所形成之單結 ^ ,寻胰之後,再形成薄膜電晶 紐之方式,更能輕易地進行細微加工。 臭本貝㈣^半導體裝置20係如上述,由於係在1個絕緣 ::曰上·:、存者M〇S型非單結晶Si薄膜電晶體la和MOS型 早μ晶Si薄膜電晶體丨6a,故 ★ 取侍將4寸性為相異之複數個 \以積體化之高性能·高功能之半導體裝置。此外, 相,於在!個絕緣基板2上形成全部由單結晶&薄膜所組成 电晶體之方式,則能更廉價地取得高性能·高功 導體裝置。 又,非單結晶Si薄膜5,的區域和單結晶以薄膜“a之區 域,係至少距離0.3 _以上,更理想則為〇5陶以上。據此, :能防止…’,、咐之金屬原子之擴散於單結㈣ ㈣14a,亚能使單結晶Si薄膜電晶體…的特性呈安定化。 此外,在本實施形態之半導體裝置2〇係形成有叫膜4, 而作為非單結晶Si薄膜電晶體la和單結心薄膜電晶體… 之間之層間絕緣膜。據此,即能防止單結晶s i薄膜(4 &被污 染。 例如,在含有本發明之半導體裝置2q之液晶顯示裝置之 主動陣列基板之情形時,係進而在用於液晶顯示上,而形 =有S跑(氮化Si)、樹脂平坦化膜、穿孔、以及透明電極。 、’’i而在非單結晶Sl薄膜5,的區域,係形成驅動器和顯示部用 之TFT,而在能適應於被要求更高性能的裝置之單結晶& 薄膜14a的區域,係形成有時序控制器。又,驅動器部係單 結晶Si亦可,可考量成本和性能而決定。
O:\88\88242.DOC -23 - 1260746 =此1應於單結晶Si薄膜14a、由非單結晶si薄膜5,所 能.用途,據此,即能取:二…各溥膜電晶體之功 π丨生此·尚功能之薄膜電晶體。 、、,又’㈣於形成於f知之非單結晶Si薄膜5,的區域之N通 = TFT‘大約1G()em2/v·咖之移動度,則在 …導體裝置之液晶顯示用主動陣列型板當中,盆成 於單結晶Si薄膜_區域之N通道TFT係大約55〇cm、2/v. 7,的移動度」如此,根據本實施形態之半導體裝置20之構 、,則較先丽技術更能取得可高速作動之tf丁。 此外,在該液晶顯示用之主動陣列基板#中, 動器係原本形成於非單結晶Si薄膜5,的區域之裝置為•要 的信號和電源電麼,則形成於單結晶以薄膜…^域 之I置之時序控制11 ’係以2.7 V而安定地作動。 ⑽此外’·在半導體裝置2G#中,藉由積體電路係形成於非 早結晶Si薄膜5’的區域和單結晶以薄膜的區域,即能配 合所必須之構成和特性’而形成於適合含有圖素陣列之浐 :電路的區域。此外’亦能在形成於各個區域的積體電二 虽中,製作動作速度或動作電源電壓等為相異的性能之 體電路。例如’能作成閘極長度、閘極絕緣膜之膜厚b、二 源電屬、邏輯準位之中之至少"固係在各區域為相異之言: 計。 又 據此,即能在各區域形成具有相異特性之裝置,並能取 得具備更多種功能之半導體裝置。 進而在半導體裝置2G當中,由於積體電路係形成於非單
O:\88\88242.DOC -24- 1260746 結晶Si薄膜5’的區域和單結晶以薄膜14a的區域,故形成於 各個區域之積體電路’即能在各區域採用相界之加工規 則。例如在短通道長時,由於在單結晶^薄膜區域係無結 晶粒界,故TFT特性之不均現象係幾乎未增加,相對於此 點,則多結晶Si薄膜區域,則因結晶粒界的影響而使不均 現像係急速地增加,故有必要在各個部份而變更加工規 貝1J。因此,能配合加工規則而形成於適合積體電路之區域。 此外,本實施形態之半導體裝置2〇係在M〇s型單結晶以 薄膜電晶體16a當中,該金屬配線圖案係能藉由較閘極圖案 更緩和之設計規則而形成。 據此,即能和大型基板上之金屬配線同時處理形成m〇s 型單結晶Si薄膜電晶體16a之半導體裝置的金屬配線或金 屬配線的一部份,並能抑制成本,且提升處理能力。進而 易於對外部配線或另外之電路部件或TFT陣列之連接,且能 減低因對外部裝置等之連接不良所產生之製品製造良率^ 下降。 又,形成於半導體裝置20上之單結晶Si薄膜14a的尺寸, 係由LSI製造裝置之晶圓尺寸而決定。但,用以形成單結晶
Si薄膜14a所必須之高速性、消費電力、高速之邏輯、時序 產生器、重視不均現象之高速DAC (電流緩衝器)、或處理 機等,則一般之LSI製造裝置之晶圓尺寸即已充分。 此處使用圖1(a)至圖i(i)而說明有關於半導體裝置的 製造方法如下。 首先’使用TEOS和%之混合氣體,並藉由電漿CvD法而
O:\88\88242.DOC -25- 1260746 堆積膜厚約50 nm之Si〇2膜3於絕緣基板2的全體表面。 此處,本實施形態之半導體裝置2〇之製造方法,若作成 薄膜化日守,則將構成單結晶Si薄膜電晶體1 的部份被以另 外方式製作於單結晶Si基板1(^予以形成,並形成該單結晶 Si基板l〇a於絕緣基板2上。 具體而言,預先在一般之1(:製造線上形成CM〇s#驟之一 邓h,亦即形成閘極電極12、閘極絕緣膜13、源極·汲極 卞隹貝肖隹子/主入(BF 、P )、保護絕緣膜、以及平坦化膜 之後,藉由CMP (Chemical-mechanical Polishing)而進行平 坦化處理。繼而形成膜厚約10 nm之Si〇2膜,而作成單結晶 Si基板l〇a,其係具有以特定能量而注入5xi〇16/cm2的劑量 之氫離子之氫離子注入部15。繼之,將此切斷成適合於絕 緣基板2上之形成區域之特定尺寸。又,在氫離子注入部 當中’氫離子之濃度係最大。 繼之,如圖1(b)所示,將透明絕緣基板2和切斷之單結晶 Si基板l〇a的兩基板予以8(:_1洗淨並施以活性化之後,將單 結晶Si基板i〇a的氫離子注入部15侧對位於特定位置,並在 室溫中予以緊貼而進行接合。 對位如圖9所示,通過透明基板2,此處係歌林公司之1737 玻璃,並自透明基板2側,以可視光而檢測單結晶以上的對 位標記94和透明基板2側之對位標記93。圖9所示之例,係 以下射照明並使用設置於顯微鏡之對位用cCD攝影機9〇, 而檢測對位座台91上之單結晶Si上之對位標記%,最後, 將此變換成電氣信號而進行處理。
O:\S8\88242.DOC -26- 1260746 照射習知之紅外線並通過Si基板而進行對位之方式,其 1C等係對可視光或…光而為不透明’由於穿越具有為防止 吸附而使非鏡面的光散亂的表面之Si晶圓,而檢測對準標 記並進行對準,故具有精度惡化之問題。 因此,本實施形態之半導體裝置係例如對更短波長之可 視光或UV光而為透明,且由於穿越表面不造成光散亂之玻 璃,而檢測對位標記93、94,故相較於習知之方式,係能 進行高精度之對位。 此外,在本實施形態當中,使用單結晶Si上之對位標記 94之對位界限,係較透明基板2全體、或顯示區域、或裝置 全體之圖案的對位界限更小,且為高精度。 據此,在此後形成非單結晶以區域(非單結晶以薄膜5,之 區域)和共通之金屬配線22等時,即能藉由更高精度之曝光 系統,而將連接孔2丨施以開口,並使用金屬配線22而以效 率較高之製造良率,輕易地連接具有高精度的圖案之單結 晶Si區域和具有精度低的圖案之非單結晶區域。 此外,單結晶si和玻璃製之透明基板2係以VanderWaais 力而進行接合。此後,以400。(:〜6〇〇t,此處係大約55〇χ: 之溫度的處理,使產生Si-〇H + -Si_OH; si-〇-Si + H20的 反應,而改變成原子之間的強固結合。繼而如圖1(c)所示, 藉由使氫離子注入部15的溫度升溫至氫自單結晶&而脫離 之溫度以上之措施,即能以氫離子注入部丨5為邊界而進行 劈開剝離。 此處,單結晶Si薄膜電晶體1 6a係對絕緣基板2,介由無 °'\88\88242.DOC -27- 1260746 機系之絕緣膜3而接I。因此,相較於使用習知之接著劑而 接合之情形,而更確實地能防止單結晶Si薄膜14a之被污 染。 繼之,將剝離而殘留於絕緣基板2上之單結晶^薄膜… 之不需要的部份予以姓刻去除,且將單結晶以加工成島狀 之後,使用各向同性電漿钱刻或澄式姓刻,此處係使用緩 衝氟酸之溼式蝕刻約1〇 nn^f蝕刻處理而將表面之損傷層 予以去除。據此,如圖i⑴所^在絕緣基板2上形^ MOSTFT的一部份於膜厚大約5〇 nm之單結晶&薄膜A。 +此後’如® 1⑷所示,藉由使用卿和&〇之混合氣體的 电^CVD法,而堆積膜厚約2〇〇 nm之第2以〇2膜4於絕緣基 板2之全面。進而使用“Η*氣體並藉由電漿cvd法,而堆積 膜厚約50 nm之非晶質以膜5於其全面。 照射準分子雷射於非晶質Si膜5,並予以加熱、結晶化, 使多結晶si層生成而形成非單結晶以薄膜5,,並且達成提升 單結日日Si薄膜14a和絕緣膜3之接合強度。 繼之,如圖1(f)所示,為了殘留構成裝置的活性區域之部 伤,而藉由蝕刻而將不需要之多結晶以膜5,予以去除,而取 得島狀之圖案。 、、fe之使用TEQS和氧氣之混合氣體,並藉由電漿cvd法 而堆積膜厚約35〇nm之叫膜,並使用各向異性姓刻之㈣ 而將此進行約40〇nm蝕刻。此後,藉由使用以札和仏〇之混 合乳體之電漿CVD法,形成膜厚約6〇 11111之以〇2膜7而作為 非單結晶Si薄膜電晶體la之閘極絕緣膜。此時,形成侧壁
O:\88\88242.DOC -28 - 1260746 於上述單結晶Si薄膜14a之圖案和非單結晶Si薄膜5,之圖案 的端部。 繼之,如圖Ug)所示,藉由使用TEOS和〇2 (氧氣)之混合 氣體之P-CVD法,堆積膜厚約350 nmiSi〇2膜8而作為層間 平坦化絕緣膜(保護間絕緣膜)。 繼之,如圖1(h)所示,將連接孔21施以開口,且如圖1(i) 所示,形成金屬(Alsi)配線22於連接孔21。 本實施形態之半導體裝置之製造方法係如上述,在形成 非單結晶Si薄膜(多結晶以薄膜)5,之前,即形成單結晶以薄 膜電晶體16a。據此,由於能在保持絕緣基板2的平坦性之 狀悲下而接合單#晶Si基才反,故能防止接合不良等問題之 產生。 又’在本實施形態當中’加大氫離子之注入能量而使氫 原子之尖峰位置能置於距離表面較深之位置之狀態,當增 厚單結晶Si薄膜14a的膜厚時,則5Gnm〜刚咖係無太大^ 化。但,當大至300 nm〜600腿時,則打丁之8值係逐漸變大, 且明顯增加非導通電流。因此,單結晶以薄膜…的膜厚, 雖亦依存於雜質之摻雜密度,但,大約6〇〇nm以下,理想 上係大約500 nm以下,更理想則以100 nm以下為佳。一 =處’虱離子之注人能量,其自氫離子之注人能量而扣 … 卄中之虱離子之閘極電極的膜厚相當 之投衫靶圍的能量所得之能量 極電極材料中之最重;:疋成不超過對應於閘 能量之狀態。 料之閘極氧化膜中之投影範圍的
O:\88\S8242.DOC -29- 1260746 據此,例如在MOS型單处曰lσ 主早、、、口日日Si潯膜電晶體當中,對單結 日日Si基板而,¾射之氫離子’係藉由對間極電極材料或金屬 配線材料之構成原子的衝撞,而使彈出之間極電極材料的 構成原子係通過氧化膜而達於單結晶以,而能防止因單結 晶Si部份被污染而產生之特性或可靠性之下降。 此外,作為絕緣基板2而使用歌林公司之⑶心7〇59(鋇_ 硼矽酸玻璃)以取代歌林公司之c〇del737(鹼土類-鋁硼矽酸 玻璃)時’同樣地’其接合之劈開剝離的成功率係產生惡化。 此係如圖8所示,因相對於c〇de 1737和自大致室溫附近而 升溫至6〇〇t時之Si之線膨脹之差大約為250 ppm,而code 7059和Si之線膨脹之差為大約變大至8〇〇ppm之故。 因此,自提升劈開剝離的成功率之觀點而言,自室溫至 6〇〇c為止之絕緣基板和Si之線膨脹之差,係大約25〇 ppm 以下較為理想。 又,该單結晶Si薄膜電晶體16a並不自限於本實施形態所 不之構成。例如,即使為閘極底部構造之MOS型薄膜電晶 體’亦能取得和上述相同之功效。 〔實施形態2〕 說明有關於本發明之單結晶Si基板、半導體裝置及其製 造方法之另外之實施形態如下。圖2 (a)至圖2⑴係表示本發 明之半導體裝置之另外的實施形態所示之半導體裝置的製 造步驟之截面圖。又,為了方便說明,有關於具有和實施 形態1的半導體裝置20所說明之構件相同的功能之構件,係 省略其說明。
O:\88\88242.DOC -30- 1260746 本實施形態之半導體裝置30係和上述之實施形態工之半 導體裝置20同樣地,形成刪型單結晶&薄膜電晶體⑹和 非單結晶Si薄膜電晶體la於絕緣基板2上之相異的區域。因 此,有關於本實施形態之半導體裝置3〇亦和實施形態i之半 導體裝置20相同地’能取得高性能·高功能之半導體裝置。 另-方面,半導體裝置30係在形成非單結晶以薄膜電晶 體la之後’才形成單結晶Si薄膜電晶體16a之點,則和實施 形態1之半導體裝置20相異。 “本實施形態之半導體裝置3G,係、在絕緣基板2上具備叫 艇3、非早結晶31薄膜電晶體u、單結晶^薄膜電晶體16&、 以及金屬配線22等。 非單結晶Si薄膜電晶體la係具備非單結晶Si薄膜5,、作為 :極絕緣膜之桃膜7、以及閘極電極6。單結㈣薄膜電 晶體如上述’中介層間絕緣膜7而形成於形成有非單 、会口日日Si薄膜電晶體1 a之絕緣基板2上。 此外,用作成單結晶Si薄膜電晶體16a之單結晶^基板 係在形成於絕緣基板2上之前,施行用則乍成M〇s型 單"曰Si薄膜芑晶體16a之處理。具體而言,形成閘極電 和閘極 '、、巴緣膜,並注入源極·汲極之雜質離子,並進行 射型和N型之各個通道部份之通道注人,此處係因使用p 型^基板之&,而省略_ TFT之通道注入。在閘極電極上 將層間平坦化膜,此處係熔融CVD之Si〇2和存放後之 BPSG ’進而進行以CMp而呈平坦化者切斷成特定形狀之步 驟。繼之,以SCI洗淨液而洗淨形成M0S型單結晶以薄膜電
O:\88\88242.DOC -31 - 1260746 晶體14&於表面之單結晶Si基板10a,並進行微粒去除和表 面之活性化,在室溫下通過玻璃基板,而自玻璃基板側以 可視光而檢測單結晶Si上之對位標記和透明基板側之對位 私圯,且在進行對位之後而接合於絕緣基板2上。此處係進 行加工使閘極長度成為0·35 Pm之狀態,接點和金屬配線部 份之加工規則,由於係對應於大型玻璃基板之光學微影之 精度和接合時之對準精度,故有關於線幅和空間係作成 2 Km (微米)。 在本實施形態之半導體裝置30當中,MOS型電晶體係形 成於非單結晶Si薄膜5,之區域和單結晶Si薄膜14a之區域。 此外,在形成於各區域之同一導電型之電晶體當中,移動 度、副臨界值係數、臨界值之中之至少丨個係在每個區域而 為相界。因此,能因應於期望之特性而形成電晶體於對應 之單結晶Si或非單結晶si薄膜區域。 此處,依據圖2(a)至圖2(i)而說明有關於上述半導體裝置 3 〇之製造方法如下。 首先’作為絕緣基板2係使用高變形點玻璃之歌林公司的 code 1737(鹼土類-铭硼矽酸玻璃)。繼之,如圖2^)所示, 藉由使用 TEOS (Tetra Ethoxy Silane,亦即 Si (〇C2H5)4)和 〇2 (氧)之混合氣體之電漿CVD法,並藉由電漿化學氣相成長 (Plasma Chemical Vapor Deposition,以下,記為 p_CVD。), 而堆積膜厚約100nm之Si02膜3於其表面。 進而藉由使用ShHU氣體之電漿CVD法,而堆積膜厚約5〇 nm之非晶質Si膜5於其表面。 O:\88\88242.DOC -32- 1260746 繼而如圖2(b)所示,照射準分子雷射於非晶質Si膜5,並 予以:熱、結晶化’且使多結晶以層生成,而形成非單結 b曰Si薄艇5。又’對往非晶質&膜5之加熱並不限定於準分 子雷射之照射加熱,例如,另外之雷射之照射加熱,、或使 用爐之加熱亦可。此外,為了促進結晶之生成,添加Ni、 Pt、Sn、Pd之中之至少〗個於非晶質以膜5,亦可。 繼之’如圖2(c)所示,將非單結晶&薄膜5,之特定區域予 以钱刻去除。 、威之如圖2(c)所示,藉由使用SiH4和NW氣體之電漿 C/D法,而堆積Si〇2膜7於非單結晶以(此處係多結晶^或連 、貝粒界Si)之TFT用,而作為8〇〜1〇〇nm之閘極絕緣膜,其 後’形成閘極電極6。 繼之,如圖2(d)所示,注入源極·汲極之雜質離子,並藉 由使用 TEOS (Tetra Ethoxy Silane,亦即 Si (〇C2H5)4)和 〇2 (氧氣)之混合氣體之電漿CVD法,堆積膜厚約25〇nm2Si〇2 膜4於其表面而作為層間絕緣膜。 此處,本實施形態之半導體裝置3〇係和上述實施形態又 之半導體裝置20同樣地,注入氯離子等,並作成單結晶以 基板1〇a,其係結束構成MOS型單結晶Si薄膜電晶體16a之 電晶體步驟的一部份。 繼之,將该單結晶Si基板1Μ和藉由蝕刻而去除非單結晶 Si薄膜5之特定區域相比較,而切割成若干小形狀,或藉由 KOH等之各向異性蝕刻等而予以切斷。 因接合結晶S i而去除非單結晶s丨薄膜之部份,係預先藉由
O:\88\88242.DOC -33 - 1260746 含有低能量(約3 keV)之鹵化物的氣體之GCIB (Gas duMa Ion Beam)而進行平坦化。藉由使用TE〇s或 (Tetramethylcyclotetrasil〇xane)2PECVD法而形成約 ι〇 咖 之Si〇2膜於其上時’則更改善其接合性。 為了微粒去除和表面之活性化而以^―丨洗淨形成有非單 結晶Si薄膜5|之絕緣基板2和單結心基板i〇a之後,如圖如) 所不,將單結晶Si基板1〇a的氫離子注入部15側,在室溫中 藉由和實施m相同的方法進行對位,於上述㈣去除:區 域、:使其緊貼而接合。此處’ sc_w淨係指—般稱為rca 、爭々洗淨法之,且使用氨和過氧化氫和純水所組成之 洗淨液。 又,對單結晶Si基板i〇a的絕緣基板2上之形成,係作為 閘極絕緣膜而形成叫膜7之後,作為層間絕緣膜而堆積 Si〇2膜4之前亦可。 此後 處理, 至氫自 ,以3〇〇°C〜6〇〇°C,此處係以約550°C之溫度進行熱 亚使單結晶si基板10a的氫離子注入部15的溫度升溫 單結晶Si而脫離之溫度以上。據此,即能以氯離子 可 /入.[U 5為邊界而將單結晶Si基板1Ga予以劈開剝離。又, 該熱處理係藉由雷射照射或含有約7⑼。〔以上之尖峰溫产 之燈退火,而冑單結晶Si基板10a之氯離子注入和升溫= 繼之,使用各向同性電㈣刻或料_,此處係緩衝 鼠酸之各向同性電漿钱刻,藉由約2〇nm輕餘刻而將剝離而 殘留於絕緣基板2上之單結晶Si基板…的表面之損傷層予
O:\S8\88242.DOC -34- 1260746 以去除。據此,即能如圖2⑴所示,在丨片絕緣基板2上分別 取得膜厚約5 0 n m之非單結晶s i薄膜5,和單結晶s丨薄膜 14a。又,在室溫中將單結晶&基板〖如接合於絕緣基板2上 之後,以300〜35(rC約進行3〇分鐘熱處理之後,再施以劈開 剝離而減少隨著劈開剝離之剝落。 在該時點,雖已取得充分之以和基板之接合強度,但, 為了更提升該接合強度,此後,則以約8〇〇^進行1分鐘之 燈退火處理。又,該處理亦可和源極·汲極之注入雜質的 活性化併行。 繼之,有關於如圖2(g)所示,堆積si〇2膜8而作為層間平 坦化絕緣膜,如圖2(h)所示,將連接孔21施以開口,如圖2^) 所示,形成金屬配線22之步驟,均和實施形態丨相同。 本實施形態之半導體装置的製造方法係如上述,先行在 形成非單結晶Si薄膜電晶體la之後,才形成單結晶以薄膜電 晶體16a,相較於先形成單結晶以薄膜電晶體之實施形態丄 之半導體裝置20,則更能簡化製造步驟,並且亦能防止單 結晶S i薄膜受到污染。 〔實施形態3〕 說明有關於本發明之單結晶si基板、半導體裝置及其製 造方法之更另外之實施形態如下。圖3(a)至圖3(f)係表示本 發明之半導體裝置之更另外的實施形態之半導體裴置之製 造步驟之截面圖。又,為了方便說明,有關於具有和實施 形態1、2當中所說明之構件相同的功能之構件,則省略其 說明。
O:\88\8S242.DOC -35- 1260746 本實施形態之半導體裝置40係如圖3(f)所示,和實施形態 i相同地’形成非單結晶Si薄膜電晶體和單結晶⑴薄膜電晶 體於1個絕緣基板2上之半導體裝置,在非單結晶si薄膜之 形成前’即形成單結晶⑴薄膜電晶體之點為共通。另一方 面,作為單結晶Si薄膜電晶體而形成之電晶體,並非M〇s 型而為雙極型之單結晶以薄膜電晶體之點則相異。 如此,藉由形成MOS型電晶體而作為非單結晶Si薄膜電 晶體’且形成雙極型之電晶體而作為單結晶以薄膜電晶 體,而能取得半導體裝置40,其係和實施形態1、2所說明 之半導體裝置20、30具有相異之特性。 此處,雙極型薄膜電晶體,係設置狹窄的反導電型層(基 板)於第1導電型之半導體集極和射極的電流路徑之中間, 並將射極和基極間之偏壓作成由順至反之狀態,藉此而控 制自射極流入至基極之少數載體的數量,並控制擴散基極 而流入至集極之少數載體所產生之電流之一種電晶體。 。亥雙極型薄膜電晶體係由於如m〇s型並未形成閘極電 極’故能簡化構造,並且亦能達成製造良率之提升。此外, 具有飽和區域之線形性優異,反應速度快速之優點,且由 於能進行線性信號處理,故能使用於類比系之放大器或電 流緩衝器、電源1C等。 又’在雙極型之單結晶Si薄膜電晶體當中,該接點圖案 係依據較基極圖案更緩和之設計規則而形成。 據此’即能和大型基板上之金屬配線同時處理形成雙極 型單結晶Si薄膜電晶體之半導體裝置之金屬配線或金屬配 O:\88\88242.DOC -36- 1260746 線的-部份,且能提升屡制成本之處理能力。或者易於對 ^卜之電路部件或TFT陣列進行連接,並能減低對外部裝置 等之連接不良而產生之製品製造良率的下降形。 半導體裝置40係如圖3(f)所示,在絕緣基板2上,由如下 而構成··
Si02膜 3 ; 非單結晶Si薄膜電晶體la,其係含有由多結晶Si所組成 之非單結晶Si薄膜5,; 雙極型早結晶Si薄膜電晶體16b,其係含有單結晶以薄膜 14b ;以及 ' 金屬配線22。 如此,由於在丨片絕緣基板2上形成有M〇s型非單結晶以 薄膜電晶體la、以及雙極型單結晶Si薄膜電晶體⑽,故能 取得半導體裝置40,其係能活化河〇8型、雙極型或非單結 晶Si薄膜、單結晶以薄膜之各個特性,並具備能對應於更多 之用途。 此處,使用圖3(a)至圖3(f)而說明有關於上述半導體裝置 4 〇之製造方法如下。 矣巴緣基板2係使用歌林公司之c〇de 1737 (鹼土類_鋁硼矽 酸玻璃),如圖3(a)所示,使用TEOS和&之混合氣體,並藉 由私水CVD法而堆積膜厚約2〇 nmiSi〇2膜3於其表面。 此處,本實施形態之半導體裝置4〇係和實施形態i、2之 半導體裝置20、30相同地,在形成單結晶以薄膜電晶體⑽ 於絕緣基板2上之前,預先在單結晶Si基板l〇b使氫離子注
O:\88\88242.DOC -37- 1260746 部劈開分離’而製作構成雙極型單結晶si薄膜電晶體16b 構造,且在該狀態下,接合於絕緣基板2上 具體而言’首先’形成雙極型薄膜電 卿接合之接合部份。繼之,籍由使表面氧化或堆= 膜’而形成膜厚約咖輸之叫膜…繼之’形成雙極型 早:^晶〜薄膜電晶體,其係具有以特定能量而注入& ,/cm2之劑量的氫離子於特^深度之氫離子注入部^。 如此,有關於雙極型單結晶Si 型相同地,形成有氫離子注入部 離子於特定深度。 薄膜電晶體16b,亦和m〇s ,其係注入特定濃度之氫 繼之,預先將單結晶Si基板10b予以切斷成適當的形狀, 並形成於絕緣基板2。 將絕緣基板2和切斷之單結晶Si基板1(^以SCq洗淨並施 ㈣性化之後’如圖3 (b)所示’將單結㈣薄膜電晶體= 之氫離子注入部1 5側,在室溫中以和實施例丨相同的方法而 進行對位於絕緣基板2上之蝕刻去除的區域,並予以緊貼而 接合。 '、 又,本實施形態之半導體裝置40係如圖4所示,雖表示一 種注入雜質離子於p、N、各個區域’且集極25、基極26、 射極27為平面地配置之平面(Laterai)構造之雙極型薄膜電 晶體,但,如習知之雙極型薄膜電晶體之縱型構造亦可。 此外,將雜質予以擴散而形成接合部亦可。此外,sit (8以… Induction Transistor)或二極體亦同樣能適用。 但,如本實施形態,由於形成平面型之雙極型薄膜電晶 O:\88\88242.DOC -38- !26〇746 體,而無須在形成前施以平面化處 叫尺月6間化裂造步 驟’並能提升生產效率 此後,以彻t〜6〇n;,此處係以約55〇t之溫度進行熱 處理’並使單結晶Si基板10b之氫離子注入部15之溫度升溫 ,氫自si而脫離之溫度’而以氫離子注入部15為邊界,將 ,結晶Si基板1Gb之不需要部份u劈開剝離,而製作雙極型 單結晶Si薄膜電晶體16b於絕緣基板2上。 繼之,使用各向同性電漿㈣或座式姓刻,此處係使用 _酸之澄式敍刻約20nm輕敍刻,而將殘留於絕緣基板 u之早結晶Si基板⑽的表面之損傷層予以去除。據此, P月b士圖3(e)所不’形成膜厚約8G 之雙極型單結晶Si薄 膜電晶體16b於絕緣基板2上。 此後,如圖3(d)所示,藉由使用随4和&〇之混合氣體之 電浆CVD法,堆積膜厚約之Si〇2膜4於絕緣基板2的 全,而作為層間絕緣膜。進而如圖3⑷所示,使用肌氣體 亚猎由電漿CVD法,而堆積膜厚約5〇麵之非晶以阳於其 表面上。 、 繼之’如圖3⑷所示,照射準分子雷射於非晶質Si膜5, :Γ加熱且施以結晶化,使多結晶Si層生成而形成非單 結日日Si薄膜5’。此時 此柃升對雙極型早結晶Si薄膜電晶體 16b之絕緣基板2之接合強度。 M之如圖3(f)所示,殘留構成非單結晶Si薄膜5,之裝置 [區域之部份,並藉由蝕刻而去除不需要之Si膜,而 取得島狀之圖案。繼 .. 、 ’、、、、之,猎由使用TE0S和氧氣之混合氣體
O:\88\88242.DOC -39- 1260746 2UCVD法,堆積膜厚約35〇麵之以〇2膜7而作為閉極絕 緣膜’進而在將約35〇_之光抗㈣丨作為樹脂平々化膜而 全面地塗敷之後’以含有氧氣和W之氣體並藉由各向異性 蝕刻之RIE (反應、性離子钮刻),將i述樹脂平坦化膜之全部 和8叫膜4之-部份進行反钮刻(未圖示),在施以平坦化^ 後,使用仙4和乂〇之混合氣體並藉由電襞cvd法而形成膜 厚約60 nm之Si〇2膜7而作為閘極絕緣膜。 、 繼之,形成閘極電極6於81〇2膜7上,而能取得問極電極6 作為閘極絕賴之SiC^7、以及由非單結㈣薄膜y所組 成之非單結晶S i薄膜電晶體1 a。
有關於其後之作層間平坦化之以〇2膜8的形成、連接孔U 之開口、以及金屬配線22之步驟,由於係和上述實施形態 1、2相同,故省略其說明。 如上述,本實施形態之半導體裝置4〇之製造方法,由於 係在形成雙極型單結晶Si薄膜電晶體16b之後,才形成由多 結晶si薄膜所組成之非單結晶以薄膜電晶體la,且能在此 原狀下而接於平坦的絕緣基板2,故能使接合步驟趨於容 易,且能提升對雙極型單結晶Si薄膜電晶體16b之絕緣基板 2之接著強度。 此外,由於形成之單結晶Si薄膜電晶體係雙極型,故無 需平坦化處理,而能減低製造成本。此外,和M〇s型之情 形相同地,預先形成金屬配線的一部份而進行平坦化亦 可’據此而能提升積體密度。 又’本實施形態之半導體裝置40係如圖3 (f)所示,雖無須 〇;\88\S8242.DOC -40 - 1260746 將電晶體群施以元件分離,但,當造成漏電流之問題聍 或造成元件之間之串擾的問題時,當然亦可進行元件分離 〔實施形態4〕 說明有關於本發明之單結晶Si基板、半導體裝置及其制 造方法之更另外之實施形態如下。圖5(a)至圖5(f)係表示: ^明之半導體裝置之更另外之實施形態之半導體裝置2制 造步驟之截面圖。又,為了方便說明,有關於和在實施= 態1〜3當中所說明之構件具有相同的功能之構件,係省略=
說明。 本實施形態之半導體裝置50,其形成M〇s型單結晶 膜電晶體和MOS型非單結晶Si薄膜電晶體於}片絕緣 上之點,係和實施形態1之半導體裝置2〇為共通。另—2 面,使用連續結晶粒界Si (Continuous Grain Siiic〇n)而作$ 非單結晶si薄膜之點,則和上述實施形態丨之半導體裝置2 相異。
如此,由於使用連續粒界Si而作為非單結晶§丨薄膜, 取得較由多結晶Si所組成之非單結晶Si薄膜電晶體,其特性 更高之非單結晶Si薄膜電晶體lb。 本貫施形態之半導體裝置 u 丨尔牡把緣基板2上7 . Si〇2膜3、M〇S型非單結晶Si薄膜電晶體化、以及m〇s 結晶Si薄膜電晶體16a。 特別是,非單結晶Si薄膜電晶體lb,係作為非單結晶 薄膜52’而使用結晶生成方向齊同之多結心,即所謂連 結晶粒界Si (Continuous Grain Silicon)而形成。
O:\88\88242.DOC -41 - 1260746 又,相對於形成於習知之連續結晶粒界8丨區域之N通道 TFT,其移動度係約2〇〇cm2/v · sec,而形成於形成本實施 形態之半導體裝置50之液晶顯示用主動陣列基板中之形成 於單結晶Si薄膜14a的區域之N通道TFT,則能取得約55〇 cm2/V· sec之移動度。因此,能取得較習知之更高速響應 之主動陣列基板。 9〜 根據該液晶顯示用之主動陣列基板,其相對於驅動器所 原本形成於非單結晶Si薄膜52’的區域之裝置係需要7〜8V 的信號和電源電壓,則形成於單結晶Si薄膜14a的區域之裝 置之時序控制器係以2·7ν之信號和電源電壓而呈安定地作 動0 此處,使用圖5(a)〜圖5(f)而說明有關於上述半導體裝置 5 〇的製造步驟如下。 本實施形態係和上述實施形態丨同樣地,首先,使用歌林 公司之code 1737 (驗土類_銘爛㈣玻璃)而作為絕緣基板 2,且如圖5⑷所示,藉由使用⑽咏〜之混合氣體之電浆 CVD法,而堆積約1〇〇 11111之8丨〇2膜3於其表面全體。 進而如圖5(b)所示,使用siH4氣體並藉由 積約—晶質Si薄膜51於叫膜3之表面全體。= 用SlH4和N2〇混合氣體並藉由電装CVD法,堆積約2〇〇疆之 Si〇2膜52於其表面上之全面。 藉由姓刻而形成開π部於叫膜52之特定區域之後,為 了控制上述開口部之非晶質si薄膜51的表面之親水性,則 使非晶f Si薄膜51的表面變薄且氧化’而形成氧化膜(Si〇2
O:\88\88242.DOC -42- 1260746 膜),並將醋酸Ni水溶液旋轉塗敷於其上。 繼之’以5801之溫度約進行8小時固態生成,並使促進 結晶生成方向齊同之結晶生成之多結晶Si,即所謂使連續 結晶粒界Si (Continuous Grain Silicon)生成而形成連續結晶 粒界S i薄膜5 1,。 進而如圖5(c)所示,將連續結晶粒界Si薄膜5丨,上之Si〇2 膜52予以去除。此後,將連續結晶粒界Si薄膜51,之特定區 域予以姓刻而去除。 此處,和實施例2之情形相同地,藉由低能量(約3 KeV) 之_化物的氣體之GCIB而使表面平坦化,藉此而改善其接 合性。在本實施形態之半導體裝置5〇當中,亦來上述實施 形態1相同地,藉由劈開·薄膜化而製作構成M〇s型單結晶 Si薄膜電晶體之構造,並作成以特定濃度、特定能量而注 入氫離子之單結晶Si基板10a。 繼而如圖5(d)所示,將形成有連續結晶粒以薄膜51,之絕 緣基板2和單結晶Si基板10a予以sc-丨洗淨並施以活性化之 後,以室溫而和實施例1相同的方法,進行將單結晶Si基板 1 〇a之氫離子注入部丨5侧對位於上述蝕刻去除之區域。 此時連續結晶粒界Si薄膜51,和單結晶Si基板l〇a之間,係 至少距離〇·3 μπι,理想上為〇·5 μηι以上。據此,即能防止後 述之製造步驟當中所使用之Ni、Pt、Sn、Pd等之金屬原子 之擴散於單結晶Si薄膜14a的區域,並能使單結晶Si薄膜電 晶體之特性呈安定化。 此後,藉由雷射照射或含有大約700°C以上之尖峰溫度之 O:\88\88242.DOC -43 - 1260746 燈退火’而使單結晶Si基板⑽的氫離子注人部此溫度升 溫至氯自單結晶Si而脫離之溫度以上,據此,即能如圖5(e) 所示’以氫離子注人部15為邊界而將單結晶&基板…之不 需要的部份1 1予以劈開剝離。 繼之,使用各向同性„_或座式_,此處係使用 緩衝氟酸之溼式钱刻由約i 0 n m輕姓刻而將殘留於絕緣基 板2上之單結晶Si薄膜1〇a的損傷層予以去除。 據此’即能在絕緣基板2上,分別形成約5〇麵之膜厚的 連續結晶粒界Si薄膜51,和單結晶Si薄膜i4a。 繼之,將連續結晶粒界Si薄臈51,上之不需要的部份予以 蝕刻去除。 繼之,形成開口部於裝詈
/舌性區域附近之Si02膜,且 由於以Si〇2膜為遮罩將用以促進結晶生成而添加之Ni進行 除氣,故注入高濃度之P+離子(15keV,5xi〇15/cm2)^RTA 方式在約8啊之溫度中,進行1分鐘之熱處理。 又’雖為了使犯原子不致擴散於單結晶Si薄膜14a中,而 取用物理性空間,作,仞^Γ处 制 仍了此有極微量的Ni原子係混入於 衣矛王中。因此,雖單处# _為理相彳顿…的活性區域转行除氣 而t為二 空間為優先考量時’則省略除氣之過程 而作為设計上的選擇功能之—亦可。 繼之’殘留構成裝置的活性區域之部份,並將不需要之 ^績結晶粒界Si薄膜51'之不需要部份和單結晶Si薄膜14a 予以蝕刻去除,而取得島狀之圖案。 、 繼之,使用TEOS和氧翕夕、曰入广 氧乳之屍合氣體,並藉由PCVD而堆
O:\88\88242.DOC -44 - 1260746 和膜厚約350 nm之Si〇2膜,以各向異性蝕刻之RIE而將此進 行約400 nm蝕刻之後,使用SiH4*N2〇之混合氣體並藉由電 裝CVD法’形成作為閘極絕緣膜之膜厚約6〇 ntn之8丨〇2膜7。 此¥ ’在連縯結晶粒界Si薄膜5 Γ之圖案和單結晶Si薄膜 14 a之圖案的端部’係形成有側壁。 有關於其以後之作為層間平坦化絕緣膜之Si〇2膜8之形 成、連接孔21之開口、以及金屬配線22之步驟,由於和上 述貫施形態1、2相同,故省略其說明。 如上述,本實施形態之半導體裝置5〇之製造方法,係作 為非單結晶Si薄膜而形成多結晶Si之後,才形成單結晶以 薄膜電晶體16a,且由於此後,形成作為非單結晶以薄膜電 晶體lb之閘極絕緣膜之Si〇2膜7,故能減少以仏膜之數量, 且能簡化步驟。 〔實施形態5〕 說明有關於本發明之單結晶Si基板、半導體裝置及其制 造方法之更另外之實施形態如下。圖至圖6(h)係表示本 發明之半導體裝置之更另外之實施形態的半導體裝置之制 造步驟之截面圖。又,為了方便說明,有關於和實施形能 1〜4當中所說明之構件具有相同的功能之構件, ,略其說 明0 本實施形態之半導體裝置60,係形成雙極型單社曰 ^ ^ τ、、、。曰曰s i薄 膜笔晶體和MOS非單結晶si薄膜電晶體於1片之 緣基板2 上之點’係和實施形態3之半導體裝置40為共通。 另一方面,作為非單結晶Si薄膜電晶體而形, /成底部閘極
O:\88\88242.DOC -45 - 1260746 構造之電晶體之點 異。 上述貫'施形態3之半導體裝置40相 本實施形態之半導體p ¥ # 曰拉人 又,/、有關於圖2(c)所示之單結 曰曰S!基板之接合、劈開分離 — ^ 、,, <步驟,係依據和實施形 恶2之半導體裝置3〇相同之萝 心衣化步驟,而有關於製作之半導 體裝置,亦和半㈣裝置 有關於其以後之步驟,係如 知如圖6(0所示,在單結晶裝置部 伤之元件分離之後,形成厣 驭曰間、、、巴緣胰於全體,並於其上形 成非晶質Si之TFT、以及用以構成電路之閘極電極6,且於 其上島狀地形成閘極絕緣膜62、非摻雜之非晶質si63,進 而形成N+非晶質Si薄膜64和 不用以進仃源極·汲極的配線之 金屬配線65。 又’雖未圖示,但,A 了饬曰弓一 与ί液曰曰顯不寺之用,則進而於其 上形成保護絕緣膜、平丨曰彳卜脂· rp 涿朕十坦化艇、用以顯示之透明導電膜。 此處依據圖6(a)至圖6(h)而說明有關於上述半導體裝置 6 〇之製造方法如下。 首先如圖6(a)所示,使用歌林公司之code 1737 (鹼土類 鋁朋矽I玻螭)而作為絕緣基板2,並藉由使用te〇s和 之混合氣體之電漿CVD法,堆積膜厚約5〇11111之以〇2膜3於 其表面全體。 此處,和上述實施形態3之半導體裝置4〇相同地,預先進 行劈開並薄膜化之後,使用作成有構成雙極型單結晶si薄 膜電晶體的構造16b之單結晶以基板1〇b,並以特定濃度、 特定能量而注入氫離子之後,將此切斷成特定尺寸。
O:\88\S8242.DOC -46- 1260746 將絕緣基板2和切斷之單結晶以基板m予以sc]洗、事、, 施以活性化之後,如圖6⑻所示,以和實施例u目同的方法亚 將單結晶Si基板⑽之氯離子注入部15側予以對位於特」 位置’並在室溫中施以緊貼而接合。雖未圖示,但在二: 晶Si基板上預先形成金屬g己線亦可,此時,則具有能= 細微化之高積體化之優點。 订 此後,以40(TC〜60(rc,此處係以約55(rc的溫度進行熱 處理,並使單結晶Si基板1Gb之氫離子注人部15的溫度升溫 至氫自單結晶si而脫離之溫度,據此,即能如圖6(e)所示皿 以氫離子注入部15為邊界而將單結晶Si基板_進行劈開 剝離。當預㈣成金屬線時,#忽視異常析出(h⑴〇ck) 之形成,則在該溫度範圍,即使金屬為八丨系之合金亦為其 融點以下,係可使用。 繼之,將殘留於絕緣基板2上之單結晶Si薄膜14b的一部 份予以蝕刻去除,並將單結晶Si薄膜14b加工成島狀之後, 使用各向同性電漿蝕刻或溼式蝕刻,此處係使用緩衝氟酸 之溼式蝕刻,以約1 〇 nn^f蝕刻而去除表面之損傷層。 據此,即能在絕緣基板2上,形成由膜厚約5〇11111之單結 晶Si薄膜14b所構成之MOS型薄膜電晶體之一部份。 此後’如圖6(d)所示,使用SiH4和N2〇之混合氣體,並藉 由電漿CVD法,堆積膜厚約2〇〇 nm之Si〇2膜(層間絕緣膜)61 於、纟巴緣基板2之全面。 進而藉由濺鍍法而堆積TaN薄膜於其表面全體,並加工成 特定圖案,而形成閘極電極6和閘極排線等之閘極層的配 O:\S8\88242.DOC -47- 1260746 又,閘極層之配線材料並不限定 个1民疋於本材料,而能因應於 電阻、耐熱性、後續之製造製 衣私之適合性寺,而選擇A1或 A1合金等之各種金屬材料。 繼而如圖6⑷所示,藉由使用SiH4氣體和叫氣體之電浆 CVD法’形成約·賊之氮切㈣而作為閘極絕緣膜。 繼之,藉由使用SiH4氣體之電喈Γνη、土二仏 包水0从〇法,而堆積膜厚約5〇nm 之非晶負S i腰6 3於其上,i隹而益斤 進而猎由S1H4氣體和ph3混合氣
體,而依次連續堆積摻雜P 车亦隹P之胰厚約3〇11111之矿非晶質以膜 64於其上。 繼之,如圖6(f)所示,殘留非摻雜和摻雜P之非晶質Si膜 所構成電晶體的部份並飯刻成島狀,進而如圖6(g)所示,藉 由法而堆積Ti薄膜盆I /JU -L· rn 寻勝於其上而作為用以進行源極排線配 線之金屬膜65,並加工成特定圖案。 又,有關於用以進行源極排線配線之金屬膜65,亦不限 定於Ti,而能因應於電阻、耐熱性、後續之製程之適合性 等,而選擇A1或A1合金等之各種金屬材料。 繼之,如圖6(h)所示,將非晶質別3之島狀圖案之特定(構 成源極〜汲極間之通這的部份)之區域之^層予以(非摻雜 層的一部伤亦配合進行蝕刻)蝕刻去除,並形成非晶質以 TFT。 此後,藉由使用SiH4氣體和ΝΑ氣體之電漿,堆積 約200 nm之氮化矽膜而作為保護絕緣膜。 以後,和使用通常之非晶fSi之主動陣列基板的製造步
O:\88\88242.DOC -48 - 1260746 驟相同地,例如,笋,士 错由树月曰層間膜之形成、顯 極之形成,而6 士、、六„ 、用透月電 4、成液晶顯示所使用之主動陣列基板。 本實施形態之半導妒爿士罢L c. , Ml置6〇係如上述’由於使用非晶質
Si而作為非單結晶Si薄 、 曰曰⑴潯膜弘晶體1c,故能簡化非 曰 薄膜之製造步驟,而達成丰導 1 叩迷成丰V體I置60之低成本化。而且, 由於非晶質Si的特徵之低非導 、m井v逋私机特性,而能使半 裝置60適用於低消費電力型之LCD等。 又非單、、” M Si薄膜電晶體lc雖使用非晶質&而作為非單 結晶Si薄膜,但,並不自限於此,多結晶Si薄膜或連續粒界 Si薄膜亦可。 此外’由於非早結晶Si薄膜電晶體“之構造,係在絕緣 基板2侧配置有閑極電極6之所謂底部閘極構造,故易於形 成非晶質Si’ 1因步驟之簡化而能提升生產性,並能達成 半導體裝置之低成本化。 又,非單結晶Si薄膜電晶體lc雖係底部閘極構造,但, 亚不自限於此’自基板側而依次形成非單結晶Si、閘極絕 緣膜、閘極之構造亦可。 又,在上述貫施形態所說明之各半導體裝置,係如圖 7所不,旎在具有顯示部72之主動陣列基板7〇形成高功能電 路部(高速DAC、高速之時序控制器、圖像處理電路等)71。 此外,將該主動陣列基板7〇使用於顯示面板而形成顯示裝 置亦可。 又,有關於上述實施形態1〜5之單結晶Si薄膜電晶體 1 6a、1 6b ’係可進而形成高融點金屬之配線層於閘極層的
O:\88\88242.DOC -49- 1260746 上層。此處係使用Tiw合金而形成細微加工所必需之〜 份的配線,進而使用侧或卿和邮氣 ™而形成層間絕緣膜之後,並而广、 化,以特定能量、特定读声而平垣 寸疋/辰度而注入氫離子於該處亦可。 如此’預先將形成有金屬配線之單結晶Si薄膜電晶㈣ 成於絶緣基板上,且在形成氧化膜之後,進 7 線,據此,即能取得雔全屬 /成至屬配 b取仔又孟屬配線構造之半導體裝 能形成積體密度較高之功能電路。 進而 ==點金屬之配線層係對單結晶Si基板 ::之熱處理溫度具有耐熱性即可,能使用各結晶 化物、Ti、w、M0、Tiw、TaN、T— 進而在以雷射而進行嚴έ士曰 性較低亦可。早、、”asl基板之劈開剝離時,其耐熱 此外,本發明並不自限於上述實施形態所說明之内容, 例如’有關於非單姓曰 非早、、、口日日S1形成法、層間絕緣膜之材料、膜 子寺’亦能藉由相關業者所得知之另外的手段而實現。 此外’由單結晶Si而形成之半導體裝置,亦不限定於刪 i電晶體、雙極型電晶體,例如SIT、二極體等亦可。 :如’上述單結晶Si薄膜裝置係具備MOS型單結晶㈣ ^曰體和蕭特基型或含有PN接合形二極體之影像感測器 ,CCD形影像感測器較為理想。將如此之c⑶型影像感測 二和含有阳接合形二極體之半導體裝置之一例,表示於圖 器1 圖如此,使用單結晶Si薄膜14c而形成影像感測 & 17 ’且和未圖示之M0S型單結晶si薄膜電晶體同時設置
O:\88\8S242.DOC -50- 1260746 於'、、巴緣基板2上亦可。此處,傳送閘極12a的材料係使用和 上迷MOS型單結晶si薄膜電晶體的閘極材料相@者。據 此由於此在各不相同之區域,將不同的設計或構造之薄 1衣置予以知體化,故易於將和習知的方法中所極難以共 2之影像感測器等之CM〇s裝置相異的構造之裝置,予以積 版化,亚能創作出至今無法實現之高功能裝置。 而且,本發明之半導體裝置係能在同一玻璃基板上,將 如此之特性為相異之複數種類的半導體裝置予以-體積體 化’其係本發明之重要的優點。 士此外,上述實施形態1〜5,雖係例舉形成具有2種相異的 4寸ϋ之薄膜Sl電晶體而說明,但,本發明並不自限於此, 將3種以上之特性相異的裝置形成於1片基板上之半導體裝 置亦可。 例如,在作為單結晶Si薄膜電晶體而形成MOS型電晶體 和雙極型電晶體,且作為非單結晶以薄膜電晶體而形成 M〇S型電晶體之半導體裝置之構成時,係能形成具有3種特 f生的半導體裝置於1>}基板上,進而能取得高性能·高功能 之半導體裝置。將如此之半導體裝置之—例表示於圖心 該圖Μ相當於上述之實施形態之圖1(f)和圖3⑴所示之製 造的一個步驟之截面圖。 1料’如此之半導體裝置中,由單結晶Si所組成之刪 ,溥膜電晶體之單結晶Si薄膜’為較雙極型薄膜電晶體之 單結晶Si薄膜而其膜厚更小較為理想。 此係因為已知通常MOS型薄膜電晶體膜厚較薄者,即易
O:\88\88242 DOC -51 - 1260746 ;仔良好之特性,而雙極型薄膜電晶體係膜厚較厚者^ 取得良好之特性之故。 子者τ ^ 有關於由單結晶Si薄膜所組成之MOS型薄膜電晶 其間極線幅係1μηι以下則更理想。此外,有關於二 、。曰曰Si薄膜所组成之雙極型薄膜電晶體,其基極寬幅亦以 大約2·5 μιη以下較為理想。 進而基極寬幅係以! μηι以下則更理想。此係因為基極寬 幅愈窄,則少數載體之擴散、通過之效率愈佳科間命短 之故。 ' 據此,即能加速電晶體之切換速度。 〔實施形態6〕 說明有關於本發明之單結晶Si基板、半導體裝置及其製 造方法之更另外的實施形態如下。又,為了方便說明,有 關於和實施形態1〜5當中所說明之構件具有相同的功能之 構件,則省略其說明。 本發明之實施形態係將在實施形態丨〜5之半導體裝置當 中所使用之單結晶Si基板之接合前的厚度,作成較ι〇〇μ1 更少之大約70 μπι。此處,除了單結晶Si基板之接合前的厚 度以外,雖係全部使用相同的材料、方法,但,玻璃基板 和Si基板之接合性中任一項均優異,特別是,能大幅減低 基板的四個角落之接合不良。 又,本實施形態係以1C卡所使用之研磨法而在注入氫離 子注入後減少其;度。又,單結晶s i之厚度若由接合性之 觀點而言,雖係愈薄愈佳,但,在和處理的容易性之兩者 O:\8S\88242.DOC -52- 1260746 權衡上,則50〜100 μηι程度即可。 此外,在上述實施形態1〜6 #中,雖係說明有關於娜 型之電晶體,但,本發明並不限定於刪型電晶體。例如, 即使MIS型電晶體亦能取得和使用刪型電晶體時相同之 功效。 此處,MIS型電晶體係指由於使用氮化_等而作為問極 絕緣膜,故因電介率高之閘極絕緣膜而即使相同之膜厚, 亦能增強其電場效應,且閘極之漏電流雖增加,亦具有能 以低電壓而作動等之特性之電晶體。 〔實施形態7〕 說明有關於本發明之實施之更另外之一形態如下。 在上述之實施形態當中,雖係說明有關於在形成半導體 元件構造於單結晶Si基板之後,將單結晶Si基板予以分開 (separation),並作成絕緣基板上之單結晶&薄膜之一種構 成,但,本發明並不自限於此。將未形成半導體元件構造 之單結晶Si基板予以分開,並作成絕緣基板上之單結晶以 薄膜’此後,再形成半導體元件構造於單結晶Si薄膜亦可。 本貝施形恶之SOI (Silicon on Insulator)基板1 〇 1係如圖1 〇 所示’將光透過性基板(絕緣基板)1 〇 2和單結晶s丨薄膜1 〇 5 予以貼合而構成者。 更詳細而言’在光透過性基板1〇2係積層有氧化矽膜(絕 緣膜)1 03。該光透過性基板1〇2係例如光透過性非晶質高變 形點無鹼玻璃基板,例如可使用如歌林公司之歌林(登錄商 標)# 173 7玻璃之鹼土類_鋁硼矽酸玻璃。此外,在單結晶Si
O:\88\88242.DOC -53- 1260746 薄膜105係覆蓋著氧化矽膜(覆蓋膜)1〇4。而且,形成有貼合 氧化矽膜103和氧化矽膜1〇4而接合之接合部。依據圖11(a) 至圖11(g)而說明有關於形成如此之S〇i基板1〇1之順序。 對圖11(a)所示之光透過性基板1〇2而成膜氧化矽膜1〇3。 據此而如圖11(b)所示,即形成在光透過性基板102質層有氧 化石夕膜1 03之狀態。又,設置如此之氧化矽膜! 〇3係因為光 透過性基板1 02在原本狀態下而溼潤性〇親水性)不夠充分之 故。 此外’氧化矽膜103係形成約1〇〇nm程度之膜厚。該氧化 矽膜103係例如形成4〇〜3〇〇 nm程度之膜厚較為理想。成膜 之方法並無特別限定。例如,藉由電漿化學氣相生成法(電 水 CVD (Chemical Vapor Deposition)法),在真空箱室中,混 口 TEOS (Tetra Ortho Silicate)氣體和氧氣,且在 32〇°c 程度 之/里度中’藉由電漿放電而形成約100 nm程度(TE0S-02電 裝法)。 此外,由於氧化矽膜103係在較低溫(3.〇〇〜4〇〇。〇之熱非 平衡下而成膜,故矽和氧之組成比其正確上並非1:2,而 形成例如1.1_9程度。亦即,本實施形態之氧化矽膜係所 月氧化矽膜、Sl〇2系絕緣膜。又,例如當在⑽程度而氧 化時’則形成在熱平衡下之反應,且补氧之組成比係成 此時,氧化矽膜103的表面之凹凸,係凹凸的最大傾斜 二基板平面所構成的角度之正切(切線)為形狀%以下。 評細而言’例如,對於在氧切膜的表面之卜5叫平方
O:\8S\88242.DOC -54- 1260746 範圍所測定之高度係5nm以下之凹凸,其最大傾斜面和光 透過性基板1G2表面所構成的角度之正切係、形成約0.06以 下。又,有關於該表面之凹凸狀態則容後述。 f 一方面’圖1G所示之單結晶Si薄膜105係由圖u(c)所示 之單結晶S i基板1 〇 6而作成。 單結晶Si基板106係表面為施以熱氧化處理,且如圖u⑷ 所示,由氧化碎膜104所覆蓋。氧化砍膜104之氧化膜厚係 約lOOnm。該氧化矽膜1〇4之氧化膜厚係5nm〜3〇〇nm較為理 想。忒氧化膜厚若為40〜3〇〇nm,則更理想。該氧化矽膜1〇4 係Si02系絕緣膜。 、、fe之如圖11 (e)所示,注入以箭頭所表示之氫離子於單 結晶Si基板1〇6之特定面(氫離子注入面)。此處,如圖 所不,氫離子注入面(氫離子注入部)11〇係設定成特定深度。 繼之,如圖U(f)所示,分別以SCI液洗淨圖11(c)所示之 光透過性基板102和圖u(e)所示之單結晶Si基板1〇6,且在 使其乾燥之後予以貼合。此處,分別說明有關於洗淨·乾 燥之情形。 在本實施形態當中,係無須接著劑而將塗敷有作為塗敷 膜的氧化矽膜103之光透過性基板1〇2、和將表面施以氧化 處理而覆蓋氧化矽膜104之單結晶Si基板106予以接合。因 此’各個膜之表面狀態、表面之清潔度、以及表面的活性 度係極為重要。 又’如此之無須接著劑之接合,係藉由van der Waals力 之助力、電氣雙極子之助力、氫結合之助力而實現。此處, OA88\88242.DOC -55- 1260746 之平衡為雷同 貼口之基板表面之間,有關於上述3個助力 時’則特別易於接著、接合。 百先,以SCI液而洗淨被氧化石夕膜1〇3所塗敷之光透過性 基板102、以及表面施以氧化處理而覆蓋氧化石夕膜之單 結晶Si基板1〇6。 液係以特定比例而混合市售之氨水⑽4〇h:3〇%溶液) 和過氧化氫水(h2〇2:30%溶液)和純水(H2〇)而製作。其一例 係以5:12:60之比例而混合上述之各藥液。 將光透過性基板102和單結晶以基板1〇6予以浸潰於如此 處理而作成之SCI液10分鐘。 又,例如超階ULSI技術(大見忠弘著,培風館、pi72)所 屺載,由於氨水係將氧化矽表面施以縱斷蝕刻,故長時間 浸潰並不理想。 此後,藉由使用純水之流水而洗淨1〇分鐘,並結束洗淨。 ㈣水係例如比電阻值1()觀鳴以上。此後,以旋轉脫水 機等而迅速使其乾燥。繼之,將塗敷有氧化矽膜1〇3之光透 過性基板102、和表面施以氧化處理而覆蓋氧化矽膜ι〇4之 單結晶Si基板1〇6予以貼合而接合。 繼之,在將單結晶Si基板106予以分開而形成單結晶以薄 膜105時,進行600°c、使用超過30分鐘之電氣爐之退火、 或燈退火之熱處理。據此,如圖丨1(g)所示,自氫離子注入 面110而使單結晶Si基板106a分離·剝離,並形成具備有單 結晶Si薄膜105之SOI基板1〇1。該情形時,接合部之接著性 係無惡化。 O:\88\88242.DOC -56- 1260746 又,SOI基板101表面之單結晶Si薄膜1〇5,其矽膜厚理想 上係設定成300 mn。此外,單結晶以薄膜1〇5之基板面的方 位係設定成(100)、(110)、或(111)之狀態。根據如此處理, 即能取得具有鏡面之充分平坦之面。亦即,能製造具有無 須表面研磨程度之平坦的矽膜面之S0I基板。 此處,依據圖12而說明有關於圖丨丨(b)所示之氧化矽膜1 〇3 之表面狀態。 光透過性基板102上之氧化矽膜} 〇3係如圖12所示,在表 面上具有凹凸。該表面影像係自氧化矽膜i 〇3表面之afm (Atomic Force MiCroscope)影像而抽出特定直線上的截面 之凹凸之資料。 本實施形態之氧化矽膜103表面凹凸之最大傾斜角和基 板表面所構成之角度的正切(切線)為〇〇4以下。此處,光透 過性基板102表面係和在圖12當中表示高度〇之虛線相平 行。 當將如此而形成之氧化矽膜1〇3和覆蓋氧化矽膜ι〇4之單 結晶Si基板1〇6,予以SC1洗淨、純水之洗淨之後,使其乾 燥而貼合時,則氧化矽膜1〇3和氧化矽膜1〇4係以稍許之力 而接合。此處,在貼合之際,僅最初施加力時,其後則產 生自發性的接合。以下係將該自發性的接合稱為具有自我 接合性。 此處,有關於例如習知之構成之基板上之氧化矽膜,以 圖16而表示其截面之—例。該情形時,在基板上形成50〇nm X上的膜厚之氧化矽膜。如圖i 6所示,表面凹凸之最大傾
O:\88\88242.DOC -57- 1260746 又I 構成之角度的正切係形狀⑽上。 面而=知之氧切膜的表面凹凸之絕對值(自基板表 ::ί直方向之變動)’係和例如圖12所示之本實施形態之 乳化石夕膜1 03的表面凹凸 凸之、、、巴對值相同程度或更小。 此處,在貼合圖1 6 # 曰 不之和層有氧化矽膜之基板和單結 曰日矽片日寸,並無法作良 士…,么 好之貼合。亦即,在表面凹凸之最 大傾斜角和基板面所構 卜二 爯成之角度的切線為0.06以上時,則 然自我接合性。 又,單結晶Si基板106上氧 心虱化矽朕104,係在原本平坦 之早、、、口晶Si基板1 06上,以埶单俺 以熱千衡而形成熱氧化膜。亦即, 例如市售之單結晶Si基板106係具有平坦性之規格。因此, 形成特定厚度的覆蓋膜時之平坦度,係能作某種程度之預 測。該氧化石夕膜104其膜厚賊程度為止,係能取得某種 程度之平坦性。 如此,即使對因微粗之表面凹凸而產生之接著力的下 :,絲改善接著前的洗淨條件等之對策,亦無法取得充 接著力因此,热法迴避剝離·分離之單結晶矽薄膜 之膜剝落等。亦即,僅是洗淨係不能說是即已足夠。 繼之,對積層如此之表面凹凸之最大傾斜角的切線為 〇·〇6以上之氧化石夕膜的基板,以化學機械研磨法(⑽ (Chenncal Mechanic^ Polishing)法)等而施以表面研磨。據 此,使塗敷之氧化石夕膜其表面凹凸之最大傾斜角和基板表 面所構成之角度的正切,能形成〇 〇6,理想上則較〇 4更小。 此時則將積層有氧化矽膜之基板和單結晶矽片,予以貼合
0.\S8\88242. D〇C -58- 1260746 而接合。 此處,有關於以本實施形態之氧化矽膜丨〇3而塗敷之光透 過性基板102,以奶洗淨液而洗淨後,量測其對水之澄潤 性。具體而言,如圖13所示,使用接觸角測定裝置而測定 對W之接觸角θ。 使用接觸角測定裝置而自截面觀察方向,拍攝水w在滴 下至氧化矽膜103表面的瞬間之影像。此處,係測定水滴端 部和氧化矽膜1〇3表面接觸的處所之接線(虛線),係和光透 過性基板102的表面所構成的角度而作為接觸角㊀。 光透過性基板102和滴下水…係設定於乃它。自滴下後瞬 間的影像而測定接觸角Θ。滴下水量係作成丨微升。又,使 用大塚製藥公司之「注射用蒸餾水」而作為滴下之水w。 塗敷具有如圖12所示之表面凹凸之本實施形態之氧化矽 膜103之光透過性基板102,在SC1洗淨之後,對水w量測1〇。 以下之接觸角Θ。此時,如上述,氧化矽膜1〇3和光透過性 基板102的表面凹凸之最大傾斜角,其所構成之角度的正切 係0.04以下。 此外,對施以氧化處理並以氧化矽膜1〇4而覆蓋之單結晶 Si基板106,亦和光透過性基板1〇2同樣地測定溼潤性。該 情形吋,亦在SC 1洗淨後,對水w量測i 〇。以下之接觸角㊀。 繼之,如上述,氧化矽膜103和氧化矽膜104,係在乾燥 之後而嘗試互相貼合時,具有以稍許力道之自我接合性而 進行接合。 此處,接合之後的緊貼力(接著力),係能估算如下。亦即, O:\88\88242.DOC -59- 1260746 接者力之评彳貝係旎猎由自端部而剝離 、隹/-拍祕a』丨土# ’、、之缚膜的試驗而 進仃。根據1利德闌道二葉姆李佛西玆 ,.^ ^ ^ _ 斤者之「彈性理論」 (佐滕吊二澤,東斤、圖書),厚度h薄 丄 寻層猎由在剥離面上反 抗於表面引力,而於此所產生作用 3士 ^ ,n . , 7卜力而自物體剝取 ¥,母個早位長度之接著力α係以 ^ = {Eh312Α{\^σ2)}{δ2ζ/dx2)2 而表示。 此處’ E··薄膜之揚氏模量(縱彈性模量)率,薄膜之 帕松(poisson)比,h:薄膜之厚度,χ / 、 ΑΛ ^ ^ ^ , 承只ΰ者涛膜之平面 的杈方向之軸,(··薄膜的法線 炙奴剝取之膜的變位。 ^ ^形概略的截面圖示於圖丨7。 山士 所不’自我接合面 W(X=G)而横向移動距量之座標之空隙厚度
係變數。此外,在圖丨7 f _ '' X ^ 口田中捲^係具有自物體28而施加 4之力於溥層29的功能。亦即,例如使用捲帶丁而自物體 28剝取薄層29時’來自薄層29之接著面的變 係供給助力於接著力。如此,接 / P白从刀 接者力Q係此稭由求得相對於 稱為C之法線方向的變位之χ轴之2階偏微分係、數而取得。、 此處,如上述之圖11⑴所示,係在貼合其作成表面凹凸 之取大傾斜角和基板面所構成之角度的正切(切線)為0.06 以下之光透過性基板102、和單結晶si基板_時,使用上 述之方法而評價接著力。此時,即取狀請喊 值之接著力。 罕乂大 例如表面凹凸之最大傾斜角和基板面所構成
O:\88\88242.DOC -60- 1260746 之角度的正切(tan)為〇.〇6以上時, 之接著力係只能取得〇.2N/讀度之值。#接合,而此時 接:力= 妾著力之評價’係在接合之後且熱處理等之 接者力的強化之珂而進杆。女3 寺& J叩選仃。亦即,例如此進一牛 熱處理,而能將接著力提升數個位數程度。如^ = =Π基:Γ,係在氧化—°氧切心: 合之後,且熱處理等之接著力的強化之 勺接 一上之構成。因此,例如和接合後的接:力= =度的:基板施以熱處理時相比較,則即使在施以轨 處理之後,亦能取得較大之接著力。 …、 此外,光透過性基板102之塗敷膜之氧化石夕膜103係 述’藉由流通TEOS氣體和氧氣之混合氣體而成膜之電聚化 學=生纽,且在職程度之溫度中而製作。亦即,藉 由電漿化學氣相生成法而成膜之氧切膜⑻,係易於和作 為覆蓋膜之氧化矽膜104相接合之膜。 另方面’流動Ar氣體和氧氣於氧化石夕耙物,並以灯反 應性減鑛所形成之減鑛法而製作如此之塗敷膜。此時,微 粗之表面凹凸所構成之角的正切係大約形成0.06以上。此 外:和水%之接觸角θ係成為10。以上。此外,此時即使貼 層有塗敷膜之基板和單結晶石夕片,亦無法具有自我接 合性而接合。 如上述,本實施形態之SOI基板101係將具有和光透過性 基板102表面所構成之角度的正切為〇•⑽以下之值之表面 凹凸的氧化矽膜103,和作為覆蓋膜之氧化矽膜1〇4進行接
O:\S8\88242.DOC -61 - 1260746 合0 此外,SOI基板101係氧化石夕膜1〇3的表面和氧化石夕膜1〇4 的表面’為與水w之接觸角㊀為1 〇。以下之構成。 此外,soi基板ιοί係氧化矽膜103為藉由使用TE〇s氣體 和氧氣之混合氣體之電漿化學氣相生成法而成膜之構成。 根據此等之構成,即能將氧化矽膜1〇3和氧化矽膜1〇4之 接著力作成〇·6ΝΛη以上。S0I基板1〇1由於係如此之提高接 著力之構成,故不致產生膜剝落之情形。此外,由於不會 產生膜剝落’故能提升良品率並降低成本。 此處,為了接合氧化矽膜103和氧化矽膜1〇4,而各個月 之表面狀態、表面之清潔度、表面之活性度係、極重要。^ 外,如此之接合係藉由van der Waals力之助力、電氣雙才 子之助力、氫結合之助力而實現。繼之,貼合的表面之^ 係在此等助力的平衡巾f同時,則易於接著。根據上述: 構成,即能在貼合的表面之間達成此等之助力的平衡的1 同。因此,如上述,能提升接著力。 繼之,說明有關於添加單結晶Si薄膜之外,具備多結〖
矽膜於絕緣基板上之S0I基板之一例。該情形時,例二:B 多結晶賴於絕緣基板之—部份,此後, ^ 晶Si薄膜。 成早, 之一例之截 示之光透過 之氧化矽膜 圖14(a)〜圖14(h)係表示801基板之作成順序 面圖。為了製作該SQI基板,首先在圖14⑷所 性基板1G2上’如圖14(b)所示之積層作為絕緣膜 113。 '
O:\S8\88242.DOC -62- 1260746 扣繼之,如圖14(c)所示,藉由電漿化學氣相生成法,流通 早石夕燒氣體和氫氣而形成非結晶矽膜丨14。 〜繼之,進行脫氫退火處理,此後,藉由圖14(d)所示之以 箭頭所示之準分子雷射之照射等,將製作多結晶矽tft之處 所予以溶融。此後,使該溶融之區域進行多結晶化,而形 成有如圖14(e)所示之多晶石夕膜丨14a。 繼之,為了使用光微影法而形成用以裝載單結晶矽片之 處所,將矽膜進行蝕刻而去除多晶矽膜丨丨4b。將殘留之多 晶石夕膜114a作成如圖14(:〇所示之多晶矽區域112。繼之,在 SCI液·純水之洗淨之後,使其乾燥。 另一方面,有關於單結晶Si基板1〇6,亦將其表面施以氧 化處理而形成氧化矽膜104,並注入氫離子,且在SC1液· 純水之洗淨之後,使其乾燥。繼之,如圖14(g)所示,將單 結晶Si基板106之氧化矽膜104貼合於氧化矽膜113。 此後,和上述實施形態相同地,藉由電氣爐或燈爐而施 以熱處理,且如圖14(h)所示,自氫離子注入面11〇之處所將 單結晶Si基板106予以剝離·分離而取得單結晶Si薄膜1〇5。 此處,若將單結晶Si薄膜105之膜厚設定成和多晶矽區域 112相寺之狀悲日守,在使用该多晶碎區域112和單結晶碎膜$ 之TFT作成製程當中極為有效。 此處,由於如上所處理而作成之S0][基板U1係光透過性 基板’故能特別容易使用於顯示襄置。例如使用單结晶S i 薄膜10 5而形成薄膜電晶體。繼之,即能將該薄膜電晶體使 用於 TFT液晶顯示(LCD : Liquid Crystal Display)裝置、tft O:\SS\88242.DOC -63 - 1260746 有枝笔子發光(〇LED · Organic Light Emitting Diode)顯示裝 置等之顯示裝置。 依據圖18而說明有關於如此之顯示裝置之一例。 液㈤頭示裝置13 1係如圖18所示,具備控制部丨3 2、閘極 驅動态1 3 3、源極驅動器13 4、以及由液晶顯示部i 3 5所組成 之液晶顯示面板136。此處,液晶面板136係使用上述之s〇I 基板111而作成之主動陣列基板(半導體裝置)。 因應於自液晶顯示裝置131的外部而輸入之影像輸入信 號而控制部1 32係傳送影像信號和控制信號或時脈信號於 閘極驅動器133和源極驅動器134。閘極驅動器133係將閘極 驅動偽唬輸出於液晶顯示部135。源極驅動器134係因應於 影像彳§號而將源極驅動信號輸出於液晶顯示部135。 如此,作為主動陣列驅動之顯示面板若使用s〇I基板i工工 日守,即能達成電晶體之特性的均一化、安定化、以及高性 月匕化。此外’亦能自主動陣列之驅動器而將週邊驅動器、 曰^"序控制裔寺之糸統予以積體化。 又,使用SOI基板1Π而製作薄膜電晶體(TFT)之順序,係 和通常之TFT製程相同。 例如,製作互補型電晶體’係自SOI基板U1而將矽膜予 以島層化,並如圖15所示,形成Si〇2系絕緣膜之閘極絕緣 膜 122。 繼而在將閘極電極膜123予以成膜。圖案化之後,施以離 子注入磷或硼,而部份地取得低電阻矽膜124(n+型或〆型 矽膜)。藉由熱而將此施以活性化退火之後,而成膜以〇2系 1260746 絕緣膜之層間絕緣膜丨26。以閘極電極膜123所遮罩之部份 係形成通道區域125。 將連接孔予以開口於層間絕緣膜126之後,再將源極·汲 極金屬膜127予以成膜·圖案化。 如此處理,如圖丨5所示,即能製造薄膜電晶體121之單結 晶石夕TFT或部份單結晶石夕TFt。 繼之,除此之外,亦能設置非單結晶裝置於上述之多晶 矽區域112。又,作為非單結晶薄膜亦可設置非晶質以薄 膜、或連續粒界Si薄膜,以取代多晶矽區域112。 此外,在形成作為非單結晶裝置之半導體元件構造於多 ^矽區域112之後,設置單結晶Si薄膜105而形成單結晶Si 衣置亦可。或者,在設置單結晶Si薄膜105於基板1〇2上之 後,設置非單結晶薄膜於基板1〇2上亦可。 又上述之貝施形恶1至6之構成和本實施形態之構成, :然能:當地組合而使用。亦即,例如亦能將用以提升本 只%幵八%中所况明之絕緣基板和單結晶薄膜之接著力之 冓成彳上述之具&形態i至6之構成予以組合而使用。 U,务明係有關於製造積體電路或薄膜電晶體 斤使用之咬半導體、以及自碎半導體而製造之電晶體裝 =中,其作為形成該電晶體之半導體材料係使用單 :膜或單結^膜和非單結晶韻之電晶體元件的材料 更孑細而吕,係有關於s 之製造方法。 ㈣置'以及s〇I基; 此處,將電 晶體等之元件構造予 以積體於基板上而形成
O:\S8\88242.DOC -65- 1260746 之積體電跟- / 70件技術,係和電腦的普及而同時進展。 言亥矛賣 /貝版包路元件技術係例如將單結晶矽基板進行加工, 而开y成數億個程度之電晶體於基板上。具體而言,係將市 售^1 疋1 mm,直徑2〇〇 mm程度之單結晶矽晶圓進行 力工而形成多數之電晶體於其上。 在和體電路之領域當中所使用之SOI基板,由於係以製作 、子的包日日體’並飛躍性地提升半導體元件的功能為目 勺故基板係若絕緣膜即可,其係透明、不透明均可,或 二曰日貝非晶質亦可。在該領域當中,藉由SOI基板而製作 y B體係因元件為完全分離,故動作上之限制係較少, 並呈現電晶體之極佳特性和高性能。 另方面,使用SOI基板於本發明之顯示裝置時,係如上 述,該SOI基板係光透過性較為理想。 此外’在上述之特開2〇〇〇-30996號公報記載之構成當 中,藉由接合、分離·剝離單結晶矽膜於光透過性基板而 幵y成恰單、纟σ a曰石夕片之尺寸係並非必定和玻璃基板之尺寸 相同大小,而形成最大直徑12吋(3〇〇111111)程度。因此,根 據该構成,則具有無法形成單結晶矽薄膜於基板上全面之 問題。 另一方面,本發明之8〇1基板當中,係如上述之s〇i基板 1,能大致遍及基板全面而形成單結晶矽薄膜。 又,本發明之半導體裝置及其製造方法,其用途係並不 限定於液晶顯示裝置,且對以有機EL為始之另外的裝置亦 為有效,則自無爭礒。而且不僅顯示裝置,亦可作為一船 〇 \88\88242.DOC -66- 1260746 之高性能積體電路而使用。 女上述’本發明之單社曰 / 極m安 、、、口日日土板如在形成有氧化膜、閘 、子左入#於表面之後而施以平坦化, Γ構Γ注入特定濃度的氫離子至特定深度之氫離子注入部 據此’在絕緣基板等 寻之上70成本發明所預先進行之閘 極電極或源極 ^ <雜貝摻雜、或基極、集極、射極箄 之雜質接雜,並注 A、曲 ^ 寺寸疋浪度之氣離子至特定深度,且 合將表面作成平坦化· 日日基板,亚加熱至 子自S1而脫離之溫度以上為止,藉此而能提高對絕緣 土反勺接σ強度’亚且亦以氯離子注入部為邊界而進行劈 開剝離,則即传去伯κ 4立# 刀 未使用接者劑而亦能輕易地形成Μ〇 έ 士曰C 工土干 、結日日Si溥膜電晶體。 因此」例如藉由將本發明之單結晶Si基板貼合於形成多 結晶Si薄膜等之非單結晶以薄膜電晶體於表面之絕緣基板 上、亚心成MOS型單結晶Si薄膜電晶體,即能輕易地取得 ^導體裝置’其係將由非單結晶以所組成之電晶體和單結 晶^所組成之電晶體形成於1片基板上之相異的區域。 此外本务明之單結晶Si基板係具有如下之構成: 錶貝離子/主入部或擴散區支或’其係、具有注入雜質離子於 表面附近之pnp接合構造或npn接合構造;以及 、 氧化膜#係堆積於該雜質離子注人部或該擴散區域上。 根據上述之構成,即能取得雙極型薄膜電晶體,其係由 易於形成於另外的絕緣基板上之單結日W薄膜所組成。
O:\88\88242.DOC -67- 1260746 因此’例如’藉由將本發明之單結晶Si基板接合於 多結晶si薄膜等之非單結晶Si薄膜電晶體於表面之絕緣義 板上,並形成雙極型單結晶^薄膜電晶體,即能輕易地二 得半導體裝置,其係將由非單結晶Si所組成之電晶體和。。 結晶Si所組成之電晶體,形成 "早 π战於1片基板上之相異的區域。 此外’本發明之單結心基板,係在上述構成 備注入特定濃度的氫離子至上 田 ,、 區域,則更理想。 α “度之虱離子注入部 據此,藉由對絕緣基板等,將單結晶Si基板在氧化 積側當中予以貼合,且在氫離+ 、隹 辽雕千,主入部當中進行劈開剝 ’即能無須使料著劑而㈣地取得雙極㈣ 膜電晶體。 、、、口日日Μ溥 亦即,在本發明之單結晶Si基板細彡成有形成 結晶Si薄膜電晶體於表面之氧化膜、雜質離子注入部,: 且在接合形成側之特定深度具有氫離子注入部。 、二,藉由在絕緣基板等之上,貼合本發:之單結心 薄膜電晶體,並加熱至氫離子自 一 自S1而脫離之溫度以上,即 4馬對絕緣基板之接合強度,並且以形成於雜質離子、、主 入部附近之氫離子注入部為邊 、 / 土“ 進行劈開剝離,則即使 未使用接著劑,亦能㈣地形成SOI構造之雙 薄膜電晶體。 土早、、、口日日Si 繼=藉由料發明之單結晶以基板貼合於形成多結晶 ⑽寻之非單結晶Si薄膜電晶體於表 形成單結晶Si薄膜電晶體,即能輕易地取得^基^^置而
Ο \S8\88242.DOC -68- 1260746 /、ίτ、將由非單結晶Sl所組成之薄膜電晶體和由單結晶y所 組成之薄膜電晶體形成於1片基板上之相異的區域。 此外,本發明之單結晶S1基板係在上述構成當中,上述 氧化膜其以膜厚能形成200 nm&上之狀態則更理想。 通吊,Si〇2膜等之氧化膜之膜厚雖係愈厚而愈能減少因 界面電荷等的影響之特性或不均現象,但,依據Si02膜形 成步驟的效率(氧化所需之時間)或段差之兩者權衡,則適當 之值係大約20〇nm〜4〇〇nm。重視不均現象之情形時係大約 400 nm以上,而重視段差或效率時則大約2〇〇 nm〜4〇〇 , 更里心則以250 nm〜350 nm為適當之值。此係因為能減輕接 合之皁結晶Si基板和玻璃基板等之絕緣基板界面的污染、 或起因於格子之變形或不完全性之固定電荷的影響之故。 因此,根據本發明,則由單結晶以所組成之M〇s電晶體 係臨界值之不均現象、和由單結晶以所形成之雙極型τρτ 之不均現象係能減少且抑制導通電阻於較低,且能取得在
Si〇2膜形成步驟之效率或段差的平衡上之適當的單結晶以 基板。 此外本叙明之sοι基板係在絕緣基板上具有單結晶si 薄膜之SOI基板,且含有接合部,其係將形成於上述絕緣基 板上之絕緣膜和覆蓋單結晶Si基板之覆蓋膜予以接合,並 在氫離子注入部使上述單結晶si基板分開而形成上述單結 晶Si薄膜,上述絕緣基板係光透過性基板,且上述分開係 藉由熱處理而進行之構成。 上述SOI基板係將單結晶以基板接合於絕緣基板上,且在
O:\88\88242.DOC -69- 1260746 注入部使該單結晶Si基板分開.剝離而取得單結晶&薄膜。 據此,矽膜之結晶方位即能形成固定之單結晶si薄膜。此 外’亦能取得無不均現象,且均勻而高性能之電晶體。亦 即,能達成電晶體特性(臨界值電壓、移動度)之不均一性的 抑制、或高移動化等之高性能化,並能製作對不均現象. 性能要求嚴格的規格部份的電晶體。 此外,由於上述絕緣基板係光透過性基板,故能使用於 顯示裝置之主動陣列基板。 此外,由於注入質量遠比氧離子輕之氫離子,故能將單 結晶Si基板之全面的結晶質,保持於和注入前無太大改變 之狀態,並能解決因氧離子注入而產生之矽的結晶質下降 之問題。 + 此外,藉由熱處理而能使單結晶Si薄膜的結晶質回復至 和氫離子注入前同等之水準。該熱處理係例如以6〇〇。〇程度 之溫度而進行。該情形則不會使接合部之接著性產生惡化。 此外,本發明之S0I基板係在絕緣基板上具有單結^晶Μ 薄膜之SOI基板,且含有接合部,其係將形成於上述絕緣基 板上之絕緣膜和覆蓋單結晶Si基板之覆蓋膜予以接合,I 述單結晶Si基板係經分開而形成上述單結晶Si薄膜,上述接 合部係對於在上述絕緣表面之丨至5 μ m平方的範圍所測定 之高度為5麵以下之凹a,而接合具有和上述絕緣基板表 面所構成之角度的正切為最大且〇 〇6以下的表面之上述絕 緣膜之構成。 上述SOI基板係將單結晶以基板接合於絕緣基板上,且在
O:\88\88242.DOC -70- 1260746 注入部使該單結晶Si基板分開剝離而取得單社曰 此,矽膜夕紝曰士 / α日日M厚膜。據 广曰曰方位即能形成固定之單結晶Si薄膜。此外, '、此取侍無不均現象,且均 高性能 台匕、击# + 兒日日體。亦即, b成电晶體特性(臨界值電壓、移動度)之不均一性夕士 制、或高移動化等之高性能化,並能製作對不均現象: 月b要求嚴格的規格部份的電晶體。 此處’正切係、指切線’特別是指切線之絕對值。因此, 上述構成係切線之絕對值為相當於〇以上〇 〇6以下之值。, 述絕緣膜係、在表面具有凹凸,且在該凹凸之中的傾斜之2 大面和:絕緣基板表面所構成之角度的正切係成為0 06以 下。更誶細而言,例如有關於在絕緣膜表面之1〜5陶平方 的範圍所測定之g| < J疋之同度為5 nm以下之凹凸,其最大傾斜面和 絕緣基板表面所構成之角度的正切,係、大約0.06以下即可。 如此之凹凸為較小時,即能增強絕緣膜和覆蓋單結晶Si 基板之覆蓋膜的接著力。 此外’該正切若為G.G4以下之值,則更理想。該情形時 係更能增加絕緣膜和覆蓋單結晶Si基板之覆蓋膜的接著 力。 據此,即能解決因為光透過性基板表面之微粗,而妨礙 光透過性基板和單結晶S i基板的接合性之問題。 又,用讀合SOI基板中之絕緣基板和單結晶Si基板之絕 緣膜的表面狀態’係例如有關於使絕緣基板和單結晶㈣ 板分離而取得之表面凹6 ’係能使用AFM法而評價。 此外,本發明之SOI基板係在絕緣基板上具有單結晶Si
O:\88\88242.DOC -71 - 1260746 薄膜之SOI基板,且含有接合部,其係將形成於上述絕緣基 板上之絕緣膜和覆蓋單結晶⑴基板之覆蓋膜予以接合,上 述單結晶Si基板係被分開而形成上述單結晶Si薄膜,且上述 絕緣膜的纟面和上4覆蓋月莫的表面,#分別和水的接觸角 係10 °以下之構成。 上述SOI基板係將單結晶以基板接合於絕緣基板上,且在 注入部使該單結晶Si基板分開·剝離而取得單結晶Si薄膜。 據此矽胺之結晶方位即能形成固定之單結晶Si薄膜。此 外,亦能取得無不均現象、且均勾而高性能之電晶體。亦 即,能達成電晶體特性(臨界值電壓、移動度)之不均一性之 抑制、或高移動化等之高性能化,並能製作對不均現象· 性能要求嚴格的規格部份的電晶體。 此處,上述絕緣膜例如塗敷上述絕緣基板之氧化石夕膜。 此外,上述覆蓋膜係例如將上述單結㈣基板氧化而形成 之氧切膜。此外,該水係純水即可,蒸館水亦可。此外, 由於接觸角係畢竟作成較G。(完全座潤時)更大之值,故上述 之構成係接觸角為相當於〇。以上1 〇。以下。 絕緣膜和覆蓋膜係和水的接觸角為10。以下,且對水之澄 潤性極佳。如此,水之溼潤性佳之表s,係互相具有良好 一接σ 因此,例如在接合絕緣膜和覆蓋膜之後,即使 藉由熱處理而使單έ士 S 苴立丨灿 ^ 早…日日心基板剝離·分離,亦不致於產生 接著於絕緣基板之星纟士 a Q. g 您早結日日S1溥胰之膜剝落之情形。因此, 能提供具有優異品質之S0I基板。 更詳細而言’在接合絕緣膜和覆蓋膜時係例如無須以接
O:\88\88242.DOC -72- 1260746 著劑而接合。>此之情形時,各個膜之表面狀態、表面之 =潔度、以及表面的活性度係、極重要。無接著劑之接合係 藉由van der Waal力之助力、雷与德κ 7 7 包軋雙極子之助力、以及氫結 合之助力而實現。繼之,貼合之表面之間係在此等之助力 之平衡中而雷同時,則易於接著。根據上述之構成,由於 將對水之座潤性佳之表面之間予以接著,故上述之助力平 衡係雷同,並能提高接著性。 前述雖係僅表示各個膜之對水之接觸角,但,另外1 可測定對乙基乙二醇或二碘甲烷液之接觸角。 、 又,絕緣膜和覆蓋膜係例如能以純水而烯釋氨水和過氧 化氫水之洗淨液而予以洗淨。如此,若進行洗淨,即能在 絕緣膜和覆蓋膜之接合前,將表面的粒子μ去除,並能 確實地取得清潔之表面。據此,即能更4實地將和表面之" 水的接觸角,予以抑制於1 〇。以下。 “此外,本發明之S01基板係在絕緣基板上具有單結晶Si 薄膜之sm基板’且含有接合部,其係將形成於上述絕緣基 板亡之絕緣膜和覆蓋單結a%Si基板之覆蓋膜予以接合,: 述單結晶Si基板係經分開而形成上述單結晶⑴薄膜,上 緣膜係藉由使訂咖氣體和氧氣之混合氣體之電浆化學 虱相生成法而成膜之氧化矽膜之構成。 干 ,';C I基板係將單結晶以基板接合於絕緣基板上,並在 注入錢4早結晶Si基板分開.剝離而取得單結⑽薄膜。 ,此二夕膜之結晶方位即形成固定之單結晶s i薄膜。此外, 此取仔热不均現象、均勻且高性能之電晶體。亦即,能達
O:\88\88242.DOC -73- 1260746 成電晶體特性(臨界值電壓、移動度)之不均一性之抑制、或 高移動化等之高性能化,並能製作對不均現象、性能要求 嚴格的規格部份之電晶體。 此處,TEOS 氣體係意指 Tetra Ethyl Ortho Silicate 氣體。 如此,若藉由使用TEOS氣體和氧氣之電漿化學氣相生成 法而成膜時,即能輕易地接合所取得之絕緣膜和覆蓋膜。 另一方面,例如藉由錢鍍法而成膜絕緣膜時,則難以和覆 蓋膜進行接合。 此外,本發明之SOI基板係在絕緣基板上具有單結晶Si 薄膜之SOI基板,且含有接合部,其係將形成於上述絕緣基 板上之絕緣膜和覆蓋單結晶Si基板之覆蓋膜予以接合,上 述單結晶Si基板係經分開而形成上述單結晶Si薄膜,上述接 合部係接合由氧化石夕所組成之5 nm至3 00 nm的厚度之上述 絕緣膜之構成。 上述SOI基板係將單結晶Si基板接合於絕緣基板上,且在 注入部而使該單結晶Si基板分開·剝離而取得單結晶Si薄 膜。據此,矽膜之結晶方位即能形成固定之單結晶Si薄膜。 此外,能取得無不均現象、且均勻而高性能之電晶體。亦 即,能達成電晶體特性(臨界值電壓、移動度)之不均一性之 抑制、或高移動化等之高性能化,並能製作對不均現象· 性能要求嚴格的規格部份之電晶體。 上述絕緣膜係5 nm至3 0 0 nm之厚度之氧化石夕膜。接合該絕 緣膜而形成有接合部。根據該構成,由於氧化矽膜之膜厚 係較厚,故難以受到光透過性基板表面之固定電荷的影 O:\88\88242.DOC -74- 1260746 響’並能提升形成於S0I基板之單結晶Si薄膜之電晶體的特 性。更詳細而言’即使形成有固定電荷㈣極絕緣膜界 面,而由於對單結晶Si薄膜未產生固定電荷的影響,好 進行適當之薄膜電晶體之臨界值電M控制,^能取得期匕 望值之臨界值電摩。 此外,上述絕緣膜之厚度若為4〇麵至3〇〇_夺,則更理 想。右為違厚度、即能確實地抑制光透過性基板表面之固 定電荷的影響,並能確實地提升電晶體特性。 乂外,本發明之S0I基板係在絕緣基板上具有單結晶以 厚艇之SQI基板,且含有接合部,其係將形成於上述絕緣基 板上之絕緣膜和覆蓋單結晶以基板之覆蓋膜予以接合,^ 述單結晶Si基板係經分開而形成上述單結晶⑴薄膜,且 接合部之接著力係06N/m以上之構成。 上基板係將單結晶⑴基板接合於絕緣基板上,並使 晶Si基板分開.剝離而取得單結晶Si薄膜。據此1 ί晶方位即能形成固定之單結晶Si薄膜。此外,能取 仔然不均現象、且均勻而高性能之電晶體。 :晶體r生(臨界值電壓、移動幻之不均一性之抑制二 性能化,並能製作對不均現象.性能要求嚴 才°的規袼邛份之電晶體。 時此著力係指自物體反抗於表面引力而剝取薄層 日守,其所需要之每個單位長度之力。 ^口^’若提高接著力’即能防止接著剝落。此處,例如 自叹構成,則上述接合部之接著力為形狀2N/m程
O:\88\S8242.DOC -75- 1260746 度之值。然而’根據本於明夕据a、 琢+七明之構成,則接著力係0_6N/m以 上’並能防止接者剥落。 匕处之接著力的5平價係在接合之後,且在熱處理等 之接著力的強化之前而進行。亦即,例如此後進一步藉由 施以熱處理’而能將接著力提升數個位數程度。 此外,本發明之S0I基板係可在上述構成當中,形成有單 結晶薄膜裝置於上述單妹a s彳其 1早、、口日日Si基板,且上述單結晶Si基板係 、工刀開而形成σ又置有上述單結晶薄膜裝置之上述單結晶Μ 薄膜之構成。 该構成亦能實現設置有單結晶薄膜裝置於單結晶^薄膜 之SOI基板上。 此外,本發明之S0I基板亦可為含有如下之構成: 單結晶Si薄膜裝置,其係由上述單結日agSi薄膜所組成;以 非單結晶Si薄膜裝置’其係、由設置於和上述絕緣基板上 之上述單結晶Si薄膜相異之區域的非單結晶Si薄膜所組成。 忒構成亦能實現設置有單結晶薄膜裝置於單結晶Si薄 腰’且設置非單結晶薄膜裝置於非單結晶Si薄膜之S0I基板 上0 此外,本發明之半導體裝置係分別形成有單非結晶以薄 膜裝置和單結晶Si薄膜裝置於絕緣基板上之相異的區域之 構成。 一 根據上述之構成,則例如在被要求時序控制器等之更高 性能的功能之裝置,係使用單結晶81薄膜電晶體等之單結
O:\88\88242.DOC -76- 1260746 晶si薄膜裝置,而殘留之 非。 、置係使用非早、、、口晶Si薄膜電晶體 寻之非早結晶Si薄膜奘 ^ 、、置,而能取得將高性能、高功能之 琶路系統予以—I#藉辦r 乂匕 丁 乂骽矛貝體化之半導體裝置。 亦即,藉由單結晶Si薄臌壯罢、,立丨m σσ ^ ^ I置,亚利用單結晶以的特性, 而能形成高速性”'肖費電力、高速之邏輯、時序產生器、 或重視不均現象之高逮的Dac(電流緩衝器)等。另—方面, 夕結晶S i等之非單έ士曰ςι ·— 手之#早…阳Sl溥膜裝置係較單結晶以薄膜裝 置’更成大面積地形成柯, At ,, 取『生肖b ·功此均低劣之廉價的半導體 裝置。 、且 —因此,根據本發明之構成,即能形成具有合併上述兩以 薄臈的優點之半導體裝置於丨片基板上。 據此,即能將僅藉由單結晶以而能實現之高性能·高功 月匕之私路系統予以一體積體化於基板上。因此,例如,相 較於以單結晶Si而形成將高性能系統予以積體化之液晶面 板或有機EL面板等之顯示裝置用之半導體裝置之全體的裝 置時,則更能以極低的成本而製造。 此外,形成具備有本發明之半導體裝置之單結晶Si薄膜 之單結晶Si基板的形狀,係限定於LSI製造裝置之一般的晶 圓尺寸之6、8、12对之圓板。但,由於在本發明之半導體 裝置之絕緣基板上係共存著非單結晶Si薄膜裝置和單結晶 Si薄膜裝置,故例如能製造可對應於大型液晶顯示面板或 有機EL面板等之大型半導體裝置。 本發明之半導體裝置係在上述構成當中,上述單結晶Si 薄膜裝置係對上述絕緣基板,介由無機系之絕緣膜而接合 O:\88\88242.DOC -77· 1260746 則更理想。 」纽Φ於未使用接著劑而能形成單結晶Si薄膜電晶體 等之:置於、%緣基板上,故能防止單結晶以受污染。此外, 、 严後此輕易地進行金屬配線、無機絕緣膜形成、 或1虫刻寻。進而能將金屬配線等和在大型基板之T F T製程同 時形成,並能以低成本而形成裝置。 本發明之半導I π i • “ + 士 、且置係在上述構成當中,上述非單結晶 薄腰衣置和上述單結晶以薄膜裝置,係均為购$型或麗$ 型單結晶Si薄膜電晶體則更為理想。 據此,例如在作成CMOS構造時,能達成消費電力的減低 和完、t輸出至電源電壓之階段,並能取得適合於低消費電 力之邏輯的半導體裝置。 μ 係在上述構成當中,上述型單 結晶Si薄膜電晶體,係自上述絕緣基板側而依間極、閑極 絕緣胰、S1之順序而形成係更為理想。 據此,單結晶Si之MOS型薄膜電晶體,係以閑極為配置 於絕緣基板側之狀態而形成,並能取得所謂形成上下相反 之MOS型單結晶以薄膜電晶體於絕緣基板上之半導體裝 置。因此,以閑極作為遮罩之自我整合製程係能適用於單 結晶Sl基板之源極·沒極形成,而且能減輕玻璃基板表面 之固定電荷的影響’進而能藉由閘極之遮蔽效應而減輕單 結晶Si和玻璃基板之接合界面所產生之固定電荷的影塑, 此外’由於能在單結心採用以間極為遮罩所使用隸· 沒極之雜質離子注入所確立之製程’故具有能提高製造良
O:\88\88242.DOC -78- 1260746 率之優點。 本發明之半導體裝置係在上述構成當中,上述MOS型之 薄膜電晶體之單結晶Si薄膜的膜厚係大約600 nm以下更為 理想。 據此’上述之半導體裝置,其單結晶Si薄膜之膜厚d係對 本隹質濃度Ni所決定之最大空乏長wm而含有不均之界限之 較小值’亦即雜質密度即為實用性之下限之l〇15cm_3(厘 米)’亦為d之上限之大約6〇〇 ηηι以下。 此處,Wm=[4sskTln(Ni/ni)q2Ni]1/2,ni係真性載體密度, k係波爾玆曼常數,T係絕對溫度,心係以之界介率,q係電 子電荷,Ni係雜質密度。 根據上述之構成,由於單結晶Si薄膜之膜厚係大約6〇〇nm 以下,故能縮小半導體裝置之S值(副臨界值係數),而且能 降低非導通電流。 上述MOS型薄膜電晶體之單結晶以薄膜之膜厚,係大約 1 00 nm以下更為理想。 據此,即更能縮小半導體裝置之8值(副臨界值係數),而 且有關於非導通電流亦能降低。因此,能使]^1〇8型單結晶 S i薄膜:電晶體之特性產生最大限度。 特別是,在閘極長度為〇. 1 〜〇·2 μηι以下之短通道的τρ丁當
不均即變大,且移動度亦增加, :〇nm附近時,則臨界值之 但,由於作為裝置係臨界
O:\8S\88242.DOC -79- 1260746 值方面較為重要’故大約該值係實用性之較高的區域。 本發:之半導體裝置係在上述構成當中,上述m〇s型單 結晶Si薄膜電晶體之金屬配線圖案,係含有藉由較刪型 之單結晶Si薄膜電晶體之閘極圖案更緩和之配線形成規格 而形成之部份較為理想。此外,依據和大型基板上之金屬 配線之設計規則相同程度,或較緩和之配線形成規格而形 成則更理想。進而依據和TFT之閘極同等之金屬配線的配線 形成規則相同程度,或由相異之配線層所組成之大型基板 上之金屬配線之配線形成規則相同程度,或更緩和之配線 形成規則而形成更理想。 /康此’艮P能將形成MOS型單結㈣薄膜電晶體之半導體 裝置之金屬配線或金屬配線之—部份,對應於和間極同等 之、田U加工,且此和大型基板上之金屬配線同時處理,並 能提升抑制成本之處理能力。或者,易於進行對另外的· 路部件或TFT陣列之連接,並能減低因連接不良之製品製: 良率之下降。 又’配線形成規則較為緩和係意指形成配線時之設叶規 則較不嚴格,且進行配線形成時之容許範圍係較廣。 本發明之半導體裝置係在上述構成當中,上述非單" S"專膜裝置係、聰型或MIS型非單結晶si薄膜電晶體,且上 述單結晶Si薄膜裝置係雙極型之單結晶Si薄膜電晶體 理想。 據此’由於除了 MOS型或Mis型之非單結晶Si薄膜電 之外,亦形成雙極型之單結晶以薄 s 曰— 曰日W /辱胰兒日日體,故能取得更
O:\88\88242 DOC -80 - 1260746 多功 月匕之半導體裝置 《亦即,。藉由除了M〇s型或MIS型之薄膜電晶體之外,並 开:成由單結晶Si薄膜所組成之雙極型薄膜電晶冑,即能取 、半導toI置,其係更具有雙極型薄膜電晶體之特性之能 進:線性信號處理’且因無閘極,而適合於構造簡單且: ^製造良率優異、飽和區域之線形性優異之類比系之放大 為、電流緩衝器或電源放大器等之優點。 本發明之半導體裝置係在上述構成當中,上述非單結晶 S之膜農置係Μ Ο S型或Μ Ϊ S型非單結晶s i薄膜電晶體,:: ^單結晶Si薄膜裝置係M〇s型和雙極型之任意—方,或者 含有兩方之單結晶Si薄膜電晶體係更理想。 ^康此,即能將具有_8型或则型#單結晶抑膜電晶體 和早結晶Si薄膜電晶體、以及雙極型單結晶Si薄膜電晶體之 3種特性的半導體裝置形成於1片基板上。 因此,進而能取得高性能·高功能之半導體裝置 本發明之半導體裝置待在上i戒福4、A • 一 〒且衣直你在上述構成當中,上述非單結晶 S!薄膜裝置係MC3S型或MIS型之非單結晶Si薄膜電 述單結晶Si薄膜裝置係具備含有_型單結晶㈣膜電晶 體和㈣基型或⑽合形二極體之影像感測器或⑽形影 像感測器,則更為理想。 —據此,由力能在各個不同的區域將不同的設計或構造之 溥膜裝置予以積體化,故能輕易地將習知之方法中與極難 以共存之影像感測器等之CMOS裝置為不同構造之裝置予 以積體化’且能創作出至今尚無法達成之高功能裝置。
O:\88\88242.DOC -81- 1260746 •本發明之半導體裝置係在上述構成當中,由上述單結晶 Si=組成之MOS型薄膜電晶體之單結晶%薄膜,係較雙極 1薄肤屯晶體之單結晶Si薄膜而其膜厚更小則更為理想。 ' 已知M〇S型薄膜電晶體係膜厚愈薄則愈容易取得 良好之特性’而雙極型薄電晶體則膜厚愈厚而愈能取得良 好之知·性(不均現象較小且導通電阻低之特性)。 口此,根據本發明,藉由互相比較MOS型和雙極型之Si 薄膜的厚度而予以特定,即能取得能有效地活賴型和 雙極型雙方的特性之半導體裝置。 本發明之半導體裝置係在上述構成當中,上述雙極型之 單結晶Si薄膜電晶體係基極、集極、以及射極區域為形成、 配置於同一平面之平面構造較為理想。 據此,由於係如M0S型薄膜電晶體之未具有間極,且平 面構造之所謂的側面型電晶體,故能簡單地僅形成氧化膜 於Si表面,亚注入J^N之雜質至特定圖案(區域),且施以 活14化退火,且由於表面係能完全地形成平坦之Si基板, 故即使未進行CMpw處理,亦能㈣地將單結心 基板接合於絕緣基板上。 〆因此’相較於M0S型或具有接合於垂直於面的方向之通 〶的雙極型電晶體’則更能簡化製造步驟。 本發明之半導體裝置係在上述構成當中,上述雙極刑之 早結晶::薄膜電晶體之金屬配線、接點圖t,係含有較雙 極型之單結晶g丨薄膜 s辦其 極圖案更緩和之配線形成 規則而形成之部份齡 、仓二-, 知叙理想。進而猎由和大型基板上之金屬
O:\88\88242.DOC -82- 1260746 配線的設計規則相同或更緩和之規則而形成,則更理想。 據此’即能將金屬配線或金屬配線的—部份和大型基板 上之金屬配線予以同時處理,且能抑制成本,並能提ΐ處 理能力。此外’易於對另外之電路部件或tft陣列而連接妒 成有雙極型單結晶Si薄膜電晶體之半導體裝置,並能防止7 因連接不良而產生之製造良率下降。 本發明之半導體|置係在上述構成當中,上述雙極型單 結晶Si薄膜電晶體之單結晶Si薄膜之膜厚,係大約_随 以下。 據此,即能取得特性不均較小而導通電阻較低之雙 單結晶Si薄膜電晶體。 :發明之半導體裝置係在上述構成當中,上述非單結晶 Si缚胺係多結晶Si薄膜或連續粒界8丨薄膜,且由上述非單社 晶Si薄膜所組成之咖型薄膜電晶體,係自基板側而料 早結晶S”間極、絕緣膜、閘極之順序而形成較理相。 據此,自絕緣基板而觀測,間極為形成於上方之狀態而 構成MOS型薄膜電晶體,即能適用一般以間極作為遮罩之 :我整合製程,且易於製造多結晶㈣膜或連續粒界以薄膜 電晶體,並能提升生產性。 «明之半導體裝置係、在上述構成#中,上述非單結晶 多結晶Sl薄膜或連續粒界81薄膜,且由上述非單址 晶Μ膜所組成之咖型薄膜電晶體,係自基板側而依閑 極、閘極絕緣膜、料結晶Si之順序㈣成較為理相。 據此,型非單結晶81薄膜電晶體自基板而觀測,由
O:\S8\88242.DOC -83 - 1260746 於形成相反之構成,故能迴避玻璃基板表面附近之固定電 荷的影響,並能達成特性之安定化。進而在VLSI之製造= 驟中,因能進行細微加工或摻雜,且通道部之摻雜輪廓的 没定自由度係變高,且易於作成光電劣化之對策,進而能 使用高品質且薄的熱氧化Si〇2,並能藉由CVD法等且以低 溫而形成之氧化膜,而取得更高品質且較薄之閘極氧化 膜,並具有可獲得短通道特性之優異的TFT之優異,且能增 加取得和上述相同的功效之構成之變化。 • f發明之半導體裝置係在上述構成當中,上述非單結晶 〜溥膜係非晶質si薄膜,且由上述非單結晶si薄膜所組成之 MOS型或MIS型薄膜電晶體,係、自基板側而依閘極、閑極絕 緣膜、非單結晶Si之順序而形成較為理想。 康此,自絕緣基板而觀測,藉由構成閘極係形成於下方 之所謂底部閘極構造之M 〇 s型或Μ Σ s型薄膜電晶體,即能適 用習知所廣泛地制於-般之製程,並能達成以高製造良 率而形成非晶質Si薄膜之步驟的簡化、低成本化、以及生 產性提升。此外,在主動陣列LCD當中,係提高來自背昭 ^之遮光性,且能形成可進行高亮度的顯示之液晶顯示裝 置。 此外#曰曰負Si由於係具有低〇ff電流特性,故能取得適 應於低消費電力型LCD等之半導體裝置。 ·:發明之半導體裝置係在上述::當中,上述非單結晶
Si薄胺係非晶質Si薄膜,且由上曰 刑+、m - 、非早、、、口日日Sl潯膜所組成之 土3 S型薄膜電晶體’係自基板側而依非單結晶W、
O:\88\88242.DOC -84 - 1260746 閘極絕緣膜、閘極之順序而形成較為理想。 據此,MOS型或MIS型非單結晶^薄膜電晶體係自基板觀 測而為相反之構成,而亦能增加取得和上述相同的功效之 構成之變化,並提高製程設計之自由度。 本叙明之半V體裝置係在上述構成當中,構成上述單結 晶Si薄膜裝置之單結晶Si和上述絕緣基板之線膨服之差 值,係自大約室溫至60(rc之溫度範圍當中,大約250 以下。 據此,相對於較大的溫度上升之絕緣基板和單結晶Si薄 朕之線知脹之差值係變小。因此,在用以形成單結晶Si薄 膜於絕緣基板上之步驟中,能確實防止來自熱膨脹係數差 之氫離子注入位置之劈開剝離步驟中之絕緣基板之破壞或 接合界面剝離,或結晶中之缺陷產生,此外,能達成加熱 接合強度之提升。 又’此處之線膨脹係指起因於溫度變化的長度變化而予 以規格化者。 本兔明之半導體裝置係在上述構成當中,上述絕緣基板 係至少由形成有Si〇2膜於形成有上述單結晶Si薄膜襄置的 區域之表面之鹼土類_鋁硼矽酸玻璃所組成之高變形點玻 璃,則較為理想。 據此’由於無須使用將用以和單結晶Si基板作接合所使 用之組成作調節的結晶化玻璃,故絕緣基板係由主動陣列 辱區動之液aa顯示面板等一般所使用之高變形點玻璃所組 成’並能製造低成本之半導體裝置。
O:\88\88242.DOC -85- 1260746 上述絕緣基板 本發明之半導體裝置係在上述構成當中 係由鋇-硼矽酸玻璃、鋇-鋁硼矽酸玻璃、鹼土類-鋁硼矽酸 玻璃,硼矽酸玻璃、鹼土類_鋅_鉛_鋁硼矽酸玻璃、以及鹼 土類-鋅-銘侧碎酸玻璃中任一項之玻璃所形成係較為理想。 據此,由於絕緣基板係由主動陣列驅動之液晶顯示面板 等一般所使用之高變形點玻璃之上述記載之玻璃所組成, 故能以低成本而在主動陣列基板上製造適當之半導體裝 置。 ’ 本杳明之半導體裝置係在上述構成當中,上述單結晶以 的區域内之至少一部份之圖案的對位界限,係較主基板全 體或顯示區域、或裝置全體之圖案的對位界限更小,且高 精度更為理想。 據此,在形成和非單結晶Si區域共通之金屬配線圖案等 之卩不,藉由更咼精度之曝光系統,即能將圖案之一部份對 位於單結晶Si的區域内之高精度的圖案。 因此’能使用金屬配線圖案等並有效地以高製造良率而 輕易地連接具有高精度之圖案之單結晶Si區域和具有精度 低的圖案之非單結晶區域。 本發明之半導體裝置係在上述構成當中,上述單結晶Si 區域内之對位標記和透明基板上之對位標記,係自透明基 板側而以可視光或較可視光更短波長的光予以檢測形成於 上述單結晶Si上之對位標記,並由能和形成於透明基板上 之對位標記進行對位之形狀所組成較為理想。 據此’由於能隔著玻璃基板,而檢測對位標記,故能提
O:\88\88242.DOC -86 - 1260746 升光學性解像度,且能進行較習知更高精度之對位。 本發明之顯示裝置係為了達成上述目的,而為具備形成 有半導體元件構造之上述之任意一項之SOI基板之構成。此 處,上述之SOI基板係形成有半導體元件構造之半導體裝 置。 此外,本發明之顯示裝置係為了達成上述目的,含有上 述之任意一項之半導體裝置,並將該半導體裝置作為顯示 面板之主動陣列基板而使用之構成。 上述SOI基板係由於絕緣基板為光透過性基板,故若形成 半導體元件構造於該絕緣基板時,則能極佳地使用於例如 顯示面板所使用之主動陣列基板。 此外,由於使用上述SOI基板而能取得無不均現象、均一 且高性能之電晶體,故使用此而能提供高性能之顯示裝置。 如此,使用單結晶矽而能達成電晶體特性之均一化、安 定化、以及高性能化,例如能製造高性能之M0S型場效電 晶體裝置。因此,使用此而能製造高性能之TFT-LCD顯示 裝置、TFT-0LEDL顯示裝置或積體電路。 又,上述半導體元件構造係意指例如作為顯示用切換元 件之構造。此外,例如形成半導體元件構造於SOI基板而製 作資料處理驅動器亦可。 此外,上述顯示裝置係例如將塗敷氧化矽膜於表面之光 透過性基板和表面施以氧化處理之單結晶Si基板予以貼 合,並藉由熱處理而且特定面分離而製作單結晶Si基板, 且具備使用其部份地形成有SOI構造之絕緣基板而製造之 O:\8S\8S242.DOC -87 - 1260746 頌不用切換兀件、資料處理驅動器等之顯示裝置之技術的 呈現。 此外,本發明之半導體裝置之製造方法,係在絕緣基板 上形成有由單結晶Si薄膜所組成之單結晶si薄膜裝置和非 單結晶Si薄膜之半導體裝置之製造方法,其係形成含有上 述單結晶Si薄膜裝置的電路於絕緣基板上之後,形成上述 非單結晶Si薄膜之構成。 根據上述之製造方法,形成單結晶Si薄膜裝置於平坦性 7佳之絕緣基板上,此後,形成非單結晶以薄膜。因此, 月b減V因接合不良而產生之缺陷,並能製造極佳製造良率 之半導體裝置。 卜本&明之半導體裝置之製造方法係在上述構成當 中,形成保護間絕緣膜、連接孔、以及金屬配線於上述單 結晶Si薄膜裝置上係較為理想。 據此,由於較非單結晶以薄膜的形成更先形成之單結晶 2薄艇爰置係具有金屬配線,故能進行細微化加工,並能 貫現,成於單結晶Si薄膜的電路之積體密度的大幅提升。 進:猎由在相同的步驟申,亦設置金屬配線於形成單結晶 溥朕裝置於玻璃基板上之後所形成之非單結晶Si薄膜,即 “效率佳而簡單之步驟而製造雙金屬配線構造之 裝置。 此外,本發明之半導體裝置之製造方法係在上述構成當 中’形成上述單結晶si薄膜裝置之後,且形成上述非單I 晶Si薄膜之前,形成層間絕緣膜較為理想。 。
O:\S8\88242.DOC -88- 1260746 據此,由於在單結晶Si薄膜裝置和非單結晶㈣膜之間 成有層間絕緣膜,故能確實地防止單 Si之污染。 形 結晶S i薄膜之單結 晶 本,明之半導體裝置之製造方法,係在絕緣基板上形成 有由單結晶S i薄膜所組成之單結晶s L薄膜裝置曰
Sl溥版之半導體裝置之製造方法,其係在形成上述非單社 晶Si薄㈣上述絕緣基板上之後,形成上述單結晶队等 置之構成。 根據上述之製造方法’由於係在單結晶Si薄膜裝置形成 之前而形成非單結晶Si薄膜,故相較於形成單結晶以薄膜裝 置,後而形成非單結晶Si薄膜之情形,則更能防止單結晶
Si薄膜受污染,且受到損傷。 此外,在絕緣基板上形成有單結晶Si薄膜裝置和非單結 晶Si薄膜之半導體裝置之製造方法當中,係具有在形成I t非單、、、a sa Si薄膜於上述絕緣基板上之後,應接合去除形 成上述單結晶Si薄膜裝置時所產生之非單結晶以之單結晶 S1,而因其表面之粗糙度而增加微粗並使接合力下降之問 題0 相對於此,本發明之半導體裝置之製造方法,係至少將 應接合單結晶Si的區域,預先藉由低能量(約3keV)之鹵化物 (CF4等)之GCIB (Gas Cluster Ion Beam)而施以平坦化。藉由 使用 TEOS 或丁MCTS (TetramethylCyCl〇tetrasiloxane)之 PBCVD,而形成約i〇rim之Si〇2膜於其上時,進而改善接合 性則較為理想。
O:\88\88242.DOC -89- 1260746 此外,本發明之半導體裝置之製造方法係在上述構成當 中’上述單結晶Si薄膜裝置係MOS型單結晶Si薄膜電晶體 較為理想。 據此,例如在作成CM0S構造時,即能減低消費電力和完 全輸出至電源電壓階段,且能製造半導體裝置,其係具有 能取得適合於低消費電力的邏輯之半導體裝置等之M〇S型 專晶體的特性。 此外本發明之半導體裝置之製造方法係在上述構成 中,上述單結晶Si薄膜裝置係雙極型單結晶Si薄膜電晶體較 為理想。 藉由形成雙極型電晶體於絕緣基板上,即能使專 結晶Si薄膜之構成較M〇s型更簡化,且未施以平坦化處理 而能接合於絕緣基板。 此:’本發明之半導體裝置之製造方法係在上述構成當 士二用广形成上述單結晶Si薄膜裝置之單結晶Si基板,注 入4寸疋濃度之氫離子至特定深度較為理相。 二 未使用接著劑’而亦能輕“形成單結晶& 厚搞叙置於絕緣基板上。 亦即,藉由形成Sθ Μ 口口姓a 有虱離子的氫離子注入部,而形成 早、、'口日日Si薄膜裝置於絕 ^ ^ ^ , 緣基板上日守,將單結晶Si薄膜裝置加 熱至虱離子自Si而脫離之 人強g 、,θ + 雕之/凰度,且能提高對絕緣基板之接 離,^離子〉主入部為邊界而施以劈開剥 又即雙極型單結晶Si薄膜電晶體。 …,木度係因應於所形成之單結晶Si薄膜之目
O:\S8\88242.DOC -90- 1260746 標的厚度而決定亦可。 此外’本發明之半導體裝置之製造方法係在上述構成當 中,上述氫離子之注入能量,其由該氯離子之注入能量而 扣除對應於在閘極電極材料中之相當氫離子之開極電極的 膜厚之投影_之能量,係設定成不超過對應於間極電極 材料中之最重的原子之閑極氧化膜中之投影範圍的 為理想。 據此,例如在MOS型單結晶Si薄膜電晶體當令,對單結 晶Si基板而照射之氫離子,係因衝撞於閘極電極材料或: 屬配線材料的構成原子,而使彈出之閘極電極材料之構成 原子係通過氧化膜而達至單結晶Si,而能防止因單結晶以 受污染而導致特性或可靠性之下降。 此外,本發明之半導體裝置之製造方法係在上述構成當 中,具有上述氫離子注入部之單結晶Si基板的厚度係大約 1 00 μιη以下較為理想。 據此,由於能將單結晶Si層作成原本的基板之大約1/1〇, 且能縮小Si基板之彎曲剛性,故對玻璃基板側之表面傷痕 或微粒等所導致之細微的凹凸,即使以相同接合能量之條 件’亦易於隨著彎曲,而難以受此等影響。 因此’若為上述厚度,即能增大被分開之小而薄的以基 板的操縱性而不受損,並能大幅減低起因於玻璃基板側的 表面傷痕或微粒等之接合不良。 又’上述厚度係大約7 〇 μιη以下,更理想則為5 0 μιη以下 較為理想。
O:\88\88242.DOC 1260746 此外,本發明之半導體裝置之製造方法係在上述構成當 中,在形成上迷非單結晶Si薄膜於上述絕緣基板上之後, 將至少應接合去除上述非單結晶Si的單結晶si的表面區 域,預先藉由大約3 keV的鹵化物之GCIB(Gas⑽伽ι〇η Beam)而使其平坦化較為理想。 據此,當照射低能量(約3keV)之氧氣或由化物之gcib 時,則能使Si或叫表面輕_,錢善表面之微粗現象。 因此,相較於習知之8丨基板之接合,即能大幅提升接合 之成功率。 本發明之半導體裝置之製造方法係為了達成上述目的, 其係3有接合步驟’其係將形成於絕緣基板上之絕緣膜和 «單結晶Si基板之覆蓋料以接合,其特徵在於含有調 j驟’其係、在上述接合步驟之前,將上述絕緣膜的表面 调節成上述表面的平方的範圍所測定之高度為5細 、 凹凸的傾斜和上述絕緣基板表面所構成之角度的正 切為0 · 0 6以下。 上述SOI基板係在接合步驟之後,單結晶^基板係在氯離 子的/主入部被分開·剝離而形成單結晶si薄膜,而製造 基板。亦即’上述之製造方法亦為SOI基板之製造方法。葬 由形成半導體元件構造於該SOI基板上之單結㈣薄膜,^ 自半導體元件構造所形成之單結晶㈣板而設、曰s _’”造半導體裝置。 l°Basl 此處’根據上述製造方法,由於係在將絕緣 m凡士田松丄、γ ^ ® θν 成和絕緣基板表面所構成之角度的正t刀為0〇6以
O:\88\88242.DOC -92 - 1260746 I之後,接合絕緣膜和覆蓋單結晶si基板之覆蓋膜,故具 有良好之接合性,並能搵古 此徒円5亥接合之強度。因此,在接合 γ驟之後,使單結晶Si基板公門, 士 板刀開·剝離而形成單結晶Si薄膜 日守,則不致於產生膜剝落情形。 另-方面,上述正切係在接合0_06以上者時,接合部之 接著力係㈣/喊下。崎形時,在娜.分料火之後, 可看見部份膜剝落之情形。 又’在上述調節步驟當_’例如適當地設^絕、緣基板上 之絕緣膜賴厚、以及適當地設定成膜條㈣較為理想。 若適當地設定此等條件時’則能更確實地確現絕緣膜和絕 緣基板表面所構成的角度之正切係GG6以下之狀態。又, 絕緣膜之膜厚係作成較為抑制傾向為理想,例如將作為絕 緣膜之氧化石夕膜成膜較5〇〇職更厚時,則在成膜之後施以 研磨較為理想。例如’氧切膜之膜厚係⑽職程度亦可。 此外,絕緣膜和絕緣基板表面所構成之角度的正切係 0.04以下之狀態亦佳。根據該狀態,即能更確實地 剝落。 、 ^ 此外,在上述構成當中,含有將上述絕緣膜和上述覆罢 膜設定成和水之接觸角能形成1G。以下之步驟之構成亦可: 根據該構成,即能提升絕緣膜和覆蓋膜之接著性,並確 實地提高接著力,it而能實現難以產生膜剝落之⑽基板之 製造方法。 此外,s〇I基板之製造方法,係含有藉由含有雷射等之光 照射’而使單結晶Si基板之氫離子注入區域的溫度上升至 O:\88\88242.DOC -93- 1260746 氫自矽而脫離之溫度以上,亦係能含有沿著氫離子注入面 而分割上述單結晶Si基板之步驟之SOI基板之製造方法之 技術的呈現。 根據上述之構成,進而由於藉由含有雷射等之光照射, 而使單結晶Si基板之氫離子注入區域(注入部)之溫度上 升,故能僅使氫離子注入部附近升溫,並能抑制單結晶矽 之破壞。 此外,SOI基板之製造方法係進行含有大約85〇t:以上之 尖峰溫度之燈退火,且係含有沿著氫離子注入區域而分割 單結晶Si基板之步驟之SOI基板之製造方法之技術的呈現。 根據上述之構成,進而由於進行含有大約850°C以上之尖 峰溫度之瞬間熱退火(Rapid Thermal Anneal,以下記為RTA) 之燈退火,並沿著氫離子注入區域而剝離單結晶Si基板, 故進而提升接合強度,並且亦能恢復剝離界面和單結晶Si 薄膜内部之氫離子注入之損傷,並提升電晶體之特性。 又,燈退火之尖峰溫度愈高雖愈能提升電晶體之特性, 但能增大絕緣基板之彎曲或伸縮。因此,其一例係基板尺 寸為300 mm平方程度時,以700°C程度之溫度和5分鐘程度 之保持時間而進行退火處理。 此外,SOI基板之製造方法係藉由注入質量遠較氧離子輕 之氫離子,而亦能保持和注入上述單結晶S i基板之全面的 結晶質之前無太大改變之狀態之SOI基板之製造方法之技 術的呈現。 根據上述之構成,藉由在剝離後之TFT製造步驟中施加 O:\S8\88242.DOC -94 - 1260746 6〇〇t:程度之溫度之熱處理,即能 /畫 斤 、早、、、口晶矽膜之結晶質回 ^ 因此,不會產生例如注 入氧離子時之矽之結晶質下降之情形。 本發明並不自限於上述之各實祐 貝施形態,而能在申請專利 項所不之範圍中作各種變更,有關於適當地組合分別揭示 於不同的實施形態之技術性的手段而取得之實施形態,亦 包含於本發明之技術範圍。 在發明之詳細說明之項目當t所採取之具體的實施形態 或實施例’至多也只不過是理解本發明之技術内容,而並 非僅限定於如此之具體例而狹義地解釋,在本發明之精神 和記载如下之申請專利項之範圍内,可作各種變更而實施。 【圖式簡單說明】 圖Ua)係表示本發明之半導體裝置之一實施形態之一製 造步驟之截面圖。 圖Ub)係表示上述半導體裝置之製造的另外之步驟之截 面圖。 圖Kc)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖Wd)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖i(e)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖1 (f)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。
O:\88\88242.DOC -95 - 1260746 圖1 (g)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖1 (h)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖l(i)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖2(a)係表示本發明之半導體裝置之另外的實施形態之 製造步驟之截面圖。 圖2(b)係表示上述半導體裝置之製造的另外之步驟之截 面圖。 圖2(c)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖2(d)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖2(e)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖2(f)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖2(g)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖2(h)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖2(i)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 O:\88\88242.DOC -96- 1260746 圖3⑷係表示本發明之半導體裝置之更另外的實施形態 之製造步驟之戴面圖。 圖3(b)係表示上述半導體裝置之製造的另外之步驟之截 面圖。 圖3(c)係表不上述半導體裝置之製造之更另外的步驟之 截面圖。 圖3⑷係表不上述半導體裝置之製造之更另外的步驟之 截面圖。 、圖3(e)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖3(f)係表示上述半導轉 、 ^干^體裝置之製造之更另外的步驟之 截面圖。 圖4係概略性表示_ q — 固3所不之雙極型單結晶si薄膜電晶體 的構成之截面圖。 圖5(a)係表示本發明# ^月之+導體裝置之更另外的實施形態 之製造步驟之截面圖。 圖5(b)係表示上述本道 疋牛¥體裂置之製造的另外之步驟之截 面圖。 圖$ (c)係表示上述本道触y士 體叙置之製造之更另外的步驟之 截面圖。 圖5(d)係表示上述丰墓 、 4牛^體裝置之製造之更另外的步驟之 截面圖。 圖5(e)係表示上述本道触η士 1午¥體裝置之製造之更另外的步驟之 截面圖。
0 \88\88242.DOC -97- 1260746 圖5(f)係表示上述半導體裝置之製造之更另外的步驟之 戴面圖。 圖6〇)係表示本發明之半導體裝置之更另外的實施形態 之製造步驟之截面圖。 圖6(b)係表示上述半導體裝置之製造的另外之步驟之截 面圖。 圖6(0係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖6(d)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖60)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖6(f)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖6(g)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖6(h)係表示上述半導體裝置之製造之更另外的步驟之 截面圖。 圖7係表示使用本發明之半導體裝置而作成之主動陣列 基板之平面圖。 圖8係表示本發明之半導體裝置之室溫至6〇〇〇c温度之單 結晶Si和玻璃基板之線膨脹的差異之曲線圖。 圖9係進行本發明之半導體裝置的製造方法之在室溫當 中單結晶Si和玻璃基板之對位時之概念圖。
O:\8S\88242.DOC -98- 1260746 圖10係表示本發明之S0I基板的一實施形態之截面圖。 圖ub)係包含於上述S0I基板的絕緣基板之截面圖。 圖n (b)係表示積層絕緣膜於上述絕緣基板之狀態之截面 圖。 圖u(c)係單結晶Si基板之截面圖。 圖u(d)係表示將覆蓋膜予以覆蓋於單結晶Si基板之狀態 之截面圖。 圖U (e)係表示注入氫離子於圖11 (d)之狀態之情形之截 面圖。 圖U(0係表示將圖11(e)所示之單結晶以基板予以貼合於 圖11(b)所示之絕緣基板之狀態之截面圖。 圖U(g)係表示將單結晶以基板予以分割·剝離而製作上 述SOI基板之情形之截面圖。 圖12係表示積層於上述絕緣基板之上述絕緣膜的表面凹 凸之狀態之截面圖。 圖13係表不對於上述絕緣膜所積層之上述絕緣基板表面 的水份溼潤狀態之截面圖。 囷4(a)係包含於上述sqi基板的絕緣基板之截面圖。 圖14(b)係表示積層絕緣膜於上述絕緣基板之狀態之截面 圖。 圖14(c)係表不在圖14(b)所示之狀態下,積層非結晶矽 膜之狀態之截面圖。 圖14(d)係表不藉由準分子雷射之照射而溶融上述非結晶 石夕膜之情形之截面圖。
O:\S8\88242.DOC -99- 1260746 圖14⑷係、表示形成有多晶㈣之《之截面圖。 圖14獅表示藉由光微影法而形成用以裝載單結晶Si基 板的區域之狀態之截面圖。 圖1 4 (g)係表示褒载上诚置 a C ; Ir: . J, 執上XL早、、、口日日Si基板之狀態之截面圖。 圖14(h)係表不將上诚置么士曰q ·盆2 上迷早、纟口日日Si基板予以分割·剝離而製 作上述SOI基板之情形之截面圖。 圖係表示使用上述SOI基板而作成之薄膜電晶體之一 例之截面圖。 圖16係表示積層於習知之構成之基板之氧切膜的表面 凹凸之狀態之截面圖。 圖17係表示接合力評價法之模式性的截面圖。 圖18係表示使用本發明之半導體裝置的顯示裝置之一例 之區塊圖。 圖19係表示有關於本發明之半導體裝置之更另外之一例 的製造之一步驟之截面圖。 圖20係表示本發明之半導體裝置之更另外之一例的一部 份之截面圖。 【圖式代表符號說明】 la,lb,lc 非單結晶Si薄膜電晶體 2 絕緣基板 3 §丨02膜(絕緣膜) 8 Si〇2膜(層間平坦化絕緣膜、保護間絕 緣膜) 4’ 61 Si02膜(層間絕緣膜)
O:\S8\88242.DOC -100- 1260746 5 5, 6, 12 7, 13 10a,10b,10c 11 14a,14b 15 16a,16b 20, 30, 40, 50, 60 21 22 25 26 27 51 51’ 52 62 63 64 65 70 71 非晶質Si薄膜 非單結晶Si薄膜 閘極電極
Si02膜(閘極絕緣膜) 單結晶Si基板 不需要部份 單結晶Si薄膜 氫離子注入部 單結晶Si薄膜電晶體 半導體裝置 連接孔 金屬配線 集極 基極 射極 非晶質Si薄膜 連續結晶粒界Si薄膜 非單結晶Si薄膜 氮化矽膜(閘極絕緣膜) 非晶質Si膜 N+非晶質Si膜 金屬膜 主動陣列基板 驅動電路 O:\88\88242.DOC -101 - 1260746 72 顯示部 90 對位用CCD攝影機 91 對位座台 93 玻璃基板上之對位標記 94 單結晶Si上之對位標記 101, 111 SOI基板 102 光透過性基板(絕緣基板) 103 氧化矽膜(絕緣膜) 104 氧化矽膜(覆蓋膜) 105 單結晶Si薄膜 106 單結晶Si基板 110 氫離子注入面(氳離子注入部) 112 多晶碎區域 113 氧化矽膜(覆蓋膜) 114 非結晶矽膜 121 薄膜電晶體 122 閘極絕緣膜 123 閘極電極膜 124 低電阻矽膜(n+型矽膜、P+型/ 125 通道區域 126 層間絕緣膜 127 源極·汲極金屬膜 W 水 Θ 接觸角 O:\S8\88242.DOC -102-

Claims (1)

1260746 拾、申請專利範園·· L 種單結晶Si基板,其特徵在於·· /形成氧化膜、問極圖案、雜質離子注入部於表面之 後,施以表面之平坦化,i具備氫離子注入部,其係注 入特定濃度的氫離子於特定深度。 2· 種單結晶Si基板,其特徵在於具有: 才隹貝離?〆主入或擴散區域,其係具有注入宗隹質離子於 表面附近之pnp接合構造或npn接合構造;以及 氧化膜其係堆積於該雜質離子注入部或該擴散區域 上。 3.如申請專利範圍第2項之單結晶Si基板,其中 具備氫離子注入部,其係注入特定濃度的氯離子至上 述特定深度。 女申口月專利摩巳圍第i至3項中任一項之單結晶以基板,其 上述氧化膜之膜厚係形成為2〇〇nm以上。 5. 一種SOI基板,其特徵在於: 其係在絕緣基板上具有單結晶以薄膜, 含,接合部,其係將形成於上述絕緣基板上之絕緣膜 和覆蓋單結晶Si基板之覆蓋膜予以接合;上述單結晶Si 基板係在氫離子注人部被分開而形成上述單結晶si薄 膜, 上述絕緣基板係光透過性基板, 上述分開係藉由熱處理而進行。 O:\88\88242.DOC 1260746 6. —種SOI基板,其特徵在於: 其係在絕緣基板上具有單結晶以薄膜, 含有接合部,其係將形成於上 和覆芸單钍a 过、、、巴緣基板上之絕緣膜 早、,、口日日Sl基板之覆蓋膜予以接合’·上述單結晶si 基板係在氫離子注入部姑莊+ …入卿由熱處理予以分開而形成 上述早、纟σ晶S i薄膜, 接合部係對於在上述絕緣膜表面的!至5陶平方 的範圍所測定之高度為5_以下之凹凸,而接合具有和 上达矣巴、緣基板表面所形成的角度之正切為最大且㈣ 以下的表面之上述絕緣膜。 一種SOI基板,其特徵在於·· 其係在絕緣基板上具有單結晶Si薄膜, 含有接合部,其係將形成於上述絕緣基板上之絕緣膜 和覆蓋單結晶Si基板之覆蓋膜予以接合;上 : -M.,.. 卞〜日日、1 基板係在錢子注人部被藉由熱處理予以分開而 上述單結晶Si薄膜, 上述絕緣膜的表面和上述覆蓋膜的表面’係分別 (W)的接觸角(θ)係1〇。以下。 8· —種SOI基板,其特徵在於·· 其係在絕緣基板上具有單結晶Si薄膜, 3有接σ部,其係將形成於上述絕緣基板上之絕緣膜 矛仅盍單結晶Sl基板之覆蓋膜予以接合;上述單結晶Μ 基板係在氫離子注入部被藉由熱處理予以分開而形 上述單結晶S i薄膜, O:\88\88242.DOC 1260746 上述絕緣膜係藉由使用TE0S氣體和氧氣之混合氣體 之電漿化學氣相成長法而成膜之氧化矽膜。 9· 一種SOI基板,其特徵在於: 其係在絕緣基板上具有單結晶Si薄膜, 含有接合部,其係將形成於上述絕緣基板上之絕緣膜 和覆蓋單結晶Si基板之覆蓋膜予以接合;上述單結晶y 基板係在氫離子注入部被藉由熱處理予以分開而:成 上述早結晶S i薄膜, 上述接合部係接合由氧化矽所組成之5 nmS3〇〇 之厚度的上述絕緣膜。 U· 一種SOI基板,其特徵在於·· 其係在絕緣基板上具有單結晶s i薄膜, 含有接合部,其係將形成於上述絕緣基板上之絕緣膜 和後盍單結晶Si基板之覆蓋膜予以接合;上述單結晶 基板係在氫離子注入部被藉由熱處理予以分開而形成 上述單結晶Si薄膜, 上述接合部之接著力係0.6 N/m以上。 η·如申請專利範圍第5至10項中任一項之s〇I基板,其中 於上述單結晶Si基板上形成有單結晶薄膜裝置; 上述單、结晶Si基板係錢離子注入部被藉由熱處理 予以分開,並形成設置有上述單結晶薄膜裝置之上述單 結晶S i薄膜。 12.如申請專利範圍第5至10項中任—項之s〇i基板,其中 含有: O:\88\88242.DOC 1260746 其係包含上述單結晶Si薄膜;以 單結晶Si薄膜裝置 及 非單結晶Si薄膜裝置,其係包含設置於和上述絕緣基 =上之上述單結晶Si薄膜相異的區域之非單結晶Μ 13. 一種半導體裝置,其特徵在於: ,分別形成有包含非單 置和包含單結晶Si薄臈 於絕緣基板上之相異的區域上 結晶Si薄膜之非單結晶Si薄膜裝 之單結晶Si薄膜裝置。 14.如申請專利範圍第13項之半導體裝置,其中 絕緣基板,隔著無機 上述單結晶Si薄膜裝置係對上述 系的絕緣膜而接合。 15.如申請專利範圍第13項之半導體裝置,其中 上述非單結晶Si薄膜裝置和上述單結晶Si薄膜裝 置,均係MOS型或]VIIS型之薄膜電晶體。 16·如申請專利範圍第15項之半導體裝置,其中 上述MOS型薄膜電晶體係自上述絕緣基板側而依閘 極、閘極絕緣膜、Si之順序而形成。 1 7.如申請專利範圍第1 5項之半導體裝置,其中 上述MOS型薄膜電晶體之以薄膜的膜厚係大致為6〇〇 nm以下。 18.如申請專利範圍第15項之半導體裝置,其中 上述MOS型薄膜電晶體之單結晶si薄膜的膜厚係大 致為100 nm以下。 O:\88\88242.DOC 1260746 19. 20. 21. 22. 23. 如申請專利範圍第15項之半導體裝置,其中 上述MOS型單結晶Si薄膜電晶體之金屬配線圖案,係 含有依據較MOS型單結晶Si薄膜電晶體之閘極圖案緩 和之配線形成規則而形成的部份。 如申請專利範圍第14項之半導體裝置,其中 上述非單結晶Si薄膜裝置係M〇s型或MIS型之非單 結晶Si薄膜電晶體; 上述單結晶si薄膜裝置係雙極型單結晶Si薄膜 曰曰 體。 如申請專利範圍第14項之半導體裝置,其中 上述非單結晶Si薄膜裝置係MOS型或MIS型之非單 結晶Si薄膜電晶體; 上述單結晶Si薄膜裝置係含有MOS型和雙極型之任 意一方或雙方之單結晶Si薄膜電晶體。 如申清專利範圍第14項之半導體裝置,其中 上述非單結晶si薄膜裝置係MOS型或MIS型之非單 結晶S i薄膜電晶體; 上述單結晶Si薄膜裝置係具備含有m〇S型單結晶Si 薄膜電晶體和蕭特基型或PN接合型之二極體之影像感 測器或CCD型影像感測器。 如申睛專利範圍第21項之半導體裝置,其中 上述單結晶Si所組成之MOS型薄膜電晶體之單結晶 Sl薄膜之膜厚,係較雙極型薄膜電晶體之單結晶Si薄膜 之勝厚小。 O:\88\8S242.DOC 1260746 24·如申請專利範圍第2〇至22項中任—項之半導 中 〃 上述雙極型單結晶Si薄膜電晶體係基極、集極、以及 射極區域為形成、配置於同—平面之平面構造。 A如申請專利範圍第2〇至23項中任—項之半導體裝置,发 中 〃 上述雙極型單結晶S i薄膜電晶體之金屬配線、接點圖 案,係含有依據較雙極型單結晶以薄膜電晶體之基極: 案更緩和之配線形成規則而形成的部份。 1 ^中請專利範圍第2〇至23項中任—項之半導體裝置,其 “上述雙極型單結晶Si薄膜電晶體之單結晶Si薄膜之 膜厚’係大略800 nm以下。 27.如申請專利範圍第15至19項或第21至U項中任 半導體裝置,其中 、 /述非單結晶Si薄膜係多結晶Si薄膜或連續粒界㈣ 胰,包含上述非單結晶Si薄膜之MOS型薄膜電晶體,係 自基板側依非單結晶Si、閘極絕緣膜、間極之順序而形 成。 28_如申請專利範園第15至19項或第21至23項中 半導體裝置,其中 、 “上述非單結晶Si薄膜係多結晶Si薄膜或連續粒界^薄 胰’包含上述非單結晶⑴薄臈之则型薄膜電晶體,係 自基板側依閘極1極絕緣膜、非單結晶⑴之順序而形 O:\8S\88242.doc 1260746 成。 至23項中任一項之 如申請專利範圍第15至19項或第21 半導體裝置,其中 ,包含上述非單
如申请專利範圍第1 5至1 9項或第2 1至 23項中任一項之 上述非單結晶si薄膜係非晶質Si薄膜; 結晶Si薄膜之M0S型或MIS型薄膜電晶體 半導體裝置,其中 上述非單結晶Si薄膜係非晶質Si薄膜;包含上述非單 結晶Si薄膜之M0S型或MIS型薄膜電晶體,係自基板側 依非單結晶Si、閘極絕緣膜、閘極之順序而形成。 3 1 ·如申請專利範圍第丨3項之半導體裝置,其中 在大致室溫至600t:的溫度範圍中,構成上述單結晶 Sl薄膜I置之單結晶Si和上述絕緣基板之線膨脹之差 值,為約250 ppm以下。 3 2 ·如申請專利範圍第13項之半導體裝置,其中 上述絕緣基板係由包含鹼土類_鋁硼矽酸玻璃之高變 形點破璃,其係至少於形成有上述單結晶Si薄膜裝置的 區域之表面上形成有Si02膜。 33·如申請專利範圍第13項之半導體裝置,其中 上述絕緣基板係由鋇-硼碎酸玻璃、鋇-紹硼碎酸玻 ㈣、鹼土類-鋁硼石夕酸玻璃、硼石夕酸玻璃、驗土類-辞_ 錯·銘硼矽酸玻璃、以及鹼土類-辞-鋁硼矽酸玻璃之中任 項所形成。 O:\88\88242.DOC 1260746 ,其中 如申請專利範圍第I 3項之半導體裝置 一部份的圖案之對位 、或裝置全體之圖案的 上述早結晶Si的區域内之至少 界限係較主基板全體或顯示區域、 對位界限更小,且為高精度。 35.如申請專利範圍第13項之半導體裝置,其中 上述單結 晶S i區域内之對你姆^ j 头
所組成。 36. —種顯示裝置,其特徵在於: 具備SOI基板,其係具有形成半導體元件構造於絕緣 基板上之單結晶Si薄膜; 上述SOI基板係含有接合部,其係將形成於上述絕緣 基板上之絕緣膜和覆蓋單結晶以基板之覆蓋膜予以接 合,上述單結晶以基板係在氫離子注入部被藉由熱處理 予以分開而形成上述單結晶Si薄膜; 上述絕緣基板係光透過性基板。 37· —種顯示裝置,其特徵在於: 合有半導體裝置,其係分別形成有非單結晶Si薄膜裝 置和單結晶Si薄膜裝置於絕緣基板上之相異的區域,並 使用上述半導體裝置作為顯示面板之主動陣列基板。 J8. 一種半導體裝置之製造方法,其係形成有由單結晶Si 薄膜所組成之單結晶Si薄膜裝置和非單結晶Si薄膜於 O:\88\88242.DOC 1260746 絕緣基板上,其特徵在於·· 形成含有上述單結晶Si薄膜穿 ,^ 4朕衣置之電路於絕緣基板 上之後,形成上述非單結晶Si薄膜。 39·如申請專利範圍第3S項之半導體裳置之製造方法,盆中 形成保護間絕緣膜、連接孔、以及金屬配線於上述單 結晶Si薄膜裝置上。 後如辛請專利範圍第38項之半導體裝置之製造方法,复甲 成上述單結晶Si薄膜袭置之後,且形成上述非單 結晶Si薄膜之前,形成層間絕緣膜。 41·種半導體裝置之製造方法,其係在絕緣基板上形成有 由單結晶si薄膜所組成之單結晶Si薄膜裝置和非單結 晶Si薄膜,其特徵在於: 形成上述非單結晶Si薄膜於上述絕緣基板上之後,形 成上述單結晶Si薄膜裝置。 y 女申W專利範圍第38至41項中任一項之半導體裝置之 製造方法,其中 上述早結晶si薄膜裝置係M0S型單結晶si薄膜 體。 曰曰 43_如申請專利範圍第38至41項中任一項之半導體裝薏之 製造方法,其中 上述單結晶si薄膜裝置係雙極型單結晶si薄膜 體。 日日 之 44.如申請專利範圍第38至41項中任一項之半導體裝薏 製造方法,其中 O:\S8\88242.DOC 1260746 1用以形成上述單結晶Si薄膜裝置之單姓曰 板,注入特定濃度的氫離子至特定深度。、〇日日土 •如申料利範㈣綱之半導體裝置之製造方法,其中 上“離子之注人能量’其由該氫離子之注入能量而 二 應於在閑極電極材料中之相當於氫離子的閑極 I千版居之投影範圍之能量,係設定成不超過對應於 二亟電極材料中最重之該閘極氧化膜中之投 犯π之狀態。 46·如申請專利範圍第44項之半導體裝置之製造方法,其中 具有上述氫離子注入部之單結晶si基板的 致為100 μιη以下。 •如申响專利範圍第41項之半導體裝置之製造方法,其中 形成上述非單結晶Si薄膜於上述絕緣基板上之後,將 至少應接合經過去除上述非單結晶Si的單結晶以的表 面區域,予以預先藉由大約3 keV的齒化物之GCIB (Gas Cluster Ion Beam)而施以平坦化。 •種半導體瓜置之製造方法,其係含有將形成於絕緣基 板上之絕緣膜和覆蓋單結晶81基板之覆蓋膜予以接合 之接合步驟,其特徵在於·· 含有調節步驟,其係在上述接合步驟之前,將上述絕 緣膜的表面調節成上述表面的丨〜5 μιη平方的範圍所測 定之高度為5 nm以下之凹凸的傾斜和上述絕緣基板表 面所形成之角度的正切為形成〇.〇6以下之狀態。 O:\8S\88242.DOC -10-
TW092126486A 2002-09-25 2003-09-25 Single-crystal silicon substrate, SOI substrate, semiconductor device, display device, and manufacturing method of semiconductor device TWI260746B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2002280078 2002-09-25
JP2002299577A JP2004134675A (ja) 2002-10-11 2002-10-11 Soi基板、表示装置およびsoi基板の製造方法
JP2003067109A JP4837240B2 (ja) 2002-09-25 2003-03-12 半導体装置

Publications (2)

Publication Number Publication Date
TW200416965A TW200416965A (en) 2004-09-01
TWI260746B true TWI260746B (en) 2006-08-21

Family

ID=34279455

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092126486A TWI260746B (en) 2002-09-25 2003-09-25 Single-crystal silicon substrate, SOI substrate, semiconductor device, display device, and manufacturing method of semiconductor device

Country Status (5)

Country Link
US (3) US7508034B2 (zh)
KR (2) KR100693881B1 (zh)
CN (2) CN101694847A (zh)
FR (1) FR2844394B1 (zh)
TW (1) TWI260746B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI408701B (zh) * 2007-09-05 2013-09-11 Tel Epion Inc 利用氣體團簇離子束修正工作件之特徵部的方法
TWI412102B (zh) * 2007-04-27 2013-10-11 Semiconductor Energy Lab Soi基板和soi基板的製造方法,以及半導體裝置
TWI697109B (zh) * 2015-09-24 2020-06-21 美商英特爾股份有限公司 在虛擬基板上形成絕緣體上矽(soi)裝置的技術以及關聯的結構
TWI830812B (zh) * 2018-11-21 2024-02-01 日商東京威力科創股份有限公司 基板處理之條件設定支援方法、基板處理系統、記錄媒體及學習模型

Families Citing this family (297)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7508034B2 (en) * 2002-09-25 2009-03-24 Sharp Kabushiki Kaisha Single-crystal silicon substrate, SOI substrate, semiconductor device, display device, and manufacturing method of semiconductor device
US7253040B2 (en) * 2003-08-05 2007-08-07 Sharp Kabushiki Kaisha Fabrication method of semiconductor device
JP2005150686A (ja) * 2003-10-22 2005-06-09 Sharp Corp 半導体装置およびその製造方法
JP5144001B2 (ja) * 2003-12-30 2013-02-13 三星電子株式会社 多結晶シリコン半導体素子及びその製造方法
JP4540359B2 (ja) * 2004-02-10 2010-09-08 シャープ株式会社 半導体装置およびその製造方法
JP4661065B2 (ja) * 2004-03-22 2011-03-30 セイコーエプソン株式会社 相補型有機半導体装置
JP4219838B2 (ja) * 2004-03-24 2009-02-04 シャープ株式会社 半導体基板の製造方法、並びに半導体装置の製造方法
JP4319078B2 (ja) 2004-03-26 2009-08-26 シャープ株式会社 半導体装置の製造方法
JP4814498B2 (ja) 2004-06-18 2011-11-16 シャープ株式会社 半導体基板の製造方法
JP4175650B2 (ja) * 2004-08-26 2008-11-05 シャープ株式会社 半導体装置の製造方法
KR100612885B1 (ko) * 2004-12-30 2006-08-14 삼성전자주식회사 국부적으로 단결정 실리콘층이 집적된 기판의 제조방법
US7405152B2 (en) * 2005-01-31 2008-07-29 International Business Machines Corporation Reducing wire erosion during damascene processing
US7999400B2 (en) * 2005-03-25 2011-08-16 Sharp Kabushiki Kaisha Semiconductor device with recessed registration marks partially covered and partially uncovered
US7897443B2 (en) * 2005-04-26 2011-03-01 Sharp Kabushiki Kaisha Production method of semiconductor device and semiconductor device
JP2008198628A (ja) * 2005-05-11 2008-08-28 Sharp Corp 半導体装置及びその製造方法並びに液晶表示装置
JP2008204966A (ja) * 2005-05-23 2008-09-04 Sharp Corp 半導体装置及びその製造方法並びに液晶表示装置
US8549513B2 (en) * 2005-06-29 2013-10-01 Microsoft Corporation Model-based virtual system provisioning
JP2007059128A (ja) * 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
US7532296B2 (en) * 2005-08-24 2009-05-12 Samsung Electronics Co., Ltd. Thin-film transistor substrate and liquid crystal display device having the same
WO2007029389A1 (ja) * 2005-09-05 2007-03-15 Sharp Kabushiki Kaisha 半導体装置及びその製造方法並びに表示装置
US7579654B2 (en) * 2006-05-31 2009-08-25 Corning Incorporated Semiconductor on insulator structure made using radiation annealing
JP2008072095A (ja) * 2006-08-18 2008-03-27 Advanced Lcd Technologies Development Center Co Ltd 電子装置、表示装置、インターフェイス回路、差動増幅装置
US7516426B2 (en) * 2006-11-20 2009-04-07 International Business Machines Corporation Methods of improving operational parameters of pair of matched transistors and set of transistors
US7755113B2 (en) * 2007-03-16 2010-07-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, semiconductor display device, and manufacturing method of semiconductor device
WO2008123116A1 (en) * 2007-03-26 2008-10-16 Semiconductor Energy Laboratory Co., Ltd. Soi substrate and method for manufacturing soi substrate
WO2008123117A1 (en) * 2007-03-26 2008-10-16 Semiconductor Energy Laboratory Co., Ltd. Soi substrate and method for manufacturing soi substrate
US7875881B2 (en) * 2007-04-03 2011-01-25 Semiconductor Energy Laboratory Co., Ltd. Memory device and semiconductor device
CN101281912B (zh) * 2007-04-03 2013-01-23 株式会社半导体能源研究所 Soi衬底及其制造方法以及半导体装置
EP1978554A3 (en) * 2007-04-06 2011-10-12 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor substrate comprising implantation and separation steps
CN101657882B (zh) * 2007-04-13 2012-05-30 株式会社半导体能源研究所 显示器件、用于制造显示器件的方法、以及soi衬底
KR101447048B1 (ko) 2007-04-20 2014-10-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Soi 기판 및 반도체장치의 제조방법
US7767542B2 (en) * 2007-04-20 2010-08-03 Semiconductor Energy Laboratory Co., Ltd Manufacturing method of SOI substrate
KR101457656B1 (ko) * 2007-05-17 2014-11-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치의 제조방법, 표시장치의 제조방법, 반도체장치,표시장치 및 전자기기
US7851804B2 (en) * 2007-05-17 2010-12-14 Semiconductor Energy Laboratory Co., Ltd. Display device
US7750345B2 (en) * 2007-05-18 2010-07-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
EP1993126B1 (en) * 2007-05-18 2011-09-21 Semiconductor Energy Laboratory Co., Ltd. Manufacturing methods of semiconductor substrate
WO2008142911A1 (en) * 2007-05-18 2008-11-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
TWI476927B (zh) * 2007-05-18 2015-03-11 Semiconductor Energy Lab 半導體裝置的製造方法
US9059247B2 (en) 2007-05-18 2015-06-16 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing SOI substrate and method for manufacturing semiconductor device
US7776718B2 (en) * 2007-06-25 2010-08-17 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing semiconductor substrate with reduced gap size between single-crystalline layers
WO2009001836A1 (en) * 2007-06-28 2008-12-31 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
US8354674B2 (en) * 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
US8431451B2 (en) 2007-06-29 2013-04-30 Semicondutor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
JP5498670B2 (ja) * 2007-07-13 2014-05-21 株式会社半導体エネルギー研究所 半導体基板の作製方法
US7795114B2 (en) * 2007-08-10 2010-09-14 Semiconductor Energy Laboratory Co., Ltd. Manufacturing methods of SOI substrate and semiconductor device
JP5205012B2 (ja) 2007-08-29 2013-06-05 株式会社半導体エネルギー研究所 表示装置及び当該表示装置を具備する電子機器
JP2009076890A (ja) * 2007-08-31 2009-04-09 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法、半導体装置、及び電子機器
JP2009087928A (ja) * 2007-09-13 2009-04-23 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP5367330B2 (ja) * 2007-09-14 2013-12-11 株式会社半導体エネルギー研究所 Soi基板の作製方法及び半導体装置の作製方法
KR101499175B1 (ko) * 2007-10-04 2015-03-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 기판의 제조방법
US8236668B2 (en) * 2007-10-10 2012-08-07 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing SOI substrate
TWI493609B (zh) * 2007-10-23 2015-07-21 Semiconductor Energy Lab 半導體基板、顯示面板及顯示裝置的製造方法
CN101842910B (zh) * 2007-11-01 2013-03-27 株式会社半导体能源研究所 用于制造光电转换器件的方法
JP5688203B2 (ja) * 2007-11-01 2015-03-25 株式会社半導体エネルギー研究所 半導体基板の作製方法
JP5469851B2 (ja) * 2007-11-27 2014-04-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5464843B2 (ja) * 2007-12-03 2014-04-09 株式会社半導体エネルギー研究所 Soi基板の作製方法
WO2009084309A1 (ja) * 2007-12-27 2009-07-09 Sharp Kabushiki Kaisha 半導体装置の製造方法、および当該製造方法によって作製される半導体装置
US20100270658A1 (en) * 2007-12-27 2010-10-28 Kazuo Nakagawa Semiconductor device and method for producing same
WO2009084284A1 (ja) 2007-12-27 2009-07-09 Sharp Kabushiki Kaisha 半導体装置用の絶縁基板、半導体装置、及び、半導体装置の製造方法
US20100283104A1 (en) * 2007-12-28 2010-11-11 Sharp Kabushiki Kaisha Semiconductor device and method for manufacturing the same
WO2009093354A1 (ja) * 2008-01-21 2009-07-30 Sharp Kabushiki Kaisha 半導体装置及び表示装置
JP5503876B2 (ja) * 2008-01-24 2014-05-28 株式会社半導体エネルギー研究所 半導体基板の製造方法
KR101432716B1 (ko) * 2008-02-25 2014-08-21 삼성디스플레이 주식회사 박막 트랜지스터, 박막 트랜지스터를 포함하는 표시 장치및 그 제조 방법
US8003483B2 (en) * 2008-03-18 2011-08-23 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing SOI substrate
JP5560538B2 (ja) * 2008-05-22 2014-07-30 富士電機株式会社 半導体装置の製造方法
US20110042693A1 (en) * 2008-05-28 2011-02-24 Sharp Kabushiki Kaisha Semiconductor device and manufacturing method thereof
JP5663150B2 (ja) * 2008-07-22 2015-02-04 株式会社半導体エネルギー研究所 Soi基板の作製方法
TWI514595B (zh) 2008-09-24 2015-12-21 Semiconductor Energy Lab 光電轉換裝置及其製造方法
US8741740B2 (en) * 2008-10-02 2014-06-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing SOI substrate
JP5478199B2 (ja) * 2008-11-13 2014-04-23 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5399730B2 (ja) * 2009-02-12 2014-01-29 株式会社Kelk センサ付き基板およびセンサ付き基板の製造方法
US8384426B2 (en) 2009-04-14 2013-02-26 Monolithic 3D Inc. Semiconductor device and structure
US8378715B2 (en) 2009-04-14 2013-02-19 Monolithic 3D Inc. Method to construct systems
US7986042B2 (en) 2009-04-14 2011-07-26 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US7964916B2 (en) 2009-04-14 2011-06-21 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US8258810B2 (en) 2010-09-30 2012-09-04 Monolithic 3D Inc. 3D semiconductor device
US8405420B2 (en) 2009-04-14 2013-03-26 Monolithic 3D Inc. System comprising a semiconductor device and structure
US9711407B2 (en) 2009-04-14 2017-07-18 Monolithic 3D Inc. Method of manufacturing a three dimensional integrated circuit by transfer of a mono-crystalline layer
US8362482B2 (en) 2009-04-14 2013-01-29 Monolithic 3D Inc. Semiconductor device and structure
US8669778B1 (en) 2009-04-14 2014-03-11 Monolithic 3D Inc. Method for design and manufacturing of a 3D semiconductor device
US8362800B2 (en) 2010-10-13 2013-01-29 Monolithic 3D Inc. 3D semiconductor device including field repairable logics
US8373439B2 (en) 2009-04-14 2013-02-12 Monolithic 3D Inc. 3D semiconductor device
US9509313B2 (en) 2009-04-14 2016-11-29 Monolithic 3D Inc. 3D semiconductor device
US8058137B1 (en) 2009-04-14 2011-11-15 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US7960242B2 (en) * 2009-04-14 2011-06-14 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US9577642B2 (en) 2009-04-14 2017-02-21 Monolithic 3D Inc. Method to form a 3D semiconductor device
US8395191B2 (en) 2009-10-12 2013-03-12 Monolithic 3D Inc. Semiconductor device and structure
US8754533B2 (en) 2009-04-14 2014-06-17 Monolithic 3D Inc. Monolithic three-dimensional semiconductor device and structure
US8427200B2 (en) 2009-04-14 2013-04-23 Monolithic 3D Inc. 3D semiconductor device
SG183670A1 (en) * 2009-04-22 2012-09-27 Semiconductor Energy Lab Method of manufacturing soi substrate
US8674468B2 (en) * 2009-05-29 2014-03-18 Carestream Health, Inc. Imaging array with dual height semiconductor and method of making same
US7968358B2 (en) * 2009-07-29 2011-06-28 Carestream Health, Inc. Digital radiographic flat-panel imaging array with dual height semiconductor and method of making same
US8318588B2 (en) * 2009-08-25 2012-11-27 Semiconductor Energy Laboratory Co., Ltd. Method for reprocessing semiconductor substrate, method for manufacturing reprocessed semiconductor substrate, and method for manufacturing SOI substrate
WO2011043178A1 (en) * 2009-10-09 2011-04-14 Semiconductor Energy Laboratory Co., Ltd. Reprocessing method of semiconductor substrate, manufacturing method of reprocessed semiconductor substrate, and manufacturing method of soi substrate
US8536023B2 (en) 2010-11-22 2013-09-17 Monolithic 3D Inc. Method of manufacturing a semiconductor device and structure
US10388863B2 (en) 2009-10-12 2019-08-20 Monolithic 3D Inc. 3D memory device and structure
US11374118B2 (en) 2009-10-12 2022-06-28 Monolithic 3D Inc. Method to form a 3D integrated circuit
US8742476B1 (en) 2012-11-27 2014-06-03 Monolithic 3D Inc. Semiconductor device and structure
US8476145B2 (en) 2010-10-13 2013-07-02 Monolithic 3D Inc. Method of fabricating a semiconductor device and structure
US8450804B2 (en) 2011-03-06 2013-05-28 Monolithic 3D Inc. Semiconductor device and structure for heat removal
US9099424B1 (en) 2012-08-10 2015-08-04 Monolithic 3D Inc. Semiconductor system, device and structure with heat removal
US10157909B2 (en) 2009-10-12 2018-12-18 Monolithic 3D Inc. 3D semiconductor device and structure
US10366970B2 (en) 2009-10-12 2019-07-30 Monolithic 3D Inc. 3D semiconductor device and structure
US11018133B2 (en) 2009-10-12 2021-05-25 Monolithic 3D Inc. 3D integrated circuit
US10910364B2 (en) 2009-10-12 2021-02-02 Monolitaic 3D Inc. 3D semiconductor device
US10354995B2 (en) 2009-10-12 2019-07-16 Monolithic 3D Inc. Semiconductor memory device and structure
US8581349B1 (en) 2011-05-02 2013-11-12 Monolithic 3D Inc. 3D memory semiconductor device and structure
US11984445B2 (en) 2009-10-12 2024-05-14 Monolithic 3D Inc. 3D semiconductor devices and structures with metal layers
US8294159B2 (en) 2009-10-12 2012-10-23 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US10043781B2 (en) 2009-10-12 2018-08-07 Monolithic 3D Inc. 3D semiconductor device and structure
US8685837B2 (en) * 2010-02-04 2014-04-01 Sharp Kabushiki Kaisha Transfer method, method for manufacturing semiconductor device, and semiconductor device
US8298875B1 (en) 2011-03-06 2012-10-30 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US8541819B1 (en) 2010-12-09 2013-09-24 Monolithic 3D Inc. Semiconductor device and structure
US8461035B1 (en) 2010-09-30 2013-06-11 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US9099526B2 (en) 2010-02-16 2015-08-04 Monolithic 3D Inc. Integrated circuit device and structure
US8492886B2 (en) 2010-02-16 2013-07-23 Monolithic 3D Inc 3D integrated circuit with logic
US8373230B1 (en) 2010-10-13 2013-02-12 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US8026521B1 (en) 2010-10-11 2011-09-27 Monolithic 3D Inc. Semiconductor device and structure
SG177817A1 (en) * 2010-07-19 2012-02-28 Soitec Silicon On Insulator Temporary semiconductor structure bonding methods and related bonded semiconductor structures
US8461017B2 (en) * 2010-07-19 2013-06-11 Soitec Methods of forming bonded semiconductor structures using a temporary carrier having a weakened ion implant region for subsequent separation along the weakened region
JP4948629B2 (ja) * 2010-07-20 2012-06-06 ウシオ電機株式会社 レーザリフトオフ方法
US10217667B2 (en) 2011-06-28 2019-02-26 Monolithic 3D Inc. 3D semiconductor device, fabrication method and system
US9953925B2 (en) 2011-06-28 2018-04-24 Monolithic 3D Inc. Semiconductor system and device
US8901613B2 (en) 2011-03-06 2014-12-02 Monolithic 3D Inc. Semiconductor device and structure for heat removal
US9219005B2 (en) 2011-06-28 2015-12-22 Monolithic 3D Inc. Semiconductor system and device
US8642416B2 (en) 2010-07-30 2014-02-04 Monolithic 3D Inc. Method of forming three dimensional integrated circuit devices using layer transfer technique
US8405036B2 (en) 2010-08-24 2013-03-26 Carestream Health, Inc. Digital radiography imager with buried interconnect layer in silicon-on-glass and method of fabricating same
US8273610B2 (en) 2010-11-18 2012-09-25 Monolithic 3D Inc. Method of constructing a semiconductor device and structure
US8163581B1 (en) 2010-10-13 2012-04-24 Monolith IC 3D Semiconductor and optoelectronic devices
US11482440B2 (en) 2010-12-16 2022-10-25 Monolithic 3D Inc. 3D semiconductor device and structure with a built-in test circuit for repairing faulty circuits
US10497713B2 (en) 2010-11-18 2019-12-03 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11158674B2 (en) 2010-10-11 2021-10-26 Monolithic 3D Inc. Method to produce a 3D semiconductor device and structure
US11018191B1 (en) 2010-10-11 2021-05-25 Monolithic 3D Inc. 3D semiconductor device and structure
US11024673B1 (en) 2010-10-11 2021-06-01 Monolithic 3D Inc. 3D semiconductor device and structure
US10896931B1 (en) 2010-10-11 2021-01-19 Monolithic 3D Inc. 3D semiconductor device and structure
US8114757B1 (en) 2010-10-11 2012-02-14 Monolithic 3D Inc. Semiconductor device and structure
US11315980B1 (en) 2010-10-11 2022-04-26 Monolithic 3D Inc. 3D semiconductor device and structure with transistors
US11600667B1 (en) 2010-10-11 2023-03-07 Monolithic 3D Inc. Method to produce 3D semiconductor devices and structures with memory
US10290682B2 (en) 2010-10-11 2019-05-14 Monolithic 3D Inc. 3D IC semiconductor device and structure with stacked memory
US11257867B1 (en) 2010-10-11 2022-02-22 Monolithic 3D Inc. 3D semiconductor device and structure with oxide bonds
US11469271B2 (en) 2010-10-11 2022-10-11 Monolithic 3D Inc. Method to produce 3D semiconductor devices and structures with memory
US11227897B2 (en) 2010-10-11 2022-01-18 Monolithic 3D Inc. Method for producing a 3D semiconductor memory device and structure
FR2965974B1 (fr) * 2010-10-12 2013-11-29 Soitec Silicon On Insulator Procédé de collage moléculaire de substrats en silicium et en verre
US11327227B2 (en) 2010-10-13 2022-05-10 Monolithic 3D Inc. Multilevel semiconductor device and structure with electromagnetic modulators
US10998374B1 (en) 2010-10-13 2021-05-04 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11404466B2 (en) 2010-10-13 2022-08-02 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US11855100B2 (en) 2010-10-13 2023-12-26 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US9197804B1 (en) 2011-10-14 2015-11-24 Monolithic 3D Inc. Semiconductor and optoelectronic devices
US11133344B2 (en) 2010-10-13 2021-09-28 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US10978501B1 (en) 2010-10-13 2021-04-13 Monolithic 3D Inc. Multilevel semiconductor device and structure with waveguides
US10679977B2 (en) 2010-10-13 2020-06-09 Monolithic 3D Inc. 3D microdisplay device and structure
US11043523B1 (en) 2010-10-13 2021-06-22 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US11164898B2 (en) 2010-10-13 2021-11-02 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11984438B2 (en) 2010-10-13 2024-05-14 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US11063071B1 (en) 2010-10-13 2021-07-13 Monolithic 3D Inc. Multilevel semiconductor device and structure with waveguides
US10943934B2 (en) 2010-10-13 2021-03-09 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11694922B2 (en) 2010-10-13 2023-07-04 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US11855114B2 (en) 2010-10-13 2023-12-26 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US8379458B1 (en) 2010-10-13 2013-02-19 Monolithic 3D Inc. Semiconductor device and structure
US8283215B2 (en) 2010-10-13 2012-10-09 Monolithic 3D Inc. Semiconductor and optoelectronic devices
US11163112B2 (en) 2010-10-13 2021-11-02 Monolithic 3D Inc. Multilevel semiconductor device and structure with electromagnetic modulators
US11605663B2 (en) 2010-10-13 2023-03-14 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11869915B2 (en) 2010-10-13 2024-01-09 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11437368B2 (en) 2010-10-13 2022-09-06 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US11929372B2 (en) 2010-10-13 2024-03-12 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US10833108B2 (en) 2010-10-13 2020-11-10 Monolithic 3D Inc. 3D microdisplay device and structure
US11355380B2 (en) 2010-11-18 2022-06-07 Monolithic 3D Inc. Methods for producing 3D semiconductor memory device and structure utilizing alignment marks
US11107721B2 (en) 2010-11-18 2021-08-31 Monolithic 3D Inc. 3D semiconductor device and structure with NAND logic
US11615977B2 (en) 2010-11-18 2023-03-28 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11854857B1 (en) 2010-11-18 2023-12-26 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11164770B1 (en) 2010-11-18 2021-11-02 Monolithic 3D Inc. Method for producing a 3D semiconductor memory device and structure
US11482438B2 (en) 2010-11-18 2022-10-25 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11862503B2 (en) 2010-11-18 2024-01-02 Monolithic 3D Inc. Method for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11508605B2 (en) 2010-11-18 2022-11-22 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11443971B2 (en) 2010-11-18 2022-09-13 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11031275B2 (en) 2010-11-18 2021-06-08 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11521888B2 (en) 2010-11-18 2022-12-06 Monolithic 3D Inc. 3D semiconductor device and structure with high-k metal gate transistors
US11121021B2 (en) 2010-11-18 2021-09-14 Monolithic 3D Inc. 3D semiconductor device and structure
US11094576B1 (en) 2010-11-18 2021-08-17 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11804396B2 (en) 2010-11-18 2023-10-31 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11004719B1 (en) 2010-11-18 2021-05-11 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11569117B2 (en) 2010-11-18 2023-01-31 Monolithic 3D Inc. 3D semiconductor device and structure with single-crystal layers
US11355381B2 (en) 2010-11-18 2022-06-07 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11495484B2 (en) 2010-11-18 2022-11-08 Monolithic 3D Inc. 3D semiconductor devices and structures with at least two single-crystal layers
US11923230B1 (en) 2010-11-18 2024-03-05 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US11784082B2 (en) 2010-11-18 2023-10-10 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US11610802B2 (en) 2010-11-18 2023-03-21 Monolithic 3D Inc. Method for producing a 3D semiconductor device and structure with single crystal transistors and metal gate electrodes
US11018042B1 (en) 2010-11-18 2021-05-25 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11735462B2 (en) 2010-11-18 2023-08-22 Monolithic 3D Inc. 3D semiconductor device and structure with single-crystal layers
US11901210B2 (en) 2010-11-18 2024-02-13 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11211279B2 (en) 2010-11-18 2021-12-28 Monolithic 3D Inc. Method for processing a 3D integrated circuit and structure
US11482439B2 (en) 2010-11-18 2022-10-25 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device comprising charge trap junction-less transistors
JP2012156495A (ja) 2011-01-07 2012-08-16 Semiconductor Energy Lab Co Ltd Soi基板の作製方法
US8975670B2 (en) 2011-03-06 2015-03-10 Monolithic 3D Inc. Semiconductor device and structure for heat removal
US8802534B2 (en) 2011-06-14 2014-08-12 Semiconductor Energy Laboratory Co., Ltd. Method for forming SOI substrate and apparatus for forming the same
US9123529B2 (en) 2011-06-21 2015-09-01 Semiconductor Energy Laboratory Co., Ltd. Method for reprocessing semiconductor substrate, method for manufacturing reprocessed semiconductor substrate, and method for manufacturing SOI substrate
US10388568B2 (en) 2011-06-28 2019-08-20 Monolithic 3D Inc. 3D semiconductor device and system
US8687399B2 (en) 2011-10-02 2014-04-01 Monolithic 3D Inc. Semiconductor device and structure
US9029173B2 (en) 2011-10-18 2015-05-12 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US10002968B2 (en) 2011-12-14 2018-06-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the same
US9000557B2 (en) 2012-03-17 2015-04-07 Zvi Or-Bach Semiconductor device and structure
US11881443B2 (en) 2012-04-09 2024-01-23 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11594473B2 (en) 2012-04-09 2023-02-28 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11735501B1 (en) 2012-04-09 2023-08-22 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11616004B1 (en) 2012-04-09 2023-03-28 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US8557632B1 (en) 2012-04-09 2013-10-15 Monolithic 3D Inc. Method for fabrication of a semiconductor device and structure
US11410912B2 (en) 2012-04-09 2022-08-09 Monolithic 3D Inc. 3D semiconductor device with vias and isolation layers
US11088050B2 (en) 2012-04-09 2021-08-10 Monolithic 3D Inc. 3D semiconductor device with isolation layers
US10600888B2 (en) 2012-04-09 2020-03-24 Monolithic 3D Inc. 3D semiconductor device
US11694944B1 (en) 2012-04-09 2023-07-04 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11476181B1 (en) 2012-04-09 2022-10-18 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11164811B2 (en) 2012-04-09 2021-11-02 Monolithic 3D Inc. 3D semiconductor device with isolation layers and oxide-to-oxide bonding
US8686428B1 (en) 2012-11-16 2014-04-01 Monolithic 3D Inc. Semiconductor device and structure
US8574929B1 (en) 2012-11-16 2013-11-05 Monolithic 3D Inc. Method to form a 3D semiconductor device and structure
US9064077B2 (en) 2012-11-28 2015-06-23 Qualcomm Incorporated 3D floorplanning using 2D and 3D blocks
US9098666B2 (en) 2012-11-28 2015-08-04 Qualcomm Incorporated Clock distribution network for 3D integrated circuit
US11967583B2 (en) 2012-12-22 2024-04-23 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US8674470B1 (en) 2012-12-22 2014-03-18 Monolithic 3D Inc. Semiconductor device and structure
US11309292B2 (en) 2012-12-22 2022-04-19 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11961827B1 (en) 2012-12-22 2024-04-16 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11916045B2 (en) 2012-12-22 2024-02-27 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11063024B1 (en) 2012-12-22 2021-07-13 Monlithic 3D Inc. Method to form a 3D semiconductor device and structure
US11217565B2 (en) 2012-12-22 2022-01-04 Monolithic 3D Inc. Method to form a 3D semiconductor device and structure
US11018116B2 (en) 2012-12-22 2021-05-25 Monolithic 3D Inc. Method to form a 3D semiconductor device and structure
US11784169B2 (en) 2012-12-22 2023-10-10 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US10115663B2 (en) 2012-12-29 2018-10-30 Monolithic 3D Inc. 3D semiconductor device and structure
US10892169B2 (en) 2012-12-29 2021-01-12 Monolithic 3D Inc. 3D semiconductor device and structure
US11004694B1 (en) 2012-12-29 2021-05-11 Monolithic 3D Inc. 3D semiconductor device and structure
US11430667B2 (en) 2012-12-29 2022-08-30 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US9385058B1 (en) 2012-12-29 2016-07-05 Monolithic 3D Inc. Semiconductor device and structure
US10600657B2 (en) 2012-12-29 2020-03-24 Monolithic 3D Inc 3D semiconductor device and structure
US11087995B1 (en) 2012-12-29 2021-08-10 Monolithic 3D Inc. 3D semiconductor device and structure
US11177140B2 (en) 2012-12-29 2021-11-16 Monolithic 3D Inc. 3D semiconductor device and structure
US9871034B1 (en) 2012-12-29 2018-01-16 Monolithic 3D Inc. Semiconductor device and structure
US10903089B1 (en) 2012-12-29 2021-01-26 Monolithic 3D Inc. 3D semiconductor device and structure
US11430668B2 (en) 2012-12-29 2022-08-30 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US10651054B2 (en) 2012-12-29 2020-05-12 Monolithic 3D Inc. 3D semiconductor device and structure
US20140225218A1 (en) * 2013-02-12 2014-08-14 Qualcomm Incorporated Ion reduced, ion cut-formed three-dimensional (3d) integrated circuits (ic) (3dics), and related methods and systems
US9536840B2 (en) 2013-02-12 2017-01-03 Qualcomm Incorporated Three-dimensional (3-D) integrated circuits (3DICS) with graphene shield, and related components and methods
US9041448B2 (en) 2013-03-05 2015-05-26 Qualcomm Incorporated Flip-flops in a monolithic three-dimensional (3D) integrated circuit (IC) (3DIC) and related methods
US9177890B2 (en) 2013-03-07 2015-11-03 Qualcomm Incorporated Monolithic three dimensional integration of semiconductor integrated circuits
US10325651B2 (en) 2013-03-11 2019-06-18 Monolithic 3D Inc. 3D semiconductor device with stacked memory
US11935949B1 (en) 2013-03-11 2024-03-19 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US11869965B2 (en) 2013-03-11 2024-01-09 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US8902663B1 (en) 2013-03-11 2014-12-02 Monolithic 3D Inc. Method of maintaining a memory state
US11088130B2 (en) 2014-01-28 2021-08-10 Monolithic 3D Inc. 3D semiconductor device and structure
US11398569B2 (en) 2013-03-12 2022-07-26 Monolithic 3D Inc. 3D semiconductor device and structure
US11923374B2 (en) 2013-03-12 2024-03-05 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US8994404B1 (en) 2013-03-12 2015-03-31 Monolithic 3D Inc. Semiconductor device and structure
US10840239B2 (en) 2014-08-26 2020-11-17 Monolithic 3D Inc. 3D semiconductor device and structure
US10224279B2 (en) 2013-03-15 2019-03-05 Monolithic 3D Inc. Semiconductor device and structure
US9171608B2 (en) 2013-03-15 2015-10-27 Qualcomm Incorporated Three-dimensional (3D) memory cell separation among 3D integrated circuit (IC) tiers, and related 3D integrated circuits (3DICS), 3DIC processor cores, and methods
US9117749B1 (en) 2013-03-15 2015-08-25 Monolithic 3D Inc. Semiconductor device and structure
US11341309B1 (en) 2013-04-15 2022-05-24 Monolithic 3D Inc. Automation for monolithic 3D devices
US11574109B1 (en) 2013-04-15 2023-02-07 Monolithic 3D Inc Automation methods for 3D integrated circuits and devices
US11487928B2 (en) 2013-04-15 2022-11-01 Monolithic 3D Inc. Automation for monolithic 3D devices
US9021414B1 (en) 2013-04-15 2015-04-28 Monolithic 3D Inc. Automation for monolithic 3D devices
US11270055B1 (en) 2013-04-15 2022-03-08 Monolithic 3D Inc. Automation for monolithic 3D devices
US11030371B2 (en) 2013-04-15 2021-06-08 Monolithic 3D Inc. Automation for monolithic 3D devices
US11720736B2 (en) 2013-04-15 2023-08-08 Monolithic 3D Inc. Automation methods for 3D integrated circuits and devices
US9240357B2 (en) 2013-04-25 2016-01-19 Samsung Electronics Co., Ltd. Method of fabricating semiconductor device having preliminary stacked structure with offset oxide etched using gas cluster ion
US9698176B1 (en) * 2013-11-05 2017-07-04 Ananda H. Kumar Silicon-based backplane structures and methods for display applications
KR102148935B1 (ko) * 2013-11-21 2020-08-31 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이의 제조 방법
US11031394B1 (en) 2014-01-28 2021-06-08 Monolithic 3D Inc. 3D semiconductor device and structure
US11107808B1 (en) 2014-01-28 2021-08-31 Monolithic 3D Inc. 3D semiconductor device and structure
US10297586B2 (en) 2015-03-09 2019-05-21 Monolithic 3D Inc. Methods for processing a 3D semiconductor device
CN106605294B (zh) * 2014-08-26 2020-01-21 株式会社尼康 元件制造方法及转印基板
CN104538433A (zh) * 2015-01-09 2015-04-22 昆山工研院新型平板显示技术中心有限公司 有源矩阵有机发光显示器基板及其制造方法
US11011507B1 (en) 2015-04-19 2021-05-18 Monolithic 3D Inc. 3D semiconductor device and structure
US10381328B2 (en) 2015-04-19 2019-08-13 Monolithic 3D Inc. Semiconductor device and structure
US11056468B1 (en) 2015-04-19 2021-07-06 Monolithic 3D Inc. 3D semiconductor device and structure
US10825779B2 (en) 2015-04-19 2020-11-03 Monolithic 3D Inc. 3D semiconductor device and structure
US11956952B2 (en) 2015-08-23 2024-04-09 Monolithic 3D Inc. Semiconductor memory device and structure
US10515981B2 (en) 2015-09-21 2019-12-24 Monolithic 3D Inc. Multilevel semiconductor device and structure with memory
US11978731B2 (en) 2015-09-21 2024-05-07 Monolithic 3D Inc. Method to produce a multi-level semiconductor memory device and structure
US9768109B2 (en) * 2015-09-22 2017-09-19 Qualcomm Incorporated Integrated circuits (ICS) on a glass substrate
US10522225B1 (en) 2015-10-02 2019-12-31 Monolithic 3D Inc. Semiconductor device with non-volatile memory
US10418369B2 (en) 2015-10-24 2019-09-17 Monolithic 3D Inc. Multi-level semiconductor memory device and structure
US12016181B2 (en) 2015-10-24 2024-06-18 Monolithic 3D Inc. 3D semiconductor device and structure with logic and memory
US10847540B2 (en) 2015-10-24 2020-11-24 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11991884B1 (en) 2015-10-24 2024-05-21 Monolithic 3D Inc. 3D semiconductor device and structure with logic and memory
US11114464B2 (en) 2015-10-24 2021-09-07 Monolithic 3D Inc. 3D semiconductor device and structure
US11296115B1 (en) 2015-10-24 2022-04-05 Monolithic 3D Inc. 3D semiconductor device and structure
US11937422B2 (en) 2015-11-07 2024-03-19 Monolithic 3D Inc. Semiconductor memory device and structure
US11114427B2 (en) 2015-11-07 2021-09-07 Monolithic 3D Inc. 3D semiconductor processor and memory device and structure
US11812620B2 (en) 2016-10-10 2023-11-07 Monolithic 3D Inc. 3D DRAM memory devices and structures with control circuits
US11930648B1 (en) 2016-10-10 2024-03-12 Monolithic 3D Inc. 3D memory devices and structures with metal layers
US11251149B2 (en) 2016-10-10 2022-02-15 Monolithic 3D Inc. 3D memory device and structure
US11329059B1 (en) 2016-10-10 2022-05-10 Monolithic 3D Inc. 3D memory devices and structures with thinned single crystal substrates
US11711928B2 (en) 2016-10-10 2023-07-25 Monolithic 3D Inc. 3D memory devices and structures with control circuits
US11869591B2 (en) 2016-10-10 2024-01-09 Monolithic 3D Inc. 3D memory devices and structures with control circuits
US10892016B1 (en) 2019-04-08 2021-01-12 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11018156B2 (en) 2019-04-08 2021-05-25 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11296106B2 (en) 2019-04-08 2022-04-05 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11158652B1 (en) 2019-04-08 2021-10-26 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11763864B2 (en) 2019-04-08 2023-09-19 Monolithic 3D Inc. 3D memory semiconductor devices and structures with bit-line pillars
CN110349843B (zh) * 2019-07-26 2021-12-21 京东方科技集团股份有限公司 薄膜晶体管及其制备方法、生物识别器件、显示装置

Family Cites Families (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BR7507192A (pt) * 1974-11-08 1976-08-10 Western Electric Co Celula fotovoltaica e processo para sua fabricacao
US4400451A (en) * 1981-05-04 1983-08-23 Diamond Shamrock Corporation Solar energy converter
US4396690A (en) * 1981-05-04 1983-08-02 Diamond Shamrock Corporation Device for the simultaneous production of electricity and thermal energy from the conversion of light radiation
ATE135848T1 (de) * 1990-06-29 1996-04-15 Canon Kk Verfahren zum herstellen einer halbleiteranordnung mit einer ausrichtungsmarke
JP2967126B2 (ja) 1990-09-05 1999-10-25 セイコーインスツルメンツ株式会社 平板型光弁基板用半導体集積回路装置
US6067062A (en) 1990-09-05 2000-05-23 Seiko Instruments Inc. Light valve device
US5605598A (en) * 1990-10-17 1997-02-25 The Charles Stark Draper Laboratory Inc. Monolithic micromechanical vibrating beam accelerometer with trimmable resonant frequency
FR2681472B1 (fr) * 1991-09-18 1993-10-29 Commissariat Energie Atomique Procede de fabrication de films minces de materiau semiconducteur.
CA2126446C (en) 1992-01-22 2003-07-15 Duy-Phach Vu Single crystal silicon arrayed devices for projection displays
JPH0611729A (ja) * 1992-06-29 1994-01-21 Kodo Eizo Gijutsu Kenkyusho:Kk 液晶表示装置およびその製造方法
DE69329545T2 (de) * 1992-12-25 2001-05-31 Canon Kk Halbleitervorrichtung für Flüssigkristall-Anzeigevorrichtung und Verfahren zu ihrer Herstellung
JPH06268183A (ja) 1993-03-15 1994-09-22 Fujitsu Ltd 半導体装置の製造方法
FR2714524B1 (fr) * 1993-12-23 1996-01-26 Commissariat Energie Atomique Procede de realisation d'une structure en relief sur un support en materiau semiconducteur
FR2715502B1 (fr) * 1994-01-26 1996-04-05 Commissariat Energie Atomique Structure présentant des cavités et procédé de réalisation d'une telle structure.
JP3142206B2 (ja) 1994-05-26 2001-03-07 三菱マテリアル株式会社 張り合わせ半導体基板の製造方法
US5725729A (en) * 1994-09-26 1998-03-10 The Charles Stark Draper Laboratory, Inc. Process for micromechanical fabrication
JP3109968B2 (ja) * 1994-12-12 2000-11-20 キヤノン株式会社 アクティブマトリクス回路基板の製造方法及び該回路基板を用いた液晶表示装置の製造方法
ATE194466T1 (de) * 1995-02-15 2000-07-15 Ashfield Eng Co Wexford Ltd Betätigungselement für eine sperrvorrichtung eines stuhls
US6247369B1 (en) * 1995-04-04 2001-06-19 The United States Of America As Represented By The Administrator Of The National Aeronautics Of Space Administration Multi-channel electronically scanned cryogenic pressure sensor and method for making same
FR2738671B1 (fr) * 1995-09-13 1997-10-10 Commissariat Energie Atomique Procede de fabrication de films minces a materiau semiconducteur
JPH10293322A (ja) 1997-04-21 1998-11-04 Canon Inc 液晶表示装置およびその製造方法
US6191007B1 (en) * 1997-04-28 2001-02-20 Denso Corporation Method for manufacturing a semiconductor substrate
JP3738798B2 (ja) 1997-07-03 2006-01-25 セイコーエプソン株式会社 アクティブマトリクス基板の製造方法及び液晶パネルの製造方法
US5882987A (en) * 1997-08-26 1999-03-16 International Business Machines Corporation Smart-cut process for the production of thin semiconductor material films
JP3324469B2 (ja) * 1997-09-26 2002-09-17 信越半導体株式会社 Soiウエーハの製造方法ならびにこの方法で製造されるsoiウエーハ
JPH11163363A (ja) 1997-11-22 1999-06-18 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
WO1999030370A1 (fr) * 1997-12-09 1999-06-17 Seiko Epson Corporation Dispositif a semi-conducteur et procede de fabrication, dispositif electro-optique et procede de fabrication, et appareil electronique y ayant recours
JP3697106B2 (ja) 1998-05-15 2005-09-21 キヤノン株式会社 半導体基板の作製方法及び半導体薄膜の作製方法
US5909627A (en) * 1998-05-18 1999-06-01 Philips Electronics North America Corporation Process for production of thin layers of semiconductor material
JP3395661B2 (ja) * 1998-07-07 2003-04-14 信越半導体株式会社 Soiウエーハの製造方法
US6245545B1 (en) * 1999-04-27 2001-06-12 New England Biolabs, Inc. Method for cloning and producing the SwaI restriction endonuclease
JP2001028354A (ja) 1999-05-12 2001-01-30 Sony Corp 半導体装置の製造方法
JP4801249B2 (ja) 1999-11-19 2011-10-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6646287B1 (en) * 1999-11-19 2003-11-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with tapered gate and insulating film
JP3997682B2 (ja) 2000-03-13 2007-10-24 セイコーエプソン株式会社 電気光学装置の製造方法及び電気光学装置
JP2002076336A (ja) * 2000-09-01 2002-03-15 Mitsubishi Electric Corp 半導体装置およびsoi基板
JP2002217417A (ja) 2001-01-12 2002-08-02 Seiko Epson Corp 電気光学装置用基板、電気光学装置及び電子機器
JP4803884B2 (ja) 2001-01-31 2011-10-26 キヤノン株式会社 薄膜半導体装置の製造方法
JP2002229473A (ja) 2001-01-31 2002-08-14 Canon Inc 表示装置の製造方法
JP2002244587A (ja) 2001-02-19 2002-08-30 Sony Corp 薄膜半導体装置及びその製造方法
US7119365B2 (en) * 2002-03-26 2006-10-10 Sharp Kabushiki Kaisha Semiconductor device and manufacturing method thereof, SOI substrate and display device using the same, and manufacturing method of the SOI substrate
US7508034B2 (en) * 2002-09-25 2009-03-24 Sharp Kabushiki Kaisha Single-crystal silicon substrate, SOI substrate, semiconductor device, display device, and manufacturing method of semiconductor device
JP4794810B2 (ja) * 2003-03-20 2011-10-19 シャープ株式会社 半導体装置の製造方法
JP4105044B2 (ja) * 2003-06-13 2008-06-18 株式会社東芝 電界効果トランジスタ
US7897443B2 (en) * 2005-04-26 2011-03-01 Sharp Kabushiki Kaisha Production method of semiconductor device and semiconductor device
JP5142831B2 (ja) * 2007-06-14 2013-02-13 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
US8114722B2 (en) * 2007-08-24 2012-02-14 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
JP2009088500A (ja) * 2007-09-14 2009-04-23 Semiconductor Energy Lab Co Ltd Soi基板の作製方法
US20090117708A1 (en) * 2007-11-01 2009-05-07 Sumco Corporation Method for manufacturing soi substrate
US7842583B2 (en) * 2007-12-27 2010-11-30 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor substrate and method for manufacturing semiconductor device
JP5713603B2 (ja) * 2009-09-02 2015-05-07 株式会社半導体エネルギー研究所 Soi基板の作製方法
JP2011077504A (ja) * 2009-09-02 2011-04-14 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI412102B (zh) * 2007-04-27 2013-10-11 Semiconductor Energy Lab Soi基板和soi基板的製造方法,以及半導體裝置
US8847314B2 (en) 2007-04-27 2014-09-30 Semiconductor Energy Laboratory Co., Ltd. SOI substrate and manufacturing method of the same, and semiconductor device
TWI408701B (zh) * 2007-09-05 2013-09-11 Tel Epion Inc 利用氣體團簇離子束修正工作件之特徵部的方法
TWI697109B (zh) * 2015-09-24 2020-06-21 美商英特爾股份有限公司 在虛擬基板上形成絕緣體上矽(soi)裝置的技術以及關聯的結構
TWI830812B (zh) * 2018-11-21 2024-02-01 日商東京威力科創股份有限公司 基板處理之條件設定支援方法、基板處理系統、記錄媒體及學習模型

Also Published As

Publication number Publication date
KR100693881B1 (ko) 2007-03-13
FR2844394B1 (fr) 2007-06-08
US20120012972A1 (en) 2012-01-19
US7508034B2 (en) 2009-03-24
US20040061176A1 (en) 2004-04-01
CN100573824C (zh) 2009-12-23
KR100641209B1 (ko) 2006-11-01
US20090095956A1 (en) 2009-04-16
CN1492481A (zh) 2004-04-28
KR20060004623A (ko) 2006-01-12
FR2844394A1 (fr) 2004-03-12
KR20040027418A (ko) 2004-04-01
CN101694847A (zh) 2010-04-14
TW200416965A (en) 2004-09-01

Similar Documents

Publication Publication Date Title
TWI260746B (en) Single-crystal silicon substrate, SOI substrate, semiconductor device, display device, and manufacturing method of semiconductor device
US7807500B2 (en) Process for production of SOI substrate and process for production of semiconductor device including the selective forming of porous layer
TWI259508B (en) Semiconductor substrate, semiconductor device, and manufacturing methods for them
JP4451488B2 (ja) 半導体素子の転写方法及び半導体装置の製造方法
USRE42241E1 (en) Method of fabricating a semiconductor device
US7262464B2 (en) Semiconductor device with single crystal semiconductor layer(s) bonded to insulating surface of substrate
TW200306002A (en) Semiconductor device and manufacturing method thereof, SOI substrate and display device using the same, and manufacturing method of the SOI substrate
JP2004288780A (ja) 半導体装置およびその製造方法
JP2004165600A (ja) 単結晶Si基板、半導体装置およびその製造方法
JP2005026472A (ja) 半導体装置の製造方法
JP2003174151A (ja) 半導体薄膜、薄膜半導体装置、及びそれらの製造方法
US20130037816A1 (en) Semiconductor device and manufacturing method thereof
JP4076930B2 (ja) 半導体装置の製造方法
JP2005217050A (ja) 半導体装置の製造方法
JP2003218330A (ja) 半導体薄膜、薄膜半導体装置、及びそれらの製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees