TW201207855A - Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines - Google Patents
Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines Download PDFInfo
- Publication number
- TW201207855A TW201207855A TW100120004A TW100120004A TW201207855A TW 201207855 A TW201207855 A TW 201207855A TW 100120004 A TW100120004 A TW 100120004A TW 100120004 A TW100120004 A TW 100120004A TW 201207855 A TW201207855 A TW 201207855A
- Authority
- TW
- Taiwan
- Prior art keywords
- memory
- wires
- lines
- line
- local bit
- Prior art date
Links
- 230000015654 memory Effects 0.000 title claims abstract description 451
- 239000000758 substrate Substances 0.000 claims abstract description 52
- 239000004065 semiconductor Substances 0.000 claims abstract description 21
- 230000008859 change Effects 0.000 claims abstract description 17
- 230000004044 response Effects 0.000 claims abstract description 8
- 239000000463 material Substances 0.000 claims description 112
- 238000000034 method Methods 0.000 claims description 51
- 239000004020 conductor Substances 0.000 claims description 38
- 210000001747 pupil Anatomy 0.000 claims 1
- 229910052751 metal Inorganic materials 0.000 abstract description 74
- 239000002184 metal Substances 0.000 abstract description 74
- 239000010410 layer Substances 0.000 description 134
- 210000004027 cell Anatomy 0.000 description 74
- 230000003071 parasitic effect Effects 0.000 description 42
- 239000012212 insulator Substances 0.000 description 29
- 230000008569 process Effects 0.000 description 28
- 238000003491 array Methods 0.000 description 23
- 230000015572 biosynthetic process Effects 0.000 description 21
- 230000005055 memory storage Effects 0.000 description 21
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 19
- 230000002829 reductive effect Effects 0.000 description 18
- 238000003860 storage Methods 0.000 description 16
- 229910052799 carbon Inorganic materials 0.000 description 13
- 230000036961 partial effect Effects 0.000 description 13
- 230000004888 barrier function Effects 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 12
- 239000007784 solid electrolyte Substances 0.000 description 12
- 230000008901 benefit Effects 0.000 description 11
- 229910044991 metal oxide Inorganic materials 0.000 description 11
- 150000004706 metal oxides Chemical class 0.000 description 11
- 238000000151 deposition Methods 0.000 description 10
- 230000008021 deposition Effects 0.000 description 9
- 229920002120 photoresistant polymer Polymers 0.000 description 9
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 9
- 239000010936 titanium Substances 0.000 description 9
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 8
- 238000005530 etching Methods 0.000 description 8
- 238000007667 floating Methods 0.000 description 8
- 229910052760 oxygen Inorganic materials 0.000 description 8
- 239000001301 oxygen Substances 0.000 description 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 8
- 229920005591 polysilicon Polymers 0.000 description 8
- 239000002041 carbon nanotube Substances 0.000 description 6
- 239000010949 copper Substances 0.000 description 6
- 230000009977 dual effect Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 229910021393 carbon nanotube Inorganic materials 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- 230000005684 electric field Effects 0.000 description 5
- 238000001459 lithography Methods 0.000 description 5
- 230000007246 mechanism Effects 0.000 description 5
- 230000008018 melting Effects 0.000 description 5
- 238000002844 melting Methods 0.000 description 5
- 150000004767 nitrides Chemical class 0.000 description 5
- 125000006850 spacer group Chemical group 0.000 description 5
- 229910052719 titanium Inorganic materials 0.000 description 5
- 229910052721 tungsten Inorganic materials 0.000 description 5
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 4
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 4
- 238000013500 data storage Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 239000003989 dielectric material Substances 0.000 description 4
- 230000008030 elimination Effects 0.000 description 4
- 238000003379 elimination reaction Methods 0.000 description 4
- 238000011049 filling Methods 0.000 description 4
- 239000000203 mixture Substances 0.000 description 4
- 230000007935 neutral effect Effects 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 229910052697 platinum Inorganic materials 0.000 description 4
- 210000004508 polar body Anatomy 0.000 description 4
- 230000009467 reduction Effects 0.000 description 4
- 229910052709 silver Inorganic materials 0.000 description 4
- 229910052715 tantalum Inorganic materials 0.000 description 4
- 229910005866 GeSe Inorganic materials 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 3
- 238000004458 analytical method Methods 0.000 description 3
- 239000003575 carbonaceous material Substances 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 239000000428 dust Substances 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 238000001465 metallisation Methods 0.000 description 3
- 239000012782 phase change material Substances 0.000 description 3
- 229910052707 ruthenium Inorganic materials 0.000 description 3
- 235000012431 wafers Nutrition 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- 210000004460 N cell Anatomy 0.000 description 2
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 229910003481 amorphous carbon Inorganic materials 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 2
- 239000002131 composite material Substances 0.000 description 2
- 238000012937 correction Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000000707 layer-by-layer assembly Methods 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 150000002739 metals Chemical class 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000008672 reprogramming Effects 0.000 description 2
- 230000002441 reversible effect Effects 0.000 description 2
- -1 silver ions Chemical class 0.000 description 2
- 239000004575 stone Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 2
- 229910052723 transition metal Inorganic materials 0.000 description 2
- 239000013598 vector Substances 0.000 description 2
- ITWBWJFEJCHKSN-UHFFFAOYSA-N 1,4,7-triazonane Chemical compound C1CNCCNCCN1 ITWBWJFEJCHKSN-UHFFFAOYSA-N 0.000 description 1
- 241000251468 Actinopterygii Species 0.000 description 1
- 101100008046 Caenorhabditis elegans cut-2 gene Proteins 0.000 description 1
- 101100014160 Chlamydomonas reinhardtii GBLP gene Proteins 0.000 description 1
- 229910002451 CoOx Inorganic materials 0.000 description 1
- JPVYNHNXODAKFH-UHFFFAOYSA-N Cu2+ Chemical compound [Cu+2] JPVYNHNXODAKFH-UHFFFAOYSA-N 0.000 description 1
- 229910005542 GaSb Inorganic materials 0.000 description 1
- 229910005900 GeTe Inorganic materials 0.000 description 1
- 229910005855 NiOx Inorganic materials 0.000 description 1
- 241000283973 Oryctolagus cuniculus Species 0.000 description 1
- 235000006040 Prunus persica var persica Nutrition 0.000 description 1
- 240000006413 Prunus persica var. persica Species 0.000 description 1
- 102220569696 Pyridoxal-dependent decarboxylase domain-containing protein 1_M11S_mutation Human genes 0.000 description 1
- 206010039740 Screaming Diseases 0.000 description 1
- 229910004491 TaAlN Inorganic materials 0.000 description 1
- 229910004166 TaN Inorganic materials 0.000 description 1
- 229910003070 TaOx Inorganic materials 0.000 description 1
- 229910004211 TaS2 Inorganic materials 0.000 description 1
- 229910004200 TaSiN Inorganic materials 0.000 description 1
- 229910010413 TiO 2 Inorganic materials 0.000 description 1
- 229910008482 TiSiN Inorganic materials 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 238000000231 atomic layer deposition Methods 0.000 description 1
- 230000006399 behavior Effects 0.000 description 1
- 239000011230 binding agent Substances 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000013590 bulk material Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 210000005056 cell body Anatomy 0.000 description 1
- 239000005387 chalcogenide glass Substances 0.000 description 1
- 150000004770 chalcogenides Chemical class 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 229910001431 copper ion Inorganic materials 0.000 description 1
- 238000002425 crystallisation Methods 0.000 description 1
- 230000008025 crystallization Effects 0.000 description 1
- 230000006378 damage Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 208000037265 diseases, disorders, signs and symptoms Diseases 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 230000005484 gravity Effects 0.000 description 1
- 238000009396 hybridization Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- HTXDPTMKBJXEOW-UHFFFAOYSA-N iridium(IV) oxide Inorganic materials O=[Ir]=O HTXDPTMKBJXEOW-UHFFFAOYSA-N 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- QRXWMOHMRWLFEY-UHFFFAOYSA-N isoniazide Chemical compound NNC(=O)C1=CC=NC=C1 QRXWMOHMRWLFEY-UHFFFAOYSA-N 0.000 description 1
- 238000013507 mapping Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 230000013011 mating Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910001507 metal halide Inorganic materials 0.000 description 1
- 150000005309 metal halides Chemical class 0.000 description 1
- 230000003278 mimic effect Effects 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 210000003205 muscle Anatomy 0.000 description 1
- 239000002071 nanotube Substances 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 229910052763 palladium Inorganic materials 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 238000005036 potential barrier Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 238000010791 quenching Methods 0.000 description 1
- 230000000171 quenching effect Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 150000004771 selenides Chemical class 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000002689 soil Substances 0.000 description 1
- 238000004528 spin coating Methods 0.000 description 1
- 238000005507 spraying Methods 0.000 description 1
- 230000000638 stimulation Effects 0.000 description 1
- 150000004772 tellurides Chemical class 0.000 description 1
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 1
- 230000001131 transforming effect Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 150000003624 transition metals Chemical class 0.000 description 1
- 229910052720 vanadium Inorganic materials 0.000 description 1
- 238000007740 vapor deposition Methods 0.000 description 1
- 238000012795 verification Methods 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/10—Programming or data input circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/003—Cell access
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/20—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B63/00—Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
- H10B63/80—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
- H10B63/84—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
- H10B63/845—Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays the switching components being connected to a common vertical conductor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2213/00—Indexing scheme relating to G11C13/00 for features not covered by this group
- G11C2213/70—Resistive array aspects
- G11C2213/71—Three dimensional array
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/231—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
- H10N70/235—Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect between different crystalline phases, e.g. cubic and hexagonal
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/24—Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/20—Multistable switching devices, e.g. memristors
- H10N70/24—Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
- H10N70/245—Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies the species being metal cations, e.g. programmable metallization cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/821—Device geometry
- H10N70/823—Device geometry adapted for essentially horizontal current flow, e.g. bridge type devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/882—Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
- H10N70/8828—Tellurides, e.g. GeSbTe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/883—Oxides or nitrides
- H10N70/8833—Binary metal oxides, e.g. TaOx
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N70/00—Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
- H10N70/801—Constructional details of multistable switching devices
- H10N70/881—Switching materials
- H10N70/884—Switching materials based on at least one element of group IIIA, IVA or VA, e.g. elemental or compound semiconductors
- H10N70/8845—Carbon or carbides
Landscapes
- Semiconductor Memories (AREA)
- Read Only Memory (AREA)
Description
201207855 六、發明說明: 【發明所屬之技術領域】 此申請案之標的物係關於可再程式化非揮發性記憶體胞 陣列之結構、使用及製作,且更具體而言係關於形成於半 導體基板上之記憶體儲存元件之三維陣列。 【先前技術】 利用快閃記憶體之可再程式化非揮發性大容量資料儲存 系統之使用係廣泛用於儲存電腦檔案、相機圖像及由其他 類型之主機產生及/或使用之資料。一流行形式之快閃記 憶體係透過一連接器可抽換地連接至主機之一卡。存在諸多 不同的市售快閃記憶卡,其實例為以商標CompactFlash (CF)、 the MultiMediaCard (MMC) ' Secure Digital (SD) ' miniSD ' microSD、Memory Stick、Memory Stick Micro、xD-Picture Card、SmartMedia及TransFlash售賣之彼等快閃記憶卡。此 等卡根據其說明書具有特有之機械插頭及/或電介面,且 插入至提供為主機之一部分或與主機連接之配對插座中。 廣泛使用之另一形式之快閃記憶體系統為快閃驅動機, 其係一小的經伸長封裝中之一手持式記憶體系統,該封裝 具有用於藉由將其插入至一主機之USB插座中而與該主機 連接之一通用串列匯流排(USB)插頭。本發明之受讓人 SanDisk公司以其 Cruzer、Ultra及 Extreme Contour 商標售 賣快閃驅動機。在另一形式之快閃記憶體系統中,大量記 憶體係永久地安裝於主機系統内,例如安裝於一筆記型電 腦内替代常用之磁碟驅動大容量資料儲存系統。此三個形 156761.doc 201207855 式之大容量資料儲存系統中之每一者通常包含同一類型之 快閃記憶體陣列。其每一者亦通常含有其自身之記憶體控 制器及驅動器,但亦存在某些唯記憶體系統(m_ry 〇叫 system),該等唯記憶體系統替代地至少部分地由該記憶體 所連接至之主機所執行之軟體控制。快閃記憶體通常形成 於一個或多個積體電路晶片上且控制器通常形成於另一電 路晶片上。但在包含該控制器之某些記憶體系統中,尤其 在嵌入於一主機内之彼等記憶體系統中,記憶體、控制器 及驅動器通常形成於一單個積體電路晶片上。 存在藉以在主機與快閃記憶體系統之間傳送資料之兩種 主要技術。在該兩種技術中之一者中,將由該系統產生或 接收之資料檔案之位址映射至為該系統創建之一連續邏輯 位址空間之不同範圍中。該位址空間之廣度通常足以涵蓋 該系統能夠處置之位址之全部範圍。作為一個實例,磁碟 儲存驅動機透過此一邏輯位址空間與電腦或其他主機系統 通仏。主機系統藉由一檔案配置表(FAT)記錄指派至其檔 案之邏輯位址,且記憶體系統維持彼等邏輯位址至實體記 憶體位址(儲存資料之處)中之一映射。大多數市售記惊卡 及快閃驅動機利用此類型之介面,乃因其模仿主機已普遍 介接之磁碟驅動機之介面。 在該兩種技術中之第二者中,唯一地識別由一電子系統 產生之資料檔案且其資料係藉由檔案内之偏移而邏輯定 址。然後,在記憶體系統内將此等檔案識別符直接映射為 實體記憶體位置》在別處(例如在第US 2006/0184720 ^號 156761.doc 201207855 專利申請公開案中)闡述及對比了兩個類型之主機/記憶體 系統介面。 快閃S己憶體系統通常利用具有記憶體胞陣列之積體電 路,該等S己憶體胞根據其中所儲存之資料個別地儲存控制 β亥等6己憶體胞之臨限位準之一電荷。導電浮動閘極係最普 遍地知供為g己憶體胞之用以儲存該電荷之部分,但替代地 使用介電電荷陷獲材料。對於用於大容量儲存系統之記憶 體胞陣列,一NAND架構通常較佳。其他架構(例如N〇R) 通*替代地用於小容量記憶體。藉由參照美國專利第 5,570,315 > 5,774,397 ^ 6,046,935 > 6,373,746 ^ 6,456,528 > 6’522’580、6’643,188、6,771,536、6,781,877 及 7,342,279 號 可獲得作為快閃記憶體系統之一部分之NAND快閃陣列及 其操作之實例。 夕年以來,§己憶體胞陣列中所储存之每一位元之資料所 必需之積體電路面積之量已顯著減小且目標尚需進一步減 小此面積。因此,快閃記憶體系統之成本及大小亦減小。 NAND陣列架構之使用有助於此但亦已採用其他途徑來減 小記憶體胞陣列之大小。此等其他途徑中之一者為:在一 半導體基板上形成在不同平面中彼此叠加之多個二維記憶 體胞陣列替代更典型之單個陣列。美國專利第7,〇23,739及 7,177,191號中給出具有多個堆疊式NAND快閃記憶體胞陣 列平面之積體電路之實例。 另一類型之可再程式化非揮發性記憶體胞使用可變電阻 記憶體元件,可將該等可變電阻記憶體元件設定至導電或 156761.doc 201207855 非導電狀態(或另一選握兔,八ρι 史擇為,刀別設定至低或高電阻狀 態且額外地將某些可變電阻記憶體元件設定至部分導 電狀態且保持在彼狀離中亩φ _ % 狀匕、τ直至隨後重設至初始狀況。該等 可變電阻元件個別地連接於以二維陣列彼此交叉之兩個正 . $延伸導體(通常為位域與字線)之間。此—㈣之狀態 * 豸常藉由置放於相交導體上之恰當電壓改變。由於必須亦 2此等電壓施加至大量其他未選定電阻元件(此乃因當選 疋70件之狀態為經程式化或讀取時,其係沿相同導體連 接)’因此二極體通常與可變電阻元件串聯連接以減小可 流動穿過其之茂漏電流。期望針對大量記憶體胞並行執行 ^料讀取及程式化操作導致將讀取或程式化電壓施加至極大 量之其他記憶體胞。專利申請公開案第us 2009/0001344 A1 號中給出了可變電阻記憶體元件及相關聯二極體之一陣列 之一實例。 【發明内容】 根據本發明之一通用框架,三維記憶體包含配置成由具 有X、y及Z方向之矩形座標界定且具有在2方向上堆疊之複 數個平行平面之三維型樣之記憶體元件。每一平面中之記 憶體元件係由與複數個全域位元線串聯之複數個字線及相 • 對紐局部位元線存取。該複數個局部位元線在2方向上穿 過该複數個平面’且配置成在X方向上之列及在y方向上之 行之二維矩形陣列。每一平面中之複數個字線在X方向上 伸長,且在7方向上在個別平面中之複數個局部位元線之 間間隔開且與個別平面中之該複數個局部位元線分離。一 156761.doc 7 201207855 非揮發性再程式化記憶體元件位於—字線與局部位元線之 間的一交又點附近,且可由該字線及局部位元線存取,且 其中-記憶體元件群組可由—共同字線及_局部位元線列 並行存取。 該記憶體具有三維電阻網結構。該三維陣列中所使用之 記憶體元件較佳為可變電阻記憶體元件。亦即,個別記憶 體兀件之電阻(且因此相反地電導)通常因跨越正交相交導 體(該7G件連接至其)所置放之一電壓而改變。相依於可變 電阻疋件之類型,狀態可回應於跨越其之一電壓、穿過其 之-電流位準、跨越其之—電場量、施加至其之—熱位準 及諸如此類而改變。在某些可變電阻元件材料之情形中, 正是將電壓、電流、電場、熱及諸如此類施加至該元件之 時間量判定其導電狀態何時改變及該改變發生所在之方 向。在此等狀態改變操作之間,記憶體元件之電阻保持不 變,因此為非揮發性。可藉助自具有不同性質及操作特性 之各種各樣的此等材料選擇之一記憶體元件材料實施上文 所概述之三維陣列架構。 該三維記憶體較佳地具有一單側字線架構,其中每—字 線獨佔地連接至一記憶體元件列。此係藉由針對每一記$ 體元件列提供一個字線來實現,而不是在兩個記憶體元; 列之間共用一個字線並跨越該等字線鏈接跨越該陣列之呓 憶體元件。一單側字線架構提供獨佔地用於每—記憶體^ 件列之一字線而不是在兩個記憶體元件列之間共用一個字 線,從而避免跨越該等字線鏈接跨越該陣列之記憶體2 156761.doc 201207855 件。儘管該記憶體元件列亦係藉由一對應局部位元線列存 取,但她鄰局部位元線列之間的輕合且因此該字線以外的 浪漏電流不存在擴展。此幫助減小跨越電阻網狀結構之茂 漏。 垂直位元線及水平字線之有效解碼 記憶體元件之三維陣㈣跨越定位於—半導體基板上方 不同距離處之多個平面層而形成。該等記憶體元件回應於 跨越記憶體元件正施如之_電壓差m改變—電導位 準。該三維陣列包括自該基板穿過該多個平面層之二維柱 線陣列。m線充當用於與每-平面上之-字線陣 列-起存取該等記憶體元件之局部位元線。一第二組柱線 連接至該等字線。該基板上之—金屬㈣列可㈣地連接 至該等柱線以提供對該等第—及第二組柱線之存取,從而 提供分別對該三維陣列之位元線及字線之存取。 這提供-高度可擴展性架構以用於解碼位元線及字線。 舉例而言,電阻網狀結構中㈣的原因之—係由於跨越個 別字線之長度之有限電阻。可將該等字線分段以減小其電 阻。可藉由撥更多柱線及金屬線供增加數目個片段之用而 容易地存取經分段字線。 創新性二維可變雷卩且i I i @ 4 燹%阻兀•件圯憶體系統之各個態樣、優 點、特徵及細節包含於下^Λ 匕3於下文對本發明實例性f例之-說明 中’該說明應結合附圖一起閱讀。 本文中所提及之所有專利、專利申請案、論文、其他公 開案、文獻及諸如此類皆出於各種目的以全文Mm 156761.doc -9. 201207855 入本文中》若在所併入之公開案、樓案或諸如此類中之任 一者與本申請案之間存在術語之定義或使用之任何不一致 或衝突,則應以本申請案之定義或使用為准。 【實施方式】 最初參照圖1 ’以三維記憶體10之一部分之一等效電路 之形式示意性地且大體地圖解說明此一記憶體之一架構β 此係上文所概述之三維陣列之一具體實例。使用一標準二 維矩形座標系統11作為參考,向量X、y及Ζ中之每一者之 方向與其他兩者正交。 用於選擇性地連接内部記憶體元件與外部資料電路之一 電路較佳地形成於一半導體基板13中。在此具體實例中, 利用選擇或切換裝置Qxy之二維陣列,其中χ給出該裝置在 X方向上之一相對位置且丫給出其在丫方向上之相對位置。 作為實例,個別裝置Qxy可係一選擇閘或選擇電晶體。全 域位元線(GBLX)在y方向上伸長且在乂方向上具有由下標指 示之相對位置。全域位元線(GBLx)可個別地與在χ方向上 具有相同位置之選擇裝置q之源極或汲極連接,但在讀取 且通常亦在程式化期間,一次僅接通與一特定全域位元線 連接之一個選擇裝置。個別選擇裝置Q之源極或汲極中之 另一者與局部位元線(LBLxy)中之一者連接。局部位元線 在Z方向±垂直地伸長且在χ(列)Ay(行)方向上形成一規則 二維陣列。 為連接-組(在此實例中,指定為一列)局部位元線與對 應之全域位元線,控制閘極線8(^在}{方向上伸長且與在y 156761.doc •10· 201207855 方向上具有一共同位置之一單個列選擇裝置之控制端 子(閘極)連接。因此,相依於控制閘極線SGy中之哪一者 接收到接通其所連接至之選擇裝置之一電塵,選擇裝置 Qxy一次將跨越在X方向(在y方向上具有相同位置)上之一局 邛位元線列(LBLxy)連接至全域位元線(GBLx)中之對應者。 剩餘之控制閘極線接收保持其所連接之選擇裝置關斷之電 壓。可注意到,由於僅一個選擇裝置(Qxy)與局部位元線 (LBLxy)中之每一者一起使用,因此該陣列之在父及丫兩個 方向上跨越半導體基板之間距可製作得極小且因此記憶 體儲存元件之密度大。 記憶體儲存元件Mzxy形成於在基板13上方在2方向上之 不同距離處定位之複數個平面中。圖1中圖解說明兩個平 面1及2,但通常將存在更多平面,例如4個、6個或甚至更 多個。在距離z處之每一平面中,字線臂^^在乂方向上伸長 且在y方向上在局部位元線(LBLxy)之間間隔開。每一平面 之字線WLzy個別地與該等字線每一側上之局部位元線 LBLxy中之毗鄰兩者交叉。個別記憶體儲存元件M叩連接 於毗鄰此等個別交又點之一個局部位元線LBLu與一個字 線WLzy之間。因此,一個別記憶體元件可藉由在該記 憶體7L件連接於其間之局部位元線LBLxy與字線WL巧上置 放恰當之電壓來定址。該等電壓經選擇以提供致使記憶體 元件之狀態自一現有狀態改變至期望之新狀態所必需之電 刺激。此等電壓之位準、持續時間及其他特性相依於用於 該等記憶體元件之材料。 156761.doc 201207855 該三維記憶體胞結構之每一 r平面」通常由至少兩個層 形成:其中定位有導電字線WLzy之一個層及使該等平面彼 此電隔離之一介電材料之另一層。相依於(例如)記憶體元 件Mzxy之結構,在每一平面中亦可出現額外層。該等平面 彼此疊加地堆疊於一半導體基板上,其中局部位元= 該等局部位元線延伸穿過之每一平面之儲存元件 MZXy連接。 圖2係可使用圖丨之三維記憶體1〇之一說明性記憶體系統 之一方塊圖。資料輸入輸出電路21經連接以圖丨之全域位 το線GBLX並行地提供(在程式化期間)及接收(在讀取期間) 表示經定址儲存元件Mzxy中所儲存之資料之類比電量。電 路21通常含有用於在讀取期間將此等電量轉換為數位資料 值之感測放大器,該等數位值然後被經由線23傳遞至一記 憶體系統控制器25。相反地,欲程式化至陣列1〇中之資料 由控制器25發送至輸入輸出電路21,然後該輸入輸出電路 藉由在全域位元線GBLX上置放恰當電壓來將彼資料程式 化至經定址記憶體元件中。對於二進制操作,一個電壓位 準通常係置放於一全域位元線上以表示二進制「丨」且另 -電壓位準用以表示二進制「〇」。藉由由各別字線選擇電 路27及局部位元線電路29置放於字線WLzy&選擇閘極控制 線3〇7上之電壓來定址記憶體元件以用於讀取或程式化。 在圖1之特定三維陣列中,位於一選定字線與在一個例項 處透過選擇裝置Qxy連接至全域位元線GBLx之局部位元線 LBLxy*之任一者之間的記憶體元件可藉由透過選擇電路 156761.doc • 12- 201207855 27及29施加適當電壓來定址以用於程式化或讀取。 記憶體系統控制器25通常自一主機系統3 1接收資料且向 6亥主機系統發送資料。控制器2 5通常含有用於暫時儲存此 等資料及操作資訊之若干隨機存取記憶體(RAm)34。命 令、狀態信號及正被讀取或程式化之資料之位址亦在控制 器25與主機3 1之間交換。該記憶體系統與各種各樣的主機 系統一起操作。其包含個人電腦(PC)、膝上型電腦及其他 可攜式電腦、蜂巢式電話、個人數位助理(pda)、數位照 相機、數位攝像機及可攜式音訊播放器。該主機通常包含 用於一個或多個類型之記憶卡或快閃驅動機之一内建式插 座33 ’該插座接受記憶體系統之一配對記憶體系統插頭 35 ’但某些主機需要使用其中插入有一記憶卡之配接器, 且其他主機需要在其間使用電纜。另一選擇為,該記憶體 系統可建立至該主機系統中作為其一組成部分。 記憶體系統控制器25向解碼器/驅動器電路37傳遞自該 主機接收之命令》類似地,將由記憶體系統產生之狀態信 號自電路37傳送至控制器25。在其中該控制器控制幾乎所 有記憶體操作之情形中,電路37可係簡單邏輯電路,或可 包含一狀態機以控制執行給定命令所必需之重複記憶體操 作中之至少某些操作。將由解碼命令所得之控制信號自電 路3 7施加至子線選擇電路27、局部位元線選擇電路29及資 料輸入輸出電路21。位址線39亦自控制器連接至電路27及 29,該等位址線攜載陣列1〇内之欲存取之記憶體元件之實 體位址以執行來自主機之一命令。該等實體位址對應於自 156761.doc -13- 201207855 主機系統31接收之邏輯位址,轉換係由控制器25及/或解 碼器/驅動器37做出。因此,電路29藉由在用以連接選定 局部位元線(LBLxy)與全域位元線(GBLx)之選擇裝置q”之 控制元件上置放恰當電壓來部分地定址陣列1〇内之指定儲 存元件。藉由電路27將恰當電壓施加至該陣列之字線 來元成該定址。 儘管圖2之記憶體系統利用圖〗之三維記憶體元件陣列 1 〇,但該系統並不限於僅使用彼陣列架構。另一選擇係, 一給定記憶體系統可組合此類型之記憶體與另一其他類 型,包含快閃記憶體(例如,具有一 NAND記憶體胞陣列架 構之快閃)、一磁碟驅動機或某一其他類型之記憶體。該 另一類型之記憶體可具有其自身之控制器,或可在某些情 形中與二維記憶體胞陣列1 0共用控制器2 5,尤其當處於一 操作級之兩個類型之記憶體之間存在某一相容性時。 儘管圖1之陣列中之記憶體元件3^^中之每一者可經個 別地定址以用於根據傳入資料改變其狀態或用於讀取其現 有儲存狀態,但以多個記憶體元件為單位並行地程式化及 磧取該陣列當然較佳。在圖1之三維陣列中,可並行地程 式化及讀取一個平面上之一記憶體元件列。並行操作之記 憶體元件之數目相依於連接至選定字線之記憶體元件之數 目。在某些陣列中’可將字線分段(圖1中未展示)以使得沿 其長度連接之總數目個記憶體元件中之僅一部分(即,連 接至該等區段中之一選定區段之記憶體元件)可經定址以 用於並行操作。 156761.doc 201207855 其資料已變為過期之先前經程式化記憶體元件可經定址 及自其先前經程式化所處之狀態再程式化。因此,正被並 行再程式化之記憶體元件之狀態將通常在彼此之間具有不 同開始狀態。對於諸多記憶體元件材料而言,此係可接 受,但通常較佳地在再程式化一群組記憶體元件之前將其 重设至一共同狀態。出於此目的,可將記憶體元件分組至 右干區塊中,其中每一區塊之記憶體元件係大致重設至一 共同狀態(較佳地係經程式化狀態中之一者)以準備用於隨 後程式化該等記憶體元件。若正使用之記憶體元件材料之 特性為以比自第二狀態改變回該第一狀態所花費之時間顯 著為少之時間自一第一狀態改變至一第二狀態,則較佳選 擇致使做出花費較長時間之轉變之重設操作。然後,比重 設更快地進行程式化。較長之重設時間通常不係一問題, 此乃.因重設僅含有過期資料之記憶體元件區塊於先前技術 中的大部分情形下通常係能夠實現的,因此不會不利地影 響記憶體系統之程式化效能。 藉助使用記憶體元件之區塊重設,可以與當前快閃記憶 體胞陣列類似之一方式操作可變電阻記憶體元件之三維陣 列。將一 5己憶體7G件區塊重設至一共同狀態對應於將一快 閃記憶體胞區塊抹除至一經抹除狀態。本文中之個別記憶 體元件區塊可進一步劃分為複數個儲存元件頁,其中一頁 之記憶體元件被一起程式化及讀取。此係如同快閃記憶體 中之頁之使用。固別頁之記憶體元件被一起帛式化及讀 取。當然,在程式化時,欲儲存由重設狀態表示之資料之 156761.doc •15· 201207855 彼等記憶體元件不自該重設狀態改變。一頁之記憶體元件 中需要改變至另一狀態以表示其中正儲存之資料之彼等纪 憶體元件藉由程式化操作來改變其狀態。 圖3中圖解說明使用此等區塊及頁之一實例,其提供圖1 之陣列之平面1及2之平面示意圖。以二維展示跨越該等平 面中之每一者延伸之不同字線WLzy及延伸穿過該等平面之 局部位元線LBLxy。個別區塊係由在該等平面中之一單個 平面中連接至一個字線(或若該等字線分段,則係一字線 之一個區段)之兩個側之記憶體元件構成。因此,在該陣 列之每一平面中存在極大數目個此等區塊。在圖3中所圖 解說明之區塊中,連接至一個字線WL!2之兩個側之記憶體 元件Μιΐ4、Mi24、Μ丨34、Mhs、Mi25及Μ丨35中之每一者形 成該區塊。當然,將存在沿一字線之長度連接之更多個記 憶體元件’但為簡明起見僅圖解說明其中之少數幾個記憶 體元件。每一區塊之記憶體元件係連接於單個字線與局部 位元線中之不同者之間,即’對於圖3中所圖解說明之區 塊而言’連接於字線WLu與各別局部位元線lbL12、 LBL22、LBL32、LBLI3、LBL23及lbl33之間。 圖3中亦圖解說明一頁。在正闡述之具體實施例中,每 區塊存在兩個頁。一個頁係由沿該區塊之字線之一個側之 記憶體元件形成’且另一頁係由沿該字線之相對側之記憶 體元件形成。圖3中所標記之實例性頁係由記憶體元件 Mm、Μ124&Μ134形成。當然,一頁通常將具有極大數目 個記憶體元件以便能夠一次程式化及讀取大量資料。為解 15676l.doc -16- 201207855 釋之簡明起見,僅包含圖3之該頁之儲存元件中之少數幾 個儲存元件。 現在將闡述在將圖丨及圖3中之記憶體陣列操作為圖2之 記憶體系統中之陣列10時,該等記憶體陣列之實例性重 «又、程式化及續取操作。對於此等實例,記憶體元件 中之每一者被認為是包含一非揮發性記憶體材料,該非揮 發性記憶體材料可藉由跨越記憶體元件加不同極性之電壓 (或電流)或具有相同極性但不同量值及/或持續時間之電壓 而在不同電阻位準之兩個穩定狀態之間切換。舉例而言, 可藉由使電流在一個方向上穿過該元件來將一類材料置放 於一高電阻狀態中,且藉由使電流在另一方向上穿過該元 件來將該類材料置放於一低電阻狀態中。或者,在使用相 同電壓極性切換之情形中,一個元件可能需要—較高電壓 及一較短時間來切換至一高電阻狀態,以及一較低電壓及 一較長時間來切換至_較低電阻狀態。此等狀態係指示儲 存個資料位元之個別記憶體元件之兩個記憶體狀態,其 相依於記憶體元件狀態而係一「〇」或一「丨」。 為重設(抹除)一記憶體元件區塊’將彼區塊中之記憶體 兀件置放於其高電阻狀態中。此狀態將遵循當前快閃記情 體陣列中所使用之慣例而被指定為邏輯資料狀態「1」,伸 另選擇為,其可被指定為一「〇」。如由圖3中之實例所 展不,一區塊包含電連接至一個字線WL*其區段之所有 記憶體元件。一區塊係該陣列中被一起重設之記憶體元件 之最小單位。其可包含數千個記憶體元件。若—字線之— 156761.doc 201207855 個側上之一 S己憶體元件列包含其中之(例如)丨〇〇〇個記憶體 元件’則一區塊將具有來自該字線之每一側上之兩個列之 2000個記憶體元件。 可採取以下步驟使用圖3中所圖解說明之區塊作為一實 例來重設一區塊之所有記憶體元件: 1·藉由圖2之電路21將所有全域位元線(圖1及圖3之陣列 中之GBL]、GBL2及GBL3)設定至〇伏。 2.將該區塊之一個字線之每一側上之至少兩個選擇閘 極線设定至H’伏,以使得在y方向上位於該字線之每一 側上之局部位元線透過其選擇裝置連接至其各別全域位 兀線且因此達到〇伏。使電壓H,足夠高(例如介於〗至3伏 之範圍中之某—電壓,通常為2伏)以接通選擇裝置 Qxy。圖3中所展示之區塊包含字線WLi2,使得藉由圖2 之電路29將彼字線之每一側上之選擇閘極線犯2及 SG3(圖υ設定至Η·伏以接通選擇裝置a。Q22、Q32、 Q13 Q23及Q33。此致使在χ方向上延伸之兩個她鄰列中 之局部位元線LBLl2、LBL22、LBL32、肌门、進23及 LBL33中之每一者連接至全域位元線GBLl、gbl2& gbl3中之各別者。在丫方肖上彼此就鄰之局部位元線中 之兩者連接至-單個全域位元線。然、後,將彼等局部位 元線設定至全域位元線之〇伏。剩餘之局部位元線較佳 地保持不連接且其中其電壓浮動。 3.將正被重設之區塊之字線設定此重設電壓值 相依於記憶體元件中之切換材料q可介於i伏之 156761.doc 201207855 部分至幾伏之間。將該陣列之所有其他字線(包含選定 平面1之其他字線及其他未選定平面上之所有字線)設定 至〇伏。在圖1及圖3之陣列中,字線WLi2係置放於贿 處’而該陣列中之所有其他字線係置放於G伏處,所有 此等操作皆係藉由2之電路27。 結果係跨越該區塊之記憶體元件中之每一者置放H伏。 在圖3之實例性區塊中,此包含記憶體元件Μ]"、Mm、 Mu*、M11S、Mm及Μ丨35。對於正被用作一實例之記憶體 材料類3!!,穿過此等記憶體元件之所得電流將纟中尚未處 於一高電阻狀態中之任一者置放於彼重設狀態中。 可主意到,由於僅一個字線具有一非〇電壓,因此不會 有雜散電流流動《該區塊之該一個字線上之電壓可致使電 流僅穿過該區塊之記憶體元件流動至接地。亦不存在可將 未選定及電浮動之局部位元線中之任一者驅動至Η伏之 物,因此將不存在跨越該區塊外部之該陣列之任何其他記 憶體元件之電壓差。因此,不跨越其他區塊中之未選定記 憶體元件施加可致使其被無意地擾亂或重設之電壓。 亦可注意到,可藉由將字線與毗鄰選擇閘極之任一組合 刀別》又疋至Η或Η'來同時地重設多個區塊。在此情形申, 這樣做之唯一代價係同時重設增加數目個記憶體元件所需 之電流量之一增加。此影響所需之電力供應之大小。 頁之§己憶體元件較佳地經同時程式化以增加記憶體系 統操作之並行性。圖4中提供圖3中所指示之頁之一展開 圖’其中添加注解以圖解說明一程式化操作。該頁之個別 156761.doc -19- 201207855 記憶體元件最初係處於其重設狀態中,此乃因其區塊中之 所有記憶體元件先前已被重設。本文中採用重設狀態來表 不一邏輯資料「1」。對於根據正被程式化至該頁中之傳入 資料將儲存一邏輯資料「0」之此等記憶體元件中之任一 者,將彼等記憶體元件切換至其低電阻狀態、其設定狀態 中,同時該頁之剩餘記憶體元件保持於重設狀態中。 為程式化一頁’僅接通一選擇裝置列,從而導致僅一局 部位元線列連接至全域位元線。另一選擇為,此連接允許 該區塊之兩個頁之記憶體元件在兩個順序程式化循環中被 程式化’然後此使得重設單元及程式化單元中之記憶體元 件之數目相等。 參照圖3及圖4 ’闡述記憶體元件m114、M124及M134之一 個所指示頁内之一實例性程式化操作,如下: 1.置放於全域位元線上之電壓係根據由該記憶體系統 接收之用於程式化之資料之型樣。在圖4之實例中, GBL攜載邏輯資料位元「1」,GBl2攜載邏輯位元「〇」 且GBL3攜載邏輯位元「1」。如圖所展示,該等位元線 係分別設定至對應電壓Μ、Η及Μ,其中Μ位準電壓較高 但不足以程式化一記憶體元件,且Η位準足夠高以迫使 一記憶體元件進入經程式化狀態中。Μ位準電壓可介於 0伏與Η之間約為Η位準電壓之一半》舉例而言,一河位 準可係0.7伏,且一Η位準可係1.5伏。用於程式化之η位 準不必與用於重設或讀取之Η位準相同。在此情形中, 根據所接收之資料,記憶體元件及Μ134將保持在其 156761.doc -20- 201207855 重又狀中而5己憶體元件Ml24正被程式化。因此’藉 由以下步驟將程式化電塵僅施加至此頁之記憶體元件 Mi24。 將正被程式化之頁之字線(在此情形中,選定字線 WL〗2)設定至〇伏。此係該頁之記憶體元件所連接至之唯 一子線。將所有平面上之其他字線中之每一者設定至Μ 位準由圖2之電路27施加此等字線電壓。 3.將該選定字線之每一側下方及每一側上之選擇閘極 線中之一者設定至Η,電壓位準以選擇一頁用於程式化。 對於圖3及圖4中所指示之頁,在選擇閘極線SG2上置放 Η·電壓以接通選擇裝置Qu、Q22及Q32(圖1) ^在此實例 中’將所有其他選擇閘極線(即,線SG1&SG3)設定至〇 伏以保持其選擇裝置關斷。由圖2之電路29施加選擇閘 極線電壓。此將一個局部位元線列連接至全域位元線, 且使所有其他局部位元線浮動。在此實例中,透過所接 通之選擇裝置將該局部位元線列LBLl2、lbl22及lbl32 連接至各別全域位元線GBLi、GBL2及GBL3,同時使該 陣列之所有其他局部位元線(LBL)浮動。 對於上文所提及之實例性記憶體元件材料而言,此操作 之結果係發送一程式化電流IpR〇G穿過記憶體元件皿以,因 此致使彼記憶體元件自一重設狀態改變至一設定(經程式 化)狀態。相同情形將發生於連接於選定字線WLl2與施加 有程式化電壓位準Η之一局部位元線(LBL)之間的其他記憶 體元件(未展示)處。 156761.doc -21 - 201207855 施加上文所列之程式化電壓之相對時序之一實例為:最 初將一個頁上之所有全域位元線(GBL)、選定之選擇閉極 線(SG)、選定字線及該選定字線之每一側上之兩個晚鄰字 線全部設定至電壓位準Μ^在此之後,在程式化循環之持 續時間内’根據正被程式化之資料將GBL中之選定者升高 至電壓位準Η ’而同時將選定字線之電壓降低至〇伏。可將 平面1中除選定字線WL1Z之外的字線及未選定之其他平面 中之所有字線微弱地驅動至Μ、某一較低電壓,或允許其 浮動以減小必須由字線驅動器(其係圖2之電路27之部分)遞 送之電力。 藉由使除選定列之外的所有局部位元線(在此實例中, 除LBL1Z、LBL22及LBL32之外的所有局部位元線)浮動,可 透過連接於浮動局部位元線與毗鄰字線之間的處於其低電 阻狀態(經程式化)中之記憶體元件將電壓鬆散地耦合至選 定平面1之外部字線及被允許浮動之其他平面之字線。儘 管允許選定平面之此等外部字線及未選定平面中之字線浮 動,但可能最終透過經程式化記憶體元件之一組合將此等 字線驅動上升至電壓位準Μ。 在程式化操作期間,通常出現有寄生電流,該寄生電流 可增加必須透過選定字線及全域位元線供應之電流。在程 式化期間’存在兩個寄生電流源,—個寄生電流源至一不 同區塊中之眺鄰頁’而另—個寄生電流源至同—區塊中之 础鄰頁該第寄生電流之一實例係圖4上所展示之來自 在程式化期間已升高至電壓位料之局部位元線lbL22之寄 156761.doc •22- 201207855 生電流IP1。記憶體元件Mm連接於彼電壓與其字線 之電壓位準Μ之間。此電壓差可致使寄生電流“”流動。 由於在局部位元線LBLu或LBL32與字線WLu之間不存在此 電壓差,無此寄生電流流動穿過記憶體元件1^113或河133中 之任一者,因此此等記憶體元件根據正被程式化之資料而 保持於重設狀態中。 其他寄生電流可類似地自同一局部位元線LBL22流動至 其他平面中之一毗鄰字線。此等電流之出現可限制記憶體 系統中可包含之平面之數目,此乃因總電流可隨平面數目 增加。對程式化之限制在於記憶體電力供應之電流容量, 因此平面之最大數目係電力供應之大小與平面數目之間的 一折衷。在大多數情形中,通常可使用4至8個平面中之若 干平面。 在程式化期間之另一寄生電流源係至同一區塊申之一毗 鄰頁。趨於透過任一平面上之任一經程式化記憶體元件將 使其浮動之局部位元線(除連接至正被程式化之記憶體元 件列之彼等局部位元線之外的所有局部位元線)驅動至未 選定之字線之電壓位準Μ。此又可致使寄生電流在選定平 面中自處於Μ電壓位準之此等局部位元線流動至處於〇伏 之選定字線。此之一實例由圖4中所展示之電流Ιρ2、Ιρ3& IiM給出。一般而言,此等電流將比上文所論述之另一寄生 電流IP1小得多,此乃因此等電流僅流動穿過毗鄰於選定平 面中之選定字線之處於其導電狀態中之彼等記憶體元件。 上文所闡述之程式化技術確保選定頁被程式化(局部位 156761.doc •23- 201207855 元線處於Η,選定字線處於〇)且毗鄰之未選定之字線處於 Μ。如先前所提及,可將其他未選定之字線微弱地驅動至 Μ或最初驅動至Μ且然後使其浮動。另一選擇為,亦可使 遠離該選定字線(例如,離開5個以上字線)之任一平面令之 字線不充電(處於接地)或浮動,此乃因流動至其之寄生電 流係如此低以至於與已識別之寄生電流相比微不足道(此 乃因該等寄生電流必須流動穿過五個或更多個〇Ν裝置(處 於其低電阻狀態中之裝置)之一串聯組合)。此可減小因給 大量字線充電所致之電力耗散。 儘管上文說明假定正被程式化之頁之每一記憶體元件將 藉助一程式化脈衝之一次施加而達到其期望〇N值,但另 一選擇為,可使用通常用於NOR或NAND快閃記憶體技術 中之一程式化-驗證技術。在此過程中,針對一給定頁之 一完整程式化操作包含一係列個別程式化操作,其中在每 一程式化操作内發生〇N電阻之一較小改變。一驗證(讀取) 操作散佈於每一程式化操作之間,其判定一個別記憶體元 件是否已達到與正在該記憶體元件中程式化之資料一致的 電阻或電導之期望經程式化位準。當每一記憶體元件係驗 證為已達到期望之電阻或電導值時,針對該每一記憶體元 件之程式化/驗證序列終止。在所有正被程式化之記憶體 元件係驗證為已達到其期望之經程式化值之後,則該記憶 體元件頁之程式化完成。此技術之一實例闡述於美國專利 第 5,172,338號中。 主要參照圖5,闡述對一記憶體元件(例如,記憶體元件 156761.doc -24- 201207855 一實例性讀取過
Mm、“⑵及%34)頁之狀態之並行讀取 程之步驟如下: 1.將所有全域位元線GBL及所有字線WL設定至一電壓 VR。電MVR僅係—方便參考電壓且可係任-數目的值 但將通常介於G與1狀間。—“言,料其中發生重 複讀取之操作模式,將陣列中之所有字線収至以減 小寄生讀取電流係方便的,儘管此需要給所有字線充 電。然而,作為-替代方案,僅須將敎字線(圖5中之 wl12)、其他平面中之每—者中處於與該選定字線相同 之位置之字線及所有+面中《緊接眺鄰之字線升高至 VR 〇 2. 藉由在毗鄰於該選定字線之控制線上置放一電壓來 接通一選擇裝置列以界定欲讀取之頁。在圖〗及圖5之實 例中,將一電壓施加至控制線SG2以接通選擇裝置Qu、 Q22及Q32。此將一局部位元線列lbl】2、LBL22&lbl32 連接至其各別全域位元線GBk、GBL2及GBL3 »然後, 將此等局部位元線連接至出現於圖2之電路21中之個別 感測放大器(SA) ’且採取其所連接至之全域位元線之電 位VR。允許所有其他局部位元線LBL浮動。 3. 將選定字線(WLu)設定至一電壓VR±Vsense。Vsense 之符號係基於感測放大器選擇且具有約0.5伏之一量 值。所有其他字線上之電壓保持相同。 4. 在時間T感測流至每一感測放大器中(VR+Vsense)或流 出每一感測放大器(VR-Vsense)之電流。此等電流係展示 156761.doc -25- 201207855 為正流動穿過圖5之實例之經定址記憶體元件之電流 hi、Ir2及Ir3,此等電流與各別記憶體元件Μ丨丨4、M124 及Mm之經程式化狀態成比例。然後,由連接至各別全 域位元線GBI^、GBL2及GBL3之電路21内之感測放大器 之二進制輸出給出記憶體元件Μ!μ、Μ丨μ及M134之狀 態。然後’經由線23(圖2)將此等感測放大器輸出發送 至控制器25 ’該控制器又將所讀取之資料提供至主機 31° 5.藉由自選擇閘極線(SG2)移除電壓來關斷選擇裝置 (Q】2 Q22及Q32) ’以使得局部位元線與全域位元線斷開 連接’且使選定字線(WLi2)返回至電壓vR。 此一讀取操作期間之寄生電流具有兩個不期望之效應。 與程式化一樣,寄生電流使得對記憶體系統電力供應之需 求增加。另外,寄生電流可能存在,其錯誤地包含於穿過 正被讀取之經定址記憶體元件之電流辛。因此,若此等寄 生電流足夠大,則此可導致錯誤的讀取結果。 如在程式化之情形中,除選定列(圖5之實例中戈 LBLu、LBL22及LBL32)之外的所有局部位元線係浮動的。 但浮動局部位元線之電位可由處於其經程式化(低電阻)狀 態中且連接於任-平面中之—浮動局部位元線與處於^之 -字線之間㈣-記憶體元件驅動至%。在程式化情形中 (圖4)與Ιρι相當之一寄生電流並不出現於資料讀取期間, 此乃因選定局部位元線與贼鄰之非選定字線兩者皆處於 VR。然而,寄生電流可流動穿過連接於浮動局部位元線與 156761.doc -26- 201207855 選定字線之間的低電阻記憶體元件。此等電流與程式化 (圖4)期間之電流Ιρ2、Ιρ3及Ιρ4相當(在圖$中指示為^h 及Ip7)。此等電流中之每一者可在量值上等於穿過一經定 址記憶體元件之最大讀取電流。然而,此等寄生電流正自 處於電壓vR之字線流動至處於一電壓VR±Vsense之選定字 線而不流動穿過感測放大器。此等寄生電流將不流動穿過 該等感測放大器所連接至之選定局部位元線(圖5中之 LBLu、LB。2及LBL32)。儘管此等寄生電流有助於電力耗 散’但其不因此引入一感測錯誤。 儘管相鄰字線應處於VR以最小化寄生電流(如在程式化 情形中),但可期望微弱地驅動此等字線或甚至允許其浮 動。在一個變化中,可將選定字線及相鄰字線預充電至^^ 且然後允許其浮動。當感測放大器致能時,其可將選定字 線及相鄰字線充電至VR以便由來自該感測放大器之參考電 壓(與來自字線驅動器之參考電壓相反)精確地設定此等線 上之電位。此可在將選定字線充電至VR±Vsense之前發 生’但在完成此充電瞬變之前不量測感測放大器電流。 記憶體陣列10内亦可包含參考胞以促進共同資料操作 (抹除、程式化或讀取)中之任一者或全部。一參考胞係其 中電阻係設定至一特定值之在結構上與一資料胞盡可能地 幾乎相同之一胞。參考胞可用於去除或追蹤資料胞之與溫 度、過程不均勻性、重複程式化、時間或可在記憶體之操 作期間變化之其他胞性質相關聯之電阻漂移。通常,其係 設定為具有高於一記憶體元件在一個資料狀態中之最高可 156761.doc -27· 201207855 接受低電阻值(例如,一…於—記憶體元件在另一 資料狀態中之最低可接受高電阻值(例如,〇ff電阻)之一 電阻。參考胞對於一平面或整個陣列而言可係「全域」 的,或可含納於每一區塊或頁内。 在一項實施例中’每-頁内可含有多個參考胞。此等胞 之數目可係僅僅幾個(少於1G個)或可多達每—頁内之胞之 總數目之數個百分點。在此情形中,㉟常在獨立於該頁内 之資料之一單獨操作中重設及寫入該等參考胞。舉例而 言’其可係、在工廠中設线-次,或其可係在記憶體陣列 之操作期間設定過一次或多次。在上文所闡述之_重設操 作期間將所有全域位元線設定為低,但此可經修改以僅 认丈與正被重没至一低值之記憶體元件相關聯之全域位元 線,同時將與參考胞相關聯之全域位元線設定至一中間 值’因此抑制其被重設。另—選擇為,為重設—給定區塊 内之參考胞,將與參考胞相關聯之全域位元線設定至一低 值同時將與資料胞相關聯之全域位元線設定至一中間 值。在程式化期間,反轉此過程且將與參考胞相關聯之全 域位元線升高至一高值以將該等參考胞設定至一期望〇 N 電阻同時圮憶體元件保持在重設狀態中。通常將改變程 式化電壓或私式化次數以將參考胞程式化至比在程式化記 憶體元件時高之一 ON電阻。 舉例而言,若每一頁中之參考胞之數目係選擇為資料儲 存記憶體元件之數目的1%,則該等參考胞可沿每一字線 實體地配置以使得每一參考胞與其相鄰參考胞分離開100 156761.doc •28- 201207855 個資料胞’且與讀取參考胞相關聯之感測放大器可與讀取 資料之介入感測放大器共用其參考資訊。在程式化期間, 可使用參考胞來確保在程式化資料時有充足容限。可在美 國專利第 6,222,762 ' 6,538,922、6,678,192 及 7,237,074 號 中找出關於使用在一頁内之參考胞之進一步資訊。 在一特定實施例中,參考胞可用於大致去除陣列中之寄 生電流。在此情形中’將參考胞之電阻值設定至重設狀態 之值,而非先前所闡述之介於重設狀態與一資料狀態之間 的一值。每一參考胞中之電流可由其相關聯感測放大器量 測,且自相鄰資料胞減去此電流。在此情形中,該參考胞 正逼近流動於所追蹤之記憶體陣列之一區域中且類似於在 一資料操作期間流動於該陣列之彼區域中之寄生電流的寄 生電流。可在一兩步驟操作(量測參考胞中之寄生電流且 隨後自在一資料操作期間所獲得之值減去其值)中或盥資 料操作同時施加此校正。其中可能同時操作之一個方:式係 使用參考胞來調整毗鄰資料感測放大器之時序或參考位 準。此之一實例展示於美國專利第7,324,393號中。 在可變電阻記憶體元件之f用二維陣列中,通常包含與 交又之位元線與字線之間的記憶體元❹聯之二極體。I =體之主要目的係減小於重設(抹除)、程式化及讀取記憶 體::,期間寄生電流之數目及量值。本文中之三維陣列: 電流者優點為··與在其他類型之陣列中相比,所得之寄生 仏^且因此對該陣列之操作具有—減小之負面效應。 二極體亦可與該三維陣列之個別記憶體元件串聯;接 I5676I.doc -29- 201207855 (如當則在可變電阻記憶體元件之其他陣列中所進行)以進 一步減小寄生電流之數目,但這樣做有弊端。主要地,製 造製程變得更複雜。然後,添加之遮罩及添加之製造步驟 係必要的。此外,由於矽p_n二極體之形成通常需要至少 一個高溫步驟,因此字線及局部位元線不能由具有一低熔 點之金屬製成,例如通常用於積體電路製造中之鋁,此乃 因其可在隨後之高溫步驟期間熔化。使用一金屬或包含一 金屬之複合材料為較佳,此乃因其導電性比因曝露至此等 高溫而通常用於位元線及字線之導電性經摻雜多晶矽材料 咼。專利申請公開案第US 2009/0001344 A1號中給出具有 形成為個別圮憶體元件之一部分之二極體之電阻切換記憶 體元件之一陣列之一實例。 由於本文中之三維陣列中之寄生電流之減小之數目因 此可管理寄生電流之總量值而不使用此等二極體。除較簡 單之製造製程之外,二極體之缺乏允許雙極操作;亦即, 其中將δ己憶體元件自其第一狀態切換至其第二記憶體狀態 之電壓極性與將記憶體元件自其第二記憶體狀態切換至其 第一記憶體狀態之電壓極性相反之一操作。雙極操作勝過 一單極操作(使用與將記憶體元件自其第二記憶體狀態切 換至其第一記憶體狀態相同之極性電壓將該記憶體元件自 其第一記憶體狀態切換至其第二記憶體狀態)之一優點為 用以切換記憶體元件之電力之減小及記憶體元件之可靠性 之一改良。在其中一導電細絲之形成及毀壞係用於切換之 實體機制之記憶體元件中(如在由金屬氧化物及固體電解 156761.doc -30- 201207855 質材料製成之記憶體元件中)可見該雙極操作之此等優 點。 寄生電流之位準隨平面之數目且隨沿每—平面内之個別 字線連接之記憶體元件之數目增加。但由於每一平面上之 字線之數目不顯著地影響寄生電流之量,因此該等平面可 個別地包含大量字線。可藉由將字線分段為具有較少數目 個§己憶體元件之區段來進一步管理由沿個別字線之長度連 接之大量記憶體元件所致之寄生電流。然後,可對沿每一 字線之一個區段連接之記憶體元件(而非沿該字線之整個 長度連接之總數目個記憶體元件)執行抹除、程式化及讀 取操作。 本文中正闡述之可再程式化非揮發性記憶體陣列具有諸 多優點。每單位I導體基板面積可儲存之數位資料之量為 高。該可再程式化非揮發性記憶體陣列可以每一所儲存之 資料位元一較低成本來製造。對於整個平面堆疊,僅需要 幾個遮罩’而不是需要用於每一平面之一單獨遮罩組。與 該基板連接之局部位元線之數目比不使用垂直局部位 之其他多平面結構顯著減小。該架構消除使每一記憶體胞 具有與電阻記憶體元件串聯之二極體之需要,因此進一步 簡化製造製程且使得能夠使用金屬導電線。此外,操作該 陣列所必需之f壓比當前市§之快閃記憶體中所使用之電 壓低得多。 由於每一電流路徑之至少二分之—係垂直的,目此大交 又點陣列中出現之電壓降顯著減小。電流路徑之由於較短 156761.doc 201207855 的垂直組件所致之減 的長度意味者在每一電流路徑上存 在大致一半數目個記恃 匕隐體胞,且因此洩漏電流減小且一資 料程式化或讀取操作勘 卞期間所干擾之未選定胞之數目亦減 小。舉例而言,若一翌田涵丄上 %用陣列中存在與一字線相關聯之N 個胞及與-位元線(具有相等長度)相關聯之N個胞,則存 在與每f料操作相關聯或「相關(⑽士幻」之2N個胞。 在本文中所闡述之垂直局部位元線架構中,存在與位元線 相關聯之11個胞(n係平面之數目且通常係例如4至8之一小 數目)或Ν+η個胞係、與—資料操作相關聯。對於一大Ν, 此意味著觉一資料操作影響之胞之數目多達一習用三維陣 列中之大致一半。 可用於記憶體儲存元件之材料 用於圖1之陣列中之非揮發性記憶體儲存元件Mzxy之材 料可係硫族化物、一金屬氧化物或回應於施加至該材料之 一外部電壓或穿過該材料之電流而展現一穩定、可逆之電 阻移位之若干材料中之任一者。 金屬氧化物之特性為在最初沈積時係絕緣的。一 種適合 之金屬氧化物係氧化鈦(Ti0x)。圖6中圖解說明一先前所報 告之使用此材料之記憶體元件。在此情形中,在一退火製 程中更改近化學計量Ti02體材料以接近底部電極形成一缺 氧層(或具有氧空位之一層)。頂部鉑電極藉助其高功函數 為電子形成一高電位Pt/Ti02障壁。因此,在適度電壓(低 於1伏)下,一極低電流將流動穿過該結構。藉由存在氧空 位(0+2)來降低底部Pt/Ti02-x障壁,且該障壁表現為一低電 156761.doc •32· 201207855 阻接觸(歐姆接觸)。(已知Ti〇2中之氧空位係充當η型換雜 劑’從而變換一經導電摻雜之半導體中之絕緣氧化物)。 所得之複合結構處於一非導電(高電阻)狀態中。 但當跨越該結構施加一大的負電壓(例如15伏)時,氧空 位朝向頂部電極漂移,且因此電位障壁削〇2減小且一相 對高之電流可流動穿過該結構。於是該裝置處於其低電阻 (導電)狀態中。其他人所報告之實驗已展示導電係在細絲 狀Τι〇2區域中發生(可能沿顆粒邊界)。 藉由跨越圖6之結構施加一大的正電壓來斷開導電路 ^在此正偏壓下,氧空位移動遠離頂部Pt/Ti02障壁之近 端,且「斷開」細絲。該裝置返回至其高電阻狀態。導電 狀心及非導電狀態兩者皆為非揮發性。藉由施加約〇. 5伏 之電壓來感測記憶體儲存元件之導電可容易地判定該記 憶體元件之狀態。 儘管此特定導電機制可能不適用於所有金屬氧化物,但 作為一群組,其具有一類似行為:當施加適當電壓時,自 一低導電狀態轉變至一高導電狀態,且該兩個狀態皆為非 揮發性。其他材料之實例包含Hf〇x、ZrOX、w〇x、
NiOx、CoOx、CoalOx、Μη〇χ、ZnMn2〇4、Ζη〇χ、
TaOx、NbOx、HfSiOx、HfAlOx。適合之頂部電極包含具 有一高功函數(通常>4.5 eV)之金屬,其能夠與金屬氧化物 接觸吸取氧以在接觸處形成氧空位。某些實例係TaCN、
TiCN、Ru、ru〇、pt、富鈦 Ti〇x、BAIN、TaAlN、
TiSiN、TaSiN、Ir〇2。用於底部電極之適合材料為任一導 156761.doc -33- 201207855 電富氧材料’例如Ti(0)N、Ta(〇)N、TiN及TaN。該等電 極之厚度通常為1 nm或更大。金屬氧化物之厚度通常介於 5 nm至50 nm之範圍中。 適合於記憶體儲存元件之另一類材料為固體電解質,但 由於其在沈積時導電,因此需要形成個別記憶體元件且使 其彼此隔離。固體電解質略微類似於金屬氧化物,且假定 導電機制係頂部電極與底部電極之間的一金屬細絲之形 成。在此結構中,藉由使來自一個電極(可氧化電極)之離 子溶解至胞體(固體電解質)令來形成該細絲。在一個實例 中’該固體電解質含有銀離子或銅離子,且該可氧化電極 較佳地係夾入於例如AJMBZh-x等一過渡金屬硫化物或硒 化物材料中之一金屬,其中八係Ag或Cu,8係§或以,且Μ 係例如Ta、V或Ti等一過渡金屬且χ之範圍自約〇 ·丨至約 0.7。此一組成最小化將不需要之材料氧化至固體電解質 中。此一組成之一個實例係Agx(TaS2)i x。替代組成材料 包含a-Agl。另一電極(中立或中性電極)應係一良好電導體 同時保持在固體電解質材料中絕緣^實例包含金屬及化合 物,例如W、Ni、Mo、Pt、金屬矽化物及類似物質。 固體電解質材料之實例為:Ta〇、GeSe* GeS。適合用 作固體電解質胞之其他系統為:Cu/TaO/W、Ag/GeSe/W、 Cu/GeSe/W、Cu/GeS/W 及 Ag/GeS/W,其中第一材料為可 氧化電極,中間材料為固體電解質,且第三材料為中立 (中性)電極。固體電解質之典型厚度在3〇 nm與 100 nm之 間。 156761.doc •34· 201207855 最近數年來,已廣泛地研究碳作為一非揮發性記憶體材 料。作為一非揮發性記憶體元素’碳通常係以兩種形式使 用:導電(或類石墨碳)及絕緣(或非晶碳)。兩個類型之碳 材料之間的差別係碳化學鍵之内容,即所謂的Sp2及sp3雜 交°在sp3組態中,碳價電子保持在強共價鍵中且因此sp3 雜交為非導電。其中sp3組態佔優勢之碳膜通常指四面體 非晶碳或類金剛石碳。在Sp2組態中,並非所有碳價電子 係保持在共價鍵中。弱緊密電子(?]1丨鍵)有助於導電,從而 使大部分sp2組態成為一導電碳材料。碳電阻切換非揮發 性記憶體之操作係基於以下事實:可能藉由將適當電流 (或電壓)脈衝施加至碳結構來將sp3組態變換至sp2組態。 舉例而言’當跨越該材料施加一極短(丨ns至5 ns)高振幅電 壓脈衝時,電導在材料sp2改變至一sp3形式(「重設」狀 態)中時大大減小。已提出如下理論:由此脈衝產生之高 局部溫度致使材料中之無序,且若該脈衝極短,則碳於一 非晶狀態(sp3雜交)中「驟冷另一方面,當處於重設狀 態中時,施加一較低電壓達一較長時間(〜300 nsec)致使該 材料之部分改變至sp2形式(「設定」狀態)中。碳電阻切換 非揮發性記憶體元件具有一電容器式組態,其中頂部電極 及底部電極係由如w、Pd、Pt及TaN等高溫熔點金屬製 成。 最近,已顯著地關注碳奈米管(CNT)作為一非揮發性記 憶體材料之應用。一(單壁式)碳奈米管係一中空碳圓柱 體,其通常係一個碳原子厚之一捲曲式且自閉合之薄片, 156761.doc -35- 201207855 具有約1 nm至2 nm之一典型直徑及數百倍大之一長度。此 等奈米管可表現出極高導電性,且已提出關於與積體電路 製作之相容性之各種提議。已提議將「短」CNT囊封於一 惰性黏結劑矩陣中以形成一 CNT構造。可使用一旋塗或喷 塗將此等CNT構造沈積於一矽晶圓上,且在施加時CNT相 對於彼此具有一隨機定向。當跨越此構造施加一電場時, CNT趨於自撓曲或自對準以使得改變該構造之導電性。自 低-至-尚電阻及相反情形之切換機制不好理解。如在其他 基於碳之電阻切換非揮發性記憶體中,基於CNT之記憶體 具有電容器式組態,其中頂部電極及底部電極由高熔點金 屬(例如上文所提及之彼等金屬)製成。 適合於se>憶體儲存元件之再一類材料係相變材料。相變 材料之一較佳群組包含硫族玻璃,其組成通常為 GexSbyTez ’其中較佳地x=2,y=2且z=5。已發現亦有 用。其他材料包含 AglnSbTe ' GeTe、GaSb、BaSbTe、
InSbTe及此等基本元素之各種其他組合。厚度通常在】们 至500 nm範圍中。通常所接受之對切換機制之解釋為: 施加一高能脈衝達一極短時間以致使該材料之一區域熔 時,該材料於-非晶I態(其係一低導電狀態)中「驟冷」 當施加-較低的能量脈衝達-較長時間以使得溫度保持 於結晶溫度但低於溶化溫度時,該材料結晶以形成具有 導電性之多晶相。通常使用與加熱器電極整合之次微影 製作此等裝置。通常’經受相變之局部化區域可經設計 對應於ϋ弟邊緣或其中材料在以—低熱傳導性材料姓 156761.doc • 36 - 201207855 之一槽上方交又之一區域上方之一過渡。接觸電極可係厚 度自1 nm至500 nm之任一高熔化金屬,例如TiN、w、WN 及 TaN。 應注意’前述實例中之大多數實例中之記憶體材料利用 在其任一側上之電極(其組成經特定選擇)。在本文中之三 維記憶體陣列之實施例中,其中字線(WL)及/或局部位元 線(LBL)亦藉由直接與記憶體材料接觸而形成此等電極, 彼等線較佳地由上文所闡述之導電材料製成。因此,在針 對兩個記憶體元件電極中之至少一者使用額外導電區段之 實施例中,彼等區段係由上文所闡述之用於記憶體元件電 極之材料製成。 換為「接通」及「 引導7L件通常併入至可控制電阻類型之記憶體儲存元件 中。引導元件可係一電晶體或二極體。儘管本文中所閣述 之三維架構之一優點為不需要此等引導元件,但可能存在 期望包含引導元件之特定組態。該二極體可係_ ρ·η接面 (不必有矽)、一金屬/絕緣體/絕緣體/金屬(ΜΙΙΜ)或一肖特 基(SCh〇Uky)類型金属/半導體接觸,但另一選擇為,可係 一固體電解質元件。此類型之二極體之-特性為:為校正 :己憶體陣列中之操作,必須在每—位址操作期間將其切 在定址該記憶體元件之前 該 關斷 二極體係處於高電阻狀態(「關斷」狀態)令且「屏蔽電 體Μ免受擾亂電壓料。為存取—電阻記憶體元 電阻個Τ同刼作:a)將該二極體自高電阻轉換至低 s由施加適當之跨越該二極體之電壓或穿過該二 156761.doc -37- 201207855 極體之電流來程式化、讀取或重設(抹除)該記憶體元件及 C)重設(抹除)該二極體。在某些實施例中’可將此等操作 中之一或多者組合至同一步驟中。可藉由將一反向電壓施 加至包含二極體之記憶體元件來實現重設該二極體’此致 使二極體細絲崩潰且該二極體返回至高電阻狀態° 為簡明起見,上文說明已考量在每一胞内儲存一個資料 值之最簡單情形:每一胞經重設或設定且保持一個位元之 資料。然而,本申請案之技術不限於此簡單情形。藉由使 用ON電阻之各種值且將感測放大器設計為能夠在此等值 中之數者之間進行區分’每一記憶體元件可在一多位階胞 (MLC)中保持多個位元之資料。先前提及之美國專利第 5,172,33 8號中闡述此操作之原理。應用至記憶體元件三維 陣列之MLC技術之實例包含Kozicki等人之標題為「Multi-bit Memory Using Programmable Metallization Cell Technology」之一論文(2005年6月12至17日,法國格勒諾 布爾,關於電子裝置及記憶體之國際會議之會議錄 (Proceedings of the International Conference on Electronic Devices and Memory,Grenoble,France),48 至 53 頁)及 Schrogmeier等人之「Time Discrete Voltage Sensing and Iterative Programming Control for a 4F2 Multilevel CBRAM」(2007,關 於VLSI電路之學術報告會(2007 Symposium on VLSI Circuits))。 三維陣列之特定結構實例 現在闡述用於實施圖1之三維記憶體元件陣列之三個替 156761.doc • 38 - 201207855 代半導體結構。 圖7中所圖解說明之一第一實例係組態用於在第一次沈 積時為非導電性之記憶體元件(NVM)材料。上文所論述之 類里之金屬氡化物具有此特性。如相對於圖6所閣釋, 回應於置放於該材料之相對側上之電極上之適當電壓而在 彼等電極之間形成導電細絲。此等電極係該陣列中之一位 疋線及-字線。除此以外,由於㈣料係料電性,因此 不必使記憶體元件在字線與位域之交又點處彼此隔離。 數個記憶體元件可由—單個連續材料層實施,在圖7之情 形中該等記憶體元件係在向上沿垂直位元線之相對側 垂直地定向且穿過所有平面向上延伸之NVM材料條帶。圖 7之結構之一顯著優點係:可藉由使用一單個遮罩同時界 定一平面群組中之所有字線及其下部之絕緣條帶,因此大 大簡化製造製程。 參照圖7,展示三維陣列之四個平面1〇1、1〇3、1〇5及 107之一小部分。對應於圖1之等效電路之彼等元件之圖7 陣列之元件係由相同參考編號識別。應注意,圖7展示圖i 之兩個平面1及2加上其頂部上之兩個額外平面。所有平面 具有相同之水平閘極型樣、介電及記憶體儲存元件(nvm) 材料。在每一平面甲,金屬字線(WL)在χ方向上伸長且在y 方向上間隔開。每一平面包含一絕緣介電層,該層將其字 線與其下方之平面之字線(或在平面1〇1之情形中,其下方 之基板電路組件)隔離。延伸穿過每一平面的係在垂直乙方 向上伸長且在x-y方向上形成一規則陣列之金屬局部位元 156761.doc -39· 201207855 線(LBL)「柱」之一集合。 每一位元線柱皆連接至碎基板中之一組全域位元線 (GBL)中之—者,該等全域位元線穿過形成於該基板中之 選擇裝置(Qxy)以與柱間隔相同之間距在y方向上延伸,該 等選擇裝置之閘極由在X方向上伸長之選擇閘極線㈣(其 亦形成於該基板中)驅動。切換裝置Qxy可係習用cm〇s電 晶體(或垂直npn電晶體)且係使用與用於形成另一習用電路 相同之製程製作。在使用npn電晶體替代]^〇8電晶體之情 形中,選擇閘極(SG)線由在X方向上伸長之基底接觸電極 線替代。亦於該基板中製作(但未展示於圖7中)感測放大 器、輸入輸出(LO)電路、控制電路及任一其他必需之周邊 電路。存在用於在X方向上之每一局部位元線柱列之一個 選擇閘極線(SG)及用於每一個別局部位元線(LBL)之一個 選擇裝置(Q)。 非揮發性記憶體元件(NVM)材料之每一垂直條帶夾在垂 直局部位元線(LBL)與垂直地堆疊於所有平面中之複數個 字線(WL)之間。較佳地,NVM材料在χ方向上出現於局部 位元線(LBL)之間。一記憶體儲存元件(Μ)位於一字線 (WL)與一局部位元線(LBL)之每一相交處。在上文針對記 憶體儲存元件材料所闡述之一金屬氧化物之情形中,一相 交局部位元線(LBL)與字線(WL)之間的一小區域之NVM材 料藉由施加至相交線之適當電壓在導電(設定)與非導電(重 設)狀態之間可控制地交替。 亦可存在形成於LBL與平面之間的電介質之間的一寄生 I56761.doc •40· 201207855 NVM元件。藉由將介電條帶之厚度選擇為大(與NVM材料 層之厚度(亦即,局部位元線與字線之間的間隔)相比),可 使藉由在相同垂直字線堆疊中之字線之間的不同電壓所致 的一電場足夠小以使得該寄生元件永遠不傳導大量電流。 類似地,在其他實施例中,若毗鄰LBL之間的操作電壓保 持低於程式化臨限值,則可使非導電NVM材料位於毗鄰局 部位元線之間之處。 一種用於製作圖7之結構之製程之一概述如下: 1.以一習用方式在矽基板中形成包含選擇裝置Q、全域 位元線GBL、選擇閘極線SG及該陣列周邊之其他電路之 支援電路,且平坦化此電路之頂部表面,例如藉由藉助 使用置放於該電路上方之一蝕刻停止材料層來蝕刻。 2·將交替之介電(絕緣體)層及金屬層形成為彼此疊加且 至少在其t形成有選擇裝置Q之基板區上方之薄片。在 圖7之實例中,形成四個此等薄片。 3. 然後,藉由使用形成於此等薄片頂部上方之一遮罩 來蝕刻(隔離)該等薄片,該遮罩具有在乂方向上伸長且 在y方向上間隔開之狹縫。將所有材料向下移除至蝕刻 停止層以形成圖7中所展示之溝渠,稍後在該等溝渠中 形成局部位元線(LBL)柱及NVM材料。亦透過該等溝渠 之底部處之蝕刻停止材料層蝕刻接觸孔以允許通向選擇 裝置Q之在隨後形成之柱之位置處之汲極。該等溝渠之 形成亦界定字線(WL)在y方向上之寬度。 4. 沿此等溝渠之側壁且跨越該等溝渠上方之結構在薄 156761.doc 201207855 層中沈積非揮發性記憶體(NVM)材料。此使得!^¥河材料 沿著該等溝渠中之每一者之相對側壁且與曝露至該等溝 渠中之字線(WL)表面接觸。 5.然後在此等溝渠中沈積金屬以與該非揮發性記 (NVM)材料接觸。使用在y方向上具有狹縫之一遮罩型 樣化該金屬。藉由透過此遮罩進行_來移除該金屬材 料留下局部位元線(LBL)柱。亦可移除柱之間在χ方向上 之非揮發性記憶體(NVM)材料。然後,以一介電材料填 充在X方向上之柱之間的間隔且將其平坦化回至結構之 頂部。 圖7之組態之一顯著優點為:僅需要透過一單個遮罩之 一個蝕刻操作來一次形成穿過該等平面之所有材料層之溝 渠。然而,製程限制可限制可以此方式一起蝕刻之平面之 數目。右所有層之總厚度太大,則可能需要在順序步驟中 形成溝渠。蝕刻第一數目個層,且在第二數目個層已形成 於該第-數目個經挖溝渠之層之頂部上之後,使頂部層經 受一第二蝕刻步驟以在其中形成與底部層中之溝渠對準之 溝渠。針對具有極大數目個層之一實施方案,可將此序列 重複更多次。 由圖8圖解說明實施圖〗之三維記憶體胞陣列之一第二實 例,且關於圖9至圖14概述形成此結構之一製程。此結構 經組態以針對非揮發性記憶體儲存元件使用任一類型Ζ材 料(當沈積於該結構上時,導電或非導電),例如上文所闡 述之彼等材料。NVM元件與LBL隔離且夾在底部金屬電極 156761.doc •42· 201207855 與字線之間。底部電極與LBL電接觸,同時字線透過一絕 緣體與LBL電隔離。位於局部位元線(LBL)與字線之 相交處之NVM元件在x&z方向上彼此電隔離。 圖8展不此第二結構實例之三個平面m、丨13及us中之 每一者在一局部位元線(LBL)之僅一個側上之一部分。當 形成每一平面時,使用兩個遮蔽步驟界定該平面中之字線 (WL)及記憶體储存元件(Mxy)。在界料組中之最後一個 平面之後,全域地界定在2方向上與該群組中之每一平面 交叉之局部位元線。圖8之結構之—顯著龍係儲存元件 Mxy位於其各別字線下方,而非如圖7之實例中所做充當字 線(WL)與垂直局部位元線(LBL)之間的—絕緣體。此外, -底部電極接觸每一儲存元件〜之下表面且在以向上側 向延伸至局部位元線(LBL)。穿過記憶體胞中之一者之導 電穿過位70線’側向地沿底部電極,垂直地在2方向上穿 過儲存元件Mxy之切換材料(及可選障壁金屬層(若存在乃且 到達選定字線(WL)»此允許針對儲存元件〜使用導電切 換材料’纟圖7之實例中,此將使垂直地彼此重疊之不同 平面中之字線電短路。如圖8中所展示’字線(wl)在局部 位元線(LBL)々方向上突然停止且在與圖7之實例中之情 形相同之z位置處不具有夾在字線與局部位元線之間的^ 揮發性記憶體(NVM)材料m件Mxy類似地與局部位 元線(LBL)間關’藉由底部電極f連接至該等局部位元 線。' -種用於形成具有在”方向上成一規則陣列之儲存元 156761.doc •43· 201207855 件Mzxy之圖8之三維結構之—個平面之製程之—概述如 下: a.在一連續介電(絕緣體)層上形成含有一底部電極、切 換材料及(視情況)—障壁金屬之條帶之平行堆疊組,其 中該等堆疊在y方向上伸長且在乂方向上間隔開。圖9中 展示此中間結構。形成此結構之製程包含:順序地沈積 底部絕緣體層(以使裝置與層111中之基板及與層113及 115中之下平面絕緣)、一導電材料(例如,鈦)底部電極 層、切換NVM材料層、一頂部電極障壁金屬(例如,鉑) 層’後跟帛一光阻劑材料層。將該光阻劑型樣化為一 組水平線及在y方向上伸展之間隔。減小光阻劑線之寬 度(使該光阻劑「變細」)以減小遮罩材料之線之寬度, 以使得堆疊之間的間隔大於線之寬度。此將補償不同平 面之間的切換元件列之一可能的隨後未對準且將允許一 共同垂直局部位元線同時與所有平面中之底部電極接 觸。此亦減小切換元件之大小(且因此電流)。使用光阻 劑作為一遮罩蝕刻該堆疊,在底部絕緣體層上停止。然 後移除該光阻劑,且以另一絕緣體(圖9中未展示)填充 各列之間的間隙且平坦化所得之結構。 b.參照圖10至圖12,分離該等堆疊以形成個別記憶體 兀件之一 x-y陣列,其每一者含有聯結在y方向上之兩個 田比鄰έ己憶體元件之一底部電極。 1 .在該結構上方沈積一介電(絕緣體)層。 2.型樣化在X方向上伸展之平行光阻劑線且蝕刻頂部 156761.doc •44· 201207855 絕緣體層以自此層形成圖〗0中所展示之平行絕緣條帶 11。此钱刻在障壁金屬(或記憶體材料(若該障壁金屬不 存在))及填充堆疊(未展示)之間的間隙之絕緣體上停 止。 3.以具有與絕緣體11不同之蝕刻性質之一第二絕緣體 (12)填充因此形成之該陣列之曝露區,然後平坦化該第 二絕緣體。圖11中圖解說明該結果。 4·此後,藉由使用所曝露之12作為一遮罩之選擇性蝕 d移除所有剩餘之絕緣體〗丨。然後,如圖12中所圖解說 明沿12之邊緣形成間隔件。 5.使用該等間隔件及12條帶作為一遮罩,㈣穿過該 等平仃堆疊(包含底部電極條帶)’因此藉由底部電極條 帶之門的溝*隔離該等底部電極條帶以使得每一條帶僅 接觸兩個㈣記憶體元件作為形成該等間隔件供 用作钮刻遮罩之—部分之—替代方案,可替代地形成-光阻劑遮罩。然而,此-光阻劑遮罩及其間距之-可能 未對準可能不像該等間隔件之使用 6.然後在該結構上方沈積一第 者可獲得之一般小。 三絕緣體層且沈積至 剛剛姓刻之溝渠中, 於所曝露之切換材料 圖12(在y方向上沿— 展不結果。 且將該第三絕緣體層回蝕至略微高 之向度’因此留下第三絕緣體13。 個底部電極線繪示之一剖面圖)中 然後’在曝露區域中形成 办成6亥等予線,從而與兩個毗 記憶體元件歐姆接觸(此係-鑲嵌製程) 156761.doc •45· 201207855 1. 首先移除間隔件《結果如圖13所展示,記憶體堆 疊之一矩形χ-y陣列(如面朝上之柱),在y方向上之每兩 個此鄰堆疊由一共同底部電極連接。為簡明起見,未展 示填充柱之間的底部電極上方之區之絕緣體12及填充分 離底部電極之間隙與毗鄰柱之間的溝渠之絕緣體13。 2. 然後,沈積導電字線材料且藉由cMP移除該導電 字線材料以使得其填充所曝露之溝渠,在絕緣體13及障 壁金屬(若存在)或記憶體材料上停止。應注意,絕緣體 12形成其中界定導電字線材料之一溝渠(作為一鑲嵌製 程)。字線(WL)坐在絕緣體13及兩個毗鄰記憶體堆疊(此 處展不有障壁金屬)上方。圖14中展示所得之結構。 d. 針對平面群組中之每—平面重複前述處理步驟。應 主意,個平面中之記憶體元件將由於光微影未對準而 不與另一平面中之記憶體元件精準地對準。 e. 在已形成所有平面之電路元件之後,又形成垂直局 部位元線: 1·在上部平面之字線上方沈積—頂部絕緣體。 2.使用-光阻劑遮罩,針對個別局部位元線顯露一 χ_ 丫「接觸」型#’且執行钱刻穿過平面群組一直至基 板:此等開口之列沿x方向與字線平行對準但在丫方向上 在字線之間的間隙中的中途間隔開。此等開口之大小小 於字線之間的間隔且在χ方向上對準以切财過每一平 :中之底部電極。隨著姓刻劑移動穿過數個平面之底部 極之每一層,其將該等底部電極分離為兩個區段以使 156761.doc 201207855 得每一區段僅接觸一個記憶體元件。該蝕刻繼續至基 板,此處其曝露至選擇裝置Qxy之接觸。 土 3.然後以金屬填充此等孔以形成局部位元線,且平 坦化頂部表面以使得每一局部位元線獨立於任一其他局 部位元線(與其電分離)。作為此製程之一部分,可視情 況沈積一障壁金屬。在圖8之垂直剖面圖中展示所得之 結構。 4·另一選擇為,替代蝕刻一 x_y「接觸」型樣供用於 局部位元線,在12氧化區域中蝕刻在χ方向上伸長且在7 方向上間隔開之狹縫。透過平面群組執行蝕刻一直至基 板,從而形成其中稍後形成局部位元線柱之溝渠。 5.然後,沈積金屬以填充此等溝渠。所沈積之金屬 與所有平面中之記憶體元件之底部電極接觸。然後,使 用具有在X方向上之狹縫之一遮罩型樣化該金屬。藉由 透過此遮罩蝕刻移除該金屬材料留下局部位元線柱。以 一介電材料填充柱之間的在X方向上之間隔且將其平坦 化回至該結構之頂部。 由圖15展示一第三特定結構實例,該圖展示三個平面 121、123及125之一小部分。記憶體儲存元件Mzxy亦係自 一導電切換材料形成。此係第二實例之一變化,其中圖j 5 之記憶體元件個別地採取底部電極之形狀且接觸垂直局部 位το線(LBL)。自圖15中所展示之層省掉圖8之實例之底部 電極。 圖15中所展示之結構係由與上文針對第二實例所闡述之 156761.doc • 47· 201207855 製:呈基本相同之製程製成。主要差別係:在第二實例中對 底ρ電極之引用在此第三實例中由切換材料替代,且對第 m例α㈣料之引用在此第三實施例中不使用。 圖8之第—實例性結構特定地適合於沈積為—絕緣體或 電導體之任—切換材料。圖15中所展示之第三實例性結構 ^要適合於沈積為一電導體之切換材料(相變材料、碳材 料炭不米管及類似材料)。藉由隔離該切換材料以使得 其不跨過兩個堆疊之間的區域,消除切換元件之間的一導 電短路之可能性。 具有減小之洩漏電流之實施例 習用地,二極體通常與一記憶體陣列之各種電阻元件串 饤連接以減小可流動穿過其之洩漏電流。本發明中闡述之 高度緊密三維可再程式化記憶體具有不需要與每一記憶體 元件串聯之二極體同時能夠保持洩漏電流減小之一架構。 藉助選擇性地耦合至一組全域位元線之短局部垂直位元 線,此係可能的。以此方式,該三維記憶體之結構須經分 段且在該網狀結構中個別路徑之間的耦合減小。 即使該三維可再程式化記憶體具有允許減小之電流浪漏 之一架構,其亦期望進一步減小該等洩漏電流。如先前及 結合圖5所闡述’寄生電流可存在於一讀取操作期間且此 等電流具有兩個不期望之效應。首先,其導致較高之功率 消耗。第二,且更嚴重地’其可出現於正被感測之記憶體 元件之感測路徑中,致使所感測電流之錯誤讀取。 圖16圖解說明跨越圖1及圖3中展示之三維記憶體之多個 156761.doc • 48- 201207855 平面之讀取偏壓電壓及電流洩漏。圖16係沿圖丨中展示之 記憶體之三維透視圖之一部分之X方向跨越4個平面之_刊 面圖。應清楚地瞭解,儘管圖1展示基板及2個平面,但圖 16展示該基板及4個平面以更好地圖解說明自一個平面至 另一平面之電流洩漏之效應。 根據結合圖5闡述之一般原理,在欲判定圖16中之—記 憶體元件200之電阻狀態時,跨越該記憶體元件施加—偏 壓電壓且感測其元件電流iELEMENT。記憶體元件2〇〇駐存於 平面4上,且可藉由選擇字線210(Sei_WLi)及局部位元線 220(Sel-LBLj)來存取。舉例而言,為施加該偏壓電壓,經 由一接通之選擇閘極222由一感測放大器240將選定字線 210(Sel-WLi)設定至〇 V,且將對應之選定局部位元線 220(Sel-LBLj)設定至一參考電壓,諸如ο』v。藉由將所 有平面中之所有其他未選定之字線亦設定至參考電壓〇 5 v 且將所有未選定之局部位元線亦設定至參考電壓〇5 v, 則由感測放大器240感測之電流將正好為記憶體元件2〇〇之 Ielement ° 圖1及圖16中展示之架構具有未選定之局部位元線 (LBLj + 1、LBLj+2、…)及選定之局部位元線(Sel_LBLj), 其皆共用同一全域位元線250(GBLi)至感測放大器240。於 5己憶體元件200之感測期間,未選定之局部位元線可藉由 使其各別選擇閘極(諸如閘極232)關斷而僅與感測放大器 240隔離。以此方式,使未選定之局部位元線浮動,且其 將藉助處於0.5 V之®比鄰郎點而輕合至參考電壓〇.5 ν。然 156761.doc -49· 201207855 而,該等毗鄰節點並不完全地處於參考電壓0.5 V處。此 係由於每一字線(正交於圖16中之平面)中之一有限電阻, 其導致遠離施加有0.5 V之該字線之一端之一漸進電壓 降。此最終導致浮動、毗鄰之未選定局部位元線耦合至稍 微不同於參考0.5 V之一電壓。於此示例中,在選定與未 選定之局部位元線之間將存在洩漏電流,如圖16中之虛流 線所圖解說明。則然後感測電流係Ielement+茂漏電流而非 僅Ielemen。在增加字線之長度及電阻時此問題變得更嚴 重0 雙重全域位元線架構 根據本發明之一個態樣,三維記憶體包含配置成由具有 x、y及z方向之矩形座標界定且具有在2方向上堆疊之複絮 個平行平面之三維型樣之記憶體元件。每_平面中之纪惰 體元件係由與複數個全域位元線串聯之複數個字線及局苟 位元線存取。該複數個局部位元線在z方向上穿過該複絮 個平面,且配置成在x方向上之列及在丫方向上之行之二绅 矩形陣列。每一平面中之複數個字線在χ方向上伸長,卫 在y方向上在個別平面中之複數個局部位元線之間間隔探 且與個別平面中之該複數個局部位元線分離。一非揮發柄 :再程式化記憶體元件位於一字線與局部位元線之間的_ 交又點附近,且可由該字線及位元線存取,且其中一呓 =件群組可由-共同字線及—局部位元線列並行存取^ Μ二維記憶體進一步包含一雔 ^ ° 3又重全域位兀線架構,其申兩 固全域位元線分別服務在方 一 你/、 仃中之偶數及奇 15676l.doc -50- 201207855 數個局部位元線。此架構允許一感測放大器使用一個全域 位元線存取一選定局部位元線,且將另一全域位元線用於 存取在y方向上赴鄰該選定局部位元線之—未選定局部位 兀•線。以此方式,可將該毗鄰之未選定局部線設定至一精 . 準之參考電壓,該參考電壓與選定局部位元線之電壓相 • 同’以消除此鄰位元線之間的洩漏電流。 圖Π圖解說明具有一雙重全域位元線架構以改良對一組 局部位元線之存取之三維記憶體。以此一記憶體之一部分 之一等效電路之形式示意性地及大致地圖解說明三維記憶 體10’之一架構。此係上文所概述之三維陣列之一具體實 例。一標準三維矩形座標系統11係用於參考,向量χ、y及 z中之每一者之方向較佳地與其他兩者正交且具有在2方向 上堆疊之複數個平行平面。局部位元線在z方向上垂直地 伸長且在x(列)及y(行)方向上形成一規則二維陣列。 記憶體儲存元件Mzxy形成於在基板13上方在2方向上之 不同距離處定位之複數個平面中。圖17中圖解說明兩個平 面1及2 ’但通常將存在更多平面,例如4個、6個或甚至更 多個。在距離z處之每一平面中,字線買“7在乂方向上伸長 ' 且在丫方向上在局部位元線(LBLxy)之間間隔開。每一平面 。 之每列局部位元線LBLxy夹於一對字線WLzy及WLzy+1之 間。一局部位元線與一字線之間的交叉點個別地出現於每 一平面中局部位元線與平面相交之處。個別記憶體儲存元 件Mzxy連接於此鄰此等個別交叉點之一個局部位元線 LBLxy與一個字線WLzy之間。因此,一個別記憶體元件 156761.doc •51 · 201207855
Mzxy可藉由在該記憶體元件連接於其間之局部位元線 LBLxy與字線WLzy上置放恰當之電壓來定址。該等電塵經 選擇以提供致使記憶體元件之狀態自一現有狀態改變至期 望之新狀態所必需之電刺激。此等„之位準、持續時間 及其他特性相依於用於該等記憶體元件之材料。 該三維記憶體胞結構之每一「平面」通常由至少兩個層 形成··其中定位有導電字線WLzy之一個層及使該等平面彼 此電隔離之-介電材料之另一層。相依於(例如)記憶體元 件Mzxy之結構,在每一平面令亦可出現額外層。該等平面 彼此疊加地堆疊於一半導體基板上,纟中局部位元線 亂”與該等局部位元線延伸穿過之每—平面之儲存元件 Mzxy連接。 圖17中展示之三維記憶體1〇,基本上類似於圖!中展示之 三維記憶體1〇,除具有加倍之全域位元線之全域位元線結 構外。 用於選擇性地連接内部記憶體元件與外部資料電路之一 電路較佳地職於-半導體基板13卜在此具體實例中, 利用選擇或切換裝置Qxy之二維陣列,其中χ給出該裝置在 X方向上之-相對位置心給出其在丫方向上之相對位置。 作為實例’個別裝置Qxy可係一選擇間或選擇電晶體。 -對全域位元線⑽LxA,GBLxBM y方向上伸長且在X方 向上具有由下標指示之相對位置。個別裝置Q”各自將一 局部位元線耗合至-個全域位元線。基本上,一列中之每 一局部位元線可麵合至一對對應全域位元線中之一者。沿 15676l.doc -52- 201207855 行局部位元線’偶數個局部位 全域位元線中之一第一者’而奇數個局部位= 該對應對全域位元線中之一第二者。 柄口主 因此’以使得在^置處且沿y方向之局部位 (LBLx’y)可替代地耦合至該對全域位元線㈧ :BWb)之-方式’約在該X,位置處之-對全域位1 線 (gBLx_a、GBLx.b)可個別地與選擇裝置Q之源極或汲極連 接。舉例而言,在X=1位置處在7方向上沿該行之奇數個局 部位兀線(LBLn、LBLn、…)可分別經由選擇裴置(Q"、 Q13、…)耦合至該對全域位元線在χ=1處之—第一者 GBLl^類似地,在該χ=1位置處沿同一行之偶數個局 位元線(LBL1Z、LBLU、…)可分別經由選擇裝置 Q14、…)耦合至該對全域位元線在χ=1處之—第二者 GBL1B。 ~~ 讀取期間且通常亦於程式化期間,每一全域位元線通 常藉由透過已接通之一對應選擇裝置存取而耦合至一個局 部位兀線。以此方式,一感測放大器可經由所耦合之全域 位元線來存取局部位元線。 為連接一組(在此實例中,指定為一列)局部位元線與一 組對應之全域位元線,控制閘極線8(^在乂方向上伸長且與 在y方向上具有一共同位置之一單個列選擇裝置之控制 鈿子(閘極)連接。以此方式,可並行存取一組或一頁記憶 體兀件。因此,相依於控制閘極線SGy中之哪一者接收到 接通其所連接至之選擇裝置之一電壓,選擇裝置Qxy—次 156761.doc -53· 201207855 將跨越X方向(在y方向上具有相同位置)之一局部位元線列 (LBLxy)連接至全域位元線中之對應者。於雙重全域位元 線架構中,在約每-x位置處存在一對全域位元線。若沿 該X方向之一局部位元線列可耦合至每一對對應全域位元 線中之第一者’則沿y方向,一毗鄰列之局部位元線將可 耦合至每一對對應全域位元線中之第二者。舉例而言,沿 X方向之該局部位元㈣(LBLu、LBL2i、lbl”、)藉由 經由控制閘極線SGi接通選擇裝置(Qu、Q2i、Q”、…)而 耦合至每一對對應全域位元線中之第一者(GBL,A、 2A GBL3A…)。沿y方向,沿x方向之一毗鄰列之局 4位兀線(LBL12、LBL22、LBL32、·..)藉由經由控制閘極線 SG2接通選擇裝置…ϋ、而耗合至每-對對 應全域位元線中之第:者(GBL1B、GBL2B、GBL3B、)。 類似地’ _u -替代方式在每—對之第—者與第二者之間, 下-她鄰列局部位元線(LBL13、LBL23、LBL33、)搞合至 每一對對應全域位元線中之第—者(GBL丨A、GBL2A、 GBL3A ' …)。
藉由使用每一對對康令祕# ; M 了應全域位兀線中之不同者來存取一局 部位元線列及一 Bit鄰列,可印n主视A ,丨一 ^ 可同時獨立地存取該局部位元線 列及毗鄰局部位元線列。士仫 J此係與圖1中展示之單個全域位
元線架構之情形形成對吐,甘Λ D A 取ΐ比其中一局部位元線列及其毗鄰 局部位元線列共用相同之對應全域位元線。 如結合圖16所論述,在#述 k 在桃鄰位兀線不能獨立地設定至參 考電壓以消除電流洩漏拄,T A, 寺不月巨很好地控制由於B比鄰列所 I56761.doc •54· 201207855 致之洩漏電流^ 圖18圖解說明在圖17之雙重全域位元線架構三維陣列中 對洩漏電流之消除。對洩漏電流之分析類似於參照圖16所 述之彼分析。然而,藉助雙重全域位元線架構,選定之局 部位兀線220(Sel-LBLj)允許由感測放大器24〇經由該對全 域位元線中之第一者GBLiA來感測記憶體元件2〇〇,其中該 對全域位元線中之第一者(331^八係維持於一參考電壓處(例 如,0.5 V)。同時,可由該對全域位元線中之第二者 獨立地存取毗鄰局部位元線23〇。此允許將毗鄰之局部位 元線230設定至同一參考電壓。由於選定之局部位元線 及其毗鄰之局部位元線(沿y方向)二者皆處於同一參考電壓 處,則在彼此毗鄰之該兩個局部位元線之間將不存在洩漏 電流。 ' 中之全域位元線數 ’此弊端係藉由提 流之一記憶體陣列 該雙重全域位元線架構使記憶體陣列 目與圖1中展示之架構相比加倍。然而 供在記憶體元件之間幾乎不具有洩漏電 來抵消。 單側字線架構 根據本發明之另一實施例’三維記憶體包含配置成由具 有X、丫及2方向之矩形座標界定且具有在2方向上堆疊之複 數個平行平面之三維型樣之記憶體元件。每一 ^ W 十面中之記 憶體兀件係由與複數個全域位元線串聯之複數個字線及局 部位7L線存取。該複數個局部位元線在2方 . 丄牙過该複 數個平面,且配置成在x方向上之列及在7方向上之行之二 156761.doc •55- 201207855 維矩形陣列。每-平面中之複數個字線在乂方向上伸長, 且在y方向上在個別平面中之複數個局部位元線之間間隔 開且與個別平面中之該複數個局部位元線分離…非揮發 性可再程式化記憶體元件位於一字線與局部位元線之間的 一交又點附近,且可由該字線及位元線存取,且其中一記 憶體元件群組可由一共同字線及一局部位元線列並行存 取。該二維記憶體具有一單側字線架構,其中每一字線獨 佔地連接至一圯憶體元件列。此係藉由針對每一記憶體元 件列提供一個字線來實現,而不是在兩個記憶體元=列之 間分享一個字線並跨越該等字線鏈接跨越該陣列之記憶體 元件。儘管該記憶體元件列亦係藉由一對應局部位元線列 存取,但該字線以外的該局部位元線列之耦合不存在擴 展。 先前已闡述一種雙側字線架構,其中每一字線連接至與 兩列對應之局部位元線相關聯之兩個毗鄰列之記憶體元 件,一個毗鄰列沿該字線之一個側且另一毗鄰列沿另— 側。舉例而言,如圖1及圖3中展示,字線WL1Z在一個側上 連接至分別與局部位元線(LBL〗2、LBL22、LBL32、..·)相關 聯之一第一(或頁)記憶體元件列(Μιΐ4、Mi24、Mi34、)且 在另一側上亦連接至分別與局部位元線(LBL13、lbl23、 LBL33、…)相關聯之一第二(或頁)記憶體元件列(M115、 Mi25、M135、…)。 圖19示意性地圖解說明一單側字線架構。每一字線在僅 一個側上連接至與一個列之局部位元線相關聯之一毗鄰列 156761.doc • 56 - 201207855 記憶體元件。 具有圖1所圖解說明之雙側字線架構之三維記憶體陣列 可修改至單側字線架構,其中除在陣列之一邊緣處之—者 外的每一字線將由一對字線替代。以此方式,每一字線獨 佔地連接至一記憶體元件列。因此,現在在圖19中由該對 字線WLU及WLm替換圖1中展示之字線WL12 »將看到, wl13連接至一記憶體元件列(Mi14、m124、M134、…)且連 接至一 S己憶體元件列(M115、M〗25、Mi35、…)。如先前闡 述,一記憶體元件列構成將並行讀取或寫入之一頁。 圖2 0圖解說明具有單側字線架構之三維陣列之一個平面 及基板。類似地,自圖3之雙侧字線架構,將用圖2〇中之 該對WL13、\\^14來替換圖3中之WLi2。於圖3中,一典型 之雙側字線(例如’ WLU)連接至兩列記憶體元件(在該字 線之兩側上)。於圖20中,每一單側字線(例如,WLi3)連 接至僅一記憶體元件列。 圖20亦圖解說明一最小記憶體元件區塊,其可作為將由 共用同一局部位元線列(例如,Lbl 12 ' LBL22 ' LBL32 ' ··.)
Μ! 24、Μ! 34、…)界定之一單位來擦除。 圖21圖解說明對圖19及圖2〇之單側字線架構三維陣列中 之洩漏電流之消除。 之彼等。然而,藉1 肩漏電流之分析類似於參照圖16所述
I56761.doc •57· 201207855 流,且經由全域位元線250及局部位元線220在感測放大器 240中之感測電流將僅係來自記憶體元件之電流Ielmei^。 該單側字線架構使記憶體陣列中之字線數目與圖丨中所 示之架構相比加倍。然而,此弊端係藉由提供在記憶體元 件之間幾乎不具有洩漏電流之一記憶體陣列來抵消。 圖22係具有圖19中展示之單側字線架構之三維陣列之一 部分之一等角視圖。而且,類似於圖7中展示之雙側字線 架構之等角視圖,圖22係用於單側字線架構之實施方案之 一個特定實例。與圖7相比之主要差別係每一字線連接至 一記憶體元件列之一個側。如先前闡釋,此架構具有對跨 越在y方向上的該複數個字線之位元線至位元線耦合進行 解耦合之優勢。 忒一維陣列係組態用於使用在第一次沈積時係非導電性 之記憶體元件(NVM)材料。先前所論述之該類型之一金屬 氧化物具有此特性。如相對於圖6所闡釋,回應於置放於 該材料之相對側上之電極上之適#電壓而在彼等電極之間 形成導電細絲。此等電極係該陣列中之一位元線及一字 線。除此以外’由於該材料係非導電性,因此不必使記憶 體元件在字線與位元線之交叉點處彼此隔離。數個記憶體 元件可由單個連續材料層實施,在圖22之情形中該等記 憶體元件係在乂方向上沿垂直位元線之相對側垂直地定向 且穿過所有平面向上延伸之NVM材料條帶。圖以結構之 一顯著優點係:可藉由使用一單個遮罩同時界定一平面群 組中之所有字線及其下部之絕緣條帶,因此大大簡化製造 156761.doc •58· 201207855 製程。 ,照圖22 ’展示三料列之四個平㈣丨、1G3、105及 7之小部分。對應於圖19之等效電路之彼等元件之圖 之元件係、由相同參考編號識別。應注意’圖22展示 圖19之兩個平面 , 及2加上其頂部上之兩個額外平面。所有 平面具有相同之水平宝砼并】# 十予線型樣、介電及記憶體儲存元件 (NVM)材料。在每_ . „ ^ 平面中,金屬子線(WL)在X方向上伸 長且在y方向上間隔開。每—平面包含—絕緣介電層,該 層將其字線與其下方之平面之字線(或在平面HH之情形 十,其下方之基板電路組件)隔離。延伸穿過每一平面的 係在垂直Z方向上伸長且在x_y方向上形成一規則陣列之金 屬局部位元線(LBL)「柱」之一集合。 每一位元線柱皆連接至石夕基板中之一組全域位元線 (GBL)中之-者’該等全域位元線穿過形成於該基板中之 選擇裝置(Qxy)以與柱間隔相同之間距在y方向上延伸,該 等選擇裝置之閘極由在X方向上伸長之選擇閘極線(sg)(其 亦形成於該基板中)驅動。切換裝置Qxy可係習用CM〇s電 晶體(或垂直πρη電晶體)且係使用與用於形成另一習用電路 相同之製程製作。在使用ηρη電晶體替代M〇s電晶體之情 形中’選擇閘極(SG)線由在x方向上伸長之基底接觸電極 線替代。亦於該基板中製作(但未展示於圖22中)感測放大 器、輸入輸出(I/O)電路、控制電路及任一其他必需之周邊 電路。存在用於在X方向上之每一局部位元線柱列之一個 選擇閘極線(SG)及用於每一個別局部位元線(LBL)之一個 156761.doc •59- 201207855 選擇裝置(Q)。 非揮發性記憶體元件(NVM)材料之每一垂直條帶夾在垂 直局部位元線(LBL)與垂直地堆疊於所有平面中之複數個 子線(WL)之間。較佳地,NVM材料在X方向上出現於局部 位元線(LBL)之間。一記憶體儲存元件(M)位於一字線 (WL)與一局部位元線(LBL)之每一相交處。在上文針對記 憶體儲存元件材料所闡述之一金屬氧化物之情形中,一相 交局部位元線(LBL)與字線(WL)之間的一小區域之NVM材 料藉由施加至相交線之適當電壓在導電(設定)與非導電(重 設)狀態之間可控制地交替。 亦可存在形成於LBL與平面之間的電介質之間的一寄生 NVM元件。藉由將介電條帶之厚度選擇為大(與NVM材料 層之厚度(亦即,局部位元線與字線之間的間隔)相比),可 使藉由在相同垂直字線堆疊中之字線之間的不同電壓所致 的一電場足夠小以使得該寄生元件永遠不傳導大量電流。 類似地’在其他實施例中’若她鄰LBL之間的操作電壓保 持低於程式化臨限值,則可使非導電NVM材料位於毗鄰局 部位元線之間之處。 該單側字線架構使記憶體陣列中之字線數目與雙側架構 相比幾乎加倍。此弊端係藉由提供在記憶體元件之間幾乎 不具有洩漏電流之一更細分記憶體陣列來抵消。 儘管已使用較佳地具有正交軸線之三維座標系統來闡述 實例性實施例,但其中局部位元線LBL、字線WL及全域 位元線GBL以不同於90。之角度相交之其他實施例亦有可 156761.doc •60· 201207855 能且涵蓋在内。 具有垂直位元線及側向對準之主動元件之讀取/寫入元件 之三維陣列 不像具有須自經擦除狀態開始被程式化之電荷赌存元件 之記憶體裝置,先前所述之可變電阻記憶體元件可在不自 一既定狀態開始之情形下被寫入至其狀態中之任一者。因 此與電荷儲存類型之讀取/擦除/程式化記憶體相比,其稱 作讀取/寫入(R/W)記憶體。因此’先前所提及之電阻記憶 體元件亦稱作R/W記憶體元件或R/W元件。此等R/W元件 之三維陣列可視為三維互連式電阻網狀結構。 如先前所述,按照慣例,二極體通常與三維記憶體陣列 之R/W元件串聯連接以減小電阻網狀結構中之洩漏電流。 跨越一子線與一位元線之間的每一交又點安置一 r/w元件 (先前亦稱作NVM)與蔡弛争聯之二極體。與^乂河相比,二 極體通常在大小上大得多。因此,二極體在NVM上方形成 一層且實質上增加記憶體之厚度。 先前結合圖1及圖7所述之具有相對短的垂直位元線之三 維陣列幫助限制電阻網狀結構之互連性及因此洩漏。 此外,先前結合圖19所述之三維陣列之單側字線架構亦 幫助給電阻網狀結構分段並進—步減小互連性及茂漏。 相依於R/W元件之材料及性質,洩漏之減小達成可去除 與每一 R/W元件串聯之二極體之一可行三維陣列❶至少, 由短位元線及單侧字線引起之洩漏減小使得一可行三維陣 列能夠採用與每一 R/W元件串聯之一不那麼理想之二極體 156761.doc • 61 · 201207855 (或可視為一「差勁二極體」之二極體)。 根據本發明之一個態樣’在於垂直方向上定向之位元線 服務於R/W元件之二維陣列之多個層及每一層中在水平或 側向方向上之字線之情形下,與二極體串聯之每一 R/W元 件在一側向方向上於一交叉點處形成於一字線與一位元線 之間。藉由在水平或側向方向上將二極體與R/w元件記憶 體兀件對準,每一層字線之厚度不增加。此外,將二極體 形成或併為位元線結構之一部分,從而在不為二極體花費 額外空間之情形下提供該二極體。 根據本發明之另一態樣,藉由其中不像先前技術中層層 垂直地而是並行地在所有層上侧向形成R/w元件及二極體 之製程來形成。維陣歹,】。此可藉由形成一簡單多層結構 而實現’從而藉由開放_人口而曝露該等分層式層之一剖 面並在-側向方向上於經曝露層中之每—者中形成細小結 構。不管包含還是不包含二極體,此製程均係有利的。 形成諸如二極體之主動裝置係一高溫製程。若之前發生 金屬化,則金屬將須能夠經得起隨後的該高溫製程。這可 排除使㈣或銅,此乃因其較佳導電性及經濟性。字線中 增加之電阻可加劇洩漏問題。 目前製程允許對所有層之高溫製程聚集在—起,且允許 在該高溫製程之後執行對字線之金屬化。 圖㈣解說明具有垂直局部位元線及水平形成之主動記
憶體兀件及二極體之-較佳三維記憶體結構。相對於一X y-z座標系統來界定該=給# & _ u ’ ··"己憶體結構。局部位元線在z方 156761.doc -62- 201207855 向上,且字線在x方向上且全域線在y方向上。 可將該三維結構視為包括兩部分。一基礎部分,其通稱 為FE〇L((製造)線之前端」),其由其上形成主動元件(諸 如選擇或切換裝置Qxy)之一半導體基板(亦參見圖1及圖7) 支撐用作全域線之一系列金屬線及各個金屬接觸墊形成 於主動元件之頂部上。每一選擇裝置Q”具有連接至一金 屬線之一源極及連接至一汲極端子之汲極。以此方式,選 擇裝置充當該金屬線與該汲極端子之間的一開關。如之前 所述,沿X方向針對一既定7之匕7具有形式為沿該χ方向行 進之多晶矽線之一共同閘極。舉例而言,當在針對y=i之 Qh Q21、Q31、…之共同閘極上確定一選擇信號SG1時, 1 2、3、…之汲極端子分別連接至全域線gBLi、 GBL2、GBL3、…。如稍後將見,汲極端子經由接觸墊31〇 連接至各別局部位元線或字線。 該基礎部分上方之一第二部分稱作BE〇L(「(製造)線之 後端」)。BEOL係R/W材料、字線及垂直局部位元線之多 個層形成之地方。局部位元線連接至該FE〇L部分中之各 別接觸墊。按圖不,z方向上之複數個局部位元線連接 至一組接觸點310 ^沿z方向,形成記憶體元件層之一堆 疊。在每一層處,一對字線340自相反側圍繞一組局部位 兀線33〇〇舉例而言,該組局部位元線(LBLU、LBL21、 lbl31、…)被層丄中之字線(WLi〇、WLu)及層2中之 (WL20、WL21)…圍繞。 位元線330較佳地係由p+多晶矽形成。在一位元線之其 156761.doc -63· 201207855 中其毗鄰一字線之一區域中,藉助N+摻雜來摻雜區域 332。以此方式,二極體336形成於位元線33〇之當其毗鄰 一字線340時之每一區域中。在每一字線34〇與二極體336 之間形成一 R/W記憶體元件346。在一較佳實施例中電 阻記憶體元件346係由緊挨字線34〇之一 Ti層344後跟一 HfOx層342形成。該三維結構之頂層係由氮化物層35〇加 蓋。因此,R/W元件342及344以及二極體332及33〇之各個 層沿該X方向繞每一垂直局部位元線33〇(例如,LBL"、 LBL2丨、LBLu、…)而形成以便其在一個側上耦合至各別 位元線330且在另一侧上耦合至隨後形成之各別字線wl 340(例如,WL1q、WL2()、WL3G、…卜類似R/w元件及二 極體沿X方向形成於相同組之位元線33〇(LBLn、lbl21、 LBL^、…)之另一側上且亦連接至各別字線(WLii、WLu、 WL31、…)。 BEOL部分之其他體積係由一電介質(諸如氧化物32〇)填 充。以此方式,除了串聯於每一 R/W元件與其各別位元線 之間的二極體之外’三維R/w陣列經形成以類似於圖19中 所示意性圖解說明之彼三維R/W陣列。 圖24A更詳細地圖解說明於一交叉點處形成於一對字線 與位元線之間的R/W元件及二極體。在一項實施例中, R/W記憶體元件346係由Ti層344及Hf〇x層342形成。7^層 與字線340電接觸而HfOx層342與二極體336電接觸。位元 線330通常摻雜為一 p+多晶矽。然而,位元線33〇在其甲與 一字線(諸如字線340)存在一交又點之區域332中反摻雜為 156761.doc • 64· 201207855 N+ »所得PN接面有效地形成二極體336,該二極體和字線 340與局部位元線330之間的R/w元件346串聯安置。 圖24B示意性地圖解說明串聯於一字線34〇與一局部位元 線330之每一交叉點之間之R/w記憶體元件346及二極體 336之等效電路。 圖23及亦圖24A及圖24B中所展示之三維記憶體結構具 有實現其中每一記憶體元件具有二極體隔離以減小至晚鄰 局部位元線的電流鏈接之三維記憶體之優點。不像其中二 極體在z方向上形成於每一記憶體元件之頂部上之先前技 術結構,記憶體元件346之水平(x方向)定向允許每一個二 極體形成為一局部位元線之一區域’從而不佔用額外空 間。 圖25 A至圖25F圖解說明圖23中所展示之三維記憶體之 BEOL(頂部)部分在各個處理級處之形成。 圖25A圖解說明BE0L部分作為正形成於叩沉基礎層之 頂部上之多層結構而形成。一總體結構形成為含多個交替 氧化物320層及犧牲材料322層之一夾層結構。未經摻雜多 晶石夕較佳地用以形成犧牲層322,此乃因其可容易被蝕刻 掉並由其他結構替換^ FEOL基礎層形成有切換裝置, 如先前所述該切換裝置Qxy在各別全域線與汲極端子之間 切換。較佳一 W或TiN金屬墊形成於每一;:及極端子上以進 行連接。此後跟氧化物320層。該氧化物層然後經平坦化 以與該等金屬墊之層齊平。隨後,鋪設含未經摻雜多晶石夕 322及氧化物320之交替層之一夾層結構。該夾層結構由一 156761.doc •65· 201207855 保護性氮化物層350加蓋。在較佳實施例中,另一氧化物 犧牲層亦沈積於氮化物層之頂部上。 圖25B圖解說明於其處複數個局部位元線33〇欲形成於圖 25A之二維結構中之溝渠之形成。實質上設定一硬遮罩 (「HM」)沈積及微影以便然後可蝕刻掉三維結構中沿X方 向行進之垂直溝渠以形成其中欲形成局部位元線之溝渠。 該等溝渠在X方向上與接觸墊排齊以便將形成局部位元線 以與該等接觸墊接觸。
凋25C圖解說明圖25B之溝渠中之局部位元線之形成。 HM移除之後,-麵(「緩衝氧化物钱刻」)幫助清理該結 構從而曝露氮化物層作為-頂部層。_藉由用p+多W 填充該等溝渠來形成(以沿x方向之—板之形式)局部位元線 330。然後平坦化該p+多晶石夕。 圖25D圖解說明心側向存取分層式三維結構之一入口 之形成。這允許每-層中之結構(諸如R/w元件、二極體及 字線)針對所有層並行形成。這藉由HM沈積後跟微影及触 刻而實現。 圖25E圖解說明用於在每—層中形成該等結構之凹入名 間之形成。並行形成用於所有層之凹入空間。此可由一 KOH濕式㈣後跟選擇性地移除未轉雜多日日^直至局奇 位兀線行之一第二各向同性凹入蝕刻實現。 然後藉由-氣相摻雜製程用N+來反摻雜局部位元線之 板之經曝露條帶。這將剛好在該 面下面形成-PN接面。在料局部位^之經曝露表 156761.doc -66 * 201207855 在另一實施例中,用N+多晶矽來形成該等局部位元 線。然後將藉由P+擴散來製成二極體。 在不貫施一極體之另一實施例中,將跳過N+掺雜。在 彼情形中,可用金屬來形成局部位元線。 圖25F圖解說明針對所有該等凹入空間中之每一者r/w 層後跟字線之形成。首先B0E(緩衝氧化物蝕刻)蝕刻凹入 空間。然後藉由-第-層342(例如,HF〇x)之原子層沈積 來形成R/W材料 '這後跟藉由化學氣相沈積來沈積一第二 層344(例如,Ti(鈦))。 接下來,可形成字線340。藉助所有如圖25E中所述而完 成之形成二極體332、33〇之主動元件之高溫製程可在不 考量隨後高溫降級之情形下針對其導電性來最佳化該金屬 化。舉例而s,可沈積鋁或銅。在其他實施例中,亦可藉 由化子氣相沈積預期高溫金屬,諸如一薄TiN層後跟一塊 狀W(鈦)層。可回蝕來自各種沈積物之過量。 圖25G圖解說明藉由首先沿χ方向移除局部位元線板之部 刀而對個別局部位%線行之形成。然後用如圖中所展示 之氧化物320來填充所得空隙。藉由化學及機械拋光來平 坦化頂部表面。 圖26Α至26Β圖解說明用於存取圖23中所展示之三維記 憶體之字線340之金屬線及觸點之形成。實質上,該等字 、·泉系由來自—維5己憶體結構之頂部或底部之觸點存取。每 字線藉自*直豎立柱狀物3 14連接至三維記憶體結構 之表面處之一金屬線。 156761.doc -67- 201207855 圖2 6 A圖解說明三維結構經成階地以在不同層處提供一 偏移。藉由使不同層成階地,每一層處之字線將具有用於 其來自頂部之豎立柱狀物之一暢通路徑。較佳地,存取在 該等字線之結尾處。舉例而言,階地形成於三維結構沿χ 方向之兩端處以便與存取來自一個端之所有字線相比表面 處之金屬線密度減半。在使每一層字線成階地並針對其形 成一暢通視野之後,用氧化物重新填充在成階地期間所移 除之體積並將其平坦化。 圖26B圖解說明藉由豎立柱狀物連接至各別字線之表面 金屬線的形成。自階地層中之每一者之頂部蝕刻掉用於豎 立柱狀物之空間以為豎立柱狀物讓路。然後用將一字線連 接至二維結構之頂部表面之一豎立柱狀物3丨4來填充所得 空隙。 在一項實施例中,然後豎立柱狀物3 14可由形成於頂部 表面處之一金屬線312連接。 根據欲在下一章節中更詳細闡述之本發明之另一態樣, 經由全域位元線中之一些全域位元線(諸如圖22中所展示 之彼等全域位元線)來存取該等字線。 圖2 7圖解說明其中字線係由三維結構之基礎部分處之金 屬導線存取之另一實施例’諸如撥圖22中所展示之全域位 元線中之一些全域位元線來充當全域字線。在一項實施例 中’至一字線的連接引至如圖26A及圖26B中之三維結構 之頂部處之一金屬線。在頂部處之金屬線用作一連接橋之 情形下’一第二柱狀立柱316向下鑽以經由接觸墊31〇中之 156761.doc •68· 201207855 一者與一適當全域字線接觸。為了形成第二豎立柱狀物 3 16 ’自該三維結構之頂部將該等柱狀物排空且然後用導 電材料(諸如金屬)來填充該等柱狀物。然後形成頂部處用 作連接橋之金屬線3 12。 垂直位元線及水平字線之有效解碼 根據本發明之另一態樣,在x_y平面中具有二維R/w元件 陣列之多個層之三維記憶體可由每一層中間之字線及所有 層共同之z方向上之一垂直局部線陣列存取。沿該y方向之 複數個金屬線提供於三維記憶體之一基礎部分或一頂部表 面處。以可切換方式連接一第一組金屬線以允許對充當一 選定群組垂直局部位元線之一第一組垂直局部線進行存 取。以可切換方式連接一第二組金屬線以允許對連接至各 別層中之選定字線之一第二組垂直局部線進行存取。 該組金屬線用作選定組之局部位元線及字線之全域存取 線。該組金屬線切換至該選定組之局部位元線及字線係由 二維記憶體之基礎部分處之一組切換電晶體實現。當金屬 線位於三維記憶體之頂部表面處時,一組豎立柱狀物行提 供自切換電晶體至該等金屬線的連接。 如先前所述,三維記憶體陣列具有一基礎層(FE〇L)部分 及具有多個層記憶體元件平面之另一部分(BE0L)。在先前 結合圖1、圖7及圖22所述之實施例中,充當全域位元線之 一組金屬線形成於該三維結構之基礎部分(|^〇^)處。 在本發明中,不是該組中之所有金屬線用於解碼該等局 部位元線。類似地,不是該陣列中之所有局部垂直線用作 I56761.doc •69- 201207855 局部位元m是該等金屬線中之-些金屬線及該等局部 垂直線中t #局部垂直線經保留以用於解碼—組選定字 線’每層兩個。此方案提供一高度可擴展性解碼架構。其 ^許對字線及局部位元線之任—組合之解碼。其允許將該 等子線進步分段成局部字線,從而幫助減小字線電阻及 三維電阻網狀結構之互動性。 圖2 8圖解說明經由—組全域線及選擇裝置對三維記憶體 陣列中之垂直位元線及水平字線之一有效解碼。展示沿z 方向堆疊有4個層之一實例性三維陣列。類似於圖17及圖 23中所展示之三維陣列,該4個層可係由冗方向上之局部垂 直線331及332之二維陣列存取。局部垂直線之該二維陣列 被分割成兩組。一第一組局部垂直線33丨個別地充當局部 位元線並以可切換方式連接至一第一組全域線(諸如全域 位元線2 5 1)。一第二組局部垂直線3 3 2個別地充當以可切 換方式連接於字線340與一第二組全域線(諸如全域字線 252)之間的連接件。該第一組局部垂直線332中之每一者 經由一連接器或觸點348與每一層處之一字線接觸。在每 一層處’將存在沿y方向分隔開且與沿χ方向行進之每一字 線分隔開之一組字線3 4 〇。 圖28僅展示由每—層上之一對選定字線34〇構成之一個 記憶體元件區塊’該對選定字線在充當局部位元線 (LBLn、LBL21、LBL31、…、LBLp-m、LBLP1)之一選定 頁之垂直局部線331之兩側上包裹。因此,WL10及WL11 係層1處之選定字線對;WL20及WL21係層2處之選定字線 156761.doc -70- 201207855 對;WL30及WL31係層3處之選定字線對;&WL4〇& WL41係層4處之選定字線對。該區塊係由2*pj)1*L layer 個記憶體元件構成。在當前實例中,ρ_Μ=ρ且 L一layer=L,共計2PL個記憶體元件。 . 一選定頁之局部位元線之解碼類似於在存在充當第一組 • 全域線(全域位元線)251之一第一組p個金屬線(GBLi、 GBL2 GBL3、…、GBLP)以存取第一組垂直局部線33 1中 間之選疋頁之局部位元線之情形之前。由於該記憶體具有 在相同頁之局部位元線周圍於每一層上具有兩個字線(偶 數及奇數)之一頁架構,因此存在充當一第二組全域線(全 域字線)252之一第二組2x4個金屬線。該等金屬線分佈於 第一組之兩側上,其中分別針對奇數字線(WLh、WL^、 WL31及WL4丨)之4個金屬線(GW£n、GWl21、GWL3丨及 GWL^)之一左側面在4個層中之每一者處。類似地,在該4 個層中之母一者處存在分別針對偶數字線(WL丨〇、wl2〇、 WL30 及 WL40)之 4 個金屬線(GWLl〇、GWL2〇、GWL3〇 及 GWUq)之一右側面。金屬線(全域線)至選定字線及局部位 元線的連接係經由被選擇線221 (諸如充當一區塊選擇線之 • SG〇控制之選擇裝置Qxy 222。 . 因此’藉由確定區塊選擇線80,來解碼一選定頁/區塊。 如前文所述’該區塊中之R/W元件346可由全域線存取, 其中經由全域線25 1存取位元線且經由全域線252存取字 線。然後感測電路可連接至位元線以用於感測R/W元件之 記憶體狀態。 156761.doc •71· 201207855 圖29圖解說明根據圖28中所展示之三維陣列之—第—架 構之字線及R/W元件之一 BEOL(三維記憶體之頂部部分)佈 局之一平面視圖。在第一BEOL架構中,全域線25〇(包含 全域字線252及全域位元251線)自垂直局部線33〇(包含垂直 局部位元線33 1及垂直局部線332)之柱中之每—者偏移 (〜IF ; F係特徵長度)。 垂直局部線陣列劃分成一第一組及一第二組。該第一組 充當垂直局部位元線’其中每一局部位元線3 3 1用以結合 一字線340存取一 R/W元件346。在較佳實施例中,在每一 層處,一局部位元線共用於一對字線之間以用於存取兩個 R/W元件。每一局部位元線331耦合至形成一全域位元線 251之一金屬線。 第二組垂直局部線332中之每一者充當一字線34〇與形成 一全域字線252之一金屬線之間的一互連件。垂直局部線 332經由連接器348連接至字線340。若存在四個層,則每 字線列將存在四個垂直局部線。該第一垂直局部線連接至 該第一層上之字線,該第二垂直局部線連接至該第二層上 之字線,等等。 單位胞具有尺寸XF* XF由位元線柱至位元線間隔 限制(〜4F)。YF由局部WL至局部WL至R/W材料至BL柱限 制(〜2.5F)。此等條件針對每一層給出一胞大小〜ι〇ρ2。當 在多個層上方分攤時,胞大小係XF*XY/L_layer。然而, 當計及WL驅動器所佔據之空間時,有效胞大小 =XF*XF/LJayer+2*XF*XF/p_M,其巾 ^〒:層數目且 156761.doc -72- 201207855 P_bl係並行讀取或寫人之—胞頁中之位元線數目。因此, 由於WL驅動器之損失百分比=2*L Jayer/p—Μ。 可藉由經由一共同閘極選擇線(例如,SGi,參見圖28) 賦能一選擇裝置庫來選擇該區塊。因此,FE〇L(三維記憶 . 體之基礎部分)之佈局將須容納P + 2L個金屬線加上等於 - (P+2L)*(每一層中子線對之數目)之若干個選擇裝置。每一 選擇裝置係二維記憶體之基礎部分(或FE〇L平面)上之一主 動區域。一選擇裝置通常形成於基板上,其中一多晶矽閘 極在一對源極及汲極擴散點上方。對於一選擇裝置庫而 言,一共同多晶矽線達成對該選擇裝置庫之並行控制。 圖30A圖解說明當BEOL具有圖29之第一架構時一單位區 塊之一平面視圖中之FEOL佈局之一第一實施例。將理 解,在多晶矽線221之任一側上存在(未明確展示)複數個選 擇電晶體222 ’每一選擇電晶體之源極及汲極與一垂直局 部線柱33 1或332或一觸點253 —致。選擇電晶體係圖28中 所展示之選擇裝置Qxy 222。可見將位元線331及字線34〇切 換至全域線251及252之選擇裝置分別被沿y方向之柱mi或 3 3 2之間的間隔限制大小。然而,由於紕鄰正連接至相同 • 全域線之一垂直局部線柱之兩個觸點253,確實具有藉由 * 允許並行使用兩個選擇裝置庫而倍增驅動功率之優勢。因 此具有一乘數M=2。 圖30B圖解說明當BEOL具有圖29之第一架構時一單位區 塊之一平面視圖中之FEOL佈局之一第二實施例。藉由以 相對於全域線之一對角線方式形成主動元件(未明確展示 156761.doc •73· 201207855 選擇電晶體222但每一選擇電晶體之源極及汲極與—垂直 局部線柱331或332或一觸點253—致),選擇裝置之長产可 增加一因數SQRT(2)。然而,對折兩個選擇裝置庫之特徵 不可行,此乃因毗鄰一局部位元線柱之兩個接觸點不連接 至相同全域線》因此其僅具有一乘數M=1。 圖30C圖解說明當BEOL具有圖29之第一架構時一單位區 塊之一平面視圖中之FEOL佈局之一第三實施例。該第二 實施例服務於克服該第二實施例之在M=1之情形下驅動功 率減小之缺陷。在圖30C中之佈局之情形下,一局部位元 線柱之任一側上之兩個觸點連接至相同全域線。因此,M 再一次等於2。 圖3 1圖解說明根據圖28中所展示之三維陣列之一第二架 構之字線及R/W元件之一平面視圖中之一 BEOL(三維記憶 體之頂部部分)佈局。在第二BEOL架構中,全域線(包含全 域字線252及全域位元線25 1)形成於三維記憶體之頂部部 分上。全域線與垂直局部線331及332之柱對準。一單位胞 具有尺寸XF*YF ^ XF由垂直局部線柱331、332至柱間隔限 制(〜2F) » YF由局部WL 340至局部WL至R/W材料346至垂 直局部線柱331、332亦及一觸點253之額外空間限制 (3.5F)。此專條件針對每一層給出一胞大小~7F2。每一位 元線柱與一全域線251或252接觸。 圖32圖解說明y-z平面中圖31之BEOL佈局之一剖面。實 質上’與一字線340相關聯之一局部位元線33 1坐落於一選 擇電晶體222之一個端子(源極224或汲極226)上且經由選擇 156761.doc -74- 201207855 電晶體及一豎立柱狀物3 14與三維記憶體之頂部上之全域 線251中之一者連接。 圖33圖解說明當BEOL具有圖31之第二架構時一單位區 塊之一平面視圖中之FEOL佈局之一第一實施例。在一垂 直局部線柱33 1或332之任一側上存在兩個觸點253且其連 . 接至相同全域線251或252。因此,Μ再一次等於2。 圖33中所展示之第二架構之第一實施例類似於圖3〇α中 所展示之第一架構之第一實施例。以相同方式,分別在圖 3 0Β及圖30C中所展示之第一架構之第二及第三實施例可 容易適用於第二架構。 圖34圖解說明包含周邊電路之整個三維陣列之一示意性 俯視圖。將看到,使用全域線來解碼局部位元線及字線兩 者之目前架構有高度可擴展性。全域字線驅動器、感測放 大器及區塊選擇驅動器可在陣列之相同側上或交替側上。 舉例而言,可將每一字線之長度減半以跨越其長度減小 電阻及電容。每-次將字線之長度減半時,用以解碼之字 線之數目倍增,且將需要把更多垂直局部線及全域線徵用 於字線解碼。 雖然已關於本發明之實例性實施例對本發明之各個態樣 進行了闡述,但應理解,本發明有權在隨附申請專利範圍 之全部範疇内受到保護。 【圖式簡單說明】 圖1係了良電阻s己憶體元件之三維陣列之一部分之一等 效電路’其中該陣列具有垂直位元線; 156761.doc •75- 201207855 圖2係利用圖〗之記憶體胞陣列之一可再程式化非揮發性 記憶體系'统之一 *意性方塊圖,且該方塊圖指#記憶體系 統與一主機系統之連接; 圖3提供圖1之添加有某一結構之三維陣列之兩個平面及 基板之平面圖; 圖4係圖3之平面中之一者之一部分之一展開圖,其經注 釋以展不程式化其中之資料之效應; 圖5係圖3之平面中之一者之一部分之一展開圖,其經注 釋以展示自其讀取資料之效應; 圖6圖解說明一實例性記憶體儲存元件; 圖7係根據本發明之一實施方案之一第一具體實例展示 於圖1中之三維陣列之一部分之一等角視圖; 圖8係根據本發明之一實施方案之一第二具體實例展示 於圖1中之三維陣列之一部分之剖面圖; 圖9至圖14圖解說明形成圖8之三維陣列實例之—製程;及 圖15係根據本發明之-實施方案之—第三具體實例展示 於圖1中之三維陣列之一部分之一剖面圖; 圖16圖解說明跨越圖1及圖3中展示之三維記憶體之多個 平面之所讀取偏壓電壓及電流洩漏; 圖17圖解說明具有一替番今祕你-认 ,, ^ 又重王域位兀線架構以改良對一組 局部位元線之存取之三維記憶體; 圖18圖解說明對圖I?之雙 之洩漏電流之消除; 重全域位元線架構三維陣列中 圓19示意性地圖解說明一單側字線架構·, 156761.doc •76- 201207855 圖20圖解說明具有單側字線架構之三維陣列之一個平面 及基板; 圖21圖解說明對圖19及圖2〇之單侧字線架構三維陣列中 之洩漏電流之消除; 圖22係具有圖19中展示之單側字線架構之三維陣列之一 部分之一等角視圖; 圖23圖解說明具有垂直局部位元線及水平形成之主動記 憶體元件及二極體之一較佳三維記憶體結構; 圖24A更詳細地圖解說明於一交叉點處形成於一對字線 與位元線之間的R/W元件及二極體; 圖24B示意性地圖解說明串聯於一字線34〇與一局部位元 線330之每一父叉點之間之R/w記憶體元件346及二極體 336之等效電路; 圖25A圖解說明作為正形成於FEOL基礎層之頂部上之一 多層結構之BEOL部分之形成; 圖25B圖解說明於其處複數個局部位元線33〇欲形成於圖 25A之三維結構中之溝渠之形成; 圖25C圖解說明圖25B之溝渠中之局部位元線之形成; 圖25D圖解說明用以側向存取分層式三維結構之一入口 之形成; 圖25E圖解說明用於在每層形成該等結構之凹入空間之 形成; 圖25F圖解說明針對所有該等凹入空間中之每一者r/w 層後跟字線之形成; 156761.doc -77- 201207855 圖25G圖解說明藉由首先沿χ方向移除局部位元線板之部 分而對個別局部位元線行之形成; 圖26A圖解說明三維結構經成階地以在不同層處提供— 偏移; 圖26B圖解說明藉由豎立柱狀物連接至各別字線的表面 金屬線之形成; 圖2 7圖解說明其中字線係由三維結構之基礎部分處之金 屬導線存取之另一實施例,諸如撥圖22中所展示之全域位 元線中之一些全域位元線來充當全域字線; 圖28圖解說明經由一組全域線及選擇裝置對三維記憶體 陣列中之垂直位元線及水平字線之一有效解碼; 圖29圖解說明根據圖28中所展示之三維陣列之一第一架 構之字線及R/W元件之一 BEOL(三維記憶體之頂部部分)佈 局; 圖30A圖解說明當BEOL具有圖29之第一架構時一單位區 塊之FEOL佈局之一第一實施例; 圖3 0B圖解說明當BEOL具有圖29之第一架構時一單位區 塊之FE0L佈局之一第二實施例; 圖30C圖解說明當BEOL具有圖29之第一架構時一單位區 塊之FE0L佈局之一第三實施例; 圖3 1圖解說明根據圖28中所展示之三維陣列之—第二架 構之字線及R/W元件之一 BEOL(三維記憶體之頂部部分)佈 局; 圖32圖解說明y-ζ平面中圖31之BEOL佈局之_剖面; I56761.doc -78 · 201207855 圖33圖解說明當BEOL具有圖31之第二架槿 • ,一單位區 塊之FEOL佈局之一第一實施例;及 圖34圖解說明包含周邊電路之整個三维鱼 —.卞丨干乃之—示意性 俯視圖。 【主要元件符號說明】 1 平面 2 平面 3 平面 4 平面 10 三維記憶體 10' 三維記憶體 11 標準三維矩形座標系統 13 半導體基板 21 資料輸入輸出電路 23 線 25 控制器 27 字線選擇電路 29 局部位元線選擇電路 31 主機系統 33 内建式插座 34 隨機存取記憶體 35 配對記憶體系統插頭 37 解碼器/驅動器電路 39 位址線 156761.doc -79· 201207855 101 平面 103 平面 105 平面 107 平面 111 平面 113 平面 115 平面 121 平面 123 平面 125 平面 200 記憶體元件 201 記憶體元件 210 字線 211 字線 212 字線 220 局部位元線 221 選擇線 222 選擇閘極 224 源極 226 汲極 230 局部位元線 232 閘極 240 感測放大 250 全域位元線 ·80· 156761.doc 201207855 251 全域線 252 全域線 253 觸點 310 接觸墊 312 金屬線 314 豎立柱狀物 316 豎立柱狀物 320 氧化物 322 犧牲材料 330 局部位元線 331 局部垂直線 332 局部垂直線 336 二極體 340 字線 342 HfOx層/讀取/寫入元件 344 Ti層/讀取/寫入元件 346 讀取/寫入記憶體元件/電阻記憶體元件 348 連接器/觸點 350 氮化物層 BL-BLj 位元線 GBL 全域位元線 GWL 全域字線 11 絕緣體 12 絕緣體 156761.doc •81- 201207855 13 絕緣體 LBL 局部位元線 Μ 記憶體元件 Q 選擇或切換裝置 Qxy 選擇裝置 SG 控制閘極 SG, 選擇閘極線 WL 字線 156761.doc -82-
Claims (1)
- 201207855 七、申請專利範圍: 1. 一種记憶體,其包含配置成由具有x、y&z方向之矩形 座標界定且具有在該z方向上堆疊之複數個平行平面之 二維型樣之記憶體元件,該記憶體進一步包括: ' 複數個第一導線,其在該Z方向上穿過該複數個平面 而伸長且配置成在該X方向上之列及在該y方向上之行之 二維矩形陣列,其中該複數個第一導線分割成第一及第 二組第一導線; 複數個第二導線,其跨越個別平面在該X方向上伸長 且在該y方向上於该等個別平面中之該複數個第一導線 之間間隔開且與該等個別平面中之該複數個第一導線分 離,其中該第一與第二導線跨越該等個別平面在複數個 位置處彼此晚鄰地交又; 複數個非揮發性可再程式化記憶體元件,其在一第一 組該複數個位置處毗鄰該第一組第一導線與第二導線之 交叉點而個別地連接於該第一組第一導線與第二導線之 間; 稷數個連接器,其在一第二組該複數個位置處毗鄰該 第一組第一導線與第二導線之交叉點而個別地連接於該 . 第二組第一導線與第二導線之間; / 複數個第三導線,其分割成第一及第二群組第三導 線;及 一第一群组選擇裝置,其經配置以將在該X方向上之 遥疋列第一導線切換至該第一組第三導線;及 156761.doc 201207855 一群組選擇裝置,其經配置以將該複數個第二導 線之—選定組切換至各別第二組第三導線。 2.如請求項1之記憶體,其中: 每一毗鄰對該等第二導線係安置於該χ方向上之一對 應列第一導線周圍以用於獨佔地與其操作。 3·如4求項i之記憶體’其中該複數個第二導線之該選定 、、且包3安置於所有該複數個平面處之該選定列第一導線 周圍之毗鄰對該等第二導線。 4·如請求項1之記憶體,其中 °亥專第二導線在該y方向上伸長, 該等選擇裝置經配置以使該等第一導線之在該χ方向 上對準之彼等第-導線可與該複數個第三導 者連接,且 心 複數個控制線在該χ方向 μ 万向上延伸且個別地與在該X方向 上對準之複數個該等選擇桊署 ^ 、 圮擇裒置連接以達成在該X方向上 子準之複數個第一導線與該等第= 寸乐—導線中之不同者之連 接0 5.如請求項1之記憶體,其中哕递 八甲该複數個選擇裝 個第三導線係形成於—半 料置m复數 s *千㈣基板中且該複數個平面係 形成為該半導體基板上方之—堆疊。 6·如請求項5之記憶體,其中個 V伞而乐—導線各自定位於在X-7千面中跨越該X方向之毗鄰行第—導線 7·如請求項ό之記憶體,其中該等 之間。 y平面“⑯“ 只寺選擇裳置各自*有與該x- 中之第一導線之二維陣列 了旱之—源極端子及一 156761.doc 201207855 >及極端子。 8. 9. 10. 11. 12. 13. 14. 15. 16. 如請求項7之記憶體,其中每 極端子在該y方向上對準。 裝置之5亥源極及沒 如請求項7之記憶體,其中每— 、擇裝置之該源極及汲 極端子在邊χ-y平面中對角地對準。 如請求項8至9中任一項之記憶體, :兩物選擇裝置同時切換至該等第三=中 如請求項5之記憶體,其中個 盥A訪τ 』乐—導線各自經定位而 ”在該”平面中跨越該χ方向之第一導線之行一致。 如請求項11之記憶體,其中每一 極端子在該y方向上對[ #裝置之該源極及沒 如請求項1之記憶體,其中: 該複數個選擇裝置係形成於一半導體基板中; 該複數個平面係形成為該半導體基板上方之一堆疊;且 該複數個第三導線係形成於該堆疊上方。 如請求項13之記憶體,其進一步包括: 垂直互連導線,其穿過該堆疊在個別選擇裝置與各別 第三導線之間。 如請求項1之記憶體,其中該等個別記憶體元件之特徵 在於包含回應於透過該記憶體元件連接於其間之該第一 及第二導線施加之一電刺激而在至少第一與第二穩定位 準之間可逆地改變其電導位準之一材料。 一種操作一可再程式化非揮發性記憶體系統之方法,其 156761.doc 201207855 •用包3由具有X、丫及2方向之矩形座標界定之記憶 體兀件之二維型樣之至少一個積體電路,且該至少—個 積體電路包括: 複數個平行平面,其在該2方向上堆疊於—半導體 基板之頂部上; 複數個第—導線’其在該2方向上穿過該複數個平 面而伸長且配置成在該χ方向上之列及在該y方向上之 行之二維矩形陣列,其中該複數個第-導線分割成充 當局部位元線之一第一 έ日笙 Κ第組第一導線且分㈣一#二& 第一導線; 複數個第二導線’其在該4向上跨越個別平面伸 2且在該π向上於該等個別平面中之該複數個第一 線之間間隔開且與該等個別平面中之該複數個第— 導線分離,其中該複數個第二導線充當字線且該第一 與第二導線跨越該等個別平面在複數個位置處彼此田比 鄰地交又; 複數個非揮發性可再程式化記憶體元件,其在一第 一組該複數個位置處_鄰該等字線與局部位元線之交 又點而個別地連接於該等字線與該等局部位元線之 間; ' 複數個連接器,其在_笛_ 4 ^ 第—組该複數個位置處毗鄰 S亥第二組第一導線與丰结+ + 、,、’之交又點而個別地連接於該 第二組第一導線與該等字線之間: 156761.doc •4· 201207855 複數個第三導線,其分割成第一及第二群組第三導 線;及 第群組選擇襞置,其經配置以回應於選擇控制 h號而將該4向上之—選定列局部位元線切換至該 第一組第三導線; 第一群組選擇裝置,其經配置以回應於選擇控制 L號而將選疋第二組該複數個第二導線切換至各別第 二組第三導線,從而將選定字線切換至各別第二組第 三導線;及 將選定控制信號施加至該第一及第二群組選擇裝置 以便將選定列局部位元線連接至該第一組第三導線中 之個別第三導線且將選定字線連接至該第二組第三導 線之個別第三導線;及 藉由透過該複數個記憶體元件中之一選定一或多者可 操作地連接於其間之該第一及第二組第三導線中之該等 個別第三導線施加第_及第三刺激中之—者而致使該複 數個記憶體元件中之該選定一或多者在其至少第一與第 二狀態之間同時改變。 17. 18. 如請求項16之方法,其中: 每一®比鄰對該等第二導線係安置於該χ方向上之一對 應列第一導線周圍以用於獨佔地與其操作。 如請求項16之方法,其中該選定組該複數個第二導線包 括安置於所有該複數個平面處之該選定列第一導線周圍 之毗鄰對該等第二導線。 156761.doc 201207855 19.如請求項16之方法,其中 該等第三導線在該y方向上伸長, 該等選擇裝置經配置以使該等第一導線之在該χ方向 上對準之彼等第-導線可與該複數個第三導線中之選定 者連接,且 複數個控制線在該Χ方向上延伸且個別地與在該χ方向 上對準之複數個該等選擇裝置連接以達成在該χ方向上 對準之複數個第-導線與㈣第三導線中之不同者之連 20.如請求項16之方法’其中該葙 τ及複數個選擇裝置及該複數個 第三導線係形成於一丰導 、 千等體基板中且該複數個平面係形 成為該半導體基板上方之一堆曼。 21’如請求項2〇之方法’其中個別第三導線各自定位於在χ? 平面中跨越該χ方向之毗鄰行第一導線之間。 平面中之第一導線之二維陣列對準之—源極端子及 22.如請求項21之方法,其巾料藝裝置各自具有與該 正工 j»· 处 讲 ·, 汲 極端子 23. 如請求項22之方法,其中每一 母選擇裝置之該源極及汲極 端子在該y方向上對準。 24. 如求項22之方法,其中每—選擇穿署+ + = 避擇裝置之該源極及汲極 端子在該x-y平面中對角地對準。 25·如請求項23至24中任-項之方法,其中—列第一導線係 由兩列毗鄰選擇裝置同時切換 導,、 J換至泛等第三導線中之不同 者。 156761.doc 201207855 26. 如請求項20之方法,Α Φ彻CM & 八中個別第三導線各自經定位而與 在x-y平面中跨越該X方向之第—導線之行一致。 選擇裝置之該源極及没極 27·如請求項26之方法,其中每— 端子在該y方向上對準。 28. 如請求項16之方法,其中: 該複數個選擇裝置係形成於一半導體基板中; 該複數個平面係形成為該半導體基板上方之一堆疊丨且 該複數個第三導線係形成於該堆疊上方。 29. 如請求項28之方法,其進一步包括: 在個別選擇裝置與各別第三導線之間垂直互連導線穿 過該堆疊。 30.如請求項16之方法,其中該等個別記憶體元件之特徵在 於包含回應於透過該記憶體元件連接於其間之該第—及 第二導線施加之一電刺激而在至少第一與第二穩定位準 之間可逆地改變其電導位準之一材料。 156761.doc
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US35271410P | 2010-06-08 | 2010-06-08 | |
US13/151,224 US8547720B2 (en) | 2010-06-08 | 2011-06-01 | Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines |
Publications (1)
Publication Number | Publication Date |
---|---|
TW201207855A true TW201207855A (en) | 2012-02-16 |
Family
ID=45063775
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW100120027A TW201209827A (en) | 2010-06-08 | 2011-06-08 | Non-volatile memory having 3D array of read/write elements with vertical bit lines and laterally aligned active elements and methods thereof |
TW100120004A TW201207855A (en) | 2010-06-08 | 2011-06-08 | Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW100120027A TW201209827A (en) | 2010-06-08 | 2011-06-08 | Non-volatile memory having 3D array of read/write elements with vertical bit lines and laterally aligned active elements and methods thereof |
Country Status (7)
Country | Link |
---|---|
US (3) | US8547720B2 (zh) |
EP (2) | EP2580759B1 (zh) |
JP (2) | JP2013535101A (zh) |
KR (2) | KR20130132373A (zh) |
CN (2) | CN102971799A (zh) |
TW (2) | TW201209827A (zh) |
WO (2) | WO2011156357A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI645525B (zh) * | 2017-07-31 | 2018-12-21 | 美商格芯(美國)集成電路科技有限公司 | 內連線結構 |
TWI708141B (zh) * | 2015-09-14 | 2020-10-21 | 美商英特爾公司 | 記憶體裝置、用以操作記憶體裝置之方法及運算系統 |
Families Citing this family (184)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002141556A (ja) * | 2000-09-12 | 2002-05-17 | Lumileds Lighting Us Llc | 改良された光抽出効果を有する発光ダイオード |
US8270193B2 (en) | 2010-01-29 | 2012-09-18 | Unity Semiconductor Corporation | Local bit lines and methods of selecting the same to access memory elements in cross-point arrays |
JP4551913B2 (ja) | 2007-06-01 | 2010-09-29 | 株式会社東芝 | 半導体装置の製造方法 |
US8351236B2 (en) | 2009-04-08 | 2013-01-08 | Sandisk 3D Llc | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a single-sided word line architecture |
US8199576B2 (en) | 2009-04-08 | 2012-06-12 | Sandisk 3D Llc | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a double-global-bit-line architecture |
US8526237B2 (en) | 2010-06-08 | 2013-09-03 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements and read/write circuits and method thereof |
US8547720B2 (en) | 2010-06-08 | 2013-10-01 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines |
US9224496B2 (en) | 2010-08-11 | 2015-12-29 | Shine C. Chung | Circuit and system of aggregated area anti-fuse in CMOS processes |
US9818478B2 (en) | 2012-12-07 | 2017-11-14 | Attopsemi Technology Co., Ltd | Programmable resistive device and memory using diode as selector |
US9824768B2 (en) | 2015-03-22 | 2017-11-21 | Attopsemi Technology Co., Ltd | Integrated OTP memory for providing MTP memory |
US9236141B2 (en) | 2010-08-20 | 2016-01-12 | Shine C. Chung | Circuit and system of using junction diode of MOS as program selector for programmable resistive devices |
US8804398B2 (en) | 2010-08-20 | 2014-08-12 | Shine C. Chung | Reversible resistive memory using diodes formed in CMOS processes as program selectors |
US10923204B2 (en) | 2010-08-20 | 2021-02-16 | Attopsemi Technology Co., Ltd | Fully testible OTP memory |
US9025357B2 (en) | 2010-08-20 | 2015-05-05 | Shine C. Chung | Programmable resistive memory unit with data and reference cells |
US8830720B2 (en) | 2010-08-20 | 2014-09-09 | Shine C. Chung | Circuit and system of using junction diode as program selector and MOS as read selector for one-time programmable devices |
US9251893B2 (en) | 2010-08-20 | 2016-02-02 | Shine C. Chung | Multiple-bit programmable resistive memory using diode as program selector |
US10916317B2 (en) | 2010-08-20 | 2021-02-09 | Attopsemi Technology Co., Ltd | Programmable resistance memory on thin film transistor technology |
US9711237B2 (en) * | 2010-08-20 | 2017-07-18 | Attopsemi Technology Co., Ltd. | Method and structure for reliable electrical fuse programming |
US9070437B2 (en) | 2010-08-20 | 2015-06-30 | Shine C. Chung | Circuit and system of using junction diode as program selector for one-time programmable devices with heat sink |
US9496033B2 (en) | 2010-08-20 | 2016-11-15 | Attopsemi Technology Co., Ltd | Method and system of programmable resistive devices with read capability using a low supply voltage |
US9042153B2 (en) | 2010-08-20 | 2015-05-26 | Shine C. Chung | Programmable resistive memory unit with multiple cells to improve yield and reliability |
US9431127B2 (en) | 2010-08-20 | 2016-08-30 | Shine C. Chung | Circuit and system of using junction diode as program selector for metal fuses for one-time programmable devices |
US9460807B2 (en) | 2010-08-20 | 2016-10-04 | Shine C. Chung | One-time programmable memory devices using FinFET technology |
US8488359B2 (en) | 2010-08-20 | 2013-07-16 | Shine C. Chung | Circuit and system of using junction diode as program selector for one-time programmable devices |
US10249379B2 (en) | 2010-08-20 | 2019-04-02 | Attopsemi Technology Co., Ltd | One-time programmable devices having program selector for electrical fuses with extended area |
US8644049B2 (en) | 2010-08-20 | 2014-02-04 | Shine C. Chung | Circuit and system of using polysilicon diode as program selector for one-time programmable devices |
US10229746B2 (en) | 2010-08-20 | 2019-03-12 | Attopsemi Technology Co., Ltd | OTP memory with high data security |
US9019742B2 (en) | 2010-08-20 | 2015-04-28 | Shine C. Chung | Multiple-state one-time programmable (OTP) memory to function as multi-time programmable (MTP) memory |
US8923085B2 (en) | 2010-11-03 | 2014-12-30 | Shine C. Chung | Low-pin-count non-volatile memory embedded in a integrated circuit without any additional pins for access |
US8913449B2 (en) | 2012-03-11 | 2014-12-16 | Shine C. Chung | System and method of in-system repairs or configurations for memories |
US8988965B2 (en) | 2010-11-03 | 2015-03-24 | Shine C. Chung | Low-pin-count non-volatile memory interface |
US9019791B2 (en) | 2010-11-03 | 2015-04-28 | Shine C. Chung | Low-pin-count non-volatile memory interface for 3D IC |
TWI478168B (zh) | 2010-12-08 | 2015-03-21 | Chien Shine Chung | 反熔絲記憶體及電子系統 |
US8824183B2 (en) * | 2010-12-14 | 2014-09-02 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements with vertical bit lines and select devices and methods thereof |
US8755223B2 (en) * | 2010-12-14 | 2014-06-17 | Sandisk 3D Llc | Three dimensional non-volatile storage with asymmetrical vertical select devices |
US10192615B2 (en) | 2011-02-14 | 2019-01-29 | Attopsemi Technology Co., Ltd | One-time programmable devices having a semiconductor fin structure with a divided active region |
US8848423B2 (en) | 2011-02-14 | 2014-09-30 | Shine C. Chung | Circuit and system of using FinFET for building programmable resistive devices |
US10586832B2 (en) | 2011-02-14 | 2020-03-10 | Attopsemi Technology Co., Ltd | One-time programmable devices using gate-all-around structures |
US8607019B2 (en) | 2011-02-15 | 2013-12-10 | Shine C. Chung | Circuit and method of a memory compiler based on subtractive approach |
US8891276B2 (en) * | 2011-06-10 | 2014-11-18 | Unity Semiconductor Corporation | Memory array with local bitlines and local-to-global bitline pass gates and gain stages |
US10566056B2 (en) | 2011-06-10 | 2020-02-18 | Unity Semiconductor Corporation | Global bit line pre-charge circuit that compensates for process, operating voltage, and temperature variations |
US9117495B2 (en) | 2011-06-10 | 2015-08-25 | Unity Semiconductor Corporation | Global bit line pre-charge circuit that compensates for process, operating voltage, and temperature variations |
US9419217B2 (en) * | 2011-08-15 | 2016-08-16 | Unity Semiconductor Corporation | Vertical cross-point memory arrays |
US8797806B2 (en) | 2011-08-15 | 2014-08-05 | Micron Technology, Inc. | Apparatus and methods including source gates |
US9324849B2 (en) | 2011-11-15 | 2016-04-26 | Shine C. Chung | Structures and techniques for using semiconductor body to construct SCR, DIAC, or TRIAC |
US9136261B2 (en) | 2011-11-15 | 2015-09-15 | Shine C. Chung | Structures and techniques for using mesh-structure diodes for electro-static discharge (ESD) protection |
US8912576B2 (en) | 2011-11-15 | 2014-12-16 | Shine C. Chung | Structures and techniques for using semiconductor body to construct bipolar junction transistors |
KR20130070153A (ko) * | 2011-12-19 | 2013-06-27 | 에스케이하이닉스 주식회사 | 반도체 장치의 캐패시터, 레지스터, 메모리 시스템 및 이들의 제조 방법 |
US9269425B2 (en) | 2011-12-30 | 2016-02-23 | Sandisk 3D Llc | Low forming voltage non-volatile storage device |
US9673389B2 (en) * | 2012-01-24 | 2017-06-06 | Kabushiki Kaisha Toshiba | Memory device |
US9007804B2 (en) | 2012-02-06 | 2015-04-14 | Shine C. Chung | Circuit and system of protective mechanisms for programmable resistive memories |
US8917533B2 (en) | 2012-02-06 | 2014-12-23 | Shine C. Chung | Circuit and system for testing a one-time programmable (OTP) memory |
US8861249B2 (en) | 2012-02-06 | 2014-10-14 | Shine C. Chung | Circuit and system of a low density one-time programmable memory |
KR101965686B1 (ko) * | 2012-02-27 | 2019-04-04 | 삼성전자주식회사 | 수직형 저항 메모리 장치의 읽기 방법 |
KR20130098002A (ko) * | 2012-02-27 | 2013-09-04 | 삼성전자주식회사 | 수직형 저항 메모리 장치의 프로그램 방법 |
US9171584B2 (en) * | 2012-05-15 | 2015-10-27 | Sandisk 3D Llc | Three dimensional non-volatile storage with interleaved vertical select devices above and below vertical bit lines |
CN103474570B (zh) * | 2012-06-06 | 2016-03-30 | 复旦大学 | 集成于集成电路的后端结构的电阻型存储器及其制备方法 |
US10541029B2 (en) | 2012-08-01 | 2020-01-21 | Micron Technology, Inc. | Partial block memory operations |
US9224945B2 (en) | 2012-08-30 | 2015-12-29 | Micron Technology, Inc. | Resistive memory devices |
US8841649B2 (en) * | 2012-08-31 | 2014-09-23 | Micron Technology, Inc. | Three dimensional memory array architecture |
US8729523B2 (en) | 2012-08-31 | 2014-05-20 | Micron Technology, Inc. | Three dimensional memory array architecture |
JP2014049745A (ja) * | 2012-08-31 | 2014-03-17 | Toshiba Corp | 半導体記憶装置、及びその製造方法 |
US9076526B2 (en) | 2012-09-10 | 2015-07-07 | Shine C. Chung | OTP memories functioning as an MTP memory |
CN103682088A (zh) * | 2012-09-10 | 2014-03-26 | 中国科学院微电子研究所 | 一种制造交叉点器件的方法 |
CN103681727B (zh) * | 2012-09-17 | 2016-05-25 | 复旦大学 | 双层结构电阻型存储器及其制备方法 |
KR101965614B1 (ko) * | 2012-09-26 | 2019-04-04 | 삼성전자주식회사 | 반도체 메모리 장치 |
US9183897B2 (en) | 2012-09-30 | 2015-11-10 | Shine C. Chung | Circuits and methods of a self-timed high speed SRAM |
US9318199B2 (en) | 2012-10-26 | 2016-04-19 | Micron Technology, Inc. | Partial page memory operations |
US9093152B2 (en) * | 2012-10-26 | 2015-07-28 | Micron Technology, Inc. | Multiple data line memory and methods |
US9324447B2 (en) | 2012-11-20 | 2016-04-26 | Shine C. Chung | Circuit and system for concurrently programming multiple bits of OTP memory devices |
US9064578B2 (en) | 2012-12-18 | 2015-06-23 | Micron Technology, Inc. | Enable/disable of memory chunks during memory access |
US20140175371A1 (en) * | 2012-12-21 | 2014-06-26 | Elijah V. Karpov | Vertical cross-point embedded memory architecture for metal-conductive oxide-metal (mcom) memory elements |
CN103904080B (zh) * | 2012-12-28 | 2016-12-28 | 旺宏电子股份有限公司 | 三维存储器结构及其操作方法 |
US10546998B2 (en) * | 2013-02-05 | 2020-01-28 | Micron Technology, Inc. | Methods of forming memory and methods of forming vertically-stacked structures |
US9202694B2 (en) | 2013-03-04 | 2015-12-01 | Sandisk 3D Llc | Vertical bit line non-volatile memory systems and methods of fabrication |
US9165933B2 (en) | 2013-03-07 | 2015-10-20 | Sandisk 3D Llc | Vertical bit line TFT decoder for high voltage operation |
JP2014179571A (ja) * | 2013-03-15 | 2014-09-25 | Toshiba Corp | 抵抗変化型記憶装置 |
US9047933B2 (en) | 2013-04-22 | 2015-06-02 | Sandisk Technologies Inc. | High speed signaling techniques to improve performance of integrated circuits |
TWI543159B (zh) * | 2013-04-23 | 2016-07-21 | Toshiba Kk | Semiconductor memory device |
US9147493B2 (en) | 2013-06-17 | 2015-09-29 | Micron Technology, Inc. | Shielded vertically stacked data line architecture for memory |
US9281345B2 (en) | 2013-07-09 | 2016-03-08 | Kabushiki Kaisha Toshiba | Resistance change type memory device with three-dimensional structure |
US9196582B2 (en) * | 2013-11-22 | 2015-11-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Word line coupling prevention using 3D integrated circuit |
US9437296B2 (en) * | 2014-02-03 | 2016-09-06 | Kabushiki Kaisha Toshiba | Three-dimensional resistive memory device with adjustable voltage biasing |
US9362338B2 (en) | 2014-03-03 | 2016-06-07 | Sandisk Technologies Inc. | Vertical thin film transistors in non-volatile storage systems |
US9379246B2 (en) | 2014-03-05 | 2016-06-28 | Sandisk Technologies Inc. | Vertical thin film transistor selection devices and methods of fabrication |
US9336872B2 (en) | 2014-03-11 | 2016-05-10 | Everspin Technologies, Inc. | Nonvolatile logic and security circuits |
US9123392B1 (en) | 2014-03-28 | 2015-09-01 | Sandisk 3D Llc | Non-volatile 3D memory with cell-selectable word line decoding |
US20160019960A1 (en) * | 2014-05-20 | 2016-01-21 | Sandisk 3D Llc | Operation modes for adjustable resistance bit line structures |
US9165647B1 (en) * | 2014-06-04 | 2015-10-20 | Intel Corporation | Multistage memory cell read |
US9412473B2 (en) | 2014-06-16 | 2016-08-09 | Shine C. Chung | System and method of a novel redundancy scheme for OTP |
CN106575703B (zh) * | 2014-06-26 | 2019-12-17 | 英特尔公司 | 基于氧化物的三端子电阻式开关逻辑器件 |
US9437658B2 (en) * | 2014-08-05 | 2016-09-06 | Sandisk Technologies Llc | Fully isolated selector for memory device |
TWI565032B (zh) * | 2014-08-29 | 2017-01-01 | 旺宏電子股份有限公司 | 記憶元件及其製造方法 |
KR102150251B1 (ko) | 2014-09-05 | 2020-09-02 | 삼성전자주식회사 | 반도체 장치 |
US9331091B1 (en) * | 2014-09-24 | 2016-05-03 | SanDisk Technologies, Inc. | 3D NAND memory with socketed floating gate cells and process therefor |
US9299767B1 (en) * | 2014-09-26 | 2016-03-29 | Intel Corporation | Source-channel interaction in 3D circuit |
KR102288869B1 (ko) * | 2014-10-01 | 2021-08-10 | 삼성전자주식회사 | 시스템 온 칩 |
EP3221864B1 (en) * | 2014-11-18 | 2019-09-18 | Hewlett-Packard Enterprise Development LP | Memristive dot product engine with a nulling amplifier |
TWI559508B (zh) * | 2014-12-15 | 2016-11-21 | 旺宏電子股份有限公司 | 三維堆疊半導體結構及其製造方法 |
JP2016178183A (ja) * | 2015-03-19 | 2016-10-06 | 株式会社東芝 | 半導体集積回路 |
US9613975B2 (en) * | 2015-03-31 | 2017-04-04 | Sandisk Technologies Llc | Bridge line structure for bit line connection in a three-dimensional semiconductor device |
US9450023B1 (en) | 2015-04-08 | 2016-09-20 | Sandisk Technologies Llc | Vertical bit line non-volatile memory with recessed word lines |
US9520444B1 (en) | 2015-08-25 | 2016-12-13 | Western Digital Technologies, Inc. | Implementing magnetic memory pillar design |
US9431457B1 (en) | 2015-08-25 | 2016-08-30 | HGST Netherlands B.V. | Implementing deposition growth method for magnetic memory |
US9443905B1 (en) | 2015-08-25 | 2016-09-13 | HGST Netherlands B.V. | Implementing 3D scalable magnetic memory with interlayer dielectric stack and pillar holes having programmable area |
US10157656B2 (en) | 2015-08-25 | 2018-12-18 | Western Digital Technologies, Inc. | Implementing enhanced magnetic memory cell |
US9780143B2 (en) | 2015-08-25 | 2017-10-03 | Western Digital Technologies, Inc. | Implementing magnetic memory integration with CMOS driving circuits |
US9444036B1 (en) | 2015-08-25 | 2016-09-13 | HGST Netherlands B.V. | Implementing segregated media based magnetic memory |
US9978810B2 (en) | 2015-11-04 | 2018-05-22 | Micron Technology, Inc. | Three-dimensional memory apparatuses and methods of use |
US10134470B2 (en) | 2015-11-04 | 2018-11-20 | Micron Technology, Inc. | Apparatuses and methods including memory and operation of same |
US10483324B2 (en) | 2015-11-24 | 2019-11-19 | Fu-Chang Hsu | 3D vertical memory array cell structures and processes |
US10840300B2 (en) | 2015-11-24 | 2020-11-17 | Fu-Chang Hsu | 3D vertical memory array cell structures with individual selectors and processes |
KR102446713B1 (ko) * | 2016-02-15 | 2022-09-27 | 에스케이하이닉스 주식회사 | 전자 장치 |
JP6515046B2 (ja) | 2016-03-10 | 2019-05-15 | 東芝メモリ株式会社 | 半導体記憶装置 |
JP2017168598A (ja) * | 2016-03-15 | 2017-09-21 | 東芝メモリ株式会社 | 半導体記憶装置及びその製造方法 |
US11017838B2 (en) * | 2016-08-04 | 2021-05-25 | Samsung Electronics Co., Ltd. | Nonvolatile memory devices |
US10446226B2 (en) | 2016-08-08 | 2019-10-15 | Micron Technology, Inc. | Apparatuses including multi-level memory cells and methods of operation of same |
US10096652B2 (en) | 2016-09-12 | 2018-10-09 | Toshiba Memory Corporation | Semiconductor memory device |
US10276555B2 (en) * | 2016-10-01 | 2019-04-30 | Samsung Electronics Co., Ltd. | Method and system for providing a magnetic cell usable in spin transfer torque applications and including a switchable shunting layer |
US10157670B2 (en) | 2016-10-28 | 2018-12-18 | Micron Technology, Inc. | Apparatuses including memory cells and methods of operation of same |
CN108257639B (zh) * | 2016-12-29 | 2020-08-07 | 北京兆易创新科技股份有限公司 | 一种改善编程性能的方法和装置 |
TWI614755B (zh) * | 2017-02-07 | 2018-02-11 | 群聯電子股份有限公司 | 解碼方法、記憶體儲存裝置及記憶體控制電路單元 |
US10726914B2 (en) | 2017-04-14 | 2020-07-28 | Attopsemi Technology Co. Ltd | Programmable resistive memories with low power read operation and novel sensing scheme |
US11062786B2 (en) | 2017-04-14 | 2021-07-13 | Attopsemi Technology Co., Ltd | One-time programmable memories with low power read operation and novel sensing scheme |
US11615859B2 (en) | 2017-04-14 | 2023-03-28 | Attopsemi Technology Co., Ltd | One-time programmable memories with ultra-low power read operation and novel sensing scheme |
US10535413B2 (en) | 2017-04-14 | 2020-01-14 | Attopsemi Technology Co., Ltd | Low power read operation for programmable resistive memories |
US10510957B2 (en) | 2017-07-26 | 2019-12-17 | Micron Technology, Inc. | Self-aligned memory decks in cross-point memory arrays |
US10573362B2 (en) * | 2017-08-29 | 2020-02-25 | Micron Technology, Inc. | Decode circuitry coupled to a memory array |
US10461125B2 (en) | 2017-08-29 | 2019-10-29 | Micron Technology, Inc. | Three dimensional memory arrays |
GB2567215B (en) * | 2017-10-06 | 2020-04-01 | Advanced Risc Mach Ltd | Reconfigurable circuit architecture |
US10374014B2 (en) * | 2017-10-16 | 2019-08-06 | Sandisk Technologies Llc | Multi-state phase change memory device with vertical cross-point structure |
US10777566B2 (en) * | 2017-11-10 | 2020-09-15 | Macronix International Co., Ltd. | 3D array arranged for memory and in-memory sum-of-products operations |
CN109841628B (zh) * | 2017-11-24 | 2021-05-28 | 旺宏电子股份有限公司 | 半导体结构及其形成方法 |
KR102524614B1 (ko) | 2017-11-24 | 2023-04-24 | 삼성전자주식회사 | 반도체 메모리 소자 |
US10770160B2 (en) | 2017-11-30 | 2020-09-08 | Attopsemi Technology Co., Ltd | Programmable resistive memory formed by bit slices from a standard cell library |
EP3506360A1 (en) | 2017-12-29 | 2019-07-03 | IMEC vzw | Three-dimensional semiconductor memory device and method for manufacturing thereof |
US10957392B2 (en) | 2018-01-17 | 2021-03-23 | Macronix International Co., Ltd. | 2D and 3D sum-of-products array for neuromorphic computing system |
US10719296B2 (en) | 2018-01-17 | 2020-07-21 | Macronix International Co., Ltd. | Sum-of-products accelerator array |
CN108538879A (zh) * | 2018-03-09 | 2018-09-14 | 上海新储集成电路有限公司 | 一种三维存储器的存储单元结构 |
US10825867B2 (en) | 2018-04-24 | 2020-11-03 | Micron Technology, Inc. | Cross-point memory array and related fabrication techniques |
US10729012B2 (en) | 2018-04-24 | 2020-07-28 | Micron Technology, Inc. | Buried lines and related fabrication techniques |
US10950663B2 (en) | 2018-04-24 | 2021-03-16 | Micron Technology, Inc. | Cross-point memory array and related fabrication techniques |
KR102577999B1 (ko) * | 2018-05-31 | 2023-09-14 | 에스케이하이닉스 주식회사 | 집적 회로 |
US11138497B2 (en) | 2018-07-17 | 2021-10-05 | Macronix International Co., Ltd | In-memory computing devices for neural networks |
KR102547947B1 (ko) * | 2018-08-21 | 2023-06-26 | 삼성전자주식회사 | 비휘발성 메모리 장치 |
US11636325B2 (en) | 2018-10-24 | 2023-04-25 | Macronix International Co., Ltd. | In-memory data pooling for machine learning |
CN109524039B (zh) * | 2018-11-21 | 2020-10-09 | 复旦大学 | 一种忆阻器阻态数目扩展的结构及相关方法 |
US11562229B2 (en) | 2018-11-30 | 2023-01-24 | Macronix International Co., Ltd. | Convolution accelerator using in-memory computation |
US11934480B2 (en) | 2018-12-18 | 2024-03-19 | Macronix International Co., Ltd. | NAND block architecture for in-memory multiply-and-accumulate operations |
KR102649489B1 (ko) | 2019-01-11 | 2024-03-21 | 삼성전자주식회사 | 가변 저항 메모리 소자 |
US11119674B2 (en) | 2019-02-19 | 2021-09-14 | Macronix International Co., Ltd. | Memory devices and methods for operating the same |
KR102634622B1 (ko) * | 2019-02-28 | 2024-02-08 | 에스케이하이닉스 주식회사 | 수직형 메모리 장치 |
US10783963B1 (en) | 2019-03-08 | 2020-09-22 | Macronix International Co., Ltd. | In-memory computation device with inter-page and intra-page data circuits |
US11132176B2 (en) | 2019-03-20 | 2021-09-28 | Macronix International Co., Ltd. | Non-volatile computing method in flash memory |
US10910393B2 (en) | 2019-04-25 | 2021-02-02 | Macronix International Co., Ltd. | 3D NOR memory having vertical source and drain structures |
US10910438B2 (en) * | 2019-05-01 | 2021-02-02 | Micron Technology, Inc. | Memory array with graded memory stack resistances |
TWI743784B (zh) * | 2019-05-17 | 2021-10-21 | 美商森恩萊斯記憶體公司 | 形成三維水平nor記憶陣列之製程 |
US11335599B2 (en) * | 2019-05-24 | 2022-05-17 | Tokyo Electron Limited | Self-aligned contacts for 3D logic and memory |
US11139306B2 (en) | 2019-05-28 | 2021-10-05 | Winbond Electronics Corp. | Memory device and method for fabricating the same |
JP2021044436A (ja) | 2019-09-12 | 2021-03-18 | キオクシア株式会社 | 半導体メモリ装置 |
US11508746B2 (en) | 2019-10-25 | 2022-11-22 | Micron Technology, Inc. | Semiconductor device having a stack of data lines with conductive structures on both sides thereof |
US11099784B2 (en) * | 2019-12-17 | 2021-08-24 | Sandisk Technologies Llc | Crosspoint memory architecture for high bandwidth operation with small page buffer |
US11605588B2 (en) | 2019-12-20 | 2023-03-14 | Micron Technology, Inc. | Memory device including data lines on multiple device levels |
JP6908738B1 (ja) | 2020-01-06 | 2021-07-28 | ウィンボンド エレクトロニクス コーポレーション | 抵抗変化型記憶装置 |
US11145337B1 (en) | 2020-04-13 | 2021-10-12 | Nantero, Inc. | Sense amplifiers |
EP4290998A3 (en) * | 2020-04-24 | 2024-02-14 | Yangtze Memory Technologies Co., Ltd. | Three-dimensional memory devices with drain-select-gate cut structures and methods for forming the same |
US11282848B2 (en) | 2020-05-18 | 2022-03-22 | Sandisk Technologies Llc | Three-dimensional memory device including ferroelectric-metal-insulator memory cells and methods of making the same |
US11302716B2 (en) | 2020-05-18 | 2022-04-12 | Sandisk Technologies Llc | Three-dimensional memory device including ferroelectric-metal-insulator memory cells and methods of making the same |
WO2021236166A1 (en) * | 2020-05-18 | 2021-11-25 | Sandisk Technologies Llc | Three-dimensional memory device including ferroelectric-metal-insulator memory cells and methods of making the same |
KR20220005866A (ko) * | 2020-07-07 | 2022-01-14 | 에스케이하이닉스 주식회사 | 반도체 장치 |
JP2022035525A (ja) * | 2020-08-21 | 2022-03-04 | キオクシア株式会社 | 半導体記憶装置の動作条件の調整方法 |
JP7404203B2 (ja) | 2020-09-17 | 2023-12-25 | キオクシア株式会社 | 半導体記憶装置 |
CN114171083A (zh) | 2020-11-03 | 2022-03-11 | 台湾积体电路制造股份有限公司 | 存储器器件 |
CN112420720B (zh) * | 2020-11-13 | 2024-02-09 | 武汉新芯集成电路制造有限公司 | 半导体器件 |
KR20220085622A (ko) | 2020-12-15 | 2022-06-22 | 삼성전자주식회사 | 반도체 메모리 소자 |
US11737274B2 (en) | 2021-02-08 | 2023-08-22 | Macronix International Co., Ltd. | Curved channel 3D memory device |
US11588105B2 (en) | 2021-03-11 | 2023-02-21 | International Business Machines Corporation | Phase-change memory device with reduced programming voltage |
US11916011B2 (en) | 2021-04-14 | 2024-02-27 | Macronix International Co., Ltd. | 3D virtual ground memory and manufacturing methods for same |
KR20220168884A (ko) | 2021-06-17 | 2022-12-26 | 삼성전자주식회사 | 반도체 메모리 소자 |
US11710519B2 (en) | 2021-07-06 | 2023-07-25 | Macronix International Co., Ltd. | High density memory with reference memory using grouped cells and corresponding operations |
US20230008998A1 (en) * | 2021-07-09 | 2023-01-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Three-Dimensional Memory Device and Method |
CN113689893A (zh) * | 2021-08-26 | 2021-11-23 | 北京磐芯微电子科技有限公司 | 闪存阵列 |
WO2023105763A1 (ja) * | 2021-12-10 | 2023-06-15 | キオクシア株式会社 | メモリデバイス |
US20230260581A1 (en) * | 2022-02-15 | 2023-08-17 | Micron Technology, Inc. | Techniques for operating a vertical memory architecture |
Family Cites Families (85)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3448302A (en) | 1966-06-16 | 1969-06-03 | Itt | Operating circuit for phase change memory devices |
US3643236A (en) * | 1969-12-19 | 1972-02-15 | Ibm | Storage having a plurality of simultaneously accessible locations |
US4583201A (en) | 1983-09-08 | 1986-04-15 | International Business Machines Corporation | Resistor personalized memory device using a resistive gate fet |
US4805142A (en) | 1986-07-01 | 1989-02-14 | International Business Machines Corporation | Multiple ROM data state, read/write memory cell |
US5172338B1 (en) | 1989-04-13 | 1997-07-08 | Sandisk Corp | Multi-state eeprom read and write circuits and techniques |
JP3210355B2 (ja) * | 1991-03-04 | 2001-09-17 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US6222762B1 (en) | 1992-01-14 | 2001-04-24 | Sandisk Corporation | Multi-state memory |
US5555204A (en) | 1993-06-29 | 1996-09-10 | Kabushiki Kaisha Toshiba | Non-volatile semiconductor memory device |
KR0169267B1 (ko) | 1993-09-21 | 1999-02-01 | 사토 후미오 | 불휘발성 반도체 기억장치 |
US5903495A (en) | 1996-03-18 | 1999-05-11 | Kabushiki Kaisha Toshiba | Semiconductor device and memory system |
US5640343A (en) * | 1996-03-18 | 1997-06-17 | International Business Machines Corporation | Magnetic memory array using magnetic tunnel junction devices in the memory cells |
US5737260A (en) | 1996-03-27 | 1998-04-07 | Sharp Kabushiki Kaisha | Dual mode ferroelectric memory reference scheme |
US5835396A (en) | 1996-10-17 | 1998-11-10 | Zhang; Guobiao | Three-dimensional read-only memory |
DE19842882A1 (de) * | 1998-09-18 | 2000-03-30 | Siemens Ag | Verfahren zum Herstellen eines Dotierungsgebiets |
US5894437A (en) | 1998-01-23 | 1999-04-13 | Hyundai Elecronics America, Inc. | Concurrent read/write architecture for a flash memory |
KR100303056B1 (ko) | 1998-11-07 | 2001-11-22 | 윤종용 | 온-칩테스트회로를구비한강유전체메모리장치 |
US6483736B2 (en) | 1998-11-16 | 2002-11-19 | Matrix Semiconductor, Inc. | Vertically stacked field programmable nonvolatile memory and method of fabrication |
JP3863330B2 (ja) | 1999-09-28 | 2006-12-27 | 株式会社東芝 | 不揮発性半導体メモリ |
US6314014B1 (en) | 1999-12-16 | 2001-11-06 | Ovonyx, Inc. | Programmable resistance memory arrays with reference cells |
US7372065B2 (en) | 2000-02-11 | 2008-05-13 | Axon Technologies Corporation | Programmable metallization cell structures including an oxide electrolyte, devices including the structure and method of forming same |
JP3800925B2 (ja) | 2000-05-15 | 2006-07-26 | 日本電気株式会社 | 磁気ランダムアクセスメモリ回路 |
US6538922B1 (en) | 2000-09-27 | 2003-03-25 | Sandisk Corporation | Writable tracking cells |
US6664639B2 (en) | 2000-12-22 | 2003-12-16 | Matrix Semiconductor, Inc. | Contact and via structure and method of fabrication |
JP3631463B2 (ja) | 2001-12-27 | 2005-03-23 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US6522580B2 (en) | 2001-06-27 | 2003-02-18 | Sandisk Corporation | Operating techniques for reducing effects of coupling between storage elements of a non-volatile memory operated in multiple data states |
US6905937B2 (en) * | 2001-06-28 | 2005-06-14 | Sharp Laboratories Of America, Inc. | Methods of fabricating a cross-point resistor memory array |
US6825058B2 (en) | 2001-06-28 | 2004-11-30 | Sharp Laboratories Of America, Inc. | Methods of fabricating trench isolated cross-point memory array |
US6456528B1 (en) | 2001-09-17 | 2002-09-24 | Sandisk Corporation | Selective operation of a multi-state non-volatile memory system in a binary mode |
US6925007B2 (en) | 2001-10-31 | 2005-08-02 | Sandisk Corporation | Multi-state non-volatile integrated circuit memory systems that employ dielectric storage elements |
US6678192B2 (en) | 2001-11-02 | 2004-01-13 | Sandisk Corporation | Error management for writable tracking storage units |
CN100358047C (zh) | 2001-11-30 | 2007-12-26 | 株式会社东芝 | 磁随机存取存储器 |
US6771536B2 (en) | 2002-02-27 | 2004-08-03 | Sandisk Corporation | Operating techniques for reducing program and read disturbs of a non-volatile memory |
US7042749B2 (en) | 2002-05-16 | 2006-05-09 | Micron Technology, Inc. | Stacked 1T-nmemory cell structure |
WO2003098636A2 (en) | 2002-05-16 | 2003-11-27 | Micron Technology, Inc. | STACKED 1T-nMEMORY CELL STRUCTURE |
US6921932B1 (en) * | 2002-05-20 | 2005-07-26 | Lovoltech, Inc. | JFET and MESFET structures for low voltage, high current and high frequency applications |
US6870755B2 (en) | 2002-08-02 | 2005-03-22 | Unity Semiconductor Corporation | Re-writable memory with non-linear memory element |
US7067862B2 (en) | 2002-08-02 | 2006-06-27 | Unity Semiconductor Corporation | Conductive memory device with conductive oxide electrodes |
US6882553B2 (en) | 2002-08-08 | 2005-04-19 | Micron Technology Inc. | Stacked columnar resistive memory structure and its method of formation and operation |
US6781877B2 (en) | 2002-09-06 | 2004-08-24 | Sandisk Corporation | Techniques for reducing effects of coupling between storage elements of adjacent rows of memory cells |
US7324393B2 (en) | 2002-09-24 | 2008-01-29 | Sandisk Corporation | Method for compensated sensing in non-volatile memory |
US6839263B2 (en) | 2003-02-05 | 2005-01-04 | Hewlett-Packard Development Company, L.P. | Memory array with continuous current path through multiple lines |
US7233024B2 (en) | 2003-03-31 | 2007-06-19 | Sandisk 3D Llc | Three-dimensional memory device incorporating segmented bit line memory array |
JP4113493B2 (ja) | 2003-06-12 | 2008-07-09 | シャープ株式会社 | 不揮発性半導体記憶装置及びその制御方法 |
US7237074B2 (en) | 2003-06-13 | 2007-06-26 | Sandisk Corporation | Tracking cells for a memory system |
JP4356542B2 (ja) * | 2003-08-27 | 2009-11-04 | 日本電気株式会社 | 半導体装置 |
US7023739B2 (en) | 2003-12-05 | 2006-04-04 | Matrix Semiconductor, Inc. | NAND memory array incorporating multiple write pulse programming of individual memory cells and method for operation of same |
US7221588B2 (en) | 2003-12-05 | 2007-05-22 | Sandisk 3D Llc | Memory array incorporating memory cells arranged in NAND strings |
US20050128807A1 (en) | 2003-12-05 | 2005-06-16 | En-Hsing Chen | Nand memory array incorporating multiple series selection devices and method for operation of same |
US7075817B2 (en) | 2004-07-20 | 2006-07-11 | Unity Semiconductor Corporation | Two terminal memory array having reference cells |
US7177191B2 (en) | 2004-12-30 | 2007-02-13 | Sandisk 3D Llc | Integrated circuit including memory array incorporating multiple types of NAND string structures |
US7877539B2 (en) | 2005-02-16 | 2011-01-25 | Sandisk Corporation | Direct data file storage in flash memories |
US7812404B2 (en) | 2005-05-09 | 2010-10-12 | Sandisk 3D Llc | Nonvolatile memory cell comprising a diode and a resistance-switching material |
JP4728726B2 (ja) | 2005-07-25 | 2011-07-20 | 株式会社東芝 | 半導体記憶装置 |
KR100745602B1 (ko) | 2005-12-09 | 2007-08-02 | 삼성전자주식회사 | 상 변화 메모리 장치 및 그것의 메모리 셀 어레이 |
US20070132049A1 (en) | 2005-12-12 | 2007-06-14 | Stipe Barry C | Unipolar resistance random access memory (RRAM) device and vertically stacked architecture |
US7491618B2 (en) * | 2006-01-26 | 2009-02-17 | International Business Machines Corporation | Methods and semiconductor structures for latch-up suppression using a conductive region |
JP5016832B2 (ja) | 2006-03-27 | 2012-09-05 | 株式会社東芝 | 不揮発性半導体記憶装置及びその製造方法 |
US7646664B2 (en) | 2006-10-09 | 2010-01-12 | Samsung Electronics Co., Ltd. | Semiconductor device with three-dimensional array structure |
KR100881292B1 (ko) | 2007-01-23 | 2009-02-04 | 삼성전자주식회사 | 3차원 적층구조를 가지는 저항성 반도체 메모리 장치 및그의 제어방법 |
JP5091491B2 (ja) | 2007-01-23 | 2012-12-05 | 株式会社東芝 | 不揮発性半導体記憶装置 |
US7456460B2 (en) | 2007-01-29 | 2008-11-25 | International Business Machines Corporation | Phase change memory element and method of making the same |
US7382647B1 (en) | 2007-02-27 | 2008-06-03 | International Business Machines Corporation | Rectifying element for a crosspoint based memory array architecture |
JP4157582B1 (ja) | 2007-03-26 | 2008-10-01 | シャープ株式会社 | 半導体記憶装置 |
US7667999B2 (en) | 2007-03-27 | 2010-02-23 | Sandisk 3D Llc | Method to program a memory cell comprising a carbon nanotube fabric and a steering element |
JP2008277543A (ja) | 2007-04-27 | 2008-11-13 | Toshiba Corp | 不揮発性半導体記憶装置 |
KR100890641B1 (ko) | 2007-05-01 | 2009-03-27 | 삼성전자주식회사 | 저항체를 이용한 비휘발성 메모리 장치 |
US7920408B2 (en) * | 2007-06-22 | 2011-04-05 | Panasonic Corporation | Resistance change nonvolatile memory device |
US7824956B2 (en) | 2007-06-29 | 2010-11-02 | Sandisk 3D Llc | Memory cell that employs a selectively grown reversible resistance-switching element and methods of forming the same |
US7902537B2 (en) | 2007-06-29 | 2011-03-08 | Sandisk 3D Llc | Memory cell that employs a selectively grown reversible resistance-switching element and methods of forming the same |
JP5060191B2 (ja) | 2007-07-18 | 2012-10-31 | 株式会社東芝 | 抵抗変化メモリ装置のデータ書き込み方法 |
US7755935B2 (en) | 2007-07-26 | 2010-07-13 | International Business Machines Corporation | Block erase for phase change memory |
JP2009004725A (ja) | 2007-09-25 | 2009-01-08 | Panasonic Corp | 抵抗変化型不揮発性記憶装置 |
US7846782B2 (en) | 2007-09-28 | 2010-12-07 | Sandisk 3D Llc | Diode array and method of making thereof |
JP2009117006A (ja) * | 2007-11-09 | 2009-05-28 | Toshiba Corp | 抵抗変化メモリ装置 |
JP4468433B2 (ja) * | 2007-11-30 | 2010-05-26 | 株式会社東芝 | 不揮発性半導体記憶装置 |
JP2009193627A (ja) * | 2008-02-13 | 2009-08-27 | Toshiba Corp | 半導体記憶装置 |
JP2009260158A (ja) * | 2008-04-21 | 2009-11-05 | Toshiba Corp | 半導体集積回路装置における配線方法及び半導体集積回路装置 |
US7830701B2 (en) | 2008-09-19 | 2010-11-09 | Unity Semiconductor Corporation | Contemporaneous margin verification and memory access for memory cells in cross point memory arrays |
TWI433302B (zh) * | 2009-03-03 | 2014-04-01 | Macronix Int Co Ltd | 積體電路自對準三度空間記憶陣列及其製作方法 |
US7983065B2 (en) | 2009-04-08 | 2011-07-19 | Sandisk 3D Llc | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines |
US8351236B2 (en) | 2009-04-08 | 2013-01-08 | Sandisk 3D Llc | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a single-sided word line architecture |
US8199576B2 (en) | 2009-04-08 | 2012-06-12 | Sandisk 3D Llc | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a double-global-bit-line architecture |
KR101567024B1 (ko) * | 2009-05-15 | 2015-11-09 | 삼성전자주식회사 | 반도체 기억 소자 |
US8547720B2 (en) | 2010-06-08 | 2013-10-01 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines |
US8526237B2 (en) | 2010-06-08 | 2013-09-03 | Sandisk 3D Llc | Non-volatile memory having 3D array of read/write elements and read/write circuits and method thereof |
-
2011
- 2011-06-01 US US13/151,224 patent/US8547720B2/en active Active
- 2011-06-01 US US13/151,217 patent/US20110297912A1/en not_active Abandoned
- 2011-06-07 KR KR1020137000288A patent/KR20130132373A/ko not_active Application Discontinuation
- 2011-06-07 CN CN2011800286855A patent/CN102971799A/zh active Pending
- 2011-06-07 CN CN201180028664.3A patent/CN102971798B/zh active Active
- 2011-06-07 EP EP11725299.9A patent/EP2580759B1/en active Active
- 2011-06-07 JP JP2013514293A patent/JP2013535101A/ja not_active Withdrawn
- 2011-06-07 EP EP11725298.1A patent/EP2580758A1/en not_active Withdrawn
- 2011-06-07 JP JP2013514297A patent/JP2013535102A/ja not_active Withdrawn
- 2011-06-07 WO PCT/US2011/039423 patent/WO2011156357A1/en active Application Filing
- 2011-06-07 WO PCT/US2011/039416 patent/WO2011156351A1/en active Application Filing
- 2011-06-07 KR KR1020137000292A patent/KR101663354B1/ko active IP Right Grant
- 2011-06-08 TW TW100120027A patent/TW201209827A/zh unknown
- 2011-06-08 TW TW100120004A patent/TW201207855A/zh unknown
-
2013
- 2013-10-18 US US14/057,971 patent/US9245629B2/en active Active
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI708141B (zh) * | 2015-09-14 | 2020-10-21 | 美商英特爾公司 | 記憶體裝置、用以操作記憶體裝置之方法及運算系統 |
TWI645525B (zh) * | 2017-07-31 | 2018-12-21 | 美商格芯(美國)集成電路科技有限公司 | 內連線結構 |
US10381304B2 (en) | 2017-07-31 | 2019-08-13 | Globalfoundries Inc. | Interconnect structure |
Also Published As
Publication number | Publication date |
---|---|
WO2011156351A1 (en) | 2011-12-15 |
JP2013535101A (ja) | 2013-09-09 |
CN102971799A (zh) | 2013-03-13 |
WO2011156357A1 (en) | 2011-12-15 |
EP2580759B1 (en) | 2016-01-13 |
TW201209827A (en) | 2012-03-01 |
US20140043911A1 (en) | 2014-02-13 |
EP2580758A1 (en) | 2013-04-17 |
US8547720B2 (en) | 2013-10-01 |
CN102971798B (zh) | 2015-11-25 |
KR20130132373A (ko) | 2013-12-04 |
US20110297912A1 (en) | 2011-12-08 |
JP2013535102A (ja) | 2013-09-09 |
KR20130132374A (ko) | 2013-12-04 |
CN102971798A (zh) | 2013-03-13 |
EP2580759A1 (en) | 2013-04-17 |
US9245629B2 (en) | 2016-01-26 |
US20110299314A1 (en) | 2011-12-08 |
KR101663354B1 (ko) | 2016-10-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TW201207855A (en) | Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines | |
US9721653B2 (en) | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a single-sided word line architecture | |
US8958228B2 (en) | Non-volatile memory having 3D array of read/write elements with vertical bit lines and select devices and methods thereof | |
US9227456B2 (en) | Memories with cylindrical read/write stacks | |
JP5722874B2 (ja) | 垂直ビット線および片側ワード線アーキテクチャを有する再プログラミング可能な不揮発性メモリ素子の3次元アレイ | |
US8199576B2 (en) | Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a double-global-bit-line architecture | |
US20170040381A1 (en) | 3D Memory Having Vertical Switches with Surround Gates and Method Thereof | |
US20110299340A1 (en) | Non-Volatile Memory Having 3d Array of Read/Write Elements and Read/Write Circuits and Method Thereof |