JP4356542B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP4356542B2
JP4356542B2 JP2004199662A JP2004199662A JP4356542B2 JP 4356542 B2 JP4356542 B2 JP 4356542B2 JP 2004199662 A JP2004199662 A JP 2004199662A JP 2004199662 A JP2004199662 A JP 2004199662A JP 4356542 B2 JP4356542 B2 JP 4356542B2
Authority
JP
Japan
Prior art keywords
wiring
circuit
switch
switch element
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004199662A
Other languages
English (en)
Other versions
JP2005101535A (ja
Inventor
隼一 帰山
正之 水野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP2004199662A priority Critical patent/JP4356542B2/ja
Priority to US10/924,804 priority patent/US7425720B2/en
Publication of JP2005101535A publication Critical patent/JP2005101535A/ja
Priority to US12/195,992 priority patent/US7825408B2/en
Application granted granted Critical
Publication of JP4356542B2 publication Critical patent/JP4356542B2/ja
Priority to US12/881,637 priority patent/US8084768B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/003Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5614Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using conductive bridging RAM [CBRAM] or programming metallization cells [PMC]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0009RRAM elements whose operation depends upon chemical change
    • G11C13/0011RRAM elements whose operation depends upon chemical change comprising conductive bridging RAM [CBRAM] or programming metallization cells [PMCs]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • H01L23/5252Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising anti-fuses, i.e. connections having their state changed from non-conductive to conductive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/525Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections
    • H01L23/5256Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body with adaptable interconnections comprising fuses, i.e. connections having their state changed from conductive to non-conductive
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17736Structural details of routing resources
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/17748Structural details of configuration resources
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/177Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
    • H03K19/1778Structural details for adapting physical parameters
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/30Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having three or more electrodes, e.g. transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/24Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies
    • H10N70/245Multistable switching devices, e.g. memristors based on migration or redistribution of ionic species, e.g. anions, vacancies the species being metal cations, e.g. programmable metallization cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/253Multistable switching devices, e.g. memristors having three or more terminals, e.g. transistor-like devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices without a potential-jump barrier or surface barrier, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8822Sulfides, e.g. CuS
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0054Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0064Verifying circuits or methods
    • G11C2013/0066Verify correct writing whilst writing is in progress, e.g. by detecting onset or cessation of current flow in cell and using the detector output to terminate writing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/71Three dimensional array
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/72Array wherein the access device being a diode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/75Array having a NAND structure comprising, for example, memory cells in series or memory elements in series, a memory element being a memory cell in parallel with an access transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/76Array using an access device for each cell which being not a transistor and not a diode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/77Array wherein the memory element being directly connected to the bit lines and word lines without any access device being used
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/70Resistive array aspects
    • G11C2213/79Array wherein the access device being a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Description

本発明は、半導体装置に関し、特に、プログラム可能な半導体装置の配線構造、該配線構造を有する論理集積回路装置、演算回路装置、メモリ装置と、それらのプログラミング回路に関する。
従来の半導体集積回路は、半導体基板に形成されたトランジスタ等の素子と、該素子を接続するために半導体基板の上層に形成された配線構造を備えて構成されている。配線は、集積回路の設計段階でパターンが決められており、半導体集積回路製造後に、トランジスタ同士の接続を変更することは不可能である。
FPGA(Field Programmable Gate Array)などのプログラム可能な半導体集積回路は、前記課題を解決することが可能である。プログラム可能な半導体集積回路は、論理回路や演算回路の動作や論理回路や演算回路同士の接続をメモリに記憶することで、論理動作や配線の接続の変更を可能にしている。ここで、構成情報の記憶を行うメモリ素子としては、SRAM(Static Random Access Memory)セル、アンチヒューズ、フローティングゲートMOSトランジスタなどを用いている。
また、DRAM(Dynamic Random Access Memory)セルや強誘電体キャパシタなどを用いることもできる。
米国特許第6,487,106号明細書
従来の半導体集積回路では、製造後に不具合が発見された場合や設計の変更を行った場合には、配線パターンを設計し直してから、再度製造を行う必要がある。
また、設計変更がある場合には、配線パターンの再設計やマスクの製造のために、莫大なコストが発生してしまう。集積回路の大規模化に伴い、製造後に不具合が発生する確率は益々高くなり、また、微細化に伴いマスクのコストは急激に高騰している。そのため、マスクの作り直しを行うことなく製造後の不具合の修正や仕様の変更に対応できる技術が求められる。
また、FPGAなどのプログラム可能な半導体集積回路はメモリの記憶内容を変更することで、回路構成を変更することが可能であるが、メモリ素子が半導体基板上のトランジスタと同じ層に形成されているため、非常に大きな面積を占有する問題がある。このことから、プログラム可能な集積回路はチップ面積が大きくなり、製造コストが上昇する。
また、このようなメモリ素子が大きな面積を占有するFPGAでは、論理回路や演算回路同士の接続を変更する配線スイッチの面積が大きくなるために、チップ面積に占める論理回路や演算回路の割合が低くなってしまうも問題がある。このため、通常のFPGAでは1つの論理回路や演算回路に出来るだけ多くの機能を持たせ、論理回路や演算回路の粒度を大きくすることで、チップ面積に占める論理回路や演算回路の割合を高めている。しかし、このような粒度の粗い論理回路や演算回路は、割り当てられる機能によっては無駄が生じるために、使用効率が低くなってしまう問題がある。
また、今後は回路の構成情報を記憶しているメモリ素子のリーク電流により消費電力が大きくなることや、宇宙線によるソフトエラーにより記憶内容が破壊されるといった問題が現れてくる。
また、スイッチ回路は、メモリ回路とパストランジスタ、または、これらが一体化した素子によって構成されるが、該素子のオン抵抗は、数百オームから数キロオームと大きく、信号の遅延が大きくなる問題がある。
一方で、プログラム可能な素子としてヒューズやアンチヒューズを用いたFPGAもある。アンチヒューズなどこれらの素子は、オン抵抗を数百Ω程度に小さく出来るが、一度オンまたはオフの状態にプログラムを行うと、元の状態に戻すことが不可能である。したがって、本発明が解決しようとする製造後の回路の修正や、機能の変更に対応することができない。
したがって、本発明の目的は、製造後に配線接続構成の変更を可能とし、製造後の半導体集積回路、メモリ装置等において、不具合の修正や仕様の変更を可能とし、コスト低減を図る半導体装置を提供することにある。
本発明の他の目的は、チップ面積の低減を図る、再構成可能な半導体装置を提供することにある。
さらに、本発明の他の目的は、粒度が細かい論理回路や演算回路を用いて、論理回路や演算回路の使用効率が高い、再構成可能な半導体装置を提供することにある。
さらに、本発明の他の目的は、信号の遅延の低減を図る、再構成可能な半導体装置を提供することにある。
前記目的を達成する本発明の1つのアスペクトに係る半導体装置は、素子が形成される基板と、前記基板上層に設けられる配線構造と、を有し、前記配線構造のうち、互いに離間した第1の端部と第2の端部の間に導電率可変型の部材を含む配線を有し、前記配線構造内に、前記配線の前記第1の端部と前記第2の端部を2端子とするスイッチ素子を備えている。
本発明において、前記導電率可変型の部材を含む配線が接続孔である。本発明において、前記導電率可変型の部材は、電解質材料やカルコゲナイド材料等であり、スイッチ素子の2端子間は短絡、開放、短絡と開放の中間状態のいずれかに可変に設定される。
本発明の他のアスペクトに係る半導体装置は、素子が形成される基板と、前記基板上層に設けられる配線構造と、を有し、前記配線構造のうち、互いに離間した第1の端部と第2の端部の間に導電率可変型の部材を含む配線を有する一の配線層と、さらに前記配線層と別の配線層に、前記導電率可変型の部材を覆い前記第1の端部と第2の端部と一部で重なる配線を有し、前記配線構造内に、前記一の配線層の配線の前記第1の端部と前記第2の端部が第1、第2の端子をなし、前記第1の端部と第2の端部と一部で重なる前記別の配線層の配線が前記制御端子をなす3端子のスイッチ素子を、を備えてなる、ことを特徴とする。
本発明の他のアスペクトに係る半導体装置は、2本の配線間に配置された電解質材料から導電性物質を析出させたり、溶解させたりすることで、2本の配線間の導電率を変化させる、不揮発性スイッチ素子を提供する。本発明によれば、これらのスイッチ素子を用いて再構成可能な論理回路や演算回路を構成したり、トランジスタ同士の接続にこれらのスイッチ素子を用いたりすることで、プログラム可能な論理回路や演算回路、メモリ回路などの半導体装置を形成する。
本発明の他のアスペクトに係る半導体装置は、第1の電極と、第2の電極と、前記第1の電極と前記第2の電極間に介在され、金属イオンが伝導するイオン伝導体と、を有し、前記第2の電極は、前記第1の電極よりもイオン化傾向の低い材料よりなり、前記金属イオンの酸化還元反応によって、前記第1の電極と前記第2の電極間の導電率が変化する2端子スイッチ素子を備え、さらに、前記第1の電極に接続された、互いに異なる極性の第1及び第2のトランジスタと、前記第2の電極に接続された、互いに異なる極性の第3及び第4のトランジスタを備えている。
本発明の他のアスペクトに係る半導体装置は、第1の電極と、前記第1の電極と隣り合う第2の電極と、前記第1の電極と前記第2の電極とに対向する第3の電極と、前記第1の電極と、前記第2の電極、前記第3の電極間に介在された金属イオンが伝導するイオン伝導体と、を有し、前記第1の電極と前記第2の電極の少なくとも一方は、前記第3の電極よりイオン化傾向の低い材料であり、前記金属イオンの酸化還元反応によって前記第1の電極と第2の電極間の導電率が変化する3端子スイッチ素子を備え、さらに、前記第1の電極に接続された、互いに異なる極性の第1及び第2のトランジスタと、前記第2の電極に接続された、互いに異なる極性の第3及び第4のトランジスタと、前記第3の電極に接続された、互いに異なる極性の第5及び第6のトランジスタを備えている。
本発明によれば、製造後の半導体集積回路において、配線の接続の変更が可能とされているため、製造後の半導体集積回路において、不具合の修正や仕様の変更が可能となり、低コストでの半導体集積回路の開発や生産を可能としている。
また、従来のプログラム可能な集積回路で用いられていた、構成情報を記憶するためのメモリ素子またはメモリ回路と、配線同士の接続を行うためのパストランジスタの双方を、本発明の配線構造で置き換えることが可能である。
本発明によれば、スイッチ素子は、配線層中に多層に積層することが可能であり、単位面積あたりのスイッチ素子の密度を高めることが可能である。
さらに、本発明は、このスイッチ素子は基板上に形成されたスイッチ素子と異なり、基盤に流れるリーク電流が無いため、消費電力を小さくすることが可能である。
また、このスイッチ素子はパストランジスタに比べてオン抵抗が小さいため、負荷の駆動能力を高くでき、回路を高速動作させることが可能である。このように、本発明の配線構造は、従来のメモリ素子とパストランジスタの組み合わせと比較して、占有面積、消費電力、動作速度などの点で優れた特性を提供する。本発明によれば、面積、遅延、リーク電流、ソフトエラー耐性などの特性を向上した再構成可能な半導体装置を提供することができる。
添付図面を用いて、発明を実施するための最良の形態について以下説明する。
図1は、本発明の配線構造の第1の実施形態を示す図である。図1(A)は、本発明のプログラム可能なスイッチ回路の立体構造を説明するための図である。図1(A)を参照すると、本発明に係わる配線構造の実施形態は、半導体基板100、第1の配線層101、第2の配線層102、ビア形状のスイッチ素子103を備えている。
半導体基板100には、トランジスタなどの素子が形成されている。第1の配線層101と第2の配線層102は、それぞれ平面状の配線を有しており、配線は銅やアルミニウムなどの導電性材料からなる。スイッチ機能を有するビア103は、第1の配線層101の中の配線の1本と、第2の配線層102の中の配線の1本を接続するための縦の配線である。
ビア103の内部、または、ビア103と第1の配線層101の配線、または第2の配線層102の配線が接触する部分には、金属イオンを含有する電解質材料が配置され、導電性材料を析出させる方法により、導電率を変える。
例えば、図1(B)に示すように、ビア103に電解質材料104として、硫化銅(Cu2S)を配置し、この電解質材料と、第1の配線層101が接続される部分に、銅の電極(「第1の電極」と呼ぶ)105を配設し、電解質材料と第2の配線層が接続される部分に、チタンや白金など酸化され難い材料の電極(「第2の電極」と呼ぶ)106を配設する。
図1(B)において、第1の電極105に正の電圧を印加し、第2の電極106に負の電圧を印加すると、基本的に、金属メッキと同様の原理にしたがって、第2の電極106から電解質材料104に電子(e−)が供給され、第2の電極106付近で硫化銅の中の銅イオン(Cu2+)が還元され(Cu2++2e−→Cu)、第2の電極106付近に、銅(Cu)が析出する。さらに、電圧を印加することで、第2の電極106から析出した銅が第1の電極105に向かって成長し、第1の電極105と接触する。このとき、第1の電極105と第2の電極106は、析出した銅によって接続されるため、両端子間の抵抗は小さくできる。この状態での具体的な両端子間の抵抗値(オン抵抗)としては、50Ω以下にすることも可能であり、パストランジスタを用いた接続に比べて、抵抗値を10分の1から100分の1程度に低減できる。
また、この状態から、第1の電極105に負の電圧を、第2の電極106に正の電圧を印加すると、第1の電極105と第2の電極106の間に析出していた銅が酸化され(Cu→Cu2++2e−)、電解質材料104中に、再び銅イオン(Cu2+)となって溶け出し、第1の電極105と第2の電極106の接続が断たれる。この状態での第1の電極105と第2の電極106の間の電気抵抗(オフ抵抗)は、電解質材料104の厚みや、ビア103の面積にも依存するが、試作した素子では1MΩ以上と高抵抗である。かかる動作原理により、第1の配線層101の配線と、第2の配線層102の配線を、短絡または開放させることができ、スイッチ素子として利用することが可能である。また、短絡と開放の状態は、1000回以上繰り返し再プログラムすることが可能である。さらに、この短絡または開放させた状態は、常温では1000時間以上保持されることが確認されている。なお、本発明に係るビア構成を、スタックトビアに適用してもよいことは勿論である。
図2は、本発明の配線構造の別の実施形態を示す図である。図2を参照すると、本発明の配線構造は、半導体基板100、第1の配線層111、第2の配線層112を備えている。
半導体基板100は、トランジスタなどの素子を有している。第1の配線層111と第2の配線層112は、それぞれ平面状の配線を有しており、配線は銅やアルミなどの導電性材料からなる。第1の配線層111の2本の配線は、微小な空隙117を介して近接しており、ソース電極114とドレイン電極115を形成している。空隙117の内部とその周辺には、電解質材料113が積層されており、その上に、第2の配線層112の配線が配設され、ゲート電極116を構成している。空隙117は、一例として10nm〜1μmの範囲としてもよい。
電解質材料113では、ゲート116に適切な電圧または電流を印加することにより、電解質材料から導電性材料を析出させる方法で、導電率を変える。
例えば、ソース電極114とドレイン電極115を、チタンや白金など酸化されにくい材料とし、ゲート電極116を銅で構成し、それらの間に配置される部材113を硫化銅(Cu2S)とした場合について説明する。
ゲート電極116に正の電圧、ソース電極114とドレイン電極115に負の電圧を与えると、金属メッキと同様の原理により、ソース電極114とドレイン電極115付近で、硫化銅に電子が供給され、硫化銅中の銅イオンCu2+が還元され、図37(a)に示すように、ソース電極114とドレイン電極115付近で銅119が析出する。さらに電圧を印加すると、この銅の析出物119が徐々に成長し、図37(b)に示すように、やがてソース電極114から成長した銅の析出物と、ドレイン電極115から成長した銅の析出物が接触し、両者は電気的に接続される。
逆に、ソース電極114とドレイン電極115に正の電圧を、ゲート電極116に負の電圧を印加すると、ソース電極114およびドレイン電極115付近に析出していた銅119が酸化され、再び電解質材料中に溶け出し、ソース電極114とドレイン電極115の間の接続は断たれる。
これにより、ソース114とドレイン115を短絡または開放させることができる。このようにして、ゲート116に印加する電圧または電流により、ソース114とドレイン115の間の導電率を調整することができる3端子スイッチ素子118が、基板上層の配線層の中に形成される。
図1または図2に示したスイッチ素子として、電解質材料の酸化還元反応を用いたものである場合は、少なくとも1つの端子に、第1の電極材料として、白金、アルミニウム、金、銀、銅、チタン、タングステン、バナジウム、ニオブ、タンタル、クロム、モリブデン、または、これらの金属の窒化物、または、これらの金属のシリ化物のいずれか1つを有する。また、別の少なくとも1つの端子に第2の電極材料として、銅、銀、クロム、タンタル、タングステンなどを有し、第1の電極と第2の電極の間に第2の電極材料の硫化物など、金属イオンを含有する電解質材料、または、第2の電極からイオン化して溶け出した金属イオンが、自由に動くことができる電解質材料が配置された構造を有する。かかる電極構造により、端子間に電圧を印加するか電流を流すことで、該電解質材料中の金属イオンの酸化還元反応により端子間の金属析出物の量が変わり、金属析出物により端子間を短絡または開放させることで、端子間の導電率を変更することが出来る。
図3は、前記のスイッチ素子を用いた半導体集積回路の断面構成を模式的に説明する図である。図3を参照すると、本発明に係る半導体集積回路の一実施形態は、半導体基板100、半導体基板100に形成された複数の論理回路121、122、123、第1の配線層101、第2の配線層102、通常のビア126、前記実施形態で説明したスイッチング機能を有するビア103a、103bを備えている。
半導体基板100は、複数の論理回路が形成されており、複数の論理回路が第1の配線層101、第2の配線層102またはその他の配線層の配線で接続されている。異なる配線層の配線はビア126または103で接続される。
この実施形態では、一部のビアは、図1に示したような導電率を変えられるビア103であり、残りのビアは、通常の導電性材料のビア126である。このような構成の半導体集積回路においては、導電率が変えられるビアの状態を制御することによって、回路の動作を変更することができる。
例えば、論理回路121と123から出力が得られ、論理回路122に信号を入力する場合を考えると、ビア103aの導電率が高く、ビア103bの導電率が低く設定された場合には、論理回路122は論理回路121の出力結果に依存して動作する。逆に、ビア103aの導電率が低く、ビア103bの導電率が高く設定された場合には、論理回路122は論理回路123の出力結果に依存して動作する。このようにして、導電率を変えることが出来るビア103a、103bの設定を変えることで、論理回路122の動作を変更することが出来る。
図4は、図3の回路の導電率が変えられるビア103a及び103bを、3端子デバイス118a及び118bに置き換えたものである。図4を参照すると、本発明に係る半導体集積回路の一実施形態は、半導体基板100、半導体基板100に形成された複数の論理回路131、132、133、第1の配線層111、第2の配線層112、第2の配線層に形成されたゲート端子116a、116b、図2に示したようにゲート端子の電圧によって第1の配線層の2つの端子の導電率を変えることができる3端子デバイス118a及び118b、3端子デバイス118の中で端子間の導電率を変える役割を果たす材料113を備えている。
図4に示す回路においては、ゲート116a、116bに、適切な電圧または電流を印加することにより、3端子デバイス118a、118bのチャネル間の導電率を変えることが可能である。例えば、3端子デバイス118aの導電率を高く、3端子デバイス118bの導電率を低く設定すると、論理回路132は論理回路131と接続され、逆に3端子デバイス118aの導電率を低く、3端子デバイス118bの導電率を高く設定することで、論理回路132は論理回路133と接続される。このようにして、3端子デバイス118aと118bの導電率を適切に設定することで、論理回路132の動作を変更することができる。
以下、前記実施形態で説明した本発明に係るスイッチ素子を、プログラム可能な論理回路、メモリ装置等に適用した各種実施例について図面を参照して説明する。
図5は、本発明のスイッチ素子を用いたプログラム可能な論理回路の一実施例の構成を示す図である。
図5を参照すると、本実施例の半導体集積回路は、複数の入力端子150、セレクタ回路151、複数のスイッチ素子152、センス回路153、出力端子154を備えている。ここで、スイッチ152素子は、図1、図3に示したビア103、または、図2、図4に示したスイッチ素子118のように配線層に形成され、2端子間の導電率が変えられるものである。
セレクタ回路151は、スイッチ素子152の出力と、センス回路153の入力との間に3個直列に接続され8個のスイッチ素子152に対応して8行備え、3本の入力150のそれぞれについてインバータ153−1による反転信号と正転信号をゲートに入力とするパストランジスタ153−2がアレイ状に配設されている。3本の入力信号150が”000”のときは、第1列のスイッチ素子152の出力が選択されてセンス回路153に伝達され、3本の入力信号150が”001”のときは、第2列のスイッチ素子152の出力が選択されてセンス回路153に伝達され、以下同様にして、3本の入力信号150が”111”のときは、第8列のスイッチ素子152の出力が選択されてセンス回路153に伝達される。セレクタ回路151の出力はセンス回路153のインバータ153−1に入力され、インバータ153−1の入力と電源間にはpチャネルMOSトランジスタ153−2が接続されている。
図5に示す回路において、入力150の論理の組み合わせにより、セレクタ151がスイッチ素子152の中から、入力した論理に対応するスイッチを1つ選択し、選択されたスイッチ素子152の導電率が高ければ、定電位155に接続され、低ければ開放される。
センス回路153が、これらの状態を判別することによって”1”または”0”を出力する。例えばスイッチ素子152は、導電率が高い状態を”0”、導電率が低い状態を”1”と規定し、予め導電率がプログラムされており、このプログラムの内容によって、入力と出力の間の論理関数が設定される。スイッチ素子152のプログラミングを行う場合には、セレクタによりプログラミングを行うスイッチ素子を選択し、センス回路から適切な電圧を印加することで、選択されたスイッチ素子の2端子間に電圧が印加され、導電率が変更される。また、スイッチ素子152が3端子デバイス118である場合には、ゲート端子116に適切な電圧を印加することで、導電率が変更される。
図6は、本発明に係るスイッチ素子を用いたプログラム可能なセレクタ回路の一実施例の構成を示す図である。図6を参照すると、本実施例のセレクタ回路は、複数の入出力端子160、複数のスイッチ素子161、1つの入出力端子162を備えている。スイッチ素子161は、図1の103または図2の118のように配線層に形成され、2端子間の導電率が変えられるものである。
図6に示す回路において、複数あるスイッチ素子161の中から、1つのスイッチ素子の導電率を高くし、残りのスイッチ素子の導電率を低くすることで、複数ある入出力端子160の中の任意の1つの端子と、入出力端子162を接続することができる。これにより、例えば、複数ある入力の中から1つの入力を選択して出力するセレクタや、複数ある信号線の中から任意の信号線に信号を出力するといったことが可能となる。このセレクタ回路の入出力端子160の中から任意の選んだ1つと、入出力端子162の間の導電率を高くしたい場合には、入出力端子160の中の任意に選んだ端子に、ある一定の電圧を印加し、入出力端子160のその他の端子には別の電圧が印加される。このとき、入出力端子162はオープンまたは、トランジスタや抵抗素子を介して一定の電圧にバイアスされている。
図7は、本発明の別の実施例の構成を示す図である。本実施例は、図6に示したセレクタに制御ゲートを付加したものである。図7を参照すると、本実施例のセレクタ回路は、複数の入出力端子160と、複数のスイッチ素子161と、複数のトランジスタ171と、制御入力172と、1つの入出力端子162を備えている。
図7の回路において、制御入力172から与える信号により、トランジスタ171をオフ状態とし、スイッチ素子161に電圧や電流が印加されないようにすることが可能である。これにより、プログラミングを行いたいスイッチ素子161に接続されているトランジスタ171だけをオン状態にし、他のトランジスタ171をオフ状態にすることで、スイッチ素子161を選択的にプログラミングすることができる。トランジスタ171は、スイッチ素子161と入力端子160の間に配置されていてもよい。また、トランジスタ171のゲート端子に接続されている制御入力172は、全てのトランジスタで共通であっても良いし、各々のトランジスタに別個の制御入力が接続されていてもよい。
図8は、本発明の別の実施例の構成を示す図である。本実施例は、図6または図7のセレクタ回路にバイアス回路を付加したものである。図8を参照すると、本実施例のセレクタ回路は、複数の入出力端子160、複数のスイッチ素子161、トランジスタ、抵抗素子、またはそれらの組み合わせからなる回路180、定電圧源181、1つの入出力端子162を備えている。
図8の回路は、スイッチ素子161をプログラミングする際にスイッチ素子161の2端子間に適切な電圧が印加されるようにする回路である。例えば、スイッチ素子161は、入出力端子160側に正の電圧、入出力端子162側に負の電圧を印加された場合(「順バイアス」と呼ぶ)にオン状態になり、逆向きに電圧を印加された場合(「逆バイアス」と呼ぶ)にはオフになるものとする。ここで、入出力端子160の1つに、1ボルトの電圧を印加し、入出力端子160の他の端子には、0ボルトを印加し、入出力端子162は開放し、定電圧源181は0ボルトであるとする。この場合、入出力端子162は、抵抗素子またはトランジスタ180を介して0ボルトに接地されており、スイッチ素子161の1つ(「A」と呼ぶ)は、入力端子160から1ボルトが印加されているので、このスイッチ素子Aには、順バイアスが印加され、オン状態になる。すると、入出力端子160から1ボルトの電圧がスイッチ素子Aを介して、入出力端子162に伝わり、入出力端子162の電位が上昇する。すると、A以外のスイッチ素子には、逆バイアスが印加されるので、A以外のスイッチ素子はオフ状態となる。このようにして、入出力端子162の電圧が適切な電圧になるような回路を付加することで、任意の1つのスイッチ素子の導電率を高くすることができる。抵抗素子またはトランジスタ180が入出力端子160側に付加され、入出力端子160にもバイアス電圧を与えるようなプログラミング方法も可能である。
図9は、本発明の別の実施例の構成を示す図である。本実施例は、図8のセレクタ回路に制御ゲートを付加したものである。図9を参照すると、本実施例のセレクタ回路は、複数の入出力端子160、複数のスイッチ素子161、トランジスタ、抵抗素子、またはそれらの組み合わせからなる回路180、トランジスタ190、定電圧源181、制御入力191、1つの入出力端子162を備えている。
図9に示す回路において、制御入力191により、トランジスタ190をオフにすることができる。これにより、スイッチ素子161のプログラミング時には入出力端子162に適正な電圧が印加されるように回路180を機能させ、逆にセレクタとして動作する際にはトランジスタ190をオフにすることで、回路180がセレクタの動作に影響しないようにすることができる。
図10は、本発明の別の実施例として、図6から図9に示した本実施例のセレクタ回路の応用例の1つを示す図である。図10を参照すると、本実施例の半導体集積回路は、複数の入力端子200、前記のセレクタ回路201、論理回路202、出力端子203、グローバル配線204を備えている。配線204は他の論理回路との接続に用いられる長さが数十ミクロンから数ミリ程度の配線である。
図10に示す回路において、セレクタ201により、入力端子200のうちの1つが論理回路202の入力端子に接続される。論理回路の出力203は、セレクタ201がどの入力端子を選択するかによって動作が変わる。これにより、他の論理回路と接続される配線204と、論理回路202に接続を変更することができる。
図11は、本発明の別の実施例として、図6から図9に示した本発明のセレクタ回路の応用例の1つを示す図である。図11を参照すると、本実施例の半導体集積回路は、前述したセレクタ回路211、論理回路202、複数の出力端子213、他の論理回路と接続されたグローバル配線204を備えている。配線204は他の論理回路との接続に用いられる長さが数十ミクロンから数ミリ程度の配線である。図11に示す回路では、セレクタ211により、論理回路202の出力を配線204の中の任意に選択した1つまたは複数の配線に伝播させることができる。
図12は、本発明のスイッチ素子を適用したプログラム可能な論理回路(半導体集積回路)の一実施例の構成を示す図である。図12を参照すると、本実施例は、複数の入力端子220、複数個のスイッチ素子221、論理ゲート222、出力端子223を備えている。ここで、入力端子220の本数がM本、論理ゲート222の入力端子の総数がN本だとすると、スイッチ素子221はこれら縦横の配線の各交点に1つずつ配置され、スイッチ素子221の総数はM×N個となる。
スイッチ素子221は、図1のビア103または図2のスイッチ素子118のように配線層に形成され、2端子間の導電率が変えられるものである。
図12に示す回路は、NANDやインバータなどの単純なゲートが規則的に配置された論理回路(論理ゲート)222と、入出力される信号の接続を変更するスイッチ素子221によって、入力と出力の間の論理関数を変更することができる。
図13(a)乃至図13(d)に、その構成例を示す。図13は、本発明の配線構造を適用した、論理関数をプログラム可能な半導体集積回路の例である。図13を参照すると、本実施例の半導体集積回路は、スイッチマトリクス400、NANDゲート401〜404、インバータ405〜408、スイッチマトリクス409、スイッチマトリクス410を備えている。スイッチマトリクス400、409、410の配線の交点には、図1または図2に示した構造のスイッチ素子を有する。
これら交点のうち、縦の配線と横の配線がスイッチ素子により接続される部分は黒い点411で示される。また、これら交点のうち黒い点411が付されて無いものは、縦の配線と横の配線を接続するスイッチ素子がオープンの状態で接続されていないことを示す。
図13(a)は、この半導体集積回路を用いて半加算器を構成した例である。スイッチマトリクス400、409、410を適切にプログラムすることで、論理ゲート401〜408の接続を変更し、図13(b)に示した半加算器と等価な回路を構成できる。
図13(c)は、この半導体集積回路を用いてイネーブル入力つきセットリセットフリップフロップを構成した例である。スイッチマトリクス400、409、410を適切にプログラムすることで、論理ゲート401〜408の接続を変更し、図13(d)に示したフリップフロップ(イネーブル入力つきセットリセット)と等価な回路を構成できる。
図14は、図13に示した半導体集積回路のスイッチマトリクス400、409、410の接続を変更する方法の一例を説明するための図である。図14を参照すると、このスイッチマトリクスは、横方向の配線424、縦方向の配線422、スイッチ素子420、横方向の配線424を定電位に設定するためのトランジスタ426を備えている。ここで、スイッチ素子420は図1または図2に示した配線層中に形成されたスイッチ素子であり、縦配線と横配線の交点の数だけ配置される。例えば、縦の配線422がm本、横の配線424がn本の場合、このスイッチはm×n個配置される。これらスイッチ素子の初期状態は全てオフであると仮定する。また、このスイッチ素子の2つある端子のうち、縦配線422に接続される側の端子に正の電圧を、横配線424に接続される側の端子に負の電圧を印加し、両端子間の電位差がしきい値VTHよりも大きい場合にスイッチがオン状態に遷移するものとする。
図14に示す回路において、ターゲットとなるスイッチ素子420aをオフ状態からオン状態にする場合には、スイッチ素子420aと接続されている縦配線422aにしきい値VTHよりも高い電圧(ここでは2VTH)を印加する。さらに、スイッチ素子420aと接続されている横配線424aは、トランジスタ426aをオンにすることにより接地する。すると、ターゲットとなるスイッチ素子420aの両端子間には、スイッチ素子のしきい値VTHよりも高い電圧2VTHが印加されるので、スイッチがオン状態に遷移する。このとき、ターゲットとなるスイッチ素子420aと接続されていない縦配線422には、しきい値VTHよりも低い電圧(ここではVTH)を印加し、スイッチ素子420aと接続されていない横配線424は、トランジスタ426がオフ状態であり、縦配線422の電圧VTHが伝播している。そのため、縦配線422aと横配線424に接続されている素子の両端子には、それぞれ2VTHとVTHが印加されるため、端子間電圧はVTHとなるが、この電圧はしきい値電圧をVTHを超えないので、スイッチの状態は変わらない。また、縦配線422と横配線424aに接続されている素子の両端子には、VTHと0ボルトが印加されるため、端子間電圧はVTHとなるが、この電圧もしきい値電圧をVTH超えないので、スイッチの状態は変わらない。縦配線422と横配線424に接続されている素子の両端子にはVTHが印加されるため、端子間電圧はゼロであり、スイッチの状態は変わらない。このようにして、任意に選択したスイッチ素子420aの状態だけをオン状態に遷移させることができる。
図15は、図13に示した半導体集積回路のスイッチマトリクス400、409、410の接続を変更する方法の一例を示す図である。図15を参照すると、このスイッチマトリクスは、横方向の配線501、縦方向の配線500、スイッチ素子504、縦配線500とスイッチ素子504との間に直列に挿入されたトランジスタ505、トランジスタ505のゲート端子を制御するための制御線502を備えている。ここで、スイッチ素子504は、図1または図2に示した配線層中に形成されたスイッチ素子103、118であり、縦配線と横配線の交点の数だけ配置される。例えば、縦の配線500がm本、横の配線501がn本の場合、このスイッチはm×n個配置される。これらスイッチ素子の2つある端子のうち、縦配線500に接続される側の端子に正の電圧を、横配線501に接続される側の端子に負の電圧を印加した場合にスイッチがオン状態に遷移し、逆方向に電圧を印加するとオフ状態に遷移するものとする。
図15に示す回路において、ターゲットとなるスイッチ素子504aをオン状態にして、縦配線500aと横配線501aを接続する場合には、スイッチ素子504aと接続されている縦配線500aに1ボルト程度の電圧が印加される。スイッチ素子504aと接続されていない縦配線500は接地される。さらに、スイッチ素子504aと接続されているトランジスタ505aのゲートには、トランジスタ505aがオンになるように、制御端子502aに電圧が印加される。そのほかの制御端子502は接地される。すると、縦配線500aと隣の縦配線500の間に印加された電圧は、ターゲットとなるスイッチ素子504aと、ターゲット以外のスイッチ素子504bによって抵抗分割され、スイッチ素子504aには順方向バイアスが、スイッチ素子504bには逆方向バイアスが印加される。このとき、順方向バイアスが印加されたスイッチ素子504aは、オン状態に遷移し、逆方向バイアスが印加されたスイッチ素子504bは、オフ状態に遷移する。逆方向バイアスが印加されたスイッチ素子504bが全てオフ状態に遷移した後は、横方向の配線501aを接地して、スイッチ素子504aに、さらに順方向バイアスを印加することが可能である。
このようにして、スイッチ素子504aがオンとなり、スイッチ素子504bがオフとなることで、任意に選択した配線500aと配線501aが接続される。このとき、制御信号502は接地されているため、トランジスタ505はオフ状態であり、スイッチ素子504の両端子間には電圧が印加されず、スイッチ素子504のインピーダンスは変化しない。このため、他の横方向の配線501に接続されるスイッチ素子には影響を及ぼさない。
図16は、図13に示した半導体集積回路のスイッチマトリクス400、409、410の接続を変更する方法を説明するための図である。図16を参照すると、このスイッチマトリクスは、横方向の配線511、縦方向の配線510、スイッチ素子513、スイッチ素子513のゲート端子を制御するための制御線512を備えている。ここで、スイッチ素子513は、図2に示した配線層中に形成されたスイッチ素子118であり、縦配線と横配線の交点の数だけ配置される。例えば、縦の配線510がm本、横の配線511がn本の場合、このスイッチは、m×n個配置される。
これらスイッチ素子513の3つある端子のうち、制御線512に接続されているゲート端子に正の電圧を印加し、縦配線510に接続される側の端子または横配線511に接続される側の端子の少なくともいずれか一方に負の電圧を印加した場合に、当該スイッチ素子513がオン状態に遷移し、逆方向に電圧を印加すると、オフ状態に遷移するものとする。
図16に示す回路において、ターゲットとなるスイッチ素子513aをオン状態にして、縦の配線510aと横配線511aを接続する場合には、スイッチ素子513aと接続されている縦配線510aは接地される。スイッチ素子513aと接続されていない縦配線510には1ボルト程度の電圧が印加される。さらに、スイッチ素子513aと接続されている制御端子512aには1ボルト程度の電圧が印加される。そのほかの制御端子512は開放する。すると、スイッチ素子513aの制御ゲートに正の電圧が印加され、縦配線510aと接続されている端子は接地されるため、スイッチ素子513aがオン状態になる。スイッチ素子513bは、制御ゲートと縦配線の両方に1ボルト程度の電圧が印加されているため状態は変わらない。制御端子512に接続されているスイッチ素子513は、制御端子が開放されているため、制御端子での電子の授受が行われないため、スイッチ素子の状態は変化しない。このようにして、スイッチ素子513aがオンになることで、任意に選択した配線510aと配線511aが接続される。
図17(A)及び(B)は、図13に示した半導体集積回路のスイッチマトリクス400、409、410の立体構造の一実施例を示したものである。図17(A)及び(B)を参照すると、このスイッチマトリクスは、半導体基板100、半導体基板100上に形成された配線431、配線同士を接続(短絡)または開放するスイッチ素子432を備えている。また、スイッチ素子432は、配線層に2次元状または3次元状に配置され、半導体基板100とは、別平面にスイッチマトリクス433を形成している。図13における論理ゲート401〜408は、半導体基板100上に形成されている。なお、図17(A)では、スイッチ素子432は、異なる配線層の配線431間の縦方向、図17(B)では、スイッチ素子432は、縦と横の配線間(同一配線層)に設けられている。
一方、図18は、本発明の比較例(本発明の構成を採用しない構成)をなすスイッチマトリクスの立体構造の一例を示す図である。図18を参照すると、比較例によるスイッチマトリクス433は、半導体基板100、配線431、半導体基板100に形成されたメモリ素子442、半導体基板に形成されたパストランジスタ443を備えている。比較例によるスイッチマトリクスは、配線層だけでなく、半導体基板上のメモリ回路やパストランジスタを必要とし、論理ゲート430とは別の場所に形成されるため、面積が非常に大きくなる。また、パストランジスタのオン抵抗が大きいために信号の伝播遅延が大きくなる問題がある。さらに、今後は半導体基板上に形成された回路のリーク電流が大きくなることや、ソフトエラーによりメモリ素子に記憶されたコンフィグレーション情報が破壊されるなどの問題が起こることが予想される。このような理由から、図17に示した、本発明に係るスイッチマトリクスは、面積、遅延、リーク電流、ソフトエラー耐性などの点で、従来の技術で構成したものよりも有利である。
図19は、本発明の配線構造を適用したスイッチボックスの一実施例を示す図である。図19を参照すると、本実施例のスイッチボックスは、複数の入出力端子230と、入出力端子230の中の2つの端子を接続する複数のスイッチ素子231を備えている。スイッチ素子231は、図1の103または図2の118のように配線層に形成され、2端子間の導電率が変えられるものである。
図19に示す回路は、任意のスイッチ素子をオン状態にすることで、ある任意の入出力端子と、別の任意の入出力端子を接続するものである。また、複数のスイッチ素子をオン状態にすることで、ある1つの端子から入力された信号を、複数の配線ノードに出力することも可能である。
スイッチ素子231は、入出力端子230の中から選ばれる2端子の組み合わせ全てに対して配置されている場合もあり、または一部に対して配置されている場合もある。図19は、4つの入出力端子230を有し、これらの中から選ばれる2端子の組み合わせ全てに対してスイッチが配置されている例である。このような、N個の入出力端子の中から全ての2端子の組み合わせに対してスイッチ素子が配置される場合は、スイッチ素子は個必要となる。
図20は、本発明の配線構造を適用したプログラム可能な半導体集積回路の一実施例を示す図である。図20を参照すると、本実施例の半導体集積回路は、複数の論理ブロック240、複数の論理ブロック240同士を接続するスイッチボックス241を備えている。
論理ブロック240は、図5のルックアップテーブルや、図12のプログラム可能なスイッチと論理ゲートの組み合わせにより、入力と出力の間の論理関数が任意にプログラムできる構造になっている。スイッチ241は図6のセレクタや図19のスイッチボックスが集まって出来ており、任意の入出力端子と別の任意の入出力端子を接続することが可能である。これらにより、任意の論理関数をプログラムした論理ブロック同士を任意に接続することで、所望の機能を実現する半導体集積回路を実現することができる。
図21(A)及び(B)は、本発明に係る配線構造を適用したメモリセルの一実施例の構成を示す図であり、(A)は断面構成、(B)は回路構成を示している。図21(A)及び(B)を参照すると、本実施例のメモリセルは、半導体基板100、半導体基板100に形成されたトランジスタ251、第1の配線層101、第2の配線層102、導電率が変えられるビア103(2端子スイッチ素子)、ビット線255、ワード線256、プレート線257を備えている。
導電率が変えられるビア103(2端子スイッチ素子)は、図1を参照して説明したように、金属硫化物などの電解質材料を含んでおり、端子間に印加される電圧または流れる電流により、端子付近で金属物質を析出または溶解させて端子間の導電率を変えることができる。この導電率が変えられるビア103の一側の端子は、トランジスタ251のソース端子またはドレイン端子に接続されている。また、トランジスタ251のソース端子またはドレイン端子のうち、ビア103に接続されていない側の端子は、ビット線255またはプレート線257に接続される。さらに、ビット線255またはプレート線257のうちトランジスタ251に接続されていない側の線は、ビア103の端子のうちトランジスタ251と接続されていない側の端子と接続される。トランジスタ251のゲート端子はワード線256に接続されている。
このような構造のメモリセルを複数個有する半導体集積回路において、各メモリセルのビアの導電率を予めプログラムしておき、ある1つのメモリセルのワード線256の電圧を操作することで、トランジスタ251をオン状態とし、この状態でビット線255とプレート線257の間の導電率を検出することで、プログラムされている情報を読み出すことができる。
また、プログラム時には、ある1つのメモリセルのワード線256の電圧を操作することで、トランジスタ251をオン状態とし、この状態でビット線255とプレート線257の間に適正な電圧を印加するか電流を流すことで、ビア103の導電率を変えることができる。このように、本発明の配線構造を応用することで、情報の記憶を行うメモリ回路が実現できる。
図22(A)及び図22(B)は、本発明の配線構造を適用したメモリセルの別の実施例の構成を示す図であり、(A)は断面構成、(B)は回路構成を示している。図22(A)及び(B)を参照すると、本実施例のメモリセルは、半導体基板100、半導体基板100に形成されたトランジスタ251、第1の配線層111、第2の配線層112、金属硫化物などを含む電解質材料113、電解質材料113中の金属析出物の量を制御するためのゲート端子116、ビット線255、ワード線256、プレート線257を備えている。
電解質材料113とゲート116は、図2に示したように、第1の配線層111の2つの配線を短絡または開放させる機能を有する。電解質材料113は、金属硫化物などを含んでおり、端子間に印加される電圧または流れる電流により、端子付近で金属物質を析出または溶解させて、端子間の導電率を変えることができる。この電解質材料113と接する端子の1つは、トランジスタ251のソース端子またはドレイン端子に接続されている。また、トランジスタ251のソース端子またはドレイン端子のうち、電解質材料113と接する端子に接続されていない側の端子は、ビット線255またはプレート線257に接続される。さらに、ビット線255またはプレート線257のうちトランジスタ251に接続されていない側の線は、電解質材料113に接する端子のうちトランジスタ251と接続されていない側の端子と接続される。トランジスタ251のゲート端子はワード線256に接続される。
このような構造のメモリセルを複数個有する半導体集積回路において、各メモリセルの電解質材料113の導電率を予めプログラムしておき、ある1つのメモリセルのワード線256の電圧を操作することで、トランジスタ251をオン状態にし、この状態でビット線255とプレート線257の間の導電率を検出することで、プログラムされている情報を読み出すことができる。
また、プログラム時には、ビット線255、プレート線257、ゲート端子116の間に適正な電圧を印加するか電流を流すことで、電解質材料113の導電率を変えることができる。このように、本発明の配線構造を応用することで、情報の記憶を行うメモリ回路が実現できる。
図23は、本発明のメモリセルを用いたメモリセルアレイの一実施例の構成を示す図である。図23を参照すると、このメモリセルアレイは、ビット線255、ワード線256、スイッチ素子258、アクセストランジスタ251、プレート線257を備えている。スイッチ素子258とアクセストランジスタ251は、図21または図22に示したメモリセルを構成し、ビット線とワード線の交点の数だけ配置される。例えば、ビット線255がm本、ワード線256がn本の場合、このスイッチは、m×n個、マトリクス状に配置される。
図23に示す回路において、メモリセルの情報の書き換えは、ターゲットとなるメモリセルのスイッチ素子のインピーダンスを変えることによって実現される。本実施例では、ワード線256aに、1ボルトから2ボルト程度の電圧が印加される。すると、アクセストランジスタ251aがオン状態になり、スイッチ素子258aの2端子間に、ビット線255の電圧とプレート線257の電圧がそれぞれ印加される。このとき、スイッチ素子に順方向バイアスが印加されていると、スイッチ素子258aのインピーダンスは小さくなり、逆方向バイアスが印加されていると、インピーダンスは大きくなる。他のワード線256bは接地されているので、アクセストランジスタ251bはオフ状態であり、スイッチ素子258bの2端子間には電圧は印加されず、インピーダンスは変化しない。
このようにして、任意に選択したワード線に接続されているメモリセルのインピーダンスだけを変えることができる。
また、このメモリセルに書き込まれている情報を読み出す際には、読み出し対象のメモリセルが接続するワード線256aに1ボルトから2ボルト程度の電圧を印加してアクセストランジスタ251aをオン状態にし、プレート線257を接地電位とし、ビット線255を1ボルトから2ボルト程度の電圧にプリチャージする。このとき、スイッチ素子258aのインピーダンスが高ければ、ビット線255の電圧は、それぞれ1ボルトから2ボルト程度の電圧が現れ、逆に、スイッチ素子258aのインピーダンスが低ければ、ビット線255には、0ボルト近辺の電圧が現れる。
このように、ビット線に現れる電圧を検出することで、選択したワードのメモリセルに書き込まれている情報を読み出すことができる。また、選択されていないメモリセルのアクセストランジスタ251bはオフ状態であるため、スイッチ素子258bの状態がこの読み出し操作に対して影響を及ぼすことは無い。
図23に示すメモリセルアレイは、前記したスイッチマトリクスとは異なり、あるビット線255に接続されている複数のメモリセルは、全て共通のプレート線257に接続されている。つまり、対になっているビット線255とプレート線257の間の導電率を変えることができるが、任意の2本の配線を接続することはできない。
図24は、本発明の配線構造を適用したメモリセルの書き込み回路または読み出し回路の一実施例の構成を示す図である。図24を参照すると、本実施例のメモリセルの書き込み回路または読み出し回路は、電流源270、スイッチ素子258を含有するメモリセル271、参照電圧273、電圧比較器274、出力端子275を備えている。
図24に示す回路において、電流源270により、メモリセル271に電流が流され、このとき、メモリセル271の中のスイッチ素子258の導電率により、メモリセル271に現れる電圧が変化する。電圧比較器274は、メモリセル271に現れる電圧と、参照電圧273とを電圧比較し、メモリセル271に現れる電圧が参照電圧273よりも高いか低いかを判定する。例えば、スイッチ素子258の導電率を所望の導電率まで高くしたい場合、電流源270からメモリセル271に電流を流し込むことで、スイッチ素子258の導電率を徐々に高くすると、メモリセル271に現れる電圧は徐々に低下する。メモリセル271に現れる電圧が、参照電圧273よりも小さくなると、電圧比較器274の出力端子275の値が変化するので、これにより、メモリセル271の導電率が所望の値まで上がったことを判別できる。
逆に、メモリセル271の導電率を低くしたい場合には、メモリセル271に現れる電圧が徐々に上昇するので、この電圧が参照電圧273よりも高くなるタイミングを検出することで、所望の導電率に達したことが判別できる。このようにして、本発明の回路を用いることで、メモリセルの導電率が所望の値にプログラムされたかを判別することができる。
図25は、図24のメモリセルの書き込み回路または読み出し回路において、参照電圧をレプリカメモリセルで発生させる構成の一実施例を示す図である。図25を参照すると、本実施例のメモリセルの書き込みまたは読み出し回路は、2つの電流源270、スイッチ素子258を有するメモリセル271、抵抗素子またはトランジスタなど一定の導電率を有する素子285を有するレプリカメモリセル284、電圧比較器274、出力端子275を備えている。レプリカメモリセル284は、メモリセル271のスイッチ素子258を、導電率が一定の素子285で置き換えた構成を有する。
図25に示す回路においては、スイッチ素子258を有するメモリセル271と、導電率が固定のレプリカメモリセル284の双方に同じ電流を流し、両者に現れる電圧の大小関係を電圧比較器274で比較することで、メモリセル271の導電率とレプリカメモリセル284の導電率のいずれが高いかを判別することができる。例えば、レプリカメモリセル284の導電率を、メモリセル271をプログラムする際の目標となる導電率に設定することで、メモリセル271の導電率が目標の導電率に到達したか否かを判別できる。かかるプログラミング回路により、メモリセルの導電率が所望の値にプログラムされたかを判別することができる。さらに、導電率が異なるレプリカメモリセル284を複数備えることで、導電率が異なる複数のレプリカメモリセルと、メモリセル271の導電率の比較を行うことが可能となり、導電率の違いを、アナログ情報や多値情報に割り当てることで、アナログ情報や多値情報の判別が可能となる。レプリカメモリセル284が備える抵抗素子285のインピーダンスは、好ましくは、スイッチ素子258のオン抵抗よりも大きく、オフ抵抗よりも小さく設定される。
図26は、本発明の配線構造を適用したメモリセルの書き込み回路または読み出し回路の別の実施例の構成を示す図である。図26を参照すると、本発明のメモリセルの書き込みまたは読み出し回路は、電圧源290、スイッチ素子258を有するメモリセル271、参照電流292、電流比較器293、出力端子294を備えている。
図26に示す回路では、電圧源290からメモリセル271に電圧を印加することで、スイッチ素子258の導電率に依存して電流が流れる。その電流が参照電流292よりも大きいか小さいかを電流比較器293で比較することで、スイッチ素子の導電率が所望の導電率よりも高いか低いかを判別することができる。
図27は、図26のメモリセルの書き込みまたは読み出し回路において、参照電流をレプリカメモリセルで発生させる一例を示す図である。図27を参照すると、本発明のメモリセルの書き込みまたは読み出し回路は、2つの電圧源290、スイッチ素子258を有するメモリセル271、抵抗素子またはトランジスタなど一定の導電率を有する素子285を有するレプリカメモリセル284、電流比較器293、出力端子294を備えている。
図27に示す回路では、メモリセル271とレプリカメモリセル284に同じ電圧を印加し、両者に流れる電流の大小関係を比較することで、メモリセル271の導電率がレプリカメモリセル284の導電率よりも高いか低いかを判別する。レプリカメモリセル284に目標値となる導電率の素子を配置しておくことで、メモリセル271が目標の導電率に到達したか否かを判別できる。さらに、メモリセル271の導電率をアナログ情報または多値情報に対応させ、導電率が異なるレプリカメモリセルを複数個用意し、それらのレプリカメモリセルとメモリセル271の導電率を比較することで、メモリセルの導電率をアナログ的に扱い、アナログ情報や多値情報の判別が可能となる。
図28は、図25に示したメモリの書き込み回路及びメモリセルアレイの詳細な回路構成の一例を示す図である。図28を参照すると、メモリの書き込み回路は、データ入力450をデータ端子Dに入力し書き込みパルス451をクロック端子に入力し正転出力(Q)466と反転出力(/Q)452を出力する非同期リセット入力付きD型フリップフロップ471と、データ入力450をインバータ478で反転した信号をデータ端子Dに入力し書き込みパルス451をクロック端子に入力し正転出力(Q)453と反転出力(/Q)467を出力する非同期リセット入力付きD型フリップフロップ472と、ソースが電源に接続され、ゲートに、D型フリップフロップ471の反転出力452を入力するpMOSスイッチ(トランジスタ)454と、ソースが接地され、ゲートにD型フリップフロップ472の正転出力453を入力するnMOSスイッチ455と、pMOSスイッチ454のドレインに接続されたpMOSカレントミラー回路456と、nMOSスイッチ455のドレインに接続されたnMOSカレントミラー457を備えている。
メモリセルアレイ461は、ビット線255、参照線459、プレート線257、複数のメモリセル271から構成されている。メモリセル271は、アクセストランジスタ251と、スイッチ素子258を有し、アクセストランジスタ251のゲートはワード線に接続され、ソース及びドレインの一方はビット線に接続され、ソース及びドレインの他方はスイッチ素子258の一端に接続され、スイッチ素子258の他端は、プレート線257に接続されている。
メモリの書き込み回路は、2つのレプリカメモリセル(図25参照)を有し、第1のレプリカメモリセル284aは、ダミーアクセストランジスタ474とリファレンス抵抗素子285aを有し、第2のレプリカメモリセル284bは、ダミーアクセストランジスタ477とリファレンス抵抗285bを備えている。第1のレプリカメモリセル284aのダミーアクセストランジスタ474と、第2のレプリカメモリセル284bのダミーアクセストランジスタ477は、ソースとドレインの一方が参照線459に共通に接続され、ゲートには、データ入力450とデータ入力450をインバータ479で反転した信号がそれぞれ入力されている。第1のレプリカメモリセル284aのスイッチ素子285aと第2のレプリカメモリセル284bのスイッチ素子285bの第1及び第2の端子の一方は、プレート線257に共通に接続され、第1及び第2の端子の他方は、ダミーアクセストランジスタ474、477のソースとドレインの他方に接続されている。プレート線257とグランド間には、nMOSスイッチ468が挿入され、nMOSスイッチ468のゲートには、D型フリップフロップ471の正転出力466が入力され、オンのときプレート線257をグランド電位とする。プレート線257と電源VDD間には、pMOSスイッチ469が挿入され、pMOSスイッチ469のゲートには、D型フリップフロップ472の反転出力467が入力され、オンのときプレート線257を電源電位とする。参照線459は、pMOSカレントミラー回路456とnMOSカレントミラー回路457のトランジスタ対の一方のトランジスタ(ソースとドレインが接続されたトランジスタ)のドレインに接続されている。ビット線255は、pMOSカレントミラー回路456とnMOSカレントミラー回路457のトランジスタ対の他方のトランジスタのドレインに接続されている。選択されたメモリセル271が接続されるビット線255に流れる電流と、選択されたレプリカメモリセル284が接続される参照線459に流れる電流(ミラー電流)は等しく設定される。電圧比較回路274は、ビット線255と参照線459の電圧を比較し、出力は、D型フリップフロップ471、472のリセット端子Rに接続されている。
スイッチ素子258は、図1または図2に示した、配線層に形成されたスイッチ素子である。ダミーアクセストランジスタ474、477は、メモリセル271のアクセストランジスタ251と同じ特性をもつ素子である。リファレンス抵抗素子285a、285bは、メモリセル271のスイッチ素子258の抵抗値を設定する際の目標となる抵抗値を持つ素子であり、リファレンス抵抗285bのインピーダンスは、リファレンス抵抗285aのインピーダンスよりも大きい。図28に示す書き込み回路の動作について説明する。
図28に示す回路において、データ入力450に”1”を設定して書き込み動作を行う場合、スイッチ素子258のインピーダンスを、リファレンス抵抗の抵抗値よりも低くなるようにプログラミングを行う。例えば、データ450を”1”に設定し、書き込みパルス入力451に、立ち上がりエッジが入力されると、出力452が”0”に、出力466が”1”になる。すると、pMOSスイッチ454がオンとなり、pMOSカレントミラー回路456に電流が供給される。また、nMOSスイッチ468がオンとなり、プレート線257が接地電位となる。
ワード線256(選択ワード線256はHレベル、他のワード線はLレベル)によって選択されたメモリセル271のアクセストランジスタ251はオン状態であり、pMOSカレントミラー回路456から供給される電流は、ビット線255を経由し、メモリセル271のアクセストランジスタ251と、スイッチ素子258を経由して、プレート線257に流れる。また、データ450を”1”に設定したとき、第1のレプリカメモリセル284aのアクセストランジスタ474がオンし、第1のレプリカメモリセル284aが選択される。
このとき、選択されたメモリセル271のスイッチ素子258には、順方向バイアスが印加されるので、選択されたメモリセル271のスイッチ素子258のインピーダンスは徐々に小さくなる。
一方、pMOSカレントミラー回路456から供給される電流は、参照線459を経由して、レプリカメモリセル284aに流れ込む。pMOSカレントミラー回路456は、メモリセル271に流れ込む電流と同じ電流を、参照線459からレプリカメモリセル284aに流し込むため、抵抗素子(リファレンス抵抗)285aのインピーダンスが、メモリセル271のスイッチ素子258のインピーダンスよりも小さければ、参照線459の電圧は、ビット線255の電圧よりも小さくなり、逆に、リファレンス抵抗285aのインピーダンスがメモリセル271のスイッチ素子258のインピーダンスよりも大きければ、参照線459の電圧はビット線255の電圧よりも大きくなる。
このため、メモリセル271のスイッチ素子258に、順方向バイアスが印加され、メモリセル271のスイッチ素子258のインピーダンスが徐々に小さくなり、メモリセル271のスイッチ素子258のインピーダンスがリファレンス抵抗285aのインピーダンスよりも低くなったところで、電圧比較器274の出力470が”1”になる。
すると、D型フリップフロップ471の出力がリセットされ、反転出力(/Q)452が”1”に、正転出力(Q)466が”0”となり、pMOSスイッチ454がオフし、ビット線255への電流の供給が停止され、同時に、nMOSスイッチ468がオフし、プレート線257もオープン状態となり、スイッチ素子258のプログラミングが終了する。
逆に、データ450を”0”に設定し、書き込みパルス入力451に立ち上がりエッジが入力されると、D型フリップフロップ472の正転出力453が”1”に、反転出力467が”0”になる。すると、nMOSスイッチ455がオンし、nMOSカレントミラー457が活性化される。また、pMOSスイッチ469がオンとなり、プレート線257に電流が供給される。
ワード線256により任意に選択されたメモリセル271のアクセストランジスタ251はオン状態であり、pMOSスイッチ469からプレート線257を介して供給される電流は、選択されたメモリセル271のスイッチ素子258とアクセストランジスタ251を経由してビット線255に流れる。
このとき、メモリセル271のスイッチ素子258には逆方向バイアスが印加されるので、スイッチ素子258のインピーダンスは徐々に大きくなる。
一方、選択された第2のレプリカメモリセル284b(データ入力450:”0”でダミーアクセストランジスタ477がオンされる)から参照線459を経由して、nMOS型カレントミラー回路457に流れ込む。ここで、nMOS型カレントミラー回路457は、メモリセル271に流れる電流と同じ電流を、レプリカメモリセル284bにも流し込もうとする。このため、リファレンス抵抗285bのインピーダンスがスイッチ素子258のインピーダンスよりも大きければ、参照線459の電圧はビット線255の電圧よりも小さくなり、逆に、リファレンス抵抗285bのインピーダンスがスイッチ素子258のインピーダンスよりも小さければ、参照線459の電圧はビット線255の電圧よりも大きくなる。
このため、メモリセル271のスイッチ素子258に逆方向バイアスが印加され、スイッチ素子258のインピーダンスが徐々に大きくなり、スイッチ素子258のインピーダンスがリファレンス抵抗285bのインピーダンスよりも高くなったところで、比較器274の出力470が”1”になる。すると、D型フリップフロップ472の出力がリセットされ、正転出力453は”0”、反転出力467は”1”となり、pMOSスイッチ469がオフし、プレート線257への電流の供給が停止され、同時に、nMOSスイッチ455がオフし、ビット線255もオープン状態となり、スイッチ素子258のプログラミングが終了する。
このようにして、図28に示した回路構成により、データ450に”1”を設定して書き込み動作を行った場合には、スイッチ素子258のインピーダンスが、リファレンス抵抗285aのインピーダンスに設定され、データ450に”0”を設定して書き込み動作を行った場合には、スイッチ素子258のインピーダンスが、リファレンス抵抗285bのインピーダンスに設定される。
図28に示した回路を用いることで、スイッチ素子258を任意のインピーダンスに精度良く調整できる。このため、多値情報の書き込みや、書き込み動作による素子へのストレスを軽減、特性のばらつきが大きい素子に対してプログラミング動作を保障することなどに効果がある。
図29は、本発明の配線構造を適用したメモリセルの構成の一実施例を示す図である。図29を参照すると、本発明のメモリセルは、交差接続した二つのインバータ(pMOSトランジスタMP1、nMOSトランジスタMN1と、pMOSトランジスタMP2、nMOSトランジスタMN2)からなるフリップフロップを有するSRAMセル310、2つのスイッチ素子311a、311b、制御線313を備えている。317a、317bはアクセストランジスタであり、ゲートにはワード線(不図示)が接続され、ワード線が高電位のときオンし、フリップフロップをビット線対(不図示)に接続する。スイッチ素子311a、311bは、図1の103または図2の118に示したような構造であり、内部に電解質材料やカルコゲナイド材料を備えている。スイッチ素子311a、311bのオン抵抗は、二つのインバータを構成するpMOSトランジスタMP1、MP2のオン抵抗よりも高い。
図29の回路では、電源が供給されている時には、通常のSRAMとして動作し、電源がオフの時、スイッチ素子311に情報を導電率として記憶する。再び、電源がオンになった場合には、スイッチ素子311の導電率の違いにより、ノード314および315の電圧レベルが設定される。例えば、電源がオンの状態で、端子314が”H”(電源電圧)、端子315が”L”(接地)の状態であったとする。ここで、制御線313を電源電圧と接地電圧の中間の電位にすることで、スイッチ素子311aには順方向バイアスが、スイッチ素子311bには逆方向バイアスが印加される。この状態で、電源電圧をオフにすると、SRAMセルの記憶内容は失われるが、スイッチ素子311aは導電率が高い状態を、スイッチ素子311bは導電率が低い状態を維持している。
次に再び電源が投入されるときに、制御線313を電源電圧と等しくなるように設定することで、SRAMセルの端子314は高い導電率で電源に接続され、端子315が低い導電率で電源に接続されるため、SRAMセルの端子314と315の電圧にはアンバランスが生じ、このアンバランスがSRAMセルのインバータの交差接続構成により増幅され、最終的にノード314には”H”が設定され、ノード315には”L”が設定される。
このようにして、本発明のメモリセルは、電源を断しても記憶を保持し、電源を再投入した際に、元の記憶内容を修復させるSRAMセルを実現することが可能である。
さらに、スイッチ素子311は、配線層に形成されるため、通常のSRAMセルに対して、メモリセル面積を増やすことなく、不揮発メモリを実現できる。
図30は、本発明の配線構造を適用したメモリセルの他の実施例の構成を示す図である。図30を参照すると、本発明のメモリセルは、SRAMセル310、2つのトランジスタ321a、321b、2つのスイッチ素子322a、322b、バイアス電圧を与える制御線313を備えている。スイッチ素子322a、322bは、図1の103または図2の118に示したものと同一の構成とされ、内部に電解質材料やカルコゲナイド材料を備えている。
図30の回路の動作は、図29に示した回路の動作と同じであり、電源が投入されている間は、通常のSRAMとして動作し、電源が断されると、スイッチ素子322が導電率を変化させることで情報を記憶し、電源が再投入されると、元の記憶内容を書き戻す。
ただし、図30の回路は、図29の回路と異なり、ノード314、315と、スイッチ素子322a、322b間にそれぞれ、トランジスタ321a、321bが付加されている。
通常動作時は、これらのトランジスタ321a、321bをオフ状態にして、スイッチ素子322が動作に影響を及ぼさないようにすることが可能である。電源を切る直前に、これらのトランジスタ321a、321bをオンにして、スイッチ素子322a、322bに情報を書き込み、電源を再投入した際にも、SRAMセル310に記憶を書き戻すまでの間、これらのトランジスタ321a、321bをオンにすることで、スイッチ素子322a、322bの導電率の違いにより、ノード314および315に、電圧のアンバランスを生じさせる。このアンバランスが、SRAMセルの交差接続されたフリップフロップにより増幅され、最終的に、ノード314と315に、元の記憶内容が設定される。このようにして、本発明のメモリセルは、電源を切っても記憶を保持し、電源を再投入した際に元の記憶内容を修復させるSRAMセルを実現することが可能である。
図31は、本発明の配線構造の一実施例を示す図である。図31を参照すると、本発明の配線構造は、横方向の配線480、縦方向の配線481、縦方向の配線と横方向の配線の交点に配置されたスイッチ素子232(例えば図19の232参照)を備えている。スイッチ素子232は、図1のスイッチ素子103または図2のスイッチ素子118と同様、配線層に形成されたスイッチ素子を有し、図19に示したように、4方向の配線の接続を任意に切り替えることが出来る。スイッチ素子232をプログラムすることで、任意の配線483を形成することができる。
図32は、本発明の配線構造とスイッチ素子の配置の他の例を示す図である。図32を参照すると、本発明の配線構造は縦方向の配線543、横方向の配線544、縦配線543と横配線544の交点に配置されたスイッチ素子540、横配線544に配置されたスイッチ素子541、縦配線543に配置されたスイッチ素子542を備えている。図32において、スイッチ素子540〜542は、図1または図2に示した構造を有する。縦配線543と横配線544は、互いに異なる配線層に形成されている場合と、同じ層に形成されている場合がある。縦配線543と横配線544が異なる配線層に形成される場合には、横配線544同士を接続するスイッチ素子541と縦配線543同士を接続するスイッチ素子542が図2で示された構造であり、縦配線543と横配線544を接続するスイッチ素子540が、図1に示したように異なる配線層同士を接続するビアの形状を有している。
一方、縦配線543と横配線544が同じ配線層に形成される場合には、スイッチ素子540、541、542が、図2で示された構造を有する。図示したような層構造と、スイッチ素子の配置により、図31に示したような任意の配線をプログラムできる集積回路を構成することができる。なお、同一配線層の配線間に配線される配線間のスイッチ素子は、第1、第2配線層についてみると、1μm〜10mm程度としてもよい。層の配線抵抗が異なる場合、配線抵抗の相対的に小さい配線層の方が、配線抵抗の相対的に大きい配線層よりもスイッチ素子とスイッチ素子の間隔は長く設定される。縦配線543と横配線544の配線間隔は、例えば1μm〜10μm程度としてもよい。
図33は、図32の配線構造およびスイッチの配置を示す図であり、縦配線543と横配線544が異なる層に形成された構成例を立体的に表したものである。
図34は、本発明の配線構造の断面の一実施例を示す図である。図34を参照すると、本発明の配線構造は、半導体基板100、半導体基板と配線層または層が異なる配線層同士を接続するビア126、配線層111、112、550、配線層中に形成されたスイッチ素子118、スイッチ素子の導電率を制御するための制御ゲート116を備えている。スイッチ素子は、図2に示した構造であり、制御ゲート116の電圧を制御することで、任意にオン状態118dまたはオフ状態118cに設定することができる。
一般に、集積回路の配線層は、半導体基板に近い配線層が局所的な配線に用いられ、上層の配線ほど大きなブロック同士を接続するグローバル配線として用いられる。このように、集積回路の配線は層ごとに信号を伝播する距離が異なる階層構造を成している。
本発明に係る配線構造では、配線の接続と開放を任意にプログラムすることができるので、配線の階層構造を任意にプログラムすることができる。この特徴を応用することで、必要に応じて無駄の無い最適な回路構成を実現することができる。
図35は、本発明の配線構造を用いたメモリセルの構成の一実施例を示す図である。図35を参照すると、このメモリセルは、第1のスイッチ素子560と、第2のスイッチ素子561と、入出力端子562と、第1の電圧源563と、第2の電圧源564を備えている。スイッチ素子561、562は、図1または図2に示したスイッチ素子である。スイッチ素子561、562は共に、図の上側の端子に負の電圧、下側の端子に正の電圧(以下、「順方向バイアス」と呼ぶ)を印加すると、スイッチがオン状態になり、逆向きの電圧(「逆方向バイアス」と呼ぶ)を印加するとオフ状態になる。また、第1の電圧源563の電圧は、第2の電圧源564の電圧よりも高く設定されている。
図35に示す回路において、入出力端子562に、第1の電圧源563の電圧よりも高い電圧を入力すると、スイッチ素子560には順方向バイアスが印加される。また、スイッチ素子561には逆方向バイアスが印加されるので、スイッチ素子560がオン状態になり、スイッチ素子561がオフ状態になる。この状態で、入出力端子562を開放すると、入出力端子562には、第1の電圧源563の電圧が現れる。逆に、入出力端子562に、第2の電圧源564の電圧よりも低い電圧を入力すると、スイッチ素子561には、順方向バイアスが印加される。また、スイッチ素子560には、逆方向バイアスが印加されるので、スイッチ素子561がオン状態になり、スイッチ素子560がオフ状態になる。この状態で、入出力端子562を開放すると、入出力端子562には、第2の電圧源564の電圧が現れる。また、入出力端子562を開放した状態で電源を切ると、2つのスイッチ素子は状態を保つことができる。ここで、第1の電圧源563の電圧が論理値”1”に対応する電圧であり、第2の電圧源564の電圧が論理値”0”に対応する電圧であると想定すると、この回路は、不揮発メモリ回路として機能する。
図36は、本発明のスイッチ素子を用いて、異なる2つの配線層を接続した配線構造の立体構造を模式的に示した図である。図36を参照すると、本発明の配線構造は、第1の配線層101、第2の配線102、第1の配線101と第2の配線102を接続するスイッチ素子103を複数個備える。複数個のスイッチ素子103を並列に配置することで、スイッチ素子が1個の場合と比べ、例えば電流によるストレス(エレクトロマイグレーション)に対する耐性が高くなるほか、スイッチ素子の1つまたは複数が破壊された場合でも動作が可能となり、さらに素子の欠陥による製造歩留まりの悪化を改善することが可能である。
[別の実施例]
図38は、本発明の配線構造の別の実施例を示す図である。図38には、FPGAなどで用いられている再構成可能なスイッチ回路が示されている。図38を参照すると、再構成可能なスイッチ回路は、半導体基板1100と該基板上に形成された論理回路、演算回路、アナログ回路、メモリ回路などの電子回路1120、2端子間の接続をオンまたはオフに変更可能なスイッチ回路1121、電子回路1120とスイッチ回路1121を接続するためのコンタクトまたはビア1122および配線1123から構成される。スイッチ回路1121がオン状態にプログラムされていれば、電子回路1120aと1120bが互いに接続され、スイッチ回路1121がオフ状態にプログラムされていれば、電子回路1120aと1120bの接続は断たれる。
図39は、図38の該スイッチ回路1121の構成例を示す図である。図39(a)には、SRAM(スタティックランダムアクセスメモリ)1124と、パストランジスタ1125で、スイッチ回路1121を構成した例が示されており、図39(b)には、フリップフロップ回路1128とパストランジスタ1125でスイッチ回路1121を構成した例が示されている。
これらのトランジスタを用いた回路によって、スイッチ回路1121を構成する場合は、図38に示したように、スイッチ回路1121を半導体基板1100に形成する必要があり、該スイッチ回路が半導体基板上で一定の面積を占有することになる。FPGAでは一般的に、スイッチ回路が半導体基板の半分程度の面積を占有しており、チップ面積が大きくなり、コスト増加の主因となっている。
図40は、本発明による再構成可能なスイッチ回路の実施例の構成を示す図である。図40(a)は、図1を参照して説明した2端子素子を用いたスイッチ回路であり、図40(b)は、図2を参照して説明した3端子素子を用いたスイッチ回路である。
図40(a)を参照すると、本実施例の再構成可能なスイッチ回路は、半導体基板1100と該基板上に形成された論理回路、演算回路、アナログ回路、メモリ回路などの電子回路1120、2端子間の接続をオンまたはオフに変更可能なスイッチ機能を有するビア1103、該ビア1103と電子回路1120を接続するためのコンタクト1122および配線1123から構成される。該ビア1103がオン状態にプログラムされていれば、電子回路1120aと1120bが互いに接続され、該ビア1103がオフ状態にプログラムされていれば、電子回路1120aと1120bの接続は断たれる。
また、図40(b)を参照すると、本実施例の再構成可能なスイッチ回路は、半導体基板1100と該基板上に形成された論理回路、演算回路、アナログ回路、メモリ回路などの電子回路1120、金属イオンを含有する電解質材料1113、該電解質材料と接するように配置されているゲート電極1116、該電解質材料1113と電子回路1120を接続するためのコンタクト1122および配線1123から構成される。電解質材料1113中の、配線1123aおよび配線1123bと接する部分に金属物質が析出し、これら金属析出物同士が接触して、配線1123aと配線1123bの間がオン状態にプログラムされていれば、電子回路1120aと1120bが互いに接続され、該電解質材料中に配線1123aと1123bを接続させるための金属析出物が十分に存在せず、配線1123aと1123bの間がオフ状態にプログラムされていれば、電子回路1120aと1120bの接続は断たれる。
図40を参照して説明した実施例の再構成可能なスイッチ回路を用いることにより、半導体基板1100上に回路を形成することなく、配線間のスイッチ機能を提供することが可能であり、FPGAなどのプログラム可能な半導体集積回路において、チップ面積を大幅に減らすことが可能であり、低コストでプログラム可能な半導体集積回路を実現することができる。
図41は、図1を参照して説明したスイッチ機能を有するビア(以下、「2端子スイッチ素子」と呼ぶ)のプログラムを行うための回路の一実施例を示す図である。図41を参照すると、この実施例のプログラミング回路は、2端子スイッチ素子1103、pMOSトランジスタ1203、1205、nMOSトランジスタ1204、1206、制御入力端子1207、1208、1209、1210、電圧源1211、1212から構成される。電圧源1211および1212から供給される電圧は、論理信号の伝播に用いる信号電圧よりも高いものとする。トランジスタ1203、1204、1205、1206は、論理信号を扱う通常のトランジスタよりも、高い電圧を扱うため、耐圧が高いトランジスタであることが好ましい。また、2端子スイッチ素子1103は、端子1201(以下、「アノード」と呼ぶ)の電圧が、端子1202(以下、「カソード」と呼ぶ)の電圧よりも高い(以下、「フォワードバイアス」または「順方向バイアス」と呼ぶ)ときにオン状態にプログラムされ、アノード1201の電圧が、カソード1202の電圧よりも低い(以下、「リバースバイアス」または「逆方向バイアス」と呼ぶ)ときにオフ状態にプログラムされるものとする。
ここで、端子1207と1208をL(low level)に、端子1209と1210をH(high level)に設定すると、スイッチ素子1103のアノード1201には、電圧源1211から電圧が供給され、カソード1202は接地され、スイッチ素子1103はフォワードバイアスの状態となる。ここで、電圧源1211から供給される電圧が、スイッチ素子1103のしきい値電圧よりも高ければ、スイッチ素子1103はオン状態にプログラムされる。また、端子1207と1208をHに、端子1209と1210をLに設定すると、スイッチ素子1103のアノード1201は接地され、カソード1202は電圧源1212から電圧が供給され、スイッチ素子1103はリバースバイアスの状態になる。ここで、電圧源1212から供給される電圧が、スイッチ素子1103のしきい値電圧よりも高ければ、スイッチ素子1103はオフ状態にプログラムされる。
このように、図41に示した回路を用いることで、2端子スイッチ素子1103をオン状態またはオフ状態の任意の状態にプログラムすることが可能である。
プログラム可能な2端子素子としては、従来から、アンチヒューズがある。しかしながら、アンチヒューズには極性が無いため、プログラミング回路のバイアスは単方向にしか印加できない構造を有する。
本発明のスイッチ素子は、極性を有しており、プログラムするときには極性に注意する必要がある。また、本発明のスイッチ素子は再プログラムが可能であるが、再プログラムを行うためには、双方向からバイアス電圧を印加するための回路が必要となる。
図41に示した回路は、再プログラム可能であるというこのスイッチの特徴を利用するために、不可欠な基本回路である。
また、アンチヒューズでは、一度オン状態にしたスイッチをオフ状態に戻すことが出来ないが、本発明のスイッチでは、オン状態のスイッチに対して適切な電圧を印加することで、オフ状態に戻すことができる。ここで、オン状態のスイッチ素子をオフ状態にするために、スイッチ素子の端子間に電圧を印加すると、端子間に電流が流れる。
本発明のスイッチ素子では、通常、オン抵抗が低いために、スイッチの端子間に電圧を印加しようとすると、スイッチに流れる電流は大きくなる。そのため、オン状態のスイッチ素子をオフ状態に戻すためには、図41のトランジスタ1204および1205には電流駆動能力が高いトランジスタが必要となる。この点でも、アンチヒューズのプログラミング回路とは異なる。
図42は、並列に接続された複数個の2端子スイッチ素子をプログラムするための回路の一実施例の構成を示す図である。図42を参照すると、この実施例のプログラミング回路は、2端子スイッチ素子1103、pMOSトランジスタ1203、1205、nMOSトランジスタ1204、1206、制御入力端子1207、1208、1209、1210、電圧源1211、1212、選択トランジスタ1215、制御入力端子1216を備えて構成されている。
ここで、端子1207と1208をL(lowレベル)に、端子1209と1210をH(highレベル)に、端子1216aと端子1216cをLに、端子1216bをHに設定すると、スイッチ素子1103bのアノード1201bには、電圧源1211から電圧が供給され、カソード1202は接地され、スイッチ素子1103bはフォワードバイアスの状態となる。ここで、電圧源1211から供給される電圧が、スイッチ素子1103のしきい値電圧よりも高ければ、スイッチ素子1103bはオン状態にプログラムされる。また、選択トランジスタ1215aと1215cはオフ状態のため、電圧源1211からの電圧は遮断され、スイッチ素子1103aと1103cのアノード端子1201aおよび1201cには電圧が印加されないので、スイッチの状態は変化しない。また、端子1207と1208をHに、端子1209と1210をLに、端子1216aと端子1216cをLに、端子1216bをHに設定すると、スイッチ素子1103bのアノード1201bは接地され、カソード1202は電圧源1212から電圧が供給され、スイッチ素子1103bはリバースバイアスの状態になる。ここで、電圧源1212から供給される電圧が、スイッチ素子1103のしきい値電圧よりも高ければ、スイッチ素子1103bはオフ状態にプログラムされる。
このように、図42に示した回路を用いることにより、並列に接続された複数の2端子スイッチ素子1103a〜1103cを、オン状態またはオフ状態の任意の状態にプログラムすることが可能である。
図43は、図2で説明した3端子スイッチ素子118の、プログラムを行う回路の一実施例を示している。図43を参照すると、この実施例のプログラミング回路は、3端子スイッチ素子1118、pMOSトランジスタ1220、1222、1224、nMOSトランジスタ1221、1223、1225、制御入力端子1226、1227、1228、1229、1230、1231、電圧源1232、1233、1234から構成される。また、3端子スイッチ素子1118は、端子1116(以下、「ゲート」と呼ぶ)の電圧が、端子1114および端子1115(以下、「ソース」、「ドレイン」と呼ぶ)の電圧よりも高い(以下、「フォワードバイアス」または「順方向バイアス」と呼ぶ)ときにオン状態にプログラムされ、ゲート1116の電圧が、ソース1114およびドレイン1115の電圧よりも低い(以下、「リバースバイアス」または「逆方向バイアス」と呼ぶ)ときにオフ状態にプログラムされるものとする。
ここで、端子1230と1231をLに、端子1226、1227、1228、1229をHに設定すると、スイッチ素子1118のゲート1116には、電圧源1234から電圧が供給され、ソース1114とドレイン1115は接地され、スイッチ素子1118はフォワードバイアスの状態となる。
ここで、電圧源1234から供給される電圧が、スイッチ素子1118のしきい値電圧よりも高ければ、スイッチ素子1118はオン状態にプログラムされる。また、端子1230と1231をHに、端子1226、1227、1228、1229をLに設定すると、スイッチ素子1118のゲート1116は接地され、ソース1114およびドレイン1115は電圧源1232および1233から電圧が供給され、スイッチ素子1118はリバースバイアスの状態になる。
ここで、電圧源1232および1233から供給される電圧が、スイッチ素子1118のしきい値電圧よりも高ければ、スイッチ素子1118はオフ状態にプログラムされる。
このように、図43で説明した回路を用いることで、3端子スイッチ素子1118をオン状態またはオフ状態の任意の状態にプログラムすることが可能である。
図44は、並列に接続された複数の2端子スイッチ素子1103のプログラムを行う回路の一実施例の構成を示したものである。図44を参照すると、この実施例のプログラミング回路は、2端子スイッチ素子1103a、1103b、1103c、1103d、pMOSトランジスタ1252、1258、nMOSトランジスタ1255、制御入力端子1251、1254a、1254b、1254c、1254d、1257、電圧源1253、1259、配線1250、1256a、1256b、1256c、1256dから構成される。1201は2端子スイッチ素子1103のアノード端子であり、1202a、1202b、1202c、1202dはそれぞれ、スイッチ素子1103a、1103b、1103c、1103dのカソード端子である。
以下では、一例として、スイッチ素子1103bをオン状態にプログラムする場合を説明する。初期状態では、入力1251と入力1257はHレベル、入力1254a、1254b、1254c、1254dはLレベルである。入力1251をLレベルにすると、配線1256a、1256b、1256c、1256dにそれぞれ、トランジスタ1252を通して、電圧源1253から電圧が供給される。ここでは、電圧源1253から供給される電圧をVpp/2とする。
次に、入力1251をHレベルにし、入力1254bをHレベルにする。すると、配線1256bはトランジスタ1255bを介して接地される。ここまでの操作により、配線1256a、1256c、1256dの電圧はVpp/2、配線1256bの電圧は0(グランド電位)となる。
次に、入力1254bをLレベルに戻し、入力1257をLレベルにすると、2端子スイッチ素子1103のアノード1201には、トランジスタ1258を介して電圧源1259の電圧が供給される。ここで、電圧源1259の電圧をVppとすると、スイッチ素子1103a、1103c、1103dのカソード端子1202a、1202c、1202dの電圧はVpp/2であることから、これらスイッチ素子の2端子間の電位差は、Vpp/2となり、スイッチ素子1103bのカソード端子1202bの電圧は0であることから、スイッチ素子1103bの2端子間には、電位差Vppが印加される。
ここで、この2端子素子のしきい値が、Vpp/2とVppの間にあると仮定すると、スイッチ素子1103bは2端子間の電位差がしきい値を超えているため、オン状態にプログラムされ、スイッチ素子1103a、1103c、1103dの2端子間の電位差は、しきい値を超えていないため状態は変化しない。以上のように、並列に接続された複数の2端子スイッチ素子の中から、任意に選択したスイッチ素子をオン状態にプログラムすることができる。また、通常動作時に論理信号の伝播のために用いる電圧は、2端子素子1103のしきい値電圧よりも低いことが好ましい。
図45は、マトリクス状に縦横に並列に接続された複数の2端子スイッチ素子(以下、「スイッチマトリクス」と呼ぶ)のプログラムを行う回路の一実施例の構成を示したものである。図45を参照すると、本実施例のプログラミング回路は、2端子スイッチ素子1103aa、1103ab、1103ac、1103ad、1103ba、1103bb、1103bc、1103bd、1103ca、1103cb、1103cc、1103cd、pMOSトランジスタ1252、1258a、1258b、1258c、nMOSトランジスタ1255a、1255b、1255c、1255d、制御入力端子1251、1254a、1254b、1254c、1254d、1257a、1257b、1257c、電圧源1253、1259、配線1250a、1250b、1250c、1256a、1256b、1256c、1256dから構成される。
1201は2端子スイッチ素子1103のアノード端子であり、1202はスイッチ素子1103のカソード端子である。
以下では、一例として、スイッチ素子1103bbをオン状態にプログラムする場合について説明する。初期状態では、入力1251と入力1257a、1257b、1257cはHレベル、入力1254a、1254b、1254c、1254dはLレベルである。入力1251をLレベルにすると、配線1256a、1256b、1256c、1256dにそれぞれ、トランジスタ1252を通して、電圧源1253から電圧が供給される。ここで、電圧源1253から供給される電圧をVpp/2とすると、配線1256a、1256b、1256c、1256dの電圧は全てVpp/2にチャージアップされる。
次に、入力1251をHレベルにし、入力1254bをHレベルにする。すると、配線1256bはトランジスタ1255bを介して接地される。ここまでの操作により、配線1256a、1256c、1256dの電圧はVpp/2、配線1256bの電圧は0となる。次に、入力1254bをLレベルに戻し、入力1257bをLレベルにすると、2端子スイッチ素子1103ba、1103bb、1103bc、1103bdのアノード1201bには、トランジスタ1258bを介して電圧源1259の電圧が供給される。ここで、電圧源1259の電圧をVppとすると、スイッチ素子1103ba、1103bc、1103bdのカソード端子1202ba、1202bc、1202bdの電圧はVpp/2であることから、これらスイッチ素子の2端子間の電位差は、Vpp/2となり、スイッチ素子1103bbのカソード端子1202bbの電圧は0であることから、スイッチ素子1103bbの2端子間には電位差Vppが印加される。
ここで、この2端子素子のしきい値が、Vpp/2とVppの間にあると仮定すると、スイッチ素子1103bbは2端子間の電位差がしきい値を超えているためオン状態にプログラムされ、スイッチ素子1103ba、1103bc、1103bdの2端子間の電位差はしきい値を越えていないため状態は変化しない。
また、トランジスタ1258aと1258cはオンにさせていないため、スイッチ素子1103aa、1103ab、1103ac、1103ad、1103ca、1103cb、1103cc、1103cdのアノード端子1201aと1201cの電圧は0であり、これらスイッチ素子の2端子間にはVpp/2以上の電位差が生じないため、これらのスイッチのプログラミング状態も変化しない。
以上のように、並列に接続された複数の2端子スイッチ素子の中から、任意に選択したスイッチ素子をオン状態にプログラムすることができる。また、通常動作時に論理信号の伝播のために用いる電圧は、2端子素子1103のしきい値電圧よりも低いことが好ましい。
図46は、スイッチマトリクスの接続状態をオフ状態にする回路の一実施例の構成を示したものである。図46を参照すると、本実施例のプログラミング回路は、2端子スイッチ素子1103aa、1103ab、1103ac、1103ad、1103ba、1103bb、1103bc、1103bd、1103ca、1103cb、1103cc、1103cd、pMOSトランジスタ1260、nMOSトランジスタ1264a、1264b、1264c、制御入力端子1261、1263a、1263b、1263c、電圧源1262、配線1250a、1250b、1250c、1256a、1256b、1256c、1256dから構成される。1201は2端子スイッチ素子1103のアノード端子であり、1202はスイッチ素子1103のカソード端子である。
初期状態では、入力端子1261はHレベル、入力端子1263a、1263b、1263cは全てLレベルである。
ここで、スイッチ素子1103ba、1103bb、1103bc、1103bdをオフ状態にプログラムする場合について説明する。この場合、入力端子1261をLレベルに、入力端子1263bをHレベルに設定すると、配線1256a、1256b、1256c、1256dには、トランジスタ1260を通して電圧源1262の電圧が供給され、スイッチ素子1103ba、1103bb、1103bc、1103bdのカソード端子1202ba、1202bb、1202bc、1202bdには、電圧源1262の電圧が供給される。また、アノード端子1201bは、トランジスタ1264bを介して接地される。
この状態では、スイッチ素子1103ba、1103bb、1103bc、1103bdには、逆バイアスが印加され、2端子間の電圧がしきい値電圧を越えていれば、スイッチ素子1103ba、1103bb、1103bc、1103bdはオフ状態にプログラムされる。
また、スイッチ素子1103aa、1103ab、1103ac、1103ad、1103ba、1103bb、1103bc、1103bd、1103ca、1103cb、1103cc、1103cdの全てをオフ状態にプログラムする場合には、入力端子1261をLレベルに、入力端子1263a、1263b、1263cをHレベルに設定する。配線1256a、1256b、1256c、1256dにはトランジスタ1260を通して電圧源1262の電圧が供給され、全てのスイッチ素子1103のカソード端子1202aa、1202ab、1202ac、1202ad、1202ba、1202bb、1202bc、1202bd、1202ca、1202cb、1202cc、1202cdには電圧源1262の電圧が供給される。また、アノード端子1201a、1201b、1201cは、トランジスタ1264a、1264b、1264cを通して接地される。この状態では、全てのスイッチ素子1103に逆バイアスが印加され、2端子間の電圧がしきい値電圧を越えていれば、スイッチ素子1103aa、1103ab、1103ac、1103ad、1103ba、1103bb、1103bc、1103bd、1103ca、1103cb、1103cc、1103cdの全てがオフ状態にプログラムされる。
図47は、本発明のスイッチマトリクスおよび、そのプログラミング回路を用いた、プログラム可能な2入力論理回路の構成の一例を示す図である。図47を参照すると、本実施例のプログラム可能な論理回路は、プログラミング回路1270、1271、第1の配線1250a〜1250f、第2の配線1256a〜1256e、セレクタ回路1273、インバータ1274、制御信号入力端子1272、から構成され、配線1250と配線1256の各交差部には、2端子スイッチ素子1103が配置され、該スイッチ素子1103のアノード端子1201は第1の配線1250a〜1250fのいずれか1本に接続され、該スイッチ素子1103のカソード端子1202は、第2の配線1256a〜1256eのいずれか1本に接続されている。プログラミング回路1270、1271は、図45と図46を参照して説明した、プログラミング回路、消去回路に対応する。
セレクタ回路1273は、1256cの論理値が“L”(low)レベルの場合には、1256aの論理値を1256dに出力し、1256cの論理値が“H”(high)レベルの場合には、1256bの論理値を1256dに出力する。インバータ1274は、1256dの論理値を反転した値を1256eに出力する。
図47に示した回路は、配線1250と配線1256の接続を変更することで、任意の2入力論理関数を実現することができる。
図48は、セレクタとインバータを用いて、AND、NAND、OR、NOR、XOR、XNOR論理を実現した回路構成の一例を示す図である。例えば、AND論理を実現する場合、入力Aが“L”レベルの場合には0が選択されて出力されるので、出力は“L”レベルに、入力Aが“H”レベルの場合には、“B”が出力される。従って、AとBの両方が“H”レベルの場合のみ、“H”レベルが出力される。また、セレクタ1273の各入力端子に入力される値を変更することで、OR論理やXOR論理などを構成できる。
図48の回路において、例えば、配線1250aにAという論理値、配線1250bにBという論理値を与え、1250cは常に“L”レベル(論理値0)であると仮定する。ここで、プログラミング回路1270および1271を用いて、配線1250aと配線1256c、配線1250bと配線1256b、配線1250cと配線1256a、配線1256dと配線1250d、配線1256eと配線1250eがそれぞれ接続されるように、2端子スイッチ素子1103をプログラムすると、論理値Aと論理値Bが共に“H”レベルの場合のみ、配線1256dに“H”レベルが現れる。このようにして、AND論理が実現される。
また、同様に、配線1250aにAという論理値、配線1250bにBという論理値を与え、1250fは常に“H”レベル(論理値1)であると仮定して、配線1250aと配線1256c、配線1250fと配線1256a、配線1250cと配線1256b、配線1256dと配線1250d、配線1256eと配線1250eがそれぞれ接続されるように、2端子スイッチ素子1103をプログラムすると、論理値Aまたは論理値Bの少なくともどちらか一方が“H”レベルの場合に、配線1256dに“H”レベルが現れる。このようにして、OR論理が実現される。
以上説明したように、本発明の2端子スイッチマトリクスとそのプログラミング回路を用いることで、任意の2入力論理関数を実現できるプログラム可能な論理回路が構成される。
図47に示した回路では、セレクタ1273とインバータ1274は、出力をハイインピーダンスにすることができる3ステート回路を用いて、スイッチマトリクスのプログラミングを行う際には制御入力1272からの入力信号により、セレクタ1273とインバータ1274の出力をハイインピーダンスにして、これらの回路の出力が、配線1256dと配線1256eの信号レベルに影響を与えないようにすることが望ましい。
図49は、本発明に係る2端子スイッチマトリクスと、それを応用したプログラム可能な論理回路を組み合わせた、フィールドプログラマブル論理回路の一実施例の構成を示す図である。図49を参照すると、本実施例のフィールドプログラマブル論理回路は、セレクタ1273とインバータ1274を有する複数のプログラム可能な論理回路1281、縦方向の配線1256、横方向の配線1250、2端子スイッチ素子1103を有し、縦方向の配線1256と横方向の配線1250の各交点をオン状態またはオフ状態に任意にプログラム可能なスイッチマトリクス1283、2端子スイッチ素子1103を有し、横方向の配線1250とプログラム可能な論理回路1281の各端子の接続をオン状態またはオフ状態に任意にプログラム可能なスイッチマトリクス1284、横方向の配線、縦方向の配線1256同士または横方向の配線1250同士の接続をオン状態またはオフ状態の任意の状態にプログラム可能なスイッチ回路1282、から構成される。
スイッチマトリクス1283および1284は、縦方向の配線と横方向の配線の各交点に2端子スイッチ素子1103が配置され、該スイッチ素子の2つの端子がそれぞれ、縦方向の配線と横方向の配線に接続された構造を有する。
また、スイッチ1282は、スイッチ素子1103が、パストランジスタ1280のソースおよびドレイン端子と並列に接続された構造を有する。
複数個あるプログラム可能な論理回路1281に、それぞれ任意の論理関数をプログラムし、スイッチマトリクス1283、1284と、スイッチ1285の接続状態を変更して、複数個あるプログラム可能な論理回路1281の相互接続を任意にプログラムすることで、複雑な論理関数を有する論理回路を構成することができる。
図50は、図49で示したフィールドプログラマブル論理回路の、スイッチマトリクス1283およびスイッチ回路1285のプログラミング回路を説明するための図である。
図50を参照すると、本実施例のフィールドプログラマブル論理回路のプログラミング回路は、スイッチマトリクス1283、スイッチ回路1285、縦方向の配線1256、横方向の配線1250、pMOSトランジスタ1290、1292、1294、nMOSトランジスタ1291、1293、1295、制御信号入力端子1296a、1296b、1296c、電圧源1297から構成される。電圧源1297は、スイッチ素子1103のしきい値電圧よりも高い電圧Vppを供給する。
ここで、スイッチマトリクス1283の中の、スイッチ素子1103aをオン状態にプログラムする場合を考える。トランジスタ1290と1295をオン状態に、トランジスタ1291、1292、1293、1294はオフ状態に設定し、縦方向の配線1256a、1256c、1256x、1256y、横方向の配線1250a、1250cには、電圧源1297から供給される電圧Vppの半分の電圧Vpp/2を印加する。
また、制御信号入力1296a、1296b、1296cは、全て“H”レベルとし、トランジスタ1280は、全てオン状態にする。すると、横方向の配線1250bからは電圧Vppがスイッチ素子1103aのアノード端子に供給され、縦方向の配線1256bを通じてスイッチ素子1103bのカソード端子は接地される。
ここで、スイッチ素子1103aの2端子間には、しきい値を超える電圧Vppが印加されるため、スイッチ素子1103aはオン状態にプログラムされる。その他のスイッチ素子には、少なくとも片側の端子にVpp/2の電圧が印加されているため、2端子間の電位差はVpp/2以下となるため、スイッチの接続状態は変化しない。
このようにして、スイッチマトリクス1283の中の任意のスイッチ素子をプログラムすることができる。
スイッチマトリクス1283の中のスイッチ素子を全てオフ状態にプログラム(消去)するには、縦方向の配線1256の全てに、Vppを印加し、横方向の全ての配線を接地し、トランジスタ1280は全てオンになるように制御信号入力1296a、1296b、1296cは全て“H”レベルにする。
すると、スイッチ素子1103のカソード側には縦方向の配線1256を介してVppが印加され、該スイッチ素子のアノード側は、トランジスタ1280を介して接地される。このため、スイッチ素子1103のプログラミング状態は消去され、オフ状態に設定される。
次に、スイッチ1285の中の、スイッチ素子1103bをプログラムする場合を考える。トランジスタ1290と1293をオン状態に、トランジスタ1291、1292、1294、1295は全てオフ状態に、縦の配線1256は全てVpp/2の電位に設定し、制御入力信号1296aと1296cは“H”レベルに、制御入力信号1296bは“L”レベルに設定する。
すると、スイッチ素子1103bの片側の端子には、トランジスタ1290を通して電圧Vppが供給され、スイッチ素子1103bのもう片方の端子は、トランジスタ1293を通して接地される。スイッチ素子1103bと直列に接続されている他のスイッチ素子は、それらのスイッチ素子と並列に接続されているトランジスタ1280a、1280cがオン状態のため、これらスイッチ素子の端子間には電圧がかからない。
また、横方向の配線1250と縦方向の配線1256の交点に接続されているスイッチ素子に関しては、縦方向の配線1256にVpp/2の電圧が印加されているため、スイッチ素子の2端子間の電位差はVpp/2以下であり、これら交点のスイッチ素子のプログラミング状態は変化しない。
このようにして、スイッチ1285のなかから、任意に選択したスイッチ素子1103bのプログラミング状態を変化させることができる。
図51は、本発明によるスイッチマトリクスのプログラミングの状態を検証(ベリファイ)するための回路の一例を示す図である。図51を参照すると、この実施例の検証回路は、2端子スイッチ素子1103、縦方向の配線1256、横方向の配線1250、nMOSトランジスタ1255、1306、pMOSトランジスタ1301、1303、1305、入力端子1254、1300、1302、1304、出力端子1307から構成される。この検証回路を用いることで、オン状態にプログラムされているべきスイッチが全てオン状態になっているかを行単位で検証することができる。
例えば、スイッチ素子1103aaと1103acをオン状態にプログラムしたと仮定する。これを確認するためには、入力端子1300に“L”レベルのパルスを与え、トランジスタ1301を通して縦の配線1256を全てプリチャージする。次に、検証したいプログラミングパターンを入力(1254)する。例えば、ここでは、1103aaと1103acをオン状態にプログラムしたので、それらの列に対応する入力1254aと入力1254cに“H”レベルを、それ以外の入力1254bと1254dは“L”レベルにする。
すると、縦の配線1256aと1256cはトランジスタ1254aと1254cを介して接地され、その電位がゼロになる。次に、入力1302に“L”レベルのパルスを与えると、トランジスタ1303を介して、出力1307がプリチャージされる。ここでは、1256bと1256dが“H”レベルにプリチャージされたままであるが、1256aと1256cは電位がゼロなので、トランジスタ1306aと1306cはオフであり、出力1307はプリチャージされたまま“H”レベルを保つ。
次に、入力1254全てを“L”レベルに戻し、入力1304aを“L”レベルにすると、トランジスタ1305aを介して配線1250aが“H”レベルになる。ここで、スイッチ素子1103aaと1103acがオン状態にプログラムされていれば、これらのスイッチ素子を通して配線1256aと1256cが“H”レベルになる。
すると、トランジスタ1306a〜1306dが全てオンになり、出力1307は接地され、“L”レベルになる。もしここで、スイッチ素子1103aaまたは1103acが正常にプログラムされずにオフ状態のままであれば、配線1256aまたは配線1256cが“L”レベルのままとなり、トランジスタ1306aまたは1306cがオフ状態のままとなる。
すると、出力1307は“H”レベルのままとなり、本来オン状態にプログラムされているはずのスイッチがオフ状態であることを検出できる。ここで、これらの動作に用いられる信号電圧は、2端子素子1103のしきい値電圧よりも低いことが好ましい。
図52は、スイッチマトリクスのプログラミングの状態を検証(ベリファイ)するための回路の一実施例の構成を示す図である。図52を参照すると、この実施例の検証回路は、2端子スイッチ素子1103、縦方向の配線1256、横方向の配線1250、nMOSトランジスタ1255、1312、pMOSトランジスタ1301、1305、1311、入力端子1254、1300、1304、1310、出力端子1313から構成される。この検証回路を用いることで、オフ状態にプログラムされているべきスイッチが全てオフ状態になっているかを検証することができる。例えば、スイッチ素子1103aaと1103acをオン状態に、スイッチ素子1103abと1103adをオフ状態にプログラムしたと仮定する。これを確認するためには、入力端子1254a〜1254dにHレベルのパルスを与えて、縦の配線1256を全て接地し、配線1256の電位を全て“L”レベルにする。
その後、入力端子1304aに“L”レベルのパルスを与え、トランジスタ1305aを通して横の配線1250aをHレベルにプリチャージする。ここで、スイッチ素子1103aaと1103acはオン状態のため、縦の配線1256aと1256cが“H”レベルになる。次に、検証したいプログラミングパターンを入力(1254)する。例えば、ここでは1103aaと1103acをオン状態にプログラムしたので、それらの列に対応する入力1254aと入力1254cに“H”レベルを、それ以外の入力1254bと1254dは“L”レベルにする。すると、縦の配線1256aと1256cはトランジスタ1254aと1254cを介して接地され、その電位がゼロになる。
次に、入力1310に“L”レベルのパルスを与えると、トランジスタ1311を介して、出力1313がプリチャージされる。ここで、1256bと1256dは最初に配線1256を接地したときから“L”レベルのままであり、1256aと1256cはトランジスタ1305aとスイッチ素子1103aa、1103acを介して“H”レベルにプリチャージされた後、入力端子1254から与えられた入力パターンによって、トランジスタ1255を介して接地されたので“L”レベルである。従って、トランジスタ1312a〜1312dは全てオフであり、出力1313はプリチャージされたまま“H”レベルを保つ。
もし、ここで、スイッチ素子1103abまたは1103adが正常にプログラムされずに、オン状態であれば、入力端子1304aに“L”レベルのパルスを与えた際に、配線1256a、1256cと共に、配線1256bまたは配線1256dが“H”レベルになり、入力端子1254からパターンを与えた際にも、“H”レベルになった配線1256bまたは配線1256dは“H”レベルのままである。
すると、出力1313はトランジスタ1312bまたは1312dを介して接地され、“L”レベルを出力する。このようにして、本来オフ状態にプログラムされているはずのスイッチがオン状態であることを検出することができる。ここで、これらの動作に用いられる信号電圧は、2端子素子1103のしきい値電圧よりも低いことが好ましい。
図53は、スイッチマトリクスのスイッチ素子の一部または全てがオフ状態であることを検証するための回路の一実施例の構成を示す図である。図53を参照すると、この実施例の検証回路は、2端子スイッチ素子1103、縦方向の配線1256、横方向の配線1250、nMOSトランジスタ1306、1321、pMOSトランジスタ1301、1303、制御入力端子1300、1302、1320、出力端子1307から構成される。この検証回路を用いることで、全てオフ状態にプログラムされているべきスイッチの中にオン状態のスイッチが無いかを、行単位またはスイッチマトリクス全体で検証することができる。この検証を行うには、入力端子1300に“L”レベルのパルスを与え、トランジスタ1301を通して縦の配線1256を全て“H”レベルにプリチャージする。
次に、検証したい行のトランジスタ1321をオンにする。例えば、2つの行を一括して検証する場合には、入力端子1320a、1320bを“H”レベルにし、トランジスタ1321a、1321bを介して、横方向の配線1250a、1250bを接地する。
ここで、もし、スイッチ素子1103の中にオン状態のものがあれば、“H”レベルにプリチャージされた配線1256が、そのオン状態のスイッチ素子、配線1250、トランジスタ1321を介して接地され“L”レベルになる。
次に、入力端子1302に“L”レベルのパルスを入力すると、トランジスタ1303を介して、出力1307が“H”レベルにプリチャージされる。ここで、全てのスイッチ素子1103がオフであれば、縦方向の配線1256は全て“H”レベルを保っているので、出力1307はトランジスタ1306を介して接地されて“L”レベルを出力するが、スイッチ素子1103の中にオン状態のものがあれば、一部の縦方向の配線が“L”レベルになるので、その列のトランジスタ1306がオフ状態になり、出力1307は接地されず、“H”レベルを保つ。
このようにして、スイッチマトリクスのスイッチ素子の中にオン状態のスイッチ素子が有るかを検証することができる。ここで、これらの動作に用いられる信号電圧は、2端子素子1103のしきい値電圧よりも低いことが好ましい。
図54は、図49および図50を参照して説明したフィールドプログラマブル論理回路で、スイッチ回路1282が直列に複数個接続された構造において、接続の検証を行う回路の一実施例の構成を示す図である。図54を参照すると、この実施例の検証回路は、直列に接続された複数個の2端子スイッチ素子1103、該スイッチ素子と並列にソース端子とドレイン端子が接続されたトランジスタ1280、該トランジスタのゲート端子に接続された制御入力端子1296、pMOSトランジスタ1325、nMOSトランジスタ1327、制御入力端子1324、1326、出力端子1328、1329を備える。
ここで、スイッチ素子1103aの接続がオン状態かオフ常態かを検証する場合を考える。入力信号1296aを“L”レベルに、1296bを“H”レベルにする。次に、入力信号1324に“L”レベルのパルスを加える。すると、出力信号1328はプリチャージされる。次に、入力信号1326を“H”レベルにすると、出力信号1329は接地される。ここで、スイッチ素子1103aがオン状態であれば、入力信号1328にプリチャージされた電荷が、トランジスタ1280b、スイッチ素子1103aとトランジスタ1327を通して接地されるので、出力1328からは“L”レベルが出力される。
逆に、スイッチ素子1103aがオフ状態であれば、出力端子1328にプリチャージされた電荷が保持されるため、“H”レベルが出力される。このとき、検証を行うスイッチ素子1103a以外のスイッチ素子1103bは、オン状態であってもオフ状態であっても、それらスイッチ素子1103bと並列に接続されたトランジスタ1280bによって2端子間がオン状態になっているため、1103aの検証には影響しない。
以上で説明した手順により、直列に複数個接続された2端子スイッチ素子の中から、任意のスイッチ素子の接続状態を調べることができる。また、この検証は、先に入力端子1326に“H”レベルのパルスを与えて出力1329を“L”レベルにした後、入力端子1324に“L”レベルのパルスを与えて、出力端子1329のレベルを判別する方法でも、同様の結果を得ることができる。ここで、これらの動作に用いられる信号電圧は、2端子素子1103のしきい値電圧よりも低いことが好ましい。
図55は、以上で説明した書き込み・消去回路と検証回路を用いた、2端子スイッチ素子1103のプログラミングの手順を示すフローチャートである。図55を参照すると、2端子スイッチ素子のプログラミング手順は、以下のステップよりなる。
複数個のスイッチ素子の一部または全てのスイッチをオフ状態にプログラムする(ステップ1330)。
オフ状態にプログラムした全てのスイッチがオフ状態であるか否かを検証(ベリファイ)する(ステップ1331)。
その結果を判別する(ステップ1332)。ここでオン状態のスイッチがあれば、ステップ1330から始まる手順を繰り返す。一方、全てのスイッチがオフであれば、選択したスイッチ素子をオン状態にプログラムする(ステップ1333)。
選択したスイッチ素子がオン状態であるか検証(ベリファイ)する(ステップ1334)。
その結果を判別する(ステップ1335)。ここでオフ状態のままのスイッチ素子があれば、ステップ1333から始まる手順を繰り返し、逆に、オン状態にプログラムしたスイッチ素子が全てオン状態にプログラムなっていれば、プログラミングを終了する。
全てのスイッチをオフ状態にプログラムするステップ1330には、図46の回路を用いることで実現することができる。
オフ状態にプログラムした全てのスイッチがオフ状態であるか否かを検証(ベリファイ)し(ステップ1331)、その結果を判別するステップ1332には、図53に示した回路を用いることができる。
スイッチ素子をオン状態にプログラムするステップ1333には、図45に示した回路をもちいることができる。
選択したスイッチ素子がオン状態であるか検証(ベリファイ)し(ステップ1334)、その結果を判別するステップ1335には、図51、図52で示した回路を用いることができる。
以上で説明した手順により、複数個のスイッチ素子1103が接続された回路において、所望の接続を確実にプログラムすることができる。
図56は、本発明によるスイッチマトリクスを用いたプログラム可能な入出力(I/O)回路の一実施例の構成を示す図である。図56を参照すると、この実施例のI/O回路は、縦方向の配線1256、横方向の配線1250、配線1256と配線1250の各交点に、1つずつ配置され、一方の端子が配線1256に、他方の端子が配線1250に接続された2端子スイッチ素子1103と、出力を“H”レベル、“L”レベル、ハイインピーダンスの3状態に設定可能な3ステートバッファ1340と、2つのインバータ1341、1342と、入出力端子1343と、を備えて構成されている。3ステートバッファ1340は、一例として、配線1256aから“H”レベルが入力されれば、配線1256bから入力された値を入出力端子1343に出力し、配線1256aから“L”レベルが入力されれば、出力はハイインピーダンスになるものとする。
このI/O回路を出力バッファとして用い、LSI内部の配線1250aの値を、入出力端子1343と介して外部に出力する場合を考えると、スイッチの接続の一例として、配線1256aと配線1250b、配線1256bと配線1250a、がそれぞれ接続されるように、配線1256aと配線1250bの交点のスイッチ素子と、配線1256bと配線1250aの交点のスイッチ素子をオン状態にプログラムする。それら以外のスイッチ素子は全てオフ状態にプログラムする。ここで、配線1250bには常に“H”レベルの信号が供給されるようにすると、3ステートバッファ1340は配線1256bを介して伝播された配線1250aの信号を、入出力端子1343に出力する。
また、このI/O回路を入力バッファとして用い、LSI外部から入出力端子1343に入力される信号の値を、LSI内部の配線1250dに、その値を反転した値を配線1250eに入力する場合を考えると、スイッチの接続の一例として、配線1256aと配線1250b、配線1256cと配線1250d、配線1256dと配線1250e、がそれぞれ接続されるように、配線1256aと配線1250bの交点のスイッチ素子と、配線1256cと配線1250dの交点のスイッチ素子と、配線1256dと配線1250eの交点のスイッチ素子、をオン状態にプログラムする。それら以外のスイッチ素子は全てオフ状態にプログラムする。ここで、配線1250bには常に“L”レベルの信号が供給されるようにすると、3ステートバッファ1340の出力はハイインピーダンス状態になるので、配線1256bの値が入出力端子1343に影響を及ぼすことはない。
また、入出力端子1343から入力された値は、インバータ1341、1342、配線1256cを伝播して、配線1250dに出力される。また、入出力端子1343から入力された値を反転した値が、インバータ1341、配線1256dを伝播して、配線1250eに出力される。以上の例で述べたように、スイッチマトリクスの接続を変更することで、入力にも出力にも使え、チップ内の任意の配線の信号を外部に入力したり、外部から入力される信号をチップ内の任意の配線に出力したりすることができるI/O回路を実現することができる。
図57は、図2で説明した3端子スイッチ素子を用いたスイッチマトリクスの一実施例の構成を示す図である。図57を参照すると、本実施例のスイッチマトリクスは、縦方向の配線1400と、縦方向のプログラム制御線1401と、横方向のプログラム制御線1402と、横方向の配線1403と、スイッチ素子1118と、インバータ1404と、を備えて構成されている。
スイッチ素子1118は、縦方向の配線1400と横方向の配線1403の各交点に配置され、ソース端子またはドレイン端子が、それぞれ配線1400または配線1403に接続される。また、ゲート端子はインバータ1404の出力端子に接続される。インバータのゲート入力端子には縦方向のプログラム制御線1401が接続され、インバータの電源入力には横方向のプログラム制御線1402が接続される。インバータ1404の内部は、図57(b)に示すように、入力端子1405、出力端子1406、電源入力1407、pMOSトランジスタ1408、nMOSトランジスタ1409から構成され、入力端子1405に“H”レベルが入力されると出力端子1406は0ボルトを出力し、入力端子1405に“L”レベルが入力されると出力端子1406は、電源入力1407に与えられる電圧を出力する。
図57に示す回路において、スイッチ素子1118aをオン状態にプログラムして、配線1400aと配線1403aを接続する場合について以下に説明する。縦方向の配線1400と横方向の配線1403は全て接地し、3端子スイッチ素子1118のソース端子およびドレイン端子の電位を全てゼロ(グランド電位)にする。
次に、縦方向のプログラム制御線1401bを“H”レベルに、1401aを“L”レベルにし、横方向のプログラム制御線1402bに0ボルト、1402aに電圧Vppを与える。ここで、電圧Vppは、3端子スイッチ素子のしきい値よりも大きい電圧である。すると、インバータ1404aはVppを出力し、1404bは0ボルトを出力する。このため、スイッチ素子1118aのゲートにだけ電圧Vppが印加され、1118aのソース端子とドレイン端子間がオン状態にプログラムされる。
また、スイッチ素子1118全てをオフ状態にプログラムする場合には、縦の配線1400の全てと、横の配線1403の全てに対して電圧Vppを印加し、縦方向のプログラム制御線1401を全て“H”レベルに設定するか、横方向のプログラム制御線1402を全て0ボルトに設定することで、全てのソース端子およびドレイン端子には電圧Vppが印加され、全てのゲート端子の電圧が0ボルトになるため、全てのスイッチ素子1118はオフ状態にプログラムされる。
以上説明したように、本発明による3端子素子を用いたスイッチマトリクスは、3端子スイッチ素子の一括消去および選択的なプログラミングが可能である。
また、以上説明した3端子スイッチ素子を用いたスイッチマトリクスは、配線の各交点に2個のトランジスタと3端子スイッチ素子を配置するだけで実現できるため、図39に示したような、従来のスイッチ回路を、配線の各交点に配置した構成に比べて、回路面積を数分の1にまで減少させることができる。
図58は、本発明による、トランジスタを用いないで構成できるスイッチマトリクスの一実施例の構成を示す図である。図58を参照すると、本実施例のスイッチマトリクスは、縦方向の配線1400と、横方向の配線1403と、プログラム制御線1402と、スイッチ素子1118とを備えて構成される。
スイッチ素子1118は、縦方向の配線1400と横方向の配線1403の各交点に配置され、ソース端子またはドレイン端子が、それぞれ配線1400または配線1403に接続される。また、ゲート端子はプログラム制御線1402に接続されている。また、プログラム制御線1402同士は、図中に破線で示した部分を接続しても良い。
この実施例のスイッチマトリクスによれば、配線1400の1本と配線1403の1本の間の交点が1点しかないのと同様に、配線1400の1本と配線1402の1本の間の交点も1点しかなく、配線1403の1本と配線1402の1本の間の交点も1点しかない構造を有する。つまり、配線1402はスイッチマトリクスの同一行内もしくは同一列内の2つ以上のスイッチのゲート端子とは接続されない構造を有する。例えば、m列×n行のスイッチマトリクスのスイッチ素子をSx,y(x<m、y<n)とすると、配線1402の1本はSn,n(n=1,2,3,...)に接続され、配線1402の他の1本はSn+1,nに接続されるような場合などが、この条件を満たす。
また、図58に示す回路も、この条件を満たしており、さらに、図58に示す回路において、破線で示したように1402bと1402g、1402cと1402f、1402dと1402eをそれぞれ接続して、プログラム制御線を4本にした場合でも、この条件を満たす。
図58のスイッチマトリクスにおいて、スイッチ素子1118aをオン状態にプログラムして、配線1400aと1403aを接続する場合を考える。スイッチ素子1118aのソース端子およびドレイン端子にそれぞれ接続されている配線1400aと配線1400bを接地し、スイッチ素子1118aのゲート端子に接続されているプログラム制御線1402aに電圧Vppを印加する。また、スイッチ素子1118aのいずれの端子とも接続を持たない配線1400b、1403b、1402bは、Vpp/2の電圧に設定する。ここで、電圧Vppはスイッチ素子1118のしきい値電圧を超える電圧であり、その半分の電圧Vpp/2はしきい値電圧を超えない。
このような条件では、スイッチ素子1118aのソース端子およびドレイン端子は0ボルト、ゲート端子にはVppが印加されるため、ゲートとチャネル間の電位差はVppであり、スイッチ素子1118aがオン状態にプログラムされる。また、プログラム制御線1402aに接続されているその他のスイッチ素子のソース端子およびドレイン端子にはVpp/2の電圧が印加されているため、ゲートとの電位差はVpp/2であり、プログラミングの状態は変化しない。また、これら以外のスイッチ素子では、ゲート端子の電圧がVpp/2であり、ソース端子およびドレイン端子の電圧は0〜Vpp/2なので、その電位差は0〜Vpp/2であり、プログラミング状態は変化しない。
また、オン状態であるスイッチ素子1118aをオフ状態に選択的にプログラムするには、配線1400aと1403aをVppに、プログラム制御線1402aを0ボルト、それ以外の端子をVpp/2に設定することで実現できる。このようにして、任意に選択した1つのスイッチ素子をオン状態またはオフ状態にプログラムすることができる。
また、全てのスイッチ素子をオフ状態にプログラムする場合には、配線1400の全てと、配線1403の全てに電圧Vppを印加し、プログラム制御線1402は全て接地する。この場合、全てのスイッチ素子のソース端子およびドレイン端子は電圧Vppが印加され、全てのゲート端子は0ボルトであるため、ゲートとチャネル間には−Vppの電圧が印加され、全てのスイッチ素子がオフ状態にプログラムされる。
以上説明したように、図58に示した、トランジスタを用いないで構成したスイッチマトリクスにおいて、スイッチ素子の一括消去および、選択的なプログラミングが実現できる。
本発明による、トランジスタを用いないスイッチマトリクスは、従来のSRAMやFFとパスとランジスを組み合わせた構成に比べて、SRAMやFFが要らないために回路面積を低減できるほか、トランジスタを用いないという特徴のため、配線層に3端子スイッチ素子を並べるだけで構成でき、回路面積がさらに小さくできる。また、スイッチマトリクスが構成される配線層の下に、自由にトランジスタが配置できるため、別のトランジスタ回路とスイッチマトリクスを立体的に配置することが可能となり、LSIの面積効率を飛躍的に向上させることができる。
図59は、スイッチ素子1118を用いた無極性スイッチの構成を示す図である。図59を参照すると、このスイッチは、2つの2端子スイッチ素子1118aと1118bを、互いに極性が逆向きになるように並列に接続したものであり、端子1410と端子1411の間で対称な構造になっている。この素子に、例えば端子1410側からしきい値電圧を超える電圧Vppを、端子1411側から0ボルト(グランド電位)を与えると、スイッチ素子1103aにフォワードバイアスが印加されるため、端子1410と端子1411の間がオン状態にプログラムされる。端子1410と1411に印加する電圧を入れ替えたとしても、スイッチ素子1103bにフォワードバイアスが印加されるので、端子1410と端子1411の間がオン状態にプログラムされる。
このようにして、どちらの端子から電圧を印加してもオン状態にプログラムできる無極性スイッチを構成することができる。この素子は基本的にアンチヒューズと同様の動作をするため、既存のアンチヒューズ用の回路に適用することができる。
図60(a)、(b)、(c)は、2端子スイッチ素子1103を用いたメモリセルアレイの一実施例の回路構成、レイアウト図、断面図を示したものである。図60を参照すると、本発明のメモリセルアレイは、2端子スイッチ素子1103、ワード線1500、ビット線1501、プレート線1502、配線またはビア1503、トランジスタ1504を備えて構成される。
トランジスタ1504は、ゲート端子がワード線1500と接続され、ソース端子とドレイン端子は、スイッチ素子1118のアノード端子、カソード端子と接続される。
また、このスイッチ素子とトランジスタを並列に接続したメモリセルは、直列に複数個接続される。直列に複数個接続されたトランジスタ1504は隣り合うトランジスタ同士でソースおよびドレインを共有している。また、複数個のメモリセルが直列に接続されたものが複数個並列に並び、それらの間でワード線が共有されている。
このメモリセルアレイにおいて、任意に選択したメモリセルをプログラムする例を、図61を用いて説明する。一例として、スイッチ素子1103baをプログラムする場合を考えると、プログラムを行いたいメモリセルが接続されているワード線1500bを“L”レベルにし、それ以外のワード線1500a、1500c、1500dを全て“H”レベルにする。
また、プログラムを行いたいメモリセル列とビット線、プレート線を接続するため、ワード線1509aを“H”レベルにする。メモリセル1103ab〜1103dnには、プログラムを行わないので、ワード線1509b〜1509nは全て“L”レベルする。
このような条件では、スイッチ素子1103aa、1103ca、1103daがオン状態であってもオフ状態であっても、それぞれ、トランジスタ1504aa、1504ca、1504daを介して、ビット線1516とプレート線1517の電圧がスイッチ素子1103baの両端子に伝わる。
また、スイッチ素子1103baと並列に接続されているトランジスタ1504baはオフ状態のため電流は流れず、スイッチ素子1103baのアノードとカソードの2端子間に、ビット線1516の電圧とプレート線1517の電圧が印加される。ここで、入力端子1505、1506、1507、1508に信号を与え、トランジスタ1512、1513、1514、1515を適宜オン状態またはオフ状態に設定することでビット線1516とプレート線1517の電圧を制御し、スイッチ素子1103baにフォワードバイアスまたはリバースバイアスを印加することができる。また、スイッチ素子1103aa、1103ca、1103daは、それぞれ並列に接続されているトランジスタ1504aa、1504ca、1504daがオン状態のため、2端子間に書き換えに十分な電位差発生しない。
また、スイッチ素子1103ab、1103bb、1103cb、1103db、1103an、1103bn、1103cn、1103dnは、トランジスタ1510b、1510n、1511b、1511nによってビット線1516およびプレート線1517との接続が断たれているため、ビット線1516およびプレート線1517の電圧はスイッチ素子には印加されず、プログラムの状態が変化することはない。このようにして、任意に選択した1つのスイッチ素子のプログラミング状態を変更することができる。
本発明のメモリセル構造は、特許文献(米国特許US6,487,106の請求項12)に記載されているような、トランジスタとスイッチ素子を直列に接続した構成に比べて、メモリセル面積を小さくすることができ、チップの単位面積あたりの記憶容量を高められるというメリットがある。
図62は、図60で示した2端子スイッチ素子を用いたメモリセルアレイを改良したも構成を示す図であり、(a)、(b)、(c)には、その回路構成、レイアウト、断面構成が示されている。2端子スイッチ素子1103のアノードとカソードの向きが、交互に逆向きになった構造を有する。つまり、隣接する2端子スイッチ素子1103は、アノード同士、カソード同士が接続された構造を有する。
図60のメモリセルアレイでは、通常の金属配線のビア1503Vと、ビアの形状をしたスイッチ素子1103が、1つのメモリセルの中に1つずつ並んで配置されており、ビアの直径および間隔の制限から、セル面積の縮小が困難となる。
これに対して、図62に示したメモリセルアレイの構造では、金属配線のビア1503Vが、2つのメモリセルで共有されているため、1つのメモリセルの中には、1/2個のビア1503Vと、1つのスイッチ素子1103が並ぶ構造となる。このように、ビア1503Vの本数を減らすことにより、セル間隔を狭めることができ、チップの単位面積当たりの記憶容量を、図60に示した構成よりも、さらに高めることができる。
ただし、縦に直列接続されたスイッチ素子1103は、奇数番目のものと、偶数番目のもので、極性が反転している。このため、奇数番目のメモリセルと、偶数番目のメモリセルでは、プログラミング時のバイアス方向を反転させるか、読み出し時にオン状態とオフ状態に対する、論理値“0”と“1”の割り当てを反転させるなどの機能を、書き込み回路、または読み出し回路で実現することが好ましい。
図63は、2端子スイッチ素子1103を用いたメモリセルアレイの一実施例のレイアウト図(図63(a))、断面図(図63(b))を示したものである。図63を参照すると、このメモリセルアレイは、縦方向の配線1523が金属配線で構成されており、横方向の配線がNウェル1521で構成されている。Nウェル1521は、N+拡散層1524を介して、配線1522に接続されている。配線1523とNウェル1521の各交点には、2端子スイッチ素子1103が配置され、該スイッチ素子1103とNウェル1521との接続には、P+拡散層1525を介しているので、スイッチ素子1103とNウェル1521の間にはダイオードが直列に接続された構成となる。
2端子素子1103のアノード端子はP+拡散層1525と接続され、カソード端子は配線1523に接続される。このメモリセルアレイは、読み書きにアクセストランジスタを必要としないため、セル面積を従来構成よりも小さく出来る。
図64は、図63を参照して説明したメモリセルの読み出しと書き込みを説明するために、図63(a)のレイアウト構成を、回路図(等価回路)で示したしたものである。図64において、Nウェル1521とP+拡散層1525の接合部は、ダイオード1530として記載されている。ダイオード1530はスイッチ素子1103と直列に接続され、ダイオード1530のアノード端子とスイッチ素子1103のアノード端子が互いに接続される。
また、スイッチ素子1103のしきい値は電圧Vppよりも0.7V以上低いものとし、オン状態にすることを消去、オフ状態にすることを書き込みと仮定する。初期状態では、全てのダイオードのアノード端子の電圧は0ボルト〜0.7ボルト程度であるとする。
先ず、全ビットを消去する場合について以下に説明する。ここでは、配線1522を全て接地し、配線1523の全てに接地した状態よりも低い電圧である−Vppを印加する。すると、スイッチ素子1103のアノードには0ボルト〜0.7ボルト程度の電圧、カソードには−Vppが印加されるため、スイッチ素子1103は順方向バイアス状態になり、全てのスイッチ素子1103がオン状態になる。ここでは、ダイオード1530があるために、スイッチがオン状態になっても、配線1522から配線1523には電流は流れない。このようにして、全てのスイッチ素子の消去が行われる。全てのスイッチがオンになったら、配線1523を全て接地する。
次に、選択したビットを書き込む場合について説明する。一例として、スイッチ素子1103baをオン状態に書き込む場合には、配線1523aに正の電圧Vppを印加し、1523b、1523c、1523dは接地する。また、配線1522bは接地し、1522aと1522cには正の電圧(例えばVppまたはVpp/2)を印加する。
すると、スイッチ素子1103baのカソード端子には、配線1523aから正の電圧(Vpp)が印加され、アノード端子はダイオード1530baと配線1522bを介して接地されるので、スイッチ素子1103baは、逆バイアス状態になり、オフ状態に書き込まれる。オフに書き込まれると、スイッチ素子1103baのアノード側の電位は、ダイオード1530baを介して、0ボルトから0.7ボルト程度の間の電圧に収束する。スイッチ素子1103aaや1103caには、それぞれ、配線1522a、1522cを介して、アノードにもカソードにも電圧が印加されているので、アノードとカソードの端子間の電位差がしきい値電圧を超えない限りは、オフ状態に書き込まれない。また、配線1523b、1523c、1523dは、接地されているので、これらに接続されているスイッチ素子には、逆バイアスが印加されず、書き込みは行われない。
また、ダイオードが配線1522aと1522cからの電圧を遮断するので、スイッチ素子1103には順方向バイアスも印加されないので、オフ状態にプログラムされている2端子素子の記憶内容を破壊することも無い。
配線1523ba(スイッチ素子1103ba)の読み出しを行う場合には、配線1522bの電位を、配線1523aの電位よりも0.7V以上低く設定する。配線1522aと1522cの電位は、配線1523aの電位と等しいか大きく、配線1523b、1523c、1523dの電位は、配線1522bの電位と等しいか、それよりも低く設定する。
すると、ダイオード1530baのみが順方向バイアスの条件となるので、スイッチ素子1103baがオン状態であれば、ダイオード1530baを介して、配線1523aから1522bに電流が流れ、オフ状態であれば、どこにも電流が流れない。ここで、配線1523aまたは配線1522bの電流を検出するか、或いは、配線1523bにプリチャージした電圧が保たれるか否かを検出することにより、スイッチ素子1103baにプログラムされた状態を読み出すことができる。
図65は、本発明によるスイッチアレイを3次元的に配置した実施例の構成を示す図である。図65を参照すると、この実施例のスイッチアレイは、半導体基板1100と、スイッチ素子1103と、第1の配線層1123aと、第2の配線層1123bと、第3の配線層1123cと、第4の配線層1123dとを備え、各配線層の間に、スイッチ素子1103が配置されている。
従来の半導体素子で構成されるスイッチ回路は、半導体基板1100上に平面的に形成されるため、スイッチの数に比例して、スイッチが占める面積が大きくなるという問題がある。
これに対して、本発明によるスイッチアレイ構造は、配線層に形成されるスイッチを用いるため、多層に形成された配線層に埋め込むことで、スイッチ素子も多層に形成することができる。このことにより、単位面積あたりのスイッチの数を増やすことが可能であり、集積度を高めることができる。
上記した、抵触領域、配線層にスイッチ素子を有する半導体集積回路に関しては、特許請求の範囲の請求項記載の発明の原理及び範囲を逸脱しない範囲で当業者であればなし得るであろう、種々の変更および変形、修正を含むことは勿論である。
本発明の一実施形態を説明するための図であり、(A)は、ビアにスイッチ素子を備える配線構造の立体構造を模式的に示す図であり、(B)はビアにスイッチ素子を備える配線構造の断面を模式的に示す図である。 本発明の他の実施形態による制御ゲート付きのスイッチ素子を備える配線構造を示す図である。 本発明の一実施形態による、論理回路の接続を変更できる配線構造を示す図である。 本発明の他の実施形態による、論理回路の接続を変更できる配線構造を示す図である。 本発明に係るスイッチ素子を用いたプログラム可能な論理回路の一実施例の構成を示す図である。 本発明に係るスイッチ素子を用いたプログラム可能なセレクタ回路の一実施例の構成を示す図である。 本発明に係るスイッチ素子を用いたプログラム可能なセレクタ回路の別の実施例の構成を示す図である。 本発明に係るスイッチ素子を用いたプログラム可能なセレクタ回路のさらに別の実施例の構成を示す図である。 本発明に係るスイッチ素子を用いたプログラム可能なセレクタ回路のさらに別の実施例の構成を示す図である。 本発明に係るスイッチ素子を用いたセレクタを有する論理回路の一実施例の構成を示す図である。 本発明に係るスイッチ素子を用いたセレクタを有する論理回路の別の実施例の構成を示す図である。 本発明に係るスイッチ素子を用いたセレクタと論理ゲートを有するPLDの一実施例の構成を示す図である。 本発明に係る配線構造を適用した、論理関数をプログラム可能な半導体集積回路の例を示す図であり、(a)、(b)は、半加算器とその等価回路、(c)、(d)はフリップフロップとその等価回路を示す図である。 図13に示した半導体集積回路のスイッチマトリクスの接続を変更する方法の一例を説明するための図である。 図13に示した半導体集積回路のスイッチマトリクスの接続を変更する方法の一例を説明するための図である。 図13に示した半導体集積回路のスイッチマトリクスの接続を変更する方法を説明するための図である。 図13に示した半導体集積回路のスイッチマトリクスの立体構造の一実施例を示したものである 比較例をなすスイッチマトリクスの立体構造の一例を示す図である。 本発明に係る配線構造を適用したスイッチボックスの一実施例を示す図である。 本発明に係る配線構造を適用したプログラム可能な半導体集積回路の一実施例を示す図である 本発明に係る配線構造を適用したメモリセルの一実施例の構成を示す図であり、(A)は断面構成、(B)は回路構成を示している。 本発明に係る配線構造を適用したメモリセルの別の実施例の構成を示す図であり、(A)は断面構成、(B)は回路構成を示している。 本発明に係るメモリセルを用いたメモリセルアレイの一実施例の構成を示す図である。 本発明に係る配線構造を適用したメモリセルの書き込み回路または読み出し回路の一実施例の構成を示す図である。 本発明に係る配線構造を適用したメモリセルの書き込み回路または読み出し回路の他の実施例の構成を示す図である。 本発明の配線構造を適用したメモリセルの書き込み回路または読み出し回路の別の実施例の構成を示す図である。 本発明の配線構造を適用したメモリセルの書き込み回路または読み出し回路のさらに別の実施例の構成を示す図である。 図25に示したメモリの書き込み回路の詳細な回路構成の一例を示す図である。 本発明に係る配線構造を適用したメモリセルの構成の一実施例を示す図である。 本発明に係る配線構造を適用したメモリセルの他の実施例の構成を示す図である。 本発明の配線構造の一実施例を示す図である。 本発明の配線構造の他の実施例を示す図である。 図32の配線構造およびスイッチの配置を示す図である。 本発明の配線構造の断面の一実施例を示す図である。 本発明に係る配線構造を用いたメモリセルの一実施例の構成を示す図である。 本発明に係るスイッチ素子を用いて異なる2つの配線層を接続した例の立体構造を模式的に示した図である。 本発明の実施例に係る3端子スイッチ素子の動作説明するための図である。 本発明の別の実施例による半導体基板上に形成された集積回路の構成を示す図である。 プログラム可能な従来のスイッチ回路の構成を示す図である。 本発明の実施例に係る固体電解質を用いたスイッチ素子によるプログラム可能なスイッチ回路の構成を示す図である。 本発明の実施例に係る2端子スイッチ素子のプログラミング回路の構成を示す図である。 本発明の実施例に係る並列に複数個接続された2端子スイッチ素子のプログラミング回路の構成を示す図である。 本発明の実施例に係る3端子スイッチ素子のプログラミング回路の構成を示す図である。 本発明の実施例に係る並列に複数個接続された2端子スイッチ素子のプログラミング回路の構成を示す図である。 本発明の実施例に係るスイッチマトリクスのプログラミング回路の構成を示す図である。 本発明の実施例に係るスイッチマトリクスのプログラミング回路の構成を示す図である。 本発明の実施例に係るスイッチマトリクスを用いたプログラム可能な論理回路の構成を示す図である。 本発明の実施例に係るプログラム可能な論理回路の動作例を示す図である。 本発明の実施例に係るフィールドプログラマブル論理回路の構成を示す図である。 本発明の実施例に係るフィールドプログラマブル論理回路中のスイッチ回路の構成を示す図である。 本発明の実施例に係る接続検証回路を備えたスイッチマトリクスのプログラミング回路の構成を示す図である。 本発明の実施例に係る接続検証回路を備えたスイッチマトリクスのプログラミング回路の構成を示す図である。 本発明の実施例に係る接続検証回路を備えたスイッチマトリクスのプログラミング回路の構成を示す図である。 本発明の実施例に係る直列に接続されたスイッチ回路の接続検証回路の構成を示す図である。 本発明の実施例に係るスイッチ回路のプログラミング手順の構成を示す図である。 本発明の実施例に係るプログラム可能な入出力回路の構成を示す図である。 本発明の実施例に係る3端子スイッチ素子を用いたスイッチマトリクスの構成を示す図である。 本発明の実施例に係る3端子スイッチ素子を用いたスイッチマトリクスの構成を示す図である。 本発明の実施例に係る無極性スイッチ回路の構成を示す図である。 (a)、(b)、(c)は、本発明の実施例に係るメモリセルアレイの回路図、レイアウト図、断面図を示す図である。 図60のメモリセルアレイの動作の説明図である。 (a)、(b)、(c)は、本発明の実施例に係るメモリセルアレイの回路図、レイアウト図、断面図を示す図である。 (a)、(b)は、本発明の実施例に係るメモリセルアレイのレイアウト図、断面図を示す図である。 図63のメモリセルアレイの動作の説明する図である。 本発明の実施例に係る、スイッチ素子が配線層中に3次元状に配置された集積回路の構成を示す図である。
符号の説明
100 半導体基板
101 第1の配線層
102 第2の配線層
103 導電率を変えることが可能なビア(スイッチ素子)
104 硫化銅
105 電極
106 電極
111 第1の配線層
112 第2の配線層
113 導電率可変部材(電解質材料)
114 ソース電極
115 ドレイン電極
116 ゲート電極
117 空隙
118 スイッチ素子
119 導電性の金属析出物
1120 電子回路
121、122、123、131、132、133 論理回路
126 ビア
150 入力端子
151 セレクタ
152 スイッチ素子
153 センス回路
153−1 インバータ
153−2 トランジスタ
154 出力端子
155 定電圧源
160 入出力端子
161 スイッチ素子
162 入出力端子
171 トランジスタ
172 制御入力
180 抵抗素子、トランジスタ、またはそれらの組み合わせ
181 定電圧源
190 トランジスタ
191 制御端子
200 入力端子
201 セレクタ
202 論理回路
203 出力端子
204 グローバル配線
211 セレクタ
213 出力端子
220 入力端子
221 スイッチ素子
222 論理ゲート
223 出力端子
230 入出力端子
231 スイッチ素子
232 スイッチボックス
240 論理回路ブロック
241 スイッチ回路(スイッチボックス)
251 アクセストランジスタ
255 ビット線
256 ワード線
257 プレート線
258 スイッチ素子
270 電流源
271 メモリセル
273 参照電圧
274 電圧比較器
275 出力端子
284 レプリカメモリセル
285 抵抗素子
290 電圧源
292 参照電流
293 電流比較器
294 出力端子
310 SRAMセル
311 スイッチ素子
313 バイアス電圧
314、315 端子
317 アクセストランジスタ
321 トランジスタ
322 スイッチ素子
400 スイッチマトリクス
401〜404 NANDゲート
405〜408 インバータ
409、410 スイッチマトリクス
411 オン状態のスイッチ素子
420 スイッチ素子
422 縦の配線
424 横の配線
426 トランジスタ
430 論理ゲート
431 配線
432 スイッチ素子
433 スイッチマトリクス
442 メモリ素子
443 パストランジスタ
450 データ入力
451 書き込みパルス
452、467 反転出力
453、466 正転出力
454 pMOSスイッチ
455 nMOSスイッチ
456 pMOS型カレントミラー回路
457 nMOS型カレントミラー回路
459 参照線
461 メモリセルアレイ
468 nMOSスイッチ
469 pMOSスイッチ
470 電圧比較出力(リセット信号)
471、472 D型フリップフロップ
474、477 ダミーアクセストランジスタ
478、479 インバータ
480 横の配線
481 縦の配線
483 プログラムされた配線
500 縦の配線
501 横の配線
502 制御線
504 スイッチ素子
505 トランジスタ
510 縦の配線
511 横の配線
512 制御線
513 3端子スイッチ素子
540 縦の配線と横の配線を接続するスイッチ素子
541 横の配線同士を接続するスイッチ素子
542 縦の配線同士を接続するスイッチ素子
543 縦の配線
544 横の配線
550 第3の配線層
560、561 スイッチ素子
562 入出力端子
563 第1の電圧源
564 第2の電圧源
1100 半導体基板
1103 ビア(2端子スイッチ素子)
1113 電解質材料
1114 ソース
1115 ドレイン
1116 ゲート電極
1118 3端子スイッチ
1120 電子回路
1121 スイッチ回路
1122 コンタクトまたはビア
1123 配線
1124 SRAM
1125 パストランジスタ
1126 プログラム可能なスイッチの第1の端子
1127 プログラム可能なスイッチの第2の端子
1128 フリップフロップ
1201 アノード電極
1202 カソード電極
1203 pMOSトランジスタ
1204 nMOSトランジスタ
1205 pMOSトランジスタ
1206 nMOSトランジスタ
1207 制御入力
1208 制御入力
1209 制御入力
1210 制御入力
1211 電圧源
1212 電圧源
1215 選択トランジスタ
1216 制御入力
1220 pMOSトランジスタ
1221 nMOSトランジスタ
1222 pMOSトランジスタ
1223 nMOSトランジスタ
1224 pMOSトランジスタ
1225 nMOSトランジスタ
1226 制御入力
1227 制御入力
1228 制御入力
1229 制御入力
1230 制御入力
1231 制御入力
1232 電圧源
1233 電圧源
1234 電圧源
1250 配線
1251 制御入力
1252 pMOSトランジスタ
1253 電圧源
1254 制御入力
1255 nMOSトランジスタ
1256 配線
1257 制御入力
1258 pMOSトランジスタ
1259 電圧源
1260 pMOSトランジスタ
1261 制御入力
1262 電圧源
1263 制御入力
1264 nMOSトランジスタ
1270 プログラミング回路
1271 プログラミング回路
1272 3ステート回路制御入力
1273 セレクタ
1274 インバータ
1280 パストランジスタ
1281 論理回路または演算回路
1282 スイッチ回路
1283 配線同士のスイッチマトリクス
1284 論理回路1281と配線を接続するスイッチマトリクス
1285 縦方向の配線同士、または横方向の配線同士を接続するスイッチ回路
1290 pMOSトランジスタ
1291 nMOSトランジスタ
1292 pMOSトランジスタ
1293 nMOSトランジスタ
1294 pMOSトランジスタ
1295 nMOSトランジスタ
1296 制御入力
1297 電圧源
1300 制御入力
1301 pMOSトランジスタ
1302 制御入力
1303 pMOSトランジスタ
1304 制御入力
1305 pMOSトランジスタ
1306 nMOSトランジスタ
1307 出力端子
1310 制御入力
1311 pMOSトランジスタ
1312 nMOSトランジスタ
1313 出力端子
1320 制御入力
1321 nMOSトランジスタ
1324 制御入力
1325 pMOSトランジスタ
1326 制御入力
1327 nMOSトランジスタ
1328 出力端子
1329 出力端子
1330 スイッチ素子をオフ状態にプログラムする過程
1331 1330で正常にオフ状態にプログラムできたかを確認する過程
1332 1331の過程で異常が無いかの判定
1333 選択したスイッチ素子をオン状態にプログラムする過程
1334 1333で選択したスイッチ素子がオン状態にプログラムできたかを確認する過程
1335 1334の過程で異常が無いかの判定
1340 3ステートバッファ
1341 インバータ
1342 インバータ
1343 入出力端子
1400 配線
1401 プログラム制御線
1402 プログラム制御線
1403 配線
1404 プログラム制御ゲート(インバータ)
1405 制御入力
1406 制御出力
1407 電源入力
1408 pMOSトランジスタ
1409 nMOSトランジスタ
1410 第1の入出力端子
1411 第2の入出力端子
1500 ワード線
1501 ビット線
1502 プレート線
1503 配線又はビア
1504 トランジスタ
1505 制御入力
1506 制御入力
1507 制御入力
1508 制御入力
1509 ワード線
1510 アクセストランジスタ
1511 アクセストランジスタ
1512 pMOSトランジスタ
1513 nMOSトランジスタ
1514 pMOSトランジスタ
1515 nMOSトランジスタ
1516 ビット線
1517 プレート線
1520 シリコン基板
1521 Nウェル
1522 配線
1523 配線
1524 n+拡散層
1525 p+拡散層
1530 ダイオード

Claims (1)

  1. 複数のビット線と、前記ビット線と直交する方向に延在される複数のワード線と、前記ビット線と前記ワード線の交差部にメモリセルをアレイ状に有するメモリセルアレイと、
    入力されたデータをメモリセルに書き込む制御を行う書き込み回路と、
    を有し、
    前記メモリセルアレイにおいて、
    前記メモリセルの各々は、前記ビット線と前記ワード線とを接続するビアであって導電率の可変な部材を含むビアを有し、
    前記ビアは、前記ビアと前記ビット線との接触部を第1の端子、前記ビアと前記ワード線との接触部を第2の端子とする導電率可変型のスイッチ素子をなし、
    前記スイッチ素子は前記第1の端子と前記第2の端子間の接続状態が、短絡、開放、又は、前記短絡と前記開放の中間状態に、可変に設定自在とされ、
    前記メモリセルは、前記スイッチ素子と、
    前記スイッチ素子の一端と対応する前記ビット線間に接続され、制御端子が対応するワード線に接続されたアクセストランジスタと、
    を有し、前記スイッチ素子の他端は、プレート線に接続され、
    前記書き込み回路は、
    第1の電源と第1のスイッチを介して接続される第1のカレントミラー回路と、
    第2の電源と第2のスイッチを介して接続される第2のカレントミラー回路と、
    参照線と前記プレート線の間に直列形態に接続された第1のリファレンス抵抗と、第1のダミーアクセストランジスタを含む第1のレプリカセルと、
    前記参照線と前記プレート線の間に直列形態に接続された第2のリファレンス抵抗と、第2のダミーアクセストランジスタを含む第2のレプリカセルと、
    を有し、入力されたデータと前記データの反転信号とが、それぞれ前記第1及び第2のダミーアクセストランジスタの制御端子に供給され、
    前記第1及び第2のカレントミラー回路は入力と出力が、前記ビット線と前記参照線に接続され、前記第1及び第2のスイッチがオンして活性化された時、前記第1及び第2の電源から前記ビット線と前記参照線に等しい電流を流すように制御し、
    さらに、
    前記参照線の電圧と前記ビット線の電圧を比較する電圧比較器と、
    前記入力されたデータを書き込み用の制御信号に基づきサンプル出力する第1のサンプル回路と、
    前記入力されたデータの反転信号を前記書き込み用の制御信号に基づきサンプル出力する第2のサンプル回路と、
    前記プレート線と前記第1の電源間に接続された第3のスイッチと、
    前記プレート線と前記第2の電源間に接続された第4のスイッチと、
    を有し、
    前記第1のサンプル回路からの反転及び正転信号は、前記第1及び第4のスイッチの制御端子にそれぞれ入力され、
    前記第2のサンプル回路からの正転及び反転信号は、前記第2及び第3のスイッチの制御端子にそれぞれ入力され、
    前記電圧比較器の出力は、前記第1及び第2のサンプル回路のリセット端子に共通に入力される、ことを特徴とするメモリ装置。


JP2004199662A 2003-08-27 2004-07-06 半導体装置 Expired - Fee Related JP4356542B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2004199662A JP4356542B2 (ja) 2003-08-27 2004-07-06 半導体装置
US10/924,804 US7425720B2 (en) 2003-08-27 2004-08-25 Semiconductor device
US12/195,992 US7825408B2 (en) 2003-08-27 2008-08-21 Semiconductor device
US12/881,637 US8084768B2 (en) 2003-08-27 2010-09-14 Semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003302911 2003-08-27
JP2004199662A JP4356542B2 (ja) 2003-08-27 2004-07-06 半導体装置

Related Child Applications (5)

Application Number Title Priority Date Filing Date
JP2008207320A Division JP4992858B2 (ja) 2003-08-27 2008-08-11 半導体装置
JP2008207321A Division JP4985583B2 (ja) 2003-08-27 2008-08-11 半導体装置
JP2008207322A Division JP4992859B2 (ja) 2003-08-27 2008-08-11 半導体装置
JP2009029265A Division JP2009117866A (ja) 2003-08-27 2009-02-12 半導体装置
JP2009029266A Division JP2009124175A (ja) 2003-08-27 2009-02-12 半導体装置

Publications (2)

Publication Number Publication Date
JP2005101535A JP2005101535A (ja) 2005-04-14
JP4356542B2 true JP4356542B2 (ja) 2009-11-04

Family

ID=34220752

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004199662A Expired - Fee Related JP4356542B2 (ja) 2003-08-27 2004-07-06 半導体装置

Country Status (2)

Country Link
US (3) US7425720B2 (ja)
JP (1) JP4356542B2 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9299424B2 (en) 2011-03-02 2016-03-29 Nec Corporation Reconfigurable circuit and method for refreshing reconfigurable circuit
US10740435B2 (en) 2015-05-29 2020-08-11 Nec Corporation Programmable logic integrated circuit, design support system, and configuration method
US10979053B2 (en) 2018-01-25 2021-04-13 Nanobridge Semiconductor, Inc. Logic integrated circuit
US11481535B2 (en) 2018-05-15 2022-10-25 Nanobridge Semiconductor, Inc. Numerical information generation apparatus, numerical information generation method, and program

Families Citing this family (269)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4356542B2 (ja) * 2003-08-27 2009-11-04 日本電気株式会社 半導体装置
DE602005024840D1 (de) * 2004-09-30 2010-12-30 Nxp Bv Integrierte schaltung mit speicherzellen mit einem programmierbaren widerstand und verfahren zum adressieren von speicherzellen mit einem programmierbaren widerstand
JP4496094B2 (ja) * 2005-01-14 2010-07-07 シャープ株式会社 半導体装置及び半導体集積回路
US7812404B2 (en) 2005-05-09 2010-10-12 Sandisk 3D Llc Nonvolatile memory cell comprising a diode and a resistance-switching material
US20070069241A1 (en) 2005-07-01 2007-03-29 Matrix Semiconductor, Inc. Memory with high dielectric constant antifuses and method for using at low voltage
US7490302B1 (en) * 2005-08-03 2009-02-10 Xilinx, Inc. Power gating various number of resources based on utilization levels
KR100790968B1 (ko) * 2005-08-10 2008-01-02 삼성전자주식회사 차동신호 전송을 위한 입, 출력 드라이버회로 및 이를구비한 차동신호 전송 장치 및 전송방법
KR101369864B1 (ko) * 2005-08-12 2014-03-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그 제조방법
JP4760225B2 (ja) * 2005-08-26 2011-08-31 ソニー株式会社 記憶装置
JP4802608B2 (ja) * 2005-08-19 2011-10-26 ソニー株式会社 記憶装置
US7599210B2 (en) 2005-08-19 2009-10-06 Sony Corporation Nonvolatile memory cell, storage device and nonvolatile logic circuit
KR101100427B1 (ko) * 2005-08-24 2011-12-30 삼성전자주식회사 이온 전도층을 포함하는 불휘발성 반도체 메모리 장치와 그제조 및 동작 방법
JP2007087548A (ja) * 2005-09-26 2007-04-05 Nec Lcd Technologies Ltd メモリ回路
US8023832B2 (en) * 2005-09-28 2011-09-20 Nec Corporation Light receiving circuit and digital system
US7834338B2 (en) 2005-11-23 2010-11-16 Sandisk 3D Llc Memory cell comprising nickel-cobalt oxide switching element
US7893711B2 (en) 2005-11-29 2011-02-22 Nec Corporation Program circuit, semiconductor integrated circuit, voltage application method, current application method, and comparison method
JP5007502B2 (ja) * 2006-01-13 2012-08-22 ソニー株式会社 記憶素子の製造方法
US8027184B2 (en) 2006-03-06 2011-09-27 Nec Corporation Semiconductor storage device and operating method of the same
US7829875B2 (en) 2006-03-31 2010-11-09 Sandisk 3D Llc Nonvolatile rewritable memory cell comprising a resistivity-switching oxide or nitride and an antifuse
US7875871B2 (en) 2006-03-31 2011-01-25 Sandisk 3D Llc Heterojunction device comprising a semiconductor and a resistivity-switching oxide or nitride
US7808810B2 (en) * 2006-03-31 2010-10-05 Sandisk 3D Llc Multilevel nonvolatile memory cell comprising a resistivity-switching oxide or nitride and an antifuse
JP4986114B2 (ja) * 2006-04-17 2012-07-25 ルネサスエレクトロニクス株式会社 半導体集積回路及び半導体集積回路の設計方法
US7292484B1 (en) * 2006-06-07 2007-11-06 Freescale Semiconductor, Inc. Sense amplifier with multiple bits sharing a common reference
JP5091450B2 (ja) * 2006-10-03 2012-12-05 株式会社東芝 磁気ランダムアクセスメモリ
JP5246155B2 (ja) 2007-02-23 2013-07-24 日本電気株式会社 半導体装置
EP2157697B1 (en) 2007-03-09 2013-02-27 NEC Corporation Configurable circuit and configuration method
US7728622B2 (en) * 2007-03-29 2010-06-01 Qualcomm Incorporated Software programmable logic using spin transfer torque magnetoresistive random access memory
WO2008149808A1 (ja) * 2007-06-07 2008-12-11 Nec Corporation スイッチ回路および半導体集積回路
US7994892B2 (en) * 2007-06-21 2011-08-09 Jpa Inc. Oxidative opening switch assembly and methods
JP5120874B2 (ja) * 2007-06-22 2013-01-16 株式会社船井電機新応用技術研究所 スイッチング素子
US7846785B2 (en) * 2007-06-29 2010-12-07 Sandisk 3D Llc Memory cell that employs a selectively deposited reversible resistance-switching element and methods of forming the same
US7824956B2 (en) 2007-06-29 2010-11-02 Sandisk 3D Llc Memory cell that employs a selectively grown reversible resistance-switching element and methods of forming the same
US8233308B2 (en) * 2007-06-29 2012-07-31 Sandisk 3D Llc Memory cell that employs a selectively deposited reversible resistance-switching element and methods of forming the same
US7902537B2 (en) 2007-06-29 2011-03-08 Sandisk 3D Llc Memory cell that employs a selectively grown reversible resistance-switching element and methods of forming the same
US7663134B2 (en) * 2007-07-10 2010-02-16 Taiwan Semiconductor Manufacturing Company, Ltd. Memory array with a selector connected to multiple resistive cells
KR101258268B1 (ko) * 2007-07-26 2013-04-25 삼성전자주식회사 비휘발성 메모리 소자의 낸드형 저항성 메모리 셀 스트링들및 그 제조방법들
JP4575407B2 (ja) * 2007-08-08 2010-11-04 株式会社東芝 記憶装置
JP2010003712A (ja) * 2007-08-09 2010-01-07 Renesas Technology Corp 半導体装置、半導体装置の配置配線方法、及びデータ処理システム
JP5291905B2 (ja) * 2007-08-24 2013-09-18 株式会社半導体エネルギー研究所 記憶装置
JP5253784B2 (ja) * 2007-10-17 2013-07-31 株式会社東芝 不揮発性半導体記憶装置
WO2009066500A1 (ja) 2007-11-21 2009-05-28 Nec Corporation 半導体装置のコンフィギュレーション方法
US8027191B2 (en) 2007-11-30 2011-09-27 Bae Systems Information And Electronic Systems Integration Inc. Write circuit for providing distinctive write currents to a chalcogenide memory cell
US8085571B2 (en) * 2008-01-09 2011-12-27 Eugene Robert Worley High density prom
KR101418434B1 (ko) * 2008-03-13 2014-08-14 삼성전자주식회사 비휘발성 메모리 장치, 이의 제조 방법, 및 이를 포함하는프로세싱 시스템
KR100982552B1 (ko) * 2008-04-08 2010-09-16 이화여자대학교 산학협력단 은 도핑된 텔룰라이드계 나노 물질의 제조 방법 및 이를이용한 메모리 소자
US8295082B2 (en) * 2008-08-15 2012-10-23 Qualcomm Incorporated Gate level reconfigurable magnetic logic
JP5388525B2 (ja) * 2008-09-25 2014-01-15 株式会社東芝 プログラマブル論理回路
JP5401970B2 (ja) * 2008-12-17 2014-01-29 日本電気株式会社 不揮発性記憶装置
JP4792093B2 (ja) * 2009-02-23 2011-10-12 株式会社東芝 スイッチングボックス回路、スイッチングブロック回路、およびfpga回路
JP5453850B2 (ja) 2009-03-06 2014-03-26 富士通セミコンダクター株式会社 半導体集積回路
JP5242467B2 (ja) * 2009-03-19 2013-07-24 株式会社東芝 不揮発性メモリおよび再構成可能な回路
US8199576B2 (en) * 2009-04-08 2012-06-12 Sandisk 3D Llc Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a double-global-bit-line architecture
US7983065B2 (en) 2009-04-08 2011-07-19 Sandisk 3D Llc Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines
JP5722874B2 (ja) * 2009-04-08 2015-05-27 サンディスク スリーディー,エルエルシー 垂直ビット線および片側ワード線アーキテクチャを有する再プログラミング可能な不揮発性メモリ素子の3次元アレイ
US8351236B2 (en) 2009-04-08 2013-01-08 Sandisk 3D Llc Three-dimensional array of re-programmable non-volatile memory elements having vertical bit lines and a single-sided word line architecture
US9509313B2 (en) * 2009-04-14 2016-11-29 Monolithic 3D Inc. 3D semiconductor device
US8305795B2 (en) 2009-04-27 2012-11-06 Panasonic Corporation Nonvolatile variable resistance memory element writing method, and nonvolatile variable resistance memory device
DE112009005017T5 (de) * 2009-06-29 2012-07-26 Fujitsu Limited Halbleitervorrichtung und Verfahren zur Herstellung einer Halbleitervorrichtung
KR20110008553A (ko) * 2009-07-20 2011-01-27 삼성전자주식회사 반도체 메모리 장치 및 그 제조 방법
WO2011036770A1 (ja) 2009-09-25 2011-03-31 株式会社 東芝 メモリ機能付きパストランジスタ回路およびこのパストランジスタ回路を有するスイッチングボックス回路
US10910364B2 (en) 2009-10-12 2021-02-02 Monolitaic 3D Inc. 3D semiconductor device
US11374118B2 (en) 2009-10-12 2022-06-28 Monolithic 3D Inc. Method to form a 3D integrated circuit
US10157909B2 (en) 2009-10-12 2018-12-18 Monolithic 3D Inc. 3D semiconductor device and structure
US10043781B2 (en) 2009-10-12 2018-08-07 Monolithic 3D Inc. 3D semiconductor device and structure
US10366970B2 (en) 2009-10-12 2019-07-30 Monolithic 3D Inc. 3D semiconductor device and structure
US11018133B2 (en) 2009-10-12 2021-05-25 Monolithic 3D Inc. 3D integrated circuit
US10354995B2 (en) 2009-10-12 2019-07-16 Monolithic 3D Inc. Semiconductor memory device and structure
US10388863B2 (en) 2009-10-12 2019-08-20 Monolithic 3D Inc. 3D memory device and structure
KR101041742B1 (ko) * 2009-12-30 2011-06-16 광주과학기술원 저항 변화 메모리 소자, 그 제조 방법 및 구동 방법
JP5568370B2 (ja) 2010-05-10 2014-08-06 株式会社日立製作所 半導体装置
US8547720B2 (en) 2010-06-08 2013-10-01 Sandisk 3D Llc Non-volatile memory having 3D array of read/write elements with efficient decoding of vertical bit lines and word lines
US8526237B2 (en) 2010-06-08 2013-09-03 Sandisk 3D Llc Non-volatile memory having 3D array of read/write elements and read/write circuits and method thereof
JP5783174B2 (ja) 2010-06-16 2015-09-24 日本電気株式会社 半導体装置及びその動作方法
JP2012027977A (ja) * 2010-07-23 2012-02-09 Elpida Memory Inc 半導体装置
US10217667B2 (en) 2011-06-28 2019-02-26 Monolithic 3D Inc. 3D semiconductor device, fabrication method and system
JP5596467B2 (ja) * 2010-08-19 2014-09-24 ルネサスエレクトロニクス株式会社 半導体装置及びメモリ装置への書込方法
US8878566B2 (en) 2010-09-08 2014-11-04 Nec Corporation Reconfigurable circuit
US8823405B1 (en) 2010-09-10 2014-09-02 Xilinx, Inc. Integrated circuit with power gating
US8816312B2 (en) 2010-09-28 2014-08-26 Nec Corporation Semiconductor device
US11482440B2 (en) 2010-12-16 2022-10-25 Monolithic 3D Inc. 3D semiconductor device and structure with a built-in test circuit for repairing faulty circuits
US10497713B2 (en) 2010-11-18 2019-12-03 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11257867B1 (en) 2010-10-11 2022-02-22 Monolithic 3D Inc. 3D semiconductor device and structure with oxide bonds
US11227897B2 (en) 2010-10-11 2022-01-18 Monolithic 3D Inc. Method for producing a 3D semiconductor memory device and structure
US11018191B1 (en) 2010-10-11 2021-05-25 Monolithic 3D Inc. 3D semiconductor device and structure
US11024673B1 (en) 2010-10-11 2021-06-01 Monolithic 3D Inc. 3D semiconductor device and structure
US11315980B1 (en) 2010-10-11 2022-04-26 Monolithic 3D Inc. 3D semiconductor device and structure with transistors
US11469271B2 (en) 2010-10-11 2022-10-11 Monolithic 3D Inc. Method to produce 3D semiconductor devices and structures with memory
US11158674B2 (en) 2010-10-11 2021-10-26 Monolithic 3D Inc. Method to produce a 3D semiconductor device and structure
US10896931B1 (en) 2010-10-11 2021-01-19 Monolithic 3D Inc. 3D semiconductor device and structure
US11600667B1 (en) 2010-10-11 2023-03-07 Monolithic 3D Inc. Method to produce 3D semiconductor devices and structures with memory
US10290682B2 (en) 2010-10-11 2019-05-14 Monolithic 3D Inc. 3D IC semiconductor device and structure with stacked memory
JP5588816B2 (ja) * 2010-10-12 2014-09-10 株式会社日立製作所 半導体記憶装置
US11869915B2 (en) 2010-10-13 2024-01-09 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US10943934B2 (en) 2010-10-13 2021-03-09 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11063071B1 (en) 2010-10-13 2021-07-13 Monolithic 3D Inc. Multilevel semiconductor device and structure with waveguides
US10679977B2 (en) 2010-10-13 2020-06-09 Monolithic 3D Inc. 3D microdisplay device and structure
US11855100B2 (en) 2010-10-13 2023-12-26 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US11437368B2 (en) 2010-10-13 2022-09-06 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US11605663B2 (en) 2010-10-13 2023-03-14 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US10833108B2 (en) 2010-10-13 2020-11-10 Monolithic 3D Inc. 3D microdisplay device and structure
US11694922B2 (en) 2010-10-13 2023-07-04 Monolithic 3D Inc. Multilevel semiconductor device and structure with oxide bonding
US11043523B1 (en) 2010-10-13 2021-06-22 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US11855114B2 (en) 2010-10-13 2023-12-26 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11133344B2 (en) 2010-10-13 2021-09-28 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
US10978501B1 (en) 2010-10-13 2021-04-13 Monolithic 3D Inc. Multilevel semiconductor device and structure with waveguides
US10998374B1 (en) 2010-10-13 2021-05-04 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11929372B2 (en) 2010-10-13 2024-03-12 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors and wafer bonding
US11163112B2 (en) 2010-10-13 2021-11-02 Monolithic 3D Inc. Multilevel semiconductor device and structure with electromagnetic modulators
US11164898B2 (en) 2010-10-13 2021-11-02 Monolithic 3D Inc. Multilevel semiconductor device and structure
US11327227B2 (en) 2010-10-13 2022-05-10 Monolithic 3D Inc. Multilevel semiconductor device and structure with electromagnetic modulators
US11404466B2 (en) 2010-10-13 2022-08-02 Monolithic 3D Inc. Multilevel semiconductor device and structure with image sensors
WO2012061501A2 (en) * 2010-11-02 2012-05-10 Board Of Regents Of The University Of Texas System Compact regular reconfigurable fabrics
US8497705B2 (en) 2010-11-09 2013-07-30 Macronix International Co., Ltd. Phase change device for interconnection of programmable logic device
US11521888B2 (en) 2010-11-18 2022-12-06 Monolithic 3D Inc. 3D semiconductor device and structure with high-k metal gate transistors
US11482438B2 (en) 2010-11-18 2022-10-25 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11094576B1 (en) 2010-11-18 2021-08-17 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11615977B2 (en) 2010-11-18 2023-03-28 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11923230B1 (en) 2010-11-18 2024-03-05 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US11164770B1 (en) 2010-11-18 2021-11-02 Monolithic 3D Inc. Method for producing a 3D semiconductor memory device and structure
US11211279B2 (en) 2010-11-18 2021-12-28 Monolithic 3D Inc. Method for processing a 3D integrated circuit and structure
US11569117B2 (en) 2010-11-18 2023-01-31 Monolithic 3D Inc. 3D semiconductor device and structure with single-crystal layers
US11004719B1 (en) 2010-11-18 2021-05-11 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device and structure
US11018042B1 (en) 2010-11-18 2021-05-25 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11610802B2 (en) 2010-11-18 2023-03-21 Monolithic 3D Inc. Method for producing a 3D semiconductor device and structure with single crystal transistors and metal gate electrodes
US11031275B2 (en) 2010-11-18 2021-06-08 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11482439B2 (en) 2010-11-18 2022-10-25 Monolithic 3D Inc. Methods for producing a 3D semiconductor memory device comprising charge trap junction-less transistors
US11735462B2 (en) 2010-11-18 2023-08-22 Monolithic 3D Inc. 3D semiconductor device and structure with single-crystal layers
US11901210B2 (en) 2010-11-18 2024-02-13 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11495484B2 (en) 2010-11-18 2022-11-08 Monolithic 3D Inc. 3D semiconductor devices and structures with at least two single-crystal layers
US11862503B2 (en) 2010-11-18 2024-01-02 Monolithic 3D Inc. Method for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11804396B2 (en) 2010-11-18 2023-10-31 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11355380B2 (en) 2010-11-18 2022-06-07 Monolithic 3D Inc. Methods for producing 3D semiconductor memory device and structure utilizing alignment marks
US11508605B2 (en) 2010-11-18 2022-11-22 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11443971B2 (en) 2010-11-18 2022-09-13 Monolithic 3D Inc. 3D semiconductor device and structure with memory
US11107721B2 (en) 2010-11-18 2021-08-31 Monolithic 3D Inc. 3D semiconductor device and structure with NAND logic
US11121021B2 (en) 2010-11-18 2021-09-14 Monolithic 3D Inc. 3D semiconductor device and structure
US11854857B1 (en) 2010-11-18 2023-12-26 Monolithic 3D Inc. Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers
US11784082B2 (en) 2010-11-18 2023-10-10 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US11355381B2 (en) 2010-11-18 2022-06-07 Monolithic 3D Inc. 3D semiconductor memory device and structure
EP2641331B1 (en) * 2010-11-19 2020-06-03 Hewlett-Packard Enterprise Development LP Method and circuit for switching a memristive device
CN103262414B (zh) * 2010-11-19 2016-03-02 惠普发展公司,有限责任合伙企业 用于切换阵列中的忆阻器件的方法和电路
CN102096058B (zh) * 2010-12-20 2013-09-25 北京东方计量测试研究所 高准确度直流电流比较仪的验证方法和装置
JP5699666B2 (ja) * 2011-02-16 2015-04-15 日本電気株式会社 半導体装置
JP5842912B2 (ja) * 2011-03-22 2016-01-13 日本電気株式会社 抵抗記憶装置およびその書き込み方法
US8581625B2 (en) 2011-05-19 2013-11-12 Semiconductor Energy Laboratory Co., Ltd. Programmable logic device
US8669781B2 (en) * 2011-05-31 2014-03-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8680648B2 (en) * 2011-06-09 2014-03-25 Ati Technologies Ulc Compact metal connect and/or disconnect structures
US10388568B2 (en) 2011-06-28 2019-08-20 Monolithic 3D Inc. 3D semiconductor device and system
US8570786B2 (en) 2011-07-07 2013-10-29 Kabushiki Kaisha Toshiba Memory device and fabricating method thereof
JP5765808B2 (ja) * 2011-08-17 2015-08-19 国立大学法人金沢大学 抵抗変化型不揮発性記憶素子の多値書き込み回路
US20130051115A1 (en) * 2011-08-24 2013-02-28 Advanced Micro Devices, Inc. Integrated circuit with backside passive variable resistance memory and method for making the same
US20130051117A1 (en) * 2011-08-24 2013-02-28 Advanced Micro Devices, Inc. Integrated circuit with vertically integrated passive variable resistance memory and method for making the same
US20130051116A1 (en) * 2011-08-24 2013-02-28 Advanced Micro Devices, Inc. Integrated circuit with face-to-face bonded passive variable resistance memory and method for making the same
JP6156151B2 (ja) * 2012-01-11 2017-07-05 日本電気株式会社 双方向バッファ及びその制御方法
US20130250657A1 (en) * 2012-03-07 2013-09-26 Rambus Inc. System and Method for Writing Data to an RRAM Cell
WO2013136798A1 (ja) 2012-03-16 2013-09-19 日本電気株式会社 抵抗変化素子、その抵抗変化素子を有する半導体装置、その半導体装置の製造方法およびその抵抗変化素子を用いたプログラミング方法
US11616004B1 (en) 2012-04-09 2023-03-28 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11410912B2 (en) 2012-04-09 2022-08-09 Monolithic 3D Inc. 3D semiconductor device with vias and isolation layers
US11594473B2 (en) 2012-04-09 2023-02-28 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US10600888B2 (en) 2012-04-09 2020-03-24 Monolithic 3D Inc. 3D semiconductor device
US11881443B2 (en) 2012-04-09 2024-01-23 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11735501B1 (en) 2012-04-09 2023-08-22 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11088050B2 (en) 2012-04-09 2021-08-10 Monolithic 3D Inc. 3D semiconductor device with isolation layers
US11694944B1 (en) 2012-04-09 2023-07-04 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and a connective path
US11164811B2 (en) 2012-04-09 2021-11-02 Monolithic 3D Inc. 3D semiconductor device with isolation layers and oxide-to-oxide bonding
US11476181B1 (en) 2012-04-09 2022-10-18 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
KR101970314B1 (ko) * 2012-04-10 2019-04-18 삼성전자주식회사 불휘발성 메모리 장치, 이의 동작 방법, 및 이를 포함하는 전자 장치
US8779592B2 (en) * 2012-05-01 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. Via-free interconnect structure with self-aligned metal line interconnections
JP6245171B2 (ja) 2012-06-20 2017-12-13 日本電気株式会社 半導体装置およびプログラミング方法
JP5698714B2 (ja) * 2012-08-29 2015-04-08 株式会社東芝 不揮発性記憶装置
US8867256B2 (en) * 2012-09-25 2014-10-21 Palo Alto Research Center Incorporated Systems and methods for writing and non-destructively reading ferroelectric memories
JP6254834B2 (ja) * 2012-12-06 2017-12-27 株式会社半導体エネルギー研究所 半導体装置
US11916045B2 (en) 2012-12-22 2024-02-27 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11063024B1 (en) 2012-12-22 2021-07-13 Monlithic 3D Inc. Method to form a 3D semiconductor device and structure
US11018116B2 (en) 2012-12-22 2021-05-25 Monolithic 3D Inc. Method to form a 3D semiconductor device and structure
US11784169B2 (en) 2012-12-22 2023-10-10 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11217565B2 (en) 2012-12-22 2022-01-04 Monolithic 3D Inc. Method to form a 3D semiconductor device and structure
US11309292B2 (en) 2012-12-22 2022-04-19 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11961827B1 (en) 2012-12-22 2024-04-16 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US11087995B1 (en) 2012-12-29 2021-08-10 Monolithic 3D Inc. 3D semiconductor device and structure
US10892169B2 (en) 2012-12-29 2021-01-12 Monolithic 3D Inc. 3D semiconductor device and structure
US10115663B2 (en) 2012-12-29 2018-10-30 Monolithic 3D Inc. 3D semiconductor device and structure
US11430667B2 (en) 2012-12-29 2022-08-30 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US10903089B1 (en) 2012-12-29 2021-01-26 Monolithic 3D Inc. 3D semiconductor device and structure
US11177140B2 (en) 2012-12-29 2021-11-16 Monolithic 3D Inc. 3D semiconductor device and structure
US10600657B2 (en) 2012-12-29 2020-03-24 Monolithic 3D Inc 3D semiconductor device and structure
US11004694B1 (en) 2012-12-29 2021-05-11 Monolithic 3D Inc. 3D semiconductor device and structure
US10651054B2 (en) 2012-12-29 2020-05-12 Monolithic 3D Inc. 3D semiconductor device and structure
US11430668B2 (en) 2012-12-29 2022-08-30 Monolithic 3D Inc. 3D semiconductor device and structure with bonding
US10325651B2 (en) 2013-03-11 2019-06-18 Monolithic 3D Inc. 3D semiconductor device with stacked memory
US8902663B1 (en) 2013-03-11 2014-12-02 Monolithic 3D Inc. Method of maintaining a memory state
US11935949B1 (en) 2013-03-11 2024-03-19 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US11869965B2 (en) 2013-03-11 2024-01-09 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers and memory cells
US11088130B2 (en) 2014-01-28 2021-08-10 Monolithic 3D Inc. 3D semiconductor device and structure
US11398569B2 (en) 2013-03-12 2022-07-26 Monolithic 3D Inc. 3D semiconductor device and structure
US10840239B2 (en) 2014-08-26 2020-11-17 Monolithic 3D Inc. 3D semiconductor device and structure
US11923374B2 (en) 2013-03-12 2024-03-05 Monolithic 3D Inc. 3D semiconductor device and structure with metal layers
US10224279B2 (en) 2013-03-15 2019-03-05 Monolithic 3D Inc. Semiconductor device and structure
FR3004577A1 (ja) 2013-04-15 2014-10-17 Commissariat Energie Atomique
FR3004576B1 (fr) 2013-04-15 2019-11-29 Commissariat A L'energie Atomique Et Aux Energies Alternatives Cellule memoire avec memorisation de donnees non volatile
US11341309B1 (en) 2013-04-15 2022-05-24 Monolithic 3D Inc. Automation for monolithic 3D devices
US11720736B2 (en) 2013-04-15 2023-08-08 Monolithic 3D Inc. Automation methods for 3D integrated circuits and devices
US11270055B1 (en) 2013-04-15 2022-03-08 Monolithic 3D Inc. Automation for monolithic 3D devices
US11574109B1 (en) 2013-04-15 2023-02-07 Monolithic 3D Inc Automation methods for 3D integrated circuits and devices
US9021414B1 (en) 2013-04-15 2015-04-28 Monolithic 3D Inc. Automation for monolithic 3D devices
US11487928B2 (en) 2013-04-15 2022-11-01 Monolithic 3D Inc. Automation for monolithic 3D devices
US11030371B2 (en) 2013-04-15 2021-06-08 Monolithic 3D Inc. Automation for monolithic 3D devices
JP2015026901A (ja) 2013-07-24 2015-02-05 株式会社東芝 リコンフィギュラブル論理回路
FR3009421B1 (fr) * 2013-07-30 2017-02-24 Commissariat Energie Atomique Cellule memoire non volatile
US9628086B2 (en) * 2013-11-14 2017-04-18 Case Western Reserve University Nanoelectromechanical antifuse and related systems
US11031394B1 (en) 2014-01-28 2021-06-08 Monolithic 3D Inc. 3D semiconductor device and structure
US10297586B2 (en) 2015-03-09 2019-05-21 Monolithic 3D Inc. Methods for processing a 3D semiconductor device
US11107808B1 (en) 2014-01-28 2021-08-31 Monolithic 3D Inc. 3D semiconductor device and structure
WO2015141153A1 (ja) 2014-03-17 2015-09-24 日本電気株式会社 プログラマブル論理集積回路
EP3161867B1 (en) 2014-06-26 2020-02-12 Intel Corporation Oxide-based three-terminal resistive switching logic devices
JP2016063026A (ja) 2014-09-17 2016-04-25 株式会社東芝 再構成可能な回路
WO2016042750A1 (ja) 2014-09-18 2016-03-24 日本電気株式会社 クロスバースイッチ、これを用いた論理集積回路および半導体装置
US10553532B2 (en) 2014-12-24 2020-02-04 Intel Corporation Structure and method to self align via to top and bottom of tight pitch metal interconnect layers
JP2016178229A (ja) 2015-03-20 2016-10-06 株式会社東芝 再構成可能な回路
US10381328B2 (en) 2015-04-19 2019-08-13 Monolithic 3D Inc. Semiconductor device and structure
US11056468B1 (en) 2015-04-19 2021-07-06 Monolithic 3D Inc. 3D semiconductor device and structure
US10825779B2 (en) 2015-04-19 2020-11-03 Monolithic 3D Inc. 3D semiconductor device and structure
US11011507B1 (en) 2015-04-19 2021-05-18 Monolithic 3D Inc. 3D semiconductor device and structure
JP6485225B2 (ja) * 2015-05-29 2019-03-20 日本電気株式会社 プログラマブル論理集積回路
US11956952B2 (en) 2015-08-23 2024-04-09 Monolithic 3D Inc. Semiconductor memory device and structure
JP6784259B2 (ja) 2015-09-02 2020-11-11 日本電気株式会社 プログラマブル論理集積回路と半導体装置およびキャラクタライズ方法
US10515981B2 (en) 2015-09-21 2019-12-24 Monolithic 3D Inc. Multilevel semiconductor device and structure with memory
WO2017057046A1 (ja) 2015-10-02 2017-04-06 ソニー株式会社 半導体装置
US10522225B1 (en) 2015-10-02 2019-12-31 Monolithic 3D Inc. Semiconductor device with non-volatile memory
WO2017064744A1 (en) * 2015-10-16 2017-04-20 Nec Corporation Reconfigurable circuit
US11114464B2 (en) 2015-10-24 2021-09-07 Monolithic 3D Inc. 3D semiconductor device and structure
US11296115B1 (en) 2015-10-24 2022-04-05 Monolithic 3D Inc. 3D semiconductor device and structure
US10847540B2 (en) 2015-10-24 2020-11-24 Monolithic 3D Inc. 3D semiconductor memory device and structure
US10418369B2 (en) 2015-10-24 2019-09-17 Monolithic 3D Inc. Multi-level semiconductor memory device and structure
US11937422B2 (en) 2015-11-07 2024-03-19 Monolithic 3D Inc. Semiconductor memory device and structure
US11114427B2 (en) 2015-11-07 2021-09-07 Monolithic 3D Inc. 3D semiconductor processor and memory device and structure
US9728253B2 (en) * 2015-11-30 2017-08-08 Windbond Electronics Corp. Sense circuit for RRAM
US9659646B1 (en) * 2016-01-11 2017-05-23 Crossbar, Inc. Programmable logic applications for an array of high on/off ratio and high speed non-volatile memory cells
WO2017126544A1 (ja) * 2016-01-20 2017-07-27 日本電気株式会社 再構成可能回路、再構成可能回路システム、および再構成可能回路の動作方法
GB2547946B (en) * 2016-03-04 2020-05-20 Ge Aviat Systems Ltd Method and apparatus for modular power distribution
US10236888B2 (en) 2016-03-29 2019-03-19 Arm Ltd. Correlated electron switch device
WO2017170149A1 (ja) 2016-03-30 2017-10-05 日本電気株式会社 抵抗変化素子、および抵抗変化素子の製造方法
US9792982B1 (en) 2016-03-31 2017-10-17 Arm Ltd. Method, system and device for read signal generation
JP2018042197A (ja) 2016-09-09 2018-03-15 株式会社東芝 半導体装置
US10748614B2 (en) 2016-09-13 2020-08-18 Nec Corporation Semiconductor device and programming method therefor
US11251149B2 (en) 2016-10-10 2022-02-15 Monolithic 3D Inc. 3D memory device and structure
US11812620B2 (en) 2016-10-10 2023-11-07 Monolithic 3D Inc. 3D DRAM memory devices and structures with control circuits
US11329059B1 (en) 2016-10-10 2022-05-10 Monolithic 3D Inc. 3D memory devices and structures with thinned single crystal substrates
US11930648B1 (en) 2016-10-10 2024-03-12 Monolithic 3D Inc. 3D memory devices and structures with metal layers
US11711928B2 (en) 2016-10-10 2023-07-25 Monolithic 3D Inc. 3D memory devices and structures with control circuits
US11869591B2 (en) 2016-10-10 2024-01-09 Monolithic 3D Inc. 3D memory devices and structures with control circuits
US9990992B2 (en) 2016-10-25 2018-06-05 Arm Ltd. Method, system and device for non-volatile memory device operation
US10957739B2 (en) 2016-12-27 2021-03-23 Nec Corporation Resistance variation element, semiconductor device, and manufacturing method
JP7015568B2 (ja) 2017-03-01 2022-02-03 ナノブリッジ・セミコンダクター株式会社 半導体装置
JP6795103B2 (ja) * 2017-03-17 2020-12-02 日本電気株式会社 不揮発性抵抗スイッチを用いる再構成可能回路
KR102256055B1 (ko) 2017-04-06 2021-05-27 삼성전자주식회사 반도체 소자
US10521338B2 (en) 2017-06-05 2019-12-31 Arm Ltd. Method, system and device for memory device operation
WO2019009296A1 (ja) 2017-07-06 2019-01-10 日本電気株式会社 スイッチ素子、スイッチ方法および半導体装置
WO2019132882A1 (en) * 2017-12-27 2019-07-04 Intel Corporation Functional vias in backend for reconfigurable interconnect
US20190042137A1 (en) * 2018-02-05 2019-02-07 Intel Corporation Memory device with separate memory controllers for program/erase and read operations
US11018156B2 (en) 2019-04-08 2021-05-25 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11158652B1 (en) 2019-04-08 2021-10-26 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US10892016B1 (en) 2019-04-08 2021-01-12 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11763864B2 (en) 2019-04-08 2023-09-19 Monolithic 3D Inc. 3D memory semiconductor devices and structures with bit-line pillars
US11296106B2 (en) 2019-04-08 2022-04-05 Monolithic 3D Inc. 3D memory semiconductor devices and structures
US11462282B2 (en) * 2020-04-01 2022-10-04 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor memory structure
CN111508539B (zh) * 2020-05-25 2023-07-18 上海华力集成电路制造有限公司 一种八管双端口静态随机存取存储器及其制备方法
WO2022241660A1 (en) * 2021-05-19 2022-11-24 Yangtze Advanced Memory Industrial Innovation Center Co., Ltd Three-dimensional phase-change memory devices and forming method thereof
US11917836B2 (en) * 2021-10-28 2024-02-27 United Microelectronics Corp. Resistive random access memory structure

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4642487A (en) 1984-09-26 1987-02-10 Xilinx, Inc. Special interconnect for configurable logic array
JPH02113723A (ja) 1988-10-24 1990-04-25 Toshiba Corp ロジックセルアレイ
US5825046A (en) 1996-10-28 1998-10-20 Energy Conversion Devices, Inc. Composite memory material comprising a mixture of phase-change memory material and dielectric material
US6969866B1 (en) * 1997-10-01 2005-11-29 Ovonyx, Inc. Electrically programmable memory element with improved contacts
JP3880210B2 (ja) * 1998-08-04 2007-02-14 エルピーダメモリ株式会社 半導体装置
US6487106B1 (en) * 1999-01-12 2002-11-26 Arizona Board Of Regents Programmable microelectronic devices and method of forming and programming same
US7026911B2 (en) 2000-11-01 2006-04-11 Japan Science And Technology Corporation Point contact array, not circuit, and electronic circuit comprising the same
JP4118500B2 (ja) 2000-11-01 2008-07-16 独立行政法人科学技術振興機構 ポイントコンタクト・アレー
JP2002374165A (ja) 2001-06-13 2002-12-26 Hitachi Ltd 半導体集積回路装置および製造方法
US6838720B2 (en) * 2001-08-13 2005-01-04 Advanced Micro Devices, Inc. Memory device with active passive layers
AU2002353905B2 (en) * 2001-10-26 2006-02-02 Arizona Board Of Regents Programmable surface control devices and method of making same
US6791859B2 (en) * 2001-11-20 2004-09-14 Micron Technology, Inc. Complementary bit PCRAM sense amplifier and method of operation
US6969867B2 (en) * 2003-03-10 2005-11-29 Energy Conversion Devices, Inc. Field effect chalcogenide devices
JP4321524B2 (ja) * 2003-07-18 2009-08-26 日本電気株式会社 スイッチング素子、スイッチング素子の駆動方法、書き換え可能な論理集積回路およびメモリ素子
JP4356542B2 (ja) * 2003-08-27 2009-11-04 日本電気株式会社 半導体装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9299424B2 (en) 2011-03-02 2016-03-29 Nec Corporation Reconfigurable circuit and method for refreshing reconfigurable circuit
US10740435B2 (en) 2015-05-29 2020-08-11 Nec Corporation Programmable logic integrated circuit, design support system, and configuration method
US10979053B2 (en) 2018-01-25 2021-04-13 Nanobridge Semiconductor, Inc. Logic integrated circuit
US11481535B2 (en) 2018-05-15 2022-10-25 Nanobridge Semiconductor, Inc. Numerical information generation apparatus, numerical information generation method, and program

Also Published As

Publication number Publication date
US20090001348A1 (en) 2009-01-01
US7425720B2 (en) 2008-09-16
US20110007554A1 (en) 2011-01-13
US8084768B2 (en) 2011-12-27
US7825408B2 (en) 2010-11-02
JP2005101535A (ja) 2005-04-14
US20050045919A1 (en) 2005-03-03

Similar Documents

Publication Publication Date Title
JP4356542B2 (ja) 半導体装置
JP4992859B2 (ja) 半導体装置
US8331130B2 (en) Semiconductor integrated circuit
US7265577B2 (en) Integrated circuits with RAM and ROM fabrication options
JP5222761B2 (ja) 抵抗変化型不揮発性記憶装置
EP0058049B1 (en) Defect-remediable semiconductor integrated circuit memory with spare substitution
US8901962B2 (en) Programmable logic device structure using third dimensional memory
WO1992017001A1 (en) A field programmable gate array
CN110036484B (zh) 电阻式随机存取存储器单元
JP2011258829A (ja) 抵抗変化型メモリデバイス
EP3267502B1 (en) Memory cell with parallel resistive memory elements
JP2006515474A (ja) フィールドプログラマブルゲートアレイを構成するためのプログラム可能な相互接続セル
US11538541B2 (en) Semiconductor device having a diode type electrical fuse (e-fuse) cell array
JP2009518843A (ja) メモリマトリクスを有する電子回路
JP2017037689A (ja) 半導体装置およびスイッチセルの書き換え方法
CN113597642A (zh) 单事件干扰稳定的存储器单元
WO2019059118A1 (ja) 論理集積回路
US9111641B1 (en) Memory circuit including memory devices, a freeze circuit and a test switch
JP2012238626A (ja) 多値romセル及び半導体装置
JPWO2019208414A1 (ja) 論理集積回路および書き込み方法
WO2007052207A1 (en) Memory matrix composed of memory cells each constituted by a transistor and a memory element connected in parallel

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080610

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080811

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20081216

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20090115

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20090116

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090212

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20090223

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20090317

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20090508

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090515

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20090714

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20090727

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120814

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130814

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees