TW200930163A - Method for manufacturing printed wiring board - Google Patents

Method for manufacturing printed wiring board Download PDF

Info

Publication number
TW200930163A
TW200930163A TW097132582A TW97132582A TW200930163A TW 200930163 A TW200930163 A TW 200930163A TW 097132582 A TW097132582 A TW 097132582A TW 97132582 A TW97132582 A TW 97132582A TW 200930163 A TW200930163 A TW 200930163A
Authority
TW
Taiwan
Prior art keywords
wiring board
printed wiring
conductor
resin insulating
insulating layer
Prior art date
Application number
TW097132582A
Other languages
English (en)
Other versions
TWI396475B (zh
Inventor
Ayao Niki
Kazuhisa Kitajima
Original Assignee
Ibiden Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ibiden Co Ltd filed Critical Ibiden Co Ltd
Publication of TW200930163A publication Critical patent/TW200930163A/zh
Application granted granted Critical
Publication of TWI396475B publication Critical patent/TWI396475B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits
    • H05K3/4682Manufacture of core-less build-up multilayer circuits on a temporary carrier or on a metal foil
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0058Laminating printed circuit boards onto other substrates, e.g. metallic substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • H05K1/112Pads for surface mounting, e.g. lay-out directly combined with via connections
    • H05K1/113Via provided in pad; Pad over filled via
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/096Vertically aligned vias, holes or stacked vias
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0147Carriers and holders
    • H05K2203/0152Temporary metallic carrier, e.g. for transferring material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/01Tools for processing; Objects used during processing
    • H05K2203/0147Carriers and holders
    • H05K2203/0156Temporary polymeric carrier or foil, e.g. for processing or transferring
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/02Details related to mechanical or acoustic processing, e.g. drilling, punching, cutting, using ultrasound
    • H05K2203/0228Cutting, sawing, milling or shearing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/15Position of the PCB during processing
    • H05K2203/1536Temporarily stacked PCBs
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/022Processes for manufacturing precursors of printed circuits, i.e. copper-clad substrates
    • H05K3/025Processes for manufacturing precursors of printed circuits, i.e. copper-clad substrates by transfer of thin metal foil formed on a temporary carrier, e.g. peel-apart copper
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/02Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding
    • H05K3/06Apparatus or processes for manufacturing printed circuits in which the conductive material is applied to the surface of the insulating support and is thereafter removed from such areas of the surface which are not intended for current conducting or shielding the conductive material being removed chemically or electrolytically, e.g. by photo-etch process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/108Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by semi-additive methods; masks therefor
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49128Assembling formed circuit to base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base
    • Y10T29/49167Manufacturing circuit on or in base by forming conductive walled aperture in base with deforming of conductive path

Description

200930163 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種印刷布線板。更加詳細而言,係關於 一種交替積層有導體電路與絕緣層、且其一面側具有1(:等 電子零件搭載用焊墊之印刷布線板。 【先前技術】 近年來’隨著電子機器之高功能化的不斷推進而追求小 •化薄型化。隨之 ’ 1C 晶片或 LSI(Large Scale Integration, ® 大型積體電路)等電子零件的高密度集成化快速推進,對 於搭載該等電子零件之封裝基板而言,亦更加須要提高布 線密度,並且增加端子數。 為了滿足上述需求,作為將由高分子材料所構成的介電 體層與導體層交替積層而成的、具備上述焊墊的印刷布線 基板之製造方法,揭示有具備下述步驟的印刷布線板之製 造方法:(a)準備由兩個金屬箔密著而成之金屬箔密著體, 象 於其一表面交替積層介電體層與導體層而形成積層薄片體 之步驟;(b)去除積層薄片體之周圍部,且使單個金屬箱附 著於積層薄片體上,於此狀態下剝離上述金屬箔密著體之 步驟;(c)利用掩模材覆蓋於金屬箔表面,使形成金屬端子 焊墊的區域形成開口,以此方式形成圖案之步驟;(匀進行 電解電鍍處理,於金屬端子焊墊形成電解電鍍表面層之步 驟;(e)去除掩模材後,將電解電鍍表面層作為蝕刻阻劑而 對金屬箔進行蝕刻處理之步驟(參照專利文獻丨)。 又’作為安裝1C晶片之印刷布線板,揭示有:於環氧玻 134006.doc 200930163 璃等基板之兩φ交替積層有層間樹脂絕緣層與導體層之印 刷布線板(參照專利文獻2)。 [專利文獻1]日本專利特開2刪_19591 [專利文獻2]日本專利特開 平10-41610 【發明内容】 ' [發明所欲解決之問題] , 利用日本專利特開2006-19591中之方法(以下稱作「先 冑:1」。)所製造的印刷布線板中,藉由電解電鍍而於金 屬落上形成電解電鍍層,將該電解電鑛層用作触刻阻劑, 利用蚀刻而形成導體電路。並且,將該導體電路用作半導 體元件搭載用焊墊。 該製造方法中,形成於焊墊上之電解電鍍層係利用電解 電鑛而形成。電解電錢中,會由於圖案的粗密或形成焊塾 的位置(基板的中央與端)等的不同而導致電解電鑛膜的厚 度不同,故電解電链層之厚度於各焊塾上亦不同q若電解 φ 電鍍層之厚度於各焊墊上不同,則各焊墊上的電子零件之 電極與形成於焊墊上的電解電鍍層之間的距離亦不同。 電子零件與印刷布線板之熱膨脹係數不同,故會因該差 • 異而產生應力。通常,該應力可由安裝電子零件之焊料凸 ' •點來緩和。然:"5,若纟焊墊上的電子零件與烊㈣之距離 不同,則應力容易集中於特定的焊料凸點上,故會導致該 焊料凸點容易疲勞而產生劣化。從而,導致電子零件之安 裝良率或安裝可靠性下降。 先前例1之方法中,係將電解電鍍層94ι、942作為蝕刻阻 134006.doc 200930163 劑而形成焊墊921、92s ’故電解電鍍層之一部分94Ai、 94B〗自焊墊突出(參照圖11)。突出之電解電鍍層及 94B1並未固定於底層之導體電路92ι,故由於該部分可比 較自由地移動而容易疲勞而產生劣化。並且,存在以下問 題:容易以此處所產生的疲勞破損為起點,而於形成於焊 墊上的凸點產生龜裂^ 又’若於電解電鍍層94〗上形成焊料凸點,則於自焊墊 92!所突出之電解電鍵層94A〗及94B!上亦會形成焊料凸 點。形成於該部分之焊料凸點與電解電鍍層同樣並未固定 於焊塾’故焊料凸點容易移動。因此,亦產生以下問題: 容易使焊料凸點自身或底部填充劑出現龜裂,從而導致IC 等電子零件受損。 又’作為先前例1之方法中之金屬箔密著體,例如可使 用經由金屬電鍍層(例如Cr電鍍層)而將兩個銅箔密著而成 者。然而,因僅經由金屬電鍍層而實施密著,故會導致兩 個金屬箔間之接合強度較弱。因此,可能會由於印刷布線 板之製造步驟中的熱處理等而使兩者間產生剝離。並且, 以該剝離為起點,金屬杂與支持構件間產生剝離,從而導 致電鍛液專浸入至印刷布線板内。又,由於兩個金屬揭間 之接合強度較弱,故若於金屬箔密著體上形成積層(build up)布線層,則可能導致印刷布線板侧之金屬箔折斷、或 破損。 日本專利特開平10-41610(以下稱作「先前例2」^ )之印 刷布線板具有基板,故存在印刷布線板之厚度增厚的問 134006.doc 200930163 題。因此,被要求一種厚度較薄、長期穩定且可搭載…等 電子零件之印刷布線板。 [解決問題之技術手段] 本發明係—種印刷布線板,其特徵在於包括:複數個樹 脂絕緣層,各樹脂絕緣層具有通孔導體用之開口部;複數 . 料體層’各導體層具有導體電路;通孔導體,形成於上 * 述開口部’且將形成於上述導體層中的不同導體層上的導 〇 冑電路彼此彼此相連接;及零件搭載料勢,形成於上述 複數個樹脂絕緣層中位於最外之最上層樹脂絕緣層上,用 以搭載電子零件;且上述樹脂絕緣層與上述導體層交替積 層’上述零件搭載用焊墊係由銅箔所形成。 此處,較好的是,上述零件搭載用焊墊,係與上述最上 層樹脂絕緣層表面接觸的底面面積大於搭載上述電子零件 之側的上表面面積的錐台形。又,較好的是於上述零件搭 載用焊墊之搭載上述電子零件之侧的上表面、及上述零件 φ 搭載用焊墊的側面上形成有焊料構件。又,較好的是上述 零件搭載用焊墊的側面係粗化面。 匕再者,較好的是上述印刷布線板中,於上述最上層的樹 脂絕緣層上未形成自上述焊墊向基板外周方向拉出的導體 ' 電路。再者,較好的是配置於上述最上層的樹脂絕緣層上 之上述零件搭载用焊墊形成於焊墊形成區域,且最上層樹 脂絕緣層之表面於上述焊墊形成區域以外的區域十露出。 再者,較好的是於上述零件搭載用焊墊的上表面及側面 形成有保護膜,且較好的是上述層間樹脂絕緣層係包含填 134006.doc 200930163 充材(玻璃布及玻璃長纖維除外)之絕緣層。 上述印刷布線板中,較好的是,上述零件搭載用焊墊包 括電源用零件搭載用焊墊及接地用零件搭載用焊墊;上述 零件搭載用焊墊形成區域内形成有電源用内部導體電路及 接地用内部導體電路之至少一方,前述電源用内部導體電 路將電源用零件搭載用焊墊彼此電性連接,前述接地用内 部導體電路將接地用零件搭載用焊墊彼此電性連接。
本發明又提供一種印刷布線板之製造方法,其包含以下 步驟:將金屬箔利用接著或接合而固定於支持構件;於上 述金屬箔上形成樹脂絕緣層;於上述樹脂絕緣層形成通孔 導體用開口部;於上述樹脂絕緣層上形成導體電路丨於上 述開口部形成將上述導體電路與上述金屬箔電性連接的通 孔導體;使支持構件與金屬箔分離;及由上述金屬箔形成 用以與其他基板或電子零件電性連接的外部端子。 此處,較好的是上述導體電路之形成與上述通孔導體之 形成係同時進行,且較好的是上述金屬荡與上述支持構件 之固定係藉由將上述金屬箔的外周部接著或接合於上述支 持構件而進行。 較好的是本發明之印刷布線板之製造方法中進而包含以 下步驟.於上述樹脂絕緣層上及上述導體電路上形成上層 的樹知絕緣層;於上述上層樹脂絕緣層形成上層通孔導體 形成用開口部;於上述上層樹脂絕緣層上形成上層導體電 路’及於上述上層開口部形成將上述導體電路與上述上層 導體電路電性連接之上層通孔導體。又,較好的是,上述 134006.doc 200930163 上層導體電路之形成與上述通孔導體之形成係同時進行。 較好的疋上述支持構件係金屬板,或係包含支持母材與 f蓋上述支持母材表面的金屬之板狀構件。此處,所謂 支持母材」,係指利用金屬披覆其表面而形成支持構件 之構件,具體而言係指玻璃·環氧樹脂板及其他樹脂製板 狀構件。此處,較好的是上述金屬係金屬箔,且較好的是 * 上述支持構件與上述金屬箱係利用超音波而接合。又,較 Φ 好的是上述支持構件係銅箔積層板,且較好的是上述支持 構件與上述金屬箱係利用超音波而接合。 [發明之效果] 藉由形成如以上之構成,各第丨焊墊之高度成為大致均 勻。此結果,可使該等焊墊與電子零件的電極之間的距離 成為大致均等。藉此,可避免應力集中於特定的凸點,且 可提高連接可靠性。 又,由於電子零件之各電極、及對應於電子零件之各電 _ 極的各第1焊塾間的距離成為均勻,故可減少連接兩者間 的焊料量。因此,可降低電子零件與印刷布線板間的連接 電阻,故亦可防止電子零件的錯誤動作。 再者,可減少焊料量,故搭載(回流)零件時,印刷布線 板所受之熱量減少。 【實施方式】 以下,參照圖1至圖10,將本發明之至印刷布線板一例 作為一實施形態加以詳細說明。又,圖i至圖8中以後述 之形成有2行通孔導體之情形為例進行說明。再者,以下 134006.doc 200930163 之說明及圖式中’對同一或同等的要素使用同一符號,省 略重複說明。 如圖1A所示’本實施形態之印刷布線板1〇〇具備:(&)積 層體18L,該積層體18L係由樹脂絕緣層i〇Li(i=1〜N)與具 備導體電路(導體圖案)19Li之導體層交替積層而成,且包 含將形成於不同導體層上的導體電路間加以連接的層間連 接用通孔導體(包含對應於後述之第1焊墊15Lk(k=1〜M)而 設置的通孔導體; (b)形成於積層體igL之+z 方向側表面(最上層之樹脂絕緣層l〇Ll的第1面)的第1焊整 (第1外部連接端子)15Lk ; (c)形成於上述焊墊ι5“上之焊 料構件(焊料凸點)30Lk。又,印刷布線板1〇〇亦具備(d)形 成於積層體18L之-Z方向側表面(最下層的樹脂絕緣層的第 2面)的阻焊劑20L。 再者,如圖1B所示’印刷布線板1〇〇中,形成有焊料構 件3〇Lk的第1焊墊15Lk係二維地配置於最上層的樹脂絕緣 層10L〗之第1面上,從而形成焊墊群。 又,阻焊劑具有複數個開口部。該開口部將形成於最下 層的樹脂絕緣層的第2面上之導體電路19LN的表面或通孔 導體表面部分地開口。形成於阻焊劑之開口部,有時亦將 通孔導體表面與連接於該通孔導體之導體電路的一部分 (通孔焊盤(Via land))部分地形成開口。自開口部露出之導 體電路(最下層的導體電路)或通孔導體之部分成為第2焊墊 (第2外部連接端子)。此處’各樹脂絕緣層之第1面係形成 有第1焊塾之侧的面。各樹脂絕緣層之第2面係與第1面相 134006.doc •12- 200930163 反的面’且係形成有第2焊墊之側的面。 積層體18L係藉由加成法或減成法而形成於如圖2A所示 之支持構件(以下有時稱作「支持板」。)81^上。於最外層 ^成阻焊劑20L或20U後(參照圖6B),於特定位置切割積層 體’使其自支持構件SM剝離。 ' 由於該剝離,於形成有阻焊劑20U或20L·之侧的相反側 - 的最外層之樹脂絕緣層成為最上層的樹脂絕緣層101;1或 ❹ 10Ll。由形成於最上層的樹脂絕緣層的第1面(與支持構件 SM對向之面、露出於印刷布線板丨〇〇外部的侧面)的金屬箔 而形成零件搭載用焊墊(第i外部連接端子)15Li〜15Lm(參照 圖1A及1B)。 較好的是,零件搭載用焊墊為錐台形,其χ_ζ剖面如圖 1Α所示,與最上層的樹脂絕緣層1〇Li接觸之底面面積大於 搭載上述電子零件之側的上表面面積。 保濩膜係於形成焊墊後藉由無電解電鍍膜等而形成於零 Φ 件搭載用焊墊上。因此,保護膜之周邊部94八1及94丑1不會 自第1焊墊突出(參照圖11)。 上述焊料構件係形成於上述錐台形的焊墊上,且覆蓋於 上述第1焊墊之上表面與側面上(參照圖1A)。 . 繼而,針對具有上述構成的電子零件之製造,對於各要 素的原材料加以說明。 首先,準備支持構件SM(參照圖2A)。該支持構件8厘係 於絕緣構件s之雙面積層導體層1?17及1^而成者。構成上述 支持構件SM之導體層FL&FU係厚度約為幾μιη至幾十 134006.doc •13- 200930163 左右:金屬箱。較好的是,於支持構件的表面形成金屬 層。就厚度之均勻性而言,更好的是金屬層為金屬箔。 作為上述支持構件SM,可使用藉由接著料將上述厚 度之導體層ϋ定於絕緣構件8表面上而成者。 作為上述絕緣構#s,例如可列舉:含浸玻璃基材雙馬 * 纟醯亞胺三嗪樹脂之積層板、含浸玻璃基材聚苯醚樹脂之 . 制板、含浸玻璃基材聚醢亞胺樹腊之積層板#,且可利 Φ 肖眾所周知之方法將銅箔等及其他金屬箔固定於其等的兩 面0 又,亦可使用市售之雙面銅箔積層板或單面銅箔積層 板作為上述市售品,例如可列舉:MCL-E679 FGR(東京 都新宿區,日立化成工業股份有限公司製造)等。具體而 。可使用.於板厚〇.2〜〇·6 mm的環氧玻璃積層板n之兩面 上積層厚度為3〜20 μιη的銅箔12而成之基板。又,亦可使 用金屬板作為支持構件SM。 ❹ 繼而,如圖2Β所示,以金屬箔11U或11L·的第1面與導體 層FU或FL對向之方式,將其等重疊於導體層FU4fL上。 作為金屬箔’例如可使用具有所需厚度的銅箔、鎳箔、鈦 省等。上述金屬箔的第2面(第1面之相反侧)較好的是粗 面。例如,當金屬箔11U或11L採用銅箔時,較好的是使用 厚度為約3 μιη〜約35 μιη者。 繼而,較好的是,如圖2C及2D所示,導體層FU或FL與 上述金屬箔藉由相互接著或接合而固定於支持構件SM的 周邊部(AD部分)。本實施形態中之導體層與金屬箔的固定 134006.doc • 14· 200930163 邛为,較好的是自金屬箱 約30 _内侧的位i & Ή向其中心部而位於約1〇〜 的位置,進-步較好的是位於約20 _内側 ^立置。又,兩者的固定寬度較好的是W〜約5咖的寬 度,進一步較好的是約2mm的寬度。 接=1 支持板)與金屬…定,例如可利用超音波或 接者劑而進行。利用超音波之固定,就密著強度或簡便性
❿ 較優異1用超音波進行以時,例如當使用超 曰波接4置時’可自支持構件SM之端部,於上述所需 位置固定成具有所需寬度的所需形狀。後述之剝離步驟 中八要對導體層與金屬箔的剝離無影響,亦可固定為長 方形(參照圖2D)或格子狀等(未圖示)。 '‘、 若將導體層與金屬㈣定’則後述之於層間形成樹脂絕 緣層或形成導體層_,可抑制以下問題的出現:形成樹脂 絕緣層時’由於反覆加熱、放置冷卻,故樹脂絕緣層會反 覆伸展與收縮。並且’由於樹脂絕緣層形成於金屬荡上, 故金屬猪隨樹脂絕緣層而亦反覆伸展、收縮。從而,金屬 猪容易出現變形或撓曲…有時較大的變形或撓曲會引 起折斷或f曲,從而導致金屬箱破損。另一方面,藉由將 導體層與金屬箔加以固定,可防止出現上述問題。 又,當使用電鍍處理而形成導體層時,亦可抑制以下問 題之出現。進行電鍍處理時,需要將基板浸潰於電鍍液等 液體中。若此時未將導體層與金屬箔加以固定,則電鍍液 滲入至兩者之間,兩者之間可能產生剝離。對此,藉由將 導體層與金屬箔加以固定可防止上述問題之出現。 134006.doc 15 200930163 繼而,如圖3A及圖3B所示,以覆及接合部AD之方式而 形成蝕刻用抗蝕劑12u及12L。圖36係形成蝕刻阻劑Uu後 的積層板之平面圖。蝕刻阻劑12u係以一部分與超音波溶 接卩刀AD重疊之方式而形成。上述抗钮劑的形成,可使 用市售之乾膜抗姓劑或液體抗触劑。 繼而,使用周知方法進行蝕刻等,分別去除位於支持構 件的端部之導體層Fu&金屬箔uu、FL及nL的外周部 分。其後’按照常法來去除银刻阻劑(參照圖3c)。 較好的是,兩個金屬箔UU及11L各自的第2面並非為平 滑面而為粗面,亦可視需要而進行粗化。當金屬箔之第2 面為平滑面時,為了提高與後述的樹脂絕緣層的密著性, 較好的是進行粗化。上述粗化可藉由使用鹼之黑化處理、 或使用適當蝕刻液之蝕刻等而進行。作為蝕刻液,可使 用·微蝕刻劑「CZ系列」(兵庫縣尼崎市,MEC股份有限 公司製造)等。 由以上可形成母材BS(參照圖3C)。 繼而,為了於重疊於該母材BS上的各金屬箔ιιυ及11L 的第2面(粗面)上形成樹脂絕緣層,而分別貼附樹脂絕緣層 1 〇Ui及1 〇L〗的第1面(參照圖4A)。作為樹脂絕緣層,可使 用層間絕緣用薄膜或預浸料及其他半硬化樹脂薄片。除了 使用上述半硬化樹脂薄片以外,亦可藉由將未硬化的液體 樹脂網版印刷於上述金屬箔上而形成樹脂絕緣層。使用任 一種樹脂絕緣層時,均可利用熱硬化來形成層間樹脂絕緣 層(最上層的樹脂絕緣層1〇1^或i〇Ul)(參照圖4A)。 134006.doc -16- 200930163 作為上述層間樹脂絕緣用薄膜’例如可例示:積層布線 板用層間薄膜「ABF系列」(神奈川縣川崎市,Ajinomoto Fine Techno股份有限公司製造)等。作為預浸料,可使用 曰立化成工業公司製造的各種產品。 樹脂絕緣層的厚度較好的是約30 μιη〜約1 〇〇 μπι。樹脂絕 緣層較好的是,至少一層由包含填充材(除玻璃布及玻璃 長纖維以外)的樹脂形成。尤其是,當印刷布線板1 〇〇具有 5層以上的樹脂絕緣層時,較好的是所有樹脂絕緣層均係 包含填充材(除玻璃布及玻璃長纖維以外)者。作為填充 材’較好的是無機填充料,當採用玻璃纖維時,較好的是 短纖維。 當印刷布線板100具有4層以下的樹脂絕緣層時,較好的 是所有樹脂絕緣層内有一層或兩層為包含玻璃布或玻璃長 纖維等芯材與樹脂的樹脂絕緣層,其餘樹脂絕緣層係包含 除玻璃布或玻璃長纖維以外的填充材與樹脂的樹脂絕緣 層。 繼而,如圖4Α所示,藉由雷射,於樹脂絕緣層1〇。及 10L,上形成通孔用開口部β作為可用於形成開口部的雷 射,可列舉:二氧化碳雷射、準分子雷射、yag雷射、 UV雷射冑。再者,當㈣雷射形成開口料亦可使用 PET(P〇lyethylene terephthalate,聚對苯二甲酸乙二酯)薄 膜等保護薄膜。 ' 繼而’為了提高與導體層之密著性’較好的是使樹脂絕 緣層的表面粗化。樹脂絕緣層表面之粗化,例如可藉由浸 134006.doc •17- 200930163 潰於高猛酸水溶液中來進行。 繼而’於樹脂絕緣層的表面形成觸媒核。 繼而,如圖4B所示,使用市售的電鍍浴來形成幾μιη& 右的較薄的無電解電鍍膜PUl&PLi ^作為此處所形成之無 電解電鍍膜,較好的是無電解銅電鍍膜。 繼而,如圖5A所示,於無電解電鍍膜上形成電鍍抗蝕劑 圖案RU〗及Rh。電鍍抗蝕劑圖案尺仏及尺^形成於後述之 通孔導體形成部分及導體電路形成部分以外的部分,例如 可藉由將電鍍抗蝕劑用乾膜加以積層,並實施曝光、顯影 而形成。 繼而,進行電解電鍍,於未形成電鍍抗蝕劑之部分形成 厚度約5〜約20 μιη的電解電鍍膜。藉此,形成導體電路與 通孔導體。此處所形成之通孔導體,填充所謂之場通孔、 即形成於樹脂絕緣層的開口部,又,較好的是通孔導體的 上表面與形成於同一樹脂絕緣層上的導體圖案的上表面位 於同一平面上。 繼而,去除電鍍抗蝕劑。繼而,如圖5Β所示,將上述抗 餘劑圖案被去除後所露出之無電解電鍍膜去除,形成導體 電路1 9U、19L與通孔導體14U、14L·。此處,對於無電解 電鍍膜之去除’由於無電解電鍍膜較薄,故亦可藉由不使 用姓刻阻劑之蝕刻(以下有時稱作「快速蝕刻」。)而去除。 上述快速蝕刻例如可使用過氧化氫/硫酸系蝕刻液來進 行。 按照以上順序來形成第一層樹脂絕緣層(最上層的樹脂 134006.doc 200930163 絕緣層)及第一層導鱧層、通孔導體(參照圖5B)。此處,第 一層導體電路形成於最上層的樹脂絕緣層的第2面上。再 者’較好的是’對導體圖案(導體電路)與通孔導體表面均 實施粗化。 繼而’為了形成第二層之樹脂絕緣層,將上述半硬化樹 ' 脂薄片的第1面貼附於最上層的樹脂絕緣層的第2面與第1 導體層上。繼而’反覆實施圖4A至圖5B中所示之步驟, 形成第二層的樹脂絕緣層與第二層的導體層、以及通孔導 ® 體。如此,反覆實施自樹脂絕緣層之形成至通孔導體及導 體圖案之形成的操作,從而,形成由所需層數的樹脂絕緣 層與導體層交替積層而成的積層體17U及17L(參照圖6A)。 接著,於各積層體17U及17L之最外的樹脂絕緣層l〇UN 及1 〇 L N (最下層之樹脂絕緣層)、形成於最下層的樹脂絕緣 層的第2面上之導體電路19Un、19Ln及通孔導體 MUm’m/w、14UNm/2、14LN,丨、14Ln,k^,形成阻焊劑2〇l φ 及2〇U。此時’較好的是,對最下層的樹脂絕緣層表面、 及形成於最下層的樹脂絕緣層的第2面上之導體電路表面 均實施粗化。 此處’較好的是分別進行樹脂絕緣層表面之粗化、及導 - 體電路表面之粗化。例如’上述樹脂絕緣層表面的粗化, 係將以上述方式所形成的積層體浸潰於高錳酸水溶液中進 行又’上述導體電路表面的粗化可使用上述微蝕刻劑 「CZ系列」來進行。 繼而,對阻焊劑進行曝光、顯影處理,設置使導體電路 134006.doc -19· 200930163 19UN、19Ln及通孔導體14Un她丨、則謂2、叫】、 14LN,M的表面露出之開口部(參照圖6A)。自阻焊劑的開口 部露出之導體電路的表面及通孔導體表面成為第2焊墊(第 卜連接端子)。並且,於第2外部連接端子(第2焊塾)上 形成焊料構件(料凸點)或接腳,經由該等*與其他基板 電性連接。 ❹ ❹ 再者’ Ϊ於阻焊劑的開σ部’亦可以使通孔導體表面 接於與該通孔導體之導體電路(通孔焊盤一丨的 -部分露出之方式而形成。該情形時,自阻焊劑的開口部 露出的導體部分亦構成第2焊墊。 繼而4 了刀別將包含金屬箱j j u、複數個樹脂絕緣層 圆广10UN、複數個導體層19Ui〜19Un、i4Ui广14叫_、 MUi,2〜14UNM/2及阻焊劑2〇u之積層體i7u,包含金屬箔 HL、複數個樹脂絕緣層1〇1^〜1〇Ln、複數個導體層 1 9LN 14LU〜14LNJ、14L12 〜14LN,M&阻焊劑20L之 積層體17L自支持構件SM分離,沿設定於較之利用超音波 所接〇之邛匀AD更靠内側的切割線a丨及A2進行切割(參照 圖6B)。藉此,可將上述兩個積層體自支持構件sm分離。 從而可獲得圖7A所示之中間基板18L·、及圖7B所示之 中間基板18U。由此,可同時獲得同時形成於支持構件SM 之兩面的中間基板18U及中間基板18L。 以下,就利用中間基板18L·製造印刷布線板1〇〇之步驟加 以說明。
自支持構件SM分離之中間基板18L上,利用金屬箔UL 134006.doc •20· 200930163 覆蓋於形成有阻焊劑20L的面與該面的相反面(最上層的樹 脂絕緣層的第1面)(參照圖7Α)。 於該金屬箔11L上積層蝕刻用的乾膜抗蝕劑,使用適當 的掩模進行曝光、顯影’藉此形成抗蝕劑圖案 PRLpPRLmC參照圖 8Α)。 繼而,如圖8B所示,使用含有氣化鋼或氣化鐵之蝕刻液 (蝕刻劑),去除形成有抗蝕劑圖案以外的部分的金屬箔,
Ο 於最上層的樹脂絕緣層的第1面上形成第1焊墊 15Lk(k=l〜Μ卜利用金屬箔11L來形成零件搭載用焊墊(第ι 焊墊),藉此易於將各焊墊的厚度調整為均勻。又,將抗 蝕劑作為蝕刻掩模來形成第丨焊墊,故與先前例不同於 焊墊之上表面上,電解電鍍層不會自焊墊突出。 此時,為了保護第2外部連接端子以免其接觸到㈣ 劑’較好的是利用上述抗㈣覆蓋靠焊劑表面與開口 部。 於由此所开V成之第!焊墊15Lk的表面上(包含第工焊塾的 側面),形成包含-層以上的無電解電錄膜之保護膜。當 形成一層保護膜時,於捏執μ & 、坪墊上例如形成無電解Au電鑛膜或 無電解P d電鍵膜。蚩# #工a i 虽形成兩層保濩膜時,例如於焊墊上依
次形成無電解鎳電鍍膜、I 瑕膜無電解金電鍍膜。當形成3層保 護膜時,於上述無雷 ''' 鎳電鍍膜與無電解金電鍍膜之間形 成無電解Pd電鍍膜。 亦可於去除阻焊劑上的 上形成保護膜》 於第1焊墊上形成保護膜之前, 抗蝕劑之後,於第2外部連接端子 134006.doc -21- 200930163 於第1焊墊(第1外部連接端子)1 5Lk及第2焊墊(第2外部連 接端子)的表面,可形成水溶性的〇Sp膜(〇rganic Solderability preservative,有機保焊劑),以此替代包含無 電解電鍍膜的保護膜。藉由形成保護膜或〇sp膜,可提高 防錄及焊料的功能。 又,於焊墊上形成OSP膜時,〇sp膜係非常薄之單分子 膜,故包含零件搭載焊墊(第i焊墊)與保護膜的零件安裝用 焊墊的厚度實質上等同於上述零件搭載焊墊的厚度。又, > 形成上述零件搭載焊墊後,於該焊墊表面形成保護臈,藉 此’使形成於焊墊上表面的保護膜不會自焊墊突出。 繼而,例如利用網版印刷,於第!焊墊15Lk上印刷焊料 膏。上述零件搭載焊墊(第丨焊墊)係如上述所述之錐台形, 故於焊墊的整個表面(上表面與側壁)形成保護膜。因此, 焊料構件(焊料凸點)於第丨焊墊的上表面與側壁潤濕擴散。 並且,經由形成於上述第丨焊墊上的焊料凸點而搭 如1C晶片等電子零件。 繼而,如圖8C所示,利用回焊處理而形成用以搭載化晶 片等的焊料凸點30Lk。 θ 於第2焊墊上以與上述相同的方法形成焊料凸點,且與 例如母板等其他基板連接。由以上操作,製造出本發明的 印刷布線板。 再者,上述本發明之一實施形態的印刷布線板中,亦可 於最上層的樹脂絕緣層與第丨焊墊上,以使第丨焊墊露出之 方式而形成設置有開口部之阻焊劑。 134006.doc -22- 200930163 又’亦可將第1焊墊按照圖9所示之配置,形成於最上層 的樹脂絕緣層1〇1^上,且該等第丨焊墊可由内部導體電路 44Ln + 1來連接。當以上述方式形成第】焊墊時,圖1〇所示之 PAL成為焊墊形成區域(零件搭載用焊墊形成區域以上 述方式所形成之焊墊’可例如將3〇Ln用於信號用,將 32Ln+】用於接地,將31Ln+i用於電源等。此處,零件搭載 用知墊形成區域包含所有焊塾’係面積最小之矩形(包含 正方形及長方形兩者)或圓形(包含圓形及橢圓兩者)的區 © 域。 如圖9所示,較好的是,零件搭載用焊墊具有電源用零 件搭載用焊塾、及接地用零件搭载用焊墊,於零件搭載用 焊墊形成區域内至少形成有使電源用零件搭載用焊墊之間 彼此電性連接之電源用内部導體電路4iLn、及使接地用零 件搭載用焊墊之間彼此電性連接之接地用内部導體電路 41Ln+i中的一者。 p 圖10係自上方觀察最上層的樹脂絕緣層之圖,如該圖所 示,本發明的一實施形態之印刷布線板中,較好的是,於 最上層的樹脂絕緣層上並未形成自焊墊向基板外周方向延 伸之導體電路。較好的是,配置於最上層樹脂絕緣層上的 零件搭載用焊墊形成於焊墊形成區域,且於焊墊形成區域 以外的區域露出最上層的樹脂絕緣層表面。 上述本申請案發明的一實施形態之印刷布線板中,並不 具備先前例所具有的核心基板。一般而言,若不具備核心 基板’則印刷布線板的剛性會降低、或熱膨脹係數會增 134006.doc -23- 200930163 大°從而’使連接電子零件與印刷布線板的焊料凸點上會 梵到較大的應力,從而導致連接可靠性出現問題。 然而,上述本發明之一實施形態的印刷布線板中,焊料 凸點形成於第1焊墊的上表面與側壁上,故可使焊料構件 與零件搭載用焊墊之間的結合力變高。從而’焊料構件難 ' 以自上述零件搭载用焊墊剝離,故即使不具有核心基板, - 與1c晶片的連接可靠性亦不會出現問題。再者,若至少對 第1焊墊(零件搭栽用焊墊)的側面進行粗化,則可進一步提 ® 尚焊塾與焊料凸點的密著強度。 又,當剖面形狀為矩形之焊墊時,若將焊料凸點形成至
焊墊的側面,則會縮短焊料凸點間的距離。然而,如圖8B 所不’上述零件搭載用焊墊的剖面形狀(垂直於最上層的 樹脂絕緣層表面的方向)為錐台形,故即使焊料凸點形成 於第1焊墊側壁,亦可使鄰接之焊料凸點彼此之間保持較 寬的距離。 Φ 又,如上述所示,最上層之樹脂絕緣層的表面為凹凸 面,故底部填充劑的潤濕性變得更好,從而可提高底部填 充劑之填充性。又,隨之,亦可提高底部填充劑與最上層 的樹脂絕緣層之密著強度。 [實施形態之變形] 本發明並不限於上述實施形態,可進行各種變形。 上述實施形態中,利用超音波使構成支持構件SM之金 屬箔(FU、FL)與其他金屬箔(11U、11L)進行接合。然而, 兩金屬泊之接合方法並不限於此。自最初開始直至使兩金 134006.doc -24· 200930163 屬箔分離之製造步驟(參照圖2八〜圖7 〇 } τ ^要可將兩金 屬㈣合,則亦可使用其他接合方法,例如可使用利 著劑的黏合方法、實施谭接的黏合方法等。 再者,利用接著劑使支持構件⑽與金屬㈣合時,構 成支持構件SM之S亦可由絕緣材、非絕緣材中之任一者來 . 形成。再者,上述支持構件SM可為金屬板,亦可為於表 . 面具有金屬箔者。 、 當使用兩面具有金屬落之纖維強化塑膠(FRP,fiber reinforced plastics)板作為支持構件8]^時,於該支持構件 SM上積層金;|荡(111;、UL),錢,㈣接著劑對上述 金屬箔的外周部與支持構件8河進行固定。其後,利用上 述圖3C以後之步驟來製造印刷布線板。 又,當如上述所示使用接著劑時,較好的是使用滿足以 下必要條件之接著劑。 (a) 圖2C至圖7B的各步驟處理中,支持構件SM與金屬 φ 箔(111;、11L)之間未剝離。不會出現由於形成於金屬箔上 的絕緣層之硬化、收縮等而導致金屬箔因撓 曲、折斷、彎曲、變形等所引起變形、或破損。 (b) 不會使圖2C至圖7B之各步驟中的處理液受污染等。 - 對應於以上(a)及(b)的必要條件,選擇於圖2C至圖7B的 各步驟中之處理溫度下不會軟化、熔融之樹脂。 又,對於支持構件SM與金屬箔(丨丨υ、丨丨L),不僅使外 周部而是使整個面接合時,較好的是,使用滿足以下必要 條件的接著劑’即,可於未達使印刷布線板劣化之溫度下 134006.doc •25· 200930163 使中間基板18U、18L與支持構件;^分離。 .具體而言,可選擇··於圖2(:至圖6B之各步驟中的處理 /皿度(例如18G C )下不會軟化、熔融且於未達中間基板的劣 化溫度或於焊接溫度(例如戰)以下會軟化、熔融之熱可 塑性樹脂。 又亦可替代上述實施形態中所使用之超音波接合,而 利用焊料來使支持構件81^與金屬箔(uu、UL)接合。然 而,當實施焊接時,接合部受到較高的熱。為了使上述熱 損傷不會波及到印刷布線板之設置有布線的區域,較好的 是不對整個面進行焊接而是實施局部焊接。 根據本申請案之實施例或變形例,使支持構件SM與金 屬箔(11U、11L)接合,藉此,使自最初之步驟直至中間基 板的分離步驟’均可確保支持構件SM與金屬箔(11U、 11L)間的密著性。因此’不僅可防止絕緣層產生硬化、收 縮’亦可防止金屬箔(11U、11L)變形(例如變形、撓曲、 折斷、彎曲等)或破損。從而,可製造出包含金屬箔之焊 墊(C4焊墊)與通孔導體間之連接可靠性優異的印刷布線 板。又,亦可製造出包含金屬箔之焊墊的斷線或位置精度 優異之印刷布線板。 [實施例] 以下,使用實施例詳細說明本發明,但本發明並不限於 該等實施例。 (實施例1)印刷布線板之製造 (1)母材BS之製造 134006.doc •26· 200930163 作為支持構件SM,使用於厚度為0.4 mm的環氧玻璃板 的兩面積層厚度為18 μπι的銅羯FU及FL而成之雙面鋼笔積 層板SM(商品編號:MCL-E679 FGR日立化成股份有限公 司製造)(參照圖2Α)。 繼而’如圖2Α所示,雙面銅箔積層板SM之兩面,係由 - 厚度為18 μηι的銅箔11U及11L的第1面重疊於鋼箔積層板 上而成。銅箔11U及11L中,一面為粗面(有凹凸的面),而 第2面為粗面(有凹凸的面)。 n β 繼而,設置超音波接合裝置的焊頭,使銅箔與雙面銅箔 積層板於距離各端部位於20 mm内側的位置進行接合。其 後,於以下條件下使焊頭沿四邊移動,藉此將銅箔積層板 與銅箔接合(參照圖2C及2D)。 焊頭的振幅:約12 μιη 焊頭的頻率:f=28 kHz 焊頭對銅羯施加的壓力:?=約kgf 焊頭對銅箱的進給速度:¥=約1〇 mm/sec 圖2B與圖2C表示雙面銅箔積層板與金屬箔的固定部 分。固定部分係自金屬箔的端部向其中心部而位於2〇 •内側的位置。又,兩者的固定寬度為2mm的寬度。 繼而,使用市售品於銅箔上形成蝕刻阻劑。其後,實施 曝光、顯影處理,如圖3A及圖3B所示,以覆及接合部分 (AD)之方式而將餘刻阻劑圖案化。 繼而,藉由使用包含氣化銅等的蝕刻液之蓋孔製程,去 除未形成姓刻阻劑之部分的銅箔1?1;及11Lf、以及FL與 134006.doc -27- 200930163 11L。其後,按照常法將触刻阻劑剝離,製造母材B s。 (2)利用積層製程來形成積層體 於如以上所製造之母材BS的兩面(金屬箔的第2面)貼附 積層布線用層間薄膜(ABF系列,Ajin〇m〇t〇 Fine “仏⑽股 伤有限公司製造),於約170 °C下熱硬化丨8〇分鐘,形成樹 ' 脂絕緣層(最上層的樹脂絕緣層)10U及10L » • 繼而,如圖4A所示,使用二氧化碳雷射來形成通孔用的 開口部。 繼而,使用50 g/L的高猛酸溶液,於5〇〜8〇〇c下用υ分 鐘使樹脂絕緣層的表面粗化。接著,使用市售的電鍍浴來 進行無電解銅電鍍,如圖4B所示,形成厚度約為〇3〜i μπι 的無電解銅電鍍膜(化學銅電鍍膜,。 繼而,積層市售的電鍵抗姓劑用的乾膜。其後如圖5a 所示’利用照相法將電鍍抗蝕劑圖案化。 將形成於樹脂絕緣層上的無電解銅電鍍膜作為電極來進 ❹ 行電解銅電鍛,於未形成電鐘抗姓劑之部分的無電解銅電 錄膜上形成厚度為5〜20 μιη的電解銅電鍍膜。其後,去除 電鐘抗钱劑。 繼而如圖5Β所示,去除存在於電解銅電鍍膜間的無電 解銅電錢骐,形成導體電路19U及19L、與通孔導艎ΐ4ϋ及 】4L此處所形成之通孔導體填充於形成於樹脂絕緣層上 之開口部,且該通孔導體的上表面與形成於同一樹脂絕緣 層上的導體圖案的上表面位於同一平面上。 反覆實施8次該步驟,構成包含8層樹脂絕緣層與8層導 134006.doc -28- 200930163 體層的積層體17U及17L(參照圖6A) » (3)第2外部連接端子(第2焊墊)之形成 將包含8層之積層體17U及17L的最下層的樹脂絕緣層 10UN、1OLN(形成於支持構件之相反側的樹脂絕緣層)的表 面、及形成於該樹脂絕緣層上之導體圖案的表面粗化。上 述樹脂絕緣層表面之粗化,可藉由將此處所形成之積層體 17U及17L浸潰於兩猛酸水溶液中而進行。又,上述導體 電路之粗化係使用上述CZ系列來進行。
繼而,於最下層的層間樹脂絕緣層、與形成於最下層的 層間樹脂絕緣層上之導體電路上,使用市售品來形成阻焊 劑20U及20L。繼而,於該等阻焊劑上重疊掩模,利用光 微影於阻焊劑20U及20L形成開口部。將自該開口部露出 之通孔導體表面及導體㈣的表面作為第2外部連接端子 (參照圖6A)。 (4)自支持構件SM之剝離與第丨外部連接端子(第丨焊墊)之 形成
设疋切割部位’以使其位於替告从A 、緊罪於接合部位之内侧(參 照圖6B之A1及A2),於該部位谁弁 進仃切割。繼而,自支持構 件SM分別剝離積層體1711及17L,品& a 10T/A 而作為中間基板18U及 18L(參照圖 7A、B)。 於自支持構件SM剝離、露出
出之積層體18L的銅箔11L 上,積層市售的蝕刻阻劑用乾 賊 繼而,利用昭相法 刻阻劑圖案化(參照圖8 A)。 ~ H法⑽ 藉由上述操作,為了保護 ^成於阻焊劑20L上的第2焊墊 134006.doc -29- 200930163 以免其接觸到蝕刻劑,而積層與上述相同的蝕刻阻劑,使 其覆蓋於阻焊劑20L的整個面及開口部。 繼而,使用以氣化銅為主成分的蝕刻液,於〇 3〜〇 8 MPa的喷霧壓力下進行㈣,去除未形成㈣&餘劑的部 分的銅箔,從而形成第!焊墊。如圖8B所示,第i焊墊 15Lk(k=l〜M)的形狀係,與最上層的層間樹脂絕緣層 的第1面的表面接觸之底面面積大於搭載電子零件之側的 上表面面積的錐台形。 又,如上述所示,最上層之樹脂絕緣層形成於銅箔的具 有凹凸之面上。因此,利用蝕刻將銅箔去除,藉此,於最 上層的樹脂絕緣層的第1面表面形成自銅箔的凹凸面所轉 印之凹凸。 繼而,如圖8B所示,去除蝕刻阻劑,形成包含複數個零 件搭載焊墊(第1焊墊)的焊墊群。利用銅箔11L來形成零件 搭載焊墊(第1焊墊),故各焊墊的厚度可大致均勻。又將 抗蝕劑作為蝕刻掩模而形成第〗焊墊,故於焊墊上表面不 會形成自焊墊突出之電解電鍍層。 (5)焊墊之表面處理 形成第 1 焊墊後,用 〇SP(〇rganic Solderability Preservative, 有機保焊劑)對各第1焊墊及各第2焊墊的表面進行處理, 形成保護膜。藉此,於焊墊上形成非常薄之單分子膜的保 護膜,且,包含上述零件搭載用焊墊(第1焊墊)及保護膜之 零件安裝用焊墊的厚度實質上與第1焊墊的厚度相同。 又’形成上述第1焊墊後’於其表面形成保護膜,故於焊 134006.doc -30· 200930163 塾上表面不會形成自焊墊突出之保護膜。 (6)焊料凸點之形成 繼而,如圖8C所示,利用網版印刷法於上述第i焊墊與 第2焊墊上印刷焊料膏,利用回焊而於上述第丨焊墊及第2 焊墊上形成焊料凸點(於圖8(:中省略第2焊墊上的焊料凸 • 點)。於上述第1焊墊的整個表面(上表面與側壁)上形成保 • 護膜,故焊料凸點於第1焊墊的上表面及側壁潤濕擴散, 且形成於該部分上。 ® 本申凊案的第1實施例並不具有核心基板,但由於焊料 凸點形成於上述第1焊墊的上表面及側壁上,故可使焊料 凸點與第1焊墊之間的結合力提高。從而,使焊料凸點難 以自第1焊墊剝離。 又,第1焊墊的剖面形狀為錐台形,故鄰接之焊料凸點 間的距離與焊墊的距離大致相同,可保持較寬的距離。 又,實施例1中,於最上層的樹脂絕緣層與第i焊墊上, 0 未形成具有使上述第1焊墊露出的開口部的阻焊劑。因 此,與具有阻焊劑之印刷布線板相比,會增大最上層的樹 脂絕緣層表面與1C晶片之間的距離。從而,可使將1(:晶片 與印刷布線板間密封的底部填充劑具有良好的填充性。 又,如上述所述,最上層的樹脂絕緣層表面為凹凸面, 故底部填充劑的潤濕性更好,從而可提高底部填充劑之填 充性。又,隨之,亦可提高底部填充劑與最上層的樹脂絕 緣層之密著強度。 (實施例2) 134006.doc 200930163 作為支持構件SM,使用於厚度為0.4 mm的纖維強化塑 朦板的兩面積層有厚度為5 μιη的銅箔FU及FL而成之雙面 銅猪積層板作為基板SM,利用環氧系接著劑,將銅箔固 定於該銅箔FU及卩1^上》除此以外,以與實施例丨相同的方 式形成印刷布線板。 (實施例3)
於第1及第2焊墊兩者的表面上,依次形成無電解鎳電鍍 膜、無電解金電鍍膜,作為保護膜,而替代實施例丨中作 為保護膜而形成於第1及第2焊墊兩者上的〇Sp膜。於上述 第1焊墊的上表面與侧壁形成有該保護膜。
除此以外,以與實施例丨相同的方式形成印刷布線板。 本實施例中,由於使形成於各第!焊墊上的保護膜的厚度 保持均勻’故形成保護膜時可不利用電解電鑛而利用無電 解電鑛來進行。又,電子零件安裝用焊塾係由包含電子零 件搭載用焊墊與無電解電鑛膜之保護膜而形成。從而,可 使電子零件的雜與電子零件安裝料墊間保持均勻的距 (實施例4) 使用第1面平滑且第2面為叙而夕知# 巧粗面之銅洎,而替代實施例1 中用於第1焊墊的形成中之鋼箔 白1U及HL。又,於第1焊墊 形成後且對蝕刻阻劑實施剝 入 膦之刖,使第1焊墊的側面粗 Γ:Γ:,以與實施例1相同的方式形成印刷布線 :壁:二實施例4的第1焊塾成為上表面為平滑的面,且 側壁為具有凹凸之面。 134006.doc -32· 200930163 (實施例5) 於第1焊塾及第2焊塑*上均不形成實施例1中所形成之保 護膜》除此以外,以與實施例1相同的方式形成印刷布線 板。 第1焊墊僅由銅箔形成’故第1各焊墊的厚度均勻。從 • 而’可將1C等電子零件的各電極與各第i焊墊間保持固定 . 距離’並且’可減少用於形成焊料凸點的焊料量。從而, 可減小印刷布線板與電子零件間的連接電阻。 ❹(實施例6) 實施例5中’為了提高焊料凸點與第1焊墊間的接合強度 而進行CZ處理,使第1焊墊的表面粗化,且於第1焊墊的上 表面與側壁形成凹凸面。除此以外,以與實施例〗相同的 方式形成印刷布線板。 (實施例7) 實施例6中,於第丨焊墊及第2焊墊的兩者上均形成包含 〇 無電解金電鍍膜的保護膜。除此以外’以與實施例i相同 的方式形成印刷布線板。 (實施例8) ' 實施例6中,於第1焊墊及第2焊墊的兩者上使用〇SP形 &保護膜。除此以外,以與實施例i相同的方式形成印刷 布線板。 (實施例9) 實施例9中,將用於實施例2中的FRp板用作支持構件。 於該FRP板上積層銅落,其後,利用環氧系接著劑,將銅 134006.doc -33- 200930163 •治的外周部與支持構件固定。其後,利用實施例1中的圖 3C之後的步驟來製造印刷布線板。 [產業上之可利用性] 如上所述’本發明之可撓性印刷布線板可用作薄型的印 刷布線板’適用於實現裝置的小型化。 進而,本發明之可撓性印刷布線板,適用於以較佳的良 率製造連接可靠性優異之薄型印刷布線板。 【圖式簡單說明】
圖1A係本發明之印刷布線板的剖面圖。 圖1B係本發明之印刷布線板的平面圖。 圖2A係表示本發明之印刷布線板之製造步驟的步驟圖 (其 1)。 圖2B係表示本發明之印刷布線板之製造步驟的步驟圖 (其 2)。 圖2C係表示本發明之印刷布線板之製造步驟的步驟圖 (其 3)。 圖2D係表示本發明之印刷布線板之製造步驟的步驟圖 (其 4)。 圖3A係表示本發明之印刷布線板之製造步驟的步驟圖 (其 5) » 圖3B係表示本發明之印刷布線板之製造步驟的步驟圖 (其 6) 〇 圖3C係表示本發明之印刷布線板之製造步驟的步驟圖 (其 7)。 134006.doc -34-
200930163 圖4A係表示本發明之印刷布線板之製造沪麟 (其 8)。 圖4B係表示本發 明之印刷布線板之製造少雜 (其 9)。 圖5 A係表示本發明之印刷布線板之製造夕鱗 (其 10) 〇 驟圖 圖5B係表示本發明之印刷布線板之製造少雜’’ (其 11)。
圖6A係表示本發明之印刷布線板之製造夕驟的少雜 (其 12)。 圖6B係表示本發明之印刷布線板之製造少驟的少驟圖 (其 13)。 圖7A係表示本發明之印刷布線板之製造步驟的步棘圖 (其 14)。 圖7B係表示本發明之印刷布線板之製造步驟的步棘圖 ❿ (其15)。 圖8A係表示本發明之印刷布線板之製造步驟的步驟圖 (其 16) 〇 圖8B係表示本發明之印刷布線板之製造步驟的步驟圖 (其 17)。 圖8C係表示本發明之印刷布線板之製造步驟的步驟圖 (其 18)。 圖9係模式性表示設置於本發明的印刷布線板之最外層 的焊墊與焊墊間的布線之圖(其1)。 134006.doc -35- 200930163 圖1 〇係模式性表示設置於本發明的印刷布線板之最外層 的焊墊形成區域、形成於上述焊墊形成區域的焊墊與焊墊 間的布線之圖(其2)。 圖11係表示利用先前之方法所形成之印刷布線板及焊墊 的剖面形狀之圖。
❹ 【主要元件符號說明】 10Lj(i=l~N)、l〇Uj(i=l~N) 樹脂絕緣層 11U、11L 金屬箔 12U、12L 抗钱劑 14U、14L、14Li,i〜14Lj,m、14Ln,i、 通孔導體 14Ln,m、14Un,m/2+i、14Un,m/2 15Lk(k=l 〜M) 第1焊墊 17U、17L 積層體 18L 積層體 19U(、19Li(i=l〜N) 導體電路 20L > 20U 阻焊劑 30Lk(k=l 〜M) 焊料構件 31 Ln ' 31 Ln+m 電源用焊墊 4 1 Ln ' 44Ln+l 内部導體電路 100 印刷布線板 AD 接合部 BS 母材 FU ' FL 導體層 PUi ' PL, 無電解電鍍犋 134006.doc -36- 200930163
PRLi〜PRLm RU! ' RL, S SM 抗蝕劑圖案 電鍍抗蝕劑圖案 絕緣構件 支持構件 ❹
134006.doc -37-

Claims (1)

  1. 200930163 十、申請專利範圍: 1. 一種印刷布線板,其特徵在於包括: 複數個樹脂絕緣層,各樹脂絕緣層具有通孔導體用之 開口部; 複數個導體層’各導體層具有導體電路; -通孔導體,形成於上述開口部,且將形成於上述導體 層中不同導體層的導體電路彼此相連接;及 零件搭載用焊墊,形成於上述複數個樹脂絕緣層中位 D 於最外的最上層樹脂絕緣層上,用以搭載電子零件;且 上述樹脂絕緣層與上述導體層交替積層,上述零件搭 載用焊墊係由銅箔所形成。 2. 如請求項1之印刷布線板,其中 上述零件搭載用焊墊,係與上述最上層樹脂絕緣層之 表面接觸的底面面積大於搭載上述電子零件之側的上表 面面積之錐台形。 3,如請求項〗之印刷布線板,其中 r 於上述零件搭載用焊墊之搭載上述電子零件之側的上 表面、及上述零件搭載用焊墊的側面上形成有焊料構 件。 4. 如請求項3之印刷布線板,其中 上述零件搭載用焊墊的侧面係粗化面。 5. 如請求項1之印刷布線板,其中 於上述最上層樹脂絕緣層上未形成自上述焊墊向基板 外周方向拉出的導體電路。 134006.doc 200930163 6.如請求項1之印刷布線板,其中 配置於上述最上層樹脂絕緣層上之上述零件搭載用焊 塑1係形成於焊墊形成區域,且最上層樹脂絕緣層之表面 係於上述焊墊形成區域以外的區域中露出。 7,如請求項1之印刷布線板,其中 於上述零件搭載用焊墊之上表面及側面形成有保護 . 膜。 8·如請求項1之印刷布線板,其中 上述層間樹脂絕緣層係包含填充材(玻璃布及玻璃長纖 維除外)之絕緣層。 9.如請求項1之印刷布線板,其中 上述零件搭載用焊墊包括電源用零件搭載用焊墊及接 地用零件搭載用焊墊; 上述零件搭載用焊墊形成區域内形成有電源用内部導 體電路及接地用内部導體電路之至少一方,前述電源用 ❹ 内部導體電路將電源用零件搭載用焊墊彼此電性連接’ 前述接地用内部導體電路將接地用零件搭載用焊墊彼此 電性連接。 • 10. 一種印刷布線板之製造方法,其包含以下步驟: 將金屬箔利用接著或接合而固定於支持構件; 於上述金屬箔上形成樹脂絕緣層; 於上述樹脂絕緣層形成通孔導體用開口部; 於上述樹脂絕緣層上形成導體電路; 於上述開口部形成將上述導體電路與上述金屬箱電性 134006.doc 200930163 11. 12. ❺ 13. 14. 15. 連接的通孔導體; 將支持構件與金屬箔分離;及 由上述金屬箔形成用以與其他基板或電子零件電性連 接的外部端子。 如請求項10之印刷布線板之製造方法,其中 上述導體電路之形成與上述通孔導體之形成係同時進 行。 如請求項10之印刷布線板之製造方法,其中 上述金屬箔與上述支持構件之固定係藉由將上述金屬 箔之外周部接著或接合於上述支持構件而進行。 如請求項10之印刷布線板之製造方法,其中進而包含以 下步驟: 於上述樹脂絕緣層上及上述導體電路上形成上層樹脂 絕緣層; 於上述上層樹脂絕緣層形成上層通孔導體形成用開口 部; 於上述上層樹脂絕緣層上形成上層導體電路;及 於上述上層開口部形成將上述導體電路與上述上層導 體電路電性連接的上層通孔導體。 如請求項13之印刷布線板之製造方法,其中 上述上層導體電路之形成與上述通孔導體之形成係同 時進行。 如請求項10之印刷布線板之製造方法,其中 上述支持構件係金屬板,或係包含支持母材與覆蓋上 134006.doc 200930163 述支持母材表面的金屬之板狀構件。 16. 如請求項1 5之印刷布線板之製造方法,其中 上述金屬係金屬箔。 17. 如請求項16之印刷布線板之製造方法,其中 上述支持構件與上述金屬箔係利用超音波而接合。 18. 如請求項1 5之印刷布線板之製造方法,其中 上述支持構件係銅箔積層板。 ©19.如請求項18之印刷布線板之製造方法,其中 上述支持構件與上述金屬箔係利用超音波而接合。 參 134006.doc
TW097132582A 2007-09-20 2008-08-26 印刷布線板 TWI396475B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US97397107P 2007-09-20 2007-09-20
US98888707P 2007-11-19 2007-11-19
US12/188,795 US8238114B2 (en) 2007-09-20 2008-08-08 Printed wiring board and method for manufacturing same

Publications (2)

Publication Number Publication Date
TW200930163A true TW200930163A (en) 2009-07-01
TWI396475B TWI396475B (zh) 2013-05-11

Family

ID=40467760

Family Applications (3)

Application Number Title Priority Date Filing Date
TW101103981A TWI396478B (zh) 2007-09-20 2008-08-26 印刷布線板
TW097132582A TWI396475B (zh) 2007-09-20 2008-08-26 印刷布線板
TW100104682A TWI365685B (en) 2007-09-20 2008-08-26 Method for manufacturing printed wiring board

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW101103981A TWI396478B (zh) 2007-09-20 2008-08-26 印刷布線板

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW100104682A TWI365685B (en) 2007-09-20 2008-08-26 Method for manufacturing printed wiring board

Country Status (7)

Country Link
US (4) US8238114B2 (zh)
EP (1) EP2068605A4 (zh)
JP (2) JPWO2009037939A1 (zh)
KR (3) KR20120038023A (zh)
CN (2) CN102612252B (zh)
TW (3) TWI396478B (zh)
WO (1) WO2009037939A1 (zh)

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080098692A (ko) * 2005-11-02 2008-11-11 이비덴 가부시키가이샤 반도체 장치용 다층 프린트 배선판 및 그 제조 방법
US8240036B2 (en) 2008-04-30 2012-08-14 Panasonic Corporation Method of producing a circuit board
JP2010118635A (ja) * 2008-11-12 2010-05-27 Ibiden Co Ltd 多層プリント配線板
US8686300B2 (en) 2008-12-24 2014-04-01 Ibiden Co., Ltd. Printed wiring board and method for manufacturing the same
US8592691B2 (en) * 2009-02-27 2013-11-26 Ibiden Co., Ltd. Printed wiring board
TWI390692B (zh) * 2009-06-23 2013-03-21 Unimicron Technology Corp 封裝基板與其製法暨基材
US9332642B2 (en) 2009-10-30 2016-05-03 Panasonic Corporation Circuit board
CN102598883A (zh) * 2009-10-30 2012-07-18 松下电器产业株式会社 电路板以及在电路板上安装有元件的半导体装置
JP2011138868A (ja) * 2009-12-28 2011-07-14 Ngk Spark Plug Co Ltd 多層配線基板
JP5302920B2 (ja) * 2010-03-12 2013-10-02 日本特殊陶業株式会社 多層配線基板の製造方法
JP5302927B2 (ja) * 2010-03-31 2013-10-02 日本特殊陶業株式会社 多層配線基板の製造方法
TWI411073B (zh) * 2010-08-13 2013-10-01 Unimicron Technology Corp 嵌埋被動元件之封裝基板及其製法
US20120152606A1 (en) * 2010-12-16 2012-06-21 Ibiden Co., Ltd. Printed wiring board
JP5693977B2 (ja) 2011-01-11 2015-04-01 新光電気工業株式会社 配線基板及びその製造方法
US8844125B2 (en) 2011-01-14 2014-09-30 Harris Corporation Method of making an electronic device having a liquid crystal polymer solder mask and related devices
CN103229605B (zh) * 2011-07-25 2016-06-08 日本特殊陶业株式会社 布线基板
KR101234759B1 (ko) * 2011-09-28 2013-02-19 주식회사 심텍 단층 기판의 제조방법
JP5722201B2 (ja) * 2011-12-05 2015-05-20 日本特殊陶業株式会社 配線基板の製造方法
US20130146345A1 (en) * 2011-12-12 2013-06-13 Kazuki KAJIHARA Printed wiring board and method for manufacturing the same
KR20130089497A (ko) * 2012-02-02 2013-08-12 삼성전기주식회사 인쇄회로기판 제조용 캐리어와 그 제조 방법
US20130215586A1 (en) * 2012-02-16 2013-08-22 Ibiden Co., Ltd. Wiring substrate
JP5998643B2 (ja) * 2012-05-30 2016-09-28 凸版印刷株式会社 積層基板および多層配線板の製造方法
CN102672296A (zh) * 2012-06-05 2012-09-19 哈尔滨工业大学 多层堆叠芯片低温超声键合形成单金属间化合物焊点的方法
JP6054080B2 (ja) * 2012-07-20 2016-12-27 新光電気工業株式会社 支持体及びその製造方法、配線基板の製造方法、電子部品装置の製造方法、配線構造体
JP2014027125A (ja) * 2012-07-27 2014-02-06 Ibiden Co Ltd プリント配線板の製造方法
JP5928601B2 (ja) * 2012-09-20 2016-06-01 株式会社村田製作所 配線基板、および、配線基板の製造方法
US9520222B2 (en) * 2012-09-28 2016-12-13 Ibiden Co., Ltd. Wiring board and method for manufacturing wiring board
US9502336B2 (en) * 2013-03-13 2016-11-22 Intel Corporation Coreless substrate with passive device pads
KR20150025245A (ko) * 2013-08-28 2015-03-10 삼성전기주식회사 인쇄회로기판용 동박 적층판 및 그의 제조방법
JP2015115335A (ja) * 2013-12-09 2015-06-22 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
JP2015115334A (ja) * 2013-12-09 2015-06-22 イビデン株式会社 プリント配線板及びプリント配線板の製造方法
TWI666749B (zh) * 2014-02-19 2019-07-21 矽品精密工業股份有限公司 封裝基板及封裝結構
JP2015231003A (ja) * 2014-06-06 2015-12-21 イビデン株式会社 回路基板および回路基板の製造方法
US9859159B2 (en) * 2015-03-10 2018-01-02 Unimicron Technology Corp. Interconnection structure and manufacturing method thereof
JP2016219452A (ja) * 2015-05-14 2016-12-22 富士通株式会社 多層基板及び多層基板の製造方法
WO2017051809A1 (ja) * 2015-09-25 2017-03-30 大日本印刷株式会社 実装部品、配線基板、電子装置、およびその製造方法
US10249561B2 (en) * 2016-04-28 2019-04-02 Ibiden Co., Ltd. Printed wiring board having embedded pads and method for manufacturing the same
CN117241501A (zh) * 2016-07-01 2023-12-15 三菱瓦斯化学株式会社 半导体元件搭载用封装体基板的制造方法和半导体元件安装基板的制造方法
US10178764B2 (en) * 2017-06-05 2019-01-08 Waymo Llc PCB optical isolation by nonuniform catch pad stack
CN109788665B (zh) * 2017-11-14 2020-07-31 何崇文 含电子元件的线路基板及其制作方法
US11640934B2 (en) * 2018-03-30 2023-05-02 Intel Corporation Lithographically defined vertical interconnect access (VIA) in dielectric pockets in a package substrate
WO2020121652A1 (ja) * 2018-12-14 2020-06-18 三菱瓦斯化学株式会社 半導体素子搭載用パッケージ基板の製造方法
KR20200097977A (ko) * 2019-02-11 2020-08-20 삼성전기주식회사 인쇄회로기판
JP7411354B2 (ja) * 2019-08-30 2024-01-11 イビデン株式会社 プリント配線板およびその製造方法
JP2021093417A (ja) * 2019-12-09 2021-06-17 イビデン株式会社 プリント配線板、及び、プリント配線板の製造方法
US11232998B2 (en) * 2019-12-31 2022-01-25 Advanced Semiconductor Engineering, Inc. Semiconductor device package and method of manufacturing the same
JP7437993B2 (ja) * 2020-03-26 2024-02-26 日本メクトロン株式会社 フレキシブルプリント配線板を用いたヒータ及びその製造方法
TWI825648B (zh) * 2022-03-31 2023-12-11 欣興電子股份有限公司 電路板及其製造方法
CN117082728B (zh) * 2023-09-04 2024-03-19 江西省鑫聚能科技有限公司 单面fcob线路载板叠构及制作工艺

Family Cites Families (55)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5797970U (zh) * 1980-12-08 1982-06-16
US4937653A (en) 1988-07-21 1990-06-26 American Telephone And Telegraph Company Semiconductor integrated circuit chip-to-chip interconnection scheme
CN1047716C (zh) * 1991-02-07 1999-12-22 霍尔德斯科技有限公司 在印刷电路板钻孔过程中贴靠印刷电路板的引入板或垫板
US5487999A (en) * 1991-06-04 1996-01-30 Micron Technology, Inc. Method for fabricating a penetration limited contact having a rough textured surface
EP0526133B1 (en) * 1991-07-26 1997-03-19 Nec Corporation Polyimide multilayer wiring substrate and method for manufacturing the same
FR2711008B1 (fr) 1993-10-08 1995-11-24 Framatome Sa Générateur de vapeur à éléments de blocage de la rue d'eau à pivotement.
JP2809088B2 (ja) * 1994-01-31 1998-10-08 カシオ計算機株式会社 半導体装置の突起電極構造およびその突起電極形成方法
JP3458023B2 (ja) * 1995-08-01 2003-10-20 メック株式会社 銅および銅合金のマイクロエッチング剤
JPH1041610A (ja) 1996-07-25 1998-02-13 Ibiden Co Ltd プリント配線板の製造方法
WO1998027798A1 (fr) * 1996-12-19 1998-06-25 Ibiden Co., Ltd. Carte a circuit imprime et procede de fabrication
US5942314A (en) * 1997-04-17 1999-08-24 Mitsui Mining & Smelting Co., Ltd. Ultrasonic welding of copper foil
JPH10303252A (ja) * 1997-04-28 1998-11-13 Nec Kansai Ltd 半導体装置
JP3961092B2 (ja) * 1997-06-03 2007-08-15 株式会社東芝 複合配線基板、フレキシブル基板、半導体装置、および複合配線基板の製造方法
US6335571B1 (en) * 1997-07-21 2002-01-01 Miguel Albert Capote Semiconductor flip-chip package and method for the fabrication thereof
US5973405A (en) * 1997-07-22 1999-10-26 Dytak Corporation Composite electrical contact structure and method for manufacturing the same
MY120077A (en) * 1998-06-26 2005-08-30 Ibiden Co Ltd Multilayer printed wiring board having a roughened inner conductor layer and production method thereof
JP2000252380A (ja) 1999-02-25 2000-09-14 Mitsui Chemicals Inc はんだ接続用パッドおよびそのはんだ接続用パッドを用いた半導体搭載用基板
JP3635219B2 (ja) * 1999-03-11 2005-04-06 新光電気工業株式会社 半導体装置用多層基板及びその製造方法
JP3647307B2 (ja) * 1999-04-19 2005-05-11 キヤノン株式会社 プリント配線基板および電子機器
EP2265101B1 (en) * 1999-09-02 2012-08-29 Ibiden Co., Ltd. Printed circuit board and method of manufacturing printed circuit board
EP1259103B1 (en) * 2000-02-25 2007-05-30 Ibiden Co., Ltd. Multilayer printed wiring board and method for producing multilayer printed wiring board
JP4444435B2 (ja) * 2000-03-06 2010-03-31 ソニーケミカル&インフォメーションデバイス株式会社 プリント配線基板及びプリント配線基板の製造方法
EP1278612B1 (en) 2000-03-10 2010-02-24 Chippac, Inc. Flip chip Interconnection structure and method of obtaining the same
TW457545B (en) 2000-09-28 2001-10-01 Advanced Semiconductor Eng Substrate to form electronic package
JP3910363B2 (ja) * 2000-12-28 2007-04-25 富士通株式会社 外部接続端子
TW507511B (en) 2001-04-06 2002-10-21 Phoenix Prec Technology Corp Method for producing core substrate for build-up circuit board
KR100693140B1 (ko) * 2001-05-15 2007-03-13 엘지전자 주식회사 인쇄회로기판의 제조방법
JP2002353593A (ja) * 2001-05-25 2002-12-06 Toppan Printing Co Ltd プリント配線板およびその製造方法
US20070108609A1 (en) 2001-07-19 2007-05-17 Samsung Electronics Co., Ltd. Bumped chip carrier package using lead frame and method for manufacturing the same
JP2003133711A (ja) * 2001-10-23 2003-05-09 Matsushita Electric Ind Co Ltd プリント配線板とその製造方法および電子部品の実装方法
JP3664720B2 (ja) * 2001-10-31 2005-06-29 新光電気工業株式会社 半導体装置用多層回路基板の製造方法
US6946205B2 (en) 2002-04-25 2005-09-20 Matsushita Electric Industrial Co., Ltd. Wiring transfer sheet and method for producing the same, and wiring board and method for producing the same
JP3591524B2 (ja) * 2002-05-27 2004-11-24 日本電気株式会社 半導体装置搭載基板とその製造方法およびその基板検査法、並びに半導体パッケージ
US20040099716A1 (en) * 2002-11-27 2004-05-27 Motorola Inc. Solder joint reliability by changing solder pad surface from flat to convex shape
JP3811680B2 (ja) * 2003-01-29 2006-08-23 富士通株式会社 配線基板の製造方法
KR100442918B1 (ko) 2003-02-06 2004-08-02 엘지전자 주식회사 다층인쇄회로기판의 제조방법
KR100834591B1 (ko) 2003-05-19 2008-06-02 다이니폰 인사츠 가부시키가이샤 양면 배선기판과, 양면 배선기판 제조방법 및 다층배선기판
JP4104490B2 (ja) * 2003-05-21 2008-06-18 オリンパス株式会社 半導体装置の製造方法
US7242592B2 (en) * 2003-06-24 2007-07-10 Amphenol Corporation Printed circuit board for high speed, high density electrical connector with improved cross-talk minimization, attenuation and impedance mismatch characteristics
US7167375B2 (en) 2004-01-16 2007-01-23 Motorola, Inc. Populated printed wiring board and method of manufacture
JP4541763B2 (ja) 2004-01-19 2010-09-08 新光電気工業株式会社 回路基板の製造方法
JP4460341B2 (ja) 2004-04-09 2010-05-12 日本特殊陶業株式会社 配線基板およびその製造方法
US6956165B1 (en) * 2004-06-28 2005-10-18 Altera Corporation Underfill for maximum flip chip package reliability
JP4170266B2 (ja) 2004-07-02 2008-10-22 日本特殊陶業株式会社 配線基板の製造方法
KR101169829B1 (ko) * 2004-12-22 2012-07-30 신닛테츠가가쿠 가부시키가이샤 Cof 기판용 적층체 및 그 제조방법 및 이 cof 기판용 적층체를 이용해서 형성한 cof 필름 캐리어 테이프
TWI268130B (en) * 2004-12-23 2006-12-01 Phoenix Prec Technology Corp Method for fabricating a multi-layer packaging substrate
KR20080098692A (ko) 2005-11-02 2008-11-11 이비덴 가부시키가이샤 반도체 장치용 다층 프린트 배선판 및 그 제조 방법
JP4334005B2 (ja) 2005-12-07 2009-09-16 新光電気工業株式会社 配線基板の製造方法及び電子部品実装構造体の製造方法
TWI311035B (en) * 2005-12-29 2009-06-11 Subtron Technology Co Ltd Process and structure of printed wiring board
JP2007214427A (ja) 2006-02-10 2007-08-23 Shinko Electric Ind Co Ltd 配線基板の製造方法
US7964800B2 (en) * 2006-05-25 2011-06-21 Fujikura Ltd. Printed wiring board, method for forming the printed wiring board, and board interconnection structure
JP4866268B2 (ja) 2007-02-28 2012-02-01 新光電気工業株式会社 配線基板の製造方法及び電子部品装置の製造方法
US7911805B2 (en) * 2007-06-29 2011-03-22 Tessera, Inc. Multilayer wiring element having pin interface
JP4635033B2 (ja) 2007-08-21 2011-02-16 新光電気工業株式会社 配線基板の製造方法及び電子部品実装構造体の製造方法
JP2010118635A (ja) 2008-11-12 2010-05-27 Ibiden Co Ltd 多層プリント配線板

Also Published As

Publication number Publication date
CN102612252B (zh) 2014-11-19
US8959760B2 (en) 2015-02-24
US8238114B2 (en) 2012-08-07
TWI396478B (zh) 2013-05-11
US20110302779A1 (en) 2011-12-15
US9060459B2 (en) 2015-06-16
JPWO2009037939A1 (ja) 2011-01-06
JP5290455B2 (ja) 2013-09-18
CN102045966A (zh) 2011-05-04
KR101162525B1 (ko) 2012-07-09
KR20110022738A (ko) 2011-03-07
CN102612252A (zh) 2012-07-25
US20120181072A1 (en) 2012-07-19
KR20120038023A (ko) 2012-04-20
TW201223353A (en) 2012-06-01
TWI365685B (en) 2012-06-01
EP2068605A1 (en) 2009-06-10
JP2012195614A (ja) 2012-10-11
TWI396475B (zh) 2013-05-11
TW201141324A (en) 2011-11-16
CN102045966B (zh) 2015-12-16
EP2068605A4 (en) 2013-01-23
US20110296681A1 (en) 2011-12-08
KR20090086076A (ko) 2009-08-10
US20090078451A1 (en) 2009-03-26
WO2009037939A1 (ja) 2009-03-26

Similar Documents

Publication Publication Date Title
TW200930163A (en) Method for manufacturing printed wiring board
KR101160498B1 (ko) 프린트 배선판 및 그 제조 방법
JP5013973B2 (ja) プリント配線板及びその製造方法、並びに、このプリント配線板を用いた電子部品収容基板及びその製造方法
TWI222201B (en) Method of producing multilayered circuit board for semiconductor device
TWI258175B (en) Wiring board, method of manufacturing the same, and semiconductor device
KR101199807B1 (ko) 프린트 배선판의 제조 방법 및 프린트 배선판
US10249561B2 (en) Printed wiring board having embedded pads and method for manufacturing the same
JP2017038044A (ja) 配線基板及びその製造方法と電子部品装置
JP2018032660A (ja) プリント配線板およびプリント配線板の製造方法
JP2018032657A (ja) プリント配線板およびプリント配線板の製造方法
US10874018B2 (en) Printed wiring board having embedded pads and method for manufacturing the same
JP6455197B2 (ja) 配線基板、半導体装置及び半導体装置の製造方法
CN101578929A (zh) 印刷线路板及其制造方法
JP5769001B2 (ja) 半導体素子搭載用パッケージ基板及び半導体パッケージ
TW200829116A (en) Multilayer printed-wiring board and method of manufacturing the same
JP5846407B2 (ja) 半導体素子搭載用パッケージ基板の製造方法
JP2011171404A (ja) 半導体装置用tabテープ及びその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees