KR970075214A - 파형 정형장치 및 클럭 공급장치 - Google Patents

파형 정형장치 및 클럭 공급장치 Download PDF

Info

Publication number
KR970075214A
KR970075214A KR1019960056852A KR19960056852A KR970075214A KR 970075214 A KR970075214 A KR 970075214A KR 1019960056852 A KR1019960056852 A KR 1019960056852A KR 19960056852 A KR19960056852 A KR 19960056852A KR 970075214 A KR970075214 A KR 970075214A
Authority
KR
South Korea
Prior art keywords
clock
delay
input
output
signal
Prior art date
Application number
KR1019960056852A
Other languages
English (en)
Other versions
KR100211186B1 (ko
Inventor
하루후사 콘도
마사히코 이시와키
히로미 노타니
Original Assignee
기다오까 다까시
미쓰비시 뎅끼 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 기다오까 다까시, 미쓰비시 뎅끼 가부시끼가이샤 filed Critical 기다오까 다까시
Publication of KR970075214A publication Critical patent/KR970075214A/ko
Application granted granted Critical
Publication of KR100211186B1 publication Critical patent/KR100211186B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0805Details of the phase-locked loop the loop being adapted to provide an additional control signal for use outside the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/156Arrangements in which a continuous pulse train is transformed into a train having a desired pattern
    • H03K5/1565Arrangements in which a continuous pulse train is transformed into a train having a desired pattern the output pulses having a constant duty cycle
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • H03L7/0812Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
    • H03L7/0814Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the phase shifting device being digitally controlled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/081Details of the phase-locked loop provided with an additional controlled phase shifter
    • H03L7/0812Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used
    • H03L7/0816Details of the phase-locked loop provided with an additional controlled phase shifter and where no voltage or current controlled oscillator is used the controlled phase shifter and the frequency- or phase-detection arrangement being connected to a common input

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Pulse Circuits (AREA)
  • Dram (AREA)
  • Electronic Switches (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(과제)
일정의 듀티비를 얻는 것에 의해 클럭으로 종작하는 장치의 동작속도를 높인다.
(해결수단)
제1가변지연회로 11의 최대가변지연량은 입력 클럭 IN의 주기를 넘고, 또 주기의 2배미만으로 되도록 설정되어 있다. 제1 및 제2가변지연회로 11, 12의 지연량은 제어신호 Vin과 함께 감소하고, 또, 제2가변지연회로 12의 지연량의 제1가변지연회로 11의 지연량에 대한 비는 1미만의 일정치로 되도록 설정되어 있다. 제어부 13은 입력 클럭 IN과 출력클럭 OUT-A의 위상이 일치하도록 제어신호 Vin을 증감시킨다. 출력클럭 OUT는 출력클럭 OUT-A에서 세트되어 출력클럭 OUT-B로 리세트되므로서 입력클럭 IN과 위상이 동일하고, 듀티비가 일정한 클럭으로 된다.

Description

파형 정형장치 및 클럭 공급장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 실시 예 2의 파형정형장치의 블록도이다. 제2도는 실시 예 1의 클럭공급장치의 블록도이다, 제3도는 실시 예 1의 클럭공급장치의 타이밍챠트이다.

Claims (3)

  1. 외부에서 입력되는 입력클럭의 파형을 변환하여, 출력 클럭으로서 출력하는 파형 정형장치에 있어서, 상기 입력 클럭을 입력하여, 제어신호와 함께 단조롭게 변화하는 지연량을 가지고 지연시키서 제1지연 클럭으로서 출력하고, 또, 지연량의 상한이 상기 입력 클럭의 1주기를 넘어 2주기 미만으로 설정되고 있는 제1가변지연회로와, 상기 입력 클럭 또는 상기 제1지연 클럭 중 어느 한편을 입력하고 상기 제어신호에 따라서, 상기 제1가변지연회로의 지연량에 대하여 1미만의 일정 비율을 유지하면서 변화하는 지연량을 가지고 지연시키서, 제2지연 클럭으로서 출력하는 제2가변지연회로와, 상기 입력 클럭과 상기 제1지연 클럭과의 위상을 비교하여 그 결과에 따라서 상기 제어신호를 생성하여 송출하는 제어부와, 상기 제2가변지연회로의 입력측과 출력측에, 세트 단자와 레세트 단자가 각각 접속되어 출력신호를 상기 출력 클럭으로서 출력하는 SR 플립플롭을 구비하고, 상기 제어부는 상기 제1지연 클럭의 위상의 쪽이 늦고 있는 때에는, 상기 제1가변지연회로의 지연량이 감소하는 방향에 상기 제어신호를 변화시켜, 상기 제1지연 클럭의 위상의 쪽이 빨라지고 있는 때에는, 상기 제1가변지연회로의 지연량이 증가하는 방향으로 상기 제어신호를 변화시키는 것을 특징으로 하는 파형 정형장치.
  2. 제1항에 있어서, 상기 제어부가 상기 입력 클럭과 상기 제1지연 클럭과의 위상을 비교하여, 한쪽이 다른쪽에 지연하고 있느냐 빨라지고 있느냐에 따라서, 업 신호와 다운 신호 중 어느 하나를 선택하여, 상기 입력 클럭의 1주기 마다 위상차에 해당하는 기간에 걸쳐서 출력하는 위상비교기와, 상기 업 신호 및 상기 다운 신호가 출력되는 기간에 걸쳐서, 각각, 정 및 부의 전류의 한쪽과 다른쪽을 선택적으로 출력하는 챠지 펌프회로와, 용량 소자를 가지고, 상기 챠지 펌프가 출력하는 전류를 상기 용량 소자에 축적해서, 해당 용량 소자의 전압을 상기 제어신호로서 출력하는 루프 필터를 구비하는 것을 특징으로 하는 파형 정형장치.
  3. 외부에서 입력되는 입력 클럭의 파형을 변환하여, 출력 클럭으로서 출력하는 파형정형장치에 있어서, 상기 입력 클럭의 액티브 레벨에의 상승에 동기하여 원쇼트 펄스를 출력하는 원쇼트 펄스회로와, 상기 원쇼트 펄스를 입력하여 제어신호와 함께에 단조롭게 변화하는 지연량을 가지고 지연시켜 제1지연 클럭으로서 출력하고, 또 지연량의 상한이 상기 입력 클럭의 1주기를 넘어 2주기 미만으로 설정되고 있는 제1가변지연회로와, 상기 원쇼트 펄스 또는 상기 지연 클럭 중 어느 한쪽을 입력하고, 최후부의 신호의 지연량이 상기 제1가변지연회로의 지연량에 대하여 1미만의 일정 비율을 유지하도록, 상기 제어신호에 따라서 변화하는 지연폭으로, 차례로 지연하는 지연 신호율을 출력하는 제2가변지연회로와, 상기 원쇼트 펄스와 상기 지연 클럭과의 위상을 비교하여 그결과에 따라서 상기 제어신호를 생성하여 송출하는 제어부와, 상기 제2가변지연회로에 입력되는 클럭 및 상기 지연 신호열의 논리합을 산출하여, 상기 출력 클럭으로서 출력하는 논리합 회로를 구비하고, 상기 제어부는 상기 지연 클럭의 위상쪽이 늦고 있을 때에는, 상기 제1가변지연회로의 지연량이 감소하는 방향으로 상기 제어신호를 변화시키고, 상기 지연 클럭의 위상쪽이 빨라지고 있을 때에는, 상기 제1가변지연회로의 지연량이 증가하는 방향으로 상기 제어신호를 변화시키는 것을 특징으로 하는 파형 정형장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960056852A 1996-05-31 1996-11-23 파형 정형장치 및 클럭 공급장치 KR100211186B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP13845296A JP3688392B2 (ja) 1996-05-31 1996-05-31 波形整形装置およびクロック供給装置
JP96-138452 1996-05-31

Publications (2)

Publication Number Publication Date
KR970075214A true KR970075214A (ko) 1997-12-10
KR100211186B1 KR100211186B1 (ko) 1999-07-15

Family

ID=15222349

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960056852A KR100211186B1 (ko) 1996-05-31 1996-11-23 파형 정형장치 및 클럭 공급장치

Country Status (4)

Country Link
US (1) US5883534A (ko)
JP (1) JP3688392B2 (ko)
KR (1) KR100211186B1 (ko)
DE (1) DE19703986C2 (ko)

Families Citing this family (82)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2766305B1 (fr) * 1997-07-16 2004-01-02 St Microelectronics Sa Procede de multiplication de la frequence d'un signal d'horloge avec controle du rapport cyclique, et dispositif correspondant
JP2970845B2 (ja) 1997-09-03 1999-11-02 日本電気株式会社 ディジタルdll回路
US5982213A (en) * 1997-11-14 1999-11-09 Texas Instruments Incorporated Digital phase lock loop
US6147531A (en) * 1998-07-09 2000-11-14 Analog Devices, Inc. Sampled delay locked loop insensitive to clock duty cycle
KR100295052B1 (ko) * 1998-09-02 2001-07-12 윤종용 전압제어지연라인의단위지연기들의수를가변시킬수있는제어부를구비하는지연동기루프및이에대한제어방법
DE19845121C1 (de) 1998-09-30 2000-03-30 Siemens Ag Integrierte Schaltung mit einstellbaren Verzögerungseinheiten für Taktsignale
JP3180780B2 (ja) * 1998-10-13 2001-06-25 日本電気株式会社 デジタルdll回路
US6127866A (en) * 1999-01-28 2000-10-03 Infineon Technologies North America Corp. Delay-locked-loop (DLL) having symmetrical rising and falling clock edge type delays
DE19910885C2 (de) * 1999-03-11 2001-02-08 Siemens Ag Schaltungsanordnung zum störungsfreien Initialisieren von Delay-Locked-Loop-Schaltungen mit Fast-Lock
US6229364B1 (en) 1999-03-23 2001-05-08 Infineon Technologies North America Corp. Frequency range trimming for a delay line
US6252443B1 (en) * 1999-04-20 2001-06-26 Infineon Technologies North America, Corp. Delay element using a delay locked loop
DE19930167C2 (de) 1999-06-30 2003-03-06 Infineon Technologies Ag Integrierte Schaltung mit einem Phasenregelkreis
JP2001060392A (ja) 1999-08-24 2001-03-06 Mitsubishi Electric Corp 半導体装置
JP2001068650A (ja) * 1999-08-30 2001-03-16 Hitachi Ltd 半導体集積回路装置
DE19953351C1 (de) * 1999-11-05 2001-05-23 Infineon Technologies Ag Bidirektionaler Impulsgeber
JP4412788B2 (ja) * 2000-01-24 2010-02-10 株式会社ルネサステクノロジ パラレル−シリアル変換回路
KR100346836B1 (ko) * 2000-06-07 2002-08-03 삼성전자 주식회사 듀티 사이클 보정 기능을 갖는 지연 동기 루프 회로 및지연 동기 방법
DE10031946C2 (de) * 2000-06-30 2002-08-14 Infineon Technologies Ag Integrierte Schaltung mit einer Zeitschaltung und Verfahren zur Einstellung eines Ausgangssignals der Zeitschaltung
JP3807593B2 (ja) * 2000-07-24 2006-08-09 株式会社ルネサステクノロジ クロック生成回路および制御方法並びに半導体記憶装置
JP3888603B2 (ja) 2000-07-24 2007-03-07 株式会社ルネサステクノロジ クロック生成回路および制御方法並びに半導体記憶装置
US6262606B1 (en) * 2000-08-04 2001-07-17 Dolphin Technology, Inc. Waveform compensated output driver
DE10062568A1 (de) * 2000-12-15 2002-06-27 Infineon Technologies Ag Detektorschaltung
KR100384781B1 (ko) * 2000-12-29 2003-05-22 주식회사 하이닉스반도체 듀티 사이클 보정 회로
US6741107B2 (en) * 2001-03-08 2004-05-25 Intel Corporation Synchronous clock generator for integrated circuits
US7227920B2 (en) * 2001-06-26 2007-06-05 Nokia Corporation Circuit and method for correcting clock duty cycle
DE10132230C2 (de) * 2001-06-29 2003-08-28 Infineon Technologies Ag Verfahren und Vorrichtung zur Erzeugung eines Taktausgangssignales
KR100422572B1 (ko) * 2001-06-30 2004-03-12 주식회사 하이닉스반도체 레지스터 제어 지연고정루프 및 그를 구비한 반도체 소자
CN1393993A (zh) * 2001-07-02 2003-01-29 朗迅科技公司 延迟补偿电路
US6566924B2 (en) * 2001-07-25 2003-05-20 Hewlett-Packard Development Company L.P. Parallel push algorithm detecting constraints to minimize clock skew
KR100408419B1 (ko) * 2001-12-19 2003-12-06 삼성전자주식회사 반도체 메모리 장치의 동작 타이밍 제어회로 및 동작타이밍 제어 방법
US6943610B2 (en) * 2002-04-19 2005-09-13 Intel Corporation Clock distribution network using feedback for skew compensation and jitter filtering
KR100477809B1 (ko) * 2002-05-21 2005-03-21 주식회사 하이닉스반도체 듀티 사이클 교정이 가능한 디지털 디엘엘 장치 및 듀티사이클 교정 방법
KR100477808B1 (ko) * 2002-05-21 2005-03-21 주식회사 하이닉스반도체 듀티 사이클 교정이 가능한 디지털 디엘엘 장치 및 듀티사이클 교정 방법
KR100500928B1 (ko) * 2002-06-29 2005-07-14 주식회사 하이닉스반도체 스위칭포인트 감지회로 및 그를 이용한 반도체 장치
JP3762988B2 (ja) 2002-07-09 2006-04-05 独立行政法人産業技術総合研究所 クロック信号タイミング調整のための遅延回路を有するデジタル回路
US6882196B2 (en) * 2002-07-18 2005-04-19 Sun Microsystems, Inc. Duty cycle corrector
JP4079733B2 (ja) * 2002-09-26 2008-04-23 Necエレクトロニクス株式会社 位相同期ループ回路
KR100486268B1 (ko) * 2002-10-05 2005-05-03 삼성전자주식회사 내부에서 자체적으로 듀티싸이클 보정을 수행하는지연동기루프 회로 및 이의 듀티싸이클 보정방법
US7126405B2 (en) * 2002-12-02 2006-10-24 Scott Fairbanks Method and apparatus for a distributed clock generator
JP4277979B2 (ja) * 2003-01-31 2009-06-10 株式会社ルネサステクノロジ 半導体集積回路装置
US6724338B1 (en) * 2003-03-27 2004-04-20 National Semiconductor Corporation Method and apparatus for early comparison with a constant delay circuit
US7009433B2 (en) * 2003-05-28 2006-03-07 Lattice Semiconductor Corporation Digitally controlled delay cells
US7312668B2 (en) * 2003-06-11 2007-12-25 Koninklijke Philips Electronics N.V. High resolution PWM generator or digitally controlled oscillator
US6822497B1 (en) * 2003-06-13 2004-11-23 National Semiconductor Corporation Clock generator
JP4558649B2 (ja) * 2003-12-18 2010-10-06 株式会社アドバンテスト 遅延回路、及び試験装置
KR100532498B1 (ko) * 2004-01-28 2005-11-30 삼성전자주식회사 오실레이터와 카운터를 이용하는 지연 동기 회로 및 클럭동기 방법
US7091760B1 (en) * 2004-02-25 2006-08-15 Altera Corporation DLL with adjustable phase shift using processed control signal
KR100618825B1 (ko) * 2004-05-12 2006-09-08 삼성전자주식회사 지연 동기 루프를 이용하여 내부 신호를 측정하는집적회로 장치 및 그 방법
US7202719B2 (en) * 2004-09-30 2007-04-10 Motorola, Inc. Method and apparatus for frequency synthesis
JP2006352741A (ja) * 2005-06-20 2006-12-28 Nec Electronics Corp デッドタイム制御回路
US7180345B2 (en) * 2005-06-29 2007-02-20 Intel Corporation Apparatus and a method to provide time-based edge-rate compensation
US7461365B1 (en) * 2005-07-09 2008-12-02 Lightspeed Logic, Inc. Increased effective flip-flop density in a structured ASIC
US7322001B2 (en) * 2005-10-04 2008-01-22 International Business Machines Corporation Apparatus and method for automatically self-calibrating a duty cycle circuit for maximum chip performance
US7570109B2 (en) * 2005-11-04 2009-08-04 Lite-On Technology Corp. System and method for demodulating amplitude modulated signals
US7495495B2 (en) * 2005-11-17 2009-02-24 Lattice Semiconductor Corporation Digital I/O timing control
DE102005063097B4 (de) * 2005-12-30 2014-09-04 Infineon Technologies Ag Gepulstes statisches Flip-Flop
JP5143370B2 (ja) * 2006-03-23 2013-02-13 富士通セミコンダクター株式会社 遅延制御回路
US7375563B1 (en) * 2006-04-07 2008-05-20 Pericom Semiconductor Corp. Duty cycle correction using input clock and feedback clock of phase-locked-loop (PLL)
US8332793B2 (en) * 2006-05-18 2012-12-11 Otrsotech, Llc Methods and systems for placement and routing
JP2008067059A (ja) * 2006-09-07 2008-03-21 Act Lsi:Kk フィードバック制御により遅延量を連続的かつ精密に可変設定可能なパルス遅延回路システム
KR20080037233A (ko) * 2006-10-25 2008-04-30 삼성전자주식회사 지연 동기 루프 회로
US7675332B1 (en) * 2007-01-31 2010-03-09 Altera Corporation Fractional delay-locked loops
US7474136B2 (en) * 2007-05-08 2009-01-06 Promos Technologies Pte.Ltd. Use of multiple voltage controlled delay lines for precise alignment and duty cycle control of the data output of a DDR memory device
JP5440831B2 (ja) * 2007-11-29 2014-03-12 Nltテクノロジー株式会社 電圧制御発振器並びにそれを備えた表示装置及びシステム
US8384462B2 (en) 2007-11-29 2013-02-26 Nlt Technologies, Ltd. Delay element, variable delay line, and voltage controlled oscillator, as well as display device and system comprising the same
KR100930404B1 (ko) * 2007-12-10 2009-12-08 주식회사 하이닉스반도체 Dll 회로 및 그 제어 방법
KR100956771B1 (ko) * 2007-12-11 2010-05-12 주식회사 하이닉스반도체 디엘엘 클럭 생성 회로
US7962681B2 (en) * 2008-01-09 2011-06-14 Qualcomm Incorporated System and method of conditional control of latch circuit devices
KR100962017B1 (ko) * 2008-01-14 2010-06-08 주식회사 하이닉스반도체 Dll 회로 및 그 제어 방법
JP5451012B2 (ja) * 2008-09-04 2014-03-26 ピーエスフォー ルクスコ エスエイアールエル Dll回路及びその制御方法
JP5180793B2 (ja) * 2008-11-28 2013-04-10 キヤノン株式会社 クロック生成回路、集積回路及び撮像センサ
DE102008060663A1 (de) * 2008-12-08 2010-06-10 KROHNE Meßtechnik GmbH & Co. KG Schaltungsanordnung zur Erzeugung kurzer elektrischer Impulse
JP2010166108A (ja) * 2009-01-13 2010-07-29 Seiko Instruments Inc 遅延回路
JP2012044521A (ja) * 2010-08-20 2012-03-01 Advantest Corp コンパレータ回路およびそれを用いた試験装置
TWI478174B (zh) * 2011-10-12 2015-03-21 Macroblock Inc 降低電磁干擾的控制電路
US8638145B2 (en) 2011-12-30 2014-01-28 Advanced Micro Devices, Inc. Method for locking a delay locked loop
US9147620B2 (en) * 2012-03-28 2015-09-29 Teradyne, Inc. Edge triggered calibration
JP5862471B2 (ja) 2012-06-14 2016-02-16 富士通株式会社 クロック生成回路
JP5949267B2 (ja) * 2012-07-24 2016-07-06 富士通株式会社 デューティ補正回路、及び、情報処理装置
KR101506661B1 (ko) 2013-04-19 2015-03-31 연세대학교 산학협력단 시간 증폭기 및 그 제어 방법
US10996272B2 (en) * 2014-08-27 2021-05-04 Teradyne, Inc. One-shot circuit
KR102280437B1 (ko) 2015-10-14 2021-07-22 삼성전자주식회사 딜레이 셀 및 이를 포함하는 딜레이 라인

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63306732A (ja) * 1987-06-09 1988-12-14 Fujitsu Ltd クロックパルス供給装置
JPH01144719A (ja) * 1987-11-30 1989-06-07 Toshiba Corp リトリガブル・マルチバイブレータ
US5119326A (en) * 1989-12-06 1992-06-02 Transwitch Corporation Waveshaping transversal filter and method utilizing the same for data transmission over coaxial cable
JP2935063B2 (ja) * 1990-09-26 1999-08-16 カシオ計算機株式会社 デジタルvfo
US5136260A (en) * 1991-03-08 1992-08-04 Western Digital Corporation PLL clock synthesizer using current controlled ring oscillator
JP2675455B2 (ja) * 1991-06-28 1997-11-12 三洋電機株式会社 可変遅延装置
JP2918754B2 (ja) * 1992-11-25 1999-07-12 三菱電機株式会社 Pll回路
US5412698A (en) * 1993-03-16 1995-05-02 Apple Computer, Inc. Adaptive data separator
JP2561037B2 (ja) * 1994-08-30 1996-12-04 日本電気株式会社 クロック信号分配回路
US5684421A (en) * 1995-10-13 1997-11-04 Credence Systems Corporation Compensated delay locked loop timing vernier

Also Published As

Publication number Publication date
JP3688392B2 (ja) 2005-08-24
DE19703986A1 (de) 1997-12-04
JPH09321614A (ja) 1997-12-12
US5883534A (en) 1999-03-16
DE19703986C2 (de) 1999-09-02
KR100211186B1 (ko) 1999-07-15

Similar Documents

Publication Publication Date Title
KR970075214A (ko) 파형 정형장치 및 클럭 공급장치
US9190909B2 (en) Control device for multiphase interleaved DC-DC converter and control method thereof
US7288977B2 (en) High resolution pulse width modulator
US9531367B2 (en) Pulse width modulation signal generation circuit and method
US20130009719A1 (en) Pulse width modulation controller and pulse waveform control method
US7869499B2 (en) Variable-frequency circuit with a compensation mechanism
US11063577B2 (en) Pulse width modulation technique with time-ratio duty cycle computation
KR880005599A (ko) 위상고정(phase-loked)루프 지연선
JP2010056594A (ja) パルス生成装置
CN116076024A (zh) 用于降压转换器的数字接通时间产生
TW202029640A (zh) 二倍頻裝置及方法
CN114629440A (zh) 可编程振荡器电路及电源管理芯片
CN113659815A (zh) 用于开关变换器的控制电路
CN103532383A (zh) 一种开关变换装置及其控制电路和方法
JP2000125550A (ja) 自動同期dc/dcコンバ―タおよびその作動方法
US4081727A (en) Speed control
US20040027181A1 (en) Clock multiplying PLL circuit
EP0690540B1 (en) Output control device for a vehicle generator
CN113410989B (zh) 数字升压电路及其控制方法、电子设备
CN103280970A (zh) 一种准平均电流控制电路
CN114724501A (zh) 一种led显示器及其脉冲宽度调制系统
JP4573007B2 (ja) Dll回路、及び、dll制御方法
JP3446425B2 (ja) 周波数同期回路
US20120313716A1 (en) Two oscillator synchronization system
CN116707497B (zh) 可调谐的低速时钟占空比偏斜修调电路及方法、计时电路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130404

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20140401

Year of fee payment: 16

EXPY Expiration of term