KR19990083429A - 화상표시장치 - Google Patents

화상표시장치 Download PDF

Info

Publication number
KR19990083429A
KR19990083429A KR1019990014575A KR19990014575A KR19990083429A KR 19990083429 A KR19990083429 A KR 19990083429A KR 1019990014575 A KR1019990014575 A KR 1019990014575A KR 19990014575 A KR19990014575 A KR 19990014575A KR 19990083429 A KR19990083429 A KR 19990083429A
Authority
KR
South Korea
Prior art keywords
signal
circuit
display device
liquid crystal
period
Prior art date
Application number
KR1019990014575A
Other languages
English (en)
Other versions
KR100658375B1 (ko
Inventor
히로키마사키
Original Assignee
야마자끼 순페이
가부시키가이샤 한도오따이 에네루기 켄큐쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마자끼 순페이, 가부시키가이샤 한도오따이 에네루기 켄큐쇼 filed Critical 야마자끼 순페이
Publication of KR19990083429A publication Critical patent/KR19990083429A/ko
Application granted granted Critical
Publication of KR100658375B1 publication Critical patent/KR100658375B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Abstract

고주파수의 정 클록 신호와 부 클록 신호의 입상 기간(tr)과 입하 기간(tf)이 약간 다름으로써 구동 회로(특히 시프트 레지스터 회로)에서 발생하는 노이즈가 겹쳐 예리한 파형의 노이즈를 완화하고, 화상의 혼란이 생기지 않는 고화질로 고정밀의 화상 표시를 제공하는 것을 과제로 하는 것을 목적으로 하며, 이를 해결하기 위하여, 본 발명에서는, 신호 생성기 또는 제어회로 또는 각 회로에 입력하기 직전에 지연수단을 설치하고, 정 클록 신호와 부 클록 신호를 입하 기간(tf)만 위상을 겹치지 않게 함으로써, 표시에 주는 영향을 저감시킨다.

Description

화상 표시 장치{Picture display device}
본 발명은, 액정 등의 표시체를 사용하여, 구동 회로를 내장한 액티브 매트릭스형 디스플레이에 관한 것이며, 특히, 구동 회로 등으로 발생하는 노이즈가 디스플레이의 표시에 주는 악영향을 완화시키고, 각종 EMC(Electromagnetic Compatibility) 규제 범위 내에 불필요한 복사(輻射) 레벨을 제어하는 기술이다.
최근, 염가인 유리 기판상에 박막 트랜지스터(이하 TFT라 칭함)를 제작하는 기술이 급속히 발달하고 있다. 그 이유는, 액티브 매트릭스형 액정 표시 장치의 수요가 높아진 데에 있다.
액티브 매트릭스형 액정 표시 장치는, 매트릭스형상으로 배치된 수백만개쯤의 화소 각각에 TFT(화소 TFT라 칭함)를 배치하고, 각 화소 전극에 출입하는 전하를 TFT의 스위칭 소자 기능에 의해 제어하는 것이다.
또한, 이러한 화소 TFT를 구동하기 위한 TFT(편의상, 회로 TFT라 칭함)를 주변 구동 회로에 조립하고, 화소 TFT가 배치된 표시용 화소부와, 회로 TFT가 배치된 구동 회로부를 동일 기판상에 형성하여 집적화가 도모되고 있다.
또한, 표시 장치에 있어서는, 더욱 다계조화, 고해상도화 등이 높은 표시 특성을 갖는 것이 요망되고 있다.
그로 인하여, 종래부터 문제가 되고 있는 노이즈가 악영향을 주어 표시 특성 및 전자복사를 좌우하는 요인의 하나로 되고 있다.
이러한 문제를 해결하기 위하여, 종래에는 노이즈가 발생하지 않는 회로 구성을 설계한다는 조치가 취해졌다.
고화질, 고정밀의 표시를 얻기 위해서, 요구되고 있는 디스플레이의 표시 화소수는 해마다 증가하고, 예를 들면, NTSC 규격에서는 화소수는 약 40만개, HDTV 규격에서는 화소수는 약 200만개가 필요하게 되어 있다. 이러한 고화소수의 패널에서는, 영상신호의 구동 주파수가 매우 높아진다. 따라서, 이러한 패널을 구동하기 위해서는, 구동 회로에 영상신호 보다도 수배 높은 주파수(수십 Hz 내지 수십 MHz)를 갖는, 매우 빠른 도트 클록을 갖는 클록 신호가 입력되게 된다. 예를 들면, 구동 회로 내의 샘플링 회로에는, 수십 내지 수 MHz의 주파수 대역을 갖는 디지털 영상신호(또는 아날로그 영상신호)와, 구동 회로 내의 각 회로에 맞추어 수 MHz, 수십 kHz, 수십 Hz의 주파수를 갖는 수종류의 클록 신호를 입력하여 액정 패널을 구동하고 있다.
또한, 이상적으로는, 신호의 입상 기간(tr)과 입하 기간(tf)이 영, 또는 동일(tr=tf)하게 되는 것이었다. 그러나, 실제는 다양한 원인에 의해 tr과 tf가 미묘하게 달랐다.
이와 같이, 입상 기간(tr)과 입하 기간(tf)이 미묘하게 다른 신호를 구동 회로에 적어도 한 쌍 입력함으로써 발생하는 노이즈가 표시 특성 및 전자복사에 영향을 주어, 이하에 설명하는 바와 같은 문제가, 특히 고주파수 대역을 갖는 신호를 사용한 경우에 일어나고 있다.
구체적으로는, 화소 TFT와 동일 기판상에 형성된 일체형 액정 디스플레이의 구동 회로에 있어서, 시프트 레지스터 회로에는, 제1의 클록 신호, 제2의 클록 신호, 스타트 펄스가 입력되어 있고, 버퍼 회로에 의해 샘플링 회로에 시프트 펄스를 보내고 있다. 또한, 제1의 클록 신호와 제2의 클록 신호는 서로 반전 관계를 가지며, 위상차가 생기지 않도록 각 회로가 구성되어 있다.
실제 신호의 입상 기간(tr)과 입하 기간(tf)은 약간 다르기 때문에, 위상차가 없는 고주파수의 제1의 클록 신호와 제2의 클록 신호를 시프트 레지스터 회로에 인가하면, 상쇄되지 않고 작은 노이즈가 중첩하여 도 5에 도시하는 바와 같은, 진폭이 크고 예리한 파형을 갖는 노이즈가 발생하고 있다. 이러한 노이즈가, 화상 표시될 때 악영향을 주어, 전자복사 레벨이 변화하고, EMC 규제 내로 제어하기가 곤란하게 된다. 또한, 이러한 진폭이 크고 예리한 노이즈는, 다른 회로에도 악영향을 줄 우려가 있다.
이러한 현상은, 상술한 시프트 레지스터 회로에 한정되지 않고, 제1의 클록 신호와 제2의 클록 신호가 입력되는 구동 회로(예를 들면, 래치 회로, 메모리 회로, 카운터 회로 등)에서 발생한다. 또한, 특히 클록 신호에 한정되지 않고, 입상 기간(tr)과 입하 기간(tf)이 미묘하게 다른 한 쌍(서로 반전 관계를 갖는다)의 신호가 입력된 반도체 집적회로에서 발생한다.
이와 같이, 시프트 레지스터 회로 등에서 발생한 예리한 파형의 노이즈가, 영상신호에 중첩되어, 화소전극에 인가되는 전압이 변화되어, 표시가 변화된다는 문제가 발생한다.
이 문제를 해결하는 수단으로서, 종래에서는 한 쌍의 신호의 위상 관계를 맞추어 노이즈를 상쇄하고, 삭제하기 위한 회로를 각 회로마다 설치하는 구성, 또는, 입상 기간(tr)과 입하 기간(tf)이 동일하게 되는 이상적인 신호 파형을 형성하는 구성을 사용하고 있다.
그러나, 이러한 방법으로 이상적인 클록 파형을 형성하고, 또한 한 쌍의 신호의 위상차를 영으로 하는 회로 구성은 복잡해지고, 회로 설계가 곤란하게 된다. 특히 고주파수의 신호에서의 위상 맞춤은 어렵고, 완전히 위상을 맞추는 것은 매우 곤란하다.
그래서, 본 발명은 상기 문제를 해결하는 것이며, 구동 회로(특히 시프트 레지스터 회로)에서 생기는 노이즈가 화상 표시에 주는 영향을 저감시킨 표시 장치를 제공하는 것을 목적으로 한다.
본 명세서에 개시하는 본 발명의 구성은,
각 화소 전극마다 스위칭 소자를 갖는 액정 패널과,
상기 액정 패널의 주사선을 구동하는 주사선 구동 회로와,
상기 액정 패널의 신호선을 구동하는 신호선 구동 회로와,
상기 액정 패널의 구동을 제어하는 제어회로와,
영상 신호처리 회로와,
상기 신호선 구동 회로 또는 상기 주사선 구동 회로에 입력하는 제1의 신호의 위상에 대하여, 제2의 신호에 위상차를 형성하는 형성 회로를 적어도 구비하는 화상 표시 장치이다.
상기 구성에 있어서, 상기 제1의 신호는 상기 제2의 신호와 반전 관계에 있는 것을 특징으로 하고 있다.
또한, 상기 구성에 있어서, 상기 제1의 신호 및 상기 제2의 신호는, 클록 신호인 것을 특징으로 하고 있다.
또한, 상기 구성에 있어서, 상기 제1의 신호 및 상기 제2의 신호는, 신호의 입상 기간(tr)과 신호의 입하 기간(tf)이 다른 것을 특징으로 하고 있다.
상기 구성에 있어서, 신호의 입상 기간(tr) 또는 신호의 입하 기간(tf)은, 신호의 유지기간(tc)의 2분의 1 이하인 것을 특징으로 하고 있다.
상기 구성에 있어서, 제2의 신호에 위상차를 형성하는 형성회로는, 상기 제1의 신호의 위상에 대하여, 적어도 제1의 신호의 입상 기간(tr) 또는 제1의 신호의 입하 기간(tf)에 상당하는 위상차를 제2의 신호에 형성하는 것을 특징으로 하고 있다.
상기 구성에 있어서, 상기 화상 표시 장치는 투과형 액정 패널 및 투사용 광원을 구비한 투사형의 표시수단이다.
도 1은 본 발명의 실시예 1에 있어서의 전체 개략도.
도 2a는 본 발명의 실시예 1에 있어서의 소스 드라이버 회로 주변의 간략 회로도를 나타내는 도면.
도 2b는 시프트 레지스터의 확대도.
도 3은 본 발명의 실시예 1에 있어서의 타이밍 차트를 나타내는 도면.
도 4는 실시예 3의 프로젝터 장치를 나타내는 도면.
도 5는 종래 예에 있어서의 타이밍 차트를 나타내는 도면.
도 6, 도 7, 및 도 8은 실시예 4의 응용 제품으로서의 반도체 장치를 나타내는 도면.
@ 도면의 주요부분에 대한 부호의 설명 @
100 : 지연수단101 : 액정 패널
102 : 화소영역103 : 신호선
104 : 주사선105 : 소스 드라이버 회로
106 : 게이트 드라이버 회로107 : 신호 생성기
108 : 제어회로109 : 영상 신호 처리 회로
110 : 수평 시프트 레지스터111, 114 : 출력 버퍼
112 : 샘플링 회로113 : 수직 시프트 레지스터 회로
115 : 비디오 신호116 : VD
117 : 제1의 CL(정 클록 신호)118 : 제2의 CL(부 클록 신호)
119 : SP120 : 제1의 CLS(정 클록 신호)
121 : 제2의 CLS(부 클록 신호)122 : SPS
123 : 제1의 CLD(정 클록 신호)124 : 제2의 CLD(부 클록 신호)
125 : SPD(스타트 펄스)201 : 시프트 레지스터
우선, 본 발명의 기본원리에 관해서 설명한다. 도 3은, 제1의 클록 신호(CLD)(123)와, 지연수단(100)에 의해서 위상차가 형성된 제2의 클록 신호(CLD)(124)와, 스타트 펄스(125)와, 시프트 레지스터 회로에서 출력되어 부정 논리곱 회로에서 출력된 신호와, 신호선(1)에 인가되는 영상신호를 간략화하여 나타낸 도면이다. 또한, 간략화를 위해, 소스 드라이버 회로(105)에 관하며, 도 3을 사용하여 하기에 설명한다.
본 발명에서는, 신호 생성기(107)에 형성된 제1의 클록 신호(CL)(117)와, 제2의 클록 신호(CL)(118)와의 사이에 약간의 위상차(T)(시간차)를 두어, 구동 회로에 입력하는 것을 특징으로 하고 있다.
상기 약간의 위상차(T)(시간차)를 두기 위해서 지연수단(100)을 제어회로(108)에 조립하는 구성으로 한다. 단, 지연수단(100)을 조립하는 회로로서는, 특히 한정되지 않고, 예를 들면, 신호 생성기로부터의 출력배선, 또는 구동 회로 내의 시프트 레지스터 회로로의 입력 배선에 설치하는 구성으로 할 수도 있다. 또한, 이 지연수단(100)은 주로 저항 또는 콘덴서 또는 TFT 등으로 구성되는 소자 또는 회로이다.
제1의 클록 신호(CLD)(123)와, 제2의 클록 신호(CLD)(124)와의 사이에 설치된 위상차 T(시간차)는, 회로가 정상으로 구동하는 범위 내에서, 넓은 범위를 취할 수 있지만, 그 범위는, 적어도 입상 기간(tr), 또는 입하 기간(tf) 이상으로 하고, 유지기간 tc(1개의 출력 펄스로부터 다음 출력 펄스까지의 기간)의 반 이하로 한다. 즉, 위상차(T)의 범위는, 1 내지 90도이다. 위상차(T)는 구동 회로(예를 들면, 시프트 레지스터 회로)의 동작에 불량이 생기지 않을 만큼 작으면, 아무런 문제가 되지 않는다.
즉, 본 발명은, 서로 반전 관계에 있는 한 쌍의 신호(예를 들면, 제1의 신호와 제2의 신호) 중, 한쪽의 신호를, 또 한쪽의 신호에 대해서, 신호의 변화점(입상 점, 입하 점)을 일치시키지 않고, tr 또는 tf에 상당하는 시간 이상 지연시키는, 또는 진행시키는 타이밍으로 구동 회로(예를 들면, 시프트 레지스터 회로)에 입력하는 것을 특징으로 하고 있다.
이러한 구성으로서, 구동 회로에서 출력되는 신호의 파형은, 도 3에 예시한 바와 같이, 진폭의 작은 피크를 갖는 복수의 노이즈를 형성하는 것을 특징으로 하고 있다. 단, 발생하는 진폭의 작은 노이즈가 표시 및 구동 회로에 실질적으로 영향을 주지 않을 정도의 범위에 적절히 조절한다. 이렇게 해서, 종래, 완전히 상쇄되지 않고 발생한 진폭의 큰 피크의 파형을 갖는 노이즈의 발생을 방지한다.
본 발명은, 위상 관계를 엇갈리게 하는 회로 구성(tr<T<1/2tc, tr<T<1/2tc)으로 하기 때문에, 위상 관계를 완전히 일치시키는 회로 구성(위상차 T=0)과 비교하여, 용이한 회로 구성으로 노이즈의 영향을 저감시킬 수 있다.
또한, 본 명세서 중에 있어서, 제1의 클록 신호는, 일반적으로 사용되고 있는 클록 신호이고, 제2의 클록 신호와는 반전 관계에 있다. 본 명세서 중에는, 이 제1의 클록 신호와 제2의 클록 신호를 사용해서 설명하지만, 특히 한정되지 않는다.
또한, 본 명세서 중에 있어서, 소스 드라이버 회로 내의 시프트 레지스터 회로를 사용하여 주로 설명하였지만, 특히 한정되지 않으며, 예를 들면, 래치 회로, 메모리 회로, 카운터 회로 등에 적절히 적용할 수 있다.
이하, 본 발명의 실시예를 설명하지만, 이 실시예에 한정되지 않는 것은 물론 이다.
(제 1 실시예)
도 1은 본 발명의 액정 표시 장치의 실시예 1을 나타내는 블록도이다. 도 1은, 주로, 액정 패널(101)과, 신호 생성기(107)와, 영상 신호 처리 회로(109)와, 제어회로(108)로 이루어지는 액정 표시 장치이다.
또한, 신호 생성기(107), 영상 신호 처리 회로(109), 제어회로(108) 등은, 예를 들면 별도의 프린트 기판에 설치되어 있고, 해당 기판과 액정 패널(101)과는, 케이블이나 플렉시블 배선판 등에 의해서 접속되어 있다. 또한, 신호 생성기(107), 영상 신호 처리 회로(109), 제어회로(108) 등의 일부 또는 전부를 액정 패널과 동일 기판에 설치하는 구성으로 하면 집적화를 꾀할 수 있기 때문에 바람직한 것은 말할 필요도 없다.
액정 패널(101)은, 수평방향으로 서로 평행하게 연장하는 복수의 주사선(104)과, 주사선에 직교하는 수직방향으로 서로 평행하게 연장하는 복수의 신호선(103)과, 주사선 및 신호선의 교차부분 근방에 배치된 TFT(박막 트랜지스터)와, TFT에 접속된 화소 전극으로 이루어지는 화소 영역(102)으로 주로 구성되어 있다.
TFT는, 전기적으로는 스위치로서 사용되고 있고, 또한, 반도체 재료로서 바람직하게는 결정성을 갖는 실리콘막 등을 사용하여 형성된다. 본 실시예에 있어서는, 이 결정성을 갖는 실리콘막은, 석영기판을 사용하며, 촉매원소로서 니켈을 사용한 결정화 방법(특원평8-335152호 공보)에 의해 얻어진 것을 사용하였지만, 결정성을 가지며 양호한 이동도를 갖는 것이라면, 특히 한정되지 않는다.
주사선(104)의 한 단은, 각 TFT의 게이트 전극에 접속되고, 다른 단은, 게이트 드라이버 회로(106)에 접속되어 있다. 또한, 신호선(103)의 한 단은, TFT의 소스 전극에 접속되고, 다른 단은, 소스 드라이버 회로(105)에 접속되어 있다.
또한, 도 1에 있어서는, 신호선(103)은 수 개밖에 기재되어 있지 않지만, 실제는, 액정 패널의 가로방향의 화소 전극의 수와 동수의 개수를 갖고 있고, 이와 같이, 주사선(104)은 액정 패널의 세로방향의 화소 전극의 수와 동수의 개수를 갖는다.
또한, TFT에 접속된 화소 전극은, 다른 쪽의 기판에 형성된 대향 전극과, 액정으로 액정 콘덴서를 구성하고 있다. 대향 전극은 모든 액정 콘덴서와 접속되어 있으며, 공통 전위를 갖고 있다.
제어회로(108)는, 비디오 신호(115)에 기초하여, 게이트 드라이버 회로(106), 소스 드라이버 회로(105), 영상 신호 처리 회로(109) 등에 필요한 펄스(스타트 펄스, 클록 펄스, 동기신호, 극성 반전 신호 등)를 공급하는 회로이다.
본 실시예에 있어서는, 외부로부터의 비디오 신호(115)를 영상 신호 처리 회로(109)에 입력하고, 소스 드라이버 회로 내의 샘플링 회로에 아날로그 영상 신호를 출력한다. 이 영상 신호 처리 회로(109)는, 도시하지 않지만 주로, 아날로그/디지털(A/D) 변환회로, 보정회로, 디지털/아날로그(D/A) 변환회로, 반전 처리 회로 등으로 구성된다.
소스 드라이버 회로(105)는, 수평 시프트 레지스터 회로(110)와, 출력 버퍼(111)와, 샘플링 회로(112)로 이루어지고 있다.
또한, 수직방향의 게이트 드라이버 회로는, 주사방향의 제어가 가능한 수직 시프트 레지스터 회로(113), 출력 버퍼 회로(114) 등으로 이루어지고 있다.
본 실시예에 있어서의 출력 버퍼 회로(111 및 114)는, 유지된 전압을 증폭, 또는 임피던스 변환하여 표시부에 인가하기 위한 회로이고, 인버터를 대표적인 구성으로 하는 각종 회로가 고려된다.
도 2a는 실시예 1에 있어서의 소스 드라이버 회로(105)의 주변 구성을 나타내는 회로도이다. 도 2b는 시프트 레지스터(201)의 확대도이다. 도 2a에서는, 1상의 시프트 레지스터로 구성한 도면을 나타내었지만, 매우 높은 주파수의 영상신호를 취급하는 경우에는, 복수의 배선 분할을 하든지, 2상, 3상, … n상의 시프트 레지스터로서 저주파수화를 꾀하는 것이 바람직하다.
도 2a에 나타내는 소스 드라이버 회로는, 시프트 레지스터, 레벨 시프터, 스위치, 인버터, 출력 버퍼 회로 등을 대표적인 구성으로 하는 각종 회로에서 구성하는 것이 가능하고, 화상 신호를 샘플링하여 표시부에 인가하기 위한 회로이면, 특히 본 실시예의 구성에 한정되지 않는다.
또한, 도 1 및 도 2에 있어서는, 신호선은 수 개밖에 기재되어 있지 않지만, 실제는, 액정 패널의 가로방향의 화소 전극의 수와 동수의 개수를 갖고 있고, 이와 같이, 주사선은 액정 패널의 세로방향의 화소 전극의 수와 동수의 개수를 갖는다.
여기서, 소스 드라이버 회로(105)에는, 영상 신호 처리 회로(109)로부터의 신호인 VD(Video Data)(116)와, 제어회로(108)로부터의 스타트 펄스 신호(SPD125), 제1의 클록 신호(CLD123), 지연수단(100)에 의해 위상이 어긋난 제2의 클록 신호(CLD124), 수평 동기 신호 등이 입력되어 있다. 또한, 이 소스 드라이버 회로에서의 타이밍 차트를 도 3에 나타낸다.
본 실시예에 있어서는, 신호 생성기(107)에서 생성된 실질적으로 위상차가 없는 제1의 클록 신호(CL117)와 제2의 클록 신호(CL118)를 제어회로(108)에 입력하고, 제어회로(108) 내에 설치된 지연수단(100)에 의해서, 도 3에 도시하는 바와 같이, 제1의 클록 신호(CLD123)와는, 위상차(T=tf)를 갖는 제2의 클록 신호(CLDl24)를 형성하고, 소스 드라이버 회로(105)에 입력한다. 지연수단으로서는, 위상차를 형성하는 회로이면 특히 한정되지 않고, 본 실시예에서는 콘덴서와 저항으로 구성된 간단한 지연회로를 사용하였다. 또한, 본 실시예의 지연수단의 배치 개소는 한정되는 것이 아니라, 각 회로의 입력 배선에 형성하는 구성, 예를 들면 시프트 레지스터 회로의 입력 배선에 신호 지연회로 등을 설치하여, 위상을 겹치지 않게 하는 구성으로 할 수도 있다.
단, 위상을 겹치지 않도록 하는 기간의 상한은, 클록 신호의 전압 유지기간(tc)의 1/2이다. 이 상한을 넘으면 정상으로 구동 회로를 구동할 수 없다. 즉, 클록 신호의 일주기를 360도로 한 경우, 위상차(T)의 범위는, 1 내지 90도이다.
이와 같이, 지연수단(100)에 의해서, 제1의 클록 신호(CL117)와 제2의 클록 신호(CL118)를 입하 기간(tf) 또는 입상 기간(tr)만 위상을 겹치지 않게 하는 구성으로 하면, tf 또는 tr이 다른 2개의 클록 신호에 의해 발생하는 노이즈의 강도를 완화할 수 있다.
본 발명의 특징은, 입력되는 복수 쌍의 신호의 위상을 소정량 겹치지 않게 하고, 작은 진폭의 피크를 갖는 복수의 노이즈를 고의로 발생시키는 점이다. 본 발명은, 종래의 방법과 같이 위상을 맞추어 노이즈를 없애는 것이 아니라, 노이즈가 겹치는 것을 막아, 매우 큰 진폭의 예리한 피크를 갖는 노이즈가 되는 것을 방지하는 것이다. 본 실시예에서는, 도 3에 도시하는 바와 같이, 복수의 피크를 갖는 노이즈를 형성하였다. 이 복수의 피크는, 도 5에 도시한 종래의 피크의 진폭과 비교하여 작고, 표시에 영향을 주는 것은 아니다.
즉, 본 실시예는, 종래의 가능한 한계 위상을 맞추는 방법과 비교하여 간략한 구성(간이한 지연회로의 설치)에 의해, 입하 기간(tf) 또는 입상 기간(tr)만 위상을 겹치지 않게 하는 것으로 노이즈를 표시에 영향을 주지 않을 정도로 하고, 또한, EMC 규제되어 있는 범위로 전자복사를 제어할 수 있다.
(제 2 실시예)
실시예 1에서는, 의도적으로 위상을 시프트한 복수의 신호를 구동 회로에 입력하고, 노이즈가 중첩하는 것을 방지하는 방법을 사용하였지만, 본 실시예에서는, 다른 구성예를 나타낸다.
본 실시예에서는, 실시예 1과 같이 의도적으로 위상을 겹치지 않게한 한 쌍의 신호를 구동 회로에 입력한다. 그리고, 구동 회로 내부에서 위상이 겹치지 않은 신호를 조화하여 노이즈를 제거시키고, 위상 관계가 일치한 신호를 출력하는 구성으로 한다. 이러한 구성으로 함으로써, 노이즈가 없는 영상신호를 형성하여 양호한 표시 특성을 얻을 수 있다.
(제 3 실시예)
도 4에 3판식의 광학 시스템을 사용한 투사형의 화상 표시 장치(리어 프로젝터)의 개요를 나타내고 있다. 본 실시예의 프로젝터에서는 광원(401)으로부터 투사된 투사광이, 광학계(403)에 의해서, R, G, B의 3원색으로 나누어지고, 미러(404)에 의해서, 각각의 색의 화상을 표시하는 3장의 TFT 액정 패널(400)에 인도된다. 그리고, 각각의 TFT 액정 패널에 의해서 변조된 광이 광학계(406)에 의해서, 합성된 영상광을 스크린에 조사하여, 컬러화상이 투사된다.
본 실시예 1에 나타낸 액정 패널 및 신호 처리 회로 및 제어 회로를 사용하여, 입력 화상 신호를 각각의 액정 패널에 공급하면, 각각의 색의 화상을 액정 패널에 의해서, 색에 얼룩이 없는 고화질·고해상도로 작성할 수 있다. 부가하여, 액정 보정이나 카메라 보정, 인간의 시각에 적합한 보정, 관찰자의 수요에 맞춘 보정 등이 보정회로에 의해 실시되기 때문에, 특성이 양호한 화상을 얻을 수 있다.
따라서, 본 리어 프로젝터를 사용함으로써, 화질에 혼란이 없는 선명한 화상을 스크린에 표시할 수 있다.
또한, 본 발명에 있어서는, 액정 패널로서 액티브 매트릭스형의 것을 사용하였지만, 종류가 다른 기타의 액정 패널을 사용할 수도 있다.
또한, 본 발명은, 구동 회로 일체형의 액정 표시 장치에만 적용되는 것이 아니라, 구동 회로가 액정 패널과 다른 기판에 형성된 소위 외부 부착형의 표시 장치에 적용할 수도 있다.
또한, 상기 각 실시예에 있어서 나타낸, 예를 들면 시프트 레지스터 회로, 버퍼 회로, 샘플링 회로, 메모리 회로 등의 구성은, 일례이며 같은 기능을 갖는 것이면 적절히 변형시킬 수 있는 것은 말할 필요도 없다.
(제 4 실시예)
실시예 1, 2에 나타낸 액정 표시 장치는, 다양한 전자기기의 디스플레이로서 이용된다. 또한, 본 실시예에 있어서의 전자기기란, 액티브 매트릭스형 액정 표시 장치를 탑재한 제품이라 정의한다.
그와 같은 전자기기로서는, 비디오 카메라, 디지털 카메라, 프로젝터(리어형 또는 프런트형), 헤드 마운트 디스플레이(고글형 디스플레이), 카 네비게이션, 퍼스널 컴퓨터, 휴대 정보 단말(모바일 컴퓨터, 휴대 전화 또는 전자 서적 등) 등을 들 수 있다. 그들의 일례를 도 6 및 도 7에 도시한다.
도 6a는 퍼스널 컴퓨터이고, 본체(2001), 화상 입력부(2002), 표시 장치(2003), 키보드(2004)로 구성된다. 본원 발명을 화상 입력부(2002), 표시 장치(2003)나 그 밖의 신호 제어 회로에 적용할 수 있다.
도 6b는 비디오 카메라이고, 본체(21O1), 표시 장치(2102), 음성 입력부(2103), 조작 스위치(2104), 배터리(2105), 수상부(2106)로 구성된다. 본원 발명을 표시 장치(2102), 음성 입력부(2103)나 그 밖의 신호 제어 회로에 적용할 수 있다.
도 6c는 모바일 컴퓨터(모빌 컴퓨터)이고, 본체(2201), 카메라부(2202), 수상부(2203), 조작 스위치(2204), 표시 장치(2205)로 구성된다. 본원 발명은 표시 장치(2205)나 그 밖의 신호 제어 회로에 적용할 수 있다.
도 6d는 고글형 디스플레이이고, 본체(2301), 표시 장치(2302), 암부(2303)로 구성된다. 본 발명은 표시 장치(2302)나 그 밖의 신호 제어 회로에 적용할 수 있다.
도 6e는 프로그램을 기록한 기록매체(이하, 기록매체라 부른다)를 사용하는 플레이어이고, 본체(2401), 표시 장치(2402), 스피커부(2403), 기록매체(2404), 조작 스위치(2405), 외부 입력부(2406)로 구성된다. 또한, 이 장치는 기록매체로서 DVD(Digital Versatile Disc), CD 등을 사용하여, 음악 감상이나 영화 감상이나 게임이나 인터넷을 할 수 있다. 본 발명은 표시 장치(2402)나 그 밖의 신호 제어 회로에 적용할 수 있다.
도 6f는 디지털 카메라이고, 본체(2501), 표시 장치(2502), 접안부(2503), 조작 스위치(2504), 수상부(도시하지 않음)로 구성된다. 본원 발명을 표시 장치(2502)나 그 밖의 신호 제어 회로에 적용할 수 있다.
도 7a는 프런트형 프로젝터이고, 광원 광학계 및 표시 장치(2601), 스크린(2602)으로 구성된다. 본 발명은 표시 장치나 그 밖의 신호 제어 회로에 적용할 수 있다.
도 7b는 리어형 프로젝터이고, 본체(2701), 광원 광학계 및 표시 장치(2702), 미러(2703), 스크린(2704)으로 구성된다. 본 발명은 표시 장치나 그 밖의 신호 제어 회로에 적용할 수 있다.
또한, 도 7c는, 도 7a 및 도 7b 중에 있어서의 광원 광학계 및 표시 장치(2601, 2702)의 구조의 일례를 나타낸 도면이다. 광원 광학계 및 표시 장치(2601, 2702)는, 광원 광학계(2801), 미러(2802, 2804 내지 2806), 다이크로익 미러(2803), 광학계(2807), 표시 장치(2808), 위상차판(2809), 투사 광학계(2810)로 구성된다. 투사 광학계(2810)는, 투사 렌즈를 구비한 복수의 광학 렌즈로 구성된다. 이 구성은, 표시 장치(28O8)를 3개 사용하고 있기 때문에 3판식이라 불리고 있다. 또한, 도 7c 중에 있어서 화살표로 나타낸 광로에 실시자가 적절히, 광학 렌즈나, 편광 기능을 갖는 필름이나, 위상차를 조절하기 위한 필름, IR 필름 등을 설치할 수도 있다.
또한, 도 7d는, 도 7c 중에 있어서의 광원 광학계(2801)의 구조의 일례를 나타낸 도면이다. 본 실시예에서는, 광원 광학계(2801)는, 리플렉터(2811), 광원(2812), 렌즈 어레이(2813, 2814), 편광 변환 소자(2815), 집광 렌즈(2816)로 구성된다. 또한, 도 7d에 나타낸 광원 광학계는 일례이고 특히 한정되지 않는다. 예를 들면, 광원 광학계에 실시자가 적절히, 광학 렌즈나, 편광 기능을 갖는 필름이나, 위상차를 조절하는 필름, IR 필름 등을 설치할 수도 있다.
도 7c는 3판식의 예를 나타내었지만, 도 8a는 단판식의 일례를 나타낸 도면이다. 도 8a에 나타낸 광원 광학계 및 표시 장치는, 광원 광학계(2901), 표시 장치(2902), 투사 광학계(2903)로 구성된다. 투사 광학계(2903)는, 투사 렌즈를 구비한 복수의 광학 렌즈로 구성된다. 도 8a에 나타낸 광원 광학계 및 표시 장치는 도 7a 및 도 7b 중에 있어서의 광원 광학계 및 표시 장치(2601, 2702)에 적용할 수 있다. 또한, 광원 광학계(2901)는 도 7d에 나타낸 광원 광학계를 사용하면 된다. 또한, 표시 장치(2902)에는 컬러 필터(도시하지 않음)가 설치되어 있고, 표시 영상을 컬러화하고 있다.
또한, 도 8b에 나타낸 광원 광학계 및 표시 장치는, 도 8a의 응용예이고, 컬러 필터를 설치하는 대신에, RGB의 회전 컬러 필터 원판(29O5)을 사용하여 표시 영상을 컬러화하고 있다. 도 8b에 나타낸 광원 광학계 및 표시 장치는 도 7a 및 도 7b 중에 있어서의 광원 광학계 및 표시 장치(2601, 2702)에 적용할 수 있다.
또한, 도 8c에 나타낸 광원 광학계 및 표시 장치는, 컬러 필터레스 단판식이라 불리고 있다. 이러한 방식은, 표시 장치(2916)에 마이크로 렌즈 어레이(2915)를 설치하여, 다이크로익 미러(초록)(2912), 다이크로익 미러(빨강)(2913), 다이크로익 미러(파랑)(2914)를 사용하여 표시 영상을 컬러화하고 있다. 투사 광학계(2917)는, 투사 렌즈를 구비한 복수의 광학 렌즈로 구성된다. 도 8c에 나타낸 광원 광학계 및 표시 장치는 도 7a 및 도 7b 중에 있어서의 광원 광학계 및 표시 장치(2601, 2702)에 적용할 수 있다. 또한, 광원 광학계(2911)로서는, 광원의 그 외에 결합 렌즈, 콜리메이터 렌즈를 사용한 광학계를 사용하면 된다.
이상과 같이, 본 발명의 적용 범위는 매우 넓고, 모든 분야의 전자기기에 적용하는 것이 가능하다. 또한, 그 외에도 전광 게시판, 선전 공고용 디스플레이 등에도 활용할 수 있다.
본 발명에 의하면, 지연수단을 소정의 개소에 설치하고, 반전 관계에 있는 2개의 신호, 예를 들면 제1의 클록 신호와 제2의 클록 신호와의 위상 관계를 소정량 겹치지 않게 한다. 그리고 구동 회로에 있어서의 노이즈의 강도를 표시에 영향을 주지 않을 정도로 완화하고, 또한, EMC 규제되어 있는 범위에 전자 복사를 제어하는 것이 용이한 회로구성으로 된다.
따라서, 고주파수의 영상 신호를 정확히 표시할 수 있기 때문에, 고화질로 고정밀한 표시를 사용자에게 제공할 수 있다.

Claims (7)

  1. 각 화소전극마다 스위칭 소자를 갖는 액정 패널과,
    상기 액정 패널의 주사선을 구동하는 주사선 구동 회로와,
    상기 액정 패널의 신호선을 구동하는 신호선 구동 회로와,
    상기 액정 패널의 구동을 제어하는 제어회로와,
    영상신호 처리 회로와,
    상기 신호선 구동 회로 또는 상기 주사선 구동 회로에 입력하는 제1의 신호의 위상에 대하여, 제2의 신호에 위상차를 형성하는 형성회로를 구비하는 화상 표시 장치.
  2. 제 1항에 있어서, 상기 제1의 신호는, 상기 제2의 신호와 반전 관계에 있는 신호인 것을 특징으로 하는 화상 표시 장치.
  3. 제 1항에 있어서, 상기 제1의 신호 및 상기 제2의 신호는, 클록 신호인 것을 특징으로 하는 화상 표시 장치.
  4. 제 1항에 있어서, 상기 제1의 신호 및 상기 제2의 신호는, 신호의 입상 기간(tr)과 신호의 입하 기간(tf)이 다른 것을 특징으로 하는 화상 표시 장치.
  5. 제 1항에 있어서, 신호의 입상 기간(tr) 또는 신호의 입하 기간(tf)은, 신호의 유지기간(tc)의 2분의 1 이하인 것을 특징으로 하는 화상 표시 장치.
  6. 제 1항에 있어서, 제2의 신호에 위상차를 형성하는 형성회로는, 상기 제1의 신호의 위상에 대하여, 적어도 제1의 신호의 입상 기간(tr) 또는 제1의 신호의 입하 기간(tf)에 상당하는 위상차를 제2의 신호에 형성하는 것을 특징으로 하는 화상 표시 장치.
  7. 제 1항에 있어서, 상기 화상 표시 장치는 투과형 액정 패널 및 투사용 광원을 구비한 투사형의 표시 장치인 것을 특징으로 하는 화상 표시 장치.
KR1019990014575A 1998-04-23 1999-04-23 표시 장치, 화상 표시 장치 및 표시 장치 구동 방법 KR100658375B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP98-129487 1998-04-23
JP12948798A JP4156075B2 (ja) 1998-04-23 1998-04-23 画像表示装置

Publications (2)

Publication Number Publication Date
KR19990083429A true KR19990083429A (ko) 1999-11-25
KR100658375B1 KR100658375B1 (ko) 2006-12-18

Family

ID=15010703

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990014575A KR100658375B1 (ko) 1998-04-23 1999-04-23 표시 장치, 화상 표시 장치 및 표시 장치 구동 방법

Country Status (4)

Country Link
US (2) US7280093B1 (ko)
JP (1) JP4156075B2 (ko)
KR (1) KR100658375B1 (ko)
TW (1) TW420759B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100386051B1 (ko) * 1999-12-09 2003-06-02 세이코 엡슨 가부시키가이샤 전기광학장치, 그 클럭신호 조정방법 및 회로, 그 생산방법, 및 전자기기

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4156075B2 (ja) * 1998-04-23 2008-09-24 株式会社半導体エネルギー研究所 画像表示装置
JP4010229B2 (ja) 2002-11-22 2007-11-21 ソニー株式会社 双方向信号伝送回路
TWI246086B (en) * 2004-07-23 2005-12-21 Au Optronics Corp Single clock driven shift register utilized in display driving circuit
KR101197057B1 (ko) * 2005-12-12 2012-11-06 삼성디스플레이 주식회사 표시 장치
US8334960B2 (en) * 2006-01-18 2012-12-18 Samsung Display Co., Ltd. Liquid crystal display having gate driver with multiple regions
TWI345693B (en) * 2007-11-06 2011-07-21 Novatek Microelectronics Corp Circuit device and related method for mitigating emi
JP5185155B2 (ja) * 2009-02-24 2013-04-17 株式会社ジャパンディスプレイセントラル 液晶表示装置
TWI543597B (zh) * 2013-02-27 2016-07-21 晨星半導體股份有限公司 訊號取樣方法、資料加解密方法、以及使用這些方法的電子裝置
KR102050976B1 (ko) * 2019-02-25 2019-12-03 포스텍네트웍스(주) 불요 전자파 저감용 컨트롤러 및 디스플레이 패널

Family Cites Families (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3740660A (en) 1971-05-27 1973-06-19 North American Rockwell Multiple phase clock generator circuit with control circuit
DE3171351D1 (en) 1980-12-22 1985-08-14 British Telecomm Improvements in or relating to electronic clock generators
JPS59161913A (ja) 1983-03-07 1984-09-12 Hitachi Ltd クロツクジエネレ−タ
JPS59220793A (ja) 1983-05-31 1984-12-12 ソニー株式会社 表示装置の駆動方法
US4645947A (en) * 1985-12-17 1987-02-24 Intel Corporation Clock driver circuit
JP2638847B2 (ja) 1987-10-28 1997-08-06 松下電器産業株式会社 食器乾燥機
JP2653099B2 (ja) * 1988-05-17 1997-09-10 セイコーエプソン株式会社 アクティブマトリクスパネル,投写型表示装置及びビューファインダー
JP3297917B2 (ja) 1990-07-26 2002-07-02 ソニー株式会社 液晶ディスプレイ装置
JP3082225B2 (ja) * 1990-08-27 2000-08-28 セイコーエプソン株式会社 表示装置
JP2776643B2 (ja) 1991-01-29 1998-07-16 日本電気アイシーマイコンシステム株式会社 クロック駆動回路
US5365128A (en) 1991-10-17 1994-11-15 Intel Corporation High-resolution synchronous delay line
KR930010836A (ko) * 1991-11-15 1993-06-23 세야 히로미찌 화상 표시장치 및 그 구동방법
JPH06161658A (ja) * 1992-11-17 1994-06-10 Matsushita Electric Ind Co Ltd 液晶タブレット装置
JPH06274133A (ja) * 1993-03-24 1994-09-30 Sharp Corp 表示装置の駆動回路及び表示装置
EP0644523B1 (en) * 1993-08-30 1999-01-13 Sharp Kabushiki Kaisha Data signal line structure in an active matrix liquid crystal display
JPH07129122A (ja) * 1993-10-28 1995-05-19 Sharp Corp 表示駆動装置およびそのデータ伝送方法
JPH088701A (ja) 1994-06-24 1996-01-12 Sony Corp クロック配給装置
JP3516722B2 (ja) * 1994-07-04 2004-04-05 株式会社 日立ディスプレイズ 液晶駆動回路と液晶表示装置
US5883609A (en) * 1994-10-27 1999-03-16 Nec Corporation Active matrix type liquid crystal display with multi-media oriented drivers and driving method for same
KR0141940B1 (ko) 1994-11-11 1998-07-15 문정환 반도체 메모리장치의 비중첩신호 발생회로
US5672991A (en) 1995-04-14 1997-09-30 International Business Machines Corporation Differential delay line circuit for outputting signal with equal pulse widths
WO1997008677A1 (fr) 1995-08-30 1997-03-06 Seiko Epson Corporation Afficheur d'images, procede d'affichage d'images, dispositif de commande d'affichage et appareil electronique les utilisant
JPH0968952A (ja) * 1995-09-01 1997-03-11 Sanyo Electric Co Ltd 液晶表示装置
JPH09101763A (ja) * 1995-10-05 1997-04-15 Sharp Corp 画像表示装置の駆動回路
JPH09146489A (ja) * 1995-11-20 1997-06-06 Sharp Corp 走査回路および画像表示装置
KR0155928B1 (ko) * 1995-11-23 1998-12-15 김광호 액정 디스플레이의 노이즈 제거회로
JP3729955B2 (ja) * 1996-01-19 2005-12-21 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO1997049080A1 (fr) * 1996-06-20 1997-12-24 Seiko Epson Corporation Appareil d'affichage d'images
JP3329212B2 (ja) * 1996-11-08 2002-09-30 ソニー株式会社 アクティブマトリクス表示装置
JPH10206822A (ja) 1997-01-20 1998-08-07 Internatl Business Mach Corp <Ibm> 電圧印加駆動方式
KR100242110B1 (ko) * 1997-04-30 2000-02-01 구본준 도트인버전 구동방식의 액정표시장치와 그 구동회로
JPH10333642A (ja) 1997-05-27 1998-12-18 Internatl Business Mach Corp <Ibm> 液晶表示装置
JPH10340070A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
TWI257601B (en) * 1997-11-17 2006-07-01 Semiconductor Energy Lab Picture display device and method of driving the same
JP3993297B2 (ja) * 1998-04-01 2007-10-17 三菱電機株式会社 制御回路
JP4156075B2 (ja) * 1998-04-23 2008-09-24 株式会社半導体エネルギー研究所 画像表示装置
US6288699B1 (en) * 1998-07-10 2001-09-11 Sharp Kabushiki Kaisha Image display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100386051B1 (ko) * 1999-12-09 2003-06-02 세이코 엡슨 가부시키가이샤 전기광학장치, 그 클럭신호 조정방법 및 회로, 그 생산방법, 및 전자기기

Also Published As

Publication number Publication date
US7280093B1 (en) 2007-10-09
US7903077B2 (en) 2011-03-08
TW420759B (en) 2001-02-01
KR100658375B1 (ko) 2006-12-18
US20080036724A1 (en) 2008-02-14
JP4156075B2 (ja) 2008-09-24
JPH11305742A (ja) 1999-11-05

Similar Documents

Publication Publication Date Title
US7903077B2 (en) Image display device
TWI257601B (en) Picture display device and method of driving the same
JP3832125B2 (ja) 電気光学装置及び電子機器
JP4221183B2 (ja) 液晶表示装置
US6377235B1 (en) Drive circuit for electro-optic apparatus, method of driving the electro-optic apparatus, electro-optic apparatus, and electronic apparatus
US20020109659A1 (en) Liquid crystal display device, and method of driving the same
US20070279353A1 (en) Active matrix substrate, reflection type of liquid crystal display and projection type liquid crystal display apparatus
KR20010070293A (ko) 전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학장치 및 전자기기
KR100752070B1 (ko) 액정 디스플레이 장치, 투사형 이미지 디스플레이 유닛 및능동 매트릭스 디스플레이 장치
JP2001075534A (ja) 液晶表示装置
US20020149558A1 (en) Display device and its driving method, and projection-type display device
JP3893819B2 (ja) 電気光学装置の駆動回路、データ線駆動回路、走査線駆動回路、電気光学装置、および電子機器
KR100330650B1 (ko) 신호처리장치
JP3800962B2 (ja) 電気光学装置および電子機器並びに投射型表示装置
JPH11231822A (ja) 画像表示装置およびその駆動方法
JP2000221948A (ja) 色ムラ補正装置
JP3520719B2 (ja) 液晶表示装置及びそれを用いた投写型表示装置
JP3082225B2 (ja) 表示装置
JP2009098256A (ja) 液晶パネル、電子機器及び液晶パネルの駆動方法
JP4353203B2 (ja) 電気光学装置及び電子機器並びに電気光学装置の駆動方法
JP2005331983A (ja) 電気光学装置及び電子機器並びに電気光学装置の駆動方法
JP2006030592A (ja) 画像表示装置及びその駆動回路
JP3605332B2 (ja) 表示装置
JP2005215037A (ja) 電気光学装置および電子機器
JP2008070845A (ja) 画像表示装置の駆動回路、及び画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121119

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131119

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee