KR20010070293A - 전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학장치 및 전자기기 - Google Patents

전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학장치 및 전자기기 Download PDF

Info

Publication number
KR20010070293A
KR20010070293A KR1020000075130A KR20000075130A KR20010070293A KR 20010070293 A KR20010070293 A KR 20010070293A KR 1020000075130 A KR1020000075130 A KR 1020000075130A KR 20000075130 A KR20000075130 A KR 20000075130A KR 20010070293 A KR20010070293 A KR 20010070293A
Authority
KR
South Korea
Prior art keywords
circuit
data
block
image signal
data line
Prior art date
Application number
KR1020000075130A
Other languages
English (en)
Other versions
KR100490765B1 (ko
Inventor
토루 아오키
Original Assignee
구사마 사부로
세이코 엡슨 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구사마 사부로, 세이코 엡슨 가부시키가이샤 filed Critical 구사마 사부로
Publication of KR20010070293A publication Critical patent/KR20010070293A/ko
Application granted granted Critical
Publication of KR100490765B1 publication Critical patent/KR100490765B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Abstract

제 1 샘플 홀드 회로(310)는 입력 화상 신호(VID)를 샘플 홀드함으로써, 노이즈를 발생하는 데이터선에 대응하는 화상 신호(VIDa1)를 출력한다. 보정 회로(311)는 화상 신호(VIDa1)와 프리 챠지 전압(Vpre)에 근거하여 보정 신호(VID1')를 생성한다. 가산 회로(312)는 노이즈의 영향을 받는 데이터선에 대응하는 화상 신호(VID6)와 보정 신호(VID1')를 가산하여 보정된 화상 신호(VID')를 생성한다.
이로써, 복수 개의 데이터선을 모은 블록마다 순차 선택하여 표시를 행할 경우에, 각 블록의 경계에 있어서 발생하는 휘도 불균일을 눈에 띄지 않게 한다.

Description

전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학 장치 및 전자기기 {Driving method for electro-optical device, image processing circuit, electro-optical device, and electronic equipment}
발명 분야
본 발명은 예를 들면, 액정 표시 장치 등의 전기 광학 장치에 사용하기 적합한 전기 광학 장치, 그 구동 방법, 그 화상 처리 회로 및 그 전기 광학 장치를 표시부에 사용한 전자기기에 관한 것이다.
관련 기술의 설명
종래의 전기 광학 장치, 예를 들면, 액티브 매트릭스형 액정 표시 장치에 대해서, 도 15 및 도 16을 참조하여 설명한다.
우선, 도 16에 도시되는 바와 같이, 종래의 액정 표시 장치는 액정 표시 패널(100)과 타이밍 회로(200)와 화상 신호 처리 회로(300)로 구성된다. 이 중, 타이밍 회로(200)는 각 부에서 사용되는 타이밍 신호(필요에 따라서 후술한다)를 출력하는 것이다. 또, 화상 신호 처리 회로(300) 내부에 있어서의 상 전개 회로(301)는 한 계통의 화상 신호(VID)를 입력하면, 이것을 N상(도면에 있어서는 N=6)의 화상 신호로 전개하여 출력하는 것이다. 여기서, 화상 신호를 N상으로 전개하는 이유는 후술하는 샘플링 회로에 있어서, TFT에 공급되는 화상 신호의 인가 시간을 길게 하여, TFT 패널의 데이터 신호의 샘플링 시간 및 충방전 시간을 충분히 확보하기 위함이다.
한편, 증폭ㆍ반전 회로(302)는 화상 신호를 이하의 조건에서 극성 반전시켜 적당히 증폭하고나서 상 전개된 화상 신호(VID1 내지 VID6)로서 액정 표시 패널(100)에 공급하는 것이다. 여기서 극성 반전이란 화상 신호의 진폭 중심 전위를 기준 전위로 하여, 그 전압 레벨을 교대 반전시키는 것을 말한다. 또, 반전하는지의 여부에 대해서는, 데이터 신호의 인가 방식이 ①주사선 단위의 극성 반전인지, ②데이터 신호선 단위의 극성 반전인지, ③화소 단위의 극성 반전인지에 따라 정해지며, 그 반전 주기는 1수평 주사 기간 또는 도트 클록 주기로 설정된다. 단, 이 종래예에 있어서는 설명의 편의 상, ①주사선 단위의 극성 반전일 경우를 예로들어 설명한다.
또, 타이밍 회로(200)에 의해 생성되는 프리 챠지 신호(NRS)는 극성 반전한 신호로 액정 표시 패널(100)에 공급된다.
다음으로, 액정 표시 패널(100)에 대해서 설명한다. 이 액정 표시 패널(100)은 소자 기판과 대향 기판이 갭을 가지고 대향하며, 이 갭에 액정이 봉입된 구성으로 되어 있다. 여기서, 소자 기판과 대향 기판이란 석영 기판이나 하드 유리 등으로 이루어진다.
이 중, 소자 기판에 있어서는, 도 16에 있어서 X방향을 따라 평행하게 복수 개의 주사선(112)이 배열하여 형성되고, 또, 이와 직교하는 Y방향을 따라 평행하게 복수 개의 데이터선(114)이 형성되어 있다. 여기서, 각 데이터선(114)은 6개를 단위로 하여 블록화되어 있으며, 이들을 블록(B1 내지 Bm)으로 한다. 이후 설명의 편의 상, 일반적인 데이터선을 지적할 경우에는, 그 부호를 114로서 도시하지만, 특정 데이터선을 지적할 경우에는, 그 부호를 114a 내지 114f로서 도시하는 것으로 한다.
그리고, 이들 주사선(112)과 데이터선(114)과의 각 교점에 있어서는, 스위칭 소자로서, 예를 들면, 각 박막 트랜지스터(Thin Film Transistor: 이하, 「TFT」라 칭한다)(116)의 게이트 전극이 주사선(112)에 접속되는 한편, TFT(116)의 소스 전극이 데이터선(114)에 접속됨과 동시에, TFT(116)의 드레인 전극이 화소 전극(118)에 접속되어 있다. 그리고, 각 화소는 화소 전극(118)과, 대향 기판에 형성된 공통 전극과, 이들 양 전극 사이에 끼워진 액정에 의해 구성되며, 주사선(112)과 데이터선(114)의 각 교점에 있어서, 매트릭스 형상으로 배열하게 된다. 또한, 이 밖에 보존 용량(도시 생략)이 각 화소 전극(118)에 접속된 상태에서 형성되어 있다.
그런데, 주사선 구동 회로(120)는 소자 기판 상에 형성되며, 타이밍 회로(200)로부터의 클록 신호(CLY)나, 그 반전 클록 신호(CLYINV), 전송 개시 펄스(DY) 등에 근거하여, 펄스적인 주사 신호를 각 주사선(112)에 대해 순차 출력하는 것이다. 상세하게는, 주사선 구동 회로(120)는 수직 주사 기간 처음에 공급되는 전송 개시 펄스(DY)를 클록 신호(CLY) 및 그 반전 클록 신호(CLYINV)에 따라 순차 시프트하여 주사선 신호로서 출력하며, 이것에 의해 각 주사선(112)을 순차 선택하는 것이다.
한편, 샘플링 회로(130)는 샘플링용 스위치(131)를 각 데이터선(114)의 한쪽 끝에 있어서, 각 데이터선(114)마다 구비하는 것이다. 이 스위치(131)는 동일하게 소자 기판 상에 형성된 n채널형 TFT로 이루어지며, 이 스위치(131)의 소스 전극에는, 화상 신호(VID1 내지 VID6)가 입력되어 있다. 그리고, 블록(B1)의 데이터선(114a 내지 114f)에 접속된 6개 스위치(131)의 게이트 전극은 샘플링 신호(S1)가 공급되는 신호선에 접속되고, 블록(B2)의 데이터선(114a 내지 114f)에 접속된 6개 스위치(131)의 게이트 전극은 샘플링 신호(S2)가 공급되는 신호선에 접속되며, 이하 마찬가지로, 블록(Bm)의 데이터선(114a 내지 114f)에 접속된 6개 스위치(131)의 게이트 전극은 샘플링 신호(Sm)가 공급되는 신호선에 접속되어 있다. 여기서, 샘플링 신호(S1 내지 Sm)는 각각 수평 유효 표시 기간 내에 화상 신호(VID1 내지 VID6)를 블록마다 샘플링하기 위한 신호이다.
또, 시프트 레지스터 회로(140)는 동일하게 소자 기판 상에 형성되며, 타이밍 회로(200)로부터의 클록 신호(CLX)나, 그 반전 클록 신호(CLXINV), 전송 개시 펄스(DX) 등에 근거하여, 샘플링 신호(S1 내지 Sm)를 순차 출력하는 것이다. 상세하게는, 시프트 레지스터 회로(140)는 수평 주사 기간 처음에 공급되는 전송 개시 펄스(DX)를 클록 신호(CLX) 및 그 반전 클록 신호(CLXINV)에 따라 순차 시프트함과 동시에, 이들 시프트한 신호의 펄스 폭을 인접하는 신호끼리 겹치지 않도록 좁혀, 샘플링 신호(S1 내지 Sm)로서 순차 출력하는 것이다.
이러한 구성에 있어서, 샘플링 신호(S1)가 출력되면, 블록(B1)에 속하는 6개의 데이터선(114a 내지 114f)에는, 각각 화상 신호(VID1 내지 VID6)가 샘플링되어, 이들 화상 신호(VID1 내지 VID6)가 현 시점의 선택 주사선에 있어서의 6개 화소에, 해당 TFT(116)에 의해 각각 기록되게 된다.
이 후, 샘플링 신호(S2)가 출력되면, 이번은 블록(B2)에 속하는 6개 데이터선(114a 내지 114f)에는, 각각 화상 신호(VID1 내지 VID6)가 샘플링되며, 이들 화상 신호(VID1 내지 VID6)가 그 시점의 선택 주사선에 있어서의 6개 화소에 해당 TFT(116)에 의해 각각 기록되게 된다.
이하 동일하게 하여, 샘플링 신호(S3, S4, ……, Sm)가 순차 출력되면, 블록(B3, B4, ……, Bm)에 속하는 6개의 데이터선(114a 내지 114f)에는, 각각 화상 신호(VID1 내지 VID6)가 샘플링되며, 이들 화상 신호(VID1 내지 VID6)가 그 시점의 선택 주사선에 있어서의 6개 화소에 각각 기록되게 된다. 그리고, 이 후, 다음 주사선이 선택되어, 블록(B1 내지 Bm)에 있어서 동일한 기록이 반복 실행되게 된다.
이 구동 방식에서는, 샘플링 회로(130)에 있어서의 스위치(131)를 구동 제어하는 시프트 레지스터 회로(140)의 단수가 각 데이터선을 점 순차로 구동하는 방식과 비교하여 1/6로 저감된다. 더욱이, 시프트 레지스터 회로(140)에 공급해야 할 클록 신호(CLX) 및 그 반전 클록 신호(CLXINV)의 주파수도 1/6로 되기 때문에, 단수의 저감화와 더불어 저소비 전력화도 도모되게 된다.
그런데, 각 데이터선(114)에는 기생 용량이 부수하고 있다. 이 용량은 각 데이터선(114)이 액정을 통해 대향 전극과 대향하고 있기 때문에 생긴다. 화소의 액정으로의 전압 인가는 각 데이터선(114)에 데이터 신호를 인가하여, TFT(116)를 온시켜 데이터선(114)의 전압을 화소에 기록함으로써 행해진다. 그렇지만, 상술한 바와 같이 각 데이터선(114)에는 기생 용량이 부수하고 있기 때문에, 데이터 신호를 각 데이터선(114)에 인가해도 각 데이터선(114)의 전압은 즉시 데이터 신호의 전압과 일치하는 것이 아니라, 그 전압은 기생 용량과 배선 저항 등으로 정해질 때 정수에 따라 변화하며, 데이터 신호의 인가 개시로부터 소정 시간이 경과한 후, 데이터 신호 전압과 일치한다. 또, 이 예에서는, 주사선 단위의 극성 반전을 행하기 때문에, 수평 주사 주기로 각 데이터선(114)의 전압을 대향 전극의 전위를 중심하여 반전시킬 필요가 있다. 따라서, 어느 수평 주사 기간에 있어서, 데이터 신호를 인가하기 전의 데이터선(114)의 전압 극성은 인가해야 할 데이터 신호의 전압 극성과 반전한 것으로 되어 있다. 이 때문에, 각 데이터선(114)의 전압이 데이터 신호의 전압과 일치하기까지의 시간은 길어져버린다.
이것을 해소하기 위해, 프리 챠지 회로(160)를 설치하고 있다. 이 프리 챠지 회로(160)는 스위치(165)를 각 데이터선(114)의 다른쪽 끝에 있어서 각 데이터선(114)마다 구비하는 것이다. 이 스위치(165)는 동일하게 소자 기판 상에 형성된 TFT로 이루어지며, 그 드레인 전극(또는 소스 전극)이 데이터선(114)에 접속되고, 그 소스 전극(또는 드레인 전극)이 프리 챠지 신호(NRS)에 접속되어 있다. 또, 각 스위치(165)의 게이트 전극은 프리 챠지 구동 신호(NRG)가 공급되는 신호선에 접속되어 있다. 이 프리 챠지 구동 신호(NRG)는 샘플링 신호(S1 내지 Sm)보다도 선행하는 타이밍에 있어서, 즉, 어느 주사선의 선택이 종료하고나서 다음 주사선이 선택되어 화상 신호가 데이터선에 인가되기까지의 수평 귀선 기간에 있어서, 「H」레벨이 되는 펄스적 신호이다. 이 때문에, 각 데이터선(114)은 각 스위치(165)를 통해 프리 챠지 신호(NRS)의 전위에 프리 챠지된 후, 각 스위치(131)의 샘플링에 의해 화상 신호(VID1 내지 VID6)의 전위로 천이한다. 따라서, 화상 신호(VID1 내지 VID6) 자체에 의한 데이터선(114)의 충방전량는 작아지기 때문에, 기록에 요하는 시간이 단축화되게 된다.
도 1은 본 발명의 제 1 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 2는 동일 액정 표시 장치에 있어서의 화상 표시 회로 동작을 도시하는 타이밍 챠트.
도 3은 동일 액정 표시 패널 동작을 도시하는 타이밍 챠트.
도 4는 본 발명의 제 2 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 5는 동일 액정 표시 장치에 있어서의 화상 표시 회로 동작을 도시하는 타이밍 챠트.
도 6은 본 발명의 제 3 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 7은 본 발명의 제 4 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 8은 동일 실시예에 사용되는 보정 회로 구성을 도시하는 블록도.
도 9는 본 발명의 제 5 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 10은 본 발명의 제 6 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 11은 본 발명의 제 7 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 12a는 블록의 선택 방향이 왼쪽에서 오른쪽인 경우에 있어서 노이즈의 영향을 받는 데이터선을 도시한 것이며, 도 12b는 블록의 선택 방향이 오른쪽에서 왼쪽인 경우에 있어서 노이즈의 영향을 받는 데이터선을 도시한 도면.
도 13은 제 1 내지 제 7 실시예의 액정 표시 장치를 적용한 전자기기의 일례인 액정 프로젝터 구성을 도시하는 단면도.
도 14는 동일 액정 표시 장치를 적용한 전자기기의 일례인 퍼스널 컴퓨터 구성을 도시하는 정면도.
도 15는 종래의 액정 표시 장치의 전체 구성을 도시하는 블록도.
도 16은 종래의 액정 표시 장치에 있어서의 액정 표시 패널의 전기적 구성을 도시하는 블록도.
도 17은 종래의 액정 표시 장치 동작을 도시하는 타이밍 챠트.
* 도면의 주요 부분에 대한 부호의 설명 *
100 : 액정 표시 패널 112 : 주사선
114a 내지 114f : 데이터선 116 : TFT
118 : 화소 전극
300A,300B,300C,300D,300E,300F : 화상 처리 회로
301,301' : 상 전개 회로(병렬화 수단)
310 : 제 1 샘플 홀드 회로(보정 수단)
311,311D : 보정 회로(보정 수단)
312, 323 : 가산 회로(보정 수단, 합성 회로)
321 : 선택 회로(보정 수단)
322 : 보정 테이블(보정 수단, 기억 회로)
322D : 보정 테이블 회로(보정 수단)
3111 : 강하 전압 산출 회로(제 1 산출 회로)
3112 : 기록 전압 산출 회로(제 2 산출 회로)
3222 : 양극성용 보정 테이블(제 1 기억 회로)
3223 : 음극성용 보정 테이블(제 2 기억 회로)
발명의 요약
그렇지만, 복수 동시 구동 방식이나, 복수 동시 구동 방식과 프리 챠지를 병용하면, 각 블록(B1 내지 Bm)의 경계에 있어서 휘도 불균일이 특히, 중간조 레벨에서 규칙적 패턴을 표시시킨 경우에 발생한다는 문제가 생겼다. 그래서, 이 휘도 불균일의 발생 원리에 대해서, 블록(B1 및 B2)에 착한하여, 규칙 패턴의 일례로서 간단한 동일 패턴을 표시시킬 경우를 예로 들어 설명한다. 이 경우, 블록(B1)에 속하는 데이터선 중 블록(B2)에 인접하는 데이터선(114f)에 공급되어야 할 화상 신호(VID6)와, 블록(B2)에 속하는 데이터선 중 블록(B1)에 인접하는 데이터선(114a)에 공급되어야 할 화상 신호(VID1)는 각각 도 16에 도시되는 바와 같이 동일 전압이 된다. 또한, 일반적으로, 화상 신호(VID1 내지 VID6)는 수평 귀선 기간에 있어서 흑색에 상당하는 전압으로 움직인다.
또, 도 17에 도시하는 파형예는 프리 챠지 신호(NRS)의 전위가 데이터선(114)에 인가되는 화상 신호(VID1 내지 VID6)(도 16에서는, VID1, VID6만을 도시하고 있다)의 극성과 동일 극성으로 설정되고, 또한, 주사선마다 극성 반전할 경우를 도시하고 있다. 이하의 설명에서는, 화상 신호(VID)를 데이터선(114)에 인가했을 때의 중심 전위와 프리 챠지 신호(NRS)를 데이터선(114)에 인가했을 때의 전위 차의 절대치를 프리 챠지 전압(Vpre)이라 칭하는 것으로 한다.
도 17에 도시하는 파형예에 있어서는, 프리 챠지 전압(Vpre)은 전압 변화가 큰 곳까지 한쪽 끝 프리 챠지하기 때문에, 노멀리 화이트 모드이면 흑색에 상당하는 전위(반대로, 노멀리 블랙 모드이면 백색에 상당하는 전위)로 설정되어 있다.
그런데, 도 17에 있어서, 양극 측의 타이밍(t11)에 이르면, 프리 챠지 구동 신호(NRG)가 「H」레벨이 된다. 이 때문에, 모든 스위치(165)가 온이 되기 때문에, 모든 데이터선(114)은 스위치(165)를 통해 프리 챠지 전압(Vpre)에 프리 챠지된다. 그 후, 프리 챠지 구동 신호(NRG)가 「L」레벨이 되지만, 모든 데이터선은 그 기생 용량에 따라 프리 챠지 전압(Vpre)을 유지한다.
다음으로, 타이밍(t12)에 이르면, 샘플링 신호(S1)가 「H」레벨로 상승한다. 이 때문에, 블록(B1)의 데이터선(114f)에 있어서는, 스위치(131)에 의해 화상 신호(VID6)가 샘플링되기 때문에, 데이터선(114f)의 전압은 그때까지 유지하고 있던 프리 챠지 신호(NRS)의 전압(Vpre)으로부터 샘플링된 화상 신호(VID6)에 상당하는 전압이 되며, 이것이 현 시점에 있어서 선택되어 있는 주사선의 TFT(116)에 의해 해당 화소에 기록된다. 이 후, 샘플링 신호(S1)가 「L」레벨로 하강한다.
더욱이, 타이밍(t13)에 이르면, 샘플링 신호(S2)가 「H」레벨로 상승하기 때문에, 블록(B2)의 데이터선(114a)에 있어서는, 스위치(131)에 의해 화상 신호(VID1)가 샘플링된다. 이 때문에, 블록(B2)의 데이터선(114a)의 전압은 그때까지 유지하고 있던 프리 챠지 전압(Vpre)에서 샘플링된 화상 신호(VID1)의 전압까지 천이한다. 이것이 현 시점에 있어서 선택되어 있는 주사선의 TFT(116)에 의해 해당 화소에 기록된다.
이에 대해, 블록(B1)에 속하는 데이터선 중, 블록(B2)에 인접하는 데이터선(114f)에 대해서는, 액정층을 통해 블록(B2)의 데이터선(114a)과 용량적으로 결합하고 있기 때문에, 블록(B2)의 데이터선(114a)의 전압이 프리 챠지 전압(Vpre)에서 화상 신호(VID1)의 전압까지 천이하면, 이미 기록이 종료하고 있음에도 상관 없이, 전압 변화의 영향을 받아 전압이 변동하게 된다.
따라서, 블록(B1)의 데이터선(114f)에 접속된 화소 중, 현 시점에 있어서 선택된 주사선에 관련되는 화소는 원래의 기록 전압 ①에 상당하는 농도로부터, 용량 결합에 의한 변동분만큼 변위한 전압 ②에 상당하는 농도로 변화하게 된다. 이것은음극 측의 타이밍(t21, t22, t23)에 대해서도, 더욱이, 현 시점의 선택 주사선에 있어서 다른 블록(B2 내지 Bm-1)에 대해서도, 또, 다른 주사선을 선택한 경우라도 동일하다.
이에 대해, 각 블록에 있어서의 다른 데이터선(114a 내지 114e)에 대해서는, 인접하는 블록의 데이터선(114a)의 전압 천이에 의한 영향을 받지 않기(어렵기) 때문에, 이들 데이터선에 접속된 화소 중, 현 시점에 있어서 선택된 주사선에 관련되는 화소는 본래의 기록 전압에 상당하는 농도를 유지하게 된다.
따라서, 모든 화소에 대해 동일 농도 표시를 하려고 해도, 어느 블록의 데이터선(114f)에 접속된 화소의 농도와, 그 이외의 데이터선(114a 내지 114e)에 접속된 화소 농도에 차이가 생기기 때문에, 결국, 각 블록(B1 내지 Bm)의 경계에 있어서 휘도 불균일이 발생하게 된다.
이러한 휘도 불균일은 프리 챠지 신호(NRS)를 양음극마다 절대치에서 다른 레벨이 되도록 설정하면, 예를 들면, 양극 측에서 백색에 상당하는 전압에, 음극 측에서 흑색에 상당하는 전압에 각각 설정하면, 양극 측에 있어서의 화상 신호의 샘플링에서는 흑 측에, 양극 측에 있어서의 화상 신호의 샘플링에서는 백 측에 각각 기록되기 때문에, 양자의 취소에 의해, 어느 정도, 해소하는 것은 가능하다. 그러나, 이 방법에서도, 비디오 신호의 레벨에 의해 휘도 불균일을 완전히 눈에 띄지 않게 할 정도로까지 해소할 수 없으며, 프리 챠지 신호(NRS)를 인가하고나서 본래의 데이터가 기록되는 동안의 단기간이기는 하지만, 직류 성분이 인가되게 되기 때문에, 액정 열화를 야기하는 원인도 된다.
본 발명은 상술한 사정에 비추어 이루어진 것으로, 각 블록의 경계에 있어서 발생하는 휘도 불균일을 눈에 띄지 않게 하여, 높은 품질 표시가 가능한 전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학 장치 및 전자기기를 제공하는 것을 목적으로 하고 있다.
상기 목적을 달성하기 위해 본 발명에 있어서는, 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 트랜지스터와, 상기 트랜지스터에 접속된 화소 전극을 갖는 전기 광학 장치의 구동 방법으로, 상기 주사선을 순차 선택하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개로 모은 블록마다 각 데이터선에 대응하는 화상 신호를 동시에 공급하고, 이것을 각 블록에 대해서 순차 실행하여, 선택중인 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호를, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 상기 제 1 데이터선에 대응하는 화상 신호를 미리 보정하여 상기 제 1 데이터선에 공급하는 것을 특징으로 한다.
일반적으로, 복수의 데이터선은 화소를 통해 서로 용량적으로 결합하고 있지만, 동일 블록 내에 속하는 데이터선끼리에 있어서는, 동일 타이밍으로 샘플링이 실행되기 때문에, 어느 데이터선의 전압 변화가 다른 데이터선의 전압에 영향을 미치는 경우는 없다. 그러나, 다른 블록에 속하는 데이터선, 특히, 블록의 한쪽 끝에 위치하는 데이터선의 전압은 인접 블록의 다른쪽 끝 부분에 위치하는 데이터선의전압이 샘플링된 화상 신호의 전압까지 천이하면, 그 전압 변화에 의해 본래의 기록 전압으로부터 변동한다. 이것이 블록 경계에 있어서의 휘도 불균일의 원인이 된다.
이에 대해 본 발명의 구동 방법에 의하면, 다음 블록에 속하는 제 2 데이터선의 전압 변화를 예측하고, 그 예측 결과에 근거하여, 제 1 데이터선에 대응하는 화상 신호를 미리 보정하여 상기 제 1 데이터선에 공급하기 때문에, 제 2 데이터선의 전압 변화에 의해 발생하는 노이즈가 결합 용량을 통해 제 1 데이터선에 혼입했다고 해도, 노이즈 성분이 화상 신호 보정에 의해 상쇄되게 된다. 따라서, 블록의 경계에 있어서 발생하는 휘도 불균일을 대폭 저감할 수 있다.
이 경우, 제 2 데이터선의 전압 변화는 그곳에 인가되는 화상 신호의 전압에 의해 좌우되기때문에, 제 2 데이터선의 전압 변화를, 제 2 데이터선에 대응하는 화상 신호에 근거하여 예측하는 것이 바람직하다.
또, 이 구동 방법에 있어서, 전기 광학 장치는 상기 화상 신호를 순차 샘플링하여 각 데이터선에 공급하는 샘플링 트랜지스터를 구비하며, 상기 제 2 데이터선의 전압 변화를 상기 제 2 데이터선에 대응하는 화상 신호 및 샘플링 트랜지스터의 강하 전압에 근거하여 예측하는 것이 바람직하다. 샘플링 트랜지스터가 TFT와 같은 전계 효과 트랜지스터에서 형성될 경우, 소스 전극 전압에 따라서 그 강하 전압은 변화한다. 이 발명에 의하면, 그러한 강하 전압을 고려하여 제 2 데이터선의 전압 변화를 예측할 수 있기 때문에, 블록 경계에 있어서 발생하는 휘도 불균일을 보다 한층 더 저감할 수 있다.
또, 본 발명에 관련되는 전기 광학 장치의 구동 방법은 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 갖는 전기 광학 장치를 전제로 하여, 상기 주사선을 순차 선택하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개로 모은 블록에 프리 챠지 전압을 인가한 후, 선택중인 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호를, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 미리 보정하여 상기 제 1 데이터선에 공급하는 것을 특징으로 한다. 이 경우, 상기 제 2 데이터선의 전압 변화를 상기 제 2 데이터선에 대응하는 화상 신호와 상기 프리 챠지 전압에 근거하여 예측하는 것이 바람직하다.
이 발명에 의하면, 데이터선에 화상 신호를 기록하기 전에 프리 챠지를 행할 수 있기 때문에, 프리 챠지 전압을 적절하게 설정함으로써, 화상 신호 기록에 요하는 시간을 저감할 수 있다. 또, 제 2 데이터선의 전압 변화는 프리 챠지 전압에서 화상 신호 전압으로 변화함으로써 생기기 때문에, 제 2 데이터선에 대응하는 화상 신호와 프리 챠지 전압에 근거하여 제 2 데이터선의 전압 변화를 정확하게 예측할 수 있다.
더욱이, 전기 광학 장치가 상기 화상 신호를 순차 샘플링하여 각 데이터선에 공급하는 샘플링 트랜지스터를 구비하는 것이면, 상기 제 2 데이터선의 전압 변화를 상기 제 2 데이터선에 대응하는 화상 신호, 샘플링 트랜지스터의 강하 전압 및 상기 프리 챠지 전압에 근거하여 예측하는 것이 바람직하다. 이 발명에 의하면, 강하 전압을 고려하여 제 2 데이터선의 전압 변화를 예측할 수 있기 때문에, 블록 경계에 있어서 발생하는 휘도 불균일을 보다 한층 더 저감할 수 있다.
또, 본 발명에 관련되는 화상 처리 회로는 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 가지고, 각 주사선을 순차 선택하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개로 모은 블록마다 병렬화 화상 신호를 인가하는 전기 광학 장치에 사용되는 것을 전제로 하며, 상기 블록을 구성하는 데이터선의 개수에 따라서, 입력 화상 신호를 시간 축 신장함과 동시에 병렬화하고, 복수의 병렬화 화상 신호를 생성하는 병렬화 회로와, 어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 병렬화 화상 신호를, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여 보정을 실시하는 보정 회로와, 보정된 병렬화 화상 신호와 다른 병렬화 화상 신호를 정리하여 출력하는 출력 회로를 구비하는 것을 특징으로 한다.
이 발명에 의하면, 입력 화상 신호를 시간 축 신장함과 동시에 병렬화하여 복수의 병렬화 화상 신호를 얻어, 복수의 병렬화 화상 신호 중 어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 병렬화 화상 신호를 특정하게 된다. 그리고, 다음 블록에 속하는 제 2 데이터선의 전압 변화를 예측하고, 그 예측 결과에 근거하여, 제 1 데이터선에 대응하는 화상 신호를 미리 보정하여 상기 제 1 데이터선에 공급하기 때문에, 제 2 데이터선의 전압 변화에 의해 발생하는 노이즈가 결합 용량을 통해 제 1 데이터선에 혼입했다 해도, 노이즈 성분이 화상 신호 보정에 의해 상쇄되게 된다. 따라서, 블록 경계에 있어서 발생하는 휘도 불균일을 대폭 저감할 수 있다.
또, 이 발명에 있어서, 전기 광학 장치가 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개로 모은 블록마다 병렬화 화상 신호를 인가하는 것이면, 상기 보정 회로는 상기 제 2 데이터선에 대응하는 병렬화 화상 신호와 상기 프리 챠지 전압에 근거하여, 상기 제 2 데이터선의 전압 변화를 예측하는 것이 바람직하다. 이로써, 전압 변화를 정확하게 예측할 수 있기 때문에, 정밀도 좋은 보정이 가능해져, 블록 경계에 있어서 발생하는 휘도 불균일을 보다 한층 더 저감할 수 있다.
또, 이 발명에 있어서, 전기 광학 장치가 한쪽 기판에 상기 주사선, 상기 데이터선, 상기 트랜지스터 및 화소 전극을 형성하고, 이와 대향하는 다른쪽 기판에 대향 전극을 구비하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개로 모은 블록마다 샘플링 트랜지스터를 통해 병렬화 화상 신호를 인가하는 것이면, 상기 출력 회로는 보정된 병렬화 화상 신호와 다른 병렬화 화상 신호를 정리함과 동시에, 일정 주기의 극성 반전 신호에 따라 그들 극성을 상기 대향 전극의 전위를 기준으로 하여 반전하여 출력하며, 상기 보정 회로는 상기 제 2 데이터선에 대응하는 병렬화 화상 신호, 상기 프리 챠지 전압 및 상기 샘플링 트랜지스터의 강하 전압에 근거하여, 상기 제 2 데이터선의 전압 변화를 예측하는 것이 바람직하다.
전기 광학 물질로서 액정을 사용할 경우에는, 그 열화를 방지하기 위해 교류 전압을 액정에 인가할 필요가 있다. 이러한 경우, 출력 수단은 극성 반전 신호에 따라 병렬화 화상 신호의 극성을 상기 대향 전극 전위를 기준으로 하여 반전하여 출력하게 된다. 이 때문에, 화상 신호가 도시하는 계조치가 동일해도, 그 극성에 따라 강하 전압이 다른 것이 된다. 본 발명에 있어서는, 병렬화 화상 신호, 프리 챠지 전압 및 강하 전압에 근거하여, 제 2 데이터선의 전압 변화를 정확하게 예측하기 때문에, 블록 경계에 있어서 발생하는 휘도 불균일을 보다 한층 더 저감할 수 있다.
또, 전기 광학 장치가 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개로 모은 블록마다 병렬화 화상 신호를 인가하는 것으로, 또한, 입력 화상 신호가 아날로그 신호인 것이면, 상기 보정 회로는 상기 입력 화상 신호를 블록 주기로 샘플 홀드하여 상기 제 2 데이터선에 대응하는 병렬화 화상 신호를 출력하는 샘플 홀드 회로와, 상기 샘플 홀드 회로로부터 출력되는 병렬화 화상 신호와, 상기 프리 챠지 전압에 근거하여 보정 신호를 생성하는 보정 신호 생성 회로와, 상기 병렬화 회로로부터 출력되어 보정의 대상이 되는 병렬화 화상 신호와, 상기 보정 신호를 합성하여 보정한 병렬화 화상 신호를 출력하는 합성 회로를 구비하는 것이 바람직하다.
이 경우, 샘플 홀드 회로에 의해 제 2 데이터선에 대응하는 병렬화 화상 신호, 즉 노이즈를 발생하는 데이터선에 공급되는 신호가 특정되면, 보정 신호 생성 회로는 해당 병렬화 화상 신호와 프리 챠지 전압에 근거하여 보정 신호를 생성한다. 제 1 데이터선에 혼입하는 노이즈는 제 2 데이터선의 전압 변화에 의해 생기며, 이 전압 변화는 프리 챠지 전압에서 병렬화 화상 신호 전압으로의 변동에 의한 것이기 때문에, 보정 신호는 제 2 데이터선의 전압 변화를 정확하게 예측한 결과를 반영하고 있다. 따라서, 제 2 데이터선의 전압 변화에 의해 발생하는 노이즈가 결합 용량을 통해 제 1 데이터선에 혼입했다 해도, 노이즈 성분이 병렬화 화상 신호 보정에 의해 상쇄되게 된다. 이 결과, 블록 경계에 있어서 발생하는 휘도 불균일을 대폭 저감할 수 있다.
또, 본 발명에 있어서, 상기 입력 화상 신호가 아날로그 신호이면, 상기 보정 회로는 상기 입력 화상 신호를 블록 주기로 샘플 홀드하여 상기 제 2 데이터선에 대응하는 병렬화 화상 신호를 출력하는 샘플 홀드 회로와, 상기 샘플 홀드 회로로부터 출력되는 병렬화 화상 신호와, 상기 극성 반전 신호에 근거하여 상기 강하 전압을 산출하는 제 1 산출 회로와, 상기 강하 전압 산출 회로에 의해 산출된 강하 전압과 상기 상기 샘플 홀드 회로로부터 출력되는 병렬화 화상 신호에 근거하여, 상기 제 2 데이터선에 공급하는 기록 전압을 산출하는 제 2 산출 회로와, 상기 기록 전압과 상기 프리 챠지 전압에 근거하여 보정 신호를 생성하는 보정 신호 생성 회로와, 상기 병렬화 회로로부터 출력되는 보정 대상이 되는 병렬화 화상 신호와, 상기 보정 신호를 합성하여 보정한 병렬화 화상 신호를 출력하는 합성 회로를 구비하는 것이 바람직하다.
이 발명에 의하면, 샘플링 트랜지스터의 강하 전압을 고려하여 보정 신호를 생성할 수 있기 때문에, 블록 경계에 있어서 발생하는 휘도 불균일을 보다 한층 더저감할 수 있다.
또, 본 발명에 관련되는 화상 처리 회로는 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 가지고, 각 주사선을 순차 선택하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개로 모은 블록마다 병렬화 화상 신호를 인가하는 전기 광학 장치에 사용하는 것을 전제로 하며, 입력 화상 신호 중에서, 어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호를 특정하며, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 해당 화상 신호에 보정을 실시하는 보정 회로와, 상기 블록을 구성하는 데이터선의 개수에 따라서, 상기 보정 회로의 출력 신호를 시간 축 신장함과 동시에 병렬화하여, 복수의 병렬화 화상 신호를 생성하는 병렬화 처리부를 구비하는 것을 특징으로 한다.
이 발명에 의하면, 입력 화상 신호 중에서, 어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호가 특정된다. 그리고, 다음 블록에 속하는 제 2 데이터선의 전압 변화를 예측하고, 그 예측결과에 근거하여, 제 1 데이터선에 대응하는 화상 신호를 미리 보정하여 상기 제 1 데이터선에 공급하기 때문에, 제 2 데이터선의 전압 변화에 의해 발생하는 노이즈가 결합 용량을 통해 제 1 데이터선에 혼입했다 해도, 노이즈 성분이 화상 신호 보정에 의해 상쇄되게 된다. 따라서, 블록 경계에 있어서 발생하는 휘도 불균일을 대폭 저감할 수 있다.
또, 이 발명에 있어서, 입력 화상 신호가 디지털 신호이면, 상기 보정 회로는 상기 입력 화상 신호를 블록 주기마다 특정한 1샘플 기간 선택하는 선택 회로와, 신호치와 보정치를 대응지어 미리 기억하고 있으며, 상기 선택 회로의 출력 신호가 공급되면, 해당 출력 신호 값에 따른 보정 신호를 출력하는 기억 회로와, 상기 입력 화상 신호와 상기 보정 신호를 합성하는 합성 회로를 구비하는 것이 바람직하다.
이 경우, 전기 광학 장치가 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개로 모은 블록마다 병렬화 화상 신호를 인가하는 것이면, 상기 보정치는 상기 프리 챠지 전압과 상기 신호치에 근거하여 정해지는 것이 바람직하다. 이로써, 제 2 데이터선의 전압 변화는 프리 챠지 전압과 신호치에 근거하여 예측되기 때문에, 정확한 예측을 행할 수 있다.
혹은, 상기 기억 회로는 상기 제 2 데이터선의 화상 데이터에 대응한 보정 테이블을 갖고 있는 것이 바람직하다. 이로써, 블록 경계에 있어서 발생하는 휘도 불균일을 대폭 저감할 수 있다.
또, 본 발명의 화상 처리 회로는 한쪽 기판에 상기 주사선, 상기 데이터선, 상기 트랜지스터 및 화소 전극을 형성하고, 이와 대향하는 다른쪽 기판에 대향 전극을 구비하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개로 모은 블록마다 샘플링 트랜지스터를 통해 병렬화 화상 신호를 인가하는 전기 광학 장치에 사용되는 것을전제로 하여, 상기 병렬화 처리부로부터 출력되는 복수의 병렬화 화상 신호를 일정 주기의 극성 반전 신호에 따라 그들 극성을 상기 대향 전극의 전위를 기준으로 하여 반전하여 출력하는 극성 반전 회로를 구비하며, 상기 입력 화상 신호는 디지털 신호 형식의 입력 화상 데이터이며, 상기 보정 회로는 상기 입력 화상 데이터를 블록 주기마다 특정한 1샘플 기간 선택하는 선택 회로와, 화상 데이터치와 보정 데이터치를 대응지어 양극성용 보정 데이터를 기억하는 제 1 기억 회로와, 화상 데이터치와 보정 데이터치를 대응지어 음극성용 보정 데이터를 기억하는 제 2 기억 회로와, 상기 극성 반전 신호에 근거하여 상기 선택 회로의 출력 데이터를 상기 제 1 기억 회로 또는 상기 제 2 기억 회로에 공급하여, 대응하는 보정 데이터를 판독하는 판독 회로와, 상기 입력 화상 데이터와 상기 판독 수단에 의해 판독된 보정 데이터를 합성하는 합성 회로를 구비하는 것을 특징으로 한다.
이 발명에 의하면, 양극성용 보정 데이터와 음극성용 보정 데이터를 제 1 기억 회로와 제 2 기억 회로에 기억하고 있기 때문에, 극성 반전 신호가 도시하는 극성에 따라 보정 데이터를 생성할 수 있다. 따라서, 샘플링 트랜지스터의 강하 전압을 고려하여 보정 신호를 생성할 수 있기 때문에, 블록 경계에 있어서 발생하는 휘도 불균일을 보다 한층 더 저감할 수 있다.
또, 입력 화상 신호가 디지털 신호이면, 상기 병렬화 처리부는 상기 보정 회로의 디지털 출력 신호를 D/A 변환하는 D/A 변환 회로와, 상기 D/A 변환 회로의 아날로그 출력 신호를 블록을 구성하는 데이터선의 개수에 따라, 시간 축 신장함과 동시에 병렬화하여 복수의 아날로그 병렬화 화상 신호를 생성하는 병렬화 회로를구비하는 것이어도 된다. 이 경우에는, D/A 변환 회로는 1계통인 것으로 충분하여, 아날로그 신호 형태로 병렬화가 행해지게 된다.
또, 입력 화상 신호는 디지털 신호이면, 상기 병렬화 처리부는 상기 보정 수단의 디지털 출력 신호를, 블록을 구성하는 데이터선의 개수에 따라, 시간 축 신장함과 동시에 병렬화하여 복수의 디지털 병렬화 화상 신호를 생성하는 병렬화 회로와, 상기 병렬화 회로에 의해 얻어지는 복수의 디지털 병렬화 화상 신호를 D/A 변환하여 복수의 아날로그 병렬화 화상 신호를 출력하는 D/A 변환 회로를 구비하는 것이도 된다. 이 경우에는, 디지털 신호 형태로 병렬화를 실행할 수 있기 때문에, 특성이 갖추어진 디지털 병렬화 화상 신호를 생성할 수 있다.
또, 본 발명에 관련되는 전기 광학 장치는 상술한 화상 처리 회로와, 상기 주사선을 순차 선택하는 주사선 구동 회로와, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개로 모은 블록을 순차 선택함으로써, 상기 병렬화 화상 신호를 선택된 블록에 속하는 데이터선 각각에 공급하는 블록 구동 회로와, 블록이 선택되기 전에, 해당 블록의 데이터선에 프리 챠지 전압을 인가하는 프리 챠지 회로를 구비한 것을 특징으로 한다. 여기서, 프리 챠지 회로는 상기 프리 챠지 전압을 대략 흑색 또는 대략 백색으로 설정하는 것이 바람직하다. 이로써, 노멀리 화이트 모드에서 대략 흑색, 노멀리 블랙 모드에서 대략 백색의 프리 챠지 전압을 데이터선에 인가함으로써, 큰 콘트라스트를 얻을 수 있다.
또, 본 발명에 관련되는 전자기기는 전기 광학 장치를 표시부에 사용한 것을 특징으로 하고 있으며, 예를 들면, 비디오 프로젝터, 노트형 퍼스널 컴퓨터, 휴대전화기 등이 해당한다.
바람직한 실시예의 상세한 설명
이하, 본 발명의 실시예에 대해서 도면을 참조하여 설명한다.
제 1 실시예
<제 1 실시예의 구성>
우선, 전기 광학 장치의 일례로서, 제 1 실시예에 관련되는 액티브ㆍ매트릭스형 액정 표시 장치에 대해서 설명한다. 또한, 이 예에서는 액정 표시 장치에 입력되는 화상 신호는 아날로그 신호인 것으로 한다.
도 1은 이 액정 표시 장치의 전체 구성을 도시하는 블록도이다. 본 실시예에 관련되는 액정 표시 장치는 상기 휘도 불균일을 해소하기 위해, 화상 처리 회로(300A)에 있어서, 제 1 샘플 홀드 회로(310), 보정 회로(311), 가산 회로(312) 및 제 2 샘플 홀드 회로(313)를 구비하는 점에서, 도 10에 도시하는 종래예와 상위한다.
우선, 제 1 샘플 홀드 회로(310)는 샘플 홀드 신호(SH1)가 H레벨인 기간, 입력 화상 신호(VID)를 샘플 홀드하여, 화상 신호(VIDa1)를 생성한다. 여기서, 샘플 홀드 신호(SH1)는 블록 주기 신호로, 블록 개시 직후의 1샘플링 기간에 H레벨이 된다.
해결 과제에서도 상술한 바와 같이, 각 블록 경계에 있어서 발생하는 휘도 불균일은 인접하는 데이터선(114)이 액정층을 통해 용량 결합하기 때문에 생긴다. 블록(B1 내지 Bm)을 오른쪽에서 왼쪽으로 순차 선택한다고 한면, 영향을 받는 것은각 블록(B2 내지 Bm)의 우단부의 데이터선(114f)이며, 영향을 주는 것은 이에 인접하는 다음 블록의 우단부의 데이터선(114a)이다. 샘플 홀드 신호(SH1)의 H레벨은 영향을 주는 블록의 좌단부의 데이터선(114a)에 공급하는 화상 신호(VID1)의 타이밍과 일치하도록 타이밍 발생 회로(200)에서 생성된다. 따라서, 제 1 샘플 홀드 회로(310)의 출력 신호는 블록의 좌단부의 데이터선(114a)에 공급하는 화상 신호(VIDa1)가 된다.
다음으로, 보정 회로(311)는 화상 신호(VIDa1)에 근거하여 노이즈 성분에 상당하는 보정 신호(VID1')를 생성하는 것이다. 예를 들면, 화상 신호(VIDa1)와 프리 챠지 전압(Vpre)과의 차분 전압을 생성하는 감산 회로와, 차분 전압으로부터 보정 신호(VID1')를 생성하는 로우패스 필터에 의해 보정 회로(311)를 구성할 수 있다.
인접하는 데이터선이 액정층을 통해 용량 결합을 할 경우, 로우 임피던스로 구동되어 있는 데이터선(114a)(제 2 데이터선: 현재 블록의 좌단부)에서 하이 임피던스 상태의 데이터선(114f)(제 1 데이터선: 직전 블록의 우단부)으로 혼입하는 노이즈 성분은 로우 임피던스 상태의 데이터선(114a)의 전압 변화분에 의해 정해진다. 즉, 차분 전압과 전송 특성을 알 수 있으면, 노이즈 성분을 산출할 수 있다.
차분 전압이 어떠한 과정에서 인접하는 데이터선에 전송될지에 대해서는, 주로, 데이터선의 기생 용량, 데이터선 사이의 결합 용량 및 데이터선 구동 회로의 출력 임피던스 등에 근거하여 정해지지만, 실제의 액정 표시 장치에서는, 각종 요인이 복잡하게 관계한다. 이 때문에, 로우패스 필터 형식이나 차수는 실험 결과와 일치하도록 정해진다. 즉, 보정 회로(311)는 노이즈의 기인이 되는 데이터선(114a)의 전압 변화를 미리 예측함과 동시에, 데이터선(114a)에서 데이터선(114f)으로의 전송 특성을 미리 특정해 두고, 예측 결과와 미리 특정한 전송 특성에 근거하여 노이즈 성분에 대응하는 보정 신호(VID1')를 생성하고 있다.
다음으로, 가산 회로(312)는 상 전개 회로(301)와 제 2 샘플 홀드 회로(313) 사이에 개삽되어 있으며, 화상 신호(VID6)와 보정 신호(VID1')를 가산하도록 구성되어 있다. 따라서, 가산 회로(312)로부터 출력되는 화상 신호(VID6')는 VID6'=VID6+VID1'이 된다.
다음으로, 제 2 샘플 홀드 회로(313)는 각 화상 신호(VID1 내지 VID5 및 VID6')의 시간 병행 때문에 설치된 것으로, 샘플 홀드 신호(SH2)에 의해, 각 화상 신호(VID1 내지 VID5 및 VID6')를 샘플 홀드한다.
여기서, 화상 신호(VID6)는 블록 우단부의 데이터선(114f)에 공급되는 신호이기 때문에, 노이즈 성분의 영향을 받는 데이터선(114f)에 공급되는 화상 신호(VID6)에 미리 보정을 실시할 수 있다. 이렇게 하여 얻어진 각 화상 신호(VID1 내지 VID5 및 VID6')는 증폭ㆍ반전 회로(302)에 의해, 소정의 레벨까지 증폭됨과 동시에 극성 반전 신호(Z)에 근거하여 프리 챠지 전압(Vpre)과 동기하여 극성이 반전된다.
따라서, 이 화상 신호(VID6')가 데이터선(114f)에 공급되고, 해당 데이터선(114f)에 노이즈 성분(VID1')이 중첩해도, 노이즈 성분(VID1')이 상쇄되어, 본래 기록해야 할 화상 신호(VID6)가 기록되게 된다.
또한, 다른 구성에 대해서는, 종래의 액정 표시 장치와 동일하기 때문에, 별반 설명을 요하지 않을 것이다.
<제 1 실시예의 동작>
다음으로, 이 액정 표시 장치에 있어서의 동작에 대해서 설명한다. 도 2는 화상 처리 회로(300A)의 동작을 설명하기 위한 타이밍 챠트이다. 또한, 이 도면에 있어서 VIDXY라 나타낸 경우의 첨자(X)는 1개 블록에 있어서 블록 주사 방향 순으로 세어 몇번째의 데이터선에 대응하는지를 나타내고 있으며, 한편, 첨자(Y)는 몇번째의 블록인지를 나타내는 것으로 한다. 예를 들면, VID1n+1은 블록 중의 제 1번째의 데이터선에 대응하고 있으며, 해당 블록은 n+1번째인 것을 나타내고 있다.
우선, 타이밍 발생 회로(200)는 화상 신호(VID)의 각 샘플에 대응한 클록(CK)을 생성한다. 또, 타이밍 발생 회로(200)는 이 클록(CK)에 동기함과 동시에, 각 블록 중의 제 1번째의 데이터선(114a)에 공급하는 화상 신호(VID1)를 특정하는 샘플 홀드 신호(SH1)를 생성한다.
이 샘플 홀드 신호(SH1)가 제 1 샘플 홀드 회로(310)에 공급되면, 화상 신호(VID)로부터 각 블록 중의 제 1번째의 데이터선(114a)에 대응하는 화상 신호(VID1)가 샘플 홀드되어, 화상 신호(VIDa1)로서 출력된다. 예를 들면, 제 n번째의 블록으로부터 추출한 화상 신호(VIDa1)는 화상 신호(VID1n)가 된다.
이 후, 보정 회로(311)는 화상 신호(VID1)와 프리 챠지 전압(Vpre)에 근거하여 보정 신호(VID1')를 생성한다. 한편, 상 전개 회로(301)는 시리얼 형식의 화상 신호(VID)를 블록을 구성하는 데이터선(114)의 개수에 따라, 시간 축 신장함과 동시에 병렬화하여 패럴렐 형식의 화상 신호(VID1 내지 VID6)를 생성한다. 전개 수가N이면, N배로 시간 축 신장됨과 동시에 N계통의 화상 신호가 얻어지게 된다. 또한, 이 예에서는, N=6이기 때문에 6배로 시간 축 신장됨과 동시에, 6계통의 화상 신호(VID1 내지 VID6)가 얻어진다. 이들 화상 신호(VID1 내지 VID6)는 도면에 도시하는 바와 같이 각 샘플의 교체 타이밍이 갖추어진 것이 된다.
그리고, 가산 회로(312)는 화상 신호(VID6)와 보정 신호(VID1')를 가산하여 보정된 화상 신호(VID6')를 생성한다. 이 때, 가산 회로(312)의 지연 시간(ΔT)에 의해, 화상 신호(VID6')는 화상 신호(VID1 내지 VID6)에 대해 ΔT만큼 지연된다. 제 2 샘플 홀드 회로(312)는 이 지연을 흡수하기 위해 설치된 것으로, 샘플 홀드 신호(SH2)에 의해, 각 입력 신호를 샘플 홀드함으로써, 위상이 갖추어진 화상 신호(VID1 내지 VID5, VID6')를 출력하고 있다.
다음으로, 데이터선에 인가되는 전압에 대해서 설명한다. 도 3은 액정 표시 패널(100)의 동작을 설명하기 위한 타이밍 챠트로, 종래 기술에서 설명한 도 16에 대응한 것이다. 도 3에 도시되는 바와 같이, 프리 챠지 신호(NRS)의 전압 레벨은 노멀리 화이트 모드에서 말하면 대략 흑색에 상당하는 레벨이다. 프리 챠지 신호(NRS)는 타이밍 발생 회로(200)에 의해 공급되며, 그 극성은 화상 신호(VID1 내지 VID6')(도 3에서는, VID1, VID6'만을 도시하고 있다)에 동기하여, 화상 신호(VID1 내지 VID6') 극성과 동일 극성으로 설정되며, 또한, 주사선마다 극성 반전된다.
그런데, 도 3에 있어서, 양극 측의 타이밍(t11)에 이르면, 프리 챠지 구동 신호(NRG)가 「H」레벨이 된다. 이 때문에, 모든 스위치(165)가 온이 되기 때문에,각 블록(B1 내지 Bm)의 데이터선(114a 내지 114f)은 스위치(165)를 통해 프리 챠지 전압(Vpre)에 프리 챠지된다. 그 후, 프리 챠지 구동 신호(NRG)가 「L」레벨이 되지만, 모든 데이터선은 그 기생 용량에 의해 프리 챠지 전압(Vpre)을 유지한다.
다음으로, 타이밍(t12)에 이르면, 샘플링 신호(S1)가 「H」레벨로 상승한다. 이 때문에, 블록(B1)의 데이터선(114f)에 있어서는, 스위치(131)에 의해 화상 신호(VID61')가 샘플링되기 때문에, 데이터선(114f)의 전압은 그때까지 유지하고 있던 프리 챠지 전압(Vpre)으로부터 화상 신호(VID61')에 상당하는 전압이 되며, 이것이 현 시점에 있어서 선택되어 있는 주사선의 TFT(116)에 의해 해당 화소에 기록된다. 이 후, 샘플링 신호(S1)가 「L」레벨로 하강한다.
더욱이, 타이밍(t13)에 이르면, 샘플링 신호(S2)가 「H」레벨로 상승하기 때문에, 블록(B2)의 데이터선(114a)에 있어서는, 스위치(131)에 의해 화상 신호(VID21)가 샘플링된다. 이 때문에, 블록(B2)의 데이터선(114a)의 전위는 그때까지 유지하고 있던 프리 챠지 전압(Vpre)에서 샘플링된 화상 신호(VID21)의 전압까지 천이한다. 이것이 현 시점에 있어서 선택되어 있는 주사선의 TFT(116)에 의해 해당 화소에 기록된다.
여기서, 블록(B1)에 속하는 데이터선 중, 우단부에 위치하는(즉, 블록(B2)에 인접하는) 데이터선(114f)에 대해서는, 액정층을 통해 블록(B2)의 데이터선(114a)과 용량적으로 결합하고 있기 때문에, 블록(B2)의 데이터선(114a)의 전압이 프리 챠지 전압(Vpre)에서 샘플링된 화상 신호(VID1)의 전압까지 천이하면, 그 전압 변화 영향을 받아 전압이 변동한다.
그러나, 도 3에 도시하는 바와 같이 타이밍(t12 에서 t13까지의) 기간에, 블록(B1)의 데이터선(114f)에 인가되는 전압은 VID61'(=VID61+VID21')이며, 본래, 인가되어야 할 전압(VID61)에 보정 전압(VID21')이 중첩한 것으로 되어 있다. 여기서, 보정 전압(VI21')은 상술한 바와 같이 노이즈 성분을 부정하도록 설정되어 있다.
따라서, 타이밍(t13)에 있어서, 블록(B2)의 데이터선(114a) 전압이 천이함으로써, 그 전압 변화에 따른 노이즈 성분이 블록(B1)의 데이터선(114f)에 중첩했다 해도, 보정 전압(VID21')에 의해 노이즈 성분이 상쇄된다. 이 결과, 타이밍(t13)에 이르면, 블록(B1)의 데이터선(114a) 전위는 본래, 인가되어야 할 전위인 VID61에 천이한다.
음극 측의 타이밍(t21, t22, t23)에서는 양극 측의 타이밍(t11, t12, t13)과 동일한 동작이 행해지기 때문에, 음극 측에서도 동일하며, 더욱이, 현 시점의 선택 주사선에 있어서 다른 블록(B2 내지 Bm)에 대해서도, 또, 다른 주사선에 대해서도 동일하다.
이렇게, 각 블록(B1 내지 Bm)의 우단부에 위치하는 데이터선(114f)은 본래의 기록 전위를 유지하기 때문에, 각 블록(B1 내지 Bm)의 경계선에 있어서의 휘도 불균일 발생이 억제되게 된다.
다음으로, 프리 챠지 전압(Vpre)에 대해서 검토해 본다. 상술한 바와 같이, 어느 블록의 우단부에 위치하는 데이터선(114f)의 전압은 그에 인접하는 데이터선(114a), 바꾸어 말하면, 인접 블록의 다른쪽 끝에 위치하는데이터선(114a)의 전압 변화에 의해 변동하지만, 그 변동량은 첫째로, 데이터선(114a)과의 결합 용량과, 둘째로, 데이터선(114a)의 전압 변화량에 의존한다. 이 중, 데이터선(114)과의 결합 용량은 동작 시에 있어서 일정하다고 간주할 수 있다. 또, 데이터선(114a)의 전압 변화량은 프리 챠지 전압(Vpre)과 화상 신호(VID21)의 차이 전압이다.
여기서, 가령, 상술한 보정 동작을 행하지 않는다고 하면, 블록 경계에 있어서의 휘도 불균일을 저감하기 때문에, 프리 챠지 전압(Vpre)과 화상 신호(VID21)와의 차이 전압을 작게 할 필요가 있다. 화상 신호(VID)의 레벨은 표시해야 할 화상의 도안에 따라 변화하지만, 그 평균적인 레벨은 화상 신호(VID)의 피크 레벨의 50%에 있다. 따라서, 프리 챠지 전압(Vpre)을 “0”으로 설정할 필요가 있다. 그러나, 이렇게 설정하면, 노멀리 화이트 모드에서 말하면 대략 흑색을 표시시키는 화상 신호(VID)를 용량성 부하인 데이터선에 기록할 경우, 큰 전압 변화를 동반하기 때문에 단시간에 기록을 완료할 수 없게 되어, 충분한 콘트라스트를 얻는 것이 곤란해진다.
이에 대해, 상술한 보정 동작을 행할 경우에는, 전압 변화량에 대한 고려가 불필요해지기 때문에, 프리 챠지 전압(Vpre)을 노멀리 화이트 모드에서 말하면 대략 흑색을 표시시키는 레벨로 설정하는 것이 가능해진다. 따라서, 이 예에 의하면, 휘도 불균일 발생을 억압함과 동시에, 큰 콘트라스트를 얻을 수 있다.
제 2 실시예
<제 2 실시예의 구성>
우선, 전기 광학 장치의 일례로서, 제 2 실시예에 관련되는 액티브ㆍ매트릭스형 액정 표시 장치에 대해서 설명한다. 또한, 이 예에서는 액정 표시 장치에 입력되는 화상 신호는 디지털 신호로, 입력 화상 데이터(D)로서 공급된다.
도 4는 제 2 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도이다. 본 실시예에 관련되는 액정 표시 장치는 상기 휘도 불균일을 해소하기 위해, 화상 처리 회로(300B)에 있어서, 제 1 래치 회로(320), 선택 회로(321), 보정 테이블(322), 가산 회로(323), 제 2 래치 회로(324) 및 D/A 변환기(325)를 구비하는 점에서, 도 10에 도시하는 종래 예와 상위한다.
우선, 제 1 래치 회로(320)는 타이밍 발생 회로(200)로부터 공급되는 클록(CK)에 근거하여, 입력 화상 데이터(D)를 래치한다. 이로써, 입력 화상 데이터(D)에 대해 1샘플 지연한 화상 데이터(Dt)가 얻어진다.
다음으로, 선택 회로(321)는 타이밍 발생 회로(200)로부터 공급되는 스위치 펄스(SWP)에 근거하여, 입력 화상 데이터(D)와 데이터(d0)를 선택한다. 구체적으로는, 스위치 펄스(SWP)가 H레벨일 때, 입력 화상 데이터(D)를 선택 출력하는 한편, 스위치 펄스(SWP)가 L레벨일 때, 데이터(d0)를 선택 출력하도록 구성되어 있다. 여기서, 스위치 펄스(SWP)는 블록 주기 신호로, 블록 개시 직후의 1샘플링 기간에 H레벨이 된다.
따라서, 각 블록의 데이터선(114a 내지 114f)에 대응하는 화상 데이터를 D1 내지 D6로 나타내는 것으로 하면, 선택 회로(321)의 출력 데이터(Da)는 화상 데이터(D1)와 데이터(d0)로 구성된다. 여기서 데이터(d0) 값은 프리 챠지 전압(Vpre)에대응하는 값으로 선택되어 있다.
다음으로, 보정 테이블(322)은 출력 데이터(Da)에 근거하여 노이즈 성분에 상당하는 보정 데이터(Dh)를 생성하는 것이다. 이 보정 테이블(322)은 화상 데이터(D1)가 얻는 값과 보정 데이터(Dh) 값을 대응지어 기억하고 있다. 여기서, 보정 데이터(Dh)는 화상 데이터(D1) 값과 프리 챠지 전압(Vpre)에 대응하는 값과의 차분치에 따라, 노이즈 성분을 상쇄할 수 있도록 미리 정해져 있다. 프리 챠지 전압(Vpre)은 미리 정해져 있기 때문에, 보정 데이터(Dh) 값과 화상 데이터(D1) 값과는 1대 1로 대응한다. 바꾸어 말하면, 보정 테이블(322)은 프리 챠지 전압(Vpre)을 고려하여, 보정 데이터(Dh) 값과 화상 데이터(D1) 값을 관련지어 기억하고 있다.
그런데, 화상 데이터(D1) 값과 프리 챠지 전압(Vpre)에 대응하는 값이 일치할 경우에는, 데이터선(114a)에 인가되는 전압이 프리 챠지 전압(Vpre)에서 화상 신호 전압으로 교체되었다 해도, 전압 변화가 발생하지 않기 때문에, 노이즈 성분이 발생하지 않는다. 따라서, 이 경우의 보정 데이터(Dh) 값은 "0"이 되도록 설정되어 있다. 한편, 데이터(d0) 값은 프리 챠지 전압(Vpre)에 대응하는 값으로 선택되어 있다. 이 때문에, 데이터(d0)가 보정 테이블(322)에 공급되면, 보정 테이블(322)은 데이터 값이 "0"이 되는 보정 데이터(Dh)를 출력한다.
다음으로, 가산 회로(323)는 제 1 래치 회로(320)의 출력 데이터(Dt)와 보정 데이터(Dh)를 가산하여, 화상 데이터(Dt')를 생성하도록 구성되어 있다. 또, 제 2 래치 회로(325)는 화상 데이터(Dt')를 클록(CK)에 의해 래치하여 화상 데이터(DVID)를 출력하도록 되어 있다. 더불어, D/A 변환기(325)는 화상데이터(DVID)를 디지털 신호로부터 아날로그 신호로 변환하여, 화상 신호(VID)를 생성하도록 구성되어 있다.
또한, 다른 구성에 대해서는, 종래의 액정 장치와 동일하기 때문에, 별반 설명을 요하지 않을 것이다.
<제 2 실시예의 동작>
다음으로, 이 액정 표시 장치에 있어서의 동작에 대해서 설명한다. 도 5는 화상 처리 회로(300B)의 동작을 설명하기 위한 타이밍 챠트이다. 또한, 이 도면에 있어서 DXY라 나타낸 경우의 첨자(X)는 해당 데이터가 1개 블록에 있어서 블록 주사 방향 순으로 세어 몇번째의 데이터선에 대응하는지를 나타내고 있으며, 또, 첨자(Y)는 몇번째의 블록인지에 해당하는 것인지를 나타내는 것으로 한다. 예를 들면, D1n+1은 블록 중의 제 1번째 데이터선에 대응하고 있으며, 해당 블록은 n+1번째인 것을 나타내고 있다.
우선, 타이밍 발생 회로(200)는 화상 데이터(D)의 각 샘플에 대응한 클록(CK)을 생성한다. 또, 타이밍 발생 회로(200)는 이 클록(CK)에 동기함과 동시에, 각 블록 중의 제 1번째 데이터선에 공급하는 화상 데이터(D1)를 특정하는 스위치 펄스(SWP)를 생성한다.
이 스위치 펄스(SWP)가 선택 회로(320)에 공급되면, 선택 회로(320)는 스위치 펄스(SWP)가 H레벨인 기간, 화상 데이터(D)를 선택함으로써, 화상 데이터(D1)를 출력하는 한편, 스위치 펄스(SWP)가 L레벨인 기간, 데이터(d0)를 선택 출력한다. 이로써, 도면에 도시하는 출력 데이터(Da)를 얻을 수 있다.
이 출력 데이터(Da)가 보정 테이블(322)에 공급되면, 도면에 도시하는 바와 같이 화상 데이터(D1n, D1n+1, D1n+2, …)가 공급되는 기간에 있어서는, 데이터(D1n', D1n+1', D1n+2', …)가 보정 데이터(Dh)로서 출력되는 한편, 데이터(d0)가 공급되는 기간에 있어서는, 그 값이 “0”이 되는 보정 데이터(Dh)가 출력된다.
따라서, 가산 회로(323)에 있어서, 보정 데이터(Dh)와 출력 데이터(Dt)를 가산하면, 도면에 도시되는 바와 같이, 출력 데이터(Dt)에 있어서 각 블록의 데이터선(114f)에 대응하는 데이터(D6n-1, D6n, D6n+1, …)를, 데이터(D6n-1+D1n', D6n+D1n+1', D6n+1+D1n+2', …)로 각각 치환한 데이터(Dt')가 얻어진다. 또한, 가산 회로(323)의 연산에 의해, 지연 시간이 생기기 때문에, 데이터(Dt')는 클록(CK)에 대해 약간 위상이 지연되게 된다. 이 때문에, 제 2 래치 회로(324)에 있어서, 데이터(Dt')를 래치함으로써, 도면에 도시하는 화상 데이터(DVID)를 생성하고 있다.
이렇게 하여 생성된 화상 데이터(DVID)에 있어서, 각 블록의 데이터선(114f)에 대한 데이터는 인접하는 블록의 데이터선(114a)으로부터 혼입하는 노이즈 성분을 상쇄할 수 있도록 보정되어 있다. 따라서, 화상 데이터(DVID)를 D/A 변환기(325)를 통해 얻어지는 화상 신호(VID)에 근거하여, 상 전개하고, 이것을 증폭ㆍ반전한 각 화상 신호(VID1 내지 VID5, VID6')는 제 1 실시예의 것과 일치한다. 이 때문에, 액정 표시 패널(100)의 동작은 도 3을 사용하여 제 1 실시예에서 설명한 것과 마찬가지로, 어느 블록의 데이터선(114a)의 전위가 프리 챠지 전압으로부터 천이함으로써, 그 전위 차에 따른 노이즈 성분이 직전 블록의 데이터선(114f)에 중첩했다 해도, 노이즈 성분이 상쇄된다. 이 결과, 각 블록(B1 내지 Bm)의 우단부에 위치하는 데이터선(114f)은 본래의 기록 전위를 유지하기 때문에, 각 블록(B1 내지 Bm)의 경계에 있어서의 휘도 불균일 발생이 억제되게 된다.
제 3 실시예
제 3 실시예는 제 2 실시예와 마찬가지로, 입력되는 화상 신호가 화상 데이터(D)로서 공급되는 액정 표시 장치에 관한 것이다. 도 6은 제 3 실시예의 액정 표시 장치의 전체 구성을 도시하는 블록도이다. 이 액정 표시 장치는 D/A 변환기(325)를 삭제함과 동시에 화상 데이터(DVID)가 상 전개 회로(301')에 직접 공급되는 점, 상 전개 회로(301')는 디지털 회로에 의해 구성되는 점 및 상 전개 회로(301')와 증폭ㆍ반전 회로(302) 사이에 6입력 출력의 D/A 변환기(325')를 설치한 점에 있어서, 도 4에 도시하는 제 2 실시예의 액정 표시 장치와 상위한다.
일반적으로, 아날로그 신호 형태로 상 전개를 행하는 상 전개 회로에서는, 전개 수에 따른 복수의 샘플 홀드 회로가 필요해진다. 각 샘플 홀드 회로의 홀드 콘덴서의 용량치 등이 흩어지면, 샘플 홀드 회로 사이에서 게인 특성에 차이가 생기기 때문에, 고정밀도의 홀드 콘덴서 등을 사용할 필요가 있다.
본 실시예에 있어서는, 디지털 회로에서 구성된 상 전개 회로(301')를 사용하기 때문에, 상 전개를 고품질로 행하는 것이 가능해진다.
제 4 내지 제 6 실시예의 개요
상술한 제 1 내지 제 3 실시예에 있어서는, 다음 블록에 속하는데이터선(114a)의 전압 변화량을 프리 챠지 전압(Vpre)과 데이터선(114a)에 대응하는 화상 신호와의 차이 전압을 구하고, 이에 근거하여 해당 블록에 속하는 데이터선(114f)에 대응하는 화상 신호를 보정했다.
그런데, 도 16에 도시하는 샘플링 회로(130)는 상술한 바와 같이 복수의 스위치(131)를 구비하고 있으며, 각 스위치(131)는 n채널형 TFT로 구성되어 있다. 그리고, 스위치(131)의 소스 전극에는 화상 신호가 공급되는 한편, 그 드레인 전극에는 데이터선(114)이 접속되어 있다. 이러한 스위치(131)에 있어서는, 소스 전극의 전압에 따라서, 소스-드레인 사이의 강하 전압이 변화해버린다. 보다 구체적으로는, 소스 전극의 전압이 내려감에 따라, 소스-드레인 사이의 강하 전압이 커지는 푸시 다운이라 불리는 현상이 일어난다.
한편, 액정에 직류 전압을 인가하면, 그 특성이 열화하기 때문에, 상술한 각 실시예에 있어서는, 극성 반전 신호(Z)에 근거하여 화상 신호 극성을 대향 기판의 전위를 기준으로 하여, 예를 들면, 1수평 주사 주기로 반전하도록 했었다. 이 때문에, 극성 반전 신호(Z)가 양극성을 도시할 경우에는, 비교적 고전압의 화상 신호가 스위치(131)의 소스 전극에 인가되는 한편, 극성 반전 신호(Z)가 음극성을 도시할 경우에는, 비교적 저전압의 화상 신호가 소스 전극에 인가되게 된다. 즉, 화상 신호의 극성이 양극성일 경우에는 소스 드레인 사이의 강하 전압이 작고, 화상 신호의 극성이 음극성일 경우에는 소스-드레인 사이의 강하 전압이 크다.
상술한 바와 같이, 화상 신호의 보정량은 프리 챠지 전압(Vpre)과 다음 블록에 속하는 데이터선(114a)에 대응하는 화상 신호 전압에 의해 결정된다. 여기서,데이터선(114a)에 대응하는 화상 신호 전압은 엄밀하게는 극성 반전에 따른 푸시 다운의 영향을 받게 된다. 바꾸어 말하면, 동일한 계조치를 도시하는 화상 신호라도, 극성 반전 신호(Z)가 도시하는 극성이 양극성인지 음극성인지에 따라, 스위치(131)의 강하 전압치가 상위한다.
이하에 서술하는 제 4 내지 제 6 실시예는 상술한 제 1 내지 제 3 실시예에 각각 대응하는 것으로, 극성 반전에 따르는 스위치(131)의 강하 전압을 고려하여 보다 정확하게 화상 신호를 보정하여, 각 블록(B1 내지 Bm)의 경계에 있어서의 휘도 불균일을 보다 한층 더 저감시키는 것을 목적으로 하는 것이다.
제 4 실시예
제 4 실시예에 관련되는 액티브ㆍ매트릭스형 액정 표시 장치에 대해서 설명한다. 또한, 이 예에서는 액정 표시 장치에 입력되는 화상 신호는 제 1 실시예와 마찬가지로 아날로그 신호이다.
도 7은 제 4 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도이다. 본 실시예에 관련되는 액정 표시 장치는 화상 처리 회로(300D)에 있어서, 보정 회로(311) 대신 보정 회로(311D)를 사용하는 점을 제외하고, 도 1에 도시하는 제 1 실시예의 액정 표시 장치와 동일하게 구성되어 있다.
보정 회로(311D)는 노이즈의 기인이 되는 데이터선(114a)의 전압 변화를 미리 예측함과 동시에, 데이터선(114a)에서 데이터선(114f)으로의 전송 특성을 미리 특정해 두고, 예측 결과와 미리 특정한 전송 특성에 근거하여 노이즈 성분에 대응하는 보정 신호(VID1')를 생성하는 점에서는, 제 1 실시예의 보정 회로(311)와 일치하지만, 데이터선(114a)의 전압 변화를 예측하는 수법이 다르다.
도 8은 보정 회로(311D)의 기능 구성을 도시하는 블록도이다. 이 도면에 도시하는 바와 같이 보정 회로(311D)는 강하 전압 산출 회로(3111), 기록 전압 산출 회로(3112) 및 보정 신호 생성 회로(3113)로 구성되어 있다.
스위치(131)의 강하 전압(Vd)은 스위치(131)의 소스 전극 전압이 낮아질수록 커지지만, 소스 전극 전압은 화상 신호(VIDa1)와 그 극성에 의해 일의로 정해진다. 강하 전압 산출 회로(3111)는 화상 신호(VIDa1)와 극성 반전 신호(Z)에 근거하여, 스위치(131)의 강하 전압(Vd)을 산출한다.
다음으로, 기록 전압 산출 회로(3112)는 강하 전압(Vd)과 화상 신호(VIDa1)에 근거하여, 데이터선(114a)으로의 기록 전압(VIDa1')을 산출하고, 더욱이, 보정 신호 생성 회로(3113)는 기록 전압(VIDa1')과 프리 챠지 전압(Vpre)에 근거하여 보정 신호(VID1')를 생성하도록 구성되어 있다.
이렇게, 제 4 실시예에 관련되는 보정 회로(311D)에 있어서는, 화상 신호(VIDa1)와 극성 반전 신호(Z)에 근거하여, 스위치(131)의 강하 전압(Vd)을 산출하고, 산출된 강하 전압(Vd)이 반영되도록 보정 신호(VID1')를 생성했기 때문에, 극성 반전에 따라 보정량을 변화시킬 수 있으며, 각 블록(B1 내지 Bm)의 경계에 있어서의 휘도 불균일을 보다 한층 더 저감시켜 표시 화상 품질을 보다 한층 더 향상시킬 수 있다.
제 5 실시예
제 5 실시예에 관련되는 액티브ㆍ매트릭스형 액정 표시 장치에 대해서 설명한다. 또, 이 예에서는 액정 표시 장치에 입력되는 화상 신호는 제 2 실시예와 마찬가지로 디지털 신호이다.
도 9는 제 5 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도이다. 본 실시예에 관련되는 액정 표시 장치는 화상 처리 회로(300E)에 있어서, 보정 테이블(322) 대신 보정 테이블 회로(322E)를 사용하는 점을 제외하고, 도 4에 도시하는 제 2 실시예의 액정 표시 장치와 동일하게 구성되어 있다.
도면에 도시되는 바와 같이 보정 테이블 회로(322E)는 제 1 선택 회로(3221), 양극성용 보정 테이블(3222), 음극성용 보정 테이블(3223) 및 제 2 선택 회로(3224)를 구비하고 있다.
우선, 제 1 선택 회로(3221)는 극성 반전 신호(Z)가 도시하는 극성이 양극성일 때 출력 데이터(Da)를 양극성용 보정 테이블(3222)에 공급하는 한편, 그 극성이 음극성일 때 출력 데이터(Da)를 음극성용 보정 테이블(3223)에 공급한다.
다음으로, 양극성용 보정 테이블(3222)과 음극성용 보정 테이블(3223)에는, 화상 데이터(D1)가 얻는 값과 보정 데이터(Dh) 값을 대응지어 기억하고 있다. 여기서, 보정 데이터(Dh)는 화상 데이터(D1) 값과 프리 챠지 전압(Vpre)에 대응하는 값과의 차분치에 따라, 노이즈 성분을 상쇄할 수 있도록 미리 정해져 있다. 보다 구체적으로는, 소스 전극 전압에 따라 변화하는 스위치(131)의 강하 전압(Vd)을 고려한 보정 데이터(Dh)가 각 테이블(3222, 3223)에 각각 격납되어 있다.
다음으로, 제 2 선택 회로(3224)는 극성 반전 신호(Z)가 도시하는 극성이 양극성일 때 양극성용 보정 테이블(3222)의 출력 데이터를 선택하는 한편, 음극성일때 음극성용 보정 테이블(3223)의 출력 데이터를 선택하여, 이것을 보정 데이터(Dh)로서 가산 회로(323)에 공급한다.
또한, 보정 테이블 회로(322E) 이외의 구성 부분은 제 2 실시예의 액정 표시 장치와 동일하기 때문에, 별반 설명을 요하지 않을 것이다.
이렇게, 제 5 실시예에 관련되는 보정 테이블 회로(322E)에 있어서는, 미리 강하 전압(Vd)을 고려한 양극성용 보정 테이블(3222)과 음극성용 보정 테이블(3224)을 별도로 준비해 두고, 극성 반전 신호(Z)에 근거하여 이것을 선택하도록 했기 때문에, 강하 전압(Vd)을 반영시킨 보정 데이터(Dh)에 근거하여 보정을 행할 수 있기 때문에, 극성 반전에 따라 보정량을 변화시킬 수 있으며, 각 블록(B1 내지 Bm)의 경계에 있어서의 휘도 불균일을 보다 한층 더 저감시켜 표시 화상 품질을 보다 한층 더 향상시킬 수 있다.
제 6 실시예
제 6 실시예는 제 3 실시예와 마찬가지로, 입력되는 화상 신호가 화상 데이터(D)로서 공급되는 액정 표시 장치에 관한 것이다. 도 10은 제 6 실시예의 액정 표시 장치의 전체 구성을 도시하는 블록도이다. 이 액정 표시 장치는 화상 처리 회로(300F)에 있어서, 보정 테이블(322) 대신 보정 테이블 회로(322E)를 사용하는 점을 제외하고, 도 6에 도시하는 제 3 실시예의 액정 표시 장치와 동일하게 구성되어 있다.
즉, 도 10에 도시하는 액정 표시 장치는 도 6에 도시하는 액정 표시 장치에 상술한 제 5 실시예의 보정 테이블 회로(322E)를 적용한 것이다. 이 때문에, 제 5실시예와 마찬가지로, 본 실시예의 액정 표시 장치는 미리 강하 전압(Vd)을 고려한 양극성용 보정 테이블(3222)과 음극성용 보정 테이블(3224)을 별도로 준비해 두고, 극성 반전 신호(Z)에 근거하여 이것을 선택하기 때문에, 강하 전압(Vd)을 반영시킨 보정 데이터(Dh)에 근거하여 보정을 행할 수 있다. 이 결과, 극성 반전에 따라 보정량을 변화시킬 수 있으며, 각 블록(B1 내지 Bm)의 경계에 있어서의 휘도 불균일을 보다 한층 더 저감시켜 표시 화상 품질을 보다 한층 더 향상시킬 수 있다.
더불어, 본 실시예에 있어서는, 디지털 회로에서 구성된 상 전개 회로(301')를 사용하기 때문에, 상 전개를 고품질로 행하는 것이 가능해진다.
제 7 실시예
제 7 실시예는 제 2 실시예에 있어서의 보정 데이터를 화상 데이터 값과 프리 챠지 전압에 대응하는 값과의 차분치에 따라 미리 정하는 것에 대해, 보정 데이터를 화상 데이터 값에 따라서 미리 정하는 것이다.
따라서, 제 2 실시예와 동일 기능을 구비하는 것에 대해는 동일 부호를 붙여, 상세한 것은 생략한다.
우선, 전기 광학 장치의 일례로서, 제 7 실시예에 관련되는 액티브ㆍ매트릭스형 액정 표시 장치에 대해서 설명한다. 또한, 이 예에서는 액정 표시 장치에 입력되는 화상 신호는 디지털 신호로, 입력 화상 데이터(D)로서 공급된다.
도 11은 제 7 실시예에 관련되는 액정 표시 장치의 전체 구성을 도시하는 블록도이다. 본 실시예에 관련되는 액정 표시 장치는 휘도 불균일을 해소하기 위해, 화상 처리 회로(300B)에 있어서, 제 1 래치 회로(320), 선택 회로(321), 보정 테이블(322), 가산 회로(323), 제 2 래치 회로(324) 및 D/A 변환기(325)를 구비한다.
우선, 제 1 래치 회로(320)는 타이밍 발생 회로(200)로부터 공급되는 클록(CK)에 근거하여, 입력 화상 데이터(D)를 래치한다. 이로써, 입력 화상 데이터(D)에 대해 1샘플 지연한 화상 데이터(Dt)가 얻어진다.
다음으로, 선택 회로(321)는 타이밍 발생 회로(200)로부터 공급되는 스위치 펄스(SWP)에 근거하여, 입력 화상 데이터(D)를 선택한다. 구체적으로는, 스위치 펄스(SWP)가 H레벨 시, 입력 화상 데이터(D)를 선택 출력하도록 구성되어 있다. 여기서, 스위치 펄스(SWP)는 블록 주기의 신호로, 블록 개시 직후의 1샘플링 기간에 H레벨이 된다.
따라서, 각 블록의 데이터선(114a 내지 114f)에 대응하는 화상 데이터를 D1 내지 D6으로 나타내는 것으로 하면, 선택 회로(321)의 출력 데이터(Da)는 화상 데이터(D1)로 구성된다.
다음으로, 보정 테이블(322)은 출력 데이터(Da)에 근거하여 노이즈 성분에 상당하는 보정 데이터(Dh)를 생성하는 것이다. 이 보정 테이블(322)은 화상 데이터(D2)가 얻는 값과 보정 데이터(Dh) 값을 대응지어 기억하고 있다. 여기서, 보정 데이터(Dh)는 화상 데이터(D2) 값에 근거하여 격납되어 있다.
다음으로, 가산 회로(323)는 제 1 래치 회로(320)의 출력 데이터(Dt)와 보정 데이터(Dh)를 가산하여, 화상 데이터(Dt')를 생성하도록 구성되어 있다. 또, 제 2 래치 회로(325)는 화상 데이터(Dt')를 클록(CK)에 의해 래치하여 화상 데이터(DVID)를 출력하도록 되어 있다. 더불어, D/A 변환기(325)는 화상데이터(DVID)를 디지털 신호로부터 아날로그 신호로 변환하여, 화상 신호(VID)를 생성하도록 구성되어 있다.
또한, 다른 구성에 대해서는, 종래의 액정 장치와 동일하기 때문에, 별반 설명을 요하지 않을 것이다.
이렇게, 제 7 실시예에 관련되는 보정 테이블(322)에 있어서는, 화상 데이터(D2) 값과, 보정 데이터(Dh) 값을 관련지어 기억됨으로써, 각 블록의 경계에 있어서의 휘도 불균일 발생을 억제할 수 있다.
응용예
(1) 후술하는 바와 같이, 액정 표시 장치는 비디오 프로젝터의 화상 형성에 사용되는 경우가 있다. 비디오 프로젝터에서는 상면에 장치를 그대로 놓고 사용하는 경우와, 장치의 바닥면을 천장을 향해 천장으로부터 매달아 사용하는 경우가 있다. 이렇게 사용 양태를 변경하면, 스크린에 대한 액정 패널의 위치 관계가 상하 좌우 역전해버린다. 이 때문에, 액정 패널에 있어서의 주사 방향을 상하 방향, 좌우 방향 모두 역전시킬 필요가 있다.
상술한 제 1 내지 제 6 실시예에 있어서는, 도 12a에 도시하는 바와 같이 블록 선택 방향이 왼쪽에서 오른쪽이기 때문에, 각 블록(B1 내지 Bm)의 우단부에 위치하는 데이터선(114f)이 노이즈의 영향을 받는 데이터선이며, 이에 인접하는 데이터선(114a)이 노이즈를 발생하는 데이터선이었다. 그러나, 데이터선의 주사 방향을 역전시킬 경우에는, 도 12b에 도시하는 바와 같이 블록 선택 방향이 오른쪽에서 왼쪽이 된다. 이 경우에는, 각 블록(B1 내지 Bm)의 좌단부에 위치하는데이터선(114a)이 노이즈의 영향을 받는 데이터선이며, 이에 인접하는 데이터선(114f)이 노이즈를 발생하는 데이터선이 된다. 이것은 이미 기록이 종료하여 하이 임피던스 상태가 된 데이터선에, 결합 용량을 통해 인접하는 데이터선의 전압 변화가 노이즈로서 중첩하기 때문이다.
이렇게 블록 선택 방향을 절환할 경우에는, 액정 표시 장치의 전단에 1필드의 화상 데이터를 격납할 수 있는 화상 메모리를 2개 설치하고, 한쪽 화상 메모리에 화상 데이터를 기록하고 있는 동안에, 다른쪽 화상 메모리로부터 화상 데이터를 판독하여, 이 화상 데이터를 액정 표시 장치에 공급한다. 그리고, 화상 데이터를 화상 메모리로부터 판독할 때에 화상 데이터의 기록 순서와는 반대로, 나중에 기록한 화상 데이터를 먼저 판독한다. 이 때문에, 노이즈 성분의 영향을 받는 데이터선(114a)에 대응하는 화상 데이터가 노이즈를 발생하는 데이터선에 대응한 화상 데이터보다 먼저 공급된다. 바꾸어 말하면, 노이즈 관점에서 본 화상 데이터의 공급 순서는 블록 선택 방향을 반전시켜도 변하지 않게 된다.
따라서, 블록 선택 방향의 정전ㆍ반전에 대응하기 위해서는, 상술한 제 1 내지 제 6 실시예에서 설명한 액정 표시 장치에 있어서, 상 전개 회로(301, 301')에 전송 방향을 지시하는 제어 신호를 공급하고, 제어 신호에 근거하여, 상 전개 회로(301, 301')에서 생성하는 화상 신호(VID1 내지 VID6')와 출력 단자와의 관계를 역전시키면 된다. 구체적으로는, 제어 신호가 정전을 지시할 경우에 제 1번째의 출력 단자로부터 화상 신호(VID1), 제 2번째의 출력 단자로부터 화상 신호(VID1, …), 제 6번째의 출력 단자로부터 화상 신호(VID6')를 각각 출력한다고 하면, 제어신호가 역전을 지시할 경우에 제 1번째의 출력 단자로부터 화상 신호(VID6'), 제 2번째의 출력 단자로부터 화상 신호(VID5, …), 제 6번째의 출력 단자로부터 화상 신호(VID1)를 각각 출력하도록 하면 된다.
(2) 또, 상술한 각 실시예에서는, 각 블록(B1 내지 Bm)을 순차 선택함과 동시에, 선택된 1개의 블록에 속하는 6개의 데이터선(114)에 대해, 6상 전개된 화상 신호(VID1 내지 VID6)를 동시에 샘플링하여 공급하는 구성으로 했지만, 이 상 전개 수 및 동시에 공급하는 데이터선 수(즉, 1개의 블록을 구성하는 데이터선 수)는 「6」에 한정되는 것은 아니다. 상 전개 수 및 동시에 인가하는 데이터선 수로서는, 컬러 화상 신호가 3개의 원색에 관련되는 신호로 이루어지는 것과의 관계로부터, 3의 배수인 것이 제어나 회로를 간이화하는 데 있어서 바람직하다. 이 때문에, 1개의 블록을 구성하는 데이터선 수를 3개나, 12개, 24개, ……, 등으로 하여, 데이터선에 대해 3상 전개나, 12상 전개, 24상 전개 등이 되어 병렬 공급된 화상 신호를 동시에 공급하도록 구성해도 된다.
(3) 상술한 각 실시예에 있어서는, 가산 회로(312, 323)를 사용하여 화상 신호(VID6) 또는 화상 데이터(Dt) 보정을 행했다. 그러나, 보정을 가산으로 행할지 감산으로 행할지는, 프리 챠지 전압과 노이즈를 발생하는 데이터선에 인가되는 계조에 대응하는 전압에 의존한다. 요는 노이즈 성분을 상쇄할 수 있도록 미리 화상 신호 또는 화상 데이터에 보정 신호 또는 보정 데이터를 포함시켜 두면 된다. 따라서, 가산 회로는 화상 신호와 보정 신호를 합성하는 합성 회로 또는 화상 데이터와 보정 데이터를 합성하는 합성 회로라도 된다.
(4) 또, 상술한 각 실시예에서는, 블록 선택을 행하기 전에 프리 챠지를 행하는 것을 전제로 하여 설명했지만, 본 발명은 블록의 선택에 따라 노이즈가 발생하는 데이터선을 특정하고, 해당 데이터선의 전압 변화에 근거하여, 노이즈가 혼입하는 데이터선에 공급하는 화상 신호에 미리 노이즈를 상쇄할 수 있도록 보정을 실시함으로써, 블록 경계에서 발생하는 휘도 불균일을 억압하는 것이기 때문에, 프리 챠지를 행하지 않는 것이어도 되는 것은 물론이다. 요는, 선택 중인 블록에 속하는 데이터선 중 직전에 선택된 블록에 인접하는 제 1 데이터선에는, 직전에 선택된 블록에 속하여 제 1 데이터선에 인접하는 제 2 데이터선에 공급하는 화상 신호에 근거하여, 제 1 데이터선에 대응하는 화상 신호를 노이즈가 상쇄할 수 있도록 보정하여, 공급하면 된다.
전자기기
다음으로, 상술한 액정 표시 장치를 전자기기에 사용한 예의 몇갠가에 대해서 설명한다.
<프로젝터>
우선, 이 액정 표시 장치를 라이트 밸브로서 사용한 프로젝터에 대해서 설명한다. 도 13은 이 프로젝터의 구성예를 도시하는 평면도이다.
이 도면에 도시되는 바와 같이, 프로젝터(1100) 내부에는, 할로겐 램프 등의 백색 광원으로 이루어지는 램프 유닛(1102)이 설치되어 있다. 이 램프 유닛(1102)으로부터 사출된 투사 광은 라이트 가이드(1104) 내에 배치된 4장의 미러(1106) 및 2장의 다이클로익 미러(1108)에 의해 RGB 3원색으로 분리되며, 각 원색에 대응하는라이트 밸브로서의 액정 패널(1110R, 1110B 및 1110G)에 입사된다.
액정 패널(1110R, 1110B 및 1110G) 구성은 상술한 액정 표시 패널(100)과 동등하며, 도시하지 않은 화상 신호 처리 회로로부터 공급되는 R, G, B 원색 신호로 각각 구동된다. 그런데, 이들 액정 패널에 의해 변조된 광은 다이클로익 프리즘(1112)에 3방향에서 입사된다. 이 다이클로익 프리즘(1112)에 있어서는, R 및 B광이 90도로 굴절하는 한편, G광이 직진한다. 따라서, 각 색의 화상이 합성되는 결과, 투사 렌즈(1114)를 통해, 스크린 등에 컬러 화상이 투사되게 된다.
여기서, 각 액정 패널(1110R, 1110B 및 1110G)에 의한 표시상에 대해서 착안하면, 액정 패널(1110G)에 의한 표시상은 액정 패널(1110R, 1110B)에 의한 표시상에 대해 좌우 반전하는 것이 필요해진다. 즉, 액정 패널(1110G)에 있어서의 블록 선택 방향은 액정 패널(1110R, 1110B)에 있어서의 블록 선택 방향과는 반대로 되기 때문에, 액정 패널(1110G)에 공급되는 프리 챠지 신호(NRS1, NRS2)와, 액정 패널(1110G)에 공급되는 프리 챠지 신호(NRS1, NRS2)와의 대소 관계는 서로 반대의 관계에 있다.
또한, 액정 패널(1110R, 1110B 및 1110G)에는, 다이클로익 미러(1108)에 의해, R, G, B 각 원색에 대응하는 광이 입사하기 때문에, 대향 기판에 컬러 필터를 설치할 필요는 없다.
<모빌형 컴퓨터>
다음으로, 이 액정 표시 장치를 모빌형 컴퓨터에 적용한 예에 대해서 설명한다. 도 14는 이 컴퓨터 구성을 도시하는 정면도이다. 도면에 있어서, 컴퓨터(1200)는 키보드(1202)를 구비한 본체부(1204)와, 액정 디스플레이(1206)로 구성되어 있다. 이 액정 디스플레이(1206)는 앞서 서술한 액정 표시 패널(100)의 이면에 백 라이트를 부가함으로써 구성되어 있다.
또한, 도 13 및 도 14를 참조하여 설명한 전자기기 외에도, 액정 텔레비젼이나 뷰 파인더형, 모니터 직시형 비디오 테이프 레코더, 카 네비게이션 장치, 호출기, 전자 수첩, 전자 계산기, 워드 프로세서, 워크스테이션, 휴대 전화, 텔레비젼 전화, POS 단말, 터치 패널을 구비한 장치 등을 들 수 있다. 그리고, 본 발명에 관련되는 이들 각종 전자기기에 적용 가능한 것은 말할 필요도 없다.
더욱이, 본 발명은 액티브 매트릭스형 액정 표시 장치로서 TFT를 사용한 것을 예로 들어 설명했지만, 이에 한정되지 않고, 스위칭 소자로서 TFD(Thin Film Diode: 박막 다이오드)를 사용한 것이나, STN 액정을 사용한 패시브형 액정 등에도 적용 가능하며, 더욱이, 액정 표시 장치에 한하지 않고, 전계 발광 소자 등, 각종 전기 광학 효과를 사용하여 표시를 행하는 표시 장치에도 적용 가능하다.
각 블록의 경계에 있어서 발생하는 휘도 불균일을 눈에 띄지 않게 하여, 높은 품질 표시가 가능한 전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학 장치 및 전자기기를 제공하는 효과가 있다.

Claims (23)

  1. 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 갖는 전기 광학 장치의 구동 방법에 있어서,
    상기 주사선을 순차 선택하며,
    상기 주사선이 선택된 기간에 있어서,
    상기 데이터선을 복수 개로 모은 블록마다 각 데이터선에 대응하는 화상 신호를 동시에 공급하고, 이것을 각 블록에 대해서 순차 실행하며,
    선택 중인 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호를, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 상기 제 1 데이터선에 대응하는 화상 신호를 미리 보정하여 상기 제 1 데이터선에 공급하는 것을 특징으로 하는 전기 광학 장치의 구동 방법.
  2. 제 1 항에 있어서,
    상기 제 2 데이터선의 전압 변화를 상기 제 2 데이터선에 대응하는 화상 신호에 근거하여 예측하는 것을 특징으로 하는 전기 광학 장치의 구동 방법.
  3. 제 1 항에 있어서,
    상기 전기 광학 장치는 상기 화상 신호를 순차 샘플링하여 각 데이터선에 공급하는 샘플링 트랜지스터를 구비하며,
    상기 제 2 데이터선의 전압 변화를 상기 제 2 데이터선에 대응하는 화상 신호 및 샘플링 트랜지스터의 강하 전압에 근거하여 예측하는 것을 특징으로 하는 전기 광학 장치의 구동 방법.
  4. 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 갖는 전기 광학 장치의 구동 방법에 있어서,
    상기 주사선을 순차 선택하며,
    상기 주사선이 선택된 기간에 있어서,
    상기 데이터선을 복수 개마다 모은 블록에 프리 챠지 전압을 인가한 후,
    선택 중인 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호를, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 미리 보정하여 상기 제 1 데이터선에 공급하는 것을 특징으로 하는 전기 광학 장치의 구동 방법.
  5. 제 4 항에 있어서,
    상기 제 2 데이터선의 전압 변화를 상기 제 2 데이터선에 대응하는 화상 신호와 상기 프리 챠지 전압에 근거하여 예측하는 것을 특징으로 하는 전기 광학 장치의 구동 방법.
  6. 제 4 항에 있어서,
    상기 전기 광학 장치는 상기 화상 신호를 순차 샘플링하여 각 데이터선에 공급하는 샘플링 트랜지스터를 구비하며,
    상기 제 2 데이터선의 전압 변화를 상기 제 2 데이터선에 대응하는 화상 신호, 샘플링 트랜지스터의 강하 전압 및 상기 프리 챠지 전압에 근거하여 예측하는 것을 특징으로 하는 전기 광학 장치의 구동 방법.
  7. 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 가지고, 각 주사선을 순차 선택하고, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개로 모은 블록마다 병렬화 화상 신호를 인가하는 전기 광학 장치의 화상 처리 회로에 있어서,
    상기 블록을 구성하는 데이터선의 개수에 따라서, 입력 화상 신호를 시간 축 신장함과 동시에 병렬화하여, 복수의 병렬화 화상 신호를 생성하는 병렬화 회로와,
    어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 병렬화 화상 신호를, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 보정을 실시하는 보정 회로와,
    보정된 병렬화 화상 신호와 다른 병렬화 화상 신호를 모아서 출력하는 출력 회로를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  8. 제 7 항에 있어서,
    상기 전기 광학 장치는 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개마다 모은 블록마다 병렬화 화상 신호를 인가하는 것이며,
    상기 보정 회로는 상기 제 2 데이터선에 대응하는 병렬화 화상 신호와 상기 프리 챠지 전압에 근거하여, 상기 제 2 데이터선의 전압 변화를 예측하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  9. 제 7 항에 있어서,
    상기 전기 광학 장치는 한쪽 기판에 상기 주사선, 상기 데이터선, 상기 트랜지스터 및 화소 전극을 형성하고, 이와 대향하는 다른쪽 기판에 대향 전극을 구비하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개마다 모은 블록마다 샘플링 트랜지스터를 통해 병렬화 화상 신호를 인가하는 것이며,
    상기 출력 회로는 보정된 병렬화 화상 신호와 다른 병렬화 화상 신호를 모으는 동시에, 일정 주기의 극성 반전 신호에 따라서 그들 극성을 상기 대향 전극의전위를 기준으로 해서 반전하여 출력하며,
    상기 보정 회로는 상기 제 2 데이터선에 대응하는 병렬화 화상 신호, 상기 프리 챠지 전압 및 상기 샘플링 트랜지스터의 강하 전압에 근거하여, 상기 제 2 데이터선의 전압 변화를 예측하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  10. 제 7 항에 있어서,
    상기 전기 광학 장치는 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개마다 모은 블록마다 병렬화 화상 신호를 인가하는 것이며,
    상기 입력 화상 신호는 아날로그 신호이며,
    상기 보정 회로는,
    상기 입력 화상 신호를 블록 주기로 샘플 홀드하여 상기 제 2 데이터선에 대응하는 병렬화 화상 신호를 출력하는 샘플 홀드 회로와, 상기 샘플 홀드 회로로부터 출력되는 병렬화 화상 신호와, 상기 프리 챠지 전압에 근거하여 보정 신호를 생성하는 보정 신호 생성 회로와, 상기 병렬화 회로로부터 출력되는 보정 대상이 되는 병렬화 화상 신호와, 상기 보정 신호를 합성하여 보정한 병렬화 화상 신호를 출력하는 합성 회로를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  11. 제 9 항에 있어서,
    상기 입력 화상 신호는 아날로그 신호이며,
    상기 보정 회로는,
    상기 입력 화상 신호를 블록 주기로 샘플 홀드하여 상기 제 2 데이터선에 대응하는 병렬화 화상 신호를 출력하는 샘플 홀드 회로와,
    상기 샘플 홀드 회로로부터 출력되는 병렬화 화상 신호와, 상기 극성 반전 신호에 근거하여 상기 강하 전압을 산출하는 제 1 산출 회로와,
    상기 강하 전압 산출 회로에 의해 산출된 강하 전압과 상기 샘플 홀드 회로로부터 출력되는 병렬화 화상 신호에 근거하여, 상기 제 2 데이터선에 공급하는 기록 전압을 산출하는 제 2 산출 회로와,
    상기 기록 전압과 상기 프리 챠지 전압에 근거하여 보정 신호를 생성하는 보정 신호 생성 회로와,
    상기 병렬화 회로로부터 출력되는 보정 대상이 되는 병렬화 화상 신호와, 상기 보정 신호를 합성하여 보정한 병렬화 화상 신호를 출력하는 합성 회로를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  12. 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 가지고, 각 주사선을 순차 선택하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개마다 모은 블록마다 병렬화 화상 신호를 인가하는 전기 광학 장치의 화상 처리 회로에 있어서,
    입력 화상 신호 중에서, 어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호를 특정하고, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 해당 화상 신호에 보정을 실시하는 보정 회로와,
    상기 블록을 구성하는 데이터선의 개수에 따라서, 상기 보정 회로의 출력 신호를 시간 축 신장함과 동시에 병렬화하여, 복수의 병렬화 화상 신호를 생성하는 병렬화 처리부를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  13. 제 12 항에 있어서,
    상기 입력 화상 신호는 디지털 신호이며, 상기 보정 회로는,
    상기 입력 화상 신호를 블록 주기마다 특정한 1샘플 기간 선택하는 선택 회로와,
    신호치와 보정치를 대응지어 미리 기억하고 있으며, 상기 선택 회로의 출력 신호가 공급되면, 해당 출력 신호 값에 따른 보정 신호를 출력하는 기억 회로와,
    상기 입력 화상 신호와 상기 보정 신호를 합성하는 합성 회로를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  14. 제 13 항에 있어서,
    상기 전기 광학 장치는 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개마다 모은 블록마다 병렬화 화상 신호를 인가하는 것이며,
    상기 보정치는 상기 프리 챠지 전압과 상기 신호치에 근거하여, 정해져 있는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  15. 제 13 항에 있어서,
    상기 기억 회로는 상기 제 2 데이터선의 화상 데이터에 대응한 보정 테이블을 갖고 있는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  16. 제 12 항에 있어서,
    상기 전기 광학 장치는 한쪽 기판에 상기 주사선, 상기 데이터선, 상기 트랜지스터 및 화소 전극을 형성하고, 이와 대향하는 다른쪽 기판에 대향 전극을 구비하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선에 미리 정해진 프리 챠지 전압을 인가한 후, 상기 데이터선을 복수 개마다 모은 블록마다 샘플링 트랜지스터를 통해 병렬화 화상 신호를 인가하는 것이며,
    상기 병렬화 처리부로부터 출력되는 복수의 병렬화 화상 신호를 일정 주기의 극성 반전 신호에 따라서 그들 극성을 상기 대향 전극의 전위를 기준으로 해서 반전하여 출력하는 극성 반전 회로를 구비하며,
    상기 입력 화상 신호는 디지털 신호 형식의 입력 화상 데이터이며, 상기 보정 회로는,
    상기 입력 화상 데이터를 블록 주기마다 특정한 1샘플 기간 선택하는 선택 회로와,
    화상 데이터치와 보정 데이터치를 대응지어 양극성용 보정 데이터를 기억하는 제 1 기억 회로와,
    화상 데이터치와 보정 데이터치를 대응지어 음극성용 보정 데이터를 기억하는 제 2 기억 회로와,
    상기 극성 반전 신호에 근거하여 상기 선택 회로의 출력 데이터를 상기 제 1 기억 회로 또는 상기 제 2 기억 회로에 공급하여, 대응하는 보정 데이터를 판독하는 판독 회로와,
    상기 입력 화상 데이터와 상기 판독 회로에 의해 판독된 보정 데이터를 합성하는 합성 회로를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  17. 제 12 항 또는 제 16 항에 있어서,
    상기 입력 화상 신호는 디지털 신호이며, 상기 병렬화 처리부는,
    상기 보정 회로의 디지털 출력 신호를 D/A 변환하는 D/A 변환 회로와,
    상기 D/A 변환 회로의 아날로그 출력 신호를 블록을 구성하는 데이터선의 개수에 따라서, 시간 축 신장함과 동시에 병렬화하여 복수의 아날로그 병렬화 화상 신호를 생성하는 병렬화 회로를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  18. 제 12 항 또는 제 16 항에 있어서,
    상기 입력 화상 신호는 디지털 신호이며, 상기 병렬화 처리부는,
    상기 보정 회로의 디지털 출력 신호를 블록을 구성하는 데이터선의 개수에 따라서, 시간 축 신장함과 동시에 병렬화하여 복수의 디지털 병렬화 화상 신호를 생성하는 병렬화 회로와,
    상기 병렬화 회로에 의해 얻어지는 복수의 디지털 병렬화 화상 신호를 D/A 변환하여 복수의 아날로그 병렬화 화상 신호를 출력하는 D/A 변환 회로를 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  19. 제 7 항 또는 제 12 항 기재의 화상 처리 회로와,
    상기 주사선을 순차 선택하는 주사선 구동 회로와,
    상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개마다 모은 블록을 순차 선택함으로써, 상기 병렬화 화상 신호를 선택된 블록에 속하는 데이터선의 각각에 공급하는 블록 구동 회로와,
    블록이 선택되기 전에, 해당 블록의 데이터선에 프리 챠지 전압을 인가하는 프리 챠지 회로를 구비한 것을 특징으로 하는 전기 광학 장치.
  20. 제 19 항에 있어서,
    상기 프리 챠지 회로는 상기 프리 챠지 전압을 대략 흑색 또는 대략 백색으로 설정하는 것을 특징으로 하는 전기 광학 장치.
  21. 제 19 항 기재의 전기 광학 장치를 표시부에 사용한 것을 특징으로 하는 전자기기.
  22. 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 가지고, 각 주사선을 순차 선택하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개마다 모은 블록마다 병렬화 화상 신호를 인가하는 전기 광학 장치의 화상 처리 회로에 있어서,
    상기 블록을 구성하는 데이터선의 개수에 따라서, 입력 화상 신호를 시간 축 신장함과 동시에 병렬화하여, 복수의 병렬화 화상 신호를 생성하는 병렬화 수단과,
    어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 병렬화 화상 신호를, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 보정을 실시하는 보정 수단과,
    보정된 병렬화 화상 신호와 다른 병렬화 화상 신호를 모아서 출력하는 출력 수단을 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
  23. 복수의 주사선과, 복수의 데이터선과, 상기 각 주사선과 상기 각 데이터선과의 교차에 대응하여 설치된 트랜지스터와 화소 전극을 가지고, 각 주사선을 순차선택하며, 상기 주사선이 선택된 기간에 있어서, 상기 데이터선을 복수 개마다 모은 블록마다 병렬화 화상 신호를 인가하는 전기 광학 장치의 화상 처리 회로에 있어서,
    입력 화상 신호 중에서, 어느 블록에 속하는 데이터선 중 다음에 선택되는 블록에 인접하는 제 1 데이터선에 대응하는 화상 신호를 특정하고, 다음에 선택되는 블록에 속하며 상기 제 1 데이터선에 인접하는 제 2 데이터선의 전압 변화를 예측한 결과에 근거하여, 해당 화상 신호에 보정을 실시하는 보정 수단과,
    상기 블록을 구성하는 데이터선의 개수에 따라서, 상기 보정 수단의 출력 신호를 시간 축 신장함과 동시에 병렬화하여, 복수의 병렬화 화상 신호를 생성하는 병렬화 수단을 구비하는 것을 특징으로 하는 전기 광학 장치의 화상 처리 회로.
KR10-2000-0075130A 1999-12-10 2000-12-11 전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학장치 및 전자기기 KR100490765B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP35196399 1999-12-10
JP99-351963 1999-12-10
JP2000-087144 2000-03-27
JP2000087144 2000-03-27
JP2000-263564 2000-08-31
JP2000263564A JP3570362B2 (ja) 1999-12-10 2000-08-31 電気光学装置の駆動方法、画像処理回路、電気光学装置および電子機器

Publications (2)

Publication Number Publication Date
KR20010070293A true KR20010070293A (ko) 2001-07-25
KR100490765B1 KR100490765B1 (ko) 2005-05-19

Family

ID=27341401

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-0075130A KR100490765B1 (ko) 1999-12-10 2000-12-11 전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학장치 및 전자기기

Country Status (5)

Country Link
US (1) US6563478B2 (ko)
JP (1) JP3570362B2 (ko)
KR (1) KR100490765B1 (ko)
CN (1) CN1182507C (ko)
TW (1) TW518550B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100506434B1 (ko) * 2001-06-08 2005-08-11 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치
US8506897B2 (en) 2010-05-07 2013-08-13 Greenzapr, Inc. Mobile UV sterilization unit for fields and method thereof
US8747770B2 (en) 2010-05-07 2014-06-10 Greenzapr, Inc. Mobile UV sterilization unit for fields and method thereof

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW526464B (en) * 2000-03-10 2003-04-01 Sharp Kk Data transfer method, image display device and signal line driving circuit, active-matrix substrate
JP4543531B2 (ja) * 2000-09-28 2010-09-15 ソニー株式会社 デジタル信号処理回路およびその処理方法、並びに表示装置、液晶表示装置および液晶プロジェクタ
KR100771516B1 (ko) * 2001-01-20 2007-10-30 삼성전자주식회사 박막트랜지스터 액정표시장치
US7079161B2 (en) * 2001-06-14 2006-07-18 Canon Kabushiki Kaisha Image display apparatus
TWI224300B (en) * 2003-03-07 2004-11-21 Au Optronics Corp Data driver and related method used in a display device for saving space
US7362290B2 (en) * 2003-10-29 2008-04-22 Seiko Epson Corporation Image signal correcting circuit, image processing method, electro-optical device and electronic apparatus
JP4385730B2 (ja) * 2003-11-13 2009-12-16 セイコーエプソン株式会社 電気光学装置の駆動方法、電気光学装置および電子機器
WO2005057275A1 (ja) * 2003-12-08 2005-06-23 Sony Corporation 液晶表示装置およびバックライト調整方法
JP4103886B2 (ja) * 2003-12-10 2008-06-18 セイコーエプソン株式会社 画像信号の補正方法、補正回路、電気光学装置および電子機器
JP2005202159A (ja) * 2004-01-15 2005-07-28 Seiko Epson Corp 電気光学装置、その駆動回路、その駆動方法および電子機器
JP4037370B2 (ja) * 2004-02-25 2008-01-23 シャープ株式会社 表示装置
JP4285314B2 (ja) * 2004-04-22 2009-06-24 セイコーエプソン株式会社 電気光学装置
CN100386796C (zh) * 2004-07-09 2008-05-07 精工爱普生株式会社 电光装置及其信号处理电路、处理方法及电子设备
JP4142028B2 (ja) 2004-07-09 2008-08-27 セイコーエプソン株式会社 電気光学装置、電気光学装置の信号処理回路、処理方法および電子機器
KR100826684B1 (ko) * 2004-08-30 2008-05-02 엘지전자 주식회사 유기 전계발광 표시장치 및 그 구동방법
JP4111521B2 (ja) * 2004-10-26 2008-07-02 インターナショナル・ビジネス・マシーンズ・コーポレーション 電気光学装置
KR101137885B1 (ko) * 2005-06-15 2012-04-25 엘지디스플레이 주식회사 액정표시장치와 그 검사방법
US20070171165A1 (en) * 2006-01-25 2007-07-26 Ching-Yun Chuang Devices and methods for controlling timing sequences for displays of such devices
JP4961790B2 (ja) * 2006-03-24 2012-06-27 セイコーエプソン株式会社 電気光学装置、及びこれを備えた電子機器
TWI349489B (en) * 2006-09-07 2011-09-21 Realtek Semiconductor Corp Image processing device and method
JP4501952B2 (ja) * 2007-03-28 2010-07-14 セイコーエプソン株式会社 電気光学装置、その駆動方法および電子機器
JP2009192877A (ja) * 2008-02-15 2009-08-27 Seiko Epson Corp 処理回路及び処理方法、並びに電気光学装置及び電子機器
US8614690B2 (en) * 2008-09-26 2013-12-24 Apple Inc. Touch sensor panel using dummy ground conductors
US9927924B2 (en) * 2008-09-26 2018-03-27 Apple Inc. Differential sensing for a touch panel
KR101499498B1 (ko) * 2008-10-08 2015-03-06 삼성전자주식회사 초고해상도 비디오 처리 장치 및 방법
JP5463656B2 (ja) * 2008-11-25 2014-04-09 セイコーエプソン株式会社 電気光学装置の駆動装置及び方法、並びに電気光学装置及び電子機器
KR101479992B1 (ko) * 2008-12-12 2015-01-08 삼성디스플레이 주식회사 전압 강하 보상 방법 및 그 시스템과 이를 포함한 표시 장치
CN101957697B (zh) * 2009-07-16 2013-05-22 上海天马微电子有限公司 互电容触摸屏及其驱动方法
FR2955964A1 (fr) * 2010-02-02 2011-08-05 Commissariat Energie Atomique Procede d'ecriture d'image dans un afficheur a cristal liquide
US9164620B2 (en) 2010-06-07 2015-10-20 Apple Inc. Touch sensing error compensation
JP5414725B2 (ja) * 2011-03-30 2014-02-12 株式会社ジャパンディスプレイ データセレクタ回路を備えた表示装置
US9052528B2 (en) * 2013-02-28 2015-06-09 Johnson & Johnson Vision Care, Inc. Electronic ophthalmic lens with multi-input voting scheme
US9940865B2 (en) * 2015-06-18 2018-04-10 Panasonic Liquid Crystal Display Co., Ltd. Liquid crystal display device
KR20210043046A (ko) * 2019-10-10 2021-04-21 삼성디스플레이 주식회사 표시 장치
CN111583852B (zh) * 2020-06-30 2022-09-09 上海天马微电子有限公司 发光面板、发光面板的控制方法以及显示装置
CN112530369B (zh) * 2020-12-25 2022-03-25 京东方科技集团股份有限公司 一种显示面板、显示装置以及驱动方法
CN113421523A (zh) * 2021-06-18 2021-09-21 京东方科技集团股份有限公司 显示模组和显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2848139B2 (ja) * 1992-07-16 1999-01-20 日本電気株式会社 アクティブマトリクス型液晶表示装置とその駆動方法
JP2759589B2 (ja) * 1992-12-28 1998-05-28 キヤノン株式会社 強誘電性液晶表示素子
JP3102666B2 (ja) * 1993-06-28 2000-10-23 シャープ株式会社 画像表示装置
US5796378A (en) * 1994-03-29 1998-08-18 Casio Computer Co., Ltd. Birifringence control type liquid crystal display device and apparatus and method of driving the same
FR2743658B1 (fr) * 1996-01-11 1998-02-13 Thomson Lcd Procede d'adressage d'un ecran plat utilisant une precharge des pixels circuit de commande permettant la mise en oeuvre du procede et son application aux ecrans de grandes dimensions
JPH09258169A (ja) * 1996-03-26 1997-10-03 Toshiba Corp アクティブマトリクス型液晶表示装置
JPH09269754A (ja) * 1996-03-29 1997-10-14 Seiko Epson Corp 液晶表示装置の信号処理回路
US6040812A (en) * 1996-06-19 2000-03-21 Xerox Corporation Active matrix display with integrated drive circuitry
WO1997049080A1 (fr) * 1996-06-20 1997-12-24 Seiko Epson Corporation Appareil d'affichage d'images
KR100205385B1 (ko) * 1996-07-27 1999-07-01 구자홍 액정표시장치의 데이타 드라이버
JP3202613B2 (ja) * 1996-09-06 2001-08-27 エヌイーシービューテクノロジー株式会社 色むら補正装置
KR100508030B1 (ko) * 1997-09-09 2005-10-26 삼성전자주식회사 액정표시장치
JP3719317B2 (ja) * 1997-09-30 2005-11-24 ソニー株式会社 補間方法、補間回路、画像表示装置
JP3713922B2 (ja) * 1997-10-30 2005-11-09 セイコーエプソン株式会社 液晶表示装置の駆動装置、液晶表示装置、電子機器、及び液晶表示装置の駆動方法
JPH11202827A (ja) * 1998-01-14 1999-07-30 Sanyo Electric Co Ltd 映像表示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100506434B1 (ko) * 2001-06-08 2005-08-11 가부시키가이샤 히타치세이사쿠쇼 액정 표시 장치
US8506897B2 (en) 2010-05-07 2013-08-13 Greenzapr, Inc. Mobile UV sterilization unit for fields and method thereof
US8747770B2 (en) 2010-05-07 2014-06-10 Greenzapr, Inc. Mobile UV sterilization unit for fields and method thereof

Also Published As

Publication number Publication date
US20010015711A1 (en) 2001-08-23
KR100490765B1 (ko) 2005-05-19
CN1300047A (zh) 2001-06-20
TW518550B (en) 2003-01-21
CN1182507C (zh) 2004-12-29
JP3570362B2 (ja) 2004-09-29
US6563478B2 (en) 2003-05-13
JP2001343923A (ja) 2001-12-14

Similar Documents

Publication Publication Date Title
KR100490765B1 (ko) 전기 광학 장치의 구동 방법, 화상 처리 회로, 전기 광학장치 및 전자기기
EP2093751B1 (en) Liquid crystal display apparatus, and driving circuit and driving method thereof
JP4168339B2 (ja) 表示駆動装置及びその駆動制御方法並びに表示装置
US7352348B2 (en) Driving circuit and driving method for electro-optical device
US7808467B2 (en) Electro-optical device, method of driving electro-optical device, driving circuit, and electronic apparatus
JP3494126B2 (ja) 画像処理回路および画像データ処理方法、電気光学装置、ならびに電子機器
KR100519829B1 (ko) 전기 광학 장치의 구동 방법, 화상 처리 회로, 전자 기기,및 보정 데이터 생성 방법
KR100408349B1 (ko) 화상 처리 회로, 화상 데이터 처리 방법, 전기 광학 장치및 전자 기기
JP2008191561A (ja) 電気光学装置、駆動方法および電子機器
JP4161484B2 (ja) 電気光学装置の駆動回路、電気光学装置および電子機器
JP3755323B2 (ja) 電気光学装置の駆動回路、電気光学装置および電子機器
KR20000023433A (ko) 평면표시장치와, 어레이기판 및 평면표시장치의 구동방법
US20070247410A1 (en) Liquid crystal device, control circuit therefor, and electronic apparatus
JP2005266578A (ja) 電気光学装置および電子機器
JP2001100707A (ja) 電気光学装置の駆動方法、駆動回路および電気光学装置ならびに電子機器
JP2001343953A (ja) 電気光学装置の駆動方法、画像処理回路、電気光学装置および電子機器
JP5035165B2 (ja) 表示駆動装置及び表示装置
JP2000098982A (ja) 電気光学装置の駆動回路及び電気光学装置並びに電気光学装置の駆動方法
JP2001188520A (ja) 電気光学装置の駆動回路、電気光学装置及び電子機器
JP4400434B2 (ja) 画像信号供給方法、画像信号供給回路、電気光学装置および電子機器
JP4258501B2 (ja) 電気光学装置及び電子機器並びに電気光学装置の駆動方法
JP2007232871A (ja) 電気光学装置、その駆動回路および電子機器
JP2006276119A (ja) データ信号供給回路、供給方法、電気光学装置および電子機器
JP2007010946A (ja) 電気光学装置、駆動方法および電子機器
JP4962402B2 (ja) 電気光学装置の駆動回路、電気光学装置および電子機器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130502

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140418

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee