KR0139697B1 - 화상 표시 장치 - Google Patents

화상 표시 장치

Info

Publication number
KR0139697B1
KR0139697B1 KR1019940036551A KR19940036551A KR0139697B1 KR 0139697 B1 KR0139697 B1 KR 0139697B1 KR 1019940036551 A KR1019940036551 A KR 1019940036551A KR 19940036551 A KR19940036551 A KR 19940036551A KR 0139697 B1 KR0139697 B1 KR 0139697B1
Authority
KR
South Korea
Prior art keywords
signal line
data signal
data
image display
display device
Prior art date
Application number
KR1019940036551A
Other languages
English (en)
Other versions
KR950019835A (ko
Inventor
야스시 구보다
히로시 요네다
겐이찌 가또우
Original Assignee
쯔지 하루오
샤프 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP5326430A external-priority patent/JPH07181927A/ja
Priority claimed from JP6275302A external-priority patent/JPH08137443A/ja
Application filed by 쯔지 하루오, 샤프 가부시끼가이샤 filed Critical 쯔지 하루오
Publication of KR950019835A publication Critical patent/KR950019835A/ko
Application granted granted Critical
Publication of KR0139697B1 publication Critical patent/KR0139697B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

소비 전력을 충분히 저감할 수 있도록 함과 동시에, 소자의 저내압화를 가능하게 한다. 화소 1열당 1개의 데이타 신호(SLm)과, 화소 1행당 2개 1조의 주사 신호선(GL1n및 GL2n)을 가짐으로써, 1필드 기간중에 데이타 신호선(SLm)에 기록되는 데이타의 극성을 동일하게 함과 동시에, 기록해야 할 데이타에 따라서 주사 신호선(GL1n및 GL2n)의 전원 레벨을 변화시킬 수 있는 구성으로 하고, 데이타 신호선(SLm)의 충방전 전류를 억제함과 동시에, 데이타선 구동 회로(SD1및 SD2)와 주사선 구동 회로(GD1및 GD2)의 동작 전압을 낮춘다. 화소 어레이(1)의 대향하는 양변측에 각각 데이타 신호선 구동 회로(3, 4)를 설치한다. 데이타 신호선 구동 회로(3, 4)에는 각각이 한쪽 극성의 영상 신호를 출력하도록 각각 다른 레벨의 전원 전압을 공급한다. 인접하는 2개의 데이타 신호선(SLi, SLi+1)을 아날로그 스위치(8, 9)에서 데이타 신호선 구동 회로(3, 4)에 접속한다. 어떤 표시 기간에서는 아날로그 스위치(8)이 데이타 신호선(SLi)를 선택하고, 아날로그 스위치(9)가 데이타 신호선(SLi+1)을 선택한다. 다음의 표시 기간에서는 반대의 선택을 행한다. 데이타 신호선(SLi, SLi+1…)의 충방전 전류를 억제하여, 데이타 신호선 구동 회로(3, 4)의 동작 전압을 저하시킬 수 있다. 이 결과, 화상 표시 장치의 저소비 전력화 및 구성 소자의 저내압화를 꾀할 수 있어서, 제조 코스트 및 동작 코스트의 저감이 가능해 진다.

Description

화상 표시 장치
제1도는 종래의 액정 표시 장치의 개략 구성을 도시한 블럭도.
제2도는 제1도의 액정 표시 장치에 있어서의 화소 어레이의 구성을 도시한 블럭도 및 화소의 구성을 도시한 회로도.
제3도는 종래의 액정 표시장치에 있어서의「프레임+게이트 라인 반전」구동용 데이타 신호선의 인가 전압 등을 도시한 파형도 및「프레임+게이트 라인 반전」구동으로 대향 전극을 교류 구동한 경우의 데이타 신호선 신호의 인가 전압 등을 도시한 파형도.
제4도는 종래의 액정 표시 장치에 있어서의「프레임+소스 라인 반전」구동용 데이타 신호선의 인가 전압 등을 도시한 파형도.
제5도는 본 발명의 제1 실시예에 관한 화상 표시 장치에 있어서, 화소 어레이부의 제1 구성예를 도시한 도면.
제6도는 제5도에 도시한 구성예에 있어서 주사 신호선의 파형예를 도시한 도면.
제7도는 제6도에 도시한 주사 신호선의 파형예의 상세를 도시한 도면.
제8도는 제5도에 도시한 구성예에 있어서, 보조 용량의 접속예를 도시한 도면.
제9도는 제5도에 도시한 구성예에 있어서, 주사 신호선과 주사선 구동 회로와의 접속 형태의 예를 도시한 도면.
제10도는 제5도에 도시한 구성예에 있어서, 데이타 신호선과 데이타선 구동 회로와의 접속 형태의 예를 도시한 도면.
제11도는 제5도에 도시한 구성예에 있어서, 데이타 신호선과 데이타선 구동 회로와의 접속 형태의 다른 예를 도시한 도면.
제12도는 본 발명의 제2 실시예에 관한 화상 표시 장치에 있어서, 화소 어레이부의 제2 구성예를 도시한 도면.
제13도는 제12도에 도시한 구성예에 있어서, 대향 전극선 및 데이타 신호선의 파형예를 도시한 도면.
제14도는 제12도에 도시한 구성예에 있어서, 데이타 신호선과 데이타선 구동 회로와의 접속 형태의 예를 도시한 도면.
제15도는 제12도에 도시한 구성예에 있어서, 데이타 신호선과 데이타선 구동 회로와의 접속 형태의 다른 예를 도시한 도면.
제16도는 본 발명의 제3 실시예에 관한 화상 표시 장치에 있어서, 화소 어레이부의 제3 구성예를 도시한 도면.
제17도는 본 발명의 제3 실시예에 관한 화상 표시 장치에 있어서, 화소 어레이부의 제4 구성예를 도시한 도면.
제18도는 제16도 및 제17도에 도시한 구성예에 있어서, 대향 전극의 분할을 도시한 도면.
제19도는 제18도에 도시한 구성예에 있어서의 구동 방법을 도시한 방법.
제20도는 본 발명의 제4 및 제5도의 실시예에 관한 화상 표시 장치의 주요부의 구성을 도시한 블럭도.
제21도는 제20도의 화상 표시 장치에 있어서의 패널 샘플 홀드 방식의 데이타 신호선 구동 회로의 구성을 도시한 블럭도.
제22도는 제20도의 화상 표시 장치에 있어서의 드라이버 샘플 홀드 방식의 데이타 신호선 구동 회로의 구성을 도시한 블럭도.
제23도는 제22도의 데이타 신호선 구동회로에 있어서의 증폭기의 구성을 도시한 회로도.
제24도는 제20도의 화상 표시 장치에 있어서의 디지탈 드라이버 방식의 데이타 신호선 구동 회로의 구성을 도시한 블럭도.
제25도는 제24도의 데이타 신호선 구동 회로에 있어서의 디지탈 버퍼의 구성을 도시한 블럭도.
제26도는 본 발명의 제4 실시예에 관한 화상 표시 장치에 있어서의 패널 샘플 홀드 방식에 적용된 선택 회로의 구성을 도시한 회로도.
제27도는 제26도의 선택 회로와 같은 형식의 선택 회로로서 드라이버 샘플 홀드 방식에 적용된 2개의 구성예를 도시한 회로도.
제28도는 제26도의 선택 회로와 같은 형식의 선택 회로로서 디지탈 드라이버 방식에 적용된 구성을 도시한 회로도.
제29도는 본 발명의 제4 실시예에 관한 화상 표시 장치에 있어서의 다른 선택 회로의 구성을 도시한 도면.
제30도는 제20도의 화상 표시 장치에 있어서의 스위칭 소자 및 구동 회로를 구성하는 박막 트랜지스터의 구조를 도시한 종단면도.
제31도는 액정 인가 전압과 액정 투과율과의 관계를 도시한 그래프.
제32도는 본 발명의 제5 실시예에 관한 화상 표시 장치에 있어서의 제1 선택 회로로서 패널 샘플 홀드 방식에 적용된 구성예를 도시한 회로도.
제33도는 상기 제1 선택 회로로서 드라이버 샘플 홀드 방식에 적용된 구성예를 도시한 회로도.
제34도는 상기 제1 선택 회로로서 디지탈 드라이버 방식에 적용된 구성예를 도시한 회로도.
제35도는 제5 실시예에 관한 화상 표시 장치에 있어서의 제2 선택 회로의 구성을 도시한 회로도.
제36도는 본 발명의 제5 실시예에 관한 화상 표시 장치에 있어서의 제3 선택 회로의 구성을 도시한 회로도.
제37도는 본 발명의 제5 실시예에 관한 화상 표시 장치에 있어서의 제4 선택 회로의 구성을 도시한 회로도.
제38도는 본 발명의 제6 실시예에 관한 화상 표시 장치의 주요부의 구성을 도시한 블럭도.
제39도는 본 발명의 제7 실시예에 관한 화상 표시 장치의 주요부의 구성을 도시한 블럭도.
제40도는 본 발명의 제7 실시예에 관한 다른 화상 표시 장치의 주요부의 구성을 도시한 블럭도.
본 발명은 액티브 매트릭스 구동되는 액정 표시 장치 등에 있어서, 구동 회로의 저전압 구동을 가능하게 하는 화상 표시 장치에 관한 것이다.
화상 표시 장치는 사용 목적 등에 따른 구동 방식을 채용하고 있지만, 그 중에서도 그래픽스 표시에 적절한 액티브 매트릭스 구동 방식이 잘 알려져 있다.
이런 종류의 화상 표시 장치는 제1도에 도시한 바와 같이, 화소 어레이(121)과, 주사 신호선 구동 회로(122)와, 데이타 신호선 구동 회로(123)과, 타이밍 신호 생성 회로(124)를 구비하고 있다. 이와 같은 구성의 화상 표시 장치에 있어서, 주사 신호선 구동 회로(122)는 타이밍 신호 생성 회로(124)에서 동기 신호를 기초로 생성된 타이밍 신호를 이용하여, 화소 어레이(121)에서의 후술되는 각 주사 신호선(GLj, GLj+1…)에 대하여 주사 신호를 출력한다. 또한 데이타 신호선 구동 회로(123)은 상기 타이밍 신호를 이용하여 샘플링한 영상 신호를 후술하는 데이타 신호선(SLi, SLi+1…)으로 전송(또는 증폭하여 전송)한다.
제2(a)도에 도시한 바와 같이, 화소 어레이(121)에 있어서는 다수의 주사 신호선(GLj, GLj+1…)과 다수의 데이타 신호선(SLi, SLi+1…)이 교차하는 상태로 배치되어 있고, 인접하는 2개의 주사 신호선(GL, GL)과 인접하는 2개의 데이타 신호선(SL, SL)로 포위된 부분에 화소(125)가 설치되어 있다. 이와 같이, 화소(125…)는 화소 어레이(121) 내에서 매트릭스상으로 배열되어 있고, 1열당 1개의 데이타 신호선(SL)이 할당되고, 1행당 1개의 주사 신호선(GL)이 할당되어 있다.
액정 표시 장치의 경우 각 화소(125)는 제2(b)도에 도시한 바와 같이, 스위칭 소자로서의 트랜지스터(126)과, 액정 용량(CL) 및 필요에 따라서 부가되는 보조 용량(CS)로 이루어진 화소 용량(127)에 의해 구성되어 있다. 일반적으로 액티브 매트릭스형 액정 표시 장치에 있어서는 화소(125)에는 표시를 안정시키기 위하여, 액정 용량(CL)과 병행으로 보조 용량(CS)이 부가되어 있다. 보조 용량은 액정 용량(CL)이나 트랜지스터(126)의 리이크 전류, 트랜지스터(126)의 게이트·소스간 용량 등의 기생 용량에 의한 화소 전위의 변동, 액정 용량(CL)의 표시 데이타 의존성 등의 영향을 최소한으로 억제하기 위한 것이다.
트랜지스터(126)의 게이트는 주사 신호선(GLj)에 접속되어 있다. 또한 액정 용량(CL) 및 보조 용량(CS)의 한쪽 전극은 트랜지스터(126)의 드레인 및 소스를 통하여 데이타 신호선(SLi)에 접속되고, 액정 용량(CL)의 다른쪽 전극은 액정셀을 좁혀서 대향 전극에 접속되어 있다. 또한 보조 용량(CS)의 다른쪽 전극은 전 화소에 공통된 도시되지 않은 공통 전극선(CSon Common 구조인 경우) 또는 인접하는 주사 신호선(GL)(CSon Gate 구조인 경우)에 접속되어 있다. 후자의 경우에는 주사 신호선 (GLj)의 기생 용량이 증가하기 때문에 신호의 지연의 증대나 신호 파형의 무뎌짐이 발생되는 문제가 있다. 한편, 전자의 경우에는 주사 신호선의 기생 용량의 증가는 없지만 새롭게 주사 신호선(GLj)과 병행하게 보조 용량선을 부설할 필요가 있기 때문에 개구율(開口率)이 저하는 문제가 있다.
다수의 주사 신호선(GLj, GLj+1…)은 주사 신호선 구동 회로(122)에 접속되고, 다수의 데이타 신호선(SLi, SLi+1…)는 데이타 신호선 구동 회로(123)에 접속되어 있다. 또한 주사 신호선 구동 회로(122) 및 데이타 신호선 구동 회로(123)은 도시 되지 않았지만, 각각 다른 전원 전압(VDD, VSS)와 전원 전압 (VCC, VEE)에 의해 구동되고 있다.
상기의 화상 표시 장치에 있어서, 데이타 신호선 구동 회로(123)은 표시용 데이타 신호를 1화소마다 또는 1수평 주사 기간 (1H 라인)마다 데이타 신호선(SLi, SLi+1…)으로 출력한다. 또한 주사 신호선(GLj, GLj+1…)이 액티브 상태가 되면 트랜지스터(126)이 도전 상태로 되고, 이에 따라서 데이타 신호선(SLi, SLi+1…)상에 보내지는 표시용 데이타 신호가 화소 용량(127)에 기록된다. 그리고 화소 용량(127)에 기록된 표시가 유지되게 된다.
이 때, 액정 용량(CL)의 열화를 방지하기 위하여 교류 구동을 행할 필요가 있다. 이 교류 구동(반전 구동)을 프레임 주기로 행하면 신호의 프레임 주파수에 따라 다르지만, 예를 들면 30HZ또는 25HZ의 플리커가 눈에 띤다. 이를 위하여, 프레임 반전에 부가하여 제3(a)도 및 제3(b)도에 도시한 바와 같이, 1수평 주사 기간마다 극성을 반전시킨다. 소위「프레임+게이트 라인 반전」구동 또는 제4도에 도시한 바와 같이, 필드 내에서 1열마다 데이타 신호의 극성을 반전시킴과 동시에 1수직 주사 기간마다 극성을 반전시킨다. 소위「프레임+소스 라인 반전」구동의 어느 한쪽을 행하는 것이 통례로 되어 있다.
그런데, 액정 표시 장치와 같이 교류 구동을 행할 필요가 있는 화상 표시 장치에 있어서는 표시하고 있는 내용(정보)가 변화되지 않아도 영상 신호를 데이타 신호선 구동 회로(123)에서 데이타 신호선(SLi, SLi+1…)으로 정기적으로 공급하고, 각 화소(125, …)로의 데이타의 기록을 행할 필요가 있다. 따라서 표시에 따라서는 많은 전류가 필요해 진다.
또한 상술한「프레임+게이트 라인 반전」구동의 경우에는 제3(a)도에 도시한 바와 같이, 데이타 신호선(SLi, SLi+1…)에 출력되는 데이타 신호의 극성이 각 주사 신호선(GLj, GLj+1…)의 선택시마다 반전하기 때문에, 극성의 반전에 따르는 데이타 신호선(SLi, SLi+1…)의 충방전 전류에 의한 전력 소비가 늘어난다. 그 외에, 제3(b)도에 도시한 바와 같이, 데이타 신호선 구동 회로(123)의 출력 전압 범위를 억제하기 위하여 대향 전극의 교류 구동을 행하기 때문에, 이것에 의해서도 전력 소비가 늘어난다. 이와 같이,「프레임+게이트 라인 반전」구동을 채용한 경우, 화상 표시 장치의 전력 소비가 증대하는 문제가 있다.
한편, 상술한「프레임+소스 라인 반전」구동의 경우에는 제4도에 도시한 바와 같이, 1수직 주사 기간에 있어서 동극성인 신호가 기록되기 때문에 데이타 신호선(SLi, SLi+1…)의 충방전량이 도면 중 사선 부분으로 도시한 바와 같이 작아진다. 게다가 일반적으로 근접 화소끼리의 영상 데이타는 비교적 닮아 있기 때문에 데이타 신호선(SLi, SLi+1…)의 충방전량이 상당히 작아지리라고 기대된다. 따라서 데이타 신호선(SLi, SLi+1…)의 충방전 전류에 따른 전력 소비를 저감시킬 수 있다.
그러나「프레임+소스 라인 반전」구동에서는「프레임+게이트 라인 반전」구동에 있어서 행해지고 있는 대향 전극의 교류 구동을 할 수 없기 때문에, 데이타 신호선의 출력 전압 범위가 커진다. 이 결과, 전력 소비가 증대함과 동시에 구동 회로의 내성을 높일 필요가 생겨 버린다.
또 제3도 및 제4도에 있어서, 굵은 실선은 데이타 신호선(SLi, SLi+1…)으로의 인가 전압 파형을 나타내고, 파선은 대향 전극으로의 인가 전압 파형을 나타내고, 사선 부분은 데이타 신호선(SLi, SLi+1…)의 충방전에 따르는 소비 전력을 나타내고 있다.
화상 표시 장치 특히 액정 표시 장치에 있어서는 전력이 전압의 제곱에 비례하는 것을 이용하여 데이타 신호선(SLi, SLi+1…)에 공급하는 전압의 범위를 좁게하고, 보다 낮은 전압에서 데이타 신호선 구동 회로(123)을 구동함으로써, 데이타 신호선(SLi, SLi+1…)의 소비 전력을 억제하는 것이 바람직하다. 그런데 액정 표시 장치에 있어서는 반전 구동을 행할 필요가 있기 때문에 상기와 같은 종래의 구동 방법에 의해서는 데이타 신호선 구동 회로(123)이 액정 구동 전압의 2배[정극(正極) 신호와 부극(負極) 신호와의 합]인 범위의 전압을 데이타 신호선(SLi, SLi+1…)에 공급할 필요가 있고, 이것이 전력 소비를 증대시키게 되어 있다.
그런데 근래 이런 종류의 화상 표시 장치는 휴대용 정보 단말기기의 표시용 장치로서 이용되는 기회가 많아지며, 옥외에서의 사용이 전제가 되고 있다. 이 때문에 밧데리 등의 소형 전원에 의한 구동이 필수적이며, 저소비 전력화가 큰 과제가 되고 있다. 따라서 상기와 같은 전력 소비의 증대는 화상 표시 장치의 휴대화에 있어서는 크게 불리해 진다.
상기의 문제를 해결하기 위하여, 아몰퍼스 실리콘(a-Si) TET를 이용한 액티브 매트릭스형 액정 표시 장치에 있어서,「프레임+소스 라인 반전」구동에 부가하여, 데이타선 구동 회로의 출력 범위를 유지한채 전원 전압을 교류적으로 변화시킴으로써 데이타선 구동 회로를 저전압에서 구동하여 소비 전력의 저감을 도모하는 방법이 제안되고 있다(Society for Information Display 1993년 예고집 4.3) 그러나 여기에서 제안된 액정 표시 장치는 소비 전력의 저감에 어느 정도의 효과가 있으며 동시에, 데이타선 구동 회로의 저내압화에도 유효하다고는 하지만, 전원 전압을 교류적으로 변화시키기 때문에 외부 전원 회로의 부하가 중첩될 뿐만 아니라, 전원 전환시에 노이즈 등이 발생하여 오작동이나 표시의 흐트러짐을 초래할 우려가 있다.
본 발명은 상술한 바와 같은 종래 기술의 과제를 해결하기 위하여 행해진 것으로, 소비 전력을 더욱 저감함과 동시에, 주사선 구동 회로도 포함하여 구동계 및 화소 어레이를 구성하는 소자에 요구되는 내압을 저감시킬 수 있는 화상 표시 장치를 제공하는 것을 목적으로 하고 있다.
또한 본 발명은 상기의 사정을 감안하여 이루어진 것으로, 동작 마진을 확보하면서, 소비 전력을 보다 저감함과 동시에, 구동계를 구성하는 소자에 요구되는 내압을 저하시킬 수 있는 화상 표시 장치를 제공하는 것을 목적으로 하고 있다.
본 발명의 화상 표시 장치는 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 상기 화소 1열당 1개 형성된 데이타 신호선과, 상기 화소 1행당 2개 1조로 형성된 주사 신호선으로 이루어진 주사 신호선쌍을 갖고, 상기 주사 신호선쌍을 구성하는 2개의 주사 신호선은 각각 제1 및 제2 주사 신호선 그룹으로 그룹 분할되어 있고, 상기 제1 그룹에 속하는 주사 신호선에 접속되는 각 화소는 상기 홀수열의 데이타 신호선에 접속되고, 상기 제2 그룹에 속하는 주사 신호선 접속되는 각 화소는 상기 짝수열의 데이타 신호선에 접속되어 구성되고, 상기 데이타 신호선의 그룹에는 어떤 수직 표시 기간에서는 홀수열과 짝수열로 각각 역극성인 데이타 신호가 기록되고, 다음의 수직 표시 기간에서는 각각 이전의 수직 표시 기간과 역극성인 데이타 신호가 기록되는 것을 특징으로 하고 있고, 그럼으로써 상기 목적이 달성된다.
이 화상 표시 장치에 있어서, 2개의 주사 신호선으로 이루어지는 상기 주사 신호선쌍은 어떤 수직 표시 기간에서는 각각 다른 제1 및 제2 전압 레벨로 진폭 구동되고, 다음의 수직 표시 기간에서는 각각 제2 및 제1 전압 레벨로 진폭 구동하여도 좋다. 또한 2개의 주사 신호선으로 이루어진 상기 주사 신호선쌍은 어떤 수평 소자 기간에서 동시에 선택하여도 좋다. 또한 표시를 행하는 상기 화소는 적어도 화소 선택용의 스위칭 소자, 표시 소자 및 보조 용량 소자로 이루어지고, 상기 보조 용량 소자의 한쪽 전극은 상기 스위칭 소자의 한쪽 전극에 접속되고, 다른쪽 전극은 상기 스위칭 소자가 접속되는 주사 신호선과는 다른 주사 신호선쌍에 속하는 주사 신호선에 접속되고, 또한 동일한 주사 신호선에 접속되는 상기 화소가 갖는 상기 보조 용량 소자의 다른쪽 전극은 동일한 주사 신호선에 접속하여도 좋다. 또한 상기 화상 표시 장치는 2개의 주사선 구동회로를 가지며, 이 주사선 구동 회로는 각각 다른 전원계에서 구동하여도 좋다. 또한 2개의 주사 신호선으로 이루어진 상기 주사 신호선쌍은 각각 다른 상기 주사선 구동 회로에 스위칭 소자를 통하여 접속됨과 동시에, 상기 주사 신호선쌍이 선택될 때 마다 상기 스위칭 소자에 의해 상기 2개의 주사선 구동 회로의 다른쪽으로 전환하여 접속하여도 좋다. 또한 상기 화상 표시 장치는 2개의 데이타선 구동 회로를 가지며, 이 데이타선 구동 회로는 각각 다른 전원계로 구동하여도 좋다. 또한 상기 데이타 신호선의 짝수열과 홀수열은 상기 다른 상기 데이타선 구동 회로에 각각 접속되어 있고, 이 데이타선 구동 회로는 수직 표시 기간마다 전원계를 전환하여 구동하여도 좋다. 또한 상기 데이타 신호선의 짝수열과 홀수열은 상기 다른 데이타선 구동 회로에 각각 스위칭 소자를 통하여 접속되어 있고, 수직 표시 기간마다 이 스위칭 소자에 의해 상기 2개의 데이타선 구동 회로의 다른쪽으로 전환하여 접속하여도 좋다.
본 발명의 화상 표시 장치는 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 상기 화소 1열당 2개 1조로 형성된 데이타 신호선으로 이루어진 데이타 신호선쌍과, 상기 화소 1행당 1개 형성된 주사 신호선을 갖고, 상기 데이타 신호선쌍을 구성하는 2개의 각 데이타 신호선은 각각 제1 및 제2 데이타 신호선 그룹으로 그룹 분할되어 있고, 상기 제1 그룹에 속하는 데이타 신호선에 접속되는 각 화소는 상기 홀수열의 주사 신호선에 접속되고, 상기 제2 그룹에 속하는 데이타 신호선에 접속되는 각 화소는 상기 짝수열의 주사 신호선에 접속되어 구성되고, 상기 데이타 신호선의 그룹에는 어떤 수직 표시 기간에서는 각각 역극성의 데이타가 기록되어 있으며, 동시에 다음의 수직 표시 기간에서는 각각 이전의 수직 표시 기간과는 역극성인 데이타가 기록되는 것을 특징으로 하고 있고, 그럼으로써 상기 목적이 달성된다.
이 화상 표시 장치에 있어서, 표시를 행하는 상기 화소는 공통의 대향 전극을 갖고 있고, 수직 표시 기간에 있어서, 이 주사 신호선에 접속하는 상기 화소에 접속되는 데이타 신호선의 극성과는 역극성인 전압을 공급함으로써, 상기 대향 전극을 교류 구동하여도 좋다. 또한 상기 주사 신호선은 수평 표시 기간에 있어서, 1개의 주사 신호선만을 선택하여도 좋다. 또한 상기 주사 신호선은 수평 표시 기간에서 홀수열의 주사 신호선과 짝수열의 주사 신호선의 각각 1개씩을 선택하여도 좋다. 또한 상기 화상 표시 장치는 2개의 데이타선 구동 회로를 갖고, 이 데이타선 구동 회로는 각각 다른 전원계로 구동하여도 좋다. 또한 2개의 데이타 신호성으로 이루어진 상기 데이타 신호선쌍은 각각 다른 상기 데이타선 구동 회로에 스위칭 소자를 통하여 접속되어 있고, 수직 표시 기간마다 상기 스위칭 소자에 의해 상기 2개의 데이타선 구동 회로의 다른쪽으로 전환하여 접속하여도 좋다.
본 발명의 화상 표시 장치는 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 1개의 주사선 구동 회로와, 2개의 데이타선 구동 회로와, 상기 화소 1열당 1개 형성된 데이타 신호선과, 상기 화소 1행당 1개 형성된 주사 신호선을 갖고, 상기 데이타선 구동 회로는 각각 다른 전원계로 구동됨과 동시에, 수직 표시 기간마다 전원계를 전환하여 구동되고 있고, 상기 데이타 신호선의 짝수열과 홀수열은 각각 다른 데이타선 구동 회로에 접속되어, 어떤 수직 표시 기간에서는 역극성의 데이타가 기록되어 있는 한편, 다음의 수직 표시 기간에서는 각각에 이전의 수직 표시 기간과의 반대인 극성의 데이타가 기록되는 것을 특징으로 하고 있고, 그럼으로써 상기 목적이 달성된다.
본 발명의 화상 표시 장치는 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 1개의 주사선 구동 회로와, 2개의 데이타선 구동 회로와, 상기 화소 1열당 1개 형성된 데이타 신호선과, 상기 화소 1행당 1개 형성된 주사 신호선을 갖고, 상기 2개의 데이타선 구동 회로는 각각 다른 전원계로 구동되고 있고, 상기 데이타 신호선의 짝수열과 홀수열은 각각 다른 데이타선 구동 회로에 스위칭 회로를 통하여 접속되어 있고, 수직 표시 기간마다 상기 스위칭 소자에 의해 상기 2개의 데이타선 구동 회로의 다른쪽으로 전환하여 접속되고, 어떤 수직 표시 기간에서는 역극성의 데이타가 기록되어 있는 한편, 다음의 수직 표시 기간에서는 각각에 이전의 수직 표시 기간과는 반대인 극성의 데이타가 기록되는 것을 특징으로 하고 있고, 그럼으로써 상기 목적이 달성된다.
이 화상 표시 장치에 있어서, 상기 화소의 대향 전극은 열방향으로 분할됨과 동시에 짝수열의 대향 전극과 홀수열의 대향 전극이 각각 서로 접속되고, 2개의 대향 전극으로 이루어지고, 어떤 수직 표시 기간에서는 각각 대향 전극에 다른 전위를 공급함과 동시에, 다음의 수직 표시 기간에서는 상기 2개의 대향 전극의 각각에 이전의 수직 표시 기간과는 역극성인 전압을 공급함으로써, 교류 구동하여도 좋다.
본 발명의 화상 표시 장치는 상기 주사선 구동 회로 및 상기 데이타선 구동 회로의 한쪽 또는 양쪽을 상기 화소와 동일 기판상에 형성하는 경우에도 적용할 수 있다.
이 화상 표시 장치에 있어서, 상기 주사선 구동 회로 및 상기 데이타선 구동 회로를 구성하는 능동 소자 및 상기 화소의 구성 요소인 상기 스위칭 소자의 일부 또는 전부를 투명 기판 상에 형성된 단결정 박막 또는 다결정 실리콘 박막상에 구성하여도 좋다. 또한 상기 주사선 구동 회로 및 상기 데이타선 구동 회로의 한쪽 또는 양쪽을 구동하기 위한 전원을 공급하는 수단을 상기 동일 기판상에 구성하여도 좋다.
본 발명의 화상 표시 장치는 액정 표시 장치인 경우에도 적용할 수 있다.
본 발명의 화상 표시 장치에 따르면, 1필드 기간 중 데이타 신호선의 전위를 양극성으로 유지하도록 구성되기 때문에, 데이타선 충방전 전류를 억제하는 화상 표시가 가능해진다.
또한, 데이타선 구동 회로 혹은 주사선 구동 회로를 분할하여 별도의 전원으로 구동하고 있기 때문에, 각각의 구동 전압을 하강시킬 수 있으므로, 구성 소자의 내압을 내릴 수 있게 된다.
본 발명의 화상 표시 장치에 따르면, 주사 신호선 혹은 데이타 신호선을 상술한 바와 같은 구성으로 함으로써, 데이타 신호선에 기록되는 데이타의 극성을 필드 기간내에서는 동일하게 함과 동시에 데이타선 구동 회로의 출력 범위를 작게 하고, 저 소비 전력화와 모놀리식화에 유효한 구동 회로의 저내압화를 꾀할 수 있다.
본 발명의 화상 표시 장치는 상기의 과제를 해결하기 위하여, 다음과 같은 수단을 강구하고 있는 것을 특징으로 하고 있다.
본 발명의 화상 표시 장치는 매트릭스상으로 배열되어 액티브 매트릭스 구동에 따라 표시를 행하는 복수의 화소와, 1행의 상기 화소에 접속된 주사 신호선과, 1열의 상기 화소에 접속된 데이타 신호선과, 상기 주사 신호선에 주사 신호를 공급하는 주사 신호선 구동 회로와, 2계통 설치되어 각각이 다른 전압 레벨인 전원에서 공급되고, 상기 데이타 신호선의 짝수열과 홀수열에 각각 다른 극성의 화상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 공급되는 영상 신호의 극성을 반전시키는 데이타 신호선 구동 회로와, 짝수열의 상기 데이타 신호선에 한쪽의 상기 데이타 신호선 구동 회로로부터의 영상 신호를 공급하고, 홀수열의 상기 데이타 신호선에 다른쪽의 상기 데이타 신호선 구동 회로로부터의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 대응하는 데이타 신호선 구동 회로를 교체하는 교체 수단을 구비하고 있다.
또한 본 발명의 화상 표시 장치는 상기 교체 수단이 상기 데이타 신호선 구동 회로의 1개의 출력단에 공통하여 접속됨과 동시에, 쌍을 이루는 홀수열 및 짝수열의 2개의 상기 데이타 신호선에 접속되어 영상 신호를 호출하는 2계통의 스위칭 소자를 갖고 있고, 양쪽 스위칭 소자를 소정의 데이타 표시 기간마다 번갈아 도통시킴으로써 상기 데이타 신호선 구동 회로와 상기 데이타 신호선과의 접속을 행하게 되어 있다.
또한 본 발명의 화상 표시 장치는 상기 교체 수단이 상기 데이타 신호선 구동 회로의 1개의 출력단에 접속됨과 동시에 영상 신호를 호출하는 제1 스위칭 소자와, 제1 스위칭 소자에 호출된 영상 신호를 2개의 상기 데이타 신호선으로 공급하는 2계통의 제2 스위칭 소자를 갖고 있고, 제2 스위칭 소자를 소정의 데이타 표시 기간마다 번갈아 도통시킴으로써 상기 데이타 신호선 구동 회로와 상기 데이타 신호선과의 접속을 행하도록 되어 있다.
또한 본 발명의 화상 표시 장치는 상기 데이타 신호선 구동 히로, 상기 교체 수단 및 상기 화소에 포함되는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막 상에 형성되어 있다.
또한, 본 발명이 화상 표시 장치는 상기 스위칭 소자 또는 상기 제1 및 제2 스위칭 소자가 병렬로 접속된 n채널 트랜지스터와 p채널 트랜지스터로 이루어진 CMOS 구성의 게이트이다.
또한, 본 발명의 화상 표시 장치는 매트릭스상으로 배열되어 액티브 매트릭스 구동에 따라 표시를 행하는 복수의 화소와, 1행의 상기 화소에 접속된 주사 신호선과, 1열의 상기 화소에 접속된 데이타 신호선과, 상기 주사 신호선에 주사 신호를 공급하는 주사 신호선 구동 회로와, 2계통 설치되어 각각이 상기 데이타 신호선의 짝수열과 홀수열에 각각 다른 극성의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 공급되는 영상 신호의 극성을 반전시키는 데이타 신호선 구동 회로와, 다른 전압 레벨의 2계통의 전원을 상기 데이타 신호선 구동 회로의 각각에 소정의 데이타 표시 기간마다 전환하여 접속하는 접속 수단을 구비하고, 상기 데이타 신호선 구동 회로 및 상기 화소에 포함되는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막상에 형성되어 있다.
또한 본 발명의 화상 표시 장치는 상기 접속 수단이 상기 절연 기판상에 형성되어 있다.
또한, 본 발명의 화상 표시 장치는 2계통의 상기 데이타 신호선 구동 회로가 각각 한쪽 극성의 영상 신호만을 데이타 신호선에 공급하는 것과 같은 전원 전압으로 구동되도록 되어 있다.
또한 본 발명의 화상 표시 장치는 상기 데이타 신호선 구동 회로가 영상 신호를 샘플링하여 상기 데이타 신호선으로 전송하는 샘플링 수단을 구비하고 있다.
또한 본 발명의 화상 표시 장치는 상기 데이타 신호선 구동 회로가 영상 신호를 샘플링하는 샘플링 수단과, 상기 샘플링 수단에 의해 샘플링된 영상 신호를 일단 보유하는 보유 수단과, 상기 보유 수단에 의해 보유된 영상 신호를 증폭하여 상기 데이타 신호선으로 전송하는 증폭 수단을 구비하고 있다.
또한 본 발명의 화상 표시 장치는 상기 데이타 신호선 구동 회로가 영상 정보를 나타내는 디지탈 신호를 샘플링하는 샘플링 수단과, 상기 샘플링 수단에 의해 샘플링된 디지탈 신호를 기초로 복수의 이산적인 전압의 하나를 선택하여 상기 데이타 신호선으로 전송하는 선택 수단을 구비하고 있다.
또한 본 발명의 화상 표시 장치는 2계통의 상기 데이타 신호선 구동 회로가 서로 화소 매트릭스의 동일변측에 배치되어 있다.
또한 본 발명의 화상 표시 장치는 상기 각 화소가 액정 소자를 갖고 있다.
본 발명의 화상 표시 장치는 교체 수단에 의해, 상기 데이타 신호선의 짝수열과 홀수열에는 어떤 데이타 표시 기간에 있어서 각각 다른 데이타 신호선 구동 회로로부터 영상 신호가 공급되고, 다음의 데이타 표시 기간에 있어서 각각 이전의 데이타 표시 기간과는 다른 데이타 신호선 구동 회로로부터 영상 신호가 공급된다. 또한, 다른 전원계에서 구동되는 2계통의 데이타 신호선 구동 회로에 의해 예를 들면, 어떤 데이타 표시 기간에 있어서 데이타 신호선의 짝수열에는 정극(正極)의 영상 신호가 공급되고, 데이타 신호선의 홀수열에는 부극(負極)의 영상 신호가 공급된다. 그리고 다음의 데이타 표시 기간에 있어서 데이타 신호선의 짝수열에는 부극의 영상 신호가 공급되고, 데이타 신호선의 홀수열에는 정극의 영상 신호가 공급된다.
즉 상기와 같이, 교체 수단에 의한 동작과, 데이타 신호선 구동 회로의「프레임+소스 라인 반전」구동을 조합함으로써 각각의 데이타 신호선 구동 회로가 한쪽 극성의 영상 신호만을 취급하면 좋아진다. 그러므로 데이타 신호선 구동 회로의 구동 전압을 저하시킬 수 있다.
또한 본 발명의 화상 표시 장치는 데이타 신호선 구동 회로와 데이타 신호선과의 접속시에 한쪽의 스위칭 소자를 도통시키기 때문에, 영상 신호선 또는 디지탈 드라이버 방식에 있어서의 전원선과 데이타 신호선과의 사이에는 1개의 스위칭 소자만이 존재할 뿐이다. 이에 따라, 스위칭 소자의 도통시의 임피던스가 작아져서, 영상 신호를 데이타 신호선에 용이하게 공급할 수 있다.
또한 본 발명의 화상 표시 장치는 영상 신호가 일단 제1 스위칭 소자에 호출되고 나서, 2계통의 제2 스위칭 소자를 경유하여 데이타 신호선의 어느 한쪽에 공급된다. 이런 구성은 제1 스위칭 소자의 뒤에, 더욱더 제2 스위칭 소자를 부가하는 것만으로 좋다. 이에 따라 교체 수단을 포함하는 구동 회로의 면적의 증대가 비교적 작게 억제되어, 화상 표시 장치 면적의 증대를 극력 억제할 수 있다.
또한 본 발명의 화상 표시 장치는 데이타 신호선 구동 회로, 교체 수단 및 화소를 구성하는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 또는 다결정 실리콘 박막상에 형성되어 있기 때문에, 종래의 반도체 기판상에 형성된 능동 소자에 비하여 내압이 낮아지는 경향이 있지만, 상술한 바와 같이, 데이타 신호선 구동 회로의 구동 전압의 저하가 가능하다는 점에서 충분한 동작 마진을 확보할 수 있다.
또한 본 발명의 화상 표시 장치는 CMOS 구성의 게이트에 있어서의 n채널 트랜지스터 및 p채널 트랜지스터는 각각 역극성의 게이트 전압이 공급됨으로써 동시에 도통한다. 이때, 저전위 측의 영상 신호가 n채널 트랜지스터를 통과하여, 고전위측의 영상 신호가 p채널 트랜지스터를 통과한다. 그러므로 영상 신호를 저전위 측에서 고전위 측까지 보다 넓은 범위에서 재현할 수 있다.
또한 본 발명의 화상 표시 장치는 접속 수단에 의해 2계통의 데이타 신호선 구동 회로에 다른 전압 레벨의 전원이 짝수열 데이타 신호선과 홀수열 신호선에 접속되고, 소정의 데이타 표시 기간마다 그 접속이 전환된다. 각각의 데이타선 구동 회로는 다른 전원계로 구동되고 있고, 또한 데이타 표시 기간마다 전원계를 전환하여 구동된다. 또한 다른 전원계로 구동되는 2계통의 데이타 신호선 구동 회로에 의해 예를 들면, 어떤 데이타 표시 기간에 있어서, 데이타 신호선의 짝수열에는 정극의 영상 신호가 공급되고, 데이타 신호선의 홀수열에는 부극의 영상 신호가 공급된다. 그리고 다음의 데이타 표시 기간에 있어서, 데이타 신호선의 짝수열에는 부극의 영상 신호가 공급되고, 데이타 신호선의 홀수열에는 정극의 영상 신호가 공급된다.
즉 상기와 같이 접속 수단에 의한 전원의 전환 동작과, 데이타 신호선 구동 회로의「프레임+소스 라인 반전」구동을 조합함으로써, 각각의 데이타 신호선 구동 회로가 한쪽 극성의 영상 신호만을 취급하면 좋아진다. 그러므로 데이타 신호선 구동 회로의 구동 전압을 저하시킬 수 있다.
또한 데이타 신호선 구동 회로 및 상기 화소에 포함되는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막상에 형성되어 있음으로써, 전원 회로의 부하가 작아져서, 전원 전환을 빠르고, 또한 용이하게 행할 수 있다.
또한 본 발명의 화상 표시 장치는 접속 수단이 절연 기판상에 형성되어 있음으로써, 접속 수단과 데이타 신호선 구동 회로와의 접속선 등이 절연 기판상에 조립되게 되고, 접속 수단과 외부 회로(콘트롤러, 전원 등)과 외부 배선을 없앨 수 있다. 따라서 접속 수단과 외부 회로와의 접속에 전용 배선을 이용할 필요가 없어져서, 종래 이용되고 있던 외부 회로를 그대로 전용할 수 있다.
또한 본 발명의 화상 표시 장치는 양쪽 데이타 신호선 구동 회로가 각각 한쪽 극성의 영상 신호만을 데이타 신호선으로 공급하는 것 같은 전원 전압으로 구동되기 때문에, 구동 전압이 필요 최저한이 되고, 상술한 화상 표시 장치와 마찬가지로 데이타 신호선 구동 회로의 구동 전압을 저하시킬 수 있다.
또한 본 발명의 화상 표시 장치는 영상 신호가 샘플링 수단에 의해 샘플링되어 직접 데이타 신호선으로 전송된다. 이것은 소위 패널 샘플 홀드 방식에 있어서, 데이타 신호선 1개당 1계통의 샘플링 수단을 설치할수록 좋다. 그러므로 후단의 전송 게이트나 샘플링 수단을 제어하는 회로의 수가 적어진다.
또한 본 발명의 화상 표시 장치는 영상 신호가 샘플링 수단에 의해 샘플링되고, 일단 보유 수단에 보유된 후, 증폭 수단에 의해 데이타 신호선으로 전송된다. 이것은 소위 드라이버 샘플 홀드에 있어서, 데이타 신호선으로의 영상 신호의 기록 시간이 충분히 길다(거의 1수평 주사 기간). 이 때문에 샘플링 수단을 구성하는 스위칭 소자의 구동력이 작게되어, 그 스위칭 소자의 크기를 작게할 수 있다.
또한 본 발명의 화상 표시 장치는 디지탈 신호가 샘플링 수단에 의해 샘플링된다. 그러면 복수의 이산적인 전압의 하나가 선택 수단에 의해, 샘플링된 디지탈 신호를 기초로 선택되어 데이타 신호선에 전송된다. 이것은 소위 디지탈 드라이버 방식에 있어서, 다수의 전원을 필요로 하는 다계조 표시를 행하는 경우, 상술한 바와 같이 한쪽 극성의 영상 신호만을 취급하면 좋다는 점에서, 전원수가 반감한다.
또한 본 발명의 화상 표시 장치는 2계통의 상기 데이타 신호선 구동 회로가 서로 화소 매트릭스의 동일변측에 배치되어 있기 때문에, 화상 표시 장치로의 신호의 입력을 1개소에 집중시켜서 신호선 등의 배선 루틴을 단축할 수 있음과 아울러 대화면화에 따라서 데이타 신호선의 양측으로부터 동일 영상 신호를 입력할 필요가 있는 경우에도 이 구성을 적용할 수 있다.
또한 본 발명의 화상 표시 장치는 화소가 액정 소자를 갖는 액티브 매트릭스형의 액정 표시 장치이며, 데이타 신호선 구동 회로의 구동 전압 저하에 따른 전력 소비의 저감으로 액정 표시 장치가 갖는 저소비 전력성이라는 이점이 더해진다.
이상과 같이, 본 발명의 화상 표시 장치는 매트릭스상으로 배열되어 액티브 매트릭스 구동에 의해 표시를 행하는 복수의 화소와, 1행의 상기 화소에 접속된 주사 신호선과, 1열의 상기 화소에 접속된 데이타 신호선과, 상기 주사 신호선에 주사 신호를 공급하는 주사 신호선 구동 회로와, 2계통 설치되어 각각이 다른 전압 레벨의 전원으로 구동되고, 상기 데이타 신호선의 짝수열과 홀수열에 각각 다른 극성의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 공급하는 영상 신호의 극성을 반전시키는 데이타 신호선 구동 회로와, 짝수열의 상기 데이타 신호선에 한쪽의 상기 데이타 신호선 구동 회로로부터의 영상 신호를 공급하고, 홀수열의 상기 데이타 신호선에 다른쪽의 상기 데이타 신호선 구동 회로로부터의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 대응하는 데이타 신호선 구동 회로를 교체하는 교체 수단을 구비하고 있다.
이에 따라, 1필드 기간(1수직 주사 기간) 중 데이타 신호선의 전위를 같은 극성으로 유지할 수 있고, 데이타 신호선의 충방전 전류를 억제하여 화상 표시를 행할 수 있게 된다. 또한 데이타 신호선 구동 회로를 분할하여 각각이 별도의 전원으로 구동되기 때문에, 각각의 전원 전압을 하강시킬 수 있음과 동시에, 구성 소자의 내압에 대한 조건을 완화할 수 있다. 따라서 구동 회로의 소비 전력을 저감시킬 수 있는 효과를 갖는다.
또한 본 발명의 화상 표시 장치는 상기 교체 수단이 상기 데이타 신호선 구동 회로의 1개의 출력단에 공통으로 접속됨과 동시에, 쌍을 이루는 홀수열 및 짝수열 2개의 상기 데이타 신호선에 접속되어 영상 신호를 호출하는 2계통의 스위칭 소자를 갖고 있고, 양쪽 스위칭 소자를 소정의 데이타 표시 기간마다 서로 번갈아 도통시킴으로써 상기 데이타 신호선 구동 회로와 상기 데이타 신호선과의 접속을 행하게 되어 있다.
이에 따라, 영상 신호선 또는 전원선과 데이타 신호선과의 사이에는 1개의 스위칭 소자만이 존재할 뿐이며, 스위칭 소자의 도통시의 임피던스가 작아진다. 따라서 영상 신호의 데이타 신호선으로의 기록을 용이하게 행할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 상기 교체 수단이 상기 데이타 신호선 구동 회로의 1개 출력단에 접속됨과 동시에 영상 신호를 호출하는 제1 스위칭 소자와, 제1 스위칭 소자에 호출된 영상 신호를 2개의 상기 데이타 신호선에 공급하는 2계통의 제2 스위칭 소자를 갖고 있고, 제2 스위칭 소자를 소정의 데이타 표시 기간마다 번갈아 도통시킴으로써 상기 데이타 신호선 구동 회로와 상기 데이타 신호선과의 접속을 행하도록 되어 있다.
이에 따라, 종래의 구성에서도 영상 신호의 호출에 이용되고 있던 제1 스위칭 소자의 뒤에, 또한 제2 스위칭 소자를 부가하는 것만으로 교체 수단으로서의 기능을 실현할 수 있고, 각 화소 면적의 증대가 비교적 적게 억제된다. 따라서, 영상 표시 장치의 면적의 증대를 극력 억제할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 상기 데이타 신호선 구동 회로, 상기 교체 수단 및 상기 화소에 포함되는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막상에 형성되어 있는 구성이다.
이에 따라, 상기 능동 소자의 내압이 종래의 반도체 기판상에 형성된 능동 소자의 내압에 비하여 낮아지는 경향이 있지만, 상기와 같이 데이타 신호선 구동 회로를 저전압으로 구동할 수 있기 때문에, 충분한 동작 마진을 확보할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 상기 스위칭 소자 또는 상기 제1 및 제2 스위칭 소자가 병렬로 접속된 n채널 트랜지스터와 p채널 트랜지스터로 이루어진 CMOS 구성의 게이트이기 때문에, 저전위측의 영상 신호가 n채널 트랜지스터를 통과하고, 고전위측의 영상 신호가 p채널 트랜지스터를 통과한다. 따라서 영상 신호를 저전위측에서 고전위측까지, 보다 넓은 범위에서 재현할 수 있고, 고품위의 영상을 재현할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 매트릭스상으로 배열되어 액티브 매트릭스 구동에 의해 표시를 행하는 복수의 화소와, 1행의 상기 화소에 접속된 주사 신호선과, 1열의 상기 화소에 접속된 데이타 신호선과, 상기 주사 신호선에 주사 신호를 공급하는 주사 신호선 구동 회로와, 2계통 설치되어 각각이 상기 데이타 신호선의 짝수열과 홀수열에 각각 다른 극성의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 공급하는 영상 신호의 극성을 반전시키는 데이타 신호선 구동 회로와, 다른 전압 레벨인 2계통의 전원을 상기 데이타 신호선 구동 회로 각각에 소정의 데이타 표시 기간마다 전환하여 접속하는 접속 수단을 구비하고, 상기 데이타 신호선 구동 회로 및 상기 화소에 포함되는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막상에 형성되어 있는 구성이다.
이에 따라, 각각의 데이타선 구동 회로는 다른 전원계로 구동되고 있고, 또한 데이타 표시 기간마다 전원계가 전환됨과 동시에「프레임+소스 라인 반전」구동이 조합되어 행해지기 때문에, 각각의 데이타 신호선 구동 회로는 한쪽 극성의 영상 신호만을 취급하면 좋아지고, 데이타 신호선 구동회로의 구동 전압을 저하시킬 수 있다. 또한 데이타 신호선 구동 회로 및 상기 화소에 포함되는 능동소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막상에 형성되어 있음으로써, 전원 회로의 부하가 작아지고, 전원 전환을 빠르고, 또한 용이하게 행할 수 있다. 따라서 구동 회로의 소비 전력을 저감시킬 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 상기 접속 수단이 상기 절연 기판상에 형성되어 있기 때문에, 접속 수단과 데이타 신호선 구동 회로와의 접속선 등이 절연 기판상에 조립되게 되고, 접속 수단과 외부 회로(콘토롤러, 전원 등)와의 외부 배선을 없앨 수 있고, 접속 수단과 외부 회로와의 접속에 전용 배선을 이용할 필요가 없어진다. 따라서 종래 이용되고 있던 외부 회로를 그대로 전용할 수 있어서, 제조 공정의 복잡화를 회피할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 각각 한쪽 극성의 영상 신호만을 데이타 신호선에 공급하는 것과 같은 전원 전압으로 구동되기 때문에, 구동 전압이 필요 최저한이 되고, 상술한 화상 표시 장치와 마찬가지로 데이타 신호선 구동 회로의 구동 전압을 저하시킬 수 있다. 따라서, 간단한 구성으로 화상 표시 장치의 구동 회로의 저소비 전력화 및 저내압화를 꾀할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 영상 신호를 샘플링하여 상기 데이타 신호선에 전송하는 샘플링 수단을 구비하고 있는 구성이기 때문에, 영상 신호가 샘플링 되어 데이타 신호선에 전송된다. 이에 따라, 데이타 신호선 1개당 1계통인 샘플링 수단을 설치하는 것만으로 좋아지고, 후단의 전송 게이트나 상기 샘플링 수단을 제어하는 회로의 수를 적게할 수 있다. 따라서, 부품 점수(点數)이 삭감을 꾀할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 상기 데이타 신호선 구동 회로가 영상 신호를 샘플링하는 샘플링 수단과, 상기 샘플링 수단에 의해 샘플링된 영상 신호를 일단 보유하는 보유 수단과, 상기 보유 수단에 의해 보유된 영상 신호를 증폭하여 상기 데이타 신호선으로 전송하는 증폭 수단을 구비하고 있는 구성이기 때문에, 데이타 신호선으로의 영상 신호의 기록 시간을 충분히 길게(거의 1수평 주사 기간) 확보할 수 있다. 따라서, 샘플링 수단을 구성하는 스위칭 소자를 작게할 수 있고, 데이타 신호선 구동 회로의 규모의 축소화를 꾀할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 상기 데이타 신호선 구동 회로가 영상 정보를 표시하는 디지탈 신호를 샘플링하는 샘플링 수단과, 상기 샘플링 수단에 의해 샘플링된 디지탈 신호를 기초로 복수의 이산적인 전압의 하나를 선택하여 상기 데이타 신호선에 전송하는 선택 수단을 구비하고 있는 구성이기 때문에, 다수의 전원을 필요로 하는 다계조 표시를 행하는 경우, 상술한 바와 같이 한쪽 극성의 영상 신호만을 취급하면 좋기 때문에 전원수가 반감한다. 따라서 전원 규모의 축소화를 꾀할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 2계통의 상기 데이타 신호선 구동 회로가 서로 화소 매트릭스의 동일변측에 배치되어 있기 때문에, 화상 표시 장치로의 신호의 입력을 1개소를 집중시킬 수 있다. 이에 따라, 신호선 등을 취급하는 일을 단축할 수 있음과 아울러 대면적화에 따라서 데이타 신호선의 양측으로부터 영상 신호를 입력할 필요가 있는 경우에, 화소 매트릭스의 타변측에 2계통의 데이타 신호선 구동 회로를 설치함으로써, 2계통의 데이타 신호선 구동 회로에 의한 구동을 행할 수 있다. 따라서, 대화면화에 용이하게 대응할 수 있는 효과를 얻는다.
또한 본 발명의 화상 표시 장치는 상기 각 화소가 액정 소자를 갖고 있다. 즉, 이 화상 표시 장치는 액티브 매트릭스형 액정 표시 장치이며, 액정 표시 장치가 갖는 저 소비 전력성이라는 잇점을 보다 더 발휘할 수 있다. 따라서, 액정 표시 장치의 저 소비 전력화를 보다 진전 시킬 수 있는 효과를 얻는다.
[제1 실시예]
제5도는 본 발명의 제1 실시예에 관한 화상 표시 장치의 구성예를 도시한 도면이다. 제5도에 있어서, 스위칭 소자(SW) 및 화소 용량(C1)(액정 용량 및 필요에 따라서 부가되는 보조 용량으로 이루어진다)으로 이루어진 각 화소는 매트릭스상으로 배치되어 있고, 각 화소열마다 1개의 데이타 신호선(SLm)(m=i, i+1, i+2, …)과, 각 화소행마다 2개 1조의 주사 신호선(GL1n 및 GL2n)(m=j, j+1, j+2, …)가 부설되고, 각 화소는 2개 1조의 주사 신호선(GL1n 또는 GL2n)에 번갈아 접속되어 있다. 각 데이타 신호선(SLm)에는 정극성 데이타와 부극성 데이타가 서로 번갈아 기록되어 표시로 제공하고 있다.
이 구성에 있어서는, 각 필드 기간내에서 1개의 데이타 신호선(SLm)에는 동일 극성의 데이타가 기록되어 있기 때문에, 제4도에 보여진 바와 같이, 데이타 신호선(SLm)에서의 충방전 전류가 억제된다. 이것은, 전회의 수평 라인 주사시에서의 데이타 신호선 전압과의 차에 상당하는 부분만을 충전(또는 방전)하는 것만으로 좋기 때문에, 일반적인 화상에 있어서 잘 보여지는 것 같이, 인접 화소의 표시 데이타에 강한 상관이 있는 경우에는 소비 전력의 억제 효과는 보다 현저해진다. 또, 본 구성은 기본적으로는「프레임+소스 라인 반전」구동이기 때문에, 대향 전극의 교류 구동은 행해지지 않는다.
종래의「프레임+소스 라인 반전」구동은 각 주사 신호선(GL1n 및 GL2n)은 정극성 및 부극성의 양쪽 데이타를 신호선(SLm)에서 화소로 기록하기 때문에, 큰 진폭의 파형을 입력할 필요가 있었지만, 본 실시예에 있어서는, 각 주사 신호선(GL1n 및 GL2n)은 각각 정극성 또는 부극성의 어느쪽인가 한쪽만을 데이타 신호선(SLm)에서 화소로 기록하는 역할을 달성하고 있기 때문에, 종래의「프레임+소스 라인 반전」구동과 같이 큰 진폭을 필요로 하고 있지 않다. 따라서, 정극성 데이타를 기록할 때만 보다 높은 전위를 공급하여도 좋다.
제6(a)도 또는 제6(b)도에 도시한 바와 같이, 데이타 신호선(SLm)에 공급된 데이타의 극성 및 화소에 기록되어 있는 데이타의 극성에 따라서 다른 전압 레벨로 구동하면, 보다 작은 진폭 파형에서도 충분히 화소에의 데이타 기록이 가능하다. 다음 기록시 또는 다음 필드시에는 데이타의 극성은 반전하기 때문에, 주사 신호선(GL1n 및 GL2n)의 전압 레벨도 전환하면 좋다. 이에 따라, 화소를 구성하는 트랜지스터(스위칭 소자)에 인가되는 전압이 저감되므로 화소 트랜지스터(SW)의 저내압화도 가능해진다.
제7도는 제6도에 도시한 구동 방법을 구체적으로 설명하는 타임 차트이다.
제7(a)도에서는 각 주사 신호선(GL)은 영상 신호가 플러스측인 표시 기간(field)중에서, 주사선이 선택되기 직전(예를 들면, 1주사 기간전)으로부터 그 표시 기간의 최후까지의 사이는 고전위측의 주사선 펄스를 출력하는 주사선 구동 회로(전원: VDD1, VSS1)에 접속되고, 다른 기간[영상 신호가 플러스측인 표시 기간 및 영상 신호가 마이너스측인 표시 기간 중에서, 그 표시 기간의 최초로부터 주사선이 선택되기 직전(예를 들면, 1주사 기간전)까지의 사이]는 저 전위측의 주사선 펄스를 출력하는 주사선 구동 회로(전원: VDD2, VSS2)에 접속된다.
한편, 제7(b)도에서는 각 주사 신호선(GL)은 영상 신호가 플러스측인 표시 기간(field)중에서 주사선이 선택된 직후(예를 들면, 1주사 기간전)으로부터 주사선이 선택된 직후(예를 들면, 1주사 기간후)까지 사이는 고전위측의 주사선 펄스를 출력하는 주사선 구동 회로(전원: VDD1, VSS1)에 접속되고, 다른 기간(영상 신호가 마이너스측인 표시 기간 및 영상 신호가 플러스측인 표시 기간중에서, 그 표시 기간의 최초로부터 주사선이 선택되기 직전(예를 들면, 1주사 기간전)까지의 사이와, 주사선이 선택된 직후(예를 들면, 1주사 시간후)부터 그 표시 기간의 최후까지의 사이)는 저전위측의 주사선 펄스를 출력하는 주사선 구동 회로(전원: VDD2, VSS2)에 접속된다.
도면에 있어서, GD1의 전원 전압이 VDD1, VSS1이고, GD2의 전원 전압이 VDD2, VSS2이다(VSS2 VSS1 VDD2 VDD1). 각 주사 신호선(GL)에 대하여 GD1으로의 접속과 GD2로의 접속을 전환하는데에 후술하는 전환 회로(SEL)을 작동시킨다.
본 실시예에 있어서, 주사 신호선(GL1n 또는 GL2n)은 1개씩 선택하여도 좋지만, 다른 데이타 신호선(SLm)으로부터의 기록은 동시에 행해져도 지장이 없기 때문에, 1쌍의 주사 신호선(GL1n 및 GL2n)을 동시에 선택하는 편이 효율적이다.
일반적으로 액티브 매트릭스형 액정 표시 장치의 화소에는 표시를 안정시키기 위하여 액정 용량(C1)과 병행하게 보조 용량(Cs)가 부가되어 있다. 이것은 액정 용량(C1)이나 화소 트랜지스터(SW)의 리크 전류, 화소 트랜지스터(SW) 게이트/소스간 용량 등의 기생 용량에 의한 화소 전위의 변동 또는 액정 용량(C1)의 표시 데이타 의존성 등의 영향을 최소한으로 억제하기 위한 것이다.
이 보조 용량(Cs)의 한쪽 전극은 화소 전극에 접속되어 있고, 다른쪽은 통상 인접하는 주사 신호선 또는 공통의 보조 용량선에 접속되어 있다. 전자의 경우에는 주사 신호선의 기생 용량이 증가하기 때문에, 지연의 증대나 신호 파형의 무뎌짐이 발생되는 문제가 있다. 또한 대향 전극을 반전 구동하는 경우에는 주사 신호선에도 그것에 대응하는 신호를 중첩시킬 필요가 있고, 주사선 구동 회로가 복잡해 질 가능성이 있다. 한편, 후자의 경우에는 주사 신호선의 기생 용량의 증가는 없지만 새롭게 주사 신호선에 병행하게 보조 용량선을 부설할 필요가 있기 때문에 개구율이 저하하는 문제가 있다.
본 실시예에서는 제8도에 도시한 바와 같이, 보조 용량(Cs)의 다른쪽 전극을 인접하는 주사 신호선쌍(GL1n 및 GL2n)의 한쪽에 접속할 수 있다. 각 주사 신호선(GL1n 및 GL2n)에 접속되어 있는 화소 트랜지스터의 수는 1개의 주사 신호선인 경우의 1/2이고, 접속되어 있는 보조 용량(Cs)의 수도 통상의 1/2이기 때문에, 주사 신호선(GL1n 및 GL2n)의 기생 용량은 전자의 1/2로 억제되게 된다. 한편, 주사 신호선의 수는 2배fh 되기 때문에 개구율로서는 후자와 같은 정도가 된다.
이상과 같이, 본 실시예에서는 주사 신호선을 2배로 하였음에도 불구하고 주사 신호선의 기생 용량이나 개구율인 점에서, 보조 용량선을 이용한 것과 같은 정도로 되어 있다.
본 실시예에서는 주사 신호선(GL1n 및 GL2n)의 전원 레벨을 전환하여 구동하고 있기 때문에, 제9도에 도시한 바와 같이, 동작 전원 레벨의 다른 2개의 주사선 구동 회로(GD1 및 GD2)에서 주사 신호선(GL1n 및 GL2n)을 구동할 수 있다. 이에 따라, 각 주사선 구동 회로(GD1 및 GD2)의 출력 전압 범위는 작아지기 때문에 주사선 구동 회로의 저내압화가 가능해져서, 코스트의 삭감에 효과가 있다. 주사선 구동 회로의 구성은 후술하는 제4 실시예에서 이용되는 주사 신호선 구동 회로의 구성과 동일하다.
이 경우, 주사 신호선(GL1n 및 GL2n)의 전원 레벨(VDD1/VSS1 및 VDD2/VS S2의 전환은 화상 데이타의 동기 신호 등에 의해 주사 신호선(GL1n 및 GL2n)과 2개의 주사선 구동 회로(GD1 및 GD2)의 사이에 각각 설치된 스위칭 회로(SEL)에 의해 행할 수 있다. 이 구성은 주사선 구동 회로(GD1 및 GD2)가 점유하는 면적이 증대할 가능성은 있지만, 주사선 구동 회로의 내압을 다른 소자(데이타선 구동 회로나 화소 트랜지스터 등)에 비하여 특히 크게할 필요는 없기 때문에, 후술하는 바와 같이 화소 트랜지스터와 구동 회로를 동일 기판상에(모놀리식으로)형성하는 것 같은 경우에는, 동일 프로세스(게이트절 연막의 막두께등)로 제조할 수 있기 때문에, 다른 소자의 성능을 불필요하게 저하시킬(소자 내압을 주사선 구동 회로에 맞추어 높이기 위하여, 게이트 절연막을 두껍게 하여 트랜지스터의 구동력을 떨어뜨린다)필요도 없고, 코스트적으로도 유리하다.
또한, 본 실시예에서는 기본적으로는「프레임+소스 라인 반전」구동이며, 각 데이타 신호선(SLm)에는 정극성 데이타와 부극성 데이타가 서로 번갈아 기록되고 있고, 각 필드 기간 내에서 1개의 데이타 신호선(SLm)에는 동일 극성의 데이타가 기록되어 있기 때문에, 동작 전원 레벨이 다른 2개의 데이타선 구동 회로(SD1 및 SD2)에서 데이타 신호선(SLm)에 데이타를 공급할 수 있다. 이에 따라, 데이타선 구동 회로(SD1 및 SD2)의 출력 전압 범위가 작아지기 때문에 저내압화 할 수 있게 되어, 코스트의 삭감에 효과가 있다. 데이타선 구동 회로의 구성은 후술하는 제4 실시예에서 이용되는 데이타 신호선 구동 회로의 구성과 동일하다.
이 경우, 필드 기간마다 이루어지는 데이타선의 전원 레벨(VCC1/VEE1 및 VCC2/VEE2)의 전환은 제10도에 도시한 바와 같이, 전원 전환 회로(PSW)에 의해 2개의 데이타선 구동 회로(SD1 및 SD2)의 동작 전원 레벨을 전환함으로써 가능하다. 또한, 이 구성에서는 각 데이타선 구동 회로(SD1 및 SD2)의 샘플링 주파수는 통상 1/2로 할 수도 있다.
또한, 상술한 경우 필드 주기마다 이루어지는 데이타 신호선(SLm)의 전원 레벨(VCC/VEE1 및 VCC2/VEE2)의 전환은 제11도에 도시한 바와 같이, 화상 데이타의 수직 동기 신호 등에 따라 데이타 신호선(SLm)과 2개의 데이타선 구동 회로(SD1 및 SD2)의 사이에 각각 설치한 스위칭 회로(SEL)에서 행할 수 있다. 이 구성에서도 각 데이타선 구동 회로(SD1 및 SD2)의 샘플링 주파수는 통상의 1/2로 할 수도 있다. 단 표시 위치를 맞추기 위하여, 어떠한 표시 위치 조정 회로(도시되지 않음) 예를 들면, 각 데이타선 구동 회로(SD1 및 SD2)에는 1화소분의 지연 회로 또는 이 데이타선 구동 회로(SD1 및 SD2)에 입력하는 화상 신호 그것을 지연하는 회로 등이 필요하다.
[제2 실시예]
제12도는 본 발명의 제2 실시예에 관한 화상 표시 장치의 별도의 구성예를 도시한 도면이다. 제12도에 있어서, 각 화소는 매트릭스상으로 배치되고, 각 화소열마다 2개 1조의 데이타 신호선(SL1m 및 SL2m)과, 각 화소마다 1개의 주사 신호선(GLn)이 부설되고, 각 화소는 2개 1조의 데이타 신호선(SL1m 또는 SL2m)에 서로 번갈아 접속되어 있다. 그리고 2개 1조의 데이타 신호선(SL1m 및 SL2m)의 각각에는 정극성 데이타와 부극성 데이타가 기록되어 표시로 제공하고 있다. 제12도에서는 보조 용량(Cs)를 도시하고 있지 않지만, 필요에 따라서 이것을 부가하여도 좋다. 이 구성에 있어서는 제5도의 구성예와 마찬가지로, 각 필드 기간내에서 1개의 신호선(SL1m 및 SL2m)에는 동일 극성의 데이타가 기록되어 있기 때문에, 데이타 신호선에서의 충방전 전류가 억제된다.
또 본 실시예는 기본적으로는「프레임+게이트 라인 반전」구동이기 때문에 제13도에 도시한 바와 같이, 대향 전극의 교류 구동을 행할 수도 있다. 이것은 대향 전극(COMMON)에 데이타 신호선(DATA)의 극성과는 역극성인 전압을 공급함으로써, 작은 데이타 신호선 진폭으로 표시를 행하는 것이다. 이때, 대향 전극의 구동에 따라 소비 전력은 발생하지만, 데이타 신호선의 진폭을 작게할 수 있기 때문에 전체로서의 소비 전력은 삭감된다.
종래의「프레임+게이트 소스 반전」구동은 각 데이타 신호선에는 1수평 라인마다 역극성의 데이타를 기록할 필요가 없었다. 따라서, 화상에 따라서는 예를 들면, TN(트위스티드 뉴매틱)모드의 액정 표시 장치에 있어서, 노멀·화이트 표시 모드로 검정 데이타를 표시를 계속하는 경우등, 각 수평 라인 주사 기간마다 다대한 충방전 전류가 흐르게 되고, 소비 전류의 증대를 초래하고 있다.
이에 대해, 상기의 구성에 있어서는 2조의 데이타 신호선(SL1m 및 SL2m)을 갖고 있고, 각각의 데이타 신호선은 어떤 필드 기간에 있어서는 정극성 데이타와 부극성 데이타의 한쪽만이 기록되도록 되어 있다. 그리고 다음의 필드에서는 데이타 신호선(SL1m 및 SL2m)에 기록되는 데이타의 극성을 반전시킴으로써 프레임 반전을 실현하고 있다. 따라서, 데이타 신호선의 진폭을 억제하는 대향 전극의 반전 구동을 행하는 것도 가능한「프레임+게이트 라인 반전」구동에 있어서도 데이타 신호선의 충방전 전류를 억제하는 것이 가능해지고, 소비 전력의 저감에 유효하다.
여기에서, 주사 신호선(GLn)은 1개씩 선택되어도 좋지만, 본 구성에 있어서는 각 데이타 신호선(SLlm 및 SL2m)은 열방향으로 1개 걸러서 화소에 접속되어 있기 때문에, 다른 데이타 신호선에 대응하는 2개의 주사 신호선(GLn)을 동시에 구동하여도 표시에 지장은 없다.
상술한 바와 같이, 본 실시예에서는 기본적으로는「프레임+게이트 라인 반전」구동에서는 있지만, 각 필드 기간 내에서 1개의 데이타 신호선(SL1m 및 SL2m)에는 동일 극성의 데이타가 기록되어 있기 때문에, 동작 전류 레벨이 다른 2개의 데이타선 구동 회로(SD1 및 SD2)에서 데이타 신호선(SL1m 및 SL2m)으로 데이타를 공급하는 것이 가능하다. 이에 따라 데이타선 구동 회로(SD1 및 SD2)의 출력 전압 범위가 작아지기 때문에, 저내압화하는 것이 가능해지고, 코스트의 삭감에 효과가 있다.
이 경우, 필드 기간마다 행해지는 데이타 신호선의 전원 레벨(VCC1/VEE1 및 VCC2/VEE2)의 교환은 제14도에 도시한 바와 같이, 전원 전환 회로(PSW)에 의해 2개의 데이타선 구동 회로(SD1 및 SD2)의 동작 전원 레벨을 교환함으로써 가능하다.
또한, 필드 기간마다 행해지는 데이타 신호선의 전원 레벨(VCC1/VEE1 및 VCC2/VEE2)의 교환은 제15도에 도시한 바와 같이, 화상 데이타의 수직 동기 신호 등에 의해 데이타 신호선(SL1m 또는 SL2m)과 2개의 데이타선 구동 회로(SD1 및 SD2)의 사이에 각각 설치된 스위칭 회로(SEL)에서 행할 수 있다.
[제3 실시예]
제16도는 본 발명의 제3 실시예에 관한 화상 표시 장치의 별도의 구성 예를 도시한 도면이다. 제16도에 있어서, 각 화소는 매트릭스상으로 배치되고, 각 화소 열마다 1개의 데이타 신호선(SLm)과, 각 화소 행마다 1개의 주사 신호선(GLn)이 부설되어 있다. 데이티 신호선(SLm)에서 서로 번갈아 정극성 데이타와 부극성 데이타가 기록되어 있고, 각 데이타 신호선(SLm)으로는 동작 전원 레벨이 다른 2개의 데이타선 구동 회로(SD1 및 SD2)로부터 데이타가 공급되고, 필드 기간마다 행해지는 데이타 신호선(SLm)의 전원 레벨(VCC1/VEE1 및 VCC2/VEE2)의 전환은 2개의 데이타선 구동 회로(SD1 및 SD2)의 동작 전원 레벨을 전환함으로써 가능하다.
제17도는 본 실시예에 관한 화상 표시 장치의 별도의 구성예를 도시한 도면이다. 제17도에 있어서 각 화소는 매트릭스상으로 배치되고, 각 화소 열마다 1개의 데이타 신호선(SLm)과, 각 화소 행마다 1개의 주사 신호선(GLm)이 부설되어 있다. 데이타 신호선(SLm)에는 서로 번갈아 정극성 데이타와 부극성 데이타가 기록되어 있고, 각 데이타 신호선(SLm)으로는 동작 전원 레벨이 다른 2개의 데이타선 구동 회로(SD1 및 SD2)로부터 데이타가 공급되고, 필드 기간마다 행해지는 데이타 신호선의 전원 레벨(VCC1/VEE1 및 VCC2/VEE2)의 전환은 화상 데이타의 수직 동기 신호 등에 의해 데이타 신호선(SLm)과 2개의 데이타선 구동 회로(SD1 및 SD2)의 사이에 각각 설치된 스위칭 회로(SEL)에서 행함으로써 표시로 제공하고 있다.
또, 제16도 및 제17도에 도시된 구성에 있어서는 보조 용량(Cs)를 나타내고 있지 않지만, 필요에 따라서 이것을 부가하여도 좋다.
상술한 2개의 구성은 모두「프레임+소스 라인 반전」구동이며, 제5도의 구성예와 마찬가지로, 각 필드 기간내에서 1개의 데이타 신호선(SLm)에는 동일 극성의 데이타가 기록되어 있기 때문에 데이타 신호선에서의 충방전 전류가 억제된다.
또한, 상술한 구성은「프레임+소스 라인 반전」구동이기 때문에, 기본적으로는「프레임+게이트 라인 반전」구동과 같이, 대향 전극의 교류 구동을 행할 수는 없다. 그러나 제18도에 도시한 바와 같이, 대향 전극을 화소 열마다 분할하여 번갈아 접속하고, 이것들 2개의 대향 전극(COM1 및 COM2)를 필드마다 반전 구동함으로써, 동일한 효과를 얻을 수 있다. 이 때, 대향 전극(COM1 및 COM2)의 구동에 다르는 소비 전력은 발생하지만, 데이타 신호선(SLm) 및 주사 신호선(GLn)의 진폭을 작게할 수 있기 때문에, 전체로서의 소비 전력은 삭감된다.
구체적으로는 제19도에 도시한 바와 같이, 데이타 신호선(SL)에 플러스 극성의 영상 신호가 기록되어 있는 기간은 대응하는 공통 전극선(데이타 신호선에 평행하게 뻗어 있다)에는 마이너스 극성의 신호가 인가되고, 데이타 신호선(SL)에 마이너스 극성의 영상 신호가 기록되어 있는 기감은 대응하는 공통 극성에는 플러스 극성의 신호가 인가되도록 구동된다.
또한, 대향 전극 구동 회로는 동기 신호에 의해 출력이 반전하는 논리 회로와, 그 출력 신호의 진폭을 증폭하는 버퍼 회로로 이루어진 것이다.
또한, 각 실시예는 화소 어레이와 주사선 구동 회로 및 데이타선 구동 회로가 각각 기판상에 형성된 액정 표시 장치에도 적용할 수 있지만, 이들 구동 회로의 한쪽 또는 양쪽이 화소 어레이와 동일 기판상에 형성되는 구동 회로 일체형인 액정 표시 장치에도 적용할 수 있다.
또한, 상기 기판으로서는 투명 기판상에 형성된 단결정 또는 다결정 실리콘 박막을 이용할 수 있고 그 경우, 단결정 또는 다결정 실리콘 박막 트랜지스터의 고이동도가 본 발명의 구성예에 있는 구동 회로의 실현에 유효함과 동시에, 기판 전위를 지니지 않기 위하여 전원(DC) 레벨을 자유로 변화할 수 있는 박막 트랜지스터의 특성을 최대한으로 활용할 수 있다.
또한, 각 실시예에 있어서, 각 구동 회로에 공급되는 복수의 전원 전압은 상기 구동 회로와 동일한 기판상에 구성되어 있어도 좋다.
이상, 소비 전력을 저감하는 방법에 대하여 기술하였지만, 여기에서 기술된 구성은 기본적인 것이며, 상기 각 실시예를 필요에 따라서 변경 또는 조합하여 이용하여도 어떠한 지장은 없다.
[제4 실시예]
본 발명의 제4 실시예에 대하여 제20도 내지 제31도에 기초하여 설명하면, 이하와 같다.
본 실시예에 관한 화상 표시 장치는 액티브 매트릭스 구동 방식의 액정 표시 장치이며, 제20도에 도시한 바와 같이 화소 어레이(1)과, 주사 신호선 구동 회로(2)와, 데이타 신호선 구동 회로(3, 4)를 구비하고 있다. 화소 어레이(1)에는 다수의 주사 신호선(GLj, GLj+1…)과, 다수의 데이타 신호선(SLi, SLi+1…)이 수직으로 교차하여 배치되어 있다. 또한, 인접하는 주사 신호선(GL), GL과 인접하는 데이타 신호선(SL), SL로 둘러 쌓인 영역에는 화소(5)가 하나씩 설치되어 있고, 전체에서 화소(5,...)는 매트릭스상으로 배치되어 있다.
화소(5)는 스위칭 소자(6) 및 화소 용량(7)을 갖고 있다. 스위칭 소자(6)은 예를 들면, MOS형 FET에 의해 구성되어 있고, 게이트가 주사 신호선[GL(GLj, GLj+1…)]에 접속되어 있다. 화소 용량(7)은 도시되어 있지 않지만, 종래 기술의 부분에서 설명한 액정 용량[제4(b)도 참조]와 마찬가지로, 액정 소자로서의 액정 용량과 보조 용량으로 이루어져 있다. 즉, 화소(5)는 상술한 종래의 화상 표시 장치의 화소와 동일하게 구성되고 또한 동일하게 동작한다.
데이타 신호선 구동 회로(3, 4)는 화소 어레이(1)을 사이에 두고 양측에 배치되어 있고, 각 데이타 신호선(SLi, SLi+1…)의 한쪽단과 다른쪽 단이 각각 아날로그 스위치(8…, 9…)를 통하여 접속되도록 되어 있다. 또한, 데이타 신호선 구동 회로(3)은 정극 전압으로서 Vcc1이 공급되고, 부극 전압으로서 VEE1이 공급되는 한편, 데이타 신호선 구동 회로(4)는 정극 전압으로서 Vcc2가 공급되고, 부극 전압으로서 VEE2가 공급되고 있다.
상기의 전원 전압(Vcc1, VEE1, Vcc2, VEE2)는 VEE2Vcc2VEE1Vcc1과 같은 대소 관계로 설정되어 있다. 또한, 전원 전압(Vcc1, VEE1,Vcc2, VEE2)는 액정의 임계치 전압을 VT로 하고, 액정의 포화 전압을 VS로 하고, 상술한 스위칭 소자(6)의 임계치 전압을 Vth로 하면, 다음식으로 표시된다.
Vcc1= VS+ Vth+ VON
VEE1= VT+ Vth- VOFF
Vcc2= -VT+ Vth+ VON
VEE2= -VS+ Vth- VOFF
단, 윗식에서 VON, VOFF는 각각 아날로그 스위치(8, 9)의 온 마진, 오프 마진이다.
데이타 신호선 구동 회로(3, 4)는「프레임+소스 라인 반전」구동법에 따라 동작하게 되어 있다. 구체적으로는 데이타 신호선 구동 회로(3)은 후술하는 샘플링 회로(13∼15, 17) 등에 이용되는 게이트 회로에의 인가 전압(전원 전압)이 전원 전압(Vcc1, VEE2)임에 따라서 부극의 영상 신호를 출력하도록 되어 있다. 결국, 데이타 신호선 구동 회로(3, 4)는 게이트 회로 동작 전압 범위를 다르게함으로써, 각각 범위가 다른 영상 신호를 호출하여 데이타 신호선(SLi, SLi+1…)으로 공급하게 되어 있다.
또한, 상기의 데이타 신호선 구동 회로(3, 4)로서는 패널 샘플 홀드 방식인 점에 한정되지 않고, 드라이버 샘플 홀드 방식이나 디지탈 드라이버 방식의 것이라도 좋다. 패널 샘플 홀드 방식은 샘플링된 영상 신호를 데이타 신호선(SLi, SLi+1…)에 직접 전송하고, 드라이버 샘플 홀드 방식은 샘플링된 영상 신호를 일단 데이타 기억부에 전송한 후에 증폭기로 증폭하여 데이타 신호선에 기록한다. 또한 디지탈 드라이버 방식은 디지탈 영상 신호에 의해 복수의 이산적인 전압을 출력하는 전원의 하나를 선택적으로 데이타 신호선에 접속하여 영상 신호를 기록한다.
패널 샘플 홀드 방식의 데이타 신호선 구동 회로는 제21도에 도시한 바와 같이, 시프트 레지스터(11)과, 래치 회로(12...)와, 샘플링 회로(13...)을 구비하고 있다. 시프트 레지스터(11)은 도시되지 않은 스타트 펄스를 타이밍 신호의 상승 또는 하강에 동기하여 시프트시켜서 시프트 펄스를 출력하게 되어 있다. 샘플링 수단으로서의 샘플링 회로(13)은 래치 회로(12)를 경유한 시프트 펄스에 동기하여 개폐하는 스위치 회로이며, 시프트 펄스에 의해 닫히면 영상 신호를 데이타 신호선(SLi, SLi+1…)에 공급하도록 되어 있다.
드라이버 샘플 홀드 방식의 데이타 신호선 구동 회로는 제22도에 도시한 바와 같이 시프트 레지스터(11)과, 래치 회로(12...)와, 샘플링 회로(14..., 15...), 샘플링 용량(Cs a mp...)와, 홀드 용량(Ch o 1d...)와, 증폭기(16...)을 구비하고 있다.
아날로그 스위치로 이루어진 샘플링 수단으로서의 샘플링 회로(14, 15)는 직렬로 접속되어 있고, 샘플링 회로(14)는 래치 회로(12)를 경유한 시프트 펄스에 동기하여 개폐하고, 샘플링 회로(15)는 데이타 전송 신호(TRF)에 동기하여 개폐하도록 되어 있다.
보유 수단으로서의 샘플링 용량(Cs a mp)는 샘플링 회로(14)의 출력단에 설치되어 있고, 샘플링 회로(14)에 의해 샘플링된 데이타(영상 신호)를 축적하도록 되어 있다. 또한, 보유 수단으로서의 홀드 용량(Ch o 1d)는 샘플링 회로(15)의 출력단에 설치되어 있고, 샘플링 회로(15)에 의해 샘플링 용량(Cs a mp)으로부터 전송된 데이타 (영상 신호)를 축적하게 되어 있다. 그리고, 증폭 수단으로서의 증폭기(16)은 홀드 용량(Ch o 1d)의 더욱 후단에 설치되어 있다.
증폭기(16)은 제23도에 도시한 바와 같이, 트랜지스터(TR1∼TR7)과, 콘덴서(C)를 구비하고 있고, 트랜지스터(TR1, TR6)의 게이트에는 각각 바이어스를 위한 정전압(Vb1, Vb2)가 공급되고 있다. 이 증폭기(16)은 전단에 p채널 MOS 트랜지스터인 트랜지스터(TR1, TR3) 및 n채널 MOS 트랜지스터인 트랜지스터(TR4, TR5)로 이루어진 대칭형의 회로를 가짐과 동시에, 후단에 n채널 MOS 트랜지스터인 트랜지스터(TR7)에 의한 소스 플로워를 갖고 있는 버퍼 앰프이다.
디지탈 드라이버 방식의 데이타 신호선 구동 회로는 제24도에 도시한 바와 같이, 시프트 레지스터(11...)과, 래치 회로(12...)와, 샘플링 회로(17...)과, 디지탈 버퍼(18...)을 구비하고 있다. 샘플링 수단으로서의 샘플링 회로(17)은 디지탈 영상 신호를 래치 회로(12)를 경유한 시프트 펄스에 동기하여 개폐하도록 되어 있다.
디지탈 버퍼(18)은 제25도에 도시한 바와 같이, 디코더(19) 및 아날로그 스위치(20...)을 갖고 있다. 디코더(19)는 샘플링 회로(17)에 의해 샘플링된 디지탈 영상 신호의 각 비트(S1∼S3)의 조합에 따라 8개의 선택 신호를 생성하게 되어 있다. 선택 수단으로서의 아날로그 스위치(20...)은 디코더(19)로부터의 선택 신호에 따라 각각 도시되지 않은 전압원으로부터 출력되는 이산적인 전압(V1∼V8) 중 하나를 선택하여 데이타 신호선(SL)에 공급하도록 되어 있다. 상기의 전압(V1∼V8)은 액정의 투과율(제31도 참조)이 균등한 간격을 둔 8개의 레벨을 취하도록, 각각의 레벨에 대응된 값으로 설정되어 있다.
아날로그 스위치(8, 9)는 데이타 신호선 구동 회로(3, 4)의 출력에 대하여 인접하는 2개의 데이타 신호선(SL)(홀수열), (SL)(짝수열)의 한쪽을 외부 신호를 기초로 필드마다 도통·비도통을 전환함으로써 선택하여 접속하도록 되어 있다. 이들 아날로그 스위치(8, 9)는 항상 서로 다른 데이타 신호선(SL)을 선택하도록 되어 있다.
또한, 아날로그 스위치(8, 9)는 구체적으로는 제26도 또는 제29도에 도시한 바와 같은 선택 회로(26, 42)의 일부로 되어 있다. 이들 아날로그 스위치(8, 9)는 상술한 패널 샘플 홀드 방식, 드라이버 샘플 홀드 방식 및 디지탈 드라이버 방식의 데이타 신호선 구동 회로(3, 4)에 적용할 수 있다.
제26도에 도시한 바와 같이, 교체 수단으로서의 선택 회로(26)은 아날로그 스위치[8, (9)], 시프트 레지스터(11) 및 인버터(24, 25)에 의해 구성되어 있다.
아날로그 스위치[8, (9)]는 n채널 트랜지스터(21∼23)으로 구성되어 있다. 제1 스위칭 소자로서의 n채널 트랜지스터(21)은 도통함으로써 영상 신호를 호출하게 되어 있다. 제2 스위칭 소자로서의 n채널 트랜지스터(22, 23)은 상태가 필드마다 반전하여 항상 서로 다른 필드 전환 신호(FR1, FR2)가 게이트에 공급되어, 서로 번갈아서 도통·비도통을 반복하도록 되어 있다. 이에 따라, n채널 트랜지스터(22, 23)은 필드 전환 신호(FR1, FR2)를 기초로 n채널 트랜지스터(21)로부터의 영상 신호를 데이타 신호선(SLi, SLi+2…)(홀수열) 또는 데이타 신호선(SLi+1, SLi+3…)(짝수열)의 한쪽으로 서로 번갈아 공급하도록 되어 있다.
인버터(24, 25)는 직렬로 접속되어 있고, 시프트 레지스터(11)가 함께 데이타 신호선 구동 회로(3, 4) 내에 설치되어 있다. 이들 인버터(24, 25)는 시프트 레지스터(11)의 출력의 팬 아웃 용량을 크게 하고, 시프트 레지스터(11)로부터의 시프트 펄스를 제어 신호로서 n채널 트랜지스터(21)의 게이트에 공급하도록 되어 있다.
선택 회로(26)은 상기의 구성이 패널 샘플 홀드 방식의 회로로 되어 있지만, 드라이버 샘플 홀드 방식에 적용되는 경우는 제27(a)도 또는 제27(b)도에 도시한 바와 같이, 증폭기(16)의 후단에 n채널 트랜지스터(21, 22, 23)이 설치된다. 또한, 제27(a)도에 있어서의 WE(Write Enable)은 기록 기간 설정 신호이다. 또한, 선택 회로(26)이 디지탈 드라이버 방식에 채용되는 경우는 제28도에 도시한 바와 같이, 아날로그 스위치(20...)의 후단에 n채널 트랜지스터(22, 23)이 설치되어 있다.
한편, 제29도에 도시한 바와 같이, 교체 수단으로서의 선택 회로(42)는 패널 샘플 홀드 방식의 회로를 형성하고, 아날로그 스위치[8 (9)], 시프트 레지스터(11) 및 인버터(34∼41)에 의해 구성되어 있다.
아날로그 스위치[8 (9)]는 트랜스 미션 게이트라고 불리는 CMOS 트랜지스터(31∼33)으로 구성되어 있다. 제1 스위칭 소자로서 CMOS 트랜지스터(31)은 n채널 트랜지스터(31a)와, p채널 트랜지스터(31b)가 병렬 접속되어져 있고, 호출된 영상 신호를 제2 스위칭 소자로서의 CMOS 트랜지스터(32, 33)에 공급하도록 되어 있다.
CMOS 트랜지스터(32)는 n채널 트랜지스터(32a)의 게이트에 필드 전환신호(FR1)입력되고, p채널 트랜지스터(33b)의 게이트에 필드 전환 신호(FR2)가 입력되고 있다. CMOS 트랜지스터(33)은 n채널 트랜지스터(33a) 및 p채널 트랜지스터(33b) 각각의 게이트에 입력되는 필드 전환 신호(FR1, FR2)가 CMOS 트랜지스터(32)와 반대로 되어 있다. 이에 따라, CMOS 트랜지스터(32, 33)은 다른 타이밍에서 도통·비도통하게 되어 있다.
인버터(34∼36)은 직렬로 접속되어 시프트 레지스터(11)와 함께 데이타 신호선 구동 회로(3, 4) 내에 설치되어 있다. 인버터(37∼39)와 인버터(40, 41)는 각각 인버터(36)의 출력 단자에서 분기된 경로로 설치되어 있다. 또한, 인버터(39)의 출력 단자는 n채널 트랜지스터(31a)의 게이트에 접속되고, 인버터(41)의 출력 단자는 p채널 트랜지스터(31b)의 게이트에 접속되어 있다. 즉, n채널 트랜지스터(31b)로의 신호 경로에는 짝수의 인버너(34∼39)가 설치되는 한편, p채널 트랜지스터(31b0로의 신호 경로에는 홀수의 인버터(34∼36, 40, 41)이 설치되어 있다.
상기의 인버터(34∼41)로 이루어진 회로는 상술한 인버터(24, 25)와 동일한 기능을 갖고 있지만, 또한 n채널 트랜지스터(31a)의 게이트와 p채널 트랜지스터(31b)의 게이트에 각각 역극성의 제어 신호(게이트 전압)를 공급하게 되어 있다. 이에 따라, CMOS 트랜지스터(31)은 동시에 도통·비도통 상태가 되고, 그 도통에 의해 영상 신호가 호출된다. 그리고 그 영상 신호는 필드 전환 신호(FR1, FR2)를 기초로 다른 타이밍에서 도통하는 CMOS 트랜지스터(32, 33)에 의해 서로 번갈아서 데이타 신호선(SLi, SLi+1)에 공급된다.
선택 회로(42)에서는 CMOS 트랜지스터(31∼33)을 이용함으로써, 저전위측의 영상 신호가 n채널 트랜지스터(31a∼33a)를 통과하는 한편, 고전위측의 영상 신호가 p채널 트랜지스터(31b∼33a)를 통과하는 한편, 고전위측의 영상 신호가 p채널 트랜지스터(31b∼33b)를 통과하기 때문에, 저전위측으로부터 고전위측까지 넓은 범위에서 영상 신호를 호출할 수 있다. 이에 따라, 고품위의 영상 표시가 가능해진다.
또한, 선택 회로(26)에서는 영상 신호를 일단 n채널 트랜지스터(21)에서 호출한 후, n채널 트랜지스터(22, 23)에서 2계통으로 분할하도록 되어 있기 때문에, 데이타 신호선 구동 회로(3, 4)측에서의 아날로그 스위치(8, 9)의 제어는 기본적으로 n채널 트랜지스터(21)을 제어하는 것만으로 행해진다. 영상 신호의 호출은 종래의 구성에 있어서도 n채널 트랜지스터(21)과 같은 스위칭 소자를 이용하여 행해지고 있던 것으로부터, 그와 같은 구성에 새롭게 n채널 트랜지스터(22, 23)을 추가하는 것만으로 선택 회로(26)의 구성을 실현할 수 있다. 이것은 선택 회로(42)의 경우도 동일하다.
상기의 선택 회로(26, 42) 및 데이타 신호선 구동 회로(3, 4)에 의한 필드마다의 신호 극성의 전환은 다음과 같이 행해진다. 예를 들면, 어떤 표시 필드(데이타 표시 기간)에 있어서, 데이타 신호선(SLi)는 데이타 신호선 구동 회로(3)에 접속되어 정극성의 데이타가 기록되고, 인접하는 데이타 신호선(SLi+1)은 데이타 신호선 구동 회로(4)에 접속되어 부극성의 데이타가 기록된다. 그리고 다음의 표시 필드에서는 데이타 신호선(SLi)는 데이타 신호선 구동 회로(4)에 접속되어 부극성의 데이타가 기록되고, 데이타 신호선(SLi+1)은 데이타 신호선 구동 회로(3)에 접속되어 정극성의 데이타가 기록된다.
단, 상기의 구성에 있어서는 필드마다의 표시 위치를 일치시키기 위하여 어떠한 표시 위치 조정 회로(도시되지 않음)가 필요하다. 예를 들면, 데이타 신호선 구동 회로(3)의 1번째의 출력이 표시 프레임에 따라서 데이타 신호선(SL1) 또는 데이타 신호선(SL2)로 출력된다. 따라서 데이타 신호선 구동 회로(3)의 1번째의 출력과 데이타 신호선 구동 회로(4)의 1번째의 출력과의 타이밍은 프레임마다 전후하게 되고, 이에 맞추어서 표시 위치를 조정할 필요가 있다.
표시 위치 조정 회로로서는 예를 들면, 각 데이타 신호선 구동 회로(3, 4) 내에 설치되는 1화소분의 지연 회로, 데이타 신호선 구동 회로(3, 4)에 입력되는 영상 신호를 지연시키는 외부 지연 회로 등을 열거할 수 있다. 또한 시프트 레지스터(11)에 공급되는 클럭 신호 또는 스타트 펄스를 변경하더라도 대응이 가능하다.
그런데, 본 화상 표시 장치에 있어서의 각종 스위치 소자 등에는 제30도에 도시한 바와 같은 실리콘 박막 트랜지스터가 이용되고 있다. 이러한 실리콘 박막 트랜지스터는 다결정 실리콘 박막 트랜지스터(이후,p-Si박막 트랜지스터라고 칭한다)이며, 절연기판으로서의 글래스 기판(51)상에 형성된 다결정 실리콘 박막(이후,p-Si박막 트랜지스터라고 칭한다)(52)에 MIS(Metal Insulator Semiconductor) 전계 효과 트랜지스터가 형성되는 구성으로 되어 있다.
p-Si박막(52)상에는 게이트 절연막으로서의 실리콘 산화막(53)을 통하여 게이트 전극(54)가 형성되고, p-Si박막(52)에 있어서 게이트 전극(54)으로 덮여진 이외의 영역에 불순물 이온이 주입되고, 소스 전극(55) 및 드레인 전극(56)이 형성되어 있다. 그리고 실리콘 산화막(53) 및 게이트 전극(54)를 덮도록 층간 절연막으로서의 실리콘 질화막(57)이 형성되고, 실리콘 질화막(57)의 간극으로부터 소스 전극(55)와 드레인 전극(56)에 각각 도달하는 금속 배선(58, 58)이 형성되어 있다.
실리콘 박막으로서는 구동 회로를 일체 형성할 수 있을 것, 낮은 프로세스 온도를 위하여 절연성 기판으로서 가격이 싼 글래스 기판(51)을 사용할 수 있을 것 등의 점에서 상기의 다결정 실리콘 박막(52)가 적당하지만, 이것에 한정되지 않고, 단결정 실리콘 박막이나 비정질 실리콘 박막에서도 동일한 효과를 기대할 수 있다. 또한 박막의 재료에 대해서도, 실리콘에 한정되지 않고 게르마늄이나 실리콘과 게르마늄과의 합금 또는 다른 화합물 반도체(ZnS등)을 이용하여도 좋다.
본 실시예에서는 기본적으로「프레임+소스 라인 반전」구동법을 채용하고 있다. 이에 따라, 데이타 신호선(SLi, SLi+2…)에 대해서는 정극성 데이타가 기록되고, 데이타 신호선(SLi+1, SLi+3…)에 대해서는 부극성 데이타가 기록되는 것과 같이, 데이타의 기록이 서로 번갈아 행해진다. 따라서 각 필드 기간내에서 1개의 데이타 신호선(SLi)에는 동일 극성의 데이타가 기록되게 되고, 각 데이타 신호선(SLi, SLi+1…)에, 전원 전압 레벨이 다른 2개의 데이타 신호선 구동 회로(3, 4)에 의해 저마다의 극성의 데이타가 공급된다.
이와 같이, 본 실시예에 있어서는 한쪽 극성의 신호만의 기록으로 표시를 행하기 때문에, 액정 구동 전압 이하(정확하게는 액정 포화 전압-액정 임계치 전압)의 범위의 전압을 공급하는 것만으로 좋고, 데이타 신호선 구동 회로(3, 4)의 출력 전압 범위를 작게할 수 있다. 이런점에 관하여, 이하에 종래 예와 본 실시예를 비교한다.
종래 예의 구동 방법에 있어서, 아날로그 스위치(8, 9)의 ON시 및 OFF시의 각각에 필요한 데이타 신호선 구동 회로(3, 4)의 전원 전압은 다음식으로 표시 된다.
OFF시 -VS+ Vth- VOFF
ON시 +VS+ Vth+ VON
상기의 2식에 의해 전원 전압의 최대 진폭은
2VS+ (VOFF+ VON…(1)
이 된다. 단 윗식에 있어서,
VT: 액정의 임계치 전압
VS: 액정의 포화 전압
Vth: 스위칭 소자(6)의 임계치 전압
VOFF: 스위칭 소자(6)의 오프 마진
VON: 스위칭 소자(6)의 온 마진
이다.
한편, 본 실시예의 구동 방법에 있어서의 전원 전압은 다음식으로 표시된다.
OFF시 VT+ Vth- VOFF(=VEE1)
ON시 +VS+ Vth+ VON(=VCC1)
상기의 2식에 의해 전원 전압의 최대 진폭은
VS- VT+ (VOFF+ VON)…(2)
이 된다.
예를 들면, (1)식 및 (2)식에 있어서, 액정의 임계치 전압을 2V로 하고, 포화 전압을 7V로 하면, 종래의 구동 방법은 14V(VOFF, VON을 동시에 1V로 하면 16V)의 범위가 필요하였었지만, 본 실시예의 구성에 따르면 5V(VOFF, VON을 동시에 1V로 하면 7V)의 범위가 된다.
즉, 제31도에 도시한 바와 같이, 종래예에서는 -VS에서+VS까지의 범위에서 액정에 전압을 인가할 필요가 있기 때문에, 전압의 진폭이 커지지 않을 수 없었다. 이에 비하여, 본 실시예에서는 정극측에서 +VT에서 +VS까지의 범위, 부극측에서 -VT에서 -VS까지의 범위에서 액정에 전압을 인가하는 것만으로 좋기 때문에, 전압의 진폭이 종래예에 비하여 작아진다.
여기에서, 5. 6형 VGA(480×640×RGB)인 액정 표시 장치에 있어서 액정의 임계치 전압을 2V로 하고, 포화 전압을 7V로 가정했을 때의 게이트 라인 반전 및 소스 라인 반전에서의 최악의 데이타(가장 소비 전력이 커지는 화상 데이타) 및 계단상 데이타에 대한 계산치(2필드 기간내에서의 충방전 전하량)을 구한 결과를 아래표에 나타내었다. 이에 따라, 각각의 최악치를 비교하면, 소스 라인 반전에서는 게이트 라인 반전의 약 36%(게이트 라인 반전 + 커먼 반전과 비교하여도 약 56%)인 것을 알 수 있다.
HIGH 일정 HIGH-LOW 상호 계단상
게이트 라인 반전 243 μC 156 μC 113 μC
게이트 라인 반전 + 커먼 반전 174 μC 87.1μC 41.4μC
소스 라인 반전 0.51μC 87.1μC 0.51μC
그러므로, 데이타 신호선 구동 회로(3, 4)의 구동 전압을 저하시킬 수 있다. 이결과 화상 표시 장치의 소비 전력을 저감시킬 수 있으며 동시에 구성 소자를 저내압화 할 수 있다. 특히 최근 개발이 진행되고 있는 드라이버 모놀리식 구성(화소 스위치와 구동 회로를 동일 기판상에 구성한 것)의 화상 표시 장치(특히, 투과형 표시 장치)는 구동 회로를 구성하는 소자도 박막 트랜지스터이기 때문에, 단결정 기판상의 소자보다도 내압이 낮아서, 상기와 같은 저전압에서 구동할 수 있는 회로를 용이하게 적용할 수 있다.
또한, 본 실시예에 있어서는, 시프트 레지스터(11)의 하나의 출력에 대하여 1개의 데이타 신호선(SL)이 대응하여 있지만, 컬러의 컴퓨터 화상을 취급하는 경우와 같이, RGB 신호를 동시에 샘플링할 때에는 시프트 레지스터(11)의 출력 하나의 출력에 대하여 복수개(RGB인 경우는 3개)의 데이타 신호선을 대응시켜도 좋다.
[제5 실시예]
본 발명의 제5 실시예에 대하여 제20도, 제32도, 내지 제37도를 기초로 설명하면 이하와 같다. 또한 본 실시예에서의 구성 요소에서, 상기 제4 실시예에서의 구성 요소와 동일한 기능을 갖는 것에 대해서는 동일한 부호를 부가하고 그 설명은 생략한다.
본 실시예에 관한 화상 표시 장치는 제20도에 도시한 아날로그 스위치(8, 9)로서, 제32도 또는 제35도에 도시한 바와 같은 구성을 채용하고 있다. 이들 아날로그 스위치는 패널 샘플 홀드 방식의 데이타 신호선 구동 회로에 적용되지만, 드라이버 샘플 홀드 방식 및 디지탈 드라이버 방식에 대해서도 마찬가지로 적용이 가능하다.
제32도에 도시한 바와 같이, 교체 수단으로서의 선택 회로(67)은 아날로그 스위치[8 (9)], 시프트 레지스터(11), NAND 게이트(63, 64) 및 인버터(65, 66)에 의해 구성되어 있다.
아날로그 스위치[8 (9)]는 스위칭 소자로서의 n채널 트랜지스터(61, 62)로 이루어져 있다. 또한 NAND 게이트(63, 64) 및 인버터(65, 66)은 데이타 신호선 구동 회로(3, 4) 내에 설치되어, 시프트 레지스터(11)로부터 출력되는 시프트 펄스를 기초로 아날로그 스위치[8 (9)]의 동작을 제어하도록 되어 있다.
NAND 게이트(63, 64)의 한쪽 입력 단자에는 시프트 레지스터(11)로부터의 시프트 펄스가 입력되게 되어 있다. NAND 게이트(63)의 다른쪽 입력 단자에는 필드 전환 신호(FR1)이 입력되고, NAND 게이트(64)의 다른쪽 입력 단자에는 필드 전환 신호(FR2)가 입력되도록 되어 있다. 인버터(65, 66)의 입력 단자는 각각 NAND 게이트(63, 64)의 출력 단자에 접속되어 있다. 한편 n채널 트랜지스터(61,62)는 각각의 게이트에 인버터(65, 66)의 출력 단자가 접속되고, 소스에 영상 신호가 입력된다.
상기의 구성에 있어서는 게이트 회로에서 시프트 레지스터(11)로부터의 시프트 펄스와 필드 전환 신호(FR1, FR2)와의 논리곱(인버터의 수에 따라서는 논리합)을 취함으로써, 2개의 채널 트랜지스터(61, 62)의 한쪽만이 도통한다. 이와 같은 도통이 서로 번갈아 행해짐으로써, 영상 신호가 n채널 트랜지스터(61, 62)로부터 호출되어 데이타 신호선(SLi, SLi+1)에 번갈아 공급된다.
상기의 선택 회로(67)은 상기의 구성이 패널 샘플 홀드 방식의 회로로 되어 있지만, 드라이버 샘플 홀드 방식에 적용되는 경우는 제33도에 도시한 바와 같이, 증폭기(16)의 후단에 n채널 트랜지스터(22, 23)이 설치된다. 이러한 n채널 트랜지스터(22, 23)은 부논리의 기록 기간 설정 신호/WE와, 부논리의 필드 전환 신호(FR1, FR2)를 입력으로 하는 NOR 게이트(68, 69)에 의해 ON/OFF가 제어 되도록 되어 있다. 또한 선택 회로(67)이 디지탈 드라이버 방식에 채용되는 경우는 제34도에 도시한 바와 같이, 디코더(19)의 하나의 출력이 2개로 분리되어, 각각이 NAND 게이트(63, 64)에 입력되도록 되어 있다. 그리고 n채널 트랜지스터(61, 62)는 아날로그 스위치(20)을 겸하도록 전원(V1∼V8)을 공급하는 각 전원선에 접속되어 있다.
제35도에 도시한 바와 같이, 교체 수단으로서의 선택 회로(83)은 패널 샘플 홀드 방식의 회로를 형성하며, 아날로그 스위치[8 (9)], 시프트 레지스터(11), 인버터(73∼78), NOR 게이트(79, 80) 및 NAND 게이트(81, 82)는 데이타 신호선 구동 회로(3, 4) 내에 설치되어 있다.
스위칭 소자로서의 CMOS 트랜지서트(71)은 n채널 트랜지스터(71a)와 p채널 트랜지스터(71b)가 병렬 접속되어져 있다. 스위칭 소자로서의 CMOS 트랜지스터(72)는 n채널 트랜지스터(72a)와 p채널 트랜지스터(72b)가 병렬 접속되어져 있다.
인버터(73∼75)는 직렬로 접속되고, 인버터(76, 77)과 인버터(78)과는 각각 인버터(75)의 출력 단자로부터 분기된 경로에 설치되어 있다. 또한, 인버터(77)의 출력 단자는 NOR 게이트(79, 80)의 한쪽 입력 단자에 접속되고, 인버터(78)의 출력 단자는 NAND 게이트(81, 82)의 한쪽 입력 단자에 접속되어 있다. 또한, NOR 게이트(80) 및 NAND 게이트(81)의 다른쪽 입력 단자에는 필드 전환 수단(FR1)이 입력되고, NOR 게이트(79) 및 NAND 게이트(82)의 다른쪽 입력 단자에는 필드 전환 신호(FR2)가 입력되도록 되어 있다.
CMOS 트랜지스터(71)은 n채널 트랜지스터(71a)의 게이트에 NOR 게이트(79)의 출력 단자가 접속되고, p채널 트랜지스터(71b)의 게이트에 NAND 게이트(81)의 출력 단자가 접속되어 있다. 한편, CMOS 트랜지스터(72)는 n채널 트랜지스터(72a)의 게이트에 NOR 게이트(80)의 출력 단자가 접속되고, p채널 트랜지스터(72b)의 게이트에 NAND 게이트(82)의 출력 단자가 접속되어 있다.
이와 같은 구성에 의해, NOR 게이트(79, 80) 및 NAND 게이트(81, 82)가 역극성으로 되는 인버터(77)의 출력 신호 및 인버터(78)의 출력 신호와 필드 전환 신호(FR1, FR2)에 기초하여, CMOS 트랜지스터(71, 72)를 번갈아 도통시킨다. 그리고 CMOS 트랜지스터(71, 72)에 의해 호출된 영상 신호는 다른 타이밍에서 필드마다 서로 번갈아 데아타 신호선(SLi, SLi+1)에 공급된다.
본 실시예에서도 아날로그 스위치(8, 9)의 동작에 의해, 인접하는 데이타 신호선(SLi, SLi+1)이 제1 실시예와 마찬가지로 데이타 신호선 구동 회로(3, 4)에 필드마다 전환되어 접속된다.
선택 회로(67)에서는 n채널 트랜지스터(61, 62)에 의해 직접 영상 신호를 호출하고 있기 때문에, 양쪽 트랜지스터(61, 62)를 개별적으로 제어할 필요가 있어서, 전용의 제어 회로를 구성할 필요가 있지만, 스위칭 소자의 수를 최소한으로 함으로써 다음과 같은 잇점을 갖게 된다. 즉 영상 신호가 데이타 신호선(SLi, SLi+1)에 기록될 때까지 통과하는 스위칭 소자는 각각 하나의 n채널 트랜지스터(61, 62)가 되기 때문에, 제2 실시예에서의 선택 회로(26, 42)에 비하여 양쪽 트랜지스터(61, 62)의 도통시의 임피던스를 작게할 수 있다. 이것은 선택 회로(83)의 경우도 마찬가지이다.
본 실시예에서는 기본적으로는「프레임+소스 라인 반전」구동을 채용하고 있기 때문에, 제4 실시예와 마찬가지로, 전원 전압 레벨이 다른 2개의 데이타 신호선 구동 회로(3, 4)에서 데이타 신호선(SLi, SLi+1…)에 각각인 극성의 데이타를 공급할 수 있다. 이에 따라 데이타 신호선 구동 회로(3, 4)의 출력 전압 범위가 작아지기 때문에 구동 전압을 하강시킬 수 있어서, 소비 전력의 삭감 및 소자의 저내압화를 꾀할 수 있게 된다.
또한, 제35도에 도시된 선택 회로(83)은 아날로그 스위치[8 (9)]의 바로 앞에 NOR 게이트(79, 80) 및 NAND 게이트(81, 82)가 배치되는 구성이지만, 그 외의 교체 수단으로서 제36도에 도시한 선택 회로(101)과 같이 시프트 레지스터(11)의 바로 뒤에 NAND 게이트(91, 92)를 배치하는 구성도 생각할 수 있다.
이 구성에서는 NAND 게이트(91, 92)의 한쪽 입력 단자에 시프트 레지스터(11)로부터의 시프트 펄스가 입력되고, NAND 게이트(91, 92)의 다른쪽 입력 단자에 각각 필드 전환 신호(FR1, FR2)가 입력되도록 되어 있다. 그리고 NAND 게이트(91, 92)의 후단에는 서로 도중에 분기하는 인버터(93∼99)에 의해 CMOS 트랜지스터(100, 100)을 제어하도록 되어 있다.
또한, 제37도에 도시한 선택 회로(103)(교체 수단)과 같이, 별도의 계통인 시프트 레지스터(11a, 11b)를 설치하는 구성이라도 좋다. 이 구성에서는 NAND 게이트(91, 92) 대신에 인버터(102, 102)를 설치하고, 아날로그 스위치[8 (9)]에서 전환되는 데이타 신호선(SL)측의 시프트 레지스터(11a)에 타이밍 신호 또는 스타트 펄스를 입력하지 않도록 하면, 필드 전환 신호(FR1, FR2)가 불필요해진다.
또한, 본 실시예의 화상 표시 장치에 있어서도 필드마다의 표시 위치를 맞추기 위하여 표시 위치 조정 회로가 필요하다.
[제6 실시예]
본 발명의 제6 실시예에 대하여 제38도에 기초하여 설명하면, 다음과 같다. 또한, 본 실시예에서의 구성 요소에서 상기의 제4 실시예에서의 구성 요소와 동일한 기능을 갖는 것에 대해서는 동일한 부호를 부가하고 그 설명을 생략한다.
본 실시예에 관한 화상 표시 장치는 제38도에 도시한 바와 같이, 화소 어레이(1)과, 주사 신호선 구동 회로(2)와, 데이타 신호선 구동 회로(3, 4)와, 전원 회로(111)을 구비하고 있다.
데이타 신호선 구동 회로(3, 4)는 전원 전환 회로(111)을 통하여 공급되는 전원 전압(VCC1, VEE1) 및 전원 전압(VCC2, VEE2)에 의해 동작하도록 되어 있다. 또한, 데이타 신호선 구동 회로(3, 4)는 절연 기판(글래스 기판) 상에 형성된 박막 트랜지스터(제30도 참조)에 의해 구성되어 있다. 또한, 데이타 신호선 구동 회로(3, 4)는 상술한 패널 샘플 홀드 방식, 드라이브 샘플 홀드 방식 또는 디지탈 드라이버 방식의 어느쪽이라도 좋다.
전원 전환 회로(111)은 필드마다 전환되는 외부 신호(도시되지 않음)에 의해, 전원 전압(VCC1, VEE1)과 전원 전압(VCC2, VEE2)를 서로 번갈아 전환하여 출력하도록 되어 있다. 또한, 전원 전환 회로(111)은 화소 어레이(1)과 구동 회로가 동일 기판상에 일체적으로 형성된 화상 표시 모듈에 내장되어 있다. 이에 따라, 그 모듈에 입력되는 신호선·전원선의 수가 삭감되기 때문에, 인터페이스의 간소화나 시스템의 소형화가 가능해진다. 물론 전원 전환 회로(111)이 상기 모듈의 외부에 설치되어 있는 구성이라도 본 화상 표시 장치 본래의 기능을 손상하는 것은 아니라,
상기의 구성으로 표시를 행할 때, 예를 들면 어떤 표시 필드에 있어서, 어떤 데이타 신호선 (SLi)는 데이타 신호선 구동 회로(3)에 접속되어 정극성의 데이타가 기록되고, 인접하는 데이타 신호선(SLi+1)은 데이타 신호선 구동 회로(4)에 접속되어 부극성인 데이타가 기록된다. 그리고 다음의 표시 필드에서는 데이타 신호선 구동 회로(3, 4)의 전원 전압이 전원 전환 회로(111)에 의해 전환되면, 이에 따라서 타이밍 신호 및 영상 신호의 레벨도 전환된다. 이에 따라, 각각의 데이타 신호선(SLi, SLi+1)에 이전의 필드와는 역극성인 데이타가 기록된다.
본 실시예에서는 기본적으로「프레임+소스 라인 반전」구동을 채용하고 있기 때문에, 제4 실시예와 마찬가지로, 전원 전압 레벨이 다른 2개의 데이타 신호선 구동 회로(3, 4)에서 데이타 신호선 (SLi, SLi+1…)에 각각 양성인 데이타를 공급할 수 있다. 이에 따라, 데이타 신호선 구동 회로(3, 4)의 출력 전압 범위가 작아져서, 소비 전력의 저감 및 소자의 저내압화를 꾀할 수 있게 된다.
또한, 본 실시예에 있어서의 데이타 신호선 구동 회로(3, 4)는 절연 기판상에 형성된 박막 트랜지스터에 의해 구성되어 있기 때문에 대(對)기판 용량이 없고 부하가 작다. 일반적인 IC는 기판과 배선 전극과의 사이에 기생 용량이 개재하여, 전원 전압의 전환시에 접지 전위를 변경하면, 그 기생 용량 때문에 순간적으로 대전류가 흘러서, 전환 동작에 있어서 큰 부담이 된다. 따라서, 상기와 같이 대기판 용량을 없게함으로써 전원 전압의 전환을 고속으로 행할 수 있을 뿐만 아니라, 전원 전압의 전환에 따르는 잡음을 저감할 수 있다.
또한, 본 실시예에서는 데이타 신호선(SL)의 접속이 고정되어 있기 때문에, 상기의 제4 및 제5 실시예에서 필요하였던 표시 위치 조정 회로가 불필요해 진다.
[제7 실시예]
본 발명의 제7 실시예에 대하여 제39도 및 제40도에 기초하여 설명하면, 다음과 같다. 또한, 본 실시예에 있어서의 구성 요소에서 상기 제4 및 제6 실시예에 있어서의 구성 요소와 동일한 기능을 갖는 것에 대해서는 동일한 부호를 부가하고 그 설명을 생략한다.
본 실시예에 관한 화상 표시 장치는 제39도에 도시한 바와 같이, 화소 어레이(1)과, 주사 신호선 구동 회로(2)와, 데이타 신호선 구동 회로(3, 4)를 구비하고 있고, 기본적으로 제4 실시예에 있어서의 화상 표시 장치의 구성과 동일하다. 단, 본 화상 표시 장치에 있어서는 데이타 신호선 구동 회로(4)가 화소 어레이(1)에 대해 데이타 신호선 구동 회로(3)과 같은 쪽에 설치되어 있는 점이 제4 실시예의 구성과 다르다. 또한, 아날로그 스위치(9)도 이에 따라서 데이타 신호선 구동 회로(3)측에 배치된다.
한편, 본 실시예에 관한 다른 화상 표시 장치는 제40도에 도시한 바와 같이, 화소 어레이(1)과, 주사 신호선 구동 회로(2)와, 데이타 신호선 구동 회로(3, 4)와, 전원 전환 회로(111)을 구비하고 있고, 기본적으로 제6 실시예에 있어서의 화상 표시 장치의 구성과 동일하다. 단 본 화상 표시 장치에서도 데이타 신호선 구동 회로(4)가 화소 어레이(1)에 대해 데이타 신호선 구동 회로(3)과 같은쪽에 설치되어 있는 점이 제6 실시예의 구성과 다르다.
상기의 양쪽 화상 표시 장치는 다른 전원 전압에서 동작하는 데이타 신호선 구동 회로(3, 4)가 인접하여 배치되든지, 또는 경우에 따라서는 뒤얽혀서 배치되게 된다. 이것에 비해서는 데이타 신호선 구동 회로(3, 4)가 기판이나 웰이 없는 박막 트랜지스터로 구성됨으로써 상기의 배치를 용이하게 실현할 수 있다.
이와 같이, 2개의 데이타 신호선 구동 회로(3, 4)를 화소 어레이(1)의 동일 변측에 배치함으로써, 신호 공급원이 되는 회로(도시되지 않음)로부터 데이타 신호선 구동 회로(3, 4)까지의 신호선의 배치를 거의 같게 할 수 있고, 양 구동 회로(3, 4)로의 신호 전송에 오차가 발생되는 장애를 해소할 수 있다. 또한, 화소 표시 장치를 대화면화할 때의 신호 지연이나 데이타 신호선 구동 회로(3, 4)의 구동력 부족을 보충하기 위하여, 데이타 신호선(SLi, SLi+1)의 양측에서 데이타 신호를 입력할 필요가 있지만, 화소 어레이(1)의 또 하나의 편측에 상기와 마찬가지로 2개의 데이타 신호선 구동 회로(3, 4)로 하면, 이 경우에도 데이타 신호선 구동 회로(3, 4)에 의한 구동이 가능해진다.
이상과 같이, 소비 전력을 저감하는 기술 및 구동 전압을 낮추는 기술에 대하여 예를 들어서 서술하였지만, 그 구성은 기본적인 것이며, 상기 제4도 내지 제7도의 실시예를 필요에 따라서 변경 또는 조합하여 이용하여도 하등 지장이 없다.
또한, 상기의 실시예에서는 액티브 매트릭스형 액정 표시 장치에 대하여 기술하였지만, 이에 한정하지 않고 액티브 매트릭스 구동 방식이라면 다른 표시 장치에도 적용이 가능하다. 다른 표시 장치로서는 예를 들면, 프라즈마 디스플레이, LED 디스플레이, EL 디스플레이 등을 열거할 수 있다.

Claims (36)

  1. 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 상기 화소 1열당 1개 형성된 데이타 신호선과, 상기 화소 1행당 2개 1조로 형성된 주사 신호선으로 이루어진 주사 신호선쌍과, 데이타 신호선에 데이타 신호를 공급하는 데이타선 구동 수단과, 데이타 신호를 기록하는 화소를 선택하는 주사 신호를 주사 신호선쌍에 공급하는 주사선 구동 수단을 갖고, 상기 주사 신호선쌍을 구성하는 2개의 각 주사 신호선은 각각 제1 및 제2 주사 신호선 그룹에 그룹 분할되어 있고, 상기 제1 그룹에 속하는 주사 신호선에 접속되는 각 화소는 상기 홀수열의 데이타 신호선에 접속되고, 상기 제2 그룹에 속하는 주사 신호선에 접속되는 각 화소는 상기 짝수열의 데이타 신호선에 접속되어 구성되고, 상기 데이타 신호선에는 어떤 수직 표시 기간에 있어서는 홀수열과 짝수열에 각각 역극성인 데이타 신호가 기록되고, 다음의 수직 표시 기간에 있어서는 각각 이전의 수직 표시 기간과 반대인 극성의 데이타 신호가 기록되는 것을 특징으로 하는 화상 표시 장치.
  2. 제1항에 있어서, 2개의 주사 신호선으로 이루어진 상기 주사 신호선쌍은 어떤 수직 표시 기간에 있어서는 각각 다른 제1 및 제2 전압 레벨로 진폭 진동되고, 다음의 수직 표시 기간에 있어서는 각각 제2 및 제1 전압 레벨로 진폭 진동하는 것을 특징으로 하는 화상 표시 장치.
  3. 제1항 또는 제2항에 있어서, 2개의 주사 신호선으로 이루어진 상기 주사 신호선쌍은 수평 표시 기간에 있어서 동시에 선택되는 것을 특징으로 하는 화상 표시 장치.
  4. 제1항에 있어서, 표시를 행하는 상기 화소는 적어도 화소 선택용의 스위칭 소자, 표시 소자 및 보조 용량 소자로 이루어지고, 상기 보조 용량 소자의 한쪽 전극은 상기 스위칭 소자의 한쪽 전극에 접속되고, 다른쪽 전극은 상기 스위칭 소자가 접속되는 주사 신호선과는 다른 주사 신호선쌍에 속하는 주사 신호선에 접속되고, 동시에 동일한 주사 신호선에 접속되는 상기 화소가 갖는 상기 보조 용량 소자의 다른쪽 전극은 동일한 주사 신호선에 접속되어 있는 것을 특징으로 하는 화상 표시 장치.
  5. 제2항에 있어서, 상기 주사선 구동 수단은 2개의 주사선 구동 회로를 갖고, 이 주사선 구동 회로는 각각 다른 전원계로 구동되는 것을 특징으로 하는 화상 표시 장치.
  6. 제5항에 있어서, 2개의 주사 신호선으로 이루어진 상기 주사 신호선쌍은, 각각 다른 상기 주사선 구동 회로에 스위칭 소자를 통하여 접속됨과 동시에, 상기 주사 신호선쌍이 선택될 때마다 상기 스위칭 소자에 의해 상기 2개의 주사선 구동 회로의 다른쪽으로 전환하여 접속되는 것을 특징으로 하는 화상 표시 장치.
  7. 제1항 또는 제6항에 있어서, 상기 데이타선 구동 수단은 2개의 데이타선 구동 회로를 갖고, 이 데이타선 구동 회로는 각각 다른 전원계로 구동되는 것을 특징으로 하는 화상 표시 장치.
  8. 제7항에 있어서, 상기 데이타 신호선의 짝수열과 홀수열은 상기 다른 데이타선 구동 회로에 각각 접속되어 있고, 이 데이타선 구동 회로는 수직 표시 기간마다 전원계를 전환하여 구동되는 것을 특징으로 하는 화상 표시 장치.
  9. 제7항에 있어서, 상기 데이타 신호선의 짝수열과 홀수열은 상기 다른 데이타선 구동 회로에 각각 스위칭 소자를 통하여 접속되어 있고, 수직 표시 기간마다 이 스위칭 소자에 의해 상기 2개의 데이타선 구동 회로의 다른쪽으로 전환하여 접속되는 것을 특징으로 하는 화상 표시 장치.
  10. 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 상기 화소 1열당 2개 1조로 형성된 데이타 신호선으로 이루어진 데이타 신호선쌍과, 상기 화소 1행당 1개 형성된 주사 신호선과, 데이타 신호선에 데이타 신호를 공급하는 데이타선 구동 수단과, 데이타 신호를 기록하는 화소를 선택하는 주사 신호를 주사 신호선쌍에 공급하는 주사선 구동 수단을 갖고, 상기 데이타 신호선쌍을 구성하는 2개의 데이타 신호선은 각각 제1 및 제2 데이타 신호선 그룹에 그룹 분할되어 있고, 상기 제1 그룹에 속하는 데이타 신호선에 접속되는 각 화소는 상기 홀수열의 주사 신호선에 접속되고, 상기 제2 그룹에 속하는 데이타 신호선에 접속되는 각 화소는 상기 각 짝수열 주사 신호선에 접속되어 구성되고, 상기 데이타 신호선의 그룹에는 어떤 수직 표시 기간에 있어서는 각각 역극성인 데이타가 기록됨과 동시에, 다음의 수직 표시 기간에 있어서는 각각 이전의 수직 표시 기간과는 반대인 극성의 데이타가 기록되는 것을 특징으로 하는 화상 표시 장치.
  11. 제10항에 있어서, 표시를 행하는 상기 화소는 공통의 대향 전극을 갖고 있고, 수직 표시 기간에 있어서, 이 주사 신호선에 접속하는 상기 화소에 접속되는 데이타 신호선의 극성과는 역극성인 전압을 공급함으로써, 상기 대향 전극을 교류 구동시키는 것을 특징으로 하는 화상 표시 장치.
  12. 제10항 또는 제11항에 있어서, 상기 주사 신호선은 수평 표시 기간에 있어서, 1개의 주사 신호선만이 선택되는 것을 특징으로 하는 화상 표시 장치.
  13. 제10항 또는 제11항에 있어서, 상기 주사 신호선은 수평 표시 기간에 있어서, 홀수열 주사 신호선과 짝수열 주사 신호선의 각각이 1개씩 선택되는 것을 특징으로 하는 화상 표시 장치.
  14. 제10항에 있어서, 상기 데이타선 구동 수단은 2개의 데이타선 구동 회로를 갖고, 이 데이타선 구동 회로는 각각 다른 전원계로 구동되는 것을 특징으로 하는 화상 표시 장치.
  15. 제14항에 있어서, 2개의 데이타 신호선으로 이루어진 상기 데이타 신호선쌍은 각각 다른 상기 데이타선 구동 회로에 스위칭 소자를 통하여 접속되어 있고, 상기 데이타선 구동 회로는 수직 표시 기간마다 전원계를 전환하여 구동되는 것을 특징으로 하는 화상 표시 장치.
  16. 제14항에 있어서, 2개의 데이타 신호선으로 이루어진 상기 데이타 신호선쌍은 각각 다른 상기 데이타선 구동 회로에 스위칭 소자를 통하여 접속되어 있고, 수직 표시 기간마다 상기 스위칭 소자에 의해 상기 2개의 데이타선 구동 회로의 다른쪽으로 전환하여 접속되는 것을 특징으로 하는 화상 표시 장치.
  17. 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 1개의 주사선 구동 수단과, 2개의 데이타선 구동 회로를 포함하는 데이타선 구동 수단과, 상기 화소 1열당 1개 형성된 데이타 신호선과, 상기 화소 1행당 1개 형성된 주사 신호선을 갖고, 상기 2개의 데이타선 구동 회로는 각각 다른 전원계로 구동됨과 동시에, 수직 표시 기간마다 전원계를 전환하여 구동되고 있고, 상기 데이타 신호선의 짝수열과 홀수열은 각각 다른 데이타선 구동 회로에 접속되고, 어떤 수직 표시 기간에 있어서는 역극성인 데이타가 기록되어 있으며, 동시에 다음의 수직 표시 기간에 있어서는 각각에 이전의 수직 표시 기간과는 반대인 극성의 데이타가 기록되는 것을 특징으로 하는 화상 표시 장치.
  18. 표시를 행하는 화소가 매트릭스상으로 설치된 액티브 매트릭스형 화상 표시 장치에 있어서, 1개의 주사선 구동 수단과, 2개의 데이타선 구동 회로를 포함하는 데이타선 구동 수단과, 상기 화소 1열당 1개 형성된 데이타 신호선과, 상기 화소 1행당 1개 형성된 주사 신호선을 갖고, 상기 2개의 데이타선 구동 회로는 각각 다른 전원계로 구동되고 있고, 상기 데이타 신호선의 짝수열과 홀수열은 각각 다른 데이타선 구동 회로에 스위칭 회로를 통하여 접속되어 있고, 수직 표시 기간마다 상기 스위칭 소자에 의해 상기 2개의 데이타선 구동 회로의 다른쪽으로 전환하여 접속되고, 어떤 수직 표시 기간에 있어서는 역극성의 데이타가 기록되어 있으며 동시에, 다음의 수직 표시 기간에 있어서는 각각에 이전의 수직 표시 기간과는 반대인 극성의 데이타가 기록되는 것을 특징으로 하는 화상 표시 장치.
  19. 제17항에 있어서, 상기 화소의 대향 전극은 열방향으로 분할됨과 동시에 짝수열의 대향 전극과 홀수열의 대향 전극이 각각 서로 접속되고, 2개의 대향 전극으로 이루어지고, 어떤 수직 표시 기간에 있어서는 각각의 대향 전극에 다른 전위를 공급함과 동시에, 다음의 수직 표시 기간에 있어서는 상기 2개의 대향 전극 각각에 이전의 수직 표시 기간과는 역극성인 전압을 공급함으로써, 교류 구동시키는 것을 특징으로 하는 화상 표시 장치.
  20. 제17항에 있어서, 상기 주사선 구동 수단 및 상기 데이타선 구동 수단의 한쪽 또는 양쪽을, 상기 화소와 동일 기판상에 형성하는 것을 특징으로 하는 화상 표시 장치.
  21. 제20항에 있어서, 상기 주사선 구동 회로 및 상기 데이타선 구동 회로를 구성하는 능동 소자 및 상기 화소의 구성 요소인 상기 스위칭 소자의 일부 또는 전부를 투명 기판상에 형성된 단결정 박막 또는 다결정 실리콘 박막상에 구성하는 것을 특징으로 하는 화상 표시 장치.
  22. 제20항에 있어서, 상기 주사선 구동 회로 및 상기 데이타선 구동 회로의 한쪽 또는 양쪽을 구동하기 위한 전원을 공급하는 수단을 상기 동일 기판상에 구성하는 것을 특징으로 하는 화상 표시 장치.
  23. 제1항에 있어서, 상기 화상 표시 장치가 액정 표시 장치인 것을 특징으로 하는 화상 표시 장치.
  24. 매트릭스상으로 배열되어 액티브 매트릭스 구동에 의해 표시를 행하는 복수의 화소와, 1행의 상기 화소에 접속된 주사 신호선과, 1열의 상기 화소에 접속된 데이타 신호선과, 상기 주사 신호선에 주사 신호를 공급하는 주사 신호선 구동 회로와, 2계통 설치되고 각각이 다른 전압 레벨인 전원으로 구동되고, 상기 데이타 신호선의 짝수열과 홀수열에 각각 다른 극성의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 공급하는 영상 신호의 극성을 반전시키는 데이타 신호선 구동 회로와, 짝수열의 상기 데이타 신호선에 한쪽의 상기 데이타 신호선 구동 회로로부터의 영상 신호를 공급하고, 홀수열의 상기 데이타 신호선에 다른쪽의 상기 데이타 신호선 구동 회로로부터의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 대응하는 데이타 신호선 구동 회로를 교체하는 교체 수단을 구비하고 있는 것을 특징으로 하는 화상 표시 장치.
  25. 제24항에 있어서, 상기 교체 수단이 상기 데이타 신호선 구동 회로의 1개의 출력단에 공통으로 접속됨과 동시에, 쌍이 되는 홀수열 및 짝수열의 2개의 상기 데이타 신호선에 접속되어 영상 신호를 호출하는 2계통의 스위칭 소자를 갖고 있고, 양쪽 스위칭 소자를 소정의 데이타 표시 기간마다 서로 번갈아 도통시킴으로써 상기 데이타 신호선 구동 회로와 상기 데이타 신호선과의 접속을 행하는 것을 특징으로 하는 화상 표시 장치.
  26. 제24항에 있어서, 상기 교체 수단이 상기 데이타 신호선 구동 회로의 1개의 출력단에 접속됨과 동시에, 영상 신호를 호출하는 제1 스위칭 소자와, 제1 스위칭 소자에 호출된 영상 신호를 2개의 상기 데이타 신호선에 공급하는 2계통의 제2 스위칭 소자를 갖고 있고, 제2 스위칭 소자를 소정의 데이타 표시 기간마다 서로 번갈아 도통시킴으로써 상기 데이타 신호선 구동 회로와 상기 데이타 신호선과의 접속을 행하는 것을 특징으로 하는 화상 표시 장치.
  27. 제24항에 있어서, 상기 데이타 신호선 구동 회로, 상기 교체 수단 및 상기 화소에 포함되는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막상에 형성되어 있는 것을 특징으로 하는 화상 표시 장치.
  28. 제25항 또는 제26항에 있어서, 상기 스위칭 소자 또는 상기 제1 및 제2 스위칭 소자가 병렬로 접속된 n채널 트랜지스터와 p채널 트랜지스터로 이루어진 CMOS 구성의 게이트인 것을 특징으로 하는 화상 표시 장치.
  29. 매트릭스상으로 배열되어 액티브 매트릭스 구동에 의해 표시를 행하는 복수의 화소와, 1행의 상기 화소에 접속된 주사 신호선과, 1열의 상기 화소에 접속된 데이타 신호선과, 상기 주사 신호선에 주사 신호를 공급하는 주사 신호선 구동 회로와, 2계통 설치되고 각각이 상기 데이타 신호선의 짝수열과 홀수열에 각각 다른 극성의 영상 신호를 공급함과 동시에, 소정의 데이타 표시 기간마다 상기 데이타 신호선의 짝수열과 홀수열에 공급하는 영상 신호의 극성을 반전시키는 데이타 신호선 구동 회로와, 다른 전압 레벨인 2계통의 전원을 상기 데이타 신호선 구동 회로의 각각에 소정의 데이타 표시 기간마다 전환하여 접속하는 접속 수단을 구비하고, 상기 데이타 신호선 구동 회로 및 상기 화소에 포함되는 능동 소자의 일부 또는 전부가 절연 기판상에 형성된 단결정 실리콘 박막 또는 다결정 실리콘 박막 상에 형성되어 있는 것을 특징으로 하는 화상 표시 장치.
  30. 제29항에 있어서, 상기 접속 수단이 상기 절연 기판상에 형성되어 있는 것을 특징으로 하는 화상 표시 장치.
  31. 제24항에 있어서, 2계통의 상기 데이타 신호선 구동 회로가 각각 한쪽 극성의 영상 신호만을 데이타 신호선에 공급하는 것과 같은 전원 전압으로 구동되는 것을 특징으로 하는 화상 표시 장치.
  32. 제24항에 있어서, 상기 데이타 신호선 구동 회로가 영상 신호를 샘플링하여 상기 데이타 신호선으로 전송하는 샘플링 수단을 구비하고 있는 것을 특징으로 하는 화상 표시 장치.
  33. 제24항에 있어서, 상기 데이타 신호선 구동 회로가, 영상 신호를 샘플링하는 샘플링 수단과, 상기 샘플링 수단에 의해 샘플링된 영상 신호를 일단 보유하는 보유 수단과, 상기 보유 수단에 의해 보유된 영상 신호를 증폭하여 상기 데이타 신호선으로 전송하는 증폭 수단을 구비하고 있는 것을 특징으로 하는 화상 표시 장치.
  34. 제24항에 있어서, 상기 데이타 신호선 구동 회로가, 영상 정보를 표시하는 디지탈 신호를 샘플링하는 샘플링 수단과, 상기 샘플링 수단에 의해 샘플링된 디지탈 신호에 기초하여 복수의 이산적인 전압의 하나를 선택하여 상기 데이타 신호선으로 전송하는 선택 수단을 구비하고 있는 것을 특징으로 하는 화상 표시 장치.
  35. 제24항에 있어서, 2계통의 상기 데이타 신호선 구동 회로가, 서로 화소 매트릭스의 동일변측에 배치되어 있는 것을 특징으로 하는 화상 표시 장치.
  36. 제24항에 있어서, 상기 각 화소가 액정 소자를 갖고 있는 것을 특징으로 하는 화상 표시 장치.
KR1019940036551A 1993-12-24 1994-12-24 화상 표시 장치 KR0139697B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP5326430A JPH07181927A (ja) 1993-12-24 1993-12-24 画像表示装置
JP93-326430 1993-12-24
JP6275302A JPH08137443A (ja) 1994-11-09 1994-11-09 画像表示装置
JP94-275302 1994-11-09

Publications (2)

Publication Number Publication Date
KR950019835A KR950019835A (ko) 1995-07-24
KR0139697B1 true KR0139697B1 (ko) 1998-06-15

Family

ID=26551406

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940036551A KR0139697B1 (ko) 1993-12-24 1994-12-24 화상 표시 장치

Country Status (5)

Country Link
US (1) US5748165A (ko)
KR (1) KR0139697B1 (ko)
CN (1) CN1112797C (ko)
DE (1) DE4446330B4 (ko)
TW (1) TW277129B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101297243B1 (ko) * 2007-02-22 2013-08-16 엘지디스플레이 주식회사 액정패널과 이를 구비한 액정표시장치 및 그액정표시장치의 구동방법
KR101476121B1 (ko) * 2006-01-24 2014-12-24 라피스 세미컨덕터 가부시키가이샤 구동장치 및 그 구동방법

Families Citing this family (122)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5473526A (en) 1994-04-22 1995-12-05 University Of Southern California System and method for power-efficient charging and discharging of a capacitive load from a single source
USRE38918E1 (en) 1994-04-22 2005-12-13 University Of Southern California System and method for power-efficient charging and discharging of a capacitive load from a single source
JPH08227283A (ja) * 1995-02-21 1996-09-03 Seiko Epson Corp 液晶表示装置、その駆動方法及び表示システム
JP2822911B2 (ja) * 1995-03-23 1998-11-11 日本電気株式会社 駆動回路
US6229515B1 (en) * 1995-06-15 2001-05-08 Kabushiki Kaisha Toshiba Liquid crystal display device and driving method therefor
KR0154832B1 (ko) * 1995-08-23 1998-11-16 김광호 액정 표시 장치
JP3597287B2 (ja) * 1995-11-29 2004-12-02 株式会社半導体エネルギー研究所 表示装置及びその駆動方法
JPH1010546A (ja) * 1996-06-19 1998-01-16 Furon Tec:Kk 表示装置およびその駆動方法
JP3056085B2 (ja) * 1996-08-20 2000-06-26 日本電気株式会社 マトリクス型液晶表示装置の駆動回路
US6100879A (en) * 1996-08-27 2000-08-08 Silicon Image, Inc. System and method for controlling an active matrix display
US5754156A (en) * 1996-09-19 1998-05-19 Vivid Semiconductor, Inc. LCD driver IC with pixel inversion operation
JPH10153986A (ja) * 1996-09-25 1998-06-09 Toshiba Corp 表示装置
JP3403027B2 (ja) 1996-10-18 2003-05-06 キヤノン株式会社 映像水平回路
KR100235592B1 (ko) * 1997-01-22 1999-12-15 구본준 평행전계형 액정표시장치
JP4147594B2 (ja) * 1997-01-29 2008-09-10 セイコーエプソン株式会社 アクティブマトリクス基板、液晶表示装置および電子機器
US6157360A (en) * 1997-03-11 2000-12-05 Silicon Image, Inc. System and method for driving columns of an active matrix display
US6927826B2 (en) * 1997-03-26 2005-08-09 Semiconductor Energy Labaratory Co., Ltd. Display device
JPH10268360A (ja) * 1997-03-26 1998-10-09 Semiconductor Energy Lab Co Ltd 表示装置
US6124840A (en) * 1997-04-07 2000-09-26 Hyundai Electronics Industries Co., Ltd. Low power gate driver circuit for thin film transistor-liquid crystal display (TFT-LCD) using electric charge recycling technique
KR100242110B1 (ko) * 1997-04-30 2000-02-01 구본준 도트인버전 구동방식의 액정표시장치와 그 구동회로
KR100220704B1 (ko) * 1997-04-30 1999-09-15 전주범 피디피의 입/출력 데이터 인터페이스 장치 및 방법
JPH1130975A (ja) * 1997-05-13 1999-02-02 Oki Electric Ind Co Ltd 液晶表示装置の駆動回路及びその駆動方法
US7304632B2 (en) * 1997-05-13 2007-12-04 Oki Electric Industry Co., Ltd. Liquid-crystal display driving circuit and method
JP3520396B2 (ja) * 1997-07-02 2004-04-19 セイコーエプソン株式会社 アクティブマトリクス基板と表示装置
US6518945B1 (en) * 1997-07-25 2003-02-11 Aurora Systems, Inc. Replacing defective circuit elements by column and row shifting in a flat-panel display
JPH1173164A (ja) * 1997-08-29 1999-03-16 Sony Corp 液晶表示装置の駆動回路
US6380672B1 (en) * 1997-08-21 2002-04-30 Seiko Epson Corporation Active matrix display device
JP3580092B2 (ja) * 1997-08-21 2004-10-20 セイコーエプソン株式会社 アクティブマトリクス型表示装置
US6100868A (en) * 1997-09-15 2000-08-08 Silicon Image, Inc. High density column drivers for an active matrix display
JPH11161243A (ja) * 1997-09-26 1999-06-18 Sharp Corp 液晶表示装置
JPH11133926A (ja) * 1997-10-30 1999-05-21 Hitachi Ltd 半導体集積回路装置および液晶表示装置
JP3150098B2 (ja) * 1998-01-05 2001-03-26 日本電気アイシーマイコンシステム株式会社 液晶駆動装置
TW457389B (en) * 1998-03-23 2001-10-01 Toshiba Corp Liquid crystal display element
JPH11338439A (ja) 1998-03-27 1999-12-10 Semiconductor Energy Lab Co Ltd 半導体表示装置の駆動回路および半導体表示装置
KR100265767B1 (ko) * 1998-04-20 2000-09-15 윤종용 저전력 구동회로 및 구동방법
JPH11307782A (ja) 1998-04-24 1999-11-05 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US6999047B1 (en) * 1998-08-12 2006-02-14 Koninklijke Philips Electronics N.V. Displaying video on a plasma display panel
US6985142B1 (en) 1998-09-03 2006-01-10 University Of Southern California Power-efficient, pulsed driving of capacitive loads to controllable voltage levels
US20020149556A1 (en) * 1998-09-14 2002-10-17 Seiko Epson Corporation Liquid crystal display apparatus, driving method therefor, and display system
US6489952B1 (en) 1998-11-17 2002-12-03 Semiconductor Energy Laboratory Co., Ltd. Active matrix type semiconductor display device
JP3266191B2 (ja) * 1998-12-25 2002-03-18 日本電気株式会社 プラズマ・ディスプレイ、その画像表示方法
US6323849B1 (en) * 1999-01-22 2001-11-27 Motorola, Inc. Display module with reduced power consumption
US6531993B1 (en) 1999-03-05 2003-03-11 Semiconductor Energy Laboratory Co., Ltd. Active matrix type display device
US6690434B1 (en) 1999-03-15 2004-02-10 Semiconductor Energy Laboratory Co., Ltd. Active matrix liquid crystal display device
US6475836B1 (en) * 1999-03-29 2002-11-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US8853696B1 (en) 1999-06-04 2014-10-07 Semiconductor Energy Laboratory Co., Ltd. Electro-optical device and electronic device
TW543206B (en) * 1999-06-28 2003-07-21 Semiconductor Energy Lab EL display device and electronic device
TW478169B (en) * 1999-07-16 2002-03-01 Seiko Epson Corp Electro optical device and the projection display device using the same
US6750835B2 (en) 1999-12-27 2004-06-15 Semiconductor Energy Laboratory Co., Ltd. Image display device and driving method thereof
TW507258B (en) 2000-02-29 2002-10-21 Semiconductor Systems Corp Display device and method for fabricating the same
JP4694670B2 (ja) * 2000-03-31 2011-06-08 株式会社日立製作所 プラズマ表示装置
US6583576B2 (en) * 2000-05-08 2003-06-24 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device, and electric device using the same
US7633471B2 (en) * 2000-05-12 2009-12-15 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and electric appliance
JP2001343946A (ja) * 2000-05-31 2001-12-14 Alps Electric Co Ltd 液晶表示装置およびその駆動方法
US6538647B1 (en) * 2000-06-28 2003-03-25 Industrial Technology Research Institute Low-power LCD data driver for stepwisely charging
KR100338012B1 (ko) * 2000-07-27 2002-05-24 윤종용 스윙 공통 전극을 이용한 액정 표시 장치 및 이의 구동 방법
US6992652B2 (en) * 2000-08-08 2006-01-31 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and driving method thereof
JP2002123228A (ja) 2000-10-17 2002-04-26 Seiko Epson Corp 電気光学パネル、その駆動方法および電子機器
JP3866070B2 (ja) 2000-10-20 2007-01-10 株式会社 日立ディスプレイズ 表示装置
US6731272B2 (en) * 2001-01-22 2004-05-04 Intel Corporation Pseudo static memory cell for digital light modulator
KR100394006B1 (ko) 2001-05-04 2003-08-06 엘지전자 주식회사 전류구동 표시소자의 더블 스캔 구조 및 제조방법
KR100444658B1 (ko) * 2001-08-31 2004-08-18 주식회사 제일 엘씨디 모듈
JP4011320B2 (ja) * 2001-10-01 2007-11-21 株式会社半導体エネルギー研究所 表示装置及びそれを用いた電子機器
EP1300826A3 (en) * 2001-10-03 2009-11-18 Nec Corporation Display device and semiconductor device
JP4031291B2 (ja) * 2001-11-14 2008-01-09 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP3917845B2 (ja) * 2001-11-16 2007-05-23 シャープ株式会社 液晶表示装置
JP2003177709A (ja) * 2001-12-13 2003-06-27 Seiko Epson Corp 発光素子用の画素回路
AU2003252812A1 (en) * 2002-03-13 2003-09-22 Koninklijke Philips Electronics N.V. Two sided display device
JP2003323160A (ja) * 2002-04-30 2003-11-14 Sony Corp 液晶表示装置およびその駆動方法、ならびに携帯端末
JP2003330388A (ja) * 2002-05-15 2003-11-19 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
KR100424711B1 (ko) * 2002-05-15 2004-03-27 주식회사 하이닉스반도체 저전력 소스 구동 장치
KR100480713B1 (ko) * 2002-07-31 2005-04-06 엘지전자 주식회사 이동통신 시스템의 호 추적 및 감시 방법
FR2843646B1 (fr) * 2002-08-13 2004-10-29 Thales Sa Dispositif de visualisation a architecture electronique securisee
JP4474108B2 (ja) * 2002-09-02 2010-06-02 株式会社 日立ディスプレイズ 表示装置とその製造方法および製造装置
KR20040055337A (ko) * 2002-12-20 2004-06-26 엘지.필립스 엘시디 주식회사 액정표시장치 및 그의 구동장치
AU2003289450A1 (en) * 2002-12-27 2004-07-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, light-emitting display apparatus, and method for driving them
JP4200759B2 (ja) * 2002-12-27 2008-12-24 セイコーエプソン株式会社 アクティブマトリクス型液晶表示装置
JP4350370B2 (ja) * 2002-12-27 2009-10-21 株式会社半導体エネルギー研究所 電子回路及び電子機器
US7333099B2 (en) * 2003-01-06 2008-02-19 Semiconductor Energy Laboratory Co., Ltd. Electronic circuit, display device, and electronic apparatus
JP2004264476A (ja) * 2003-02-28 2004-09-24 Sharp Corp 表示装置およびその駆動方法
TW594653B (en) * 2003-06-02 2004-06-21 Toppoly Optoelectronics Corp Low leakage thin film transistor circuit
KR101115295B1 (ko) * 2003-07-08 2012-03-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 그 구동방법
TWI254898B (en) * 2003-10-02 2006-05-11 Pioneer Corp Display apparatus with active matrix display panel and method for driving same
JP4495952B2 (ja) * 2003-11-25 2010-07-07 東北パイオニア株式会社 有機el表示装置及びその駆動方法
JP4501525B2 (ja) 2004-05-12 2010-07-14 カシオ計算機株式会社 表示装置及びその駆動制御方法
KR100578842B1 (ko) * 2004-05-25 2006-05-11 삼성에스디아이 주식회사 표시 장치 및 그 표시 패널과 구동 방법
US7400306B2 (en) * 2004-06-02 2008-07-15 Au Optronics Corp. Driving method for dual panel display
US20060066555A1 (en) * 2004-09-27 2006-03-30 Semiconductor Energy Laboratory Co., Ltd. Active display device and driving method thereof
KR100674919B1 (ko) * 2004-11-06 2007-01-26 삼성전자주식회사 팬-아웃 라인 저항에 무관하게 개선된 화질을 제공하는lcd용 게이트 구동 집적 회로
JP4744851B2 (ja) 2004-11-12 2011-08-10 ルネサスエレクトロニクス株式会社 駆動回路及び表示装置
US20070035488A1 (en) * 2004-12-03 2007-02-15 Semiconductor Energy Laboratory Co., Ltd. Driving method of display device
WO2006061739A2 (en) * 2004-12-06 2006-06-15 Koninklijke Philips Electronics N.V. Driving a bi-stable display
KR20060127316A (ko) * 2005-06-07 2006-12-12 삼성전자주식회사 표시 장치
JP5154033B2 (ja) * 2005-06-07 2013-02-27 三星電子株式会社 表示装置
JP2006343625A (ja) * 2005-06-10 2006-12-21 Nec Electronics Corp 液晶表示装置および液晶表示装置のデータ線駆動回路
TWI333097B (en) * 2006-02-10 2010-11-11 Au Optronics Corp Thin film transistor display device and driving method thereof
JP4735328B2 (ja) * 2006-02-28 2011-07-27 セイコーエプソン株式会社 電気光学装置および電子機器
CN101501748B (zh) * 2006-04-19 2012-12-05 伊格尼斯创新有限公司 有源矩阵显示器的稳定驱动设计
TW200828232A (en) * 2006-12-29 2008-07-01 Au Optronics Corp Data transmission circuit and LCD thereof
KR100955339B1 (ko) * 2008-04-22 2010-04-29 주식회사 애트랩 접촉 및 접근을 감지할 수 있는 디스플레이 패널과디스플레이 장치 및 이 패널을 이용하는 접촉 및 접근 감지방법
KR100962921B1 (ko) * 2008-11-07 2010-06-10 삼성모바일디스플레이주식회사 유기전계발광표시장치
US8830411B2 (en) * 2009-01-16 2014-09-09 Samsung Display Co., Ltd. Array substrate and method of manufacturing the same
JP5545804B2 (ja) 2009-07-07 2014-07-09 グローバル・オーエルイーディー・テクノロジー・リミテッド・ライアビリティ・カンパニー 表示装置
JP5241036B2 (ja) * 2009-07-07 2013-07-17 ルネサスエレクトロニクス株式会社 液晶表示用ドライバ及び液晶表示装置
US8614654B2 (en) * 2009-07-30 2013-12-24 Apple Inc. Crosstalk reduction in LCD panels
TWI415055B (zh) * 2009-09-14 2013-11-11 Au Optronics Corp 畫素陣列與其驅動方法以及平面顯示器
RU2494474C1 (ru) * 2009-10-16 2013-09-27 Шарп Кабусики Кайся Схема возбуждения дисплея, устройство отображения и способ управления дисплеем
JP2012256012A (ja) 2010-09-15 2012-12-27 Semiconductor Energy Lab Co Ltd 表示装置
JP5766928B2 (ja) * 2010-09-29 2015-08-19 株式会社ジャパンディスプレイ タッチ検出機能付き表示装置および電子機器
TWI433091B (zh) * 2010-11-26 2014-04-01 Novatek Microelectronics Corp 驅動裝置及顯示面板
TWI411992B (zh) * 2010-12-14 2013-10-11 Au Optronics Corp 顯示裝置的驅動方法以及顯示裝置
US20130257837A1 (en) * 2012-03-28 2013-10-03 Shenzhen China Star Optoelectronics Technology Co. Ltd. Liquid crystal display device, driving circuit, and driving method thereof
CN103293798B (zh) 2012-07-13 2017-08-25 上海天马微电子有限公司 阵列基板、液晶显示器及其控制方法
CN102819157B (zh) * 2012-08-06 2016-01-13 深圳市华星光电技术有限公司 液晶显示面板及显示装置
US9097950B2 (en) 2012-08-06 2015-08-04 Shenzhen China Star Optoelectronics Technology Co., Ltd. Liquid crystal display panel and apparatus having the liquid crystal display panel
CN103000152B (zh) * 2012-11-29 2015-04-22 北京京东方光电科技有限公司 控制栅极线信号值方法和设备、栅极驱动电路、显示装置
JP2015114376A (ja) 2013-12-09 2015-06-22 株式会社ジャパンディスプレイ 表示装置
WO2015120152A1 (en) * 2014-02-05 2015-08-13 Kopin Corporation Column bus driving method for micro display device
JP2015187672A (ja) * 2014-03-27 2015-10-29 ソニー株式会社 表示装置、表示装置の駆動方法、及び、電子機器
CN104298041B (zh) * 2014-11-10 2017-04-26 深圳市华星光电技术有限公司 阵列基板、液晶面板以及液晶显示器
JP6488328B2 (ja) * 2017-06-08 2019-03-20 株式会社半導体エネルギー研究所 表示装置
CN108648683B (zh) * 2018-06-29 2021-07-16 厦门天马微电子有限公司 一种阵列基板、触控显示面板和触控显示装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5845034A (ja) * 1981-09-10 1983-03-16 Toshiba Corp 押え型製造用元型
US4688896A (en) * 1985-03-04 1987-08-25 General Electric Company Information conversion device with auxiliary address lines for enhancing manufacturing yield
EP0241562B1 (en) * 1985-10-16 1992-06-24 Sanyo Electric Co., Ltd Liquid crystal display device
JPS6356627A (ja) * 1986-08-28 1988-03-11 Fujitsu Ltd 液晶表示装置
DE3884442T2 (de) * 1987-04-15 1994-02-17 Sharp Kk Flüssigkristallanzeigegerät.
DE3806050A1 (de) * 1987-05-14 1988-12-01 Licentia Gmbh Fluessigkristall-anzeigevorrichtung
SE466423B (sv) * 1987-06-01 1992-02-10 Gen Electric Saett och anordning foer eliminering av oeverhoering vid matrisadresserade tunnfilmstranssistorbildenheter med flytande kristaller
JPH01303881A (ja) * 1988-05-31 1989-12-07 Sony Corp 液晶駆動回路
DE68920531T2 (de) * 1988-10-04 1995-05-04 Sharp Kk Ansteuerschaltung für ein Matrixanzeigegerät.
EP0368572B1 (en) * 1988-11-05 1995-08-02 SHARP Corporation Device and method for driving a liquid crystal panel
EP0391655B1 (en) * 1989-04-04 1995-06-14 Sharp Kabushiki Kaisha A drive device for driving a matrix-type LCD apparatus
JPH0339787A (ja) * 1989-07-06 1991-02-20 Sharp Corp 液晶表示装置の駆動回路
US5392058A (en) * 1991-05-15 1995-02-21 Sharp Kabushiki Kaisha Display-integrated type tablet device
US5347294A (en) * 1991-04-17 1994-09-13 Casio Computer Co., Ltd. Image display apparatus
JPH07109544B2 (ja) * 1991-05-15 1995-11-22 インターナショナル・ビジネス・マシーンズ・コーポレイション 液晶表示装置並びにその駆動方法及び駆動装置
JPH0543118A (ja) * 1991-08-14 1993-02-23 Fuji Xerox Co Ltd 中間トレイの用紙収容装置
JPH05273522A (ja) * 1992-01-08 1993-10-22 Matsushita Electric Ind Co Ltd 表示デバイスおよびそれを用いた表示装置
JP3202384B2 (ja) * 1993-02-22 2001-08-27 シャープ株式会社 表示装置の駆動回路
US5459484A (en) * 1994-04-29 1995-10-17 Proxima Corporation Display control system and method of using same
US5510805A (en) * 1994-08-08 1996-04-23 Prime View International Co. Scanning circuit
US5528256A (en) * 1994-08-16 1996-06-18 Vivid Semiconductor, Inc. Power-saving circuit and method for driving liquid crystal display

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101476121B1 (ko) * 2006-01-24 2014-12-24 라피스 세미컨덕터 가부시키가이샤 구동장치 및 그 구동방법
KR101297243B1 (ko) * 2007-02-22 2013-08-16 엘지디스플레이 주식회사 액정패널과 이를 구비한 액정표시장치 및 그액정표시장치의 구동방법

Also Published As

Publication number Publication date
KR950019835A (ko) 1995-07-24
US5748165A (en) 1998-05-05
DE4446330A1 (de) 1995-07-20
TW277129B (ko) 1996-06-01
DE4446330B4 (de) 2007-07-19
CN1112797C (zh) 2003-06-25
CN1115535A (zh) 1996-01-24

Similar Documents

Publication Publication Date Title
KR0139697B1 (ko) 화상 표시 장치
US4393380A (en) Liquid crystal display systems
JP3135810B2 (ja) 画像表示装置
US7212183B2 (en) Liquid crystal display apparatus having pixels with low leakage current
KR100207299B1 (ko) 화상 표시 장치 및 주사 회로
US6069605A (en) Liquid crystal driving device, liquid crystal display device, analog buffer, and liquid crystal driving method
KR100445123B1 (ko) 화상 표시 장치
US7408544B2 (en) Level converter circuit and a liquid crystal display device employing the same
US7675352B2 (en) Systems and methods for generating reference voltages
US7777737B2 (en) Active matrix type liquid crystal display device
US20080224982A1 (en) Electro-optical device, driving circuit, and electronic apparatus
US20030151572A1 (en) Display device, drive circuit for the same, and driving method for the same
US6639576B2 (en) Display device
US20070236435A1 (en) Driver circuit, display apparatus, and method of driving the same
JPH07181927A (ja) 画像表示装置
US8558852B2 (en) Source driver, electro-optical device, and electronic instrument
JP4902185B2 (ja) 表示装置
JPH08137443A (ja) 画像表示装置
JPH07199866A (ja) 液晶表示装置
JPH09134970A (ja) サンプリング回路および画像表示装置
JPH09230829A (ja) ソースドライバの出力回路
JPH09223948A (ja) シフトレジスタ回路および画像表示装置
JP2562297B2 (ja) ドライバ−内蔵アクティブマトリクスパネル
JP2007178952A (ja) アクティブマトリクス型液晶表示装置およびその制御方法
JPH08130461A (ja) 論理回路の駆動方法及び画像表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120223

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee