JP3597287B2 - 表示装置及びその駆動方法 - Google Patents

表示装置及びその駆動方法 Download PDF

Info

Publication number
JP3597287B2
JP3597287B2 JP33605495A JP33605495A JP3597287B2 JP 3597287 B2 JP3597287 B2 JP 3597287B2 JP 33605495 A JP33605495 A JP 33605495A JP 33605495 A JP33605495 A JP 33605495A JP 3597287 B2 JP3597287 B2 JP 3597287B2
Authority
JP
Japan
Prior art keywords
column
signal
circuit
matrix
row
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP33605495A
Other languages
English (en)
Other versions
JPH09152574A (ja
Inventor
潤 小山
舜平 山崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP33605495A priority Critical patent/JP3597287B2/ja
Priority to US08/757,929 priority patent/US6380919B1/en
Priority to KR1019960061461A priority patent/KR100323913B1/ko
Publication of JPH09152574A publication Critical patent/JPH09152574A/ja
Priority to KR1020010045395A priority patent/KR100378885B1/ko
Application granted granted Critical
Publication of JP3597287B2 publication Critical patent/JP3597287B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Description

【0001】
【産業上の利用分野】
本発明は、表示装置、特に、その駆動回路に関する。本発明は、単純マトリクスもしくはアクティブマトリクス型の駆動方式に利用される。また、本発明は、液晶やエレクトロ・ルミネッサンス現象等の電気信号によって、光透過率や光反射率、屈折率、発光量等が変動する物理現象を用いて表示をおこなう表示装置に利用される。本発明は陰極線管(CRT)以外の方式のフラットパネル型表示装置に利用される。
【0002】
【従来の技術】
複数の画素をマトリクス状に配置したマトリクス型表示装置は、大容量の表示方法として、特にフラットパネル表示装置に採用されている。このような表示装置においては、マトリクスに構成される画素を単に行と列の間の重なりのみで表現する単純マトリクス型と、各画素にトランジスタやダイオードのような能動素子を設けたアクティブマトリクス型という2つの方式が知られている。以下の記述においては、列信号線とは、映像信号を有する信号が伝播する信号線を、また、行信号線とは、映像信号を有しない信号が伝播する信号線を意味するものと定義する。
【0003】
いずれの方法も、マトリクスの行信号線と列信号線に信号を供給するために、アドレス回路を有する周辺駆動回路を、マトリクスの周辺に配置した構造となっている。これらは、それぞれ、行駆動回路、列駆動回路と称される。アクティブマトリクス型表示装置において、このようなアドレス回路として、シフトレジスタを用いた方式は、例えば、特開昭57−41078公報に開示されており、また、アドレス回路として、ANDゲートやNANDゲートを用いたデコーダ回路を用いた方式は、例えば、特開昭62−265696公報に開示されている。
【0004】
従来、このような周辺駆動回路は公知の半導体集積回路上に形成され、TAB法等のボンディング法により、ガラス基板上のマトリクスと接続される方式が採用されていたが、マトリクスの大容量化やマトリクス面積の縮小化にともない、行信号線や列信号線の間隔が縮小すると、周辺駆動回路をも、マトリクスと同じ基板上に形成すること(モノリシック化)が求められるようになった。例えば、TAB法は機械的な圧着方式であるので、配線を100μm以下の間隔で接続することは困難であった。これに対し、マトリクスと同じ基板上に周辺駆動回路を形成する方式では、フォトリソグラフィー法が採用できるので、理想的にはデザインルールと同程度まで配線間隔を縮小できることが可能である。
【0005】
【発明が解決しようとする課題】
しかし、近年、画素面積が小さくなるにつれ、回路配置上の問題点が指摘されるようになった。すなわち、モノリシックに周辺駆動回路を形成したとしても、各信号線に信号を供給する回路の幅は、信号線の間隔以下におさめる必要があった。例えば、周辺回路のシフトレジスタの各段は、10個程度のトランジスタにより構成されているので、これらが、各信号線の幅に収まるように回路配置する必要があった。例えば、5μmのデザインルールで回路を設計する場合には、信号線の幅は30μmが限度であった。そのため、画素の面積も30μm×30μm以上となった。
【0006】
また、行信号線の駆動に関しては、従来の方式では、マトリクスの上から下(または下から上)に順次駆動する方式が採用されていたため、通常の映像表示のように1行おきに走査する、いわゆるインターレース表示ができず、高速の運動をする映像を表示する点で不利であった。また、通常のビデオ信号(インターレース方式)を非インターレース方式に変換する必要があった。
また、液晶を用いた表示装置においては、隣接する画素の蓄積電荷により、当該画素の蓄積電荷(すなわち映像情報)に対する干渉を抑制する意味で、ライン反転表示やドット反転表示が採用されているが、そのためには、映像情報を変換する作業が必要とされていた。
【0007】
また、マトリクスが大容量化するにしたがい、動作速度も高速化した。例えば、VGA規格(640×480ドット)の場合には、9MHzの速度であるが、EWS規格では、30MHz以上となる。モノリシックに形成される周辺駆動回路は多結晶シリコンのように、単結晶シリコンより劣る半導体材料を用いて形成されるため、動作速度が高速化することは好ましいことではなかった。
本発明は上記問題点の少なくとも1つを解決することを課題とする。
【0008】
【課題を解決するための手段】
上述の問題点を解決するために、本発明の第1は、
マトリクスを構成する行に信号を供給する行駆動回路が少なくとも2か所に設けられ、かつ、該行駆動回路は、並列に配置されており、
該行駆動回路のうちの第1の行駆動回路より信号を供給される任意の一つの行信号線に隣接する行信号線は、前記第1の行駆動回路ではない、行駆動回路より信号が供給される構成を有する。
【0009】
また、本発明の第2は、
マトリクスを構成する列に信号を供給する列駆動回路が少なくとも2か所に設けられ、かつ、該列駆動回路は、並列に配置されており、
該列駆動回路のうちの第1の列駆動回路より信号を供給される任意の一つの列信号線に隣接する列信号線は、前記第1の列駆動回路ではない、列駆動回路より信号が供給される構成を有する。
【0010】
本発明の第1においては、行駆動回路はマトリクスを挟んだ両端、すなわち、その1つはマトリクスの左に、他の1つはマトリクスの右に設けられるという構成をとってもよいし、いずれもが、マトリクスの左もしくは右のいずれか一方に設けられるという構成をとってもよい。
本発明の第2においても、列駆動回路はマトリクスを挟んだ両端、すなわち、その1つはマトリクスの上に、他の1つはマトリクスの下に設けられるという構成をとってもよいし、いずれもが、マトリクスの上もしくは下のいずれか一方に設けられるという構成をとってもよい。
【0011】
さらに、本発明の行駆動回路もしくは列駆動回路は、いずれもがシフトレジスタ回路をアドレス回路として用いてもよいし、デコーダ回路をアドレス回路として用いてもよいし、いずれか一方のみがシフトレジスタ回路をアドレス回路として、あるいは、デコーダ回路をアドレス回路として用いてもよい。
本発明の第1もしくは第2において、アドレス回路としてシフトレジスタを用いた駆動回路を2か所以上に分離して設ける場合、第1の駆動回路の最終段より出力された選択信号が、第2の駆動回路の初段に入力される構成を有せしめてもよい。
【0012】
本発明の第1もしくは第2において、アドレス回路としてデコーダ回路を用いた駆動回路を2か所以上に分離して設ける場合、これらのデコーダ回路は同じカウンター回路により制御される構成を有せしめてもよい。
また、本発明の第2において、複数の列信号線を異なる列駆動回路を用いて同時に駆動する構成を有せしめてもよい。
【0013】
【作用】
本発明の第1および/または第2によって、1つの信号線あたり(1段あたりの)の駆動回路の専有幅(実質的な専有幅)を縮小することができる。例えば、列駆動回路について、駆動回路を2か所に設けると、各駆動回路から延びる列信号線の数は、それまでの半分とすることができる。すなわち、信号線の幅が変わらないものとすれば、それまでの2倍の列信号線を配置することができる。すなわち、同じ面積で2倍の画素を配置することができる。
【0014】
より具体的に述べると、これまで、列駆動回路の全体の幅(長さ)が19.2mmで、列信号線が640本あったとすると、1つの列信号線あたりの間隔は30μmであり、これが、1段あたり許容される専有幅である。ところが、本発明の第2により、2か所に列駆動回路を設けると、専有幅をそのままに、さらに、640本の列信号線を追加することができる。合計、1280本の列信号線が設けられるので、1つの列信号線あたりの専有幅は15μmと計算される。もちろん、1つの列駆動回路から延びる各信号線の間隔は30μmのままであるので、15μmという数字は実質的な専有幅という意味しかない。しかし、いずれにせよ、マトリクスの規模を大きくすることができる。
【0015】
また、列駆動回路の全体の幅を半分とすると、1つの列駆動回路より320本の列信号線しか接続できないが、列駆動回路は2つあるので、列信号線の数自体は変わらず、結果的に画素の微細化、集積化となる。列駆動回路を3つ、4つとすれば、マトリクスの規模は3倍、4倍と拡大あるいは集積化できる。以上の議論は行信号線、行駆動回路についても同様である。
【0016】
さらに、本発明を利用すれば、1行おきに走査(インターレース走査)することも可能である。そのためには、アドレス回路としてシフトレジスタを用いた駆動回路を用いる場合には、第1の駆動回路の最終段より出力された選択信号が、第2の駆動回路の初段に入力されるようにすればよいし、アドレス回路としてデコーダ回路を用いた駆動回路を用いる場合には、デコーダ回路は同じカウンター回路により制御されるようにすればよい。
【0017】
同様に2行おき、3行おきという走査も、列駆動回路を3個、4個と設け、これらを連携して駆動させることによって可能である。
逆に、複数の列駆動回路を実質的に同時(すなわち、回路の配線長の差等に基づく非意図的な信号の遅延以外には、信号の遅延がないこと)に駆動することにより、複数の列信号線に同時に映像信号を供給することができ、よって、列駆動回路の動作周波数を低減させることが可能である。例えば、VGA規格において、列駆動回路を4つ設け、これらを同時に駆動すると、1つの列駆動回路に接続する列信号線の数は160本であり、1つの列駆動回路の動作周波数は、1/4の2.3MHzである。
【0018】
さらに、本発明の第2において、隣接する列信号線が、当該信号線とは別の列駆動回路によって駆動される構成とすることにより同じ画面において、第1の列駆動回路からは正の映像信号を、第2の列駆動回路からは負の映像信号を、それぞれ供給することにより、隣接する列の間で、映像信号の極性の異なるライン反転が可能である。ドット反転も同様に可能である。
以下に実施例を示し、より詳細に本発明を記述する。
【0019】
【実施例】
〔実施例1〕 図1に本発明の1実施例を示す。図1(A)は本実施例のブロック図を示す。本実施例は、簡略化のため、6行14列のマトリクス(106)としたが、より大規模なマトリクスでも同様である。該マトリクスを駆動するために、第1の列駆動回路(101)と第2の列駆動回路(104)が設けられる。本実施例では、第1の列駆動回路をマトリクスの上に、第2の列駆動回路をマトリクスの下に形成した。各列駆動回路は、各信号線に対応した出力回路(103)、(105)を経て、列信号線(112)、(113)に接続される構成となっている。また、行信号線(114)は行駆動回路(102)によって、信号が供給される。
【0020】
列駆動回路(101)、(104)には、ビデオ信号がビデオ信号線(107)と(109)によって、それぞれ供給され、また、行駆動回路(102)にはクロック信号がクロック信号線(108)によって供給される。図示されていないが、同様なクロック信号は、列駆動回路(101)と(104)にも供給される。また、出力回路(103)、(105)は行信号線のクロック信号と同期したラッチパルス信号によって駆動される。ラッチパルスはラッチ信号線(110)、(111)によって、出力回路に供給される。(図1(A))
【0021】
1つの行とその周辺の列に着目した図面を図1(B)もしくは図1(C)に示す。図1(B)は単純マトリクス方式の場合であり、行信号線(114)と列信号線(112)、(113)の交差により、画素(115)、(116)が形成される。ここで、列信号線(112)は第1の列駆動回路(101)によって、信号が供給されるものの、隣接する列信号線(113)には、第2の列駆動回路(104)によって信号が供給される。(図1(B))
図1(C)は能動素子としてトランジスタを用いたアクティブマトリクス方式のもので、列信号線と列駆動回路の関係は、図1(B)と全く同じである。ただし、画素(115)、(116)はトランジスタと静電容量の複合した回路によって構成される。(図1(C))
【0022】
各行各列を拡大したのを図7に示す。図7は以下の実施例においても同様に使用される。図7(A)は行駆動回路・列駆動回路ともアドレス回路としてシフトレジスタを用いたものである。列駆動回路のシフトレジスタは(701)で示される。シフトレジスタにはクロックパルス(703)が送られ、これによって、順次シフトする信号が出力される。列駆動回路は、このようなシフトレジスタとアナログスイッチ(705)、アナログメモリ(706)によって構成される。ビデオ信号線(713)より供給されたビデオ信号はアナログスイッチ(705)によってサンプリングされ、アナログスイッチ(706)によって、ホールドされる。
【0023】
その後、ラッチ信号線(714)によってスイッチ(707)が開閉し、アナログバッファー(708)によって増幅されたビデオ信号が、マトリクス(709)上の列信号線(711)に供給される。図7の例では、マトリクスは能動素子としてトランジスタを用いたアクティブマトリクス方式である。
また、列駆動回路のシフトレジスタは(702)で示される。シフトレジスタにはクロックパルス(704)が送られ、これによって、順次シフトする信号が出力される。クロックパルス(704)は、前述の区ロックパルス(703)とは異なるものが用いられる。これは、行駆動回路の動作周波数が、列駆動回路のものに比較して小さいためである。行駆動回路はこのようなシフトレジスタによって構成される。
【0024】
シフトレジスタ(702)より出力された選択信号は、そのままマトリクス(709)上の行信号線(710)に供給される。行信号線(710)は、すなわち画素(712)のトランジスタのゲートに接続しているので、選択信号によって選択された時点で、列信号線に供給されていた映像信号が画素(712)に取り込まれる。(図7(A))
アドレス回路として、特開昭62−265696に開示されるようなデコーダ回路を用いる場合には、図7(B)で示される回路を、図7(A)のシフトレジスタに置き換えればよい。また、列駆動回路のみを、あるいは行駆動回路のみをデコーダ回路とすることも可能である。(図7(B))
【0025】
以上では、アナログスイッチ、アナログメモリーによるアナログ方式を示したが、公知のデジタル方式でも同様にできる。
本実施例では、列駆動回路(101)と(104)に接続する列信号線の数は、それぞれ7本であリ、全部で14本である。このように列駆動回路を2つとすることにより、画素密度を2倍とすることができた。
【0026】
〔実施例2〕 図2に本発明の1実施例を示す。図2(A)は本実施例のブロック図を示す。本実施例は、簡略化のため、6行14列のマトリクス(206)とした。該マトリクスを駆動するために、第1の列駆動回路(201)と第2の列駆動回路(202)が設けられる。本実施例では、いずれの列駆動回路もマトリクスの上に形成した。各列駆動回路は、各信号線に対応した出力回路(203)、(204)を経て、列信号線(213)、(214)に接続される構成となっている。また、行信号線(212)は行駆動回路(205)によって信号が供給される。
【0027】
列駆動回路(201)、(202)には、ビデオ信号がビデオ信号線(207)と(208)によって、それぞれ供給され、また、行駆動回路(205)にはクロック信号がクロック信号線(209)によって供給される。図示されていないが、同様なクロック信号は、列駆動回路(201)と(202)にも供給される。また、出力回路(203)、(205)は行信号線のクロック信号と同期したラッチパルス信号によって駆動される。ラッチパルスはラッチ信号線(210)、(211)によって、出力回路に供給される。(図2(A))
【0028】
1つの行とその周辺の列に着目した図面を図2(B)もしくは図2(C)に示す。図2(B)は単純マトリクス方式の場合であり、行信号線(212)と列信号線(213)、(214)の交差により、画素(215)、(216)が形成される。ここで、列信号線(214)は第1の列駆動回路(201)によって、信号が供給されるものの、隣接する列信号線(213)には、第2の列駆動回路(202)によって信号が供給される。(図2(B))
図2(C)は能動素子としてトランジスタを用いたアクティブマトリクス方式のもので、列信号線と列駆動回路の関係は、図2(B)と全く同じである。ただし、画素(215)、(216)はトランジスタと静電容量の複合した回路によって構成される。(図2(C))
【0029】
〔実施例3〕 図3に本発明の1実施例を示す。図3(A)は本実施例のブロック図を示す。本実施例は、簡略化のため、11行7列のマトリクス(305)とした。該マトリクスを駆動するために、第1の行駆動回路(303)と第2の行駆動回路(304)が設けられる。本実施例では、第1の行駆動回路(303)はマトリクスの左に、第2の行駆動回路(304)はマトリクスの右に形成された。各行駆動回路から、行信号線(311)、(312)に信号が供給される。また、列信号線(310)には、列駆動回路(301)より、各信号線に対応した出力回路(302)を経て、映像信号が供給される。
【0030】
列駆動回路(301)には、ビデオ信号がビデオ信号線(306)によって供給され、また、行駆動回路(303)、(304)にはクロック信号がクロック信号線(307)、(308)によって供給される。クロック信号線(307)と(308)に供給されるクロック信号のタイミングによって、マトリクスを順次走査したり、1行おきに走査したりできる。図示されていないが、同様なクロック信号は、列駆動回路(301)にも供給される。また、出力回路(302)もラッチパルス信号によって駆動される。ラッチパルスはラッチ信号線(309)によって、出力回路に供給される。(図3(A))
【0031】
1つの列とその周辺の行に着目した図面を図3(B)もしくは図3(C)に示す。図3(B)は単純マトリクス方式の場合であり、列信号線(310)と行信号線(311)、(312)の交差により、画素(313)、(314)が形成される。ここで、行信号線(312)は第1の列駆動回路(303)によって信号が供給されるものの、隣接する行信号線(311)には、第2の列駆動回路(304)によって信号が供給される。(図3(B))
図3(C)は能動素子としてトランジスタを用いたアクティブマトリクス方式のもので、行信号線と行駆動回路の関係は、図3(B)と全く同じである。ただし、画素(313)、(314)はトランジスタと静電容量の複合した回路によって構成される。(図3(C))
【0032】
〔実施例4〕 図4に本発明の1実施例を示す。図4(A)は本実施例のブロック図を示す。本実施例は、簡略化のため、11行7列のマトリクス(405)とした。該マトリクスを駆動するために、第1の行駆動回路(403)と第2の行駆動回路(404)が設けられる。本実施例では、いずれの行駆動回路もマトリクスの左に形成された。各行駆動回路から、行信号線(411)、(412)に信号が供給される。また、列信号線(410)には、列駆動回路(401)より、各信号線に対応した出力回路(402)を経て、映像信号が供給される。
【0033】
列駆動回路(401)には、ビデオ信号がビデオ信号線(406)によって供給され、また、行駆動回路(403)、(404)にはクロック信号がクロック信号線(407)、(408)によって供給される。クロック信号線(407)と(408)に供給されるクロック信号のタイミングによって、マトリクスを順次走査したり、1行おきに走査したりできる。図示されていないが、同様なクロック信号は、列駆動回路(401)にも供給される。また、出力回路(402)もラッチパルス信号によって駆動される。ラッチパルスはラッチ信号線(409)によって、出力回路に供給される。(図4(A))
【0034】
1つの列とその周辺の行に着目した図面を図4(B)もしくは図4(C)に示す。図4(B)は単純マトリクス方式の場合であり、列信号線(410)と行信号線(411)、(412)の交差により、画素(413)、(414)が形成される。ここで、行信号線(411)は第1の列駆動回路(403)によって信号が供給されるものの、隣接する行信号線(412)には、第2の列駆動回路(404)によって信号が供給される。(図4(B))
図4(C)は能動素子としてトランジスタを用いたアクティブマトリクス方式のもので、行信号線と行駆動回路の関係は、図4(B)と全く同じである。ただし、画素(413)、(414)はトランジスタと静電容量の複合した回路によって構成される。(図4(C))
【0035】
〔実施例5〕 図5(A)に本発明の1実施例のブロック図を示す。本実施例は、簡略化のため、8行14列のマトリクス(505)とした。該マトリクスを駆動するために、第1の行駆動回路(502)と第2の行駆動回路(503)が設けられる。本実施例では、第1の行駆動回路(502)はマトリクスの左に、第2の行駆動回路(503)はマトリクスの右に形成された。各行駆動回路からは行信号線に信号が供給される。また、列信号線には、第1の列駆動回路(501)と第2の列駆動回路(504)より、各信号線に対応した出力回路を経て、映像信号が供給される。本実施例では、第1の列駆動回路(501)はマトリクスの上に、第2の列駆動回路(504)はマトリクスの下に形成した。このように、行駆動回路と列駆動回路をそれぞれ2か所に分散することにより、画素密度を4倍に増大せしめることができた。(図5(A))
【0036】
〔実施例6〕 図5(B)に本発明の1実施例のブロック図を示す。本実施例は、簡略化のため、8行14列のマトリクス(510)とした。該マトリクスを駆動するために、第1の行駆動回路(508)と第2の行駆動回路(509)が設けられる。本実施例では、第1の行駆動回路(508)はマトリクスの左に、第2の行駆動回路(509)はマトリクスの右に形成された。各行駆動回路からは行信号線に信号が供給される。また、列信号線には、第1の列駆動回路(506)と第2の列駆動回路(507)より、各信号線に対応した出力回路を経て、映像信号が供給される。本実施例では、いずれの列駆動回路ともマトリクスの上に形成した。(図5(B))
【0037】
〔実施例7〕 図6(A)に本発明の1実施例のブロック図を示す。本実施例は、簡略化のため、8行14列のマトリクス(605)とした。該マトリクスを駆動するために、第1の行駆動回路(602)と第2の行駆動回路(603)が設けられる。本実施例では、いずれの行駆動回路ともマトリクスの左に形成された。各行駆動回路からは行信号線に信号が供給される。また、列信号線には、第1の列駆動回路(601)と第2の列駆動回路(604)より、各信号線に対応した出力回路を経て、映像信号が供給される。本実施例では、第1の列駆動回路(601)はマトリクスの上に、第2の列駆動回路(604)はマトリクスの下に形成した。(図6(A))
【0038】
〔実施例8〕 図6(B)に本発明の1実施例のブロック図を示す。本実施例は、簡略化のため、8行14列のマトリクス(610)とした。該マトリクスを駆動するために、第1の行駆動回路(608)と第2の行駆動回路(609)が設けられる。本実施例では、いずれの行駆動回路ともマトリクスの左に形成された。各行駆動回路からは行信号線に信号が供給される。また、列信号線には、第1の列駆動回路(606)と第2の列駆動回路(607)より、各信号線に対応した出力回路を経て、映像信号が供給される。本実施例では、いずれの列駆動回路ともマトリクスの上に形成した。(図6(B))
【0039】
〔実施例9〕 図8(A)に本発明の1実施例のブロック図を示す。本実施例は、簡略化のため、11行27列のマトリクス(806)とした。該マトリクスを駆動するために、第1の行駆動回路(804)と第2の行駆動回路(805)が設けられる。本実施例では、第1の行駆動回路(804)はマトリクスの左に、第2の行駆動回路(805)はマトリクスの右に形成された。各行駆動回路からは行信号線に信号が供給される。また、列信号線には、第1の列駆動回路(801)、第2の列駆動回路(802)、第3の列駆動回路(803)より、各信号線に対応した出力回路(図示せず)を経て、映像信号が供給される。本実施例では、いずれの列駆動回路ともマトリクスの上に形成した。このような回路において、第1乃至第3の列駆動回路を実質的に同時に(同じタイミングで)駆動し、かつ、各列駆動回路に別々の映像信号を供給すると、列駆動回路の動作周波数を通常の1/3とすることができる。(図8(A))
【0040】
〔実施例10〕 図8(B)に本発明の1実施例のブロック図を示す。本実施例は、簡略化のため、11行27列のマトリクス(813)とした。該マトリクスを駆動するために、第1の行駆動回路(809)と第2の行駆動回路(810)が設けられる。本実施例では、第1の行駆動回路(809)はマトリクスの左に、第2の行駆動回路(810)はマトリクスの右に形成された。各行駆動回路からは行信号線に信号が供給される。
【0041】
また、列信号線には、第1の列駆動回路(807)、第2の列駆動回路(808)、第3の列駆動回路(811)、第4の列駆動回路(812)より、各信号線に対応した出力回路(図示せず)を経て、映像信号が供給される。本実施例では、第1および第2の列駆動回路(807)、(809)は、マトリクスの上に、第3および第4の列駆動回路(811)、(812)はマトリクスの下に形成した。このような回路において、第1乃至第4の列駆動回路を同じタイミングで駆動し、かつ、各列駆動回路に別々の映像信号を供給すると、列駆動回路の動作周波数を通常の1/4とすることができる。(図8(B))
【0042】
〔実施例11〕 図9乃至図12を用いて、本発明を用いたライン反転の方法について説明する。例えば、図9(A)には、ある行の映像信号を示す。このような比較的単調な映像信号をライン反転するには、従来の方式においては、順次シフトする信号を供給する構造であるから、図9(B)に示されるような信号に変換して、a〜z列に各信号を順次分配する必要があった。しかしながら、本発明を利用すれば、上記のような煩わしさは省略できる。
【0043】
本実施例においては、まず、もとの映像信号を半分に圧縮し(すなわち、映像信号を行の半分のものとし)、さらに、同じ映像信号で極性の逆のものを追加する。(図9(C)
そして、これを特定のポイントでサンプリングすると、図9(D)のようになる。このようにして得られた信号を、例えば、図10(A)で示される構成を有するシフトレジスタによって分配する。図面を簡略化する目的から、図10(A)においては、16列(a〜p列)までしか図示していないが、26列(a〜z列)でも同様にできる。注目すべきは、第1のシフトレジスタ(SR1)の最終段(o列)の選択信号は第2のシフトレジスタ(SR2)の初段(b列)に入力されるようになっていることである。(図10(A))
【0044】
そして、全体の列を通してみると、a、b、c、d、e、...と列が並んでいるが、各シフトレジスタからは、交互に列が接続されている。したがって、このような回路で図9(D)の信号を順次分配して、ある行の各列について信号を並べると、図9(E)のようになる。これは、従来のライン反転の信号と同じである。すなわち、本実施例で明らかになったように、本発明を用いれば、ライン反転動作を簡便におこなえる。
【0045】
以上は、シフトレジスタをアドレス回路として用いた場合であったが、デコーダ回路をアドレス回路として用いた場合にも同様にできる。この場合のデコーダー回路としては図10(B)に示されるようなものを用いればよい。図面を簡略化する目的から、図10(B)においては、カウンターの桁数は4つ(2〜2、4ビットすなわち、16行分)しか表示していないが、26列の表示をするには、さらに1ビット追加すればよいだけで、基本的な概念は同じである。(図10(B))
【0046】
そして、各ビット線に図11で示されるような信号を供給すると、まず、第1のデコーダ(DC1)のa、c、e、g、i、k、m、oというように、順次各列に信号を出力した後、第2のデコーダ(DC2)に移り、b、d、f、h、j、l、n、pというように、順次各列に信号を出力する。すなわち、図10(A)の2つのシフトレジスタ、SR1とSR2でおこなったのと同じ動作がおこなわれる。
【0047】
以上の動作においては、2つのデコーダ、DC1とDC2は分離しているものの、1つのカウンター回路(Counter)によって駆動される異なる回路であり、このような回路に1つのビデオ信号をビデオコントローラ(VideoCTR)より供給することによって、マトリクス(Matrix)において、ライン反転をおこなうという特徴を有する。このような特徴は、図12にまとめられる。(図12)
【0048】
【発明の効果】
本発明の効果は、作用の項でまとめられている。すなわち、
(1)画素の大規模化、集積化の効果がある。
(2)インターレース方式の表示ができる。
(3)ライン反転が容易である。
(4)列駆動回路の動作周波数を低減できる。
である。このような効果を有する本発明は特許されるにふさわしい価値を有するものと信じる。
【図面の簡単な説明】
【図1】実施例1の回路ブロック図等
【図2】実施例2の回路ブロック図等
【図3】実施例3の回路ブロック図等
【図4】実施例4の回路ブロック図等
【図5】実施例5および実施例6の回路ブロック図
【図6】実施例7および実施例8の回路ブロック図
【図7】実施例1他のアクティブマトリクス方式の回路図等
【図8】実施例9および実施例10の回路ブロック図
【図9】実施例11のライン反転の信号を得る方法を説明する図
【図10】実施例11のアドレス回路の例
【図11】実施例11のアドレス回路としてデコーダ回路を用いた場合の信号
【図12】実施例11のアドレス回路としてデコーダ回路を用いた場合の回路ブロック図
【符号の説明】
101 第1の列駆動回路
102 行駆動回路
103 出力回路
104 第2の列駆動回路
105 出力回路
106 マトリクス
107 映像信号線
108 クロック信号線
109 映像信号線
110 ラッチ信号線
111 ラッチ信号線
112 列信号線
113 列信号線
114 行信号線
115 画素
116 画素

Claims (4)

  1. 複数の画素がマトリクス状に配置され、
    該マトリクスを構成する列に信号を供給する列駆動回路が、該マトリクスと同じ基板上の少なくとも2か所に設けられ、かつ、該列駆動回路は、並列に配置されており、
    該列駆動回路のうちの第1の列駆動回路より信号を供給される任意の一つの列信号線の隣の列信号線は、前記第1の列駆動回路ではない、第2の列駆動回路より信号が供給される表示装置であって、
    前記第1の列駆動回路が、第1のシフトレジスタ回路をアドレス回路として用いる方式により構成され、
    前記第2の列駆動回路が、第2のシフトレジスタ回路をアドレス回路として用いる方式により構成され、
    もとの映像信号を半分の時間に圧縮して第1の信号にし、
    前記第1の信号に前記第1の信号と極性が逆の信号を追加し、
    前記第1の信号を前記第1のシフトレジスタ回路によって分配して前記一つの列信号線に入力し、
    前記第1のシフトレジスタ回路の最終段より出力された選択信号を前記第2のシフトレジスタ回路の初段に入力して前記第1の信号を反転させた信号を前記一つの列信号線の隣の列信号線に入力することを特徴とする表示装置。
  2. 請求項1において、前記第1の列駆動回路と前記第2の列駆動回路は、同じカウンター回路により制御されることを特徴とする表示装置。
  3. 複数の画素がマトリクス状に配置され、
    該マトリクスを構成する列に信号を供給する列駆動回路が、該マトリクスと同じ基板上の少なくとも2か所に設けられ、かつ、該列駆動回路は、並列に配置されており、
    該列駆動回路のうちの第1の列駆動回路より信号を供給される任意の一つの列信号線の隣の列信号線は、前記第1の列駆動回路ではない、第2の列駆動回路より信号が供給される表示装置において、
    前記第1の列駆動回路が、第1のシフトレジスタ回路をアドレス回路として用いる方式により構成され、
    前記第2の列駆動回路が、第2のシフトレジスタ回路をアドレス回路として用いる方式により構成され、
    もとの映像信号を半分の時間に圧縮して第1の信号にし、
    前記第1の信号に前記第1の信号と極性が逆の信号を追加し、
    前記第1の信号を前記第1のシフトレジスタ回路によって分配して前記一つの列信号線に入力し、
    前記第1のシフトレジスタ回路の最終段より出力された選択信号を前記第2のシフトレジスタ回路の初段に入力して前記第1の信号を反転させた信号を前記一つの列信号線の隣の列信号線に入力することを特徴とする表示装置の駆動方法。
  4. 請求項3において、前記第1の列駆動回路と前記第2の列駆動回路は、同じカウンター回路により制御されることを特徴とする表示装置の駆動方法。
JP33605495A 1995-11-29 1995-11-29 表示装置及びその駆動方法 Expired - Fee Related JP3597287B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP33605495A JP3597287B2 (ja) 1995-11-29 1995-11-29 表示装置及びその駆動方法
US08/757,929 US6380919B1 (en) 1995-11-29 1996-11-27 Electro-optical devices
KR1019960061461A KR100323913B1 (ko) 1995-11-29 1996-11-29 반도체장치
KR1020010045395A KR100378885B1 (ko) 1995-11-29 2001-07-27 반도체 표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33605495A JP3597287B2 (ja) 1995-11-29 1995-11-29 表示装置及びその駆動方法

Publications (2)

Publication Number Publication Date
JPH09152574A JPH09152574A (ja) 1997-06-10
JP3597287B2 true JP3597287B2 (ja) 2004-12-02

Family

ID=18295232

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33605495A Expired - Fee Related JP3597287B2 (ja) 1995-11-29 1995-11-29 表示装置及びその駆動方法

Country Status (3)

Country Link
US (1) US6380919B1 (ja)
JP (1) JP3597287B2 (ja)
KR (2) KR100323913B1 (ja)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6437766B1 (en) 1998-03-30 2002-08-20 Sharp Kabushiki Kaisha LCD driving circuitry with reduced number of control signals
JP2000075836A (ja) * 1998-09-02 2000-03-14 Sharp Corp 有機el発光装置とその駆動方法
JP2000258748A (ja) * 1999-03-10 2000-09-22 Nec Corp 液晶表示装置
JP2000258750A (ja) * 1999-03-11 2000-09-22 Toshiba Corp 液晶表示装置
JP2002123228A (ja) * 2000-10-17 2002-04-26 Seiko Epson Corp 電気光学パネル、その駆動方法および電子機器
JP3696512B2 (ja) * 2001-02-13 2005-09-21 シャープ株式会社 表示素子駆動装置およびそれを用いた表示装置
KR100803163B1 (ko) * 2001-09-03 2008-02-14 삼성전자주식회사 액정표시장치
JP3811644B2 (ja) * 2001-12-12 2006-08-23 株式会社日立製作所 液晶表示装置
KR100831302B1 (ko) * 2001-12-22 2008-05-22 엘지디스플레이 주식회사 액정표시장치를 이용한 휴대 정보 단말기
KR100860239B1 (ko) * 2002-04-08 2008-09-25 삼성전자주식회사 액정표시장치
JP3757899B2 (ja) 2002-05-07 2006-03-22 株式会社豊田自動織機 駆動用半導体装置及び表示装置ならびに輝度バランス調整方法
US6809719B2 (en) * 2002-05-21 2004-10-26 Chi Mei Optoelectronics Corporation Simultaneous scan line driving method for a TFT LCD display
AU2003283098A1 (en) 2002-11-04 2004-06-07 Ifire Technology Corp. Method and apparatus for gray-scale gamma correction for electroluminescent displays
JP2005005227A (ja) * 2003-06-16 2005-01-06 Hitachi Displays Ltd 有機el発光表示装置
TWI268468B (en) * 2004-04-12 2006-12-11 Himax Tech Ltd Liquid crystal on silicon panel and driving method thereof
JPWO2005101359A1 (ja) * 2004-04-13 2008-03-06 ローム株式会社 有機el表示装置
KR101055203B1 (ko) * 2004-08-19 2011-08-08 엘지디스플레이 주식회사 액정 표시 장치
JP4196924B2 (ja) * 2004-10-07 2008-12-17 セイコーエプソン株式会社 電気光学装置、その駆動方法および電子機器
TWI348139B (en) * 2006-08-24 2011-09-01 Wintek Corp A lcd scan lines driving method
KR101337256B1 (ko) * 2007-02-14 2013-12-05 삼성디스플레이 주식회사 표시 장치의 구동 장치 및 이를 포함하는 표시 장치
WO2008139693A1 (ja) * 2007-04-26 2008-11-20 Sharp Kabushiki Kaisha 液晶表示装置
US8471793B2 (en) * 2007-04-27 2013-06-25 Sharp Kabushiki Kaisha Liquid crystal display device
JP5245292B2 (ja) * 2007-05-30 2013-07-24 カシオ計算機株式会社 シフトレジスタ回路及び表示装置
JP2009037165A (ja) * 2007-08-03 2009-02-19 Sony Corp 表示装置および表示方法
TWI406234B (zh) * 2008-05-07 2013-08-21 Au Optronics Corp 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法
CN101762915B (zh) * 2008-12-24 2013-04-17 北京京东方光电科技有限公司 Tft-lcd阵列基板及其驱动方法
CN101847379B (zh) * 2009-03-27 2012-05-30 北京京东方光电科技有限公司 液晶显示器的驱动电路和驱动方法
TWI406249B (zh) * 2009-06-02 2013-08-21 Sitronix Technology Corp 液晶點反轉驅動電路
JP2011232568A (ja) * 2010-04-28 2011-11-17 Seiko Epson Corp 電気光学装置及び電子機器
US20120081347A1 (en) * 2010-09-30 2012-04-05 Apple Inc. Low power inversion scheme with minimized number of output transitions
US8686990B2 (en) 2011-04-08 2014-04-01 Sharp Kabushiki Kaisha Scanning signal line drive circuit and display device equipped with same
JP5887973B2 (ja) * 2012-02-13 2016-03-16 セイコーエプソン株式会社 電気光学装置、電気光学装置の駆動方法および電子機器
WO2013168603A1 (ja) * 2012-05-11 2013-11-14 シャープ株式会社 走査信号線駆動回路およびそれを備える表示装置
KR20130129009A (ko) 2012-05-18 2013-11-27 삼성디스플레이 주식회사 표시 장치
KR102064152B1 (ko) 2013-11-08 2020-02-12 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
US10685614B2 (en) 2016-03-17 2020-06-16 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, and electronic device

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4338600A (en) * 1980-07-14 1982-07-06 Texas Instruments Incorporated Liquid crystal display system having temperature compensation
JPS5741078A (en) 1980-08-22 1982-03-06 Seiko Epson Corp Synchronizing circuit of matrix television
US4745485A (en) * 1985-01-28 1988-05-17 Sanyo Electric Co., Ltd Picture display device
EP0241562B1 (en) * 1985-10-16 1992-06-24 Sanyo Electric Co., Ltd Liquid crystal display device
JPH0766256B2 (ja) 1986-09-17 1995-07-19 三洋電機株式会社 画像表示装置
EP0269744B1 (en) 1986-05-13 1994-12-14 Sanyo Electric Co., Ltd Circuit for driving an image display device
JPH0766252B2 (ja) 1986-05-13 1995-07-19 三洋電機株式会社 画像表示装置の駆動回路
US4870493A (en) * 1986-08-01 1989-09-26 Hitachi, Ltd. Solid-state matrix array imaging device controlled by vertical scanning registers for read-out and for photo-sensitivity control
US4822142A (en) * 1986-12-23 1989-04-18 Hosiden Electronics Co. Ltd. Planar display device
JP2852042B2 (ja) * 1987-10-05 1999-01-27 株式会社日立製作所 表示装置
US4922240A (en) * 1987-12-29 1990-05-01 North American Philips Corp. Thin film active matrix and addressing circuitry therefor
JPH0378726A (ja) 1989-08-22 1991-04-03 Asahi Glass Co Ltd 画像表示装置
JP2957799B2 (ja) * 1992-03-31 1999-10-06 シャープ株式会社 表示装置の表示駆動用サンプルホールド回路
US5781164A (en) * 1992-11-04 1998-07-14 Kopin Corporation Matrix display systems
JP3341378B2 (ja) 1993-08-25 2002-11-05 富士通株式会社 シリコン結晶中の水素濃度測定方法及びシリコン結晶の製造方法
JPH0766252A (ja) 1993-08-25 1995-03-10 Tokyo Electron Ltd プローブカード
TW277129B (ja) * 1993-12-24 1996-06-01 Sharp Kk
US5844538A (en) * 1993-12-28 1998-12-01 Sharp Kabushiki Kaisha Active matrix-type image display apparatus controlling writing of display data with respect to picture elements
US5642129A (en) * 1994-03-23 1997-06-24 Kopin Corporation Color sequential display panels

Also Published As

Publication number Publication date
KR100323913B1 (ko) 2002-06-24
US6380919B1 (en) 2002-04-30
JPH09152574A (ja) 1997-06-10
KR100378885B1 (ko) 2003-04-07

Similar Documents

Publication Publication Date Title
JP3597287B2 (ja) 表示装置及びその駆動方法
US5021774A (en) Method and circuit for scanning capacitive loads
KR100342790B1 (ko) 액티브매트릭스장치
EP1058232B1 (en) Liquid crystal display
US7508479B2 (en) Liquid crystal display
KR100468562B1 (ko) 고선명 액정 표시 장치
KR100887039B1 (ko) 표시 장치
JP3294114B2 (ja) データ信号出力回路および画像表示装置
KR100939270B1 (ko) 시프트 레지스터 블록 및 이를 구비한 데이터 신호선구동회로와 표시장치
US20020054005A1 (en) Matrix display devices
KR950010753B1 (ko) 매트릭스 표시장치
JP2000310963A (ja) 電気光学装置の駆動回路及び電気光学装置並びに電子機器
US6507332B1 (en) Active-matrix-type image display and a driving method thereof
JP4727038B2 (ja) 隣接した列のグループ内を交互走査制御されるマトリクスディスプレイスクリーンへの表示方法
US7746306B2 (en) Display device having an improved video signal drive circuit
JPH05108030A (ja) 液晶パネルの駆動回路
CN101042480B (zh) 扫描信号线驱动装置、液晶显示装置和液晶显示方法
JPH0230509B2 (ja)
JPH065478B2 (ja) アクティブマトリクス回路
JPH02214817A (ja) 液晶表示装置およびその駆動方法
US20050088432A1 (en) Display device having an improved video signal drive circuit
JP2002049359A (ja) アクティブマトリクス液晶表示素子
JP4551519B2 (ja) 表示装置
JPH04281429A (ja) 液晶表示装置
JPH0752333B2 (ja) アクティブマトリクス型液晶表示装置及びその製造方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040506

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040511

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040611

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040629

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20040730

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040831

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040908

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080917

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080917

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090917

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090917

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090917

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100917

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100917

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110917

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110917

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120917

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120917

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120917

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130917

Year of fee payment: 9

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees