CN1162867C - 能选择执行存储体的自刷新操作的动态随机存取存储器 - Google Patents
能选择执行存储体的自刷新操作的动态随机存取存储器 Download PDFInfo
- Publication number
- CN1162867C CN1162867C CNB001027905A CN00102790A CN1162867C CN 1162867 C CN1162867 C CN 1162867C CN B001027905 A CNB001027905 A CN B001027905A CN 00102790 A CN00102790 A CN 00102790A CN 1162867 C CN1162867 C CN 1162867C
- Authority
- CN
- China
- Prior art keywords
- refresh
- bank
- memory bank
- signal
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40615—Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40622—Partial refresh of memory arrays
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
Abstract
一种能够选择性地仅针对多个存储体的一部分执行自刷新操作的动态随机存取存储器(DRAM),包括多个用于选择存储体存储单元字行的行译码器、用于产生在自刷新模式期间连续变化的内部地址的地址发生器、刷新存储体指定电路和存储体选择译码器。所述自刷新操作仅仅针对所选择的存储体或其中已经存储了数据的存储体执行,从而使功率损耗最小。
Description
技术领域
本发明涉及一种半导体存储器件,特别是涉及一种用于执行与重新充电所存储数据的刷新操作相关的动态随机存取存储器。
背景技术
半导体存储器件大致上被分为动态随机存取存储器(DRAM)和静态随机存取存储器(SRAM)。在SRAM中,一个单位单元是由4个构成锁存机构的晶体管构成的。除非电源被中断,否则所存储的数据是不会丢失的。因此,不需要刷新操作。但是,在DRAM中,一个单位单元是由一个晶体管和一个电容器构成的,数据被存储在所述电容器中。在半导体基片上形成的电容器不可能与周边电路完全绝缘,从而由于电流泄漏而导致存储在存储器单元中的数据被破坏。因此,需要对存储在所述存储器单元中的数据周期性地重新充电。在借助于外部施加的命令信号顺序改变内部地址的同时,执行半导体存储器件的自刷新。
根据高集成、大容量半导体存储器件的最新趋势,多个存储体被安装在一个存储器芯片内。每个存储体都能够输出预定量的数据。安装在最近已经被开发出来的、包括无绳电话、数据库、结合有个人数据援助(PDA)的奔腾型计算机等系统上的DRAM,当它们仅仅使用用于存储备用模式期间系统所需数据的专用存储体时,在数据通信期间使用大量的存储体。为了构成所述PDA系统,必须使功率损耗最小。
图1的框图示出了一个与传统DRAM自刷新操作相关的电路。在说明中,为了便于解释,示出了具有4个存储体101_i(i是从0到4的一个整数)的一个DRAM。在图1中,简略示出了与自刷新操作有关的部分而与所述自刷新操作无关的部分未被示出。
各存储体101_i具有以列和行安排的多个存储体。行译码器103_i规定相应存储体中的行地址。列译码器105_1和105_2规定相应存储体中的列地址。刷新引入检测器107检测自刷新操作的引入以产生一个刷新指令信号PRFH。随着内部地址连续变化,内部地址发生器和计数器109自发地产生用于一自刷新操作的计数地址FRA1到FRAn。开关111在正常模式期间接收外部地址A1到An,而在刷新模式期间接收所述计数地址FRA1到FRAn,以便将这些地址作为内部地址RA1到RAn传输给行译码器103_i。
所述自刷新操作是以下述方式执行的。响应外部输入的一个命令信号,所述半导体存储器件进入到自刷新模式。然后,按照预定的间隔连续增加或减少所述行地址。通过改变所述行地址连续选择一个存储单元的字行。在对应于所选择的字行的电容器中累积的电荷被一个读出放大器放大,然后被再次存储到所述电容器中。经过这样的刷新操作,所存储的数据被保持而不会丢失。在读出放大存储在所述电容器中的数据时,所述自刷新操作将耗费大量的电流。
在图1所示的传统的DRAM中,所述自刷新操作是针对所有的存储体进行的。换言之,即使是数据仅仅被存储在一个特定的存储体中,也要对所有的存储体执行所述自刷新操作。
另外,虽然通常存在用于每个存储体的内部电压发生器113i(i是从0到4的整数)包括反向偏压发生器或内部电源电压发生器,但是,它们都工作在刷新操作期间。
发明内容
如上所述,传统的DRMA针对所有的存储体进行自刷新操作,从而导致不必要的电流损耗。另外,如果进入自刷新操作模式,用于每个存储体的所有电压发生器都工作,从而进一步增加了电流的损耗。
为了解决上述问题,本发明的一个目的是提供一种具有多个存储体的动态随机存取存储器(DRAM),所述DRAM能够选择性地只针对部分存储体执行自刷新操作。
本发明的另一个目的是提供一种DRAM,它能够通过控制与选择自刷新操作相关的内部电压发生部分的操作从而减少功率损耗。
因此,为了实现本发明的第一个目的,提供了一种动态随机存取存储器(DRAM),包括具有多个以列和行排列的存储单元的多个存储体,其中,所述DRAM在自刷新模式下能够选择性地对存储在每个存储体中的数据进行刷新,所述DRAM包括:多个行译码器,用于选择所述存储体的存储单元的字行;一个地址发生器,用于在自刷新模式期间产生连续变化的内部地址;对应于各存储体的多个电压发生器(219-1~219-4),用于向各个存储体提供内部电压;一个刷新存储体指定电路,用于产生用于指定将被刷新的一个存储体的刷新存储体指定信号;和一个存储体选择译码器,用于根据所述内部地址的信息指定将被所述刷新存储体指定信号刷新的一个或多个存储体,并将刷新地址提供给与被指定存储体对应的行译码器,并且根据刷新存储体指定信号,分别将译码信号(PREF a~PREF d)提供给对应于所指定的存储体的电压发生器;其中,多个电压发生器中的每一个被使能,以响应相应的译码信号。
根据本发明的另一个方面,提供了为了实现所述第二目的,提供了一种动态随机存取存储器(DRAM),包括:多个能够被单独存取的存储体;与各存储体对应的多个电压发生器,用于向所述存储体提供内部电压;和一个自刷新控制器,用于在自刷新操作期间选择性地针对所述多个存储体当中的一个或多个存储体执行自刷新操作,其中,被使能电压发生器的数量是由执行自刷新操作的存储体的数量确定的;其中,选择控制信号区分激活的存储体和未激活的存储体,其中只在激活的存储体上执行自刷新操作,并且在对激活的存储体上执行自刷新操作期间未激活的存储体处于未激活状态。
根据本发明的DRAM,所述刷新操作仅仅针对所选择的其中存储有数据的一个或多个存储体执行,而不是象传统的DRAM那样刷新所有的存储体,因此电流的损耗最小。另外,由于只有那些与被执行刷新操作的存储体对应的内部电压发生器被驱动,从而进一步减少了电流损耗。
附图说明
结合附图对本发明最佳实施例的详细描述,本发明的上述目的和优点将会变得更加明显。其中:
图1的框图示出了与传统DRAM的刷新操作相关的电路;
图2的框图示出了根据本发明最佳实施例能够对每个存储体选择性地执行自刷新操作的DRAM;
图3详细地示出了图2所示的刷新进入检测器;
图4示出了图3所示的各种信号的时序;
图5的电路示出了图2所示的开关;
图6的电路示出了图2所示的刷新控制器,其中,所述刷新控制信号是由外部地址产生的;
图7的电路示出了图2所述刷新控制器的一个例子,其中,所述刷新控制信号是由一个控制熔丝控制的;
图8示出了图2所示刷新控制器的另一种电路;
图9的电路详细地示出了图2所示的译码器;
图10的电路示出了图2所示存储体选择译码器,其中,所述存储体是由刷新存储体指定信号选择的;
图11的电路详细地示出了图10所示的前置译码器;
图12详细地示出了图10所示前置译码器的另一个电路;
图13示出了图2所述存储体选择译码器的另一个电路,其中,被刷新存储体的数量可以被变化的进行控制;和
图14的电路示出了图2所示的内部电压发生器。
具体实施方式
为了更好地理解本发明、其运行优点和目的,下面将结合附图对本发明的最佳实施例进行描述。在各附图中相同的标号表示相同的元件。
图2的框图示出了根据本发明一个最佳实施例与能够针对每个存储体选择性地执行自刷新操作的DRAM的刷新操作相关的电路。
参看图2,根据本发明一个最佳实施例的能够针对每个存储体选择性地执行自刷新操作的DRAM包括多个存储体。在本说明中,为了便于理解,借助于举例的方式描述了具有4个存储体201_i(其中,i是从1到4的一个整数)的一个DRAM。
各个存储体201_i都具有以列和行排列的多个存储单元。于所述各存储体对应设置的行译码器203_i指定相应存储体中的行地址。例如,行地址203_1选择存储体201_1中的一个行地址。
列译码器205_1和205_2指定相应存储体中的列地址。例如,列译码器205_1选择存储体201_1和201_2中的列地址。
响应进入到所述自刷新模式,刷新进入检测器207产生刷新指令信号PRFH。换言之,如果进入到所述自刷新模式,所述刷新指令信号PRFH被激活为逻辑“高”电平。下面结合图3详细描述刷新进入检测器207的结构和操作。
内部地址发生器和计数器209在自刷新操作期间产生长达每个预定周期的脉冲并响应所述脉冲产生连续增加的计数地址FRA1到FRAn。所述计数地址FRA1到FRAn的组合连续改变被指定的行地址。开关211在一般模式下接收外部地址A1到An和在所述刷新模式下响应在刷新进入检测器207中产生的刷新指令信号PRFH接收计数地址FRA1到FRAn以产生内部地址RA1到RAn。下面结合图5详细描述开关211的操作。
回过头来看图2,除了包括在所述传统DRAM中的电路之外,本发明的DRAM还包括一个存储体选择译码器213、一个译码器215和一个刷新控制器217。所述译码器215和刷新控制器217可以由本发明的刷新存储体指定电路构成。另外,存储体选择译码器213、译码器215和刷新控制器217可以由本发明的刷新控制电路构成。
译码器215产生第一到第四刷新存储体指定信号PRFE_i(i是从1到4的一个整数)。利用第一到第四刷新存储体指定信号PREF_1到PREF_4确定将被刷新的存储体。
刷新控制器217产生刷新控制信号RCON1和RCON2并将它们提供给译码器215。可以有比两个刷新控制信号RCON1和RCON2更多的刷新控制信号。所述刷新控制信号RCON1和RCON2用于控制选择将被刷新的存储体。下面结合图6、7和8详细描述所述刷新控制器217。
译码器215在自刷新模式下译码所述刷新控制信号RCON1和RCON2以产生第一到第四刷新存储体指定信号PREF_1到PREF_4。下面将结合图9详细描述译码器215。
存储体选择译码器213在自刷新模式下接收第一到第四刷新存储体指定信号PREF_1到PREF_4和内部地址RA1到RAn。存储体选择译码器213将刷新地址DRAai(其中,i是从1到4的一个整数)提供给由第一到第四刷新存储体指定信号PREF_1到PREF_4及其组合选择的存储体的行译码器。
例如,在由第一到第四刷新存储体指定信号PREF_1到PREF_4选择存储体201_1(图2)并随后将其刷新的情况下,内部地址RA1到RAn的数据被作为刷新地址DRAa1到DRAa4提供给行译码器203_1,该行译码器203_1选择存储体201_1的存储单元的一个行地址。下面将结合图10到13描述所述存储体选择译码器213。
内部电压发生器219(i=1-4)向与各存储体201_i相关的电路提供DC电压,并可以包括从一个反馈偏压电压发生器中选择的一个或多个电路,一个内部电源电压发生器和其它的内部电压发生电路。在本发明的DRAM中,内部电压发生器113_i被用于每个存储体并只有在对相应的存储体执行自刷新操作时才被驱动。这里,为便于解释起见,仅仅针对所述自刷新模式示意性的描述了对每个存储体所述内部电压发生器219_i被使能的情况。但是,对于本技术领域内的普通计数人员来讲很明显,除了所述自刷新模式以外,本发明可以被应用于所有的操作模式中。
下面结合图14详细描述内部电压发生器219_i(i=1-4)的一个典型的例子。
图3的电路图详细地示出了图2所示的刷新进入检测器207和图4示出了图3所示各种信号的时序。下面参看图3和图4描述所述刷新进入检测器207的结构和操作。
刷新检测器207包括一个进入检测部分301、一个锁存部分303和一个结束检测部分305。进入检测部分301借助于内部时钟信号PCLK、第一内部时钟使能信号PCKE1、片选信号/CS、列地址选通信号/RAS和写选通信号/WE检测刷新模式的进入。换言之,如果所述半导体存储器件进入刷新模式,进入检测部分301的输出信号N302变成逻辑“高”状态。
锁存部分303锁存所述进入检测部分301的输出信号N302以产生刷新指令信号PRFH。如果所述自刷新操作结束,所述结束检测部分305响应第二内部时钟使能信号PCKE2将所述进入检测部分301的输出信号N302下拉到逻辑“低”状态。
内部时钟使能信号发生器307响应所述时钟使能信号CKE产生第一和第二内部时钟使能信号PCKE1和PCKE2。内部时钟发生器309响应时钟信号CLK产生所述内部时钟信号PCLK。
参看图4,所述时钟信号CLK是半导体存储器件的主时钟,所述内部时钟信号PLCK是以和时钟信号CLK的上升沿同步关系被激活的一个脉冲。时钟使能信号CKE是指令下一个时钟有效性的一个信号。当执行所述自刷新操作时,本发明中的时钟使能信号CKE变“低”。所述第一内部时钟使能信号PCKE1是响应所述时钟使能信号CKE的下降沿而产生的一个逻辑“高”脉冲。所述第二内部时钟使能信号PCKE2是响应所述时钟使能信号CKE的上升沿而产生的一个逻辑“低”脉冲。
因此,如果片选信号/CS、列地址选通信号/RAS和行地址选通信号/RAS都变成逻辑“低”电平和时钟使能信号CKE变成逻辑“高”电平,则刷新指令信号PRFH被锁存为逻辑“高”电平,这意味着进入了一个自刷新模式。另外,如果时钟使能信号CKE变成逻辑“高”电平,所述刷新指令PRFH信号被锁存为逻辑“低”电平,这意味着结束自刷新模式。
图5的电路示出了图2所示的开关211。参看图2,开关211接收外部地址A1到An或计数地址FRA1到FRAn以产生内部地址RA1到RAn。换言之,在所述刷新指令信号PRFH处于逻辑“高”电平的自刷新模式期间,传输门501被导通。因此,内部地址RA1到RAn被锁存为与计数地址FRA1到FRAn相同的数据。另外,在所述刷新指令信号PRFH处于逻辑“低”电平的一般模式期间,传输门503被导通。因此,内部地址RA1到RAn被锁存为与外部地址A1到An相同的数据。
图6示出了图2所示由外部地址产生所述刷新控制信号的刷新控制器217。为便于解释起见,例如,由外部地址A10和A11产生刷新控制信号RCON1和RCON2。但是,所述地址不必须是A10或A11。在本发明中它将被描写为由所述外部地址A10和A11产生所述刷新控制信号RCON1和RCON2。但是,一个刷新控制信号是由一个外部地址产生的。
参看图6,刷新控制器217包括传输门601、NMOS晶体管603和锁存器605。传输门601在模式登录设置信号PMRS处于逻辑“高”电平的周期中接收规定的外部地址A10和A11。这里,在例如/RAS、/CAS、/CS和/WE的DRAM控制信号的组合被激活的周期中,所述模式登录设置信号PMRS被激活为逻辑“高”电平。
所述NMOS晶体管603由予充电信号PRE选通,所述予充电信号PRE在内部加电周期或电源电压期间被激活达一个预定时间。另外,锁存器605锁存由被传输门601传输的外部地址A10和A11产生的信号N602或所述予充电信号PRE。
因此,在予充电周期内,所述刷新控制信号RCON1和RCON2被锁存为逻辑“低”电平。在所述予充电信号被锁存为逻辑“低”电平之后,在所述模式登录设置信号PMRS处于逻辑“高”电平的周期内输入的外部地址A10和A11被传输门601传输。
在这一级,由外部地址A10和A11产生所述刷新控制信号RCON1和RCON2。换言之,在外部地址A10和A11处于逻辑“高”电平的情况下,刷新控制信号RCON1和RCON2被锁存为逻辑“高”电平。另外,在外部地址A10和A11处于逻辑“低”电平的情况下,刷新控制信号RCON1和RCON2被锁存为逻辑“低”电平。
在图6所示的刷新控制器217中,在所述外部地址A10和A11指定用于存储数据的存储体的情况下,本发明只针对其中存储了数据的存储体执行本发明DRAM中的刷新操作。
图7示出了图2所示其中所述刷新控制信号RCON1和RCON2由控制熔丝控制的刷新控制器217的另一个例子。这里,为便于解释起见,由控制熔丝FUSE1和FUSE2产生所述刷新控制信号RCON1和RCON2。
图7所示的刷新控制器217包括控制熔丝FUSE1和FUSE2、NMOS晶体管701、锁存器703和缓冲器705。NMOS晶体管701具有相对较大的电阻元件。因此,如果控制熔丝FUSE1和FUSE2被熔断,NMOS晶体管701的漏极端N702变“低”。这里,刷新控制信号RCON1和RCON2被锁定为逻辑“高”电平。
在图7所示的刷新控制器中,在还被提供有利用用于指定与存储数据相关的存储体的地址信息执行熔断所述控制熔丝FUSE1和FUSE2的装置的情况下,仅仅针对其中存储了数据的存储体执行本发明DRAM中的刷新操作。
图8示出了图2所示刷新控制器217的另一个电路,在该电路中,与图6所示类似,所述刷新控制信号是由外部地址产生的。参看图8,刷新控制器217包括一个传输门801和一个锁存器803。传输门801在第一内部时钟使能信号PCKE1和内部时钟信号PCLK处于逻辑“高”电平期间接收外部地址A10和A11。锁存器803锁存由传输门801传输的外部地址A10和A11以产生刷新控制信号RCON1和RCON2。换言之,在所述外部地址A10和A11处于逻辑“高”电平的情况下,刷新控制信号RCON1和RCON2被锁定为逻辑“高”电平。另外,在所述外部地址信号A10和A11处于逻辑“低”电平的情况下,刷新控制信号RCON1和RCON2被锁定为逻辑“低”电平。
图9详细地示出了图2所示译码器215的电路。参看图9,译码器215包括在其中刷新指令信号PRFH处于逻辑“高”电平的刷新模式期间被使能的4个NAND门909、911、913和915以及用于译码刷新控制信号RCON1和RCON2的另外4个NAND门901、903、905和907。
在所述刷新模式下,如果刷新控制信号RCON1和RCON2都处于逻辑“低”电平,则NAND门901的输出信号N902变“低”。NAND门909的输出信号、即所述第一刷新存储体指定信号PREF_1变“高”。
在所述刷新模式下,如果刷新控制信号RCON1处于逻辑“高”电平而RCON2处于逻辑“低”电平,则NAND门903的输出信号N904变“低”。NAND门911的输出信号、即所述第二刷新存储体指定信号PREF_2变“高”。
在所述刷新模式下,如果刷新控制信号RCON1处于逻辑“低”电平而RCON2处于逻辑“高”电平,则NAND门905的输出信号N906变“低”。NAND门913的输出信号、即所述第三刷新存储体指定信号PREF_3变“高”。
在所述刷新模式下,如果刷新控制信号RCON1和RCON2都处于逻辑“低”电平,则NAND门907的输出信号N908变“低”。NAND门915的输出信号、即第四刷新存储体指定信号PREF_4变“高”。
图10示出了图2所示其中所述存储体是由所述刷新存储体指定信号选择的存储体选择译码器213的电路。参看图10,所述存储体选择译码器213包括4个缓存器1001、1003、1005和1007以及4个前置译码器1011、1013、1015和1017。
缓存器1001、1003、1005和1007缓存所述第一到第四刷新存储体指定信号PRE_1到PREF_4以产生第一到第四译码信号PREF_j(j=a、b、c和d)。因此,第一到第四译码信号PREF_a到PREF_d与第一到第四刷新存储体指定信号PREF_1到PREF_4具有相同的信息。参看图2,第一到第四译码信号PREF_a到PREF_d被分别提供给内部电压发生器219_1到219_4,并对它们进行控制。
参看图10,响应第一到第四译码信号PREF_a到PREF_d,所述前置译码器1011、1013、1015和1017被使能。另外,被使能的前置译码器1011、1013、1015和1017接收内部地址RA1到RAn以产生刷新地址DRAji(其中,j=a、b、c和d和i=1到n)。下面参照图11和12详细描述前置译码1011、1013、1015和1017。
下面描述在所述第一刷新存储体指定信号PREF_1被激活的情况下图10所示存储体选择译码器213的操作。如果所述第一刷新存储体指定信号PREF_1被激活,则第一译码信号PREF_a被激活。当第一译码信号PREF_a被激活时,第一前置译码器1011被使能。因此,第一刷新地址DRAai(i=1到n)与所述内部地址RA1到RAn具有相同的信息。第一刷新地址DRAai(i=1到n)被传输给用于译码第一存储体201_1(图2)各行的第一行译码器203_1,并随后传输给第一存储体201_1的刷新存储单元。
在存储体选择译码器213中,当第一刷新存储体指定信号PREF_1被激活时,第二到第四刷新存储体指定信号PREF_2到PREF_4被去激活和第二到第四前置译码器1013、1015和1017被禁止。由此,第二到第四刷新地址DRAji(j=b、c和d,i=1到n)被保持在予充电状态的逻辑“低”电平。由此,不对第二到第四存储体201_2到201_4的存储单元执行刷新操作。在能够使用图10所示选择译码器213针对每个存储体选择性地执行刷新操作的DRAM的情况下,只能选择一个存储体并向它提供刷新地址。
参看图9和10,在如下刷新控制信号RCON1和RCON2的基础上选择所述存储体:
表1
RCON1 | RCON2 | 存储体选择 |
0 | 0 | 第一存储体 |
0 | 1 | 第二存储体 |
1 | 0 | 第三存储体 |
1 | 1 | 第四存储体 |
图11示出了图10所示前置译码器的详细电路。由于第一到第四前置译码器具有相同的结构,所以,这里只示意性地描述第一前置译码器1011。
参看图11,所述第一前置译码器1011是由NAND门1101和反向器1103构成的。通过激活第一译码信号PREF_a使能所述NAND门1101。由此,所述第一刷新地址DRAai(i=1到n)具有与内部地址RAi(i=1到n)相同的信息。
图12详细地示出了图10所示前置译码器的另一个电路。参见图12,图12所示第一前置译码器1011包括NAND门1201、传输门1203、NMOS晶体管1205和锁存器1207。NAND门1201接收第一译码信号PREF_a和第一予充电控制信号PDRE。另外,NAND门1201的输出信号N1202控制传输门1203。所述第一予充电信号PERE在予充电周期处于逻辑“低”状态,并在予充电周期之后变成“高”电平。
传输门1203响应NAND门1201的输出信号N1202接收内部地址RAi(i=1到n)。NMOS晶体管1205向所述第一刷新地址DRAai(i=1到n)予充电,从而使所述第一前置译码器1011的输出信号响应在所述予充电周期被激活的第二予充电控制信号PDRA变成逻辑“低”电平。锁存器1207锁存由传输门1203传输的信号或来自NMOS晶体管1205的予充电信号。
因此,如果所述予充电周期结束和第一译码信号PRDF_a被激活,所述刷新地址DRAai(i=1到n)被锁定以使其具有与内部地址RAi(i=1到n)相同的信息。
图13示出了图2所示存储体选择译码器的另一个电路。其中,将被刷新存储体的数量可以被控制地加以变化。参看图13,所述存储体选择译码器213包括4个逻辑元件1301、1303、1305和1307以及4个前置译码器1311、1313、1315和1317。
第一逻辑元件1301接收作为输入信号的第一到第四刷新存储体指定信号PREF_i(i=1到4)并执行OR操作以产生第一译码信号PREF_a′。第二逻辑元件1303接收作为输入信号的第二到第四刷新存储体指定信号PREF_i(i=2到4)并执行OR操作以产生第二译码信号PREF_b′。第三逻辑元件1305接收作为输入信号的第三到第四刷新存储体指定信号REF_i(i=3和4)并执行OR操作以产生第三译码信号PREF_c′。第四逻辑元件1307接收作为输入信号的第四刷新存储体指定信号PREF_4以产生第四译码信号PREF_d′。
如下所述,根据所述第一到第四刷新存储体指定信号PREF_i(i=1到4)的激活控制所述译码信号。
如果第一刷新存储体指定信号PREF_1被激活,那么,第一译码信号PREF_a′被激活和第二到第四译码信号PREF_b′到PREF_d′被禁止。由此,当第一刷新地址DRAai(i=1到n)具有与内部地址RA1到RAn相同的信息时,第二到第四刷新地址DRAbi、DRAci和DRAdi(i=1到n)被保持在予充电状态的逻辑“低”电平。因此,第一存储体201_1(图2)执行所述刷新操作和第二到第四存储体201_i(i=2到4)不执行所述刷新操作。
如果第二刷新存储体指定信号PREF_2被激活,那么,第一译码信号PREF_a′和第二译码信号PREF_b′被激活和第三和第四译码信号PREF_c′和PREF_d′,被禁止。因此,在第一和第二刷新地址DRAai和DRAbi(i=1到n)具有与内部地址RA1和RAn相同信息的同时,第三和第四刷新地址DRAci和DRAdi被保持在予充电状态的逻辑“低”电平。因此,第一和第二存储体201_1和201_2执行刷新操作和第三和第四存储体201_3和201_4不执行刷新操作。
如果第三刷新存储体指定信号PREF_3被激活,那么,第一到第三译码信号PREF_a′、PREF_b′、PREF_c′被激活和第四译码信号PREF_d′被禁止。由此,在第一到第三刷新地址DRAai、DRAbi和DRAci(i=1到n)具有与内部地址RA1到RAn相同信息的同时,第四刷新地址DRAdi(i=1到n)被保持在予充电状态的逻辑“低”电平。因此,第一到第三存储体201_1、201_2和201_3执行刷新操作和第四存储体201_4不执行刷新操作。
如果第四刷新存储体指定信号PREF_4被激活,则第一到第四译码信号PREF_a′、PREF_b′、PREF_c′和PREF_d′都被激活。由此,第一到第四刷新地址DRAai′、DRAbi′、DRAci′和DRAdi′(i=1到n)具有与内部地址RA1到RAn相同的信息。这样,第一和第二存储体201_1、201_2、201_3和201_4执行刷新操作。
图13所示的第一到第四前置译码器1311、1313、1315和1317可以由与图10所示1011、1013、1015和1017结构相同的结构组成,这里将省略对它们的描述。
图13所示的存储体选择译码器213可以具有不同数量的前置译码器。另外,在根据本发明的可选择执行一刷新操作的DRAM中,只有具有在其中存贮有数据的存贮单元的存贮体才被有选择地刷新。另外,可以使用图13所示的存储体选择译码器改变所述刷新存储体的数量。
图14的电路详细地示出了图1所示的内部电压发生器,其中,作为内部电压发生器的一个例子示出了一个内部电源电压发生器。但是,对于本专业技术领域内的普通技术人员来讲很明显,本发明也可以被应用于反向偏压发生器。另外,虽然只示出了第一内部电压发生器219_1,但是,本发明也可以被应用到第二到第四内部电压发生器219_i(i=2到4)上。
首先,在针对第一存储体201_1执行刷新操作的情况下,第一译码信号PREF_a变“高”。这样PMOS晶体管1401和1405截止,NMOS晶体管1407导通。因此,图14所示的内部电源电压发生器被使能产生一个内部电源电压PIVG,这与现有技术相同。由于对本专业技术领域内的普通技术人员来讲产生所述内部电源电压PIVG的工作原理是已知的,所以,这里省略对它们的详细解释。
在没有针对第一存储体201_1执行刷新操作的情况下,第一译码信号PREF_a变“低”。这样PMOS晶体管1401和1405导通,NMOS晶体管1407和PMOS晶体管1403截止。由此,图14所示的内部电源电压发生器被禁止从而停止工作。
如上所述,图14所示的内部电源电压发生器工作从而使得只有与被执行刷新操作的存储体对应的内部电压发生器工作。由此,只有与被执行刷新操作的存储体对应的内部电压发生器不执行停止操作。借此,极大地减少了功率损耗。
虽然仅仅针对本发明的最佳实施例进行了描述,但是,可以在不脱离本发明所附权利要求书及它们等效内容所规定的本发明的精神和范围的情况下做出各种修改。例如,虽然仅描述了由4个存储体构成的DRAM,但是所述存储体的数量可以增加或减少。另外,在本发明的说明书中以举例的方式描述了利用地址信号来产生所述刷新控制信号。但是,所述刷新控制信号也可以利用在刷新模式中没有使用的信号来产生。
因此,在不脱离所附权利要求书和经们的等效内容所规定的本发明的精神和范围的前提下可以做出各种修改。
Claims (7)
1.一种动态随机存取存储器(DRAM),包括具有多个以列和行排列的存储单元的多个存储体,其中,所述DRAM在自刷新模式下能够选择性地对存储在每个存储体中的数据进行刷新,所述DRAM包括:
多个行译码器,用于选择所述存储体的存储单元的字行;
一个地址发生器,用于在自刷新模式期间产生连续变化的内部地址;
对应于各存储体的多个电压发生器(219-1~219-4),用于向各个存储体提供内部电压;
一个刷新存储体指定电路,用于产生用于指定将被刷新的一个存储体的刷新存储体指定信号;和
一个存储体选择译码器,用于根据所述内部地址的信息指定将被所述刷新存储体指定信号刷新的一个或多个存储体,并将刷新地址提供给与被指定存储体对应的行译码器,并且根据刷新存储体指定信号,分别将译码信号(PREF a~PREF d)提供给对应于所指定的存储体的电压发生器;
其中,多个电压发生器中的每一个被使能,以响应相应的译码信号。
2.根据权利要求1所述的DRAM,其特征是所述刷新存储体指定电路包括:
一个刷新控制器,用于产生刷新控制信号,以控制对于将被刷新的存储体的选择;和
一个译码器,用于译码所述刷新控制信号以产生所述刷新存储体指定信号。
3.根据权利要求2所述的DRAM,其特征是所述刷新控制器响应一个预定的外部地址信号产生所述刷新控制信号。
4.根据权利要求2所述的DRAM,其特征是所述刷新控制器包括多个控制熔丝并响应所述控制熔丝的熔断产生所述刷新控制信号。
5.根据权利要求1所述的DRAM,其特征是所述存储体选择译码器将所述刷新地址提供给由所述刷新存储体指定信号选择的存储体。
6.根据权利要求1所述的DRAM,其特征是所述存储体选择译码器还包括至少一个被所述刷新存储体指定信号使能的前置译码器,用于将与所述内部地址对应的刷新地址提供给与被选择存储体对应的行译码器。
7.一种动态随机存取存储器(DRAM),包括:
多个能够被单独存取的存储体;
与各存储体对应的多个电压发生器,用于向所述存储体提供内部电压;和
一个刷新控制器,用于在自刷新操作期间选择性地针对所述多个存储体当中的一个或多个存储体执行自刷新操作,
其中,被使能电压发生器的数量是由执行自刷新操作的存储体的数量确定的;
其中,选择控制信号区分激活的存储体和未激活的存储体,其中只在激活的存储体上执行自刷新操作,并且在对激活的存储体上执行自刷新操作期间未激活的存储体处于未激活状态。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR541/1999 | 1999-01-12 | ||
KR19990000541 | 1999-01-12 | ||
KR1019990058273A KR100355226B1 (ko) | 1999-01-12 | 1999-12-16 | 뱅크별로 선택적인 셀프 리프레쉬가 가능한 동적 메모리장치 |
KR58273/1999 | 1999-12-16 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1264128A CN1264128A (zh) | 2000-08-23 |
CN1162867C true CN1162867C (zh) | 2004-08-18 |
Family
ID=26634562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB001027905A Expired - Lifetime CN1162867C (zh) | 1999-01-12 | 2000-01-12 | 能选择执行存储体的自刷新操作的动态随机存取存储器 |
Country Status (7)
Country | Link |
---|---|
US (1) | US6381188B1 (zh) |
EP (1) | EP1020866B1 (zh) |
JP (1) | JP2000215665A (zh) |
KR (1) | KR100355226B1 (zh) |
CN (1) | CN1162867C (zh) |
DE (1) | DE60033873T2 (zh) |
TW (1) | TW464864B (zh) |
Families Citing this family (86)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6570801B2 (en) * | 2000-10-27 | 2003-05-27 | Kabushiki Kaisha Toshiba | Semiconductor memory having refresh function |
KR100361658B1 (ko) * | 2000-11-30 | 2002-11-22 | 삼성전자 주식회사 | 반도체 메모리 장치 및 이 장치의 전압 레벨 조절방법 |
US6590822B2 (en) * | 2001-05-07 | 2003-07-08 | Samsung Electronics Co., Ltd. | System and method for performing partial array self-refresh operation in a semiconductor memory device |
US6629194B2 (en) * | 2001-05-31 | 2003-09-30 | Intel Corporation | Method and apparatus for low power memory bit line precharge |
KR100680942B1 (ko) * | 2001-06-28 | 2007-02-08 | 주식회사 하이닉스반도체 | 반도체 메모리의 셀프-리프레쉬 장치 |
DE10136544B4 (de) * | 2001-07-26 | 2004-02-12 | Infineon Technologies Ag | Integrierter dynamischer Speicher und Betriebsverfahren |
US6940774B2 (en) * | 2001-07-26 | 2005-09-06 | Infineon Technologies Ag | Integrated dynamic memory and operating method |
KR100437610B1 (ko) * | 2001-09-20 | 2004-06-30 | 주식회사 하이닉스반도체 | 정상 모드와 부분 어레이 셀프 리프레쉬 모드를 갖는저전력 반도체 메모리 장치 |
KR100424178B1 (ko) * | 2001-09-20 | 2004-03-24 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 내부어드레스 발생회로 |
US6625078B2 (en) * | 2002-02-11 | 2003-09-23 | United Memories, Inc. | Look-ahead refresh for an integrated circuit memory |
US6618314B1 (en) * | 2002-03-04 | 2003-09-09 | Cypress Semiconductor Corp. | Method and architecture for reducing the power consumption for memory devices in refresh operations |
US6944708B2 (en) * | 2002-03-22 | 2005-09-13 | Intel Corporation | Method of self-refresh in large memory arrays |
JP2003338193A (ja) * | 2002-05-21 | 2003-11-28 | Mitsubishi Electric Corp | 半導体メモリモジュール |
KR100481923B1 (ko) * | 2002-07-15 | 2005-04-13 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR100506057B1 (ko) * | 2002-07-15 | 2005-08-03 | 주식회사 하이닉스반도체 | 부분 어레이 셀프 리프레시를 수행하는 반도체 메모리 장치 |
KR100535071B1 (ko) * | 2002-11-07 | 2005-12-07 | 주식회사 하이닉스반도체 | 셀프 리프레쉬 장치 |
US7617356B2 (en) * | 2002-12-31 | 2009-11-10 | Intel Corporation | Refresh port for a dynamic memory |
KR100532456B1 (ko) | 2003-07-30 | 2005-11-30 | 삼성전자주식회사 | 메모리 컨트롤러 및 상기 메모리 컨트롤러를 구비하는반도체 장치 |
DE602004027519D1 (de) | 2003-09-24 | 2010-07-15 | Kyocera Corp | Mehrschichtiges piezoelektrisches bauelement |
KR100621619B1 (ko) | 2003-11-14 | 2006-09-13 | 삼성전자주식회사 | 리플레쉬 동작을 수행하는 반도체 메모리 장치 |
US7142478B2 (en) * | 2004-03-19 | 2006-11-28 | Infineon Technologies Ag | Clock stop detector |
US7099234B2 (en) * | 2004-06-28 | 2006-08-29 | United Memories, Inc. | Low power sleep mode operation technique for dynamic random access memory (DRAM) devices and integrated circuit devices incorporating embedded DRAM |
KR100609039B1 (ko) * | 2004-06-30 | 2006-08-10 | 주식회사 하이닉스반도체 | 입출력 라인 회로 |
KR100618858B1 (ko) * | 2004-08-31 | 2006-08-31 | 삼성전자주식회사 | 리프레쉬 수행 시 리프레쉬 할 뱅크의 개수를 가변할 수있는 반도체 메모리 장치 및 그 리프레쉬 방법 |
KR100618704B1 (ko) * | 2004-12-20 | 2006-09-08 | 주식회사 하이닉스반도체 | 메모리 장치의 mrs 설정동작 제어 방법 |
US7953921B2 (en) * | 2004-12-28 | 2011-05-31 | Qualcomm Incorporated | Directed auto-refresh synchronization |
KR100642759B1 (ko) * | 2005-01-28 | 2006-11-10 | 삼성전자주식회사 | 선택적 리프레쉬가 가능한 반도체 메모리 디바이스 |
US8111566B1 (en) | 2007-11-16 | 2012-02-07 | Google, Inc. | Optimal channel design for memory devices for providing a high-speed memory interface |
US10013371B2 (en) | 2005-06-24 | 2018-07-03 | Google Llc | Configurable memory circuit system and method |
US8089795B2 (en) | 2006-02-09 | 2012-01-03 | Google Inc. | Memory module with memory stack and interface with enhanced capabilities |
US8397013B1 (en) | 2006-10-05 | 2013-03-12 | Google Inc. | Hybrid memory module |
US20080028136A1 (en) | 2006-07-31 | 2008-01-31 | Schakel Keith R | Method and apparatus for refresh management of memory modules |
US8041881B2 (en) | 2006-07-31 | 2011-10-18 | Google Inc. | Memory device with emulated characteristics |
US8359187B2 (en) | 2005-06-24 | 2013-01-22 | Google Inc. | Simulating a different number of memory circuit devices |
US8077535B2 (en) | 2006-07-31 | 2011-12-13 | Google Inc. | Memory refresh apparatus and method |
US8386722B1 (en) | 2008-06-23 | 2013-02-26 | Google Inc. | Stacked DIMM memory interface |
US9171585B2 (en) | 2005-06-24 | 2015-10-27 | Google Inc. | Configurable memory circuit system and method |
KR101318116B1 (ko) * | 2005-06-24 | 2013-11-14 | 구글 인코포레이티드 | 집적 메모리 코어 및 메모리 인터페이스 회로 |
US8796830B1 (en) | 2006-09-01 | 2014-08-05 | Google Inc. | Stackable low-profile lead frame package |
US8130560B1 (en) | 2006-11-13 | 2012-03-06 | Google Inc. | Multi-rank partial width memory modules |
US9542352B2 (en) | 2006-02-09 | 2017-01-10 | Google Inc. | System and method for reducing command scheduling constraints of memory circuits |
US8081474B1 (en) | 2007-12-18 | 2011-12-20 | Google Inc. | Embossed heat spreader |
US8327104B2 (en) | 2006-07-31 | 2012-12-04 | Google Inc. | Adjusting the timing of signals associated with a memory system |
US8335894B1 (en) | 2008-07-25 | 2012-12-18 | Google Inc. | Configurable memory system with interface circuit |
US8090897B2 (en) | 2006-07-31 | 2012-01-03 | Google Inc. | System and method for simulating an aspect of a memory circuit |
US7392338B2 (en) | 2006-07-31 | 2008-06-24 | Metaram, Inc. | Interface circuit system and method for autonomously performing power management operations in conjunction with a plurality of memory circuits |
US8060774B2 (en) | 2005-06-24 | 2011-11-15 | Google Inc. | Memory systems and memory modules |
US8244971B2 (en) | 2006-07-31 | 2012-08-14 | Google Inc. | Memory circuit system and method |
US9507739B2 (en) | 2005-06-24 | 2016-11-29 | Google Inc. | Configurable memory circuit system and method |
US8438328B2 (en) | 2008-02-21 | 2013-05-07 | Google Inc. | Emulation of abstracted DIMMs using abstracted DRAMs |
US20080082763A1 (en) | 2006-10-02 | 2008-04-03 | Metaram, Inc. | Apparatus and method for power management of memory circuits by a system or component thereof |
US8055833B2 (en) | 2006-10-05 | 2011-11-08 | Google Inc. | System and method for increasing capacity, performance, and flexibility of flash storage |
US7386656B2 (en) | 2006-07-31 | 2008-06-10 | Metaram, Inc. | Interface circuit system and method for performing power management operations in conjunction with only a portion of a memory circuit |
KR100644221B1 (ko) | 2005-07-19 | 2006-11-10 | 삼성전자주식회사 | 반복 리프레쉬를 구동하는 리프레쉬 제어회로 및 이를포함하는 반도체 메모리 장치 |
JP2007035151A (ja) * | 2005-07-26 | 2007-02-08 | Elpida Memory Inc | 半導体メモリ装置およびメモリシステムのリフレッシュ制御方法 |
JP4428319B2 (ja) * | 2005-08-30 | 2010-03-10 | エルピーダメモリ株式会社 | 半導体記憶装置およびバンク・リフレッシュ方法 |
JP5242397B2 (ja) | 2005-09-02 | 2013-07-24 | メタラム インコーポレイテッド | Dramをスタックする方法及び装置 |
US7457185B2 (en) | 2005-09-29 | 2008-11-25 | Hynix Semiconductor Inc. | Semiconductor memory device with advanced refresh control |
KR100798772B1 (ko) * | 2005-09-29 | 2008-01-29 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR100689863B1 (ko) * | 2005-12-22 | 2007-03-08 | 삼성전자주식회사 | 반도체 메모리 장치 및 그에 따른 방법 |
US9632929B2 (en) | 2006-02-09 | 2017-04-25 | Google Inc. | Translating an address associated with a command communicated between a system and memory circuits |
US7286377B1 (en) * | 2006-04-28 | 2007-10-23 | Mosaid Technologies Incorporated | Dynamic random access memory device and method for self-refreshing memory cells with temperature compensated self-refresh |
US7724589B2 (en) | 2006-07-31 | 2010-05-25 | Google Inc. | System and method for delaying a signal communicated from a system to at least one of a plurality of memory circuits |
KR100806341B1 (ko) * | 2006-10-18 | 2008-03-03 | 삼성전자주식회사 | 부분 리프레쉬 동작을 수행하는 메모리 장치 및 방법 |
KR100854456B1 (ko) * | 2006-11-20 | 2008-08-27 | 주식회사 하이닉스반도체 | 리프레쉬 제어회로 |
JP4984872B2 (ja) * | 2006-12-15 | 2012-07-25 | 富士通セミコンダクター株式会社 | 半導体メモリ、半導体メモリの動作方法、メモリコントローラおよびシステム |
US8209479B2 (en) | 2007-07-18 | 2012-06-26 | Google Inc. | Memory circuit system and method |
US8080874B1 (en) | 2007-09-14 | 2011-12-20 | Google Inc. | Providing additional space between an integrated circuit and a circuit board for positioning a component therebetween |
KR100899394B1 (ko) * | 2007-10-31 | 2009-05-27 | 주식회사 하이닉스반도체 | 리프래쉬 제어 회로 |
KR100892729B1 (ko) * | 2007-12-27 | 2009-04-10 | 주식회사 하이닉스반도체 | 반도체 집적 회로 및 그의 리프레시 방법 |
KR100980403B1 (ko) * | 2008-09-10 | 2010-09-07 | 주식회사 하이닉스반도체 | 오토리프레쉬 제어회로 및 이를 이용하는 반도체 메모리 장치 |
KR100976408B1 (ko) * | 2008-11-06 | 2010-08-17 | 주식회사 하이닉스반도체 | 내부전압 발생회로 |
KR100974225B1 (ko) * | 2008-12-23 | 2010-08-06 | 주식회사 하이닉스반도체 | 임피던스 조정 주기 설정회로 및 반도체 집적회로 |
JP2010170596A (ja) * | 2009-01-20 | 2010-08-05 | Elpida Memory Inc | 半導体記憶装置 |
EP2441007A1 (en) | 2009-06-09 | 2012-04-18 | Google, Inc. | Programming of dimm termination resistance values |
JP2011086044A (ja) * | 2009-10-14 | 2011-04-28 | Ricoh Co Ltd | メモリバックアップ制御装置と画像形成装置と情報処理装置 |
KR101796116B1 (ko) | 2010-10-20 | 2017-11-10 | 삼성전자 주식회사 | 반도체 장치, 이를 포함하는 메모리 모듈, 메모리 시스템 및 그 동작방법 |
KR101239682B1 (ko) * | 2010-12-29 | 2013-03-06 | 에스케이하이닉스 주식회사 | 내부전압생성회로 및 반도체 집적회로 |
KR20130090633A (ko) | 2012-02-06 | 2013-08-14 | 삼성전자주식회사 | 반도체 메모리 장치의 리프레쉬 회로 및 리프레쉬 제어 방법 |
CN103426466B (zh) * | 2012-05-25 | 2016-12-14 | 安凯(广州)微电子技术有限公司 | 一种动态随机存取存储器的控制方法、装置和设备 |
KR102021401B1 (ko) * | 2012-08-30 | 2019-11-04 | 에스케이하이닉스 주식회사 | 메모리 장치 |
KR20150111936A (ko) | 2013-01-30 | 2015-10-06 | 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. | 메모리 모듈에서의 데이터의 런타임 백업 |
JP6163073B2 (ja) * | 2013-09-26 | 2017-07-12 | キヤノン株式会社 | 画像処理装置とその制御方法、及びプログラム |
KR102289001B1 (ko) | 2014-06-09 | 2021-08-13 | 삼성전자주식회사 | 솔리드 스테이드 드라이브 및 그것의 동작 방법 |
KR20170045795A (ko) * | 2015-10-20 | 2017-04-28 | 삼성전자주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
KR20210053017A (ko) | 2019-11-01 | 2021-05-11 | 삼성전자주식회사 | 프로세싱 소자를 포함하는 메모리 장치 및 상기 메모리 장치를 포함하는 메모리 시스템 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4758993A (en) * | 1984-11-19 | 1988-07-19 | Fujitsu Limited | Random access memory device formed on a semiconductor substrate having an array of memory cells divided into sub-arrays |
JPH0229989A (ja) * | 1988-07-19 | 1990-01-31 | Mitsubishi Electric Corp | ダイナミックランダムアクセスメモリ装置 |
US4961167A (en) * | 1988-08-26 | 1990-10-02 | Mitsubishi Denki Kabushiki Kaisha | Substrate bias generator in a dynamic random access memory with auto/self refresh functions and a method of generating a substrate bias therein |
US5404543A (en) * | 1992-05-29 | 1995-04-04 | International Business Machines Corporation | Method and system for reducing an amount of power utilized by selecting a lowest power mode from a plurality of power modes |
US5594699A (en) * | 1993-09-20 | 1997-01-14 | Fujitsu Limited | DRAM with reduced electric power consumption |
JPH09167488A (ja) * | 1995-12-18 | 1997-06-24 | Mitsubishi Electric Corp | 半導体記憶装置 |
IL121044A (en) * | 1996-07-15 | 2000-09-28 | Motorola Inc | Dynamic memory device |
KR100253081B1 (ko) * | 1997-06-25 | 2000-09-01 | 윤종용 | 셀프-리프레시 모드를 가지는 다이나믹 랜덤 액세스 메모리 장치 |
KR100381966B1 (ko) * | 1998-12-28 | 2004-03-22 | 주식회사 하이닉스반도체 | 반도체메모리장치및그구동방법 |
-
1999
- 1999-12-16 KR KR1019990058273A patent/KR100355226B1/ko active IP Right Grant
-
2000
- 2000-01-07 EP EP00300068A patent/EP1020866B1/en not_active Expired - Lifetime
- 2000-01-07 DE DE60033873T patent/DE60033873T2/de not_active Expired - Lifetime
- 2000-01-07 TW TW089100212A patent/TW464864B/zh not_active IP Right Cessation
- 2000-01-11 US US09/481,251 patent/US6381188B1/en not_active Expired - Lifetime
- 2000-01-12 JP JP2000004014A patent/JP2000215665A/ja active Pending
- 2000-01-12 CN CNB001027905A patent/CN1162867C/zh not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2000215665A (ja) | 2000-08-04 |
KR20000052491A (ko) | 2000-08-25 |
KR100355226B1 (ko) | 2002-10-11 |
US20020031030A1 (en) | 2002-03-14 |
TW464864B (en) | 2001-11-21 |
EP1020866A1 (en) | 2000-07-19 |
EP1020866B1 (en) | 2007-03-14 |
DE60033873D1 (de) | 2007-04-26 |
DE60033873T2 (de) | 2007-12-20 |
CN1264128A (zh) | 2000-08-23 |
US6381188B1 (en) | 2002-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1162867C (zh) | 能选择执行存储体的自刷新操作的动态随机存取存储器 | |
US7349278B2 (en) | DRAM and method for partially refreshing memory cell array | |
US6819617B2 (en) | System and method for performing partial array self-refresh operation in a semiconductor memory device | |
CN100590730C (zh) | 用于动态随机存取存储器的低功耗自动刷新电路和方法 | |
US20040034735A1 (en) | Programmable refresh scheduler for embedded DRAMs | |
KR100203724B1 (ko) | 계층승압 전원선 구성을 갖는 반도체 기억장치 | |
CN1881468A (zh) | 掉电模式期间保持数据的存储设备及其操作方法 | |
JP5151106B2 (ja) | 半導体メモリおよびシステム | |
CN1181632A (zh) | 动态存储器 | |
CN1171237C (zh) | 动态半导体存储器 | |
CN1110818C (zh) | 具有内电源电路的半导体集成电路器件 | |
CN1627441A (zh) | 锁存电路和包括该电路的同步存储器 | |
US20090092000A1 (en) | Semiconductor memory device with reduced current consumption | |
CN1280832C (zh) | 半导体存储装置和控制方法 | |
CN101075479A (zh) | 具有低电流消耗特性的半导体存储装置 | |
CN1855299A (zh) | 包含选择线的选择激活的随机存取存储器 | |
CN1577624A (zh) | 能够降低有效模式下电流消耗的半导体存储装置 | |
US6510094B2 (en) | Method and apparatus for refreshing semiconductor memory | |
CN1199182C (zh) | 采用了冗余方式的半导体存储器 | |
US11488651B2 (en) | Systems and methods for improving power efficiency in refreshing memory banks | |
CN100538885C (zh) | 用于改变在半导体存储器器件中的页长的电路和方法 | |
CN1926633A (zh) | 半导体存储器以及半导体存储器的操作方法 | |
CN1459797A (zh) | 可转换为双存储单元结构的半导体存储器 | |
CN1303101A (zh) | 有测试模式判断电路的半导体存储器 | |
JPH07192461A (ja) | 半導体記憶装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CX01 | Expiry of patent term | ||
CX01 | Expiry of patent term |
Granted publication date: 20040818 |