CN100590730C - 用于动态随机存取存储器的低功耗自动刷新电路和方法 - Google Patents
用于动态随机存取存储器的低功耗自动刷新电路和方法 Download PDFInfo
- Publication number
- CN100590730C CN100590730C CN02825349A CN02825349A CN100590730C CN 100590730 C CN100590730 C CN 100590730C CN 02825349 A CN02825349 A CN 02825349A CN 02825349 A CN02825349 A CN 02825349A CN 100590730 C CN100590730 C CN 100590730C
- Authority
- CN
- China
- Prior art keywords
- signal
- refresh
- predetermined
- state
- instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40611—External triggering or timing of internal or partially internal refresh operations, e.g. auto-refresh or CAS-before-RAS triggered refresh
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40615—Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4076—Timing circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/401—Indexing scheme relating to cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C2211/406—Refreshing of dynamic cells
- G11C2211/4065—Low level details of refresh operations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2211/00—Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C2211/401—Indexing scheme relating to cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C2211/406—Refreshing of dynamic cells
- G11C2211/4067—Refresh in standby or low power modes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Abstract
在DRAM自动刷新期间禁止用于指令和地址信号(106)的输入缓冲器(102)的功率节省电路(100)。在自动刷新结束时以不引起产生伪指令的方式重新使能输入缓冲器(102)。功率节省电路通过在用于指令信号的输入缓冲器禁止时将内部指令信号(116)偏置到“无操作”指令来防止伪指令。DRAM还可以处于一种其中在自动刷新结束时自动转换到低功率预充电模式的模式中来进一步降低DRAM的功耗。
Description
技术领域
本发明涉及动态随机存取存储器,更具体地,涉及在自动刷新模式中工作时用于降低这种存储器消耗的功率的电路和方法。
背景技术
集成电路的功耗可以是在一些应用中其为有用的重要因素。例如,在便携个人计算机中使用的存储器件消耗的功率极大地影响这种计算机在不需要由充电电池供电情况下所能使用的时间长度。因为必须限制存储器件产生的热量,所以即使其中不用电池供电的存储器件,功耗也是很重要的指标。
通常,存储器件的功耗随着存储器件的存储容量和工作速度的增加而增加。存储器件的功耗也受其工作模式的影响。例如,当动态随机存取存储器(“DRAM”)的存储单元正在进行刷新时,由于在存储单元阵列中的存储单元的行将以快速序列(rapid sequence)被启动,要消耗较大的功率,。每次启动存储单元行,每个存储单元的一对数字线切换为互补的电压,然后平衡(equilibrate),从而消耗相当数量的功率。由于阵列中列数随着存储器容量的增加而增加,因此启动每一行时所消耗的功率也相应增加。随着启动存储单元行速度的增加,功耗也随之增加。因此,随着DRAM的工作速度和容量继续增加,在这种DRAM中刷新存储单元期间的功耗也增加。
在DRAM刷新期间,存储单元阵列之外的其它元件也消耗功率。例如,DRAM器件通常包括大量输入缓冲器,以将大量控制和地址线连接到内部电路。当DRAM正在进行刷新时,这些输入缓冲器响应加到其各个输入端的控制和地址信号而不断开关。但是,在有些刷新模式中,DRAM不使用控制和地址信号。例如,在自动刷新模式中,将自动刷新指令加到DRAM。随后DRAM内部执行一个预定时间周期的刷新操作。在该时间周期内,DRAM不响应加到其输入缓冲器上的控制和地址信号。但是,在此期间,输入缓冲器不断开关。如上所述,因为在自动刷新周期期间没有使用通过输入缓冲器耦合的信号,在自动刷新周期期间开关如此大量的输入缓冲器将浪费电能。
在过去,已经尝试通过去掉除了用于时钟(“CLK”)和时钟使能(“CKE”)信号的输入缓冲器之外的所有输入缓冲器的电源来最小化自动刷新期间DRAM的功耗。但是,在自动刷新时,由于输入缓冲器随着每个时钟信号的跳变都翻转,让用于时钟的输入缓冲器工作导致输入缓冲器消耗大量功率。通过在自动刷新时去掉用于时钟信号的输入缓冲器的电源可以显著降低功耗。但是,这样做可能在自动刷新周期结束时记录伪指令。如在本领域中所知的,通常通过响应时钟信号的一个或两个沿而将指令信号锁存到各自的锁存器中来记录存储器指令。如果在自动刷新周期之后用于指令信号的输入缓冲器重新加电时出现时钟沿,可能记录对应于输入缓冲器的跳变状态的伪指令。虽然注意在输入缓冲器完成重新加电之前避免将时钟信号跳变加到存储器件,但是可能产生伪时钟信号跳变。如果当用于时钟信号的缓冲器重新加电时,时钟信号为逻辑高电平,则可能产生伪时钟信号跳变。伪时钟信号将记录任何对应于在用于指令信号的输入缓冲器的输出处的逻辑电平的伪指令。
在过去,已经尝试通过在自刷新周期期间去掉输入缓冲器的电源来降低在自刷新周期期间的功耗。对于自刷新指令,通过首先检测表示自刷新结束的CKE信号的低到高的跳变来避免伪指令。但是,在此时用于指令和地址信号的输入缓冲器没有重新加电。取而代之,通过检查连接到CLK的小输入缓冲器的输出来检测CLK信号的高到低的跳变。当检测到CLK信号的高到低的跳变时,用于指令和地址信号的输入缓冲器重新加电,使得在用来记录指令和地址的下一个CLK信号的低到高的跳变出现时,输入缓冲器已经不处于跳变状态。
虽然上述方法可以在没有记录伪指令和地址的风险的情况下降低自刷新期间的功耗,但是该方法不适用于自动刷新周期。与控制规范允许有两个CLK周期的延迟来退出自刷新周期的自刷新命令不同,自动刷新指令的控制规范要求DRAM能够记录在紧接着的下一个CLK信号的上升沿出现的指令。但是,此时用于指令和地址信号的输入缓冲器仍处于跳变状态,从而导致记录伪指令或地址。
在自动刷新周期期间最小化功耗的一个方法是在自动刷新周期开始之后的预定时间段内去掉一些指令和地址输入缓冲器的电源,但是不去掉用于时钟和时钟使能信号的输入缓冲器的电源。例如,如果自动刷新周期预计持续60纳秒,则输入缓冲器在前40纳秒可以断开电源。虽然该方法在自动刷新周期期间确实降低了功耗,但是在输入缓冲器加电的时间段内仍然允许消耗相当数量的功率。由于在自动刷新周期结束之前必须完成重新加电,并且不能非常准确地预测刷新周期的结束,所以通常不能在整个自动刷新周期期间完全断开输入缓冲器的电源。因此,在每个自动刷新周期的开始断开输入缓冲器的电源一段时间仍然允许DRAM消耗相当数量的功率。
因此,需要在自动刷新周期期间允许更显著地降低DRAM的功耗,而不存在记录伪指令和地址的风险的电路和方法。
发明内容
一种在自动刷新期间降低动态随机存取存储器(“DRAM”)的功耗的电路和方法。DRAM包括耦合指令信号的第一组输入缓冲器。在自动刷新期间禁止(disable)输入缓冲器,从而不会响应加在其输入端的信号而消耗功率,并且偏置多个指令信号以发出预定的存储器指令,例如“无操作”指令。当内部自动刷新定时器时间到时,去掉指令信号上的偏置,并且使能输入缓冲器。在DRAM接收时钟信号的情况下,在自动刷新期间也可以禁止耦合时钟信号的输入缓冲器。如果这样,在用于指令信号的输入缓冲器重新使能之前重新使能用于时钟信号的输入缓冲器,从而可以控制相对于时钟信号的重新使能用于指令信号的输入缓冲器的时序。DRAM也可以检查预定指令信号的状态,以在自动刷新结束时将DRAM转换到低功率预充电模式。
根据本发明的第一方面,提供了一种在动态随机存取存储器DRAM刷新期间用于动态随机存取存储器中的功率节省电路,该功率节省电路包括:第一组输入缓冲器,用于从加到第一组输入缓冲器的外部信号来产生各个内部指令信号,该第一组输入缓冲器将由第一刷新信号禁止;一个偏置电路,用于响应第二刷新信号而偏置多个内部指令信号;以及一个刷新译码器,译码多个指示DRAM刷新的内部指令信号,并响应到达的指令来刷新DRAM,在DRAM刷新期间,刷新译码器产生第一和第二刷新信号。
根据本发明的第二方面,提供了一种在动态随机存取存储器DRAM刷新期间用于动态随机存取存储器中的功率节省电路,该功率节省电路包括:第一组输入缓冲器,用于从加到第一组输入缓冲器的外部指令信号产生各个内部指令信号,该第一组输入缓冲器由第一刷新信号来禁止;一个时钟输入缓冲器,通过时钟输入缓冲器耦合外部时钟信号,以产生内部时钟信号;一个偏置电路,用于响应第二刷新信号而偏置多个内部指令信号;以及一个刷新译码器,用于译码至少一个自动刷新指令,并响应到达的指令而发起自动刷新周期,刷新译码器还用于检测第一和第二预定指令信号的状态,刷新译码器还用于:响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第一状态而进行DRAM的自刷新;响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第一状态而进行DRAM的自动刷新;响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,并产生第一和第二刷新信号;以及响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,产生第一和第二刷新信号,并且在自动刷新周期结束时禁止除第一组输入缓冲器之外的DRAM的元件。
根据本发明的第三方面,提供了一种动态随机存取存储器DRAM,包括:一个行地址电路,用来接收并译码加到外部端子的行地址信号;一个列地址电路,用来接收并译码加到外部端子的列地址信号;一个动态随机存取存储单元阵列,用来存储从位于通过译码行地址信号和译码列地址信号而确定的位置上的阵列中写入的或从中读出的数据;一个数据通道电路,用来在阵列和外部数据段之间耦合与数据对应的数据信号;一个指令信号发生器,产生一系列对应于加到各个外部端子的指令信号的控制信号,并通过第一组输入缓冲器耦合,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括一个响应第二刷新信号而偏置多个内部指令信号的偏置电路;以及一个刷新译码器,用来译码多个指示DRAM刷新的内部指令,并响应到达的指令而刷新DRAM,在DRAM刷新期间,该刷新译码器产生第一和第二刷新信号。
根据本发明的第四方面,提供了一种动态随机存取存储器DRAM,包括:一个行地址电路,用来接收并译码加到外部端子的行地址信号;一个列地址电路,用来接收并译码加到外部端子的列地址信号;一个动态随机存取存储单元阵列,用来存储从位于通过译码行地址信号和列地址信号而确定的位置上的阵列中写入的或从中读出的数据;一个数据通道电路,在阵列和外部数据段之间耦合与数据对应的数据信号;一个时钟输入缓冲器,通过该时钟输入缓冲器耦合外部时钟信号,以产生内部时钟信号;一个指令信号发生器,产生一系列对应于加到各个外部端子的指令信号的控制信号,并通过第一组输入缓冲器耦合,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括响应第二刷新信号而偏置多个内部指令信号的偏置电路;一个刷新译码器,用于译码至少一个自动刷新指令,并响应到达的指令而发起自动刷新周期,刷新译码器还用于检测第一和第二预定指令信号的状态,刷新译码器还用于:响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第一状态而进行DRAM的自刷新;响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第一状态而进行DRAM的自动刷新;响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,并产生第一和第二刷新信号;以及响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,产生第一和第二刷新信号,并且在自动刷新周期结束时禁止除第一组输入缓冲器之外的DRAM的元件。
根据本发明的第五方面,提供了一个计算机系统,包括:一个具有处理器总线的处理器;一个通过处理器总线连接到处理器上的输入装置,适于将数据输入到计算机系统中;一个通过处理器总线连接到处理器上的输出装置,适于将数据从计算机系统中输出;一个存储器控制器,产生具有多个列地址位的列地址,随后产生具有多个行地址位的行地址,该存储器控制器在产生多个列地址位之前产生阵列选择信号,阵列选择信号对应于列地址位,并具有第一状态或第二状态;以及一个连接到存储器控制器的存储器件,存储器件包括:一个行地址电路,用来接收并译码加到外部端子的行地址信号;一个列地址电路,用来接收并译码加到外部端子的列地址信号;一个动态随机存取存储单元阵列,用来存储从位于通过译码行地址信号和列地址信号而确定的位置上的阵列中写入的或从中读出的数据;一个数据通道电路,在阵列和外部数据段之间耦合与数据对应的数据信号;一个指令信号发生器,产生一系列对应于加到各个外部端子的指令信号的控制信号,并通过第一组输入缓冲器耦合,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括响应第二刷新信号而偏置至少一个内部指令信号的偏置电路;以及一个刷新译码器,用于译码多个指示动态随机存取存储单元刷新的内部指令信号,并响应到达的指令而刷新动态随机存取存储单元,在动态随机存取存储单元刷新期间,该刷新译码器产生第一和第二刷新信号。
根据本发明的第六方面,提供了一种计算机系统,包括:一个具有处理器总线的处理器;一个通过处理器总线连接到处理器上的输入装置,适于将数据输入到计算机系统中;一个通过处理器总线连接到处理器上的输出装置,适于将数据从计算机系统中输出;一个存储器控制器,产生具有多个列地址位的列地址,随后产生具有多个行地址位的行地址,存储器控制器在产生多个列地址位之前产生阵列选择信号,阵列选择信号对应于列地址位,并具有第一状态或第二状态;以及一个连接到存储器控制器的存储器件,存储器件包括:一个行地址电路,用来接收并译码加到外部端子的行地址信号;一个列地址电路,用来接收并译码加到外部端子的列地址信号;一个动态随机存取存储单元的阵列,用来存储从位于通过译码行地址信号和列地址信号而确定的位置上的阵列中写入的或从中读出的数据;一个数据通道电路,在阵列和外部数据段之间耦合与数据对应的数据信号;一个时钟输入缓冲器,通过该时钟输入缓冲器耦合外部时钟信号,以产生内部时钟信号;一个指令信号发生器,产生一系列对应于加到各个外部端子的指令信号的控制信号,并通过第一组输入缓冲器耦合,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括响应第二刷新信号而偏置多个内部指令信号的偏置电路;以及一个刷新译码器,用于译码至少一个自动刷新指令,并响应到达的指令发起自动刷新周期,刷新译码器还用于检测第一和第二预定指令信号的状态,刷新译码器还用于:响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第一状态而进行动态随机存取存储单元的自刷新;响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第一状态而进行动态随机存取存储单元的自动刷新;响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第二状态而进行动态随机存取存储单元的自动刷新,并产生第一和第二刷新信号;以及响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第二状态而进行动态随机存取存储单元的自动刷新,产生第一和第二刷新信号,并且在自动刷新周期结束时禁止除第一组输入缓冲器之外的动态随机存取存储单元的元件。
根据本发明的第七方面,提供了一种具有耦合指令信号的第一组输入缓冲器的动态随机存取存储器进行自动刷新的方法,该方法包括:在进行自动刷新周期期间禁止第一组输入缓冲器;在自动刷新周期期间偏置多个内部指令信号,以发出预定的存储器指令;在自动刷新周期结束时,去掉该些内部指令信号的偏置,并使能第一组输入缓冲器。
根据本发明的第八方面,提供了一种在具有耦合内部指令信号的第一组输入缓冲器的动态随机存取存储器DRAM中降低功耗的方法,该方法包括:检测多个存储器指令中的每一个,包括自动刷新指令;检测第一预定指令信号的状态;响应检测到的自动刷新指令和第一预定指令信号的第一状态,进行DRAM的自动刷新,并且在自动刷新周期结束时自动将DRAM转换到工作模式;以及响应检测到的自动刷新指令和第一预定指令信号的第二状态,进行DRAM的自动刷新,并且在自动刷新周期结束时自动将DRAM转换到低功率预充电模式。
附图说明
图1是其中可以使用本发明的功率节省电路的常规存储器件的方框图;
图2是根据本发明的功率节省电路的一个实施例的方框图;
图3是在图2的功率节省电路中出现的各种信号的时序图;
图4是根据本发明的功率节省电路的另一个实施例的方框图;
图5是根据本发明的功率节省电路的另一个实施例的方框图;
图6是使用包含根据本发明的一个实施例的功率节省电路的存储器件的计算机系统的方框图。
具体实施方式
图1是可以利用本发明的常规同步动态随机存取存储器(“SDRAM”)2的方框图,包括在这里描述的一个或多个实施例。但是,应当理解,在其它类型的DRAM中也可以使用本发明的各种实施例。通过指令译码器4响应控制总线6上接收到的高级指令信号来控制SDRAM 2工作。这些通常由存储器控制器(未在图1中示出)产生的高级指令信号是时钟使能信号CKE*、时钟信号CLK、片选信号CS*、写使能信号WE*、行地址选通信号RAS*、列地址选通信号CAS*以及数据屏蔽信号DM,其中“*”表示信号低电平有效。指令译码器4响应高级指令信号而产生一系列指令信号,以执行由每个高级指令信号指定的功能(例如,读或写)。这些指令信号以及其实现各自功能的方式是通用的。因此,为简便起见,省略这些控制信号的进一步说明。
SDRAM 2包括接收地址总线14上的行地址或列地址的地址寄存器12。地址总线14通常连接到存储器控制器(未在图1中示出)上。通常,首先行地址由地址寄存器12接收,并加到行地址多路器18。行地址多路器18根据行地址的库地址位形成部分的状态将行地址耦合到与两个存储器库20、22相关联的元件上。分别与每个存储器库20、22相关联的是存储行地址的行地址锁存器26,以及译码行地址并将相应的信号加到阵列20和22中的一个上的行译码器28。
为了刷新阵列20、22中的存储单元的目的,行地址多路器18还将行地址耦合到行地址锁存器26。由刷新控制器32控制的刷新计数器30产生用于刷新目的的行地址。接着,刷新控制器32由指令译码器4控制。更具体地,指令译码器4将自动刷新指令AREF或自刷新指令SREF加到刷新控制器32。如上所述,这些指令导致刷新控制器以两种相应模式(即自动刷新模式或自刷新模式)中的一种来刷新阵列20、22中的存储单元的行。在自动刷新模式中,刷新控制器32使用刷新计数器30寻址阵列中的存储单元的每一行来产生行地址。由此,如上所述,在自动刷新模式中,不需要外部器件将地址加在SDRAM 2的地址总线14上。但是,必须将自动刷新指令周期性地施加到SDRAM 2,并且频繁程度足以防止存储在阵列20、22的存储单元中的数据丢失。自刷新模式基本与自动刷新模式相同,除了不需要以足够防止数据丢失的速率从外部器件将指令周期性地加到SDRAM 2。一旦刷新控制器32处于自刷新模式,它将以足够的频率自动发起自动刷新,以防止阵列20、22的存储单元中存储的数据丢失。
加到刷新控制器32的指令对应于加到指令译码器4的指令信号的各种组合。这些加到指令译码器4的指令信号为CS*、RAS*、CAS*和WE*以及CKE。为了发出AREF或SREF指令,CS*、RAS*、CAS*必须都为有效的低电平,WE*为无效的高电平。CKE信号确定SDRAM 2是否将导致指令译码器产生自动刷新指令或自刷新指令。如果CKE为高电平,指令译码器4将AREF指令加给刷新控制器32。如果CKE为低电平,指令译码器4将SREF指令加给刷新控制器32。响应于AREF指令,SDRAM 2将进行自动刷新周期,然后等待可能是另一个AREF指令的另一个指令。响应于SREF指令,SDRAM 2将进行自刷新周期,并将继续这样做,直到CKE信号变为高电平。
在行地址已经加到地址寄存器12并且存储在行地址锁存器26的一个之后,列地址加到地址寄存器12。地址寄存器12将列地址耦合到列地址锁存器40。根据SDRAM 2的工作模式,列地址或者通过突发计数器42耦合到列地址缓冲器44,或者耦合到突发计数器42,突发计数器42从地址寄存器12输出列地址就开始将一系列列地址加到列地址缓冲器44。在另一种情况下,列地址缓冲器44将列地址加到列地址译码器48,列地址译码器48将各种列地址信号加到相应的读出放大器(sense amplifier)和阵列20、22的各自相关列电路50、52中的一个。
从阵列20、22中的一个读出的数据分别耦合到阵列20、22的列电路50、52中的一个。然后将数据耦合到数据输出寄存器56,数据输出寄存器56将数据加到数据总线58。要写入阵列20、22中的一个的数据从数据总线58通过数据输入寄存器60耦合到列电路50、52,在那里分别传输到阵列20、22中的一个。屏蔽寄存器64响应数据屏蔽DM信号来有选择地改变列电路50、52的输入和输出数据流,例如,有选择地屏蔽从阵列20、22读出的数据。
在图2中示出了在自动刷新期间降低SDRAM 2或其它DRAM的功耗的功率节省电路100的一个实施例。图2的功率节省电路100的大部分结合图1的SDRAM 2的指令译码器4,而功率节省电路100的一部分结合地址寄存器12。但是,应当理解,在图2中所示的功率节省电路100可以放在图1的SDRAM 2的其它部分或者其它类型的存储器件中。
功率节省电路100包括将外部地址总线14耦合到内部地址总线106的第一组输入缓冲器102,由相应的外部地址位A0-AN提供多个内部地址位IA0-IAN。输入缓冲器102位于地址寄存器12中,但是,如上所述,它们也可以在其它位置。输入缓冲器102由高电平有效的IBENADD信号使能。同样,第二组输入缓冲器110将外部控制总线6耦合到内部控制总线116,由相应的外部指令信号提供多个内部指令信号IC0-ICN。这些外部指令信号包括低电平有效的行地址选通(“RAS*”)信号、低电平有效的列地址选通(“CAS*”)信号、低电平有效的写使能(“WE*”)信号以及低电平有效的片选(“CS*”)信号。通过输入缓冲器120耦合高电平有效的时钟使能CKE信号,以产生内部时钟使能(“ICKE”)信号,通过输入缓冲器124耦合外部时钟信号,以产生内部时钟(“ICLK”)信号。第二组中的输入缓冲器110和用于ICLK信号的输入缓冲器124由高电平有效的IBENCLK信号使能。可以通过加到缓冲器110的“Z”输入端的低电平的指令输入缓冲器使能IBENCMD来将指令信号输入缓冲器110切换到“三态”(即,高阻),以及通过高电平的IBENCMD信号切换到有效的低阻态。
将IBENCMD信号耦合到连接在电源电压和各个内部指令信号线之间的PMOS晶体管130-134的栅极以及反相器136的输入端。接着,反相器136连接到NMOS晶体管138的栅极上,NMOS晶体管138连接在地和ICS*信号线之间。在输入缓冲器110由高电平的IBENCLK信号使能之后,IBENCMD信号跳变到高电平,将输入缓冲器110切换为低阻态,并关断晶体管130-136,从而使其不影响功率节省电路100的工作。当输入缓冲器110通过低电平的IBENCMD信号而切换为高阻态时,晶体管130-136导通,以将与其连接的各个内部指令信号线偏置到高电平。
将来自输入缓冲器110的内部指令信号IRAS*、ICAS*、IWE*、ICS*加到指令译码单元140,将来自输入缓冲器110的其他指令信号也加到指令译码单元140上。指令译码单元140从加到其输入端的指令信号的各种组合中产生包括自动刷新指令AREF的多个存储器指令。如上所述,响应于用于译码的IRAS*、ICAS*和ICS*处于有效的低电平以及IWE*处于无效的高电平发出AREF指令。
自动刷新指令AREF与内部时钟ICLK信号和内部时钟使能ICKE信号一起加到刷新译码器150。根据ICKE信号的状态,刷新译码器150确定AREF指令是自动刷新还是自刷新。如果ICKE是高电平,则AREF指令解释为自动刷新指令,在这种情况下刷新译码器150将AREF指令传送到输出端作为AREF’指令。如果ICKE为低电平,则AREF指令解释为自刷新指令,在这种情况下刷新译码器150产生SREF指令。刷新译码器150将继续产生SREF指令,直到ICKE信号变高。
AREF指令还加到定时器154,定时器154在一个预定时间之后产生TOUT脉冲。TOUT脉冲使刷新译码器150终止AREF’指令,从而终止自动刷新周期。
所有输入缓冲器110、120、124以及晶体管130-136、反相器138、指令译码单元140、刷新译码器150和定时器154如图2所示位于指令译码器4中。但是,如上所述,这些元件也可以位于SDRAM 2的其它位置或者其它存储器件中。
现在参考图3的时序图介绍功率节省电路100的工作。在时间T0,将构成自动刷新AREF指令的控制信号的组合(“CMD”)加到SDRAM 2,并且在时间T1,在外部时钟CLK信号的上升沿记录该控制信号组合。在时间T1,外部时钟使能CKE信号为高电平,从而将AREF指令记录为自动刷新指令而不是自刷新指令。结果,指令译码单元140(图2)产生高电平AREF信号,刷新译码器150(图2)在T1之后的短时间内产生高电平AREF’信号,而不是SREF信号,从而发起自动刷新周期。指令译码单元140产生的AREF指令还触发控制自动刷新周期持续时间的定时器154。响应于AREF信号的发起,刷新译码器150还驱动IBENADD、IBENCMD和IBENCLK信号为低电平,从而禁止输入缓冲器110、120、124。随后,输入缓冲器110、120、124将不响应加到其各个输入端的信号的变化,从而即使出现信号的快速变化它们也不消耗功率。结果,在自动刷新模式期间SDRAM 2消耗相当低的功率。低电平的IBENCMD信号使晶体管130-136导通,从而在自动刷新周期期间保持IRAS*、ICAS*、IWE*信号为高电平,ICS*信号为低电平。以这种方式驱动这些信号发出无操作(“NOP”)指令。但是,由于时钟输入缓冲器124被在时间T1变为低的IBENCLK禁止,所以指令译码单元140不会记录和将这些信号译码为无操作(“NOP”)指令。
定时器154在时间T2产生TOUT脉冲,由此使刷新译码器150将AREF’信号变为低电平,以终止自动刷新周期。刷新译码器150还在时间T2将IBENCLK信号驱动为高电平,通过输入缓冲器124耦合CLK信号。如果在时间T2外部时钟CLK信号为低电平,使能输入缓冲器124在CLK信号的下一个上升沿到达之前没有影响。但是,如果在时间T2外部时钟CLK信号为高电平,在时间T2使能输入缓冲器124将导致在输入缓冲器124的输出端的ICLK信号在时间T2跳变,这将在输入缓冲器110的输出端处的指令信号作为有效的存储器指令记录。但是,因为IBENCMD在时间T2仍处于低电平,所以记录的存储器指令为NOP指令,将不会引起SDRAM 2执行任何存储器操作。值得注意的是,伪的ICLK的上升沿不会引起SDRAM 2记录在IRAS*、ICAS*、IWE*、ICS*信号没有偏置为NOP指令时可能出现的伪指令。刷新译码器150在IBENCLK信号变高之后的一定时间之后将IBENCMD信号变为高电平。高电平的IBENCMD信号将指令信号的输入缓冲器110的输出端切换为低阻态,并且关断晶体管130-136,使得IRAS*、ICAS*、IWE*信号不再偏置为高电平,ICS*信号不再偏置为低电平。如图3所示,刷新译码器150还在时间T3将IBENADD信号变为高电平,但是也可以在时间T2或其它时间将IBENADD信号变为高电平。
由此,在自动刷新周期期间功率节省电路100可以降低SDRAM 2的功耗,并且它以避免在自动刷新周期结束时由于指令信号的输入缓冲器110使能而记录伪存储器指令的可能性的方式实现上述目的。
在图4中示出了功率节省电路200的另一个实施例。功率节省电路200与图2中所示的功率节省电路100基本相同,并且以基本相同的方式工作。因此,为了简便起见,在功率节省电路200中所用的与在功率节省电路100中所用的电路元件相同的电路元件具有相同的参考数字,并且不再重复其操作的说明。功率节省电路200与功率节省电路100的不同之处在于通过使用永久使能输入缓冲器220来从外部时钟CLK信号产生内部时钟ICLK信号。功率节省电路还包括由IBENCLK信号使能的内部时钟缓冲器230。
功率节省电路200与功率节省电路100的操作基本相同。具体地,响应于记录的AREF指令,IBENCMD、IBENADD和IBENCLK信号跳变为低电平,禁止输入缓冲器102、110和内部时钟缓冲器230。结果,在响应AREF指令而发起的自动刷新周期期间,输入缓冲器102、110和在内部时钟缓冲器230下游的电路(未示出)都不消耗功率。但是时钟信号的输入缓冲器220和刷新译码器150中响应于ICLK信号的电路在自动刷新周期期间仍将消耗功率。当定时器154由于时间到而产生TOUT脉冲时,刷新译码器150可以在ICLK信号的上升沿之后只等待半个ICLK信号的周期,将IBENCMD、IBENADD和IBENCLK信号变为高电平。因此,功率节省电路200具有比图2的功率节省电路100消耗更多功率的缺点,但是它具有能够使能输入缓冲器102、110而不产生伪指令的优点。
在图5中示出了功率节省电路300的另一个实施例。功率节省电路300也与图2中所示的功率节省电路100非常类似,并且以基本相同的方式工作。因此,为简便起见,在功率节省电路300中所用的与在功率节省电路100中所用的电路元件相同的电路元件具有相同的参考数字,并且不再重复其操作的说明。功率节省电路300与功率节省电路100的不同之处在于允许SDRAM 2以在一个降低功率的自动刷新周期结束时自动将SDRAM 2转换到功率节省的预充电模式的模式中工作。除了在图2的功率节省电路100中所用的元件之外,图5的功率节省电路包括译码CKE信号和加到DM输入端的数据屏蔽(“DM”)信号的方式译码器310。如上所述,DM信号用来屏蔽从SDRAM 2读出或向SDRAM 2写入的数据。因此,因为不从SDRAM2读出或向SDRAM 2写入的数据,在SDRAM 2的刷新期间不需要DM端。虽然在图5所示的实施例中使用了DM输入端,但是应当理解,在刷新期间没有使用的其它一些输入端也可以用来发出自动刷新指令。
模式译码器如下译码这些信号:
方式 | DM | CKE |
具有低功率预充电的低功率AREF模式 | “0” | “0”(对于整个AREF周期) |
没有低功率预充电的低功率AREF模式 | “0” | “1” |
正常AREF模式 | “1” | “0” |
正常SREF模式 | “1” | “1” |
因此,当发出AREF或SREF指令时如果DM信号为高电平,则SDRAM 2工作在传统方式。但是,当发出AREF或SREF指令时如果DM信号为低电平,则不管CKE信号的状态如何,SDRAM 2工作在上面参考图2和3介绍的低功率AREF模式。如果当发出AREF指令时或者在自动刷新期间的任何时刻CKE信号为高电平,则当TOUT脉冲产生来结束AREF周期时,SDRAM 2回到正常工作模式,等待另一个存储器指令。但是,如果当发出AREF指令时CKE信号为低电平,并且在整个自动刷新周期期间保持低电平,则当产生TOUT脉冲结束AREF周期时,刷新译码器150’产生高电平有效的低功率预充电(“LPP”)信号。而且,在低功率预充电模式中,SDRAM 2保持低功率AREF模式,使得在AREF周期结束时,刷新译码器150’不将IBENCMD、IBENADD和IBENCLK信号变为高电平。在SDRAM2中的电路(未示出)响应高电平LPP信号而去掉SDRAM 2中不需要供电来保持存储在存储阵列20、22(图1)中的数据的电路元件的电源。例如,去掉指令译码器4(图1)、列译码器48和一些行译码器28上的电源。
如上所述SDRAM 2保持在低功率AREF模式和低功率预充电模式中,直到CKE信号变为高电平。而且,如上所述,如果在AREF周期期间的任何时刻CKE信号变为高电平,则在AREF周期结束时将不产生高电平有效的LPP信号。当CKE信号变为高电平时,如上所述刷新译码器150’将IBENCMD、IBENADD和IBENCLK信号变为高电平。刷新译码器150’还将LPP信号变为无效的低电平,对SDRAM 2中的电路重新加电。因此,具有LPP模式的低功率AREF模式在自动刷新周期期间不仅最小化由SDRAM 2消耗的功率,并且在其中消耗功率甚至更少的自动刷新周期结束时自动将SDRAM 2切换到工作模式。
虽然在图5所示的功率节省电路300使用DM信号区分具有和不具有低功率预充电模式的低功率自动刷新模式,但是也可以使用区别于这些模式的其它方法。例如,在SDRAM 2初始化期间,可以编程传统模式寄存器(未示出)的一位或多位来发起所选工作模式。
图6示出了使用包含这里介绍的功率节省电路的实施例或者根据本发明的功率节省电路的其它实施例的SDRAM 2或其它存储器件的计算机系统400的实施例。计算机系统400包括执行各种计算功能的处理器402,例如运行特定软件来执行特定计算或任务。处理器402包括一个通常包括地址总线、控制总线和数据总线的处理器总线404。另外,计算机系统400包括一个或多个连接到处理器402的输入装置414,例如,键盘或鼠标,以允许操作人员与计算机系统400接口。通常,计算机系统400还包括一个连接到处理器402的输出装置416,这种输出装置一般为打印机或视频终端。一个或多个数据存储装置418通常也连接到处理器402,以存储数据或从外部存储介质(未示出)恢复数据。典型的存储装置418的例子包括硬盘和软盘、盒式磁带以及光盘只读存储器(CD-ROM)。处理器402一般还连接到通常为静态随机存取存储器(“SRAM”)的高速缓冲存储器426,并且通过存储器控制器430连接到SDRAM 2。如上所述,存储器控制器430包括一根耦合到地址总线14(图1)的地址总线,将行地址和列地址耦合到DRAM 2。存储器控制器430还包括一根控制总线,将控制信号耦合到SDRAM 2的控制总线6。SDRAM 2的外部数据总线58直接或通过存储器控制器430耦合到处理器402的数据总线。存储器控制器430将适当的指令信号加到SDRAM 2,使SDRAM 2以上述一种或多个功率节省模式工作。
由上述可以显而易见,虽然为了说明的目的介绍了本发明的具体实施例,但是不脱离本发明的精神和范围可以进行各种修改。因此,本发明仅由附带的权利要求书限定。
Claims (71)
1、一种在动态随机存取存储器DRAM刷新期间用于动态随机存取存储器中的功率节省电路,该功率节省电路包括:
第一组输入缓冲器,用于从加到第一组输入缓冲器的外部指令信号来产生各个内部指令信号,该第一组输入缓冲器将由第一刷新信号禁止;
一个偏置电路,用于响应第二刷新信号而偏置多个内部指令信号;以及
一个刷新译码器,译码多个指示DRAM刷新的内部指令信号,并响应到达的指令来刷新DRAM,在DRAM刷新期间,刷新译码器产生第一和第二刷新信号。
2、如权利要求1所述的功率节省电路,其中第一和第二刷新信号包括一个自动刷新信号。
3、如权利要求1所述的功率节省电路,其中刷新译码器在自动刷新周期结束时还用来去掉内部指令信号的偏置并且使能第一组输入缓冲器。
4、如权利要求1所述的功率节省电路,还包括一个时钟输入缓冲器,通过该时钟输入缓冲器施加外部时钟信号,以产生内部时钟信号,该时钟输入缓冲器由第三刷新信号禁止,并且其中刷新译码器用来在DRAM刷新期间产生第三刷新信号。
5、如权利要求1所述的功率节省电路,还包括一个时钟输入缓冲器,通过该时钟输入缓冲器施加外部时钟信号,以产生内部时钟信号,并且其中刷新译码器响应于内部时钟信号预定跳变而来终止第一和第二刷新信号。
6、如权利要求5所述的功率节省电路,其中所述刷新译码器在检测到预定跳变之后内部时钟信号的半个周期时用来终止第一和第二刷新信号。
7、如权利要求5所述的功率节省电路,其中所述刷新译码器响应检测到的与预定跳变的极性不同的内部时钟信号的第二跳变而来终止第一和第二刷新信号。
8、如权利要求1所述的功率节省电路,其中所述偏置电路包括一个连接到第一组输入缓冲器中的一个的输出端的晶体管,通过该晶体管耦合各个内部指令信号。
9、如权利要求1所述的功率节省电路,其中所述偏置电路用于将多个内部指令信号偏置到发出无操作存储器指令的各自状态。
10、如权利要求1所述的功率节省电路,其中所述刷新译码器还用于检测该多个内部指令信号中预定一个的状态,并且在自动刷新周期结束时响应检测到的该预定的内部指令信号的第一状态而继续偏置该内部指令信号,并禁止第一组输入缓冲器。
11、如权利要求10所述的功率节省电路,其中所述刷新译码器还响应检测到的该预定的内部指令信号从第一状态到第二状态的跳变而去掉该内部指令信号的偏置,并且使能第一组输入缓冲器。
12、如权利要求10所述的功率节省电路,其中所述刷新译码器还响应检测到的该预定的内部命令信号的第一状态而在自动刷新周期结束时禁止动态随机存取存储器的预定元件。
13、如权利要求12所述的功率节省电路,其中所述刷新译码器还响应检测到的该预定的内部指令信号从第一状态到第二状态的跳变而使能动态随机存取存储器的预定元件。
14、如权利要求1所述的功率节省电路,其中所述刷新译码器还包括:
第一译码器,用来译码多个指示DRAM刷新的内部指令信号,并响应到达的指令而产生预定的刷新信号;
一个连接到第一译码器的定时器,该定时器由预定刷新信号触发,并在预定刷新信号之后的预定时间产生刷新终止信号;以及
连接到第一译码器和定时器的第二译码器,第二译码器响应预定的刷新信号而产生刷新指令以及第一和第二刷新信号,第二译码器还响应刷新终止信号而终止刷新指令以及第一和第二刷新信号。
15、如权利要求14所述的功率节省电路,其中所述预定刷新信号包括自动刷新信号,所述刷新指令包括自动刷新指令。
16、一种在动态随机存取存储器DRAM刷新期间用于动态随机存取存储器中的功率节省电路,该功率节省电路包括:
第一组输入缓冲器,用于从加到第一组输入缓冲器的外部指令信号产生各个内部指令信号,该第一组输入缓冲器由第一刷新信号来禁止;
一个时钟输入缓冲器,通过时钟输入缓冲器耦合外部时钟信号,以产生内部时钟信号;
一个偏置电路,用于响应第二刷新信号而偏置多个内部指令信号;以及
一个刷新译码器,用于译码至少一个自动刷新指令,并响应到达的指令而发起自动刷新周期,刷新译码器还用于检测第一和第二预定指令信号的状态,刷新译码器还用于:
响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第一状态而进行DRAM的自刷新;
响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第一状态而进行DRAM的自动刷新;
响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,并产生第一和第二刷新信号;以及
响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,产生第一和第二刷新信号,并且在自动刷新周期结束时禁止除第一组输入缓冲器之外的DRAM的元件。
17、如权利要求16所述的功率节省电路,其中所述时钟输入缓冲器由第三刷新信号禁止,并且其中刷新译码器还与第一和第二刷新信号一起产生第三刷新信号。
18、如权利要求16所述的功率节省电路,其中第一预定指令信号包括一个时钟使能信号。
19、如权利要求16所述的功率节省电路,其中第二预定指令信号包括一个数据屏蔽信号。
20、如权利要求16所述的功率节省电路,其中如果刷新译码器检测到第一预定指令信号的第一状态和第二预定指令信号的第二状态,则在自动刷新周期结束时用来终止第一和第二刷新信号,如果刷新译码器检测到第一预定指令信号的第二状态和第二预定指令信号的第二状态,则在自动刷新周期结束时还用来继续产生第一和第二刷新信号。
21、如权利要求20所述的功率节省电路,其中只要检测到第一预定指令信号的第二状态和第二预定指令信号的第二状态且第二预定指令信号保持在第二状态,则刷新译码器在自动刷新周期结束时用来继续产生第一和第二刷新信号。
22、如权利要求20所述的功率节省电路,其中如果检测到第一预定指令信号的第一状态和第二预定指令信号的第二状态,所述刷新译码器通过检测到内部时钟信号的预定跳变在自动刷新周期结束时用来终止第一和第二刷新信号。
23、如权利要求22所述的功率节省电路,其中所述刷新译码器在终止第一和第二刷新信号之前,在检测到预定跳变之后等待预定时间,才终止第一和第二刷新信号。
24、如权利要求16所述的功率节省电路,其中所述偏置电路偏置多个内部指令信号,以产生无操作存储器指令。
25、如权利要求16所述的功率节省电路,其中所述刷新译码器包括:
第一译码器,用于译码至少一个指示DRAM刷新的内部指令,并响应到达的指令而产生预定的刷新信号;
连接到第一译码器的定时器,该定时器由预定的刷新信号触发,并在预定刷新信号之后的预定时间产生刷新终止信号;以及
连接到第一译码器和定时器的第二译码器,第二译码器响应预定的刷新信号而产生刷新指令以及第一和第二刷新信号,第二译码器还响应刷新终止信号而终止刷新指令以及第一和第二刷新信号。
26、如权利要求25所述的功率节省电路,其中所述预定刷新信号包括一个自动刷新信号,所述刷新指令包括一个自动刷新指令。
27、如权利要求16所述的功率节省电路,其中偏置电路包括一个连接到在第一组中的这些输入缓冲器中的一个的输出端的晶体管,通过该晶体管耦合这些内部指令信号中的一个。
28、一种动态随机存取存储器DRAM,包括:
一个行地址电路,用来接收并译码加到外部端子的行地址信号;
一个列地址电路,用来接收并译码加到外部端子的列地址信号;
一个动态随机存取存储单元阵列,用来存储从位于通过译码行地址信号和译码列地址信号而确定的位置上的阵列中写入的或从中读出的数据;
一个数据通道电路,用来在该阵列和外部数据端之间耦合与数据对应的数据信号;
一个指令信号发生器,产生一系列对应于加到各个外部端子并通过第一组输入缓冲器耦合的指令信号的控制信号,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括一个响应第二刷新信号而偏置多个内部指令信号的偏置电路;以及
一个刷新译码器,用来译码多个指示DRAM刷新的内部指令,并响应到达的指令而刷新DRAM,在DRAM刷新期间,该刷新译码器产生第一和第二刷新信号。
29、如权利要求28所述的动态随机存取存储器,其中第一和第二刷新信号包括一个自动刷新信号。
30、如权利要求28所述的动态随机存取存储器,其中所述刷新译码器在自动刷新周期结束时还去掉该多个内部指令信号的偏置并且使能第一组输入缓冲器。
31、如权利要求28所述的动态随机存取存储器,还包括一个时钟输入缓冲器,通过该时钟输入缓冲器施加外部时钟信号,以产生内部时钟信号,该时钟输入缓冲器由第三刷新信号禁止,并且其中刷新译码器在DRAM刷新期间产生第三刷新信号。
32、如权利要求28所述的动态随机存取存储器,还包括一个时钟输入缓冲器,通过该时钟输入缓冲器施加外部时钟信号,以产生内部时钟信号,并且其中刷新译码器响应内部时钟信号的预定跳变而终止第一和第二刷新信号。
33、如权利要求32所述的动态随机存取存储器,其中所述刷新译码器用于在检测到预定的跳变之后内部时钟信号的半个周期时终止第一和第二刷新信号。
34、如权利要求32所述的动态随机存取存储器,其中刷新译码器响应检测到的与预定跳变的极性不同的内部时钟信号的第二跳变而终止第一和第二刷新信号。
35、如权利要求28所述的动态随机存取存储器,其中所述偏置电路包括一个连接到第一组输入缓冲器中的一个的输出端的晶体管,通过该晶体管耦合该多个内部指令信号中的每一个。
36、如权利要求28所述的动态随机存取存储器,其中所述偏置电路将多个内部指令信号偏置到发出无操作存储器指令的各自状态。
37、如权利要求28所述的动态随机存取存储器,其中刷新译码器还用于检测预定指令信号的状态,并且在自动刷新周期结束时响应检测到的预定指令信号的第一状态而继续偏置该多个内部指令信号,并禁止第一组输入缓冲器。
38、如权利要求37所述的动态随机存取存储器,其中所述刷新译码器还响应检测到的预定指令信号从第一状态到第二状态的跳变而去掉该多个内部指令信号的偏置,并且使能第一组输入缓冲器。
39、如权利要求37所述的动态随机存取存储器,其中所述刷新译码器还响应检测到的预定指令信号的第一状态而在自动刷新周期结束时禁止动态随机存取存储器的预定元件。
40、如权利要求39所述的动态随机存取存储器,其中刷新译码器还响应检测到的预定指令信号从第一状态到第二状态的跳变而使能动态随机存取存储器的预定元件。
41、如权利要求28所述的动态随机存取存储器,其中所述刷新译码器包括:
第一译码器,用于译码多个指示DRAM刷新的内部指令信号,并响应到达的指令而产生预定的刷新信号;
一个连接到第一译码器的定时器,该定时器由预定刷新信号触发,并在预定刷新信号之后的预定时间产生刷新终止信号;以及
连接到第一译码器和定时器的第二译码器,第二译码器响应预定的刷新信号而产生刷新指令以及第一和第二刷新信号,第二译码器还响应刷新终止信号而终止刷新指令以及第一和第二刷新信号。
42、如权利要求41所述的动态随机存取存储器,其中所述预定刷新信号包括一个自动刷新信号,刷新指令包括一个自动刷新指令。
43、一种动态随机存取存储器DRAM,包括:
一个行地址电路,用来接收并译码加到外部端子的行地址信号;
一个列地址电路,用来接收并译码加到外部端子的列地址信号;
一个动态随机存取存储单元阵列,用来存储从位于通过译码行地址信号和列地址信号而确定的位置上的阵列中写入的或从中读出的数据;
一个数据通道电路,在该阵列和外部数据端之间耦合与数据对应的数据信号;
一个时钟输入缓冲器,通过该时钟输入缓冲器耦合外部时钟信号,以产生内部时钟信号;
一个指令信号发生器,产生一系列对应于加到各个外部端子并通过第一组输入缓冲器耦合的指令信号的控制信号,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括响应第二刷新信号而偏置多个内部指令信号的偏置电路;
一个刷新译码器,用于译码至少一个自动刷新指令,并响应到达的指令而发起自动刷新周期,刷新译码器还用于检测第一和第二预定指令信号的状态,刷新译码器还用于:
响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第一状态而进行DRAM的自刷新;
响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第一状态而进行DRAM的自动刷新;
响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,并产生第一和第二刷新信号;以及
响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第二状态而进行DRAM的自动刷新,产生第一和第二刷新信号,并且在自动刷新周期结束时禁止除第一组输入缓冲器之外的DRAM的元件。
44、如权利要求43所述的动态随机存取存储器,其中所述时钟输入缓冲器由第三刷新信号禁止,并且其中所述刷新译码器还与第一和第二刷新信号一起产生第三刷新信号。
45、如权利要求43所述的动态随机存取存储器,其中第一预定指令信号包括一个时钟使能信号。
46、如权利要求43所述的动态随机存取存储器,其中第二预定指令信号包括一个数据屏蔽信号。
47、如权利要求43所述的动态随机存取存储器,其中如果刷新译码器检测到第一预定指令信号的第一状态和第二预定指令信号的第二状态,则在自动刷新周期结束时终止第一和第二刷新信号,如果刷新译码器检测到第一预定指令信号的第二状态和第二预定指令信号的第二状态,则在自动刷新周期结束时还继续产生第一和第二刷新信号。
48、如权利要求47所述的动态随机存取存储器,其中只要检测到第一预定指令信号的第二状态和第二预定指令信号的第二状态且第二预定指令信号保持在第二状态,则刷新译码器在自动刷新周期结束时继续产生第一和第二刷新信号。
49、如权利要求47所述的动态随机存取存储器,其中如果检测到第一预定指令信号的第一状态和第二预定指令信号的第二状态,所述刷新译码器通过检测到内部时钟信号的预定跳变而在自动刷新周期结束时终止第一和第二刷新信号。
50、如权利要求43所述的动态随机存取存储器,其中所述偏置电路偏置多个内部指令信号,以产生无操作存储器指令。
51、如权利要求43所述的动态随机存取存储器,其中所述刷新译码器包括:
第一译码器,用于译码多个指示DRAM刷新的内部指令信号,并响应到达的指令而产生预定的刷新信号;
一个连接到第一译码器的定时器,该定时器由预定的刷新信号触发,并在预定刷新信号之后的预定时间产生刷新终止信号;以及
连接到第一译码器和定时器的第二译码器,第二译码器响应预定的刷新信号而产生刷新指令以及第一和第二刷新信号,第二译码器还响应刷新终止信号而终止刷新指令以及第一和第二刷新信号。
52、如权利要求43所述的功率节省电路,其中所述偏置电路包括一个连接到第一组输入缓冲器中的一个的输出端的晶体管,通过该晶体管耦合多个内部指令信号。
53、一个计算机系统,包括:
一个具有处理器总线的处理器;
一个通过处理器总线连接到处理器上的输入装置,适于将数据输入到计算机系统中;
一个通过处理器总线连接到处理器上的输出装置,适于将数据从计算机系统中输出;
一个存储器控制器,产生具有多个列地址位的列地址,随后产生具有多个行地址位的行地址,该存储器控制器在产生多个列地址位之前产生阵列选择信号,阵列选择信号对应于列地址位,并具有第一状态或第二状态;以及
一个连接到存储器控制器的存储器件,存储器件包括:
一个行地址电路,用来接收并译码加到外部端子的行地址信号;
一个列地址电路,用来接收并译码加到外部端子的列地址信号;
一个动态随机存取存储单元阵列,用来存储从位于通过译码行地址信号和列地址信号而确定的位置上的阵列中写入的或从中读出的数据;
一个数据通道电路,在该阵列和外部数据端之间耦合与数据对应的数据信号;
一个指令信号发生器,产生一系列对应于加到各个外部端子并通过第一组输入缓冲器耦合的指令信号的控制信号,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括响应第二刷新信号而偏置一个内部指令信号的偏置电路;以及
一个刷新译码器,用于译码多个指示动态随机存取存储单元刷新的内部指令信号,并响应到达的指令而刷新动态随机存取存储单元,在动态随机存取存储单元刷新期间,该刷新译码器产生第一和第二刷新信号。
54、如权利要求53所述的计算机系统,其中第一和第二刷新信号包括一个自动刷新信号。
55、如权利要求53所述的计算机系统,其中所述刷新译码器在自动刷新周期结束时还用来去掉这些内部指令信号的偏置并且使能第一组输入缓冲器。
56、如权利要求53所述的计算机系统,还包括一个时钟输入缓冲器,通过该时钟输入缓冲器施加外部时钟信号,以产生内部时钟信号,该时钟输入缓冲器由第三刷新信号禁止,并且其中刷新译码器在动态随机存取存储单元刷新期间产生第三刷新信号。
57、如权利要求53所述的计算机系统,还包括一个时钟输入缓冲器,通过该时钟输入缓冲器施加外部时钟信号,以产生内部时钟信号,并且其中刷新译码器响应内部时钟信号预定的跳变而终止第一和第二刷新信号。
58、如权利要求53所述的计算机系统,其中所述偏置电路包括一个连接到该输入缓冲器的输出端的晶体管,通过该晶体管耦合这些内部指令信号中的一个。
59、如权利要求53所述的计算机系统,其中刷新译码器还用来检测预定指令信号的状态,并且在自动刷新周期结束时响应检测到的预定指令信号的第一状态而继续偏置这些内部指令信号,并禁止第一组输入缓冲器。
60、如权利要求53所述的计算机系统,其中所述刷新译码器包括:
第一译码器,用于译码多个指示动态随机存取存储单元刷新的内部指令信号,并响应到达的指令而产生预定的刷新信号;
一个连接到第一译码器的定时器,该定时器由预定刷新信号触发,并在预定刷新信号之后的预定时间产生刷新终止信号;以及
连接到第一译码器和定时器的第二译码器,第二译码器响应预定的刷新信号而产生刷新指令以及第一和第二刷新信号,第二译码器还响应刷新终止信号而终止刷新指令以及第一和第二刷新信号。
61、如权利要求60所述的计算机系统,其中所述预定刷新信号包括一个自动刷新信号,所述刷新指令包括一个自动刷新指令。
62、一种计算机系统,包括:
一个具有处理器总线的处理器;
一个通过处理器总线连接到处理器上的输入装置,适于将数据输入到计算机系统中;
一个通过处理器总线连接到处理器上的输出装置,适于将数据从计算机系统中输出;
一个存储器控制器,产生具有多个列地址位的列地址,随后产生具有多个行地址位的行地址,存储器控制器在产生多个列地址位之前产生阵列选择信号,阵列选择信号对应于列地址位,并具有第一状态或第二状态;以及
一个连接到存储器控制器的存储器件,存储器件包括:
一个行地址电路,用来接收并译码加到外部端子的行地址信号;
一个列地址电路,用来接收并译码加到外部端子的列地址信号;
一个动态随机存取存储单元的阵列,用来存储从位于通过译码行地址信号和列地址信号而确定的位置上的阵列中写入的或从中读出的数据;
一个数据通道电路,在该阵列和外部数据端之间耦合与数据对应的数据信号;
一个时钟输入缓冲器,通过该时钟输入缓冲器耦合外部时钟信号,以产生内部时钟信号;
一个指令信号发生器,产生一系列对应于加到各个外部端子并通过第一组输入缓冲器耦合的指令信号的控制信号,以产生各个内部指令信号,第一组输入缓冲器由第一刷新信号禁止,该指令信号发生器还包括响应第二刷新信号而偏置多个内部指令信号的偏置电路;以及
一个刷新译码器,用于译码至少一个自动刷新指令,并响应到达的指令发起自动刷新周期,刷新译码器还用于检测第一和第二预定指令信号的状态,刷新译码器还用于:
响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第一状态而进行动态随机存取存储单元的自刷新;
响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第一状态而进行动态随机存取存储单元的自动刷新;
响应译码的自动刷新指令以及检测到的第一预定指令信号的第一状态和第二预定指令信号的第二状态而进行动态随机存取存储单元的自动刷新,并产生第一和第二刷新信号;以及
响应译码的自动刷新指令以及检测到的第一预定指令信号的第二状态和第二预定指令信号的第二状态而进行动态随机存取存储单元的自动刷新,产生第一和第二刷新信号,并且在自动刷新周期结束时禁止除第一组输入缓冲器之外的动态随机存取存储单元的元件。
63、如权利要求62所述的计算机系统,其中所述时钟输入缓冲器由第三刷新信号禁止,并且其中所述刷新译码器还与第一和第二刷新信号一起产生第三刷新信号。
64、如权利要求62所述的计算机系统,其中所述第一预定指令信号包括一个时钟使能信号。
65、如权利要求62所述的计算机系统,其中所述第二预定指令信号包括一个数据屏蔽信号。
66、如权利要求62所述的计算机系统,其中如果所述刷新译码器检测到第一预定指令信号的第一状态和第二预定指令信号的第二状态,则用来在自动刷新周期结束时终止第一和第二刷新信号,如果所述刷新译码器检测到第一预定指令信号的第二状态和第二预定指令信号的第二状态,则在自动刷新周期结束时继续产生第一和第二刷新信号。
67、如权利要求62所述的计算机系统,其中只要检测到第一预定指令信号的第二状态和第二预定指令信号的第二状态且第二预定指令信号保持在第二状态,则所述刷新译码器在自动刷新周期结束时继续产生第一和第二刷新信号。
68、如权利要求66所述的计算机系统,其中如果检测到第一预定指令信号的第一状态和第二预定指令信号的第二状态,所述刷新译码器通过检测到内部时钟信号的预定跳变而在自动刷新周期结束时终止第一和第二刷新信号。
69、如权利要求62所述的计算机系统,其中所述偏置电路偏置多个内部指令信号,以产生无操作存储器指令。
70、如权利要求62所述的计算机系统,其中所述刷新译码器还包括:
第一译码器,用于译码多个指示动态随机存取存储单元刷新的内部指令信号,并响应到达的指令而产生预定的刷新信号;
连接到第一译码器的定时器,该定时器由预定的刷新信号触发,并在预定刷新信号之后的预定时间产生刷新终止信号;以及
连接到第一译码器和定时器的第二译码器,第二译码器响应预定的刷新信号而产生刷新指令以及第一和第二刷新信号,第二译码器还响应刷新终止信号而终止刷新指令以及第一和第二刷新信号。
71、如权利要求62所述的计算机系统,其中所述偏置电路包括一个连接到第一组输入缓冲器中的一个的输出端的晶体管,通过该晶体管耦合该多个内部指令信号中的每一个。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/056,935 | 2001-10-18 | ||
US10/056,935 US6771553B2 (en) | 2001-10-18 | 2001-10-18 | Low power auto-refresh circuit and method for dynamic random access memories |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910224517A Division CN101714406A (zh) | 2001-10-18 | 2002-10-16 | 用于动态随机存取存储器的低功耗自动刷新电路和方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1605105A CN1605105A (zh) | 2005-04-06 |
CN100590730C true CN100590730C (zh) | 2010-02-17 |
Family
ID=22007458
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910224517A Pending CN101714406A (zh) | 2001-10-18 | 2002-10-16 | 用于动态随机存取存储器的低功耗自动刷新电路和方法 |
CN02825349A Expired - Fee Related CN100590730C (zh) | 2001-10-18 | 2002-10-16 | 用于动态随机存取存储器的低功耗自动刷新电路和方法 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200910224517A Pending CN101714406A (zh) | 2001-10-18 | 2002-10-16 | 用于动态随机存取存储器的低功耗自动刷新电路和方法 |
Country Status (6)
Country | Link |
---|---|
US (2) | US6771553B2 (zh) |
EP (1) | EP1446804B1 (zh) |
JP (2) | JP2005506647A (zh) |
KR (1) | KR100779871B1 (zh) |
CN (2) | CN101714406A (zh) |
WO (1) | WO2003034435A1 (zh) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6771553B2 (en) * | 2001-10-18 | 2004-08-03 | Micron Technology, Inc. | Low power auto-refresh circuit and method for dynamic random access memories |
US6957307B2 (en) * | 2002-03-22 | 2005-10-18 | Intel Corporation | Mapping data masks in hardware by controller programming |
JP2003297083A (ja) * | 2002-03-29 | 2003-10-17 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6731548B2 (en) * | 2002-06-07 | 2004-05-04 | Micron Technology, Inc. | Reduced power registered memory module and method |
US7124260B2 (en) * | 2002-08-26 | 2006-10-17 | Micron Technology, Inc. | Modified persistent auto precharge command protocol system and method for memory devices |
US20050088894A1 (en) * | 2003-10-23 | 2005-04-28 | Brucke Paul E. | Auto-refresh multiple row activation |
KR100587077B1 (ko) * | 2004-04-28 | 2006-06-08 | 주식회사 하이닉스반도체 | 메모리 장치에 사용되는 클락 인에이블 신호용 버퍼 장치 |
US20060218424A1 (en) * | 2005-03-23 | 2006-09-28 | Miron Abramovici | Integrated circuit with autonomous power management |
US7206234B2 (en) * | 2005-06-21 | 2007-04-17 | Micron Technology, Inc. | Input buffer for low voltage operation |
KR100819683B1 (ko) * | 2005-07-04 | 2008-04-04 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
US20070086261A1 (en) * | 2005-10-17 | 2007-04-19 | Freebern Margaret C | Directed auto-refresh for a dynamic random access memory |
US7433261B2 (en) * | 2005-10-17 | 2008-10-07 | Infineon Technologies Ag | Directed auto-refresh for a dynamic random access memory |
US7330391B2 (en) * | 2005-10-17 | 2008-02-12 | Infineon Technologies Ag | Memory having directed auto-refresh |
JP4916699B2 (ja) | 2005-10-25 | 2012-04-18 | エルピーダメモリ株式会社 | Zqキャリブレーション回路及びこれを備えた半導体装置 |
KR100810060B1 (ko) * | 2006-04-14 | 2008-03-05 | 주식회사 하이닉스반도체 | 반도체 메모리 소자 및 그의 구동방법 |
JP4829029B2 (ja) * | 2006-08-02 | 2011-11-30 | 株式会社東芝 | メモリシステム及びメモリチップ |
US7733731B2 (en) | 2007-03-05 | 2010-06-08 | Micron Technology, Inc. | Control of inputs to a memory device |
US8874831B2 (en) | 2007-06-01 | 2014-10-28 | Netlist, Inc. | Flash-DRAM hybrid memory module |
WO2009076511A2 (en) * | 2007-12-12 | 2009-06-18 | Zmos Technology, Inc. | Memory device with self-refresh operations |
US8045416B2 (en) * | 2008-03-05 | 2011-10-25 | Micron Technology, Inc. | Method and memory device providing reduced quantity of interconnections |
US8369178B2 (en) | 2010-03-08 | 2013-02-05 | Micron Technology, Inc. | System and method for managing self-refresh in a multi-rank memory |
US8446793B2 (en) | 2010-03-31 | 2013-05-21 | Hynix Semiconductor Inc. | Semiconductor memory device including clock control circuit and method for operating the same |
KR20120070436A (ko) | 2010-12-21 | 2012-06-29 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 |
JP5795513B2 (ja) * | 2011-09-28 | 2015-10-14 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置 |
KR101878902B1 (ko) * | 2011-10-04 | 2018-07-17 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그의 구동 방법 |
KR101980162B1 (ko) * | 2012-06-28 | 2019-08-28 | 에스케이하이닉스 주식회사 | 메모리 |
US9251048B2 (en) | 2012-10-19 | 2016-02-02 | International Business Machines Corporation | Memory page management |
KR20140081288A (ko) * | 2012-12-21 | 2014-07-01 | 삼성전자주식회사 | 메모리 장치의 커맨드 제어 회로 및 이를 포함하는 메모리 장치 |
US9171605B1 (en) | 2012-12-21 | 2015-10-27 | Samsung Electronics Co., Ltd. | Concentrated address detecting method of semiconductor device and concentrated address detecting circuit using the same |
TW201437805A (zh) * | 2013-03-29 | 2014-10-01 | Wistron Corp | 電子裝置及其電源管理方法 |
KR102174818B1 (ko) * | 2014-04-07 | 2020-11-06 | 에스케이하이닉스 주식회사 | 휘발성 메모리, 이를 포함하는 메모리 모듈 및 메모리 모듈의 동작 방법 |
KR20170045795A (ko) * | 2015-10-20 | 2017-04-28 | 삼성전자주식회사 | 메모리 장치 및 이를 포함하는 메모리 시스템 |
CN109791786B (zh) * | 2016-10-31 | 2023-01-17 | 英特尔公司 | 针对存储设备识别和功率管理控制应用片选 |
KR20180047778A (ko) | 2016-11-01 | 2018-05-10 | 삼성전자주식회사 | 단계별 저전력 상태들을 갖는 메모리 장치 |
JP7536431B2 (ja) | 2019-09-20 | 2024-08-20 | キヤノン株式会社 | メモリ制御装置およびその制御方法 |
CN110821633A (zh) * | 2019-10-28 | 2020-02-21 | 奇瑞汽车股份有限公司 | 一种无级风扇在发动机控制器更新软件过程中的控制方法 |
Family Cites Families (52)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3359827A (en) | 1964-09-14 | 1967-12-26 | Gen Motors Corp | Transmission |
US5262998A (en) | 1991-08-14 | 1993-11-16 | Micron Technology, Inc. | Dynamic random access memory with operational sleep mode |
US5831467A (en) | 1991-11-05 | 1998-11-03 | Monolithic System Technology, Inc. | Termination circuit with power-down mode for use in circuit module architecture |
US5450364A (en) | 1994-01-31 | 1995-09-12 | Texas Instruments Incorporated | Method and apparatus for production testing of self-refresh operations and a particular application to synchronous memory devices |
US6175901B1 (en) | 1994-04-15 | 2001-01-16 | Micron Technology, Inc. | Method for initializing and reprogramming a control operation feature of a memory device |
US5400289A (en) | 1994-07-15 | 1995-03-21 | Micron Technology, Inc. | Lockout circuit and method for preventing metastability during the termination of a refresh mode |
US5848431A (en) | 1995-02-21 | 1998-12-08 | Micron Technology, Inc. | Synchronous SRAMs having multiple chip select inputs and a standby chip enable input |
US6094703A (en) | 1995-02-21 | 2000-07-25 | Micron Technology, Inc. | Synchronous SRAM having pipelined memory access enable for a burst of addresses |
US5787489A (en) | 1995-02-21 | 1998-07-28 | Micron Technology, Inc. | Synchronous SRAM having pipelined enable |
US6205514B1 (en) | 1995-02-21 | 2001-03-20 | Micron Technology, Inc. | Synchronous SRAM having global write enable |
US5636173A (en) | 1995-06-07 | 1997-06-03 | Micron Technology, Inc. | Auto-precharge during bank selection |
US6058448A (en) | 1995-12-19 | 2000-05-02 | Micron Technology, Inc. | Circuit for preventing bus contention |
JP3566429B2 (ja) * | 1995-12-19 | 2004-09-15 | 株式会社ルネサステクノロジ | 同期型半導体記憶装置 |
US5627791A (en) * | 1996-02-16 | 1997-05-06 | Micron Technology, Inc. | Multiple bank memory with auto refresh to specified bank |
JPH09288614A (ja) * | 1996-04-22 | 1997-11-04 | Mitsubishi Electric Corp | 半導体集積回路装置、半導体記憶装置およびそのための制御回路 |
US6130602A (en) | 1996-05-13 | 2000-10-10 | Micron Technology, Inc. | Radio frequency data communications device |
JP4000206B2 (ja) | 1996-08-29 | 2007-10-31 | 富士通株式会社 | 半導体記憶装置 |
US6172935B1 (en) | 1997-04-25 | 2001-01-09 | Micron Technology, Inc. | Synchronous dynamic random access memory device |
US6499073B1 (en) | 1997-05-13 | 2002-12-24 | Micron Electronics, Inc. | System using programmable processor for selectively enabling or disabling power to adapter in response to respective request signals |
US5881016A (en) | 1997-06-13 | 1999-03-09 | Cirrus Logic, Inc. | Method and apparatus for optimizing power consumption and memory bandwidth in a video controller using SGRAM and SDRAM power reduction modes |
US5999481A (en) | 1997-08-22 | 1999-12-07 | Micron Technology, Inc. | Method and apparatus for controlling the operation of an integrated circuit responsive to out-of-synchronism control signals |
US5949657A (en) | 1997-12-01 | 1999-09-07 | Karabatsos; Chris | Bottom or top jumpered foldable electronic assembly |
US5959929A (en) | 1997-12-29 | 1999-09-28 | Micron Technology, Inc. | Method for writing to multiple banks of a memory device |
JPH11203866A (ja) | 1998-01-16 | 1999-07-30 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6370662B2 (en) | 1998-03-16 | 2002-04-09 | S3 Incorporated | Modifying circuit designs running from both edges of clock to run from positive edge |
US6253340B1 (en) | 1998-06-08 | 2001-06-26 | Micron Technology, Inc. | Integrated circuit implementing internally generated commands |
JP2000173263A (ja) | 1998-12-04 | 2000-06-23 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6115278A (en) | 1999-02-09 | 2000-09-05 | Silicon Graphics, Inc. | Memory system with switching for data isolation |
US6233199B1 (en) | 1999-02-26 | 2001-05-15 | Micron Technology, Inc. | Full page increment/decrement burst for DDR SDRAM/SGRAM |
JP4187346B2 (ja) | 1999-03-31 | 2008-11-26 | 富士通マイクロエレクトロニクス株式会社 | 同期型半導体記憶装置 |
JP4056173B2 (ja) | 1999-04-14 | 2008-03-05 | 富士通株式会社 | 半導体記憶装置および該半導体記憶装置のリフレッシュ方法 |
KR100324821B1 (ko) * | 1999-06-29 | 2002-02-28 | 박종섭 | 반도체 메모리 소자의 자동 리프레쉬 방법 및 장치 |
JP2001014847A (ja) | 1999-06-30 | 2001-01-19 | Toshiba Corp | クロック同期回路 |
JP4216415B2 (ja) * | 1999-08-31 | 2009-01-28 | 株式会社ルネサステクノロジ | 半導体装置 |
JP2001118383A (ja) | 1999-10-20 | 2001-04-27 | Fujitsu Ltd | リフレッシュを自動で行うダイナミックメモリ回路 |
JP2001338489A (ja) | 2000-05-24 | 2001-12-07 | Mitsubishi Electric Corp | 半導体装置 |
US6442076B1 (en) * | 2000-06-30 | 2002-08-27 | Micron Technology, Inc. | Flash memory with multiple status reading capability |
US6304497B1 (en) | 2000-06-30 | 2001-10-16 | Micron Technology, Inc. | Synchronous memory status register |
US6359827B1 (en) | 2000-08-22 | 2002-03-19 | Micron Technology, Inc. | Method of constructing a very wide, very fast distributed memory |
US6580659B1 (en) | 2000-08-25 | 2003-06-17 | Micron Technology, Inc. | Burst read addressing in a non-volatile memory device |
US6570804B1 (en) | 2000-08-29 | 2003-05-27 | Micron Technology, Inc. | Fuse read sequence for auto refresh power reduction |
US6304510B1 (en) | 2000-08-31 | 2001-10-16 | Micron Technology, Inc. | Memory device address decoding |
US6449203B1 (en) | 2001-03-08 | 2002-09-10 | Micron Technology, Inc. | Refresh controller and address remapping circuit and method for dual mode full/reduced density DRAMs |
US6560158B2 (en) | 2001-04-27 | 2003-05-06 | Samsung Electronics Co., Ltd. | Power down voltage control method and apparatus |
JP2002367370A (ja) | 2001-06-07 | 2002-12-20 | Mitsubishi Electric Corp | 半導体記憶装置 |
US6549479B2 (en) | 2001-06-29 | 2003-04-15 | Micron Technology, Inc. | Memory device and method having reduced-power self-refresh mode |
US6483347B1 (en) | 2001-07-11 | 2002-11-19 | Micron Technology, Inc. | High speed digital signal buffer and method |
US6552596B2 (en) | 2001-08-10 | 2003-04-22 | Micron Technology, Inc. | Current saving mode for input buffers |
US6510099B1 (en) | 2001-09-28 | 2003-01-21 | Intel Corporation | Memory control with dynamic driver disabling |
US6771553B2 (en) * | 2001-10-18 | 2004-08-03 | Micron Technology, Inc. | Low power auto-refresh circuit and method for dynamic random access memories |
US6552955B1 (en) | 2001-10-30 | 2003-04-22 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device with reduced power consumption |
US6731548B2 (en) * | 2002-06-07 | 2004-05-04 | Micron Technology, Inc. | Reduced power registered memory module and method |
-
2001
- 2001-10-18 US US10/056,935 patent/US6771553B2/en not_active Expired - Fee Related
-
2002
- 2002-10-16 CN CN200910224517A patent/CN101714406A/zh active Pending
- 2002-10-16 KR KR1020047005809A patent/KR100779871B1/ko not_active IP Right Cessation
- 2002-10-16 JP JP2003537075A patent/JP2005506647A/ja active Pending
- 2002-10-16 EP EP02801761.4A patent/EP1446804B1/en not_active Expired - Lifetime
- 2002-10-16 CN CN02825349A patent/CN100590730C/zh not_active Expired - Fee Related
- 2002-10-16 WO PCT/US2002/033147 patent/WO2003034435A1/en active Application Filing
-
2004
- 2004-06-14 US US10/868,741 patent/US7079439B2/en not_active Expired - Fee Related
-
2008
- 2008-07-16 JP JP2008185427A patent/JP4923193B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7079439B2 (en) | 2006-07-18 |
US20040268018A1 (en) | 2004-12-30 |
EP1446804A4 (en) | 2007-05-23 |
WO2003034435A1 (en) | 2003-04-24 |
US20030076726A1 (en) | 2003-04-24 |
EP1446804B1 (en) | 2014-07-16 |
CN101714406A (zh) | 2010-05-26 |
KR20050036881A (ko) | 2005-04-20 |
JP2008287873A (ja) | 2008-11-27 |
EP1446804A1 (en) | 2004-08-18 |
JP4923193B2 (ja) | 2012-04-25 |
CN1605105A (zh) | 2005-04-06 |
KR100779871B1 (ko) | 2007-11-27 |
JP2005506647A (ja) | 2005-03-03 |
US6771553B2 (en) | 2004-08-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100590730C (zh) | 用于动态随机存取存储器的低功耗自动刷新电路和方法 | |
KR100618070B1 (ko) | 리프레시를 자동으로 행하는 동적 메모리 회로 | |
US6741515B2 (en) | DRAM with total self refresh and control circuit | |
US6381188B1 (en) | DRAM capable of selectively performing self-refresh operation for memory bank | |
CN101375255B (zh) | 基于命令信号和操作状态解码命令的系统和方法 | |
CN101075479B (zh) | 具有低电流消耗特性的半导体存储装置 | |
WO2010072507A1 (en) | Power management of a spare dram on a buffered dimm | |
US10573371B2 (en) | Systems and methods for controlling data strobe signals during read operations | |
US20040081011A1 (en) | Synchronous semiconductor memory device having dynamic memory cells and operating method thereof | |
JP4310544B2 (ja) | 低電力・高ライトレイテンシモードおよび高電力・低ライトレイテンシモードならびに/あるいは独立して選択可能なライトレイテンシを備える記憶装置および方法 | |
US20070086266A1 (en) | Directed auto-refresh for a dynamic random access memory | |
US20070086261A1 (en) | Directed auto-refresh for a dynamic random access memory | |
US7330391B2 (en) | Memory having directed auto-refresh | |
JP4354284B2 (ja) | メモリ制御装置およびメモリ制御システム | |
JPH10162576A (ja) | 半導体メモリ装置のカラム選択ラインイネーブル回路 | |
CN102347072A (zh) | 半导体器件及其操作方法 | |
US20030058724A1 (en) | Reduced current address selection circuit and method | |
JP7507289B2 (ja) | 疑似スタティックランダムアクセスメモリ | |
KR100630975B1 (ko) | 리프레쉬 수행에서 노말 억세스로의 복귀지연시간이제어되는 동기식 디램셀 에스램 및 이의 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100217 Termination date: 20111016 |