WO2006132418A1 - 電界効果トランジスタ - Google Patents

電界効果トランジスタ Download PDF

Info

Publication number
WO2006132418A1
WO2006132418A1 PCT/JP2006/311745 JP2006311745W WO2006132418A1 WO 2006132418 A1 WO2006132418 A1 WO 2006132418A1 JP 2006311745 W JP2006311745 W JP 2006311745W WO 2006132418 A1 WO2006132418 A1 WO 2006132418A1
Authority
WO
WIPO (PCT)
Prior art keywords
field plate
electrode
effect transistor
insulating film
gate
Prior art date
Application number
PCT/JP2006/311745
Other languages
English (en)
French (fr)
Inventor
Hironobu Miyamoto
Yuji Ando
Yasuhiro Okamoto
Tatsuo Nakayama
Takashi Inoue
Kazuki Ota
Akio Wakejima
Kensuke Kasahara
Yasuhiro Murase
Kohji Matsunaga
Katsumi Yamanoguchi
Hidenori Shimawaki
Original Assignee
Nec Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nec Corporation filed Critical Nec Corporation
Priority to US11/921,854 priority Critical patent/US7863648B2/en
Priority to CN2006800291922A priority patent/CN101238561B/zh
Priority to JP2007520206A priority patent/JP4968067B2/ja
Priority to EP06766607A priority patent/EP1901341A4/en
Publication of WO2006132418A1 publication Critical patent/WO2006132418A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7786Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT
    • H01L29/7787Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface with direct single heterostructure, i.e. with wide bandgap layer formed on top of active layer, e.g. direct single heterostructure MIS-like HEMT with wide bandgap charge-carrier supplying layer, e.g. direct single heterostructure MODFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/404Multiple field plate structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/802Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with heterojunction gate, e.g. transistors with semiconductor layer acting as gate insulating layer, MIS-like transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/812Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a Schottky gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Definitions

  • the present invention relates to a field effect transistor using a group III nitride semiconductor.
  • the present invention relates to a structure that achieves excellent high frequency characteristics and high voltage characteristics in a heterojunction field effect transistor using a group III nitride semiconductor.
  • FIG. 17 is a cross-sectional view showing the configuration of a heterojunction field effect transistor (hereinafter referred to as HJFET t).
  • an A1N buffer layer 211 is formed on a sapphire substrate 209.
  • a GaN channel layer 212 is formed on the A1N buffer layer 211, and an AlGaN electron supply layer 213 is formed thereon.
  • a source electrode 201 and a drain electrode 203 are formed thereon, and these electrodes are in ohmic contact with the AlGaN electron supply layer 213.
  • a gate electrode 202 is formed between the source electrode 201 and the drain electrode 203, and the gate electrode 202 is in Schottky contact with the AlGaN electron supply layer 213.
  • a SiN film 221 that functions as a surface protective film is formed.
  • Fig. 18 shows the thickness of SiN film 221 and the amount of collabs (marked with a circle in the figure) and the gate breakdown voltage (marked with a triangle). It is a relationship. Collabs is a phenomenon in which when the HJFET performs a large signal operation, negative charge is accumulated on the surface due to the response of the surface trap, and the maximum drain current decreases. When Collabs becomes prominent, the drain current during large signal operation is suppressed, and the saturation output decreases.
  • the SiN film 221 is formed on the surface of the element in which Colabs is remarkable as described above, the piezoelectric polarization charge in the AlGaN electron supply layer 213 increases due to the stress of the SiN film 221 and has the effect of canceling the surface negative charge. . For this reason, the amount of collabs can be reduced.
  • the SiN film 221 is not provided, that is, when the film thickness is Onm, the collapse amount is 60% or more.
  • the thickness of the SiN film 221 is lOOnm, the collapse amount can be suppressed to 10% or less.
  • the above-described surface negative charge has an effect of relaxing the electric field concentration between the gate and the drain and increasing the gate breakdown voltage. For this reason, when the surface negative charge is canceled by increasing the thickness of the SiN film 221, the electric field concentration between the gate and the drain becomes remarkable, and the gate breakdown voltage is lowered.
  • FIG. 19 is a cross-sectional view showing the configuration of such an HJFET.
  • the HJFET 250 shown in FIG. 19 is formed on a substrate such as the SiC substrate 210.
  • An A1N buffer layer 211 is formed on the SiC substrate 210.
  • a GaN channel layer 212 is formed on the A1N buffer layer 211.
  • an AlGaN child supply layer 213 is formed on the GaN channel layer 212.
  • the AlGaN electron supply layer 213 is provided with a source electrode 201 and a drain electrode 203 which are in ohmic contact, and a gate electrode 202 is provided between them.
  • the gate electrode 202 has a field plate portion 205 protruding in the shape of an eave on the drain side, and is in Schottky contact with the AlGaN electron supply layer 213.
  • the surface of the AlGaN electron supply layer 213 is covered with a SiN film 221, and the SiN film 221 exists immediately below the field plate portion 205. [0011] By adding the field plate portion 205, it is possible to suppress a decrease in breakdown voltage, and therefore it is possible to improve the trade-off between Collabs and gate breakdown voltage.
  • FIG. 16 is a diagram for explaining electric lines of force between the gate and the drain of the HJFET having the SiN film 221 and the field plate.
  • FIG. 20 is a diagram illustrating the relationship between the operating voltage and the gain of the transistor. In Fig. 20, L
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2005-93864 discloses a power semiconductor device having a plurality of field plates. According to this power semiconductor device, the inter-electrode capacity of the second field plate electrode is interposed between the first field plate electrode and the drain electrode, thereby substantially canceling the gate-drain capacitance. .
  • Patent Document 1 Japanese Patent Laid-Open No. 2005-93864. As will be described later, the gain in the high-frequency region is improved. However, it has become clear that there is room for improvement in terms of improving the breakdown voltage characteristics o
  • the present invention has been made in view of the above circumstances, and provides a field effect transistor having both good high frequency characteristics and excellent withstand voltage characteristics during high voltage operation. Means for solving the problem
  • the inventors of the present invention have intensively studied from the viewpoint of improving the breakdown voltage characteristics while improving the high frequency characteristics by improving the gain in the high frequency region of the field effect transistor.
  • Ingredients Specifically, we examined the relationship between frequency f and linear gain (hereinafter also simply referred to as “gain”) for a transistor with a field plate to ensure gate breakdown voltage (Figure 19). It is generally known that in transistors, there is a “turning point” where the gain drops sharply above a certain frequency. Since the field effect transistor is used in a frequency region lower than the turning point, if the turning point exists on the low frequency side, the upper limit of the usable frequency is lowered.
  • FIG. 21 is a diagram for explaining a turning point.
  • the frequency fc is the turning point, and the gain drops significantly at higher frequencies. For this reason, in order to improve the high frequency characteristics, it is necessary to improve the gain and position the turning point on the high frequency side.
  • Patent Document 1 Japanese Patent Laid-Open No. 2005-93864 described in the section of the problem to be solved, the second field plate electrode extends from the upper surface of the first field plate electrode to the upper surface of the source electrode.
  • the power HEMT formed is described!
  • the second field plate electrode and the source electrode are electrically connected in the operating region, and they have the same potential. Therefore, next, the present inventor examined such a transistor. As shown by a dotted line in FIG. 21, when the second field plate electrode is provided from the first field plate electrode to the source electrode, the low frequency is obtained. Although the gain in the region was improved, it was newly found that the turning point shifted to the low frequency side (fc 'in the figure).
  • the present inventors further examined the cause of the shift of the turning point. As a result, when the length of the overlap region between the structure composed of the gate electrode and the first field plate and the second field plate becomes larger than the gate length, the turning point shifts to the lower frequency side. New knowledge was obtained.
  • the overlap region means that the second field plate is arranged on the upper part of the structure composed of the first field plate and the gate electrode in a sectional view in the gate length direction!
  • the second field plate and the structure overlap each other in the gate length direction.
  • the turning point becomes a low frequency.
  • the gain in the high frequency region tended to decrease significantly from the turning point.
  • the present inventors have studied a transistor having excellent withstand voltage characteristics, high gain, and a turning point on the high frequency side.
  • a field effect transistor having a dual field plate structure such a transistor is realized by making the overlap region of the field plate electrode a specific structure and providing a shielding part on the second field plate. It has been found possible.
  • a gate electrode disposed between the source electrode and the drain electrode
  • a first field plate provided above the group III nitride semiconductor layer structure and insulated from the group III nitride semiconductor layer structure in a region between the gate electrode and the drain electrode;
  • a second field plate provided on top of the group III nitride semiconductor layer structure and insulated from the group III nitride semiconductor layer structure and the first field plate;
  • the second field plate includes a shielding part that is in a region between the first field plate and the drain electrode and shields the first field plate from the drain electrode force;
  • the length in the gate length direction of the overlap region where the second field plate overlaps the upper part of the structure composed of the first field plate and the gate electrode is Lol,
  • the gate length is Lg
  • a field effect transistor is provided.
  • the upper part of the group III nitride semiconductor layer structure and the second field plate insulated from the first field plate are included on the upper part of the group III nitride semiconductor layer structure.
  • the second field plate includes a shield.
  • the shielding portion is in a region between the first field plate and the drain electrode, shields the first field plate from the drain electrode force, and the upper end of the shielding portion is the upper surface of the first field plate. Is located at the top.
  • the upper corner portion of the first field plate is a portion where electric lines of force are concentrated. Therefore, it is parasitic to reliably shield this portion. It is important to reduce the capacity.
  • a second region extends from the side surface of the first field plate to the upper part via the upper end (upper corner). A field plate is installed. For this reason, it is possible to reliably shield the upper corner portion of the first field plate and suppress the generation of parasitic capacitance.
  • the shielding part is a part of the second field plate that shields the electric field between the first field plate and the drain electrode.
  • the shielding portion may be configured to almost completely shield the electric field, or may be configured to shield a part thereof.
  • the entire second field plate may be a shielding part, or a part may be a shielding part.
  • “located in the upper part” means that the group III nitride semiconductor layer structure force is located on the side to be moved away, and “located in the lower part” means the group III nitride semiconductor layer structure. It is located on the side.
  • the length Lol of the overlap region in the gate length direction is
  • the field effect transistor of the present invention has a structure excellent in high frequency characteristics.
  • the field effect transistor of the present invention may be configured such that the lower end of the shielding portion is positioned closer to the group III nitride semiconductor layer structure than the lower end of the first field plate. In this way, the first field plate can be more effectively shielded from the drain electrode.
  • the lower end of the shielding portion is, for example, the lower surface of the shielding portion, and when the lower surface of the shielding portion has a step or an inclination, the end portion on the group m nitride semiconductor layer structure side ⁇
  • a region between the gate electrode and the drain electrode has a first insulating film covering the surface of the group III nitride semiconductor layer structure, and the first field plate A recess is formed in the first insulating film in a region between the drain electrode, the first field plate is provided in contact with the first insulating film, and a lower end of the shielding portion is It can be set as the structure located in the said recessed part. In this way, the field effect transistor in which the lower end of the shielding portion is located closer to the group III nitride semiconductor layer structure than the lower end of the first field plate can be configured to have further excellent manufacturing stability. .
  • the lower end force of the first field plate may be positioned closer to the group III nitride semiconductor layer structure than the lower end of the shielding portion.
  • the effect of the field plate can be relaxed and an ideal electric field distribution can be obtained.
  • the electric field change on the upper surface of the group III nitride semiconductor layer structure due to the shielding portion of the second field plate can be within an appropriate range, and the drain side (gate An ideal electric field distribution can be formed between the first electrode and the drain electrode).
  • the first insulating film covering the surface of the group III nitride semiconductor layer structure, the first field plate, and the drain electrode And a second insulating film provided on the first insulating film, and the first field plate is provided in contact with the first insulating film, and The lower end of the shielding part may be in contact with the second insulating film.
  • the capacitance value can be changed by changing the distance between the field plate and the group III nitride semiconductor layer structure. For this reason, it is possible to achieve a configuration in which a field effect transistor having effectively improved breakdown voltage characteristics can be manufactured more stably while minimizing the deterioration of high frequency characteristics.
  • FIG. 1 is a cross-sectional view schematically showing a configuration of a field effect transistor according to an embodiment of the present invention and electric lines of force reflecting an electric field distribution in a gate drain region.
  • FIG. 2 is a cross-sectional view showing the configuration of the field effect transistor according to the embodiment of the present invention and the definition of the size of each component.
  • FIG. 3 is a cross-sectional view showing the structure of the field effect transistor of the example.
  • FIG. 4 is a diagram showing the relationship between the evaluated operating voltage and the power characteristics (saturated output density, linear gain) in the field effect transistor of Example 1.
  • FIG. 5 is a cross-sectional view showing a configuration of a field effect transistor employing a gate recess structure according to an embodiment.
  • FIG. 6 is a cross-sectional view showing one configuration of a plurality of types of field effect transistors produced in Example 2 and having different parameters Lfd.
  • FIG. 7 is a diagram showing the relationship between the evaluated parameter Lfd and gain of a plurality of types of field effect transistors with different parameters Lfd produced in Example 2.
  • FIG. 8 is a cross-sectional view showing one configuration of a plurality of types of field effect transistors manufactured in Example 2 and having different parameters Lfd.
  • FIG. 9 is a diagram showing the relationship between the parameters Lfpl and Lfp2 of the transistors evaluated and the gains obtained by using the plurality of types of field effect transistors having different parameters Lfp2 manufactured in Example 3. .
  • Fig. 10 shows the relationship between the evaluated parameters Lfpl, Lfp2, and d3 of the field effect transistors of Example 4 using different types of field effect transistors with different parameters Lfp2. It is a figure which shows a relationship.
  • FIG. 11 is a cross-sectional view showing a configuration of a field effect transistor according to another embodiment of the present invention.
  • FIG. 12 is a diagram showing the relationship between the parameters d2 and Lfp2 of the transistors evaluated and gains obtained by using a plurality of types of field effect transistors with different parameters d2 manufactured in Example 5. is there.
  • FIG. 13 is a cross-sectional view showing a configuration of a field effect transistor according to another embodiment of the present invention.
  • FIG. 14 is a cross-sectional view showing one configuration of a plurality of types of field effect transistors manufactured in Example 7 and having different parameters Lfd.
  • FIG. 15 is a cross-sectional view showing a configuration of a field effect transistor according to another embodiment of the present invention.
  • FIG. 16 is a cross-sectional view schematically showing a configuration of a conventional field effect transistor not including a field plate electrode and electric lines of force reflecting an electric field distribution in a gate / drain region.
  • FIG. 17 is a cross-sectional view schematically showing a configuration of a conventional field effect transistor not provided with a field plate electrode.
  • FIG. 18 is a diagram showing the SiN film thickness of the uppermost layer, the current change due to Colabs, and the gate breakdown voltage, evaluated in the conventional field effect transistor having the configuration shown in FIG.
  • FIG. 19 shows a field plate electrode fabricated in a shape integral with the gate electrode.
  • FIG. 2 is a cross-sectional view schematically showing a configuration of a conventional field effect transistor.
  • FIG. 20 shows the operating voltage and gain of two types of conventional field effect transistors with or without a field plate electrode fabricated in a shape integral with the gate electrode. It is a figure which shows a relationship.
  • FIG. 21 shows a conventional field effect transistor when a second field plate electrode is provided in addition to the first field plate electrode formed in a shape integral with the gate electrode.
  • FIG. 6 is a diagram schematically showing a change in the relationship between frequency and gain.
  • FIG. 22 is a diagram showing the relationship between frequency and gain in the field effect transistor described in Example 1 having the configuration shown in FIG. 3.
  • FIG. 1 is a cross-sectional view showing the configuration of the nitride semiconductor field effect transistor of the present embodiment.
  • the field effect transistor 100 shown in FIG. 1 is a HJFET using a nitride semiconductor and has a dual field plate structure.
  • This transistor includes a group III nitride semiconductor layer structure including a heterojunction (nitride semiconductor 11 1), a source electrode 112 and a drain electrode 114 formed separately from the nitride semiconductor 111, and a source electrode
  • the gate electrode 113 disposed between the gate electrode 113 and the drain electrode 114, and the region between the gate electrode 113 and the drain electrode 114 are provided on the nitride semiconductor 111 and the nitride semiconductor.
  • a first field plate (first field plate electrode 116) insulated from 111 and a second field plate provided on top of the nitride semiconductor 111 and insulated from the nitride semiconductor 111 and the first field plate electrode 116.
  • the second field plate electrode 118 includes a shielding portion 119 that is in a region between the first field plate electrode 116 and the drain electrode 114 and shields the first field plate electrode 116 from the drain electrode 114 force. . Further, the second field plate electrode 118 has a step portion in a cross-sectional view in the gate length direction, and a vertical portion connecting the steps is a shielding portion 119.
  • the upper end of the shielding part 119 is above the upper surface of the first field plate electrode 116, that is,
  • the gate length of the overlap region where the second field plate electrode 118 overlaps the upper portion of the structure that also includes the force of the first field plate electrode 116 and the gate electrode 113 When the direction length is Lol and the gate length is Lg,
  • the second field plate electrode 118 is provided in contact with a single insulating film (second insulating film 117) that covers the side surface of the first field plate electrode 116.
  • the second field plate electrode 118 also overlaps with an insulating film (second insulating film 117) provided from the side surface to the upper surface of the first field plate electrode 116.
  • the field effect transistor 100 includes a first insulating film (first insulating film 115) that covers the surface of the nitride semiconductor 111 in a region between the gate electrode 113 and the drain electrode 114, and a first field.
  • the first field plate electrode 116 is at the same potential as the gate electrode 113.
  • the second field plate electrode 118 has the same potential as the force source electrode 112. Specifically, the source electrode 112 and the second field plate electrode 118 are formed electrically independently in the force working layer region, and the source electrode 112 and the second field plate electrode are seen in a sectional view of the working layer. 118 has a separated shape, and the source electrode 112 and the second field plate electrode 118 are electrically connected in the isolation region.
  • the first field plate electrode 116 is configured to be continuous and integrated with the gate electrode 113.
  • “continuously integrated” means that it is integrally formed as a continuous body. Moreover, it is preferable that the structure has a single member force and does not have a joint portion.
  • the second field plate electrode 118 and the first field plate electrode 116 overlap with each other! /, And the second field plate electrode 118 and the gate electrode 113 also overlap.
  • the second field plate electrode 118 and the first field plate electrode 116 overlap with each other, and the second field plate electrode 118 and the gate electrode 113 overlap with each other. It can also be configured.
  • the gate length is Lg
  • the end force of the gate electrode 113 is also directed to the drain electrode 114.
  • the extension width of the first field plate electrode 116 in the gate length direction is L fpl
  • the length in the gate length direction of the lower surface of the second field plate electrode 118 that is, the second field plate 118 from the gate side end of the shielding part 119 to the drain side end of the second field plate electrode 118.
  • a second field plate electrode 118 is provided in contact with the second insulating film 117 covering the side surface of the gate electrode 113, and the force on the end of the gate electrode 113 in the sectional view in the gate length direction
  • the extension width of the first field plate electrode 116 in the gate length direction is Lfpl
  • the length of the lower surface of the second field plate electrode 118 is Lfp 2
  • the distance between the gate electrode 113 and the drain electrode 114 is Lgd, where d3 is the thickness of the second insulating film 117 on the side surface of the first field plate electrode 116,
  • the length of the lower surface of the second field plate electrode 118 in the gate length direction is Lfp2, and the second field in the region between the first field plate electrode 116 and the gate electrode 113
  • the following equation (3) may be satisfied.
  • the first insulating film 115 is a film containing nitrogen.
  • first insulating film exists between the lower surface of the first field plate electrode 116 (first field plate) and the upper surface of the nitride semiconductor 111 (group III nitride semiconductor layer structure).
  • the first insulating film (first insulating film 115) is present.
  • the thickness dl of the first insulating film (first insulating film 115) is caused by the voltage applied to the first field plate electrode 116 (first field plate).
  • the electric field formed in the insulating film (first insulating film 115) is selected in a range that does not exceed the breakdown electric field strength that causes dielectric breakdown of the insulating film.
  • the turn-on voltage applied to gate 113 As a condition that the breakdown electric field strength does not exceed the first field plate electrode 116 (first field plate) when the pressure is applied to the first field plate electrode 116 (first field plate), the first insulating film (first insulating film 115) Is a SiN film, it is necessary to select at least the range of dl ⁇ lnm. In order to achieve effective electric field relaxation when the first field plate electrode 116 (first field plate) is at the same potential as the gate electrode, the ratio of Lfpl to dl must be at least in the range of Lfpl ⁇ dl. It is necessary to select Generally, the dielectric constant of the insulating film used for the first insulating film (the first insulating film 115) is expressed using ⁇ 1 and the dielectric constant in vacuum: ⁇ .
  • the ratio of Lfpl and dl is preferably selected within the range of Lfpl ⁇ dlX (e 1 / ⁇ ).
  • the dielectric constant of the SiN film is expressed as ⁇ , and the ratio of Lfpl and dl is set to the range of Lfpl ⁇ dl X ( £ / ⁇ ).
  • first field plate electrode 116 first field plate
  • second field plate electrode 118 second field plate
  • first field plate electrode 116 first field plate
  • second field plate electrode 118 second field plate
  • the source electrode 112 and the drain electrode 114 are formed on the surface of the nitride semiconductor 111 grown on the substrate 110.
  • a first field plate electrode 116 sandwiching the gate electrode 113 and the first insulating film 115 is formed, and is electrically connected to the gate electrode 113 on the active region or insulating isolation region of the device.
  • the second field plate electrode 118 is adjacent to the first field plate electrode 116 with the second insulating film 117 interposed therebetween to form a double (dual) field plate structure, and the source electrode 112 is formed on the insulating isolation region of the device. And electrically connected!
  • the nitride semiconductor 111 has a configuration in which, for example, an A1N buffer layer, a GaN layer, and an AlGaN layer are stacked in this order from the bottom (substrate 110 side).
  • the material of the substrate 110 is, for example, SiC, sapphire, or Si. You can also use Group III nitride semiconductor substrates such as GaN and AlGaN.
  • the first insulating film 115 and the second insulating film 117 are both films containing nitrogen, such as a SiN film, for example. By doing so, these insulating films can be further enhanced as a surface protective film. Therefore, it is possible to more effectively suppress the collab in HJFET.
  • a SiN film is used for the first insulating film 115 (first insulating film) covering the surface of the nitride semiconductor 111 (group 111 nitride semiconductor layer structure), and the second insulating film If a SiN film is also used for the film 117 (second insulating film), a strain stress is applied to the surface of the nitride semiconductor 111 (group III nitride semiconductor layer structure) due to the SiN film, resulting in a current. Effective for reducing Colabs.
  • the density of interface states introduced into the interface with the nitride semiconductor 111 (group 111 nitride semiconductor layer structure) It also has the effect of lowering.
  • a film containing nitrogen is used for at least the first insulating film 115 (first insulating film), for example, the electric current caused by oxygen often observed when using a SiO film.
  • the phenomenon that child trap levels are introduced at a high density can be avoided.
  • a film containing nitrogen there are SiON, BN, A1N, etc. in addition to SiN.
  • these films containing nitrogen other than SiN are used for the first insulating film 115 (first insulating film)
  • the surface of the nitride semiconductor 111 (group III nitride semiconductor layer structure) is caused by the coating. If the direction of the strain stress introduced into is the same as when using SiN, it will be effective in reducing current collabs.
  • a SiN film is used for the first insulating film 115 (first insulating film), while another film containing nitrogen is used for the second insulating film 1 17 (second insulating film). It can also be used. However, in that case, if the direction of the strain stress introduced into the surface of the nitride semiconductor 111 (group 111 nitride semiconductor layer structure) is the same as the direction of the strain stress when using SiN, The effect of reducing current collabs can be obtained.
  • the first field plate current is low.
  • the pole (first field plate) has the same potential as the gate electrode, the electric field is captured by the electron trap level by the electric field generated by the first field plate electrode (first field plate).
  • the effect of suppressing the occurrence of current collab is obtained.
  • the second field plate electrode 118 has the same potential as the source electrode 112, so that most of the electric lines of force between the first field plate electrode 116 and the drain electrode 114 are terminated. Shield. Accordingly, the feedback capacitance between the gate electrode 113 and the drain electrode 114 having the same potential as that of the first field plate 116 can be greatly reduced, and the gain in the high frequency region of the transistor is improved. Furthermore, the first field plate electrode 116 having the same potential as the gate electrode 113 and the second field plate electrode 118 having the same potential as the source electrode 112 are connected to the drain electrode with the second insulating film 117 having a dielectric constant higher than that of air interposed therebetween. By sequentially arranging in the 114 direction, the electric field concentration in the vicinity of the gate electrode 113 is greatly reduced as compared with the conventional structure having only the first field plate electrode 116. Therefore, transistor operation is possible up to a higher drain voltage.
  • the second field plate electrode 118 is formed on the second insulating film 117 that is not on the surface of the nitride semiconductor 111. Therefore, when a large signal operation is performed, injection of electrons from the second field plate electrode 118 to the surface of the nitride semiconductor 111 can be suppressed to a low level. When electrons are injected, negative charges are accumulated in the surface trap, and a phenomenon occurs in which the maximum drain current decreases (virtual gate phenomenon). For this reason, by using the structure of this embodiment, it is possible to suitably suppress the deterioration of characteristics caused by the virtual gate phenomenon due to the negative charge injection in the nitride semiconductor transistor.
  • the field effect transistor 100 includes a length Lol and a gate length Lg in the gate length direction of the overlap region of the first field plate electrode 116, the gate electrode 113, and the second field plate electrode 118. Between,
  • the overlap region is a cross-sectional view in the gate length direction in which the second field plate electrode 118 and the structure including the first field plate electrode 116 and the gate electrode 113 overlap each other in the gate length direction. This is an area.
  • the overlap region By configuring the overlap region to satisfy the above (ii), it is possible to make the gain turning point on the high frequency side.
  • the first field plate electrode 116 can be more reliably shielded from the drain electrode 114 while improving the characteristics.
  • the ratio of Lol to Lg within the above range, the size of the extra parasitic capacitance between the gate and the source can be made sufficiently larger than the true capacitance caused by the gate length Lg of the gate electrode 113. Can be small.
  • the parasitic capacitance between the gate and the source can be more effectively suppressed.
  • the second insulating film (second field) is also formed between the side wall of the first field plate electrode 116 (first field plate) and the shielding part 119 of the second field plate electrode 118 (second field plate).
  • the side wall height of the first field plate electrode 116 (first field plate): Mpl is at least that of the gate electrode 113 in order to suppress the contribution of the additional parasitic capacitance due to the strong shielding part 119.
  • the shielding part 119 is a region that is provided between the first field plate electrode 116 and the drain electrode 114 in the second field plate electrode 118 and extends in the normal direction of the substrate 110. .
  • the shield 119 runs along the side surface of the first field plate electrode 116.
  • the first field plate electrode 116 is shielded from the drain electrode 114. Since the upper surface of the shielding part 119 is located above the upper end of the first field plate electrode 116, the concentration of electric field lines concentrates on the upper corners of the first field plate electrode 116 and the upper and lower sides thereof. These areas can be shielded by the shielding part 119. Therefore, the generation of the feedback capacitance between the first field plate electrode 116 and the drain electrode 114 can be suitably suppressed.
  • first field plate electrode 116 is positioned closer to nitride semiconductor 111 than the lower end of shielding portion 119.
  • a first field plate electrode 116 having the same potential as the gate electrode 113 and a second field plate electrode 118 having the same potential as the source electrode 112 are interposed between the gate electrode 113 and the drain electrode 114.
  • the effect of the field plate can be moderated on the drain side, and an ideal electric field distribution can be obtained. For this reason, the breakdown voltage can be further effectively improved.
  • the first field plate electrode 116 is formed continuously and integrally with the gate electrode 113 and has the same potential as the gate electrode 113.
  • the second field plate electrode 118 can be fixed at a predetermined potential, for example, the same potential as the source electrode 112. By doing so, the capacitance between the first field plate electrode 116 and the drain electrode 114 can be more reliably reduced. Further, the voltage applied to the second field plate electrode 118 may be dynamically changed.
  • second field plate electrode 118 is provided between first field plate electrode 116 and drain electrode 114, and second field plate electrode 118 is connected to source electrode 112. Electrically connected. Further, the second field plate electrode 118 is electrically isolated with the first field plate electrode 116 and the second insulating film 117 having the same potential as the gate electrode 113 interposed therebetween. With this configuration, the second field plate electrode 118 can terminate and shield most of the lines of electric force that are directed from the drain electrode 114 to the first field plate electrode 116. . others Therefore, the feedback capacitance component generated between the first field plate electrode 116 and the drain electrode 114 can be greatly reduced.
  • the feedback capacitance between the drain electrode 114 and the gate electrode 113 is greatly reduced, and the source electrode 112 and the gate electrode 113 Is effectively suppressed. Furthermore, the electric field concentration in the vicinity of the gate electrode 113 is greatly reduced. For this reason, both high gain and high voltage operation can be achieved, and the output characteristics at high frequencies can be remarkably improved. Further, by using SiN films as the first insulating film 115 and the second insulating film 117, the SiN film can function appropriately as a surface protective film, and the occurrence of Colabus can be effectively suppressed. .
  • a high frequency field effect transistor having a high gain by improving the trade-off between Collabs and gate breakdown voltage and reducing the feedback capacitance between the gate electrode and the drain electrode can be obtained. Realized.
  • 0 ⁇ Lfd and the first field plate electrode 116 and the second field plate electrode 118 are provided in contact with both sides of the second insulating film 117, respectively. It is the structure which was made.
  • the first field plate electrode 116 and the second field plate electrode 118 are separated by a single insulating film (second insulating film 117).
  • the drain electrode 114 can be further reliably shielded.
  • the first field plate electrode 116 and the second field plate electrode 118 are provided on the same horizontal plane on the surface of the first insulating film 115, an insulating film is provided on the entire upper surface thereof.
  • a gap may be generated in the insulating film due to poor embedding between the electrodes.
  • the shielding effect of the first field plate electrode 116 on the gate electrode 113 is lowered due to a decrease in the dielectric constant in the air gap.
  • a second insulating film 117 is provided from the side surface of the first field plate electrode 116 to the upper surface of the first insulating film 115, and the second insulating film 117 is provided.
  • Form second field plate electrode 118 on membrane 117 By doing so, the formation of an air gap in the second insulating film 117 is suppressed. Therefore, the second field plate electrode 118 can be stably formed in a state of being in direct contact with the second insulating film 117.
  • the dimension of the second field plate electrode 118 can also determine the viewpoint power of the relaxation of the electric field concentration and the reduction of the feedback capacitance.
  • the meaning of each symbol is as follows.
  • Lfpl Length from the drain side end of the gate electrode 113 to the drain electrode 1 16 side end of the first field plate electrode 1 16,
  • Lfp2 The length of the lower surface of the second field plate electrode 118 in the gate length direction, that is, the second field plate 118 from the gate side end of the shielding part 119 to the drain side end of the second field plate electrode 118.
  • Lfd the amount of intersection between the structure composed of the first field plate electrode 116 and the gate electrode 113 and the second insulating film 117 of the second field plate electrode 118
  • Lgd distance between the gate electrode 113 and the drain electrode 114
  • dl Distance between the bottom surface of the first field plate electrode 116 and the nitride semiconductor 111. In FIG. 2, this corresponds to the thickness of the first insulating film 115.
  • d2 Distance between the bottom surface of the second field plate electrode 118 (the bottom surface of the shielding part 119) and the nitride semiconductor 111. In FIG. 2, this corresponds to the sum of the thickness of the first insulating film 115 and the thickness of the second insulating film 117.
  • d3 the thickness of the insulating film sandwiched between the first field plate electrode 116 (side surface thereof) and the second field plate electrode 118. In FIG. 2, this corresponds to the thickness of the second insulating film 117 in the gate length direction.
  • Lol a structure composed of the gate electrode 113 and the first field plate electrode 116 and the first The length in the gate length direction of the overlap region with the second field plate electrode 118.
  • the amount of extension Lfpl of the first field plate electrode 116 toward the drain side can be set to, for example, 0.5 / zm. By so doing, electric field concentration on the drain side end of the gate electrode 113 can be more effectively suppressed.
  • Lfpl can be 1.5 m or less. In this way, for example, in the form in which the second field plate electrode 118 and the source electrode 112 are set to the same potential, it is possible to more reliably suppress the deterioration of the high-frequency characteristics due to the increase of the feedback capacitance. Can do.
  • the length Lfp2 in the gate length direction is, for example,
  • the second field plate electrode 118 it is preferable to separate the end of the second field plate electrode 118 from the drain electrode 114 by a certain distance.
  • the thickness of the insulating film sandwiched between the first field plate electrode 116 and the second field plate electrode 118 is d3
  • the distance between the gate electrode 113 and the drain electrode 114 is Lgd
  • Lgd is the breakdown electric field strength
  • Lgd X 10 6 V / cm
  • Lgd the distance between the gate electrode 113 and the drain electrode 114: Lgd must be ⁇ ⁇ (1 ⁇ 6 / ⁇ ⁇ at most.
  • the film (second insulating film 117) isolates the two from each other.
  • the first field plate electrode 116 (first field plate) is set to the same potential as the gate electrode 113
  • the second field plate electrode 118 (second field plate) is set to the same potential as the source electrode 112. It is necessary to select the thickness d3 of the insulating film so that the dielectric breakdown of the second insulating film (second insulating film 117) does not occur at the site.
  • the dielectric breakdown strength Ebreak2 of the second insulating film (second insulating film 117) at the gate turn-on voltage IV at least Ebreak2> (lVZd3), that is, d3> (lV / Ebreak2) Try to be satisfied.
  • the first field plate electrode 116 (first field plate), the second field plate electrode 118 (second field plate), and a parasitic element caused by a capacitor composed of an insulating film sandwiched between the first field plate electrode 116 (first field plate) and second field plate electrode 118 (second field plate).
  • the thickness of the insulating film used for the second insulating film (second insulating film 1 17): d3, and the dielectric constant of the insulating film: ⁇ 2 is 0.5 m ⁇ d 3 It is preferable to select in the range of / ( ⁇ 2 / ⁇ ) ⁇ 0.01 ⁇ m.
  • the second field plate electrode 118 and the nitride semiconductor 111 on the insulating film between the first field plate electrode 116 and the drain electrode 114 are Distance (12 is for example
  • the above configuration can be obtained, for example, by adjusting the thickness of the first insulating film 115 and the thickness of the second insulating film 117 so as to satisfy the above formula (3). In this way, the electric lines of force between the first field plate electrode 116 and the drain electrode 114 can be sufficiently blocked.
  • the distance d2 between the second field plate electrode 118 and the nitride semiconductor 111 is, for example, the sum of the thickness of the first insulating film 115: dl and the thickness of the second insulating film 117: d3 In some cases, the lower limit is determined by the lower limit of (dl + d3).
  • the thickness of the insulating film: d2 is the second field plate electrode 118 (second field plate). Due to the voltage applied to the insulating film, the electric field formed in the insulating film is selected in a range that does not exceed the breakdown electric field strength that causes the dielectric breakdown of the insulating film.
  • the breakdown electric field strength when the second field plate electrode 118 (second field plate) has the same potential as the source electrode, the breakdown electric field strength
  • the insulating film is a SiN film, it is necessary to select at least a range of d2 ⁇ ln m as a condition that does not exceed.
  • the lower surface (lower end) of the first field plate electrode 116 is positioned closer to the nitride semiconductor 111 than the lower surface (lower end) of the shielding portion 119 has been described.
  • the lower surface (lower end) of the shielding portion 119 is lower than the lower surface (lower end) of the first field plate electrode 116, that is, the nitride semiconductor 11 side. It can also be set as the structure located in. In this embodiment, such a transistor is described.
  • FIG. 11 is a cross-sectional view showing the configuration of the field effect transistor of the present embodiment.
  • the lower end (lower surface) of shielding portion 119 is positioned closer to nitride semiconductor 111 than the lower end (lower surface) of first field plate electrode 116.
  • a region between the gate electrode 113 and the drain electrode 114 has a first insulating film 115 covering the surface of the nitride semiconductor 111, and the first field plate electrode 116 and the drain electrode 114 are provided.
  • a recess (not shown) is provided in the first insulating film 115 in a region between the first insulating film 115 and the first field plate electrode 116 is provided in contact with the first insulating film 115.
  • the lower end (lower surface) of the shielding part 119 of the second field plate electrode 118 is located in the recess, and the lower surface of the second field plate electrode 118 and the vicinity thereof are embedded in the recess. Further, in the region where the shielding portion 119 is formed, the second insulating film 117 is removed, and the first insulating film 115 is etched and thinned. The shielding part 119 is in contact with the thinned part.
  • the upper part (upper end) of the shielding part 119 protrudes above the upper surface force of the first field plate electrode 116, and the lower surface (lower end) of the shielding part 119 is the first field plate electrode.
  • the structure protrudes from the lower surface (lower end) of 116 to the nitride semiconductor 111 side. Therefore, the upper and lower corners of the first field plate electrode 116 where electric lines of force are particularly likely to concentrate can be more effectively shielded from the drain electrode 114. Therefore, the gate electrode 113 and the first field plate electrode 116 are continuously integrated. In the formed integrated structure, the feedback capacitance between the first field plate electrode 116 and the drain electrode 114 can be further reduced, and the high frequency characteristics can be improved.
  • the gate electrode 113 and the first field plate electrode 116 are continuously formed integrally.
  • the gate electrode 113 and the first field plate electrode 116 are separately provided.
  • a structure in which the members are structurally separated and electrically connected in an isolation region (not shown) of the element may be employed.
  • the present embodiment relates to a field effect transistor having such a configuration.
  • FIG. 13 is a cross-sectional view showing the configuration of the field effect transistor of the present embodiment.
  • the first field plate electrode 116 is an electric field control electrode provided separately from the gate electrode 113.
  • the first field plate electrode 116 is provided so as to be separated from and insulated from the gate electrode 113 in a cross-sectional view in the gate length direction.
  • the potential of the first field plate electrode 116 may be controlled independently of the gate electrode 113.
  • the first field plate electrode 116 can be fixed at a predetermined potential, for example, the same potential as the gate electrode 113. As a result, electric field concentration at the drain side end of the gate electrode 113 can be more stably suppressed.
  • the gate electrode 113 and the first field plate electrode 116 are provided as separate members, they can be selected independently from each other.
  • a metal material with good Schottky characteristics is selected as the gate electrode 113
  • a metal material with good adhesion to the first insulating film 115 with low wiring resistance is selected as the first field plate electrode 116. it can. Therefore, from the viewpoint of high gain and high voltage operation, there is an effect that a higher frequency / high output characteristic better than that of the first embodiment can be obtained.
  • the second field plate electrode 116 is provided even when the first field plate electrode 116 is provided separately from the gate electrode 113 as in the present embodiment. Similar to the embodiment, the second insulating film 117 is removed and a part of the first insulating film 115 is removed by etching in the region where the shielding portion 119 is formed, so that the second field plate electrode The lower surface (lower end) of 118 may be positioned below the lower surface (lower end) of the first field plate electrode 116 (on the nitride semiconductor 111 side).
  • FIG. 15 is a cross-sectional view showing the structure of such a transistor.
  • Examples 1 to 5 correspond to the first or second embodiment
  • Examples 6 to 10 correspond to the second or third embodiment.
  • FIG. 3 is a cross-sectional view showing the configuration of the field effect transistor of this example.
  • a high resistance SiC substrate was used as the substrate 110.
  • a 4 nm A1N buffer layer 131, a 2000 nm GaN layer 132, and an AlGaN layer 133 (A1 composition ratio 0.25, thickness 30 nm). Formed in order.
  • Ti and A1 were evaporated in this order, and the source electrode 112 and the drain electrode 114 were formed by using a lift-off process.
  • An ohmic contact between these electrodes and the AlGaN layer 133 was formed by heat treatment at 650 ° C. in a nitrogen atmosphere.
  • a SiN film was formed as the first insulating film 115 between the source electrode 112 and the drain electrode 114 by using, for example, a plasma CVD method. Then, a region where the gate electrode 113 is formed is opened by dry etching, and an opening is formed in the first insulating film 115.
  • Ni and Au are deposited in this order so as to fill the opening in a predetermined region on the first insulating film 115, and the gate electrode 113 and the first field plate are formed by a lift-off method.
  • second field plate electrode 118 and source electrode 112 were electrically connected at an isolation region (not shown).
  • the second field plate electrode 118 is provided as a transistor having a field plate of the conventional structure.
  • a field effect transistor (Figure 19) was created.
  • FIG. 4 is a diagram showing the results of evaluating the power characteristics of this example and the conventional transistor at an operating frequency of 5 GHz.
  • a comparison was made with the pulse operation of a basic element having a gate width of 2 mm.
  • the gate electrode 113 is formed without recess etching the AlGaN layer 133.
  • the AlGaN layer 133 may be recess-etched before the deposition of force Ni and Au using the transistor formed as an example, and then the gate electrode 113 may be formed.
  • the structure shown in FIG. 5 is obtained.
  • FIG. 5 is a cross-sectional view showing another configuration of the field-effect transistor of this example.
  • the structure in FIG. 5 is a so-called gate recess structure (hereinafter also referred to as a recess gate structure).
  • a recess gate structure hereinafter also referred to as a recess gate structure.
  • an AlGaN layer 133 is provided between the GaN layer 132 and the source electrode 112 and the drain electrode 114, and a recess is formed in the AlGaN layer 133 in the region between the source electrode 112 and the drain electrode 114. Is provided. A part of the lower part of the gate electrode 113 is embedded in the recess of the AlGaN layer 133, and the source electrode 112 and the drain electrode are provided in contact with the upper surface of the AlGaN layer 133. With this structure, a further excellent gate breakdown voltage can be obtained in combination with the action of the first field plate electrode 116.
  • the operating voltage is 50 V
  • the power supply voltage Vdd is 50 V
  • Lfpl 0.5 m
  • d3 150 nm
  • Lfd 0 m, 0.2 m, 0.5 m, 0.7 m, 1. m, and 1.5 ⁇ m
  • FIG. 22 (a) and FIG. 22 (b) are diagrams showing the measurement results of the turning point.
  • Figure 22 (a) shows the relationship between frequency (GHz) and Maxium stable power gain MSG: (dB) or Maxium available power gain: MAG (dB).
  • the turning point can be suitably maintained on the high frequency side by adopting a configuration that satisfies the above.
  • the second field plate electrode 118 force using metals of Ti, Pt, and Au as the material of the second field plate electrode 118
  • the second field plate The material of the electrode 118 is not limited to this as long as it is a conductive material that does not peel on the second insulating film 117.
  • Other examples of the material of the second field plate electrode 118 include a single layer or multilayer structure such as TiN, WSi, WN, Mo, Al, and Cu.
  • a SiC substrate was used in this example, but in this example and the following examples, as described above in the first embodiment, a sapphire substrate, a Si substrate, etc. Other substrates on which nitride semiconductor crystals can be formed may be used.
  • the case of a 5 GHz band nitride semiconductor transistor is taken as an example.
  • the gate length Lg in other frequency bands, for example, in the 2 GHz band, the gate length Lg
  • the gate length Lg is about 0.1 to 0.25 m in the quasi-millimeter wave band centering around 0.7 to 1. O / zm.
  • the structure composed of the gate electrode 113 and the first field plate electrode 116 and the second insulating film 117 of the second field plate electrode 118 are formed.
  • the effect of the amount of intersection Lfd on the shielding effect was investigated.
  • the configuration of each member is as follows. In this specification, the stacked structure is described as “lower layer Z (intermediate layer Z) upper layer” in order from the lower layer side (side closer to the substrate 110).
  • Substrate 110 High resistance SiC substrate
  • Layers corresponding to the nitride semiconductor 111 A1N buffer layer 131 (thickness 4 nm), GaN layer 132 (thickness 2000 nm), AlGaN layer 133 (A1 composition ratio 0.25, thickness 30
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 TiZAl electrode
  • Second insulating film 117 SiN film, film thickness 150nm
  • Lfd -0. 5 ⁇ , -0. 25 ⁇ m, +0. 25 m, +0.5.5 m, +0. 75 m, + 1. 0 ⁇ m
  • the gain was about 15 dB even at an operating voltage of 40 V or more (Fig. 4), whereas from Fig. 7, the gain of the transistor of this example was improved, and the Lfd was further reduced. It can be seen that when the value is positive (Lfd ⁇ 0), the gain is significantly improved compared to the negative case (Fig. 8). This is considered to be because Lfd ⁇ 0, which further reduces the feedback capacitance between the gate electrode and the drain electrode, where the shielding effect of the second field plate electrode 118 is further increased. In addition, the transistor having the structure shown in FIG. 6 was not able to obtain a sufficient gain.
  • Example 3 In this example, in the field effect transistor shown in FIG. 3, the relationship between the length Lfpl of the first field plate electrode 116 and the length Lfp2 of the second field plate electrode 118 was examined.
  • the configuration of each member is as follows.
  • Substrate 110 High resistance SiC substrate
  • Layers corresponding to nitride semiconductor 111 A1N buffer layer 131 (thickness 4 nm), GaN layer 132 (thickness 2000 nm), AlGaN layer 133 (A1 composition ratio 0.25, thickness 30)
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 TiZAl electrode
  • FIG. 9 shows the results.
  • the gain is improved. Further, regarding the ratio between the length Lfpl of the first field plate electrode 116 and the length Lfp2 of the second field plate electrode 118, 0.5 ⁇ Lfp2 / Lfpl, that is, in the configuration satisfying the above formula (1), the shielding effect due to the interruption of the electric field lines due to the use of the second field plate electrode 118 is increased, and the feedback capacitance between the gate and drain electrodes There is a significant improvement in gain.
  • each member is as follows.
  • Substrate 110 High resistance SiC substrate
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 TiZAl electrode
  • FIG. 10 is a diagram showing the evaluation results of the withstand voltage of the obtained transistor.
  • Lfp2 increased to 2.3 ⁇ m and reached Lf p l + Lfp2 + d3 force S2.8 m, it rapidly decreased to withstand pressure S 150V.
  • the AlGaN layer 133 is not etched, but the AlGaN layer 133 is recess-etched before the deposition of force NiZAu using the transistor in which the gate electrode 113 is formed as an example, and then the gate electrode 113 may be formed (FIG. 5). In this case, transistor characteristics can be obtained with higher profit.
  • the length Lfp2 of the second field plate electrode 118 and the thickness d2 of the second insulating film 117 were examined in the field effect transistor shown in FIG. Structure of each member
  • the composition is as follows.
  • Substrate 110 High resistance SiC substrate
  • Layers corresponding to the nitride semiconductor 111 A1N buffer layer 131 (thickness 4 nm), GaN layer 132 (thickness 2000 nm), AlGaN layer 133 (Al composition ratio 0.25, thickness 30)
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 V, displacement is TiZAl electrode
  • Second insulating film 117 SiO film, film thickness 0 .: m, 0.3 / ⁇ , 0.5 1! 1, chow 0.7 ⁇
  • FIG. 12 is a diagram showing the d2ZLfp2 dependence of the linear gain obtained from the power characteristic evaluation result of the obtained transistor at an operating frequency of 5 GHz. From FIG. 12, the shielding effect by the second field plate electrode 118 appears more reliably when d2 / Lfp2 ⁇ l Z2. Than this,
  • the gain could be further remarkably improved by adopting the configuration satisfying the above.
  • FIG. 13 is a cross-sectional view showing the configuration of the field effect transistor of this example.
  • a high-resistance SiC substrate was used as the substrate 110.
  • a 4 nm A1N buffer layer 131 is formed on the substrate 110 as a layer corresponding to the nitride semiconductor 111.
  • a GaN layer 132 of 2000 nm and an AlGaN layer 133 (A1 composition ratio 0.25, thickness 30 nm) were formed in this order.
  • Ti and A1 are deposited in this order, and a lift-off process is used.
  • the source electrode 112 and the drain electrode 114 were formed.
  • heat treatment was performed at 650 ° C. in a nitrogen atmosphere, so that an oxide contact between these electrodes and the AlGaN layer 133 was formed.
  • the first insulating film 115 As the first insulating film 115, a SiN film was formed as the first insulating film 115 by lOOnm between the source electrode 112 and the drain electrode 114 by using, for example, a plasma CVD method. Then, a region where the gate electrode 113 is formed is opened by dry etching, and an opening having an opening width of 0.5 m in the gate length direction is formed in the first insulating film 115.
  • the barrier height is higher than the conventional Ni metal, and the gate leakage current is small! / ⁇ Pt (lower layer (substrate side)) ZAu (upper layer) electrode was formed. Pt and Au were deposited in this order and formed using a resist lift-off process.
  • a TiZPtZAu electrode having good adhesion to the first insulating film 115 was formed as the first field plate electrode 116.
  • a SiN film having a thickness of 150 nm was formed as the second insulating film 117.
  • the second field plate electrode 118 and the source electrode 112 were electrically connected in an isolation region (not shown).
  • the obtained transistor showed the same pulse power characteristics at 5 GHz as in Example 1. Further, in this example, by using suitable metal materials for the gate electrode 113 and the first field plate electrode 116, the characteristics and yield of the transistor were remarkably improved. Since the most suitable material can be applied to the gate electrode 113, the long-term stability of the device is further increased by reducing the gate leakage current.
  • the AlGaN layer 133 is not etched before the deposition of the force NiZAu described in the transistor in which the gate electrode 113 is formed without recess etching. If the gate electrode 113 is formed after the etching, a recessed gate structure can be obtained. In the transistor having such a configuration, transistor characteristics with higher gain were obtained.
  • a SiN film is formed as the first insulating film 115 by lOOnm by plasma CVD, and an opening of 0.5 ⁇ m is formed by dry etching.
  • a saddle type gate electrode 113 was formed.
  • a rectangular gate electrode 113 of 0.5 / zm is formed by vapor deposition lift-off, and, for example, a SiN film is formed as the first insulating film 115 by using plasma CV D method. It is also possible to do.
  • the following embodiment will be described focusing on differences from the sixth embodiment.
  • Substrate 110 High resistance SiC substrate
  • Layers corresponding to nitride semiconductor 11 1 A1N buffer layer 131 (thickness 4 nm), GaN layer 132 (thickness 2000 nm), AlGaN layer 133 (A1 composition ratio 0.25, thickness 30
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 TiZAl electrode
  • Lfd -0.5 ⁇ ⁇ , —0.25 m, +0.25 m, +0.5 m, +0.75 m, +1.0 ⁇ m
  • the relationship between the length Lfpl of the first field plate electrode 116 and the length Lfp 2 of the second field plate electrode 118 was examined for the transistor shown in FIG. 13 as in the third example. It was.
  • the configuration of each member is as follows.
  • Substrate 110 High resistance SiC substrate
  • Layers corresponding to the nitride semiconductor 111 A1N buffer layer 131 (thickness 4 nm), GaN layer 132 (thickness 2000 nm), AlGaN layer 133 (A1 composition ratio 0.25, thickness 30
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 TiZAl electrode
  • Second insulation film 117 SiN film, film thickness 200nm (d3 0.2 ⁇ )
  • Second field plate electrode 118 TiZPtZAu electrode
  • the power characteristics of the obtained transistor at an operating frequency of 5 GHz were evaluated, and the Lf p2 dependence of the linear gain was determined.
  • the ratio of the length Lfpl of the first field plate electrode 116 to the length Lfp2 of the second field plate electrode 118 is 0.5 ⁇ Lfp2ZLfpl Therefore, the shielding effect due to the interruption of the lines of electric force is further enhanced, and the feedback capacitance between the gate and drain electrodes is reduced, and the gain can be significantly improved.
  • each member is as follows.
  • Substrate 110 High resistance SiC substrate
  • Layers corresponding to nitride semiconductor 111 A1N buffer layer 131 (thickness 4 nm), GaN layer 1 32 (thickness 2000 nm), AlGaN layer 133 (A1 composition ratio 0.25, thickness 30)
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 TiZAl electrode
  • the breakdown voltage could be further improved.
  • the second field plate compared to the range It is considered that the electric field concentration at the drain side end of the electrode 118 is further suppressed and the breakdown voltage is improved.
  • the characteristics and yield of the transistor were remarkably improved by using suitable metal materials for the gate electrode 113 and the first field plate electrode 116, respectively.
  • each member is as follows.
  • Layers corresponding to nitride semiconductor 111 A1N buffer layer 131 (thickness 4 nm), GaN layer 1
  • First insulating film 115 SiN film, film thickness lOOnm
  • Source electrode 112, drain electrode 114 TiZAl electrode
  • Second insulating film 117 SiO film, film thickness 0 .: m, 0.3 / ⁇ , 0.5 1! 1, chow 0.7 ⁇
  • the d2ZLfp2 dependence of linear gain was examined by evaluating the power characteristics at an operating frequency of 5 GHz. As a result, the same tendency as in Example 5 was observed. When d2 ZLfp2 ⁇ lZ2, the shielding effect by the second field plate electrode 118 was further enhanced, and the gain was significantly improved.
  • the characteristics and yield of the transistor were remarkably improved by using suitable metal materials for the gate electrode 113 and the first field plate electrode 116, respectively.
  • SiC is used as the material of the substrate 110
  • other dissimilar substrate materials such as sapphire, and group III nitride semiconductors such as GaN and AlGaN are used.
  • a conductive substrate or the like may be used.
  • the structure of the semiconductor layer below the gate electrode 113 is not limited to that illustrated, and various modes are possible.
  • a structure in which an AlGaN layer 133 functioning as an electron supply layer is also provided in the lower part of the GaN layer 132 functioning as a channel layer is also possible.
  • an intermediate layer and a cap layer may be appropriately provided in this semiconductor layer structure.
  • a group III nitride semiconductor layer structure consists of a channel layer with InGa ⁇ (0 ⁇ 1) force, an electron supply layer with AlGaN (0 ⁇ y ⁇ 1) force, and a cap layer with GaN force in this order. It can be set as the structure which has the structure laminated
  • X and y must be zero.
  • a so-called gate recess structure in which a part of the lower portion of the gate electrode 113 is embedded in an AlGaN electron supply layer 133 that functions as an electron supply layer may be employed. It can. Thereby, an excellent gate breakdown voltage can be obtained.
  • the distance between the gate electrode 113 and the drain electrode 114 can be made longer than that between the gate electrode 113 and the source electrode 112. This is a so-called offset structure, and the electric field concentration at the end of the gate electrode 113 on the drain electrode side can be more effectively dispersed and relaxed.
  • the field-effect transistors of the above-described embodiments or examples are used as elements constituting an amplifier circuit or an oscillation circuit, for example. In such applications, high gain and good high-frequency characteristics are required, so that the features of the HJFET of the present invention can be utilized to the maximum.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Junction Field-Effect Transistors (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

 本発明は、良好な高電圧動作特性と高周波特性とを兼ね備えた電界効果トランジスタを提供する。本発明では、第1のフィールドプレート電極(116)と第2のフィールドプレート電極(118)とを設ける電界効果トランジスタ(100)において、第2のフィールドプレート電極(118)は、第1のフィールドプレート電極(116)とドレイン電極(114)との間の領域にあって、第1のフィールドプレート電極(116)をドレイン電極(114)から遮蔽する遮蔽部(119)を含む。また、ゲート長方向における断面視において、第1のフィールドプレート電極(116)とゲート電極(113)とから構成される構造体の上部に第2のフィールドプレート電極(118)がオーバーラップするオーバーラップ領域のゲート長方向の長さをLolとし、ゲート長をLgとしたときに、0≦Lol/Lg≦1である。

Description

明 細 書
電界効果トランジスタ
技術分野
[0001] 本発明は、 III族窒化物半導体を用いた電界効果トランジスタに関する。特には、本 発明は、 III族窒化物半導体を利用するへテロ接合電界効果トランジスタにおいて、 優れた高周波特性、ならびに、高電圧特性を達成する構造に関する。
背景技術
[0002] III族窒化物半導体を用いた電界効果トランジスタとして、従来、図 17に示すものが ある(非特許文献 1 :安藤 (Y. Ando)ら、 2001年インターナショナル'エレクトロン 'デ バイス'ミーティング 'ダイジェスト(IEDM01— 381〜384) )。図 17は、ヘテロ接合電 界効果トランジスタ(Hetero— Junction Field Effect Transistor;以下 HJFET t 、う)の構成を示す断面図である。
[0003] この HJFET200においては、サファイア基板 209の上に A1Nバッファ層 211が形 成されている。 A1Nバッファ層 211の上に GaNチャネル層 212が形成され、その上に AlGaN電子供給層 213が形成されて!、る。その上にソース電極 201およびドレイン 電極 203が形成されており、これらの電極は AlGaN電子供給層 213にオーム性接 触している。また、ソース電極 201とドレイン電極 203との間に、ゲート電極 202が形 成され、このゲート電極 202は、 AlGaN電子供給層 213にショットキー性接触してい る。そして、最上層には、表面保護膜として機能する SiN膜 221が形成されている。
[0004] このような HJFET200においては、 AlGaNZGaNヘテロ接合を有するため、コラ ブス量とゲート耐圧の間にトレード 'オフが存在し、その制御が非常に困難である。 A1 GaNZGaNヘテロ接合においては、 AlGaN層と GaN層の格子不整合に起因する ストレスによってピエゾ分極が発生し、 AlGaN電子供給層 213ZGaNチャネル層 21 2の界面に、 2次元電子ガスが供給される。このため、素子表面にストレスを生じる保 護膜 (SiN膜 221)を形成すると、 HJFET200の素子特性に影響を与える。以下、こ の点について説明する。
[0005] 図 18は、 SiN膜 221の厚さとコラブス量(図中〇印)およびゲート耐圧(図中△印)と の関係である。なお、コラブスとは、 HJFETが大信号動作する際に、表面トラップの 応答によって表面に負電荷が蓄積された状態になり、最大ドレイン電流が低下する 現象である。コラブスが顕著になると、大信号動作時のドレイン電流が抑制されるた め、飽和出力が低下する。
[0006] このようにコラブスが顕著な素子の表面に SiN膜 221を形成すると、 SiN膜 221のス トレスによって AlGaN電子供給層 213中のピエゾ分極電荷が増加し、表面負電荷を 打ち消す効果がある。このため、コラブス量を減らすことができる。例えば、図 18にお いて、 SiN膜 221を有しない場合、つまり膜厚 Onmでは、コラプス量が 60%以上とな つている。これに対し、 SiN膜 221の膜厚が lOOnmの場合、コラプス量を 10%以下 に抑制できる。
[0007] 一方、上述の表面負電荷は、ゲート ドレイン間の電界集中を緩和し、ゲート耐圧 を高める効果がある。このため、 SiN膜 221を厚くして表面負電荷が打ち消されると、 ゲート ドレイン間の電界集中が顕著になり、ゲート耐圧が低下する。
[0008] その結果、図 18に示したように、 SiN膜 221の厚さの違いによって、コラプスとゲ一 ト耐圧の間にトレード 'オフが存在する。
[0009] こうした HJFETにおける課題を解決するため、フィールドプレート電極を付カ卩した H JFETが提案されて 、る(非特許文献 2: Liら、 2001年エレクトロニクス ·レターズ (Ele ctronics Letters) , vol. 37、 p. 196〜197)。図 19は、このような HJFETの構成 を示す断面図である。
[0010] 図 19に示した HJFET250は、 SiC基板 210などの基板上に形成される。 SiC基板 210上には A1Nバッファ層 211が形成されている。この A1Nバッファ層 211上に GaN チャネル層 212が形成されている。 GaNチャネル層 212の上には、 AlGaN電子供 給層 213が形成されている。 AlGaN電子供給層 213には、オーム性接触したソース 電極 201およびドレイン電極 203が設けられ、これらの間に、ゲート電極 202が設け られている。ゲート電極 202は、ドレイン側にひさし状に張り出したフィールドプレート 部 205を有し、 AlGaN電子供給層 213とショットキー性接触している。 AlGaN電子 供給層 213の表面は、 SiN膜 221で覆われており、フィールドプレート部 205の直下 には、この SiN膜 221が存在する。 [0011] フィールドプレート部 205を付加することにより、耐圧の低下を抑制することができる ため、コラブスとゲート耐圧のトレード 'オフ改善が可能である。
発明の開示
発明が解決しょうとする課題
[0012] ところ力 図 19を参照して前述した HJFET250について本発明者が検討したとこ ろ、例えば、 60V以上の高電圧で動作を行うと、再びコラブスが現れ、 60V以上の高 電圧動作力 期待される出力密度が得られないことが明らかになった。
[0013] また、フィールドプレートを設けた場合、図 16および図 20に示すように、フィールド プレート電極の直下の寄生容量による帰還容量が大きくなり、フィールドプレートを設 けな 、場合に比べて利得が低下することが報告されて 、る (非特許文献 3:安藤ら、 電子情報通信学会研究会、 2003年 1月)。図 16は、 SiN膜 221およびフィールドプ レートを有する HJFETのゲート一ドレイン間の電気力線を説明する図である。また、 図 20は、トランジスタの動作電圧と利得との関係を示す図である。図 20において、 L
F
は、フィールドプレート電極の長さであり、この例では 1 μ mである。
P
[0014] また、特許文献 1:特開 2005— 93864号公報には、複数のフィールドプレートを有 する電力用半導体装置が開示されている。この電力用半導体装置によれば、第 2フ ィールドプレート電極の介在電極部が第 1フィールドプレート電極とドレイン電極との 間に介在することにより、ゲート ドレイン間容量を実質的にキャンセルするとされて いる。
[0015] ところが、上記文献 (特許文献 1:特開 2005— 93864号公報)に記載の構成につ いて、本発明者らが検討したところ、後述するように、高周波領域における利得を向 上させつつ、耐圧特性を向上させるという点で、改善の余地があることが明らかにな つた o
[0016] 本発明は上記事情に鑑みてなされたものであり、良好な高周波特性と、高電圧動 作時における優れた耐圧特性とを兼ね備えた電界効果トランジスタを提供する。 課題を解決するための手段
[0017] 本発明者らは、電界効果トランジスタの高周波領域における利得を向上させて高周 波特性を向上させつつ、耐圧特性を向上させるという観点で、鋭意検討を行った。具 体的には、ゲート耐圧を確保するためのフィールドプレートを有するトランジスタ(図 1 9)について、周波数 fと線形利得 (以下、単に「利得」とも呼ぶ。)との関係について検 討した。トランジスタでは、ある周波数を超えると利得が急激に低下する「転換点」が 存在することが一般に知られている。電界効果トランジスタは、転換点よりも低い周波 数領域で使用することになるため、転換点が低周波数側に存在すると、使用可能な 周波数の上限が低下することになる。
[0018] 図 21は、転換点を説明する図である。図中に実線で示したように、周波数 fcが転換 点であり、これより高周波数側では利得が著しく低下する。このことから、高周波特性 を向上させるためには、利得を向上させるとともに、転換点を高周波数側に位置させ ることが必要となることが半 Uる。
[0019] また、解決しょうとする課題の項で前述した特許文献 1:特開 2005— 93864号公 報には、第 1フィールドプレート電極の上面からソース電極の上面にわたって第 2フィ 一ルドプレート電極が形成されたパワー HEMTが記載されて!、る。このパワー HEM Tでは、第 2フィールドプレート電極とソース電極とが動作領域にて電気的に接続され ており、これらが同電位となっている。そこで、次に、こうしたトランジスタについて本発 明者が検討したところ、図 21中に点線で示したように、第 1フィールドプレート電極か らソース電極にわたって第 2フィールドプレート電極を設けた場合、低周波領域にお ける利得が向上するものの、転換点が低周波数側(図中 fc')にシフトしてしまうことが 新たに見出された。
[0020] そこで、本発明者らは、転換点のシフトの原因についてさらに検討した。その結果、 ゲート電極および第一フィールドプレートから構成される構造体と第二フィールドプレ ートとのオーバーラップ領域の長さが、ゲート長に対して大きくなると、転換点が低周 波数側にシフトするという知見を新たに得た。
[0021] なお、本明細書において、オーバーラップ領域とは、ゲート長方向における断面視 において、第一フィールドプレートとゲート電極とから構成される構造体の上部に第 二フィールドプレートが配置されて!、る領域であって、第二フィールドプレートと構造 体とがゲート長方向に互いにオーバーラップして!/、る領域である。実施例にて後述す るように、このオーバーラップ領域がゲート長に対して長くなると、転換点が低周波数 側にシフトしてしまうため、その転換点よりも高周波数領域における利得が著しく低下 する傾向が認められた。
[0022] 以上の知見に基づき、本発明者らは、耐圧特性に優れるとともに、高利得かつ転換 点を高周波数側に位置するトランジスタについて検討した。その結果、デュアルフィ 一ルドプレート構造を有する電界効果トランジスタにお 、て、フィールドプレート電極 のオーバーラップ領域を特定の構造とするとともに、第二フィールドプレートに遮蔽部 を設けることにより、こうしたトランジスタを実現可能であることが見出された。
[0023] 本発明は、こうした新たな知見に基づきなされたものである。
[0024] 本発明によれば、
ヘテロ接合を含む ΠΙ族窒化物半導体層構造と、
該 III族窒化物半導体層構造上に離間して形成されたソース電極およびドレイン電 極と、
前記ソース電極と前記ドレイン電極の間に配置されたゲート電極と、
前記ゲート電極と前記ドレイン電極との間の領域において、前記 III族窒化物半導 体層構造の上部に設けられるとともに、前記 III族窒化物半導体層構造と絶縁された 第一フィールドプレートと、
前記 III族窒化物半導体層構造の上部に設けられるとともに、前記 III族窒化物半導 体層構造および前記第一フィールドプレートと絶縁された第二フィールドプレートと、 を含み、
前記第二フィールドプレートが、前記第一フィールドプレートと前記ドレイン電極との 間の領域にあって前記第一フィールドプレートを前記ドレイン電極力 遮蔽する遮蔽 部を含み、
前記遮蔽部の上端力 前記第一フィールドプレートの上面よりも上部に位置してお り、
ゲート長方向における断面視において、前記第一フィールドプレートと前記ゲート 電極とから構成される構造体の上部に前記第二フィールドプレートがオーバーラップ するオーバーラップ領域のゲート長方向の長さを Lolとし、ゲート長を Lgとしたときに
Figure imgf000008_0001
である電界効果トランジスタが提供される。
[0025] 本発明にかかる電界効果トランジスタにおいては、 III族窒化物半導体層構造の上 部に、 III族窒化物半導体層構造の上部および第一フィールドプレートと絶縁された 第二フィールドプレートを含み、第二フィールドプレートが遮蔽部を含む。そして、遮 蔽部は、第一フィールドプレートとドレイン電極との間の領域にあって、第一フィール ドプレートを前記ドレイン電極力 遮蔽するとともに、遮蔽部の上端が、第一フィール ドプレートの上面よりも上部に位置している。
[0026] ここで、前記ドレイン電極側の領域にお!、て、第一フィールドプレートの上部の角部 は、電気力線が集中する箇所であるため、この部分を確実に遮蔽することが寄生容 量を低減するために重要である。本発明の電界効果トランジスタにおいては、上記構 造により、第一フィールドプレートの側方において、第一フィールドプレートの側面か ら上端 (上部の角部)を経由してその上部に至る領域に第二フィールドプレートが設 けられている。このため、第一フィールドプレートの上部角部を確実に遮蔽して、寄生 容量の発生を抑制することができる。
[0027] なお、本明細書において、遮蔽部は、第二フィールドプレートにおいて、第一フィー ルドプレートとドレイン電極との間の電界を遮蔽する部分である。遮蔽部は、電界をほ ぼ完全に遮蔽するように構成されて 、てもよ 、し、一部を遮蔽するように構成されて いてもよい。第二フィールドプレート全体が遮蔽部となっていてもよいし、一部が遮蔽 部となっていてもよい。また、本明細書において、「上部」に位置するとは、 III族窒化 物半導体層構造力 遠ざ力る側に位置することをいい、「下部」に位置するとは、 III族 窒化物半導体層構造側に位置することをいう。
[0028] また、本発明の電界効果トランジスタにおいては、オーバーラップ領域のゲート長 方向の長さ Lolが、
Figure imgf000008_0002
となっている。
[0029] 0=Lolとすることにより、ゲート電極および第一フィールドプレートから構成される構 造体と第二フィールドプレートとの間の寄生容量の発生をさらに確実に抑制すること ができる、また、転換点の低周波数側へのシフトをさらに確実に抑制できるため、高 周波領域における利得の低下をさらに確実に抑制することができる。このため、高周 波特性をさらに確実に向上させることができる。
[0030] また、 0く LolZLg≤ 1とすることにより、ゲート電極 ドレイン電極間における電界 集中をさらに安定的に緩和し、転換点を高周波数側に存在させることが可能となる。 よって、本発明の電界効果トランジスタは、高周波特性に優れた構造となっている。
[0031] 本発明の電界効果トランジスタにおいて、前記遮蔽部の下端が、前記第一フィール ドプレートの下端よりも前記 III族窒化物半導体層構造の側に位置する構成とすること ができる。こうすれば、第一フィールドプレートをドレイン電極に対してより一層効果的 に遮蔽することができる。
[0032] なお、本明細書において、遮蔽部の下端とは、例えば、遮蔽部の下面であり、この 遮蔽部の下面が段差や傾斜を有する場合、 m族窒化物半導体層構造側の端部を ヽ
[0033] この構成において、前記ゲート電極と前記ドレイン電極との間の領域において、前 記 III族窒化物半導体層構造の表面を被覆する第一絶縁膜を有し、前記第一フィー ルドプレートと前記ドレイン電極との間の領域において、前記第一絶縁膜に凹部が設 けられ、前記第一フィールドプレートが、前記第一絶縁膜上に接して設けられている とともに、前記遮蔽部の下端が前記凹部内に位置する構成とすることができる。この ようにすれば、遮蔽部の下端が第一フィールドプレートの下端よりも III族窒化物半導 体層構造の側に位置する電界効果トランジスタをさらに製造安定性に優れた構成と することができる。
[0034] また、本発明の電界効果トランジスタにおいて、前記第一フィールドプレートの下端 力 前記遮蔽部の下端よりも前記 III族窒化物半導体層構造の側に位置する構成と することもできる。こうすること〖こより、ドレイン側(ゲート電極一ドレイン電極間)におい て、フィールドプレートの効き方を緩やかにし、理想的な電界分布とすることができる 。このため、高周波特性の低下を最小限に抑えつつ、耐圧特性を効果的に向上させ ることができる。すなわち、第二フィールドプレートの遮蔽部に起因する、前記 III族窒 化物半導体層構造上面の電界変化を適正な範囲とすることができ、ドレイン側 (ゲー ト電極—ドレイン電極間)に、理想的な電界分布を構成することができる。
[0035] この構成において、前記ゲート電極と前記ドレイン電極との間の領域において、前 記 III族窒化物半導体層構造の表面を被覆する第一絶縁膜と、前記第一フィールド プレートと前記ドレイン電極との間の領域において、前記第一絶縁膜上に設けられた 第二絶縁膜と、を有し、前記第一フィールドプレートが、前記第一絶縁膜上に接して 設けられているとともに、前記遮蔽部の下端が前記第二絶縁膜上に接していてもよ い。こうすれば、フィールドプレートと III族窒化物半導体層構造との距離を変化させる ことにより静電容量の値を変化させることができる。このため、高周波特性の低下を最 小限に抑えつつ、耐圧特性が効果的に向上した電界効果トランジスタをさらに安定 的に製造可能な構成とすることができる。
発明の効果
[0036] 以上説明したように、本発明によれば、良好な高電圧と高周波特性とを兼ね備えた 電界効果トランジスタが実現される。
図面の簡単な説明
[0037] [図 1]図 1は、本発明の実施形態に係る電界効果トランジスタの構成と、ゲート ドレ イン領域における電界分布を反映する電気力線を模式的に示す断面図である。
[図 2]図 2は、本発明の実施形態に係る電界効果トランジスタの構成と、各構成要素 のサイズの定義を示す断面図である。
[図 3]図 3は、実施例の電界効果トランジスタの構成を示す断面図である。
[図 4]図 4は、実施例 1の電界効果トランジスタにおいて、評価された動作電圧とパヮ 一特性 (飽和出力密度、線形利得)との関係を示す図である。
[図 5]図 5は、実施例に係る、ゲートリセス構造を採用している電界効果トランジスタの 構成を示す断面図である。
[図 6]図 6は、実施例 2において作製される、パラメータ Lfdが異なる複数種の電界効 果トランジスタの一つの構成を示す断面図である。
[図 7]図 7は、実施例 2において作製される、パラメータ Lfdが異なる複数種の電界効 果トランジスタを用いて、評価された該トランジスタのパラメータ Lfdと利得との関係を 示す図である。 [図 8]図 8は、実施例 2において作製される、パラメータ Lfdが異なる複数種の電界効 果トランジスタの一つの構成を示す断面図である。
[図 9]図 9は、実施例 3において作製される、パラメータ Lfp2が異なる複数種の電界 効果トランジスタを用いて、評価された該トランジスタのパラメータ Lfplおよび Lfp2と 利得との関係を示す図である。
[図 10]図 10は、実施例 4において作製される、ノ ラメータ Lfp2が異なる複数種の電 界効果トランジスタを用いて、評価された該トランジスタのパラメータ Lfpl、 Lfp2、お よび d3と耐圧との関係を示す図である。
[図 11]図 11は、本発明の他の実施形態に係る電界効果トランジスタの構成を示す断 面図である。
[図 12]図 12は、実施例 5において作製される、パラメータ d2が異なる複数種の電界 効果トランジスタを用いて、評価された該トランジスタのパラメータ d2および Lfp2と利 得との関係を示す図である。
[図 13]図 13は、本発明の他の実施形態に係る電界効果トランジスタの構成を示す断 面図である。
[図 14]図 14は、実施例 7において作製される、パラメータ Lfdが異なる複数種の電界 効果トランジスタの一つの構成を示す断面図である。
[図 15]図 15は、本発明の他の実施形態に係る電界効果トランジスタの構成を示す断 面図である。
[図 16]図 16は、従来の、フィールドプレート電極を具えていない電界効果トランジスタ の構成と、ゲート ドレイン領域における電界分布を反映する電気力線を模式的に 示す断面図である。
[図 17]図 17は、従来の、フィールドプレート電極を具えていない電界効果トランジスタ の構成を模式的に示す断面図である。
[図 18]図 18は、図 17に示される構成の、従来の電界効果トランジスタにおいて評価 された、最上層の SiN膜厚とコラブスによる電流変化およびゲート耐圧とを示す図で ある。
[図 19]図 19は、ゲート電極と一体型の形状に作製されるフィールドプレート電極を具 えている、従来の電界効果トランジスタの構成を模式的に示す断面図である。
[図 20]図 20は、ゲート電極と一体型の形状に作製されるフィールドプレート電極を具 えている、あるいは、具えていない、二種の従来の電界効果トランジスタにおける、動 作電圧と利得との関係を示す図である。
[図 21]図 21は、従来の電界効果トランジスタにおいて、ゲート電極と一体型の形状に 作製される第一のフィールドプレート電極に加えて、第二のフィールドプレート電極を 設ける際、その電界効果トランジスタの周波数と利得との関係の変化を模式的に示 す図である。
[図 22]図 22は、図 3に示す構成を有する、実施例 1に記載する電界効果トランジスタ における、周波数と利得との関係を示す図である。
上記図面中、下記の符号は、以下の意味を有する。
100 電界効果トランジスタ
110 基板
111 窒化物半導体
112 ソース電極
113 ゲート電極
114 ドレイン電極
115 第 1の絶縁膜
116 第 1のフィールドプレ -ト電極
117 第 2の絶縁膜
118 第 2のフィールドプレ -ト電極
119 遮蔽部
131 A1Nバッファ層
132 GaN層
133 AlGaN層
発明を実施するための最良の形態
以下、本発明の実施の形態について図面を参照して説明する。なお、すべての図 面において、共通の構成要素には同一の符号を付し、以下の説明において共通す る説明を適宜省略する。
[0041] 下記する実施の形態では、動作モードが「Depletion モード」の FET、特には、 H JFETにおいて、本発明が発揮する効果と、その好適な態様を示す。
[0042] (第 1の実施の形態)
図 1は、本実施の形態の窒化物半導体電界効果トランジスタの構成を示す断面図 である。図 1に示した電界効果トランジスタ 100は、窒化物半導体を用いた HJFETで あって、デュアルフィールドプレート構造を有するトランジスタである。
[0043] このトランジスタは、ヘテロ接合を含む III族窒化物半導体層構造 (窒化物半導体 11 1)と、窒化物半導体 111に離間して形成されたソース電極 112およびドレイン電極 1 14と、ソース電極 112とドレイン電極 114との間に配置されたゲート電極 113と、ゲー ト電極 113とドレイン電極 114との間の領域にお!、て、窒化物半導体 111の上部に 設けられるとともに、窒化物半導体 111と絶縁された第一フィールドプレート (第 1のフ ィールドプレート電極 116)と、窒化物半導体 111の上部に設けられるとともに、窒化 物半導体 111および第 1のフィールドプレート電極 116と絶縁された第二フィールド プレート(第 2のフィールドプレート電極 118)と、を含む。
[0044] 第 2のフィールドプレート電極 118は、第 1のフィールドプレート電極 116とドレイン 電極 114との間の領域にあって第 1のフィールドプレート電極 116をドレイン電極 114 力も遮蔽する遮蔽部 119を含む。また、第 2のフィールドプレート電極 118が、ゲート 長方向の断面視において、段差部を有し、段と段とを接続する縦型部が遮蔽部 119 となっている。
[0045] 遮蔽部 119の上端は、第 1のフィールドプレート電極 116の上面よりも上部、つまり
、窒化物半導体 111から遠ざ力る側に位置して 、る。
[0046] ゲート長方向における断面視において、第 1のフィールドプレート電極 116とゲート 電極 113と力も構成される構造体の上部に第 2のフィールドプレート電極 118がォー バーラップするオーバーラップ領域のゲート長方向の長さを Lolとし、ゲート長を Lgと したときに、
Figure imgf000013_0001
である。例えば、 Lol=0、つまり LolZLg = 0とすることができる。 [0047] 図 1においては、第 2のフィールドプレート電極 118は第 1のフィールドプレート電極 116の側面を被覆する一層の絶縁膜 (第 2の絶縁膜 117)に接して設けられている。 第 2のフィールドプレート電極 118が、第 1のフィールドプレート電極 116の側面から 上面にわたって設けられた絶縁膜 (第 2の絶縁膜 117)ともオーバーラップしている。
[0048] 電界効果トランジスタ 100は、ゲート電極 113とドレイン電極 114の間の領域におい て、窒化物半導体 111の表面を被覆する第一絶縁膜 (第 1の絶縁膜 115)と、第 1の フィールドプレート電極 116とドレイン電極 114との間の領域において、第 1の絶縁膜 115上に設けられた第二絶縁膜 (第 2の絶縁膜 117)と、を有し、第 1のフィールドプ レート電極 116が、第 1の絶縁膜 115上に接して設けられているとともに、遮蔽部 119 の下端が第 2の絶縁膜 117上に接している。これは、第 1のフィールドプレート電極 1 16の下端は、遮蔽部 119の下端よりも窒化物半導体 111の側に位置する構成であ る。
[0049] 第 1のフィールドプレート電極 116は、ゲート電極 113と同電位となっている。また、 第 2のフィールドプレート電極 118力 ソース電極 112と同電位となっている。具体的 には、ソース電極 112と第 2のフィールドプレート電極 118と力 動作層領域内では電 気的に独立に形成され、動作層の断面視においてはソース電極 112と第 2のフィー ルドプレート電極 118とが分離形状であるとともに、アイソレーション領域内でソース 電極 112と第 2のフィールドプレート電極 118とが電気的に接続されて!、る。
[0050] 第 1のフィールドプレート電極 116は、ゲート電極 113と連続一体に構成されている 。なお、本明細書において、「連続一体」とは、連続体として一体に成形されているこ とをいう。また、単一部材力 なり、接合部を有しない構造であることが好ましい。
[0051] 図 1においては、第 2のフィールドプレート電極 118と第 1のフィールドプレート電極 116とがオーバーラップして!/、るとともに、第 2のフィールドプレート電極 118とゲート 電極 113ともオーバーラップしている力 第 2のフィールドプレート電極 118と第 1のフ ィールドプレート電極 116とがオーバーラップしているとともに、第 2のフィールドプレ ート電極 118とゲート電極 113とはオーバーラップして 、な 、構成とすることもできる。
[0052] また、ゲート長方向の断面視において、ゲート長を Lg、ゲート電極 113端部力もドレ イン電極 114に向力 第 1のフィールドプレート電極 116のゲート長方向の延出幅を L fpl、第 2のフィールドプレート電極 118の下面のゲート長方向の長さ、つまり、遮蔽 部 119のゲート側端部から第 2のフィールドプレート電極 118のドレイン側端部までの 第 2のフィールドプレート 118下面のゲート長方向の長さを Lfp2、としたときに、下記 式( 1)を満たすように構成されて 、てもよ 、。
[0053] 0. 5 X Lfpl≤Lfp2 (1)
また、ゲート電極 113の側面を被覆する第 2の絶縁膜 117に接して第 2のフィールド プレート電極 118が設けられ、ゲート長方向の断面視において、ゲート電極 113端部 力 ドレイン電極 114に向力う第 1のフィールドプレート電極 116のゲート長方向の延 出幅を Lfpl、第 2のフィールドプレート電極 118の下面のゲート長方向の長さを Lfp 2、ゲート電極 113とドレイン電極 114との距離を Lgd、第 1のフィールドプレート電極 116の側面における第 2の絶縁膜 117の厚さを d3、としたときに、
下記式(1)および式(2)を満たすように構成されて ヽてもよ!/ヽ。
[0054] 0. 5 X Lfpl≤Lfp2 (1)
Lfpl +Lfp2 + d3≤ 3/5 X Lgd (2)
また、ゲート長方向の断面視において、第 2のフィールドプレート電極 118の下面の ゲート長方向の長さを Lfp2、第 1のフィールドプレート電極 116とゲート電極 113との 間の領域における第 2のフィールドプレート電極 118の遮蔽部 119の下面と、窒化物 半導体 111との距離を d2、としたときに、下記式(3)を満たすように構成されていても よい。
[0055] d2≤0. 5 X Lfp2 (3)
第 1の絶縁膜 115は、窒素を含む膜である。
[0056] なお、第 1のフィールドプレート電極 116 (第一フィールドプレート)の下面と、窒化 物半導体 111 (III族窒化物半導体層構造)の上面と間には、絶縁膜のみが存在する 、例えば、第一絶縁膜 (第 1の絶縁膜 115)が存在する形態とされる。その際、第一絶 縁膜 (第 1の絶縁膜 115)の厚さ dlは、第 1のフィールドプレート電極 116 (第一フィ 一ルドプレート)に印加される電圧に起因して、該第一絶縁膜 (第 1の絶縁膜 115)中 に形成される電界が、この絶縁膜の絶縁破壊を引き起こす、破壊電界強度を超えな い範囲に選択する。例えば、ゲート 113に印加されるターンオン電圧:約 IVと同じ電 圧が、第 1のフィールドプレート電極 116 (第一フィールドプレート)に印加される際に も、該破壊電界強度を超えない範囲とする条件として、第一絶縁膜 (第 1の絶縁膜 11 5)が SiN膜である場合、少なくとも、 dl≥lnmの範囲に選択することが必要である。 また、第 1のフィールドプレート電極 116 (第一フィールドプレート)を、ゲート電極と同 電位とした際、有効な電界緩和を達成する上では、 Lfplと dlの比率を、少なくとも、 Lfpl≥dlの範囲に選択することが必要である。一般に、第一絶縁膜 (第 1の絶縁膜 115)に利用する絶縁膜の誘電率: ε 1、真空中の誘電率: ε を利用して、表記する
0
際、 Lfplと dlの比率を、 Lfpl≥dl X ( e 1/ ε )の範囲に選択することが好ましい。
0
例えば、第一絶縁膜 (第 1の絶縁膜 115)が SiN膜である場合、 SiN膜の誘電率を ε と表記すると、 Lfplと dlの比率を、 Lfpl≥dl X ( £ / ε )の範囲に選択するこ
SiN SiN 0
とが好ましい。
[0057] 一方、第 1のフィールドプレート電極 116 (第一フィールドプレート)と、第 2のフィー ルドプレート電極 118 (第二フィールドプレート)とは、第二絶縁膜 (第 2の絶縁膜 117 )を挟んで!/ヽる状態に形成する形態とされる。
[0058] 以下、電界効果トランジスタ 100の構成をさらに詳細に説明する。
[0059] 電界効果トランジスタ 100においては、基板 110上に成長した窒化物半導体 111 の表面に、ソース電極 112およびドレイン電極 114が形成されている。ゲート電極 11 3と第 1の絶縁膜 115を挟んだ第 1のフィールドプレート電極 116が形成され、デバイ スの活性領域上あるいは絶縁分離領域上で、ゲート電極 113と電気的に接続されて いる。さらに、第 2のフィールドプレート電極 118が第 2の絶縁膜 117を挟んで第 1の フィールドプレート電極 116と隣接し 2重(デュアル)フィールドプレート構造となり、デ バイスの絶縁分離領域上でソース電極 112と電気的に接続されて!、る。
[0060] 窒化物半導体 111は、例えば、 A1Nバッファ層、 GaN層および AlGaN層が下(基 板 110側)カゝらこの順に積層された構成とする。
[0061] 基板 110の材料は、例えば、 SiC、サファイアまたは Siとする。また、 GaN、 AlGaN 等の III族窒化物半導体基板等を用いてもょ 、。
[0062] 第 1の絶縁膜 115および第 2の絶縁膜 117は、例えば、ともに SiN膜等の窒素を含 む膜とする。こうすることにより、これらの絶縁膜を表面保護膜としての効果をさらに高 め、 HJFETにおけるコラブスを、さらに効果的に抑制することができる。
[0063] 特には、窒化物半導体 111 (111族窒化物半導体層構造)の表面を被覆する、第 1の 絶縁膜 115 (第一絶縁膜)に SiN膜を利用し、また、第 2の絶縁膜 117 (第二絶縁膜) にも SiN膜を利用すると、この SiN膜に起因して、窒化物半導体 111 (ΠΙ族窒化物半 導体層構造)の表面に歪応力が加わり、その結果、電流コラブス低減に効果を示す。 カロえて、第 1の絶縁膜 115 (第一絶縁膜)に SiN膜を利用することによって、窒化物半 導体 111 (111族窒化物半導体層構造)との界面に導入される界面準位の密度を低く する効果もある。少なくとも、第 1の絶縁膜 115 (第一絶縁膜)に、窒素を含む膜を利 用すると、例えば、 SiO膜を利用する際にしばしば観測される、酸素に起因する電
2
子トラップ準位が高い密度で導入される現象を回避できる。例えば、窒素を含む膜と しては、 SiN以外に、 SiON、 BN、 A1Nなどが挙げられる。 SiN以外の、これらの窒素 を含む膜を第 1の絶縁膜 115 (第一絶縁膜)に利用する際、その被覆に起因して、窒 化物半導体 111 (III族窒化物半導体層構造)の表面に導入される歪応力の方向が、 SiNを利用する際と同じ方向であれば、電流コラブス低減に効果を示す。
[0064] また、窒化物半導体 111 (III族窒化物半導体層構造)の表面に導入される歪応力 の大きさが、 SiNを利用する際の歪応力の大きさよりも、小さくなると、ゲート'リーク電 流低減の付随的な効果を示す。
[0065] 例えば、第 1の絶縁膜 115 (第一絶縁膜)に SiN膜を利用し、一方、第 2の絶縁膜 1 17 (第二絶縁膜)には、それ以外の窒素を含む膜を利用する形態とすることもできる 。但し、その際には、窒化物半導体 111 (111族窒化物半導体層構造)の表面に導入さ れる歪応力の方向が、 SiNを利用する際の歪応力の方向と同じとなる場合には、電 流コラブス低減の効果が得られえる。
[0066] なお、 SiON等、窒素に加えて、電子トラップ準位を形成する酸素などを含んで!/、る 、窒素を含む膜を第 1の絶縁膜 115 (第一絶縁膜)に利用すると、 SiNを利用する際 と比較して、界面準位の密度が高くなる可能性がある。その際にも、導入される界面 準位の密度は、 SiO膜を利用する際と比較して、 SiON膜を利用することで、相対的
2
に抑制される。この相対的に低い界面準位の密度においては、ゲート電極近傍の界 面において、該電子トラップ準位に電子が捕獲されても、第 1のフィールドプレート電 極 (第一フィールドプレート)が、ゲート電極と同じ電位とされる際、該第 1のフィールド プレート電極 (第一フィールドプレート)による電界によって、該電子トラップ準位に電 子が捕獲されて 、るチャネル部を変調できる結果、電流コラブスの発生を抑止する効 果が得られる。
[0067] 電界効果トランジスタ 100においては、第 2のフィールドプレート電極 118がソース 電極 112と同電位となることにより第 1のフィールドプレート電極 116とドレイン電極 11 4間の電気力線の大部分を終端、遮蔽する。したがって、第 1のフィールドプレート 11 6と同電位のゲート電極 113とドレイン電極 114間の帰還容量を大幅に低減すること が可能となりトランジスタの高周波領域の利得が向上する。さらに空気よりも誘電率の 高い第 2の絶縁膜 117を挟んでゲート電極 113と同電位の第 1のフィールドプレート 電極 116とソース電極 112と同電位の第 2のフィールドプレート電極 118がドレイン電 極 114方向に順次配置されることで、ゲート電極 113近傍の電界集中が第 1のフィー ルドプレート電極 116のみの従来構造の場合と比較して大幅に緩和される。従って、 より高いドレイン電圧までトランジスタ動作が可能となる。
[0068] また、電界効果トランジスタ 100においては、第 2のフィールドプレート電極 118が、 窒化物半導体 111の表面ではなぐ第 2の絶縁膜 117上に形成されている。このため 、大信号動作する際に、第 2のフィールドプレート電極 118から窒化物半導体 111の 表面への電子の注入を低く抑えることができる。電子が注入されると表面トラップに負 電荷が蓄積された状態になり、最大ドレイン電流が減少する現象 (仮想ゲート現象)が 発生する。このため、本実施形態の構造を用いることにより、窒化物半導体トランジス タにおける負の電荷の注入による仮想ゲート現象に起因する特性劣化を好適に抑制 することができる。
[0069] また、電界効果トランジスタ 100は、第 1のフィールドプレート電極 116およびゲート 電極 113と第 2のフィールドプレート電極 118とのオーバーラップ領域のゲート長方 向の長さ Lolとゲート長 Lgとの間に、
(i) Lol=0、または
Figure imgf000018_0001
が成り立つ構成となっている。 [0070] オーバーラップ領域とは、ゲート長方向における断面視において、第 2のフィールド プレート電極 118と第 1のフィールドプレート電極 116およびゲート電極 113からなる 構造体とがゲート長方向に互いにオーバーラップして 、る領域である。
[0071] オーバーラップ領域を、上記 (ii)を満たす構成とすることにより、利得の転換点を高 周波数側に存在させることが可能であるため、高周波領域における利得の低下を抑 制し、高周波特性を向上させつつ、第 1のフィールドプレート電極 116をドレイン電極 114からさらに確実にシールドすることができる。そして、 Lolと Lgとの比を上記範囲と することにより、ゲート'ソース間の余分な寄生容量の大きさを、ゲート電極 113のゲ ート長 Lgに起因する真の容量に対して充分に小さくすることができる。
[0072] なお、上記 (ii)を満たす構成の場合、さら〖こ好ましくは、 0<Lol/Lg≤0. 7とする ことができる。こうすることにより、ゲート'ソース間の寄生容量をさらに好適に抑制する ことができる。また、転換点の周波数をさらに確実に高周波数側に位置させることが できる。
[0073] また、オーバーラップ領域の長さ Lolが上記 (i)を満たす構成とすることにより、ゲー ト 'ソース間の寄生容量をさらに効果的に抑制することができる。また、利得の低下を さらに好適に抑制可能である。
[0074] なお、第 1のフィールドプレート電極 116 (第一フィールドプレート)側壁と、第 2のフ ィールドプレート電極 118 (第二フィールドプレート)の遮蔽部 119と間も、第二絶縁 膜 (第 2の絶縁膜 117)が挟まれている結果、付加的な寄生容量が生成している。こ の遮蔽部 119に起因する、付加的な寄生容量も、ゲート'ソース間の寄生容量に寄 与を示す。力かる遮蔽部 119に起因する、付加的な寄生容量の寄与を抑制する上で は、第 1のフィールドプレート電極 116 (第一フィールドプレート)側壁の高さ: Mplは 、少なくとも、ゲート電極 113の高さ: hgを超えない範囲に設定する。すなわち、図 2 に示す構成において、第 1のフィールドプレート電極 116 (第一フィールドプレート) 側壁の高さ: Mplは、一般に、 hfpl≤0. 4 mの範囲に選択することが好ましい。
[0075] 遮蔽部 119は、第 2のフィールドプレート電極 118のうち、第 1のフィールドプレート 電極 116とドレイン電極 114との間に設けられるとともに、基板 110の法線方向に延 在する領域である。遮蔽部 119は、第 1のフィールドプレート電極 116の側面に沿つ て設けられており、第 1のフィールドプレート電極 116をドレイン電極 114から遮蔽す る。そして、遮蔽部 119の上面が第 1のフィールドプレート電極 116の上端よりも上部 に位置して 、るため、電気力線の集中しゃす 、第 1のフィールドプレート電極 116の 上部の角部およびその上下の領域を遮蔽部 119により遮蔽することができる。このた め、第 1のフィールドプレート電極 116とドレイン電極 114との間の帰還容量の発生を 好適に抑制することができる。
[0076] また、第 1のフィールドプレート電極 116の下端が、遮蔽部 119の下端よりも窒化物 半導体 111側に位置する。これは、各々のフィールドプレート直下の絶縁膜の厚さが 、ゲート電極 113側力も遠ざかるにつれて厚くなつている構成である。さらに具体的に は、ゲート電極 113とドレイン電極 114との間に、ゲート電極 113と同電位の第 1のフ ィールドプレート電極 116と、ソース電極 112と同電位の第 2のフィールドプレート電 極 118とが、それぞれ、第 1の絶縁膜 115および第 2の絶縁膜 117上に順次形成さ れている。このようにすることによって、ドレイン側においてフィールドプレートの効き 方を緩やかにし、理想的な電界分布とすることができる。このため、耐圧をさらに効果 的に向上させることができる。
[0077] また、第 1のフィールドプレート電極 116は、ゲート電極 113と連続一体に形成され ており、ゲート電極 113と同電位である。また、第 2のフィールドプレート電極 118は、 所定の電位に固定することでき、例えば、ソース電極 112と同電位である。このように することによって、第 1のフィールドプレート電極 116とドレイン電極 114との間の容量 をより一層確実に低減することができる。また、第 2のフィールドプレート電極 118に印 カロされる電圧をダイナミックに変動させてもよい。
[0078] 電界効果トランジスタ 100においては、第 2のフィールドプレート電極 118は、第 1の フィールドプレート電極 116とドレイン電極 114との間に設けられ、第 2のフィールドプ レート電極 118がソース電極 112と電気的に接続されている。また、第 2のフィールド プレート電極 118は、ゲート電極 113と同電位の第 1のフィールドプレート電極 116と 第 2の絶縁膜 117とを挟んで電気的に分離されている。このような構成とすること〖こよ り、ドレイン電極 114から第 1のフィールドプレート電極 116に向力つていた大部分の 電気力線を第 2のフィールドプレート電極 118が終端、遮蔽することができる。このた め、第 1のフィールドプレート電極 116とドレイン電極 114との間で発生する帰還容量 成分を大幅に低減することができる。
[0079] 以上のように、本実施の形態の構造を用いることにより、ドレイン電極 114とゲート電 極 113との間の帰還容量が大幅に低減されるとともに、ソース電極 112とゲート電極 1 13との間の寄生容量が効果的に抑制される。さらに、ゲート電極 113の近傍の電界 集中が大幅に緩和される。このため、高利得と高電圧動作との両立が可能となり、高 周波における出力特性を格段に向上させることができる。また、第 1の絶縁膜 115お よび第 2の絶縁膜 117として SiN膜を用いることにより、 SiN膜を表面保護膜として好 適に機能させて、コラブスの発生を効果的に抑制することができる。したがって、例え ば、 60V以上の動作電圧においても、コラブスとゲート耐圧のトレード 'オフを改善す るとともに、ゲート電極とドレイン電極間の帰還容量を低減して高い利得を有する高 周波電界効果トランジスタが実現される。
[0080] したがって、本実施の形態によれば、高電圧'高利得で動作する高周波'高出力の 電界効果トランジスタを安定的に得ることができる。
[0081] また、本実施の形態において、 0≤Lfdであり、かつ第 2の絶縁膜 117の両側に接し て第 1のフィールドプレート電極 116と第 2のフィールドプレート電極 118とがそれぞ れ設けられた構成である。第 1のフィールドプレート電極 116と第 2のフィールドプレ ート電極 118とが一層の絶縁膜 (第 2の絶縁膜 117)によって離隔された構成とするこ とにより、第 1のフィールドプレート電極 116をドレイン電極 114からさらに確実に遮蔽 することができる。
[0082] ここで、第 1の絶縁膜 115の表面に同一水平面上に第 1のフィールドプレート電極 1 16と第 2のフィールドプレート電極 118を設けた後、その上面全面に絶縁膜を設けて これらのフィールドプレート間を絶縁する場合、電極間の埋設不良により絶縁膜にェ ァギャップが生じる懸念がある。すると、エアギャップにおける誘電率の低下により、 第 1のフィールドプレート電極 116のゲート電極 113に対する遮蔽効果が低下する懸 念がある。そこで、本実施の形態では、第 1のフィールドプレート電極 116形成後、第 1のフィールドプレート電極 116の側面から第 1の絶縁膜 115の上面にわたって第 2 の絶縁膜 117を設け、第 2の絶縁膜 117上に第 2のフィールドプレート電極 118を形 成することにより、第 2の絶縁膜 117にエアギャップが形成されることが抑制される。よ つて、第 2のフィールドプレート電極 118を第 2の絶縁膜 117に直接接する状態で安 定的に形成可能である。
電界効果トランジスタ 100において、第 2のフィールドプレート電極 118の寸法は、 電界集中の緩和と帰還容量低減の観点力も決定することができ、例えば、図 2にお いて、以下のように決めることがさらに好ましい。なお、図 2および以下の説明におい て、各記号の意味は以下の通りである。
Lg :ゲート長、
Lfpl :ゲート電極 113のドレイン側端部から第 1のフィールドプレート電極 1 16のドレ イン電極 1 14側端部までの長さ、
Lfp2 :第 2のフィールドプレート電極 118の下面のゲート長方向の長さ、つまり、遮蔽 部 119のゲート側端部から第 2のフィールドプレート電極 118のドレイン側端部までの 第 2のフィールドプレート 118下面のゲート長方向の長さ、
Lfd :第 1のフィールドプレート電極 116とゲート電極 113とから構成される構造体と第 2のフィールドプレート電極 118の第 2の絶縁膜 117を挟んでの交差量、
Lgd:ゲート電極 113とドレイン電極 114との間の距離、
Lfg:第 1のフィールドプレート電極 116とゲート電極 113とから構成される構造体およ び第 2の絶縁膜 117と第 2のフィールドプレート電極 118の第 2の絶縁膜 117を挟ん での交差量、 Lfg =Lol+ d3である、
dl :第 1のフィールドプレート電極 116の底面と窒化物半導体 111との距離。図 2で は、第 1の絶縁膜 115の厚さに対応する。
d2:第 2のフィールドプレート電極 118の底面 (遮蔽部 119の下面)と窒化物半導体 1 11との距離。図 2では、第 1の絶縁膜 115の厚さと第 2の絶縁膜 117の厚さの和に対 応する。
d3 :第 1のフィールドプレート電極 116 (その側面)と第 2のフィールドプレート電極 11 8に挟まれた絶縁膜の厚さ。図 2においては、第 2の絶縁膜 117のゲート長方向の厚 さに対応する。
Lol:ゲート電極 113と第 1のフィールドプレート電極 116とから構成される構造体と第 2のフィールドプレート電極 118とのオーバーラップ領域のゲート長方向の長さ。
[0084] また、第 1のフィールドプレート電極 116のドレイン側への張り出し量: Lfplは、例え ば、 0. 5 /z mとすることができる。こうすることにより、ゲート電極 113のドレイン側端部 への電界集中を、より一層効果的に抑制することができる。また、 Lfplは、 1. 5 m 以下とすることができる。こうすることにより、例えば、第 2のフィールドプレート電極 11 8と、ソース電極 112とを、同じ電位とする形態において、帰還容量の増加に伴う高周 波特性の低下をさらに確実に抑制することができる。
[0085] また、電界効果トランジスタ 100の第 2のフィールドプレート電極 118に関して、 ゲート長方向の長さ Lfp2は、例えば、
0. 5 X Lfpl≤Lfp2 (1)
とすることができる。こうすることにより、第 1のフィールドプレート電極 116とドレイン電 極 114との間の電気力線をさらに充分に遮断することができる。
[0086] 一方、耐圧の観点からは、第 2のフィールドプレート電極 118の端部をドレイン電極 114から一定割合の距離だけ離すことが好ましい。この点では、第 1のフィールドプレ ート電極 116と第 2のフィールドプレート電極 118に挟まれた絶縁膜の厚さを d3、ゲ ート電極 113とドレイン電極 114間の距離を Lgdとすると、例えば、
Lf p 1 + Lf p 2 + d3≤ 3/5 X Lgd (2)
を満たす構成とすることができる。こうすること〖こより、より一層ゲート耐圧を向上させる ことができる。また、上記式(1)および式(2)をともに満たす構成とすることがさらに好 ましい。
[0087] なお、ゲート電極 113とドレイン電極 114との間の距離: Lgdは、破壊電界強度(3
X 106V/cm)と、高周波動作を行う際 mゲート電極とドレイン電極との間に形成され る電位差とを考慮すると、少なくとも、 Lgd≥0. 5 /z mとすることが必要である。一方、 Lgdが不必要に長い場合、上述する界面準位への電子の捕獲に起因する、パワー 特性の低下を引き起こす要因ともなる。その点を考慮すると、ゲート電極 113とドレイ ン電極 114との間の距離: Lgdは、大きくとも、 Ι^(1≤6 /ζ πιとすることが必要である。
[0088] 第 1のフィールドプレート電極 116 (第一フィールドプレート)と、第 2のフィールドプ レート電極 118 (第二フィールドプレート)との挟まれる絶縁膜、すなわち、第二絶縁 膜 (第 2の絶縁膜 117)は、この両者間を絶縁分離している。第 1のフィールドプレート 電極 116 (第一フィールドプレート)を、ゲート電極 113と同じ電位に、第 2のフィール ドプレート電極 118 (第二フィールドプレート)をソース電極 112と同じ電位にする際、 力かる部位にぉ 、て、第二絶縁膜 (第 2の絶縁膜 117)の絶縁破壊が生じな 、ように 、絶縁膜の厚さ: d3を選択する必要がある。例えば、ゲートのターンオン電圧 IVの時 に、該第二絶縁膜 (第 2の絶縁膜 117)の絶縁破壊強度 Ebreak2とすると、少なくとも 、 Ebreak2 > (lVZd3)、すなわち、 d3> (lV/Ebreak2)を満足するようにする。
[0089] 一方、第 1のフィールドプレート電極 116 (第一フィールドプレート)と、第 2のフィー ルドプレート電極 118 (第二フィールドプレート)と、それに挟まれる絶縁膜で構成さ れるキャパシタに起因する寄生容量を低減する上では、第二絶縁膜 (第 2の絶縁膜 1 17)に用いる絶縁膜の厚さ: d3、ならびに、該絶縁膜の誘電率: ε 2は、 0. 5 m≥d 3/ ( ε 2/ ε )≥0. 01 μ mの範囲に選択することが好ましい。
0
[0090] また、第 1の絶縁膜 115の厚さを dlとしたとき、第 1のフィールドプレート電極 116と ドレイン電極 114間の絶縁膜上の第 2のフィールドプレート電極 118と窒化物半導体 111の距離(12は、例えば、
d2≤0. 5 X Lfp2 (3)
とすることができる。上記構成は、例えば、第 1の絶縁膜 115の厚さおよび第 2の絶縁 膜 117の厚さを、上記式 (3)を満たす厚さになるよう調節することにより得られる。こう すれば、第 1のフィールドプレート電極 116とドレイン電極 114間の電気力線をより一 層充分に遮断することができる。
[0091] なお、第 2のフィールドプレート電極 118と窒化物半導体 111の距離 d2は、例えば 、第 1の絶縁膜 115の厚さ: dlおよび第 2の絶縁膜 117の厚さ: d3の和である際、そ の下限は、(dl + d3)の下限によって決まる。一方、後述するように、リセス処理を行 つた後、第 2のフィールドプレート電極 118を形成する際には、絶縁膜の厚さ: d2は、 第 2のフィールドプレート電極 118 (第二フィールドプレート)に印加される電圧に起 因して、該絶縁膜中に形成される電界が、この絶縁膜の絶縁破壊を引き起こす、破 壊電界強度を超えない範囲に選択する。例えば、第 2のフィールドプレート電極 118 (第二フィールドプレート)を、ソース電極と同じ電位とする際には、該破壊電界強度 を超えない範囲とする条件として、絶縁膜が SiN膜である場合、少なくとも、 d2≥ln mの範囲に選択することが必要である。
[0092] 以下の実施の形態では、第 1の実施の形態と異なる点を中心に説明する。
[0093] (第 2の実施の形態)
第 1の実施の形態においては、第 1のフィールドプレート電極 116の下面(下端)が 、遮蔽部 119の下面(下端)よりも窒化物半導体 111の側に位置する構成の場合に ついて説明した。第 1および以下の実施の形態に記載の電界効果トランジスタにお いて、遮蔽部 119の下面(下端)が、第 1のフィールドプレート電極 116の下面(下端) よりも下部、すなわち窒化物半導体 11側に位置する構成とすることもできる。本実施 の形態では、このようなトランジスタについて、説明する。
[0094] 図 11は、本実施の形態の電界効果トランジスタの構成を示す断面図である。
[0095] 図 11に示した電界効果トランジスタでは、遮蔽部 119の下端(下面)が、第 1のフィ 一ルドプレート電極 116の下端(下面)よりも窒化物半導体 111の側に位置する。具 体的には、ゲート電極 113とドレイン電極 114との間の領域において、窒化物半導体 111表面を被覆する第 1の絶縁膜 115を有し、第 1のフィールドプレート電極 116とド レイン電極 114との間の領域において、第 1の絶縁膜 115に凹部(不図示)が設けら れ、第 1のフィールドプレート電極 116が、第 1の絶縁膜 115上に接して設けられてい る。そして、第 2のフィールドプレート電極 118の遮蔽部 119の下端(下面)が凹部内 に位置しており、第 2のフィールドプレート電極 118の下面およびその近傍が、凹部 内に埋設されている。また、遮蔽部 119の形成領域において、第 2の絶縁膜 117が 除去されるとともに、第 1の絶縁膜 115がエッチング除去されて薄化している。そして 、遮蔽部 119が薄化部に接している。
[0096] このようにすれば、遮蔽部 119の上部(上端)が第 1のフィールドプレート電極 116 の上面力 上部に突出するとともに、遮蔽部 119の下面(下端)が第 1のフィールドプ レート電極 116の下面(下端)よりも窒化物半導体 111側に突出する構成となる。この ため、特に電気力線の集中しやすい第 1のフィールドプレート電極 116の上部の角 部および下部の角部を、ドレイン電極 114に対して、さらに効果的に遮蔽することが できる。このため、ゲート電極 113と第 1のフィールドプレート電極 116が連続一体に 形成された一体型の構成において、第 1のフィールドプレート電極 116とドレイン電極 114の間の帰還容量をさらに低減し、高周波特性を向上させることができる。
[0097] (第 3の実施の形態)
以上の実施の形態においては、ゲート電極 113と第 1のフィールドプレート電極 11 6が連続一体に形成された一体型の構成に関して説明したが、ゲート電極 113と第 1 のフィールドプレート電極 116が別個の部材に構造的に分離され、素子のアイソレー シヨン領域 (不図示)で電気的に接続する構成とすることもできる。本実施の形態は、 こうした構成の電界効果トランジスタに関する。
[0098] 図 13は、本実施の形態の電界効果トランジスタの構成を示す断面図である。図 13 に示した電界効果トランジスタは、第 1のフィールドプレート電極 116が、ゲート電極 1 13から離隔して設けられた電界制御電極となっている。
[0099] 本実施の形態においても、第一の実施の形態と同様の効果が得られる。
[0100] さらに、図 13に示した電界効果トランジスタにおいては、ゲート長方向の断面視に おいて、第 1のフィールドプレート電極 116が、ゲート電極 113から離隔および絶縁し て設けられている。この構成では、第 1の実施の形態と異なり、第 1のフィールドプレ ート電極 116の電位はゲート電極 113と独立に制御してもよい。第 1のフィールドプレ ート電極 116は所定の電位に固定することが可能であり、例えば、ゲート電極 113と 同電位とする。これにより、ゲート電極 113のドレイン側端部への電界集中をさらに安 定的に抑制することができる。
[0101] また、ゲート電極 113と第 1のフィールドプレート電極 116とが別の部材として互い に離隔して設けられて ヽるため、これらの材料をそれぞれ独立に選択することが可能 となる。例えば、ゲート電極 113として、ショットキー特性が良好な金属材料を選択す るとともに、第 1のフィールドプレート電極 116として、配線抵抗が低ぐ第一の絶縁膜 115と密着性の良い金属材料を選択できる。よって、高利得および高電圧動作の観 点から、第 1の実施の形態よりもさらに優れた高周波 ·高出力特性が得られるという効 果を奏する。
[0102] なお、実施例において後述するように、本実施の形態のように、ゲート電極 113と離 隔して設けられた第 1のフィールドプレート電極 116を有する場合においても、第 2の 実施の形態と同様に、遮蔽部 119の形成領域において、第 2の絶縁膜 117が除去さ れるとともに、第 1の絶縁膜 115の一部がエッチング除去されており、第 2のフィール ドプレート電極 118の下面(下端)が第 1のフィールドプレート電極 116の下面(下端) よりも下側(窒化物半導体 111側)〖こ位置する構成とすることもできる。図 15は、この ようなトランジスタの構成を示す断面図である。
[0103] 下記の実施例においては、 FETの動作にかかわるキャリアとして、電子を用いる事 例を示すが、勿論、キャリアとして、正孔を用いる構成においても、第 2のフィールドプ レートによる遮蔽効果は、全く同様に得られる。
実施例
[0104] 以下、具体的な実施例を用いて、以上の実施の形態の構成をさらに詳細に説明す る。実施例 1〜実施例 5は、第 1または第 2の実施の形態に対応し、実施例 6〜実施 例 10は第 2または第 3の実施の形態に対応する。
[0105] (実施例 1)
本実施例では図 3に示す電界効果トランジスタを作成し、従来のトランジスタと比較 した。図 3は、本実施例の電界効果トランジスタの構成を示す断面図である。図 3に示 した電界効果トランジスタにお 、て、基板 110として高抵抗 SiC基板を用いた。
[0106] 基板 110上に、窒化物半導体 111に対応する層として、 4nmの A1Nバッファ層 131 、 2000nmの GaN層 132、および AlGaN層 133 (A1組成比 0. 25、厚さ 30nm)をこ の順に形成した。次に、 Tiおよび A1をこの順に蒸着し、リフトオフ工程を用いることに より、ソース電極 112およびドレイン電極 114を形成した。そして、窒素雰囲気中 650 °Cで熱処理することにより、これらの電極と AlGaN層 133との間のォーミックコンタクト を形成した。
[0107] その後、ソース電極 112とドレイン電極 114との間に、例えば、プラズマ CVD法を用 いて、第 1の絶縁膜 115として、 SiN膜を lOOnm形成した。そして、ゲート電極 113 が形成される領域をドライエッチングにより開口し、第 1の絶縁膜 115に開口部を形 成した。
[0108] 続いて、第 1の絶縁膜 115上の所定の領域に、開口部を埋め込むように Niおよび Auをこの順に蒸着し、リフトオフ法により、ゲート電極 113と第 1のフィールドプレート 電極 116の一体型電極を形成した。なお、ゲート電極 113のゲート長 Lg = 0.
とし、第 1のフィールドプレート電極 116の Lfp l = 0. 5 mとした。
[0109] さらに、ソース電極 112の上部からドレイン電極 114の上部にわたる領域に、第 2の 絶縁膜 117として、 SiN膜を 150nm成膜した。そして、第 2の絶縁膜 117の上部に接 して第 2のフィールドプレート電極 118を形成した。第 2のフィールドプレート電極用、 Ti、 Pt、および Au電極を順次蒸着し、リフトオフすることにより、第 2の絶縁膜 117上 の所定の領域に、第 2のフィールドプレート電極 118を形成した。第 2のフィールドプ レート電極 118にお!/ヽて、 Lfd= 0. 4 μ ι, Lfp2 = l . 0 mとした。
[0110] その後の配線工程において、第 2のフィールドプレート電極 118とソース電極 112と を、アイソレーション領域 (不図示)にて電気的に接続した。
[0111] また、本実施例のトランジスタの構造に因る効果を、従来構造に対して比較するた め、従来構造のフィールドプレートを具えるトランジスタとして、第 2のフィールドプレ ート電極 118を有しな 、電界効果トランジスタ(図 19)を作成した。
[0112] 図 4は、動作周波数 5GHzにおける本実施例および従来のトランジスタのパワー特 性評価結果を示す図である。本実施例では、トランジスタの発熱の影響を抑制して、 本実施例のトランジスタの構造に因る効果を明確にするため、ゲート幅 2mmの基本 素子のパルス動作で比較した。
[0113] 図 4に示したように、従来のトランジスタ(図 19)では、比較的低い動作電圧におい ても、フィールドプレート部 205に因る帰還容量により、充分な利得が得られず、 40V 以上の動作電圧においても、利得が 15dB程度であった。また、出力密度についても 、 60V以上の動作電圧において、電流コラブスが現れて lOWZmmの値で飽和の 傾向にあった。
[0114] これに対し、本実施例のトランジスタでは、ゲート電極 ドレイン電極間の帰還容量 が低減されるため、低い動作電圧から 17dB程度の高い利得が得られた。さらに、第 1のフィールドプレート電極 116と第 2のフィールドプレート電極 118と力 第 2の絶縁 膜 117を介して隣接しているため、電界集中の緩和効果が高くなり、 100V動作まで 電流コラブスは現れず、 15WZmmの飽和出力密度を実現した。
[0115] なお、以上においては、 AlGaN層 133をリセスエッチングせずに、ゲート電極 113 を形成したトランジスタを例に用いた力 Niおよび Auの蒸着前に、 AlGaN層 133を リセスエッチングし、その後、ゲート電極 113を形成してもよい。この場合、図 5に示し た構造が得られる。図 5は、本実施例の電界効果トランジスタの別の構成を示す断面 図である。図 5の構造は、所謂、ゲートリセス構造 (以下、リセスゲート構造とも呼ぶ。) である。図 5においては、 GaN層 132とソース電極 112およびドレイン電極 114との 間に AlGaN層 133が設けられており、ソース電極 112とドレイン電極 114との間の領 域において、 AlGaN層 133に凹部が設けられている。そして、ゲート電極 113の下 部の一部が、 AlGaN層 133の凹部に埋め込まれているとともに、ソース電極 112お よびドレイン電極が AlGaN層 133の上面に接して設けられている。この構造により、 第 1のフィールドプレート電極 116の作用と相俟ってさらに優れたゲート耐圧が得ら れる。
[0116] 図 5に示した電界効果トランジスタを用いて同様の評価を行ったところ、さらに利得 の高 、トランジスタ特性が得られた。
[0117] 次に、図 4の評価に用いたトランジスタについて、周波数と利得の関係を調べた。具 体的には、図 3および図 19に示したトランジスタにおいて、動作電圧 50V、電源電圧 Vdd= 50V、ゲート幅 Wg = 2mm、ゲート長 Lg = 0. 5 m、: Lfpl = 0. 5 m、 d3 = 150nmとして、 Lfd=0 m、 0. 2 m、 0. 5 m、 0. 7 m、 1. mおよび 1. 5 μ mと変化させて、利得が急激に低下する転換点を調べた。
[0118] 図 22 (a)および図 22 (b)は、転換点の測定結果を示す図である。図 22 (a)は、周 波数(GHz)と最大安定電力利得(Maxium stable power gain) MSG : (dB)ま たは最大有能電力利得(Maxium available power gain): MAG (dB)との関係 を示す図である。図 22 (b)は、図 3に示したトランジスタにおいて、 Lfd=d3+Lol m)と転換点(GHz)との関係を示す図である。
[0119] 図 22 (a)および図 22 (b)より、ゲート電極と一体型で形成されている、フィーノレドプ レートを一つ有する従来のトランジスタ(図 19)に対して、図 3に示した構成とすること により、利得を向上させることが可能であった。そして、ゲート長 Lg=0. 5 mの構成 において、 0≤Lfd≤0. とすることにより、転換点を 10GHz以上に維持すること が可能であり、例えば、 5GHz以上の高周波数領域においても、転換点よりも低周波 数側で動作可能であり、高 、利得を安定的に得ることが可能であることがわ力つた。
[0120] また、 0≤Lfd≤0. δ μ ί, Lg = 0. 5 m、 d3 = 150nmより、第 1のフィールドプレ ート電極 116およびゲート電極 113と第 2のフィールドプレート電極 118とのオーバー ラップ領域のゲート長方向の長さ Lolについて、 LolZLg = (Lfd— d3) ZLgであり、
Figure imgf000030_0001
を満たす構成とすることにより、転換点を高周波数側に好適に維持することが可能で あることが明らかになった。
[0121] また、本実施例では、第 2のフィールドプレート電極 118の材料として、 Ti、 Pt、およ び Auの金属を用いた力 本実施例および以下の実施例において、第 2のフィールド プレート電極 118の材料は第 2の絶縁膜 117上で剥離しな 、導電材料であればこれ に限られない。第 2のフィールドプレート電極 118の材料として、例えば、他に、 TiN、 WSi、 WN、 Mo、 Al、 Cu等の単層あるいは多層膜構造が挙げられる。
[0122] また、基板 110に関しては、本実施例では SiC基板を用いたが、本実施例および以 下の実施例において、第 1の実施の形態で上述したように、サファイア基板や Si基板 等、窒化物半導体結晶が形成できる他の基板を用いてもよい。
[0123] また、本実施例では、 5GHz帯の窒化物半導体トランジスタの場合を例にしたが、 本実施例および以下の実施例において、他の周波数帯においても、例えば、 2GHz 帯ではゲート長 Lg = 0. 7〜1. O /z m程度を中心に、準ミリ波帯ではゲート長 Lg = 0 . 10〜0. 25 m程度を中心に作製すれば、同様の効果が得られる。また、各寸法 が前述の関係式を満たすように構成することにより、さらに高電圧,高周波数特性に 優れたトランジスタを得ることができる。
以下の実施例においては、実施例 1と異なる点を中心に説明する。
[0124] (実施例 2)
本実施例では、図 3に示した電界効果トランジスタにおいて、ゲート電極 113と第 1 のフィールドプレート電極 116とから構成される構造体と第 2のフィールドプレート電 極 118の第 2の絶縁膜 117を挟んでの交差量 Lfdの遮蔽効果への影響に関して調 ベた。各部材の構成は以下の通りである。なお、本明細書において、積層構造は、 下層側(基板 110に近い側)から順に、「下層 Z (中層 Z)上層」のように記載する。 基板 110 :高抵抗 SiC基板
窒化物半導体 111に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 132 (厚 さ 2000nm)、 AlGaN層 133 (A1組成比 0. 25、厚さ 30
第 1の絶縁膜 115 : SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114 :TiZAl電極
ゲート電極 113 :ゲート長 Lg = 0.
第 1のフィールドプレート電極 116 : NiZAu電極、 Lfpl = 0. 5 m、ゲート電極 113 との一体型電極
第 2の絶縁膜 117 : SiN膜、膜厚 150nm
第 2のフィールドプレート電極 118 :TiZPtZAu電極、 Lfp2= l. O ^ m
Lfd= -0. 5 πι、 -0. 25 ^ m, +0. 25 m、 +0. 5 m、 +0. 75 m、 + 1. 0 μ m
上記のように交差量 Lfdの異なった素子を作製した。なお、 Lfd=0において、第 2 の絶縁膜 117と第 2のフィールドプレート 118の側面とが接し、 Lfdく 0では、これらが 離隔している(図 8)。また、配線工程において、第 2のフィールドプレート電極 118と ソース電極 112とを動作層領域にて電気的に接続した電界効果トランジスタ(図 6)を 作製した。図 6に示した電界効果トランジスタにおいて、ソース'ドレイン間の距離 Lsd = 1. Ο πι、 Lfd= 1. 5 πιとした。
[0125] 得られたトランジスタ(図 3)について、動作周波数 5GHzでのパワー特性評価結果 より求めた線形利得の Lfd依存性を評価した。図 7は、評価結果を示す図である。
[0126] 従来のトランジスタでは、 40V以上の動作電圧においても利得が 15dB程度であつ た(図 4)のに対し、図 7より、本実施例のトランジスタにおいては利得が向上し、さらに 、 Lfdが正の値 (Lfd≥0)のときに、負の場合(図 8)に比べて、利得が著しく向上する ことがわかる。これは、 Lfd≥0とすること〖こより、第 2のフィールドプレート電極 118の 遮蔽効果がより一層大きぐゲート電極 ドレイン電極間の帰還容量をさらに安定的 に低減可能であるためと考えられる。また、図 6に示した構成のトランジスタでは、充 分な利得が得られな力つた。
[0127] (実施例 3) 本実施例では、図 3に示した電界効果トランジスタにおいて、第 1のフィールドプレ ート電極 116の長さ Lfplと第 2のフィールドプレート電極 118の長さ Lfp2との関係に ついて調べた。各部材の構成は以下の通りである。
基板 110 :高抵抗 SiC基板
窒化物半導体 111に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 132 (厚 さ 2000nm)、 AlGaN層 133 (A1組成比 0. 25、厚さ 30應)
第 1の絶縁膜 115 : SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114 :TiZAl電極
ゲート電極 113 :ゲート長 Lg = 0.
第 1のフィールドプレート電極 116 : NiZAu電極、 Lfpl = 0. 5 m、ゲート電極 113 との一体型電極
第 2の絶縁膜 117: SiN膜、膜厚 200nm (d3 = 0. 2 μ ηι)
第 2のフィールドプレート電極 118 :TiZPtZAu電極、 Lfd= +0. 75 ^ m
Lfp2 = 0 μ 0. 1 m、 0. 25 μ 0. 5 m、 0. 75 μ 1 μ ι
得られたトランジスタ(図 3)について、動作周波数 5GHzでのパワー特性評価結果 より求めた線形利得の Lfp2依存性を評価した。図 9は、結果を示す図である。
[0128] 図 9より、本実施例のトランジスタにおいては、利得が向上し、さらに、第 1のフィー ルドプレート電極 116の長さ Lfplと第 2のフィールドプレート電極 118の長さ Lfp2の 比に関して、 0. 5≤Lfp2/Lfpl、つまり上記式(1)を満たす構成において、第 2の フィールドプレート電極 118の使用に伴う、電気力線の遮断による遮蔽効果が高まり 、ゲート—ドレイン電極間の帰還容量が低減して、利得の著しい向上がある。
[0129] (実施例 4)
本実施例では、図 3に示した電界効果トランジスタにおいて、第 2のフィールドプレ ート電極 118の長さ Lfp2の最大値について調べた。各部材の構成は以下の通りで ある。
基板 110 :高抵抗 SiC基板
窒化物半導体 111に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 132 (厚 さ 2000nm)、 AlGaN層 133 (A1組成比 0. 25、厚さ 30應) 第 1の絶縁膜 115 : SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114 : TiZAl電極
ゲート電極 113 :ゲート長 Lg = 0.
第 1のフィールドプレート電極 116: NiZAu電極、 Lfp l = 0. 3 m、ゲート電極 113 との一体型電極
第 2の絶縁膜 117: SiN膜、膜厚 200nm (d3 = 0. 2 μ ηι)
第 2のフィールドプレート電極 118:TiZPtZAu電極、 Lfd= +0. 75 ^ m
Lfp2 = 0 μ 0. 3 m、 0. 9 m、上. 7 m、および 2. ά μ ι
し gd = 3. 5 μ τα
また、 Lfp l = 0 m、 Lfp2 = 0 mとしたトランジスタも比較のため作製した。
[0130] 図 10は、得られたトランジスタの耐圧の評価結果を示す図である。図 10より、第 1の フィールドプレート電極 116の長さ Lfp l = 0. 3 mと第 2の絶縁膜 117の第 1のフィ 一ルドプレート電極 116側面の厚さ d3 = 0. のとき、第 2のフィールドプレート電 極 118の長さ Lfp2力^)力ら 0. 3 /z mまで増カロして、 1^ 1 +1^ 2 + (13カ^). 8 mに なると、耐圧は著しく向上して 300Vとなった。また、 Lfp2が 2. 3 μ mに増加して、 Lf p l +Lfp2 + d3力 S2. 8 mになると、耐圧力 S 150Vまで急激に低下した。 Lfp l +Lfp 2 + d3力 Lgd ( = 3. 5 m)に対して、 3/5 X Lgdより大きくなると、第 2のフィーノレ ドプレート電極 118のドレイン側端の電界集中が大きくなり、耐圧が低下したものと考 えられる。従って、
Lf p 1 + Lf p 2 + d3≤ 3/5 X Lgd (2)
を満たす構成とすることにより、耐圧をさらに向上させることができる。
[0131] なお、以上においては、 AlGaN層 133をリセスエッチングせずに、ゲート電極 113 を形成したトランジスタを例に用いた力 NiZAuの蒸着前に、 AlGaN層 133をリセ スエッチングし、その後ゲート電極 113を形成してもよい(図 5)。この場合、さらに利 得の高 、トランジスタ特性が得られる。
[0132] (実施例 5)
本実施例では、図 3に示した電界効果トランジスタにおいて、第 2のフィールドプレ ート電極 118の長さ Lfp2と第 2の絶縁膜 117の厚さ d2に関して調べた。各部材の構 成は以下の通りである。
基板 110:高抵抗 SiC基板
窒化物半導体 111に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 132 (厚 さ 2000nm)、 AlGaN層 133 (Al組成比 0. 25、厚さ 30
第 1の絶縁膜 115:SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114 V、ずれも TiZAl電極
ゲート電極 113:ゲート長 Lg = 0.
第 1のフィールドプレート電極 116: NiZAu電極、 Lfpl = 0. 5 m、ゲート電極 113 との一体型電極
第 2の絶縁膜 117: SiO膜、膜厚 0.: m、 0. 3/ζπι、 0. 5 1!1、ぉょび0. 7 μτα
2
第 2のフィールドプレート電極 118:TiZPtZAu電極、 Lfp2=l. O^m
また、第 2の絶縁膜 117の SiO膜の厚さを 0. 1 mとした装置の一部を分割して Si
2
O膜をエッチング除去した装置を作成した。また、第 2の絶縁膜 117の SiO膜の厚
2 2 さを 0. 1 μ mとし、第 1の絶縁膜 115の厚さ lOOnmのうち 50nm分をエッチング除去 した後、その上層に第 2のフィールドプレート電極 118として、 Lfp2=l. 0 mの Ti /PtZAu電極を蒸着リフトオフにより形成した試料も作製した(図 11)。
[0133] 図 12は、動作周波数 5GHzにおける、得られたトランジスタのパワー特性評価結果 より求めた線形利得の d2ZLfp2依存性を示す図である。図 12より、 d2/Lfp2≤l Z2で、第 2のフィールドプレート電極 118による遮蔽効果がさらに確実に現れた。 これより、
d2≤0. 5XLfp2 (3)
を満たす構成とすることにより、利得をさらに著しく向上させることができた。
[0134] (実施例 6)
図 13は、本実施例の電界効果トランジスタの構成を示す断面図である。図 13に示 した電界効果トランジスタにお 、て、基板 110として高抵抗 SiC基板を用いた。
[0135] 基板 110上に、窒化物半導体 111に対応する層として、 4nmの A1Nバッファ層 131
、 2000nmの GaN層 132、および AlGaN層 133 (A1組成比 0. 25、厚さ 30nm)をこ の順に形成した。次に、 Tiおよび A1をこの順に蒸着し、リフトオフ工程を用いることに より、ソース電極 112およびドレイン電極 114を形成した。そして、窒素雰囲気中、 65 0°Cで熱処理することにより、これらの電極と AlGaN層 133との間のォーミツタコンタク トを形成した。
[0136] その後、第 1の絶縁膜 115として、ソース電極 112とドレイン電極 114との間に、例 えば、プラズマ CVD法を用いて、第 1の絶縁膜 115として SiN膜を lOOnm形成した 。そして、ゲート電極 113が形成される領域をドライエッチングにより開口し、第 1の絶 縁膜 115に、ゲート長方向の開口幅が 0. 5 mの開口部を形成した。
[0137] 開口部に、ゲート長 Lg = 0. 5 /z mであって第 1の絶縁膜 115に 0. 乗り上げ る構造のゲート電極 113を形成した。ゲート電極 113用金属として、障壁高さが従来 の Ni金属より高ぐゲートリーク電流の小さ!/ヽ Pt (下層(基板側) ) ZAu (上層)電極を 形成した。 Pt、および Auをこの順に蒸着し、レジスト'リフトオフ工程を用いて形成し た。
[0138] 次に、第 1のフィールドプレート電極 116として、第 1の絶縁膜 115と密着性の良い TiZPtZAu電極を形成した。 Ti、 Pt、および Auをこの順に蒸着した後、リフトオフし て、 Lfp l = 0. 8 /z mの第 1のフィールドプレート電極 116をゲート電極 113と離隔し て形成した。
[0139] そして、第 2の絶縁膜 117として、 SiN膜を 150nm成膜した。第 2の絶縁膜 117上 に接して、第 2のフィーノレドブレー卜電極 118として、 Lfd= 0. 4 /ζ πι、 Lfp2 = l . Ο μ mの TiZPtZAu電極を蒸着リフトオフにより形成した。次の配線工程で、第 2のフィ 一ルドプレート電極 118とソース電極 112とをアイソレーション領域(不図示)にて電 気的に接続した。
[0140] 得られたトランジスタは、実施例 1と同等に、 5GHzでのパルスパワー特性を示した 。また、本実施例では、ゲート電極 113と第 1のフィールドプレート電極 116として、そ れぞれ適した金属材料を用いたことで、トランジスタの特性、歩留まりが著しく向上し た。ゲート電極 113に最適な材料の適用が可能となったため、ゲートリーク電流の低 減による素子の長期安定性がさらに増した。
[0141] また、以上においては、 AlGaN層 133をリセスエッチングせずに、ゲート電極 113 を形成したトランジスタで説明した力 NiZAuの蒸着前に、 AlGaN層 133をリセスェ ツチングした後に、ゲート電極 113を形成すればリセスゲート構造が得られる。このよ うな構成のトランジスタにお ヽては、さらに利得の高!ヽトランジスタ特性が得られた。
[0142] なお、本実施例では、ォーミックコンタクトを形成した後、第 1の絶縁膜 115として、 SiN膜をプラズマ CVD法にて lOOnm形成し、ドライエッチングによる開口で 0. 5 μ mの Τ型のゲート電極 113を形成した。もう 1つの方法として、ォーミック電極形成後、 0. 5 /z mの矩形ゲート電極 113を蒸着リフトオフにより形成し、例えば、プラズマ CV D法を用いて、第 1の絶縁膜 115として SiN膜を lOOnm形成することも可能である。 以下の実施例では、実施例 6と異なる点を中心に説明する。
[0143] (実施例 7)
本実施例では、図 13に示したトランジスタについて、実施例 2と同様に第 1のフィー ルドプレート電極 116と第 2のフィールドプレート電極 118の絶縁膜を挟んでの交差 量 Lfdの遮蔽効果に関して調べた。各部材の構成は以下の通りである。
基板 110 :高抵抗 SiC基板
窒化物半導体 11 1に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 132 (厚 さ 2000nm)、 AlGaN層 133 (A1組成比 0. 25、厚さ 30
第 1の絶縁膜 115 : SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114 : TiZAl電極
ゲート電極 113 :ゲート長 Lg = 0. 5 /ζ πι、 PtZAu電極
第 1のフィールドプレート電極 116 : TiZPtZAu電極、 Lfg = 0. 5 m、 Lfpl = 0. 8 μ m
Lfd= - 0. 5 μ ΐη, —0. 25 m、 + 0. 25 m、 + 0. 5 m、 + 0. 75 m、 + 1. 0 μ m
なお、ゲート長 Lg = 0. 5 /z mのゲート電極 113は、第 1の絶縁膜 115に 0. 乗 り上げる構造で形成した。また、 Lfgは、ゲート長方向の断面視におけるゲート電極 1 13の端部と第 1のフィールドプレート電極 116を被覆する第 2の絶縁膜 117の端部と の距離であり、 Lfg =Lfpl + d3である。
[0144] 得られたトランジスタの動作周波数 5GHzでのパワー特性評価結果より、線形利得 の Lfd依存性を求めたところ、実施例 2と同様の傾向であった。第 1のフィールドプレ ート電極 116と第 2のフィールドプレート電極 118の、第 2の絶縁膜 117を挟んでの交 差量 Lfdが正の値のとき、交差量 Lfdが負の場合に比べて、第 2のフィールドプレート 電極 118の効果がより一層大きぐ利得の著しい向上があった。
[0145] (実施例 8)
本実施例では、図 13に示したトランジスタについて、第 3の実施例と同様に第 1のフ ィールドプレート電極 116の長さ Lfplと第 2のフィールドプレート電極 118の長さ Lfp 2の関係について調べた。各部材の構成は以下の通りである。なお、本実施例にお いても、ゲート長 Lg = 0. 5 mのゲート電極 113を、第 1の絶縁膜 115に 0. 2 m乗 り上げる構造で形成した。
基板 110 :高抵抗 SiC基板
窒化物半導体 111に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 132 (厚 さ 2000nm)、 AlGaN層 133 (A1組成比 0. 25、厚さ 30
第 1の絶縁膜 115 : SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114 :TiZAl電極
ゲート電極 113 :ゲート長 Lg = 0. 5 /ζ πι、 PtZAu電極、 Lgd=4. O ^ m
第 1のフィールドプレート電極 116 :TiZPtZAu電極、 Lfg = 0. 5 m、 Lfpl = 0. 3 μ m
第 2の絶縁膜 117 SiN膜、膜厚 200nm (d3 = 0. 2 μ ηι)
第 2のフィールドプレート電極 118 :TiZPtZAu電極
Lfp2 = 0 μ 0. 1 m、 0. 25 μ 0. 5 m、 0. 75 μ 1 μ ι
得られたトランジスタの動作周波数 5GHzでのパワー特性を評価し、線形利得の Lf p2依存性を求めた。その結果、本実施例においても、実施例 3と同様に、第 1のフィ 一ルドプレート電極 116の長さ Lfplと第 2のフィールドプレート電極 118の長さ Lfp2 の比に関して、 0. 5≤Lfp2ZLfplで、電気力線の遮断による遮蔽効果がより一層 高まり、ゲート ドレイン電極間の帰還容量が低減して利得の著 、向上が可能であ つた o
[0146] また、本実施例では、ゲート電極 113と第 1のフィールドプレート電極 116として、そ れぞれ適した金属材料を用いたことで、トランジスタの特性、歩留まりが著しく向上し た。
[0147] (実施例 9)
本実施例では、図 13に示したトランジスタについて、実施例 4と同様に第 2のフィー ルドプレート電極 118の長さ Lfp2の最大値について調べた。各部材の構成は以下 の通りである。なお、本実施例においても、ゲート長 Lg = 0. のゲート電極 113 を第 1の絶縁膜 115に 0. 2 m乗り上げる構造で形成した。
基板 110 :高抵抗 SiC基板
窒化物半導体 111に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 1 32 (厚さ 2000nm)、 AlGaN層 133 (A1組成比 0. 25、厚さ 30應)
第 1の絶縁膜 115 : SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114 :TiZAl電極
ゲート電極 113 :ゲート長 Lg = 0. 5 /ζ πι、 PtZAu電極、 Lgd=4. O ^ m
第 1のフィールドプレート電極 116 :TiZPtZAu電極、 Lfg = 0. 5 m、 Lfpl = 0. 3 μ m
第 2の絶縁膜 117: SiN膜、膜厚 200nm (d3 = 0. 2 μ ηι)
第 2のフィールドプレート電極 118 :TiZPtZAu電極、 Lfd= +0. 75 ^ m
Lfp2 = 0 μ 0. 3 m、 0. 9 m、上. 7 m、および 2. ά μ ι
得られたトランジスタの耐圧の評価の結果、実施例 4と同様な傾向の結果が得られ た。
Lf ρ 1 + Lf ρ 2 + d3≤ 3Ζ5 X Lgdを満たす構成とすることにより、耐圧をより一層向上 させることが可能であった。これは、 Lfpl +Lfp2 + d3力Lgd ( =4. O /z m)に対して 3/5 X Lgd以下の範囲では、 3/5 X Lgdより大き!/、範囲に比べて第 2のフィールド プレート電極 118のドレイン側端の電界集中がさらに抑制されて、耐圧が向上したも のと考えられる。
[0148] また、本実施例においても、ゲート電極 113と第 1のフィールドプレート電極 116とし て、それぞれ適した金属材料を用いたことで、トランジスタの特性、歩留まりが著しく 向上した。
[0149] (実施例 10) 本実施例では、図 13に示したトランジスタについて、実施例 5と同様に第 2のフィー ルドプレート電極 118の長さ Lfp2と第 2の絶縁膜 117の厚さ d2に関して調べた。各 部材の構成は以下の通りである。なお、本実施例においても、ゲート長 Lg=0. 5μ mのゲート電極 113を第 1の絶縁膜 115に 0. 2 m乗り上げる構造で形成した。 基板 110:高抵抗 SiC基板
窒化物半導体 111に対応する層: A1Nバッファ層 131 (厚さ 4nm)、 GaN層 1
32 (厚さ 2000nm)、 AlGaN層 133 (A1組成比 0. 25、厚さ 30
第 1の絶縁膜 115:SiN膜、膜厚 lOOnm
ソース電極 112、ドレイン電極 114:TiZAl電極
ゲート電極 113:ゲート長 Lg = 0. 5/ζπι、 PtZAu電極
第 1のフィールドプレート電極 116:TiZPtZAu電極、 Lfpl = 0. 8 ^ m
第 2の絶縁膜 117: SiO膜、膜厚 0.: m、 0. 3/ζπι、 0. 5 1!1、ぉょび0. 7μΐη
2
第 2のフィールドプレート電極 118:TiZPtZAu電極、 Lfp2=l. O^m
また、第 2の絶縁膜 117の SiO膜の厚さを 0. 1 mとした装置の一部を分割して、
2
SiO膜をエッチング除去した装置を作成した。また、第 2の絶縁膜 117の SiO膜の
2 2 厚さを 0. 1 μ mとし、第 1の絶縁膜 115の厚さ lOOnmのうち 50nm分をエッチング除 去した後、その上層に第 2のフィールドプレート電極 118として Lfp2=l. 0 mの Ti /PtZAu電極を蒸着リフトオフにより形成した試料も作製した(図 15)。
[0150] 得られたトランジスタについて、動作周波数 5GHzでのパワー特性評価より線形利 得の d2ZLfp2依存性を調べた。その結果、実施例 5と同様の傾向が認められ、 d2 ZLfp2≤lZ2で、第 2のフィールドプレート電極 118による遮蔽効果がより一層高ま り、利得の著しい向上があった。
[0151] また、本実施例では、ゲート電極 113と第 1のフィールドプレート電極 116として、そ れぞれ適した金属材料を用いたことでトランジスタの特性、歩留まりが著しく向上した
[0152] また、以上においては、 AlGaNをリセスエッチングせずにゲート電極 113を形成し たトランジスタで説明した力 NiZAuの蒸着前に AlGaNをリセスエッチングした後に 、ゲート電極 113を形成すれば、さらに利得の高いトランジスタ特性が得られた。 [0153] 以上、本発明について、実施の形態および実施例を基に説明した。これらの実施 例は、例示であり、各構成要素や各処理プロセスの組み合わせに、いろいろな変形 例が可能なこと、また、そうした変形例も、本発明の技術的範囲にあることは当業者に 理解されるところである。
[0154] 例えば、以上の実施例では、基板 110の材料として、 SiCを用いた場合を例に説明 したが、他に、サファイア等他の異種基板材料や GaN、 AlGaN等の III族窒化物半 導体基板等を用いてもよい。
[0155] また、ゲート電極 113の下部における半導体層の構造としては、例示したものに限 られず種々の態様が可能である。例えば、チャネル層として機能する GaN層 132の 上部だけでなぐ下部にも、電子供給層として機能する AlGaN層 133を併設した構 造とすることも可能である。
[0156] また、この半導体層構造に、適宜、中間層やキャップ層を設けてもよい。例えば、 III 族窒化物半導体層構造が、 In Ga Ν (0≤χ≤1)力もなるチャネル層、 Al Ga N (0≤y≤ 1)力もなる電子供給層および GaN力もなるキャップ層がこの順で積層した 構造を有する構成とすることができる。このようにすれば、実効的なショットキー高さを 高くでき、さらに高いゲート耐圧が実現できる。ただし、上記式において、 Xと yがとも にゼロとならな 、ようにする。
[0157] また、以上の実施の形態または実施例において、ゲート電極 113の下部を一部、 電子供給層として機能する AlGaN電子供給層 133中に埋め込んだ、所謂、ゲートリ セス構造を採用することができる。これにより、優れたゲート耐圧が得られる。
[0158] また、以上の実施の形態または実施例において、ゲート電極 113とドレイン電極 11 4との距離を、ゲート電極 113とソース電極 112との間よりも長くすることもできる。所 謂、オフセット構造と呼ばれるものであり、ゲート電極 113のドレイン電極側の端部の 電界集中をより効果的に分散 ·緩和することができる。
[0159] また、以上の実施の形態または実施例の電界効果型トランジスタは、例えば、増幅 回路または発振回路を構成する素子として用いられる。このような用途では、高い利 得と、良好な高周波特性が必要とされるため、本発明の HJFETの特徴が最大限に 活かされる。

Claims

請求の範囲
[1] ヘテロ接合を含む in族窒化物半導体層構造と、
該 III族窒化物半導体層構造上に離間して形成されたソース電極およびドレイン電 極と、
前記ソース電極と前記ドレイン電極の間に配置されたゲート電極と、
前記ゲート電極と前記ドレイン電極との間の領域において、前記 III族窒化物半導 体層構造の上部に設けられるとともに、前記 III族窒化物半導体層構造と絶縁された 第一フィールドプレートと、
前記 III族窒化物半導体層構造の上部に設けられるとともに、前記 III族窒化物半導 体層構造および前記第一フィールドプレートと絶縁された第二フィールドプレートと、 を含み、
前記第二フィールドプレートが、前記第一フィールドプレートと前記ドレイン電極との 間の領域にあって前記第一フィールドプレートを前記ドレイン電極力 遮蔽する遮蔽 部を含み、
前記遮蔽部の上端力 前記第一フィールドプレートの上面よりも上部に位置してお り、
ゲート長方向における断面視において、前記第一フィールドプレートと前記ゲート 電極とから構成される構造体の上部に前記第二フィールドプレートがオーバーラップ するオーバーラップ領域のゲート長方向の長さを Lolとし、ゲート長を Lgとしたときに
Figure imgf000041_0001
である
ことを特徴とする、電界効果トランジスタ。
[2] 前記遮蔽部の下端が、前記第一フィールドプレートの下端よりも前記 III族窒化物半 導体層構造の側に位置する
ことを特徴とする、請求項 1に記載の電界効果トランジスタ。
[3] 前記ゲート電極と前記ドレイン電極との間の領域において、前記 III族窒化物半導 体層構造の表面を被覆する第一絶縁膜を有し、 前記第一フィールドプレートと前記ドレイン電極との間の領域にぉ 、て、前記第一 絶縁膜に凹部が設けられ、
前記第一フィールドプレートが、前記第一絶縁膜上に接して設けられているとともに 、前記遮蔽部の下端が前記凹部内に位置する
ことを特徴とする、請求項 2に記載の電界効果トランジスタ。
[4] 前記第一フィールドプレートの下端が、前記遮蔽部の下端よりも前記 III族窒化物半 導体層構造の側に位置する
ことを特徴とする、請求項 1に記載の電界効果トランジスタ。
[5] 前記ゲート電極と前記ドレイン電極との間の領域において、前記 III族窒化物半導 体層構造の表面を被覆する第一絶縁膜と、
前記第一フィールドプレートと前記ドレイン電極との間の領域にぉ 、て、前記第一 絶縁膜上に設けられた第二絶縁膜と、
を有し、
前記第一フィールドプレートが、前記第一絶縁膜上に接して設けられているとともに 前記遮蔽部の下端が前記第二絶縁膜上に接している
ことを特徴とする、請求項 4に記載の電界効果トランジスタ。
[6] 前記第一フィールドプレートが、前記ゲート電極と同電位となっている
ことを特徴とする、請求項 1乃至 5のいずれか一項に記載の電界効果トランジスタ。
[7] 前記第二フィールドプレートが、前記ソース電極と同電位となっている
ことを特徴とする、請求項 1乃至 6のいずれか一項に記載の電界効果トランジスタ。
[8] 前記第一フィールドプレートが、前記ゲート電極と連続一体に構成されている
ことを特徴とする、請求項 1乃至 7のいずれか一項に記載の電界効果トランジスタ。
[9] 前記第一フィールドプレートが、前記ゲート電極力 離隔して設けられた電界制御 電極を含む
ことを特徴とする、請求項 1乃至 7のいずれか一項に記載の電界効果トランジスタ。
[10] Lol=0
である ことを特徴とする、請求項 1乃至 9のいずれか一項に記載の電界効果トランジスタ。
[11] 前記第二フィールドプレートと前記第一フィールドプレートとがオーバーラップして いるとともに、前記第二フィールドプレートと前記ゲート電極とはオーバーラップして いない
ことを特徴とする、請求項 1乃至 9のいずれか一項に記載の電界効果トランジスタ。
[12] ゲート長方向の断面視において、
前記ゲート電極端部力 前記ドレイン電極に向力う前記第一フィールドプレートの ゲート長方向の延出幅を Lfpl、
前記第二フィールドプレートの下面のゲート長方向の長さを Lfp2、
としたときに、下記式(1) :
0. 5 X Lfpl≤Lfp2 (1)
を満たすように、構成されている
ことを特徴とする、請求項 1乃至 11のいずれか一項に記載の電界効果トランジスタ。
[13] 前記第一フィールドプレートの側面を被覆する絶縁膜に接して、前記第二フィール ドプレートが設けられ、
ゲート長方向の断面視において、
前記ゲート電極端部力 前記ドレイン電極に向力う前記第一フィールドプレートの ゲート長方向の延出幅を Lfpl、
前記第二フィールドプレートの下面のゲート長方向の長さを Lfp2、
前記ゲート電極と前記ドレイン電極との距離を Lgd、
前記第一フィールドプレートの側面における前記絶縁膜の厚さを d3、 としたときに、下記式(1)および式(2):
0. 5 X Lfpl≤Lfp2 (1)
Lfpl +Lfp2 + d3≤ 3/5 X Lgd (2)
を満たすように、構成されている
ことを特徴とする、請求項 1乃至 11のいずれか一項に記載の電界効果トランジスタ。
[14] ゲート長方向の断面視において、
前記第二フィールドプレートの下面のゲート長方向の長さを Lfp2、 前記第一フィールドプレートと前記ゲート電極との間の領域における前記第二フィ 一ルドプレートの下面と、前記 III族窒化物半導体層構造との距離を d2、
としたときに、下記式(3) :
d2≤0. 5 X Lfp2 (3)
を満たすように、構成されている
ことを特徴とする、請求項 1乃至 13のいずれか一項に記載の電界効果トランジスタ。 前記ゲート電極と前記ドレイン電極との間の領域において、前記 III族窒化物半導 体層構造の表面を被覆する第一絶縁膜を有し、
前記第一絶縁膜が窒素を含む膜である
ことを特徴とする、請求項 1乃至 14のいずれか一項に記載の電界効果トランジスタ。
PCT/JP2006/311745 2005-06-10 2006-06-12 電界効果トランジスタ WO2006132418A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US11/921,854 US7863648B2 (en) 2005-06-10 2006-06-12 Field effect transistor
CN2006800291922A CN101238561B (zh) 2005-06-10 2006-06-12 场效应晶体管
JP2007520206A JP4968067B2 (ja) 2005-06-10 2006-06-12 電界効果トランジスタ
EP06766607A EP1901341A4 (en) 2005-06-10 2006-06-12 FIELD EFFECT TRANSISTOR

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005171706 2005-06-10
JP2005-171706 2005-06-10

Publications (1)

Publication Number Publication Date
WO2006132418A1 true WO2006132418A1 (ja) 2006-12-14

Family

ID=37498600

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/311745 WO2006132418A1 (ja) 2005-06-10 2006-06-12 電界効果トランジスタ

Country Status (5)

Country Link
US (1) US7863648B2 (ja)
EP (1) EP1901341A4 (ja)
JP (1) JP4968067B2 (ja)
CN (2) CN101238561B (ja)
WO (1) WO2006132418A1 (ja)

Cited By (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008034522A (ja) * 2006-07-27 2008-02-14 Oki Electric Ind Co Ltd 電界効果トランジスタ
JP2008131031A (ja) * 2006-11-21 2008-06-05 Cree Inc 高電圧GaNトランジスタ
JP2008244002A (ja) * 2007-03-26 2008-10-09 Sanken Electric Co Ltd 電界効果半導体装置
JP2008244001A (ja) * 2007-03-26 2008-10-09 Sanken Electric Co Ltd 窒化物半導体装置
JP2008277604A (ja) * 2007-05-01 2008-11-13 Oki Electric Ind Co Ltd 電界効果トランジスタ
JP2009105405A (ja) * 2007-10-25 2009-05-14 Northrop Grumman Space & Mission Systems Corp 電界緩和プレートを有する高電子移動度トランジスタ半導体デバイスおよびその製造方法
JP2010067693A (ja) * 2008-09-09 2010-03-25 Toshiba Corp 半導体装置及び半導体装置の製造方法
JP2011249824A (ja) * 2011-07-15 2011-12-08 Sharp Corp 電界効果トランジスタ
JP2012253181A (ja) * 2011-06-02 2012-12-20 Sumitomo Electric Ind Ltd 半導体装置
JP2013141000A (ja) * 2007-03-23 2013-07-18 Cree Inc 半導体デバイス
JP2013183060A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置
JP2013183062A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置
JP2013182992A (ja) * 2012-03-01 2013-09-12 Toshiba Corp 半導体装置
JP2013183061A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置
US9419124B2 (en) 2001-07-24 2016-08-16 Cree, Inc. Insulating gate AlGaN/GaN HEMT
JP2017107942A (ja) * 2015-12-08 2017-06-15 株式会社東芝 半導体装置
US9780738B2 (en) 2011-08-22 2017-10-03 Renesas Electronics Corporation Semiconductor device
JP2017188682A (ja) * 2016-04-08 2017-10-12 パロ アルト リサーチ センター インコーポレイテッド 窒化物半導体分極制御デバイス
JP2020113625A (ja) * 2019-01-10 2020-07-27 富士通株式会社 半導体装置、半導体装置の製造方法及び増幅器
JP2020191378A (ja) * 2019-05-22 2020-11-26 株式会社東芝 半導体装置
JP2021533556A (ja) * 2018-08-06 2021-12-02 メイコム テクノロジー ソリューションズ ホールディングス インコーポレイテッド 高電圧大電力アクティブデバイスの信頼性を向上させるための外部電界終端構造

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7501669B2 (en) 2003-09-09 2009-03-10 Cree, Inc. Wide bandgap transistor devices with field plates
US7550783B2 (en) * 2004-05-11 2009-06-23 Cree, Inc. Wide bandgap HEMTs with source connected field plates
US7573078B2 (en) * 2004-05-11 2009-08-11 Cree, Inc. Wide bandgap transistors with multiple field plates
US9773877B2 (en) 2004-05-13 2017-09-26 Cree, Inc. Wide bandgap field effect transistors with source connected field plates
US11791385B2 (en) 2005-03-11 2023-10-17 Wolfspeed, Inc. Wide bandgap transistors with gate-source field plates
EP2312635B1 (en) 2005-09-07 2020-04-01 Cree, Inc. Transistors with fluorine treatment
EP1921669B1 (en) * 2006-11-13 2015-09-02 Cree, Inc. GaN based HEMTs with buried field plates
US8878245B2 (en) 2006-11-30 2014-11-04 Cree, Inc. Transistors and method for making ohmic contact to transistors
US8021904B2 (en) 2007-02-01 2011-09-20 Cree, Inc. Ohmic contacts to nitrogen polarity GaN
US8368100B2 (en) 2007-11-14 2013-02-05 Cree, Inc. Semiconductor light emitting diodes having reflective structures and methods of fabricating same
JP5595685B2 (ja) * 2009-07-28 2014-09-24 パナソニック株式会社 半導体装置
JP2011249728A (ja) * 2010-05-31 2011-12-08 Toshiba Corp 半導体装置および半導体装置の製造方法
JP5776217B2 (ja) * 2011-02-24 2015-09-09 富士通株式会社 化合物半導体装置
US20120248533A1 (en) * 2011-04-04 2012-10-04 Rob Van Dalen Field plate and circuit therewith
EP2525524B1 (en) 2011-05-12 2016-08-10 Nxp B.V. Transponder, reader and methods for operating the same
US9024324B2 (en) 2012-09-05 2015-05-05 Freescale Semiconductor, Inc. GaN dual field plate device with single field plate metal
US9679981B2 (en) * 2013-06-09 2017-06-13 Cree, Inc. Cascode structures for GaN HEMTs
US9755059B2 (en) 2013-06-09 2017-09-05 Cree, Inc. Cascode structures with GaN cap layers
US9847411B2 (en) * 2013-06-09 2017-12-19 Cree, Inc. Recessed field plate transistor structures
US9905658B2 (en) * 2013-11-26 2018-02-27 Nxp Usa, Inc. Transistors with field plates resistant to field plate material migration and methods of their fabrication
US9673286B2 (en) * 2013-12-02 2017-06-06 Infineon Technologies Americas Corp. Group III-V transistor with semiconductor field plate
WO2015097581A1 (en) * 2013-12-23 2015-07-02 Hkg Technologies Limited Power semiconductor devices having semi-insulating field plate
JP2015177016A (ja) * 2014-03-14 2015-10-05 株式会社東芝 半導体装置
US9559161B2 (en) * 2014-11-13 2017-01-31 Infineon Technologies Austria Ag Patterned back-barrier for III-nitride semiconductor devices
US9590087B2 (en) 2014-11-13 2017-03-07 Infineon Technologies Austria Ag Compound gated semiconductor device having semiconductor field plate
JP2016152255A (ja) * 2015-02-16 2016-08-22 ルネサスエレクトロニクス株式会社 半導体装置
US9580304B2 (en) * 2015-05-07 2017-02-28 Texas Instruments Incorporated Low-stress low-hydrogen LPCVD silicon nitride
US9911817B2 (en) 2015-07-17 2018-03-06 Cambridge Electronics, Inc. Field-plate structures for semiconductor devices
WO2017069462A1 (ko) * 2015-10-23 2017-04-27 (주)기가레인 고전자이동도 트랜지스터 및 그의 제조방법
US10014401B2 (en) * 2016-01-25 2018-07-03 Electronics And Telecommunications Research Institute Semiconductor device with passivation layer for control of leakage current
US11127847B2 (en) * 2019-05-16 2021-09-21 Vanguard International Semiconductor Corporation Semiconductor devices having a gate field plate including an extension portion and methods for fabricating the semiconductor device
CN112103337B (zh) * 2019-06-18 2022-02-08 苏州能讯高能半导体有限公司 一种半导体器件及其制备方法
US11855198B2 (en) 2020-04-09 2023-12-26 Qualcomm Incorporated Multi-gate high electron mobility transistors (HEMTs) employing tuned recess depth gates for improved device linearity
US11848371B2 (en) 2020-07-02 2023-12-19 Xerox Corporation Polarization controlled transistor
CN112204753B (zh) * 2020-07-07 2022-11-29 英诺赛科(珠海)科技有限公司 半导体装置和其制作方法
US11658234B2 (en) * 2020-10-27 2023-05-23 Wolfspeed, Inc. Field effect transistor with enhanced reliability
US11749726B2 (en) 2020-10-27 2023-09-05 Wolfspeed, Inc. Field effect transistor with source-connected field plate
US11502178B2 (en) 2020-10-27 2022-11-15 Wolfspeed, Inc. Field effect transistor with at least partially recessed field plate
US11923424B2 (en) * 2020-12-31 2024-03-05 Nxp B.V. Semiconductor device with conductive elements formed over dielectric layers and method of fabrication therefor
US20220262789A1 (en) * 2021-02-16 2022-08-18 Efficient Power Conversion Corporation Gate metal-insulator-field plate metal integrated circuit capacitor and method of forming the same
WO2023240491A1 (en) * 2022-06-15 2023-12-21 Innoscience (suzhou) Semiconductor Co., Ltd. Nitride-based semiconductor device and method for manufacturing the same
WO2024092720A1 (en) * 2022-11-04 2024-05-10 Innoscience (suzhou) Semiconductor Co., Ltd. Semiconductor device and method for manufacturing the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001144106A (ja) * 1999-11-12 2001-05-25 Nec Corp 半導体装置およびその製造方法
JP2002118122A (ja) * 2000-10-06 2002-04-19 Nec Corp ショットキゲート電界効果トランジスタ
JP2004200248A (ja) * 2002-12-16 2004-07-15 Nec Corp 電界効果トランジスタ
WO2004068590A1 (en) * 2003-01-29 2004-08-12 Kabushiki Kaisha Toshiba Power semiconductor device

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57104259A (en) 1980-12-22 1982-06-29 Hitachi Ltd Metal oxide semiconductor device
JPH0196966A (ja) * 1987-10-09 1989-04-14 Mitsubishi Electric Corp 電界効果トランジスタ
JP3111985B2 (ja) 1998-06-16 2000-11-27 日本電気株式会社 電界効果型トランジスタ
JP3180776B2 (ja) 1998-09-22 2001-06-25 日本電気株式会社 電界効果型トランジスタ
JP2001118122A (ja) 1999-10-22 2001-04-27 Toppan Printing Co Ltd 視覚復号型暗号を利用した記録媒体
JP2001230263A (ja) 2001-01-29 2001-08-24 Nec Corp 電界効果型トランジスタ
JP3744381B2 (ja) * 2001-05-17 2006-02-08 日本電気株式会社 電界効果型トランジスタ
JP2002353444A (ja) 2001-05-28 2002-12-06 Fuji Electric Co Ltd 半導体装置
JP4385206B2 (ja) * 2003-01-07 2009-12-16 日本電気株式会社 電界効果トランジスタ
JP2004221344A (ja) 2003-01-15 2004-08-05 Renesas Technology Corp 半導体装置およびその製造方法
US6933544B2 (en) * 2003-01-29 2005-08-23 Kabushiki Kaisha Toshiba Power semiconductor device
JP2004327919A (ja) 2003-04-28 2004-11-18 Renesas Technology Corp 半導体装置
JP3940699B2 (ja) * 2003-05-16 2007-07-04 株式会社東芝 電力用半導体素子
US7501669B2 (en) * 2003-09-09 2009-03-10 Cree, Inc. Wide bandgap transistor devices with field plates
TWI430341B (zh) 2003-09-09 2014-03-11 Univ California 單一或多重閘極場平板之製造
JP4417677B2 (ja) * 2003-09-19 2010-02-17 株式会社東芝 電力用半導体装置
US7573078B2 (en) * 2004-05-11 2009-08-11 Cree, Inc. Wide bandgap transistors with multiple field plates
US9773877B2 (en) * 2004-05-13 2017-09-26 Cree, Inc. Wide bandgap field effect transistors with source connected field plates
CN101238560B (zh) * 2005-06-10 2011-08-31 日本电气株式会社 场效应晶体管
EP2312635B1 (en) * 2005-09-07 2020-04-01 Cree, Inc. Transistors with fluorine treatment

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001144106A (ja) * 1999-11-12 2001-05-25 Nec Corp 半導体装置およびその製造方法
JP2002118122A (ja) * 2000-10-06 2002-04-19 Nec Corp ショットキゲート電界効果トランジスタ
JP2004200248A (ja) * 2002-12-16 2004-07-15 Nec Corp 電界効果トランジスタ
WO2004068590A1 (en) * 2003-01-29 2004-08-12 Kabushiki Kaisha Toshiba Power semiconductor device

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
ISHIKURA K. ET AL.: "A 28V over 300W GaAs Heterojunction FET with Dual Field-Modulating-Plates for W-CDMA Base Stations", IEEE MICROWAVE SYMPOSIUM DIGEST, 2005 IEEE MTT-S INTERNATIONAL, vol. 12-17, June 2005 (2005-06-01), pages 823 - 826, XP010844602 *
OKAMOTO Y. ET AL.: "Improved Power Performance for a Recessed-Gate AlGaN-GaN Heterojunction FET With a Field-Modulating Plate", IEEE TRANSACTIONS ON MICROWAVE THEORY AND TECHNIQUES, vol. 52, no. 11, November 2004 (2004-11-01), pages 2536 - 2540, XP001209856 *
See also references of EP1901341A4 *

Cited By (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10224427B2 (en) 2001-07-24 2019-03-05 Cree, Inc. Insulting gate AlGaN/GaN HEMT
US9419124B2 (en) 2001-07-24 2016-08-16 Cree, Inc. Insulating gate AlGaN/GaN HEMT
JP2008034522A (ja) * 2006-07-27 2008-02-14 Oki Electric Ind Co Ltd 電界効果トランジスタ
JP2008131031A (ja) * 2006-11-21 2008-06-05 Cree Inc 高電圧GaNトランジスタ
US9041064B2 (en) 2006-11-21 2015-05-26 Cree, Inc. High voltage GaN transistor
US9450081B2 (en) 2006-11-21 2016-09-20 Cree, Inc. High voltage GaN transistor
US9240473B2 (en) 2007-03-23 2016-01-19 Cree, Inc. High temperature performance capable gallium nitride transistor
JP2013141000A (ja) * 2007-03-23 2013-07-18 Cree Inc 半導体デバイス
JP2008244002A (ja) * 2007-03-26 2008-10-09 Sanken Electric Co Ltd 電界効果半導体装置
JP2008244001A (ja) * 2007-03-26 2008-10-09 Sanken Electric Co Ltd 窒化物半導体装置
JP2008277604A (ja) * 2007-05-01 2008-11-13 Oki Electric Ind Co Ltd 電界効果トランジスタ
JP2009105405A (ja) * 2007-10-25 2009-05-14 Northrop Grumman Space & Mission Systems Corp 電界緩和プレートを有する高電子移動度トランジスタ半導体デバイスおよびその製造方法
JP2010067693A (ja) * 2008-09-09 2010-03-25 Toshiba Corp 半導体装置及び半導体装置の製造方法
JP2012253181A (ja) * 2011-06-02 2012-12-20 Sumitomo Electric Ind Ltd 半導体装置
JP2011249824A (ja) * 2011-07-15 2011-12-08 Sharp Corp 電界効果トランジスタ
US9780738B2 (en) 2011-08-22 2017-10-03 Renesas Electronics Corporation Semiconductor device
JP2013182992A (ja) * 2012-03-01 2013-09-12 Toshiba Corp 半導体装置
JP2013183061A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置
JP2013183062A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置
JP2013183060A (ja) * 2012-03-02 2013-09-12 Toshiba Corp 半導体装置
JP2017107942A (ja) * 2015-12-08 2017-06-15 株式会社東芝 半導体装置
JP2017188682A (ja) * 2016-04-08 2017-10-12 パロ アルト リサーチ センター インコーポレイテッド 窒化物半導体分極制御デバイス
JP2021533556A (ja) * 2018-08-06 2021-12-02 メイコム テクノロジー ソリューションズ ホールディングス インコーポレイテッド 高電圧大電力アクティブデバイスの信頼性を向上させるための外部電界終端構造
JP7509746B2 (ja) 2018-08-06 2024-07-02 メイコム テクノロジー ソリューションズ ホールディングス インコーポレイテッド 高電圧大電力アクティブデバイスの信頼性を向上させるための外部電界終端構造
JP2020113625A (ja) * 2019-01-10 2020-07-27 富士通株式会社 半導体装置、半導体装置の製造方法及び増幅器
JP2020191378A (ja) * 2019-05-22 2020-11-26 株式会社東芝 半導体装置
JP7368107B2 (ja) 2019-05-22 2023-10-24 株式会社東芝 半導体装置

Also Published As

Publication number Publication date
JP4968067B2 (ja) 2012-07-04
US7863648B2 (en) 2011-01-04
US20090230429A1 (en) 2009-09-17
CN101976686A (zh) 2011-02-16
CN101238561A (zh) 2008-08-06
EP1901341A1 (en) 2008-03-19
JPWO2006132418A1 (ja) 2009-01-08
EP1901341A4 (en) 2009-07-15
CN101238561B (zh) 2011-08-24

Similar Documents

Publication Publication Date Title
WO2006132418A1 (ja) 電界効果トランジスタ
JP4968068B2 (ja) 電界効果トランジスタ
US20230420526A1 (en) Wide bandgap transistors with gate-source field plates
US7573078B2 (en) Wide bandgap transistors with multiple field plates
EP3008760B1 (en) Recessed field plate transistor structures
CA2566756C (en) Wide bandgap hemts with source connected field plates
JP5125512B2 (ja) 電界効果トランジスタ
TWI502738B (zh) 電晶體、場效電晶體及金屬半導體場效電晶體
JP2004214471A (ja) 電界効果トランジスタ
JP2010153493A (ja) 電界効果半導体装置及びその製造方法
US20200273974A1 (en) Iii-n transistor structures with stepped cap layers

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200680029192.2

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2007520206

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2006766607

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 11921854

Country of ref document: US