WO2006014003A1 - 半導体装置製造方法およびウエハ加工用テープ - Google Patents

半導体装置製造方法およびウエハ加工用テープ Download PDF

Info

Publication number
WO2006014003A1
WO2006014003A1 PCT/JP2005/014494 JP2005014494W WO2006014003A1 WO 2006014003 A1 WO2006014003 A1 WO 2006014003A1 JP 2005014494 W JP2005014494 W JP 2005014494W WO 2006014003 A1 WO2006014003 A1 WO 2006014003A1
Authority
WO
WIPO (PCT)
Prior art keywords
wafer
adhesive
tape
adhesive layer
processing tape
Prior art date
Application number
PCT/JP2005/014494
Other languages
English (en)
French (fr)
Inventor
Yasumasa Morishima
Kenji Kita
Shinichi Ishiwata
Takanori Yamakawa
Original Assignee
The Furukawa Electric Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by The Furukawa Electric Co., Ltd. filed Critical The Furukawa Electric Co., Ltd.
Priority to CN2005800265406A priority Critical patent/CN1993809B/zh
Priority to KR1020077004330A priority patent/KR20070033046A/ko
Publication of WO2006014003A1 publication Critical patent/WO2006014003A1/ja
Priority to US11/700,142 priority patent/US8043698B2/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J7/00Adhesives in the form of films or foils
    • C09J7/20Adhesives in the form of films or foils characterised by their carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/561Batch processing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/683Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L21/6835Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L21/6836Wafer tapes, e.g. grinding or dicing support tapes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/27Manufacturing methods
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2203/00Applications of adhesives in processes or use of adhesives in the form of films or foils
    • C09J2203/326Applications of adhesives in processes or use of adhesives in the form of films or foils for bonding electronic components such as wafers, chips or semiconductors
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2301/00Additional features of adhesives in the form of films or foils
    • C09J2301/20Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive itself
    • C09J2301/208Additional features of adhesives in the form of films or foils characterized by the structural features of the adhesive itself the adhesive layer being constituted by at least two or more adjacent or superposed adhesive layers, e.g. multilayer adhesive
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2433/00Presence of (meth)acrylic polymer
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2463/00Presence of epoxy resin
    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J2479/00Presence of polyamine or polyimide
    • C09J2479/08Presence of polyamine or polyimide polyimide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67092Apparatus for mechanical treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67132Apparatus for placing on an insulating substrate, e.g. tape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68327Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used during dicing or grinding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/6834Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support used to protect an active side of a device or wafer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2221/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof covered by H01L21/00
    • H01L2221/67Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere
    • H01L2221/683Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping
    • H01L2221/68304Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support
    • H01L2221/68377Apparatus for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components; Apparatus not specifically provided for elsewhere for supporting or gripping using temporarily an auxiliary support with parts of the auxiliary support remaining in the finished device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/27Manufacturing methods
    • H01L2224/274Manufacturing methods by blanket deposition of the material of the layer connector
    • H01L2224/2743Manufacturing methods by blanket deposition of the material of the layer connector in solid form
    • H01L2224/27436Lamination of a preform, e.g. foil, sheet or layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29199Material of the matrix
    • H01L2224/2929Material of the matrix with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/29198Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • H01L2224/29298Fillers
    • H01L2224/29299Base material
    • H01L2224/293Base material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/731Location prior to the connecting process
    • H01L2224/73101Location prior to the connecting process on the same surface
    • H01L2224/73103Bump and layer connectors
    • H01L2224/73104Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/81Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a bump connector
    • H01L2224/8119Arrangement of the bump connectors prior to mounting
    • H01L2224/81191Arrangement of the bump connectors prior to mounting wherein the bump connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8319Arrangement of the layer connectors prior to mounting
    • H01L2224/83191Arrangement of the layer connectors prior to mounting wherein the layer connectors are disposed only on the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/8385Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • H01L2224/83851Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester being an anisotropic conductive adhesive
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/90Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/90Methods for connecting semiconductor or solid state bodies using means for bonding not being attached to, or not being formed on, the body surface to be connected, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00013Fully indexed content
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/10Methods of surface bonding and/or assembly therefor
    • Y10T156/1052Methods of surface bonding and/or assembly therefor with cutting, punching, tearing or severing
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T156/00Adhesive bonding and miscellaneous chemical manufacture
    • Y10T156/10Methods of surface bonding and/or assembly therefor
    • Y10T156/1052Methods of surface bonding and/or assembly therefor with cutting, punching, tearing or severing
    • Y10T156/1062Prior to assembly
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • Y10T428/2848Three or more layers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T428/00Stock material or miscellaneous articles
    • Y10T428/28Web or sheet containing structurally defined element or component and having an adhesive outermost layer
    • Y10T428/2852Adhesive compositions

Definitions

  • the present invention relates to a ⁇ body mounting method and a wafer processing tape that can be used therefor. Scythe
  • a flip chip mounting force s has been proposed as a method for mounting a semiconductor device having the same size as the semiconductor element.
  • Flip-chip mounting has been attracting attention as a method that allows semiconductor insulators to be mounted with a minimum of sleep, as the group's electronic images are made into / J and densified.
  • Bumps are formed on the aluminum body of the body element used for the flip chip mounting, and the bumps and the wiring on the circuit St are electrically connected.
  • the soldering force is mainly used.
  • These solder bumps are formed on the exposed aluminum terminals that lead to the internal wires of the chip by vapor deposition.
  • One example is a gold stud bump formed by a single bonding machine.
  • the contact electrode is exposed to the air if left as it is, and the difference between the chip and the heat between the chip and the heat sink is large, so after solder reflow etc. Due to the heat of the process, a large stress was applied to the bump connection part, and there was a problem in mounting reliability.
  • the gap between the semiconductor element and the St layer is filled with a resin paste or adhesive film and cured to improve the MS property of the joint. In this way, the method of fixing the semiconductor element and the opposite side is adopted.
  • flip-chip mounting elements such as flip-chip mounting have a large number of consols, and because of circuit design problems, they are placed around the body elements. If liquid resin is poured from the elements by reducing the capillaries, the resin does not spread sufficiently and unfilled parts are easily formed, and the operation reliability of the semiconductor elements becomes unstable. There was a problem. Further, when the chip size is reduced, the resin is contaminated by the overflow of the liquid resin, or when the pitch force s is narrowed for m 3, it becomes difficult to pour the resin. Also, it takes a lot of time to fill each flip-chip-connected body element with resin, so it can be said that there is an IS in productivity when considering the hardening process.
  • the conventional combination of adhesive tape for backside grinding and adhesive film has a high affinity with the adhesive film, and the problem of wafer damage during the peeling process that increases the peel force after backside grinding tends to occur.
  • the degree of hot metal occupancy during heat bonding it is necessary to reduce the degree of hot metal occupancy during heat bonding. The peeling force tends to increase, making it difficult to peel off the adhesive tape after the occupation.
  • FIG. 1 is an explanatory diagram showing a process in which a wafer force tape according to one embodiment of the present invention is used. It is.
  • Fig. 1 (a) is a sectional view
  • Fig. 1 (b) is a bottom view
  • Fig. 1 (c) is a sectional view
  • Fig. 1 (d) is a sectional view
  • Fig. 1 (e) is a sectional view.
  • FIG. 2 is an explanatory diagram of another practical example of the manufacturing method of the semiconductor device using the wafer processing tape of the present invention.
  • 2 (a) is a sectional view
  • FIG. 2 (b) is a sectional view
  • FIG. 2 (c) is a plan view
  • FIG. 2 (d) is a sectional view
  • FIG. 2 (e) is a sectional view.
  • FIG. 3 is an explanatory view of a further step 1 of the manufacturing method of the semiconductor device using the weno and processing tape of the present invention.
  • 3 (a) is a sectional view
  • FIG. 3 (b) is a sectional view
  • FIG. 3 (c) is a plan view
  • FIG. 3 (d) is a sectional view
  • FIG. 3 (e) is a sectional view. Disclosure of the invention
  • the adhesive layer is adhered to the ffltfiSW film, and only the self adhesive layer is adhered to the spear chip and the Sijf adhesive layer is peeled off. Wafer processing tape described in (1),
  • the number of glues is adhesive layer strengthenability (1) to (4)
  • the self-adhesive adhesive layer has at least one of an acrylic resin, epoxy, ⁇ fat, or polyimide resin as a component, and a storage elastic modulus of 25 ° C is IMP a or more and a storage elastic modulus of 80 ° C 0. 0 5 MPa or less, paste (1) to (5)
  • the IfifBfe adhesive layer contains an acrylic copolymer, and the acrylic copolymer contains at least a linear-cured mono-carbon double bond group, 7_R «, and a carboxyl group with respect to ⁇ 0.
  • the number of pastes is defined as an acrylic copolymer having a tl ⁇ group, respectively.
  • a manufacturing method of a semiconductor device that revolves over the processing and the processing tape according to paragraph (1), wherein the tape is bonded to a wafer circuit fabric with a convex comfort, and the wafer circuit »Grinding process to grind the reverse side, dicing process to separate the wafer and circuit, picking up the separated chip, and separating the picked chip into separate S3 ⁇ 4 chips.
  • a method of manufacturing a semiconductor device which is pronounced of having a process of
  • the adhesive tape for dicing is further bonded to the back side of the wafer circuit St with self-convex metal with wafer tape bonded.
  • adheresive means an agent that can be peeled off by sticking to a process such as curing after sticking
  • adhesive is an agent that enables adhesion exclusively.
  • line-curing pressure-sensitive adhesive means a pressure-sensitive adhesive that can be hardened and peeled off by irradiating ultraviolet rays or the like after application to a wafer or the like.
  • the “adhesive layer” is i ( ⁇ body Ueno, isostatic S pasted and diced, then when picking up the chip, it peels off from the adhesive layer and adheres to the chip. It is used as an adhesive for fixing to and lead frames.
  • the “adhesive layer” has a smaller peeling force from the adherend than the adhesive layer and is used for temporary attachment.
  • the “peeling force” is a force required to peel the joint surface and can be measured based on JISZ 0 2 3 7.
  • the flip chip mounting method using a processing tape for a wafer with a metal electrode according to the present invention is very effective in forming a thin-walled wafer layer with a three-layer structure, and can easily and safely process a thin-walled wafer. i has the excellent effect of enabling.
  • the wafer caloe tape of the present invention can be used consistently throughout the wafer, back grinding process, dicing process, and die bonding process, and is suitable for use in the manufacturing method of the above-described flip chip mounting S3 ⁇ 4. .
  • the present inventors have made various studies in order to overcome the problems in the conventional flip chip mounting process.
  • a specific protective tape having a specific adhesive film layer is bonded to the comfort surface before grinding the back surface of the wafer circuit with convex metal, and the wafer circuit cage is separated into pieces with the protective tape bonded.
  • the protective tape is peeled off and the adhesive film is left on the wafer circuit bacteria with the comforter.
  • the present inventors have found that the wafer circuit fabric with adhesive film can be flip-chip connected separately, and that the conventional manufacturing process is possible. The present inventors have made the present invention based on this knowledge. Hereinafter, the present invention will be described in detail.
  • the Ueno and processing tape of the present invention have an adhesive layer and an adhesive layer on a base film.
  • the pressure-sensitive adhesive layer preferably contains an acryl-based copolymer as a substantial amount (preferably 80% by mass or more).
  • an acrylic copolymer to be used an attalinole copolymer having at least a leakage-cured carbon-carbon bond, an epoxy group, and a carboxyl group as essential components in the side chain is preferable.
  • the attalyl copolymer may be produced by any method, but for example, it has a photopolymerization elemental carbon-two bond such as an acrylic copolymer or a methacrylic copolymer, and is functional.
  • a compound obtained by combining a compound having a group (1) with a functional group capable of being a functional group (2) is used.
  • the self-photopolymerizing compound with silicon-carbon double bond and functional group (1) is OK! ⁇ Photopolymerization of alkyl esters or alkyl methacrylates (4 ⁇ It can be obtained by copolymerizing a monomer (2) having a monomeric composition (1) -1 and a monomer (2) having an official nature.
  • Monomers ((1)-1) include hexino acrylate, 6-12 carbon atoms, n-octino acrylate, isooctino acrylate, 2-ethino hexeno acrylate, dodecyl acrylate.
  • Pentyl acrylate, ⁇ -butynole acrylate, isobutyl acrylate, ethyl acrylate, methyl acrylate, or the like can be listed.
  • the glass point becomes lower as the monomer having a larger carbon number is used, so that the desired glass point can be produced.
  • 5 masses of low-molecular-weight carbon-carbon double bonds ⁇ ) such as vinyl acetate, styrene, and acrylonitrile are included for the purpose of improving compatibility and various performances. Can be within the range of 0 or less.
  • Examples of the functional group of the monomer ((1) -2) include a carboxyl group, an oxalic acid group, an amino group, a cyclic acid anhydride group, an epoxy group, and an isocyanate group.
  • Specific examples of 1) -2) include attalinoleic acid, methacrylo, cinnamic acid, itaconic acid, fumanoleic acid, phthalic acid, 2-hydroxyalkyl acrylates, 2-hydroxyalkyl methacrylates, glycols Mono acrylates, glycol monomethacrylates, ⁇ -methylol acrylamide, ⁇ -methylolole methacryloamide, allylic alcohol, ⁇ -alkylamino ethynole acrylates, ⁇ -alkylamino ethynole methacrylates, acryl Luamides, methacrylolamides, maleic anhydride, itaconic anhydride, fumaric anhydride, no water lid Acid, glycid
  • the compound (1) that is, the functional group of the monomer ((1) -2) is a carboxyl group or a cyclic water group.
  • Age includes water, epoxy group, isocyanate group, etc., when it is a hydroxyl group, it can include cyclic ⁇ 7 group, isocyanate group, etc., and is an amino group, epoxy group.
  • an epoxy a carboxyl group, a cyclic ⁇ water group, an amino group, etc. can be mentioned. Examples similar to those listed in the specific examples of the mer ((1) 1 2) can be listed.
  • the compound (1) and chemical compound (1) by leaving unfunctionalized functional groups, the ones preferably defined in the present invention with respect to characteristics such as, or water surface are produced. Can do.
  • the organic conversion IJ is carried out by night-time polymerization, and it is possible to use ketones, esters, alcohols, and aromatics. It is generally a good solvent for acrylic polymers, such as toluene, transported ethyl, isopropyl alcohol, benzene methyl solvosolve, ethinorecellosolve, acetone, methinoleethylketone, and has a boiling point of 60 ° to 120 °.
  • polymerization initiators are usually radical generators such as azobis-based compounds such as azobisisobuthinorentrinore and oxides such as benzoinoleperoxide.
  • a catalyst, a depolymerization agent, and the like can be used in combination, and an acryl-based copolymer having a desired molecular weight can be obtained by adjusting the polymerization and the polymerization time.
  • mercabtan, tetrasalt a non-organic solvent. This is not limited to night polymerization, but bulk polymerization, suspension polymerization, etc. Another way
  • the molecular weight of the acryl-based copolymer is preferably from 300,000 to 100 000 as described above. If the molecular weight is too small, the repulsive force of thigh radiation will be small, and when the wafer is diced, the device will be easily displaced, and image recognition and recognition may be difficult. In order to prevent this element shift, the molecular weight is preferably 40,000 or more. Also, if the molecular weight is too large, gelation may occur during synthesis and coating. Specially, “From the raw surface, the strength of the glass wheel s is low, so even if the molecular weight is large, the fluidity of the adhesive after irradiating the whole surface instead of a pattern is not enough.
  • the molecular weight is a weight-average molecular weight in terms of polystyrene
  • the amount of photopolymerization of carbon / carbon of the acrylic copolymer is preferably 0.5 to 2. O meq / g, more preferably 0.8 to 1.5 meq Z g If the amount of two bonds is too small, the effect of the adhesive force of the leakage illuminating lt3 ⁇ 4 will be reduced, resulting in If the amount is too large, 3 ⁇ 4 ⁇ ⁇ ⁇ ! ⁇ Adhesive flow I ⁇ Gap If the image recognition of each element becomes difficult at the time of pick-up, the problem P will occur. Furthermore, the acrylic copolymer itself lacks stability, making it difficult to manufacture.
  • the gel fraction before curing of the pressure-sensitive adhesive can be adjusted by the average molecular weight of the acrylic copolymer and the blending amount of the curing agent, but may be 60% or more. Preferably, 80-: 100% is more preferred. If the gel fraction is too small, the pressure-sensitive adhesive component will flow slightly at the adhesion interface, and it will be difficult to obtain the stability of the peeling force over time.
  • the acrylic copolymer is water «fffi 5 ⁇ : It is preferable to have an OH group of 100, because the risk of pick-up mistakes can be further increased by reducing the adhesive strength after irradiation of the radiation. 5 to 30.
  • O OH group is preferable because it can improve the tape resilience, thereby making it easy to cope with the mechanism for collecting used tapes. If the water surface of the copolymer is too low, the effect of adhesive strength after irradiation with wisteria will not be sufficient, and if it is too high, the fluidity of the adhesive after irradiation will be impaired. If it is too low, the effect of improving tape recovery will not be sufficient, and if it is too high, the fluidity of the adhesive will be reduced. Nau.
  • a photopolymerization initiator such as isopropyl benzoin ether, isobutyl benzoin etherol, benzophenone, Michler's ketone, black mouth thixanthone, Examples include dodecinoretoxy sandton, dimethylthioxanthone, jetylthioxanthone, pendinole dimethylketanol, ⁇ -hydroxycyclohexyl phenyl ketone, and 2-hydroxymethylenophenyl phenyl.
  • the blending amount of these photopolymerization initiators is preferably from 0.01 to 5 parts by mass with respect to 100 parts by mass of the acryl-based polymer.
  • any film can be used as long as it has properties.
  • ⁇ -olefin fin worm polymer or copolymer such as ethylene monoacrylate ester copolymer, ionomer, polyethylene terephthalate, polycarbonate, engineering plastic of methino polymethacrylolate, or polyurethane, styrene monoethylene butene
  • a thermoplastic elastomer such as a pentene copolymer can be used. Or two or more selected from these groups It can be mixed or neat.
  • the film thickness is preferably from 50 to 200 ⁇ .
  • a laminate of the above-mentioned pressure-sensitive adhesive layer on this talented film is hereinafter also referred to as “protective film (also called“ occupation tape ”).
  • protective film also called“ occupation tape ”.
  • an adhesive usually used for die bonding such as a film-like adhesive having epoxy resin as a component can be used.
  • the adhesive film can be added with a material having excellent conductivity or conductivity for the purpose of imparting conductivity and conductivity.
  • the adhesive film can also be added with a fine powder such as a metal oxide or glass for the purpose of improving thermal stability.
  • the above-mentioned adhesive is soft enough at the time of shellfish occupation and is embedded without causing voids on the uneven surface. It is important to ensure the adhesive strength of the adhesive, but it does not deform when polishing the back 0. I MP a An elastic modulus greater than ilg is required. In order to prevent voids on the uneven surface, it is preferable that the elastic modulus at the time of bonding is not more than 0.05 mm, and when the adhesive is peeled off while leaving the circuit, it is occupying I The disappearance of, preferably over 1 MP a.
  • the thickness of the adhesive layer for die bonding is preferably 5 to 50 ⁇ m.
  • the adhesive layer for wafer die bonding may be formed as a wafer die bonding film by coating it on a carrier film (eg, polyethylene terephthalate phenolic).
  • a carrier film eg, polyethylene terephthalate phenolic
  • the carrier film is peeled off during use.
  • the wafer processing tape can be prepared by laminating and laminating the protective tape and the wafer die bonding film thus obtained in a conventional manner so that the pressure-sensitive adhesive layer and the adhesive layer are laminated.
  • Wafer processing tape is preferably peeled off from the pressure-sensitive adhesive layer in the pick-up process, with the pressure-sensitive adhesive layer adhered to the film and only the adhesive layer adhered to the chip.
  • Weno and processing tape are heated and bonded to the body wafer, so that the adhesive wafer and protective tape do not peel off during backside grinding and dicing, and have sufficient adhesive strength. Layer and chip with adhesive layer can be easily peeled off.
  • the peeling force between the adhesive film and the protective tape during dicing is preferably 0.5 to: 10 NZ 25 mm, and the peeling force between the chip with the adhesive film and the protective tape during irradiation is 0.5 to 0.0. 5 N / 2 5 mm is preferred.
  • the above occupant layer is preferably 3 ⁇ 4 ⁇ -line curable.
  • the above adhesive layer is f ⁇ -forming.
  • the adhesive layer is composed of at least a resin, epoxy, fat, or polyimide resin, and a storage elastic modulus at 25 ° C of 1 MPa or more (usually 5 OMPa or less), 80 ° C Storage elastic modulus is preferably 0.05 MPa or less (usually 0.05 MPa or more).
  • the above-mentioned occlusive agent layer is divided into an acryloleic copolymer, and the acrylic copolymer is at least thigh-cured with respect to the main chain. It is preferable that the acrylolene copolymer containing a group containing a group is composed of about 3 minutes.
  • the wafer and processing tape of the present invention are used for a grinding process for grinding a wafer circuit 3 ⁇ 43 ⁇ 43 ⁇ 4 surface in a state of being bonded to a wafer circuit having a metal H3 ⁇ 4, and a dicing process for separating the wafer circuit into individual pieces.
  • This wafer processing tape has a function as a protective tape during cutting and has a die adhesive layer that is used when bonding chips.
  • FIG. 1 is an explanatory diagram of one actual process of the method for manufacturing a body device using the wafer and processing tape of the present invention.
  • the same elements are denoted by the same reference numerals in each drawing, and redundant description is omitted.
  • the wafer processing tape is a protective tape (adhesive layer 3 forces S laminated on the adhesive film 1). Les.
  • an insulating film (N C F) or an anisotropic conductive film (AC F) force S is used for the adhesive layer 3.
  • a wafer processing tape having a convex metal (for example, gold) mm (bump) 4 is bonded and heated to heat the convex Metal mold
  • FIG. 1 (b) is a bottom view in the process of FIG. 1 (c), 6 is a gold bump wafer, and 7 is a ring frame.
  • the processing tape is irradiated to the circuit with 3 ⁇ 4 line irradiation, then the wafer circuit board is diced (FIG. 1 (d)), and the chip is picked up (FIG. 1 (e)).
  • the adhesive layer 3 of the wafer processing tape is removed from the protective tape adhesive layer 2. It is peeled off and picked up while adhering to the chip, and then used as an adhesive in the die bonding process to manufacture a body device.
  • FIG. 2 is an explanatory view of another process of the manufacturing method of the semiconductor device using the wafer and processing tape of the present invention.
  • Ueno and the processing tape are applied with 3 layers of adhesive layer on a protective tape (BG tape) in which the adhesive layer 2 is laminated on the base film 1.
  • BG tape protective tape
  • Ueno having the convex metal ridge (bump) 4 Ueno and processing tape are bonded to the circuit 5 and heated, and the convex 3 ⁇ 43 ⁇ 4 is bonded. Embed and paste into the agent layer 3, and polish the back as much as indicated by the stone fiber.
  • Fig. 2 (c) is a plan view in this process, 7 is a ring frame, 9 is a gold bump wafer, an adhesive layer and a protective tape.
  • Adhesive layer 3 of the wafer processing tape is peeled off from adhesive layer 2 of the protective tape, picked up while adhering to the chip, and used as an adhesive in the die-bonding process, and $ is used for the semiconductor device.
  • FIG. 3 is an explanatory view of the process of still another embodiment of the method of manufacturing a semiconductor device using the wafer and processing tape of the present invention.
  • the wafer processing tape is obtained by laminating an adhesive layer 3 forces S on a protective tape (BG tape) layered on an adhesive film 1 with an adhesive layer 2 forces. Yes.
  • BG tape protective tape
  • a convex metal comfort (wafer circuit tape 5 having a bang force 4 is bonded to a wafer processing tape and heated to produce a convex metal 3 ⁇ 43 ⁇ 44.
  • FIG. 3 (c) is a plan view of this process
  • 7 is a ring frame
  • 9 is a gold bump wafer
  • adhesive layer and protective tape is a cross-sectional view in this process, and then the protective tape having the base film 1 and the pressure-sensitive adhesive layer 2 was peeled off using the release tape, and the adhesive layer 3 was adhered. picking up the chips (FIG. 3 (e)) 0 the adhesive layer 3, da It was used as an adhesive in the bonding step, the body unit Manufacturing.
  • Parts means parts by mass.
  • Amount of pressure sensitive adhesive 2 Amount of carbon carbon contained in about 10 g of calo-heated pressure sensitive adhesive was quantitatively measured by a heavy addition method using a bromine addition reaction in a vacuum.
  • the elastic modulus of adhesive Finolem at 25 ° C or 80 ° C was measured from 0 ° C using a viscoelasticity meter (Rheometric Science ⁇ 3 ⁇ 4, trade name: AR ES). 3 ⁇ 433 ⁇ 4t 5 Dynamic viscoelasticity was measured at a frequency of 1 Hz at a temperature of 1 ° C, and the storage elasticity 'g' when the temperature reached 25 ° C or 80 ° C was defined as the rate of each bow .
  • a copolymer was obtained by night-time radical polymerization using 5 parts of butyl acrylate, 25 parts of 2-hydroxyethyl acrylate and 10 parts of attalinoleic acid as raw materials. Next, 2-isocyanate ethyl methacrylate was dropped into the copolymer to prepare a copolymer. Copolymers A 1 to A 6 and A 1 1 to A 1 3 with different amounts of carbon-carbon double bonds and molecules were prepared by adjusting the amount of 2-isocyanatoethyl methacrylate and the time for overnight radical polymerization. . Creation of Atalinole adhesive tape
  • Compound (A) to Compound (B) Polyisocyanate as curing agent! (Nippon Polyuretane ring, trade name Coronate L)
  • Compound (C) to hydroxy-cyclohexane as photoinitiator Xinolef ⁇ ninoreketone was mixed at the blending ratio shown in Table 1 below to obtain an adhesive.
  • the pressure-sensitive adhesive layer thickness after drying was set to 10 m, and coated on a high-density polyethylene (PE) resin film (10 ⁇ m ⁇ ) to prepare an adhesive tape.
  • ⁇ Fat epoxy equivalent 1 97, molecular weight 1 2 0 0, softening point 70 ° C
  • ⁇ _menorecapto propinotriol silane coupling agent
  • a composition consisting of 1.5 parts by mass of methoxysilane, 3 parts by mass of ⁇ -ureidopropyltriethoxysilane, and 30 parts by mass of silica filler having an average particle size of 16 nm the hexanone is calorie mixed and stirred. Using a bead mill, the mixture was kneaded for 90 minutes.
  • Acrylic resin weight average molecular weight: 200,000, glass 1 17 ° C 100 parts by mass, 5 parts dipentaerythritol hexaacrylate as hexafunctional acrylate monomer, hexamethylene diisocyanate as curing agent
  • Adduct body 0.5 parts, Cuazonore 2 PZ (trade name, 2-phenylimidazole manufactured by Shikokui! ⁇ Co., Ltd.) 2. Add 5 parts. Obtained.
  • Adhesive was applied onto a 25 ⁇ ⁇ thick polyethylene terephthalate (PET) film and heated at 110 ° C. for 1 minute, and M) ⁇ 40 ⁇ in the B stage state. Formed a rope, and listed adhesive film 1 with a carrier film.
  • PET polyethylene terephthalate
  • Hexamethylene diisocyanate adduct as a curing agent 0 parts (without addition), cuazonore 2 ⁇ ⁇ ⁇ instead of cuazonore 2 ⁇ ⁇ ⁇ (Shikoku Co., Ltd., trade name, 2-pheninoi) (4,5-dihydroxyimidazole) 2. Except for 5 parts, the same operation as for the production of adhesive film 1 was performed, and adhesive film 2 was removed.
  • the present invention is suitable as a manufacturing method related to a dicing and die bonding process from a semiconductor fabrication process by flip-chip mounting, in particular, a back grinding process of a recorded wafer.
  • weno and processing tape of the present invention are used as a key in the manufacturing method of a self-contained body device.

Abstract

 基材フィルム(1)上に粘着剤層(2)および接着剤層(3)を有してなるウエハ加工用テープであって、該テープが凸型金属電極(4)付きウエハ回路基板(5)に貼合された状態で、該ウエハ回路基板の裏面を研削する研削工程と、該ウエハ回路基板を個片化するダイシング工程とがなされ、かつ、該個片化されたチップをピックアップする工程において、前記接着剤層(3)が前記基材フィルム(1)から剥離し該チップに接着した状態でピックアップされるウエハ加工用テープ。

Description

明 細 書 半導体装 g$¾ ^法およびウェハ加工用テープ 技術分野
本発明は、 ^ ^体装 ^法と、 それに用いることができるウェハ加工用テープに関 するものである。 體鎌
近年の電子 βの/ j、型ィヒ、 薄型化に伴って半導体素子の更なる高密度実装技術の確立が 要求されている。 体装置の実^ "法として従来から用いられているリードフレームを 用いた方法では、 この様な高密度実装の要求には応えることができなかった。 また、 これ らを接着させるダイボンディング材料のうち現在では主に樹脂ペーストを用いる方法が主 流となっている。
そこで、 半導体素子の大きさとほぼ同じサイズの半導体装置を実装する方法としてフ リップチップ実装力 s提案されている。 フリップチップ実装は、 群の電子画の/ J 化、 高密度化に対して半導脑子を最小の睡で実装できる方法として注目されてきた。 この フリップチップ実装に使用される^体素子のアルミ爵亟上にはバンプが形成されており、 バンプと回路 St反上の酉 ¾線とを電気的に^^する。 これらのバンプの糸滅としては、 主に 半田力^ (吏用されておりこの半田バンプは、 蒸着ゃメツキで、 チップの内部酉線につながる 露出したアルミ端子上に形成する。 他にはワイヤ一ボンディング装置で形成される金ス タッドバンプなどがある。
このようなフリップチッ^ mされた^体装置は、 そのままで すると接 の電 極が空気中に露出しており、 チップと纖の熱』彭衝系数の差が大きレヽため、 半田リフロー などの後工程の熱 «によりバンプの接続部分に大きな応力がかかり、 実装信頼性に問題 があった。
この問題を解决するため、 バンプと とを接続した後、 接合部分の {MS性を向上させ るために、 半導体素子と St反の間隙を樹脂ペーストまたは接着フィルムで埋めて硬化させ て半導体素子と 反とを固定する方法力採用されている。
また、 ダイシングェ程からダイボンディング工程まで使用される 着テープが提案さ れてレ、るが、 これに用レ、られてレ、る U V硬化後に接着に使用される¾¾着剤では U V照射 に伴う 3次元架橋構造の形成により樹脂流耐生カ濰持され難いために基板凹凸面への埋め 込み性が得られずに接着信頼性も得られなレ、ことが分かってレ、る。
ところが、 一般にフリップチップ実装を行うような^ ¾体素子は慰亟数が多く、 また回 路設計上の問題から は 体素子の周辺に配置されているため、 樹脂ペーストの充填 時にはこれらの ^体素子の 間から液状樹脂を毛細管減少で流し込みを行うと榭脂が 十分に行き渡らず未充填部が出来やすく、 半導体素子の動作が不安定になるなどの動作不 良ゃ耐显信頼性が低いといった問題があった。 更に、 チップサイズが小さくなると液状樹 脂のはみ出しにより を汚染したり、 m¾間のピッチ力 s狭くなると樹脂の流し込みが困 難となる。 また、 フリップチップ接続した 体素子 1つ 1つに樹脂を充填するにはあま りにも時間力 ゝかるため、 硬ィ匕させる工程も考慮すると生産性にも IS があると言える。 接着フィルムを一括で熱 J£着した後にウェハチップを個片化する方法では、 樹脂ペースト 充填にく
Figure imgf000004_0001
ウエノ、厚さが薄くなるに従ってカロ熱压着 時にウエノ、損傷を生じ付くなるため、 厚いウェハに熱 J¾した後ウェハ裏面を研削する ことが;^要になっている。
しカゝしながら、 従来の裏面研削用粘着テープと接着フィルムの組み合わせでは、 接着 フィルムとの親和性が高く、 裏面研削後の剥離力が上昇し付く剥離工程でのウェハ損傷 を生じやすいという問題を抱えている。 また、 接着フィルムの凹凸 への埋め込み性を 上げて接着信頼性を高めるためには、 力 D熱貼合時の溶辦占度を落とすことが必要となるが、 カロ熱貼合により粘着テープからの剥離力は上昇する傾向にあり加辦占合後の粘着テープか らの剥離が難しくなるという 題点を抱えてレ、る。
本発明の上言 の糊級ひ利点は、 耐の図面とともに考慮することにより、 下記 の記載からより明ら力になるであろう。 図面の簡単な説明
図 1は、 本発明の一つの実施態様のウェハ力 Πェ用テープが用レ、られる工程を示す説明図 である。 図 1 (a) は断面図、 図 1 (b) は底面図、 図 1 (c) は断面図、 図 1 (d) は 断面図、 図 1 (e) は断面図である。
図 2は、 本発明のウェハ加工用テープを™する半導体装置の製 法の別の実 ί¾» の工程の説明図である。 図 2 (a) は断面図、 図 2 (b) は断面図、 図 2 (c) は平面図、 図 2 (d) は断面図、 図 2 (e) は断面図である。
図 3は、 本発明のウエノ、加工用テープを使用する半導体装置の製 法のさらに別の実 ½1箓の工程の説明図である。 図 3 (a) は断面図、 図 3 (b) は断面図、 図 3 (c) は 平面図、 図 3 (d) は断面図、 図 3 (e) は断面図である。 発明の開示
本発明によれば、 以下の手段が樹共される:
( 1 ) 毅才フィルム上に粘着剤層およ u¾t着剤層を有してなるウエノ、加工用テープであつ て、 該テ一プが凸型 慰亟付きウェハ回路藤に貼合された状態で、 該ゥエノ、回路纖 の裏面を研削する研削工程と、 該ウェハ回路 S†反を個片化するダイシング工程とがなされ、 力 、 該個片ィ匕されたチップをピックアップする工程において、 Mf己接着剤層が tiJtfiSW フィルムから剥離し該チップに接着した状態でピックアップされることを |敷とするゥェ ハ加ェ用テープ、
(2) 肅己ピックアップ工程において、 編 占着剤層が ffltfiSWフィルと接着したまま、 l己接着剤層のみが纖チップに接着した状態で、 Sijf 着剤層と剥離することを糊敫と する (1) 項に記載のウェハ加工用テープ、
(3) 魔 着剤層がアクリル系共重合体を ΐβ¾分とし、 ゲル分率が 60%以上であるこ とを糊敫とする (2) 項に記載のウェハ加工用テープ、
(4) 廳 占着剤層が腿線硬化性であることを擀敫とする (1) 〜 (3) のいずれか 1 項に記載のウェハ加工用テープ、
(5) 接着剤層力 化性であることを糊数とする (1) 〜 (4) のいずれか 1項に 記載のウエノ、加工用テープ、
(6) 嫌己接着剤層が、 少なくともァクリノレ樹脂、 ェポキ、 ^脂、 またはポリイミド樹脂 の 、ずれかを成分として有し、 25 °C貯蔵弾性率が IMP a以上、 80 °C貯蔵弾性率が 0. 0 5 MP a以下であることを糊敫とする (1 ) 〜 (5 ) のレ、ずれか 1項に記載のウエノ、カロ ェ用テープ、
( 7 ) IfifBfe着剤層がアクリル系共重合体を 分とし、 該アクリル系共重合体が ±0に 対して少なくとも 線硬化 素一炭素二重結^有基、 7_R«及びカルボキシル基を 含有する基をそれぞ tl^するアクリル系共重合体を^分とすることを糊数とする (1 ) 〜 (6 ) のいずれか 1項に記載のウエノ、加工用テープ、
( 8 ) ( 1 ) 項に言凍のウエノ、加工用テープを翻する半導体装置の製 法であって、 該テープが凸型 慰亟付きウェハ回路繊に貼合される工程と、 該ウェハ回路 »反の 裏面を研削する研削工程と、 該ウエノ、回路 を個片化するダイシングェ程と、 該個片ィ匕 されたチップをピックアップする工程と、 該ピックアップされたチップを別 S¾にフリツ プチップ赚する工程とを有することを稱敫とする半導体装置の製 ^法、
( 9 ) 研削工程後力 ダイシング工程前に、 編己凸型金属離付きウェハ回路蔵に貼合 されたウェハ加工用テープに、 ダイシング用粘着テープをさらに貼合することを糊敷とす る (8 ) 項に言識の^体装置の製造方法、 および
( 1 0) 研削工程後力つダイシング工程前に、 ウエノ、加工用テープが貼合された廳己凸型 金属 付きウェハ回路 St及の裏面に、 ダイシング用粘着テープをさらに貼合することを 糊敷とする (8 ) 項に記載の 体装置の製造方法。
ここで、 「粘着剤」 とは、 「接着剤」 が専ら接着を可能にする剤であるのに対し、 粘着 後に硬化等の処理に 1"ことにより剥離を可能にする剤を意味し、 例えば 「脑線硬化性 粘着剤」 とは、 ウェハ等への適用後に紫外線等の ¾ΐί線を照 i ることによって硬ィ匕し剥 離を可能にする粘着剤を意味する。
また、 「接着剤層」 とは i( ^体ウエノ、等力 S貼合されダイシングされた後、 チップをピッ クアップする際に、 粘着剤層と剥離してチップに付着しており、 チップを やリードフ レームに固定する際の接着剤として使用されるものである。
また、 「粘着剤層」 は、 接着剤層よりも被着体との剥離力が小さく、 一時的な貼着のた めに使用されるものである。
また、 「剥離力」 とは、 その接合面を剥離するのに要する力であり、 J I S Z 0 2 3 7に基づき測定できるものである。 本発明の金属電極つきウェハの加工用テープによるフリツプチップ実装方法は、 薄肉ゥ ェハチッ 7¾層構造の形成にぉレ、てその効果が顕著であり、 薄肉ウェハの加工を容易且つ 安全に行うと共に工禾 i を可能とする優れた効果を有する。
また、 本発明のウェハカロェ用テープは、 ウエノ、裏面研削工程、 ダイシングェ程、 ダイボ ンディング工程まで一貫して使用することができ、 上記のフリツプチップ実装 S¾の製造 方法に用レ、るのに好適である。 発明を実施するための最良の形態
本発明者らは、 前記従来のフリップチップ実装工程における問題点を克服するために 種々検討した。 その結果、 凸型金属 付きウェハ回路 の裏面研削前に慰亟面に特定 の接着剤フィルム層を有する特定の保護テープを貼合し、 保護テープの貼合された状態で ウェハ回路籠を個片ィ匕し、 該保護テープを 付き回路纖から剥离 11"る際に保護テー プのみを剥離して接着フィルムを 慰亟付きウェハ回路菌に残すことで、 容易かつ安 全に個片ィ匕された接着フィルム付きウェハ回路繊を別簾にフリップチップ接続できる 上に従来の製造工程の が可能であることを見出した。 本発明者らは、 この知見に基づ き本発明をなすに至った。 以下に本発明を詳細に説明する。
本発明のウエノ、加工用テープは、 基材フィルム上に粘着剤層およ ϋ 着剤層を有してな るものである。 粘着剤層はァクリル系共重合体を誠分 (好ましくは 8 0質量%以上) と して含むものであることが好ましい。 用いられるアクリル系共重合体としては、 少なくと も側鎖に漏線硬化' 素—炭素二 結合及び、 エポキシ基、 及びカルボキシル基を必須 の成分とするアタリノレ系共重合体が好ましい。 アタリル系共重合体はどのようにして製造 されたものでもよレヽが、 例えば、 アクリル系共重合体またはメタクリル系共重合体などの 光重合 ' 素一炭素二 結合を有するもので、 かつ、 官能基をもつ化合物 (1)と、 その官 能基と し得る官能基をもつ化 (2)とを させて得たものが用いられる。
このうち、 嫌己の光重合'隨素—炭素二 結合および官能基を有する化合物 (1)は、 了 クリノ!^アルキルエステルまたはメタクリル酸アルキルエステルなどの光重合 (4^素一炭 素二 ®¾合を有する単量体 ((1)— 1 ) と、 官 を有する単量体 ( (1) - 2 ) とを共重合 させて得ることができる。 単量体 ((1) - 1 ) としては、 炭素数 6〜1 2のへキシノレァク リレート、 n—ォクチノレアクリレート、 イソォクチノレァクリレート、 2—ェチノレへキシノレ アタリレート、 ドデシルァクリレート、 'デシルァクリレート、 または炭素数 5以下の単量 体である、 ペンチ ァクリレート、 ηーブチノレアクリレート、 ィソブチルァクリレート、 ェチルァクリレート、 メチルアタリレート、 またはこれらと同様のメタクリレートなどを 列挙することができる。 単量体 ((1)— 1 ) として、 炭素数の大きな単量体を使用するほ どガラス 点は低くなるので、 所望のガラス 点のものを作製することができる。 ま た、 ガラス 点の他、 相溶性と各種性能を上げる目的で酢酸ビニル、 スチレン、 アタリ ロニトリルなどの炭素一炭素二 結合をもつ低分子化^)を配合することも 5質量。 /0以下 の範囲内でできる。
単量体 ((1) - 2 ) が有する官能基としては、 カルボキシル基、 Τ酸基、 アミノ基、 環 状酸無水基、 エポキシ基、 イソシァネート基などを挙げることができ、 単量体 ((1)— 2 ) の具体例としては、 アタリノレ酸、 メタクリノ 、 けい皮酸、 ィタコン酸、 フマノレ酸、 フタル酸、 2—ヒ ドロキシアルキルアタリレート類、 2—ヒ ドロキシアルキルメタクリ レート類、 グリコールモノアタリレート類、 グリコールモノメタクリレート類、 Ν—メチ ロールアクリルアミド、 Ν—メチローノレメタクリノレアミ ド、 ァリルアルコール、 Ν—アル キルアミノエチノレアクリレート類、 Ν—アルキルアミノエチノレメタクリレート類、 ァクリ ルアミド類、 メタクリノレアミド類、 無水マレイン酸、 無水ィタコン酸、 無水フマル酸、 無 水フタル酸、 グリシジルァクリレート、 ダリシジルメタクリレート、 ァリルグリシジル エーテル、 ポリイソシァネート化合物のィソシァネート基の一部を水酸基またはカルボキ シル基および光重合性炭素一炭素二重結合を有する単量体でゥレタン化したものなどを列 挙することができる。 ィ匕合物 (2)において、 用いられる官能基としては、 ィ匕合物 (1)、 つま り単量体 ((1)— 2 ) の有する官能基が、 カルボキシル基または環状 水基である齢 には、 水^ g、 エポキシ基、 イソシァネート基などを挙げることができ、 水酸基である場 合には、 環状 β7基、 イソシァネート基などを挙げることができ、 ァミノ基である には、 エポキシ基、 イソシァネート基などを挙げることができ、 エポキシである場合には、 カルボキシル基、 環状 β水基、 アミノ基などを挙げることができ、 具体例としては、 単 量体 ((1)一 2 ) の具体例で列挙したものと同様のものを列挙することができる。 ィ匕合物 (1)と化^) (2)の において、 未 ®ίΤ、の官能基を残すことにより、 ,または水 面 などの特性に関して、 本発明で好ましく規定されるものを製造することができる。
上記のァクリ /レ系共重合体の合成にぉレ、て、 を溜夜重合で行う の有機翻 IJとし ては、 ケトン系、 エステル系、 アルコール系、 芳香族系のものを使用することができる力 中でもトルエン、 酉搬ェチル、 イソプロピルアルコール、 ベンゼンメチルセ口ソルブ、 ェ チノレセロソルブ、 アセトン、 メチノレエチルケトンなどの、 一般にアクリル系ポリマ一の良 溶媒で、 沸点 6 0〜 1 2 0°Cの猫 IJが好ましく、 重合開始剤としては、 ひ, a ' 一ァゾビ スィソブチノレニトリノレなどのァゾビス系、 ベンゾィノレペルォキシドなどの有 酸化物系 などのラジカル発生剤を通常用いる。 この際、 必要に応じて触媒、 重^^止剤等を併用す ることができ、 重合^^および重合時間を調節することにより、 所望の分子量のァクリル 系共重合体を得ることができる。 また、 分子量を調節することに関しては、 メルカブタン、 四塩ィ (^素系の溶剤を用いることが好ましい。 なお、 この は溜夜重合に限定されるも のではなく、 塊状重合、 懸濁重合など別の方法でもさしっかえなレ
以上のようにして、 アクリル系共重合体を得ることができる力 S、 本発明において、 ァク リル系共重合体の分子量は、 3 0万〜 1 0 0 號が好ましレヽ。 分子量が小さすぎると、 腿線照射の纖力が小さくなつて、 ウェハをダイシングする時に、 素子のずれが生じや すくなり、 画像認、識が困難となることがある。 この素子のずれを、 防止するためには、 分子量が、 4 0万以上である方が好ましい。 また、 分子量が大きすぎると、 合成時および 塗工時にゲル化する可 性がある。 なお、 特! "生面からは、 ガラス車潘点力 s低いので分子量 が大きくても、 パターン状ではなく全体を 泉照射した^ \ ¾1ί線照 後の粘着剤の 流動性が十分ではなレ、ため、 延伸後の素子間隙が不十分であり、 ピックアツプ時の画像認 識が困難であるとレ、つた問題カ発生することはなレ、が、 それでも 9 0万以下である方が好 ましい。 なお、 本発明における分子量とは、 ポリスチレン換算の重量平均分子量である。 また、 本発明において、 アクリル系共重合体の光重合 素一炭素二 m¾合の導入量は 好ましくは 0 . 5〜2 . O m e q / g、 さらに好ましくは 0 . 8〜 1 . 5 m e q Z gとす る。 二 結合量が少なすぎると、 漏線照 lt¾の粘着力の倾咸効果が小さくなり、 二 桔 合量が多すぎると、 ¾ϋ镍照! ^の粘着剤の流動 I·生が十分ではなく、 延伸後の素子間隙が 不十分であり、 ピックアツプ時に各素子の画像認識が困難になるとレ、う P題が発生する。 さらに、 アクリル系共重合体そのものが安定性に欠け、 製造が困難となる。
さらに、 本発明において、 粘着剤の硬化前のゲル分率は、 アクリル系共重合体の平均分 子量、 硬化剤配合量により調整することが可能であるが、 6 0 %以上であることが好まし く、 8 0〜: 1 0 0 %がさらに好ましレ、。 ゲル分率が小さすぎる には、 粘着剤成分が接 着界面で僅かに流動し "く剥離力の経時安定性が得られにくレヽ。 さらに、 ァクリル系共 重合体が、 水 «fffi 5〜: 1 0 0の OH基を有すると 線照射後の粘着力を減少すること によりピックアップミスの危険性をさらに することができるので好ましレ、。 また、 ァ クリル系共重合体が、 醜 0 . 5〜 3 0の。 O OH基を有するとテープ復元性を改善する ことにより、 使用済テープ収»の機構への対応力 s容易とすることができるので好ましレ、。 ここで、 アクリル系共重合体の水麵面が低すぎると、 藤線照射後の粘着力のィ應カ果 が十分でなく、 高すぎると、 放射線照射後の粘着剤の流動性を損なう。 また酸価が低すぎ ると、 テープ復元性の改善効果が十分でなく、 高すぎると粘着剤の流動性を損なう。
なお、 本発明の腿線硬化性粘着剤を紫外線照射によって硬ィ匕させる齢には、 必要に 応じて、 光重合開始剤、 例えばイソプロピルべンゾインエーテル、 イソブチルベンゾイン エーテノレ、 ベンゾフエノン、 ミヒラーズケトン、 クロ口チォキサントン、 ドデシノレチォキ サントン、 ジメチルチオキサントン、 ジェチルチオキサントン、 ペンジノレジメチルケター ノレ、 α—ヒ ドロキシシクロへキシルフェニルケトン、 2—ヒドロキシメチノレフェニルプロ パン等を删することができる。 これら光重合開始剤の配合量はァクリル系重合体 1 0 0 質量部に対して 0 . 0 1〜 5質量部が好ましレヽ。
粘着剤層の厚さにっレ、ては、 5〜 5 0 mが好ましレ、。
本発明に用いられる オフィルムとしては、 性を有するものであれば任意の ものを使用することができ、 例えば、 ポリエチレン、 ポリプロピレン、 エチレン一プロピ レン共重合体、 ポリブテン、 エチレン一酢酸ビエル共重合体、 エチレン一アクリル酸エス テル共重合体、 アイオノマーなどの α—ォレフィンの戦虫重合体または共重合体、 ポリエ チレンテレフタレート、 ポリカーボネート、 ポリメタクリノレ酸メチノ のエンジニアリン グプラスチック、 またはポリウレタン、 スチレン一エチレンーブテンもしくはペンテン系 共重合体等の熱可塑性エラストマ一が挙げられる。 またはこれらの群から選ばれる 2種以 上が混合されたものもしくはネ I ィヒされたものでもよレ、。
フィルムの厚みは 5 0〜2 0 0 μ πιが好ましく用いられる。 この 才フィルム上に上記 の粘着剤層を積層したものを、 以下、 「保護フィルム (又〖 占着テープ) 」 ともいう。 本発明におけるダイ接着用の接着斉 U層には、 例えば、 エポキ^脂を ± ^分とするフィ ルム状接着剤などのダイ接着用として通常用いられる接着剤を用いることができる。 また、 上記接着フィルムには、 導電性、 謝云導性の付与を目的として 末やそ の他導電' t生もしくは謝云導性に優れる材料を添口することも可能である。
また、 上記接着フィルムには、 熱安定性向上を目的として金属酸化物やガラス等の微粉 末を添 ΐιすることも可能である。
上記接着剤は、 貝占合時には十分柔らかく 凹凸面にボイドを生じることなく埋め込ま れること力接着信頼性を確保するために重要であるが、 裏丽磨の際には変形しない 0. I MP a ilg以上の弾性率が必要である。 £K凹凸面にボイドを生じないためには貼合時 の弾性率を 0 . 0 5 ΜΡ a以下とするのが好ましく、 接着剤を回路 に残して剥离 f る 際に ί 占着 I·生の消失する 1 MP a以上であることが好ましレ、。
ダイ接着用接着剤層の厚さは 5〜 5 0 μ mであることが好ましレ、。
ウェハダイ接着用の接着剤層は、 キヤリァフィルム (例えばポリエチレンテレフタレー トフイノレム等) 上に塗布等によって設けることによりウェハダイ接着用フィルムとして形 成してもよレ、。 この場合、 使用時にはキャリアフィルムを剥離する。
このようにして得られた保護テープとウェハダイ接着用フィルムを常法により、 粘着剤 層と接着剤層が積層するように積層ラミネートすることによりウェハ加工用テープを作成 することが可能である。 ウェハ加工用テープは、 ピックアップ工程において、 粘着剤層は 謝フィルムと接着したまま、 接着剤層のみがチップに接着した状態で、 粘着剤層と剥離 することが好ましレヽ。 ウエノ、加工用テープを 体ウェハに加熱貼合することで裏面研削 およびダイシング時には癒付きウェハと保護テープが剥離しなレ、十分な粘着力を有し、 ピックァップの際には 線硬化により粘着剤層と接着剤層付きチップが容易に剥離でき る。
ダイシング時の接着フィルムと保護テープの剥離力は、 好ましくは 0 . 5〜: 1 0 NZ 2 5 mm, 励線照射時の接着フィルム付きチップと保護テープの剥離力は 0. 5〜0. 0 5 N/ 2 5 mmが好ましレヽ。
上言 占着剤層は ¾Ιί線硬化性であることが好ましい。 また、 上記接着剤層は f ^化性で あること力 子ましレ、。 また、 上記接着剤層が、 少なくともァクリノレ樹脂、 ェポキ、 脂、 またはポリィミド樹脂のレ、ずれかを成分とし、 2 5 °C貯蔵弾性率が 1 M P a以上 (通常 5 OMP a以下) 、 8 0°C貯蔵弾性率が 0. 0 5 MP a以下 (通常 0. 0 0 5 MP a以上) であることが好ましレヽ。 さらに、 上言 占着剤層がァクリノレ系共重合体を 分とし、 該ァ クリル系共重合体が主鎖に対して少なくとも腿線硬化'隨素一炭素二 诘 有基、 水 酸基及びカルボキシル基を含有する基をそれそ' するァクリノレ系共重合体を ¾ ^分とす ることが好ましい。
本発明のウエノ、加工用テープは、 金属 H¾を有するウェハ回路 に貼合された状態で ウェハ回路 ¾¾¾面を研削する研削工程と、 ウェハ回路 を個片化するダイシング工程 に使用されるものであり、 ウエノ ^削時の保護テープとしての機能を有し、 力つ、 チップ を接着する際に使用されるダイ接着剤層を有するウェハ加工用テープである。
本発明のウェハ加工用テープは、 例えば、 図 1に示すように使用される。 図 1は本発明 のウエノ、加工用テープを使用する 体装置の製造方法の一つの実 l様の工程の説明図 である。 なお、 以下の説明において、 各図において同一要素には同一符号を付して重複す る説明を省略する。
図 1 ( a ) の断面図で示されるように、 ウェハ加工用テープは、 掛才フィルム 1に粘着 剤層 2力積層された保護テープ (B Gテ一力 に接着剤層 3力 S積層されてレ、る。
接着剤層 3には、 絶縁性フィルム (N C F) または異方導電性フィルム (AC F) 力 S使 用される。
次いで、 図 1 ( c ) の断面図で示されるように、 凸型金属 (例えば、 金) mm (バン プ) 4を有するウェハ回路籠 5にウェハ加工用テープを貼合して加熱し、 凸型金属窗亟
4を接着剤層 3に埋め込み貼合し、 裏面を石赚で示される分だけ研肖叻口ェして所 ®¥さと する。 図 1 ( b ) は、 図 1 ( c ) の工程における底面図であり、 6は金バンプウェハ、 7 はリングフレームを示す。 次いで、 当該回路 に加工用テープを貝占合したまま、 ¾ϋ線 照射した後、 ウェハ回路籠をダイシングし (図 1 ( d) ) 、 チップをピックアップする (図 1 ( e ) ) 。 その際、 ウェハ加工用テープの接着剤層 3は保護テープ粘着剤層 2から 剥離し、 チップに接着したままピックアップされ、 ダイボンド工程にぉレ、て接着剤として 使用し、 «体装置を製造する。
図 2は本発明のウエノ、加工用テープを使用する半導体装置の製造方法の別の実施 の 工程の説明図である。 図 2 ( a ) の断面図で示されるように、 ウエノ、加工用テープは、 基 材フィルム 1に粘着剤層 2が積層された保護テープ (B Gテーフ。) に接着剤層 3力 ¾ϋさ れている。 次いで、 図 2 ( b ) の断面図で示されるように、 凸型金属辯亟 (バンプ) 4を 有するウエノ、回路 5にウエノ、加工用テープを貼合して加熱し、 凸型 ¾¾4を接着 剤層 3に埋め込み貼合し、 裏面を石繊で示される分だけ研肖叻ロェして所 さとする。 次 レ、で、 保護テープの謝フィルム 1側にダイシング用粘着テープ 8を貝占合し、 腿線照射 した後、 ウェハ回路基板 5をダイシングする。 図 2 ( c ) はこの工程における平面図で、 7はリングフレーム、 9は金バンプウェハと接着剤層と保護テープを示す。 また、 図 2
( d ) はこの工程における断面図である。 その後、 チップをピックアップする (図 2
( e ) ) 。 ウェハ加工用テープの接着剤層 3は保護テープの粘着剤層 2から剥離し、 チッ プに接着したままピックァップされ、 ダイボンドエ程において接着剤として使用し、 半導 体装置を $ する。
図 3は本発明のウエノ、加工用テープを使用する半導体装置の製造方法のさらに別の実施 態様の工程の説明図である。
図 3 ( a ) の断面図で示されるように、 ウェハ加工用テープは、 ¾才フィルム 1に粘着 剤層 2力 層された保護テープ (B Gテーフ。) に接着剤層 3力 S積層されている。 次いで、 図 3 ( b ) の断面図で示されるように、 凸型金属慰亟 (バン力 4を有するウェハ回路基 板 5にウェハ加工用テープを貼合して加熱し、 凸型金属 ¾¾4を接着剤層 3に埋め込み貼 合して、 裏面を石線で示される分だけ研肖叻口ェして所 さとする。 次いで、 ウェハの研 肖 IJ面にダイシング用粘着テープ 8を貼合し、 腿線照射した後、 ウエノ、回路蔵 5を保護 テープ上からダイシングする。 図 3 ( c ) はこの工程における平面図で、 7はリングフ レーム、 9は金バンプウェハと接着剤層と保護テープを示す。 また、 図 3 ( d ) はこのェ 程における断面図である。 その後、 剥離テープを用いて基材フィルム 1と粘着剤層 2を有 する保護テープを剥離させ、 接着剤層 3の接着したチップをピックアップする (図 3 ( e ) ) 0 この接着剤層 3は、 ダイボンド工程において接着剤として使用し、 体装置 を製造する。
以下、 本発明を実施例に基づきさらに詳細に説明するが、 本発明はこれらに限定される ものではない。 実施例
尚、 以下の実施例での各特性は、 次のように纖した。 「部」 とは質量部を意味する。
1. ゲル分率:粘着剤層約 0. 05 gを秤取し、 キシレン 50 m 1に 120 °Cで 24時間 浸潰した後、 200メッシュのステンレス製 罔で濾過し、 罔上の不溶解分を 1 10°C にて 120分間繊する。 火に、 鶴した不溶解分の質量を秤量し、 下記に示す式にてゲ ノレ分率を算出した。
ゲル分率 (%) = (不溶解分の質 4/秤取した粘着剤層の質量) X 100
2. 粘着剤二 ¾诘合量:カロ熱 喿された粘着剤約 10 gに含まれる炭素炭素二 ®ί¾合量を 真空中喑所における臭素付加反応による重 »曽加法により定量測定した。
3.ピックアップ成功率:実施例および比較例に基づいて作成した加工用テープを室温ま たは 80°CX 10秒で慰亟付きウェハへ貼合し、 ウェハ厚さ 50 μπιとなるまで裏面を 研削した後、 ウェハを 1 OmmX 1 Ommにダイシングし、 その後、 必要に応じて粘着 剤層に紫外線を空冷式高圧水 丁 (8 OW/cm, 照射 £隱 10 cm) により 200mJ Zcm2照射した後、 ダイボンダ一装置 (ルネサス東日本ネ ±^ 3段階突き上げ方式) によ るピックアツフ¾験を行レヽ、 ピックアツプチップ 100個でのピックァップ成功率 (%) を求めた。
4. ウェハ裏面研削性
〇: ゥェハの破 ¾びマイクロクラックの発生が無レヽ。
X : ウェハの 或いはマイクロクラックの発生が有る。
5. ダイシンク '性
〇: ダイシング中に加工用テープが剥離する。
X : ダイシング中に力ロェ用テープが剥離しない。
6. 耐リフ口 言頼性
〇: 実施例により作成したフリップチップパッケージの吸湿後の耐リフローィ辩頁性 評価にぉレ、て J E D E Cレベル 3の処理でもパッケ一ジクラックを生じなレ、。 X : J E D E Cレベル 3の処理でハ。ッケージクラックを生じる。 弾性率の測定方法
接着フイノレムの 2 5 °Cまたは 8 0 °Cでの弾性率は、 粘弾性計 (レオメ トリックサイェン スネ ±¾、商品名: AR E S) を用いて、 0°Cから測定を開始し ¾3¾t 5°CZ分、 周波数 1 H zで、 動的粘弾性を測定し、 2 5°Cまたは 8 0 °Cに達した時点での貯蔵弾 '性率 G ' をそれぞれの弓単†生率とした。
剥離力の測定方法
J I S Z O 2 3 7に準拠して UV照射前後のそれぞれの剥離力を測定した (UV照射 量は、 1 0 0 O m j Z c m2) 。 8 0 °Cに加熱されたシリコンウェハーミラー面にウェハ 加工用テープ (ウェハ貼着用粘着テ一力 を加熱 J占合し、 接着剤層と粘着テープ間の剥離 力を測定した。 纖は 9 0° 剥離、 剥 «^ 5 O mmZ分で行った。 ィ匕合物 (A) アクリル系共重合体の合成
ブチルァクリレート 6 5部、 2—ヒドロキシェチルァクリレート 2 5部、 アタリノレ酸 1 0部を原料として溜夜ラジカノレ重合により共重合体を得た。 次にこの共重合体に 2—イソ シァネートェチルメタクリ レートを滴下 させることで共重合体を作成した。 2—イソ シァネートェチルメタクリレート滴下量と裔夜ラジカル重合の 時間を調整して、 炭素 炭素二 結合量および分子 の異なる共重合体 A 1〜A 6、 A 1 1〜A 1 3を作成した。 アタリノレ系粘着テープの作成
ィ匕合物 (A) に化合物 (B) 硬化剤としてポリイソシァネート化^! (日本ポリウレタ ンネ環、 商品名コロネート L) 、 ィ匕合物 (C) 光開始剤としてひ-ヒドロキシシクロへキ シノレフヱニノレケトンを下記表 1の配合比で混合し、 粘着剤を得た。
各々乾燥後の粘着剤層厚さを 1 0 mとし、 高密度ポリエチレン ( P E ) 樹脂フィルム ( 1 0 Ο μ πι) に塗工し、 粘着テープを作成した。 この粘着テープと後述する厚さ 2 5 μ mのェポキ、 r脂を 分とする接着フィルムを室温にて積層ラミネ一卜することでゥェ ノ、加工用テープを作成した。 積層は、 粘着テープの粘着剤層と接着フィルムの接着層とを 貼合し、 その後、 使用時には接着フィルムのキャリアフィルムを剥がして用いた。 接着フイノレムの作成
(接着フィルム 1の作成)
ェポキ、 脂としてクレゾーノレノボラック型ェポキ、 ^脂 (エポキシ当量 1 9 7、 分子 量 1 2 0 0、 軟化点 7 0°C) 1 0 0質量部、 シランカツプリング剤として γ _メノレカプト プロピノレトリメトキシシラン 1 . 5質量部、 γ—ゥレイドプロピルトリエトキシシラン 3 質量部、 平均粒径 16nmのシリカフィラー 3 0質量部からなる組成物に、 シク口へキサノン をカロえて攬拌混合し、 更にビーズミルを用レ、て 9 0分混練した。
これにァクリル樹脂 (重量平均分子量: 2 0万、 ガラス 一 1 7°C) 1 0 0質量 部、 6官能ァクリレートモノマーとしてジペンタエリスリ トールへキサァクリレート 5部、 硬化剤としてへキサメチレンジイソシァネートのァダクト体 0. 5部、 キュアゾーノレ 2 P Z (四国ィ!^ (株) 製商品名、 2—フエ二ルイミダゾール) 2. 5部を加え、 攪掛昆合し、 真 気し、 接着剤を得た。
接着剤を厚さ 2 5 μ πιの 理したポリエチレンテレフタレート (P E T) フィルム 上に塗布し、 1 1 0°Cで 1分間加熱慰桑して、 M)¥が 4 0 μ πιの Bステージ状態の綱莫を 形成し、 キャリアフィルムを備えた接着フィルム 1を欄した。
(接着フィルム 2の作成)
硬化剤としてへキサメチレンジイソシァネー卜のァダクト体 0部 (添加せず) とし、 キュアゾーノレ 2 Ρ Ζにかえてキュアゾーノレ 2 Ρ Η Ζ (四国ィ (株) 製商品名、 2—フエ ニノい 4, 5—ジヒドロキシィミダゾール) 2. 5部とした以外は接着フィルム 1の作成と全 く同様の操作を行レ、、 接着フィルム 2を羅した。
(接着フィルム 3の作成)
ェポキ、^脂としてクレゾ一ノレノボラック型ェポキ、 t脂 (エポキシ当量 1 9 7、分子 量 1 2 0 0、 軟化点 7 0 °C) 5 0質量部、 硬化剤としてへキサメチレンジィソシァネ一ト のァダクト体 1部とした以外は接着フィルム 1の作成と全く同様の操作を行レヽ、 接着フィ ノレム 3を した。 (実施例 1〜7)
表 1の組み合わせで得られるウエノ、加工用テープからキヤリァフィルムを外し、 該テ一 プを金スタツドバンプ付き 5インチウェハに 80°Cホットプレート上にて力 Q熱貼合した後、 バックサイドグラインダーを使用して、 回路 の裏面側を研肖 U加工する事により当該回 さを 50 μ mに仕上げた。 次レ、で、 当該回路 «に加工用テープを貼合したまま、 100 Om J/cm2UVで UV照射し、 10X 1 Omm角にダイシングした後、 ピック 了ップダイボンダ一にてチップを取り上げ、 樹脂纖の爵 ¾立置に合わせてフリツプチッ プを実装し、 半導体装置を作成した。 表 1
Figure imgf000017_0001
(比較例;!〜 3)
表 2の組み合わせで得られるウェハ加工用テープを用レヽて実施例と同じ工程により半導 体装置を作成諮面した。 表 2
Figure imgf000018_0002
B 1 : コロォヽ一ト L
C : α—ヒドロキシシクロへキシルフエ二ルケトン 表 1および 2で示されるように、 比較例は、 ピックアップ成功率力 S低かったり、 耐リフ ロー平価が悪レヽものであつたが、 実施例ではレ、ずれの特性も優れてレヽた。
Figure imgf000018_0001
本発明は、 フリップチップ実装による半導体装讓造工程、 特に録 付きウェハの 裏面研削工程から、 ダイシング、 ダイボンディング工程に関る製造方法として好適なもの である。
また、 本発明のウエノ、加工用テープは、 廳己鸭体装置の製 法に鍵に用いられる ものである。 本発明をその実 Ml様とともに説明したが、 我々は特に指定しない限り我々の発明を説 明のどの細部においても限定しようとするものではなく、 添付の請求の範囲に示した発明 の精神と範囲に反することなく幅広く角群尺されるべきであると考える。

Claims

請 求 の 範 囲
1 - 勘才フィルム上に粘着剤層およ 着剤層を有してなるウェハ加工用テープであつ て、 該テープが凸型^! 付きウェハ回路擁に貼合された状態で、 該ウェハ回路鎌 の裏面を研削する研削工程と、 該ウェハ回路 S«を個片化するダイシングェ程とがなされ、 かつ、 該個片ィ匕されたチップをピックアップする工程において、 l己接着剤層が fi!tfiSI才 フィルムから剥離し該チップに接着した状態でピックァップされることを糊数とするゥェ ハ加工用テープ。
2. tin己ピックアップ工程において、 賺¾¾着剤層が編 e¾!才フィルムと接着したまま、 編己接着剤層のみが嫌己チップに接着した状態で、 謂占着剤層と剥離することを糊敫と する請求項 1に記載のウェハ加工用テープ。
3. 膽 占着剤層がアクリル系共重合体を«分とし、 ゲル分率が 6 0 %以上であるこ とを糊敫とする請求項 2に記載のウエノ、加工用テープ。
4. ffltefe着剤層力 ¾¾ 線硬化性であることを糊 とする請求項:!〜 3のレ、ずれか 1項 に記載のウエノ、カ卩ェ用テープ。
5. 嫌己接着剤層が麵化性であることを擀敫とする請求項 1〜 3のレ、ずれか 1項に記 載のウェハ加工用テープ。
6 . η己接着剤層が、 少なくともアクリル樹脂、 ェポキ、 tf脂、 またはポリイミド樹脂 のレヽずれ力を成分どして有し、 2 5 °C貯蔵弾性率が I MP a以上、 8 0 °C貯蔵弾性率が 0.· 0 5 MP a以下であることを糊敫とする請求項:!〜 3のレ、ずれか 1項に記載のウェハ加工 用テープ。
7. 着剤層がアクリル系共重合体を ΐ ^分とし、 該アクリル系共重合体が據に 対して少なくとも腿線硬化'! ^素一炭素二藤 ^^有基、 7隨及びカルボキシル基を 含有する基をそれぞv t"るァクリノレ系共重合体を 分とすることを糊敫とする請求項
;!〜 3のレ、ずれか 1項に記載のウエノ、加工用テープ。
8. 請求項 1に 15¾のウェハ加工用テープを棚する轉体装置の製 法であって、 該テープが凸型 s霞亟付きウェハ回路難に貼合される工程と、
該ゥェハ回路 反の裏面を研削する研削工程と、
該ウエノ、回路 g¾を個片化するダイシング工程と、
該個片化されたチップをピックァップする工程と、
該ピックアップされたチップを別 にフリップチップ接続する工程
とを有することを赚とする 体装置の製造方法。
9. 研削工程後力 ダイシング工程前に、 謝己凸型 慰亟付きウェハ回路謹に貼合 されたウェハ加工用テープに、 ダイシング用粘着テープをさらに貼合することを 1教とす る請求項 8に言 の ^体装置の製造方法。
1 0. 研削工程後力つダイシンク、'工程前に、 ウエノ、加工用テープが貼合された tiJ 凸型金 属 mt亟付きゥェハ回路 の裏面に、 ダイシング用粘着テープをさらに貼合することを特 徴とする請求項 8に記載の半導体装置の製^
PCT/JP2005/014494 2004-08-03 2005-08-02 半導体装置製造方法およびウエハ加工用テープ WO2006014003A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN2005800265406A CN1993809B (zh) 2004-08-03 2005-08-02 半导体器件制造方法及晶片加工带
KR1020077004330A KR20070033046A (ko) 2004-08-03 2005-08-02 반도체장치 제조방법 및 웨이퍼 가공용 테이프
US11/700,142 US8043698B2 (en) 2004-08-03 2007-01-31 Method of producing a semiconductor device, and wafer-processing tape

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004-226707 2004-08-03
JP2004226707A JP4776188B2 (ja) 2004-08-03 2004-08-03 半導体装置製造方法およびウエハ加工用テープ

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US11/700,142 Continuation US8043698B2 (en) 2004-08-03 2007-01-31 Method of producing a semiconductor device, and wafer-processing tape

Publications (1)

Publication Number Publication Date
WO2006014003A1 true WO2006014003A1 (ja) 2006-02-09

Family

ID=35787277

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/014494 WO2006014003A1 (ja) 2004-08-03 2005-08-02 半導体装置製造方法およびウエハ加工用テープ

Country Status (7)

Country Link
US (1) US8043698B2 (ja)
JP (1) JP4776188B2 (ja)
KR (1) KR20070033046A (ja)
CN (1) CN1993809B (ja)
MY (1) MY147216A (ja)
TW (1) TWI338028B (ja)
WO (1) WO2006014003A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008096943A1 (en) * 2007-02-09 2008-08-14 Ls Mtron, Ltd. Multifunctional die attachment film and semiconductor packaging method using the same
WO2011152491A1 (ja) * 2010-06-02 2011-12-08 ソニーケミカル&インフォメーションデバイス株式会社 ウエハのダイシング方法、接続方法及び接続構造体
JP2011253940A (ja) * 2010-06-02 2011-12-15 Sony Chemical & Information Device Corp ウエハのダイシング方法、接続方法及び接続構造体
CN113454758A (zh) * 2019-02-25 2021-09-28 三菱电机株式会社 半导体元件的制造方法

Families Citing this family (108)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4967485B2 (ja) * 2006-06-12 2012-07-04 荒川化学工業株式会社 接着剤組成物および透明積層体
KR101131366B1 (ko) 2006-06-23 2012-04-04 히다치 가세고교 가부시끼가이샤 반도체 디바이스의 제조 방법 및 접착 필름
DE102006035644A1 (de) * 2006-07-31 2008-02-14 Advanced Micro Devices, Inc., Sunnyvale Verfahren zum Reduzieren der Kontamination durch Vorsehen einer zu entfernenden Polymerschutzschicht während der Bearbeitung von Mikrostrukturen
EP1884981A1 (en) * 2006-08-03 2008-02-06 STMicroelectronics Ltd (Malta) Removable wafer expander for die bonding equipment.
JP2008163276A (ja) * 2007-01-05 2008-07-17 Nitto Denko Corp 半導体基板加工用粘着シート
KR20110074634A (ko) * 2007-01-10 2011-06-30 히다치 가세고교 가부시끼가이샤 회로 부재 접속용 접착제 및 이것을 이용한 반도체 장치
JP2008218930A (ja) * 2007-03-07 2008-09-18 Furukawa Electric Co Ltd:The エネルギー線硬化型チップ保護用フィルム
JP4840200B2 (ja) * 2007-03-09 2011-12-21 パナソニック株式会社 半導体チップの製造方法
US7772047B2 (en) * 2007-06-28 2010-08-10 Sandisk Corporation Method of fabricating a semiconductor die having a redistribution layer
US7763980B2 (en) * 2007-06-28 2010-07-27 Sandisk Corporation Semiconductor die having a distribution layer
US20090014852A1 (en) * 2007-07-11 2009-01-15 Hsin-Hui Lee Flip-Chip Packaging with Stud Bumps
JP2009164556A (ja) * 2007-12-11 2009-07-23 Furukawa Electric Co Ltd:The ウエハ加工用テープ
JP5272397B2 (ja) * 2007-12-13 2013-08-28 日立化成株式会社 接着フィルムの貼付装置及び接着フィルムの貼付方法
JP5805359B2 (ja) * 2008-01-09 2015-11-04 日立化成株式会社 半導体装置の製造方法
US8759957B2 (en) 2008-02-07 2014-06-24 Sumitomo Bakelite Company Limited Film for use in manufacturing semiconductor device, method for producing semiconductor device and semiconductor device
JP2009212511A (ja) * 2008-02-07 2009-09-17 Sumitomo Bakelite Co Ltd ダイシングシート機能付き半導体用フィルムおよび半導体装置
JP2009212300A (ja) * 2008-03-04 2009-09-17 Hitachi Chem Co Ltd 半導体ウエハのバックグラインド方法、半導体ウエハのダイシング方法、及び半導体チップの実装方法
KR100963675B1 (ko) * 2008-03-14 2010-06-15 제일모직주식회사 반도체 패키징용 복합기능 테이프 및 이를 이용한 반도체소자의 제조방법
JP5436827B2 (ja) * 2008-03-21 2014-03-05 日立化成株式会社 半導体装置の製造方法
JP2009260219A (ja) * 2008-03-24 2009-11-05 Hitachi Chem Co Ltd 半導体ウェハのダイシング方法及び半導体装置の製造方法
EP2265682A1 (en) * 2008-03-31 2010-12-29 Henkel Corporation Multilayer uv-curable adhesive film
US9659763B2 (en) * 2008-04-25 2017-05-23 Lg Chem, Ltd. Epoxy-based composition, adhesive film, dicing die-bonding film and semiconductor device
KR101485612B1 (ko) * 2008-04-25 2015-01-22 신에쓰 가가꾸 고교 가부시끼가이샤 반도체 웨이퍼용 보호 필름
JP5837272B2 (ja) * 2008-05-21 2015-12-24 日立化成株式会社 半導体製造装置の製造方法
JP2010053346A (ja) * 2008-07-31 2010-03-11 Nitto Denko Corp 再剥離型粘着剤及び再剥離型粘着シート
JP2010056407A (ja) * 2008-08-29 2010-03-11 Hitachi Chem Co Ltd ウエハ加工用テープ
JP5224111B2 (ja) * 2008-08-29 2013-07-03 日立化成株式会社 半導体ウェハ加工用接着フィルム
JP2010056406A (ja) * 2008-08-29 2010-03-11 Hitachi Chem Co Ltd 加工用テープ及び加工用テープの製造方法
JP5456441B2 (ja) * 2009-01-30 2014-03-26 日東電工株式会社 ダイシングテープ一体型ウエハ裏面保護フィルム
KR20100096031A (ko) * 2009-02-23 2010-09-01 닛토덴코 가부시키가이샤 적층 세라믹 시트 절단용 열박리형 점착 시트 및 적층 세라믹 시트의 절단 가공 방법
JP2010219086A (ja) * 2009-03-13 2010-09-30 Furukawa Electric Co Ltd:The ウエハ加工用フィルム及びウエハ加工用フィルムを用いて半導体装置を製造する方法
WO2010106849A1 (ja) * 2009-03-16 2010-09-23 電気化学工業株式会社 粘着剤及び粘着シート
KR101136599B1 (ko) * 2009-05-13 2012-04-18 히다치 가세고교 가부시끼가이샤 접착제 조성물, 회로 부재 접속용 접착제 시트 및 반도체 장치의 제조 방법
JP5477144B2 (ja) * 2009-05-26 2014-04-23 日立化成株式会社 回路部材接続用接着剤シート及び半導体装置の製造方法
JP5569121B2 (ja) * 2009-05-29 2014-08-13 日立化成株式会社 接着剤組成物、回路部材接続用接着剤シート及び半導体装置の製造方法
JP5484792B2 (ja) * 2009-05-29 2014-05-07 日立化成株式会社 接着剤組成物、接着シート及び半導体装置
JP5569126B2 (ja) * 2009-05-29 2014-08-13 日立化成株式会社 接着剤組成物、接着剤シート及び半導体装置の製造方法
JP5544766B2 (ja) * 2009-06-15 2014-07-09 日立化成株式会社 半導体加工用接着フィルム積層体
JP5811514B2 (ja) * 2009-09-30 2015-11-11 日立化成株式会社 フィルム状接着剤
JP2011140617A (ja) * 2009-12-07 2011-07-21 Hitachi Chem Co Ltd アンダーフィル形成用接着剤組成物、アンダーフィル形成用接着剤シート及び半導体装置の製造方法
JP5144634B2 (ja) * 2009-12-22 2013-02-13 日東電工株式会社 基板レス半導体パッケージ製造用耐熱性粘着シート、及びその粘着シートを用いる基板レス半導体パッケージ製造方法
JP2011171712A (ja) * 2010-01-21 2011-09-01 Hitachi Chem Co Ltd 半導体ウエハ加工用接着テープ、半導体ウエハ加工用接着テープ付き半導体ウエハの製造方法、半導体装置の製造方法及び半導体装置
JP5589406B2 (ja) * 2010-01-26 2014-09-17 日立化成株式会社 半導体ウェハ加工用接着フィルム及びその製造方法
JP5728810B2 (ja) * 2010-02-08 2015-06-03 日立化成株式会社 半導体ウェハ加工用フィルムを用いた半導体チップの製造方法
KR101511806B1 (ko) * 2010-04-09 2015-04-13 후루카와 덴키 고교 가부시키가이샤 웨이퍼 가공용 테이프
CN102250555B (zh) * 2010-05-17 2015-04-01 古河电气工业株式会社 晶片加工用带
JP2011243906A (ja) * 2010-05-21 2011-12-01 Disco Abrasive Syst Ltd ウエーハの加工方法
TWI425066B (zh) * 2010-09-09 2014-02-01 Hitachi Chemical Co Ltd Preparation method of adhesive composition, circuit board for connecting circuit member, and manufacturing method of semiconductor device
TWI509043B (zh) * 2010-09-09 2015-11-21 Hitachi Chemical Co Ltd Adhesive composition, method for manufacturing connection of circuit member and semiconductor device
US8546193B2 (en) 2010-11-02 2013-10-01 Stats Chippac, Ltd. Semiconductor device and method of forming penetrable film encapsulant around semiconductor die and interconnect structure
JP5830250B2 (ja) * 2011-02-15 2015-12-09 日東電工株式会社 半導体装置の製造方法
JP5666335B2 (ja) 2011-02-15 2015-02-12 日東電工株式会社 保護層形成用フィルム
TWI430376B (zh) * 2011-02-25 2014-03-11 The Method of Fabrication of Semiconductor Packaging Structure
JP2012204588A (ja) * 2011-03-25 2012-10-22 Disco Abrasive Syst Ltd 半導体デバイスチップの実装方法
JPWO2013011850A1 (ja) * 2011-07-15 2015-02-23 日東電工株式会社 電子部品の製造方法および該製造方法に用いる粘着シート
JP5951206B2 (ja) * 2011-09-14 2016-07-13 リンテック株式会社 ダイシング・ダイボンディングシート
JP5951207B2 (ja) * 2011-09-14 2016-07-13 リンテック株式会社 ダイシング・ダイボンディングシート
US8409927B1 (en) * 2011-09-23 2013-04-02 GlobalFoundries, Inc. Methods for fabricating integrated circuit systems including high reliability die under-fill
DE102011083926A1 (de) * 2011-09-30 2013-04-04 Robert Bosch Gmbh Schichtverbund aus einer Trägerfolie und einer Schichtanordnung umfassend eine sinterbare Schicht aus mindestens einem Metallpulver und eine Lotschicht
JP2013105909A (ja) * 2011-11-14 2013-05-30 Toshiba Corp 半導体装置の製造方法
JP5907717B2 (ja) * 2011-12-16 2016-04-26 日東電工株式会社 半導体装置の製造方法
JP2013127997A (ja) * 2011-12-16 2013-06-27 Nitto Denko Corp 半導体装置の製造方法
US8936969B2 (en) * 2012-03-21 2015-01-20 Stats Chippac, Ltd. Semiconductor device and method of singulating semiconductor wafer along modified region within non-active region formed by irradiating energy through mounting tape
JP6103817B2 (ja) * 2012-04-17 2017-03-29 Jsr株式会社 基材の処理方法、積層体、仮固定材、仮固定用組成物および半導体装置
KR20150087222A (ko) * 2012-11-20 2015-07-29 후루카와 덴키 고교 가부시키가이샤 반도체 칩의 제조방법 및 이것에 이용되는 박막 연삭용 표면 보호 테이프
JP5585636B2 (ja) * 2012-11-21 2014-09-10 日立化成株式会社 半導体装置の製造方法
US9543197B2 (en) * 2012-12-19 2017-01-10 Intel Corporation Package with dielectric or anisotropic conductive (ACF) buildup layer
JP5738263B2 (ja) * 2012-12-25 2015-06-17 日立化成株式会社 半導体装置の製造方法
KR102075635B1 (ko) * 2013-01-03 2020-03-02 삼성전자주식회사 웨이퍼 지지 구조물, 웨이퍼 지지 구조물을 포함하는 반도체 패키지의 중간 구조물, 및 중간 구조물을 이용한 반도체 패키지의 제조 방법
US9202753B2 (en) * 2013-01-30 2015-12-01 Infineon Technologies Ag Semiconductor devices and methods of producing these
JP5731080B2 (ja) * 2013-03-28 2015-06-10 古河電気工業株式会社 粘着テープおよびウエハ加工用テープ
JP6051302B2 (ja) * 2013-05-29 2016-12-27 三井化学東セロ株式会社 半導体ウエハ保護用フィルム及び半導体装置の製造方法
CN103642418A (zh) * 2013-11-19 2014-03-19 常熟市长江胶带有限公司 阻燃胶带
US20150147850A1 (en) * 2013-11-25 2015-05-28 Infineon Technologies Ag Methods for processing a semiconductor workpiece
JP5696772B2 (ja) * 2013-12-10 2015-04-08 日立化成株式会社 接着剤組成物、接着シート及び半導体装置
KR101532756B1 (ko) * 2014-03-28 2015-07-01 주식회사 이녹스 열경화성 반도체 웨이퍼용 임시접착필름, 이를 포함하는 적층체 및 적층체 분리방법
JP2015220377A (ja) * 2014-05-19 2015-12-07 古河電気工業株式会社 粘接着フィルム一体型表面保護テープおよび粘接着フィルム一体型表面保護テープを用いた半導体チップの製造方法
JP2015092594A (ja) * 2014-12-10 2015-05-14 日東電工株式会社 保護層形成用フィルム
KR101660687B1 (ko) * 2015-04-14 2016-09-28 백명호 반도체 칩 표면실장방법
US10199254B2 (en) * 2015-05-12 2019-02-05 Nexperia B.V. Method and system for transferring semiconductor devices from a wafer to a carrier structure
JP6603479B2 (ja) * 2015-05-18 2019-11-06 日東電工株式会社 接着フィルム、ダイシングテープ一体型接着フィルム、複層フィルム、半導体装置の製造方法および半導体装置
US9799625B2 (en) * 2015-06-12 2017-10-24 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and manufacturing method thereof
CN108028190A (zh) * 2015-10-29 2018-05-11 古河电气工业株式会社 半导体晶圆表面保护用粘合带及半导体晶圆的加工方法
WO2017078055A1 (ja) * 2015-11-04 2017-05-11 リンテック株式会社 硬化性樹脂フィルム及び第1保護膜形成用シート
TWI704996B (zh) * 2015-11-04 2020-09-21 日商琳得科股份有限公司 第一保護膜形成用片
CN107431004B (zh) * 2015-11-09 2021-11-19 古河电气工业株式会社 掩模一体型表面保护带
CN107849406B (zh) * 2016-03-02 2021-07-30 积水化学工业株式会社 粘合带、电子设备部件固定用粘合带和光学用透明粘合带
GB2551732B (en) * 2016-06-28 2020-05-27 Disco Corp Method of processing wafer
JP6524594B2 (ja) * 2016-07-07 2019-06-05 パナソニックIpマネジメント株式会社 素子チップの製造方法
CN110036459B (zh) * 2016-12-07 2023-07-14 古河电气工业株式会社 半导体加工用带
CN110235222B (zh) * 2017-02-02 2023-07-14 株式会社力森诺科 电子部件的制造方法、临时保护用树脂组合物和临时保护用树脂膜
JP6582013B2 (ja) * 2017-03-31 2019-09-25 古河電気工業株式会社 剥離ライナー付マスク一体型表面保護テープ
CN110970362B (zh) * 2018-09-28 2022-06-07 典琦科技股份有限公司 芯片封装体的制造方法
CN110970361B (zh) * 2018-09-28 2021-11-16 典琦科技股份有限公司 芯片封装体的制造方法
TWI670779B (zh) * 2018-11-16 2019-09-01 典琦科技股份有限公司 晶片封裝體的製造方法
CN111199906B (zh) * 2018-11-16 2022-06-07 典琦科技股份有限公司 芯片封装体的制造方法
CN111199887B (zh) * 2018-11-16 2021-09-14 典琦科技股份有限公司 芯片封装体的制造方法
CN111463134A (zh) * 2019-01-18 2020-07-28 典琦科技股份有限公司 芯片封装体的制造方法
WO2020159158A1 (ko) * 2019-01-29 2020-08-06 주식회사 엘지화학 반도체 패키지의 제조방법
KR102480379B1 (ko) * 2019-01-29 2022-12-23 주식회사 엘지화학 반도체 패키지의 제조방법
JP7447382B2 (ja) 2019-12-02 2024-03-12 株式会社巴川コーポレーション 多層基板用導電性接着シート
US11289360B2 (en) * 2019-12-16 2022-03-29 Micron Technology, Inc. Methods and apparatus for protection of dielectric films during microelectronic component processing
TW202136448A (zh) * 2020-02-27 2021-10-01 日商琳得科股份有限公司 保護膜形成用片、具保護膜之晶片的製造方法、以及積層物
CN112490183A (zh) * 2020-11-25 2021-03-12 通富微电子股份有限公司 多芯片封装方法
WO2023281906A1 (ja) * 2021-07-09 2023-01-12 日東電工株式会社 熱硬化性接着シート
CN114350298B (zh) * 2022-01-13 2023-11-24 中国乐凯集团有限公司 聚氨酯粘结剂及其应用
JP2024047019A (ja) * 2022-09-26 2024-04-05 株式会社レゾナック 半導体装置の製造方法及び半導体ウエハ加工用接着フィルム
JP2024047022A (ja) * 2022-09-26 2024-04-05 株式会社レゾナック 半導体装置の製造方法及び半導体ウエハ加工用接着フィルム

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09298173A (ja) * 1996-05-02 1997-11-18 Lintec Corp ウエハ保護用粘着シート
JP2000182995A (ja) * 1998-12-14 2000-06-30 Mitsumi Electric Co Ltd 半導体装置の製造方法
JP2001044142A (ja) * 1999-07-28 2001-02-16 Seiko Instruments Inc シリコンウエハの切断方法
JP2002118147A (ja) * 2000-10-11 2002-04-19 Mitsui Chemicals Inc 半導体チップをプリント配線基板に装着する方法及びその方法の実施に用いる装着用シート
JP2004256793A (ja) * 2003-02-05 2004-09-16 Furukawa Electric Co Ltd:The ウエハ貼着用粘着テープ
JP2005159069A (ja) * 2003-11-27 2005-06-16 Furukawa Electric Co Ltd:The ダイシング用粘接着テープ

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5281473A (en) * 1987-07-08 1994-01-25 Furakawa Electric Co., Ltd. Radiation-curable adhesive tape
EP0298448B1 (en) * 1987-07-08 1994-06-29 The Furukawa Electric Co., Ltd. Radiation-curable adhesive tape
US5149586A (en) * 1987-07-08 1992-09-22 Furukawa Electric Co., Ltd. Radiation-curable adhesive tape
JPH0715087B2 (ja) 1988-07-21 1995-02-22 リンテック株式会社 粘接着テープおよびその使用方法
JPH05179211A (ja) * 1991-12-30 1993-07-20 Nitto Denko Corp ダイシング・ダイボンドフイルム
JPH09316656A (ja) 1996-05-22 1997-12-09 Nippon Steel Corp 皮膜密着性の優れた方向性電磁鋼板の絶縁皮膜形成方法
JP3549173B2 (ja) * 1996-05-23 2004-08-04 日東電工株式会社 ウエハ加工用粘着剤とその粘着シ―ト類
GB2320615B (en) * 1996-12-19 2001-06-20 Lintec Corp Process for producing a chip and pressure sensitive adhesive sheet for said process
JPH10335271A (ja) 1997-06-02 1998-12-18 Texas Instr Japan Ltd ウェハ貼着用シートおよび半導体装置の製造方法
JP4053656B2 (ja) * 1998-05-22 2008-02-27 リンテック株式会社 エネルギー線硬化型親水性粘着剤組成物およびその利用方法
JP4438973B2 (ja) * 2000-05-23 2010-03-24 アムコア テクノロジー,インコーポレイテッド シート状樹脂組成物及びそれを用いた半導体装置の製造方法
JP2002158276A (ja) 2000-11-20 2002-05-31 Hitachi Chem Co Ltd ウエハ貼着用粘着シートおよび半導体装置
JP2002226796A (ja) 2001-01-29 2002-08-14 Hitachi Chem Co Ltd ウェハ貼着用粘着シート及び半導体装置
JP4803778B2 (ja) * 2001-07-03 2011-10-26 日東電工株式会社 再剥離型粘着剤および再剥離型粘着シート
JP2004043760A (ja) * 2001-08-27 2004-02-12 Hitachi Chem Co Ltd 接着シート並びに半導体装置及びその製造方法
JP4877689B2 (ja) * 2001-08-30 2012-02-15 日東電工株式会社 エネルギー線硬化型熱剥離性粘着シート、及びこれを用いた切断片の製造方法
US20030064579A1 (en) 2001-09-27 2003-04-03 Masafumi Miyakawa Surface protecting adhesive film for semiconductor wafer and protecting method for semiconductor wafer using said adhesive film
JP4067308B2 (ja) 2002-01-15 2008-03-26 リンテック株式会社 ウエハダイシング・接着用シートおよび半導体装置の製造方法
JP4297319B2 (ja) * 2002-03-06 2009-07-15 古河電気工業株式会社 粘接着テープ
JP2004123963A (ja) 2002-10-04 2004-04-22 Hitachi Chem Co Ltd 接着シート
JP3966808B2 (ja) * 2002-12-03 2007-08-29 古河電気工業株式会社 粘接着テープ
JP4413551B2 (ja) 2003-07-28 2010-02-10 古河電気工業株式会社 半導体ウエハ面保護用粘着テープ
DE102006017290B4 (de) * 2006-02-01 2017-06-22 Siemens Healthcare Gmbh Fokus/Detektor-System einer Röntgenapparatur, Röntgen-System und Verfahren zur Erzeugung von Phasenkontrastaufnahmen
DE102006037256B4 (de) * 2006-02-01 2017-03-30 Paul Scherer Institut Fokus-Detektor-Anordnung einer Röntgenapparatur zur Erzeugung projektiver oder tomographischer Phasenkontrastaufnahmen sowie Röntgensystem, Röntgen-C-Bogen-System und Röntgen-CT-System
DE102006017291B4 (de) * 2006-02-01 2017-05-24 Paul Scherer Institut Fokus/Detektor-System einer Röntgenapparatur zur Erzeugung von Phasenkontrastaufnahmen, Röntgensystem mit einem solchen Fokus/Detektor-System sowie zugehöriges Speichermedium und Verfahren

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09298173A (ja) * 1996-05-02 1997-11-18 Lintec Corp ウエハ保護用粘着シート
JP2000182995A (ja) * 1998-12-14 2000-06-30 Mitsumi Electric Co Ltd 半導体装置の製造方法
JP2001044142A (ja) * 1999-07-28 2001-02-16 Seiko Instruments Inc シリコンウエハの切断方法
JP2002118147A (ja) * 2000-10-11 2002-04-19 Mitsui Chemicals Inc 半導体チップをプリント配線基板に装着する方法及びその方法の実施に用いる装着用シート
JP2004256793A (ja) * 2003-02-05 2004-09-16 Furukawa Electric Co Ltd:The ウエハ貼着用粘着テープ
JP2005159069A (ja) * 2003-11-27 2005-06-16 Furukawa Electric Co Ltd:The ダイシング用粘接着テープ

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008096943A1 (en) * 2007-02-09 2008-08-14 Ls Mtron, Ltd. Multifunctional die attachment film and semiconductor packaging method using the same
CN101689513B (zh) * 2007-02-09 2011-07-13 Lg伊诺特有限公司 多功能芯片贴膜以及使用此贴膜的半导体封装方法
WO2011152491A1 (ja) * 2010-06-02 2011-12-08 ソニーケミカル&インフォメーションデバイス株式会社 ウエハのダイシング方法、接続方法及び接続構造体
JP2011253939A (ja) * 2010-06-02 2011-12-15 Sony Chemical & Information Device Corp ウエハのダイシング方法、接続方法及び接続構造体
JP2011253940A (ja) * 2010-06-02 2011-12-15 Sony Chemical & Information Device Corp ウエハのダイシング方法、接続方法及び接続構造体
CN113454758A (zh) * 2019-02-25 2021-09-28 三菱电机株式会社 半导体元件的制造方法
CN113454758B (zh) * 2019-02-25 2024-04-26 三菱电机株式会社 半导体元件的制造方法

Also Published As

Publication number Publication date
CN1993809A (zh) 2007-07-04
CN1993809B (zh) 2010-05-05
US20070141330A1 (en) 2007-06-21
TW200613502A (en) 2006-05-01
JP4776188B2 (ja) 2011-09-21
JP2006049482A (ja) 2006-02-16
KR20070033046A (ko) 2007-03-23
MY147216A (en) 2012-11-14
TWI338028B (en) 2011-03-01
US8043698B2 (en) 2011-10-25

Similar Documents

Publication Publication Date Title
WO2006014003A1 (ja) 半導体装置製造方法およびウエハ加工用テープ
JP4804921B2 (ja) 粘着シート、半導体ウエハの表面保護方法およびワークの加工方法
TWI405272B (zh) 用於半導體封裝體之多功能膠帶及利用該膠帶製造半導體裝置之方法
JP5477144B2 (ja) 回路部材接続用接着剤シート及び半導体装置の製造方法
JP2002226796A (ja) ウェハ貼着用粘着シート及び半導体装置
JP4766180B2 (ja) 接着剤組成物
WO2006014000A1 (ja) ウエハ加工用テープ
TW200846437A (en) Thermosetting die bond film
KR100894173B1 (ko) 반도체 패키지용 접착필름
JP5158864B2 (ja) ウエハ加工用テープ
TW201631092A (zh) 半導體用黏著性組成物以及半導體用黏著膜
JP6034522B1 (ja) 半導体ウェハ加工用粘着テープおよび半導体ウェハの加工方法
KR20130106351A (ko) 접착 시트 및 반도체 칩의 실장 방법
EP1591504B1 (en) Pressure-sensitive adhesive tape for pasting wafer thereto
JP2006186305A (ja) ダイシングダイボンドテープ
JP4067308B2 (ja) ウエハダイシング・接着用シートおよび半導体装置の製造方法
JP2009242605A (ja) 粘接着剤組成物、粘接着シートおよび半導体装置の製造方法
JP2010056407A (ja) ウエハ加工用テープ
JP2004095844A (ja) ウエハダイシング・接着用シートおよび半導体装置の製造方法
JP4806815B2 (ja) 粘接着剤組成物、粘接着シートおよび半導体装置の製造方法
JP2011165761A (ja) 半導体装置の製造方法及び回路部材接続用接着シート
JP2011155191A (ja) 半導体装置の製造方法及び回路部材接続用接着シート
JP2009127043A (ja) 粘接着剤組成物、粘接着シートおよび半導体装置の製造方法
JP2015220377A (ja) 粘接着フィルム一体型表面保護テープおよび粘接着フィルム一体型表面保護テープを用いた半導体チップの製造方法
JP5184685B1 (ja) 半導体ウエハ加工用テープ

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 11700142

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 200580026540.6

Country of ref document: CN

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020077004330

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 1020077004330

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 11700142

Country of ref document: US

122 Ep: pct application non-entry in european phase