JP6313531B2 - El表示装置 - Google Patents

El表示装置 Download PDF

Info

Publication number
JP6313531B2
JP6313531B2 JP2018003088A JP2018003088A JP6313531B2 JP 6313531 B2 JP6313531 B2 JP 6313531B2 JP 2018003088 A JP2018003088 A JP 2018003088A JP 2018003088 A JP2018003088 A JP 2018003088A JP 6313531 B2 JP6313531 B2 JP 6313531B2
Authority
JP
Japan
Prior art keywords
film
fet
gate
wiring
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2018003088A
Other languages
English (en)
Other versions
JP2018063453A (ja
Inventor
山崎 舜平
舜平 山崎
小沼 利光
利光 小沼
小山 潤
潤 小山
犬飼 和隆
和隆 犬飼
水上 真由美
真由美 水上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Application granted granted Critical
Publication of JP6313531B2 publication Critical patent/JP6313531B2/ja
Publication of JP2018063453A publication Critical patent/JP2018063453A/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/66772Monocristalline silicon transistors on insulating substrates, e.g. quartz substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • H01L29/78621Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure with LDD structure or an extension or an offset region or characterised by the doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/851Division of substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

本発明は、電極間に発光性材料を挟んだ素子を有する電子装置及びその電子装置を表示
部(表示ディスプレイまたは表示モニタ)に用いた電気器具に関する。
特に、EL(Electro Luminescence)が得られる発光性材料(以下、EL材料という)を
用いた電子装置に関する。
なお、本発明に用いることのできるEL材料は、一重項励起もしくは三重項励起または
両者の励起を経由して発光(燐光および/または蛍光)するすべての発光性材料を含む。
近年、発光性材料のEL現象を利用した発光素子(以下、EL素子という)を用いた電
子装置(以下、EL表示装置という)の開発が進んでいる。EL表示装置は発光素子を用
いた表示装置であるため、液晶ディスプレイのようなバックライトが不要であり、さらに
視野角が広いため、屋外で使用する携帯型機器の表示部として注目されている。
EL表示装置にはパッシブ型(単純マトリクス型)とアクティブ型(アクティブマトリ
クス型)の二種類があり、どちらも盛んに開発が行われている。特に現在はアクティブマ
トリクス型EL表示装置が注目されている。また、ELを発する発光層となるEL材料は
、有機EL材料と無機EL材料があり、さらに有機EL材料は、低分子系(モノマー系)
有機EL材料と高分子系(ポリマー系)有機EL材料とに区別される。特に、低分子系有
機EL材料よりも取り扱いが容易で耐熱性の高いポリマー系有機EL材料が注目されてい
る。なお、有機EL材料を用いた発光装置を欧州ではOLED(Organic Light Emitting
Diodes)と呼んでいる。
アクティブマトリクス型EL表示装置は、画素部を形成する各画素に電界効果トランジ
スタ(以下、FETという)を設け、EL素子に流す電流量を前記FETで制御する点に
特徴がある。ところが、FETの電気特性が画素間でばらついてしまうと各画素に設けら
れたEL素子の発光特性もばらついてしまうといった問題が生じていた。
本発明は上記問題点を鑑みてなされたものであり、画素間においてEL素子の発光特性
のばらつきが少なく、色再現性の高い電子装置を提供することを課題とする。また、信頼
性の高い電子装置を提供することを課題とする。さらに、その電子装置を表示部として用
いた電気器具を提供することを課題とする。
さらに、上記色再現性の高い電子装置の製造コストを低減するためのプロセスを提供す
ることを課題とする。
本発明では、画素間においてFETの電気特性のばらつきが最小限に抑えられるように
、基板として単結晶半導体基板を用い、単結晶半導体基板に形成したFETを用いて電子
装置を形成することを特徴とする。また、FETを形成しうる程度の厚みを有する単結晶
半導体基板は光を透過しないため、陰極がFETと直接接続されるようにEL素子を形成
することを特徴とする。
さらに、一つの画素に複数のFETを形成し、各FETの役割に応じて構造を最適化す
ることにより、信頼性の高い電子装置を得ることを特徴とする。具体的には、スイッチン
グ素子及び電流制御素子としてnチャネル型FETを用い、両者のLDD領域の配置を異
なるものとすることに特徴がある。
また、本発明では大型基板から複数の電子装置を形成するプロセスを用いることで電子
装置の製造コストの低減、即ち電子装置の低コスト化を図る。その際、既存の液晶ライン
を転用しうるプロセスとし、設備投資を最小限に抑えることで大幅な製造コストの低減を
図る点に特徴がある。
本発明により特性ばらつきの小さいFETを用いた画素が実現され、画素間において発
光素子の発光特性のばらつきが少なく、色再現性の高い電子装置を得ることができる。ま
た、画素内に、役割に応じて構造の異なるFETを配置することで信頼性の高い電子装置
が得られる。
さらに、本発明の電子装置を表示部として用いることで高性能で信頼性の高い電気器具
が得られる。
電子装置の画素部の断面構造を示す図。 画素部の上面構造及び構成を示す図。 アクティブマトリクス基板の作製工程を示す図。 アクティブマトリクス基板の作製工程を示す図。 アクティブマトリクス基板の作製工程を示す図。 画素部を拡大した図。 EL表示装置の回路構成を示す図。 EL表示装置の断面構造を示す図。 画素の回路構成を示す図。 電流制御用FETの断面構造を示す図。 EL表示装置の多面取りプロセスを示す図。 EL表示装置の多面取りプロセスを示す図。 EL表示装置の多面取りプロセスを示す図。 電子装置の具体例を示す図。 電子装置の具体例を示す図。
本発明の実施の形態について、図1、図2を用いて説明する。図1に示したのは本発明
であるEL表示装置の画素部の断面図であり、図2(A)はその上面図、図2(B)はそ
の回路構成である。実際には画素がマトリクス状に複数配列されて画素部(画像表示部)
が形成される。なお、図1及び図2で共通の符号を用いているので、適宜両図面を参照す
ると良い。また、図2の上面図では二つの画素を図示しているが、どちらも同じ構造であ
る。
図1において、11は単結晶半導体基板、12は素子間を分離するための絶縁膜(以下
、フィールド絶縁膜という)である。基板11としては単結晶シリコン基板もしくは単結
晶シリコンゲルマニウム基板を用いれば良く、P型基板であってもN型基板であっても良
い。
ここでは画素内に二つのFETを形成している。201はスイッチング用素子として機
能するFET(以下、スイッチング用FETという)、202はEL素子へ流す電流量を
制御する電流制御用素子として機能するFET(以下、電流制御用FETという)であり
、どちらもnチャネル型FETで形成されている。
nチャネル型FETは同じ電流量を流す場合にpチャネル型FETよりも小さい専有面
積で形成できる点が有利である。高精細なEL表示装置の画素部においては一画素のサイ
ズが十数μm角程度と非常に微細なものとなるため、nチャネル型FETを用いた方が設
計マージンに余裕をもつことができる。
また、pチャネル型FETはホットキャリア注入が殆ど問題にならず、オフ電流値が低
いといった利点があって、スイッチング用FETとして用いる例や電流制御用FETとし
て用いる例が既に報告されている。しかしながら本発明では、LDD領域の配置によって
nチャネル型FETにおいてもホットキャリア注入の問題を解決し、全ての画素内のFE
T全てをnチャネル型FETとすることを可能としている。
ただし、本発明において、スイッチング用FETと電流制御用FETをnチャネル型F
ETに限定する必要はなく、両方又はどちらか片方にpチャネル型FETを用いることも
可能である。
スイッチング用FET201は、ソース領域13、ドレイン領域14、LDD領域15
a〜15f、高濃度不純物領域16a、16b及びチャネル形成領域17a〜17c、ゲート絶
縁膜18、ゲート電極19a〜19c、第1層間絶縁膜20、ソース配線21及びドレイン
配線22を有して形成される。ソース領域13、ドレイン領域14、LDD領域15a〜
15f及び高濃度不純物領域16a、16bは、単結晶半導体基板11に周期表の15族に
属する元素を添加することにより形成される。
また、図3に示すように、ゲート電極19a〜19cはゲート配線211の一部であり、
ゲート配線211がFETのチャネル形成領域に重なる部分を特にゲート電極と呼んでい
る。ここでは二つのチャネル形成領域を有するダブルゲート構造のFETが形成される。
勿論、ダブルゲート構造だけでなく、トリプルゲート構造などいわゆるマルチゲート構造
(直列に接続された二つ以上のチャネル形成領域を有する構造)であっても良い。
マルチゲート構造はオフ電流値を低減する上で極めて有効であり、本発明では画素のス
イッチングFET201をマルチゲート構造とすることによりオフ電流値の低いスイッチ
ング素子を実現している。さらに、スイッチング用FET201においては、LDD領域
15a〜15fは、ゲート絶縁膜18を挟んでゲート電極19a〜19cと重ならないように
設ける。このような構造はオフ電流値を低減する上で非常に効果的である。
なお、チャネル形成領域とLDD領域との間にオフセット領域(チャネル形成領域と同
一組成でゲート電圧が印加されない領域)を設けることはオフ電流値を下げる上でさらに
好ましい。また、二つ以上のゲート電極を有するマルチゲート構造の場合、チャネル形成
領域の間に設けられた高濃度不純物領域がオフ電流値の低減に効果的である。
このようにマルチゲート構造のFETを画素のスイッチング用FET201として用い
ると十分にオフ電流値を低くすることができる。即ち、オフ電流値が低いということは電
流制御用FETのゲートにかかる電圧をより長く保持できることを意味しており、特開平
10−189252号公報の図2のような電位保持のためのコンデンサを小さくしたり、
省略しても次の書き込み期間まで電流制御用FETのゲート電圧を維持しうるという利点
が得られる。
次に、電流制御用FET202は、ソース領域31、ドレイン領域32、LDD領域3
3及びチャネル形成領域34、ゲート絶縁膜18、ゲート電極35、第1層間絶縁膜20
、ソース配線36及びドレイン配線37を有して形成される。
なお、ゲート電極35はシングルゲート構造となっているが、マルチゲート構造であって
も良い。
スイッチング用FET201のドレインは電流制御用FET202のゲートに接続され
ている。具体的には電流制御用FET202のゲート電極35はスイッチング用FET2
01のドレイン領域14とドレイン配線22を介して電気的に接続されている。また、ソ
ース配線36は電流供給線(電源供給線ともいう)212(図2(A)参照)に電気的に
接続される。
電流制御用FET202はEL素子203に注入される電流量を制御するための素子で
あるが、EL素子の劣化を考慮するとあまり多くの電流を流すことは好ましくない。その
ため、電流制御用FET202に過剰な電流が流れないように、チャネル長(L)は長め
に設計することが好ましい。望ましくは一画素あたり0.5〜2μA(好ましくは1〜1
.5μA)となるようにする。
以上のことを踏まえると、図6に示すように、スイッチング用FETのチャネル長をL
1(但しL1=L1a+L1b+L1c)、チャネル幅をW1とし、電流制御用FETのチ
ャネル長をL2、チャネル幅をW2とした時、W1は0.1〜5μm(代表的には0.5
〜2μm)、W2は0.5〜10μm(代表的には2〜5μm)とするのが好ましい。また
、L1は0.2〜18μm(代表的には2〜15μm)、L2は1〜50μm(代表的には
10〜30μm)とするのが好ましい。但し、本発明は以上の数値に限定されるものでは
ない。
また、スイッチング用FET201に形成されるLDD領域の長さ(幅)は0.5〜3
.5μm、代表的には2.0〜2.5μmとすれば良い。
また、図1に示したEL表示装置は、電流制御用FET202において、ドレイン領域
31とチャネル形成領域34との間にLDD領域33が設けられ、且つ、LDD領域33
がゲート絶縁膜18を挟んでゲート電極35に重なっている点に特徴がある。
電流制御用FET202は、EL素子203を発光させるための電流を供給するため、
図1に示すようにホットキャリア注入による劣化対策を講じておくことが好ましい。図1
のLDD領域33の配置はホットキャリア注入による劣化対策としての構造である。なお
、オフ電流値も抑えるために、LDD領域がゲート電極の一部に重なるようにしておくこ
とも有効である。この場合、ゲート電極と重なった領域がホットキャリア注入を抑え、ゲ
ート電極と重ならない領域がオフ電流値を防ぐ。また、電流制御用FET202はキャリ
ア(ここでは電子)の流れる方向が常に同一であるので、ドレイン領域31側のみにLD
D領域33を設けておけばホットキャリア対策としては十分である。
この時、ゲート電極に重なったLDD領域の長さは0.1〜3μm(好ましくは0.3
〜1.5μm)にすれば良い。また、ゲート電極に重ならないLDD領域を設ける場合、
その長さは1.0〜3.5μm(好ましくは1.5〜2.0μm)にすれば良い。
また、ゲート電極と、ゲート絶縁膜を挟んでゲート電極に重なった活性層との間に形成
される寄生容量(ゲート容量ともいう)を積極的に電位保持(電荷保持)のためのコンデ
ンサとして用いることも可能である。
本実施例では、図2に示すLDD領域33を形成することでゲート電極35と活性層(
特にLDD領域33)との間のゲート容量を大きくし、そのゲート容量を特開平10−1
89252号公報の図2のような電位保持のためのコンデンサとして用いている。勿論、
別途コンデンサを形成しても構わないが、本実施例のような構造とすることで電位保持の
ためのコンデンサを用いないで済む。
特に、本発明のEL表示装置をデジタル駆動方式により動作させる場合は、上記電位保
持のためのコンデンサは非常に小さいもので済む。例えばアナログ駆動方式に比べて1/
5程度、さらには1/10程度の容量で済む。具体的な数値はスイッチング用FET及び
電流制御用FETの性能によるため一概には示せないが、5〜30fF(フェムトファラ
ド)もあれば良い。
さらに、図1のようにスイッチング用FETの構造をマルチゲート構造としてオフ電流
値の小さいものとすれば、電位保持のためのコンデンサの必要とする容量はさらに小さい
ものとなる。
また、本実施例では電流制御用FET202をシングルゲート構造で図示しているが、
複数のFETを直列につなげたマルチゲート構造としても良い。さらに、複数のFETを
並列につなげて実質的にチャネル形成領域を複数に分割し、熱の放射を高い効率で行える
ようにした構造としても良い。このような構造は熱による劣化対策として有効である。
次に、38は第1パッシベーション膜であり、膜厚は10nm〜1μm(好ましくは2
00〜500nm)とすれば良い。材料としては、珪素を含む絶縁膜(特に窒化酸化珪素
膜又は窒化珪素膜が好ましい)を用いることができる。また、第1パッシベーション膜3
8に放熱効果を持たせることは有効である。
第1パッシベーション膜38の上には、第2層間絶縁膜(平坦化膜)39を形成し、F
ETによってできる段差の平坦化を行う。第2層間絶縁膜39としては、有機樹脂膜が好
ましく、ポリイミド、ポリアミド、アクリル、BCB(ベンゾシクロブテン)等を用いる
と良い。勿論、十分な平坦化が可能であれば、無機膜を用いても良い。
第2層間絶縁膜39によってFETによる段差を平坦化することは非常に重要である。
後に形成されるEL層は非常に薄いため、段差が存在することによって発光不良を起こす
場合がある。従って、EL層をできるだけ平坦面に形成しうるように画素電極を形成する
前に平坦化しておくことが望ましい。
また、40は反射性が高く、仕事関数の小さい導電膜でなる画素電極(EL素子の陰極
)であり、第2層間絶縁膜39及び第1パッシベーション膜38にコンタクトホール(開
孔)を開けた後、形成された開孔部において電流制御用FET202のドレイン配線37
に接続されるように形成される。画素電極40としてはアルミニウム合金や銅合金など低
抵抗な導電膜を用いることが好ましい。勿論、他の導電膜との積層構造としても良い。
次に、画素電極40の端部(角部)を覆うように絶縁膜41を形成する。画素電極40
の端部に発光層等の有機EL材料が形成されると電界集中により集中的に劣化してしまう
恐れがあるからである。この絶縁膜41は画素と画素との間(画素電極と画素電極との間
)の隙間を埋めるようにして設けられる。
次に発光層42としてEL材料が形成される。EL材料としては無機EL材料と有機E
L材料のどちらを用いても良いが、駆動電圧が低い有機EL材料が好ましい。また、有機
EL材料としては、低分子系(モノマー系)有機EL材料または高分子系(ポリマー系)
有機EL材料のどちらを用いても良い。
モノマー系有機EL材料としては、代表的にはAlq3(トリス−8−キノリライト−
アルミニウム)やDSA(ジスチリルアリーレン誘導体)が知られているが、公知の如何
なる材料を用いても良い。
また、ポリマー系有機EL材料としては、ポリパラフェニレンビニレン(PPV)系、
ポリビニルカルバゾール(PVK)系、ポリフルオレン系などが挙げられる。勿論、公知
の如何なる材料を用いても良い。具体的には、赤色に発光する発光層にはシアノポリフェ
ニレンビニレン、緑色に発光する発光層にはポリフェニレンビニレン、青色に発光する発
光層にはポリフェニレンビニレンもしくはポリアルキルフェニレンを用いれば良い。膜厚
は30〜150nm(好ましくは40〜100nm)とすれば良い。
また、発光層中に蛍光物質(代表的には、クマリン6、ルブレン、ナイルレッド、DC
M、キナクリドン等)を添加して発光中心を蛍光物質に移し、所望の発光得ることも可能
である。公知の蛍光物質は如何なるものを用いても良い。
発光層42としてモノマー系有機EL材料を用いる場合には、真空蒸着法で成膜すれば
良い。また、ポリマー系有機EL材料を用いる場合にはスピンコート法、印刷法、インク
ジェット法もしくはディスペンス法を用いれば良い。但し、ポリマー系有機EL材料を成
膜する際には、処理雰囲気を極力水分の少ない乾燥した不活性雰囲気とすることが望まし
い。本実施形態の場合、ポリマー系有機EL材料をスピンコート法により形成している。
ポリマー系有機EL材料は常圧下で形成されるが、有機EL材料は水分や酸素の存在に
よって容易に劣化してしまうため、形成する際は極力このような要因を排除しておく必要
がある。例えば、ドライ窒素雰囲気、ドライアルゴン雰囲気等が好ましい。そのためには
、発光層の形成装置を、不活性ガスを充填したクリーンブースに設置し、その雰囲気中で
発光層の成膜工程を行うことが望ましい。
以上のようにして発光層42を形成したら、次に正孔注入層43が形成される。正孔注
入層43としては、TPD(トリフェニルアミン誘導体)、CuPc(銅フタロシアニン
)、m−MTDATA(スターバーストアミン)などのモノマー系有機材料またはPED
OT(ポリチオフェン)、PAni(ポリアニリン)
などのポリマー系有機材料を用いる。勿論、無機材料を用いても良い。膜厚は3〜20n
m(好ましくは5〜15nm)で良い。
但し、以上の例は本発明の発光層または正孔注入層として用いることのできる有機材料
の一例であって、これに限定する必要はない。また、ここでは発光層と正孔注入層との組
み合わせを示したが、他にも正孔輸送層、電子注入層、電子輸送層、正孔阻止層もしくは
電子阻止層を組み合わせても良い。
正孔注入層43の上には透明導電膜でなる陽極44が設けられる。本実施形態の場合、
発光層43で生成された光はFETから遠ざかる方向に向かって放射されるため、陽極は
透光性(透明)でなければならない。透明導電膜としては酸化インジウムと酸化スズとの
化合物や酸化インジウムと酸化亜鉛との化合物を用いることができるが、耐熱性の低い発
光層や正孔注入層を形成した後で形成するため、可能な限り低温で成膜できるものが好ま
しい。
陽極44まで形成された時点でEL素子203が完成する。なお、ここでいうEL素子
203は、画素電極(陰極)40、発光層42、正孔注入層43及び陽極44で形成され
たコンデンサを指す。図2に示すように画素電極40は画素の面積にほぼ一致するため、
画素全体がEL素子として機能する。従って、発光の利用効率が非常に高く、明るい画像
表示が可能となる。
ところで、本実施形態では、陽極44の上にさらに第2パッシベーション膜45を設け
ている。第2パッシベーション膜45としては窒化珪素膜または窒化酸化珪素膜が好まし
い。この目的は、外部とEL素子とを遮断することであり、有機EL材料の酸化による劣
化を防ぐ意味と、有機EL材料からの脱ガスを抑える意味との両方を併せ持つ。これによ
りEL表示装置の信頼性が高められる。
また、本発明のEL表示装置は図1のような構造の画素からなる画素部を有し、画素内
における役割に応じて構造の異なるFETが配置されている。これによりオフ電流値の十
分に低いスイッチング用FETと、ホットキャリア注入に強い電流制御用FETとが同じ
画素内に形成でき、高い信頼性を有し、且つ、良好な画像表示が可能な(動作性能の高い
)EL表示装置が得られる。
また、FETの作製に関して、従来知られているICやLSIの技術が全て利用できる
ため、非常に電気特性のばらつきが少ないFETを作製することが可能である。これによ
り画素間においてEL素子の発光特性のばらつきが少なく、色再現性の高いEL表示装置
を作製することができる。
本発明の実施例について図3〜図5を用いて説明する。ここでは、画素部とその周辺に
設けられる駆動回路部のFETを同時に作製する方法について説明する。但し、説明を簡
単にするために、駆動回路に関しては基本単位であるCMOS回路を図示することとする
まず、図3(A)に示すように、P型単結晶シリコン基板300に公知のLOCOS法
(選択酸化法)により酸化シリコンでなるフィールド絶縁膜302を形成する。そして、
n型を付与する不純物元素(以下、n型不純物元素という)を添加し、nウェル302を
形成する。なお、n型不純物元素としては、代表的には周期表の15族に属する元素、典
型的にはリン又は砒素を用いれば良い。
次に、図3(B)に示すように、酸化シリコン膜でなる保護膜303を130nmの厚
さに形成する。この厚さは100〜200nm(好ましくは130〜170nm)の範囲
で選べば良い。また、シリコンを含む絶縁膜であれば他の膜でも良い。この保護膜303
は不純物を添加する際に単結晶シリコン膜がプラズマに曝されないようにするためと、微
妙な濃度制御を可能にするために設ける。
そして、その上にレジストマスク304a〜304cを形成し、保護膜303を介してn
型不純物元素を添加する。なお、本実施例ではフォスフィン(PH3
を質量分離しないでプラズマ励起したプラズマドーピング法を用い、リンを1×1018at
oms/cm3の濃度で添加する。勿論、質量分離を行うイオンインプランテーション法を用い
ても良い。
この工程により形成されるn型不純物領域305、306には、n型不純物元素が2×
1016〜5×1019atoms/cm3(代表的には5×1017〜5×1018atoms/cm3)の濃度で
含まれるようにドーズ量を調節する。
次に、図3(C)に示すように、レジストマスク304a〜304c及び保護膜303を
除去し、熱酸化工程を行うことによりゲート絶縁膜307を形成する。
またこのとき、添加したn型不純物元素の活性化も同時に行なわれる。熱酸化膜は30〜
80nm(好ましくは40〜60nm)の膜厚となるように酸化時間及び酸化温度を調節
すれば良い。
この工程によりn型不純物領域305、306の端部、即ち、n型不純物領域305、
306の周囲に存在するn型不純物元素を添加していない領域との境界部(接合部)が明
確になる。このことは、後にFETが完成した時点において、LDD領域とチャネル形成
領域とが非常に良好な接合部を形成しうることを意味する。
次に、図3(D)に示すように、200〜400nm厚の導電膜を形成し、パターニン
グを行いゲート電極308〜312を形成する。また、ゲート電極は単層の導電膜で形成
しても良いが、必要に応じて二層、三層といった積層膜とすることが好ましい。ゲート電
極の材料としては公知のあらゆる導電膜を用いることができる。ただし、微細加工が可能
、具体的には2μm以下の線幅にパターニング可能な材料が好ましい。
代表的には、タンタル(Ta)、チタン(Ti)、モリブデン(Mo)、タングステン
(W)、クロム(Cr)、シリコン(Si)から選ばれた元素でなる膜、または前記元素
の窒化物膜(代表的には窒化タンタル膜、窒化タングステン膜、窒化チタン膜)、または
前記元素を組み合わせた合金膜(代表的にはMo−W合金、Mo−Ta合金)、または前
記元素のシリサイド膜(代表的にはタングステンシリサイド膜、チタンシリサイド膜)を
用いることができる。勿論、単層で用いても積層して用いても良い。
本実施例では、30nm厚の窒化タングステン(WN)膜と、370nm厚のタングス
テン(W)膜とでなる積層膜を用いる。これはスパッタ法で形成すれば良い。また、スパ
ッタガスとしてXe、Ne等の不活性ガスを添加すると応力による膜はがれを防止するこ
とができる。
またこの時、ゲート電極309、312はそれぞれn型不純物領域305、306の一
部とゲート絶縁膜311を挟んで重なるように形成する。この重なった部分がホットキャ
リア注入を抑制するためのLDD領域となる。
次に、図4(A)に示すように、ゲート電極308〜312をマスクとして自己整合的
にn型不純物元素(本実施例ではリン)を添加する。こうして形成される不純物領域31
3〜319にはn型不純物領域305、306の1/2〜1/10(代表的には1/3〜
1/4)の濃度でリンが添加されるように調節する。
具体的には、1×1016〜5×1018atoms/cm3(典型的には3×1017〜3×1018ato
ms/cm3)の濃度が好ましい。
次に、図4(B)に示すように、レジストマスク320a〜320cを形成し、n型不純
物元素(本実施例ではリン)を添加して高濃度にリンを含む不純物領域321〜327を
形成する。ここでもフォスフィン(PH3)を用いたイオンドープ法で行い、この領域の
リンの濃度は1×1020〜1×1021atoms/cm3(代表的には2×1020〜5×1020ato
ms/cm3)となるように調節する。
この工程によってnチャネル型FETのソース領域もしくはドレイン領域が形成される
が、スイッチング用FETでは、図4(A)の工程で形成したn型不純物領域316〜3
18の一部を残す。この残された領域が、図1におけるスイッチング用FETのLDD領
域15a〜15fに相当する。
次に、図4(C)に示すように、レジストマスク320a〜320cを除去し、新たにレ
ジストマスク328を形成する。そして、p型不純物元素(本実施例ではボロン)を添加
し、高濃度にボロンを含む不純物領域329、330を形成する。ここではジボラン(B
26)を用いたイオンドープ法により3×1020〜3×1021atoms/cm3(代表的には5
×1020〜1×1021atoms/cm3)の濃度となるようにボロンを添加する。
なお、不純物領域329、330には既に1×1020〜1×1021atoms/cm3の濃度で
リンが添加されているが、ここで添加されるボロンはその少なくとも3倍以上の濃度で添
加される。そのため、予め形成されていたn型の不純物領域は完全にP型に反転し、P型
の不純物領域として機能する。
次に、レジストマスク328を除去した後、それぞれの濃度で添加されたn型またはp
型不純物元素を活性化する。活性化手段としては、ファーネスアニール法、レーザーアニ
ール法、またはランプアニール法で行うことができる。本実施例では電熱炉において窒素
雰囲気中、800℃、1時間の熱処理を行う。
なお、上記活性化を行う前にゲート電極308〜312をマスクとして自己整合的にゲ
ート絶縁膜307を除去し、公知のサリサイド工程を行い、FETのソース領域及びドレ
イン領域にシリサイド層を形成しても良い。このとき、シリサイド層を形成するための熱
処理工程を上記活性化で兼ねれば良い。
次に、図4(D)に示すように、第1層間絶縁膜331を形成する。第1層間絶縁膜3
31としては、シリコンを含む絶縁膜を単層で用いるか、その中で組み合わせた積層膜を
用いれば良い。また、膜厚は400nm〜1.5μmとすれば良い。本実施例では、20
0nm厚の窒化酸化シリコン膜の上に800nm厚の酸化シリコン膜を積層した構造とす
る。
さらに、3〜100%の水素を含む雰囲気中で、300〜450℃で1〜12時間の熱
処理を行い水素化処理を行う。この工程は熱的に励起された水素により半導体の不対結合
手を水素終端する工程である。水素化の他の手段として、プラズマ水素化(プラズマによ
り励起された水素を用いる)を行っても良い。
なお、水素化処理は第1層間絶縁膜331を形成する間に入れても良い。即ち、200
nm厚の窒化酸化シリコン膜を形成した後で上記のように水素化処理を行い、その後で残
り800nm厚の酸化シリコン膜を形成しても構わない。
次に、第1層間絶縁膜331に対してコンタクトホールを形成し、ソース配線332〜
335と、ドレイン配線336〜338を形成する。なお、本実施例ではこの電極を、T
i膜を100nm、Tiを含むアルミニウム膜を300nm、Ti膜150nmをスパッ
タ法で連続形成した三層構造の積層膜とする。勿論、他の導電膜でも良い。
次に、50〜500nm(代表的には200〜300nm)の厚さで第1パッシベーシ
ョン膜339を形成する。本実施例では第1パッシベーション膜339として300nm
厚の窒化酸化シリコン膜を用いる。これは窒化シリコン膜で代用しても良い。なお、窒化
酸化シリコン膜の形成に先立ってH2、NH3等水素を含むガスを用いてプラズマ処理を行
うことは有効である。この前処理により励起された水素が第1層間絶縁膜331に供給さ
れ、熱処理を行うことで、第1パッシベーション膜339の膜質が改善される。それと同
時に、第1層間絶縁膜331に添加された水素が下層側に拡散するため、効果的に活性層
を水素化することができる。
次に、図5(A)に示すように有機樹脂からなる第2層間絶縁膜340を形成する。有
機樹脂としてはポリイミド、ポリアミド、アクリル、BCB(ベンゾシクロブテン)等を
使用することができる。特に、第2層間絶縁膜340は平坦化の意味合いが強いので、平
坦性に優れたアクリルが好ましい。本実施例ではFETによって形成される段差を十分に
平坦化しうる膜厚でアクリル膜を形成する。
好ましくは1〜5μm(さらに好ましくは2〜4μm)とすれば良い。
次に、第2層間絶縁膜340及び第1パッシベーション膜339にドレイン配線338
に達するコンタクトホールを形成し、画素電極341を形成する。本実施例では画素電極
341として300nm厚のアルミニウム合金膜(1wt%のチタンを含有したアルミニウ
ム膜)を形成する。
次に、図5(B)に示すように絶縁膜342を形成する。絶縁膜342は100〜30
0nm厚のシリコンを含む絶縁膜もしくは有機樹脂膜をパターニングして形成すれば良い
。この絶縁膜342は画素と画素との間(画素電極と画素電極との間)を埋めるように形
成される。この絶縁膜342は次に形成する発光層等の有機EL材料が画素電極341の
端部を覆わないようにするために設けられる。
次に、発光層343をスピンコート法により形成する。具体的には、発光層343とな
る有機EL材料をクロロフォルム、ジクロロメタン、キシレン、トルエン、テトラヒドロ
フラン等の溶媒に溶かして塗布し、その後、熱処理を行うことにより溶媒を揮発させる。
こうして有機EL材料でなる被膜(発光層)が形成される。本実施例では、緑色に発光す
る発光層としてポリフェニレンビニレンを50nmの厚さに形成する。また、溶媒として
は1,2−ジクロロメタンを用い、80〜150℃のホットプレートで1分の熱処理を行
って揮発させる。
次に、正孔注入層344を20nmの厚さに形成する。本実施例では正孔注入層344
としてポリチオフェン(PEDOT)を水溶液としてスピンコート法により塗布し、10
0〜150℃のホットプレートで1〜5分の熱処理を行って水分を揮発させる。この場合
、ポリフェニレンビニレンは水に溶けないため、発光層343を溶解させることなく正孔
注入層344を形成することが可能である。
なお、正孔注入層344としてその他のポリマー系有機材料やモノマー系有機材料を用
いることも可能である。モノマー系有機材料を用いる場合は、蒸着法を用いて形成すれば
良い。また、無機材料を用いることもできる。
本実施例では発光層及び正孔注入層でなる二層構造とするが、その他に正孔輸送層、電
子注入層、電子輸送層等を設けても構わない。このように組み合わせは既に様々な例が報
告されており、そのいずれの構成を用いても構わない。
発光層343及び正孔注入層344を形成したら、透明導電膜でなる陽極345を12
0nmの厚さに形成する。本実施例では、酸化インジウムに10〜20wt%の酸化亜鉛
を添加した透明導電膜を用いる。成膜方法は、発光層343や正孔注入層344を劣化さ
せないように室温で蒸着法により形成することが好ましい。
陽極345を形成したら、プラズマCVD法により窒化酸化シリコン膜でなる第2パッ
シベーション膜346を300nmの厚さに形成する。このときも成膜温度に留意する必
要がある。成膜温度を下げるにはリモートプラズマCVD法を用いると良い。
こうして図5(B)に示すような構造のアクティブマトリクス基板が完成する。なお、
絶縁膜342を形成した後、パッシベーション膜346を形成するまでの工程をマルチチ
ャンバー方式(またはインライン方式)の薄膜形成装置を用いて、大気解放せずに連続的
に処理することは有効である。
ところで、本実施例のアクティブマトリクス基板は、画素部だけでなく駆動回路部にも
最適な構造のFETを配置することにより、非常に高い信頼性を示し、動作特性も向上し
うる。
まず、極力動作速度を落とさないようにホットキャリア注入を低減させる構造を有する
FETを、駆動回路部を形成するCMOS回路のnチャネル型FET205として用いる
。なお、ここでいう駆動回路としては、シフトレジスタ、バッファ、レベルシフタ、ラッ
チ、サンプリング回路(サンプル及びホールド回路)
、D/Aコンバータなどが含まれる。
本実施例の場合、図5(B)に示すように、nチャネル型FET205は、ソース領域
355、ドレイン領域356、LDD領域357及びチャネル形成領域358を含み、L
DD領域357はゲート絶縁膜307を挟んでゲート電極309と重なっている。この構
造は電流制御用FET202と同一である。
ドレイン領域側のみにLDD領域を形成しているのは、動作速度を落とさないための配
慮である。また、このnチャネル型FET205はオフ電流値をあまり気にする必要はな
く、それよりも動作速度を重視した方が良い。従って、LDD領域357は完全にゲート
電極に重ねてしまい、極力抵抗成分を少なくすることが望ましい。
また、CMOS回路のpチャネル型FET206は、ソース領域329、ドレイン領域
330及びチャネル形成領域359を含む。この場合、ホットキャリア注入による劣化は
殆ど気にならないので、特にLDD領域を設けなくても良いが、設けることも可能である
なお、実際には図5(B)まで完成したら、さらに外気に曝されないように気密性が高
く、脱ガスの少ない保護フィルム(ラミネートフィルム、紫外線硬化樹脂フィルム等)や
透光性のシーリング材でパッケージング(封入)することが好ましい。その際、シーリン
グ材の内部を不活性気体、不活性固体もしくは不活性液体で充填したり、内部に吸湿性材
料(例えば酸化バリウム)を配置するとEL素子の信頼性が向上する。
また、パッケージング等の処理により気密性を高めたら、基板上に形成された素子又は
回路から引き回された端子と外部信号端子とを接続するためのコネクター(フレキシブル
プリントサーキット:FPC)を取り付けて、EL素子を用いた電子装置が完成する。な
お、本明細書中における電子装置には、外部から信号を入力するためのコネクターやその
コネクターに接続された集積回路も含まれるものとする。
また、本実施例のEL表示装置の回路構成例を図7に示す。なお、本実施例ではデジタ
ル駆動を行うための回路構成を示す。本実施例では、ソース側駆動回路701、画素部7
08及びゲート側駆動回路709を有している。なお、本明細書中において、駆動回路部
とはソース側駆動回路およびゲート側駆動回路を含めた総称である。
本実施例では画素部708にスイッチング用FETとしてマルチゲート構造のnチャネ
ル型FETが設けられ、このスイッチング用FETはゲート側駆動回路709に接続され
たゲート配線とソース側駆動回路701に接続されたソース配線との交点に配置されてい
る。また、スイッチング用FETのドレインは電流制御用FETのゲートに電気的に接続
されている。
ソース側駆動回路701は、シフトレジスタ702、バッファ703、ラッチ(A)7
04、バッファ705、ラッチ(B)706、バッファ707を設けている。なお、アナ
ログ駆動の場合はラッチ(A)、(B)の代わりにサンプリング回路(サンプル及びホー
ルド回路)を設ければ良い。また、ゲート側駆動回路709は、シフトレジスタ710、
バッファ711を設けている。
なお、図示していないが、画素部708を挟んでゲート側駆動回路709の反対側にさ
らにゲート側駆動回路を設けても良い。この場合、双方は同じ構造でゲート配線を共有し
ており、片方が壊れても残った方からゲート信号を送って画素部を正常に動作させるよう
な構成とする。
なお、上記構成は、図3〜5に示した作製工程に従ってFETを作製することによって
容易に実現することができる。また、本実施例では画素部と駆動回路部の構成のみ示して
いるが、本実施例の作製工程に従えば、その他にも信号分割回路、D/Aコンバータ、オ
ペアンプ、γ補正回路などの論理回路を同一基板上に形成することが可能であり、さらに
はメモリやマイクロプロセッサ等を形成しうると考えている。
さらに、EL素子を保護するための封入工程まで行った後の本実施例のEL表示装置に
ついて図8(A)、(B)を用いて説明する。なお、必要に応じて図7で用いた符号を引
用する。
図8(A)は、EL素子の封入までを行った状態を示す上面図である。点線で示された
701はソース側駆動回路、708は画素部、709はゲート側駆動回路である。また、
801はカバー材、802は第1シール材、803は第2シール材であり、第1シール材
802で囲まれた内側のカバー材801とアクティブマトリクス基板との間には充填材(
図示せず)が設けられる。
なお、804はソース側駆動回路701及びゲート側駆動回路709に入力される信号
を伝達するための接続配線であり、外部入力端子となるFPC805からビデオ信号やク
ロック信号を受け取る。
ここで、図8(A)をA−A’で切断した断面に相当する断面図を図8(B)
に示す。なお、図8(A)、(B)では同一の部位に同一の符号を用いている。
図8(B)に示すように、単結晶シリコン基板806上には画素部708、ゲート側駆
動回路709が形成されており、画素部708は電流制御用FET202とそのドレイン
に電気的に接続された画素電極341を含む複数の画素により形成される。また、ゲート
側駆動回路709はnチャネル型FET205とpチャネル型FET206とを相補的に
組み合わせたCMOS回路を用いて形成される。
画素電極341はEL素子の陰極として機能する。また、画素電極341の両端には絶
縁膜342が形成され、さらに発光層343、正孔注入層344が形成される。また、そ
の上にはEL素子の陽極345、第2パッシベーション膜346が形成される。
本実施例の場合、陽極345は全画素に共通の配線としても機能し、接続配線804を
経由してFPC805に電気的に接続されている。さらに、画素部708及びゲート側駆
動回路709に含まれる素子は全て第2パッシベーション膜346で覆われている。この
第2パッシベーション膜346は省略することも可能であるが、各素子を外部と遮断する
上で設けた方が好ましい。
次に、第1シール材802をディスペンサー等で形成し、スペーサー(図示せず)を散
布してカバー材801を貼り合わせる。スペーサーはアクティブマトリクス基板とカバー
材801との間の距離を確保するために散布される。そして、第1シール材802の内部
に充填材807を真空注入法等により充填する。以上のプロセスは液晶ディスプレイのセ
ル組み工程で用いられている技術がそのまま使える。なお、第1シール材802としては
、光硬化性樹脂を用いるのが好ましいが、EL層の耐熱性が許せば熱硬化性樹脂を用いて
も良い。また、第1シール材802はできるだけ水分や酸素を透過しない材料であること
が望ましい。さらに、第1シール材802の内部に乾燥剤を添加してあっても良い。
EL素子を覆うようにして設けられた充填材807はカバー材801を接着するための
接着剤としても機能する。充填材807としては、ポリイミド、アクリル、PVC(ポリ
ビニルクロライド)、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)ま
たはEVA(エチレンビニルアセテート)を用いることができる。
この充填材807の内部に乾燥剤(図示せず)を設けておくと、吸湿効果を保ち続けら
れるので好ましい。このとき、乾燥剤は充填材に添加されたものであっても良いし、充填
材に封入されたものであっても良い。また、上記スペーサー(図示せず)として吸湿性の
ある材料を用いることも有効である。但し、本実施例の場合は充填材807の設けられた
方に発光するため、透光性の充填材を用いる必要がある。
また、本実施例ではカバー材801としては、ガラス板、石英板、プラスチック板、F
RP(Fiberglass-Reinforced Plastics)板、PVF(ポリビニルフロライド)フィルム
、マイラーフィルム、ポリエステルフィルムまたはアクリルフィルムを用いることができ
る。本実施例の場合はカバー材801も充填材同様に透光性でなければならない。
次に、充填材807を用いてカバー材801を接着した後、第1シール材802の側面
(露呈面)を覆うように第2シール材803を設ける。第2シール材803は第1シール
材802と同じ材料を用いることができる。
以上のような方式を用いてEL素子を充填材807に封入することにより、EL素子を
外部から完全に遮断することができ、外部から水分や酸素等のEL層の酸化による劣化を
促す物質が侵入することを防ぐことができる。従って、信頼性の高いEL表示装置を作製
することができる。
本実施例では、図2(B)に示した回路図とは異なる構造の画素とした場合の例につい
て図9に示す。なお、本実施例において、901はスイッチング用FET902のソース
配線、903はスイッチング用FET902のゲート配線、904は電流制御用FET、
905はコンデンサ、906、908は電流供給線、907はEL素子とする。
なお、本実施例の場合、電流制御用FET904のゲート容量を電位保持のためのコン
デンサ905として用いる。そのため、実質的に画素内にはコンデンサ905を形成して
いないため点線で示してある。
図9(A)は、二つの画素間で電流供給線906を共通とした場合の例である。即ち、
二つの画素が電流供給線906を中心に線対称となるように形成されている点に特徴があ
る。この場合、電流供給線の本数を減らすことができるため、画素部をさらに高精細化す
ることができる。
また、図9(B)は、電流供給線908をゲート配線903と平行に設けた場合の例で
ある。なお、図9(B)では電流供給線908とゲート配線903とが重ならないように
設けた構造となっているが、両者が異なる層に形成される配線であれば、絶縁膜を挟んで
重なるように設けることもできる。この場合、電流供給線908とゲート配線903とで
専有面積を共有させることができるため、画素部をさらに高精細化することができる。
また、図9(C)は、図9(B)の構造と同様に電流供給線908をゲート配線903
a、903bと平行に設け、さらに、二つの画素を、電流供給線908を中心に線対称とな
るように形成する点に特徴がある。また、電流供給線908をゲート配線903aまたは
903bのいずれか一方と重なるように設けることも有効である。この場合、電流供給線
の本数を減らすことができるため、画素部をさらに高精細化することができる。
なお、本実施例の構成は、実施例1に示したEL表示装置の画素構造として用いること
が可能である。
本実施例では、図1に示した電流制御用FET202の素子構造を異なるものとした例
について図10を用いて説明する。具体的には、LDD領域の配置を異なるものとした例
を示す。なお、図1に示した電流制御用FET202と同一の部分については同一の符号
を付す。
図10(A)に示す電流制御用FET202Aは、図1に示した電流制御用FET20
2からLDD領域33を省略した構造とした例である。図1に示した構造の場合、スイッ
チング用FET201がトリプルゲート構造なのでオフ電流値が極めて小さく、さらにデ
ジタル駆動方式とすれば、電流制御用FET202Aのゲートの電位を保持するためのコ
ンデンサは非常に小さい容量で済む。
従って、本実施例の図10(A)に示すように、ゲート電極35とドレイン領域32と
の間に形成されるゲート容量だけでも十分に電流制御用FET202Aのゲートの電位を
保持することが可能である。
次に、図10(B)に示す電流制御用FET202Bは、ゲート電極35がゲート絶縁
膜を挟んでLDD領域51の一部と重なっている例である。この場合、LDD領域51の
うちゲート電極35に重なっていない部分は抵抗体として機能するためオフ電流値を低減
する効果をもつ。即ち、図10(B)の構造とすることでホットキャリア注入による劣化
の抑制とオフ電流値の低減とを同時に図ることが可能である。
次に、図10(C)に示す電流制御用FET202Cは、図10(B)に示したLDD
領域51がソース領域31側だけでなくドレイン領域32側にも設けられている例である
。本実施例ではLDD領域52とする。このような構造はアナログ駆動方式の際に用いら
れるサンプリング回路のように、電子の流れる方向が入れ替わる(ソース領域とドレイン
領域とが反転する)ような場合に有効な構造である。
従って、図10(C)の構造をスイッチング用FETに用いることも可能である。その
場合も、ホットキャリア注入による劣化の抑制とオフ電流値の低減とを同時に図ることが
可能である。
次に、図10(D)に示す電流制御用FET202Dは、図1に示したLDD領域33
がソース領域31側とドレイン領域32側の両方に設けられている例である。本実施例で
はLDD領域53とする。このような構造はアナログ駆動方式の際に用いられるサンプリ
ング回路のように、電子の流れる方向が入れ替わるような場合に有効な構造である。
なお、本実施例の構成はいずれも実施例1の電流制御用FET202との置き換えが可
能であり、実施例2と組み合わせることも可能である。
本実施例では、本発明のEL表示装置を大型基板(大型ウェハー)を用いて複数個作製
する場合について説明する。説明には図11〜図13に示した上面図を用いる。なお、各
上面図にはA−A’及びB−B’で切った断面図も併記する。
図11(A)は実施例1によって作製されたアクティブマトリクス基板にシール材を形
成した状態である。61はアクティブマトリクス基板であり、第1シール材62が複数箇
所に設けられている。また、第1シール材62は開口部63を確保して形成される。
第1シール材62はフィラー(棒状のスペーサ)を添加したものであっても良い。また
、アクティブマトリクス基板61全体に球状のスペーサ64が散布される。スペーサ64
の散布は第1シール材62の形成前でも後でも良い。いずれにしてもフィラー(図示せず
)もしくはスペーサ64によってアクティブマトリクス基板61とその上のカバー材との
距離を確保することが可能である。
なお、このスペーサ64に吸湿性をもたせることはEL素子の劣化を抑制する上で効果
的である。また、スペーサ64は発光層から発した光を透過する材料でなることが望まし
い。
このシール材62で囲まれた領域65内には画素部及び駆動回路部が含まれている。本
明細書中ではこの画素部及び駆動回路部でなる部分をアクティブマトリクス部と呼ぶ。即
ち、アクティブマトリクス基板61は、画素部及び駆動回路部の組み合わせでなるアクテ
ィブマトリクス部を1枚の大型基板に複数形成してなる。
図11(B)は、アクティブマトリクス基板61にカバー材66を張り合わせた状態で
ある。本明細書中ではアクティブマトリクス基板61、第1シール材62及びカバー材6
6を含むセルをアクティブマトリクスセルと呼ぶ。
以上の張り合わせには液晶のセル組み工程と同様のプロセスを用いれば良い。
また、カバー材66はアクティブマトリクス基板61と同じ面積の透明基板(または透明
フィルム)を用いれば良い。従って、図11(B)の状態では、全てのアクティブマトリ
クス部に共通のカバー材として用いられる。
カバー材66を張り付けたら、アクティブマトリクスセルを分断する。本実施例ではア
クティブマトリクス基板61及びカバー材66を分断するにあたってスクライバーを用い
る。スクライバーとは、基板に細い溝(スクライブ溝)を形成した後でスクライブ溝に衝
撃を与え、スクライブ溝に沿った亀裂を発生させて基板を分断する装置である。
なお、基板を分断する装置としては他にもダイサーが知られている。ダイサーとは、硬
質カッター(ダイシングソーともいう)を高速回転させて基板に当てて分断する装置であ
る。但し、ダイサー使用時は発熱と研磨粉の飛散を防止するためにダイシングソーに水を
噴射する。従って、EL表示装置を作製する場合には水を用いなくても良いスクライバー
を用いることが望ましい。
アクティブマトリクス基板61及びカバー材66にスクライブ溝を形成する順序として
は、まず矢印(a)の方向にスクライブ溝67aを形成し、次に、矢印(b)の方向にスクライ
ブ溝67bを形成する。このとき、開口部63付近を通るスクライブ溝は第1シール材6
2を切断するように形成する。こうすることでアクティブマトリクスセルの端面に開口部
63が現れるため、後の充填材の注入工程が容易となる。
こうしてスクライブ溝を形成したら、シリコーン樹脂等の弾性のあるバーでスクライブ
溝に衝撃を与え、亀裂を発生させてアクティブマトリクス基板61及びカバー材66を分
断する。
図12(A)は1回目の分断後の様子であり、二つのアクティブマトリクス部を含むア
クティブマトリクスセル68、69に分断される。次に、アクティブマトリクス基板61
、第1シール材62及びカバー材66で形成された空間内に真空注入法により充填材70
を注入する。真空注入法は液晶注入の技術として良く知られているので説明は省略する。
このとき、充填材70の粘度は3〜15cpが好ましい。このような粘度の充填材を選択
しても良いし、溶媒等で希釈して所望の粘度としても良い。また、充填材に乾燥剤を添加
した状態で真空注入法を行っても良い。
こうして図12(A)に示すように充填材70が充填される。なお、本実施例では複数
のアクティブマトリクスセルに対して一度に充填材70を充填する方式を示したが、この
ような方式は対角0.5〜1インチ程度の小さなEL表示装置の作製時に好適である。一
方、対角5〜30インチ程度の大きめのEL表示装置を作製する際は、一つずつのアクテ
ィブマトリクスセルに分断してから充填材70を充填すれば良い。
以上のようにして充填材70を充填した後、充填材70を硬化させてアクティブマトリ
クス基板61とカバー材66との密着性をさらに高める。充填材70が紫外線硬化樹脂で
あれば紫外線を照射し、熱硬化性樹脂であれば加熱する。但し、熱硬化性樹脂を用いる場
合は、有機EL材料の耐熱性に留意する必要がある。
次に、再びアクティブマトリクス基板61及びカバー材66にスクライブ溝を形成する
。順序としては、まず矢印(a)の方向にスクライブ溝71aを形成し、次に、矢印(b)の方
向にスクライブ溝71bを形成する。このとき、分断後にアクティブマトリクス基板61
に比べてカバー材66の面積が小さくなるようにスクライブ溝を形成しておく。
こうしてスクライブ溝を形成したら、シリコーン樹脂等の弾性のあるバーでスクライブ
溝に衝撃を与え、亀裂を発生させてアクティブマトリクスセル72〜75に分断する。図
13(A)は2回目の分断後の様子である。さらに、各アクティブマトリクスセル72〜
75にはFPC76を取り付ける。
最後に、図13(B)に示すように、アクティブマトリクスセル72〜75の基板端面
(第1シール材62または充填材70の露呈面)及びFPC76を覆うようにして第2シ
ール材77を形成する。第2シール材77は脱ガスの少ない紫外線硬化樹脂等で形成すれ
ば良い。
以上のプロセスにより図13(B)に示すようなEL表示装置が完成する。以上のよう
に、本実施例を実施することで1枚の基板から複数のEL表示装置を作製することができ
る。例えば、620mm×720mmの基板からは対角13〜14インチのEL表示装置が6
個作製可能であり、対角15〜17インチのEL表示装置が4個作製可能である。従って
、大幅なスループットの向上と製造コストの削減が達成できる。
なお、本実施例のEL表示装置の作製工程は、実施例1〜3のいずれの構成を含むEL
表示装置を作製するにも用いることが可能である。
本実施例では、実施例4において充填材70を用いない場合の例について説明する。本
実施例では、アクティブマトリクスセルを真空下においた後、第1シール材62で囲まれ
た領域内に1〜2気圧に加圧した乾燥した不活性ガスを封入することを特徴とする。不活
性ガスとしては、窒素もしくは希ガス(代表的にはアルゴン、ヘリウムもしくはネオン)
を用いれば良い。
なお、本実施例は実施例4において真空注入する材料を気体とする以外は実施例4のプ
ロセスをそのまま用いることができる。従って、本実施例のEL表示装置の作製工程は、
実施例1〜3のいずれの構成を含むEL表示装置を作製するにも用いることが可能である
実施例1〜5ではEL表示装置を例にして説明してきたが、本発明はアクティブマトリ
クス型のエレクトロクロミクスディスプレイ(ECD)、フィールドエミッションディス
プレイ(FED)または液晶ディスプレイ(LCD)に用いることもできる。
即ち、FETに電気的に発光素子または受光素子を接続した電子装置のすべてに本発明
を用いることが可能である。
図1に示した電子装置においては、第1パッシベーション膜38に窒化珪素膜もしくは
窒化酸化珪素膜を設ける構成とすることが好ましい。
このような構造とすると、スイッチング用TFT201および電流制御用TFT202
が窒化珪素膜もしくは窒化酸化珪素膜で覆われた構造となり、外部からの水分や可動イオ
ンの侵入を効果的に防ぐことができる。
また、第2層間絶縁膜(平坦化膜)39と画素電極40の間に窒化珪素膜もしくはDL
C(ダイヤモンドライクカーボン)膜を設け、さらに第2パッシベーション膜45に窒化
珪素膜もしくはDLC膜を用いることは好ましい。
このような構造とすると、EL素子203が窒化珪素膜もしくはDLC膜で挟まれた構
造となり、外部からの水分や可動イオンの侵入を防ぐだけでなく、酸素の侵入をも効果的
に防ぐことができる。EL素子中の発光層などの有機材料は酸素によって容易に酸化して
劣化するため、本実施例のような構造とすることで大幅に信頼性を向上することができる
以上のように、TFTを保護するための対策とEL素子を保護するための対策を併用し
て施すことで電子装置全体の信頼性を高めることができる。
なお、本実施例の構成は、実施例1〜実施例6のいずれの構成とも自由に組み合わせる
ことが可能である。
本発明を実施して形成されたEL表示装置は、自発光型であるため液晶表示装置に比べ
て明るい場所での視認性に優れ、しかも視野角が広い。従って、様々な電気器具の表示部
として用いることができる。例えば、TV放送等を大画面で鑑賞するには対角30インチ
以上(典型的には40インチ以上)のディスプレイとして本発明のEL表示装置を筐体に
組み込んだディスプレイ(以下、ELディスプレイという)を用いるとよい。
なお、ELディスプレイには、パソコン用ディスプレイ、TV放送受信用ディスプレイ
、広告表示用ディスプレイ等の全ての情報表示用ディスプレイが含まれる。また、その他
にも様々な電気器具の表示部として本発明のEL表示装置を用いることができる。
その様な本発明の電気器具としては、ビデオカメラ、デジタルカメラ、ゴーグル型ディ
スプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カ
ーオーディオ、オーディオコンポ等)、ノート型パーソナルコンピュータ、ゲーム機器、
携帯情報端末(モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等)、
記録媒体を備えた画像再生装置(具体的にはデジタルバーサタイルディスク(DVD)等
の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられ
る。特に、斜め方向から見ることの多い携帯情報端末は視野角の広さが重要視されるため
、EL表示装置を用いることが望ましい。それら電気器具の具体例を図14、図15に示
す。
図14(A)はELディスプレイであり、筐体2001、支持台2002、表示部20
03等を含む。本発明は表示部2003に用いることができる。ELディスプレイは自発
光型であるためバックライトが必要なく、液晶ディスプレイよりも薄い表示部とすること
ができる。
図14(B)はビデオカメラであり、本体2101、表示部2102、音声入力部21
03、操作スイッチ2104、バッテリー2105、受像部2106等を含む。本発明の
EL表示装置は表示部2102に用いることができる。
図14(C)は頭部取り付け型のELディスプレイの一部(右片側)であり、本体22
01、信号ケーブル2202、頭部固定バンド2203、表示部2204、光学系220
5、EL表示装置2206等を含む。本発明はEL表示装置2206に用いることができ
る。
図14(D)は記録媒体を備えた画像再生装置(具体的にはDVD再生装置)
であり、本体2301、記録媒体(DVD等)2302、操作スイッチ2303、表示部
(a)2304、表示部(b)2305等を含む。表示部(a)は主として画像情報を表
示し、表示部(b)は主として文字情報を表示するが、本発明のEL表示装置はこれら表
示部(a)、(b)に用いることができる。なお、記録媒体を備えた画像再生装置には家
庭用ゲーム機器なども含まれる。
図14(E)は携帯型(モバイル)コンピュータであり、本体2401、カメラ部24
02、受像部2403、操作スイッチ2404、表示部2405等を含む。本発明のEL
表示装置は表示部2405に用いることができる。
図14(F)はパーソナルコンピュータであり、本体2501、筐体2502、表示部
2503、キーボード2504等を含む。本発明のEL表示装置は表示部2503に用い
ることができる。
なお、将来的にEL材料の発光輝度が高くなれば、出力した画像情報を含む光をレンズ
等で拡大投影してフロント型もしくはリア型のプロジェクターに用いることも可能となる
また、上記電子装置はインターネットやCATV(ケーブルテレビ)などの電子通信回
線を通じて配信された情報を表示することが多くなり、特に動画情報を表示する機会が増
してきている。EL材料の応答速度は非常に高いため、EL表示装置は動画表示に好まし
いが、画素間の輪郭がぼやけてしまっては動画全体もぼけてしまう。従って、画素間の輪
郭を明瞭にするという本発明のEL表示装置を電子装置の表示部として用いることは極め
て有効である。
また、EL表示装置は発光している部分が電力を消費するため、発光部分が極力少なく
なるように情報を表示することが望ましい。従って、携帯情報端末、特に携帯電話や音響
再生装置のような文字情報を主とする表示部にEL表示装置を用いる場合には、非発光部
分を背景として文字情報を発光部分で形成するように駆動することが望ましい。
ここで図15(A)は携帯電話であり、本体2601、音声出力部2602、音声入力
部2603、表示部2604、操作スイッチ2605、アンテナ2606を含む。本発明
のEL表示装置は表示部2604に用いることができる。なお、表示部2604は黒色の
背景に白色の文字を表示することで携帯電話の消費電力を抑えることができる。
また、図15(B)は音響再生装置、具体的にはカーオーディオであり、本体2701
、表示部2702、操作スイッチ2703、2704を含む。本発明のEL表示装置は表
示部2702に用いることができる。また、本実施例では車載用オーディオを示すが、携
帯型や家庭用の音響再生装置に用いても良い。なお、表示部2704は黒色の背景に白色
の文字を表示することで消費電力を抑えられる。これは携帯型の音響再生装置において特
に有効である。
以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電気器具に用いることが
可能である。また、本実施例の電気器具は実施例1〜7に示したいずれの構成の電子装置
を表示部に用いても良い。

Claims (2)

  1. 画素と、ゲート側駆動回路と、を有し、
    前記画素は、第1のトランジスタと、第2のトランジスタと、EL素子と、を有し、
    前記第1のトランジスタのゲート電極は、第1の配線に電気的に接続され、
    前記第1のトランジスタのソース又はドレインの一方は、第2の配線に電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲート電極に電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、第3の配線に電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記EL素子に電気的に接続され、
    前記第1の配線は、前記ゲート側駆動回路に電気的に接続され、
    前記第3の配線は、前記第1の配線に沿う方向に配置されている領域を有し、
    前記第3の配線は、前記領域において前記第1の配線と絶縁膜を介して重なる領域を有するEL表示装置。
  2. 第1の画素と、第2の画素と、ゲート側駆動回路と、を有し、
    前記第1の画素は、第1のトランジスタと、第2のトランジスタと、第1のEL素子と、を有し、
    前記第2の画素は、第3のトランジスタと、第4のトランジスタと、第2のEL素子と、を有し、
    前記第1のトランジスタのゲート電極は、第1の配線に電気的に接続され、
    前記第1のトランジスタのソース又はドレインの一方は、第2の配線に電気的に接続され、
    前記第1のトランジスタのソース又はドレインの他方は、前記第2のトランジスタのゲート電極に電気的に接続され、
    前記第2のトランジスタのソース又はドレインの一方は、第3の配線に電気的に接続され、
    前記第2のトランジスタのソース又はドレインの他方は、前記第1のEL素子に電気的に接続され、
    前記第3のトランジスタのゲート電極は、第4の配線に電気的に接続され、
    前記第3のトランジスタのソース又はドレインの一方は、前記第2の配線に電気的に接続され、
    前記第3のトランジスタのソース又はドレインの他方は、前記第4のトランジスタのゲート電極に電気的に接続され、
    前記第4のトランジスタのソース又はドレインの一方は、前記第3の配線に電気的に接続され、
    前記第4のトランジスタのソース又はドレインの他方は、前記第2のEL素子に電気的に接続され、
    前記第4の配線は、前記第1の配線に沿う方向に配置されている第1の領域を有し、
    前記第3の配線は、前記第1の配線に沿う方向に配置されている第2の領域を有し、
    前記第3の配線は、前記第2の領域において前記第1の配線と絶縁膜を介して重なる領域を有するEL表示装置。
JP2018003088A 1999-10-29 2018-01-12 El表示装置 Expired - Lifetime JP6313531B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1999307869 1999-10-29
JP30786999 1999-10-29

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2017181865A Division JP6457604B2 (ja) 1999-10-29 2017-09-22 電子装置

Publications (2)

Publication Number Publication Date
JP6313531B2 true JP6313531B2 (ja) 2018-04-18
JP2018063453A JP2018063453A (ja) 2018-04-19

Family

ID=17974148

Family Applications (16)

Application Number Title Priority Date Filing Date
JP2011247237A Withdrawn JP2012083765A (ja) 1999-10-29 2011-11-11 電子装置及び電子装置の作製方法
JP2012121655A Withdrawn JP2012198558A (ja) 1999-10-29 2012-05-29 電子装置
JP2012121654A Expired - Fee Related JP5396511B2 (ja) 1999-10-29 2012-05-29 電子装置
JP2013183711A Expired - Lifetime JP5613806B2 (ja) 1999-10-29 2013-09-05 電子装置
JP2013216130A Withdrawn JP2014063168A (ja) 1999-10-29 2013-10-17 電子装置
JP2014244585A Withdrawn JP2015079264A (ja) 1999-10-29 2014-12-03 電子装置
JP2014244586A Expired - Lifetime JP6013691B2 (ja) 1999-10-29 2014-12-03 電子装置
JP2016031980A Expired - Lifetime JP6131353B2 (ja) 1999-10-29 2016-02-23 El表示装置
JP2016185243A Expired - Lifetime JP6220943B2 (ja) 1999-10-29 2016-09-23 表示装置
JP2016232225A Expired - Lifetime JP6243997B2 (ja) 1999-10-29 2016-11-30 El表示装置
JP2017181865A Expired - Lifetime JP6457604B2 (ja) 1999-10-29 2017-09-22 電子装置
JP2018003087A Expired - Lifetime JP6360635B2 (ja) 1999-10-29 2018-01-12 表示装置
JP2018003088A Expired - Lifetime JP6313531B2 (ja) 1999-10-29 2018-01-12 El表示装置
JP2018118761A Expired - Lifetime JP6403914B1 (ja) 1999-10-29 2018-06-22 El表示装置
JP2018168521A Withdrawn JP2018197882A (ja) 1999-10-29 2018-09-10 電子装置
JP2019193422A Expired - Lifetime JP6644186B1 (ja) 1999-10-29 2019-10-24 El表示装置

Family Applications Before (12)

Application Number Title Priority Date Filing Date
JP2011247237A Withdrawn JP2012083765A (ja) 1999-10-29 2011-11-11 電子装置及び電子装置の作製方法
JP2012121655A Withdrawn JP2012198558A (ja) 1999-10-29 2012-05-29 電子装置
JP2012121654A Expired - Fee Related JP5396511B2 (ja) 1999-10-29 2012-05-29 電子装置
JP2013183711A Expired - Lifetime JP5613806B2 (ja) 1999-10-29 2013-09-05 電子装置
JP2013216130A Withdrawn JP2014063168A (ja) 1999-10-29 2013-10-17 電子装置
JP2014244585A Withdrawn JP2015079264A (ja) 1999-10-29 2014-12-03 電子装置
JP2014244586A Expired - Lifetime JP6013691B2 (ja) 1999-10-29 2014-12-03 電子装置
JP2016031980A Expired - Lifetime JP6131353B2 (ja) 1999-10-29 2016-02-23 El表示装置
JP2016185243A Expired - Lifetime JP6220943B2 (ja) 1999-10-29 2016-09-23 表示装置
JP2016232225A Expired - Lifetime JP6243997B2 (ja) 1999-10-29 2016-11-30 El表示装置
JP2017181865A Expired - Lifetime JP6457604B2 (ja) 1999-10-29 2017-09-22 電子装置
JP2018003087A Expired - Lifetime JP6360635B2 (ja) 1999-10-29 2018-01-12 表示装置

Family Applications After (3)

Application Number Title Priority Date Filing Date
JP2018118761A Expired - Lifetime JP6403914B1 (ja) 1999-10-29 2018-06-22 El表示装置
JP2018168521A Withdrawn JP2018197882A (ja) 1999-10-29 2018-09-10 電子装置
JP2019193422A Expired - Lifetime JP6644186B1 (ja) 1999-10-29 2019-10-24 El表示装置

Country Status (4)

Country Link
US (5) US6580094B1 (ja)
EP (1) EP1096571B1 (ja)
JP (16) JP2012083765A (ja)
KR (1) KR100775959B1 (ja)

Families Citing this family (94)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6617644B1 (en) * 1998-11-09 2003-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
US6909114B1 (en) 1998-11-17 2005-06-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having LDD regions
US6277679B1 (en) 1998-11-25 2001-08-21 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing thin film transistor
US6858898B1 (en) 1999-03-23 2005-02-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US7402467B1 (en) 1999-03-26 2008-07-22 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device
US6580094B1 (en) 1999-10-29 2003-06-17 Semiconductor Energy Laboratory Co., Ltd. Electro luminescence display device
US7112115B1 (en) * 1999-11-09 2006-09-26 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and method of manufacturing the same
TW465122B (en) 1999-12-15 2001-11-21 Semiconductor Energy Lab Light-emitting device
US6750835B2 (en) * 1999-12-27 2004-06-15 Semiconductor Energy Laboratory Co., Ltd. Image display device and driving method thereof
TW521303B (en) 2000-02-28 2003-02-21 Semiconductor Energy Lab Electronic device
US7751600B2 (en) 2000-04-18 2010-07-06 Semiconductor Energy Laboratory Co., Ltd. System and method for identifying an individual
US6611108B2 (en) * 2000-04-26 2003-08-26 Semiconductor Energy Laboratory Co., Ltd. Electronic device and driving method thereof
US6879110B2 (en) 2000-07-27 2005-04-12 Semiconductor Energy Laboratory Co., Ltd. Method of driving display device
US6605826B2 (en) 2000-08-18 2003-08-12 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device and display device
JP3608613B2 (ja) 2001-03-28 2005-01-12 株式会社日立製作所 表示装置
TW548860B (en) 2001-06-20 2003-08-21 Semiconductor Energy Lab Light emitting device and method of manufacturing the same
US7211828B2 (en) 2001-06-20 2007-05-01 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and electronic apparatus
JP4831892B2 (ja) 2001-07-30 2011-12-07 株式会社半導体エネルギー研究所 半導体装置
US7365713B2 (en) 2001-10-24 2008-04-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
JP4149168B2 (ja) 2001-11-09 2008-09-10 株式会社半導体エネルギー研究所 発光装置
CN1245703C (zh) * 2001-12-11 2006-03-15 精工爱普生株式会社 显示装置及其电子机器
KR100498849B1 (ko) * 2001-12-11 2005-07-04 세이코 엡슨 가부시키가이샤 표시 장치 및 전자 기기
TWI280532B (en) * 2002-01-18 2007-05-01 Semiconductor Energy Lab Light-emitting device
US7786496B2 (en) * 2002-04-24 2010-08-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing same
JP4357413B2 (ja) * 2002-04-26 2009-11-04 東芝モバイルディスプレイ株式会社 El表示装置
WO2003091979A1 (fr) 2002-04-26 2003-11-06 Toshiba Matsushita Display Technology Co., Ltd. Procede de commande d'un dispositif d'affichage el
TWI269248B (en) 2002-05-13 2006-12-21 Semiconductor Energy Lab Display device
JP2004140267A (ja) 2002-10-18 2004-05-13 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JPWO2004068446A1 (ja) * 2003-01-27 2006-05-25 東芝松下ディスプレイテクノロジー株式会社 有機elディスプレイの製造方法
US7250930B2 (en) * 2003-02-07 2007-07-31 Hewlett-Packard Development Company, L.P. Transparent active-matrix display
EP1607931B1 (en) 2003-03-26 2014-01-08 Semiconductor Energy Laboratory Co., Ltd. Device substrate and light-emitting device
DE102004002587B4 (de) * 2004-01-16 2006-06-01 Novaled Gmbh Bildelement für eine Aktiv-Matrix-Anzeige
US7253125B1 (en) 2004-04-16 2007-08-07 Novellus Systems, Inc. Method to improve mechanical strength of low-k dielectric film using modulated UV exposure
US7268498B2 (en) 2004-04-28 2007-09-11 Semiconductor Energy Laboratory Co., Ltd. Display device
US7550915B2 (en) * 2004-05-11 2009-06-23 Osram Opto Semiconductors Gmbh Organic electronic device with hole injection
KR100573154B1 (ko) * 2004-06-26 2006-04-24 삼성에스디아이 주식회사 전계 발광 디스플레이 장치 및 이의 제조 방법
KR100699996B1 (ko) * 2004-09-02 2007-03-26 삼성에스디아이 주식회사 회로 측정용 패드를 포함하는 유기전계발광표시장치와 그제조방법
US9659769B1 (en) 2004-10-22 2017-05-23 Novellus Systems, Inc. Tensile dielectric films using UV curing
US7102156B1 (en) * 2004-12-23 2006-09-05 Spansion Llc Advanced Micro Devices, Inc Memory elements using organic active layer
US8889233B1 (en) 2005-04-26 2014-11-18 Novellus Systems, Inc. Method for reducing stress in porous dielectric films
US8980769B1 (en) 2005-04-26 2015-03-17 Novellus Systems, Inc. Multi-station sequential curing of dielectric films
US8454750B1 (en) 2005-04-26 2013-06-04 Novellus Systems, Inc. Multi-station sequential curing of dielectric films
EP1742195A1 (en) * 2005-07-04 2007-01-10 Seiko Epson Corporation Electrochromic display and method of operation
JP2007059209A (ja) * 2005-08-24 2007-03-08 Toyota Industries Corp エレクトロルミネッセンスパネル及びその製造方法
US20070126667A1 (en) * 2005-12-01 2007-06-07 Toshiba Matsushita Display Technology Co., Ltd. El display apparatus and method for driving el display apparatus
KR100711882B1 (ko) * 2006-01-27 2007-04-25 삼성에스디아이 주식회사 유기 전계 발광표시장치 및 그의 제조방법
KR100965022B1 (ko) * 2006-02-20 2010-06-21 도시바 모바일 디스플레이 가부시키가이샤 El 표시 장치 및 el 표시 장치의 구동 방법
US7528448B2 (en) * 2006-07-17 2009-05-05 E.I. Du Pont De Nemours And Company Thin film transistor comprising novel conductor and dielectric compositions
US8465991B2 (en) 2006-10-30 2013-06-18 Novellus Systems, Inc. Carbon containing low-k dielectric constant recovery using UV treatment
US10037905B2 (en) * 2009-11-12 2018-07-31 Novellus Systems, Inc. UV and reducing treatment for K recovery and surface clean in semiconductor processing
US20100267231A1 (en) * 2006-10-30 2010-10-21 Van Schravendijk Bart Apparatus for uv damage repair of low k films prior to copper barrier deposition
US8211510B1 (en) 2007-08-31 2012-07-03 Novellus Systems, Inc. Cascaded cure approach to fabricate highly tensile silicon nitride films
US7815480B2 (en) * 2007-11-30 2010-10-19 Corning Incorporated Methods and apparatus for packaging electronic components
US9050623B1 (en) 2008-09-12 2015-06-09 Novellus Systems, Inc. Progressive UV cure
KR20100043011A (ko) * 2008-10-17 2010-04-27 세이코 엡슨 가부시키가이샤 유기 el 장치, 유기 el 장치의 제조 방법, 전자 기기
WO2012037445A2 (en) 2010-09-17 2012-03-22 Drexel University Novel applications for alliform carbon
US8525407B2 (en) * 2009-06-24 2013-09-03 Semiconductor Energy Laboratory Co., Ltd. Light source and device having the same
KR101267534B1 (ko) * 2009-10-30 2013-05-23 엘지디스플레이 주식회사 유기전계발광소자의 제조방법
US9752932B2 (en) 2010-03-10 2017-09-05 Drexel University Tunable electro-optic filter stack
JP5678487B2 (ja) * 2010-04-09 2015-03-04 ソニー株式会社 有機el表示装置
KR101756656B1 (ko) * 2010-06-25 2017-07-11 엘지디스플레이 주식회사 터치 패널 내장형 유기발광다이오드 표시 장치
KR20120026970A (ko) 2010-09-10 2012-03-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 발광 장치
KR101953724B1 (ko) * 2011-08-26 2019-03-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 모듈, 발광 장치, 발광 모듈의 제작 방법, 발광 장치의 제작 방법
TW201337661A (zh) * 2012-03-02 2013-09-16 Elan Microelectronics Corp 觸控板結構及其製造方法
KR20140029202A (ko) * 2012-08-28 2014-03-10 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR102161078B1 (ko) 2012-08-28 2020-09-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 그 제작 방법
US9625764B2 (en) 2012-08-28 2017-04-18 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic device
JP6179116B2 (ja) * 2013-02-07 2017-08-16 セイコーエプソン株式会社 発光装置及び電子機器
JP6268836B2 (ja) * 2013-09-12 2018-01-31 セイコーエプソン株式会社 発光装置および電子機器
KR102239840B1 (ko) * 2014-04-28 2021-04-14 삼성디스플레이 주식회사 표시장치 및 그 제조방법
JP6432222B2 (ja) 2014-09-03 2018-12-05 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置および電子機器
JP6459316B2 (ja) 2014-09-03 2019-01-30 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置および電子機器
CN107111972B (zh) 2014-10-28 2020-04-28 株式会社半导体能源研究所 功能面板、功能面板的制造方法、模块、数据处理装置
WO2016067144A1 (en) 2014-10-28 2016-05-06 Semiconductor Energy Laboratory Co., Ltd. Display device, manufacturing method of display device, and electronic device
KR102456654B1 (ko) 2014-11-26 2022-10-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
US10134332B2 (en) 2015-03-18 2018-11-20 Semiconductor Energy Laboratory Co., Ltd. Display device, electronic device, and driving method of display device
JP2016206659A (ja) 2015-04-16 2016-12-08 株式会社半導体エネルギー研究所 表示装置および電子機器、並びに表示装置の駆動方法
CN105097828B (zh) * 2015-06-09 2018-11-09 武汉华星光电技术有限公司 Tft基板结构的制作方法及tft基板结构
JP2017026973A (ja) * 2015-07-28 2017-02-02 ソニー株式会社 表示パネル、表示装置、及び、電子機器
CN105185816A (zh) * 2015-10-15 2015-12-23 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
US11600234B2 (en) 2015-10-15 2023-03-07 Ordos Yuansheng Optoelectronics Co., Ltd. Display substrate and driving method thereof
WO2017072920A1 (ja) * 2015-10-29 2017-05-04 双葉電子工業株式会社 有機el表示装置
JP6764248B2 (ja) * 2016-04-26 2020-09-30 株式会社Joled アクティブマトリクス表示装置
US10141544B2 (en) 2016-08-10 2018-11-27 Semiconductor Energy Laboratory Co., Ltd. Electroluminescent display device and manufacturing method thereof
US9847221B1 (en) 2016-09-29 2017-12-19 Lam Research Corporation Low temperature formation of high quality silicon oxide films in semiconductor device manufacturing
KR20180094199A (ko) * 2017-02-14 2018-08-23 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
JP2018141902A (ja) * 2017-02-28 2018-09-13 エルジー ディスプレイ カンパニー リミテッド ゲッター粒状体及び表示装置
CN115735244A (zh) 2019-08-23 2023-03-03 京东方科技集团股份有限公司 像素电路及驱动方法、显示基板及驱动方法、显示装置
US11569482B2 (en) 2019-08-23 2023-01-31 Beijing Boe Technology Development Co., Ltd. Display panel and manufacturing method thereof, display device
KR20220049031A (ko) 2019-08-23 2022-04-20 보에 테크놀로지 그룹 컴퍼니 리미티드 표시장치, 이의 제조방법 및 구동기판
CN116994527A (zh) 2019-08-23 2023-11-03 京东方科技集团股份有限公司 显示装置及其制备方法
EP4020575A4 (en) 2019-08-23 2022-12-14 BOE Technology Group Co., Ltd. DISPLAY DEVICE AND METHOD OF MANUFACTURING IT
US11600681B2 (en) 2019-08-23 2023-03-07 Boe Technology Group Co., Ltd. Display device and manufacturing method thereof
EP4024466A4 (en) 2019-08-27 2022-10-05 BOE Technology Group Co., Ltd. ELECTRONIC DEVICE SUBSTRATE AND METHOD OF MAKING IT, AND ELECTRONIC DEVICE THEREOF

Family Cites Families (98)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52127790A (en) * 1976-04-19 1977-10-26 Sharp Corp Thin film el panel
US4357557A (en) 1979-03-16 1982-11-02 Sharp Kabushiki Kaisha Glass sealed thin-film electroluminescent display panel free of moisture and the fabrication method thereof
JPS5958467A (ja) * 1982-09-28 1984-04-04 富士通株式会社 表示装置
JPS61177395U (ja) 1985-04-22 1986-11-05
US5963288A (en) * 1987-08-20 1999-10-05 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal device having sealant and spacers made from the same material
JPS63155595A (ja) * 1986-12-18 1988-06-28 日本精機株式会社 薄膜el素子
JPS63213289A (ja) 1987-02-28 1988-09-06 アルプス電気株式会社 薄膜el素子
JPH0317627A (ja) * 1989-06-15 1991-01-25 Hitachi Ltd 表示装置
US5661371A (en) * 1990-12-31 1997-08-26 Kopin Corporation Color filter system for light emitting display panels
JP2873632B2 (ja) 1991-03-15 1999-03-24 株式会社半導体エネルギー研究所 半導体装置
JP3223519B2 (ja) 1991-04-26 2001-10-29 日本電気株式会社 半導体装置の製造方法
JP2782020B2 (ja) 1991-05-28 1998-07-30 株式会社半導体エネルギー研究所 液晶電気光学装置およびその作製方法
JP2652108B2 (ja) 1991-09-05 1997-09-10 三菱電機株式会社 電界効果トランジスタおよびその製造方法
JPH0595115A (ja) 1991-10-01 1993-04-16 Nippon Telegr & Teleph Corp <Ntt> Mosトランジスタの製造方法
JPH0538677U (ja) * 1991-10-25 1993-05-25 株式会社小松製作所 カラー薄膜elパネル
JP2716303B2 (ja) * 1991-12-06 1998-02-18 シャープ株式会社 Mos形電界効果トランジスタの製造方法
JP3133140B2 (ja) 1992-04-01 2001-02-05 株式会社半導体エネルギー研究所 表示装置
KR0159123B1 (ko) * 1992-07-15 1999-01-15 사토 후미오 액정표시장치
JP2542473B2 (ja) * 1992-07-24 1996-10-09 シャープ株式会社 薄膜el素子
JP3362413B2 (ja) * 1992-09-11 2003-01-07 株式会社日立製作所 液晶表示装置
JP3318384B2 (ja) * 1993-02-05 2002-08-26 株式会社半導体エネルギー研究所 薄膜トランジスタ及びその作製方法
JPH06267654A (ja) * 1993-03-15 1994-09-22 Fuji Electric Co Ltd エレクトロルミネセンスパネルの製造方法
US5594569A (en) 1993-07-22 1997-01-14 Semiconductor Energy Laboratory Co., Ltd. Liquid-crystal electro-optical apparatus and method of manufacturing the same
US5482896A (en) 1993-11-18 1996-01-09 Eastman Kodak Company Light emitting device comprising an organic LED array on an ultra thin substrate and process for forming same
JP3153065B2 (ja) 1993-12-27 2001-04-03 株式会社半導体エネルギー研究所 半導体集積回路の電極の作製方法
JPH07272848A (ja) 1994-03-29 1995-10-20 Nippondenso Co Ltd エレクトロルミネッセンス素子
US5510633A (en) * 1994-06-08 1996-04-23 Xerox Corporation Porous silicon light emitting diode arrays and method of fabrication
JP3312083B2 (ja) 1994-06-13 2002-08-05 株式会社半導体エネルギー研究所 表示装置
JP3266861B2 (ja) * 1994-06-13 2002-03-18 株式会社半導体エネルギー研究所 アクティブマトリクス装置
US6906383B1 (en) 1994-07-14 2005-06-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacture thereof
US6773971B1 (en) 1994-07-14 2004-08-10 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device having lightly-doped drain (LDD) regions
JP3326013B2 (ja) 1994-07-14 2002-09-17 株式会社半導体エネルギー研究所 半導体装置の作製方法
TW345654B (en) 1995-02-15 1998-11-21 Handotai Energy Kenkyusho Kk Active matrix display device
TW344901B (en) 1995-02-15 1998-11-11 Handotai Energy Kenkyusho Kk Active matrix display device
JP3744980B2 (ja) * 1995-07-27 2006-02-15 株式会社半導体エネルギー研究所 半導体装置
JP4024326B2 (ja) * 1995-09-21 2007-12-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
JPH09114398A (ja) 1995-10-24 1997-05-02 Idemitsu Kosan Co Ltd 有機elディスプレイ
JPH09120262A (ja) * 1995-10-25 1997-05-06 Fuji Electric Co Ltd 表示パネル接続端子部の接続方法
KR100297599B1 (ko) 1995-11-29 2001-09-22 다카노 야스아키 표시장치 및 표시장치의 제조방법
JP3290584B2 (ja) * 1996-02-07 2002-06-10 パイオニア株式会社 有機エレクトロルミネセンス素子
JP3528422B2 (ja) * 1996-04-10 2004-05-17 カシオ計算機株式会社 薄膜トランジスタの製造方法
EP0862156B1 (en) * 1996-09-19 2005-04-20 Seiko Epson Corporation Method of production of a matrix type display device
JP3555141B2 (ja) 1996-09-26 2004-08-18 セイコーエプソン株式会社 表示装置
JPH10134959A (ja) * 1996-10-29 1998-05-22 Sharp Corp 薄膜elパネル
JP3463971B2 (ja) 1996-12-26 2003-11-05 出光興産株式会社 有機アクティブel発光装置
JPH10319872A (ja) * 1997-01-17 1998-12-04 Xerox Corp アクティブマトリクス有機発光ダイオード表示装置
US6462722B1 (en) * 1997-02-17 2002-10-08 Seiko Epson Corporation Current-driven light-emitting display apparatus and method of producing the same
DE69841721D1 (de) * 1997-02-17 2010-07-29 Seiko Epson Corp Anzeigevorrichtung
JP3887826B2 (ja) 1997-03-12 2007-02-28 セイコーエプソン株式会社 表示装置及び電子機器
JPH10312173A (ja) 1997-05-09 1998-11-24 Pioneer Electron Corp 画像表示装置
JP3530341B2 (ja) 1997-05-16 2004-05-24 Tdk株式会社 画像表示装置
JPH10325959A (ja) * 1997-05-26 1998-12-08 Semiconductor Energy Lab Co Ltd 表示装置
JP3541625B2 (ja) * 1997-07-02 2004-07-14 セイコーエプソン株式会社 表示装置及びアクティブマトリクス基板
JP3520396B2 (ja) * 1997-07-02 2004-04-19 セイコーエプソン株式会社 アクティブマトリクス基板と表示装置
JPH1154268A (ja) 1997-08-08 1999-02-26 Sanyo Electric Co Ltd 有機エレクトロルミネッセンスディスプレイ装置
US6388652B1 (en) 1997-08-20 2002-05-14 Semiconductor Energy Laboratory Co., Ltd. Electrooptical device
JPH1165471A (ja) * 1997-08-20 1999-03-05 Semiconductor Energy Lab Co Ltd 電気光学装置
JP3830238B2 (ja) 1997-08-29 2006-10-04 セイコーエプソン株式会社 アクティブマトリクス型装置
JPH1197705A (ja) * 1997-09-23 1999-04-09 Semiconductor Energy Lab Co Ltd 半導体集積回路
JPH11101986A (ja) * 1997-09-26 1999-04-13 Sanyo Electric Co Ltd 表示装置及び表示装置用大基板
JPH11261074A (ja) * 1998-03-13 1999-09-24 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US6369410B1 (en) 1997-12-15 2002-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the semiconductor device
JPH11177105A (ja) * 1997-12-15 1999-07-02 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
TW486581B (en) * 1998-01-06 2002-05-11 Seiko Epson Corp Semiconductor device, substrate for electro-optical device, electro-optical device, electronic equipment, and projection display apparatus
JP4376979B2 (ja) * 1998-01-12 2009-12-02 株式会社半導体エネルギー研究所 半導体装置の作製方法
JPH11214699A (ja) * 1998-01-23 1999-08-06 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
US6559906B1 (en) 1998-01-30 2003-05-06 Hitachi, Ltd. Liquid crystal display device having gate electrode with two conducting layers, one used for self-aligned formation of the TFT semiconductor regions
JPH11231805A (ja) 1998-02-10 1999-08-27 Sanyo Electric Co Ltd 表示装置
JP3980156B2 (ja) 1998-02-26 2007-09-26 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置
JP3805523B2 (ja) * 1998-03-10 2006-08-02 シャープ株式会社 薄膜デバイス
JP3629939B2 (ja) * 1998-03-18 2005-03-16 セイコーエプソン株式会社 トランジスタ回路、表示パネル及び電子機器
JP3452808B2 (ja) * 1998-10-08 2003-10-06 株式会社半導体エネルギー研究所 半導体装置
US6274887B1 (en) * 1998-11-02 2001-08-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method therefor
US6512271B1 (en) * 1998-11-16 2003-01-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US6518594B1 (en) 1998-11-16 2003-02-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor devices
JP3859915B2 (ja) 1998-11-16 2006-12-20 株式会社半導体エネルギー研究所 半導体装置の作製方法
US6277679B1 (en) * 1998-11-25 2001-08-21 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing thin film transistor
US6384804B1 (en) 1998-11-25 2002-05-07 Lucent Techonologies Inc. Display comprising organic smart pixels
EP1020920B1 (en) 1999-01-11 2010-06-02 Sel Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a driver TFT and a pixel TFT on a common substrate
JP2000214800A (ja) * 1999-01-20 2000-08-04 Sanyo Electric Co Ltd エレクトロルミネッセンス表示装置
US6590229B1 (en) * 1999-01-21 2003-07-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and process for production thereof
US6777716B1 (en) 1999-02-12 2004-08-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and method of manufacturing therefor
JP4549475B2 (ja) 1999-02-12 2010-09-22 株式会社半導体エネルギー研究所 半導体装置、電子機器、および半導体装置の作製方法
US6576926B1 (en) 1999-02-23 2003-06-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and fabrication method thereof
US6208392B1 (en) 1999-02-26 2001-03-27 Intel Corporation Metallic standoff for an electro-optical device formed from a fourth or higher metal interconnection layer
US6677613B1 (en) 1999-03-03 2004-01-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of fabricating the same
US7402467B1 (en) * 1999-03-26 2008-07-22 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device
JP3689591B2 (ja) 1999-06-08 2005-08-31 キヤノン株式会社 無線通信装置
TW515109B (en) 1999-06-28 2002-12-21 Semiconductor Energy Lab EL display device and electronic device
US6876145B1 (en) 1999-09-30 2005-04-05 Semiconductor Energy Laboratory Co., Ltd. Organic electroluminescent display device
TW468283B (en) * 1999-10-12 2001-12-11 Semiconductor Energy Lab EL display device and a method of manufacturing the same
JP2001195016A (ja) 1999-10-29 2001-07-19 Semiconductor Energy Lab Co Ltd 電子装置
US6580094B1 (en) 1999-10-29 2003-06-17 Semiconductor Energy Laboratory Co., Ltd. Electro luminescence display device
EP1557438A4 (en) 2002-10-25 2007-05-30 Asahi Kasei Chemicals Corp HARDENER FOR CAPSULE AND COMPOSITION
JP4350627B2 (ja) 2004-09-27 2009-10-21 ソフトバンクモバイル株式会社 ストリーミングデータ受信再生端末
JP5211330B2 (ja) 2007-05-29 2013-06-12 株式会社アシックス 履物の緊締構造
JP5190280B2 (ja) 2008-02-29 2013-04-24 オリジン電気株式会社 液体塗布装置及び液体塗布方法
JP5160396B2 (ja) 2008-12-18 2013-03-13 株式会社日立製作所 半導体装置

Also Published As

Publication number Publication date
JP2018180549A (ja) 2018-11-15
US7279752B2 (en) 2007-10-09
JP2014063168A (ja) 2014-04-10
JP2016105205A (ja) 2016-06-09
JP6360635B2 (ja) 2018-07-18
JP6013691B2 (ja) 2016-10-25
JP2012215885A (ja) 2012-11-08
JP5613806B2 (ja) 2014-10-29
JP6644186B1 (ja) 2020-02-12
JP2014041356A (ja) 2014-03-06
US8017945B2 (en) 2011-09-13
US8648345B2 (en) 2014-02-11
JP6220943B2 (ja) 2017-10-25
EP1096571B1 (en) 2016-08-17
JP2012083765A (ja) 2012-04-26
JP6457604B2 (ja) 2019-01-23
JP6131353B2 (ja) 2017-05-17
JP6403914B1 (ja) 2018-10-10
JP2017076622A (ja) 2017-04-20
JP2018063452A (ja) 2018-04-19
JP2015079264A (ja) 2015-04-23
JP2017027075A (ja) 2017-02-02
JP2015079265A (ja) 2015-04-23
KR20010070173A (ko) 2001-07-25
JP2018197882A (ja) 2018-12-13
US20120061718A1 (en) 2012-03-15
EP1096571A2 (en) 2001-05-02
JP2017227920A (ja) 2017-12-28
JP6243997B2 (ja) 2017-12-06
EP1096571A3 (en) 2009-11-18
KR100775959B1 (ko) 2007-11-16
US6580094B1 (en) 2003-06-17
JP5396511B2 (ja) 2014-01-22
US6809343B2 (en) 2004-10-26
US20050056832A1 (en) 2005-03-17
JP2018063453A (ja) 2018-04-19
US20080029765A1 (en) 2008-02-07
JP2020034929A (ja) 2020-03-05
JP2012198558A (ja) 2012-10-18
US20030201448A1 (en) 2003-10-30

Similar Documents

Publication Publication Date Title
JP6403914B1 (ja) El表示装置
JP6259488B2 (ja) 表示装置
JP2001195016A (ja) 電子装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180117

A871 Explanation of circumstances concerning accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A871

Effective date: 20180117

A975 Report on accelerated examination

Free format text: JAPANESE INTERMEDIATE CODE: A971005

Effective date: 20180207

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20180227

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20180322

R150 Certificate of patent or registration of utility model

Ref document number: 6313531

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

EXPY Cancellation because of completion of term