JP5840267B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP5840267B2
JP5840267B2 JP2014168951A JP2014168951A JP5840267B2 JP 5840267 B2 JP5840267 B2 JP 5840267B2 JP 2014168951 A JP2014168951 A JP 2014168951A JP 2014168951 A JP2014168951 A JP 2014168951A JP 5840267 B2 JP5840267 B2 JP 5840267B2
Authority
JP
Japan
Prior art keywords
transistor
source
electrode
insulating layer
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2014168951A
Other languages
English (en)
Other versions
JP2015029111A (ja
Inventor
山崎 舜平
舜平 山崎
小山 潤
潤 小山
加藤 清
清 加藤
修平 長塚
修平 長塚
隆徳 松嵜
隆徳 松嵜
広樹 井上
広樹 井上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2014168951A priority Critical patent/JP5840267B2/ja
Publication of JP2015029111A publication Critical patent/JP2015029111A/ja
Application granted granted Critical
Publication of JP5840267B2 publication Critical patent/JP5840267B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0425Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a merged floating gate and select transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78645Thin film transistors, i.e. transistors with a channel being at least partly a thin film with multiple gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • H01L29/78693Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate the semiconducting oxide being amorphous
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/20DRAM devices comprising floating-body transistors, e.g. floating-body cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/20Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Dram (AREA)
  • Non-Volatile Memory (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Description

開示する発明は、半導体素子を利用した半導体装置およびその作製方法に関するものであ
る。
半導体素子を利用した記憶装置は、電力の供給がなくなると記憶内容が失われる揮発性の
ものと、電力の供給がなくなっても記憶内容は保持される不揮発性のものとに大別される
揮発性記憶装置の代表的な例としては、DRAM(Dynamic Random Ac
cess Memory)がある。DRAMは、記憶素子を構成するトランジスタを選択
してキャパシタに電荷を蓄積することで、情報を記憶する。
上述の原理から、DRAMでは、情報を読み出すとキャパシタの電荷は失われるため、情
報の読み込みの度に、再度の書き込み動作が必要となる。また、記憶素子を構成するトラ
ンジスタにはオフ状態でのソースとドレイン間のリーク電流(オフ電流)等によって、ト
ランジスタが選択されていない状況でも電荷が流出、または流入するため、データの保持
期間が短い。このため、所定の周期で再度の書き込み動作(リフレッシュ動作)が必要で
あり、消費電力を十分に低減することは困難である。また、電力の供給がなくなると記憶
内容が失われるため、長期間の記憶の保持には、磁性材料や光学材料を利用した別の記憶
装置が必要となる。
揮発性記憶装置の別の例としてはSRAM(Static Random Access
Memory)がある。SRAMは、フリップフロップなどの回路を用いて記憶内容を
保持するため、リフレッシュ動作が不要であり、この点においてはDRAMより有利であ
る。しかし、フリップフロップなどの回路を用いているため、記憶容量あたりの単価が高
くなるという問題がある。また、電力の供給がなくなると記憶内容が失われるという点に
ついては、DRAMと変わるところはない。
不揮発性記憶装置の代表例としては、フラッシュメモリがある。フラッシュメモリは、ト
ランジスタのゲート電極とチャネル形成領域との間にフローティングゲートを有し、当該
フローティングゲートに電荷を保持させることで記憶を行うため、データの保持期間は極
めて長く(半永久的)、揮発性記憶装置で必要なリフレッシュ動作が不要であるという利
点を有している(例えば、特許文献1参照)。
しかし、書き込みの際に生じるトンネル電流によって記憶素子を構成するゲート絶縁層が
劣化するため、所定回数の書き込みによって記憶素子が機能しなくなるという問題が生じ
る。この問題の影響を緩和するために、例えば、各記憶素子の書き込み回数を均一化する
手法が採られるが、これを実現するためには、複雑な周辺回路が必要になってしまう。そ
して、このような手法を採用しても、根本的な寿命の問題が解消するわけではない。つま
り、フラッシュメモリは、情報の書き換え頻度が高い用途には不向きである。
また、フローティングゲートに電荷を保持させるため、または、その電荷を除去するため
には、高い電圧が必要であり、また、そのための回路も必要である。さらに、電荷の保持
、または除去のためには比較的長い時間を要し、書き込み、消去の高速化が容易ではない
という問題もある。
特開昭57−105889号公報
上述の問題に鑑み、開示する発明の一態様では、電力が供給されない状況でも記憶内容の
保持が可能で、かつ、書き込み回数にも制限が無い、新たな構造の半導体装置を提供する
ことを目的の一とする。
開示する発明では、高純度化された酸化物半導体を用いて半導体装置を構成する。高純度
化された酸化物半導体を用いて構成したトランジスタは、リーク電流が極めて小さいため
、長期間にわたって情報を保持することが可能である。
開示する発明の一態様は、ソース線と、ビット線と、信号線と、ワード線と、ソース線と
ビット線との間に、並列に接続されたメモリセルと、ソース線と第1のスイッチング素子
を介して電気的に接続され、且つビット線と第2のスイッチング素子を介して電気的に接
続された第1の駆動回路と、ソース線と第3のスイッチング素子を介して電気的に接続さ
れた第2の駆動回路と、信号線と電気的に接続された第3の駆動回路と、ワード線と電気
的に接続された第4の駆動回路と、を有し、メモリセルは、第1のゲート電極、第1のソ
ース電極、および第1のドレイン電極を有する第1のトランジスタと、第2のゲート電極
、第2のソース電極、および第2のドレイン電極を有する第2のトランジスタと、容量素
子と、を有し、第1のトランジスタは、酸化物半導体以外の半導体材料を用いて構成され
、第2のトランジスタは、酸化物半導体材料を含んで構成され、第1のゲート電極と、第
2のソース電極または第2のドレイン電極の一方と、容量素子の電極の一方とは、電気的
に接続され、ソース線と、第1のソース電極と、第2のソース電極または第2のドレイン
電極の他方とは、電気的に接続され、ビット線と、第1のドレイン電極とは、電気的に接
続され、信号線と、第2のゲート電極とは、電気的に接続され、ワード線と、容量素子の
電極の他方とは電気的に接続された半導体装置である。
開示する発明の一態様は、ソース線と、ビット線と、信号線と、ワード線と、ソース線と
ビット線との間に、並列に接続されたメモリセルと、ソース線と第1のスイッチング素子
を介して電気的に接続され、且つビット線と第2のスイッチング素子を介して電気的に接
続された第1の駆動回路と、ビット線と第3のスイッチング素子を介して電気的に接続さ
れた第2の駆動回路と、信号線と電気的に接続された第3の駆動回路と、ワード線と電気
的に接続された第4の駆動回路と、を有し、メモリセルは、第1のゲート電極、第1のソ
ース電極、および第1のドレイン電極を有する第1のトランジスタと、第2のゲート電極
、第2のソース電極、および第2のドレイン電極を有する第2のトランジスタと、容量素
子と、を有し、第1のトランジスタは、酸化物半導体以外の半導体材料を用いて構成され
、第2のトランジスタは、酸化物半導体材料を含んで構成され、第1のゲート電極と、第
2のソース電極または第2のドレイン電極の一方と、容量素子の電極の一方とは、電気的
に接続され、ソース線と、第1のソース電極とは、電気的に接続され、ビット線と、第2
のソース電極または第2のドレイン電極の他方と、第1のドレイン電極とは、電気的に接
続され、信号線と、第2のゲート電極とは、電気的に接続され、ワード線と、容量素子の
電極の他方とは電気的に接続された半導体装置である。
開示する発明の他の一態様は、n(nは自然数)本のビット線と、n2(n2はn/2以
上の最小の自然数)本のソース線と、m(mは自然数)本の信号線と、m本のワード線と
、ソース線とビット線との間に、並列に接続されたm×n個のメモリセルと、ソース線と
第1のスイッチング素子を介して電気的に接続され、且つビット線と第2のスイッチング
素子を介して電気的に接続された第1の駆動回路と、ビット線と第3のスイッチング素子
を介して電気的に接続された第2の駆動回路と、信号線と電気的に接続された第3の駆動
回路と、ワード線と電気的に接続された第4の駆動回路と、を有し、ソース線は、同じ行
で隣り合う2つのメモリセルで共有され、メモリセルは、第1のゲート電極、第1のソー
ス電極、および第1のドレイン電極を有する第1のトランジスタと、第2のゲート電極、
第2のソース電極、および第2のドレイン電極を有する第2のトランジスタと、容量素子
と、を有し、第1のトランジスタは、酸化物半導体以外の半導体材料を用いて構成され、
第2のトランジスタは、酸化物半導体材料を含んで構成され、第1のゲート電極と、第2
のソース電極または第2のドレイン電極の一方と、容量素子の電極の一方とは、電気的に
接続され、ソース線と、第1のソース電極とは、電気的に接続され、ビット線と、第1の
ドレイン電極と、第2のソース電極または第2のドレイン電極の他方とは、電気的に接続
され、信号線と、第2のゲート電極とは、電気的に接続され、ワード線と、容量素子の電
極の他方とは電気的に接続された半導体装置である。
上記において、第1のスイッチング素子の制御信号は、情報の書き込み時にデアサートさ
れ、読み出し時にアサートされ、第2のスイッチング素子の制御信号は、情報の書き込み
時にデアサートされ、読み出し時にアサートされ、第3のスイッチング素子の制御信号は
、情報の書き込み時にアサートされ、読み出し時にデアサートされる、構成とすることが
できる。
また、上記において、第1のトランジスタは、酸化物半導体以外の半導体材料が用いられ
た第1のチャネル形成領域と、チャネル形成領域を挟むように設けられた不純物領域と、
チャネル形成領域上の第1のゲート絶縁層と、第1のゲート絶縁層上の第1のゲート電極
と、不純物領域と電気的に接続された第1のソース電極および第1のドレイン電極と、を
有する構成とすることができる。また、酸化物半導体以外の半導体材料に単結晶シリコン
を用いる構成とすることができる。また、第1のトランジスタは、第2のトランジスタよ
り動作が高速であることが好ましい。
また、上記において、第2のトランジスタは、第1のトランジスタの上方の第2のソース
電極および第2のドレイン電極と、酸化物半導体材料が用いられ、第2のソース電極およ
び第2のドレイン電極と電気的に接続された第2のチャネル形成領域と、第2のチャネル
形成領域上の第2のゲート絶縁層と、第2のゲート絶縁層上の第2のゲート電極と、を有
する構成とすることができる。
また、上記において、容量素子は、第2のソース電極または第2のドレイン電極と、酸化
物半導体層と、第2のゲート絶縁層と、第2のゲート絶縁層上の容量素子用電極と、によ
って構成することができる。
なお、上記においては、酸化物半導体材料を用いてトランジスタを構成しているが、開示
する発明はこれに限定されない。酸化物半導体材料と同等のオフ電流特性が実現できる材
料、例えば、炭化シリコンをはじめとするワイドギャップ材料(より具体的には、例えば
、エネルギーギャップEgが3eVより大きい半導体材料)などを適用しても良い。
なお、本明細書等において「上」や「下」の用語は、構成要素の位置関係が「直上」また
は「直下」であることを限定するものではない。例えば、「ゲート絶縁層上のゲート電極
」の表現であれば、ゲート絶縁層とゲート電極との間に他の構成要素を含むものを除外し
ない。また、「上」「下」の用語は説明の便宜のために用いる表現に過ぎず、特に言及す
る場合を除き、その上下を入れ替えたものも含む。
また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限
定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、
その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配
線」が一体となって形成されている場合なども含む。
また、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や
、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため
、本明細書においては、「ソース」や「ドレイン」の用語は、入れ替えて用いることがで
きるものとする。
なお、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの
」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの
」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。
例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタ
などのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有す
る素子などが含まれる。
酸化物半導体を用いたトランジスタはオフ電流が極めて小さいため、これを用いることに
より極めて長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動
作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能となる
ため、消費電力を十分に低減することができる。また、電力の供給がない場合であっても
、長期にわたって記憶内容を保持することが可能である。
また、開示する発明に係る半導体装置では、情報の書き込みに高い電圧を必要とせず、素
子の劣化の問題もない。例えば、従来の不揮発性メモリのように、浮遊ゲートへの電子の
注入や、浮遊ゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁層の劣化と
いった問題が全く生じない。すなわち、開示する発明に係る半導体装置では、従来の不揮
発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上す
る。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行われるた
め、高速な動作も容易に実現しうる。また、情報を消去するための動作が不要であるとい
うメリットもある。
また、酸化物半導体以外の材料を用いたトランジスタは、十分な高速動作が可能であるた
め、これを、酸化物半導体を用いたトランジスタと組み合わせて用いることにより、半導
体装置の動作(例えば、情報の読み出し動作)の高速性を十分に確保することができる。
また、酸化物半導体以外の材料を用いたトランジスタにより、高速動作が要求される各種
回路(論理回路、駆動回路など)を好適に実現することが可能である。
このように、酸化物半導体以外の材料を用いたトランジスタと、酸化物半導体を用いたト
ランジスタとを一体に備えることで、これまでにない特徴を有する半導体装置を実現する
ことができる。
半導体装置の回路図 半導体装置の回路図 タイミングチャート図 半導体装置の回路図 半導体装置の回路図 半導体装置の回路図 タイミングチャート図 半導体装置の断面図および平面図 半導体装置の作製工程に係る断面図 半導体装置の作製工程に係る断面図 半導体装置の断面図および平面図 半導体装置の作製工程に係る断面図 半導体装置の断面図および平面図 半導体装置の作製工程に係る断面図 半導体装置の作製工程に係る断面図 半導体装置の断面図および平面図 半導体装置の平面図 半導体装置を用いた電子機器を説明するための図 メモリウィンドウ幅の調査結果を示す図 酸化物半導体を用いたトランジスタの特性を示す図 酸化物半導体を用いたトランジスタの特性評価用回路図 酸化物半導体を用いたトランジスタの特性評価用タイミングチャート 酸化物半導体を用いたトランジスタの特性を示す図 酸化物半導体を用いたトランジスタの特性を示す図 半導体装置の断面図及び平面図。 半導体装置の作製工程に係る断面図。
本発明の実施の形態の一例について、図面を用いて以下に説明する。但し、本発明は以下
の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および
詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下
に示す実施の形態の記載内容に限定して解釈されるものではない。
なお、図面等において示す各構成の、位置、大きさ、範囲などは、理解の簡単のため、実
際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は、必
ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
なお、本明細書等における「第1」、「第2」、「第3」などの序数は、構成要素の混同
を避けるために付すものであり、数的に限定するものではないことを付記する。
(実施の形態1)
本実施の形態では、開示する発明の一態様に係る半導体装置の回路構成およびその動作に
ついて、図1を参照して説明する。なお、回路図においては、酸化物半導体を用いたトラ
ンジスタであることを示すために、OSの符号を併せて付す場合がある。
図1(A−1)に示す半導体装置において、第1の配線(1st Line)とトランジ
スタ160のソース電極とは、電気的に接続され、第2の配線(2nd Line)とト
ランジスタ160のドレイン電極とは、電気的に接続されている。そして、トランジスタ
160のゲート電極と、トランジスタ162のソース電極またはドレイン電極の一方は、
容量素子164の電極の一方と電気的に接続されている。また、第3の配線(3rd L
ine)とトランジスタ162のソース電極またはドレイン電極の他方とは、電気的に接
続され、第4の配線(4th Line)と、トランジスタ162のゲート電極とは、電
気的に接続されている。また、第5の配線(5th Line)と、容量素子164の電
極の他方は電気的に接続されている。
ここで、トランジスタ162には、酸化物半導体を用いたトランジスタが適用される。酸
化物半導体を用いたトランジスタは、オフ電流が極めて小さいという特徴を有している。
このため、トランジスタ162をオフ状態とすることで、トランジスタ160のゲート電
極の電位を極めて長時間にわたって保持することが可能である。そして、容量素子164
を有することにより、トランジスタ160のゲート電極に与えられた電荷の保持が容易に
なり、また、保持された情報の読み出しが容易になる。なお、酸化物半導体を用いたトラ
ンジスタ162は、チャネル長(L)を10nm以上1000nm以下としているため、
消費電力が小さく、動作速度もきわめて高いという特徴を有する。
図1(A−1)に示す半導体装置では、トランジスタ160のゲート電極の電位が保持可
能という特徴を生かすことで、次のように、情報の書き込み、保持、読み出しが可能であ
る。
はじめに、情報の書き込みおよび保持について説明する。まず、第4の配線の電位を、ト
ランジスタ162がオン状態となる電位にして、トランジスタ162をオン状態とする。
これにより、第3の配線の電位が、トランジスタ160のゲート電極、および容量素子1
64に与えられる。すなわち、トランジスタ160のゲート電極には、所定の電荷が与え
られる(書き込み)。ここでは、異なる二つの電位レベルを与える電荷(以下Lowレベ
ル電荷、Highレベル電荷という)のいずれかが与えられるものとする。その後、第4
の配線の電位を、トランジスタ162がオフ状態となる電位にして、トランジスタ162
をオフ状態とすることにより、トランジスタ160のゲート電極に与えられた電荷が保持
される(保持)。
トランジスタ162のオフ電流は極めて小さいから、トランジスタ160のゲート電極の
電荷は長時間にわたって保持される。
次に、情報の読み出しについて説明する。第1の配線に所定の電位(定電位)を与えた状
態で、第5の配線に適切な電位(読み出し電位)を与えると、トランジスタ160のゲー
ト電極に保持された電荷量に応じて、第2の配線は異なる電位をとる。一般に、トランジ
スタ160をnチャネル型とすると、トランジスタ160のゲート電極にHighレベル
電荷が与えられている場合の見かけのしきい値Vth_Hは、トランジスタ160のゲー
ト電極にLowレベル電荷が与えられている場合の見かけのしきい値Vth_Lより低く
なるためである。ここで、見かけのしきい値電圧とは、トランジスタ160を「オン状態
」とするために必要な第5の配線の電位をいうものとする。したがって、第5の配線の電
位をVth_HとVth_Lの中間の電位Vとすることにより、トランジスタ160の
ゲート電極に与えられた電荷を判別できる。例えば、書き込みにおいて、Highレベル
電荷が与えられていた場合には、第5の配線の電位がV(>Vth_H)となれば、ト
ランジスタ160は「オン状態」となる。Lowレベル電荷が与えられていた場合には、
第5の配線の電位がV(<Vth_L)となっても、トランジスタ160は「オフ状態
」のままである。このため、第2の配線の電位を見ることで、保持されている情報を読み
出すことができる。
なお、メモリセルをアレイ状に配置して用いる場合、所望のメモリセルの情報のみを読み
出せることが必要になる。このように、所定のメモリセルの情報を読み出し、それ以外の
メモリセルの情報を読み出さないようにするには、各メモリセル間でトランジスタ160
がそれぞれ並列に接続されている場合には、読み出しの対象ではないメモリセルの第5の
配線に対して、ゲート電極の状態にかかわらずトランジスタ160が「オフ状態」となる
ような電位、つまり、Vth_Hより小さい電位を第5の配線に与えればよい。また、各
メモリセル間でトランジスタ160がそれぞれ直列に接続されている場合には、読み出し
の対象ではないメモリセルの第5の配線に対して、ゲート電極の状態にかかわらずトラン
ジスタ160が「オン状態」となるような電位、つまり、Vth_Lより大きい電位を第
5の配線に与えればよい。
次に、情報の書き換えについて説明する。情報の書き換えは、上記情報の書き込みおよび
保持と同様に行われる。つまり、第4の配線の電位を、トランジスタ162がオン状態と
なる電位にして、トランジスタ162をオン状態とする。これにより、第3の配線の電位
(新たな情報に係る電位)が、トランジスタ160のゲート電極および容量素子164に
与えられる。その後、第4の配線の電位を、トランジスタ162がオフ状態となる電位に
して、トランジスタ162をオフ状態とすることにより、トランジスタ160のゲート電
極は、新たな情報に係る電荷が与えられた状態となる。
このように、開示する発明に係る半導体装置は、再度の情報の書き込みによって直接的に
情報を書き換えることが可能である。このためフラッシュメモリなどにおいて必要とされ
る高い電圧を用いてのフローティングゲートからの電荷の引き抜きが不要であり、消去動
作に起因する動作速度の低下を抑制することができる。つまり、半導体装置の高速動作が
実現される。
なお、トランジスタ162のソース電極またはドレイン電極は、トランジスタ160のゲ
ート電極と電気的に接続されることにより、不揮発性メモリ素子として用いられるフロー
ティングゲート型トランジスタのフローティングゲートと同等の作用を奏する。このため
、図中、トランジスタ162のソース電極またはドレイン電極とトランジスタ160のゲ
ート電極が電気的に接続される部位をフローティングゲート部FGと呼ぶ場合がある。ト
ランジスタ162がオフの場合、当該フローティングゲート部FGは絶縁体中に埋設され
たものと見ることができ、フローティングゲート部FGには電荷が保持される。酸化物半
導体を用いたトランジスタ162のオフ電流は、シリコンなどで形成されるトランジスタ
の10万分の1以下であるため、トランジスタ162のリークによる、フローティングゲ
ート部FGに蓄積される電荷の消失を無視することが可能である。つまり、酸化物半導体
を用いたトランジスタ162により、電力の供給が無くても情報の保持が可能な不揮発性
の記憶装置を実現することが可能である。
例えば、トランジスタ162の室温でのオフ電流が10zA/μm(1zA(ゼプトアン
ペア)は1×10−21A)以下であり、容量素子164の容量値が10fF程度である
場合には、少なくとも10秒以上のデータ保持が可能である。なお、当該保持時間が、
トランジスタ特性や容量値によって変動することはいうまでもない。
また、この場合、従来のフローティングゲート型トランジスタにおいて指摘されているゲ
ート絶縁膜(トンネル絶縁膜)の劣化という問題が存在しない。つまり、従来問題とされ
ていた、電子をフローティングゲートに注入する際のゲート絶縁膜の劣化という問題を解
消することができる。これは、原理的な書き込み回数の制限が存在しないことを意味する
ものである。また、従来のフローティングゲート型トランジスタにおいて書き込みや消去
の際に必要であった高電圧も不要である。
図1(A−1)に示す半導体装置は、当該半導体装置を構成するトランジスタなどの要素
が抵抗および容量を含むものとして、図1(A−2)のように考えることが可能である。
つまり、図1(A−2)では、トランジスタ160および容量素子164が、それぞれ、
抵抗および容量を含んで構成されると考えていることになる。R1およびC1は、それぞ
れ、容量素子164の抵抗値および容量値であり、抵抗値R1は、容量素子164を構成
する絶縁層による抵抗値に相当する。また、R2およびC2は、それぞれ、トランジスタ
160の抵抗値および容量値であり、抵抗値R2はトランジスタ160がオン状態の時の
ゲート絶縁層による抵抗値に相当し、容量値C2はいわゆるゲート容量(ゲート電極と、
ソース電極またはドレイン電極との間に形成される容量、及び、ゲート電極とチャネル形
成領域との間に形成される容量)値に相当する。
トランジスタ162がオフ状態にある場合のソース電極とドレイン電極の間の抵抗値(実
効抵抗とも呼ぶ)をROSとすると、トランジスタ162のゲートリークが十分に小さい
条件において、R1がROS以上であり、且つR2がROS以上である場合には、電荷の
保持期間(情報の保持期間ということもできる)は、主としてトランジスタ162のオフ
電流によって決定されることになる。
逆に、当該条件を満たさない場合には、トランジスタ162のオフ電流が十分に小さくと
も、保持期間を十分に確保することが困難になる。トランジスタ162のオフ電流以外の
リーク電流(例えば、ソース電極とゲート電極の間において生じるリーク電流等)が大き
いためである。このことから、本実施の形態において開示する半導体装置は、上述の関係
を満たすものであることが望ましいといえる。
一方で、C1とC2は、C1がC2以上であることが望ましい。C1を大きくすることで
、第5の配線によってフローティングゲート部FGの電位を制御する際(例えば、読み出
しの際)に、第5の配線の電位の変動を低く抑えることができるためである。
上述の関係を満たすことで、より好適な半導体装置を実現することが可能である。なお、
R1およびR2は、トランジスタ160やトランジスタ162のゲート絶縁層によって制
御される。C1およびC2についても同様である。よって、ゲート絶縁層の材料や厚さな
どを適宜設定し、上述の関係を満たすようにすることが望ましい。
本実施の形態で示す半導体装置においては、フローティングゲート部FGが、フラッシュ
メモリ等のフローティングゲート型のトランジスタのフローティングゲートと同等の作用
をするが、本実施の形態のフローティングゲート部FGは、フラッシュメモリ等のフロー
ティングゲートと本質的に異なる特徴を有する。フラッシュメモリでは、コントロールゲ
ートに印加される電圧が高いため、その電位の影響が、隣接するセルのフローティングゲ
ートにおよぶことを防ぐために、セルとセルとの間隔をある程度保つ必要が生じる。この
ことは、半導体装置の高集積化を阻害する要因の一つである。そして、当該要因は、高電
界をかけてトンネル電流を発生させるというフラッシュメモリの根本的な原理に起因する
ものである。
また、フラッシュメモリの上記原理によって、絶縁膜の劣化が進行し、書き換え回数の限
界(10〜10回程度)という別の問題も生じる。
開示する発明に係る半導体装置は、酸化物半導体を用いたトランジスタのスイッチングに
よって動作し、上述のようなトンネル電流による電荷注入の原理を用いない。すなわち、
フラッシュメモリのような、電荷を注入するための高電界が不要である。これにより、隣
接セルに対する、コントロールゲートによる高電界の影響を考慮する必要がないため、高
集積化が容易になる。
また、トンネル電流による電荷の注入を用いないため、メモリセルの劣化の原因が存在し
ない。つまり、フラッシュメモリと比較して高い耐久性および信頼性を有することになる
また、高電界が不要であり、大型の周辺回路(昇圧回路など)が不要である点も、フラッ
シュメモリに対するアドバンテージである。
なお、容量素子164を構成する絶縁層の比誘電率εr1と、トランジスタ160を構成
する絶縁層の比誘電率εr2とを異ならせる場合には、容量素子164を構成する絶縁層
の面積S1と、トランジスタ160においてゲート容量を構成する絶縁層の面積S2とが
、2×S2がS1以上(望ましくはS2がS1以上)を満たしつつ、C1がC2以上を実
現することが容易である。すなわち、容量素子164を構成する絶縁層の面積を小さくし
つつ、C1をC2以上とすることが容易である。具体的には、例えば、容量素子164を
構成する絶縁層においては、酸化ハフニウムなどのhigh−k材料でなる膜、または酸
化ハフニウムなどのhigh−k材料でなる膜と酸化物半導体でなる膜との積層構造を採
用してεr1を10以上、好ましくは15以上とし、ゲート容量を構成する絶縁層におい
ては、酸化シリコンを採用して、εr2=3〜4とすることができる。
このような構成を併せて用いることで、開示する発明に係る半導体装置の、より一層の高
集積化が可能である。
なお、上記説明は、電子を多数キャリアとするn型トランジスタ(nチャネル型トランジ
スタ)を用いる場合についてのものであるが、n型トランジスタに代えて、正孔を多数キ
ャリアとするp型トランジスタを用いることができるのはいうまでもない。
以上示したように、開示する発明の一態様の半導体装置は、オフ状態でのソースとドレイ
ン間のリーク電流(オフ電流)が少ない書き込み用トランジスタ、該書き込み用トランジ
スタと異なる半導体材料を用いた読み出し用トランジスタ及び容量素子を含む不揮発性の
メモリセルを有している。
書き込み用トランジスタのオフ電流は、使用時の温度(例えば、25℃)で100zA(
1×10−19A)以下、好ましくは10zA(1×10−20A)以下、さらに好まし
くは、1zA(1×10−21A)以下であることが望ましい。通常のシリコンでは、上
述のように低いオフ電流を得ることは困難であるが、酸化物半導体を適切な条件で加工し
て得られたトランジスタにおいては達成しうる。このため、書き込み用トランジスタとし
て、酸化物半導体を含むトランジスタを用いることが好ましい。
さらに酸化物半導体を用いたトランジスタはサブスレッショルドスイング値(S値)が小
さいため、比較的移動度が低くてもスイッチング速度を十分大きくすることが可能である
。よって、該トランジスタを書き込み用トランジスタとして用いることで、フローティン
グゲート部FGに与えられる書き込みパルスの立ち上がりを極めて急峻にすることができ
る。また、オフ電流が小さいため、フローティングゲート部FGに保持させる電荷量を少
なくすることが可能である。つまり、酸化物半導体を用いたトランジスタを書き込み用ト
ランジスタとして用いることで、情報の書き換えを高速に行うことができる。
読み出し用トランジスタとしては、オフ電流についての制限はないが、読み出しの速度を
高くするために、高速で動作するトランジスタを用いるのが望ましい。例えば、読み出し
用トランジスタとしてスイッチング速度が1ナノ秒以下のトランジスタを用いるのが好ま
しい。
メモリセルへの情報の書き込みは、書き込み用トランジスタをオン状態とすることにより
、書き込み用トランジスタのソース電極またはドレイン電極の一方と、容量素子の電極の
一方と、読み出し用トランジスタのゲート電極とが電気的に接続されたノードに電位を供
給し、その後、書き込み用トランジスタをオフ状態とすることにより、ノードに所定量の
電荷を保持させることで行う。ここで、書き込み用トランジスタのオフ電流は極めて小さ
いため、ノードに供給された電荷は長時間にわたって保持される。オフ電流が例えば実質
的に0であれば、従来のDRAMで必要とされたリフレッシュ動作が不要となるか、また
は、リフレッシュ動作の頻度を極めて低く(例えば、一ヶ月乃至一年に一度程度)するこ
とが可能となり、半導体装置の消費電力を十分に低減することができる。
また、メモリセルへの再度の情報の書き込みによって直接的に情報を書き換えることが可
能である。このためフラッシュメモリなどにおいて必要とされる消去動作が不要であり、
消去動作に起因する動作速度の低下を抑制することができる。つまり、半導体装置の高速
動作が実現される。また、従来のフローティングゲート型トランジスタで書き込みや消去
の際に必要とされた高い電圧を必要としないため、半導体装置の消費電力をさらに低減す
ることができる。本実施の形態に係るメモリセルに印加される電圧(メモリセルの各端子
に同時に印加される電位の最大のものと最小のものの差)の最大値は、2段階(1ビット
)の情報を書き込む場合、一つのメモリセルにおいて、5V以下、好ましくは3V以下で
ある。
開示する発明に係る半導体装置に配置されるメモリセルは、書き込み用トランジスタと、
読み出し用トランジスタと、容量素子とを少なくとも含んでいればよく、また、容量素子
の面積は小さくても動作可能である。したがって、メモリセルあたりの面積を、例えば、
1メモリセルあたり6つのトランジスタを必要とするSRAMと比較して、十分に小さく
することが可能であり、半導体装置においてメモリセルを高密度で配置することができる
また、従来のフローティングゲート型トランジスタでは、書き込み時にゲート絶縁膜(ト
ンネル絶縁膜)中を電荷が移動するために、該ゲート絶縁膜(トンネル絶縁膜)の劣化が
不可避であった。しかしながら、本発明の一態様に係るメモリセルにおいては、書き込み
用トランジスタのスイッチング動作により情報の書き込みがなされるため、従来問題とさ
れていたゲート絶縁膜の劣化を解消することができる。これは、原理的な書き込み回数の
制限が存在せず、書き換え耐性が極めて高いことを意味するものである。例えば、本発明
の一態様に係るメモリセルは、1×10回(10億回)以上の書き込み後であっても、
電流−電圧特性に劣化が見られない。
さらに、メモリセルの書き込み用トランジスタとして酸化物半導体を用いたトランジスタ
を用いる場合、酸化物半導体は、エネルギーギャップが3.0〜3.5eVと大きく熱励
起キャリアが極めて少ないこともあり、例えば、150℃もの高温環境下でもメモリセル
の電流−電圧特性に劣化が見られない。
本発明者らは、鋭意研究の結果、酸化物半導体を用いたトランジスタは、150℃の高温
下であっても特性の劣化を起こさず、且つオフ電流が100zA以下と極めて小さいとい
う優れた特性を有することを初めて見出した。開示する発明の一態様は、このような優れ
た特性を有するトランジスタをメモリセルの書き込み用トランジスタとして適用し、従来
にない特徴を有する半導体装置を提供するものである。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態2)
本実施の形態では、先の実施の形態において説明した半導体装置の応用例の一について説
明する。具体的には、先の実施の形態において説明した半導体装置をマトリクス状に配列
した半導体装置の一例について説明する。
次に、図2にm×nビットの記憶容量を有する半導体装置の回路図の一例を示す。
本発明の一態様に係る半導体装置は、m本のワード線WL、及びm本の信号線Sと、n本
のビット線BL、n本のソース線SLと、複数のメモリセル1100が縦m個(行)×横
n個(列)(m、nは自然数)のマトリクス状に配置されたメモリセルアレイと、第1の
駆動回路1111、第2の駆動回路1112、第3の駆動回路1113、第4の駆動回路
1114といった周辺回路によって構成されている。ここで、メモリセル1100として
は、先の実施の形態において説明した構成(図1(A−1)に示される構成)が適用され
る。
各メモリセル1100は、第1のトランジスタ、第2のトランジスタ、容量素子をそれぞ
れ有している。第1のトランジスタのゲート電極と、第2のトランジスタのソース電極ま
たはドレイン電極の一方と、容量素子の電極の一方とは、電気的に接続され、ソース線S
Lと、第1のトランジスタのソース電極と、第2のトランジスタのソース電極またはドレ
イン電極の他方とは、電気的に接続され、ビット線BLと、第1のトランジスタのドレイ
ン電極とは、電気的に接続され、信号線Sと、第2のトランジスタのゲート電極とは、電
気的に接続され、ワード線WLと、容量素子の電極の他方とは、電気的に接続されている
。つまり、ソース線SLが、図1(A−1)に示される構成における第1の配線(1st
Line)及び第3の配線(3rd Line)に、ビット線BLが第2の配線(2n
d Line)に、信号線Sが第4の配線(4th Line)に、ワード線WLが第5
の配線(5th Line)に相当する。
また、メモリセル1100は、ソース線SLとビット線BLとの間に、並列に接続されて
いる。例えば、i行j列のメモリセル1100(i、j)(iは1以上m以下の整数、j
は1以上n以下の整数)は、ソース線SL(j)、ビット線BL(j)、ワード線WL(
i)、信号線S(i)、にそれぞれ電気的に接続されている。
ソース線SL及びビット線BLは、スイッチング素子を介して第1の駆動回路1111と
電気的に接続されており、ソース線SLは、スイッチング素子を介して第2の駆動回路1
112と電気的に接続されており、信号線Sは第3の駆動回路1113と電気的に接続さ
れており、ワード線WLは、第4の駆動回路1114と電気的に接続されている。なお、
ここでは、第1の駆動回路1111、第2の駆動回路1112、第3の駆動回路1113
、第4の駆動回路1114は、それぞれ独立に設けているが、開示する発明はこれに限定
されない。いずれか一、または複数の機能を有する駆動回路を用いても良い。
次に、書き込み動作および読み出し動作について説明する。図3は、書き込み動作および
読出し動作のタイミングチャートの一例である。
なお、ここでは、簡単のため、2行×2列のメモリセルアレイで構成される半導体装置の
動作について説明するが、開示する発明はこれに限定されない。
第1行目のメモリセル1100(1,1)、およびメモリセル1100(1,2)への書
き込み、第1行目のメモリセル1100(1,1)、およびメモリセル1100(1,2
)からの読み出しを行う場合について説明する。なお、以下では、メモリセル1100(
1,1)へ書き込むデータを”1”とし、メモリセル1100(1,2)へ書き込むデー
タを”0”とする場合について説明する。
はじめに、書き込みについて説明する。まず、第1行目の信号線S(1)に電位V1を与
え、1行目の第2のトランジスタをオン状態とする。また、第2行目の信号線S(2)に
電位0Vを与え、2行目の第2のトランジスタをオフ状態とする。
次に、電位V1を与えてスイッチング素子の制御信号SSL_b(1)とSSL_b(2
)をアサート(有効化)して、第2の駆動回路1112の端子SL_b(1)とSL_b
(2)をソース線SL(1)とソース線SL(2)に電気的に接続する。ここで、SL_
b(1)には電位V2、SL_b(2)には電位0Vを与える。
その結果、メモリセル1100(1,1)のフローティングゲート部FGには電位V2が
、メモリセル1100(1,2)のフローティングゲート部FGには電位0Vが与えられ
る。ここでは、電位V2は第1のトランジスタのしきい値より高い電位とする。そして、
第1行目の信号線S(1)の電位を0Vとして、1行目の第2のトランジスタをオフ状態
とすることで、書き込みを終了する。なお、電位V2は、電位V1と同程度または電位V
1以下とするのが好ましい。
なお、書き込み動作の間、ワード線WL(1)、WL(2)は電位0Vとしておく。また
、スイッチング素子の制御信号SSL_a(1)、SSL_a(2)、SBL(1)、S
BL(2)はデアサート(非有効化)としておく。また、SL_b(1)の電位を変化さ
せる前に第1行目の信号線S(1)を電位0Vとする。書き込み後において、メモリセル
のしきい値は、データ”0”の場合にはVw0、データ”1”の場合にはVw1となる。
ここで、メモリセルのしきい値とは、第1のトランジスタのソース電極とドレイン電極の
間の抵抗状態が変化する、ワード線WLに電気的に接続される端子の電圧をいうものとす
る。なお、ここでは、Vw0>0>Vw1とする。
また、ビット線BLとソース線SLは、スイッチング素子の制御信号SSL_a(1)、
SSL_a(2)、SBL(1)、SBL(2)をデアサート(非有効化)としておくこ
とで、第1の駆動回路1111からは電位が供給されず、第2の駆動回路1112の端子
SL_bから電位が供給される。よって、ソース線SLは、端子SL_bと同じ電位が供
給される。また、ビット線BLは、ビット線BLに電気的に接続されるメモリセルの第1
のトランジスタが一つでもオン状態であればソース線SLと同電位となり、第1のトラン
ジスタが全てオフ状態であれば浮遊状態となる。図3に示したタイミングチャートでは、
ビット線BLがソース線SLと同電位となる場合を示した。
なお、本書き込み動作では、スイッチング素子の制御信号SBL(1)、SBL(2)を
デアサート(非有効化)としたが、スイッチング素子の制御信号SBL(1)、SBL(
2)をアサート(有効化)することも可能である。その場合、端子BL_a(1)には端
子SL_b(1)と同じ電位を、端子BL_a(2)には端子SL_b(2)と同じ電位
を与えるとよい。
次に、読み出しについて説明する。ここで、ビット線BLには、図4に示す読み出し回路
が電気的に接続されているとする。図4に示す読み出し回路では、ビット線BLが、リー
ドイネーブル信号(RE信号)によって制御されるスイッチング素子を介して、クロック
ドインバータと、電位V1を与えられた配線にダイオード接続されたトランジスタと、電
気的に接続されている。
まず、第1行目のワード線WL(1)に電位0Vを与え、第2行目のワード線WL(2)
には電位VLを与える。電位VLはしきい値Vw1より低い電位とする。ワード線WL(
1)を電位0Vとすると、第1行目において、データ”0”が保持されているメモリセル
の第1のトランジスタはオフ状態、データ”1”が保持されているメモリセルの第1のト
ランジスタはオン状態となる。ワード線WL(2)を電位VLとすると、第2行目におい
て、データ”0”、”1”のいずれが保持されているメモリセルであっても、第1のトラ
ンジスタはオフ状態となる。
次に、電位V1を与えてスイッチング素子の制御信号SSL_a(1)、SSL_a(2
)、SBL(1)、SBL(2)をアサート(有効化)し、第1の駆動回路1111の端
子BL_a(1)とBL_a(2)をビット線BL(1)とビット線BL(2)に電気的
に接続し、第1の駆動回路1111の端子SL_a(1)とSL_a(2)をソース線S
L(1)とソース線SL(2)に電気的に接続し、SL_a(1)とSL_a(2)に電
位0Vを与える。また、リードイネーブル信号(RE信号)をアサート(活性状態)とす
る。
その結果、端子BL_a(1)−SL_a(1)間は、メモリセル1100(1,1)の
トランジスタがオン状態であるため低抵抗状態となり、端子BL_a(2)−SL_a(
2)間は、メモリセル1100(1,2)のトランジスタがオフ状態であるため、高抵抗
状態となる。端子BL_a(1)、BL_a(2)に電気的に接続される読み出し回路は
、ビット線の抵抗状態の違いから、データを読み出すことができる。なお、スイッチング
素子の制御信号SSL_b(1)、SSL_b(2)はデアサートしておく。
なお、読み出し動作の間、信号線S(1)には電位0Vを、信号線S(2)には電位VL
を与え、第2のトランジスタを全てオフ状態としておく。第1行目のフローティングゲー
ト部FGの電位は0VまたはV2であるから、信号線S(1)を電位0Vとすることで第
2のトランジスタを全てオフ状態とすることができる。一方、2行目のフローティングゲ
ート部FGの電位は、ワード線WL(2)に電位VLが与えられると、書き込み直後の電
位より低い電位となってしまう。これにより、2行目の第2のトランジスタがオン状態と
なることを防止するために、信号線S(2)をワード線WL(2)と同じ低電位(電位V
L)とする。以上により、第2のトランジスタを全てオフ状態とすることができる。
読み出し回路として、図4に示す回路を用いる場合の出力電位について説明する。端子B
L_a(1)−SL_a(1)間は低抵抗であるため、クロックドインバータには低電位
が入力され、出力D(1)はHighとなる。端子BL_a(2)−SL_a(2)間は
高抵抗であるため、クロックドインバータには高電位が入力され、出力D(2)はLow
となる。
動作電位は、例えば、V1=2V、V2=1.5V、VH=2V、VL=−2Vとするこ
とができる。
以上のような構造の半導体装置を作製することにより、ソース線SLがメモリセルのフロ
ーティングゲート部に電位を与えるための配線としても機能するので、メモリセル一個あ
たりの配線数を削減することができる。これにより、メモリセルの占有面積を低減し、半
導体装置の単位面積あたりの記憶容量を増大することができる。
図2に示す半導体装置に、トランジスタのオフ電流を極めて小さくすることができる酸化
物半導体を用いることにより、極めて長期にわたり記憶内容を保持することが可能である
。つまり、リフレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて
低くすることが可能となるため、消費電力を十分に低減することができる。また、電力の
供給がない場合であっても、長期にわたって記憶内容を保持することが可能である。
また、図2に示す半導体装置では、情報の書き込みに高い電圧を必要とせず、素子の劣化
の問題もない。そのため、図2に示す半導体装置では、従来の不揮発性メモリで問題とな
っている書き換え可能回数に制限はなく、信頼性が飛躍的に向上する。さらに、トランジ
スタのオン状態、オフ状態によって、情報の書き込みが行われるため、高速な動作も容易
に実現しうる。また、情報を消去するための動作が不要であるというメリットもある。
また、酸化物半導体以外の材料を用いたトランジスタは、十分な高速動作が可能であるた
め、これを、酸化物半導体を用いたトランジスタと組み合わせて用いることにより、半導
体装置の動作(例えば、情報の読み出し動作)の高速性を十分に確保することができる。
また、酸化物半導体以外の材料を用いたトランジスタにより、高速動作が要求される各種
回路(論理回路、駆動回路など)を好適に実現することが可能である。
このように、酸化物半導体以外の材料を用いたトランジスタと、酸化物半導体を用いたト
ランジスタとを一体に備えることで、これまでにない特徴を有する半導体装置を実現する
ことができる。
なお、本実施の形態では、上述のように、ソース線SLと、第2のトランジスタのソース
電極またはドレイン電極の他方とを電気的に接続したが、これに限られるものではない。
図5の半導体装置の回路図に示すように、ビット線BLと、第2のトランジスタのソース
電極またはドレイン電極の他方とを電気的に接続しても構わない。また、この場合、ソー
ス線SLではなく、ビット線BLが、スイッチング素子を介して第2の駆動回路1112
と電気的に接続される。ここで、図5に示す半導体装置の構成は、ビット線BLと、第2
のトランジスタのソース電極またはドレイン電極の他方とが電気的に接続されていること
、およびビット線BLがスイッチング素子を介して第2の駆動回路1112と電気的に接
続されていること以外は、図2に示す半導体装置と同様である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態3)
本実施の形態では、先の実施の形態において説明した半導体装置をマトリクス状に配列し
た半導体装置の別の一例について説明する。
図6にm×nビットの記憶容量を有する半導体装置の回路図の一例を示す。
本発明の一態様に係る半導体装置は、m本のワード線WL、及びm本の信号線Sと、n本
のビット線BL、n2本のソース線SLと、複数のメモリセル1200が縦m個(行)×
横n個(列)のマトリクス状に配置されたメモリセルアレイと、第1の駆動回路1211
、第2の駆動回路1212、第3の駆動回路1213、第4の駆動回路1214といった
周辺回路によって構成されている(m、n、n2は自然数、n2はn/2以上の最小の自
然数)。ここで、メモリセル1200としては、先の実施の形態において説明した構成(
図1(A−1)に示される構成)が適用される。
各メモリセル1200は、第1のトランジスタ、第2のトランジスタ、容量素子をそれぞ
れ有している。第1のトランジスタのゲート電極と、第2のトランジスタのソース電極ま
たはドレイン電極の一方と、容量素子の電極の一方とは、電気的に接続され、ソース線S
Lと、第1のトランジスタのソース電極とは、電気的に接続され、ビット線BLと、第1
のトランジスタのドレイン電極と、第2のトランジスタのソース電極またはドレイン電極
の他方とは、電気的に接続され、信号線Sと、第2のトランジスタのゲート電極とは、電
気的に接続され、ワード線WLと、容量素子の電極の他方とは、電気的に接続されている
。つまり、ソース線SLが、図1(A−1)に示される構成における第1の配線(1st
Line)に、ビット線BLが第2の配線(2nd Line)及び第3の配線(3r
d Line)に、信号線Sが第4の配線(4th Line)に、ワード線WLが第5
の配線(5th Line)に相当する。
また、メモリセル1200は、ソース線SLとビット線BLとの間に、並列に接続されて
いる。例えば、i行j列のメモリセル1200(i、j)(iは1以上m以下の整数、j
は1以上n以下の整数)は、ソース線SL(j2)、ビット線BL(j)、ワード線WL
(i)、信号線S(i)、にそれぞれ電気的に接続されている(j2はj/2以上の最小
の自然数)。言い換えると、隣り合うメモリセルである、メモリセル1200(i,2k
−1)とメモリセル1200(i,2k)は、同じソース線SL(k)に電気的に接続さ
れている(kは1以上n/2以下の自然数)。
ソース線SL及びビット線BLは、スイッチング素子を介して第1の駆動回路1211と
電気的に接続されており、ビット線BLは、スイッチング素子を介して第2の駆動回路1
212と電気的に接続されており、信号線Sは第3の駆動回路1213と電気的に接続さ
れており、ワード線WLは、第4の駆動回路1214と電気的に接続されている。なお、
ここでは、第1の駆動回路1211、第3の駆動回路1213、第2の駆動回路1212
、第4の駆動回路1214は、それぞれ独立に設けているが、開示する発明はこれに限定
されない。いずれか一、または複数の機能を有する駆動回路を用いても良い。
次に、書き込み動作および読み出し動作について説明する。図7は、書き込み動作および
読み出し動作のタイミングチャートの一例である。
なお、ここでは、簡単のため、2行×4列のメモリセルアレイで構成される半導体装置の
動作について説明するが、開示する発明はこれに限定されない。
第1行目のメモリセル1200(1,1)、メモリセル1200(1,2)、メモリセル
1200(1,3)、およびメモリセル1200(1,4)への書き込みと、第1行目の
メモリセル1200(1,1)、メモリセル1200(1,2)、メモリセル1200(
1,3)、およびメモリセル1200(1,4)からの読み出しを行う場合について説明
する。なお、以下では、メモリセル1200(1,1)へ書き込むデータを”1”、メモ
リセル1200(1,2)へ書き込むデータを”0”、メモリセル1200(1,3)へ
書き込むデータを”1”、メモリセル1200(1,4)へ書き込むデータを”1”とす
る場合について説明する。
はじめに、書き込み動作について説明する。まず、第1行目の信号線S(1)に電位V1
を与え、1行目の第2のトランジスタをオン状態とする。また、第2行目の信号線S(2
)に電位0Vを与え、2行目の第2のトランジスタをオフ状態とする。
次に、電位V1を与えてスイッチング素子の制御信号SBL_b(1)〜SBL_b(4
)をアサート(有効化)して、第2の駆動回路1212の端子BL_b(1)〜BL_b
(4)をビット線BL(1)〜BL(4)に電気的に接続する。ここで、端子BL_b(
1)には電位V2、端子BL_b(2)には電位0V、端子BL_b(3)には電位V2
、端子BL_b(4)には電位V2、をそれぞれ与える。
その結果、メモリセル1200(1,1)のフローティングゲート部FGには電位V2が
、メモリセル1200(1,2)のフローティングゲート部FGには電位0Vが、メモリ
セル1200(1,3)のフローティングゲート部FGには電位V2が、メモリセル12
00(1,4)のフローティングゲート部FGには電位V2が、それぞれ与えられる。こ
こでは、電位V2は第1のトランジスタのしきい値電圧より高い電位とする。そして、第
1行目の信号線S(1)の電位を電位0Vとして、第1行目の第2のトランジスタをオフ
状態とすることで、書き込みを終了する。ここで、書込終了時には、端子BL_bの電位
を変化させる前に第1行目の信号線S(1)を電位0Vとする。なお、電位V2は、電位
V1と同程度または電位V1以下とするのが好ましい。
書き込み後において、メモリセルのしきい値は、データ”0”の場合にはVw0、データ
”1”の場合にはVw1となる。ここで、メモリセルのしきい値とは、第1のトランジス
タのソース電極とドレイン電極の間の抵抗状態が変化する、ワード線WLに電気的に接続
される端子の電圧をいうものとする。なお、ここでは、Vw0>0>Vw1とする。
なお、書き込み動作の間、スイッチング素子の制御信号SSL_a(1)、SSL_a(
2)、SBL_a(1)〜SBL_a(4)はデアサート(非有効化)としておく。また
、ワード線WL(1)、WL(2)は電位0Vとしておく。
また、ビット線BLとソース線SLは、スイッチング素子の制御信号SSL_a(1)、
SSL_a(2)、SBL_a(1)〜SBL_a(4)をデアサート(非有効化)とし
ておくことで、第1の駆動回路1211からは電位が供給されない。ビット線は、第2の
駆動回路1212の端子BL_bから電位が供給される。よって、ビット線BLは、端子
BL_bと同じ電位が供給される。
ソース線SLは、データ”1”を有するメモリセルに電気的に接続されるビット線BLと
、オン状態の第1のトランジスタを介して電気的に接続され、データ”0”を有するメモ
リセルに電気的に接続されるビット線BLと、オフ状態の第1のトランジスタを介して接
続される。つまり、ソース線SL(k)は、ソース線SL(k)に電気的に接続されるメ
モリセルが全てデータ”0”であれば浮遊状態、ビット線BL(2k―1)、ビット線B
L(2k)のいずれか一方にデータ”1”のメモリセルが電気的に接続される場合は、デ
ータ”1”のメモリセルに電気的に接続されるビット線BLと同電位となる。また、ビッ
ト線BL(2k―1)、ビット線BL(2k)いずれにもデータ”1”のメモリセルが電
気的に接続される場合は、ソース線SL(k)はビット線BL(2k―1)とビット線B
L(2k)の間の電位となる。
次に、読み出しについて説明する。ここで、ビット線BLには、図4に示す読み出し回路
が電気的に接続されているとする。図4に示す読み出し回路の構成は、実施の形態2で示
したものと同様である。
まず、第1行目のワード線WL(1)に電位0Vを与え、第2行目のワード線WL(2)
には電位VLを与える。電位VLはしきい値Vw1より低い電位とする。ワード線WL(
1)を電位0Vとすると、第1行目において、データ”0”が保持されているメモリセル
の第1のトランジスタはオフ状態、データ”1”が保持されているメモリセルの第1のト
ランジスタはオン状態となる。ワード線WL(2)を電位VLとすると、第2行目におい
て、データ”0”、”1”のいずれが保持されているメモリセルであっても、第1のトラ
ンジスタはオフ状態となる。
次に、電位V1を与えてスイッチング素子の制御信号SSL_a(1)、SSL_a(2
)、SBL_a(1)〜SBL_a(4)をアサート(有効化)し、第1の駆動回路12
11の端子BL_a(1)〜BL_a(4)をビット線に電気的に接続し、第1の駆動回
路1211の端子SL_a(1)とSL_a(2)をソース線に電気的に接続し、SL_
a(1)とSL_a(2)に電位0Vを与える。また、リードイネーブル信号(RE信号
)をアサート(活性状態)とする。
なお、スイッチング素子の制御信号SBL_b(1)〜SBL_b(4)はデアサートし
ておく。
その結果、端子BL_a(1)−SL_a(1)間は、メモリセル1200(1,1)の
トランジスタがオン状態であるため低抵抗状態となり、端子BL_a(2)−SL_a(
1)間は、メモリセル1200(1,2)のトランジスタがオフ状態であるため、高抵抗
状態となる。端子BL_a(3)−SL_a(2)間は、メモリセル1200(1,3)
のトランジスタがオン状態であるため低抵抗状態となり、端子BL_a(4)−SL_a
(2)間は、メモリセル1200(1,4)のトランジスタがオン状態であるため、低抵
抗状態となる。端子BL_a(1)〜(4)に電気的に接続される読み出し回路は、ビッ
ト線−ソース線間の抵抗状態の違いから、データを読み出すことができる。
なお、読み出し動作の間、信号線S(1)には電位0Vを、信号線S(2)には電位VL
を与え、第2のトランジスタを全てオフ状態としておく。第1行目のフローティングゲー
ト部FGの電位は0VまたはV2であるから、信号線S(1)を電位0Vとすることで第
2のトランジスタを全てオフ状態とすることができる。一方、第2行目のフローティング
ゲート部FGの電位は、ワード線WL(2)に電位VLが与えられると、書き込み直後の
電位より低い電位となってしまう。これにより、第2のトランジスタがオン状態となるこ
とを防止するために、信号線S(2)をワード線WL(2)と同じ低電位(電位VL)と
する。以上により、第2のトランジスタを全てオフ状態とすることができる。
読み出し回路として、図4に示す回路を用いる場合の出力電位について説明する。端子B
L_a(1)−SL_a(1)間は低抵抗であるため、クロックドインバータには低電位
が入力され、出力D(1)はHighとなる。端子BL_a(2)−SL_a(1)間は
高抵抗であるため、クロックドインバータには高電位が入力され、出力D(2)はLow
となる。端子BL_a(3)−SL_a(2)間は低抵抗であるため、クロックドインバ
ータには低電位が入力され、出力D(3)はHighとなる。端子BL_a(4)−SL
_a(2)間は低抵抗であるため、クロックドインバータには低電位が入力され、出力D
(4)はHighとなる。
次に、図6に示す構成の半導体装置において、上述した書き込み動作とは異なる書き込み
動作について説明する。書き込むデータは上述した書き込み動作と同じとする。まず、第
1行目の信号線S(1)に電位V1を与え、第1行目の第2のトランジスタをオン状態と
する。また、第2行目の信号線S(2)に電位VLを与え、2行目の第2のトランジスタ
をオフ状態とする。
次に、電位V1を与えてスイッチング素子の制御信号SBL_b(1)〜SBL_b(4
)をアサート(有効化)して、第2の駆動回路1212の端子BL_b(1)〜BL_b
(4)をビット線に電気的に接続する。ここで、端子BL_b(1)には電位V2、端子
BL_b(2)には電位0V、端子BL_b(3)には電位V2、端子BL_b(4)に
は電位V2、をそれぞれ与える。
その結果、メモリセル1200(1,1)のフローティングゲート部FGには電位V2が
、メモリセル1200(1,2)のフローティングゲート部FGには電位0Vが、メモリ
セル1200(1,3)のフローティングゲート部FGには電位V2が、メモリセル12
00(1,4)のフローティングゲート部FGには電位V2が、それぞれ与えられる。こ
こでは、電位V2は第1のトランジスタのしきい値電圧より高い電位とする。そして、第
1行目の信号線S(1)の電位を0Vとして、1行目の第2のトランジスタをオフ状態と
することで、書き込みを終了する。ここで、書込終了時には、端子BL_bの電位を変化
させる前に第1行目の信号線S(1)を0Vとする。
書き込み後において、メモリセルのしきい値は、データ”0”の場合にはVw0、データ
”1”の場合にはVw1となる。ここで、メモリセルのしきい値とは、第1のトランジス
タのソース電極とドレイン電極の間の抵抗状態が変化する、ワード線WLに電気的に接続
される端子の電圧をいうものとする。なお、ここでは、Vw0>0>Vw1とする。
なお、書き込み動作の間、スイッチング素子の制御信号SSL_a(1)、SSL_a(
2)、SBL_a(1)〜(4)はデアサート(非有効化)としておく。また、ワード線
WL(1)は電位0V、ワード線WL(2)は電位VLとしておく。第2行目のワード線
WL(2)を電位VLとすることで、第2行目において、データ”0”、”1”のいずれ
が保持されているメモリセルであっても、第1のトランジスタはオフ状態となる。
また、ビット線BLとソース線SLは、スイッチング素子の制御信号SSL_a(1)、
SSL_a(2)、SBL_a(1)〜SBL_a(4)をデアサート(非有効化)とし
ておくことで、第1の駆動回路1211からは電位が供給されない。ビット線は、第2の
駆動回路1212の端子BL_bから電位が供給される。よって、ビット線BLは、端子
BL_bと同じ電位が供給される。
ここで、書き込みを行わない行のメモリセルの第1のトランジスタはオフ状態であるから
、ソース線SLは、書き込みを行う行のメモリセルを介してビット線BLとの関係が決ま
る。メモリセルにデータ”1”を書き込む場合は、オン状態の第1のトランジスタを介し
てビット線BLと電気的に接続され、データ”0”を書き込む場合は、オフ状態の第1の
トランジスタを介してビット線BLと電気的に接続される。つまり、ソース線SLは、ソ
ース線SLに電気的に接続される2つのメモリセルにデータ”0”を書き込む場合は、浮
遊状態、それ以外の場合は、データ”1”に書き込みを行うメモリセルに電気的に接続さ
れるビット線BL(電位V2)と同電位となる。
本書き込み動作では、ビット線BL(2k−1)とビット線BL(2k)がオン状態のト
ランジスタを介して電気的に接続されるのは、2つのメモリセルにデータ”1”を書き込
む場合であり、ビット線BL(2k−1)とビット線BL(2k)はいずれも電位V2で
ある。従って、書き込み時にビット線BLに定常電流が流れることはなく、低消費電力で
の書き込みを行うことができる。
なお、本書き込み動作では、SSL_a(1)、SSL_a(2)をデアサート(非有効
化)としたが、SSL_a(1)、SSL_a(2)をアサート(有効化)することも可
能である。その場合、端子SL_a(1)には端子BL_b(1)と端子SL_a(2)
の電位のうち大きいほうの電位を与えると良い。或いは、電位V2を与えてもよい。
動作電位は、例えば、V1=2V、V2=1.5V、VH=2V、VL=−2Vとするこ
とができる。
以上のような構造の半導体装置を作製することにより、ビット線BLがメモリセルのフロ
ーティングゲート部に電位を与えるための配線としても機能するので、メモリセル一個あ
たりの配線数を削減することができる。これにより、メモリセルの占有面積を低減し、半
導体装置の単位面積あたりの記憶容量を増大することができる。
また、2個の隣り合うメモリセルでソース線SLを共有することにより、ソース線SLの
本数を約半分に削減することができる。これにより、メモリセルの占有面積を低減し、半
導体装置の単位面積あたりの記憶容量を増大することができる。
実施の形態2と同様に、図6に示す半導体装置に、トランジスタのオフ電流を極めて小さ
くすることができる酸化物半導体を用いることにより、極めて長期にわたり記憶内容を保
持することが可能である。つまり、リフレッシュ動作が不要となるか、または、リフレッ
シュ動作の頻度を極めて低くすることが可能となるため、消費電力を十分に低減すること
ができる。また、電力の供給がない場合であっても、長期にわたって記憶内容を保持する
ことが可能である。
また、実施の形態2と同様に、図6に示す半導体装置では、情報の書き込みに高い電圧を
必要とせず、素子の劣化の問題もない。そのため、図6に示す半導体装置では、従来の不
揮発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上
する。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行われる
ため、高速な動作も容易に実現しうる。また、情報を消去するための動作が不要であると
いうメリットもある。
また、酸化物半導体以外の材料を用いたトランジスタは、十分な高速動作が可能であるた
め、これを、酸化物半導体を用いたトランジスタと組み合わせて用いることにより、半導
体装置の動作(例えば、情報の読み出し動作)の高速性を十分に確保することができる。
また、酸化物半導体以外の材料を用いたトランジスタにより、高速動作が要求される各種
回路(論理回路、駆動回路など)を好適に実現することが可能である。
このように、酸化物半導体以外の材料を用いたトランジスタと、酸化物半導体を用いたト
ランジスタとを一体に備えることで、これまでにない特徴を有する半導体装置を実現する
ことができる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態4)
本実施の形態では、開示する発明の一態様に係る半導体装置の構成およびその作製方法に
ついて、図8乃至図10を参照して説明する。
〈半導体装置の断面構成および平面構成〉
図8は、半導体装置の構成の一例である。図8(A)には、半導体装置の断面を、図8(
B)には、半導体装置の平面を、それぞれ示す。ここで、図8(A)は、図8(B)のA
1−A2およびB1−B2における断面に相当する。図8(A)および図8(B)に示さ
れる半導体装置は、下部に酸化物半導体以外の材料を用いたトランジスタ160を有し、
上部に酸化物半導体を用いたトランジスタ162を有するものである。酸化物半導体以外
の材料を用いたトランジスタは、高速動作が容易である。一方で、酸化物半導体を用いた
トランジスタは、その特性により長時間の電荷保持を可能とする。
なお、上記トランジスタは、いずれもnチャネル型トランジスタであるものとして説明す
るが、pチャネル型トランジスタを用いることができるのはいうまでもない。また、開示
する発明の技術的な本質は、情報を保持するために酸化物半導体をトランジスタ162に
用いる点にあるから、半導体装置の具体的な構成をここで示すものに限定する必要はない
図8におけるトランジスタ160は、半導体材料(例えば、シリコンなど)を含む基板1
00に設けられたチャネル形成領域116と、チャネル形成領域116を挟むように設け
られた不純物領域114および高濃度不純物領域120(これらをあわせて単に不純物領
域とも呼ぶ)と、チャネル形成領域116上に設けられたゲート絶縁層108と、ゲート
絶縁層108上に設けられたゲート電極110と、不純物領域と電気的に接続するソース
電極またはドレイン電極130a、およびソース電極またはドレイン電極130bを有す
る。また、ソース電極またはドレイン電極130a、およびソース電極またはドレイン電
極130b上には、配線142c、および配線142dを有する。なお、半導体材料とし
ては、例えば、シリコン、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、または
ガリウムヒ素等を用いることができ、単結晶半導体を用いるのが好ましい。
ここで、ゲート電極110の側面にはサイドウォール絶縁層118が設けられている。ま
た、基板100の、表面に垂直な方向から見てサイドウォール絶縁層118と重ならない
領域には、高濃度不純物領域120を有し、高濃度不純物領域120に接する金属化合物
領域124が存在する。また、基板100上にはトランジスタ160を囲むように素子分
離絶縁層106が設けられており、トランジスタ160を覆うように、層間絶縁層126
および層間絶縁層128が設けられている。ソース電極またはドレイン電極130a、お
よびソース電極またはドレイン電極130bは、層間絶縁層126および層間絶縁層12
8に形成された開口を通じて、金属化合物領域124と電気的に接続されている。つまり
、ソース電極またはドレイン電極130a、およびソース電極またはドレイン電極130
bは、金属化合物領域124を介して高濃度不純物領域120および不純物領域114と
電気的に接続されている。また、電極130cは、層間絶縁層126および層間絶縁層1
28に形成された開口を通じて、ゲート電極110と電気的に接続されている。なお、ト
ランジスタ160の集積化などのため、サイドウォール絶縁層118が形成されない場合
もある。
図8におけるトランジスタ162は、層間絶縁層128上に設けられたソース電極または
ドレイン電極142a、およびソース電極またはドレイン電極142bと、ソース電極ま
たはドレイン電極142a、およびソース電極またはドレイン電極142bと電気的に接
続されている酸化物半導体層144と、ソース電極またはドレイン電極142a、ソース
電極またはドレイン電極142b、酸化物半導体層144を覆うゲート絶縁層146と、
ゲート絶縁層146上に酸化物半導体層144と重畳するように設けられたゲート電極1
48aと、を有する。ここで、トランジスタ160のゲート電極110は、電極130c
を介して、トランジスタ162のソース電極またはドレイン電極142aと電気的に接続
される。
ここで、酸化物半導体層144は水素などの不純物が十分に除去されることにより、また
は、十分な酸素が供給されることにより、高純度化されているものであることが望ましい
。具体的には、例えば、酸化物半導体層144の水素濃度は5×1019atoms/c
以下、望ましくは5×1018atoms/cm以下、より望ましくは5×10
atoms/cm以下とする。なお、上述の酸化物半導体層144中の水素濃度は、
二次イオン質量分析法(SIMS:Secondary Ion Mass Spect
roscopy)で測定したものである。このように、水素濃度が十分に低減されて高純
度化され、十分な酸素の供給により酸素欠乏に起因するエネルギーギャップ中の欠陥準位
が低減された酸化物半導体層144では、キャリア密度が1×1012/cm未満、望
ましくは、1×1011/cm未満、より望ましくは1.45×1010/cm未満
となる。例えば、室温でのオフ電流(ここでは、単位チャネル幅(1μm)あたりの値)
は100zA/μm(1zA(ゼプトアンペア)は1×10−21A)以下、望ましくは
10zA/μm以下となる。このように、i型化(真性化)または実質的にi型化された
酸化物半導体を用いることで、極めて優れたオフ電流特性のトランジスタ162を得るこ
とができる。
なお、図8のトランジスタ162では、酸化物半導体層144が島状に加工されないため
、加工の際のエッチングによる酸化物半導体層144の汚染を防止できる。
容量素子164は、ソース電極またはドレイン電極142a、酸化物半導体層144、ゲ
ート絶縁層146、および電極148b、で構成される。すなわち、ソース電極またはド
レイン電極142aは、容量素子164の一方の電極として機能し、電極148bは、容
量素子164の他方の電極として機能することになる。
なお、図8の容量素子164では、酸化物半導体層144とゲート絶縁層146を積層さ
せることにより、ソース電極またはドレイン電極142aと、電極148bとの間の絶縁
性を十分に確保することができる。
なお、トランジスタ162および容量素子164において、ソース電極またはドレイン電
極142a、およびソース電極またはドレイン電極142bの端部は、テーパー形状であ
ることが好ましい。ここで、テーパー角は、例えば、30°以上60°以下とする。なお
、テーパー角とは、テーパー形状を有する層(例えば、ソース電極またはドレイン電極1
42a)を、その断面(基板の表面と直交する面)に垂直な方向から観察した際に、当該
層の側面と底面がなす傾斜角を示す。ソース電極またはドレイン電極142a、ソース電
極またはドレイン電極142bの端部をテーパー形状とすることにより、酸化物半導体層
144の被覆性を向上し、段切れを防止することができるためである。
また、トランジスタ162および容量素子164の上には、層間絶縁層150が設けられ
ており、層間絶縁層150上には層間絶縁層152が設けられている。
〈半導体装置の作製方法〉
次に、上記半導体装置の作製方法の一例について説明する。以下では、はじめに下部のト
ランジスタ160の作製方法について図9を参照して説明し、その後、上部のトランジス
タ162の作製方法について図10を参照して説明する。
〈下部のトランジスタの作製方法〉
まず、半導体材料を含む基板100を用意する(図9(A)参照)。半導体材料を含む基
板100としては、シリコンや炭化シリコンなどの単結晶半導体基板、多結晶半導体基板
、シリコンゲルマニウムなどの化合物半導体基板、SOI基板などを適用することができ
る。ここでは、半導体材料を含む基板100として、単結晶シリコン基板を用いる場合の
一例について示すものとする。なお、一般に「SOI基板」は、絶縁表面上にシリコン層
が設けられた構成の基板をいうが、本明細書等においては、絶縁表面上にシリコン以外の
材料からなる半導体層が設けられた構成の基板も含む概念として用いる。つまり、「SO
I基板」が有する半導体層は、シリコン層に限定されない。また、SOI基板には、ガラ
ス基板などの絶縁基板上に絶縁層を介して半導体層が設けられた構成のものが含まれるも
のとする。
特に、半導体材料を含む基板100として、シリコンなどの単結晶半導体基板を用いるこ
とにより、実施の形態2又は実施の形態3に示す半導体装置の読み出し動作を高速化する
ことができる。
基板100上には、素子分離絶縁層を形成するためのマスクとなる保護層102を形成す
る(図9(A)参照)。保護層102としては、例えば、酸化シリコンや窒化シリコン、
酸窒化シリコンなどを材料とする絶縁層を用いることができる。なお、この工程の前後に
おいて、トランジスタのしきい値電圧を制御するために、n型の導電性を付与する不純物
元素やp型の導電性を付与する不純物元素を基板100に添加してもよい。半導体がシリ
コンの場合、n型の導電性を付与する不純物としては、例えば、リンや砒素などを用いる
ことができる。また、p型の導電性を付与する不純物としては、例えば、硼素、アルミニ
ウム、ガリウムなどを用いることができる。
次に、上記の保護層102をマスクとしてエッチングを行い、保護層102に覆われてい
ない領域(露出している領域)の、基板100の一部を除去する。これにより他の半導体
領域と分離された半導体領域104が形成される(図9(B)参照)。当該エッチングに
は、ドライエッチングを用いるのが好適であるが、ウェットエッチングを用いても良い。
エッチングガスやエッチング液については被エッチング材料に応じて適宜選択することが
できる。
次に、半導体領域104を覆うように絶縁層を形成し、半導体領域104に重畳する領域
の絶縁層を選択的に除去することで、素子分離絶縁層106を形成する(図9(B)参照
)。当該絶縁層は、酸化シリコンや窒化シリコン、酸窒化シリコンなどを用いて形成され
る。絶縁層の除去方法としては、CMP処理などの研磨処理やエッチング処理などがある
が、そのいずれを用いても良い。なお、半導体領域104の形成後、または、素子分離絶
縁層106の形成後には、上記保護層102を除去する。
次に、半導体領域104上に絶縁層を形成し、当該絶縁層上に導電材料を含む層を形成す
る。
絶縁層は後のゲート絶縁層となるものであり、CVD法やスパッタリング法等を用いて得
られる酸化シリコン、酸窒化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウ
ム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfSixOy(x>0
、y>0))、窒素が添加されたハフニウムシリケート(HfSixOy(x>0、y>
0))、窒素が添加されたハフニウムアルミネート(HfAlxOy(x>0、y>0)
)等を含む膜の単層構造または積層構造とすると良い。他に、高密度プラズマ処理や熱酸
化処理によって、半導体領域104の表面を酸化、窒化することにより、上記絶縁層を形
成してもよい。高密度プラズマ処理は、例えば、He、Ar、Kr、Xeなどの希ガス、
酸素、酸化窒素、アンモニア、窒素、水素などの混合ガスを用いて行うことができる。ま
た、絶縁層の厚さは、例えば、1nm以上100nm以下、好ましくは10nm以上50
nm以下とすることができる。
導電材料を含む層は、アルミニウムや銅、チタン、タンタル、タングステン等の金属材料
を用いて形成することができる。また、多結晶シリコンなどの半導体材料を用いて、導電
材料を含む層を形成しても良い。形成方法も特に限定されず、蒸着法、CVD法、スパッ
タリング法、スピンコート法などの各種成膜方法を用いることができる。なお、本実施の
形態では、導電材料を含む層を、金属材料を用いて形成する場合の一例について示すもの
とする。
その後、絶縁層および導電材料を含む層を選択的にエッチングして、ゲート絶縁層108
、ゲート電極110を形成する(図9(C)参照)。
次に、ゲート電極110を覆う絶縁層112を形成する(図9(C)参照)。そして、半
導体領域104にリン(P)やヒ素(As)などを添加して、浅い接合深さの不純物領域
114を形成する(図9(C)参照)。なお、ここではn型トランジスタを形成するため
にリンやヒ素を添加しているが、p型トランジスタを形成する場合には、硼素(B)やア
ルミニウム(Al)などの不純物元素を添加すればよい。上記不純物領域114の形成に
より、半導体領域104のゲート絶縁層108下部には、チャネル形成領域116が形成
される(図9(C)参照)。ここで、添加する不純物の濃度は適宜設定することができる
が、半導体素子が高度に微細化される場合には、その濃度を高くすることが望ましい。ま
た、ここでは、絶縁層112を形成した後に不純物領域114を形成する工程を採用して
いるが、不純物領域114を形成した後に絶縁層112を形成する工程としても良い。
次に、サイドウォール絶縁層118を形成する(図9(D)参照)。サイドウォール絶縁
層118は、絶縁層112を覆うように絶縁層を形成した後に、当該絶縁層に異方性の高
いエッチング処理を行うことで、自己整合的に形成することができる。また、この際に、
絶縁層112を部分的にエッチングして、ゲート電極110の上面と、不純物領域114
の上面を露出させると良い。なお、サイドウォール絶縁層118は、高集積化などの目的
のために形成されない場合もある。
次に、ゲート電極110、不純物領域114、サイドウォール絶縁層118等を覆うよう
に、絶縁層を形成する。そして、不純物領域114と接する領域に、リン(P)やヒ素(
As)などを添加して、高濃度不純物領域120を形成する(図9(E)参照)。その後
、上記絶縁層を除去し、ゲート電極110、サイドウォール絶縁層118、高濃度不純物
領域120等を覆うように金属層122を形成する(図9(E)参照)。当該金属層12
2は、真空蒸着法やスパッタリング法、スピンコート法などの各種成膜方法を用いて形成
することができる。金属層122は、半導体領域104を構成する半導体材料と反応する
ことによって低抵抗な金属化合物となる金属材料を用いて形成することが望ましい。この
ような金属材料としては、例えば、チタン、タンタル、タングステン、ニッケル、コバル
ト、白金等がある。
次に、熱処理を施して、上記金属層122と半導体材料とを反応させる。これにより、高
濃度不純物領域120に接する金属化合物領域124が形成される(図9(F)参照)。
なお、ゲート電極110として多結晶シリコンなどを用いる場合には、ゲート電極110
の金属層122と接触する部分にも、金属化合物領域が形成されることになる。
上記熱処理としては、例えば、フラッシュランプの照射による熱処理を用いることができ
る。もちろん、その他の熱処理方法を用いても良いが、金属化合物の形成に係る化学反応
の制御性を向上させるためには、ごく短時間の熱処理を実現できる方法を用いることが望
ましい。なお、上記の金属化合物領域は、金属材料と半導体材料との反応により形成され
るものであり、十分に導電性が高められた領域である。当該金属化合物領域を形成するこ
とで、電気抵抗を十分に低減し、素子特性を向上させることができる。なお、金属化合物
領域124を形成した後には、金属層122は除去する。
次に、上述の工程により形成された各構成を覆うように、層間絶縁層126、層間絶縁層
128を形成する(図9(G)参照)。層間絶縁層126や層間絶縁層128は、酸化シ
リコン、酸窒化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、酸化タン
タル等の無機絶縁材料を含む材料を用いて形成することができる。また、ポリイミド、ア
クリル等の有機絶縁材料を用いて形成することも可能である。なお、ここでは、層間絶縁
層126と層間絶縁層128の積層構造としているが、開示する発明の一態様はこれに限
定されない。1層としても良いし、3層以上の積層構造としても良い。層間絶縁層128
の形成後には、その表面を、CMP処理やエッチング処理などによって平坦化しておくこ
とが望ましい。
その後、上記層間絶縁層に、金属化合物領域124にまで達する開口を形成し、当該開口
に、ソース電極またはドレイン電極130a、ソース電極またはドレイン電極130bを
形成する(図9(H)参照)。ソース電極またはドレイン電極130aやソース電極また
はドレイン電極130bは、例えば、開口を含む領域にPVD法やCVD法などを用いて
導電層を形成した後、エッチング処理やCMP処理といった方法を用いて、上記導電層の
一部を除去することにより形成することができる。
より具体的には、例えば、開口を含む領域にPVD法によりチタン膜を薄く形成し、CV
D法により窒化チタン膜を薄く形成した後に、開口に埋め込むようにタングステン膜を形
成する方法を適用することができる。ここで、PVD法により形成されるチタン膜は、被
形成面の酸化膜(自然酸化膜など)を還元し、下部電極など(ここでは金属化合物領域1
24)との接触抵抗を低減させる機能を有する。また、その後に形成される窒化チタン膜
は、導電性材料の拡散を抑制するバリア機能を備える。また、チタンや窒化チタンなどに
よるバリア膜を形成した後に、メッキ法により銅膜を形成してもよい。
なお、上記導電層の一部を除去してソース電極またはドレイン電極130aやソース電極
またはドレイン電極130bを形成する際には、その表面が平坦になるように加工するこ
とが望ましい。例えば、開口を含む領域にチタン膜や窒化チタン膜を薄く形成した後に、
開口に埋め込むようにタングステン膜を形成する場合には、その後のCMP処理によって
、不要なタングステン、チタン、窒化チタンなどを除去すると共に、その表面の平坦性を
向上させることができる。このように、ソース電極またはドレイン電極130a、ソース
電極またはドレイン電極130bを含む表面を平坦化することにより、後の工程において
、良好な電極、配線、絶縁層、半導体層などを形成することが可能となる。
なお、ここでは、金属化合物領域124と接触するソース電極またはドレイン電極130
aやソース電極またはドレイン電極130bのみを示しているが、この工程において、ゲ
ート電極110と接触する電極などをあわせて形成することができる。ソース電極または
ドレイン電極130a、ソース電極またはドレイン電極130bとして用いることができ
る材料について特に限定はなく、各種導電材料を用いることができる。例えば、モリブデ
ン、チタン、クロム、タンタル、タングステン、アルミニウム、銅、ネオジム、スカンジ
ウムなどの導電性材料を用いることができる。また、後に行われる熱処理を考慮して、ソ
ース電極またはドレイン電極130a、ソース電極またはドレイン電極130bは、熱処
理に耐えうる程度の耐熱性を有する材料を用いて形成することが望ましい。
以上により、半導体材料を含む基板100を用いたトランジスタ160が形成される(図
9(H)参照)。酸化物半導体以外の材料を用いたトランジスタ160は、高速動作が可
能である。
なお、上記工程の後には、さらに電極や配線、絶縁層などを形成しても良い。配線の構造
として、層間絶縁層および導電層の積層構造でなる多層配線構造を採用することにより、
高度に集積化した半導体装置を提供することができる。
〈上部のトランジスタの作製方法〉
次に、図10を用いて、層間絶縁層128上にトランジスタ162を作製する工程につい
て説明する。なお、図10は、層間絶縁層128上の各種電極や、トランジスタ162な
どの作製工程を示すものであるから、トランジスタ162の下部に存在するトランジスタ
160等については省略している。
まず、層間絶縁層128上に導電層を形成し、該導電層を選択的にエッチングして、ソー
ス電極またはドレイン電極142a、ソース電極またはドレイン電極142bを形成する
(図10(A)参照)。
導電層は、スパッタ法をはじめとするPVD法や、プラズマCVD法などのCVD法を用
いて形成することができる。また、導電層の材料としては、アルミニウム、クロム、銅、
タンタル、チタン、モリブデン、タングステンからから選ばれた元素や、上述した元素を
成分とする合金等を用いることができる。マンガン、マグネシウム、ジルコニウム、ベリ
リウムのいずれか、またはこれらを複数組み合わせた材料を用いてもよい。また、アルミ
ニウムに、チタン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジ
ウムから選ばれた元素、またはこれらを複数組み合わせた材料を用いてもよい。
導電層は、単層構造であっても良いし、2層以上の積層構造としてもよい。例えば、チタ
ン膜や窒化チタン膜の単層構造、シリコンを含むアルミニウム膜の単層構造、アルミニウ
ム膜上にチタン膜が積層された2層構造、窒化チタン膜上にチタン膜が積層された2層構
造、チタン膜とアルミニウム膜とチタン膜とが積層された3層構造などが挙げられる。な
お、導電層を、チタン膜や窒化チタン膜の単層構造とする場合には、テーパー形状を有す
るソース電極またはドレイン電極142a、およびソース電極またはドレイン電極142
bへの加工が容易であるというメリットがある。
また、導電層は、導電性の金属酸化物を用いて形成しても良い。導電性の金属酸化物とし
ては酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化
インジウム酸化スズ合金(In―SnO、ITOと略記する場合がある)、酸化
インジウム酸化亜鉛合金(In―ZnO)、または、これらの金属酸化物材料にシ
リコン若しくは酸化シリコンを含有させたものを用いることができる。
導電層のエッチングは、形成されるソース電極またはドレイン電極142a、およびソー
ス電極またはドレイン電極142bの端部が、テーパー形状となるように行うことが好ま
しい。ここで、テーパー角は、例えば、30°以上60°以下であることが好ましい。ソ
ース電極またはドレイン電極142a、ソース電極またはドレイン電極142bの端部を
テーパー形状となるようにエッチングすることにより、後に形成されるゲート絶縁層14
6の被覆性を向上し、段切れを防止することができる。
トランジスタのチャネル長(L)は、ソース電極またはドレイン電極142a、およびソ
ース電極またはドレイン電極142bの下端部との間隔によって決定される。なお、チャ
ネル長(L)が25nm未満のトランジスタを形成する場合に用いるマスク形成の露光を
行う際には、数nm〜数10nmと波長の短い超紫外線(Extreme Ultrav
iolet)を用いるのが望ましい。超紫外線による露光は、解像度が高く焦点深度も大
きい。従って、後に形成されるトランジスタのチャネル長(L)を、10nm以上100
0nm(1μm)以下とすることも可能であり、回路の動作速度を高めることが可能であ
る。また、微細化によって、半導体装置の消費電力を低減することも可能である。
なお、層間絶縁層128上には、下地として機能する絶縁層を設けても良い。当該絶縁層
は、PVD法やCVD法などを用いて形成することができる。
また、ソース電極またはドレイン電極142a、およびソース電極またはドレイン電極1
42bの上には、絶縁層を形成しても良い。当該絶縁層を設けることにより、後に形成さ
れるゲート電極と、ソース電極またはドレイン電極142a、およびソース電極またはド
レイン電極142bとの間の寄生容量を低減することが可能である。
次に、ソース電極またはドレイン電極142a、およびソース電極またはドレイン電極1
42bを覆うように、酸化物半導体層144を形成する(図10(B)参照)。
酸化物半導体層144は、四元系金属酸化物であるIn−Sn−Ga−Zn−O系や、三
元系金属酸化物であるIn−Ga−Zn−O系、In−Sn−Zn−O系、In−Al−
Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O
系や、二元系金属酸化物であるIn−Zn−O系、Sn−Zn−O系、Al−Zn−O系
、Zn−Mg−O系、Sn−Mg−O系、In−Mg−O系や、In−O系、Sn−O系
、Zn−O系などの酸化物半導体を用いて形成することができる。
中でも、In−Ga−Zn−O系の酸化物半導体材料は、無電界時の抵抗が十分に高くオ
フ電流を十分に小さくすることが可能であり、また、電界効果移動度も高いため、半導体
装置に用いる半導体材料としては好適である。
In−Ga−Zn−O系の酸化物半導体材料の代表例としては、InGaO(ZnO)
(m>0)で表記されるものがある。また、Gaに代えてMを用い、InMO(Zn
O)(m>0)のように表記される酸化物半導体材料がある。ここで、Mは、ガリウム
(Ga)、アルミニウム(Al)、鉄(Fe)、ニッケル(Ni)、マンガン(Mn)、
コバルト(Co)などから選ばれた一の金属元素または複数の金属元素を示す。例えば、
Mとしては、Ga、GaおよびAl、GaおよびFe、GaおよびNi、GaおよびMn
、GaおよびCoなどを適用することができる。なお、上述の組成は結晶構造から導き出
されるものであり、あくまでも一例に過ぎないことを付記する。
酸化物半導体層144をスパッタ法で作製するためのターゲットとしては、In:Ga:
Zn=1:x:y(xは0以上、yは0.5以上5以下)の組成式で表されるものを用い
るのが好適である。例えば、In:Ga:ZnO=1:1:2[mol数比
](x=1、y=1)の組成比を有するターゲットなどを用いることができる。また、I
:Ga:ZnO=1:1:1[mol数比](x=1、y=0.5)の組
成比を有するターゲットや、In:Ga:ZnO=1:1:4[mol数比
](x=1、y=2)の組成比を有するターゲットや、In:Ga:ZnO
=1:0:2[mol数比](x=0、y=1)の組成比を有するターゲットを用いるこ
ともできる。
本実施の形態では、非晶質構造の酸化物半導体層144を、In−Ga−Zn−O系の金
属酸化物ターゲットを用いるスパッタ法により形成することとする。
金属酸化物ターゲット中の金属酸化物の相対密度は80%以上、好ましくは95%以上、
さらに好ましくは99.9%以上である。相対密度の高い金属酸化物ターゲットを用いる
ことにより、緻密な構造の酸化物半導体層144を形成することが可能である。
酸化物半導体層144の形成雰囲気は、希ガス(代表的にはアルゴン)雰囲気、酸素雰囲
気、または、希ガス(代表的にはアルゴン)と酸素との混合雰囲気とするのが好適である
。具体的には、例えば、水素、水、水酸基、水素化物などの不純物が、濃度1ppm以下
(望ましくは濃度10ppb以下)にまで除去された高純度ガス雰囲気を用いるのが好適
である。
酸化物半導体層144の形成の際には、例えば、減圧状態に保持された処理室内に被処理
物を保持し、被処理物の温度が100℃以上550℃未満、好ましくは200℃以上40
0℃以下となるように被処理物を熱する。または、酸化物半導体層144の形成の際の被
処理物の温度は、室温としてもよい。そして、処理室内の水分を除去しつつ、水素や水な
どが除去されたスパッタガスを導入し、上記ターゲットを用いて酸化物半導体層144を
形成する。被処理物を熱しながら酸化物半導体層144を形成することにより、酸化物半
導体層144に含まれる不純物を低減することができる。また、スパッタによる損傷を軽
減することができる。処理室内の水分を除去するためには、吸着型の真空ポンプを用いる
ことが好ましい。例えば、クライオポンプ、イオンポンプ、チタンサブリメーションポン
プなどを用いることができる。また、ターボポンプにコールドトラップを加えたものを用
いてもよい。クライオポンプなどを用いて排気することで、処理室から水素や水などを除
去することができるため、酸化物半導体層144中の不純物濃度を低減できる。
酸化物半導体層144の形成条件としては、例えば、被処理物とターゲットの間との距離
が170mm、圧力が0.4Pa、直流(DC)電力が0.5kW、雰囲気が酸素(酸素
100%)雰囲気、またはアルゴン(アルゴン100%)雰囲気、または酸素とアルゴン
の混合雰囲気、といった条件を適用することができる。なお、パルス直流(DC)電源を
用いると、ごみ(成膜時に形成される粉状の物質など)を低減でき、膜厚分布も均一とな
るため好ましい。酸化物半導体層144の厚さは、1nm以上50nm以下、好ましくは
1nm以上30nm以下、より好ましくは1nm以上10nm以下とする。このような厚
さの酸化物半導体層144を用いることで、微細化に伴う短チャネル効果を抑制すること
が可能である。ただし、適用する酸化物半導体材料や、半導体装置の用途などにより適切
な厚さは異なるから、その厚さは、用いる材料や用途などに応じて選択することもできる
なお、酸化物半導体層144をスパッタ法により形成する前には、アルゴンガスを導入し
てプラズマを発生させる逆スパッタを行い、形成表面(例えば層間絶縁層128の表面)
の付着物を除去するのが好適である。ここで、逆スパッタとは、通常のスパッタにおいて
は、スパッタターゲットにイオンを衝突させるところを、逆に、処理表面にイオンを衝突
させることによってその表面を改質する方法のことをいう。処理表面にイオンを衝突させ
る方法としては、アルゴン雰囲気下で処理表面側に高周波電圧を印加して、被処理物付近
にプラズマを生成する方法などがある。なお、アルゴン雰囲気に代えて窒素、ヘリウム、
酸素などによる雰囲気を適用してもよい。
その後、酸化物半導体層144に対して、熱処理(第1の熱処理)を行うことが望ましい
。この第1の熱処理によって酸化物半導体層144中の、過剰な水素(水や水酸基を含む
)を除去し、酸化物半導体層の構造を整え、エネルギーギャップ中の欠陥準位を低減する
ことができる。第1の熱処理の温度は、例えば、300℃以上550℃未満、または40
0℃以上500℃以下とする。
熱処理は、例えば、抵抗発熱体などを用いた電気炉に被処理物を導入し、窒素雰囲気下、
450℃、1時間の条件で行うことができる。この間、酸化物半導体層144は大気に触
れさせず、水や水素の混入が生じないようにする。
熱処理装置は電気炉に限られず、加熱されたガスなどの媒体からの熱伝導、または熱輻射
によって、被処理物を加熱する装置を用いても良い。例えば、GRTA(Gas Rap
id Thermal Anneal)装置、LRTA(Lamp Rapid The
rmal Anneal)装置等のRTA(Rapid Thermal Anneal
)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドランプ
、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀ラン
プなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置である。
GRTA装置は、高温のガスを用いて熱処理を行う装置である。ガスとしては、アルゴン
などの希ガス、または窒素のような、熱処理によって被処理物と反応しない不活性気体が
用いられる。
例えば、第1の熱処理として、熱せられた不活性ガス雰囲気中に被処理物を投入し、数分
間熱した後、当該不活性ガス雰囲気から被処理物を取り出すGRTA処理を行ってもよい
。GRTA処理を用いると短時間での高温熱処理が可能となる。また、被処理物の耐熱温
度を超える温度条件であっても適用が可能となる。なお、処理中に、不活性ガスを、酸素
を含むガスに切り替えても良い。酸素を含む雰囲気において第1の熱処理を行うことで、
酸素欠損に起因するエネルギーギャップ中の欠陥準位を低減することができるためである
なお、不活性ガス雰囲気としては、窒素、または希ガス(ヘリウム、ネオン、アルゴン等
)を主成分とする雰囲気であって、水、水素などが含まれない雰囲気を適用するのが望ま
しい。例えば、熱処理装置に導入する窒素や、ヘリウム、ネオン、アルゴン等の希ガスの
純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上(
すなわち、不純物濃度が1ppm以下、好ましくは0.1ppm以下)とする。
いずれにしても、第1の熱処理によって不純物を低減し、i型(真性半導体)またはi型
に限りなく近い酸化物半導体層144を形成することで、極めて優れた特性のトランジス
タを実現することができる。
ところで、上述の熱処理(第1の熱処理)には水素や水などを除去する効果があるから、
当該熱処理を、脱水化処理や、脱水素化処理などと呼ぶこともできる。当該脱水化処理や
、脱水素化処理は、酸化物半導体層の形成後やゲート絶縁層の形成後、ゲート電極の形成
後、などのタイミングにおいて行うことも可能である。また、このような脱水化処理、脱
水素化処理は、一回に限らず複数回行っても良い。
次に、酸化物半導体層144に接するゲート絶縁層146を形成する(図10(C)参照
)。ゲート絶縁層146は、CVD法やスパッタ法等を用いて形成することができる。ま
た、ゲート絶縁層146は、酸化シリコン、窒化シリコン、酸窒化シリコン、酸化アルミ
ニウム、酸化タンタル、酸化ハフニウム、酸化イットリウム、ハフニウムシリケート(H
fSixOy(x>0、y>0))、窒素が添加されたハフニウムシリケート(HfSi
xOy(x>0、y>0))、窒素が添加されたハフニウムアルミネート(HfAlxO
y(x>0、y>0))、などを含むように形成するのが好適である。ゲート絶縁層14
6は、単層構造としても良いし、積層構造としても良い。また、その厚さは特に限定され
ないが、半導体装置を微細化する場合には、トランジスタの動作を確保するために薄くす
るのが望ましい。例えば、酸化シリコンを用いる場合には、1nm以上100nm以下、
好ましくは10nm以上50nm以下とすることができる。
上述のように、ゲート絶縁層を薄くすると、トンネル効果などに起因するゲートリークが
問題となる。ゲートリークの問題を解消するには、ゲート絶縁層146に、酸化ハフニウ
ム、酸化タンタル、酸化イットリウム、ハフニウムシリケート(HfSixOy(x>0
、y>0))、窒素が添加されたハフニウムシリケート(HfSixOy(x>0、y>
0))、窒素が添加されたハフニウムアルミネート(HfAlxOy(x>0、y>0)
)、などの高誘電率(high−k)材料を用いると良い。high−k材料をゲート絶
縁層146に用いることで、電気的特性を確保しつつ、ゲートリークを抑制するために膜
厚を大きくすることが可能になる。なお、high−k材料を含む膜と、酸化シリコン、
窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウムなどのいずれか
を含む膜との積層構造としてもよい。
ゲート絶縁層146の形成後には、不活性ガス雰囲気下、または酸素雰囲気下で第2の熱
処理を行うのが望ましい。熱処理の温度は、200℃以上450℃以下、望ましくは25
0℃以上350℃以下である。例えば、窒素雰囲気下で250℃、1時間の熱処理を行え
ばよい。第2の熱処理を行うことによって、トランジスタの電気的特性のばらつきを軽減
することができる。また、ゲート絶縁層146が酸素を含む場合、酸化物半導体層144
に酸素を供給し、該酸化物半導体層144の酸素欠損を補填して、i型(真性半導体)ま
たはi型に限りなく近い酸化物半導体層を形成することもできる。
なお、本実施の形態では、ゲート絶縁層146の形成後に第2の熱処理を行っているが、
第2の熱処理のタイミングはこれに特に限定されない。例えば、ゲート電極の形成後に第
2の熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし
、第1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼
ねさせても良い。
次に、ゲート絶縁層146上において酸化物半導体層144と重畳する領域にゲート電極
148aを形成し、ソース電極またはドレイン電極142aと重畳する領域に電極148
bを形成する(図10(D)参照)。ゲート電極148aおよび電極148bは、ゲート
絶縁層146上に導電層を形成した後に、当該導電層を選択的にエッチングすることによ
って形成することができる。ゲート電極148aおよび電極148bとなる導電層は、ス
パッタ法をはじめとするPVD法や、プラズマCVD法などのCVD法を用いて形成する
ことができる。詳細は、ソース電極またはドレイン電極142aなどの場合と同様であり
、これらの記載を参酌できる。
次に、ゲート絶縁層146、ゲート電極148a、および電極148b上に、層間絶縁層
150および層間絶縁層152を形成する(図10(E)参照)。層間絶縁層150およ
び層間絶縁層152は、PVD法やCVD法などを用いて形成することができる。また、
酸化シリコン、酸窒化シリコン、窒化シリコン、酸化ハフニウム、酸化アルミニウム、酸
化タンタル等の無機絶縁材料を含む材料を用いて形成することができる。なお、本実施の
形態では、層間絶縁層150と層間絶縁層152の積層構造としているが、開示する発明
の一態様はこれに限定されない。1層としても良いし、3層以上の積層構造としても良い
。また、層間絶縁層を設けない構成とすることも可能である。
なお、上記層間絶縁層152は、その表面が平坦になるように形成することが望ましい。
表面が平坦になるように層間絶縁層152を形成することで、半導体装置を微細化した場
合などにおいても、層間絶縁層152上に、電極や配線などを好適に形成することができ
るためである。なお、層間絶縁層152の平坦化は、CMP(化学的機械的研磨)処理な
どの方法を用いて行うことができる。
以上により、高純度化された酸化物半導体層144を用いたトランジスタ162が完成す
る(図10(E)参照)。また、容量素子164が完成する。
図10(E)に示すトランジスタ162は、酸化物半導体層144と、酸化物半導体層1
44と電気的に接続するソース電極またはドレイン電極142a、ソース電極またはドレ
イン電極142bと、酸化物半導体層144、ソース電極またはドレイン電極142a、
ソース電極またはドレイン電極142bを覆うゲート絶縁層146と、ゲート絶縁層14
6上のゲート電極148aと、を有する。また、容量素子164は、ソース電極またはド
レイン電極142aと、酸化物半導体層144と、ソース電極またはドレイン電極142
aを覆うゲート絶縁層146と、ゲート絶縁層146上の電極148bと、を有する。
本実施の形態において示すトランジスタ162では、酸化物半導体層144が高純度化さ
れているため、その水素濃度は、5×1019atoms/cm以下、望ましくは5×
1018atoms/cm以下、より望ましくは5×1017atoms/cm以下
である。また、酸化物半導体層144のキャリア密度は、一般的なシリコンウェハにおけ
るキャリア密度(1×1014/cm程度)と比較して、十分に小さい値(例えば、1
×1012/cm未満、より好ましくは、1.45×1010/cm未満)をとる。
そして、これにより、オフ電流が十分に小さくなる。例えば、トランジスタ162の室温
でのオフ電流(ここでは、単位チャネル幅(1μm)あたりの値)は100zA/μm(
1zA(ゼプトアンペア)は1×10−21A)以下、望ましくは10zA/μm以下と
なる。
このように高純度化され、真性化された酸化物半導体層144を用いることで、トランジ
スタのオフ電流を十分に低減することができる。そして、このようなトランジスタを用い
ることで、極めて長期にわたり記憶内容を保持することが可能な半導体装置が得られる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態5)
本実施の形態では、実施の形態4とは異なる、開示する発明の一態様に係る半導体装置の
構成およびその作製方法について、図11及び図12を参照して説明する。
〈半導体装置の断面構成および平面構成〉
図11は、半導体装置の構成の一例である。図11(A)には、半導体装置の断面を、図
11(B)には、半導体装置の平面を、それぞれ示す。ここで、図11(A)は、図11
(B)のA1−A2およびB1−B2における断面に相当する。図11(A)および図1
1(B)に示される半導体装置は、下部に酸化物半導体以外の材料を用いたトランジスタ
160を有し、上部に酸化物半導体を用いたトランジスタ162を有するものである。酸
化物半導体以外の材料を用いたトランジスタは、高速動作が容易である。一方で、酸化物
半導体を用いたトランジスタは、その特性により長時間の電荷保持を可能とする。
なお、上記トランジスタは、いずれもnチャネル型トランジスタであるものとして説明す
るが、pチャネル型トランジスタを用いることができるのはいうまでもない。また、開示
する発明の技術的な本質は、情報を保持するために酸化物半導体をトランジスタ162に
用いる点にあるから、半導体装置の具体的な構成をここで示すものに限定する必要はない
図11におけるトランジスタ160は、半導体材料(例えば、シリコンなど)を含む基板
100に設けられたチャネル形成領域116と、チャネル形成領域116を挟むように設
けられた不純物領域114および高濃度不純物領域120(これらをあわせて単に不純物
領域とも呼ぶ)と、チャネル形成領域116上に設けられたゲート絶縁層108と、ゲー
ト絶縁層108上に設けられたゲート電極110と、不純物領域と電気的に接続するソー
ス電極またはドレイン電極130a、およびソース電極またはドレイン電極130bを有
する。また、ソース電極またはドレイン電極130a、およびソース電極またはドレイン
電極130b上には、配線142c、および配線142dを有する。なお、半導体材料と
しては、例えば、シリコン、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、また
はガリウムヒ素等を用いることができ、単結晶半導体を用いるのが好ましい。
ここで、ゲート電極110の側面にはサイドウォール絶縁層118が設けられている。ま
た、基板100の、表面に垂直な方向から見てサイドウォール絶縁層118と重ならない
領域には、高濃度不純物領域120を有し、高濃度不純物領域120に接する金属化合物
領域124が存在する。また、基板100上にはトランジスタ160を囲むように素子分
離絶縁層106が設けられている。ゲート電極110上に開口を有し且つ、トランジスタ
160を覆うように、層間絶縁層126および層間絶縁層128が設けられている。ソー
ス電極またはドレイン電極130a、およびソース電極またはドレイン電極130bは、
層間絶縁層126および層間絶縁層128に形成された開口を通じて、金属化合物領域1
24と電気的に接続されている。つまり、ソース電極またはドレイン電極130a、およ
びソース電極またはドレイン電極130bは、金属化合物領域124を介して高濃度不純
物領域120および不純物領域114と電気的に接続されている。なお、トランジスタ1
60の集積化などのため、サイドウォール絶縁層118が形成されない場合もある。
図11におけるトランジスタ162は、層間絶縁層128上に設けられたソース電極また
はドレイン電極142a、およびソース電極またはドレイン電極142bと、ソース電極
またはドレイン電極142a、およびソース電極またはドレイン電極142bと電気的に
接続されている、島状の酸化物半導体層144と、ソース電極またはドレイン電極142
a、ソース電極またはドレイン電極142b、島状の酸化物半導体層144を覆うゲート
絶縁層146と、ゲート絶縁層146上に島状の酸化物半導体層144と重畳するように
設けられたゲート電極148aと、を有する。
ここで、下部のトランジスタ160と上部のトランジスタ162は、ゲート電極110上
にソース電極またはドレイン電極142aが直接形成されることで電気的に接続されてい
る。つまり、本実施の形態に示す半導体装置は、実施の形態4で示した半導体装置におい
て、ゲート電極110の上面より上部を除去した、下部のトランジスタ160の上に、上
部トランジスタ162を形成した構成となっている。
なお、酸化物半導体層144は水素などの不純物が十分に除去されることにより、または
、十分な酸素が供給されることにより、高純度化されているものであることが望ましい。
具体的には、例えば、酸化物半導体層144の水素濃度は5×1019atoms/cm
以下、望ましくは5×1018atoms/cm以下、より望ましくは5×1017
atoms/cm以下とする。なお、上述の酸化物半導体層144中の水素濃度は、二
次イオン質量分析法(SIMS:Secondary Ion Mass Spectr
oscopy)で測定したものである。このように、水素濃度が十分に低減されて高純度
化され、十分な酸素の供給により酸素欠乏に起因するエネルギーギャップ中の欠陥準位が
低減された酸化物半導体層144では、キャリア密度が1×1012/cm未満、望ま
しくは、1×1011/cm未満、より望ましくは1.45×1010/cm未満と
なる。例えば、室温でのオフ電流(ここでは、単位チャネル幅(1μm)あたりの値)は
100zA/μm(1zA(ゼプトアンペア)は1×10−21A)以下、望ましくは1
0zA/μm以下となる。このように、i型化(真性化)または実質的にi型化された酸
化物半導体を用いることで、極めて優れたオフ電流特性のトランジスタ162を得ること
ができる。
容量素子164は、ソース電極またはドレイン電極142a、酸化物半導体層144、ゲ
ート絶縁層146、および電極148b、で構成される。すなわち、ソース電極またはド
レイン電極142aは、容量素子164の一方の電極として機能し、電極148bは、容
量素子164の他方の電極として機能することになる。
なお、図11の容量素子164では、酸化物半導体層144とゲート絶縁層146を積層
させることにより、ソース電極またはドレイン電極142aと、電極148bとの間の絶
縁性を十分に確保することができる。
なお、トランジスタ162および容量素子164において、ソース電極またはドレイン電
極142a、およびソース電極またはドレイン電極142bの端部は、テーパー形状であ
ることが好ましい。ここで、テーパー角は、例えば、30°以上60°以下とする。なお
、テーパー角とは、テーパー形状を有する層(例えば、ソース電極またはドレイン電極1
42a)を、その断面(基板の表面と直交する面)に垂直な方向から観察した際に、当該
層の側面と底面がなす傾斜角を示す。ソース電極またはドレイン電極142a、ソース電
極またはドレイン電極142bの端部をテーパー形状とすることにより、酸化物半導体層
144の被覆性を向上し、段切れを防止することができるためである。
また、トランジスタ162および容量素子164の上には、層間絶縁層150が設けられ
ており、層間絶縁層150上には層間絶縁層152が設けられている。
〈半導体装置の作製方法〉
次に、上記半導体装置の作製方法の一例について説明する。以下では、下部のトランジス
タ160を形成した後の工程、上部のトランジスタ162の作製方法について図12を参
照して説明する。下部のトランジスタ160については、実施の形態4で示した方法と同
様の方法で作製することができ、実施の形態4の記載を参酌することができる。
まず、実施の形態4に示す方法で下部のトランジスタ160を形成した後、トランジスタ
160のゲート電極110の上面より上部を除去する(図12(A)参照)。トランジス
タ160の当該部分の除去は、ゲート電極110の上面が露出するまで、下部のトランジ
スタ160に研磨処理(例えばCMP処理)を行うことによって成される。これにより、
ゲート電極110より上の、層間絶縁層126、128、ソース電極またはドレイン電極
130a、130bは、CMP処理で除去される。このとき、層間絶縁層126、128
、ソース電極またはドレイン電極130a、130bを含む表面を平坦化することにより
、後の工程において、良好な電極、配線、絶縁層、半導体層などを形成することが可能と
なる。また、実施の形態4で示した電極130cは、このCMP処理で完全に除去されて
しまうので形成する必要はない。
このように、CMP処理を行い、ゲート電極110の上面を露出させることにより、ゲー
ト電極110とソース電極またはドレイン電極142aとを直接接することができるので
、トランジスタ160とトランジスタ162の電気的接続を容易に取ることができる。
次に、層間絶縁層126、128上に導電層を形成し、該導電層を選択的にエッチングし
て、ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142b、
配線142c、配線142dを形成する(図12(B)参照)。ここで、ソース電極また
はドレイン電極142aはゲート電極110と、配線142cはソース電極またはドレイ
ン電極130aと、そして、配線142dはソース電極またはドレイン電極130bと、
直接接するように形成する。
ここで、ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142
b、配線142c、配線142dを形成する導電層は、実施の形態4で示した材料と同様
の材料を用いることができ、実施の形態4の記載を参酌することができる。また、導電層
のエッチングについても、実施の形態4で示した方法と同様にすることができ、実施の形
態4の記載を参酌することができる。
また、実施の形態4で示したように、ソース電極またはドレイン電極142a、およびソ
ース電極またはドレイン電極142bの上には、絶縁層を形成しても良い。当該絶縁層を
設けることにより、後に形成されるゲート電極と、ソース電極またはドレイン電極142
a、およびソース電極またはドレイン電極142bとの間の寄生容量を低減することが可
能である。
次に、ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142b
、配線142c及び配線142dを覆うように酸化物半導体層を成膜し、該酸化物半導体
層を選択的にエッチングして、ソース電極またはドレイン電極142a、およびソース電
極またはドレイン電極142bと接するように酸化物半導体層144を形成する(図12
(C)参照)。
酸化物半導体層は、実施の形態4で示した材料と同様の材料を用い、同様の方法で成膜す
ることができる。よって、酸化物半導体層の材料と成膜方法について、実施の形態4を参
酌することができる。
このように成膜した酸化物半導体層は、マスクを用いたエッチングなどの方法によって、
島状に加工して、島状の酸化物半導体層144を形成する。
酸化物半導体層のエッチングには、ドライエッチング、ウェットエッチングのいずれを用
いても良い。もちろん、その両方を組み合わせて用いることもできる。酸化物半導体層を
所望の形状にエッチングできるよう、材料に合わせてエッチング条件(エッチングガスや
エッチング液、エッチング時間、温度等)は適宜設定する。
また、酸化物半導体層144は、実施の形態4で示したように、熱処理(第1の熱処理)
を行うことが望ましい。第1の熱処理は、実施の形態4で示した方法で行うことができ、
実施の形態4を参酌することができる。第1の熱処理によって不純物を低減し、i型(真
性半導体)またはi型に限りなく近い酸化物半導体層144を形成することで、極めて優
れた特性のトランジスタを実現することができる。なお、第1の熱処理は、酸化物半導体
層のエッチング前に行ってもよいし、エッチングして酸化物半導体層を島状に加工した後
に行っても良い。
次に、酸化物半導体層144に接するゲート絶縁層146を形成する(図12(C)参照
)。
ゲート絶縁層146は、実施の形態4で示した材料と同様の材料を用い、同様の方法で成
膜することができる。よって、ゲート絶縁層146の材料と成膜方法について、実施の形
態4を参酌することができる。
また、ゲート絶縁層146の形成後、実施の形態4で示したように、不活性ガス雰囲気下
、または酸素雰囲気下で第2の熱処理を行うのが望ましい。第2の熱処理は、実施の形態
4で示した方法で行うことができ、実施の形態4を参酌することができる。第2の熱処理
を行うことで、トランジスタの電気的特性のばらつきを軽減することができる。また、ゲ
ート絶縁層146が酸素を含む場合、酸化物半導体層144に酸素を供給し、該酸化物半
導体層144の酸素欠損を補填して、i型(真性半導体)またはi型に限りなく近い酸化
物半導体層を形成することもできる。
なお、本実施の形態では、ゲート絶縁層146の形成後に第2の熱処理を行っているが、
第2の熱処理のタイミングはこれに特に限定されない。例えば、ゲート電極の形成後に第
2の熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行っても良いし
、第1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱処理を兼
ねさせても良い。
次に、ゲート絶縁層146上において酸化物半導体層144と重畳する領域にゲート電極
148aを形成し、ソース電極またはドレイン電極142aと重畳する領域に電極148
bを形成する(図12(D)参照)。ゲート電極148aおよび電極148bは、ゲート
絶縁層146上に導電層を形成した後に、当該導電層を選択的にエッチングすることによ
って形成することができる。ゲート電極148aおよび電極148bとなる導電層は、ス
パッタ法をはじめとするPVD法や、プラズマCVD法などのCVD法を用いて形成する
ことができる。詳細は、ソース電極またはドレイン電極142aなどの場合と同様であり
、これらの記載を参酌できる。
次に、実施の形態4で示したように、ゲート絶縁層146、ゲート電極148a、および
電極148b上に、層間絶縁層150および層間絶縁層152を形成する。層間絶縁層1
50および層間絶縁層152は、実施の形態4で示した材料と同様の材料を用い、同様の
方法で成膜することができる。よって、層間絶縁層150および層間絶縁層152の材料
と成膜方法について、実施の形態4を参酌することができる。
なお、上記層間絶縁層152は、その表面が平坦になるように形成することが望ましい。
表面が平坦になるように層間絶縁層152を形成することで、半導体装置を微細化した場
合などにおいても、層間絶縁層152上に、電極や配線などを好適に形成することができ
るためである。なお、層間絶縁層152の平坦化は、CMP(化学的機械的研磨)処理な
どの方法を用いて行うことができる。
以上により、高純度化された酸化物半導体層144を用いたトランジスタ162が完成す
る(図12参照)。また、容量素子164が完成する。
図12Dに示すトランジスタ162は、酸化物半導体層144と、酸化物半導体層144
と電気的に接続するソース電極またはドレイン電極142a、ソース電極またはドレイン
電極142bと、酸化物半導体層144、ソース電極またはドレイン電極142a、ソー
ス電極またはドレイン電極142bを覆うゲート絶縁層146と、ゲート絶縁層146上
のゲート電極148aと、を有する。また、容量素子164は、ソース電極またはドレイ
ン電極142aと、酸化物半導体層144と、ソース電極またはドレイン電極142aを
覆うゲート絶縁層146と、ゲート絶縁層146上の電極148bと、を有する。
〈半導体装置の断面図および平面図〉
次に、図11とは異なる、開示する発明の一態様に係る半導体装置の構成およびその作製
方法について、図25および図26を参照して説明する。
図25は、半導体装置の構成の一例である。図25(A)には、半導体装置の断面を、図
25(B)には、半導体装置の平面を、それぞれ示す。ここで、図25(A)は、図25
(B)のE1−E2およびF1−F2における断面に相当する。図25(A)および図2
5(B)に示す半導体装置は、下部に酸化物半導体以外の材料を用いたトランジスタ16
0を有し、上部に酸化物半導体を用いたトランジスタ163を有するものである。なお、
図25において、下部のトランジスタ160の構成は、図11と同様であるため詳細な説
明を省略する。
図25に示すトランジスタ163は、酸化物半導体層144、ソース電極またはドレイン
電極142a、ソース電極またはドレイン電極142b、ゲート絶縁層146、ゲート電
極148a、を含む点で、図11に示すトランジスタ162と共通している。トランジス
タ163とトランジスタ162との相違は、酸化物半導体層144と、ソース電極または
ドレイン電極142a、およびソース電極またはドレイン電極142bが接続する位置で
ある。すなわち、トランジスタ163では、酸化物半導体層144の上部において、酸化
物半導体層144とソース電極またはドレイン電極142a、およびソース電極またはド
レイン電極142bとが接している。
図25において、酸化物半導体層144の被形成面である層間絶縁層128の平坦性を高
めることで、酸化物半導体層144の膜厚分布を均一にすることができるため、トランジ
スタ163の特性を向上させることができる。
また、図25に示す容量素子165は、ソース電極またはドレイン電極142a、ゲート
絶縁層146、電極148bを含む点で、図11に示す容量素子164と共通している。
容量素子165と容量素子164との相違は、容量素子165が酸化物半導体層144を
含まない点である。
容量素子165において、酸化物半導体層144を含まないことにより、トランジスタ1
62のゲート絶縁層146と、トランジスタ163のゲート絶縁層146の材料および膜
厚が同じ場合、容量素子164よりも容量を大きくすることができる。
また、トランジスタ163および容量素子165の上には、層間絶縁層150が設けられ
ており、層間絶縁層150上には層間絶縁層152が設けられている。
〈半導体装置の作製方法〉
次に、上記半導体装置の作製方法の一例について説明する。以下では、下部のトランジス
タ160を形成した後の、上部のトランジスタ163の作製方法について図26を参照し
て説明する。下部のトランジスタについては、実施の形態4に示した方法と同様の方法で
作製することができ、実施の形態4の記載を参酌することができる。
まず、実施の形態4に示す方法で下部のトランジスタ160を形成した後、トランジスタ
160のゲート電極110の上面より上部を除去する(図26(A)参照)。トランジス
タ160のゲート電極110の上面より上部の除去は、ゲート電極110の上面が露出す
るまで、下部のトランジスタ160にCMP処理を行うことによって行われる。これによ
り、ゲート電極110より上の、層間絶縁層126、128、ソース電極またはドレイン
電極130a、130bは、CMP処理により除去される。このとき、後に形成される酸
化物半導体層が形成される面となる層間絶縁層126、128、ソース電極またはドレイ
ン電極130a、130bの表面を平坦化することにより、酸化物半導体層144の膜厚
分布を均一にすることができる。
次に、平坦化された層間絶縁層126、128、ソース電極またはドレイン電極130a
、130b上に、酸化物半導体層を成膜し、該酸化物半導体層を選択的にエッチングして
、酸化物半導体層144を形成する(図26(A)参照)。
酸化物半導体層は、実施の形態4で示した材料と同様の材料を用い、同様の方法で成膜す
ることができる。よって、酸化物半導体層の材料と成膜方法については、実施の形態4を
参酌すればよい。
このように成膜した酸化物半導体層は、マスクを用いたエッチングなどの方法によって、
島状に加工して、島状の酸化物半導体層144を形成する。酸化物半導体層の加工方法に
ついては、実施の形態4を参酌すればよい。
また、酸化物半導体層144は、実施の形態4で示したように、熱処理(第1の熱処理)
を行うことが望ましい。第1の熱処理は、実施の形態4で示した方法で行うことができ、
実施の形態4を参酌することができる。第1の熱処理によって不純物を低減し、i型(真
性半導体)またはi型に限りなく近い酸化物半導体層144を形成することで、極めて優
れた特性のトランジスタを実現することができる。なお、第1の熱処理は、酸化物半導体
層のエッチング前に行ってもよいし、エッチングして酸化物半導体層を島状に加工した後
に行っても良い。
次に、酸化物半導体層144などの上に導電層を成膜し、該導電層を選択的にエッチング
して、ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142b
、配線142c、142dを形成する(図26(B)参照)。ここで、ソース電極または
ドレイン電極142aはゲート電極110と、配線142cはソース電極またはドレイン
電極130aと、そして、配線142dはソース電極またはドレイン電極130bと、直
接接するように形成する。
ここで、ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142
b、配線142c、配線142dを形成する導電層は、実施の形態4で示した材料と同様
の材料を用いることができ、実施の形態4の記載を参酌することができる。また、導電層
のエッチングについても、実施の形態4で示した方法と同様にすることができ、実施の形
態4の記載を参酌することができる。
上述のように、ゲート電極110より上の、層間絶縁層126、128をCMP処理で除
去して、ゲート電極110の上面を露出させることにより、ゲート電極110とソース電
極またはドレイン電極142aとが直接接することができるので、トランジスタ160と
トランジスタ163の電気的接続を容易に取ることができる。
次に、酸化物半導体層144に接するゲート絶縁層146を形成する(図26(C)参照
)。
ゲート絶縁層146は、実施の形態4で示した材料と同様の材料を用い、同様の方法で成
膜することができる。よって、ゲート絶縁層146の材料と成膜方法について、実施の形
態4を参酌することができる。
また、ゲート絶縁層146の形成後、実施の形態4で示したように、不活性ガス雰囲気下
、または酸素雰囲気下で第2の熱処理を行うのが望ましい。第2の熱処理は、実施の形態
4で示した方法で行うことができ、実施の形態4を参酌することができる。第2の熱処理
を行うことで、トランジスタの電気的特性のばらつきを軽減することができる。また、ゲ
ート絶縁層146が酸素を含む場合、酸化物半導体層144に酸素を供給し、該酸化物半
導体層144の酸素欠損を補填して、i型(真性半導体)またはi型に限りなく近い酸化
物半導体層を形成することもできる。
なお、本実施の形態では、ゲート絶縁層146の形成後に第2の熱処理を行っているが、
第2の熱処理のタイミングはこれに特に限定されない。例えば、ゲート電極148aの形
成後に第2の熱処理を行っても良い。また、第1の熱処理に続けて第2の熱処理を行って
も良いし、第1の熱処理に第2の熱処理を兼ねさせても良いし、第2の熱処理に第1の熱
処理を兼ねさせても良い。
次に、ゲート絶縁層146上において酸化物半導体層144と重畳する領域にゲート電極
148aを形成し、ソース電極またはドレイン電極142aと重畳する領域に電極148
bを形成する(図26(C)参照)。ゲート電極148aおよび電極148bは、ゲート
絶縁層146上に導電層を形成した後に、当該導電層を選択的にエッチングすることによ
って形成することができる。ゲート電極148aおよび電極148bとなる導電層は、ス
パッタ法をはじめとするPVD法や、プラズマCVD法などのCVD法を用いて形成する
ことができる。詳細は、ソース電極またはドレイン電極142aなどの場合と同様であり
、これらの記載を参酌できる。
次に、実施の形態4で示したように、ゲート絶縁層146、ゲート電極148a、および
電極148b上に、層間絶縁層150および層間絶縁層152を形成する。層間絶縁層1
50および層間絶縁層152は、実施の形態4で示した材料と同様の材料を用い、同様の
方法で成膜することができる。よって、層間絶縁層150および層間絶縁層152の材料
と成膜方法について、実施の形態4を参酌することができる。
なお、上記層間絶縁層152は、その表面が平坦になるように形成することが望ましい。
表面が平坦になるように層間絶縁層152を形成することで、半導体装置を微細化した場
合などにおいても、層間絶縁層152上に、電極や配線などを好適に形成することができ
るためである。なお、層間絶縁層152の平坦化は、CMP(化学的機械的研磨)処理な
どの方法を用いて行うことができる。
以上により、高純度化された酸化物半導体層144を用いたトランジスタ163が完成す
る(図26(D)参照)。また、容量素子165が完成する。
図26(D)に示すトランジスタ163は、酸化物半導体層144と、酸化物半導体層1
44と電気的に接続するソース電極またはドレイン電極142a、142bと、酸化物半
導体層144、ソース電極またはドレイン電極142a、142bを覆うゲート絶縁層1
46と、ゲート絶縁層146上のゲート電極148aと、を有する。また、図26(D)
に示す容量素子165は、ソース電極またはドレイン電極142aと、ゲート絶縁層14
6と、ゲート絶縁層146上の電極148bと、を有する。
本実施の形態において示すトランジスタ162およびトランジスタ163では、酸化物半
導体層144が高純度化されているため、その水素濃度は、5×1019atoms/c
以下、望ましくは5×1018atoms/cm以下、より望ましくは5×10
atoms/cm以下である。また、酸化物半導体層144のキャリア密度は、一般
的なシリコンウェハにおけるキャリア密度(1×1014/cm程度)と比較して、十
分に小さい値(例えば、1×1012/cm未満、より好ましくは、1.45×10
/cm未満)をとる。そして、これにより、オフ電流が十分に小さくなる。例えば、
トランジスタ162およびトランジスタ163の室温でのオフ電流(ここでは、単位チャ
ネル幅(1μm)あたりの値)は100zA/μm(1zA(ゼプトアンペア)は1×1
−21A)以下、望ましくは10zA/μm以下となる。
このように高純度化され、真性化された酸化物半導体層144を用いることで、トランジ
スタのオフ電流を十分に低減することができる。そして、このようなトランジスタを用い
ることで、極めて長期にわたり記憶内容を保持することが可能な半導体装置が得られる。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態6)
本実施の形態では、実施の形態4、実施の形態5とは異なる、開示する発明の一態様に係
る半導体装置の構成およびその作製方法について、図13乃至図15を参照して説明する
〈半導体装置の断面構成および平面構成〉
図13は、半導体装置の構成の一例である。図13(A)には、半導体装置の断面を、図
13(B)には、半導体装置の平面を、それぞれ示す。ここで、図13(A)は、図13
(B)のC1−C2およびD1−D2における断面に相当する。図13(B)の平面図に
おいては、煩雑になることを避けるため、ソース電極またはドレイン電極154や、配線
156など、構成要素の一部を省略している。図13(A)および図13(B)に示され
る半導体装置は、下部に酸化物半導体以外の半導体材料を用いたトランジスタ160を有
し、上部に酸化物半導体を用いたトランジスタ162を有するものである。酸化物半導体
以外の半導体材料を用いたトランジスタは、高速動作が容易である。一方で、酸化物半導
体を用いたトランジスタは、その特性により長時間の電荷保持を可能とする。
なお、上記トランジスタは、いずれもnチャネル型トランジスタであるものとして説明す
るが、pチャネル型トランジスタを用いることができるのはいうまでもない。また、開示
する発明の技術的な本質は、情報を保持するために酸化物半導体をトランジスタ162に
用いる点にあるから、半導体装置の具体的な構成をここで示すものに限定する必要はない
図13に示される半導体装置と、先の実施の形態に示される半導体装置の相違の一は、半
導体装置の平面レイアウトである。本実施の形態では、トランジスタ162および容量素
子164が、トランジスタ160と重畳するように設けられている。このような、平面レ
イアウトを採用することにより、高集積化が可能である。例えば、最小加工寸法をFとし
て、メモリセルの占める面積を15F〜25Fとすることが可能である。
図13に示される半導体装置と、先の実施の形態に示される半導体装置の相違の他の一は
、トランジスタ160におけるサイドウォール絶縁層118の有無である。つまり、図1
3に示される半導体装置は、サイドウォール絶縁層を有しない。また、サイドウォール絶
縁層を形成しないことにより、不純物領域114が形成されていない。このように、サイ
ドウォール絶縁層を設けない場合は、サイドウォール絶縁層118を設ける場合と比較し
て集積化が容易である。また、サイドウォール絶縁層118を設ける場合と比較して、作
製工程を簡略化することが可能である。
図13に示される半導体装置と、先の実施の形態に示される半導体装置の相違の他の一は
、トランジスタ160における層間絶縁層125の有無である。つまり、図13に示され
る半導体装置は、層間絶縁層125を有する。層間絶縁層125として、水素を含む絶縁
層を適用することで、トランジスタ160に対して水素を供給しトランジスタ160の特
性を向上させることが可能である。このような層間絶縁層125としては、例えば、プラ
ズマCVD法により形成された水素を含む窒化シリコン層などがある。さらに、層間絶縁
層126として、水素が十分に低減された絶縁層を適用することで、トランジスタ162
の特性を悪化させるおそれがある水素の、トランジスタ162への混入を防ぐことが可能
である。このような層間絶縁層126としては、例えば、スパッタ法により形成された窒
化シリコン層などがある。このような構成を採用することにより、トランジスタ160と
トランジスタ162の特性を十分に高めることが可能できる。
図13に示される半導体装置と、先の実施の形態に示される半導体装置の相違の他の一は
、トランジスタ162における絶縁層143aおよび絶縁層143bの有無である。つま
り、図13に示される半導体装置は、絶縁層143aおよび絶縁層143bを有する。こ
のように、絶縁層143aおよび絶縁層143bを設けることにより、ゲート電極148
aと、ソース電極またはドレイン電極142a(または、ゲート電極148aと、ソース
電極またはドレイン電極142b)とによる、いわゆるゲート容量を低減し、トランジス
タ162の動作速度を向上させることができる。
また、図13に示される半導体装置と、先の実施の形態に示される半導体装置の相違の他
の一は、トランジスタ160のソース電極またはドレイン電極154が、配線156と接
して設けられている点にある。
なお、実施の形態5と同様、下部のトランジスタ160と上部のトランジスタ162は、
ゲート電極110上にソース電極またはドレイン電極142aが直接形成されることで電
気的に接続されている。このような構成とすることで、電極や配線を別途設ける場合と比
較して、集積度が向上する。また、作製工程が簡略化される。
なお、本実施の形態では、上述の相違点を一体に有する構成を示しているが、当該相違点
のいずれか一のみを有する構成を採用しても良い。
〈半導体装置の作製方法〉
次に、上記半導体装置の作製方法の一例について説明する。以下では、下部のトランジス
タ160を形成した後の工程、上部のトランジスタ162の作製方法について図14およ
び図15を参照して説明する。下部のトランジスタ160については、実施の形態4で示
した方法と同様の方法で作製することができる。詳細については、実施の形態4の記載を
参酌できる。なお、本実施の形態では、トランジスタ160を覆うように層間絶縁層12
5、層間絶縁層126、層間絶縁層128、の三種類の層間絶縁層が形成されるものとす
る(図9(G)参考)。また、本実施の形態では、トランジスタ160の作製工程におい
て、ソース電極またはドレイン電極130a、ソース電極またはドレイン電極130bを
形成しないが(図9(H)参考)、ソース電極またはドレイン電極130aおよびソース
電極またはドレイン電極130bが形成されていない状態であっても、便宜上、トランジ
スタ160と呼ぶことにする。
まず、実施の形態4に示す方法で下部のトランジスタ160を形成した後、トランジスタ
160のゲート電極110の上面より上部を除去する。当該除去工程には、CMP(化学
的機械的研磨)処理などの研磨処理を適用すればよい。これにより、ゲート電極110上
面より上の、層間絶縁層125、層間絶縁層126、層間絶縁層128は除去される。な
お、研磨処理に係る表面を十分に平坦化することにより、後の工程において、良好な電極
、配線、絶縁層、半導体層などを形成することが可能となる。
次に、ゲート電極110、層間絶縁層125、層間絶縁層126、層間絶縁層128上に
導電層を形成し、該導電層を選択的にエッチングして、ソース電極またはドレイン電極1
42a、ソース電極またはドレイン電極142bを形成する(図14(A)参照)。ここ
で、ソース電極またはドレイン電極142aは、ゲート電極110と直接接するように形
成する。
ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142bを形成
するための導電層は、実施の形態4で示した材料と同様の材料を用いて形成することがで
きる。また、導電層のエッチングについても、実施の形態4で示した方法と同様の方法を
用いて行うことができる。詳細については、実施の形態4の記載を参酌することができる
次に、ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142b
を覆うように絶縁層を形成し、該絶縁層を選択的にエッチングして、ソース電極またはド
レイン電極142a上に絶縁層143aを、ソース電極またはドレイン電極142b上に
絶縁層143bを、それぞれ形成する(図14(B)参照)。
当該絶縁層143a、絶縁層143bを設けることにより、後に形成されるゲート電極と
、ソース電極またはドレイン電極142a、および、ソース電極またはドレイン電極14
2bとの間の寄生容量を低減することが可能である。
次に、ソース電極またはドレイン電極142a、ソース電極またはドレイン電極142b
を覆うように酸化物半導体層144を形成し、酸化物半導体層144上にゲート絶縁層1
46を形成する(図14(C)参照)。
酸化物半導体層144は、実施の形態4で示した材料、方法により形成することができる
。また、酸化物半導体層144に対しては、熱処理(第1の熱処理)を行うことが望まし
い。詳細については、実施の形態4の記載を参酌することができる。
ゲート絶縁層146は、実施の形態4で示した材料、方法により形成することができる。
また、ゲート絶縁層146の形成後には、不活性ガス雰囲気下、または酸素雰囲気下で熱
処理(第2の熱処理)を行うのが望ましい。詳細については、実施の形態4の記載を参酌
することができる。
次に、ゲート絶縁層146上において、トランジスタ162のチャネル形成領域となる領
域と重畳する領域にゲート電極148aを形成し、ソース電極またはドレイン電極142
aと重畳する領域に電極148bを形成する(図14(D)参照)。
ゲート電極148aおよび電極148bは、ゲート絶縁層146上に導電層を形成した後
に、当該導電層を選択的にエッチングすることによって形成することができる。ゲート電
極148aおよび電極148bとなる導電層は、スパッタ法をはじめとするPVD法や、
プラズマCVD法などのCVD法を用いて形成することができる。詳細は、ソース電極ま
たはドレイン電極142aなどの場合と同様であり、これらの記載を参酌できる。
次に、ゲート絶縁層146、ゲート電極148a、および電極148b上に、層間絶縁層
150および層間絶縁層152を形成する(図15(A)参照)。層間絶縁層150およ
び層間絶縁層152は、実施の形態4で示した材料、方法により形成することができる。
詳細については、実施の形態4の記載を参酌することができる。
なお、上記層間絶縁層152は、その表面が平坦になるように形成することが望ましい。
表面が平坦になるように層間絶縁層152を形成することで、半導体装置を微細化した場
合などにおいても、層間絶縁層152上に、電極や配線などを好適に形成することができ
るためである。なお、層間絶縁層152の平坦化は、CMP(化学的機械的研磨)処理な
どの方法を用いて行うことができる。
次に、層間絶縁層125、層間絶縁層126、層間絶縁層128、酸化物半導体層144
、ゲート絶縁層146、層間絶縁層150、層間絶縁層152を選択的にエッチングして
、トランジスタ160の金属化合物領域124にまで達する開口を形成する(図15(B
)参照)。エッチングとしては、ドライエッチング、ウェットエッチングのいずれを用い
ても良いが、微細化の観点からは、ドライエッチングを用いるのが望ましい。
そして、上記開口に埋め込むように、ソース電極またはドレイン電極154を形成する。
そして、ソース電極またはドレイン電極154と接続する配線156を形成する(図15
(C)参照)。
ソース電極またはドレイン電極154は、例えば、開口を含む領域にPVD法やCVD法
などを用いて導電層を形成した後、エッチング処理やCMP処理といった方法を用いて、
上記導電層の一部を除去することにより形成することができる。より具体的には、例えば
、開口を含む領域にPVD法によりチタン膜を薄く形成し、CVD法により窒化チタン膜
を薄く形成した後に、開口に埋め込むようにタングステン膜を形成する方法を適用するこ
とができる。ここで、PVD法により形成されるチタン膜は、被形成面の酸化膜(自然酸
化膜など)を還元し、下部電極など(ここでは金属化合物領域124)との接触抵抗を低
減させる機能を有する。また、その後に形成される窒化チタン膜は、導電性材料の拡散を
抑制するバリア機能を備える。また、チタンや窒化チタンなどによるバリア膜を形成した
後に、メッキ法により銅膜を形成してもよい。
配線156は、ソース電極またはドレイン電極154に接する導電層を形成した後に、当
該導電層を選択的にエッチングすることによって形成することができる。当該導電層は、
スパッタ法をはじめとするPVD法や、プラズマCVD法などのCVD法を用いて形成す
ることができる。詳細は、ソース電極またはドレイン電極142aなどの場合と同様であ
る。
以上により、トランジスタ160、トランジスタ162および容量素子164を有する半
導体装置が完成する。
また、実施の形態3に示す半導体装置(図13に相当する半導体装置)の断面図および平
面図を、図16(A)および図16(B)にそれぞれ示す。ここで、図16(A)は、図
16(B)のC1−C2およびD1−D2における断面に相当する。また、図16(B)
の平面図においては、煩雑になることを避けるため、ソース電極またはドレイン電極15
4など、構成要素の一部を省略している。また、配線156aの一部については、破線で
表している。また、図16(B)には、トランジスタ160、トランジスタ162および
容量素子164から構成されるメモリセル168だけでなく、メモリセル168と隣り合
うメモリセルも記載している。
また、図13(A)および図13(B)に示す半導体装置と同様に、図16(A)および
図16(B)に示される半導体装置は、下部に酸化物半導体以外の半導体材料を用いたト
ランジスタ160を有し、上部に酸化物半導体を用いたトランジスタ162を有するもの
である。酸化物半導体以外の半導体材料を用いたトランジスタは、高速動作が容易である
。一方で、酸化物半導体を用いたトランジスタは、その特性により長時間の電荷保持を可
能とする。
なお、上記トランジスタは、いずれもnチャネル型トランジスタであるものとして説明す
るが、pチャネル型トランジスタを用いることができるのはいうまでもない。また、開示
する発明の技術的な本質は、情報を保持するために酸化物半導体をトランジスタ162に
用いる点にあるから、半導体装置の具体的な構成をここで示すものに限定する必要はない
図13に示す半導体装置と異なり、図16に示される半導体装置では、層間絶縁層152
上に配線156aおよび配線156bが形成されている。配線156aは、電極158b
を介してソース電極またはドレイン電極142bと接続され、さらにソース電極またはド
レイン電極158aを介して金属化合物領域124bと接続される。また、配線156b
は、ソース電極またはドレイン電極154を介して金属化合物領域124aと接続される
ここで、ソース電極またはドレイン電極158aは、層間絶縁層128の形成後に、上述
のソース電極またはドレイン電極154を形成する方法と同様の方法で、層間絶縁層12
8、層間絶縁層126および層間絶縁層125を選択的にエッチングして開口を形成し、
導電層を成膜し、該導電層を選択的にエッチングすればよい。このように形成したソース
電極またはドレイン電極158aは、ソース電極またはドレイン電極142bに直接接す
る。
また、電極158bは、層間絶縁層152の形成後に、上述のソース電極またはドレイン
電極154を形成する方法と同様の方法で層間絶縁層152、層間絶縁層150、ゲート
絶縁層146、酸化物半導体層144、および絶縁層143bを選択的にエッチングして
開口を形成し、導電層を成膜し、該導電層を選択的にエッチングすることで形成できる。
なお、ソース電極またはドレイン電極154と電極158bは同じ工程で形成しても良い
し、異なる工程で形成しても良い。また、ソース電極またはドレイン電極154を、ソー
ス電極またはドレイン電極158a、ソース電極またはドレイン電極142b、電極15
8bと同様の構造で形成しても良い。
ここで、図16に示される半導体装置のメモリセル168を構成する、トランジスタ16
0、トランジスタ162および容量素子164は、実施の形態3に示すメモリセル120
0を構成する第1のトランジスタ、第2のトランジスタおよび容量素子に相当する。また
、図16に示される、配線156a、配線156b、ゲート電極148aおよび電極14
8bは、実施の形態3に示される、ビット線BL、ソース線SL、信号線Sおよびワード
線WLに相当する。
実施の形態3と同様に、図16に示される半導体装置のメモリセル168は、ビット線B
Lに相当する配線156aが、メモリセル168のフローティングゲート部に電位を与え
るための配線としても機能するので、メモリセル一個あたりの配線数を削減することがで
きる。これにより、メモリセルの占有面積を低減し、半導体装置の単位面積あたりの記憶
容量を増加させることができる。
また、図16に示すように、ソース線SLに相当する配線156bは、メモリセル168
だけでなく、メモリセル168に隣接するメモリセルにも接続されているので、ソース線
SLの本数を約半分に削減することができる。これにより、メモリセルの占有面積を低減
し、半導体装置の単位面積あたりの記憶容量を増大することができる。
また、半導体装置の平面レイアウトは、図16(B)に示すようなものだけでなく、例え
ば、図17に示すようなものを用いても良い。図17に示す半導体装置の平面レイアウト
は、半導体材料を含む基板100としてSOI基板を用いる場合の一例である。
図17に示す半導体装置は、半導体材料を含む基板100としてSOI基板を用いている
ので、半導体層166は島状にパターニングされている。また、酸化物半導体層144も
島状にパターニングされている。
なお、半導体層166は、配線156a、配線156bの一部と重なるように形成されて
おり、ソース電極またはドレイン電極142aは、酸化物半導体層144の一部と重なる
ように形成されており、ソース電極またはドレイン電極142bは、配線156aの一部
と重なるように形成されている。
以上のような平面レイアウトを用いることにより、半導体装置のメモリセルの占有面積を
低減し、半導体装置の単位面積あたりの記憶容量を増大することができる。
本実施の形態で示す半導体装置は、トランジスタ162および容量素子164が、トラン
ジスタ160と重畳する構成を備えていること、トランジスタ160がサイドウォール絶
縁層を有しないこと、ゲート電極110上にソース電極またはドレイン電極142aが直
接形成さていること、などにより高集積化が可能になっている。また、作製工程が簡略化
されている。
また、本実施の形態で示す半導体装置は、層間絶縁層125として、水素を含む絶縁層を
適用し、層間絶縁層126として、水素が十分に低減された絶縁層を適用することで、ト
ランジスタ160およびトランジスタ162の特性が高められている。また、絶縁層14
3aおよび絶縁層143bを有することで、いわゆるゲート容量が低減され、トランジス
タ162の動作速度が向上している。
本実施の形態に示す上述の特徴により、きわめて優れた特性の半導体装置を提供すること
が可能である。
以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
(実施の形態7)
本実施の形態では、上述の実施の形態で説明した半導体装置を電子機器に適用する場合に
ついて、図18を用いて説明する。本実施の形態では、コンピュータ、携帯電話機(携帯
電話、携帯電話装置ともいう)、携帯情報端末(携帯型ゲーム機、音響再生装置なども含
む)、デジタルカメラ、デジタルビデオカメラ、電子ペーパー、テレビジョン装置(テレ
ビ、またはテレビジョン受信機ともいう)などの電子機器に、上述の半導体装置を適用す
る場合について説明する。
図18(A)は、ノート型のパーソナルコンピュータであり、筐体701、筐体702、
表示部703、キーボード704などによって構成されている。筐体701と筐体702
内には、先の実施の形態に示す半導体装置が設けられている。そのため、情報の書き込み
および読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減された
ノート型のパーソナルコンピュータが実現される。
図18(B)は、携帯情報端末(PDA)であり、本体711には、表示部713と、外
部インターフェイス715と、操作ボタン714等が設けられている。また、携帯情報端
末を操作するスタイラス712などを備えている。本体711内には、先の実施の形態に
示す半導体装置が設けられている。そのため、情報の書き込みおよび読み出しが高速で、
長期間の記憶保持が可能で、且つ消費電力が十分に低減された携帯情報端末が実現される
図18(C)は、電子ペーパーを実装した電子書籍720であり、筐体721と筐体72
3の2つの筐体で構成されている。筐体721および筐体723には、それぞれ表示部7
25および表示部727が設けられている。筐体721と筐体723は、軸部737によ
り接続されており、該軸部737を軸として開閉動作を行うことができる。また、筐体7
21は、電源731、操作キー733、スピーカー735などを備えている。筐体721
、筐体723の少なくとも一には、先の実施の形態に示す半導体装置が設けられている。
そのため、情報の書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消
費電力が十分に低減された電子書籍が実現される。
図18(D)は、携帯電話機であり、筐体740と筐体741の2つの筐体で構成されて
いる。さらに、筐体740と筐体741は、スライドし、図18(D)のように展開して
いる状態から重なり合った状態とすることができ、携帯に適した小型化が可能である。ま
た、筐体741は、表示パネル742、スピーカー743、マイクロフォン744、ポイ
ンティングデバイス746、カメラ用レンズ747、外部接続端子748などを備えてい
る。また、筐体740は、携帯電話機の充電を行う太陽電池セル749、外部メモリスロ
ット750などを備えている。また、表示パネル742はタッチパネル機能を備えており
、図18(D)には映像表示されている複数の操作キー745を点線で示している。また
、アンテナは、筐体741に内蔵されている。筐体740と筐体741の少なくとも一に
は、先の実施の形態に示す半導体装置が設けられている。そのため、情報の書き込みおよ
び読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減された携帯
電話機が実現される。
図18(E)は、デジタルカメラであり、本体761、表示部767、接眼部763、操
作スイッチ764、表示部765、バッテリー766などによって構成されている。本体
761内には、先の実施の形態に示す半導体装置が設けられている。そのため、情報の書
き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低減
されたデジタルカメラが実現される。
図18(F)は、テレビジョン装置770であり、筐体771、表示部773、スタンド
775などで構成されている。テレビジョン装置770の操作は、筐体771が備えるス
イッチや、リモコン操作機780により行うことができる。筐体771およびリモコン操
作機780には、先の実施の形態に示す半導体装置が搭載されている。そのため、情報の
書き込みおよび読み出しが高速で、長期間の記憶保持が可能で、且つ消費電力が十分に低
減されたテレビジョン装置が実現される。
以上のように、本実施の形態に示す電子機器には、先の実施の形態に係る半導体装置が搭
載されている。このため、消費電力を低減した電子機器が実現される。
開示する発明の一態様にかかる半導体装置の書き換え可能回数につき調査した。本実施例
では、当該調査結果につき、図19を参照して説明する。
調査に用いた半導体装置は、図1(A−1)に示す回路構成の半導体装置である。ここで
、トランジスタ162に相当するトランジスタには酸化物半導体を用い、容量素子164
に相当する容量素子としては、0.33pFの容量値のものを用いた。
調査は、初期のメモリウィンドウ幅と、情報の保持および情報の書き込みを所定回数繰り
返した後のメモリウィンドウ幅とを比較することにより行った。情報の保持および情報の
書き込みは、図1(A−1)における第3の配線に相当する配線に0V、または5Vのい
ずれかを与え、第4の配線に相当する配線に、0V、または5Vのいずれかを与えること
により行った。第4の配線に相当する配線の電位が0Vの場合には、トランジスタ162
に相当するトランジスタ(書き込み用トランジスタ)はオフ状態であるから、フローティ
ングゲート部FGに与えられた電位が保持される。第4の配線に相当する配線の電位が5
Vの場合には、トランジスタ162に相当するトランジスタはオン状態であるから、第3
の配線に相当する配線の電位がフローティングゲート部FGに与えられる。
メモリウィンドウ幅とは記憶装置の特性を示す指標の一つである。ここでは、異なる記憶
状態の間での、第5の配線に相当する配線の電位Vcgと、トランジスタ160に相当す
るトランジスタ(読み出し用トランジスタ)のドレイン電流Idとの関係を示す曲線(V
cg−Id曲線)の、シフト量ΔVcgをいうものとする。異なる記憶状態とは、フロー
ティングゲート部FGに0Vが与えられた状態(以下、Low状態という)と、フローテ
ィングゲート部FGに5Vが与えられた状態(以下、High状態という)をいう。つま
り、メモリウィンドウ幅は、Low状態とHigh状態において、電位Vcgの掃引を行
うことで確認できる。ここで、Low状態では−2V以上5V以下の範囲で電位Vcgの
掃引を行い、High状態では−7V以上0V以下の範囲で電位Vcgの掃引を行った。
また、いずれの場合も、電位Vds=1Vとした。
図19に、初期状態におけるメモリウィンドウ幅と、1×10回の書き込みを行った後
のメモリウィンドウ幅の調査結果を示す。なお、図19において、横軸はVcg(V)を
示し、縦軸はId(A)を示す。また、実線は1回目の書き込みにおける特性曲線を示し
、破線は1×10回目の書き込みにおける特性曲線を示す。また、実線と破線双方にお
いて、左側の曲線はHigh状態における特性曲線を示し、右側の曲線はLow状態にお
ける特性曲線を示す。図19から、1×10回の書き込み前後において、メモリウィン
ドウ幅が変化していないことが確認できる。1×10回の書き込み前後においてメモリ
ウィンドウ幅が変化しないということは、少なくともこの間は、半導体装置が劣化しない
ことを示すものである。
上述のように、開示する発明の一態様に係る半導体装置は、保持および書き込みを10
回もの多数回繰り返しても特性が変化せず、書き換え耐性が極めて高い。つまり、開示す
る発明の一態様によって、極めて信頼性の高い半導体装置が実現されるといえる。
本実施例では、高純度化された酸化物半導体を用いたトランジスタのオフ電流を求めた結
果について説明する。
本実施例では、実施の形態4に従って、高純度化された酸化物半導体を用いてトランジス
タを作製した。まず、高純度化された酸化物半導体を用いたトランジスタのオフ電流が十
分に小さいことを考慮して、チャネル幅Wが1mと十分に大きいトランジスタを用意して
オフ電流の測定を行った。チャネル幅Wが1mのトランジスタのオフ電流を測定した結果
を図20に示す。図20において、横軸はゲート電圧VG、縦軸はドレイン電流IDであ
る。ドレイン電圧VDが+1Vまたは+10Vの場合、ゲート電圧VGが−5Vから−2
0Vの範囲では、薄膜トランジスタのオフ電流は、検出限界である1×10−13A以下
であることがわかった。また、トランジスタのオフ電流密度は1aA/μm(1×10
18A/μm)以下となることがわかった。
次に、高純度化された酸化物半導体を用いた薄膜トランジスタのオフ電流をさらに正確に
求めた結果について説明する。上述したように、高純度化された酸化物半導体を用いたト
ランジスタのオフ電流は、測定器の検出限界である1×10−13A以下であることがわ
かった。そこで、特性評価用素子を作製し、より正確なオフ電流の値(上記測定における
測定器の検出限界以下の値)を求めた結果について説明する。
はじめに、電流測定方法に用いた特性評価用素子について、図21を参照して説明する。
図21に示す特性評価用素子は、測定系800が3つ並列に接続されている。測定系80
0は、容量素子802、トランジスタ804、トランジスタ805、トランジスタ806
、トランジスタ808を有する。トランジスタ804、トランジスタ808には、実施の
形態4に従って作製したトランジスタを使用した。
測定系800において、トランジスタ804のソース端子およびドレイン端子の一方と、
容量素子802の端子の一方と、トランジスタ805のソース端子およびドレイン端子の
一方は、電源(V2を与える電源)に電気的に接続されている。また、トランジスタ80
4のソース端子およびドレイン端子の他方と、トランジスタ808のソース端子およびド
レイン端子の一方と、容量素子802の端子の他方と、トランジスタ805のゲート端子
とは、電気的に接続されている。また、トランジスタ808のソース端子およびドレイン
端子の他方と、トランジスタ806のソース端子およびドレイン端子の一方と、トランジ
スタ806のゲート端子は、電源(V1を与える電源)に電気的に接続されている。また
、トランジスタ805のソース端子およびドレイン端子の他方と、トランジスタ806の
ソース端子およびドレイン端子の他方とは、電気的に接続され、出力端子Voutとなっ
ている。
なお、トランジスタ804のゲート端子には、トランジスタ804のオン状態と、オフ状
態を制御する電位Vext_b2が供給され、トランジスタ808のゲート端子には、ト
ランジスタ808のオン状態と、オフ状態を制御する電位Vext_b1が供給される。
また、出力端子からは電位Voutが出力される。
次に、上記の測定系を用いた電流測定方法について説明する。
まず、オフ電流を測定するために電位差を付与する初期化期間の概略について説明する。
初期化期間においては、トランジスタ808のゲート端子に、トランジスタ808をオン
状態とする電位Vext_b1を入力して、トランジスタ804のソース端子またはドレ
イン端子の他方と電気的に接続されるノード(つまり、トランジスタ808のソース端子
およびドレイン端子の一方、容量素子802の端子の他方、およびトランジスタ805の
ゲート端子に電気的に接続されるノード)であるノードAに電位V1を与える。ここで、
電位V1は、例えば高電位とする。また、トランジスタ804はオフ状態としておく。
その後、トランジスタ808のゲート端子に、トランジスタ808をオフ状態とする電位
Vext_b1を入力して、トランジスタ808をオフ状態とする。トランジスタ808
をオフ状態とした後に、電位V1を低電位とする。ここでも、トランジスタ804はオフ
状態としておく。また、電位V2は電位V1と同じ電位とする。以上により、初期化期間
が終了する。初期化期間が終了した状態では、ノードAとトランジスタ804のソース端
子及びドレイン端子の一方との間に電位差が生じ、また、ノードAとトランジスタ808
のソース端子及びドレイン端子の他方との間に電位差が生じることになるため、トランジ
スタ804およびトランジスタ808には僅かに電荷が流れる。つまり、オフ電流が発生
する。
次に、オフ電流の測定期間の概略について説明する。測定期間においては、トランジスタ
804のソース端子またはドレイン端子の一方の端子の電位(つまりV2)、および、ト
ランジスタ808のソース端子またはドレイン端子の他方の端子の電位(つまりV1)は
低電位に固定しておく。一方で、測定期間中は、上記ノードAの電位は固定しない(フロ
ーティング状態とする)。これにより、トランジスタ804に電荷が流れ、時間の経過と
共にノードAに保持される電荷量が変動する。そして、ノードAに保持される電荷量の変
動に伴って、ノードAの電位が変動する。つまり、出力端子の出力電位Voutも変動す
る。
上記電位差を付与する初期化期間、および、その後の測定期間における各電位の関係の詳
細(タイミングチャート)を図22に示す。
初期化期間において、まず、電位Vext_b2を、トランジスタ804がオン状態とな
るような電位(高電位)とする。これによって、ノードAの電位はV2すなわち低電位(
VSS)となる。その後、電位Vext_b2を、トランジスタ804がオフ状態となる
ような電位(低電位)として、トランジスタ804をオフ状態とする。そして、次に、電
位Vext_b1を、トランジスタ808がオン状態となるような電位(高電位)とする
。これによって、ノードAの電位はV1、すなわち高電位(VDD)となる。その後、V
ext_b1を、トランジスタ808がオフ状態となるような電位とする。これによって
、ノードAがフローティング状態となり、初期化期間が終了する。
その後の測定期間においては、電位V1および電位V2を、ノードAに電荷が流れ込み、
またはノードAから電荷が流れ出すような電位とする。ここでは、電位V1および電位V
2を低電位(VSS)とする。ただし、出力電位Voutを測定するタイミングにおいて
は、出力回路を動作させる必要が生じるため、一時的にV1を高電位(VDD)とするこ
とがある。なお、V1を高電位(VDD)とする期間は、測定に影響を与えない程度の短
期間とする。
上述のようにして電位差を与え、測定期間が開始されると、時間の経過と共にノードAに
保持される電荷量が変動し、これに従ってノードAの電位が変動する。これは、トランジ
スタ805のゲート端子の電位が変動することを意味するから、時間の経過と共に、出力
端子の出力電位Voutの電位も変化することとなる。
得られた出力電位Voutから、オフ電流を算出する方法について、以下に説明する。
オフ電流の算出に先だって、ノードAの電位Vと、出力電位Voutとの関係を求めて
おく。これにより、出力電位VoutからノードAの電位Vを求めることができる。上
述の関係から、ノードAの電位Vは、出力電位Voutの関数として次式のように表す
ことができる。
また、ノードAの電荷Qは、ノードAの電位V、ノードAに電気的に接続される容量
素子の容量C、定数(const)を用いて、次式のように表される。ここで、ノード
Aに電気的に接続される容量素子の容量Cは、容量素子802の容量と他の容量の和で
ある。
ノードAの電流Iは、ノードAに流れ込む電荷(またはノードAから流れ出る電荷)の
時間微分であるから、ノードAの電流Iは次式のように表される。
このように、ノードAに電気的に接続される容量素子の容量Cと、出力端子の出力電位
Voutから、ノードAの電流Iを求めることができる。
以上に示す方法により、オフ状態においてトランジスタのソースとドレイン間を流れるリ
ーク電流(オフ電流)を測定することができる。
本実施例では、高純度化した酸化物半導体を用いてトランジスタ804、トランジスタ8
08を作製した。トランジスタのチャネル長(L)とチャネル幅(W)の比は、L/W=
1/5とした。また、並列された各測定系800において、容量素子802の容量値をそ
れぞれ、100fF、1pF、3pFとした。
なお、本実施例に係る測定では、VDD=5V、VSS=0Vとした。また、測定期間に
おいては、電位V1を原則としてVSSとし、10〜300secごとに、100mse
cの期間だけVDDとしてVoutを測定した。また、素子に流れる電流Iの算出に用い
られるΔtは、約30000secとした。
図23に、上記電流測定に係る経過時間Timeと、出力電位Voutとの関係を示す。
時間の経過にしたがって、電位が変化している様子が確認できる。
図24には、上記電流測定によって算出されたオフ電流を示す。なお、図24は、ソース
−ドレイン電圧Vと、オフ電流Iとの関係を表すものである。図24から、ソース−ドレ
イン電圧が4Vの条件において、オフ電流は約40zA/μmであることが分かった。ま
た、ソース−ドレイン電圧が3.1Vの条件において、オフ電流は10zA/μm以下で
あることが分かった。なお、1zAは10−21Aを表す。
以上、本実施例により、高純度化された酸化物半導体を用いたトランジスタでは、オフ電
流が十分に小さくなることが確認された。
100 基板
102 保護層
104 半導体領域
106 素子分離絶縁層
108 ゲート絶縁層
110 ゲート電極
112 絶縁層
114 不純物領域
116 チャネル形成領域
118 サイドウォール絶縁層
120 高濃度不純物領域
122 金属層
124 金属化合物領域
124a 金属化合物領域
124b 金属化合物領域
125 層間絶縁層
126 層間絶縁層
128 層間絶縁層
130a ソース電極またはドレイン電極
130b ソース電極またはドレイン電極
130c 電極
142a ソース電極またはドレイン電極
142b ソース電極またはドレイン電極
142c 配線
142d 配線
143a 絶縁層
143b 絶縁層
144 酸化物半導体層
146 ゲート絶縁層
148a ゲート電極
148b 電極
150 層間絶縁層
152 層間絶縁層
154 ソース電極またはドレイン電極
156 配線
156a 配線
156b 配線
158a ソース電極またはドレイン電極
158b 電極
160 トランジスタ
162 トランジスタ
163 トランジスタ
164 容量素子
165 容量素子
166 半導体層
168 メモリセル
701 筐体
702 筐体
703 表示部
704 キーボード
711 本体
712 スタイラス
713 表示部
714 操作ボタン
715 外部インターフェイス
720 電子書籍
721 筐体
723 筐体
725 表示部
727 表示部
731 電源
733 操作キー
735 スピーカー
737 軸部
740 筐体
741 筐体
742 表示パネル
743 スピーカー
744 マイクロフォン
745 操作キー
746 ポインティングデバイス
747 カメラ用レンズ
748 外部接続端子
749 太陽電池セル
750 外部メモリスロット
761 本体
763 接眼部
764 操作スイッチ
765 表示部
766 バッテリー
767 表示部
770 テレビジョン装置
771 筐体
773 表示部
775 スタンド
780 リモコン操作機
800 測定系
802 容量素子
804 トランジスタ
805 トランジスタ
806 トランジスタ
808 トランジスタ
1100 メモリセル
1111 駆動回路
1112 駆動回路
1113 駆動回路
1114 駆動回路
1200 メモリセル
1211 駆動回路
1212 駆動回路
1213 駆動回路
1214 駆動回路

Claims (3)

  1. 第1のトランジスタと、
    第2のトランジスタと、
    容量素子と、を有し、
    前記容量素子の電極は、前記第1のトランジスタのゲート電極と電気的に接続され、
    前記容量素子の電極は、前記第2のトランジスタのソース電極又はドレイン電極の一方と電気的に接続され、
    前記第1のトランジスタが有する、シリコン半導体層と、
    前記シリコン半導体層が有する不純物領域と、
    前記シリコン半導体層上の、第1のゲート絶縁膜と、
    前記第1のゲート絶縁膜上の、前記第1のトランジスタのゲート電極と、
    前記第1のトランジスタのゲート電極の表面と接する領域を有する、前記第2のトランジスタのソース電極又はドレイン電極の一方と、
    前記第2のトランジスタのソース電極又はドレイン電極の他方と、
    前記第2のトランジスタのソース電極又はドレイン電極の一方、及び他方と、電気的に接続された、前記第2のトランジスタが有する酸化物半導体層と、
    前記酸化物半導体層上の、第2のゲート絶縁膜と、
    前記第2のゲート絶縁膜上の、前記第2のトランジスタのゲート電極と、
    前記第2のトランジスタのゲート電極上の、絶縁膜と、を有し、
    前記酸化物半導体層は、開口部を有し、
    前記開口部に設けられた、電極は、前記第2のトランジスタのソース電極又はドレイン電極の他方と電気的に接続される、ことを特徴とする半導体装置。
  2. 第1のトランジスタと、
    第2のトランジスタと、
    容量素子と、を有し、
    前記容量素子の電極は、前記第1のトランジスタのゲート電極と電気的に接続され、
    前記容量素子の電極は、前記第2のトランジスタのソース電極又はドレイン電極の一方と電気的に接続され、
    前記第1のトランジスタが有する、シリコン半導体層と、
    前記シリコン半導体層が有する不純物領域と、
    前記シリコン半導体層上の、第1のゲート絶縁膜と、
    前記第1のゲート絶縁膜上の、前記第1のトランジスタのゲート電極と、
    前記第1のトランジスタのゲート電極の表面と接する領域を有する、前記第2のトランジスタのソース電極又はドレイン電極の一方と、
    前記第2のトランジスタのソース電極又はドレイン電極の他方と、
    前記第2のトランジスタのソース電極又はドレイン電極の一方、及び他方と、電気的に接続された、前記第2のトランジスタが有する酸化物半導体層と、
    前記酸化物半導体層上の、第2のゲート絶縁膜と、
    前記第2のゲート絶縁膜上の、前記第2のトランジスタのゲート電極と、
    前記第2のトランジスタのゲート電極上の、絶縁膜と、を有し、
    前記酸化物半導体層は、第1の開口部を有し、
    前記絶縁膜は、第2の開口部を有し、
    前記第1の開口部及び前記第2の開口部に設けられた、電極は、前記第2のトランジスタのソース電極又はドレイン電極の他方と電気的に接続される、ことを特徴とする半導体装置。
  3. 第1のトランジスタと、
    第2のトランジスタと、
    容量素子と、を有し、
    前記容量素子の電極は、前記第1のトランジスタのゲート電極と電気的に接続され、
    前記容量素子の電極は、前記第2のトランジスタのソース電極又はドレイン電極の一方と電気的に接続され、
    前記第1のトランジスタが有する、シリコン半導体層と、
    前記シリコン半導体層が有する、ソース領域と、
    前記シリコン半導体層が有する、ドレイン領域と、
    前記シリコン半導体層上の、第1のゲート絶縁膜と、
    前記第1のゲート絶縁膜上の、前記第1のトランジスタのゲート電極と、
    前記シリコン半導体層上の、第1の絶縁膜と、
    前記ソース領域と電気的に接続する、前記第1のトランジスタのソース電極と、
    前記ドレイン領域と電気的に接続する、前記第1のトランジスタのドレイン電極と、
    前記第1のトランジスタのゲート電極の表面と接する領域を有する、前記第2のトランジスタのソース電極又はドレイン電極の一方と、
    前記第2のトランジスタのソース電極又はドレイン電極の他方と、
    前記第2のトランジスタのソース電極又はドレイン電極の一方、及び他方と、電気的に接続された、前記第2のトランジスタが有する酸化物半導体層と、
    前記酸化物半導体層上の、第2のゲート絶縁膜と、
    前記第2のゲート絶縁膜上の、前記第2のトランジスタのゲート電極と、
    前記第2のトランジスタのゲート電極上の、第2の絶縁膜と、を有し、
    前記第1の絶縁膜は、第1の開口部を有し、
    前記第1の絶縁膜は、第2の開口部を有し、
    前記第1のトランジスタのソース電極又はドレイン電極の一方は、前記第1の開口部に設けられ、
    前記第2の絶縁膜は、第3の開口部を有し、
    前記第2の絶縁膜は、第4の開口部を有し、
    前記第1のトランジスタのソース電極又はドレイン電極の他方は、前記第2の開口部及び前記第4の開口部に設けられ、
    前記第3の開口部に設けられた、電極は、前記第2のトランジスタのソース電極又はドレイン電極の他方と電気的に接続される、ことを特徴とする半導体装置。
JP2014168951A 2009-12-28 2014-08-22 半導体装置 Expired - Fee Related JP5840267B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014168951A JP5840267B2 (ja) 2009-12-28 2014-08-22 半導体装置

Applications Claiming Priority (7)

Application Number Priority Date Filing Date Title
JP2009298891 2009-12-28
JP2009298891 2009-12-28
JP2010007519 2010-01-15
JP2010007519 2010-01-15
JP2010160946 2010-07-15
JP2010160946 2010-07-15
JP2014168951A JP5840267B2 (ja) 2009-12-28 2014-08-22 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2010287416A Division JP5604291B2 (ja) 2009-12-28 2010-12-24 半導体装置

Publications (2)

Publication Number Publication Date
JP2015029111A JP2015029111A (ja) 2015-02-12
JP5840267B2 true JP5840267B2 (ja) 2016-01-06

Family

ID=44186325

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2010287416A Active JP5604291B2 (ja) 2009-12-28 2010-12-24 半導体装置
JP2014168951A Expired - Fee Related JP5840267B2 (ja) 2009-12-28 2014-08-22 半導体装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2010287416A Active JP5604291B2 (ja) 2009-12-28 2010-12-24 半導体装置

Country Status (5)

Country Link
US (3) US8450783B2 (ja)
JP (2) JP5604291B2 (ja)
KR (2) KR101762316B1 (ja)
TW (2) TWI575520B (ja)
WO (1) WO2011080998A1 (ja)

Families Citing this family (71)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011052396A1 (en) * 2009-10-29 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
EP3550604A1 (en) 2009-12-25 2019-10-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN105702631B (zh) 2009-12-28 2019-05-28 株式会社半导体能源研究所 半导体器件
KR101848516B1 (ko) 2010-01-15 2018-04-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8780629B2 (en) 2010-01-15 2014-07-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
KR101798367B1 (ko) * 2010-01-15 2017-11-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8415731B2 (en) 2010-01-20 2013-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor storage device with integrated capacitor and having transistor overlapping sections
KR20180043383A (ko) 2010-01-22 2018-04-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 제작 방법
CN102725842B (zh) 2010-02-05 2014-12-03 株式会社半导体能源研究所 半导体器件
WO2011096264A1 (en) * 2010-02-05 2011-08-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of driving semiconductor device
KR102094131B1 (ko) 2010-02-05 2020-03-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치를 구동하는 방법
KR101862823B1 (ko) 2010-02-05 2018-05-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 구동 방법
CN102754163B (zh) * 2010-02-19 2015-11-25 株式会社半导体能源研究所 半导体器件
KR101932909B1 (ko) * 2010-03-04 2018-12-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 메모리 장치 및 반도체 장치
KR102114012B1 (ko) 2010-03-05 2020-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR20190018049A (ko) * 2010-03-08 2019-02-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치를 제작하는 방법
DE112011100841B4 (de) 2010-03-08 2021-11-25 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung und verfahren zur herstellung der halbleitervorrichtung
KR101891065B1 (ko) 2010-03-19 2018-08-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치 구동 방법
KR101884031B1 (ko) * 2010-04-07 2018-07-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 기억 장치
US8207025B2 (en) 2010-04-09 2012-06-26 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
WO2011135999A1 (en) 2010-04-27 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device
US8416622B2 (en) 2010-05-20 2013-04-09 Semiconductor Energy Laboratory Co., Ltd. Driving method of a semiconductor device with an inverted period having a negative potential applied to a gate of an oxide semiconductor transistor
KR101894897B1 (ko) 2010-06-04 2018-09-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2012002186A1 (en) 2010-07-02 2012-01-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5739257B2 (ja) 2010-08-05 2015-06-24 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8467231B2 (en) 2010-08-06 2013-06-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
JP5671418B2 (ja) 2010-08-06 2015-02-18 株式会社半導体エネルギー研究所 半導体装置の駆動方法
US8422272B2 (en) 2010-08-06 2013-04-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
US8582348B2 (en) 2010-08-06 2013-11-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving semiconductor device
JP5727892B2 (ja) 2010-08-26 2015-06-03 株式会社半導体エネルギー研究所 半導体装置
US8339837B2 (en) 2010-08-26 2012-12-25 Semiconductor Energy Laboratory Co., Ltd. Driving method of semiconductor device
JP5702689B2 (ja) 2010-08-31 2015-04-15 株式会社半導体エネルギー研究所 半導体装置の駆動方法、及び半導体装置
US8634228B2 (en) 2010-09-02 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Driving method of semiconductor device
TWI543166B (zh) 2010-09-13 2016-07-21 半導體能源研究所股份有限公司 半導體裝置
JP2012256821A (ja) * 2010-09-13 2012-12-27 Semiconductor Energy Lab Co Ltd 記憶装置
US8735892B2 (en) 2010-12-28 2014-05-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device using oxide semiconductor
US9048142B2 (en) 2010-12-28 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR102026718B1 (ko) * 2011-01-14 2019-09-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억장치, 반도체 장치, 검출 방법
TWI572009B (zh) 2011-01-14 2017-02-21 半導體能源研究所股份有限公司 半導體記憶裝置
TWI520273B (zh) 2011-02-02 2016-02-01 半導體能源研究所股份有限公司 半導體儲存裝置
JP6014362B2 (ja) 2011-05-19 2016-10-25 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP6013682B2 (ja) 2011-05-20 2016-10-25 株式会社半導体エネルギー研究所 半導体装置の駆動方法
JP6091083B2 (ja) 2011-05-20 2017-03-08 株式会社半導体エネルギー研究所 記憶装置
WO2013042562A1 (en) * 2011-09-22 2013-03-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8981367B2 (en) 2011-12-01 2015-03-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9419146B2 (en) 2012-01-26 2016-08-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP6250955B2 (ja) 2012-05-25 2017-12-20 株式会社半導体エネルギー研究所 半導体装置の駆動方法
KR102248765B1 (ko) * 2012-11-30 2021-05-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US9318484B2 (en) * 2013-02-20 2016-04-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2014195243A (ja) 2013-02-28 2014-10-09 Semiconductor Energy Lab Co Ltd 半導体装置
US9612795B2 (en) 2013-03-14 2017-04-04 Semiconductor Energy Laboratory Co., Ltd. Data processing device, data processing method, and computer program
JP6108898B2 (ja) * 2013-03-19 2017-04-05 株式会社東芝 表示装置、薄膜トランジスタ、表示装置の製造方法及び薄膜トランジスタの製造方法
JP2015084418A (ja) 2013-09-23 2015-04-30 株式会社半導体エネルギー研究所 半導体装置
JP6570817B2 (ja) 2013-09-23 2019-09-04 株式会社半導体エネルギー研究所 半導体装置
US9349418B2 (en) 2013-12-27 2016-05-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
CN103700629B (zh) * 2013-12-30 2016-10-12 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示装置
US9887212B2 (en) * 2014-03-14 2018-02-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
JP6538426B2 (ja) * 2014-05-30 2019-07-03 株式会社半導体エネルギー研究所 半導体装置及び電子機器
JP6689062B2 (ja) 2014-12-10 2020-04-28 株式会社半導体エネルギー研究所 半導体装置
JP6676354B2 (ja) 2014-12-16 2020-04-08 株式会社半導体エネルギー研究所 半導体装置
JP2016116220A (ja) 2014-12-16 2016-06-23 株式会社半導体エネルギー研究所 半導体装置、及び電子機器
US9773787B2 (en) 2015-11-03 2017-09-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, memory device, electronic device, or method for driving the semiconductor device
US10008502B2 (en) 2016-05-04 2018-06-26 Semiconductor Energy Laboratory Co., Ltd. Memory device
KR102458660B1 (ko) 2016-08-03 2022-10-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
WO2018130930A1 (en) 2017-01-16 2018-07-19 Semiconductor Energy Laboratory Co., Ltd. Display device
CN107818991B (zh) * 2017-10-23 2020-06-05 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示面板
JP2020072191A (ja) 2018-10-31 2020-05-07 キオクシア株式会社 半導体記憶装置
US10872666B2 (en) * 2019-02-22 2020-12-22 Micron Technology, Inc. Source line management for memory cells with floating gates
EP3853898B1 (en) * 2019-02-27 2023-08-02 Yangtze Memory Technologies Co., Ltd. Bit line driver device
JP2022159956A (ja) 2021-04-05 2022-10-18 キオクシア株式会社 半導体記憶装置
TWI831343B (zh) * 2022-08-25 2024-02-01 聚積科技股份有限公司 發光二極體顯示裝置

Family Cites Families (172)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6034199B2 (ja) 1980-12-20 1985-08-07 株式会社東芝 半導体記憶装置
EP0053878B1 (en) 1980-12-08 1985-08-14 Kabushiki Kaisha Toshiba Semiconductor memory device
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPS6260191A (ja) 1985-09-11 1987-03-16 Nec Corp 半導体メモリセル
JPS62230043A (ja) 1986-03-31 1987-10-08 Seiko Epson Corp 半導体装置
JPS62274773A (ja) * 1986-05-23 1987-11-28 Hitachi Ltd 半導体記憶装置
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63268184A (ja) * 1987-04-24 1988-11-04 Sony Corp 半導体メモリ装置
JPH0713872B2 (ja) 1987-11-24 1995-02-15 三菱電機株式会社 半導体記憶装置
KR950000501Y1 (ko) 1989-01-31 1995-01-28 주식회사 금성사 칼라수상관용 편향요크
JP2662822B2 (ja) 1990-03-20 1997-10-15 三菱電機株式会社 半導体記憶装置
JPH06260498A (ja) 1991-03-25 1994-09-16 Fuji Xerox Co Ltd 薄膜トランジスタ及びその製造方法
JP2775040B2 (ja) 1991-10-29 1998-07-09 株式会社 半導体エネルギー研究所 電気光学表示装置およびその駆動方法
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JPH06251588A (ja) 1993-03-02 1994-09-09 Toshiba Corp センスアンプ回路
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) * 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
JP4103968B2 (ja) 1996-09-18 2008-06-18 株式会社半導体エネルギー研究所 絶縁ゲイト型半導体装置
US5770483A (en) 1996-10-08 1998-06-23 Advanced Micro Devices, Inc. Multi-level transistor fabrication method with high performance drain-to-gate connection
US6271542B1 (en) * 1997-12-08 2001-08-07 International Business Machines Corporation Merged logic and memory combining thin film and bulk Si transistors
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) * 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
US6762951B2 (en) * 2001-11-13 2004-07-13 Hitachi, Ltd. Semiconductor integrated circuit device
US6515892B1 (en) 1999-05-14 2003-02-04 Hitachi, Ltd. Semiconductor integrated circuit device
JP2001093988A (ja) * 1999-07-22 2001-04-06 Sony Corp 半導体記憶装置
JP4654471B2 (ja) * 1999-07-29 2011-03-23 ソニー株式会社 半導体装置
JP2001053167A (ja) * 1999-08-04 2001-02-23 Sony Corp 半導体記憶装置
JP2001053164A (ja) * 1999-08-04 2001-02-23 Sony Corp 半導体記憶装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP2001093989A (ja) * 1999-09-22 2001-04-06 Sony Corp 半導体装置
JP2001168198A (ja) * 1999-12-09 2001-06-22 Sony Corp メモリ混載半導体集積回路およびその設計方法
JP2001230329A (ja) * 2000-02-16 2001-08-24 Sony Corp 半導体記憶装置
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
JP3749101B2 (ja) 2000-09-14 2006-02-22 株式会社ルネサステクノロジ 半導体装置
JP2002093924A (ja) 2000-09-20 2002-03-29 Sony Corp 半導体記憶装置
KR20020038482A (ko) * 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) * 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP2002368141A (ja) * 2001-06-06 2002-12-20 Sony Corp 不揮発性半導体メモリ装置
JP2002368226A (ja) * 2001-06-11 2002-12-20 Sharp Corp 半導体装置、半導体記憶装置及びその製造方法、並びに携帯情報機器
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) * 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
US6512687B1 (en) * 2002-01-07 2003-01-28 Macronix International Co., Ltd. Non-volatile ferroelectric capacitor memory circuit
JP4083486B2 (ja) * 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
CN1445821A (zh) * 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) * 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) * 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) * 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) * 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
US7184301B2 (en) * 2002-11-27 2007-02-27 Nec Corporation Magnetic memory cell and magnetic random access memory using the same
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
KR100930916B1 (ko) * 2003-03-20 2009-12-10 엘지디스플레이 주식회사 횡전계형 액정표시장치 및 그 제조방법
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
ITMI20031356A1 (it) * 2003-07-02 2005-01-03 Danieli Off Mecc Dispositivo di alimentazione di metallo fuso in cristallizzatore.
US7262463B2 (en) * 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
KR100578793B1 (ko) 2003-11-26 2006-05-11 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동 방법
US8445946B2 (en) * 2003-12-11 2013-05-21 International Business Machines Corporation Gated diode memory cells
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) * 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
JP4620046B2 (ja) 2004-03-12 2011-01-26 独立行政法人科学技術振興機構 薄膜トランジスタ及びその製造方法
US7250627B2 (en) * 2004-03-12 2007-07-31 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) * 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) * 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) * 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) * 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
CA2708335A1 (en) * 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
WO2006051995A1 (en) * 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7453065B2 (en) * 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7791072B2 (en) * 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
AU2005302963B2 (en) * 2004-11-10 2009-07-02 Cannon Kabushiki Kaisha Light-emitting device
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7829444B2 (en) * 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
JP4375560B2 (ja) * 2004-12-07 2009-12-02 セイコーエプソン株式会社 トランジスタ型強誘電体メモリの製造方法
US7579224B2 (en) * 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI562380B (en) * 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7608531B2 (en) * 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) * 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) * 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) * 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) * 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) * 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) * 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
JP4849817B2 (ja) 2005-04-08 2012-01-11 ルネサスエレクトロニクス株式会社 半導体記憶装置
US8300031B2 (en) * 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7402506B2 (en) * 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) * 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) * 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP4958253B2 (ja) * 2005-09-02 2012-06-20 財団法人高知県産業振興センター 薄膜トランジスタ
JP5116225B2 (ja) * 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4560502B2 (ja) * 2005-09-06 2010-10-13 キヤノン株式会社 電界効果型トランジスタ
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP2007073705A (ja) * 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) * 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
CN101258607B (zh) 2005-09-06 2011-01-05 佳能株式会社 使用非晶氧化物膜作为沟道层的场效应晶体管、使用非晶氧化物膜作为沟道层的场效应晶体管的制造方法、以及非晶氧化物膜的制造方法
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5037808B2 (ja) * 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
JP2007122758A (ja) * 2005-10-24 2007-05-17 Sony Corp 半導体メモリ装置およびその読み出し方法
KR101117948B1 (ko) * 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
JP5049491B2 (ja) 2005-12-22 2012-10-17 パナソニック株式会社 電気素子,メモリ装置,および半導体集積回路
TWI292281B (en) * 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) * 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) * 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) * 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) * 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
US8008137B2 (en) * 2006-03-15 2011-08-30 Marvell World Trade Ltd. Method for fabricating 1T-DRAM on bulk silicon
JP5110803B2 (ja) * 2006-03-17 2012-12-26 キヤノン株式会社 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
KR100743651B1 (ko) * 2006-05-24 2007-07-27 주식회사 하이닉스반도체 반도체 소자의 콘택 형성방법
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) * 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) * 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
US7663165B2 (en) * 2006-08-31 2010-02-16 Aptina Imaging Corporation Transparent-channel thin-film transistor-based pixels for high-performance image sensors
JP4332545B2 (ja) * 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) * 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) * 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) * 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) * 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) * 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
US8058675B2 (en) 2006-12-27 2011-11-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device using the same
KR101303578B1 (ko) * 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) * 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) * 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) * 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) * 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) * 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) * 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) * 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US8566502B2 (en) 2008-05-29 2013-10-22 Vmware, Inc. Offloading storage operations to storage hardware using a switch
KR101402189B1 (ko) 2007-06-22 2014-06-02 삼성전자주식회사 Zn 산화물계 박막 트랜지스터 및 Zn 산화물의 식각용액
JP2009016368A (ja) * 2007-06-29 2009-01-22 Ricoh Co Ltd メモリーデバイス
US8354674B2 (en) 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
US8232598B2 (en) 2007-09-20 2012-07-31 Semiconductor Energy Laboratory Co., Ltd. Display device and method for manufacturing the same
JP5215158B2 (ja) * 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP5291928B2 (ja) * 2007-12-26 2013-09-18 株式会社日立製作所 酸化物半導体装置およびその製造方法
JP2009206508A (ja) 2008-01-31 2009-09-10 Canon Inc 薄膜トランジスタ及び表示装置
JP5121478B2 (ja) 2008-01-31 2013-01-16 株式会社ジャパンディスプレイウェスト 光センサー素子、撮像装置、電子機器、およびメモリー素子
JP5150932B2 (ja) 2008-04-04 2013-02-27 ルネサスエレクトロニクス株式会社 半導体記憶装置
JP5202094B2 (ja) 2008-05-12 2013-06-05 キヤノン株式会社 半導体装置
JP5305731B2 (ja) * 2008-05-12 2013-10-02 キヤノン株式会社 半導体素子の閾値電圧の制御方法
KR100958006B1 (ko) * 2008-06-18 2010-05-17 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
JP4623179B2 (ja) * 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) * 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
KR20100067612A (ko) 2008-12-11 2010-06-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 박막 트랜지스터 및 표시 장치
JP5781720B2 (ja) 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
WO2011052396A1 (en) * 2009-10-29 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101770981B1 (ko) 2009-10-30 2017-08-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 논리 회로 및 반도체 장치
KR101662359B1 (ko) 2009-11-24 2016-10-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 메모리 셀을 포함하는 반도체 장치
KR101911382B1 (ko) * 2009-11-27 2018-10-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101720072B1 (ko) 2009-12-11 2017-03-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 래치 회로와 논리 회로, 및 이를 사용한 반도체 장치
CN102652356B (zh) 2009-12-18 2016-02-17 株式会社半导体能源研究所 半导体装置
KR101434948B1 (ko) * 2009-12-25 2014-08-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
EP3550604A1 (en) * 2009-12-25 2019-10-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
CN105702631B (zh) * 2009-12-28 2019-05-28 株式会社半导体能源研究所 半导体器件
KR101848516B1 (ko) 2010-01-15 2018-04-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8415731B2 (en) 2010-01-20 2013-04-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor storage device with integrated capacitor and having transistor overlapping sections

Also Published As

Publication number Publication date
US9490370B2 (en) 2016-11-08
US20130256771A1 (en) 2013-10-03
WO2011080998A1 (en) 2011-07-07
US8450783B2 (en) 2013-05-28
US20110156028A1 (en) 2011-06-30
KR101762316B1 (ko) 2017-07-27
KR20170087536A (ko) 2017-07-28
KR101842413B1 (ko) 2018-03-26
TW201537570A (zh) 2015-10-01
TW201140583A (en) 2011-11-16
JP5604291B2 (ja) 2014-10-08
US9153589B2 (en) 2015-10-06
JP2015029111A (ja) 2015-02-12
KR20120114281A (ko) 2012-10-16
US20160027784A1 (en) 2016-01-28
TWI501227B (zh) 2015-09-21
TWI575520B (zh) 2017-03-21
JP2012039059A (ja) 2012-02-23

Similar Documents

Publication Publication Date Title
JP6577629B2 (ja) 半導体装置
JP5840267B2 (ja) 半導体装置
JP6298911B2 (ja) 半導体装置の作製方法
JP6200008B2 (ja) 半導体装置
JP5965957B2 (ja) 半導体装置の作製方法
JP5604290B2 (ja) 半導体装置
JP6242940B2 (ja) 半導体装置
JP5695912B2 (ja) 半導体装置
JP6007265B2 (ja) 半導体装置
JP5919366B2 (ja) 半導体装置
JP6360925B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150619

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150630

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150710

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151104

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151110

R150 Certificate of patent or registration of utility model

Ref document number: 5840267

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees