JP2022008550A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2022008550A
JP2022008550A JP2021156377A JP2021156377A JP2022008550A JP 2022008550 A JP2022008550 A JP 2022008550A JP 2021156377 A JP2021156377 A JP 2021156377A JP 2021156377 A JP2021156377 A JP 2021156377A JP 2022008550 A JP2022008550 A JP 2022008550A
Authority
JP
Japan
Prior art keywords
transistor
liquid crystal
display device
layer
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
JP2021156377A
Other languages
English (en)
Inventor
舜平 山崎
Shunpei Yamazaki
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2022008550A publication Critical patent/JP2022008550A/ja
Priority to JP2024041844A priority Critical patent/JP2024069515A/ja
Withdrawn legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3433Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
    • G09G3/344Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3622Control of matrices with row and column drivers using a passive matrix
    • G09G3/3629Control of matrices with row and column drivers using a passive matrix using liquid crystals having memory effects, e.g. ferroelectric liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3651Control of matrices with row and column drivers using an active matrix using multistable liquid crystals, e.g. ferroelectric liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

【課題】表示装置の消費電力を低減すること及び表示の劣化(表示品質の低下)を抑制することを課題の一とする。また、本発明の一態様は、温度などの外部因子に対する表示の劣化(表示品質の低下)が抑制された液晶表示装置を提供することを課題の一とする。【解決手段】表示装置の駆動回路部に、選択されたピクセルに逐次画像信号を書き込んで画像を画面に表示すると共に、同一画像を画面に表示する場合には、画像信号を書き込む動作を停止させ、トランジスタをオフ状態として画面に書き込まれた画像をそのまま保持させておく機能を設ける。このような機能をオフ電流を、室温にてチャネル幅1μm当たり10zA/μm未満、85℃にて100zA/μm未満と極めて低いレベルにまで低減されたトランジスタによって実現する。【選択図】図4

Description

本発明の一形態は、酸化物半導体を用いた電界効果型トランジスタにより構成される表示
装置に関する。
液晶表示装置は、テレビ受像機などの大型表示装置から携帯電話などの小型表示装置に至
るまで普及している。そのため、液晶表示装置の開発としては、低コスト化又は高付加価
値化を目的とした開発が行われている。特に近年では、地球環境への関心が高まり、低消
費電力型の液晶表示装置の開発が注目されている。
その一例として、明るさ、コントラストなどの基本的な表示品位を満たした上で十分な低
消費電力化を図るための方法として、走査期間と、該走査期間よりも長い非走査期間を設
定する表示装置の駆動方法が開示されている(特許文献1参照)。具体的には、全ての走
査線及びデータ信号線を非選択状態とする休止期間に、全データ信号線を電気的にデータ
信号ドライバから切り離してハイインピーダンス状態とする表示装置の駆動方法である。
特開2001-312253号公報
例えば液晶表示装置における画素は、画像信号の入力を制御するトランジスタと、入力さ
れる画像信号に応じた電圧が印加される液晶素子と、該液晶素子に印加される電圧を保持
する保持容量とを有している。液晶素子は印加される電圧に応じて配向が変化する液晶材
料を有し、当該液晶材料の配向を制御することによって各画素の表示が制御される。
特許文献1で開示される液晶表示装置では、休止期間において、画素部に含まれる各画素
に対して画像信号が入力されない。すなわち、各画素内に画像信号を保持したまま、画像
信号の入力を制御するトランジスタがオフ状態を維持する期間が長期化する。そのため、
当該トランジスタを介した画像信号のリークが各画素の表示に対して与える影響が顕在化
する。具体的には、液晶素子に印加される電圧が低下し、当該液晶素子を有する画素の表
示の劣化(変化)が顕在化する。
さらに当該トランジスタを介した画像信号のリークは、トランジスタの動作温度によって
変動する。具体的には、動作温度の上昇に伴い、トランジスタを介した画像信号のリーク
が増加する。そのため、特許文献1で開示される液晶表示装置は、環境の変動が大きい屋
外などにおいて使用した際に、表示品質を一定に保つことが困難である。
そこで、本発明の一態様は、液晶表示装置の消費電力を低減すること及び表示の劣化(表
示品質の低下)を抑制することを課題の一とする。また、本発明の一態様は、温度などの
外部因子に対する表示の劣化(表示品質の低下)が抑制された液晶表示装置を提供するこ
とを課題の一とする。
本発明の一形態は、各画素に設けられるトランジスタとして、チャネル形成領域が酸化物
半導体層によって構成されるトランジスタを適用することで上記課題解決せんとするもの
である。なお、当該酸化物半導体層は、電子供与体(ドナー)となる不純物(水素又は水
など)を極力に除去することにより高純度化された酸化物半導体層であることが好ましい
。当該酸化物半導体層をチャネル形成領域に用いたトランジスタは、オフ電流を、室温に
てチャネル幅1μm当たり10zA/μm未満、85℃にて100zA/μm未満と極め
て低いレベルにまで低減させることを可能とするからである。
当該酸化物半導体層は、2.0eV以上、好ましくは2.5eV以上、より好ましくは3
.0eV以上のバンドギャップを有する。加えて、当該酸化物半導体層は、高純度化され
ることで、導電型が限りなく真性型に近づく。そのため、当該酸化物半導体層では、熱励
起に起因するキャリアの発生を抑制することができる。その結果、当該酸化物半導体層に
よってチャネル形成領域が構成されたトランジスタの動作温度の上昇に伴うオフ電流の増
加を低減することができる。
酸化物半導体を用いたトランジスタの一態様としては、上記のような酸化物半導体層の他
に、ソース電極及びドレイン電極の一部を金属窒化物で形成したものを用いる。トランジ
スタのゲート電極は、絶縁層を介して酸化物半導体層の下側(基板側)又は上側(基板側
とは反対側)若しくは両側に設けられていれば良い。また、トランジスタの特性としてオ
フ状態の特性ばかりでなく、オン状態の特性として、電界効果移動度の最大値が5cm
/Vsec以上、好ましくは10cm/Vsec~150cm/Vsecのものを用
いる。トランジスタの動作を高速化することで、画素を高密度化したときにも、高速で書
き込み動作等ができるようにするためである。
本発明の一形態は、酸化物半導体層がゲート絶縁層を介してゲート電極と重畳するように
設けられたトランジスタと、トランジスタのソース側又はドレイン側に接続された液晶を
駆動する画素電極と、画素電極と対向するように設けられた対向電極と、画素電極と対向
電極との間に設けられた液晶層とを有するユニットを一又は複数有するピクセルがマトリ
クス状に配置された画素部と、画素部を駆動して画面に画像を表示する駆動回路部とを有
する表示パネルを備えた表示装置である。そして駆動回路部に、選択されたピクセルに逐
次画像信号を書き込んで画像を画面に表示すると共に、同一画像を画面に表示する場合に
は、画像信号を書き込む動作を停止させ、トランジスタをオフ状態として画面に書き込ま
れた画像をそのまま保持させておく機能を設ける。このような機能は、上記トランジスタ
を用いることにより実現される。
本発明の一形態は、酸化物半導体層がゲート絶縁層を介してゲート電極と重畳するように
設けられたトランジスタと、トランジスタのソース側又はドレイン側に接続された液晶を
駆動する画素電極と、画素電極と対向するように設けられた対向電極と、画素電極と対向
電極との間に設けられた液晶層とを有するユニットを一又は複数有するピクセルがマトリ
クス状に配置された画素部と、画素部を駆動して画面に画像を表示する駆動回路部とを有
する表示パネルを備えた表示装置である。駆動回路部は、選択されたピクセルに逐次画像
信号を書き込んで画像を画面に表示する書込動作を行なう動作モードと、同一画像を画面
に表示する場合には、画像信号を書き込む動作を停止させ画面に書き込まれた画像をその
まま保持させておく動作モードとを選択する機能を設ける。このような機能は、上記トラ
ンジスタを用いることにより実現される。
本発明の一態様の液晶表示装置は、各画素に設けられるトランジスタとして、チャネル形
成領域が酸化物半導体層によって構成されるトランジスタを適用する。当該酸化物半導体
層を高純度化することで、当該トランジスタの室温におけるオフ電流値をチャネル幅1μ
m当たり10zA/μm未満、85℃にて100zA/μm未満とすることが可能である
。そのため、当該トランジスタを介した画像信号のリークを低減することができる。すな
わち、当該トランジスタを有する画素への画像信号の書き込み頻度を低減した場合におけ
る表示の劣化(変化)を抑制することができる。その結果、当該液晶表示装置の消費電力
を低減すること及び表示の劣化(表示品質の低下)を抑制することが可能になる。
また、オフ電流が極めて低いトランジスタを用いた画素は、一定の状態(画像信号が書き
込まれた状態)を保持することが可能となるので、静止画を表示する場合にも安定した動
作をすることができる。その場合に、当該トランジスタは、動作温度の上昇に伴うオフ電
流値の増加が著しく小さいため、温度などの外部因子が当該画素における画像信号のリー
クに与える影響を低減することができる。つまり、当該液晶表示装置は、環境の変動が大
きい屋外などにおいて、画像信号が書き込まれた状態を保持して静止画を表示した場合に
おいても、表示の劣化(表示品質の低下)を抑制することが可できる。
実施の形態1に係る液晶表示装置の各構成を説明するブロック図。 実施の形態1に係る液晶表示装置の各構成を説明するブロック図。 実施の形態1に係る液晶表示装置の駆動回路と画素の構成を説明する図。 実施の形態1に係る液晶表示装置の動作を説明するタイミングチャート。 実施の形態1に係る液晶表示装置の表示制御回路の動作を説明するタイミングチャート。 動画を表示する期間と静止画を表示する期間における画像信号の書き込み頻度を模式的に示す図。 実施の形態2に係るテレビ受像機の構成を説明する図。 実施の形態2に係るモニターの構成を説明する図。 液晶表示装置のバックライト構成例を説明する図。 液晶表示装置のバックライト構成例を説明する図。 液晶表示装置に適用できるトランジスタの一例を説明する図 酸化物半導体層を含むトランジスタ及びその作製方法の一例を説明する図。 酸化物半導体によって作製されたトランジスタのVg-Id特性の一例を示すグラフ。 酸化物半導体によって作製されたトランジスタのVg-Id特性の内、オフ状態の特性を説明するためのグラフ。 ソース-ドレイン電圧Vとオフ電流Iとの関係を表すグラフ。 本発明に係る電子書籍の一例を説明する図。 本発明に係るコンピュータの一例を説明する図。 液晶表示装置の画素の一例を示す平面図。 液晶表示装置の画素の一例を示す断面図。
発明の実施の形態について図面を用いて以下に説明する。但し、本明細書で開示される発
明は以下の説明に限定されず、その発明の趣旨及びその範囲から逸脱することなくその形
態及び詳細をさまざまに変更し得ることは当業者であれば容易に理解される。したがって
、本明細書で開示される発明は以下に示す実施の形態の記載内容に限定して解釈されるも
のではない。
実施の形態において図面を参照して説明をする場合には、同じ構成要素を指す符号を異な
る図面間で共通して用いる場合がある。なお、図面において示す構成要素、すなわち層や
領域等の厚さ幅、相対的な位置関係等は、実施の形態において説明する上で明確性のため
に誇張して示される場合がある。
(実施の形態1)
本実施の形態では、本発明の液晶表示装置、及び低消費電力化を図れる液晶表示装置の駆
動方法の一形態を、図1乃至図6を用いて説明する。
本実施の形態で例示する液晶表示装置100の各構成を、図1のブロック図に示す。液晶
表示装置100は、画像処理回路110、電源116、表示制御回路113、表示パネル
120を有する。透過型液晶表示装置、又は半透過型液晶表示装置の場合、さらに光源と
してバックライト部130を設ける。
液晶表示装置100は、接続された外部機器から画像信号(画像信号Data)が供給さ
れている。なお、電源電位(高電源電位Vdd、低電源電位Vss、及び共通電位Vco
m)は液晶表示装置の電源116をオン状態として電力供給を開始することによって供給
され、制御信号(スタートパルスSP、及びクロック信号CK)は表示制御回路113に
よって供給される。
なお高電源電位Vddとは、基準電位より高い電位のことであり、低電源電位Vssとは
基準電位以下の電位のことをいう。なお高電源電位Vdd及び低電源電位Vssともに、
トランジスタが動作できる程度の電位であることが望ましい。なお高電源電位Vdd及び
低電源電位Vssを併せて、電源電圧と呼ぶこともある。
共通電位Vcomは、画素電極に供給される画像信号の電位に対して基準となる固定電位
であればよく、一例としてはグラウンド電位であってもよい。
画像信号Dataは、ドット反転駆動、ソースライン反転駆動、ゲートライン反転駆動、
フレーム反転駆動等に応じて適宜反転させて液晶表示装置100に供給される構成とすれ
ばよい。また、画像信号がアナログの信号の場合には、A/Dコンバータ等を介してデジ
タルの信号に変換して、液晶表示装置100に供給する構成とすればよい。
本実施の形態では、共通電極128及び容量素子210の一方の電極には、電源116よ
り表示制御回路113を介して固定電位である共通電位Vcomが与えられている。
表示制御回路113は、表示パネル120に表示パネル画像信号(Data)、並びに制
御信号(具体的にはスタートパルスSP、及びクロック信号CK等の制御信号の供給また
は停止の切り替えを制御するための信号)、電源電位(高電源電位Vdd、低電源電位V
ss、及び共通電位Vcom)を供給する回路である。
画像処理回路110は、入力される画像信号(画像信号Data)を解析、演算、乃至加
工し、処理した画像信号を制御信号と共に表示制御回路113に出力する。
具体的には画像処理回路110は、入力される画像信号Dataを解析し動画であるか静
止画であるかを判断し、判断結果を含む制御信号を表示制御回路113に出力する。また
、画像処理回路110は、動画または静止画を含む画像信号Dataから1フレームの静
止画を切り出し、静止画であることを意味する制御信号と共に表示制御回路113に出力
する。また、画像処理回路110は、入力される画像信号Dataを上述の制御信号と共
に表示制御回路113に出力する。なお、上述した機能は画像処理回路110が有する機
能の一例であり、表示装置の用途に応じて種々の画像処理機能を選択して適用すればよい
なお、デジタル信号に変換された画像信号は演算(例えば画像信号の差分を検出する等)
が容易であるため、入力される画像信号(画像信号Data)がアナログの信号の場合に
は、A/Dコンバータ等を画像処理回路110に設ける。
表示パネル120は液晶素子215を一対の基板(第1の基板と第2の基板)間に挟持す
る構成を有し、第1の基板には駆動回路部121、画素部122が設けられている。また
、第2の基板には共通接続部(コモンコンタクトともいう)、及び共通電極128(コモ
ン電極、または対向電極ともいう)が設けられている。なお、共通接続部は第1の基板と
第2の基板とを電気的に接続するものであって、共通接続部は第1の基板上に設けられて
いてもよい。
画素部122には、複数のゲート線124(走査線)、及びソース線125(信号線)が
設けられており、複数の画素123がゲート線124及びソース線125に環囲されてマ
トリクス状に設けられている。なお、本実施の形態で例示する表示パネルにおいては、ゲ
ート線124はゲート線側駆動回路121Aから延在し、ソース線125はソース線側駆
動回路121Bから延在している。
また、画素123はスイッチング素子としてトランジスタ214、該トランジスタ214
に接続された容量素子210、及び液晶素子215を有する。
液晶素子215は、液晶の光学的変調作用によって光の透過又は非透過を制御する素子で
ある。液晶の光学的変調作用は、液晶にかかる電界によって制御される。液晶にかかる電
界方向は液晶材料、駆動方法、及び電極構造によって異なり、適宜選択することができる
。例えば、液晶の厚さ方向(いわゆる縦方向)に電界をかける駆動方法を用いる場合は液
晶を挟持するように第1の基板に画素電極を、第2の基板に共通電極をそれぞれ設ける構
造とすればよい。また、液晶に基板面内方向(いわゆる横電界)に電界をかける駆動方法
を用いる場合は、液晶に対して同一面に、画素電極と共通電極を設ける構造とすればよい
。また画素電極及び共通電極は、多様な開口パターンを有する形状としてもよい。本実施
の形態においては光学的変調作用によって光の透過又は非透過を制御する素子であれば、
液晶材料、駆動方法、及び電極構造は特に限定されない。
トランジスタ214は、画素部122に設けられた複数のゲート線124のうちの一つと
ゲート電極が接続され、ソース電極またはドレイン電極の一方が複数のソース線125の
うちの一つと接続され、ソース電極またはドレイン電極の他方が容量素子210の一方の
電極、及び液晶素子215の一方の電極(画素電極)と接続される。
トランジスタ214は、オフ電流が低減されたトランジスタを用いることが好ましい。ト
ランジスタ214がオフ状態のとき、オフ電流が低減されたトランジスタ214に接続さ
れた液晶素子215、及び容量素子210に蓄えられた電荷は、トランジスタ214を介
して漏れ難く、トランジスタ214がオフ状態になる前に書き込まれた状態を、次に信号
が書き込まれるまで安定して保持できる。従って、オフ電流が低減されたトランジスタ2
14に接続された容量素子210を用いることなく、画素123を構成することもできる
このような構成とすることで、容量素子210は液晶素子215に加える電圧を保持する
ことができる。また、容量素子210の電極は、別途設けた容量線に接続する構成として
もよい。
駆動回路部121は、ゲート線側駆動回路121A、ソース線側駆動回路121Bを有す
る。ゲート線側駆動回路121A、ソース線側駆動回路121Bは、複数の画素を有する
画素部122を駆動するための駆動回路であり、シフトレジスタ回路(シフトレジスタと
もいう)を有する。
なお、ゲート線側駆動回路121A、及びソース線側駆動回路121Bは、画素部122
と同じ基板に形成されるものでもよいし、別の基板に形成されるものであってもよい。
なお駆動回路部121には、表示制御回路113によって制御された高電源電位Vdd、
低電源電位Vss、スタートパルスSP、クロック信号CK、画像信号Dataが供給さ
れる。
端子部126は、表示制御回路113が出力する所定の信号(高電源電位Vdd、低電源
電位Vss、スタートパルスSP、クロック信号CK、画像信号Data、共通電位Vc
om等)等を駆動回路部121に供給する入力端子である。
共通電極128は、表示制御回路113に制御された共通電位Vcomを与える共通電位
線と、共通接続部において電気的に接続する。
共通接続部の具体的な一例としては、絶縁性球体に金属薄膜が被覆された導電粒子を間に
介することにより共通電極128と共通電位線との電気的な接続を図ることができる。な
お、共通接続部は、表示パネル120内に複数箇所設けられる構成としてもよい。
また、液晶表示装置は、測光回路を有していてもよい。測光回路を設けた液晶表示装置は
当該液晶表示装置がおかれている環境の明るさを検知できる。その結果、測光回路が接続
された表示制御回路113は、測光回路から入力される信号に応じて、バックライト、サ
イドライト等の光源の駆動方法を制御することができる。
バックライト部130はバックライト制御回路131、及びバックライト132を有する
。バックライト132は、液晶表示装置100の用途に応じて選択して組み合わせればよ
く、液晶表示装置100は照明する照明手段を有し、該照明手段の光源として発光ダイオ
ード(LED)などを用いることができる。バックライト132には例えば白色の発光素
子(例えばLED)を配置することができる。バックライト制御回路131には、表示制
御回路113からバックライトを制御するバックライト信号、及び電源電位が供給される
なお、カラー表示を行う場合は、カラーフィルタを用いることで表示が可能である。また
、他の光学フィルム(偏光フィルム、位相差フィルム、反射防止フィルムなど)も用いる
ことができる。透過型液晶表示装置、又は半透過型液晶表示装置の場合に用いられるバッ
クライト等の光源は、液晶表示装置100の用途に応じて用いればよく、冷陰極管や発光
ダイオード(LED)などを用いることができる。また複数のLED光源、または複数の
エレクトロルミネセンス(EL)光源などを用いて面光源を構成してもよい。面光源とし
て、3種類以上のLEDを用いてもよいし、白色発光のLEDを用いてもよい。なお、バ
ックライトにRGBの発光ダイオード等を配置し、時分割によりカラー表示する継時加法
混色法(フィールドシーケンシャル法)を採用するときには、カラーフィルタを設けない
次に、図1に例示した液晶表示装置の駆動方法について、図2乃至図6を用いて説明する
。本実施の形態で説明する液晶表示装置の駆動方法は、表示する画像の特性に応じて、表
示パネルの書き換え頻度(または周波数)を変える表示方法である。具体的には、連続す
るフレームの画像信号が異なる画像(動画)を表示する場合は、フレーム毎に画像信号が
書き込まれる表示モードを用いる。一方、連続するフレームの画像信号が同一な画像(静
止画)を表示する場合は、同一な画像を表示し続ける期間に新たに画像信号は書き込まれ
ないか、書き込む頻度を極めてすくなくし、さらに液晶素子に電圧を印加する画素電極及
び共通電極の電位を浮遊状態(フローティング)にして液晶素子にかかる電圧を保持し、
新たに電位を供給することなく静止画の表示を行う表示モードを用いる。
なお、液晶表示装置は動画と静止画を組み合わせて画面に表示する。動画は、複数のフレ
ームに時分割した複数の異なる画像を高速に切り替えることで人間の目に動く画像として
認識される画像をいう。具体的には、1秒間に60回(60フレーム)以上画像を切り替
えることで、人間の目にはちらつきが少なく動画と認識されるものとなる。一方、静止画
は、動画及び部分動画と異なり、複数のフレーム期間に時分割した複数の画像を高速に切
り替えて動作させていても、連続するフレーム期間、例えばnフレーム目と、(n+1)
フレーム目とで変化しない画像のことをいう。
本発明に係る液晶表示装置は、画像が動く動画表示の時と画像が静止している静止画表示
の時とにおいて、それぞれ動画表示モード、静止画表示モードという異なる表示モードを
用いることができる。なお本明細書では、静止画表示モードの時に表示される画像を静止
画像ともよぶ。
次に、本実施の形態の液晶表示装置100の各構成を、図2のブロック図を用いて説明す
る。液晶表示装置100は、画素において光の透過、非透過を利用して表示を行う透過型
液晶表示装置、又は半透過型液晶表示装置の例であり、画像処理回路110、電源116
、表示パネル120、及びバックライト部130を有する。なお、反射型液晶表示装置の
場合は、光源として外光を用いるため、バックライト部130を省略することができる。
液晶表示装置100は、接続された外部機器から画像信号(画像信号Data)が供給さ
れている。なお、電源電位(高電源電位Vdd、低電源電位Vss、及び共通電位Vco
m)は液晶表示装置の電源116をオン状態として電力供給を開始することによって供給
され、制御信号(スタートパルスSP、及びクロック信号CK)は表示制御回路113に
よって供給される。
次に、画像処理回路110の構成、及び画像処理回路110が信号を処理する手順につい
て、図2に一例を示して説明する。なお、図2に示す画像処理回路110は、本実施の形
態の一態様であり、本実施の形態はこの構成に限定されない。
図2に例示する画像処理回路110は、連続して入力される画像信号を解析し、動画と静
止画を判別する。また、入力される画像信号(画像信号Data)が動画から静止画に移
行する際に、静止画を切り出し、静止画であることを意味する制御信号と共に表示制御回
路113に出力する。また、入力される画像信号(画像信号Data)が静止画から動画
に移行する際に、動画を含む画像信号を、動画であることを意味する制御信号と共に表示
制御回路113に出力する。
画像処理回路110は、記憶回路111、比較回路112、及び選択回路115を有する
。画像処理回路110は、入力されたデジタル画像信号Dataから表示パネル画像信号
とバックライト信号を生成する。表示パネル画像信号は、表示パネル120を制御する画
像信号であり、バックライト信号はバックライト部130を制御する信号である。
記憶回路111は、複数のフレームに関する画像信号を記憶するための複数のフレームメ
モリを有する。記憶回路111が有するフレームメモリの数は特に限定されるものではな
く、複数のフレームに関する画像信号を記憶できる素子であればよい。なおフレームメモ
リは、例えばDRAM(Dynamic Random Access Memory)
、SRAM(Static Random Access Memory)等の記憶素子
を用いて構成すればよい。
なおフレームメモリは、フレーム期間毎に画像信号を記憶する構成であればよく、フレー
ムメモリの数について特に限定されるものではない。またフレームメモリの画像信号は、
比較回路112及び表示制御回路113により選択的に読み出されるものである。なお図
中のフレームメモリ111bは、1フレーム分のメモリ領域を概念的に図示するものであ
る。
比較回路112は、記憶回路111に記憶された連続するフレーム期間の画像信号を選択
的に読み出して、当該画像信号の連続するフレーム間での比較を画素毎に行い、差分を検
出するための回路である。
なお、本実施の形態では連続するフレーム間の画像信号の差分の有無により、表示制御回
路113及び選択回路115の動作を決定する。当該比較回路112がフレーム間のいず
れかの画素で差分を検出した場合(差分「有」の場合)、比較回路112は画像信号が静
止画ではないと判断し、差分を検出した連続するフレーム期間を動画であると判断する。
一方、比較回路112での画像信号の比較により、全ての画素で差分が検出されない場合
(差分「無」の場合)、当該差分を検出しなかった連続するフレーム期間は、静止画であ
ると判断する。すなわち比較回路112は、連続するフレーム期間の画像信号の差分の有
無を検出することによって、動画を表示するための画像信号であるか、または静止画を表
示するための画像信号であるかの判断をするものである。
なお、当該比較により「差分が有る」と検出される基準は、差分の大きさが一定のレベル
を超えたときに、差分有りとして検出したと判断されるように設定してもよい。なお比較
回路112の検出する差分は、差分の絶対値によって判断をする設定とすればよい。
また、本実施の形態においては、液晶表示装置100内部に設けられた比較回路112が
連続するフレーム期間の画像信号の差分を検出することにより当該画像が動画又は静止画
のいずれであるかの判断を行う構成について示したが、外部から動画であるか静止画であ
るかを示す信号を供給する構成としてもよい。
選択回路115は、例えばトランジスタで形成される複数のスイッチを設ける構成とする
。比較回路112が連続するフレーム間に差分を検出した場合、すなわち画像が動画の際
、記憶回路111内のフレームメモリから動画の画像信号を選択して表示制御回路113
に出力する。
なお選択回路115は、比較回路112が連続するフレーム間に差分を検出しない場合、
すなわち画像が静止画の際、記憶回路111内のフレームメモリから表示制御回路113
に画像信号を出力しない。画像信号をフレームメモリより表示制御回路113に出力しな
い構成とすることにより、液晶表示装置の消費電力を削減できる。
なお、本実施の形態の液晶表示装置において、比較回路112が画像を静止画と判断して
おこなう動作が静止画表示モード、比較回路112が画像を動画と判断しておこなう動作
が動画表示モードとなる。
表示制御回路113は、表示パネル120に選択回路115で選択された画像信号、並び
に制御信号(具体的にはスタートパルスSP、及びクロック信号CK等の制御信号の供給
または停止の切り替えを制御するための信号)、電源電位(高電源電位Vdd、低電源電
位Vss、及び共通電位Vcom)を供給し、バックライト部130にバックライト制御
信号(具体的にはバックライト制御回路131がバックライトの点灯、及び消灯を制御す
るための信号)を供給する回路である。
なお、本実施の形態で例示される画像処理回路は、表示モード切り替え機能を有していて
もよい。表示モード切り替え機能は、当該液晶表示装置の利用者が手動または外部接続機
器を用いて当該液晶表示装置の動作モードを選択することで動画表示モードまたは静止画
表示モードを切り替える機能である。
選択回路115は表示モード切り替え回路から入力される信号に応じて、画像信号を表示
制御回路113に出力することもできる。
例えば、静止画表示モードで動作している際に、表示モード切り替え回路から選択回路1
15にモード切り替え信号が入力された場合、比較回路112が連続するフレーム期間で
の画像信号の差分を検出していない場合であっても、選択回路115は入力される画像信
号を順次表示制御回路113に出力するモード、すなわち動画表示モードを実行できる。
また、動画表示モードで動作している際に、表示モード切り替え回路から選択回路115
にモード切り替え信号が入力された場合、比較回路112が連続するフレーム期間での画
像信号の差分を検出している場合であっても、選択回路115は選択した1フレームの画
像信号の信号のみを出力するモード、すなわち静止画表示モードを実行できる。その結果
、本実施の形態の液晶表示装置には、動画中の1フレームが静止画として表示される。
また、液晶表示装置が測光回路を有している場合、測光回路が検知する環境の明るさによ
り、液晶表示装置が薄暗い環境で使用されていることが判明すると表示制御回路113は
バックライト132の光の強度を高めるように制御して表示画面の良好な視認性を確保し
、反対に液晶表示装置が極めて明るい外光下(例えば屋外の直射日光下)で利用されてい
ることが判明すると、表示制御回路113はバックライト132の光の強度を抑えるよう
に制御しバックライト132が消費する電力を低下させる。
本実施の形態では、表示パネル120は画素部122の他に、スイッチング素子127を
有する。本実施の形態では、表示パネル120は第1の基板と、第2の基板を有し、第1
の基板には駆動回路部121、画素部122、及びスイッチング素子127が設けられて
いる。
また、画素123はスイッチング素子としてトランジスタ214、該トランジスタ214
に接続された容量素子210、及び液晶素子215を有する(図3参照。)。
トランジスタ214は、オフ電流が低減されたトランジスタを用いることが好ましい。ト
ランジスタ214がオフ状態のとき、オフ電流が低減されたトランジスタ214に接続さ
れた液晶素子215、及び容量素子210に蓄えられた電荷は、トランジスタ214を介
して漏れ難く、トランジスタ214がオフ状態になる前に書き込まれた状態を長時間に渡
って保持できる。
本実施の形態では、液晶は、第1の基板に設けられた画素電極と対向する第2の基板に設
けられた共通電極によって形成された縦方向の電界によって制御される。
液晶素子に適用する液晶の一例としては、ネマチック液晶、コレステリック液晶、スメク
チック液晶、ディスコチック液晶、サーモトロピック液晶、リオトロピック液晶、低分子
液晶、高分子分散型液晶(PDLC)、強誘電液晶、反強誘電液晶、主鎖型液晶、側鎖型
高分子液晶、バナナ型液晶などを挙げることができる。
また液晶の駆動方法の一例としては、TN(Twisted Nematic)モード、
STN(Super Twisted Nematic)モード、OCB(Optica
lly Compensated Birefringence)モード、ECB(El
ectrically Controlled Birefringence)モード、
FLC(Ferroelectric Liquid Crystal)モード、AFL
C(AntiFerroelectric Liquid Crystal)モード、P
DLC(Polymer Dispersed Liquid Crystal)モード
、PNLC(Polymer Network Liquid Crystal)モード
、ゲストホストモードなどがある。
スイッチング素子127は、表示制御回路113が出力する制御信号に応じて、共通電位
Vcomを共通電極128に供給する。スイッチング素子127としては、トランジスタ
を用いることができる。トランジスタのゲート電極及びソース電極またはドレイン電極の
一方を表示制御回路113に接続し、ソース電極またはドレイン電極の一方に、端子部1
26を介して表示制御回路113から共通電位Vcomが供給されるようにし、他方を共
通電極128に接続すればよい。なお、スイッチング素子127は駆動回路部121、及
び画素部122と同じ基板に形成されるものでもよいし、別の基板に形成されるものであ
ってもよい。
スイッチング素子127としてオフ電流が低減されたトランジスタを用いることにより、
液晶素子215の両端子に加わる電圧が経時的に低下する現象を抑制できる。
共通接続部は、スイッチング素子127のソース電極またはドレイン電極と接続された端
子と、共通電極128を電気的に接続する。
スイッチング素子の一態様であるトランジスタを用いるスイッチング素子127のソース
電極またはドレイン電極の一方は、共通接続部を介して端子126Bに接続され、スイッ
チング素子127のソース電極またはドレイン電極の他方は、トランジスタ214と接続
されていない容量素子210の他方の電極、及び液晶素子215の他方の電極と接続され
る。また、スイッチング素子127のゲート電極は端子126Aに接続される。
次に、画素に供給する信号の様子を、図3に示す液晶表示装置の等価回路図、及び図4に
示すタイミングチャートを用いて説明する。
図4に、表示制御回路113がゲート線側駆動回路121Aに供給するクロック信号GC
K、及びスタートパルスGSPを示す。また、表示制御回路113がソース線側駆動回路
121Bに供給するクロック信号SCK、及びスタートパルスSSPを示す。なお、クロ
ック信号の出力のタイミングを説明するために、図4ではクロック信号の波形を単純な矩
形波で示す。
また図4に、高電源電位Vdd、ソース線125の電位(Data lineの電位)、
画素電極の電位、端子126Aの電位、端子126Bの電位、並びに共通電極の電位を示
す。
図4において期間1401は、動画を表示するための画像信号を書き込む期間に相当する
。期間1401では画像信号、共通電位が画素部122の各画素、共通電極に供給される
ように動作する。
また、期間1402は、静止画を表示する期間に相当する。期間1402では、画素部1
22の各画素への画像信号、共通電極への共通電位を停止することとなる。なお図4に示
す期間1402では、駆動回路部の動作を停止するよう各信号を供給する構成について示
したが、期間1402の長さ及びリフレッシュレートによって、定期的に画像信号を書き
込むことで静止画の画像の劣化を防ぐ構成とすることが好ましい。
まず、期間1401におけるタイミングチャートを説明する。期間1401では、クロッ
ク信号GCKとして、常時クロック信号が供給され、スタートパルスGSPとして、垂直
同期周波数に応じたパルスが供給される。また、期間1401では、クロック信号SCK
として、常時クロック信号が供給され、スタートパルスSSPとして、1ゲート選択期間
に応じたパルスが供給される。
また、各行の画素に画像信号Dataがソース線125を介して供給され、ゲート線12
4の電位に応じて画素電極にソース線125の電位が供給される。
また、表示制御回路113がスイッチング素子127の端子126Aにスイッチング素子
127を導通状態とする電位を供給し、端子126Bを介して共通電極に共通電位を供給
する。
一方、期間1402は、静止画を表示する期間である。次に、期間1402におけるタイ
ミングチャートを説明する。期間1402では、クロック信号GCK、スタートパルスG
SP、クロック信号SCK、及びスタートパルスSSPは共に停止する。また、期間14
02において、ソース線125に供給していた画像信号Dataは停止する。クロック信
号GCK及びスタートパルスGSPが共に停止する期間1402では、トランジスタ21
4が非導通状態となり画素電極の電位が浮遊状態となる。
また、表示制御回路113がスイッチング素子127の端子126Aにスイッチング素子
127を非導通状態とする電位を供給し、共通電極の電位を浮遊状態にする。
期間1402では、液晶素子215の両端子の電極、即ち画素電極及び共通電極の電位を
浮遊状態にして、新たに電位を供給することなく、静止画の表示を行うことができる。
また、ゲート線側駆動回路121A、及びソース線側駆動回路121Bに供給するクロッ
ク信号、及びスタートパルスを停止することにより低消費電力化を図ることができる。
特に、トランジスタ214及びスイッチング素子127にオフ電流が低減されたトランジ
スタを用いることにより、液晶素子215の両端子に加わる電圧が経時的に低下する現象
を抑制できる。
次に、動画から静止画に切り替わる期間(図4中の期間1403)、及び静止画から動画
に切り替わる期間(図4中の期間1404)における表示制御回路の動作を、図5(A)
、(B)を用いて説明する。図5(A)、(B)は表示制御回路が出力する、高電源電位
Vdd、クロック信号(ここではGCK)、スタートパルス信号(ここではGSP)、及
び端子126Aの電位を示す。
動画から静止画に切り替わる期間1403の表示制御回路の動作を図5(A)に示す。表
示制御回路は、スタートパルスGSPを停止する(図5(A)のE1、第1のステップ)
。パルス出力がシフトレジスタの最終段まで達した後に、複数のクロック信号GCKを停
止する(図5(A)のE2、第2のステップ)。次いで、電源電圧を高電源電位Vddか
ら低電源電位Vssにする(図5(A)のE3、第3のステップ)。次いで、端子126
Aの電位を、スイッチング素子127が非導通状態となる電位にする(図5(A)のE4
、第4のステップ)。
以上の手順をもって、駆動回路部121の誤動作を引き起こすことなく、駆動回路部12
1に供給する信号を停止できる。動画から静止画に切り替わる際の誤動作はノイズを生じ
、ノイズは静止画として保持されるため、誤動作が少ない表示制御回路を搭載した液晶表
示装置は画像の劣化が少ない静止画を表示できる。
次に静止画から動画に切り替わる期間1404の表示制御回路の動作を図5(B)に示す
。表示制御回路は、端子126Aの電位をスイッチング素子127が導通状態となる電位
にする(図5(B)のS1、第1のステップ)。次いで、電源電圧を低電源電位Vssか
ら高電源電位Vddにする(図5(B)のS2、第2のステップ)。次いで、クロック信
号GCKとして先にハイの電位を与えた後、複数のクロック信号GCKを供給する(図5
(B)のS3、第3のステップ)。次いでスタートパルス信号GSPを供給する(図5(
B)のS4、第4のステップ)。
以上の手順をもって、駆動回路部121の誤動作を引き起こすことなく駆動回路部121
に駆動信号の供給を再開できる。各配線の電位を適宜順番に動画表示時に戻すことで、誤
動作なく駆動回路部の駆動を行うことができる。
また、図6に、動画を表示する期間601及び静止画を表示する期間602における、画
像信号の書き込み頻度を模式的に示す。図6中、「W」は画像信号の書き込み期間である
ことをあらわし、「H」は画像信号を保持する期間であることを示している。また、図6
中、期間603は1フレーム期間を表したものであるが、別の期間であってもよい。
このように、本実施の形態の液晶表示装置の構成において、期間602で表示される静止
画の画像信号は期間604に書き込まれ、期間604で書き込まれた画像信号は、期間6
02の他の期間で保持される。
本実施の形態に例示した液晶表示装置は、静止画を表示する期間において画像信号の書き
込み頻度を低減できる。その結果、静止画を表示する際の低消費電力化を図ることができ
る。
また、同一の画像を複数回書き換えて静止画を表示する場合、画像の切り替わりが視認で
きると、人間は目に疲労を感じることもあり得る。本実施の形態の液晶表示装置は、画像
信号の書き込み頻度が削減されているため、目の疲労を減らすといった効果もある。
特に、本実施の形態の液晶表示装置は、オフ電流が低減されたトランジスタを各画素、並
びに共通電極のスイッチング素子に適用することにより、保持容量で電圧を保持できる期
間(時間)を長く取ることができる。その結果、画像信号の書き込み頻度を画期的に低減
することが可能になり、静止画を表示する際の低消費電力化、及び目の疲労の低減に、顕
著な効果を有する。
(実施の形態2)
本実施の形態においては、上記実施の形態1で説明した液晶表示装置を具備する電子機器
の例について説明する。
図7(A)には、電子機器であるテレビ受像機の外観図について示したものである。図7
(A)では、上記実施の形態1で述べた表示パネルを用いて作製された表示モジュール7
01が納められた筐体700に、スピーカ702、操作キー703、外部接続端子704
、照度センサ705などを有する構成について示している。
図7(A)に示すテレビ受像機は、動画の他、文字情報または静止画表示を行うことがで
きる。また、表示部の一部の領域のみを動画表示とし、その他の領域を静止画表示とする
こともできる。なお静止画の表示は、文字、図形、記号、写真、模様若しくは絵画若しく
はこれらの結合又はこれらと色彩の結合を含むものである。
図7(B)には、テレビ受像機の主要な構成についてのブロック図を示す。図7(B)に
示すテレビ受像機710は、チューナ711、デジタル復調回路712、映像信号処理回
路713、音声信号処理回路714、表示調節回路715、表示制御回路716、表示パ
ネル717、ゲート線側駆動回路718、ソース線側駆動回路719、スピーカ720、
画像処理回路724を有する。
チューナ711はアンテナ721より映像信号と音声信号を受信する。デジタル復調回路
712は、チューナ711からの信号を、デジタル信号の映像信号と音声信号に復調する
回路である。映像信号処理回路713は、デジタル信号の映像信号を赤、緑、青の各色に
対応した色信号に変換する等の処理を行うための回路である。音声信号処理回路714は
、デジタル信号の音声信号を、スピーカ720で音声として出力するための信号に変換す
る等の処理を行うための回路である。表示調節回路715は受信局(受信周波数)及び音
量の制御情報を外部入力部722から受け、チューナ711又は音声信号処理回路714
に信号を送信するための回路である。
また、表示制御回路716、表示パネル717、ゲート線側駆動回路718、ソース線側
駆動回路719、画像処理回路724は、それぞれ上記実施の形態1で説明した表示制御
回路113、表示パネル120、ソース線側駆動回路121B、ゲート線側駆動回路12
1A、画像処理回路110に相当する。すなわち、点線部723が、上記実施の形態1で
述べた液晶表示装置100に相当する構成となる。なお、表示制御回路716及び画像処
理回路724の機能は、上述の映像信号処理回路713で兼ねる構成であってもよい。そ
のため、画像信号の書き換え回数を削減する構成とすることができるため、書き換えによ
るちらつきを緩和させ、目の疲労を減らすといった効果もある。
次いで図8(A)には、電子機器である電子計算機(パーソナルコンピュータ)用途のモ
ニター(PCモニターともいう)の外観図について示したものである。図8(A)では、
上記実施の形態1で述べた表示パネルを用いて作製された表示モジュール801が納めら
れた筐体800に、スピーカ802、外部接続端子803などを有する構成について示し
ている。なお図8(A)には、PCモニターであることを理解するために、ウインドウ型
表示部804を示している。
なお、図8(A)では、いわゆるデスクトップ型のPCモニターの構成について示してい
るが、他にもノート型パーソナルコンピュータ用途のPCモニターであってもよい。なお
PCモニターの表示は、動画の他、文字、図形、記号、写真、模様若しくは絵画若しくは
これらの結合又はこれらと色彩の結合を含む静止画を含むものである。
図8(B)には、PCモニターの主要な構成についてのブロック図を示す。図8(B)に
示すPCモニター810は、映像信号処理回路813、音声信号処理回路814、表示制
御回路816、表示パネル817、ゲート線側駆動回路818、ソース線側駆動回路81
9、スピーカ820、画像処理回路824を有する。
映像信号処理回路813は、CPU等の外部演算回路821からの映像信号を赤、緑、青
の各色に対応した色信号に変換する等の処理を行うための回路である。音声信号処理回路
814は、CPU等の外部演算回路821からの音声信号を、スピーカ820で音声とし
て出力するための信号に変換する等の処理を行うための回路である。また映像信号処理回
路813及び音声信号処理回路814は、キーボード等の外部操作手段822による操作
に応じて、出力する信号を可変する。
また、表示制御回路816、表示パネル817、ゲート線側駆動回路818、ソース線側
駆動回路819、画像処理回路824は、それぞれ上記実施の形態1で説明した表示制御
回路113、表示パネル120、ソース線側駆動回路121B、ゲート線側駆動回路12
1A、画像処理回路110に相当する。すなわち、点線部823が、上記実施の形態1で
述べた液晶表示装置100に相当する構成となる。なお、表示制御回路816及び画像処
理回路824の機能は、上述の映像信号処理回路813で兼ねる構成であってもよい。そ
のため、画像信号の書き換え回数を削減する構成とすることができるため、書き換えによ
るちらつきを緩和させ、目の疲労を減らすといった効果もある。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
(実施の形態3)
本実施の形態では、本明細書に開示する液晶表示装置に用いることのできるバックライト
(バックライト部、バックライトユニット)の構成の例について図9及び図10を用いて
説明する。
図9(A)は、エッジライト方式と呼ばれるバックライト部5201と、表示パネル52
07とを有している液晶表示装置の一例を示す。エッジライト式とは、バックライト部の
端部に光源を配置し、その光源の光を発光面全体から放射する方式である。
バックライト部5201は、拡散板5202(拡散シートともいう)、導光板5203、
反射板5204、ランプリフレクタ5205及び光源5206によって構成される。なお
バックライト部5201は他にも輝度向上フィルム等を設ける構成としてもよい。
光源5206は必要に応じて発光する機能を有している。例えば、光源5206としては
冷陰極管(CCFL:Cold Cathode Fluorescent Lamp)
、発光ダイオード、又はEL素子などが用いられる。
図9(B)は、エッジライト式のバックライト部の詳細な構成を示す図である。なお、拡
散板、導光板及び反射板などはその説明を省略する。
図9(B)に示すバックライト部5201は、光源として発光ダイオード(LED)52
23を用いた構成である。例えば、白色に発する発光ダイオード(LED)5223は所
定の間隔に配置される。そして、発光ダイオード(LED)5223からの光を効率よく
反射させるため、ランプリフレクタ5222が設けられている。なおフィールドシーケン
シャル方式と組み合わせて表示を行う場合には、光源として各色RGBの発光ダイオード
(LED)を用いる構成としてもよい。
図9(C)は、直下型と呼ばれるバックライト部と、液晶パネルとを有する液晶表示装置
の一例を示す。直下型とは、発光面の直下に光源を配置することで、その光源の光を発光
面全体から放射する方式である。
バックライト部5290は、拡散板5291、遮光部5292、ランプリフレクタ529
3、光源5294及び液晶パネル5295によって構成される。
光源5294は、必要に応じて発光する機能を有している。例えば、光源5294として
は、冷陰極管、発光ダイオード、又は発光素子であるEL素子(例えば有機エレクトロル
ミネッセンス素子)などが用いられる。
なお、直下型と呼ばれるバックライト部において、光源に発光素子であるEL素子を用い
ることによりバックライト部の薄型化をはかることができる。EL素子を用いたバックラ
イト部の一例を図10(A)に示す。
図10(A)で示すバックライト部5290は、基板1020上に設けられたEL素子1
025を含む。EL素子1025は、一対の電極(陽極1001、陰極1002)間に発
光領域を含むEL層1003が挟まれた構造を有する。なお、EL素子1025を覆うよ
うに基板やフィルム、保護膜などを設け、EL素子1025を封止する構成としてもよい
本実施の形態では、陽極1001を通過してEL層1003からの光を表示パネルに照射
する構成であるので、陽極1001として光を透過する材料、例えば酸化インジウムスズ
(ITO)等の材料を用いて構成すればよい。また陰極1002としては光を反射する材
料、例えばアルミニウム膜等の材料を用いて構成すればよい。陽極1001および陰極1
002のうち、少なくとも一方が透光性を有すればよい。
図10(A)のEL素子1025の素子構造の例を図10(B)(C)に示す。
EL層1003は、少なくとも発光層1013を含んで形成されていればよく、発光層1
013以外の機能層を含む積層構造であっても良い。発光層1013以外の機能層として
は、正孔注入性の高い物質、正孔輸送性の高い物質、電子輸送性の高い物質、電子注入性
の高い物質、バイポーラ性(電子及び正孔の輸送性の高い物質)の物質等を含む層を用い
ることができる。具体的には、正孔注入層1011、正孔輸送層1012、発光層101
3、電子輸送層1014、電子注入層1015等の機能層を適宜組み合わせて用いること
ができる。
次に、上述したEL素子1025に用いることができる材料について、具体的に説明する
陽極1001としては、仕事関数の大きい(具体的には4.0eV以上が好ましい。)金
属、合金、電気伝導性化合物、およびこれらの混合物などを用いることが好ましい。具体
的には、例えば、酸化インジウム-酸化スズ(ITO:Indium Tin Oxid
e)、珪素若しくは酸化珪素を含有した酸化インジウム-酸化スズ、酸化インジウム-酸
化亜鉛(IZO:Indium Zinc Oxide)、酸化タングステン及び酸化亜
鉛を含有した酸化インジウム等の導電性金属酸化物が挙げられる。
これらの導電性金属酸化物膜は、通常スパッタにより成膜されるが、ゾル-ゲル法などを
応用して作製しても構わない。例えば、酸化インジウム-酸化亜鉛(IZO)は、酸化イ
ンジウムに対し1~20wt%の酸化亜鉛を加えたターゲットを用いてスパッタリング法
により形成することができる。また、酸化タングステン及び酸化亜鉛を含有した酸化イン
ジウムは、酸化インジウムに対し酸化タングステンを0.5~5wt%、酸化亜鉛を0.
1~1wt%含有したターゲットを用いてスパッタリング法により形成することができる
この他、陽極1001に用いられる材料としては、金(Au)、白金(Pt)、ニッケル
(Ni)、タングステン(W)、クロム(Cr)、モリブデン(Mo)、鉄(Fe)、コ
バルト(Co)、銅(Cu)、パラジウム(Pd)、チタン(Ti)、または金属材料の
窒化物(例えば、窒化チタン等)、モリブデン酸化物、バナジウム酸化物、ルテニウム酸
化物、タングステン酸化物、マンガン酸化物、チタン酸化物等が挙げられる。
陰極1002としては、仕事関数の小さい(具体的には3.8eV以下であることが好ま
しい)金属、合金、電気伝導性化合物、およびこれらの混合物などを用いることができる
。このような陰極材料の具体例としては、元素周期表の第1族または第2族に属する元素
、すなわちリチウム(Li)やセシウム(Cs)等のアルカリ金属、およびマグネシウム
(Mg)、カルシウム(Ca)、ストロンチウム(Sr)等のアルカリ土類金属、および
これらを含む合金(MgAg、AlLi)、ユウロピウム(Eu)、イッテルビウム(Y
b)等の希土類金属およびこれらを含む合金等が挙げられる。なお、アルカリ金属、アル
カリ土類金属、これらを含む合金の膜は、真空蒸着法を用いて形成することができる。ま
た、アルカリ金属またはアルカリ土類金属を含む合金はスパッタリング法により形成する
ことも可能である。また、銀ペーストなどをインクジェット法などにより成膜することも
可能である。
この他、アルカリ金属化合物、アルカリ土類金属化合物、または希土類金属の化合物(例
えば、フッ化リチウム(LiF)、酸化リチウム(LiOx)、フッ化セシウム(CsF
)、フッ化カルシウム(CaF)、フッ化エルビウム(ErF)など)の薄膜と、ア
ルミニウム等の金属膜とを積層することによって、陰極1002を形成することも可能で
ある。
次に、EL層1003を構成する各層に用いる材料について、以下に具体例を示す。
正孔注入層1011は、正孔注入性の高い物質を含む層である。正孔注入性の高い物質と
しては、例えば、モリブデン酸化物やバナジウム酸化物、ルテニウム酸化物、タングステ
ン酸化物、マンガン酸化物等を用いることができる。この他、フタロシアニン(略称:H
Pc)や銅フタロシアニン(CuPc)等のフタロシアニン系の化合物、4,4’-ビ
ス[N-(4-ジフェニルアミノフェニル)-N-フェニルアミノ]ビフェニル(略称:
DPAB)、N,N’-ビス[4-[ビス(3-メチルフェニル)アミノ]フェニル]-
N,N’-ジフェニル-[1,1’-ビフェニル]-4,4’-ジアミン(略称:DNT
PD)等の芳香族アミン化合物、或いはポリ(3,4-エチレンジオキシチオフェン)/
ポリ(スチレンスルホン酸)(PEDOT/PSS)等の高分子等によっても正孔注入層
1011を形成することができる。さらに、トリス(p-エナミン置換-アミノフェニル
)アミン化合物、2,7-ジアミノ-9-フルオレニリデン化合物、トリ(p-N-エナ
ミン置換-アミノフェニル)ベンゼン化合物、アリール基が少なくとも1つ置換したエテ
ニル基が一つ又は2つ置換したピレン化合物、N,N’-ジ(ビフェニル-4-イル)-
N,N’-ジフェニルビフェニル-4,4’-ジアミン、N,N,N’,N’-テトラ(
ビフェニル-4-イル)ビフェニル-4,4’-ジアミン、N,N,N’,N’-テトラ
(ビフェニル-4-イル)-3,3’-ジエチルビフェニル-4,4’-ジアミン、2,
2’-(メチレンジ-4,1-フェニレン)ビス[4,5-ビス(4-メトキシフェニル
)-2H-1,2,3-トリアゾール]、2,2’-(ビフェニル-4,4’-ジイル)
ビス(4,5-ジフェニル-2H-1,2,3-トリアゾール)、2,2’-(3,3’
-ジメチルビフェニル-4,4’-ジイル)ビス(4,5-ジフェニル-2H-1,2,
3-トリアゾール)、ビス[4-(4,5-ジフェニル-2H-1,2,3-トリアゾー
ル-2-イル)フェニル](メチル)アミン等を用いて正孔注入層1011を形成するこ
とができる。
また、正孔注入層1011として、有機化合物と無機化合物(好ましくは、有機化合物に
対して電子受容性を示す無機化合物)とを複合してなる正孔注入性複合材料を用いること
ができる。正孔注入性複合材料は、有機化合物と無機化合物との間で電子の授受が行われ
、キャリア密度が増大するため、正孔注入性、正孔輸送性に優れている。
また、正孔注入層1011として正孔注入性複合材料を用いた場合、陽極1001とオー
ム接触をすることが可能となるため、仕事関数に関わらず陽極1001を形成する材料を
選ぶことができる。
正孔注入性複合材料に用いる無機化合物としては、遷移金属の酸化物であることが好まし
い。また元素周期表における第4族乃至第8族に属する金属の酸化物を挙げることができ
る。具体的には、酸化バナジウム、酸化ニオブ、酸化タンタル、酸化クロム、酸化モリブ
デン、酸化タングステン、酸化マンガン、酸化レニウムは電子受容性が高いため好ましい
。中でも特に、酸化モリブデンは大気中で安定であり、吸湿性が低く、扱いやすいため好
ましい。
正孔注入性複合材料に用いる有機化合物としては、芳香族アミン化合物、カルバゾール誘
導体、芳香族炭化水素、高分子化合物(オリゴマー、デンドリマー、ポリマー等)など、
種々の化合物を用いることができる。なお、正孔注入性複合材料に用いる有機化合物とし
ては、正孔輸送性の高い有機化合物であることが好ましい。具体的には、10-6cm
/Vs以上の正孔移動度を有する物質であることが好ましい。但し、電子よりも正孔の輸
送性の高い物質であれば、これら以外のものを用いてもよい。以下では、正孔注入性複合
材料に用いることのできる有機化合物を具体的に列挙する。
例えば、芳香族アミン化合物としては、N,N’-ジ(p-トリル)-N,N’-ジフェ
ニル-p-フェニレンジアミン(略称:DTDPPA)、4,4’-ビス[N-(4-ジ
フェニルアミノフェニル)-N-フェニルアミノ]ビフェニル(略称:DPAB)、N,
N’-ビス[4-[ビス(3-メチルフェニル)アミノ]フェニル]-N,N’-ジフェ
ニル-[1,1’-ビフェニル]-4,4’-ジアミン(略称:DNTPD)、1,3,
5-トリス[N-(4-ジフェニルアミノフェニル)-N-フェニルアミノ]ベンゼン(
略称:DPA3B)等を挙げることができる。
正孔注入性複合材料に用いることのできるカルバゾール誘導体としては、具体的には、3
-[N-(9-フェニルカルバゾール-3-イル)-N-フェニルアミノ]-9-フェニ
ルカルバゾール(略称:PCzPCA1)、3,6-ビス[N-(9-フェニルカルバゾ
ール-3-イル)-N-フェニルアミノ]-9-フェニルカルバゾール(略称:PCzP
CA2)、3-[N-(1-ナフチル)-N-(9-フェニルカルバゾール-3-イル)
アミノ]-9-フェニルカルバゾール(略称:PCzPCN1)等を挙げることができる
また、4,4’-ジ(N-カルバゾリル)ビフェニル(略称:CBP)、1,3,5-ト
リス[4-(N-カルバゾリル)フェニル]ベンゼン(略称:TCPB)、9-[4-(
N-カルバゾリル)]フェニル-10-フェニルアントラセン(略称:CzPA)、1,
4-ビス[4-(N-カルバゾリル)フェニル]-2,3,5,6-テトラフェニルベン
ゼン等を用いることができる。
また、正孔注入性複合材料に用いることのできる芳香族炭化水素としては、例えば、2-
tert-ブチル-9,10-ジ(2-ナフチル)アントラセン(略称:t-BuDNA
)、2-tert-ブチル-9,10-ジ(1-ナフチル)アントラセン、9,10-ビ
ス(3,5-ジフェニルフェニル)アントラセン(略称:DPPA)、2-tert-ブ
チル-9,10-ビス(4-フェニルフェニル)アントラセン(略称:t-BuDBA)
、9,10-ジ(2-ナフチル)アントラセン(略称:DNA)、9,10-ジフェニル
アントラセン(略称:DPAnth)、2-tert-ブチルアントラセン(略称:t-
BuAnth)、9,10-ビス(4-メチル-1-ナフチル)アントラセン(略称:D
MNA)、2-tert-ブチル-9,10-ビス[2-(1-ナフチル)フェニル]ア
ントラセン、9,10-ビス[2-(1-ナフチル)フェニル]アントラセン、2,3,
6,7-テトラメチル-9,10-ジ(1-ナフチル)アントラセン、2,3,6,7-
テトラメチル-9,10-ジ(2-ナフチル)アントラセン、9,9’-ビアントリル、
10,10’-ジフェニル-9,9’-ビアントリル、10,10’-ビス(2-フェニ
ルフェニル)-9,9’-ビアントリル、10,10’-ビス[(2,3,4,5,6-
ペンタフェニル)フェニル]-9,9’-ビアントリル、アントラセン、テトラセン、ル
ブレン、ペリレン、2,5,8,11-テトラ(tert-ブチル)ペリレン等が挙げら
れる。また、この他、ペンタセン、コロネン等も用いることができる。このように、1×
10-6cm/Vs以上の正孔移動度を有し、炭素数14~42である芳香族炭化水素
を用いることがより好ましい。
なお、正孔注入性複合材料に用いることのできる芳香族炭化水素は、ビニル骨格を有して
いてもよい。ビニル基を有している芳香族炭化水素としては、例えば、4,4’-ビス(
2,2-ジフェニルビニル)ビフェニル(略称:DPVBi)、9,10-ビス[4-(
2,2-ジフェニルビニル)フェニル]アントラセン(略称:DPVPA)等が挙げられ
る。
また、ポリ(N-ビニルカルバゾール)(略称:PVK)やポリ(4-ビニルトリフェニ
ルアミン)(略称:PVTPA)等の高分子化合物を用いることもできる。
正孔輸送層1012は、正孔輸送性の高い物質を含む層である。正孔輸送性の高い物質と
しては、例えば、芳香族アミン(すなわち、ベンゼン環-窒素の結合を有するもの)の化
合物であることが好ましい。広く用いられている材料として、4,4’-ビス[N-(3
-メチルフェニル)-N-フェニルアミノ]ビフェニル、その誘導体である4,4’-ビ
ス[N-(1-ナフチル)-N-フェニルアミノ]ビフェニル(以下、NPBと記す)、
4,4’,4’’-トリス(N,N-ジフェニル-アミノ)トリフェニルアミン、4,4
’,4’’-トリス[N-(3-メチルフェニル)-N-フェニルアミノ]トリフェニル
アミンなどのスターバースト型芳香族アミン化合物が挙げられる。ここに述べた物質は、
主に10-6cm/Vs以上の正孔移動度を有する物質である。但し、電子よりも正孔
の輸送性の高い物質であれば、これら以外のものを用いてもよい。なお、正孔輸送層10
12は、単層のものだけでなく、上記物質の混合層、あるいは二層以上積層したものであ
ってもよい。
また、PMMAのような電気的に不活性な高分子化合物に、正孔輸送性材料を添加しても
よい。
また、ポリ(N-ビニルカルバゾール)(略称:PVK)やポリ(4-ビニルトリフェニ
ルアミン)(略称:PVTPA)、ポリ[N-(4-{N’-[4-(4-ジフェニルア
ミノ)フェニル]フェニル-N’-フェニルアミノ}フェニル)メタクリルアミド](略
称:PTPDMA)ポリ[N,N’-ビス(4-ブチルフェニル)-N,N’-ビス(フ
ェニル)ベンジジン](略称:Poly-TPD)などの高分子化合物を用いてもよく、
さらに上記高分子化合物に上記正孔輸送性材料を適宜添加してもよい。さらに、トリス(
p-エナミン置換-アミノフェニル)アミン化合物、2,7-ジアミノ-9-フルオレニ
リデン化合物、トリ(p-N-エナミン置換-アミノフェニル)ベンゼン化合物、アリー
ル基が少なくとも1つ置換したエテニル基が一つ又は2つ置換したピレン化合物、N,N
’-ジ(ビフェニル-4-イル)-N,N’-ジフェニルビフェニル-4,4’-ジアミ
ン、N,N,N’,N’-テトラ(ビフェニル-4-イル)ビフェニル-4,4’-ジア
ミン、N,N,N’,N’-テトラ(ビフェニル-4-イル)-3,3’-ジエチルビフ
ェニル-4,4’-ジアミン、2,2’-(メチレンジ-4,1-フェニレン)ビス[4
,5-ビス(4-メトキシフェニル)-2H-1,2,3-トリアゾール]、2,2’-
(ビフェニル-4,4’-ジイル)ビス(4,5-ジフェニル-2H-1,2,3-トリ
アゾール)、2,2’-(3,3’-ジメチルビフェニル-4,4’-ジイル)ビス(4
,5-ジフェニル-2H-1,2,3-トリアゾール)、ビス[4-(4,5-ジフェニ
ル-2H-1,2,3-トリアゾール-2-イル)フェニル](メチル)アミン等も正孔
輸送層1012に用いることができる。
発光層1013は、発光性の物質を含む層であり、種々の材料を用いることができる。例
えば、発光性の物質としては、蛍光を発光する蛍光性化合物や燐光を発光する燐光性化合
物を用いることができる。以下に、発光層に用いることのできる有機化合物材料を説明す
る。ただし、EL素子1025に適用可能な材料はこれらに限定されるものではない。
青色~青緑色の発光は、例えば、ペリレン、2,5,8,11-テトラ-t-ブチルペリ
レン(略称:TBP)、9,10-ジフェニルアントラセンなどをゲスト材料として用い
、適当なホスト材料に分散させることによって得られる。また、4,4’-ビス(2,2
-ジフェニルビニル)ビフェニル(略称:DPVBi)などのスチリルアリーレン誘導体
や、9,10-ジ-2-ナフチルアントラセン(略称:DNA)、9,10-ビス(2-
ナフチル)-2-t-ブチルアントラセン(略称:t-BuDNA)などのアントラセン
誘導体から得ることができる。また、ポリ(9,9-ジオクチルフルオレン)等のポリマ
ーを用いても良い。また、青色発光のゲスト材料としては、スチリルアミン誘導体が好ま
しく、N,N’-ビス[4-(9H-カルバゾール-9-イル)フェニル]-N,N’-
ジフェニルスチルベン-4,4’-ジアミン(略称:YGA2S)や、N,N’-ジフェ
ニル-N,N’-ビス(9-フェニル-9H-カルバゾール-3-イル)スチルベン-4
,4’-ジアミン(略称:PCA2S)などが挙げられる。特にYGA2Sは、450n
m付近にピークを有しており好ましい。また、ホスト材料としては、アントラセン誘導体
が好ましく、9,10-ビス(2-ナフチル)-2-t-ブチルアントラセン(略称:t
-BuDNA)や、9-[4-(10-フェニル-9-アントリル)フェニル]-9H-
カルバゾール(略称:CzPA)が好適である。特に、CzPAは電気化学的に安定であ
るため好ましい。
青緑色~緑色の発光は、例えば、クマリン30、クマリン6などのクマリン系色素や、ビ
ス[2-(2,4-ジフルオロフェニル)ピリジナト]ピコリナトイリジウム(略称:F
Irpic)、ビス(2-フェニルピリジナト)アセチルアセトナトイリジウム(Ir(
ppy)(acac))などをゲスト材料として用い、適当なホスト材料に分散させる
ことによって得られる。また、上述のペリレンやTBPを5wt%以上の高濃度で適当な
ホスト材料に分散させることによっても得られる。また、BAlq、Zn(BTZ)
ビス(2-メチル-8-キノリノラト)クロロガリウム(Ga(mq)Cl)などの金
属錯体からも得ることができる。また、ポリ(p-フェニレンビニレン)等のポリマーを
用いても良い。また、青緑色~緑色の発光層のゲスト材料としては、アントラセン誘導体
が効率の高い発光が得られるため好ましい。例えば、9,10-ビス{4-[N-(4-
ジフェニルアミノ)フェニル-N-フェニル]アミノフェニル}-2-tert-ブチル
アントラセン(略称:DPABPA)を用いることにより、高効率な青緑色発光が得られ
る。また、2位にアミノ基が置換されたアントラセン誘導体は高効率な緑色発光が得られ
るため好ましく、N-(9,10-ジフェニル-2-アントリル)-N,9-ジフェニル
-9H-カルバゾール-3-アミン(略称:2PCAPA)が特に長寿命であり好適であ
る。これらのホスト材料としてはアントラセン誘導体が好ましく、先に述べたCzPAが
電気化学的に安定であるため好ましい。また、緑色発光と青色発光を組み合わせ、青色か
ら緑色の波長領域に2つのピークを持つEL素子1025を作製する場合、青色発光層の
ホストにCzPAのような電子輸送性のアントラセン誘導体を用い、緑色発光層のホスト
にNPBのようなホール輸送性の芳香族アミン化合物を用いると、青色発光層と緑色発光
層との界面で発光が得られるため好ましい。すなわちこの場合、2PCAPAのような緑
色発光材料のホストとしては、NPBの如き芳香族アミン化合物が好ましい。
黄色~橙色の発光は、例えば、ルブレン、4-(ジシアノメチレン)-2-[p-(ジメ
チルアミノ)スチリル]-6-メチル-4H-ピラン(略称:DCM1)、4-(ジシア
ノメチレン)-2-メチル-6-(9-ジュロリジル)エテニル-4H-ピラン(略称:
DCM2)、ビス[2-(2-チエニル)ピリジナト]アセチルアセトナトイリジウム(
Ir(thp)(acac))、ビス(2-フェニルキノリナト)アセチルアセトナト
イリジウム(Ir(pq)(acac))などをゲスト材料として用い、適当なホスト
材料に分散させることによって得られる。特に、ゲスト材料としてルブレンのようなテト
ラセン誘導体が、高効率かつ化学的に安定であるため好ましい。この場合のホスト材料と
しては、NPBのような芳香族アミン化合物が好ましい。他のホスト材料としては、ビス
(8-キノリノラト)亜鉛(II)(略称:Znq)やビス[2-シンナモイル-8-
キノリノラト]亜鉛(略称:Znsq)などの金属錯体を用いることができる。また、
ポリ(2,5-ジアルコキシ-1,4-フェニレンビニレン)等のポリマーを用いても良
い。
橙色~赤色の発光は、例えば、4-(ジシアノメチレン)-2,6-ビス[p-(ジメチ
ルアミノ)スチリル]-4H-ピラン(略称:BisDCM)、4-(ジシアノメチレン
)-2,6-ビス[2-(ジュロリジン-9-イル)エテニル]-4H-ピラン(略称:
BisDCJ)、4-(ジシアノメチレン)-2-メチル-6-(9-ジュロリジル)エ
テニル-4H-ピラン(略称:DCM2)、ビス[2-(2-チエニル)ピリジナト]ア
セチルアセトナトイリジウム(略称:Ir(thp)(acac))、などをゲスト材
料として用い、適当なホスト材料に分散させることによって得られる。ビス(8-キノリ
ノラト)亜鉛(II)(略称:Znq)やビス[2-シンナモイル-8-キノリノラト
]亜鉛(略称:Znsq)などの金属錯体からも得ることができる。また、ポリ(3-
アルキルチオフェン)等のポリマーを用いても良い。赤色発光を示すゲスト材料としては
、4-(ジシアノメチレン)-2,6-ビス[p-(ジメチルアミノ)スチリル]-4H
-ピラン(略称:BisDCM)、4-(ジシアノメチレン)-2,6-ビス[2-(ジ
ュロリジン-9-イル)エテニル]-4H-ピラン(略称:BisDCJ)、4-(ジシ
アノメチレン)-2-メチル-6-(9-ジュロリジル)エテニル-4H-ピラン(略称
:DCM2)、{2-イソプロピル-6-[2-(2,3,6,7-テトラヒドロ-1,
1,7,7-テトラメチル-1H,5H-ベンゾ[ij]キノリジン-9-イル)エテニ
ル]-4H-ピラン-4-イリデン}プロパンジニトリル(略称:DCJTI)、{2,
6-ビス[2-(2,3,6,7-テトラヒドロ-8-メトキシ-1,1,7,7-テト
ラメチル-1H,5H-ベンゾ[ij]キノリジン-9-イル)エテニル]-4H-ピラ
ン-4-イリデン}プロパンジニトリル(略称:BisDCJTM)のような4H-ピラ
ン誘導体が高効率であり、好ましい。特に、DCJTI、BisDCJTMは、620n
m付近に発光ピークを有するため好ましい。
なお、発光層1013としては、上述した発光性の物質(ゲスト材料)を他の物質(ホス
ト材料)に分散させた構成としてもよい。発光性の高い物質を分散させるための物質とし
ては、各種のものを用いることができ、発光性の高い物質よりも最低空軌道準位(LUM
O準位)が高く、最高被占有軌道準位(HOMO準位)が低い物質を用いることが好まし
い。
発光性の物質を分散させるための物質としては、具体的には、トリス(8-キノリノラト
)アルミニウム(III)(略称:Alq)、トリス(4-メチル-8-キノリノラト)
アルミニウム(III)(略称:Almq)、ビス(10-ヒドロキシベンゾ[h]キ
ノリナト)ベリリウム(II)(略称:BeBq)、ビス(2-メチル-8-キノリノ
ラト)(4-フェニルフェノラト)アルミニウム(III)(略称:BAlq)、ビス(
8-キノリノラト)亜鉛(II)(略称:Znq)、ビス[2-(2-ベンゾオキサゾ
リル)フェノラト]亜鉛(II)(略称:ZnPBO)、ビス[2-(2-ベンゾチアゾ
リル)フェノラト]亜鉛(II)(略称:ZnBTZ)などの金属錯体、2-(4-ビフ
ェニリル)-5-(4-tert-ブチルフェニル)-1,3,4-オキサジアゾール(
略称:PBD)、1,3-ビス[5-(p-tert-ブチルフェニル)-1,3,4-
オキサジアゾール-2-イル]ベンゼン(略称:OXD-7)、3-(4-ビフェニリル
)-4-フェニル-5-(4-tert-ブチルフェニル)-1,2,4-トリアゾール
(略称:TAZ)、2,2’,2’’-(1,3,5-ベンゼントリイル)トリス(1-
フェニル-1H-ベンゾイミダゾール)(略称:TPBI)、バソフェナントロリン(略
称:BPhen)、バソキュプロイン(略称:BCP)などの複素環化合物や、9-[4
-(10-フェニル-9-アントリル)フェニル]-9H-カルバゾール(略称:CzP
A)、3,6-ジフェニル-9-[4-(10-フェニル-9-アントリル)フェニル]
-9H-カルバゾール(略称:DPCzPA)、9,10-ビス(3,5-ジフェニルフ
ェニル)アントラセン(略称:DPPA)、9,10-ジ(2-ナフチル)アントラセン
(略称:DNA)、2-tert-ブチル-9,10-ジ(2-ナフチル)アントラセン
(略称:t-BuDNA)、9,9’-ビアントリル(略称:BANT)、9,9’-(
スチルベン-3,3’-ジイル)ジフェナントレン(略称:DPNS)、9,9’-(ス
チルベン-4,4’-ジイル)ジフェナントレン(略称:DPNS2)、3,3’,3’
’-(ベンゼン-1,3,5-トリイル)トリピレン(略称:TPB3)、9,10-ジ
フェニルアントラセン(略称:DPAnth)、6,12-ジメトキシ-5,11-ジフ
ェニルクリセンなどの縮合芳香族化合物、N,N-ジフェニル-9-[4-(10-フェ
ニル-9-アントリル)フェニル]-9H-カルバゾール-3-アミン(略称:CzA1
PA)、4-(10-フェニル-9-アントリル)トリフェニルアミン(略称:DPhP
A)、N,9-ジフェニル-N-[4-(10-フェニル-9-アントリル)フェニル]
-9H-カルバゾール-3-アミン(略称:PCAPA)、N,9-ジフェニル-N-{
4-[4-(10-フェニル-9-アントリル)フェニル]フェニル}-9H-カルバゾ
ール-3-アミン(略称:PCAPBA)、N-(9,10-ジフェニル-2-アントリ
ル)-N,9-ジフェニル-9H-カルバゾール-3-アミン(略称:2PCAPA)、
NPB(またはα-NPD)、TPD、DFLDPBi、BSPBなどの芳香族アミン化
合物などを用いることができる。
また、発光性の物質を分散させるための物質は複数種用いることができる。例えば、結晶
化を抑制するためにルブレン等の結晶化を抑制する物質をさらに添加してもよい。また、
発光性の物質へのエネルギー移動をより効率良く行うためにNPB、あるいはAlq等を
さらに添加してもよい。
発光性の物質を他の物質に分散させた構成とすることにより、発光層1013の結晶化を
抑制することができる。また、発光性の物質の濃度が高いことによる濃度消光を抑制する
ことができる。
電子輸送層1014は、電子輸送性の高い物質を含む層である。電子輸送性の高い物質と
しては、例えば、トリス(8-キノリノラト)アルミニウム(III)(略称:Alq)
、トリス(4-メチル-8-キノリノラト)アルミニウム(III)(略称:Almq
)、ビス(10-ヒドロキシベンゾ[h]キノリナト)ベリリウム(略称:BeBq
、ビス(2-メチル-8-キノリノラト)(4-フェニルフェノラト)アルミニウム(略
称:BAlq)など、キノリン骨格またはベンゾキノリン骨格を有する金属錯体等からな
る層である。また、この他ビス[2-(2-ヒドロキシフェニル)ベンゾオキサゾラト]
亜鉛(略称:Zn(BOX))、ビス[2-(2-ヒドロキシフェニル)ベンゾチアゾ
ラト]亜鉛(略称:Zn(BTZ))などのオキサゾール系、チアゾール系配位子を有
する金属錯体なども用いることができる。さらに、金属錯体以外にも、2-(4-ビフェ
ニリル)-5-(4-tert-ブチルフェニル)-1,3,4-オキサジアゾール(略
称:PBD)や、1,3-ビス[5-(p-tert-ブチルフェニル)-1,3,4-
オキサジアゾール-2-イル]ベンゼン(略称:OXD-7)、3-(4-ビフェニリル
)-4-フェニル-5-(4-tert-ブチルフェニル)-1,2,4-トリアゾール
(略称:TAZ)、バソフェナントロリン(略称:BPhen)、バソキュプロイン(略
称:BCP)、ビス[3-(1H-ベンゾイミダゾール-2-イル)フルオレン-2-オ
ラト]亜鉛(II)、ビス[3-(1H-ベンゾイミダゾール-2-イル)フルオレン-
2-オラト]ベリリウム(II)、ビス[2-(1H-ベンゾイミダゾール-2-イル)
ジベンゾ[b、d]フラン-3-オラト](フェノラト)アルミニウム(III)、ビス
[2-(ベンゾオキサゾール-2-イル)-7,8-メチレンジオキシジベンゾ[b、d
]フラン-3-オラト](2-ナフトラト)アルミニウム(III)なども用いることが
できる。ここに述べた物質は、主に10-6cm/Vs以上の電子移動度を有する物質
である。なお、正孔よりも電子の輸送性の高い物質であれば、上記以外の物質を電子輸送
層1014として用いても構わない。また、電子輸送層1014は、単層のものだけでな
く、上記物質からなる層が二層以上積層したものとしてもよい。
電子注入層1015は、電子注入性の高い物質を含む層である。電子注入性の高い物質と
しては、フッ化リチウム(LiF)、フッ化セシウム(CsF)、フッ化カルシウム(C
aF)等のアルカリ金属、アルカリ土類金属、またはこれらの化合物が挙げられる。ま
た、有機化合物(好ましくは、電子輸送性を有する有機化合物)と無機化合物(好ましく
は、アルカリ金属、アルカリ土類金属、希土類金属、またはそれらの化合物)とを複合し
てなる電子注入性複合材料を用いることもできる。電子注入性複合材料としては、例えば
Alq中にマグネシウム(Mg)を含有させたもの等を用いることができる。この様な構
造とすることにより、陰極1002からの電子注入効率をより高めることができる。
なお、電子注入層1015として、上述した電子注入性複合材料を用いた場合には、仕事
関数に関わらずAl、Ag、ITO、珪素若しくは酸化珪素を含有したITO等様々な導
電性材料を陰極1002の材料として用いることができる。
以上の層を適宜組み合わせて積層することにより、EL層1003を形成することができ
る。なお、発光層1013を2層以上の積層構造としても良い。発光層1013を2層以
上の積層構造とし、各々の発光層に用いる発光物質の種類を変えることにより様々な発光
色を得ることができる。また、発光物質として発光色の異なる複数の発光物質を用いるこ
とにより、ブロードなスペクトルの発光や白色発光を得ることもできる。特に、高輝度が
必要とされるバックライト用途には、発光層を積層させた構造が好適である。
また、EL層1003の形成方法としては、用いる材料に応じて種々の方法(例えば、乾
式法や湿式法等)適宜選択することができる。例えば、真空蒸着法、スパッタリング法、
インクジェット法、スピンコート法、等を用いることができる。また、各層で異なる方法
を用いて形成してもよい。
また、本実施の形態に示すEL素子1025の作製方法としては、ドライプロセス(例え
ば、真空蒸着法、スパッタリング法)、ウェットプロセス(例えば、インクジェット法、
スピンコート法等)を問わず、種々の方法を用いて形成することができる。
なお、本実施の形態に示すEL素子1025の構成は、図10(C)に示すように一対の
電極間にEL層1003が複数積層された構造、所謂、積層型素子の構成であってもよい
。但し、EL層1003が、例えばn(nは2以上の自然数)層の積層構造を有する場合
には、m(mは自然数、mは1以上(n-1)以下)番目のEL層と、(m+1)番目の
EL層との間には、それぞれ中間層1004が挟まれた構造を有する。
なお、中間層1004とは、陽極1001と陰極1002に電圧を印加したときに、中間
層1004に接して形成される陽極1001側の一方のEL層1003に対して電子を注
入する機能を有し、陰極1002側の他方のEL層1003に正孔を注入する機能を有す
る。
中間層1004は、上述した有機化合物と無機化合物との複合材料(正孔注入性複合材料
や電子注入性複合材料)の他、金属酸化物等の材料を適宜組み合わせて形成することがで
きる。なお、正孔注入性複合材料とその他の材料とを組み合わせて用いることがより好ま
しい。中間層1004に用いるこれらの材料は、キャリア注入性、キャリア輸送性に優れ
ているため、EL素子1025の低電流駆動、および低電圧駆動を実現することができる
積層型素子の構成において、EL層が2層積層された構成を有する場合において、第1の
EL層から得られる発光の発光色と第2のEL層から得られる発光の発光色を補色の関係
にすることによって、白色発光を外部に取り出すことができる。なお、第1のEL層およ
び第2のEL層のそれぞれが補色の関係にある複数の発光層を有する構成としても、白色
発光が得られる。補色の関係としては、青色と黄色、あるいは青緑色と赤色などが挙げら
れる。青色、黄色、青緑色、赤色に発光する物質としては、例えば、先に列挙した発光物
質の中から適宜選択すればよい。
以下に、第1のEL層および第2のEL層のそれぞれが補色の関係にある複数の発光層を
有し、白色発光が得られる構成の一例を示す。
例えば、第1のEL層は、青色~青緑色の波長領域にピークを有する発光スペクトルを示
す第1の発光層と、黄色~橙色の波長領域にピークを有する発光スペクトルを示す第2の
発光層とを有し、第2のEL層は、青緑色~緑色の波長領域にピークを有する発光スペク
トルを示す第3の発光層と、橙色~赤色の波長領域にピークを有する発光スペクトルを示
す第4の発光層とを有するものとする。
この場合、第1のEL層からの発光は、第1の発光層および第2の発光層の両方からの発
光を合わせたものであるので、青色~青緑色の波長領域および黄色~橙色の波長領域の両
方にピークを有する発光スペクトルを示す。すなわち、第1のEL層は2波長型の白色ま
たは白色に近い色の発光を呈する。
また、第2のEL層からの発光は、第3の発光層および第4の発光層の両方からの発光を
合わせたものであるので、青緑色~緑色の波長領域および橙色~赤色の波長領域の両方に
ピークを有する発光スペクトルを示す。すなわち、第2のEL層は、第1のEL層とは異
なる2波長型の白色または白色に近い色の発光を呈する。
したがって、第1のEL層からの発光および第2のEL層からの発光を重ね合わせること
により、青色~青緑色の波長領域、青緑色~緑色の波長領域、黄色~橙色の波長領域、橙
色~赤色の波長領域をカバーする白色発光を得ることができる。
なお、上述した積層型素子の構成において、積層されるEL層の間に中間層を配置するこ
とにより、電流密度を低く保ったまま、高輝度領域での長寿命素子を実現することができ
る。また、電極材料の抵抗による電圧降下を小さくできるので、大面積での均一発光が可
能となる。
なお図9(A)乃至(C)、図10(A)乃至(C)で説明するバックライト部は、輝度
を調整する構成としてもよい。例えば、液晶表示装置の周りの照度に応じて輝度を調整す
る構成としてもよいし、表示される画像信号に応じて輝度を調整する構成としてもよい。
なお、カラー表示を行う場合は、カラーフィルタを組み合わせることで表示が可能である
。また、他の光学フィルム(偏光フィルム、位相差フィルム、反射防止フィルムなど)も
組み合わせて用いることができる。なお、バックライトにRGBの発光ダイオード等を配
置し、時分割によりカラー表示する継時加法混色法(フィールドシーケンシャル法)を採
用するときには、カラーフィルタを設けない場合もある。
なお、本実施の形態は、他の実施の形態と適宜組み合わせることが可能である。
(実施の形態4)
本実施の形態では、本明細書に開示する液晶表示装置に適用できるトランジスタの例を示
す。本明細書に開示する液晶表示装置に適用できるトランジスタの構造は特に限定されず
、例えばゲート電極が、ゲート絶縁層を介して、酸化物半導体層の上側に配置されるトッ
プゲート構造、又はゲート電極が、ゲート絶縁層を介して、酸化物半導体層の下側に配置
されるボトムゲート構造のスタガ型及びプレーナ型などを用いることができる。また、ト
ランジスタはチャネル形成領域が一つ形成されるシングルゲート構造でも、二つ形成され
るダブルゲート構造もしくは三つ形成されるトリプルゲート構造であっても良い。また、
チャネル領域の上下にゲート絶縁層を介して配置された2つのゲート電極層を有する、デ
ュアルゲート型でもよい。なお、図11(A)乃至(D)にトランジスタの断面構造の一
例を以下に示す。図11(A)乃至(D)に示すトランジスタは、半導体として酸化物半
導体を用いるものである。酸化物半導体を用いることのメリットは、トランジスタのオン
状態における電界効果移動度(最大値で5cm/Vsec以上、好ましくは10cm
/Vsec~150cm/Vsec以下)と、トランジスタのオフ状態において低いオ
フ電流(1aA/μm未満、さらに好ましくは室温にて10zA/μm未満、且つ、85
℃にて100zA/μm未満)が得られることである。
図11(A)に示すトランジスタ410は、ボトムゲート構造のトランジスタの一つであ
り、逆スタガ型トランジスタともいう。
トランジスタ410は、絶縁表面を有する基板400上に、ゲート電極層401、ゲート
絶縁層402、酸化物半導体層403、ソース電極層405a、及びドレイン電極層40
5bを含む。また、トランジスタ410を覆い、酸化物半導体層403に積層する絶縁膜
407が設けられている。絶縁膜407上にはさらに保護絶縁層409が形成されている
図11(B)に示すトランジスタ420は、チャネル保護型(チャネルストップ型ともい
う)と呼ばれるボトムゲート構造の一つであり逆スタガ型トランジスタともいう。
トランジスタ420は、絶縁表面を有する基板400上に、ゲート電極層401、ゲート
絶縁層402、酸化物半導体層403、酸化物半導体層403のチャネル形成領域を覆う
チャネル保護層として機能する絶縁層427、ソース電極層405a、及びドレイン電極
層405bを含む。また、トランジスタ420を覆い、保護絶縁層409が形成されてい
る。
図11(C)示すトランジスタ430はボトムゲート型のトランジスタであり、絶縁表面
を有する基板である基板400上に、ゲート電極層401、ゲート絶縁層402、ソース
電極層405a、ドレイン電極層405b、及び酸化物半導体層403を含む。また、ト
ランジスタ430を覆い、酸化物半導体層403に接する絶縁膜407が設けられている
。絶縁膜407上にはさらに保護絶縁層409が形成されている。
トランジスタ430においては、ゲート絶縁層402は基板400及びゲート電極層40
1上に接して設けられ、ゲート絶縁層402上にソース電極層405a、ドレイン電極層
405bが接して設けられている。そして、ゲート絶縁層402、及びソース電極層40
5a、ドレイン電極層405b上に酸化物半導体層403が設けられている。
図11(D)に示すトランジスタ440は、トップゲート構造のトランジスタの一つであ
る。トランジスタ440は、絶縁表面を有する基板400上に、絶縁層437、酸化物半
導体層403、ソース電極層405a、及びドレイン電極層405b、ゲート絶縁層40
2、ゲート電極層401を含み、ソース電極層405a、ドレイン電極層405bにそれ
ぞれ配線層436a、配線層436bが接して設けられ電気的に接続している。
本実施の形態では、上述のとおり、半導体層として酸化物半導体層403を用いる。酸化
物半導体層403に用いる酸化物半導体としては、四元系金属酸化物であるIn-Sn-
Ga-Zn-O系酸化物半導体や、三元系金属酸化物であるIn-Ga-Zn-O系酸化
物半導体、In-Sn-Zn-O系酸化物半導体、In-Al-Zn-O系酸化物半導体
、Sn-Ga-Zn-O系酸化物半導体、Al-Ga-Zn-O系酸化物半導体、Sn-
Al-Zn-O系酸化物半導体や、二元系金属酸化物であるIn-Zn-O系酸化物半導
体、Sn-Zn-O系酸化物半導体、Al-Zn-O系酸化物半導体、Zn-Mg-O系
酸化物半導体、Sn-Mg-O系酸化物半導体、In-Mg-O系酸化物半導体や、In
-O系酸化物半導体、Sn-O系酸化物半導体、Zn-O系酸化物半導体などを用いるこ
とができる。また、上記酸化物半導体にSiOを含んでもよい。ここで、例えば、In
-Ga-Zn-O系酸化物半導体とは、インジウム(In)、ガリウム(Ga)、亜鉛(
Zn)を有する酸化物膜、という意味であり、その化学量論比はとくに問わない。また、
InとGaとZn以外の元素を含んでもよい。
また、酸化物半導体層403は、化学式InMO(ZnO)(m>0、且つ、mは整
数でない)で表記される薄膜を用いることができる。ここで、Mは、Ga、Al、Mnお
よびCoから選ばれた一または複数の金属元素を示す。例えばMとして、Ga、Ga及び
Al、Ga及びMn、またはGa及びCoなどがある。
酸化物半導体層403を用いたトランジスタ410、420、430、440は、オフ状
態における電流値(オフ電流値)を低くすることができる。よって、画像信号等の電気信
号の保持時間を長くすることができ、電源オン状態では書き込み間隔も長く設定できる。
よって、リフレッシュ動作の頻度を少なくすることができるため、消費電力を抑制する効
果を奏する。
また、酸化物半導体層403を用いたトランジスタ410、420、430、440は、
比較的高い電界効果移動度が得られるため、高速駆動が可能である。よって、液晶表示装
置の画素部に上記トランジスタを用いることで、色分離を抑制することができ、高画質な
画像を提供することができる。また、上記トランジスタは、同一基板上に駆動回路部また
は画素部に作り分けて作製することができるため、液晶表示装置の部品点数を削減するこ
とができる。
絶縁表面を有する基板400に使用することができる基板に大きな制限はないが、バリウ
ムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板を用いる。
ボトムゲート構造のトランジスタ410、420、430において、下地膜となる絶縁膜
を基板とゲート電極層の間に設けてもよい。下地膜は、基板からの不純物元素の拡散を防
止する機能があり、窒化シリコン膜、酸化シリコン膜、窒化酸化シリコン膜、又は酸化窒
化シリコン膜から選ばれた一又は複数の膜による積層構造により形成することができる。
ゲート電極層401の材料は、モリブデン、チタン、クロム、タンタル、タングステン、
アルミニウム、銅、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合
金材料を用いて、単層でまたは積層して形成することができる。
ゲート絶縁層402は、プラズマCVD法又はスパッタリング法等を用いて、酸化シリコ
ン層、窒化シリコン層、酸化窒化シリコン層、窒化酸化シリコン層、酸化アルミニウム層
、窒化アルミニウム層、酸化窒化アルミニウム層、窒化酸化アルミニウム層、又は酸化ハ
フニウム層を単層で又は積層して形成することができる。例えば、第1のゲート絶縁層と
してプラズマCVD法により膜厚50nm以上200nm以下の窒化シリコン層(SiN
(y>0))を形成し、第1のゲート絶縁層上に第2のゲート絶縁層として膜厚5nm
以上300nm以下の酸化シリコン層(SiO(x>0))を積層して、合計膜厚20
0nmのゲート絶縁層とする。
ソース電極層405a、ドレイン電極層405bに用いる導電膜としては、例えば、Al
、Cr、Cu、Ta、Ti、Mo、Wからから選ばれた元素を含む金属膜、または上述し
た元素を成分とする金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タングステン
膜)等を用いることができる。また、Al、Cuなどの金属膜の下側又は上側の一方また
は双方にTi、Mo、Wなどの高融点金属膜またはそれらの金属窒化物膜(窒化チタン膜
、窒化モリブデン膜、窒化タングステン膜)を積層させた構成としても良い。
ソース電極層405a、ドレイン電極層405bに接続する配線層436a、配線層43
6bのような導電膜も、ソース電極層405a、ドレイン電極層405bと同様な材料を
用いることができる。
また、ソース電極層405a、ドレイン電極層405b(これと同じ層で形成される配線
層を含む)となる導電膜としては導電性の金属酸化物で形成しても良い。導電性の金属酸
化物としては酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO
)、酸化インジウム酸化スズ合金(In―SnO、ITOと略記する)、酸化イ
ンジウム酸化亜鉛合金(In―ZnO)またはこれらの金属酸化物材料に酸化シリ
コンを含ませたものを用いることができる。
絶縁膜407、427、437は、代表的には酸化シリコン膜、酸化窒化シリコン膜、酸
化アルミニウム膜、または酸化窒化アルミニウム膜などの無機絶縁膜を用いることができ
る。
また、酸化物半導体層の上方に設けられる保護絶縁層409は、窒化シリコン膜、窒化ア
ルミニウム膜、窒化酸化シリコン膜、窒化酸化アルミニウム膜などの無機絶縁膜を用いる
ことができる。
また、保護絶縁層409上にトランジスタ起因の表面凹凸を低減するために平坦化絶縁膜
を形成してもよい。平坦化絶縁膜としては、ポリイミド、アクリル、ベンゾシクロブテン
、等の有機材料を用いることができる。また上記有機材料の他に、低誘電率材料(low
-k材料)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層
させることで、平坦化絶縁膜を形成してもよい。
このようなトランジスタを用いた液晶表示装置の画素の一例を図18と図19に示す。図
18は画素の平面図を示し、当該図中に示すA-B切断線に対応する断面図を図19に示
す。なお、図18はトランジスタ410が形成された基板400の平面図を示すものであ
り、図19はトランジスタ410が設けられた基板400側の構成に加え、対向基板41
6や液晶層414が設けられている構成を示す。以下の説明では図18と図19の両方を
参照して説明する。
トランジスタ410の構成は図11(A)と同様であり、ゲート電極層401、ゲート絶
縁層402、酸化物半導体層403を有している。画素を構成する場合、ゲート電極層4
01は一方向に延在するように形成されている。酸化物半導体層403はゲート絶縁層4
02を介してゲート電極層401と重畳するように設けられている。ソース電極層405
aとドレイン電極層405bは酸化物半導体層403の上層側に設けられている(なお、
ここではソース電極層405aとドレイン電極層405bという呼び方は、トランジスタ
410に接続される電極として区別するために便宜的に用いている)。ソース電極層40
5aはゲート電極層401と交差する方向に延在している。保護絶縁層409上には画素
電極411が設けられ、コンタクトホール412によってドレイン電極層405bと接続
されている。画素電極411は酸化インジウムスズ、酸化亜鉛、酸化スズなどの透光性電
極材料で形成されている。
また、保持容量419は適宜設ければ良く、これを設ける場合には、ゲート電極層401
と同じ層で形成される容量配線層417、容量電極層418によって形成する。容量配線
層417と容量電極層418の間には、誘電体としてゲート絶縁層402が延在しており
、これにより保持容量419が形成される。
画素電極411にはスリットを設けることで液晶の配向を制御することができる。このよ
うな構成は、VA(Vertical Alignment)方式において適用される。
VA方式とは、液晶パネルの液晶分子の配列を制御する方式の一種である。VA方式は、
電圧が印加されていないときにパネル面に対して液晶分子が垂直方向を向く方式である。
なお、VA方式の他に、TN(Twisted Nematic)方式、MVA(Mul
ti-domain Vertical Alignment)方式、IPS(In-P
lane Switching)方式、CPA(Continuous Pinwhee
l Alignment)方式、PVA(Patterned Vertical Al
ignment)方式などを適用することもできる。
対向基板416側には対向電極415が設けられている。基板400と対向基板416の
間には液晶層414が設けられている。また、液晶層414と接するように配向膜413
が設けられている。配向膜413の配向処理は光配向法又はラビング法でなされている。
液晶層414の液晶相は、ネマチック相、スメクチック相、コレステリック相、ブルー相
などを用いることができる。
酸化物半導体層403がゲート絶縁層402を介してゲート電極層401と重畳するよう
に設けられたトランジスタ410と、トランジスタ410のソース側又はドレイン側に接
続された液晶を駆動する画素電極411と、画素電極411と対向するように設けられた
対向電極415と、画素電極411と対向電極415との間に設けられた液晶層414と
で一つのユニットが形成される。このユニットを一又は複数用いて画素(ピクセル)を形
成することができ、これをマトリクス状に配置することにより画像等を表示する表示パネ
ルを構成することができる。
このように、本実施の形態において、電界効果移動度が高く、オフ電流値が低い酸化物半
導体層を含むトランジスタを用いることにより、低消費電力の液晶表示装置を提供するこ
とができる。
(実施の形態5)
本実施の形態は、酸化物半導体層を含むトランジスタ、及び作製方法の一例を図12を用
いて詳細に説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程
は、上記実施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所
の詳細な説明は省略する。
図12(A)乃至(E)にトランジスタの断面構造の一例を示す。図12(A)乃至(E
)に示すトランジスタ510は、図11(A)に示すトランジスタ410と同様なボトム
ゲート構造の逆スタガ型トランジスタである。
以下、図12(A)乃至(E)を用い、基板505上にトランジスタ510を作製する工
程を説明する。
まず、絶縁表面を有する基板505上に導電膜を形成した後、第1のフォトリソグラフィ
工程によりゲート電極層511を形成する。なお、レジストマスクをインクジェット法で
形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用し
ないため、製造コストを低減できる。
絶縁表面を有する基板505は、実施の形態4に示した基板400と同様な基板を用いる
ことができる。本実施の形態では基板505としてガラス基板を用いる。
下地膜となる絶縁膜を基板505とゲート電極層511との間に設けてもよい。下地膜は
、基板505からの不純物元素の拡散を防止する機能があり、窒化シリコン膜、酸化シリ
コン膜、窒化酸化シリコン膜、又は酸化窒化シリコン膜から選ばれた一又は複数の膜によ
る積層構造により形成することができる。
また、ゲート電極層511の材料は、モリブデン、チタン、タンタル、タングステン、ア
ルミニウム、銅、ネオジム、スカンジウム等の金属材料又はこれらを主成分とする合金材
料を用いて、単層で又は積層して形成することができる。
次いで、ゲート電極層511上にゲート絶縁層507を形成する。ゲート絶縁層507は
、プラズマCVD法又はスパッタリング法等を用いて、酸化シリコン層、窒化シリコン層
、酸化窒化シリコン層、窒化酸化シリコン層、酸化アルミニウム層、窒化アルミニウム層
、酸化窒化アルミニウム層、窒化酸化アルミニウム層、又は酸化ハフニウム層を単層で又
は積層して形成することができる。
本実施の形態の酸化物半導体は、不純物を除去され、I型化又は実質的にI型化された酸
化物半導体を用いる。このような高純度化された酸化物半導体は界面準位、界面電荷に対
して極めて敏感であるため、酸化物半導体層とゲート絶縁層との界面は重要である。その
ため高純度化された酸化物半導体に接するゲート絶縁層は、高品質化が要求される。
例えば、μ波(例えば周波数2.45GHz)を用いた高密度プラズマCVDは、緻密で
絶縁耐圧の高い高品質な絶縁層を形成できるので好ましい。高純度化された酸化物半導体
と高品質ゲート絶縁層とが密接することにより、界面準位を低減して界面特性を良好なも
のとすることができるからである。
もちろん、ゲート絶縁層として良質な絶縁層を形成できるものであれば、スパッタリング
法やプラズマCVD法など他の成膜方法を適用することができる。また、成膜後の熱処理
によってゲート絶縁層の膜質、酸化物半導体との界面特性が改質される絶縁層であっても
良い。いずれにしても、ゲート絶縁層としての膜質が良好であることは勿論のこと、酸化
物半導体との界面準位密度を低減し、良好な界面を形成できるものであれば良い。
また、ゲート絶縁層507、酸化物半導体膜530に水素、水酸基及び水分がなるべく含
まれないようにするために、酸化物半導体膜530の成膜の前処理として、スパッタリン
グ装置の予備加熱室でゲート電極層511が形成された基板505、又はゲート絶縁層5
07までが形成された基板505を予備加熱し、基板505に吸着した水素、水分などの
不純物を脱離し排気することが好ましい。なお、予備加熱室に設ける排気手段はクライオ
ポンプが好ましい。なお、この予備加熱の処理は省略することもできる。またこの予備加
熱は、絶縁層516の成膜前に、ソース電極層515a及びドレイン電極層515bまで
形成した基板505にも同様に行ってもよい。
次いで、ゲート絶縁層507上に、膜厚2nm以上200nm以下、好ましくは5nm以
上30nm以下の酸化物半導体膜530を形成する(図12(A)参照)。
なお、酸化物半導体膜530をスパッタリング法により成膜する前に、アルゴンガスを導
入してプラズマを発生させる逆スパッタを行い、ゲート絶縁層507の表面に付着してい
る粉状物質(パーティクル、ごみともいう)を除去することが好ましい。逆スパッタとは
、ターゲット側に電圧を印加せずに、アルゴン雰囲気下で基板側にRF電源を用いて電圧
を印加して基板近傍にプラズマを形成して表面を改質する方法である。なお、アルゴン雰
囲気に代えて窒素、ヘリウム、酸素などを用いてもよい。
酸化物半導体膜530に用いる酸化物半導体は、実施の形態4に示した酸化物半導体を用
いることができる。また、上記酸化物半導体にSiOを含んでもよい。本実施の形態で
は、酸化物半導体膜530としてIn-Ga-Zn-O系酸化物ターゲットを用いてスパ
ッタリング法により成膜する。この段階での断面図が図12(A)に相当する。また、酸
化物半導体膜530は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希
ガスと酸素の混合雰囲気下においてスパッタ法により形成することができる。
酸化物半導体膜530をスパッタリング法で作製するためのターゲットとしては、例えば
、組成比として、In:Ga:ZnO=1:1:1[mol数比]の金属酸
化物ターゲットを用い、In-Ga-Zn-O膜を成膜する。また、このターゲットの材
料及び組成に限定されず、例えば、In:Ga:ZnO=1:1:2[mo
l数比]の金属酸化物ターゲットを用いてもよい。
また、金属酸化物ターゲットの充填率は90%以上100%以下、好ましくは95%以上
99.9%以下である。充填率の高い金属酸化物ターゲットを用いることにより、成膜し
た酸化物半導体膜は緻密な膜とすることができる。
酸化物半導体膜530を、成膜する際に用いるスパッタガスは水素、水、水酸基又は水素
化物などの不純物が除去された高純度ガスを用いることが好ましい。
減圧状態に保持された成膜室内に基板を保持し、基板温度を100℃以上600℃以下好
ましくは200℃以上400℃以下とする。基板を加熱しながら成膜することにより、成
膜した酸化物半導体膜に含まれる不純物濃度を低減することができる。また、スパッタリ
ングによる損傷が軽減される。そして、成膜室内の残留水分を除去しつつ水素及び水分が
除去されたスパッタガスを導入し、上記ターゲットを用いて基板505上に酸化物半導体
膜530を成膜する。成膜室内の残留水分を除去するためには、吸着型の真空ポンプ、例
えば、クライオポンプ、イオンポンプ、チタンサブリメーションポンプを用いることが好
ましい。また、排気手段としては、ターボポンプにコールドトラップを加えたものであっ
てもよい。クライオポンプを用いて排気した成膜室は、例えば、水素原子、水(HO)
など水素原子を含む化合物(より好ましくは炭素原子を含む化合物も)等が排気されるた
め、当該成膜室で成膜した酸化物半導体膜に含まれる不純物の濃度を低減できる。
成膜条件の一例としては、基板とターゲットの間との距離を100mm、圧力0.6Pa
、直流(DC)電源0.5kW、酸素(酸素流量比率100%)雰囲気下の条件が適用さ
れる。なお、パルス直流電源を用いると、成膜時に発生する粉状物質(パーティクル、ご
みともいう)が軽減でき、膜厚分布も均一となるために好ましい。
次いで、酸化物半導体膜530を第2のフォトリソグラフィ工程により島状の酸化物半導
体層に加工する。また、島状の酸化物半導体層を形成するためのレジストマスクをインク
ジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマ
スクを使用しないため、製造コストを低減できる。
また、ゲート絶縁層507にコンタクトホールを形成する場合、その工程は酸化物半導体
膜530の加工時に同時に行うことができる。
なお、ここでの酸化物半導体膜530のエッチングは、ドライエッチングでもウェットエ
ッチングでもよく、両方を用いてもよい。例えば、酸化物半導体膜530のウェットエッ
チングに用いるエッチング液としては、燐酸と酢酸と硝酸を混ぜた溶液、ITO07N(
関東化学社製)などを用いることができる。
次いで、酸化物半導体層に第1の加熱処理を行う。この第1の加熱処理によって酸化物半
導体層の脱水化または脱水素化を行うことができる。第1の加熱処理の温度は、400℃
以上750℃以下、または400℃以上基板の歪み点未満とする。ここでは、加熱処理装
置の一つである電気炉に基板を導入し、酸化物半導体層に対して窒素雰囲気下450℃に
おいて1時間の加熱処理を行った後、大気に触れることなく、酸化物半導体層への水や水
素の再混入を防ぎ、酸化物半導体層531を得る(図12(B)参照)。
なお、加熱処理装置は電気炉に限られず、抵抗発熱体などの発熱体からの熱伝導または熱
輻射によって、被処理物を加熱する装置を用いてもよい。例えば、GRTA(Gas R
apid Thermal Anneal)装置、LRTA(Lamp Rapid T
hermal Anneal)装置等のRTA(Rapid Thermal Anne
al)装置を用いることができる。LRTA装置は、ハロゲンランプ、メタルハライドラ
ンプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウムランプ、高圧水銀
ランプなどのランプから発する光(電磁波)の輻射により、被処理物を加熱する装置であ
る。GRTA装置は、高温のガスを用いて加熱処理を行う装置である。高温のガスには、
アルゴンなどの希ガス、または窒素のような、加熱処理によって被処理物と反応しない不
活性気体が用いられる。
例えば、第1の加熱処理として、650℃~700℃の高温に加熱した不活性ガス中に基
板を移動させて入れ、数分間加熱した後、基板を移動させて高温に加熱した不活性ガス中
から出すGRTAを行ってもよい。
なお、第1の加熱処理においては、窒素、またはヘリウム、ネオン、アルゴン等の希ガス
に、水、水素などが含まれないことが好ましい。または、加熱処理装置に導入する窒素、
またはヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上
好ましくは7N(99.99999%)以上(即ち不純物濃度を1ppm以下、好ましく
は0.1ppm以下)とすることが好ましい。
また、第1の加熱処理で酸化物半導体層を加熱した後、同じ炉に高純度の酸素ガス、高純
度のNOガス、又は超乾燥エア(露点が-40℃以下、好ましくは-60℃以下)を導
入してもよい。酸素ガスまたはNOガスに、水、水素などが含まれないことが好ましい
。または、加熱処理装置に導入する酸素ガスまたはNOガスの純度を、6N以上好まし
くは7N以上(即ち、酸素ガスまたはNOガス中の不純物濃度を1ppm以下、好まし
くは0.1ppm以下)とすることが好ましい。酸素ガス又はNOガスの作用により、
脱水化または脱水素化処理による不純物の排除工程によって同時に減少してしまった酸化
物半導体を構成する主成分材料である酸素を供給することによって、酸化物半導体層を高
純度化及び電気的にI型(真性)化する。
また、酸化物半導体層の第1の加熱処理は、島状の酸化物半導体層に加工する前の酸化物
半導体膜530に行うこともできる。その場合には、第1の加熱処理後に、加熱装置から
基板を取り出し、フォトリソグラフィ工程を行う。
なお、第1の加熱処理は、上記以外にも、酸化物半導体膜成膜後であれば、酸化物半導体
層上にソース電極層及びドレイン電極層を積層させた後、あるいは、ソース電極層及びド
レイン電極層上に絶縁層を形成した後、のいずれで行っても良い。
また、ゲート絶縁層507にコンタクトホールを形成する場合、その工程は酸化物半導体
膜530に第1の加熱処理を行う前でも行った後に行ってもよい。
また、酸化物半導体層を2回に分けて成膜し、2回に分けて加熱処理を行うことで、下地
部材の材料が、酸化物、窒化物、金属など材料を問わず、膜厚の厚い結晶領域(非単結晶
領域)、即ち、膜表面に垂直にc軸配向した結晶領域を有する酸化物半導体層を形成して
もよい。例えば、3nm以上15nm以下の第1の酸化物半導体膜を成膜し、窒素、酸素
、希ガス、または乾燥空気の雰囲気下で450℃以上850℃以下、好ましくは550℃
以上750℃以下の第1の加熱処理を行い、表面を含む領域に結晶領域(板状結晶を含む
)を有する第1の酸化物半導体膜を形成する。そして、第1の酸化物半導体膜よりも厚い
第2の酸化物半導体膜を形成し、450℃以上850℃以下、好ましくは600℃以上7
00℃以下の第2の加熱処理を行い、第1の酸化物半導体膜を結晶成長の種として、上方
に結晶成長させ、第2の酸化物半導体膜を結晶化させ、結果として膜厚の厚い結晶領域を
有する酸化物半導体層を形成してもよい。
次いで、ゲート絶縁層507、及び酸化物半導体層531上に、ソース電極層及びドレイ
ン電極層(これと同じ層で形成される配線を含む)となる導電膜を形成する。ソース電極
層、及びドレイン電極層に用いる導電膜としては、実施の形態4に示したソース電極層4
05a、ドレイン電極層405bに用いる材料を用いることができる。
第3のフォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッ
チングを行ってソース電極層515a、ドレイン電極層515bを形成した後、レジスト
マスクを除去する(図12(C)参照)。
第3のフォトリソグラフィ工程でのレジストマスク形成時の露光には、紫外線やKrFレ
ーザ光やArFレーザ光を用いるとよい。酸化物半導体層531上で隣り合うソース電極
層の下端部とドレイン電極層の下端部との間隔幅によって後に形成されるトランジスタの
チャネル長Lが決定される。なお、チャネル長L=25nm未満の露光を行う場合には、
数nm~数10nmと極めて波長が短い超紫外線(Extreme Ultraviol
et)を用いて第3のフォトリソグラフィ工程でのレジストマスク形成時の露光を行うと
よい。超紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成される
トランジスタのチャネル長Lを10nm以上1000nm以下とすることも可能であり、
回路の動作速度を高速化できる。
また、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、透過
した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマ
スクを用いてエッチング工程を行ってもよい。多階調マスクを用いて形成したレジストマ
スクは複数の膜厚を有する形状となり、エッチングを行うことでさらに形状を変形するこ
とができるため、異なるパターンに加工する複数のエッチング工程に用いることができる
。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応
するレジストマスクを形成することができる。よって露光マスク数を削減することができ
、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
なお、導電膜のエッチングの際に、酸化物半導体層531がエッチングされ、分断するこ
とのないようエッチング条件を最適化することが望まれる。しかしながら、導電膜のみを
エッチングし、酸化物半導体層531を全くエッチングしないという条件を得ることは難
しく、導電膜のエッチングの際に酸化物半導体層531は一部のみがエッチングされ、溝
部(凹部)を有する酸化物半導体層となることもある。
本実施の形態では、導電膜としてTi膜を用い、酸化物半導体層531にはIn-Ga-
Zn-O系酸化物半導体を用いたので、Ti膜のエッチャントとしてアンモニア過水(3
1重量%過酸化水素水:28重量%アンモニア水:水=5:2:2)を用いる。
次いで、NO、N、またはArなどのガスを用いたプラズマ処理を行い、露出してい
る酸化物半導体層の表面に付着した吸着水などを除去してもよい。プラズマ処理を行った
場合、大気に触れることなく、酸化物半導体層の一部に接する保護絶縁膜となる絶縁層5
16を形成する。
絶縁層516は、少なくとも1nm以上の膜厚とし、スパッタ法など、絶縁層516に水
、水素等の不純物を混入させない方法を適宜用いて形成することができる。絶縁層516
に水素が含まれると、その水素の酸化物半導体層への侵入、又は水素による酸化物半導体
層中の酸素の引き抜き、が生じ酸化物半導体層のバックチャネルが低抵抗化(N型化)し
てしまい、寄生チャネルが形成されるおそれがある。よって、絶縁層516はできるだけ
水素を含まない膜になるように、成膜方法に水素を用いないことが重要である。
本実施の形態では、絶縁層516として膜厚200nmの酸化シリコン膜をスパッタリン
グ法を用いて成膜する。成膜時の基板温度は、室温以上300℃以下とすればよく、本実
施の形態では100℃とする。酸化シリコン膜のスパッタ法による成膜は、希ガス(代表
的にはアルゴン)雰囲気下、酸素雰囲気下、または希ガスと酸素の混合雰囲気下において
行うことができる。また、ターゲットとして酸化シリコンターゲットまたはシリコンター
ゲットを用いることができる。例えば、シリコンターゲットを用いて、酸素を含む雰囲気
下でスパッタ法により酸化シリコンを形成することができる。酸化物半導体層に接して形
成する絶縁層516は、水分や、水素イオンや、OHなどの不純物を含まず、これらが
外部から侵入することをブロックする無機絶縁膜を用い、代表的には酸化シリコン膜、酸
化窒化シリコン膜、酸化アルミニウム膜、または酸化窒化アルミニウム膜などを用いる。
酸化物半導体膜530の成膜時と同様に、絶縁層516の成膜室内の残留水分を除去する
ためには、吸着型の真空ポンプ(クライオポンプなど)を用いることが好ましい。クライ
オポンプを用いて排気した成膜室で成膜した絶縁層516に含まれる不純物の濃度を低減
できる。また、絶縁層516の成膜室内の残留水分を除去するための排気手段としては、
ターボポンプにコールドトラップを加えたものであってもよい。
絶縁層516を、成膜する際に用いるスパッタガスは水素、水、水酸基又は水素化物など
の不純物が除去された高純度ガスを用いることが好ましい。
次いで、不活性ガス雰囲気下、または酸素ガス雰囲気下で第2の加熱処理(好ましくは2
00℃以上400℃以下、例えば250℃以上350℃以下)を行う。例えば、窒素雰囲
気下で250℃、1時間の第2の加熱処理を行う。第2の加熱処理を行うと、酸化物半導
体層の一部(チャネル形成領域)が絶縁層516と接した状態で加熱される。
以上の工程を経ることによって、酸化物半導体層に対して第1の加熱処理を行って水素、
水分、水酸基又は水素化物(水素化合物ともいう)などの不純物を酸化物半導体層より意
図的に排除し、かつ不純物の排除工程によって同時に減少してしまう酸化物半導体を構成
する主成分材料の一つである酸素を供給することができる。よって、酸化物半導体層は高
純度化及び電気的にI型(真性)化する。
以上の工程でトランジスタ510が形成される(図12(D)参照)。
また、絶縁層516に欠陥を多く含む酸化シリコン層を用いると、酸化シリコン層形成後
の加熱処理によって酸化物半導体層中に含まれる水素、水分、水酸基又は水素化物などの
不純物を拡散させ、酸化物半導体層中に含まれる該不純物をより低減させる効果を奏する
絶縁層516上にさらに保護絶縁層506を形成してもよい。例えば、RFスパッタ法を
用いて窒化シリコン膜を形成する。RFスパッタ法は、量産性がよいため、保護絶縁層の
成膜方法として好ましい。保護絶縁層は、水分などの不純物を含まず、これらが外部から
侵入することをブロックする無機絶縁膜を用い、窒化シリコン膜、窒化アルミニウム膜な
どを用いる。本実施の形態では、保護絶縁層506を、窒化シリコン膜を用いて形成する
(図12(E)参照)。
本実施の形態では、保護絶縁層506として、絶縁層516まで形成された基板505を
100℃~400℃の温度に加熱し、水素及び水分が除去された高純度窒素を含むスパッ
タガスを導入しシリコン半導体のターゲットを用いて窒化シリコン膜を成膜する。この場
合においても、絶縁層516と同様に、処理室内の残留水分を除去しつつ保護絶縁層50
6を成膜することが好ましい。
保護絶縁層の形成後、さらに大気中、100℃以上200℃以下、1時間以上30時間以
下での加熱処理を行ってもよい。この加熱処理は一定の加熱温度を保持して加熱してもよ
いし、室温から、100℃以上200℃以下の加熱温度への昇温と、加熱温度から室温ま
での降温を複数回くりかえして行ってもよい。
このように、本実施の形態を用いて作製した、高純度化された酸化物半導体層を含むトラ
ンジスタは、高い電界効果移動度が得られるため、高速駆動が可能である。よって、液晶
表示装置の画素部に高純度化された酸化物半導体層を含むトランジスタを用いることで、
色分離を抑制することができ、高画質な画像を提供することができる。また、高純度化さ
れた酸化物半導体層を含むトランジスタによって、同一基板上に駆動回路部または画素部
を作り分けて作製することができるため、液晶表示装置の部品点数を削減することができ
る。
高純度化された酸化物半導体を用いたトランジスタの電界効果移動度を求めた結果につい
て説明する。
上述した本実施の形態の作製方法に従って、高純度化された酸化物半導体(膜厚50nm
のIn-Ga-Zn-O系酸化物半導体膜)を用いてトランジスタ(L/W=10μm/
50μm)を作製し、基板温度を室温とし、ソース-ドレイン間電圧(以下、ドレイン電
圧またはVdという)を10Vとし、ソース-ゲート間電圧(以下、ゲート電圧またはV
gという)を-30V~+30Vまで変化させたときのソース-ドレイン電流(以下、ド
レイン電流またはIdという)の変化特性、すなわちVg-Id特性を測定した。なお、
図13では、Vgを-5V~+30Vまでの範囲で示している。図13に示すように高純
度化された酸化物半導体層を含むトランジスタの電界移動度の最大値は、10.7cm
/Vsecであることが確認できる。
また、高純度化された酸化物半導体を含むトランジスタを用いることにより、オフ状態に
おける電流値(オフ電流値)をより低くすることができる。よって、画像信号等の電気信
号の保持時間を長くすることができ、書き込み間隔も長く設定できる。よって、リフレッ
シュ動作の頻度をより少なくすることができるため、消費電力を抑制する効果を高くでき
る。
また、高純度化された酸化物半導体を用いたトランジスタのオフ電流を求めた結果につい
て説明する。
上述した本実施の形態の作製方法に従って、高純度化された酸化物半導体を用いてトラン
ジスタを作製した。まず、高純度化された酸化物半導体を用いたトランジスタのオフ電流
が十分に小さいことを考慮して、チャネル幅Wが1cmと十分に大きいトランジスタを用
意してオフ電流の測定を行った。チャネル幅Wが1cmのトランジスタのオフ電流を測定
した結果を図14に示す。図14において、横軸はゲート電圧Vg、縦軸はドレイン電流
Idである。ドレイン電圧Vdが+1Vまたは+10Vの場合、ゲート電圧Vgが-5V
から-20Vの範囲では、トランジスタのオフ電流は、検出限界である1×10-13
以下であることがわかった。また、トランジスタのオフ電流(ここでは、単位チャネル幅
(1μm)あたりの値)は10aA/μm(1×10-17A/μm)以下となることが
わかった。
次に、高純度化された酸化物半導体を用いたトランジスタのオフ電流をさらに正確に求め
た結果について説明する。上述したように、高純度化された酸化物半導体を用いたトラン
ジスタのオフ電流は、測定器の検出限界である1×10-13A以下であることがわかっ
た。そこで、特性評価用素子を作製し、より正確なオフ電流の値(上記測定における測定
器の検出限界以下の値)を求めた結果について説明する。
電流測定方法に用いた特性評価用素子について、以下に説明する。
特性評価用素子は、3つ並列に接続された測定系を用いる。それぞれの測定系は、容量素
子、第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、及び第4のトラン
ジスタを有する。第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、及び
第4のトランジスタは、本実施の形態に従って作製し、図12(D)に示したトランジス
タ510と同じ構造のものを使用した。
一つの測定系は、第1のトランジスタのソース端子およびドレイン端子の一方と、容量素
子の端子の一方と、第2のトランジスタのソース端子およびドレイン端子の一方は、電源
(V2を与える電源)に接続する。また、第1のトランジスタのソース端子およびドレイ
ン端子の他方と、第3のトランジスタのソース端子およびドレイン端子の一方と、容量素
子の端子の他方と、第2のトランジスタのゲート端子とは、接続する。また、第3のトラ
ンジスタのソース端子およびドレイン端子の他方と、第4のトランジスタのソース端子お
よびドレイン端子の一方と、第4のトランジスタのゲート端子は、電源(V1を与える電
源)に接続する。また、第2のトランジスタのソース端子およびドレイン端子の他方と、
第4のトランジスタのソース端子およびドレイン端子の他方とを接続し、出力端子とする
なお、第1のトランジスタのゲート端子には、第1のトランジスタのオン状態と、オフ状
態を制御する電位Vext_b2が供給され、第3のトランジスタのゲート端子には、第
3のトランジスタのオン状態と、オフ状態を制御する電位Vext_b1が供給される。
また、出力端子からは電位Voutが出力される。
次に、上記の測定系を用いてオフ電流の測定を行う。
まず初期化期間において第1のトランジスタのソース端子とドレイン端子の間、及び第3
のトランジスタのソース端子とドレイン端子の間に電位差を付与する。初期化が終了した
後は、第1と第3のトランジスタのオフ電流に起因し、時間の経過と共に第2のトランジ
スタのゲート端子の電位が変動する。従って、時間の経過と共に、出力端子の出力電位V
outの電位も変化することとなる。こうして得られた出力電位Voutから、オフ電流
を算出することができる。
第1のトランジスタ、第2のトランジスタ、第3のトランジスタ、及び第4のトランジス
タは、それぞれチャネル長L=10μm、チャネル幅W=50μmの、高純度化した酸化
物半導体を用いたトランジスタである。また、並列された3つ測定系において、第1の測
定系の容量素子の容量値を100fFとし、第2の測定系の容量素子の容量値を1pFと
し、第3の測定系の容量素子の容量値を3pFとした。
なお、第1のトランジスタのソース端子とドレイン端子の間、及び第3のトランジスタの
ソース端子とドレイン端子の間に電位差を付与するために、V1とV2は適宜5V、ある
いは0Vの電圧とした。また、測定は10~300secごとに行い、電位Voutの測
定は100msecの期間行った。また、初期化終了後30000sec経過するまで測
定を行った。
図15には、上記電流測定によって算出されたオフ電流を示す。なお、図15は、ソース
-ドレイン電圧Vと、オフ電流Iとの関係を表すものである。図15から、ソース-ドレ
イン電圧が4Vにおいて、オフ電流は約40zA/μmであることが分かった。また、ソ
ース-ドレイン電圧が3.1Vにおいて、オフ電流は10zA/μm以下であることが分
かった。なお、1zAは10-21Aを表す。
以上、本実施の形態により、高純度化された酸化物半導体を用いたトランジスタでは、オ
フ電流が十分に小さくなることが確認された。
(実施の形態6)
本明細書に開示する液晶表示装置は、さまざまな電子機器(遊技機も含む)に適用するこ
とができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョ
ン受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカ
メラ等のカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともい
う)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機な
どが挙げられる。上記実施の形態で説明した液晶表示装置を具備する電子機器の例につい
て説明する。
図16(A)は電子書籍(E-bookともいう)であり、筐体9630、表示部963
1、操作キー9632、太陽電池9633、充放電制御回路9634を有することができ
る。図16(A)に示した電子書籍は、様々な情報(静止画、動画、テキスト画像など)
を表示する機能、カレンダー、日付又は時刻などを表示部に表示する機能、表示部に表示
した情報を操作又は編集する機能、様々なソフトウェア(プログラム)によって処理を制
御する機能、等を有することができる。なお、図16(A)では充放電制御回路9634
の一例としてバッテリー9635、DCDCコンバータ(以下、コンバータと略記)96
36を有する構成について示している。実施の形態1乃至5のいずれかで示した液晶表示
装置を表示部9631に適用することにより低消費電力な電子書籍とすることができる。
図16(A)に示す構成とすることにより、表示部9631として半透過型、又は反射型
の液晶表示装置を用いる場合、比較的明るい状況下での使用も予想され、太陽電池963
3による発電、及びバッテリー9635での充電を効率よく行うことができ、好適である
。なお太陽電池9633は、筐体9630の空きスペース(表面や裏面)に適宜設けるこ
とができるため、効率的なバッテリー9635の充電を行う構成とすることができるため
好適である。なおバッテリー9635としては、リチウムイオン電池を用いると、小型化
を図れる等の利点がある。
また図16(A)に示す充放電制御回路9634の構成、及び動作について図16(B)
にブロック図を示し説明する。図16(B)には、太陽電池9633、バッテリー963
5、コンバータ9636、コンバータ9637、スイッチSW1乃至SW3、表示部96
31について示しており、バッテリー9635、コンバータ9636、コンバータ963
7、スイッチSW1乃至SW3が充放電制御回路9634に対応する箇所となる。
まず外光により太陽電池9633により発電がされる場合の動作の例について説明する。
太陽電池で発電した電力は、バッテリー9635を充電するための電圧となるようコンバ
ータ9636で昇圧または降圧がなされる。そして、表示部9631の動作に太陽電池9
633からの電力が用いられる際にはスイッチSW1をオンにし、コンバータ9637で
表示部9631に必要な電圧に昇圧または降圧をすることとなる。また、表示部9631
での表示を行わない際には、SW1をオフにし、SW2をオンにしてバッテリー9635
の充電を行う構成とすればよい。
次いで外光により太陽電池9633により発電がされない場合の動作の例について説明す
る。バッテリー9635に蓄電された電力は、スイッチSW3をオンにすることでコンバ
ータ9637により昇圧または降圧がなされる。そして、表示部9631の動作にバッテ
リー9635からの電力が用いられることとなる。
なお太陽電池9633については、充電手段の一例として示したが、他の手段によるバッ
テリー9635の充電を行う構成であってもよい。また他の充電手段を組み合わせて行う
構成としてもよい。
図17は、ノート型のパーソナルコンピュータであり、本体3001、筐体3002、表
示部3003、キーボード3004などによって構成されている。実施の形態1乃至5の
いずれかで示した液晶表示装置を表示部3003に適用することにより、低消費電力なノ
ート型のパーソナルコンピュータとすることができる。
本実施の形態は、他の実施の形態に記載した構成と適宜組み合わせて実施することが可能
である。
100 液晶表示装置
110 画像処理回路
111 記憶回路
111b フレームメモリ
112 比較回路
113 表示制御回路
115 選択回路
116 電源
120 表示パネル
121 駆動回路部
121A ゲート線側駆動回路
121B ソース線側駆動回路
122 画素部
123 画素
124 ゲート線
125 ソース線
126 端子部
126A 端子
126B 端子
127 スイッチング素子
128 共通電極
130 バックライト部
131 バックライト制御回路
132 バックライト
210 容量素子
213 画素
214 トランジスタ
215 液晶素子
400 基板
401 ゲート電極層
402 ゲート絶縁層
403 酸化物半導体層
405a ソース電極層
405b ドレイン電極層
407 絶縁膜
409 保護絶縁層
410 トランジスタ
411 画素電極
412 コンタクトホール
413 配向膜
414 液晶層
415 対向電極
416 対向基板
417 容量配線層
418 容量電極層
419 保持容量
420 トランジスタ
427 絶縁層
430 トランジスタ
436a 配線層
436b 配線層
437 絶縁層
440 トランジスタ
505 基板
506 保護絶縁層
507 ゲート絶縁層
510 トランジスタ
511 ゲート電極層
515a ソース電極層
515b ドレイン電極層
516 絶縁層
530 酸化物半導体膜
531 酸化物半導体層
601 期間
602 期間
603 期間
604 期間
700 筐体
701 表示モジュール
702 スピーカ
703 操作キー
704 外部接続端子
705 照度センサ
710 テレビ受像機
711 チューナ
712 デジタル復調回路
713 映像信号処理回路
714 音声信号処理回路
715 表示調節回路
716 表示制御回路
717 表示パネル
718 ゲート線側駆動回路
719 ソース線側駆動回路
720 スピーカ
721 アンテナ
722 外部入力部
723 点線部
724 画像処理回路
800 筐体
801 表示モジュール
802 スピーカ
803 外部接続端子
804 ウインドウ型表示部
810 PCモニター
813 映像信号処理回路
814 音声信号処理回路
815 音声信号処理回路
816 表示制御回路
817 表示パネル
818 ゲート線側駆動回路
819 ソース線側駆動回路
820 スピーカ
821 外部演算回路
822 外部操作手段
823 点線部
824 画像処理回路
1001 陽極
1002 陰極
1003 EL層
1004 中間層
1011 正孔注入層
1012 正孔輸送層
1013 発光層
1014 電子輸送層
1015 電子注入層
1020 基板
1025 EL素子
1401 期間
1402 期間
1403 期間
1404 期間
3001 本体
3002 筐体
3003 表示部
3004 キーボード
5201 バックライト部
5202 拡散板
5203 導光板
5204 反射板
5205 ランプリフレクタ
5206 光源
5207 表示パネル
5222 ランプリフレクタ
5223 発光ダイオード(LED)
5290 バックライト部
5291 拡散板
5292 遮光部
5293 ランプリフレクタ
5294 光源
5295 液晶パネル
9630 筐体
9631 表示部
9632 操作キー
9633 太陽電池
9634 充放電制御回路
9635 バッテリー
9636 コンバータ
9637 コンバータ

Claims (18)

  1. 酸化物半導体層がゲート絶縁層を介してゲート電極と重畳するように設けられたトランジスタと、前記トランジスタのソース側又はドレイン側に接続された液晶を駆動する画素電極と、前記画素電極と対向するように設けられた対向電極と、前記画素電極と前記対向電極との間に設けられた液晶層と、を有するユニットを一又は複数有するピクセルがマトリクス状に配置された画素部と、前記画素部を駆動して画面に画像を表示する駆動回路部とを有する表示パネルを備え、
    前記駆動回路部は、選択されたピクセルに逐次画像信号を書き込んで画像を画面に表示すると共に、同一画像を画面に表示する場合には、画像信号を書き込む動作を停止させると共に前記トランジスタをオフ状態として画面に書き込まれた画像をそのまま保持させておく機能を有する、表示装置。
  2. 酸化物半導体層がゲート絶縁層を介してゲート電極と重畳するように設けられたトランジスタと、前記トランジスタのソース側又はドレイン側に接続された液晶を駆動する画素電極と、前記画素電極と対向するように設けられた対向電極と、前記画素電極と前記対向電極との間に設けられた液晶層と、を有するユニットを一又は複数有するピクセルがマトリクス状に配置された画素部と、前記画素部を駆動して画面に画像を表示する駆動回路部とを有する表示パネルを備え、
    前記駆動回路部は、選択されたピクセルに逐次画像信号を書き込んで画像を画面に表示する書込動作を行なう動作モードと、同一画像を画面に表示する場合には、画像信号を書き込む動作を停止させ画面に書き込まれた画像をそのまま保持させておく動作モードとを選択する機能を有する、表示装置。
  3. 請求項1又は2において、
    同一画像を画面に表示する場合において、1秒より長い間隔で、選択されたピクセルに、当該同一画像の信号を逐次、書き込む機能を有する、表示装置。
  4. 請求項1乃至3のいずれか一項において、
    前記同一画像の表示は、文字、図形、記号、写真、模様、若しくは絵画、若しくはこれらの結合、又はこれらと色彩の結合を含む静止画像である、表示装置。
  5. 請求項1乃至4のいずれか一項において、
    前記表示パネルを照明する照明手段を有し、
    前記照明手段の光源が発光ダイオード、又は有機エレクトロルミネッセンス素子である、表示装置。
  6. 請求項1乃至5のいずれか一項において、
    前記画素電極と液晶層の間、前記対向電極と前記液晶層の間に設けられた配向膜を有し、
    前記配向膜は、光配向法またはラビング法で配向処理されている、表示装置。
  7. 請求項1乃至6のいずれか一項において、
    前記液晶層の方式が、TN方式、VA方式、MVA方式、IPS方式、CPA方式、PVA方式のいずれか一である、表示装置。
  8. 請求項1乃至7のいずれか一項において、
    前記液晶層の液晶相が、ネマチック相、スメクチック相、コレステリック相、ブルー相のいずれか一である、表示装置。
  9. 請求項1乃至8のいずれか一項において、
    前記ゲート電極は、前記ゲート絶縁層を介して、前記酸化物半導体層の上方又は下方に配置されている、表示装置。
  10. 請求項1乃至9のいずれか一項において、
    前記トランジスタのソース電極及びドレイン電極は、金属窒化物である、表示装置。
  11. 請求項1乃至9のいずれか一項において、
    前記トランジスタのソース電極及びドレイン電極は、窒化タングステン、窒化チタン、又は窒化モリブデンである、表示装置。
  12. 請求項1乃至11のいずれか一項において、
    前記トランジスタは、オン状態において電界効果移動度が、5cm/Vsec以上である、表示装置。
  13. 請求項1乃至11のいずれか一項において、
    前記トランジスタは、オン状態において電界効果移動度が、10cm/Vsec以上150cm/Vsec以下である、表示装置。
  14. 請求項1乃至13のいずれか一項において、
    前記液晶を駆動する電圧範囲において、前記トランジスタのオフ電流が室温にて10zA/μm未満、85℃にて100zA/μm未満である、表示装置。
  15. 請求項1乃至14のいずれか一項において、
    前記駆動回路部は、前記トランジスタのゲート電極に信号を送るゲート線側駆動回路を有し、
    前記ゲート線側駆動回路が前記画素部と同一基板上に形成されている、表示装置。
  16. 請求項1乃至15のいずれか一項において、
    前記駆動回路部は、前記トランジスタのソース電極又はドレイン電極に信号を送る信号線側駆動回路を有し、
    前記信号線側駆動回路が前記画素部と同一基板上に形成されている、表示装置。
  17. 請求項1乃至16のいずれか一項において、
    前記酸化物半導体層は真性又は実質的に真性な半導体であり、
    前記酸化物半導体層に前記トランジスタのチャネル形成領域が形成される、表示装置。
  18. 請求項1乃至17のいずれか一項において、
    前記液晶を駆動する画素電極と接続され、かつ液晶層と並列に設けられた保持容量を有することを特徴とする表示装置。
JP2021156377A 2010-01-24 2021-09-27 表示装置 Withdrawn JP2022008550A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2024041844A JP2024069515A (ja) 2010-01-24 2024-03-18 表示装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010012664 2010-01-24
JP2010012664 2010-01-24
JP2019198668A JP2020030420A (ja) 2010-01-24 2019-10-31 液晶表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2019198668A Division JP2020030420A (ja) 2010-01-24 2019-10-31 液晶表示装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2024041844A Division JP2024069515A (ja) 2010-01-24 2024-03-18 表示装置

Publications (1)

Publication Number Publication Date
JP2022008550A true JP2022008550A (ja) 2022-01-13

Family

ID=44306656

Family Applications (6)

Application Number Title Priority Date Filing Date
JP2011011906A Withdrawn JP2011170346A (ja) 2010-01-24 2011-01-24 表示装置
JP2015209089A Active JP6117888B2 (ja) 2010-01-24 2015-10-23 表示装置の作製方法
JP2017057037A Withdrawn JP2017142515A (ja) 2010-01-24 2017-03-23 表示装置
JP2019198668A Withdrawn JP2020030420A (ja) 2010-01-24 2019-10-31 液晶表示装置
JP2021156377A Withdrawn JP2022008550A (ja) 2010-01-24 2021-09-27 表示装置
JP2024041844A Pending JP2024069515A (ja) 2010-01-24 2024-03-18 表示装置

Family Applications Before (4)

Application Number Title Priority Date Filing Date
JP2011011906A Withdrawn JP2011170346A (ja) 2010-01-24 2011-01-24 表示装置
JP2015209089A Active JP6117888B2 (ja) 2010-01-24 2015-10-23 表示装置の作製方法
JP2017057037A Withdrawn JP2017142515A (ja) 2010-01-24 2017-03-23 表示装置
JP2019198668A Withdrawn JP2020030420A (ja) 2010-01-24 2019-10-31 液晶表示装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2024041844A Pending JP2024069515A (ja) 2010-01-24 2024-03-18 表示装置

Country Status (6)

Country Link
US (2) US9269725B2 (ja)
JP (6) JP2011170346A (ja)
KR (5) KR101873730B1 (ja)
CN (2) CN102714026B (ja)
TW (4) TWI654597B (ja)
WO (1) WO2011089853A1 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8247276B2 (en) * 2009-02-20 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Thin film transistor, method for manufacturing the same, and semiconductor device
JP5730529B2 (ja) * 2009-10-21 2015-06-10 株式会社半導体エネルギー研究所 半導体装置
WO2011089844A1 (en) 2010-01-24 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
TWI525377B (zh) 2010-01-24 2016-03-11 半導體能源研究所股份有限公司 顯示裝置
KR101873730B1 (ko) * 2010-01-24 2018-07-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR20190018049A (ko) * 2010-03-08 2019-02-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치를 제작하는 방법
JP5852793B2 (ja) 2010-05-21 2016-02-03 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
WO2012004915A1 (ja) * 2010-07-08 2012-01-12 シャープ株式会社 太陽電池パネル、液晶表示システム、及び太陽電池パネルの制御方法
WO2012137756A1 (ja) * 2011-04-07 2012-10-11 シャープ株式会社 表示装置およびその駆動方法
US9607561B2 (en) * 2012-08-30 2017-03-28 Sharp Kabushiki Kaisha Liquid crystal display device and method for driving same
JP2014052550A (ja) * 2012-09-07 2014-03-20 Sharp Corp 画像データ出力制御装置、表示装置、プログラムおよびその記録媒体
WO2014077295A1 (en) 2012-11-15 2014-05-22 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
CN103293785B (zh) * 2012-12-24 2016-05-18 上海天马微电子有限公司 Tn型液晶显示装置及其触控方法
KR102109166B1 (ko) 2013-01-15 2020-05-12 삼성디스플레이 주식회사 박막 트랜지스터 및 이를 구비하는 표시 기판
US9626046B2 (en) * 2013-09-24 2017-04-18 Apple Inc. Devices and methods for reduction of display to touch crosstalk
JP2016066065A (ja) 2014-09-05 2016-04-28 株式会社半導体エネルギー研究所 表示装置、および電子機器
KR102347852B1 (ko) * 2014-09-05 2022-01-06 삼성전자주식회사 터치 스크린 패널, 전자 노트 및 휴대용 단말기
CN107003582A (zh) 2014-12-01 2017-08-01 株式会社半导体能源研究所 显示装置、包括该显示装置的显示模块以及包括该显示装置或该显示模块的电子设备
KR102297652B1 (ko) * 2015-03-31 2021-09-07 삼성디스플레이 주식회사 표시 장치
JP2018013765A (ja) 2016-04-28 2018-01-25 株式会社半導体エネルギー研究所 電子デバイス
TWI753908B (zh) * 2016-05-20 2022-02-01 日商半導體能源硏究所股份有限公司 半導體裝置、顯示裝置及電子裝置
CN107316946A (zh) * 2017-07-12 2017-11-03 上海天马有机发光显示技术有限公司 有机电致发光器件及有机电致发光显示面板
KR102704825B1 (ko) * 2018-10-01 2024-09-09 삼성디스플레이 주식회사 표시 장치
TWI703542B (zh) * 2019-06-05 2020-09-01 友達光電股份有限公司 背光訊號處理方法及顯示裝置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002169499A (ja) * 2000-11-30 2002-06-14 Sanyo Electric Co Ltd 表示パネルの駆動方法及び表示パネルの駆動制御装置
CN1837902A (zh) * 2005-03-22 2006-09-27 统宝光电股份有限公司 显示器显示电路及其显示方法
JP2007179032A (ja) * 2005-12-02 2007-07-12 Semiconductor Energy Lab Co Ltd 表示装置
JP2008287032A (ja) * 2007-05-17 2008-11-27 Semiconductor Energy Lab Co Ltd 液晶表示装置

Family Cites Families (232)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5736751A (en) * 1982-04-13 1998-04-07 Seiko Epson Corporation Field effect transistor having thick source and drain regions
US5698864A (en) * 1982-04-13 1997-12-16 Seiko Epson Corporation Method of manufacturing a liquid crystal device having field effect transistors
FR2527385B1 (fr) * 1982-04-13 1987-05-22 Suwa Seikosha Kk Transistor a couche mince et panneau d'affichage a cristaux liquides utilisant ce type de transistor
US6294796B1 (en) * 1982-04-13 2001-09-25 Seiko Epson Corporation Thin film transistors and active matrices including same
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
US5162901A (en) * 1989-05-26 1992-11-10 Sharp Kabushiki Kaisha Active-matrix display device with added capacitance electrode wire and secondary wire connected thereto
US5247375A (en) * 1990-03-09 1993-09-21 Hitachi, Ltd. Display device, manufacturing method thereof and display panel
EP0456453B1 (en) * 1990-05-07 1995-09-06 Fujitsu Limited High quality active matrix-type display device
KR940008180B1 (ko) * 1990-12-27 1994-09-07 가부시끼가이샤 한도다이 에네르기 겐꾸쇼 액정 전기 광학 장치 및 그 구동 방법
JPH05224626A (ja) 1992-02-14 1993-09-03 Fujitsu Ltd 液晶表示装置
TW222345B (en) * 1992-02-25 1994-04-11 Semicondustor Energy Res Co Ltd Semiconductor and its manufacturing method
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3476241B2 (ja) * 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
WO1998002773A1 (fr) 1996-07-15 1998-01-22 Hitachi, Ltd. Dispositif d'affichage
JP3883641B2 (ja) * 1997-03-27 2007-02-21 株式会社半導体エネルギー研究所 コンタクト構造およびアクティブマトリクス型表示装置
US6458071B1 (en) * 1997-12-08 2002-10-01 Jerry I. Jacobson Method for electromagnetically restructuring water for organismic consumption
US7663607B2 (en) * 2004-05-06 2010-02-16 Apple Inc. Multipoint touchscreen
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
JP3462135B2 (ja) * 1999-01-14 2003-11-05 シャープ株式会社 二次元画像検出器およびアクティブマトリクス基板並びに表示装置
JP2000267066A (ja) 1999-03-15 2000-09-29 Canon Inc 液晶素子
US7379039B2 (en) * 1999-07-14 2008-05-27 Sony Corporation Current drive circuit and display device using same pixel circuit, and drive method
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
TW468283B (en) * 1999-10-12 2001-12-11 Semiconductor Energy Lab EL display device and a method of manufacturing the same
TW480727B (en) * 2000-01-11 2002-03-21 Semiconductor Energy Laboratro Semiconductor display device
JP4537526B2 (ja) * 2000-03-22 2010-09-01 東芝モバイルディスプレイ株式会社 液晶表示装置及びその駆動方法
TW531901B (en) * 2000-04-27 2003-05-11 Semiconductor Energy Lab Light emitting device
EP1296174B1 (en) * 2000-04-28 2016-03-09 Sharp Kabushiki Kaisha Display unit, drive method for display unit, electronic apparatus mounting display unit thereon
JP3766926B2 (ja) 2000-04-28 2006-04-19 シャープ株式会社 表示装置の駆動方法およびそれを用いた表示装置ならびに携帯機器
US6880086B2 (en) * 2000-05-20 2005-04-12 Ciena Corporation Signatures for facilitating hot upgrades of modular software components
US20020001307A1 (en) * 2000-05-20 2002-01-03 Equipe Communications Corporation VPI/VCI availability index
US7222147B1 (en) * 2000-05-20 2007-05-22 Ciena Corporation Processing network management data in accordance with metadata files
US7266595B1 (en) * 2000-05-20 2007-09-04 Ciena Corporation Accessing network device data through user profiles
US7143153B1 (en) * 2000-11-09 2006-11-28 Ciena Corporation Internal network device dynamic health monitoring
US20020057018A1 (en) * 2000-05-20 2002-05-16 Equipe Communications Corporation Network device power distribution scheme
US7111053B1 (en) * 2000-05-20 2006-09-19 Ciena Corporation Template-driven management of telecommunications network via utilization of operations support services clients
US7240364B1 (en) * 2000-05-20 2007-07-03 Ciena Corporation Network device identity authentication
US20020116485A1 (en) * 2001-02-21 2002-08-22 Equipe Communications Corporation Out-of-band network management channels
US6868092B1 (en) * 2000-05-20 2005-03-15 Ciena Corporation Network device with embedded timing synchronization
US6934749B1 (en) * 2000-05-20 2005-08-23 Ciena Corporation Tracking distributed data retrieval in a network device
US6654903B1 (en) * 2000-05-20 2003-11-25 Equipe Communications Corporation Vertical fault isolation in a computer system
US6639910B1 (en) * 2000-05-20 2003-10-28 Equipe Communications Corporation Functional separation of internal and external controls in network devices
US7039046B1 (en) * 2000-05-20 2006-05-02 Ciena Corporation Network device including central and distributed switch fabric subsystems
US20020118031A1 (en) * 2001-02-27 2002-08-29 Equipe Communications Corporation Connector test card
US6658580B1 (en) * 2000-05-20 2003-12-02 Equipe Communications Corporation Redundant, synchronous central timing systems with constant master voltage controls and variable slave voltage controls
US6876652B1 (en) * 2000-05-20 2005-04-05 Ciena Corporation Network device with a distributed switch fabric timing system
US6760339B1 (en) * 2000-05-20 2004-07-06 Equipe Communications Corporation Multi-layer network device in one telecommunications rack
US6658579B1 (en) * 2000-05-20 2003-12-02 Equipe Communications Corporation Network device with local timing systems for automatic selection between redundant, synchronous central timing systems
US7130870B1 (en) * 2000-05-20 2006-10-31 Ciena Corporation Method for upgrading embedded configuration databases
US6332198B1 (en) * 2000-05-20 2001-12-18 Equipe Communications Corporation Network device for supporting multiple redundancy schemes
US7054272B1 (en) * 2000-07-11 2006-05-30 Ciena Corporation Upper layer network device including a physical layer test port
US20030120822A1 (en) * 2001-04-19 2003-06-26 Langrind Nicholas A. Isolated control plane addressing
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
JP5019668B2 (ja) * 2000-09-18 2012-09-05 三洋電機株式会社 表示装置及びその制御方法
JP2002098990A (ja) 2000-09-21 2002-04-05 Toshiba Corp 液晶表示装置
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
TWI313059B (ja) * 2000-12-08 2009-08-01 Sony Corporatio
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP4278314B2 (ja) * 2001-04-13 2009-06-10 三洋電機株式会社 アクティブマトリクス型表示装置
US7263597B2 (en) * 2001-04-19 2007-08-28 Ciena Corporation Network device including dedicated resources control plane
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP2003098538A (ja) * 2001-09-20 2003-04-03 Seiko Epson Corp 電気光学装置及びその製造方法
JP2003131633A (ja) 2001-10-29 2003-05-09 Sony Corp 表示装置の駆動方法
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
US7061014B2 (en) * 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4014895B2 (ja) 2001-11-28 2007-11-28 東芝松下ディスプレイテクノロジー株式会社 表示装置およびその駆動方法
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
JP3980910B2 (ja) 2002-03-12 2007-09-26 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
CN1445821A (zh) 2002-03-15 2003-10-01 三洋电机株式会社 ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
JP4357413B2 (ja) * 2002-04-26 2009-11-04 東芝モバイルディスプレイ株式会社 El表示装置
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2003344823A (ja) 2002-05-23 2003-12-03 Sharp Corp 液晶表示装置および液晶表示駆動方法
US6787835B2 (en) * 2002-06-11 2004-09-07 Hitachi, Ltd. Semiconductor memories
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
JP4366914B2 (ja) * 2002-09-25 2009-11-18 日本電気株式会社 表示装置用駆動回路及びそれを用いた表示装置
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
KR100732106B1 (ko) * 2003-01-22 2007-06-27 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 유기 el 디스플레이 및 액티브 매트릭스 기판
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4074207B2 (ja) 2003-03-10 2008-04-09 株式会社 日立ディスプレイズ 液晶表示装置
US20060209058A1 (en) * 2003-04-02 2006-09-21 Tetsurou Nakamura Display
WO2004100118A1 (ja) * 2003-05-07 2004-11-18 Toshiba Matsushita Display Technology Co., Ltd. El表示装置およびその駆動方法
JP4524735B2 (ja) * 2003-06-20 2010-08-18 ルネサスエレクトロニクス株式会社 半導体記憶装置
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
CN102354658B (zh) 2004-03-12 2015-04-01 独立行政法人科学技术振兴机构 薄膜晶体管的制造方法
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
EP1812969B1 (en) * 2004-11-10 2015-05-06 Canon Kabushiki Kaisha Field effect transistor comprising an amorphous oxide
EP1810335B1 (en) 2004-11-10 2020-05-27 Canon Kabushiki Kaisha Light-emitting device
JP5138163B2 (ja) 2004-11-10 2013-02-06 キヤノン株式会社 電界効果型トランジスタ
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7791072B2 (en) * 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
JP5126729B2 (ja) 2004-11-10 2013-01-23 キヤノン株式会社 画像表示装置
JP5118810B2 (ja) 2004-11-10 2013-01-16 キヤノン株式会社 電界効果型トランジスタ
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
RU2358355C2 (ru) 2004-11-10 2009-06-10 Кэнон Кабусики Кайся Полевой транзистор
JP2006189661A (ja) 2005-01-06 2006-07-20 Toshiba Corp 画像表示装置及びその方法
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI505473B (zh) * 2005-01-28 2015-10-21 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
JP4887647B2 (ja) * 2005-03-31 2012-02-29 凸版印刷株式会社 薄膜トランジスタ装置の製造方法
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR101139529B1 (ko) * 2005-06-30 2012-05-02 엘지디스플레이 주식회사 유기전계발광소자 및 유기전계발광 표시장치
KR100547515B1 (ko) * 2005-07-27 2006-01-31 실리콘 디스플레이 (주) 유기발광다이오드 표시장치 및 그 구동방법
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4560502B2 (ja) * 2005-09-06 2010-10-13 キヤノン株式会社 電界効果型トランジスタ
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP1998374A3 (en) * 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method thereof
JP5064747B2 (ja) 2005-09-29 2012-10-31 株式会社半導体エネルギー研究所 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101117948B1 (ko) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 디스플레이 장치 제조 방법
US7998372B2 (en) * 2005-11-18 2011-08-16 Idemitsu Kosan Co., Ltd. Semiconductor thin film, method for manufacturing the same, thin film transistor, and active-matrix-driven display panel
JP5376750B2 (ja) * 2005-11-18 2013-12-25 出光興産株式会社 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル
US7692610B2 (en) * 2005-11-30 2010-04-06 Semiconductor Energy Laboratory Co., Ltd. Display device
JP5478000B2 (ja) * 2005-11-30 2014-04-23 株式会社半導体エネルギー研究所 表示装置、表示モジュール、及び電子機器
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
CN102981678B (zh) * 2006-06-09 2015-07-22 苹果公司 触摸屏液晶显示器
US8552989B2 (en) * 2006-06-09 2013-10-08 Apple Inc. Integrated display and touch screen
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
KR101202040B1 (ko) * 2006-06-30 2012-11-16 엘지디스플레이 주식회사 유기발광다이오드 표시소자 및 그 구동방법
JP4999400B2 (ja) * 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP5227502B2 (ja) * 2006-09-15 2013-07-03 株式会社半導体エネルギー研究所 液晶表示装置の駆動方法、液晶表示装置及び電子機器
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7511343B2 (en) * 2006-10-12 2009-03-31 Xerox Corporation Thin film transistor
JP4866703B2 (ja) 2006-10-20 2012-02-01 株式会社 日立ディスプレイズ 液晶表示装置
US8018428B2 (en) * 2006-11-27 2011-09-13 Samsung Electronics Co., Ltd. Electrophoretic display panel, electrophoretic display device having the same and method for driving the same
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
JP5305630B2 (ja) 2006-12-05 2013-10-02 キヤノン株式会社 ボトムゲート型薄膜トランジスタの製造方法及び表示装置の製造方法
WO2008069255A1 (en) 2006-12-05 2008-06-12 Canon Kabushiki Kaisha Method for manufacturing thin film transistor using oxide semiconductor and display apparatus
KR101146574B1 (ko) 2006-12-05 2012-05-16 캐논 가부시끼가이샤 산화물 반도체를 이용한 박막 트랜지스터의 제조방법 및 표시장치
US8207944B2 (en) * 2006-12-19 2012-06-26 3M Innovative Properties Company Capacitance measuring circuit and method
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
WO2008126873A1 (ja) * 2007-04-09 2008-10-23 Sharp Kabushiki Kaisha 表示装置
WO2008126879A1 (en) 2007-04-09 2008-10-23 Canon Kabushiki Kaisha Light-emitting apparatus and production method thereof
JP5197058B2 (ja) * 2007-04-09 2013-05-15 キヤノン株式会社 発光装置とその作製方法
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
US8274078B2 (en) 2007-04-25 2012-09-25 Canon Kabushiki Kaisha Metal oxynitride semiconductor containing zinc
KR20080099084A (ko) * 2007-05-08 2008-11-12 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법
JP5037221B2 (ja) 2007-05-18 2012-09-26 株式会社半導体エネルギー研究所 液晶表示装置及び電子機器
JP2009003437A (ja) * 2007-05-18 2009-01-08 Semiconductor Energy Lab Co Ltd 液晶表示装置およびその作製方法
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
ATE490560T1 (de) * 2007-05-31 2010-12-15 Canon Kk Verfahren zur herstellung eines dünnschichttransistors mit einem oxidhalbleiter
KR101376073B1 (ko) 2007-06-14 2014-03-21 삼성디스플레이 주식회사 박막 트랜지스터, 이를 포함하는 어레이 기판 및 이의 제조방법
US20090015536A1 (en) 2007-07-06 2009-01-15 Toshiba Matsushita Display Technology Co., Ltd. Liquid crystal display apparatus
TWI396168B (zh) * 2007-07-06 2013-05-11 Japan Display Central Inc 液晶顯示裝置
TWI350474B (en) * 2007-09-29 2011-10-11 Au Optronics Corp Capacitive touch panel with low impedance and method of manufacturing capacitive touch panels with low impedance
KR101508639B1 (ko) * 2007-11-29 2015-04-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시장치 및 전자기기
JP5213422B2 (ja) 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
KR100936874B1 (ko) * 2007-12-18 2010-01-14 삼성모바일디스플레이주식회사 박막 트랜지스터의 제조 방법 및 박막 트랜지스터를구비하는 유기전계발광 표시 장치의 제조 방법
TWI374379B (en) * 2007-12-24 2012-10-11 Wintek Corp Transparent capacitive touch panel and manufacturing method thereof
KR100963003B1 (ko) * 2008-02-05 2010-06-10 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를구비하는 평판 표시 장치
JP2009276744A (ja) * 2008-02-13 2009-11-26 Toshiba Mobile Display Co Ltd El表示装置
JP2009267399A (ja) * 2008-04-04 2009-11-12 Fujifilm Corp 半導体装置,半導体装置の製造方法,表示装置及び表示装置の製造方法
JP5325446B2 (ja) * 2008-04-16 2013-10-23 株式会社日立製作所 半導体装置及びその製造方法
JP5305731B2 (ja) 2008-05-12 2013-10-02 キヤノン株式会社 半導体素子の閾値電圧の制御方法
KR101344594B1 (ko) * 2008-05-22 2013-12-26 이데미쓰 고산 가부시키가이샤 스퍼터링 타겟, 그것을 이용한 비정질 산화물 박막의 형성 방법, 및 박막 트랜지스터의 제조 방법
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
KR101515468B1 (ko) * 2008-12-12 2015-05-06 삼성전자주식회사 표시장치 및 그 동작방법
US8217913B2 (en) * 2009-02-02 2012-07-10 Apple Inc. Integrated touch screen
CN101478005B (zh) * 2009-02-13 2010-06-09 北京大学深圳研究生院 一种金属氧化物薄膜晶体管及其制作方法
JP5185155B2 (ja) * 2009-02-24 2013-04-17 株式会社ジャパンディスプレイセントラル 液晶表示装置
JP2010243707A (ja) 2009-04-03 2010-10-28 Asahi Glass Co Ltd 液晶光学変調装置、光強度変調装置および光ヘッド装置
JP5195650B2 (ja) * 2009-06-03 2013-05-08 セイコーエプソン株式会社 液晶表示装置、制御方法および電子機器
TWI494828B (zh) * 2009-07-29 2015-08-01 Cando Corp 具降低感測結構可視性之電容式觸控面板
JP2011070092A (ja) 2009-09-28 2011-04-07 Sharp Corp 液晶表示装置
KR101962603B1 (ko) 2009-10-16 2019-03-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 액정 표시 장치를 포함한 전자 기기
WO2011070929A1 (en) * 2009-12-11 2011-06-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
US9057758B2 (en) 2009-12-18 2015-06-16 Semiconductor Energy Laboratory Co., Ltd. Method for measuring current, method for inspecting semiconductor device, semiconductor device, and test element group
KR101763660B1 (ko) * 2009-12-18 2017-08-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 그 구동 방법
KR102067919B1 (ko) 2009-12-18 2020-01-17 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치의 구동 방법 및 표시 장치
KR102275522B1 (ko) * 2009-12-18 2021-07-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 전자 기기
KR101749944B1 (ko) 2009-12-28 2017-06-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 전자 기기
WO2011089843A1 (en) 2010-01-20 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device
KR101747421B1 (ko) 2010-01-20 2017-06-14 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치의 구동 방법
TWI525377B (zh) 2010-01-24 2016-03-11 半導體能源研究所股份有限公司 顯示裝置
KR101873730B1 (ko) 2010-01-24 2018-07-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
WO2011089844A1 (en) 2010-01-24 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Display device and manufacturing method thereof
US20110267303A1 (en) * 2010-05-02 2011-11-03 Acer Incorporated Capacitive touch panel
JP5248653B2 (ja) * 2010-05-27 2013-07-31 富士フイルム株式会社 導電シート及び静電容量方式タッチパネル

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002169499A (ja) * 2000-11-30 2002-06-14 Sanyo Electric Co Ltd 表示パネルの駆動方法及び表示パネルの駆動制御装置
CN1837902A (zh) * 2005-03-22 2006-09-27 统宝光电股份有限公司 显示器显示电路及其显示方法
JP2007179032A (ja) * 2005-12-02 2007-07-12 Semiconductor Energy Lab Co Ltd 表示装置
JP2008287032A (ja) * 2007-05-17 2008-11-27 Semiconductor Energy Lab Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
CN106057162B (zh) 2019-01-22
CN102714026A (zh) 2012-10-03
JP6117888B2 (ja) 2017-04-19
KR20200007096A (ko) 2020-01-21
KR102135326B1 (ko) 2020-07-20
JP2024069515A (ja) 2024-05-21
TW201214402A (en) 2012-04-01
CN106057162A (zh) 2016-10-26
TW201727615A (zh) 2017-08-01
WO2011089853A1 (en) 2011-07-28
US10211230B2 (en) 2019-02-19
KR20200088506A (ko) 2020-07-22
TW201833899A (zh) 2018-09-16
JP2011170346A (ja) 2011-09-01
KR20180058858A (ko) 2018-06-01
TWI632542B (zh) 2018-08-11
US20160155761A1 (en) 2016-06-02
TWI654597B (zh) 2019-03-21
KR20120118481A (ko) 2012-10-26
TWI525599B (zh) 2016-03-11
JP2016026327A (ja) 2016-02-12
KR20180001591A (ko) 2018-01-04
KR101873730B1 (ko) 2018-07-04
CN102714026B (zh) 2016-09-14
JP2020030420A (ja) 2020-02-27
US9269725B2 (en) 2016-02-23
KR102069496B1 (ko) 2020-01-28
TW201624459A (zh) 2016-07-01
TWI590222B (zh) 2017-07-01
US20110181560A1 (en) 2011-07-28
JP2017142515A (ja) 2017-08-17
KR101815838B1 (ko) 2018-01-08

Similar Documents

Publication Publication Date Title
JP7341201B2 (ja) 液晶表示装置
JP2022008550A (ja) 表示装置
JP2020194165A (ja) 表示装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211027

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20211027

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20221115

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20230113

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20230310

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20230627

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20230823

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20231219

A761 Written withdrawal of application

Free format text: JAPANESE INTERMEDIATE CODE: A761

Effective date: 20240318