JP3476241B2 - アクティブマトリクス型表示装置の表示方法 - Google Patents

アクティブマトリクス型表示装置の表示方法

Info

Publication number
JP3476241B2
JP3476241B2 JP05305294A JP5305294A JP3476241B2 JP 3476241 B2 JP3476241 B2 JP 3476241B2 JP 05305294 A JP05305294 A JP 05305294A JP 5305294 A JP5305294 A JP 5305294A JP 3476241 B2 JP3476241 B2 JP 3476241B2
Authority
JP
Japan
Prior art keywords
frame
row
output
circuit
image information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP05305294A
Other languages
English (en)
Other versions
JPH07239463A (ja
Inventor
潤 小山
保彦 竹村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP05305294A priority Critical patent/JP3476241B2/ja
Priority to TW084101533A priority patent/TW270196B/zh
Priority to US08/392,475 priority patent/US5767832A/en
Priority to KR1019950003748A priority patent/KR100294164B1/ko
Priority to CNB2005101133247A priority patent/CN100492484C/zh
Priority to CN95103269A priority patent/CN1124586C/zh
Priority to CNB021420211A priority patent/CN1229770C/zh
Publication of JPH07239463A publication Critical patent/JPH07239463A/ja
Priority to US09/096,371 priority patent/US6310600B1/en
Priority to KR1020000067330A priority patent/KR100319221B1/ko
Priority to US09/978,695 priority patent/US6614418B2/en
Priority to CNB021420203A priority patent/CN1199443C/zh
Application granted granted Critical
Publication of JP3476241B2 publication Critical patent/JP3476241B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3618Control of matrices with row and column drivers with automatic refresh of the display panel using sense/write circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • G09G2310/0227Details of interlacing related to multiple interlacing, i.e. involving more fields than just one odd field and one even field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/10Special adaptations of display systems for operation with variable images
    • G09G2320/103Detection of image changes, e.g. determination of an index representative of the image change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes

Description

【発明の詳細な説明】 【0001】 【産業上の利用分野】本発明はアクティブマトリクス型
の表示装置およびその表示方法に関する。アクティブマ
トリクス型の表示装置とは、マトリクスの各交差部に画
素が配置され、全ての画素にはスイッチング用の素子が
設けられており、画像情報はスイッチング素子のオン/
オフによって制御されるものをいう。このような表示装
置の表示媒体としては液晶、プラズマ、その他、電気的
に光学特性(反射率、屈折率、透過率、発光強度等)を
変化させることが可能な物体、状態を用いる。本発明で
はスイッチング素子として、特に三端子素子、すなわ
ち、ゲート、ソース、ドレインを有する電界効果型トラ
ンジスタを用いるものに関する。 【0002】また、本発明の記述においては、マトリク
スにおける行とは、当該行に平行に配置された信号線
(ゲート線)が当該行のトランジスタのゲート電極に接
続されているものを言い、列とは、当該列に平行に配置
された信号線(ソース線)が当該列のトランジスタのソ
ース(もしくはドレイン)に接続されているものを言
う。さらに、ゲイト線を駆動する回路をゲートドライ
バ、ソース線を駆動する回路をソースドライバと称す
る。 【0003】 【従来の技術】CRTに代わる新しい表示装置として、
薄型表示装置(フラット・パネル・ディスプレー、FP
D)が開発された。その代表的なものはアクティブマト
リクス型の表示装置である。これは、画面を画素に分割
し、個々の画素にスイッチング素子を設け、これによっ
て画素に保持される表示情報を制御するものである。代
表的には、TN(ツイステッド・ネマティック)液晶を
用いた薄膜トランジスタ(TFT)アクティブマトリク
ス・ディスプレーがある。 【0004】この場合には、表示媒体はTN液晶であ
り、画像情報は画素の電圧である。すなわち、画素に保
持される電圧によって表示媒体であるTN液晶の透過率
を制御するものである。従来、このようなアクティブマ
トリクス型表示装置においては、上の行から順に下の行
に走査することによって全ての画素の表示内容を更新
し、画像を書き換えていた。この書換えの頻度は毎フレ
ームごと、すなわち、1秒間に30〜60回(30〜6
0Hz)であった。 【0005】 【発明が解決しようとする課題】しかしながら、表示内
容によっては、必ずしもこのような頻度での書換えは不
必要である。例えば、静止画であれば、画素に保持され
ている電圧が表示に耐えない程度にまで低下するまで、
書き換える必要はない。また、動画であっても、全ての
画素が絶えず異なった画像情報を表示しているわけでも
ない。書換えをおこなうにはそのために信号の出力が必
要であり、消費電力を増加せしめる要因となっていた。
これは携帯用途には大きな障害であった。本発明はこの
ような現状に鑑みてなされたものであり、書換えを必要
最小限に留めることによって消費電力の低減を目的とす
るものである。 【0006】 【課題を解決するための手段】本発明は、上記目的を満
足するために以下の過程を有することを特徴とする。ま
ず、ある行の画素に与えられるべき信号が、その直前の
フレームの信号と比較する。そして、当該行の少なくと
も1つの画素において直前のフレームと信号が異なる場
合にのみ、書換えが必要であるとの信号(リフレッシュ
パルス)を発する。そして、前記リフレッシュパルスを
用いて当該行のゲイト線にゲイトパルスを印加し、当該
行のアクティブマトリクスのトランジスタのゲイト電極
をON状態とすることによって書換えをおこなう。 【0007】もし、当該行の全ての画素が全く直前のフ
レームと同じである場合にはリフレッシュパルスは原則
として発せられない。しかしながら、画像情報が全く同
じ状態が極めて長時間のフレームにわたって持続する場
合にはその期間の間、ずっと書換えがおこなわれず、様
々な不都合が生じる。例えば、表示媒体としてTN液晶
を用いる場合であれば、長時間、同じ極性の電圧が印加
されていると、電気分解を起こして劣化するので、定期
的に極性を反転させることが必要である。また、アクテ
ィブマトリクスのスイッチング素子として単一のトラン
ジスタのみを用いる場合には、ソース/ドレイン間のリ
ーク電流等によって画素に蓄えられた画像情報(電圧
等)が変化する。 【0008】このため、本発明では全く画像情報が変化
しない場合であっても、何フレームかに1度は強制的に
画素を書換えることとする。また、表示媒体として液晶
材料を用いる場合には、この強制的に画素を書き換える
過程において、液晶に印加される電圧を反転させる(交
流化)と好都合である。このように必要とされる画素、
行のみを書換え、全体と書き換える頻度を低下させるこ
とによって、消費電力を低下させることができる。さら
に、定期的な書換えにおいて、表示特性を劣化させない
ためには、以下のように書換えをおこなうと効果的であ
る。 【0009】すなわち、第1行、第2行、第3
行、...、第19行、第20行という、全部で20行
のマトリクスを考える。このマトリクスにおいては、全
く同じ画像が表示されているものとする。そして、5フ
レームに1回の割合で強制的に書換えをおこなうものと
する。最も簡単な方式は、第1フレームで全行を書換
え、第2〜第5フレームでは全く書換えをおこなわない
という方式である。しかしながら、このような方式では
第1フレームから第5フレームの間に画素の電圧が降下
する等の減少によって、明るさが変化する。そして、第
6フレームで書換えがおこなわれることによって第1フ
レームと同じ明るさが得られることとなる。 【0010】1フレームの周期は30msecとすれ
ば、書換えの間隔は150msecであり、第6フレー
ムでの書換えによる明るさの変化は肉眼で十分に観察さ
れる。すなわち、フリッカーが生じることとなる。この
問題を解決するには書換えを第1フレームのみにおこな
うのではなく、第1〜第5フレームに分散させておこな
うとよい。すなわち、1フレームにつき4行の書換えを
おこなう。例えば、第1フレームでは、第1行、第6
行、第11行、第16行のみを強制的に書換え、続く、
第2フレームでは、第2行、第7行、第12行、第17
行を、第3フレームでは、第3行、第8行、第13行、
第18行を、第4フレームでは、第4行、第9行、第1
4行、第19行を、第5フレームでは、第5行、第10
行、第15行、第20行を、書き換えるという方式であ
る。第6フレーム以降も同様に書換えおこなう。他にも
同様な振り分けが可能であろう。 【0011】より一般的に記述すれば、全マトリクスを
N群の行に分割し、各群はm本の行からなっているもの
とすると、1フレームにおいてはN本の行を強制的に書
換え、mフレームで全ての行の書換えをおこなうという
ことである。この場合、例えば、上記の第1行は第1群
第1行、第7行は第2群第2行、第14行は第3群第4
行、第20行は第4群第5行というように名付けること
ができる。しかしながら、群、行に関してはこれ以外の
番号を付けることも可能である。 【0012】このように強制的な書換えを分散しておこ
なうことによって、フリッカーを目立たなくさせること
ができる。その典型的な例としては、各群の第1行を強
制的に書き換えたフレーム(これを第1フレームと称す
る)から(k−1)番目(第kフレーム、k=1、2、
3、...、m)においては、第k行が強制的に書き換
えられる、という規則がある。上記の例もこれにあた
る。 【0013】しかしながら、このような規則性が全く無
くとも、少なくとも、m個の連続するフレームにおいて
は、任意のm本の行からなるゲイト線群において、1つ
のフレームにおいて1行づつ強制的に書き換えられ、か
つ、当該群の全ての行が書き換えられる、という規則を
満たせばよい。 【0014】また、別の側面から本発明を捉えると、あ
る行が強制的に書き換えられたフレーム(これを第1フ
レームと称する)からm番目のフレーム(第(m+1)
フレーム)においては、再び当該行が強制的に書き換え
られるという規則を満たせばよいことが分かる。さら
に、液晶材料を表示媒体とする場合には、第(m+1)
フレームにおいて当該行中の画素に印加される電圧の極
性は第1フレームおよび第(2m+1)フレームにおい
て、同じ画素に印加される電圧の極性と逆であると都合
がよい。すなわち、このような強制的な書換えを利用し
て液晶材料に不可欠な交流化が可能だからである。 【0015】 【実施例】 〔実施例1〕 本実施例を図1〜図10に示す。本実施
例の回路構成は図1に示すようになっている。アクティ
ブマトリクスは電界効果型トランジスタ(例えば、薄膜
トランジスタ)をスイッチング素子としたもので、N×
m行、M列の規模である。なお、行はN個の群に分けら
れ、各群にはm本のゲート線がある。第i群第j行のゲ
ート線を(i.j)と記述する。アナログの映像信号
(Video信号)はA/Dコンバータにおいてデジタ
ル信号とされ、メモリに送られる。一方、映像信号のう
ちの同期信号は同期分離回路で分離され、クロックジェ
ネレータ回路に送られる。 【0016】メモリはメモリ1とメモリ2の2つ、もし
くはそれ以上を用意する。そして、スイッチS1によっ
て、メモリ1かメモリ2のいずれかにデータを送る。一
方、メモリに蓄積されたデータはただちに読み取られ
る。これは、スイッチS2によって、メモリ1もしくは
メモリ2から読み取られるが、S1の接続していない法
のメモリから読み取る必要がある。 【0017】このようにメモリを2つ以上も使用して、
書き込みと読出の操作をおこなうのは、データの順序を
変換する必要があるからである。すなわち、通常の映像
信号では、 (1.1)、(1.2)、(1.3)、(1.4)、...(1.m) (2.1)、(2.2)、(2.3)、(2.4)、...(2.m) (3.1)、(3.2)、(3.3)、(3.4)、...(3.m) (4.1)、(4.2)、(4.3)、(4.4)、...(4.m) ................... (N.1)、(N.2)、(N.3)、(N.4)、...(N.m) という順番でデータが並んでいるが、本実施例では走査
の順序を後で示すように変更して、 (1.1)、(2.1)、(3.1)、(4.1)、...(N.1) (1.2)、(2.2)、(3.2)、(4.2)、...(N.2) (1.3)、(2.3)、(3.3)、(4.3)、...(N.3) (1.4)、(2.4)、(3.4)、(4.4)、...(N.4) ................... (1.m)、(2.m)、(3.m)、(4.m)、...(N.m) という順番でおこなう必要があるためである。 【0018】このようにデータの順序の変更された信号
はフレームメモリおよびデータ比較回路に送られる。ま
た、データはソースドライバにも送られる。ソースドラ
イバがデジタル方式(デジタル入力によってアナログ出
力が得られる)であれば、そのまま接続して構わない
が、アナログ方式であれば、ソースドライバの前段階で
D/A変換することが必要である。さて、データ比較回
路の回路の詳細を図2に示す。フレームメモリでは1フ
レーム前のデータが蓄積されている。そして、シフトレ
ジスタ1 においては当該行の現在のフレームのデータ
が、シフトレジスタ2においては当該行直前のフレーム
のデータが、それぞれラッチ回路に送られる。 【0019】例えば、現在、ゲートドライバからは、第
i群第j行に出力されているとする。このときには、第
i群第j行の現在のデータがラッチ1に、1フレーム前
のデータがラッチ2に蓄積される。1行にはM個の画素
があり、個々の画素のデータは右側に示されたM個のE
XOR回路によって比較される。もし、現在と1フレー
ム前のデータが異なっていた場合にはEXOR回路から
次段のOR回路に出力される。すなわち、M個の画素の
データの比較において1か所でも異なったものがあった
場合にはOR回路から次のリフレッシュパルス発生回路
へ信号が送られる。第i群第j行の比較が終了したら、
次の第(i+1)群第j行の比較が開始される。このよ
うにして次々とデータが比較される。 【0020】データ比較回路からの出力はリフレッシュ
パルス発生回路に入力され、ゲートドライバとアクティ
ブマトリクスの間に設けられたAND回路列に送られ
る。データ比較回路から出力があったということは、当
該行(例えば、第i群第j行)の情報がその直前のフレ
ームと異なっていたということであるので、当該行は書
き換える必要があるので、ゲートパルスを発生させる必
要がある。図3から明らかなように、データ比較信号が
あった場合にはOR回路によって直ちにリフレッシュパ
ルスがAND回路列に出力される。そして、そのときに
ゲートドライバから出力のある行(すなわち、第i群第
j行)のAND回路が動作して、ゲートパルスが出力さ
れる。 【0021】もし、データ比較信号の出力がない場合に
は、定期的に強制的に書換えをおこなうような信号をA
ND回路列に出力しなければならない。そのための回路
が図3に示される。簡単のためにN=4、m=5の20
行のマトリクスを考えてみると、そのときの図3の〜
の各点における信号およびリフレッシュパルス出力の
タイムチャートは図4のようになる。ここで、水平クロ
ックは1フレーム内に20個のパルスを有している。こ
れをN(=4)分周することによって1フレーム内に5
個のパルスまでパルス数を減らす。 【0022】そして、このパルスによって遅延回路(D
FF)を動作させ、最終的にリフレッシュパルスを形成
する。このリフレッシュパルスは1フレームと同じ時間
ずつ遅れて、5フレームで一巡する。図4の第5フレー
ムと第6フレームの間ではリフレッシュパルスがつなが
っている。もし、データ比較回路からの信号がなければ
(すなわち画像情報が全く変化しなければ)、リフレッ
シュパルスとしては、図4に示されるもののみが出力さ
れる。次にゲートドライバについて説明する。先にも説
明したように本実施例では走査の順番が通常の場合と異
なっているため、ゲートドライバも独特な構成となる。
ドライバの例を図8に示す。すなわち、本実施例ではm
個のN段シフトレジスタが並列に形成されている。そし
て、各シフトレジスタのスタートパルスSP1〜SPm
は図5もしくは図6に示す回路によって合成される。 【0023】このような回路を用いて、N=4、m=5
のマトリクスにおけるゲートドライバから出力されるA
ND回路列の直前のパルスのタイムチャートは図9のよ
うになる。図中の丸数字はパルスの順番で、図に示すよ
うに、第1群第1行、第2群第1行、第3群第1行、第
4群第1行、第1群第2行、第2群第2行、...とい
うようにパルスが出力される。このようにして合成され
たゲートドライバからの出力パルス(SR出力)はリフ
レッシュパルスとAND回路列によって合成される。そ
の場合のタイムチャートを図10に示す。簡単のため、
画像は静止画で、したがって、データ比較回路からの出
力はないとする。また、図10では、第1群第4行
(1.4)、第2群第2行(2.2)、第3群第5行
(3.5)、第4群第1行(4.1)のみを示すが、他
の行の同様である。各行のシフトレジスタ(SR)と
も、第1〜第5フレームにおいて、定期的にパルスを出
力している。このSR出力とリフレッシュパルスの重な
った場合のみゲートパルス出力としてマトリクスに送ら
れる。 【0024】例えば、(1.4)についてみると、第1
〜第3フレームおよび第5フレームでは、SR出力時に
リフレッシュパルスは同時に出力されていない。したが
って、AND回路は作動せず、リフレッシュパルスとS
R出力が重なる第4フレームのみゲートパルス出力が得
られる。同様に、(2.2)においては第2フレーム、
(3.5)においては第5フレーム、(4.1)におい
ては第1フレームのみにゲートパルス出力が得られる。
すなわち、本実施例では第i群第j行においては第jフ
レームにおいてのみゲートパルスが出力される。なお、
データ比較回路から出力があれば、随時、リフレッシュ
パルスが出力され、当該行のゲートパルスが出力される
のは言うまでもない。 【0025】〔実施例2〕 本実施例を図11〜図14
に示す。本実施例の回路構成は図10に示すようになっ
ている。アクティブマトリクスは電界効果型トランジス
タ(例えば、薄膜トランジスタ)をスイッチング素子と
したもので、N×m行、M列の規模である。なお、行は
N個の群に分けられ、各群にはm本のゲート線がある。
第i群第j行のゲート線を(i.j)と記述する。 【0026】アナログの映像信号(Video信号)は
A/Dコンバータにおいてデジタル信号に変換され、デ
ータ比較回路に送られる。一方、映像信号のうちの同期
信号は同期分離回路で分離され、クロックジェネレータ
回路に送られる。本実施例では、実施例1とは異なっ
て、走査の順番が、通常の表示方法と同じであるので、
実施例1でおこなったようなデータの順序の変更は不要
である。すなわち、本実施例では、 (1.1)、(1.2)、(1.3)、(1.4)、...(1.m) (2.1)、(2.2)、(2.3)、(2.4)、...(2.m) (3.1)、(3.2)、(3.3)、(3.4)、...(3.m) (4.1)、(4.2)、(4.3)、(4.4)、...(4.m) ................... (N.1)、(N.2)、(N.3)、(N.4)、...(N.m) という順番で走査をおこなう。 【0027】フレームメモリおよびデータ比較回路は実
施例1で示したもの(図2)と同じであり、フレームメ
モリに蓄積された1フレーム前のデータと当該行の現在
のフレームのデータ比較される。もし、現在と1フレー
ム前のデータが異なっていた場合にはデータ比較回路か
ら次のリフレッシュパルス発生回路へ信号が送られる。 【0028】データ比較回路からの出力は図12に示す
ような構成を有するリフレッシュパルス発生回路に入力
され、ゲートドライバとアクティブマトリクスの間に設
けられたAND回路列に送られる。データ比較回路から
出力があったということは、当該行(例えば、第i群第
j行)の情報がその直前のフレームと異なっていたとい
うことであるので、当該行は書き換える必要があるの
で、ゲートパルスを発生させる必要がある。図12から
明らかなように、データ比較信号があった場合にはOR
回路によって直ちにリフレッシュパルスがAND回路列
に出力される。そして、そのときにゲートドライバから
出力のある行(すなわち、第i群第j行)のAND回路
が動作して、ゲートパルスが出力される。 【0029】もし、データ比較信号の出力がない場合に
は、定期的に強制的に書換えをおこなうような信号をA
ND回路列に出力しなければならない。そのための回路
が図12に示される。簡単のためにN=4、m=5の2
0行のマトリクスを考えてみると、そのときの図12の
〜の各点における信号およびリフレッシュパルス出
力のタイムチャートは図13のようになる。ここで、水
平クロックは1フレーム内に20個のパルスを有してい
る。これを2m(=10)分周することによって1フレ
ーム内に2個のパルスまでパルス数を減らす。 【0030】そして、このパルスによって遅延回路(D
FF)を動作させ、最終的にリフレッシュパルスを形成
する。このリフレッシュパルスは1フレームに4パルス
出力され、同一フレーム内での間隔は均等である。第1
のフレームから第2のフレームに変わる際には1パルス
の時間だけ最初のパルスが遅れる。同様に第2フレーム
から第3フレームへ、第3フレームから第4フレーム
へ、第4フレームから第5フレームへ変わる際には、そ
れぞれ1パルス分づつ最初のパルスが遅れる。 【0031】第1フレームから第5フレームまでで1通
り終了し、第6フレームから新たなサイクルが始まる。
そして、図から明らかなように第5フレームから第6フ
レームにどうする際には第5フレームの最後のパルスが
第6フレームの最初のパルスと連続して出力される。こ
のようにリフレッシュパルスが合成され、AND回路列
に送られる。もし、データ比較回路からの信号がなけれ
ば(すなわち画像情報が全く変化しなければ)、リフレ
ッシュパルスとしては、図13に示されるもののみが出
力される。 【0032】本実施例ではゲートドライバは通常のアク
ティブマトリクスのものと同じであり、すなわち、m×
N段シフトレジスタ1つである。そして、シフトレジス
タの各段の出力は、 (1.1)、(1.2)、(1.3)、(1.4)、...(1.m) (2.1)、(2.2)、(2.3)、(2.4)、...(2.m) (3.1)、(3.2)、(3.3)、(3.4)、...(3.m) (4.1)、(4.2)、(4.3)、(4.4)、...(4.m) ................... (N.1)、(N.2)、(N.3)、(N.4)、...(N.m) という順番でAND回路に出力する。 【0033】このようにして合成されたゲートドライバ
からの出力パルス(SR出力)はリフレッシュパルスと
AND回路列によって合成される。その場合のタイムチ
ャートを図14に示す。簡単のため、画像は静止画で、
したがって、データ比較回路からの出力はないとする。
また、図14では、第1群第4行(1.4)、第2群第
2行(2.2)、第3群第5行(3.5)、第4群第1
行(4.1)のみを示すが、他の行の同様である。各行
のシフトレジスタ(SR)とも、第1〜第5フレームに
おいて、定期的にパルスを出力している。このSR出力
とリフレッシュパルスの重なった場合のみゲートパルス
出力としてマトリクスに送られる。 【0034】例えば、(1.4)についてみると、第1
〜第3フレームおよび第5フレームでは、SR出力時に
リフレッシュパルスは同時に出力されていない。したが
って、AND回路は作動せず、リフレッシュパルスとS
R出力が重なる第4フレームのみゲートパルス出力が得
られる。同様に、(2.2)においては第2フレーム、
(3.5)においては第5フレーム、(4.1)におい
ては第1フレーム(第6フレーム)のみにゲートパルス
出力が得られる。すなわち、本実施例では第i群第j行
においては第jフレームにおいてのみゲートパルスが出
力される。なお、データ比較回路から出力があれば、随
時、リフレッシュパルスが出力され、当該行のゲートパ
ルスが出力されるのは言うまでもない。 【0035】 【発明の効果】本発明によって、アクティブマトリクス
回路の消費電力を低減せしめることができた。さらに、
本発明においては、実施例1および実施例2に示したよ
うに強制的なリフレッシュ操作を数フレームに分散させ
ておこなうことによって、画質の劣化を抑制することが
できた。 【0036】本発明はアクティブマトリクス型装置を使
用した様々な表示方法と組み合わせることによってより
効果的である。例えば、アクティブマトリクス回路にお
いては、個々のスイッチング素子の特性の微妙な差異に
よって、画素によって表示特性が微妙に異なる。例え
ば、スイッチング素子として薄膜トランジスタ(TF
T)を用いる場合、TFTのオフ電流の大きなものは非
選択時(ゲイトパルスのない時間)におけるリーク電流
が大きく、電荷保持能力が劣る。このようなTFTを有
する画素には予め通常よりも高い電圧をソースに印加す
る必要がある。 【0037】そこで、予めこのようなアクティブマトリ
クスを構成するスイッチング素子の特性を考慮して、映
像信号を補正することが望まれる。その場合、実施例1
および2に示すようにA/D変換をおこなった後にこの
ような補正回路を設ければよい。このような処理をおこ
なうことによって、より鮮明で欠陥の目立たない映像を
表示することができる。すなわち、本発明ではデジタル
処理をおこなうので、他のデジタル処理を必要とする表
示方法と併用することによって、相乗効果が生じる。 【0038】また、画素にアナログ電圧を印加して階調
表示をおこなうのではなく、特開平5−35202のよ
うに、画素にデジタル信号を印加して階調表示をおこな
う表示方法と本発明を併用することによっても、より一
層の効果をえることができる。このように本発明は産業
上有益である。
【図面の簡単な説明】 【図1】 実施例1の回路ブロック図を示す。 【図2】 実施例1のデータ比較回路等を示す。 【図3】 実施例1のリフレッシュパルス発生回路を示
す。 【図4】 上記回路によるリフレッシュパルス発生のタ
イムチャートを示す。 【図5】 実施例1のゲートドライバのスタートパルス
発生回路を示す。 【図6】 実施例1のゲートドライバのスタートパルス
発生回路を示す。 【図7】 上記回路によるスタートパルス発生のタイム
チャートを示す。 【図8】 実施例1のゲートドライバとその周辺の回路
を示す。 【図9】 実施例1のゲートドライバによる出力を示
す。 【図10】実施例1のゲートパルスのタイムチャートを
示す。 【図11】実施例2の回路ブロック図を示す。 【図12】実施例2のリフレッシュパルス発生回路を示
す。 【図13】上記回路によるリフレッシュパルス発生のタ
イムチャートを示す。 【図14】実施例2のゲートパルスのタイムチャートを
示す。
フロントページの続き (56)参考文献 特開 平3−89390(JP,A) 特開 平3−271795(JP,A) 特開 平2−217893(JP,A) 特開 平5−45619(JP,A) (58)調査した分野(Int.Cl.7,DB名) G02F 1/133 550 G09G 3/36

Claims (1)

  1. (57)【特許請求の範囲】 【請求項1】第1フレームにおいて、マトリクス状に配
    置された複数の画素それぞれに第1の画像情報を保持さ
    せると共に前記第1の画像情報をフレームメモリに記憶
    し、第2フレームにおいて、前記複数の画素それぞれに
    対応する前記第1の画像情報と第2の画像情報とを比較
    し、前記第1の画像情報と前記第2の画像情報が同じと
    なる画素のみによって構成される行には、前記第2の画
    像情報を伝送せず、前記第1の画像情報と前記第2の画
    像情報が異なる画素を含む行は、前記第2の画像情報に
    書き換えられるアクティブマトリクス型表示装置の表示
    方法であって、 前記複数の画素の全行を、それぞれm(mは自然数)行
    からなる複数の群に分割し、 前記第2フレームにおいて、前記複数の群それぞれの第
    k(kはm以下の自然数)行は、前記第1の画像情報と
    前記第2の画像情報が同じ画素のみを有する行であって
    も前記第2の画像情報に書き換えられ、 前記第1フレーム後のm個の連続するフレームで、前記
    複数の画素の全行の画像情報が書き換えられることを特
    徴とするアクティブマトリクス型表示装置の表示方法。
JP05305294A 1994-02-25 1994-02-25 アクティブマトリクス型表示装置の表示方法 Expired - Fee Related JP3476241B2 (ja)

Priority Applications (11)

Application Number Priority Date Filing Date Title
JP05305294A JP3476241B2 (ja) 1994-02-25 1994-02-25 アクティブマトリクス型表示装置の表示方法
TW084101533A TW270196B (ja) 1994-02-25 1995-02-20
US08/392,475 US5767832A (en) 1994-02-25 1995-02-22 Method of driving active matrix electro-optical device by using forcible rewriting
CNB2005101133247A CN100492484C (zh) 1994-02-25 1995-02-25 有源矩阵型显示器件及其驱动方法
CN95103269A CN1124586C (zh) 1994-02-25 1995-02-25 有源矩阵型电-光器件及其驱动方法
CNB021420211A CN1229770C (zh) 1994-02-25 1995-02-25 有源矩阵型显示器件及其驱动方法
KR1019950003748A KR100294164B1 (ko) 1994-02-25 1995-02-25 액티브매트릭스형표시장치의구동방법
US09/096,371 US6310600B1 (en) 1994-02-25 1998-06-12 Active matrix type device using forcible rewriting
KR1020000067330A KR100319221B1 (ko) 1994-02-25 2000-11-14 액티브 매트릭스형 표시장치
US09/978,695 US6614418B2 (en) 1994-02-25 2001-10-18 Active matrix type electro-optical device and method of driving the same
CNB021420203A CN1199443C (zh) 1994-02-25 2002-08-20 驱动显示器件的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP05305294A JP3476241B2 (ja) 1994-02-25 1994-02-25 アクティブマトリクス型表示装置の表示方法

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2001050008A Division JP3632957B2 (ja) 2001-02-26 2001-02-26 アクティブマトリクス型表示装置

Publications (2)

Publication Number Publication Date
JPH07239463A JPH07239463A (ja) 1995-09-12
JP3476241B2 true JP3476241B2 (ja) 2003-12-10

Family

ID=12932098

Family Applications (1)

Application Number Title Priority Date Filing Date
JP05305294A Expired - Fee Related JP3476241B2 (ja) 1994-02-25 1994-02-25 アクティブマトリクス型表示装置の表示方法

Country Status (5)

Country Link
US (3) US5767832A (ja)
JP (1) JP3476241B2 (ja)
KR (2) KR100294164B1 (ja)
CN (4) CN100492484C (ja)
TW (1) TW270196B (ja)

Families Citing this family (91)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3476241B2 (ja) 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
US7193625B2 (en) 1999-04-30 2007-03-20 E Ink Corporation Methods for driving electro-optic displays, and apparatus for use therein
JP3586369B2 (ja) 1998-03-20 2004-11-10 インターナショナル・ビジネス・マシーンズ・コーポレーション ビデオ・クロックの周波数を下げる方法及びコンピュータ
US6121948A (en) * 1998-05-08 2000-09-19 Aurora Systems, Inc. System and method for reducing inter-pixel distortion by dynamic redefinition of display segment boundaries
KR100653751B1 (ko) * 1998-10-27 2006-12-05 샤프 가부시키가이샤 표시 패널의 구동 방법, 표시 패널의 구동 회로 및 액정 표시 장치
JP3498033B2 (ja) * 2000-02-28 2004-02-16 Nec液晶テクノロジー株式会社 表示装置、携帯用電子機器および表示装置の駆動方法
JP3835113B2 (ja) * 2000-04-26 2006-10-18 セイコーエプソン株式会社 電気光学パネルのデータ線駆動回路、その制御方法、電気光学装置、および電子機器
GB2366439A (en) 2000-09-05 2002-03-06 Sharp Kk Driving arrangements for active matrix LCDs
TW518532B (en) * 2000-12-26 2003-01-21 Hannstar Display Corp Driving circuit of gate control line and method
US6580657B2 (en) * 2001-01-04 2003-06-17 International Business Machines Corporation Low-power organic light emitting diode pixel circuit
GB2373121A (en) * 2001-03-10 2002-09-11 Sharp Kk Frame rate controller
GB2379549A (en) * 2001-09-06 2003-03-12 Sharp Kk Active matrix display
US7017053B2 (en) * 2002-01-04 2006-03-21 Ati Technologies, Inc. System for reduced power consumption by monitoring video content and method thereof
KR100847998B1 (ko) * 2002-04-19 2008-07-23 매그나칩 반도체 유한회사 데이터 비교에 의한 리프레시 제어 장치
US9583031B2 (en) 2002-05-10 2017-02-28 Jasper Display Corp. Modulation scheme for driving digital display systems
EP1512137A2 (en) * 2002-06-13 2005-03-09 E Ink Corporation Methods for driving electro-optic displays
JP3673257B2 (ja) 2002-06-14 2005-07-20 三菱電機株式会社 画像データ処理装置、画像データ処理方法、及び液晶ディスプレイ装置
CA2499944A1 (en) * 2002-09-30 2004-04-15 Nanosys, Inc. Integrated displays using nanowire transistors
TWI292507B (en) * 2002-10-09 2008-01-11 Toppoly Optoelectronics Corp Switching signal generator
US20130063333A1 (en) 2002-10-16 2013-03-14 E Ink Corporation Electrophoretic displays
CN100397458C (zh) * 2002-10-21 2008-06-25 株式会社半导体能源研究所 显示器件及其驱动方法
JP2004205725A (ja) * 2002-12-25 2004-07-22 Semiconductor Energy Lab Co Ltd 表示装置および電子機器
US6992675B2 (en) * 2003-02-04 2006-01-31 Ati Technologies, Inc. System for displaying video on a portable device and method thereof
JP2004325705A (ja) * 2003-04-24 2004-11-18 Renesas Technology Corp 半導体集積回路装置
US7295199B2 (en) * 2003-08-25 2007-11-13 Motorola Inc Matrix display having addressable display elements and methods
KR100556333B1 (ko) * 2003-12-16 2006-03-03 주식회사 팬택 이동통신 단말기의 디스플레이 정보 갱신 장치 및 방법
JP4911890B2 (ja) * 2004-03-26 2012-04-04 ルネサスエレクトロニクス株式会社 自己発光型表示装置及びその駆動方法
JP4501525B2 (ja) * 2004-05-12 2010-07-14 カシオ計算機株式会社 表示装置及びその駆動制御方法
JP4228999B2 (ja) * 2004-05-27 2009-02-25 ソニー株式会社 表示モジュール,表示パネルの駆動方法及び表示装置
US11250794B2 (en) 2004-07-27 2022-02-15 E Ink Corporation Methods for driving electrophoretic displays using dielectrophoretic forces
JP4407432B2 (ja) * 2004-08-30 2010-02-03 セイコーエプソン株式会社 表示パネル駆動回路
CN1755789B (zh) * 2004-09-27 2010-05-05 Idc公司 具有双稳显示元件的显示系统及其制造方法以及显示方法
US7679627B2 (en) * 2004-09-27 2010-03-16 Qualcomm Mems Technologies, Inc. Controller and driver features for bi-stable display
US7932877B2 (en) 2004-11-24 2011-04-26 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
TWI301961B (en) * 2005-02-17 2008-10-11 Au Optronics Corp Liquid crystal display, timing crontroller and scan method
US8847861B2 (en) * 2005-05-20 2014-09-30 Semiconductor Energy Laboratory Co., Ltd. Active matrix display device, method for driving the same, and electronic device
KR101152129B1 (ko) * 2005-06-23 2012-06-15 삼성전자주식회사 표시 장치용 시프트 레지스터 및 이를 포함하는 표시 장치
US9922600B2 (en) 2005-12-02 2018-03-20 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2007178784A (ja) * 2005-12-28 2007-07-12 Oki Electric Ind Co Ltd 駆動装置
JP2007293264A (ja) * 2006-03-28 2007-11-08 Seiko Epson Corp 電気光学装置及びその駆動方法並びに電子機器
KR100805000B1 (ko) * 2006-07-06 2008-02-20 주식회사 대우일렉트로닉스 디스플레이 디바이스의 데이터 전송 방법
US9196206B2 (en) * 2007-04-26 2015-11-24 Sharp Kabushiki Kaisha Liquid crystal display
KR101463622B1 (ko) * 2008-06-19 2014-11-19 엘지디스플레이 주식회사 표시장치
GB0814079D0 (en) * 2008-08-01 2008-09-10 Liquavista Bv Electrowetting system
JP2010231064A (ja) * 2009-03-27 2010-10-14 Oki Semiconductor Co Ltd 表示駆動装置
TWI406220B (zh) * 2009-03-27 2013-08-21 Chunghwa Picture Tubes Ltd 驅動裝置與液晶顯示器的驅動方法
US8704745B2 (en) 2009-03-27 2014-04-22 Chunghwa Picture Tubes, Ltd. Driving device and driving method for liquid crystal display
CN102576518A (zh) 2009-10-16 2012-07-11 株式会社半导体能源研究所 液晶显示设备以及具有其的电子装置
KR101801540B1 (ko) * 2009-10-16 2017-11-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 액정 표시 장치를 포함한 전자 기기
KR101801959B1 (ko) 2009-10-21 2017-11-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 그 액정 표시 장치를 구비하는 전자기기
KR101751908B1 (ko) 2009-10-21 2017-06-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 전압 조정 회로
CN102598095B (zh) * 2009-11-13 2016-02-10 株式会社半导体能源研究所 显示器件以及包含显示器件的电子器件
CN102063876B (zh) * 2009-11-17 2013-02-20 华映视讯(吴江)有限公司 薄膜晶体管液晶显示器的驱动方法与装置
CN107886916B (zh) * 2009-12-18 2021-09-21 株式会社半导体能源研究所 液晶显示装置及其驱动方法
JP2011145531A (ja) * 2010-01-15 2011-07-28 Sony Corp 表示装置およびその駆動方法ならびに電子機器
CN102714023B (zh) 2010-01-20 2016-05-04 株式会社半导体能源研究所 液晶显示设备的驱动方法
WO2011089843A1 (en) * 2010-01-20 2011-07-28 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device
KR20190093706A (ko) 2010-01-24 2019-08-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치와 이의 제조 방법
CN106057162B (zh) 2010-01-24 2019-01-22 株式会社半导体能源研究所 显示装置
KR101814222B1 (ko) * 2010-02-12 2018-01-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 액정 표시 장치 및 전자 장치
KR101798260B1 (ko) 2010-03-12 2017-11-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치
KR101831147B1 (ko) 2010-04-28 2018-02-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 표시 장치 및 그 구동 방법
US9052902B2 (en) * 2010-09-24 2015-06-09 Intel Corporation Techniques to transmit commands to a target device to reduce power consumption
WO2013075369A1 (zh) * 2011-11-25 2013-05-30 深圳市华星光电技术有限公司 液晶显示器及其驱动方法
CN102508374A (zh) * 2011-11-25 2012-06-20 深圳市华星光电技术有限公司 液晶显示器及其驱动方法
KR20210078571A (ko) 2012-03-13 2021-06-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 발광 장치 및 그 구동 방법
KR102059501B1 (ko) 2012-08-22 2019-12-27 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102072781B1 (ko) * 2012-09-24 2020-02-04 삼성디스플레이 주식회사 표시 장치의 구동 방법 및 표시 장치의 구동 장치
WO2014208130A1 (ja) * 2013-06-27 2014-12-31 シャープ株式会社 液晶表示装置
US9806098B2 (en) 2013-12-10 2017-10-31 Semiconductor Energy Laboratory Co., Ltd. Light-emitting device
US20170148399A1 (en) * 2014-04-17 2017-05-25 Pricer Ab Scanning method for a display device
TWI533273B (zh) * 2014-10-24 2016-05-11 友達光電股份有限公司 電力管理方法與電力管理裝置
US9830849B2 (en) 2015-02-09 2017-11-28 Apple Inc. Entry controlled inversion imbalance compensation
US10262616B2 (en) 2015-07-24 2019-04-16 Sharp Kabushiki Kaisha Display device and drive method therefor
CN105096873B (zh) * 2015-08-12 2017-07-11 京东方科技集团股份有限公司 一种图像显示方法及液晶显示器
CN105096898B (zh) * 2015-09-21 2017-10-10 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置
CN105047176B (zh) * 2015-09-21 2018-01-09 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置
KR102617041B1 (ko) 2015-12-28 2023-12-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 장치, 텔레비전 시스템, 및 전자 기기
JP6906978B2 (ja) 2016-02-25 2021-07-21 株式会社半導体エネルギー研究所 半導体装置、半導体ウェハ、および電子機器
US10916218B2 (en) * 2016-06-30 2021-02-09 Lg Display Co., Ltd. Organic light emitting diode display
CN108628562A (zh) * 2017-03-23 2018-10-09 中科创达软件股份有限公司 一种屏幕刷新方法及系统
US11030942B2 (en) 2017-10-13 2021-06-08 Jasper Display Corporation Backplane adaptable to drive emissive pixel arrays of differing pitches
CN107610646B (zh) 2017-10-31 2019-07-26 云谷(固安)科技有限公司 一种显示屏、像素驱动方法和显示装置
CN108648713A (zh) * 2018-06-29 2018-10-12 上海天马微电子有限公司 一种图像显示方法、液晶显示器及显示装置
US11710445B2 (en) 2019-01-24 2023-07-25 Google Llc Backplane configurations and operations
US11637219B2 (en) 2019-04-12 2023-04-25 Google Llc Monolithic integration of different light emitting structures on a same substrate
US11238782B2 (en) 2019-06-28 2022-02-01 Jasper Display Corp. Backplane for an array of emissive elements
US11626062B2 (en) 2020-02-18 2023-04-11 Google Llc System and method for modulating an array of emissive elements
US11538431B2 (en) 2020-06-29 2022-12-27 Google Llc Larger backplane suitable for high speed applications
CN117769738A (zh) 2021-07-14 2024-03-26 谷歌有限责任公司 用于脉冲宽度调制的背板和方法
CN114333729B (zh) * 2021-12-30 2023-03-31 昆山龙腾光电股份有限公司 液晶显示模组及其显示控制电路和方法、液晶显示装置

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56104387A (en) * 1980-01-22 1981-08-20 Citizen Watch Co Ltd Display unit
EP0606929B1 (en) * 1987-11-12 2001-05-30 Canon Kabushiki Kaisha Liquid crystal apparatus
JPH088672B2 (ja) * 1988-12-06 1996-01-29 カシオ計算機株式会社 液晶駆動装置
US5119084A (en) 1988-12-06 1992-06-02 Casio Computer Co., Ltd. Liquid crystal display apparatus
JPH02217893A (ja) 1989-02-18 1990-08-30 Fujitsu Ltd 投写型液晶表示装置
JPH02277386A (ja) * 1989-04-19 1990-11-13 Mitsubishi Electric Corp テレビ画像表示装置
JPH088674B2 (ja) * 1989-07-11 1996-01-29 シャープ株式会社 表示装置
JPH0385591A (ja) 1989-08-30 1991-04-10 Matsushita Electric Ind Co Ltd マトリックス表示パネルの駆動装置
JPH04120591A (ja) 1990-09-11 1992-04-21 Oki Electric Ind Co Ltd 液晶表示装置
KR940008180B1 (ko) 1990-12-27 1994-09-07 가부시끼가이샤 한도다이 에네르기 겐꾸쇼 액정 전기 광학 장치 및 그 구동 방법
US5170246A (en) * 1991-03-28 1992-12-08 Abekas Video Systems, Inc. Video processing system having improved synchronization
JPH04301680A (ja) 1991-03-28 1992-10-26 Sharp Corp 液晶ディスプレイの出力補正回路
JP2746486B2 (ja) 1991-08-20 1998-05-06 シャープ株式会社 強誘電性液晶素子
JP2775040B2 (ja) * 1991-10-29 1998-07-09 株式会社 半導体エネルギー研究所 電気光学表示装置およびその駆動方法
JPH05323951A (ja) 1992-05-27 1993-12-07 Fujitsu Ltd 自然画と文字の表示方式
JPH07134572A (ja) * 1993-11-11 1995-05-23 Nec Corp アクティブマトリクス型液晶表示装置の駆動回路
US5844538A (en) * 1993-12-28 1998-12-01 Sharp Kabushiki Kaisha Active matrix-type image display apparatus controlling writing of display data with respect to picture elements
JP3476241B2 (ja) 1994-02-25 2003-12-10 株式会社半導体エネルギー研究所 アクティブマトリクス型表示装置の表示方法
JP3622270B2 (ja) * 1995-06-16 2005-02-23 セイコーエプソン株式会社 映像信号処理装置、情報処理システム及び映像信号処理方法
US5917461A (en) * 1996-04-26 1999-06-29 Matsushita Electric Industrial Co., Ltd. Video adapter and digital image display apparatus

Also Published As

Publication number Publication date
KR100319221B1 (ko) 2002-01-05
US5767832A (en) 1998-06-16
CN1199443C (zh) 2005-04-27
CN1770251A (zh) 2006-05-10
CN1404306A (zh) 2003-03-19
JPH07239463A (ja) 1995-09-12
US20020024489A1 (en) 2002-02-28
KR100294164B1 (ko) 2001-09-17
US6614418B2 (en) 2003-09-02
CN1229770C (zh) 2005-11-30
CN100492484C (zh) 2009-05-27
TW270196B (ja) 1996-02-11
US6310600B1 (en) 2001-10-30
KR950034023A (ko) 1995-12-26
CN1404027A (zh) 2003-03-19
CN1124586C (zh) 2003-10-15
CN1116756A (zh) 1996-02-14

Similar Documents

Publication Publication Date Title
JP3476241B2 (ja) アクティブマトリクス型表示装置の表示方法
JP2833546B2 (ja) 液晶表示装置
KR100748840B1 (ko) 액정표시장치와 그 구동방법
US7148885B2 (en) Display device and method for driving the same
US7623107B2 (en) Display devices and driving method therefor
US5412397A (en) Driving circuit for a matrix type display device
JPH10197894A (ja) 液晶表示装置及び液晶表示装置の駆動方法
US7525527B2 (en) Method for driving a liquid crystal display device
JP3891008B2 (ja) 表示装置及び情報機器
JP3305931B2 (ja) 液晶表示装置
JPH11259053A (ja) 液晶表示装置
JPH04204628A (ja) 液晶表示装置
US7154462B2 (en) Method and apparatus for driving liquid crystal display
JP3056631B2 (ja) 液晶表示装置
JP3632957B2 (ja) アクティブマトリクス型表示装置
JPH0854601A (ja) アクティブマトリクス型液晶表示装置
JP2002014320A (ja) 液晶表示装置の駆動方法
JP2003131265A (ja) 液晶表示装置の駆動方法
JP3532703B2 (ja) 液晶表示装置およびその駆動方法
JPS6363094A (ja) 表示装置
JPH1090649A (ja) 液晶表示装置の駆動方式
JP2727131B2 (ja) アクティブマトリクス液晶素子の駆動法
JPS63249896A (ja) 液晶表示装置
JPH09211423A (ja) アクティブマトリクス液晶ディスプレイの駆動方法
WO2007010482A2 (en) Display devices and driving method therefor

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080926

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090926

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100926

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110926

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110926

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120926

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120926

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130926

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees