CN115910160A - 具有很细节距的三维nor存储器阵列:装置和方法 - Google Patents
具有很细节距的三维nor存储器阵列:装置和方法 Download PDFInfo
- Publication number
- CN115910160A CN115910160A CN202211141679.7A CN202211141679A CN115910160A CN 115910160 A CN115910160 A CN 115910160A CN 202211141679 A CN202211141679 A CN 202211141679A CN 115910160 A CN115910160 A CN 115910160A
- Authority
- CN
- China
- Prior art keywords
- conductors
- layer
- conductor
- data storage
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000015654 memory Effects 0.000 title claims abstract description 115
- 238000000034 method Methods 0.000 title claims abstract description 32
- 238000003491 array Methods 0.000 title description 4
- 239000004020 conductor Substances 0.000 claims description 158
- 239000004065 semiconductor Substances 0.000 claims description 53
- 238000003860 storage Methods 0.000 claims description 25
- 238000005530 etching Methods 0.000 claims description 24
- 230000008569 process Effects 0.000 claims description 22
- 239000000463 material Substances 0.000 claims description 18
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 17
- 229920005591 polysilicon Polymers 0.000 claims description 17
- 239000000758 substrate Substances 0.000 claims description 15
- 229910052721 tungsten Inorganic materials 0.000 claims description 12
- 239000010937 tungsten Substances 0.000 claims description 12
- 238000000151 deposition Methods 0.000 claims description 8
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 6
- 230000015572 biosynthetic process Effects 0.000 claims description 6
- 229910052715 tantalum Inorganic materials 0.000 claims description 6
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 claims description 6
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 6
- -1 tungsten nitride Chemical class 0.000 claims description 6
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 5
- 229910017052 cobalt Inorganic materials 0.000 claims description 5
- 239000010941 cobalt Substances 0.000 claims description 5
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 5
- 239000010409 thin film Substances 0.000 claims description 5
- 239000010936 titanium Substances 0.000 claims description 5
- 229910052719 titanium Inorganic materials 0.000 claims description 5
- 229910021332 silicide Inorganic materials 0.000 claims description 4
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 4
- 238000013500 data storage Methods 0.000 claims 39
- 239000011232 storage material Substances 0.000 claims 22
- 238000000059 patterning Methods 0.000 claims 2
- 239000000203 mixture Substances 0.000 claims 1
- 238000002955 isolation Methods 0.000 abstract description 10
- 230000004888 barrier function Effects 0.000 abstract description 4
- 239000010410 layer Substances 0.000 description 135
- 229910052751 metal Inorganic materials 0.000 description 15
- 239000002184 metal Substances 0.000 description 15
- 239000003989 dielectric material Substances 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 7
- 238000000926 separation method Methods 0.000 description 6
- 101000869517 Homo sapiens Phosphatidylinositol-3-phosphatase SAC1 Proteins 0.000 description 5
- 102100032286 Phosphatidylinositol-3-phosphatase SAC1 Human genes 0.000 description 5
- 239000010408 film Substances 0.000 description 5
- 229910052581 Si3N4 Inorganic materials 0.000 description 4
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 4
- 239000011800 void material Substances 0.000 description 4
- 229910004298 SiO 2 Inorganic materials 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 3
- 230000001681 protective effect Effects 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 230000003071 parasitic effect Effects 0.000 description 2
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 2
- BGTBFNDXYDYBEY-FNORWQNLSA-N 4-(2,6,6-Trimethylcyclohex-1-enyl)but-2-en-4-one Chemical compound C\C=C\C(=O)C1=C(C)CCCC1(C)C BGTBFNDXYDYBEY-FNORWQNLSA-N 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000005253 cladding Methods 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000007774 longterm Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229910021426 porous silicon Inorganic materials 0.000 description 1
- 230000008092 positive effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/792—Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76837—Filling up the space between adjacent conductive structures; Gap-filling properties of dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/401—Multistep manufacturing processes
- H01L29/4011—Multistep manufacturing processes for data storage electrodes
- H01L29/40117—Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
一种易于制造用于具有20nm或更小的特征尺寸或具有大数目的存储器层的存储器单元的高深宽比三维存储器结构的方法。本发明还提供了沿着有源条带的相同或相对侧的相邻存储器单元之间的改善的隔离。通过在沿着有源条带的相同侧的相邻存储器单元之间引入强电介质屏障膜并通过使有源条带的相对侧的存储器单元交错来提供改善的隔离。
Description
本申请是申请号为201880090142.8、国际申请日为2018年12月21日、申请人为日升存储公司、发明名称为“具有很细节距的三维NOR存储器阵列:装置和方法”的发明专利申请的分案申请。
技术领域
本发明涉及一种非易失性NOR型存储器串。特别地,本发明涉及一种三维存储器阵列的架构,其允许形成最小或亚最小节距垂直导体,而不要求涉及高深宽比的蚀刻。
背景技术
在高密度三维存储器结构中(诸如非临时申请或临时申请中描述的),期望使存储器单元尽可能小—从而提高存储器单元密度—同时保持高制造良率。随着每个存储器单元的尺寸缩小,特征的深宽比(例如,沟槽的深度除以其水平蚀刻的间隙尺寸)增大。在沟槽的示例中,在蚀刻的层的总厚度保持不变的情况下,沟槽深宽比随着特征尺寸减小而增大。增大存储器单元密度的替代方法是在垂直方向上提供更多层存储器单元。在不改变蚀刻工艺的情况下,该替代方法必然地增大沟槽深宽比。在当前技术水平下,当沟槽深宽比超出大约50时,沟槽的蚀刻变得不可靠地困难或过分地昂贵。
发明内容
本发明提供了一种制造存储器结构的方法,存储器结构具有小特征尺寸(例如,20nm或更小,在当前技术下),或在存储器结构中具有8或更多层存储器单元。本发明还提供了沿着存储器结构中的有源条带的相同或相对侧相邻的存储器单元之间的改善的隔离。通过在沿着有源条带的相同侧相邻的存储器单元之间引入强电介质屏障膜,并且通过使有源条带的相对侧的存储器单元交错,而提供改善的隔离。(在本详细说明书中,术语“有源条带”是指水平、长形的存储器结构的形成存储器单元的串的沟道区和公共源极和漏极区的部分)。
根据本发明的另一实施例,沿着局部字线的相同和相对侧的相邻存储器单元之间的改善的隔离堆叠在具有水平局部字线的垂直NOR串型存储器结构中。通过在沿着局部字线的相同侧的相邻的存储器单元之间引入强电介质屏障膜,并且通过使局部字线的相对侧的存储器单元交错,而提供改善的隔离。
本发明在结合附图考虑以下详细说明书后更好地理解。
附图说明
图1示出了,根据本发明的一个实施例的在存储器阵列的支持电路(例如,感测放大器、地址解码器、输入和输出电路)已经形成在半导体衬底5(未明确地示出)上之后,形成三维NOR型存储器阵列50(未示出)的全局互连导体10的初始步骤。
图2图示了在制造三维NOR型存储器阵列50中的中间步骤中形成的有源堆叠体;有源堆叠体100由八个有源条带构成,包含有源条带255,其在左侧放大以更加清晰。
图3示出了根据本发明的一个实施例的在电荷俘获材料240和P+半导体层250已经沉积并处理之后的图2的存储器结构50。
图4示出了在电荷俘获材料240和P+半导体层250被图案化和蚀刻,从而在三维NOR型存储器阵列50中形成第一组存储器单元之后的图3的存储器结构50,P+半导体层250提供第一组垂直局部字线导体275。
图5示出了根据本发明的一个实施例的在第二电荷俘获层270共形地沉积到图4的存储器结构50的相邻局部字线275之间的沟槽295的侧壁上,然后沉积形成第二组局部字线导体280的第二层P+半导体材料之后的图4的存储器结构50。
图6示出了根据本发明的一个实施例的在存储器结构上方形成第二组全局字线(标记为全局字线290)和对应的通孔(例如,通孔300)以连接到局部字线280之后的图5的存储器结构50。
图7A和图7B示出了根据本发明的第二实施例的存储器结构50,其中第一组局部字线和第二组局部字线相继形成,两组字线在材料和维度上实质上相同。
为了便于在图间交叉引用,相同元件分配相同的附图标记。
具体实施方式
本发明改善了存储器结构(例如,三维NOR型存储器阵列)中的存储器单元密度和它们的制造工艺,诸如通过以上引用并入的非临时申请和临时申请中所描述。本发明改善了例如非临时申请III中结合其中附图所描述的三维NOR型存储器阵列及其制造工艺。
图1示出了根据本发明的一个实施例的在存储器阵列的支持电路(例如,感测放大器、地址解码器、输入和输出电路)已经形成在半导体衬底5(未明确地示出)中之后的形成三维NOR型存储器阵列50的初始步骤。如图1中所示,半导体衬底5之上形成层间电介质(ILD)层25。相互彼此电隔离的一组导体(例如,导体10)然后形成在ILD层25之上。由于导体10意图在正在形成的三维NOR型存储器阵列50中连接存储器单元的局部字线,导体10本文中称为“全局字线”10。(当然,在适当情况下,除提供对存储器单元的局部字线的连接之外,导体10还可以总体上充当存储器结构50的互连导体)。全局字线10各自由通孔或埋置接触体连接到半导体衬底5中的适当电路,使得可以从半导体衬底5中的电路供给存储器单元操作(例如,编程、擦除、编程抑制、读取)的适当电压。全局字线10可以使用任意适当技术制造,例如,使用导电材料(诸如一层或多层金属(例如,Ti/TiN/W)或P+多晶硅)的减量法金属工艺或大马士革(damascene)金属工艺。
之后,下一ILD层233(未示出)形成为覆盖全局字线10。之后,例如以常规方式形成(例如,通过在ILD层233中进行蚀刻和导体沉积)穿过ILD层233的通孔20。提供通孔20,以将正在形成的3-D NOR存储器阵列50中的局部字线连接到全局字线10。通孔20可以由与全局字线10相同的导电材料(即,一层或多层金属(例如,Ti/TiN/W)或P+多晶硅)形成。任何过量的导电材料可以通过任意适当方法(例如,CMP)被从ILD层233的顶表面移除,仅在蚀刻的通孔中留下导电材料。
图2示出了在已经形成若干有源堆叠体(例如,有源堆叠体100)之后形成3-D NOR型存储器阵列50中的中间步骤。通过将深沟槽235蚀刻到连续地沉积在图1的ILD层233之上的半导体和绝缘材料的层中来形成有源堆叠体,使用非临时申请I中结合其附图和它们所附描述讨论的这样的制造工艺。在图2中,有源堆叠体由代表性有源堆叠体100示出,有源堆叠体100中的代表性有源条带255在左侧放大以更加清晰。
如图2所示,有源条带255包含N+半导体层130和140(例如,硅或多晶硅),它们分别提供为相邻于金属层110和120,金属层110和120设置为减小N+半导体层130和140中的电阻。提供电介质包覆层150、160、170和180以电绝缘金属层110和120,从而避免任何意外的短路。N+半导体层130和140与它们相应的金属层110和120沿着有源条带255一起形成正在形成的存储器单元的串中的公共源极子层和公共漏极子层。在N+半导体层130与140之间在有源条带255的相对侧上形成沟道半导体层190和200。在此实施例中,通过填充部分移除牺牲层(“SAC1”)所得的腔而形成沟道半导体层190和200。实际上,剩余SAC1层在图2中示出为SAC1层210,在沟道半导体层190与200之间。(在替代实施例中,SAC1层210可以随后被完全移除,从而得到现在SAC1层210所示的空间中的空气或真空空隙;替代地,可以允许沟道层190和200合并在一起以填充之前由SAC1层占据的空间)。
有源堆叠体100中的相邻有源条带由电介质层彼此绝缘,如图2中由代表性电介质层220所示。此外,在蚀刻有源堆叠体之间的沟槽235之前提供硬掩膜层230。硬掩膜层230稳定通过蚀刻形成的后续的有源堆叠体。使用这样的硬掩膜层230且还包含使用撑杆(strut)(图2中未示出)来稳定高深宽比结构在非临时申请III中公开。在该示例中,每个有源条带可以具有15nm至50nm的宽度(沿着第三方向,如图2中所示),并且每层硬掩膜230可以支持形成每个有源堆叠体中的上下叠置的8或更多个有源条带。如非临时申请V中所公开,NOR型存储器阵列可以构建为“分段堆叠体”(即,每次形成8层有源条带的堆叠体)。使用分段堆叠体方案,制造工艺步骤可以重复许多次以形成具有16、24、32、48、64…层有源条带的存储器阵列。
在一个实施例中,N+半导体层130和140、金属层110和120、沟道半导体层190和200和电介质层220可以各自为约180nm厚,使得有源堆叠体100中的8个有源条带与50-nm硬掩膜层230一起升到1490nm或更高的总高度。在45nm宽局部字线275和相邻局部字线之间45nm空隙或沟槽的情况下,蚀刻的沟槽的深宽比为33:1。如果有源堆叠体100具有12层有源条带,则沟槽深宽比达到49:1。
之后,在相邻有源堆叠体之间的每个沟槽的侧壁和底部之上共形地提供电荷俘获层240(参见例如图3,在插图处),其可以是SiO2-SiN-SiO2三层(即,氧化物-氮化物-氧化物或“ONO”层)。ONO层的电荷俘获功能对本领域普通技术人员已知。
电荷俘获层240可以由例如小于3nm至6nm的SiO2(或能带隙设计的电介质夹层)、6nm的SiN和6nm的SiO2(或具有高介电常数的电介质膜,诸如Al2O3膜)构成。在沉积电荷俘获层240之后,还可以共形地沉积3-nm厚的保护性多晶硅层。电荷俘获层240和保护性多晶硅层在每个沟槽的底部的部分然后可以被移除以暴露通孔20,从而允许全局字线10与接下来要形成的局部字线之间的后续连接。虽然该蚀刻的深宽比大于100,仅移除每个沟槽的底部的约20nm厚层的电荷俘获层240和保护性多晶硅层250。该蚀刻之后,沉积P+半导体层250(例如,硅或多晶硅)以填充剩余暴露的沟槽235。图3示出了根据本发明的一个实施例的在电荷俘获材料240和P+半导体层250已经沉积和加工之后的图2的存储器结构50。P+半导体层250可以被金属导体(例如,钛氮化物、钛、钽氮化物、钽、钨氮化物、钨或具有相对于SiO2的适当金属功函数的另一折射性金属)替代。
由ONO三层(示出为例如图4中的隧穿氧化物242、储存氮化物244、阻挡氧化物246)构成的电荷俘获层240可以为近似15nm厚(沿着第三方向测量)。电荷俘获层240和P+半导体层250然后被图案化并蚀刻(包含移除不被局部字线275保护的空间中的任何残留的ONO三层),以形成三维NOR型存储器阵列中的第一组存储器单元,蚀刻后P+半导体层275提供第一组垂直局部字线,如图4所示。所得的相邻的第一组的局部字线275之间的分离(图4中指示为竖井295)允许第二组垂直局部字线280及与它们相关联的电荷俘获层270(图5)在其中形成。在当前示例中,每个竖井的宽度(沿着第二方向)可以为近似75nm(即,局部字线的45-nm宽度加上局部字线280每侧上的ONO三层270的15nm厚度)。蚀刻75nm宽的沟槽的深宽比为近似1490/75=20:1,其与之前没有图4和图5的结构的情况下的33:1相比显著更宽松。但是,局部字线节距(即,线宽度加上线到线间距)从(45+45)=90nm的标准节距缩小到(45+45+(2*l5))/2=60nm,这是标准节距的三分之一的缩小。尽管沿着每个有源堆叠体的相对侧的局部字线275在图4和图5中示出为在横向于有源条带的长度(即,沿着第三方向)的水平方向上对齐,但它们还可以以交错方式提供,诸如非临时申请IV所教导。在交错的配置中,有源条带的相对侧上的相邻存储器单元定位更加分开,以降低寄生编程干扰。
在第一组局部字线中的相邻局部字线之间蚀刻竖井295之后,电荷俘获材料(例如,图5的电荷俘获层270,其可以为ONO三层,包含标记为272、274和276的层)的第二沉积被挨着第一组局部字线275中的每一个共形地沉积到竖井295中的每一个的侧壁上。在形成电荷俘获层270之后,沉积P+半导体材料的第二层以形成第二组局部字线(标记为图5中的局部字线280)。电荷俘获层270和局部字线280的部分然后被从存储器结构的顶部移除,从而完成第二组存储器单元。所得结构在图5的放大区域A1中示出,其清楚示出了从第一组(即,字线275)和第二组(即,字线280)交替的字线,各自彼此分开ONO电荷俘获层270的厚度。
在形成局部字线280之前沉积第二P+半导体层之前,电荷俘获层270在沟槽的底部的部分可以通过各向异性蚀刻移除以暴露存储器结构下方的通孔20,以将字线280连接到全局字线10(参见图1的全局字线10)。然而,如以下所讨论,如果第二组全局字线(例如,图6的全局字线290)提供在存储器结构上方,电荷俘获层270在沟槽的底部的部分不需要被移除。较高密度存储器结构可以通过在存储器结构50的顶部和下方提供全局字线而实现。如图6所示,来自顶部的全局字线290可以使用通孔300来接触有源条带的一侧上的局部字线,而存储器结构50下方的全局字线可以使用通孔20来接触有源条带的相对侧上的局部字线。替代地,第一组(即,局部字线275)和第二组(即,局部字线280)两者可以从顶部(即,导体290)由全局字线接触或两者可以通过适当地蚀刻的通孔从底部(即,导体10)进行接触。当然,在适当情况下,除提供去往局部字线280的连接之外,全局字线290还可以总体上充当存储器结构50的互连导体。
在两个相继的沉积中沉积电荷俘获层240和270具有重要的积极效果,第一和第二组的电荷俘获层是分开的ONO三层。图5示出了与第一组局部字线相关联的ONO三层(即,层242、244和246)和与第二组局部字线相关联的ONO三层(即,层272、274和276)之间的不连续。该不连续提供强电介质屏障膜(诸如由阻挡氧化物层272提供),从而实质上消除不合期望的相邻存储器单元之间的俘获的电荷(即,与第一组局部字线相关联的硅氮化物层244和与第二组局部字线相关联的硅氮化物层274之间的俘获的电荷)的侧向传导。
尽管电荷俘获层240和270通常沉积为复制尽可能接近它们的电学特性,在本发明的一些实施例中,电荷俘获层240和电荷俘获层270可以以完全不同的电学特性沉积。例如,电荷俘获层240可以被最优化以具有最大长期数据保留,尽管电荷俘获层270可以分开地优化,以提供更快的编程/擦除/读取操作。在该布置中,与电荷俘获层270相关联的存储器单元可以用作具有更高写入/擦除循环耐久性特性(以较短数据保留时间为代价)的缓存存储器。在本发明的一些实施例中,第一组和第二组存储器单元不需要各自包含存储器结构中的存储器单元的总数的一半。
图7A和图7B中图示了本发明的第二实施例。在本第二实施例中,不是局部字线275和与它们相关联的电荷俘获层240(参见例如图4),而是局部字线280和与它们相关联的电荷俘获层270被使用,使得第一组和第二组局部字线两者具有实质上相同的结构,诸如上述第二组局部字线的结构。
根据该第二实施例,在形成有源堆叠体(例如,有源堆叠体100)之后,如图2中所示,通过沉积牺牲材料(例如,快速蚀刻电介质材料,诸如多孔SiO2)填充沟槽235。该牺牲材料然后被图案化并部分地蚀刻,以形成牺牲材料的岛400,如图7A中附图标记400所指示,在插图处)。每个岛和与其相邻的岛由竖井彼此分开(在图7A中示出为由电荷俘获层270和局部字线280填充,如接下来所讨论)。岛400中的每一个具有沿着第二方向的预定长度,其实质上与沟槽235中的每一个中的岛400中的相邻岛之间的分离相同。该分离足以容纳局部字线的宽度(例如,图5的局部字线280之一的宽度)加上电荷俘获层(例如,图5的电荷俘获层270)的两倍厚度,以沿着第二方向容纳局部字线两侧上的电荷俘获层。
接下来,电荷俘获层共形地沉积在形成岛400时生成的竖井的侧壁和底部之上,在每个竖井内留下空隙,其可以然后被导电材料填充。可以实质上由图5的电荷俘获层270的相同材料(例如,具有分别的成分层272、274和276的氧化物-氮化物-氧化物三层)提供电荷俘获层。为简化参考,该电荷俘获层在图7A中也标记为270。相似地,填充每个竖井中的空隙的导电材料可以由形成图5的局部字线280的相同导电材料提供。再次地,为简化参考,该导电材料,其形成各自由电荷俘获层270围绕的一组导电柱;导电柱也称为局部字线280。导电材料可以选自包含以下各项的组:钛、钛氮化物、钽氮化物、钽、钨氮化物、钨、钴、重掺杂P+或N+多晶硅,或另一折射性金属。导电材料然后通过CMP或受控蚀刻被从有源堆叠体的顶表面移除。
图7A的导电柱280和它们的周围的电荷俘获层270然后被施加掩模以保护它们免受接下来的蚀刻步骤,蚀刻步骤移除岛400,从而生成第二组竖井。(导电柱280和其围绕的电荷俘获层270后文中分别称为“第一组局部字线”和“第一电荷俘获层”)。第二电荷俘获层然后共形地沉积在该第二组竖井中的每一个的侧壁和底部之上,在中央留下空隙,其被导电材料的柱填充,从而分别形成第二组局部字线和第二电荷俘获层。(该第二组局部字线和它们的周围的第二电荷俘获层可以分别由与第一组局部字线和第一电荷层相同材料提供)。实质上相同的字线,在来自第一组的局部字线与来自第二组局部字线的局部字线之间交错,如图7B所示。将第一组和第二组局部字线连接到全局字线10(即,在存储器结构下方的一组全局字线;参见例如图1)和全局字线290(即,在存储器结构上方的一组全局字线;参见例如图6)的其余工艺步骤在以上描述的第一实施例的对应的步骤之后。
第一实施例(图5)和第二实施例(图7B)有与现有技术相同的、比现有技术更有利的蚀刻深宽比。两个实施例有相邻局部字线之间的有利的物理分离。尽管两个实施例的这些每单元面积度量小于现有技术,但第二实施例的每单元面积度量大于第一实施例的每单元面积度量,因为第二实施例的相邻局部字线之间的分离包含两个背对背电荷俘获层(例如,在一个示例中,2乘以15nm),而第一实施例中的对应的分离仅包含单个这样的电荷俘获层(即,在相同示例中,15nm)。然而,第二实施例具有相对于第一实施例的某些补偿优点。首先,第二实施例中的相邻局部字线和与它们相关联的电荷俘获层在构造上实质上相同,因此相邻局部字线的物理特性可以彼此更好地追踪。第二,第一实施例要求蚀刻导电材料275在其沟槽的深度一直向下,当导电材料275包含折射性金属时这可能是有挑战的。第一实施例还要求在已经移除导电材料275的区域内沿着沟槽的侧壁蚀刻净电荷俘获层242、244和246。在第二实施例中限定第一组和第二组字线不要求这些蚀刻步骤,因为在第二实施例中每组字线中的柱的宽度是由岛的长度和电荷俘获层的厚度预定的。
虽然本发明的两步形成局部字线与非临时申请和临时申请中所讨论的工艺相比要求更多数目的工艺步骤,但本发明提供缩小硅面积存储器阵列,从成本的角度,其不止于补偿了附加要求的工艺步骤。
本发明允许形成多层有源堆叠体,其为几微米高,要求低电阻率导体以在存储器单元与有源堆叠体的顶部处的全局字线与有源堆叠体之下的衬底中的逻辑电路之间连接。因为本发明的第一组或第二组局部字线沿着垂直于衬底的平坦表面的垂直方向行进,这些局部字线可以适配为更总体上充当在有源堆叠体上方行进的一个或多个导电层之间的高互连和在有源堆叠体的底部与衬底之间行进的一个或多个导电层。
高互连可以形成在存储器阵列内的、虚设有源堆叠体内的,或高绝缘层(例如,图7A的牺牲电介质材料400)内的有源条带之间的沟槽中,高绝缘层形成为相邻于有源堆叠体且给定与有源堆叠体实质上相同的高度。虚设有源堆叠体自身不起电气作用,仅充当隔离介质以支承高互连,其被图案化为通孔开口的紧密间隔的行和列的矩阵(即,蚀刻穿过到虚设有源堆叠体的底部的深孔)。在第二实施例中,可以例如与蚀刻第二组沟槽同时蚀刻通孔开口,从而第一电荷俘获层(例如,ONO三层)可以作为壁绝缘体共形地沉积在通孔开口的侧壁上。通过孔的底部处沉积的第一电荷俘获层与其下的隔离电介质层一起可以被施加掩模并由各向异性蚀刻移除,以暴露下方任意要求的接触通孔用于后续电连接。
然后可以用导电材料(例如,钛、钛氮化物、钽氮化物、钽、钨氮化物、钨、钴或另一金属导体,诸如折射性金属或硅化物)填充通过孔。有源堆叠体的顶表面上的过量导电材料可以通过CMP或通过受控蚀刻(当大马士革样工艺被用于隔离单独的导体时)移除。隔离电介质层然后沉积在顶表面上,并且穿过该隔离电介质层的通孔可以被图案化并蚀刻以在需要顶部到底部导体路径处下方暴露填充的通过孔中的导电材料。
作为进一步改善,围绕每个高互连的电荷俘获层可以用于机械支承和保护高互连的导电材料,允许互连之间的牺牲电介质材料被移除以生成气隙隔离,从而显著地降低相邻高互连之间的寄生电容耦合。当在牺牲电介质材料与电荷俘获层之间具有不同蚀刻选择性的蚀刻剂可用时,可以实现在不蚀刻电荷俘获层的情况下移除牺牲电介质材料。例如,当牺牲电介质材料是多孔硅氧化物且电荷俘获层包含硅氮化物时,HF可以是适当的化学蚀刻剂,因为其移除牺牲氧化物而留下基本上完整的硅氮化物。以此方式,即使当高互连朝向相邻高互连倾斜时,高互连也由它们充当包覆的相应的电荷俘获层彼此电绝缘。
提供连续组的并排局部字线(因此,连续组的薄膜储存晶体管)还可以适用于三维垂直薄膜晶体管存储器串,诸如关于非临时申请II所讨论。例如,非临时申请II的附图各自公开了薄膜储存晶体管的垂直NOR串(例如,具有作为公共局部位线的N+多晶硅654的垂直NOR串,作为左和右公共沟道的P多晶硅层656,以及作为公共局部源极线的N+多晶硅655)。这样的垂直NOR串可以在根据本发明的连续操作中形成。首先,垂直NOR串的每个交错行可以形成在第一组沟槽(例如,相邻字线623p-R与623p-L之间的沟槽)中。然后,垂直NOR串的其他交替行然后形成在已经形成在垂直NOR串的行之间的间隔中。与第一组和第二组垂直NOR串相关联的电荷俘获层不需要相同。以此方式,不同组的垂直NOR串可以具有完全不同的储存特性。
提供以上详细描述以说明本发明的特定实施例,而无意于进行限制。在本发明范围内的多种变化和修改是可能的。本发明在所附权利要求中提出。
Claims (36)
1.一种与第一导体和第二导体相关联的NOR存储器串,包括共享公共漏极区和公共源极区的第一储存晶体管和第二储存晶体管,所述第一导体用作所述第一储存晶体管的栅电极,并且所述第二导体用作所述第二储存晶体管的栅电极,每个储存晶体管具有沟道区和提供在其栅电极和其沟道区之间的数据储存层,其中以下条件中的至少一个适用:(i)所述第一导体和所述第二导体具有不同的成分,(ii)所述第一储存晶体管的数据储存层和所述第二储存晶体管的电荷俘获数据储存层具有不同的成分,并且(iii)所述第一储存晶体管的数据储存层围绕其栅电极并且所述第二储存晶体管的数据储存层不围绕其栅电极。
2.如权利要求1所述的NOR存储器串,其中所述第一导体与所述第二储存晶体管的数据储存层的一部分相邻。
3.如权利要求1所述的NOR存储器串,其中所述第一导体包括由以下各项构成的组:钛、钛氮化物、钽氮化物、钽、钨氮化物、钨、钴、重掺杂p+多晶硅、重掺杂n+多晶硅,以及硅化物。
4.如权利要求1所述的NOR存储器串,其中所述第一储存晶体管的数据储存层包括氧化物-氮化物-氧化物三层。
5.如权利要求1所述的NOR存储器串,所述NOR存储器串由有源条带的材料层形成,其中所述第一储存晶体管和所述第二储存晶体管提供在所述有源条带的相对侧。
6.如权利要求1所述的NOR存储器串,所述NOR存储器串是形成在3维半导体结构中的多个NOR存储器串中的一个,其中所述半导体结构还包括在所述NOR存储器串上方的绝缘层中的第一和第二全局互连导体,其中所述第一导体和所述第二导体分别电连接到所述第一和第二全局互连导体。
7.权利要求1所述的NOR存储器串,所述NOR存储器串是形成在3维半导体结构中的多个NOR存储器串中的一个,其中所述半导体结构还包括第一全局互连导体和第二全局互连导体,所述第一全局互连导体形成在所述NOR存储器串上方的第一绝缘层中,并且第二全局互连导体形成在所述NOR存储器串和所述半导体衬底的平坦表面之间,其中所述第一导体电连接到所述第一全局互连导体并且所述第二导体电连接到所述第二全局互连导体。
8.权利要求7所述的NOR存储器串,其中所述半导体结构还包括形成在所述NOR存储器串和所述半导体衬底的平坦表面之间的第三全局互连导体,并且其中所述第三全局互连导体电连接到所述第一导体。
9.权利要求7所述的NOR存储器串,其中所述半导体衬底包括用于支持存储器操作的电路,并且其中所述第二全局互连导体电连接到所述电路。
10.如权利要求1所述的NOR存储器串,其中所述第一导体和所述第二导体通过所述第二储存晶体管的数据储存层彼此电隔离。
11.一种形成存储器结构的过程,包括:
在半导体衬底的平坦表面上方形成第一和第二多层半导体结构,所述第一和第二多层半导体结构由沟槽彼此分开,所述沟槽具有沿实质上垂直于所述平坦表面的第一方向的深度,所述沟槽具有沿实质上平行于所述平坦表面的第二方向的预定宽度;
在所述沟槽中形成沿所述第一方向延伸的第一组导体,每个导体包括第一导电材料并且每个导体由第一数据储存材料与每个相邻的多层半导体结构隔离,其中每个沟槽内的所述导体以预定距离彼此分开;以及
形成沿所述第一方向延伸的第二组导体,所述第二组导体中的每个导体提供在所述第一组导体的两个相邻导体之间,所述第二组导体中的每个导体包括第二导电材料并且所述第二组导体中的每个导体通过第二数据储存材料与其相邻的多层半导体结构隔离;
其中所述第一组导体或第二组导体中的每个导体以及该导体与所述多层半导体结构中的一个之间的所述第一数据储存材料或第二数据储存材料的一部分形成用于薄膜储存晶体管的栅电极和储存层。
12.如权利要求11所述的过程,其中,对于所述多层半导体结构中的一个多层半导体结构中的多个储存晶体管,所述多层半导体结构提供公共源极区和公共漏极区。
13.如权利要求11所述的过程,其中形成所述第一组导体包括:
在所述沟槽的侧壁上共形地形成所述第一数据储存材料的层,在所述沟槽中留下由所述数据储存材料的层包围的空间;
使用第一导电材料填充所述空间;
对所述空间中的所述第一导电材料进行图案化和蚀刻,以形成所述第一组导体,使得所述第一组导体中相邻的导体沿所述第二方向以所述预定距离分开。
14.如权利要求13所述的过程,其中形成所述第二组导体包括:
在将所述第一组导体中的相邻的每一对分开的所述预定距离内移除所述第一数据储存材料的层;
在所述第一组导体的暴露侧壁上共形地形成所述第二数据储存材料的层,在所述第一组导体中的相邻导体之间留下由所述第二数据储存材料的层围绕的空间;以及
用所述第二导电材料填充由所述第二数据储存材料的层围绕的空间以形成所述第二组导体。
15.如权利要求11所述的过程,其中形成所述第一组导体包括:
沉积牺牲材料以填充所述沟槽;
图案化和蚀刻所述牺牲材料以形成第一组轴,每个轴由所述牺牲材料的剩余部分分开;
在所述轴的侧壁上共形地形成所述第一数据储存材料的层,在每个轴内留下由所述第一数据储存材料的层围绕的空间;以及
用所述第一导电材料填充每个轴中由所述第一数据储存材料的层围绕的空间,以形成所述第一组导体。
16.如权利要求15所述的过程,其中形成所述第二组导体包括:
移除所述牺牲材料的剩余部分以形成第二组轴;
在所述第二组轴的侧壁上共形地形成所述第二数据储存材料的层,在所述第二组轴的每一个内留下由所述第二数据储存材料的层围绕的空间;以及
用所述第二导电材料填充所述第二组轴中的每个轴中的由所述第二数据储存材料的层围绕的空间,以形成所述第二组导体。
17.如权利要求11所述的过程,其中所述第一和第二导电材料中的至少一个选自钛、钛氮化物、钽氮化物、钽、钨氮化物、钨、钴、重掺杂p+多晶硅、重掺杂n+多晶硅,以及硅化物。
18.如权利要求11所述的过程,其中所述第一和第二数据储存层中的至少一个包括氧化物-氮化物-氧化物三层。
19.如权利要求12所述的过程,其中沿着在第三方向上的线在每个多层半导体结构的相对侧上形成的所述导体属于所述第一组导体和所述第二组导体中的不同导体。
20.如权利要求11所述的过程,还包括在所述存储器结构和所述半导体衬底的平坦表面之间的绝缘层中形成全局互连导体的第一系统,并且其中所述过程还包括移除绝缘层的部分且相邻于所述绝缘层移除所述第一数据储存层、或所述第二数据储存层或两者,以暴露全局互连导体的对应部分,以允许连接到第一组导体、第二组导体或两者。
21.如权利要求20所述的过程,还包括在所述存储器结构上方形成全局互连导体的第二系统,使得所述连接允许所述全局互连导体的第一系统电互连到所述全局互连导体的第二系统。
22.如权利要求11所述的过程,其中所述第一组导体各具有沿所述第二方向的第一预定宽度,所述第二组导体各具有沿所述第二方向的第二预定宽度,并且所述第二数据储存层具有沿所述第二方向的第三预定宽度,其中所述第一预定宽度小于所述第三预定宽度的两倍加上所述第二预定宽度。
23.如权利要求11所述的过程,其中所述第一组导体中的每个导体由所述第二数据储存层与所述第二组导体中的至少一个导体电绝缘。
24.如权利要求11所述的过程,还包括在所述多层半导体结构上方提供硬掩模材料,用于在形成所述第一组导体或形成所述第二组导体期间实行的任何蚀刻步骤期间进行保护。
25.一种存储器结构,包括:
位于半导体衬底的平坦表面上方的第一和第二多层半导体结构,由沟槽彼此分开,所述沟槽具有沿实质上垂直于所述平坦表面的第一方向的深度,所述沟槽具有沿实质上平行于所述平坦表面的第二方向的预定宽度;
沿所述第一方向延伸的所述沟槽中的第一组导体,每个导体包括第一导电材料并且每个导体由第一数据储存材料与每个相邻的多层半导体结构隔离,其中每个沟槽内的所述导体以预定距离彼此分开;以及
沿所述第一方向延伸的第二组导体,所述第二组导体中的每个导体提供在所述第一组导体中的两个相邻导体之间,所述第二组导体中的每个导体包括第二导电材料并且所述第二组导体中的每个导体与其相邻的多层半导体结构由第二数据储存材料隔离;
其中所述第一组导体或所述第二组导体中的每个导体以及该导体与所述多层半导体结构中的一个之间的所述第一数据储存材料或第二数据储存材料的一部分形成用于薄膜储存晶体管的栅电极和储存层。
26.如权利要求25所述的存储器结构,其中,对于所述多层半导体结构中的一个中的多个储存晶体管,所述多层半导体结构提供公共源极区和公共漏极区。
27.如权利要求25所述的存储器结构,其中所述第一组导体中的每个导体紧邻所述第二数据储存材料的层的部分,该部分与所述第二组导体中的导体相邻。
28.如权利要求27所述的存储器结构,其中所述第二组导体中的所述导体由所述第二数据储存材料的层围绕。
29.如权利要求28所述的存储器结构,其中所述第一组导体各自包括由所述第一数据储存材料的层围绕的导体。
30.如权利要求29所述的存储器结构,其中所述第二组导体各自包括由所述第二数据储存材料的层围绕的导体。
31.如权利要求25所述的存储器结构,其中所述第一和第二导电材料中的至少一种选自钛、钛氮化物、钽氮化物、钽、钨氮化物、钨、钴、重掺杂p+多晶硅、重掺杂n+多晶硅,以及硅化物。
32.如权利要求25所述的存储器结构,其中所述第一和第二数据储存层中的至少一个包括氧化物-氮化物-氧化物三层。
33.如权利要求25所述的存储器结构,其中沿着线形成在每个有源堆叠体的相对侧上的所述导体属于所述第一组导体和所述第二组导体中的不同导体,所述线沿着第三方向延伸。
34.如权利要求25所述的存储器结构,还包括在所述存储器结构和所述半导体衬底的平坦表面之间的绝缘层中的全局互连导体的第一系统,并且其中移除绝缘层的部分和相邻于所述绝缘层移除第一数据储存层、或第二数据储存层或两者,以暴露全局互连导体的对应部分,以允许连接到所述第一组导体、所述第二组导体或两者。
35.如权利要求34所述的存储器结构,还包括在所述存储器结构上方的全局互连导体的第二系统,使得所述连接允许所述全局互连导体的第一系统电互连到所述全局互连导体的第二系统。
36.如权利要求25所述的存储器结构,其中所述第一组导体中的每个导体由所述第二数据储存层与所述第二组导体中的至少一个导体电绝缘。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201762611205P | 2017-12-28 | 2017-12-28 | |
US62/611,205 | 2017-12-28 | ||
US201862752092P | 2018-10-29 | 2018-10-29 | |
US62/752,092 | 2018-10-29 | ||
CN201880090142.8A CN111742368B (zh) | 2017-12-28 | 2018-12-21 | 具有很细节距的三维nor存储器阵列:装置和方法 |
PCT/US2018/067338 WO2019133534A1 (en) | 2017-12-28 | 2018-12-21 | 3-dimensional nor memory array with very fine pitch: device and method |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201880090142.8A Division CN111742368B (zh) | 2017-12-28 | 2018-12-21 | 具有很细节距的三维nor存储器阵列:装置和方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115910160A true CN115910160A (zh) | 2023-04-04 |
Family
ID=67059851
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211141679.7A Pending CN115910160A (zh) | 2017-12-28 | 2018-12-21 | 具有很细节距的三维nor存储器阵列:装置和方法 |
CN201880090142.8A Active CN111742368B (zh) | 2017-12-28 | 2018-12-21 | 具有很细节距的三维nor存储器阵列:装置和方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201880090142.8A Active CN111742368B (zh) | 2017-12-28 | 2018-12-21 | 具有很细节距的三维nor存储器阵列:装置和方法 |
Country Status (5)
Country | Link |
---|---|
US (4) | US10622377B2 (zh) |
JP (2) | JP7072658B2 (zh) |
KR (2) | KR102457732B1 (zh) |
CN (2) | CN115910160A (zh) |
WO (1) | WO2019133534A1 (zh) |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10121553B2 (en) | 2015-09-30 | 2018-11-06 | Sunrise Memory Corporation | Capacitive-coupled non-volatile thin-film transistor NOR strings in three-dimensional arrays |
US11120884B2 (en) | 2015-09-30 | 2021-09-14 | Sunrise Memory Corporation | Implementing logic function and generating analog signals using NOR memory strings |
US9842651B2 (en) | 2015-11-25 | 2017-12-12 | Sunrise Memory Corporation | Three-dimensional vertical NOR flash thin film transistor strings |
US9892800B2 (en) | 2015-09-30 | 2018-02-13 | Sunrise Memory Corporation | Multi-gate NOR flash thin-film transistor strings arranged in stacked horizontal active strips with vertical control gates |
US10692874B2 (en) | 2017-06-20 | 2020-06-23 | Sunrise Memory Corporation | 3-dimensional NOR string arrays in segmented stacks |
US10608008B2 (en) * | 2017-06-20 | 2020-03-31 | Sunrise Memory Corporation | 3-dimensional nor strings with segmented shared source regions |
JP7203054B2 (ja) * | 2017-06-20 | 2023-01-12 | サンライズ メモリー コーポレイション | 3次元nor型メモリアレイアーキテクチャ及びその製造方法 |
US10896916B2 (en) | 2017-11-17 | 2021-01-19 | Sunrise Memory Corporation | Reverse memory cell |
WO2019133534A1 (en) | 2017-12-28 | 2019-07-04 | Sunrise Memory Corporation | 3-dimensional nor memory array with very fine pitch: device and method |
US10475812B2 (en) | 2018-02-02 | 2019-11-12 | Sunrise Memory Corporation | Three-dimensional vertical NOR flash thin-film transistor strings |
US10741581B2 (en) | 2018-07-12 | 2020-08-11 | Sunrise Memory Corporation | Fabrication method for a 3-dimensional NOR memory array |
US11751391B2 (en) | 2018-07-12 | 2023-09-05 | Sunrise Memory Corporation | Methods for fabricating a 3-dimensional memory structure of nor memory strings |
TWI713195B (zh) | 2018-09-24 | 2020-12-11 | 美商森恩萊斯記憶體公司 | 三維nor記憶電路製程中之晶圓接合及其形成之積體電路 |
WO2020118301A1 (en) | 2018-12-07 | 2020-06-11 | Sunrise Memory Corporation | Methods for forming multi-layer vertical nor-type memory string arrays |
CN113383415A (zh) | 2019-01-30 | 2021-09-10 | 日升存储公司 | 使用晶片键合的具有嵌入式高带宽、高容量存储器的设备 |
WO2020167658A1 (en) | 2019-02-11 | 2020-08-20 | Sunrise Memory Corporation | Vertical thin-film transistor and application as bit-line connector for 3-dimensional memory arrays |
TWI743784B (zh) * | 2019-05-17 | 2021-10-21 | 美商森恩萊斯記憶體公司 | 形成三維水平nor記憶陣列之製程 |
CN114026676B (zh) | 2019-07-09 | 2023-05-26 | 日升存储公司 | 水平反或型存储器串的三维阵列制程 |
US11917821B2 (en) | 2019-07-09 | 2024-02-27 | Sunrise Memory Corporation | Process for a 3-dimensional array of horizontal nor-type memory strings |
WO2021127218A1 (en) | 2019-12-19 | 2021-06-24 | Sunrise Memory Corporation | Process for preparing a channel region of a thin-film transistor |
KR102670304B1 (ko) * | 2020-01-17 | 2024-05-30 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 이중 데크 3차원 nand 메모리 및 그 형성 방법 |
CN115413367A (zh) | 2020-02-07 | 2022-11-29 | 日升存储公司 | 具有低有效延迟的高容量存储器电路 |
WO2021158994A1 (en) * | 2020-02-07 | 2021-08-12 | Sunrise Memory Corporation | Quasi-volatile system-level memory |
WO2021173209A1 (en) | 2020-02-24 | 2021-09-02 | Sunrise Memory Corporation | High capacity memory module including wafer-section memory circuit |
US11561911B2 (en) | 2020-02-24 | 2023-01-24 | Sunrise Memory Corporation | Channel controller for shared memory access |
US11507301B2 (en) | 2020-02-24 | 2022-11-22 | Sunrise Memory Corporation | Memory module implementing memory centric architecture |
US11705496B2 (en) | 2020-04-08 | 2023-07-18 | Sunrise Memory Corporation | Charge-trapping layer with optimized number of charge-trapping sites for fast program and erase of a memory cell in a 3-dimensional NOR memory string array |
TW202220191A (zh) * | 2020-07-21 | 2022-05-16 | 美商日升存儲公司 | 用於製造nor記憶體串之3維記憶體結構之方法 |
TW202205635A (zh) * | 2020-07-21 | 2022-02-01 | 美商日升存儲公司 | 用於製造nor記憶體串之3維記憶體結構之方法 |
WO2022047067A1 (en) * | 2020-08-31 | 2022-03-03 | Sunrise Memory Corporation | Thin-film storage transistors in a 3-dimensional array or nor memory strings and process for fabricating the same |
US11842777B2 (en) | 2020-11-17 | 2023-12-12 | Sunrise Memory Corporation | Methods for reducing disturb errors by refreshing data alongside programming or erase operations |
US11848056B2 (en) | 2020-12-08 | 2023-12-19 | Sunrise Memory Corporation | Quasi-volatile memory with enhanced sense amplifier operation |
CN114284285B (zh) * | 2021-06-02 | 2024-04-16 | 青岛昇瑞光电科技有限公司 | 一种nor型半导体存储器件及其制造方法 |
TW202310429A (zh) | 2021-07-16 | 2023-03-01 | 美商日升存儲公司 | 薄膜鐵電電晶體的三維記憶體串陣列 |
CN117693190A (zh) * | 2022-08-29 | 2024-03-12 | 长鑫存储技术有限公司 | 半导体结构的制作方法及其结构 |
Family Cites Families (121)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5583808A (en) | 1994-09-16 | 1996-12-10 | National Semiconductor Corporation | EPROM array segmented for high performance and method for controlling same |
US5646886A (en) | 1995-05-24 | 1997-07-08 | National Semiconductor Corporation | Flash memory having segmented array for improved operation |
JPH098290A (ja) | 1995-06-20 | 1997-01-10 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
US5789776A (en) | 1995-09-22 | 1998-08-04 | Nvx Corporation | Single poly memory cell and array |
US5768192A (en) | 1996-07-23 | 1998-06-16 | Saifun Semiconductors, Ltd. | Non-volatile semiconductor memory cell utilizing asymmetrical charge trapping |
US5915167A (en) | 1997-04-04 | 1999-06-22 | Elm Technology Corporation | Three dimensional structure memory |
KR100242723B1 (ko) | 1997-08-12 | 2000-02-01 | 윤종용 | 불휘발성 반도체 메모리 장치의 셀 어레이 구조 및 그 제조방법 |
US6350704B1 (en) | 1997-10-14 | 2002-02-26 | Micron Technology Inc. | Porous silicon oxycarbide integrated circuit insulator |
US6040605A (en) | 1998-01-28 | 2000-03-21 | Hitachi, Ltd. | Semiconductor memory device |
US6107133A (en) | 1998-05-28 | 2000-08-22 | International Business Machines Corporation | Method for making a five square vertical DRAM cell |
JP2000200842A (ja) | 1998-11-04 | 2000-07-18 | Sony Corp | 不揮発性半導体記憶装置、製造方法および書き込み方法 |
US6118171A (en) | 1998-12-21 | 2000-09-12 | Motorola, Inc. | Semiconductor device having a pedestal structure and method of making |
JP4899241B2 (ja) | 1999-12-06 | 2012-03-21 | ソニー株式会社 | 不揮発性半導体記憶装置およびその動作方法 |
US6362508B1 (en) | 2000-04-03 | 2002-03-26 | Tower Semiconductor Ltd. | Triple layer pre-metal dielectric structure for CMOS memory devices |
JP2001357682A (ja) | 2000-06-12 | 2001-12-26 | Sony Corp | メモリシステムおよびそのプログラム方法 |
KR100819730B1 (ko) | 2000-08-14 | 2008-04-07 | 샌디스크 쓰리디 엘엘씨 | 밀집한 어레이 및 전하 저장 장치와, 그 제조 방법 |
US6580124B1 (en) | 2000-08-14 | 2003-06-17 | Matrix Semiconductor Inc. | Multigate semiconductor device with vertical channel current and method of fabrication |
US6621725B2 (en) | 2000-08-17 | 2003-09-16 | Kabushiki Kaisha Toshiba | Semiconductor memory device with floating storage bulk region and method of manufacturing the same |
US20020193484A1 (en) | 2001-02-02 | 2002-12-19 | The 54 Group, Ltd. | Polymeric resins impregnated with insect repellants |
US6531727B2 (en) | 2001-02-09 | 2003-03-11 | Micron Technology, Inc. | Open bit line DRAM with ultra thin body transistors |
US6744094B2 (en) | 2001-08-24 | 2004-06-01 | Micron Technology Inc. | Floating gate transistor with horizontal gate layers stacked next to vertical body |
US6873004B1 (en) | 2002-02-04 | 2005-03-29 | Nexflash Technologies, Inc. | Virtual ground single transistor memory cell, memory array incorporating same, and method of operation thereof |
US7064018B2 (en) | 2002-07-08 | 2006-06-20 | Viciciv Technology | Methods for fabricating three dimensional integrated circuits |
US6774458B2 (en) | 2002-07-23 | 2004-08-10 | Hewlett Packard Development Company, L.P. | Vertical interconnection structure and methods |
US7005350B2 (en) | 2002-12-31 | 2006-02-28 | Matrix Semiconductor, Inc. | Method for fabricating programmable memory array structures incorporating series-connected transistor strings |
KR100881201B1 (ko) | 2003-01-09 | 2009-02-05 | 삼성전자주식회사 | 사이드 게이트를 구비하는 소노스 메모리 소자 및 그제조방법 |
US7307308B2 (en) | 2003-04-07 | 2007-12-11 | Silicon Storage Technology, Inc. | Buried bit line non-volatile floating gate memory cell with independent controllable control gate in a trench, and array thereof, and method of formation |
US6754105B1 (en) * | 2003-05-06 | 2004-06-22 | Advanced Micro Devices, Inc. | Trench side wall charge trapping dielectric flash memory device |
JP4108537B2 (ja) | 2003-05-28 | 2008-06-25 | 富士雄 舛岡 | 半導体装置 |
KR100546331B1 (ko) | 2003-06-03 | 2006-01-26 | 삼성전자주식회사 | 스택 뱅크들 마다 독립적으로 동작하는 멀티 포트 메모리장치 |
US20040262772A1 (en) | 2003-06-30 | 2004-12-30 | Shriram Ramanathan | Methods for bonding wafers using a metal interlayer |
JP4545423B2 (ja) | 2003-12-09 | 2010-09-15 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US7223653B2 (en) | 2004-06-15 | 2007-05-29 | International Business Machines Corporation | Process for forming a buried plate |
US7378702B2 (en) | 2004-06-21 | 2008-05-27 | Sang-Yun Lee | Vertical memory device structures |
JP4795660B2 (ja) | 2004-09-29 | 2011-10-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US7366826B2 (en) | 2004-12-16 | 2008-04-29 | Sandisk Corporation | Non-volatile memory and method with multi-stream update tracking |
US8314024B2 (en) | 2008-12-19 | 2012-11-20 | Unity Semiconductor Corporation | Device fabrication |
KR100673105B1 (ko) | 2005-03-31 | 2007-01-22 | 주식회사 하이닉스반도체 | 반도체 소자의 수직형 트랜지스터 및 그의 형성 방법 |
US7612411B2 (en) | 2005-08-03 | 2009-11-03 | Walker Andrew J | Dual-gate device and method |
KR100834396B1 (ko) | 2006-12-27 | 2008-06-04 | 주식회사 하이닉스반도체 | 반도체 소자의 패턴 형성 방법 |
JP2008251138A (ja) | 2007-03-30 | 2008-10-16 | Toshiba Corp | 不揮発性半導体メモリ、不揮発性半導体メモリの制御方法、不揮発性半導体メモリシステム、及びメモリカード |
US7512012B2 (en) * | 2007-04-30 | 2009-03-31 | Macronix International Co., Ltd. | Non-volatile memory and manufacturing method and operating method thereof and circuit system including the non-volatile memory |
JP5130596B2 (ja) | 2007-05-30 | 2013-01-30 | 国立大学法人東北大学 | 半導体装置 |
DE102007035251B3 (de) | 2007-07-27 | 2008-08-28 | X-Fab Semiconductor Foundries Ag | Verfahren zur Herstellung von Isolationsgräben mit unterschiedlichen Seitenwanddotierungen |
US20090157946A1 (en) | 2007-12-12 | 2009-06-18 | Siamak Arya | Memory having improved read capability |
KR20090079694A (ko) * | 2008-01-18 | 2009-07-22 | 삼성전자주식회사 | 비휘발성 메모리 소자 및 그 제조 방법 |
US7898857B2 (en) | 2008-03-20 | 2011-03-01 | Micron Technology, Inc. | Memory structure having volatile and non-volatile memory portions |
US8072811B2 (en) | 2008-05-07 | 2011-12-06 | Aplus Flash Technology, Inc, | NAND based NMOS NOR flash memory cell, a NAND based NMOS NOR flash memory array, and a method of forming a NAND based NMOS NOR flash memory array |
JP2009301600A (ja) | 2008-06-10 | 2009-12-24 | Panasonic Corp | 不揮発性半導体記憶装置および信号処理システム |
US8289775B2 (en) | 2008-06-20 | 2012-10-16 | Aplus Flash Technology, Inc. | Apparatus and method for inhibiting excess leakage current in unselected nonvolatile memory cells in an array |
JP2010010349A (ja) | 2008-06-26 | 2010-01-14 | Toshiba Corp | 不揮発性半導体記憶装置およびその製造方法 |
JP2010118580A (ja) | 2008-11-14 | 2010-05-27 | Toshiba Corp | 不揮発性半導体記憶装置 |
JP2012511789A (ja) | 2008-12-09 | 2012-05-24 | ラムバス・インコーポレーテッド | 並行且つパイプライン化されたメモリ動作用の不揮発性メモリデバイス |
KR101527192B1 (ko) * | 2008-12-10 | 2015-06-10 | 삼성전자주식회사 | 불휘발성 메모리 소자 및 그의 제조방법 |
US8178396B2 (en) | 2009-03-11 | 2012-05-15 | Micron Technology, Inc. | Methods for forming three-dimensional memory devices, and related structures |
JP2010251572A (ja) | 2009-04-16 | 2010-11-04 | Toshiba Corp | 不揮発性半導体記憶装置 |
US8139418B2 (en) | 2009-04-27 | 2012-03-20 | Micron Technology, Inc. | Techniques for controlling a direct injection semiconductor memory device |
KR101635504B1 (ko) | 2009-06-19 | 2016-07-04 | 삼성전자주식회사 | 3차원 수직 채널 구조를 갖는 불 휘발성 메모리 장치의 프로그램 방법 |
KR101584113B1 (ko) | 2009-09-29 | 2016-01-13 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 및 그 제조 방법 |
JP5031809B2 (ja) | 2009-11-13 | 2012-09-26 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置 |
US8026521B1 (en) | 2010-10-11 | 2011-09-27 | Monolithic 3D Inc. | Semiconductor device and structure |
KR101660432B1 (ko) | 2010-06-07 | 2016-09-27 | 삼성전자 주식회사 | 수직 구조의 반도체 메모리 소자 |
US11854857B1 (en) * | 2010-11-18 | 2023-12-26 | Monolithic 3D Inc. | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers |
US8630114B2 (en) | 2011-01-19 | 2014-01-14 | Macronix International Co., Ltd. | Memory architecture of 3D NOR array |
KR20120085591A (ko) | 2011-01-24 | 2012-08-01 | 김진선 | 3차원 비휘발성 메모리 소자, 그 동작 방법 및 그 제조 방법 |
US8952418B2 (en) | 2011-03-01 | 2015-02-10 | Micron Technology, Inc. | Gated bipolar junction transistors |
JP2012204684A (ja) | 2011-03-25 | 2012-10-22 | Toshiba Corp | 不揮発性半導体記憶装置 |
US9559216B2 (en) | 2011-06-06 | 2017-01-31 | Micron Technology, Inc. | Semiconductor memory device and method for biasing same |
JP5985293B2 (ja) | 2011-10-04 | 2016-09-06 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
KR20130088348A (ko) * | 2012-01-31 | 2013-08-08 | 에스케이하이닉스 주식회사 | 3차원 비휘발성 메모리 소자 |
US8878278B2 (en) | 2012-03-21 | 2014-11-04 | Sandisk Technologies Inc. | Compact three dimensional vertical NAND and method of making thereof |
JP2013214552A (ja) | 2012-03-30 | 2013-10-17 | Toshiba Corp | 半導体装置とその製造方法 |
US9054183B2 (en) | 2012-07-13 | 2015-06-09 | United Silicon Carbide, Inc. | Trenched and implanted accumulation mode metal-oxide-semiconductor field-effect transistor |
JP2014093319A (ja) | 2012-10-31 | 2014-05-19 | Toshiba Corp | 半導体装置およびその製造方法 |
US10403766B2 (en) | 2012-12-04 | 2019-09-03 | Conversant Intellectual Property Management Inc. | NAND flash memory with vertical cell stack structure and method for manufacturing same |
KR101421879B1 (ko) | 2013-01-15 | 2014-07-28 | 한양대학교 산학협력단 | 반도체 메모리 소자 및 그의 제조 방법 |
US8877586B2 (en) | 2013-01-31 | 2014-11-04 | Sandisk 3D Llc | Process for forming resistive switching memory cells using nano-particles |
US8878271B2 (en) | 2013-03-01 | 2014-11-04 | Micron Technology, Inc. | Vertical access device and apparatuses having a body connection line, and related method of operating the same |
US9202694B2 (en) | 2013-03-04 | 2015-12-01 | Sandisk 3D Llc | Vertical bit line non-volatile memory systems and methods of fabrication |
US9368625B2 (en) | 2013-05-01 | 2016-06-14 | Zeno Semiconductor, Inc. | NAND string utilizing floating body memory cell |
US9281044B2 (en) | 2013-05-17 | 2016-03-08 | Micron Technology, Inc. | Apparatuses having a ferroelectric field-effect transistor memory array and related method |
US9337210B2 (en) | 2013-08-12 | 2016-05-10 | Micron Technology, Inc. | Vertical ferroelectric field effect transistor constructions, constructions comprising a pair of vertical ferroelectric field effect transistors, vertical strings of ferroelectric field effect transistors, and vertical strings of laterally opposing pairs of vertical ferroelectric field effect transistors |
US9190293B2 (en) | 2013-12-18 | 2015-11-17 | Applied Materials, Inc. | Even tungsten etch for high aspect ratio trenches |
KR102066743B1 (ko) | 2014-01-09 | 2020-01-15 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 그 형성방법 |
US9368601B2 (en) | 2014-02-28 | 2016-06-14 | Sandisk Technologies Inc. | Method for forming oxide below control gate in vertical channel thin film transistor |
US10014317B2 (en) | 2014-09-23 | 2018-07-03 | Haibing Peng | Three-dimensional non-volatile NOR-type flash memory |
US9230985B1 (en) | 2014-10-15 | 2016-01-05 | Sandisk 3D Llc | Vertical TFT with tunnel barrier |
US9698152B2 (en) | 2014-11-13 | 2017-07-04 | Sandisk Technologies Llc | Three-dimensional memory structure with multi-component contact via structure and method of making thereof |
US9595566B2 (en) | 2015-02-25 | 2017-03-14 | Sandisk Technologies Llc | Floating staircase word lines and process in a 3D non-volatile memory having vertical bit lines |
US10007573B2 (en) | 2015-04-27 | 2018-06-26 | Invensas Corporation | Preferred state encoding in non-volatile memories |
CN106206447A (zh) | 2015-05-05 | 2016-12-07 | 中芯国际集成电路制造(上海)有限公司 | 3d nand器件的形成方法 |
US10254968B1 (en) | 2015-06-10 | 2019-04-09 | Firquest Llc | Hybrid memory device for lookup operations |
US11956952B2 (en) | 2015-08-23 | 2024-04-09 | Monolithic 3D Inc. | Semiconductor memory device and structure |
CN115942752A (zh) | 2015-09-21 | 2023-04-07 | 莫诺利特斯3D有限公司 | 3d半导体器件和结构 |
US9412752B1 (en) | 2015-09-22 | 2016-08-09 | Macronix International Co., Ltd. | Reference line and bit line structure for 3D memory |
US9842651B2 (en) * | 2015-11-25 | 2017-12-12 | Sunrise Memory Corporation | Three-dimensional vertical NOR flash thin film transistor strings |
US9892800B2 (en) | 2015-09-30 | 2018-02-13 | Sunrise Memory Corporation | Multi-gate NOR flash thin-film transistor strings arranged in stacked horizontal active strips with vertical control gates |
US10121553B2 (en) | 2015-09-30 | 2018-11-06 | Sunrise Memory Corporation | Capacitive-coupled non-volatile thin-film transistor NOR strings in three-dimensional arrays |
US9831266B2 (en) | 2015-11-20 | 2017-11-28 | Sandisk Technologies Llc | Three-dimensional NAND device containing support pedestal structures for a buried source line and method of making the same |
US9985046B2 (en) | 2016-06-13 | 2018-05-29 | Sandisk Technologies Llc | Method of forming a staircase in a semiconductor device using a linear alignment control feature |
US10417098B2 (en) | 2016-06-28 | 2019-09-17 | International Business Machines Corporation | File level access to block level incremental backups of a virtual disk |
US10157780B2 (en) | 2016-11-29 | 2018-12-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming a device having a doping layer and device formed |
JP2018152419A (ja) | 2017-03-10 | 2018-09-27 | 東芝メモリ株式会社 | 半導体記憶装置 |
US10319635B2 (en) | 2017-05-25 | 2019-06-11 | Sandisk Technologies Llc | Interconnect structure containing a metal slilicide hydrogen diffusion barrier and method of making thereof |
JP7203054B2 (ja) | 2017-06-20 | 2023-01-12 | サンライズ メモリー コーポレイション | 3次元nor型メモリアレイアーキテクチャ及びその製造方法 |
US10692874B2 (en) | 2017-06-20 | 2020-06-23 | Sunrise Memory Corporation | 3-dimensional NOR string arrays in segmented stacks |
US10608008B2 (en) * | 2017-06-20 | 2020-03-31 | Sunrise Memory Corporation | 3-dimensional nor strings with segmented shared source regions |
US10460817B2 (en) | 2017-07-13 | 2019-10-29 | Qualcomm Incorporated | Multiple (multi-) level cell (MLC) non-volatile (NV) memory (NVM) matrix circuits for performing matrix computations with multi-bit input vectors |
US10431596B2 (en) | 2017-08-28 | 2019-10-01 | Sunrise Memory Corporation | Staggered word line architecture for reduced disturb in 3-dimensional NOR memory arrays |
WO2019045905A1 (en) | 2017-08-31 | 2019-03-07 | Micron Technology, Inc. | APPARATUS HAVING MEMORY CELLS HAVING TWO TRANSISTORS AND CAPACITOR, AND BODY REGIONS OF TRANSISTORS COUPLED AT REFERENCE VOLTAGES |
US10896916B2 (en) | 2017-11-17 | 2021-01-19 | Sunrise Memory Corporation | Reverse memory cell |
WO2019133534A1 (en) | 2017-12-28 | 2019-07-04 | Sunrise Memory Corporation | 3-dimensional nor memory array with very fine pitch: device and method |
US10475812B2 (en) | 2018-02-02 | 2019-11-12 | Sunrise Memory Corporation | Three-dimensional vertical NOR flash thin-film transistor strings |
US10381378B1 (en) | 2018-02-02 | 2019-08-13 | Sunrise Memory Corporation | Three-dimensional vertical NOR flash thin-film transistor strings |
US10748931B2 (en) | 2018-05-08 | 2020-08-18 | Micron Technology, Inc. | Integrated assemblies having ferroelectric transistors with body regions coupled to carrier reservoirs |
US10741581B2 (en) | 2018-07-12 | 2020-08-11 | Sunrise Memory Corporation | Fabrication method for a 3-dimensional NOR memory array |
US11069696B2 (en) | 2018-07-12 | 2021-07-20 | Sunrise Memory Corporation | Device structure for a 3-dimensional NOR memory array and methods for improved erase operations applied thereto |
TWI757635B (zh) | 2018-09-20 | 2022-03-11 | 美商森恩萊斯記憶體公司 | 記憶體結構及其用於電性連接三維記憶裝置之多水平導電層之階梯結構的製作方法 |
TWI713195B (zh) | 2018-09-24 | 2020-12-11 | 美商森恩萊斯記憶體公司 | 三維nor記憶電路製程中之晶圓接合及其形成之積體電路 |
US11404431B2 (en) | 2018-12-04 | 2022-08-02 | Sunrise Memory Corporation | Methods for forming multilayer horizontal NOR-type thin-film memory strings |
WO2020167658A1 (en) | 2019-02-11 | 2020-08-20 | Sunrise Memory Corporation | Vertical thin-film transistor and application as bit-line connector for 3-dimensional memory arrays |
-
2018
- 2018-12-21 WO PCT/US2018/067338 patent/WO2019133534A1/en active Application Filing
- 2018-12-21 JP JP2020535594A patent/JP7072658B2/ja active Active
- 2018-12-21 CN CN202211141679.7A patent/CN115910160A/zh active Pending
- 2018-12-21 US US16/230,981 patent/US10622377B2/en active Active
- 2018-12-21 KR KR1020207021266A patent/KR102457732B1/ko active IP Right Grant
- 2018-12-21 KR KR1020227036250A patent/KR20220145927A/ko not_active Application Discontinuation
- 2018-12-21 CN CN201880090142.8A patent/CN111742368B/zh active Active
-
2020
- 2020-03-04 US US16/809,389 patent/US10741584B2/en active Active
- 2020-06-05 US US16/894,624 patent/US11069711B2/en active Active
-
2021
- 2021-06-15 US US17/348,603 patent/US12052867B2/en active Active
-
2022
- 2022-05-10 JP JP2022077330A patent/JP7379586B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
KR20200100158A (ko) | 2020-08-25 |
US12052867B2 (en) | 2024-07-30 |
US10741584B2 (en) | 2020-08-11 |
KR20220145927A (ko) | 2022-10-31 |
JP7379586B2 (ja) | 2023-11-14 |
CN111742368A (zh) | 2020-10-02 |
US20210313348A1 (en) | 2021-10-07 |
US10622377B2 (en) | 2020-04-14 |
CN111742368B (zh) | 2022-09-13 |
WO2019133534A1 (en) | 2019-07-04 |
US20200303414A1 (en) | 2020-09-24 |
JP7072658B2 (ja) | 2022-05-20 |
US20200203378A1 (en) | 2020-06-25 |
US11069711B2 (en) | 2021-07-20 |
JP2021508946A (ja) | 2021-03-11 |
KR102457732B1 (ko) | 2022-10-21 |
JP2022106934A (ja) | 2022-07-20 |
US20190206890A1 (en) | 2019-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111742368B (zh) | 具有很细节距的三维nor存储器阵列:装置和方法 | |
CN111211133B (zh) | 使用梳状路由结构以减少金属线装载的存储器件 | |
US11751392B2 (en) | Fabrication method for a 3-dimensional NOR memory array | |
KR102411019B1 (ko) | 전도성 구조체들, 전도성 구조체들을 포함하는 시스템들 및 디바이스들 및 관련 방법들 | |
US9018692B2 (en) | Low cost scalable 3D memory | |
US11729978B2 (en) | Channel hole and bitline architecture and method to improve page or block size and performance of 3D NAND | |
CN113169041A (zh) | 形成多层垂直nor型存储器串阵列的方法 | |
US20180269222A1 (en) | 3d memory device with layered conductors | |
US20150179659A1 (en) | Multilevel contact to a 3d memory array and method of making thereof | |
CN102237368A (zh) | 非易失性存储器件及其制造方法 | |
KR101995910B1 (ko) | 3차원 플래시 메모리 | |
CN109786389B (zh) | 利用支撑条的动态随机存取存储器单元阵列及其制作方法 | |
JP2000228509A (ja) | 半導体装置 | |
CN113437079A (zh) | 存储器器件及其制造方法 | |
US9786677B1 (en) | Memory device having memory cells connected in parallel to common source and drain and method of fabrication | |
US20180337140A1 (en) | 3d integrated circuit device having a buttress structure for resisting deformation | |
KR20220066953A (ko) | 메모리 셀의 스트링을 포함하는 메모리 어레이를 형성하는 데 사용되는 메모리 어레이 및 방법 | |
US11844215B2 (en) | Three-dimensional flash memory device supporting bulk erase operation and manufacturing method therefor | |
US20240357817A1 (en) | 3-dimensional nor memory array with very fine pitch: device and method | |
US20210066339A1 (en) | Semiconductor memory device and method of manufacturing the same | |
CN112992916B (zh) | 三维存储器件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |