TW202205635A - 用於製造nor記憶體串之3維記憶體結構之方法 - Google Patents

用於製造nor記憶體串之3維記憶體結構之方法 Download PDF

Info

Publication number
TW202205635A
TW202205635A TW110126682A TW110126682A TW202205635A TW 202205635 A TW202205635 A TW 202205635A TW 110126682 A TW110126682 A TW 110126682A TW 110126682 A TW110126682 A TW 110126682A TW 202205635 A TW202205635 A TW 202205635A
Authority
TW
Taiwan
Prior art keywords
layer
oxide
trench
semiconductor
silicon
Prior art date
Application number
TW110126682A
Other languages
English (en)
Inventor
維諾德 普拉亞
能生陽介
上坂翔平
中根美智留
葉利 哈拉里
Original Assignee
美商日升存儲公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商日升存儲公司 filed Critical 美商日升存儲公司
Publication of TW202205635A publication Critical patent/TW202205635A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • H01L29/4011Multistep manufacturing processes for data storage electrodes
    • H01L29/40117Multistep manufacturing processes for data storage electrodes the electrodes comprising a charge-trapping insulator
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/511Insulating materials associated therewith with a compositional variation, e.g. multilayer structures
    • H01L29/513Insulating materials associated therewith with a compositional variation, e.g. multilayer structures the variation being perpendicular to the channel plane
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/517Insulating materials associated therewith the insulating material comprising a metallic compound, e.g. metal oxide, metal silicate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/51Insulating materials associated therewith
    • H01L29/518Insulating materials associated therewith the insulating material containing nitrogen, e.g. nitride, oxynitride, nitrogen-doped material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/792Field effect transistors with field effect produced by an insulated gate with charge trapping gate insulator, e.g. MNOS-memory transistors
    • H01L29/7926Vertical transistors, i.e. transistors having source and drain not in the same horizontal plane
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0466Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/08Address circuits; Decoders; Word-line control circuits

Abstract

一種用於建置一3維NOR記憶體陣列之方法避免對於旨在以一精細節距提供局部字線而蝕刻一導體材料的挑戰。該方法界定在隔離豎井之間的該等局部字線,其可以比蝕刻該導體材料將所需之縱橫比還低的一縱橫比來進行。

Description

用於製造NOR記憶體串之3維記憶體結構之方法
本發明係關於用於製造記憶體積體電路之方法。特定言之,本發明係關於用於製造形成於半導體基板之平面表面上之3維記憶體結構中的薄膜儲存電晶體之方法。
例如在名為「三維陣列中之電容耦合非揮發性薄膜電晶體串(Capacitive-Coupled Non-Volatile Thin-film Transistor Strings in Three-Dimensional Arrays)」之美國專利申請公開案2017/0092371A1(「結構參考I」)及名為「3維NOR記憶體陣列架構及其製造方法(3-Dimensional NOR Memory Array Architecture and Methods for Fabrication Thereof)」之美國專利申請公開案2018/0366489A1(「結構參考II」)中已揭示高密度記憶體陣列,例如NOR記憶體串之3維陣列(「3-D NOR記憶體陣列」)。結構參考I及II(集體地為「結構參考」)之揭示內容全文特此係以引用方式併入。除了提供高記憶體密度及容量,此等3-D NOR記憶體陣列亦可經操作而以高度符合需要的速度來提供記憶體電路,該等記憶體電路與具有低得多的電路密度及顯著更高功率耗散之傳統記憶體電路(例如,作為動態隨機存取記憶體(「DRAM」))競爭。
在結構參考中之一些實例中,3D NOR記憶體陣列包括NOR記憶體串之眾多堆疊,其中每一堆疊具有一者堆疊在另一者之頂部上的眾多NOR記憶體串。在彼上下文中,NOR記憶體串包括共用共同汲極區(「共同位元線」)及共同源極區(「共同源極線」)的眾多儲存胞元,該等儲存胞元設置於沿著NOR記憶體串之長度的一側或兩側上。每一儲存胞元係由實質上正交於記憶體串而延行之導體(「字線」或「局部字線」)控制。每一字線可由沿著其長度且在字線之相對側上的不同NOR記憶體串中之許多儲存胞元來共用。然而,達成3-D NOR記憶體陣列中的高密度需要在相鄰字線之間的精確節距。以高縱橫比(例如,50或更大)來蝕刻導體(例如,鎢)係具有挑戰性的任務。
根據本發明之一項具體實例,一種產生具有以一極精細節距所分離之字線的一NOR記憶體陣列之方法包括:(i)在一半導體基板之一平面表面上方設置由沿著實質上平行於該平面表面之一第一方向上具有一預定寬度的一溝槽分離的第一半導體結構及第二半導體結構,每一半導體結構可包括多層主動條帶,每一多層主動條帶沿著實質上正交於該第一方向之一第二方向縱向地延伸且沿著實質上垂直於該平面表面之一第三方向而一者堆疊在另一者之頂部上,相鄰多層主動條帶係由具有一隔離材料之一層彼此電隔離,其中每一主動多層條帶可包括由一介電材料分離的具有一第一導電性類型之第一半導體層及第二半導體層;(ii)使在該等多層條帶處之該溝槽之側壁沿著該第一方向凹進,從而在具有隔離材料之兩個層之間產生凹槽;(iii)在該等凹槽中設置一預定材料;(iv)用一第一填充物材料來填充該溝槽;(v)沿著該第二方向以一預定距離來形成第一豎井及第二豎井,其藉由在每一豎井中自該第一半導體結構及該第二半導體結構中之每一者移除每一多層條帶之一部分且移除該溝槽中之該第二隔離材料之一部分;(vi)用一第二填充物材料來填充該第一豎井及該第二豎井;(vii)自該第一豎井與該第二豎井之間的該溝槽移除該第一填充物材料;及(viii)將一電荷捕捉層保形地設置於該溝槽之該等側壁上且用一導電材料來填充該溝槽之其餘部分。
每一多層主動條帶之該第一半導體層及該第二半導體層、該電荷捕捉層、該導電材料可分別提供一NOR記憶體串中之一薄膜儲存電晶體的一共同位元線、一共同源極線、一電荷儲存層及一閘極電極。在一項具體實例中,該預定材料可為充當用於一薄膜儲存電晶體之一通道區的一通道多晶矽材料。在另一具體實例中,在字線形成至最終通道材料之後替換該預定材料,該最終通道材料可用介電質內襯(例如原子層沈積(ALD)之氧化矽內襯)來密封。
本發明避免對於旨在以精細節距來提供局部字線而蝕刻一導體材料的挑戰。在薄膜儲存電晶體之間提供隔離的豎井之蝕刻可以比蝕刻導體材料將所需之縱橫比還低的縱橫比進行。
在本發明之一項具體實例中,該第一半導體層及該第二半導體層可包括N+ 摻雜非晶矽或多晶矽,該第三半導體層可包括P- 摻雜非晶矽或多晶矽,該隔離材料可包括碳氧化矽(SiOC)或氧化矽,且該電荷捕捉層可包括:(i)一穿隧層(例如任何氧化矽(SiOx )、氮化矽(SiN)、氮氧化矽(SiON)、任何氧化鋁(AlOx )、任何氧化鉿(HfOx )、氧化鋯(ZrOx )、任何氧化鉿矽(HfSix Oy )、任何氧化鉿鋯(HfZrO)或其任何組合);(ii)一電荷儲存層(例如氮化矽(SiN)、氧化鉿(HfO2 )或氮氧化鉿矽(HfSiON));及一阻擋層(例如任何氧化矽、氧化鋁或此兩者)。該導電材料可包括一金屬內襯(例如鈦(Ti)、氮化鈦(TiN)、鉭(Ta)或氮化鉭(TaN)),及一耐火金屬(例如鎢(W)、氮化鎢(WN)或鉬(Mo))。該第一填充物材料可包括氧化矽。
根據本發明之一項具體實例,可提供一頂蓋(例如鎢)以保護在形成該電荷捕捉層及該局部字線之後免受後續方法步驟所影響。該等豎井在由該第二填充物材料(例如氧化矽)來填充之前可用一介電質內襯(例如氮化矽)進行裝襯。
在結合隨附圖式考慮以下詳細描述之後,更好地理解本發明。
圖1為根據本發明之一項具體實例的包括3-D NOR記憶體陣列之記憶體結構中之模組化單元(「單元片(tile)」)100的示意性俯視圖。單元片100典型地形成於半導體基板之平面表面上,諸如矽晶圓之單晶磊晶層。在此詳細描述中,為了促進3維結構之視覺化,使用直線座標參考系,其假定平面表面在X-Y平面上,及平面表面之法線在正交於X-Y平面之Z方向上。
在一些實例中,半導體基板可在3-D NOR記憶體陣列下方包括用於形成於其中或其上之3-D NOR記憶體陣列的支援電路系統。此類支援電路可包括類比電路及數位電路兩者。此類支援電路之一些實例包括移位暫存器、鎖存器、感測放大器、參考胞元、電力供應線、偏壓及參考電壓產生器、反相器、NAND、NOR、互斥或及其他邏輯閘、輸入/輸出驅動器、位址解碼器(例如位元線及字線解碼器)、其他記憶體元件、資料編碼及解碼電路(包括例如錯誤偵測及校正電路)、定序器及狀態機。此詳細描述以半導體基板開始,在該半導體基板中,此類支援電路(若存在)已經以習知方式形成。此詳細描述及所屬技術領域中具有通常知識者的技能告知在本發明之各種具體實例上藉由在半導體基板之支援電路之形成中所進行的一或更多方法所強加或可取用的任何約束或相關設計選項,且反之亦然。
如圖1中所展示,單元片100包括「陣列」部分101,該陣列部分設置於「階梯部分」102a與102b之間。單元片100中的NOR記憶體串之薄膜儲存電晶體形成於陣列部分101中,且階梯部分102a及102b允許經由導電通孔連接至NOR記憶體串之共同位元線且視情況亦連接至共同源極線。(結構參考揭示一種方案,其中共同源極線在程式設計、讀取及抹除操作期間經預充電以用作虛擬電壓參考源,從而避免在此類操作期間對與支援電路系統之連續電連接的需求)。在圖1中,陣列部分101及階梯部分102a及102b未按比例繪製。舉例而言,陣列部分101之面積可比階梯部分102a及102b中之任一者大得多。
圖2a(i)展示根據本發明之一項具體實例的在眾多材料層(下文所論述)沈積之後的記憶體結構200在Z-X平面中的橫截面。最初,將襯墊氧化物201(例如氧化矽)設置於半導體基板之平面表面上方。接著設置蝕刻終止層202(例如鎢(W)、氮化鎢(WN)、氧化鋁(AlO)或氮化鋁(AIN))。接著設置碳氧化矽(SiOC)層203以將蝕刻終止層202與待沈積之下一層隔離。此後,接續地沈積主動多層204(總共八層,如圖2a(i)中所展示)。主動多層204按沈積次序各自包括(i)氮化矽(SiN)層204a、(ii)N+ 摻雜非晶矽(或多晶矽)層204b、(iii)犧牲氧化層204c、(iv)N+ 摻雜非晶矽(或多晶矽)層204d及(v)SiN層204e。在相鄰主動多層之間沈積有SiOC層,在圖2a(i)中指示為SiOC層203。隔離SiOC層205接著沈積於主動多層204之頂部上。所得結構為圖2之記憶體結構200。
圖2a(ii)說明根據本發明之一項具體實例的用以產生圖1之階梯部分102a或102b之接續凹進及蝕刻步驟。如圖2a(ii)中所展示,記憶體結構200之表面經圖案化以形成遮罩層210,從而曝露記憶體結構211之第一部分,如圖2a(i)(1)中所展示。接著移除隔離SiOC層205之曝露部分以曝露下方之主動多層204之一部分。接著移除主動多層204之彼曝露部分,從而曝露下方之SiOC層203之一部分。所得結構展示於圖2a(ii)(2)中。接著使遮罩層210凹進以曝露隔離SiOC層205之新部分。移除經曝露之SiOC層205及203、移除主動多層204及使遮罩層210凹進接著再重複7次,從而形成階梯結構102a或102b。此後,沈積氧化物以填充主動多層204中經移除之部分。進行化學機械拋光(CMP)步驟以移除遮罩層210且使記憶體結構200之頂部表面平坦化。可在合適後續時間產生導體填充之通孔以提供至主動多層204中之導電層的連接。
此描述描述在詳細描述陣列部分101之以下處理之前的階梯結構102a及102b之形成。然而,亦可在階梯結構102a及102b形成之前處理陣列部分101。
在處理陣列部分101開始時,在記憶體結構200上方沈積硬式遮罩層(例如,碳硬式遮罩)且以光微影方式加以圖案化。硬式遮罩轉移其圖案以允許蝕刻記憶體結構200中之第一群組之溝槽216。溝槽216中之每一者延伸通過隔離層205及203、主動多層204及蝕刻終止層202。在一項具體實例中,溝槽216各自為70 nm寬,其中相鄰溝槽之對應邊緣彼此分離190 nm。在彼具體實例中,以小於50(且甚至小於30)之縱橫比來蝕刻溝槽216。一系列蝕刻步驟接著使SiN層204a及204e、N+ 摻雜非晶矽層204b及204d以及每一主動多層204之氧化層204c凹進例如10 nm。此後,保形地沈積及回蝕(亦即,分離蝕刻)P- 摻雜非晶矽(或多晶矽)層250。每一主動多層204之N+ 非晶矽層204b及204d將提供待形成之NOR記憶體串的薄膜電晶體之共同位元線及共同源極線。在一項具體實例中,P- 摻雜非晶矽層250將提供用於NOR記憶體串之儲存電晶體之通道區。接著移除(例如藉由CMP)記憶體結構200之頂部上的硬式遮罩及過量之P- 摻雜非晶多晶矽層250。根據本發明之一項具體實例,在進行P- 摻雜非晶矽層250之分離蝕刻之後在圖2b中之X-Z平面橫截面中展示所得之記憶體結構200。
此後,沈積氧化矽223以填充溝槽216,接著移除半導體結構200之頂部表面上的氧化矽223以及進行平坦化(例如,藉由CMP),如圖2c中之X-Z平面橫截面中所展示。
接著,以與溝槽216實質上相同的方式來蝕刻第二群組之溝槽218,如上文結合圖2b所論述。第二群組之溝槽218產生於溝槽216中之相鄰溝槽之間。由於溝槽216經氧化物填充,因此在相鄰溝槽之間的材料堆疊具有與在第一群組之溝槽216之蝕刻中實質上相同的節距,因此在溝槽218之蝕刻期間提供機械支撐。以與溝槽216之蝕刻實質上相同的縱橫比來執行溝槽218之蝕刻。以此方式,以多個群組形成溝槽會允許在合乎需要的縱橫比(例如,小於50)內執行每一溝槽形成蝕刻。圖2d展示根據本發明之一項具體實例的在形成第二群組之溝槽218之後在X-Z平面橫截面中所得之記憶體結構200。
通過溝槽218,主動多層204中之每一者的SiN層204a及204e可使用例如氮化矽濕式蝕刻來移除。圖2e展示根據本發明的一項具體實例的在自主動多層204中之每一者移除SiN層204a及204e之後在X-Z平面橫截面中所得之記憶體結構200。
原子層沈積(ALD)步驟將導電材料229(例如以下材料中之一或多者之內襯--鈦、氮化鈦(TiN)、鉭(Ta)或氮化鉭(TaN)--接著是耐火金屬(例如鎢(W)、氮化鎢或鉬(Mo))沈積至由於自主動多層204中之每一者移除SiN層204a及204e所產生的空腔中。此後,回蝕步驟或各向異性蝕刻自溝槽218之底部移除導電材料229,從而在溝槽之側壁上留下實質上保形層。圖2f展示根據本發明之一項具體實例的在用導電材料229來替換主動多層204中之每一者之SiN層204a及204e之後在X-Z平面橫截面中所得之記憶體結構200。
導電材料229形成與N+ 非晶矽層204b及204d接觸之視情況選用之導體層。由於每一主動多層204之N+ 非晶矽層204b及204d將分別變為待形成之NOR記憶體串的共同位元線及共同源極線,因此導電材料229減小共同位元線及共同源極線中之電阻率。
可進一步蝕刻導電材料229以將導電材料229自溝槽218之側壁移除且使導電材料229進一步凹進。一系列蝕刻步驟接著使每一主動層204之第一N+ 摻雜非晶矽層204b及第二N+ 摻雜非晶矽層204d以及氧化層204c凹進例如10 nm。圖2g展示根據本發明之一項具體實例的在使每一主動多層204之導電材料229、N+ 非晶半導體層204b及204d以及氧化層203凹進之後在X-Z橫截面中所得之記憶體結構200。
此後,可以與上文結合圖2b所描述實質上相同的方式將P- 摻雜非晶矽層(「通道多晶矽」)250保形地沈積於溝槽218之側壁上。圖2h展示根據本發明之一項具體實例的在將通道多晶矽250沈積至溝槽218中之後在X-Z平面橫截面中所得之記憶體結構200。
可接著以與上文結合用於提供圖2c之氧化矽223之步驟所描述相同的方式而由氧化矽223來填充溝槽218且使該溝槽平坦化。圖2i展示根據本發明之一項具體實例的在將氧化矽223沈積至溝槽218中之後在X-Z橫截面中所得之記憶體結構200。
在將氧化矽223沈積至溝槽218中且使氧化矽223平坦化之後,在以下詳細描述中沒有必要進一步區分溝槽216與218。因此,在下文中,溝槽216及218兩者皆被稱作溝槽218。接下來的步驟提供用於NOR記憶體串之每一薄膜儲存電晶體的儲存層及閘極電極(「字線」或「局部字線」)。
在氧化矽223之平坦化之後,在記憶體結構200上方設置硬式遮罩260,以光微影方式圖案化及顯影該硬式遮罩260。硬式遮罩260包括多行卵形的開口261。(在此描述中,一「行」之物件表示沿著Y方向對準之物件,而一「列」之物件表示沿著X方向對準之物件)。在圖2j(i)中,相鄰行之開口261相對於彼此沿著X方向交錯,以使得相鄰行中之最接近開口在其之間的分離度比此類開口在X方向上對準的情況下的分離度更大。在一項具體實例中,每一行內之相鄰開口沿著Y方向以110 nm節距定位,而相鄰行亦沿著X方向以110 nm節距設置。在此具體實例中,每一開口之長軸及短軸可分別為例如沿著X方向及Y方向之100 nm及60 nm。通過開口261之一系列蝕刻挖空對應的豎井263、移除氧化層203及主動多層204且向下到達蝕刻終止層202。根據本發明之一項具體實例,圖2j(i)及圖2j(ii)中分別展示在形成豎井263之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2j(i)之線A-A'的X-Z平面中)。產生豎井263的蝕刻步驟之縱橫比具有實質上仍在合乎需要範圍內(例如,小於50)之縱橫比。
接下來,將氮化矽內襯264(例如,5 nm厚)保形地沈積於豎井263中,該等豎井接著由犧牲非晶矽265來填充。接著移除硬式遮罩260且使記憶體結構200之表面平坦化(例如,藉由CMP)。根據本發明之一項具體實例,圖2k(i)及圖2k(ii)中分別展示在由犧牲非晶矽265來填充豎井263之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2k(i)之線A-A'的X-Z平面中)。
濕式蝕刻接著自溝槽218移除氧化矽223。根據本發明之一項具體實例,圖2l(i)及圖2l(ii)中分別展示在自溝槽218移除氧化矽223之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2l(i)之線A-A'的X-Z平面中)。
此後,使保形的電荷捕捉層268保形地沈積於溝槽218之側壁上。電荷捕捉層268可為多層,其包括: (i)穿隧層(例如任何氧化矽(SiOx )、氮化矽(SiN)、氮氧化矽(SiON)、任何氧化鋁(AlOx )、任何氧化鉿(HfOx )、氧化鋯(ZrOx )、任何氧化鉿矽(HfSix Oy )、任何氧化鉿鋯(HfZrO)或其任何組合); (ii)電荷儲存層(例如,氮化矽(SiN)、氧化鉿(HfO2 )或氮氧化鉿矽(HfSiON));及 (iii)阻擋層(例如任何氧化矽(SiOx )、任何氧化鋁(AlOx )或此兩者)。
導電材料可包括金屬內襯(例如鈦(Ti)、氮化鈦(TiN)、鉭(Ta)或氮化鉭(TaN)),及耐火金屬(例如鎢(W)、氮化鎢(WN)或鉬(Mo))。
電荷捕捉層268可為多層,其包括穿隧介電層(例如氧化矽)、儲存層(例如氮化矽)及阻擋介電層(例如氧化矽、氧化鋁或此兩者)。溝槽218可接著由導電材料272(例如鎢,與TiN黏著層)來填充,該導電材料形成閘極電極(亦即「字線」或「局部字線」)以沿著閘極電極之長度用於每一主動多層204中之儲存胞元。以此方式形成,閘極電極可為60 nm×60 nm或更小。可使用平坦化步驟(例如CMP)以自記憶體結構200之頂部表面移除過量之導電材料272。根據本發明之一項具體實例,圖2m(i)及圖2m(ii)中分別展示在自將導電材料272沈積至溝槽218中且使導電材料272平坦化之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2m(i)之線A-A'的X-Z平面中)。
可提供頂蓋272t以促進與下伏之字線接觸且在後續處理步驟中保護電荷捕捉層268。頂蓋可使用額外遮蔽、圖案化、沈積(由導電材料272組成)及平坦化步驟而形成。根據本發明之一項具體實例,圖2n(i)及圖2n(ii)中分別展示在形成頂蓋272t之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2n(i)之線A-A'的X-Z平面中)。
犧牲非晶矽265可接著自豎井263移除且用氧化矽來替換以充當在薄膜儲存電晶體之間的隔離。記憶體結構200之頂部表面上之過量氧化矽可藉由平坦化步驟(例如,CMP)來移除。豎井263亦可保持未填充,從而允許氣隙充當在薄膜儲存電晶體之間的隔離。根據本發明之一項具體實例,圖2o(i)及圖2o(ii)中分別展示在移除犧牲非晶矽265之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2o(i)之線A-A'的X-Z平面中)。此時,用於形成3維NOR記憶體串陣列的方法實質上完成,而無需蝕刻導電材料272以形成字線。習知互連層、可程式化開關電路及其他有用電路可以習知方式而形成於記憶體結構200上方。
在上文詳細描述之方法中,通道多晶矽250早期在製造過程中形成(例如,在形成豎井263之前),其在上文結合圖2j(i)及圖2j(ii)予以描述。為了在每一薄膜儲存電晶體中具有較高品質之通道區,一替代具體實例在移除犧牲非晶矽265之後替換通道多晶矽250。根據本發明之此替代具體實例,在移除犧牲非晶矽265之後,亦移除氮化矽內襯264。根據本發明之替代具體實例,圖2p(i)及圖2p(ii)中分別展示在移除氮化矽內襯264之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2p(i)之線A-A'的X-Z平面中)。
此後,藉由例如濕式蝕刻來移除通道多晶矽250。根據本發明之替代具體實例,圖2q(i)及圖2q(ii)中分別展示在移除通道多晶矽250之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2q(i)之線A-A'的X-Z平面中)。
P- 摻雜通道多晶矽280接著沈積至例如由於自電荷捕捉層268下方移除通道多晶矽250所產生的空腔中,且在豎井263之側壁上沈積高達10 nm。根據本發明之替代具體實例,圖2r(i)及圖2r(ii)中分別展示在沈積通道多晶矽280之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2r(i)之線A-A'的X-Z平面中)。
可使通道多晶矽280凹進以提供較大隔離。根據本發明之替代具體實例,圖2s(i)及圖2s(ii)中分別展示在使通道多晶矽280凹進之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2s(i)之線A-A'的X-Z平面中)。
此後,將ALD氧化矽內襯285(例如10 nm)沈積至通道多晶矽280之凹槽中且沈積於豎井263之側壁上以提供分離。根據本發明之替代具體實例,圖2t(i)及圖2t(ii)中分別展示在沈積ALD氧化物內襯285之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2t(i)之線A-A'的X-Z平面中)。
氧化矽可沈積至豎井263中以充當在薄膜儲存電晶體之間的隔離。記憶體結構200之頂部表面上之過量氧化矽可藉由平坦化步驟(例如,CMP)移除。豎井263亦可保持未填充,從而允許氣隙充當在薄膜儲存電晶體之間的隔離。
以上詳細描述經提供以說明本發明之特定具體實例且並不意欲為限制性的。在本發明之範圍內的眾多變化及修改係可能的。本發明闡述於隨附申請專利範圍中。
101:陣列部分 102a:階梯部分 102b:階梯部分 200:記憶體結構 201:襯墊氧化物 202:蝕刻終止層 203:碳氧化矽(SiOC)層/氧化層 204:主動多層 204a:氮化矽(SiN)層 204b:N+ 摻雜非晶矽層 204c:犧牲氧化層 204d:N+ 摻雜非晶矽層 204e:氮化矽(SiN)層 205:隔離碳氧化矽(SiOC)層 210:遮罩層 211:記憶體結構 216:溝槽 218:溝槽 223:氧化矽 229:導電材料 250:P- 摻雜非晶矽層/P- 摻雜非晶多晶矽層/通道多晶矽 260:硬式遮罩 261:開口 263:豎井 264:氮化矽內襯 265:犧牲非晶矽 268:電荷捕捉層 272:導電材料 272t:頂蓋 280:通道多晶矽 285:原子層沈積(ALD)氧化矽內襯/ALD氧化物內襯 A-A':線
[圖1]為根據本發明之一項具體實例的包括3-D NOR記憶體陣列之記憶體結構中之模組化單元(「單元片」)100的示意性俯視圖。 [圖2a(i)]展示根據本發明之一項具體實例的在眾多材料層(下文所論述)沈積之後的記憶體結構200在Z-X平面中的橫截面。 [圖2a(ii)]說明根據本發明之一項具體實例的用以產生圖1之階梯部分102a或102b之接續凹進及蝕刻步驟。 [圖2b]展示根據本發明之一項具體實例的在進行P- 摻雜非晶矽層250之分離蝕刻之後在X-Z平面橫截面中所得之記憶體結構200。 [圖2c]展示在沈積氧化矽223以填充溝槽216且使氧化矽223平坦化之後在X-Z平面橫截面中所得之記憶體結構200。 [圖2d]展示根據本發明之一項具體實例的在形成第二群組之溝槽218之後在X-Z平面橫截面中所得之記憶體結構200。 [圖2e]展示根據本發明的一項具體實例的在自每一主動多層204移除SiN層204a及204e之後在X-Z平面橫截面中所得之記憶體結構200。 [圖2f]展示根據本發明之一項具體實例的在用導電材料229來替換主動多層204中之每一者之SiN層204a及204e之後在X-Z平面橫截面中所得之記憶體結構200。 [圖2g]展示根據本發明之一項具體實例的在使每一主動多層204之導電材料229、N+ 非晶半導體層204b及204d以及氧化層203凹進之後在X-Z橫截面中所得之記憶體結構200。 [圖2h]展示根據本發明之一項具體實例的在將通道多晶矽250沈積至溝槽218中之後在X-Z平面橫截面中所得之記憶體結構200。 [圖2i]展示根據本發明之一項具體實例的在將氧化矽223沈積至溝槽218中之後在X-Z橫截面中所得之記憶體結構200。 [圖2j(i)]及[圖2j(ii)]分別展示根據本發明之一項具體實例的在形成豎井263之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2j(i)之線A-A'的X-Z平面中)。 [圖2k(i)]及[圖2k(ii)]分別展示根據本發明之一項具體實例的在由犧牲非晶矽265填充豎井263之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2k(i)之線A-A'的X-Z平面中)。 [圖2l(i)]及[圖2l(ii)]分別展示根據本發明之一項具體實例的在自溝槽218移除氧化矽223之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2l(i)之線A-A'的X-Z平面中)。 [圖2m(i)]及[圖2m(ii)]分別展示根據本發明之一項具體實例的在自將導電材料272沈積至溝槽218中之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2m(i)之線A-A'的X-Z平面中)。 [圖2n(i)]及[圖2n(ii)]分別展示根據本發明之一項具體實例的在已形成頂蓋272t以保護電荷捕捉層268之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2n(i)之線A-A'的X-Z平面中)。 [圖2o(i)]及[圖2o(ii)]分別展示根據本發明之一項具體實例的在移除犧牲非晶矽265之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2o(i)之線A-A'的X-Z平面中)。 [圖2p(i)]及[圖2p(ii)]分別展示根據本發明之替代具體實例的在移除氮化矽內襯264之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2p(i)之線A-A'的X-Z平面中)。 [圖2q(i)]及[圖2q(ii)]分別展示根據本發明之替代具體實例的在移除通道多晶矽250之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2q(i)之線A-A'的X-Z平面中)。 [圖2r(i)]及[圖2r(ii)]分別展示根據本發明之替代具體實例的在沈積通道多晶矽280之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2r(i)之線A-A'的X-Z平面中)。 [圖2s(i)]及[圖2s(ii)]分別展示根據本發明之替代具體實例的在使通道多晶矽280凹進之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2s(i)之線A-A'的X-Z平面中)。 [圖2t(i)]及[圖2t(ii)]分別展示根據本發明之替代具體實例的在沈積ALD氧化物內襯285之後所得之記憶體結構200之俯視圖及橫截面圖(在沿著圖2t(i)之線A-A'的X-Z平面中)。
202:蝕刻終止層
203:碳氧化矽(SiOC)層/氧化層
204:主動多層
204b:N+摻雜非晶矽層
204c:犧牲氧化層
204d:N+摻雜非晶矽層
218:溝槽
229:導電材料
263:豎井
265:犧牲非晶矽
268:電荷捕捉層
272:導電材料

Claims (27)

  1. 一種方法,其包含: 在半導體基板之平面表面上方設置由具有預定寬度之溝槽分離的第一半導體結構及第二半導體結構,該預定寬度沿著實質上平行於該平面表面之第一方向所量測,每一半導體結構包含複數個多層主動條帶,該複數個多層主動條帶各自沿著實質上正交於該第一方向之第二方向縱向地延伸且沿著實質上垂直於該平面表面之第三方向而一者堆疊在另一者之頂部上,其中該複數個多層主動條帶之相鄰者係由具有隔離材料之一層彼此電隔離,且其中每一主動多層條帶包含由介電材料分離的具有第一導電性類型之第一半導體層及第二半導體層; 使在該複數個多層條帶處之該溝槽之側壁沿著該第一方向凹進,從而在具有隔離材料之相鄰層之間產生凹槽; 在該凹槽中設置預定材料; 用第一填充物材料來填充該溝槽; 沿著該第二方向以預定距離來形成第一豎井及第二豎井,其藉由在每一豎井中自該第一半導體結構及該第二半導體結構中之每一者移除每一多層條帶之一部分且自該溝槽移除該第二隔離材料之一部分; 用第二填充物材料來填充該第一豎井及該第二豎井; 自該第一豎井與該第二豎井之間的該溝槽移除該第一填充物材料; 將電荷捕捉層保形地設置於該溝槽之該側壁上且用導電材料來填充該溝槽之其餘部分。
  2. 如請求項1之方法,其中該隔離材料包含碳氧化矽(SiOC)。
  3. 如請求項1之方法,其中該電荷捕捉層包含穿隧層、電荷儲存層及阻擋層。
  4. 如請求項3之方法,其中該穿隧層包含以下各者中之一或多者:任何氧化矽(SiOx )、氮化矽(SiN)、氮氧化矽(SiON)、任何氧化鋁(AlOx )、任何氧化鉿(HfOx )、氧化鋯(ZrOx )、任何氧化鉿矽(HfSix Oy )及任何氧化鉿鋯(HfZrO)。
  5. 如請求項3之方法,其中該阻擋層包含以下各者中之一或多者:任何氧化矽(SiOx )及任何氧化鋁(AlOx )。
  6. 如請求項3之方法,其中該電荷儲存層包含以下各者中之一或多者:氮化矽(SiN)、氧化鉿(HfO2 )及氮氧化鉿矽(HfSiON)。
  7. 如請求項1之方法,其中該導電材料包含金屬內襯及耐火金屬。
  8. 如請求項7之方法,其中該金屬內襯包含以下各者中之一或多者:鈦(Ti)、氮化鈦(TiN)、鉭(Ta)及氮化鉭(TaN)。
  9. 如請求項7之方法,其中該耐火金屬包含以下各者中之一或多者:鎢(W)、氮化鎢(WN)及鉬(Mo)。
  10. 如請求項1之方法,其中該第一填充物材料包含氧化矽。
  11. 如請求項1之方法,其進一步包含在該溝槽中之該電荷捕捉層及該導電材料兩者上方形成頂蓋。
  12. 如請求項1之方法,其中該預定材料包含具有與該第一導電性類型相反的第二導電性類型之第三半導體層。
  13. 如請求項12之方法,其中在用該第二填充物材料來填充該第一豎井及該第二豎井之前,在該些豎井之側壁上設置介電質內襯。
  14. 如請求項13之方法,其中該介電質內襯包含氮化矽。
  15. 如請求項13之方法,其中該第二填充物材料包含氧化矽。
  16. 如請求項13之方法,其進一步包含在用該導電材料來填充該溝槽之後,移除該第二填充物材料且用該隔離材料來替換該第二填充物材料。
  17. 如請求項11之方法,其進一步包含在形成該頂蓋之後,自該些豎井及該預定材料移除該第二填充物材料,且用具有與該第一導電性類型相反之第二導電性類型的第三半導體層來替換該預定材料。
  18. 如請求項17之方法,其進一步包含在替換該預定材料之後,用原子層沈積(ALD)之氧化矽內襯來密封該些豎井處之該第三半導體層。
  19. 如請求項18之方法,其進一步包含在設置該ALD之氧化矽內襯之後,用該隔離材料來填充該豎井。
  20. 如請求項1之方法,其中每一多層主動條帶之該第一半導體層及該第二半導體層、該電荷捕捉層、該導電材料分別提供NOR記憶體串中之薄膜儲存電晶體的共同位元線、共同源極線、電荷儲存層及閘極電極。
  21. 如請求項1之方法,其中該溝槽為在半導體結構中所產生之複數個溝槽中之一者,且其中該複數個溝槽藉由複數個高縱橫比蝕刻來形成。
  22. 如請求項21之方法,其中每一高縱橫比蝕刻具有小於50之縱橫比。
  23. 如請求項1之方法,其中每一多層主動條帶進一步包含相鄰於並接觸該第一半導體層及該第二半導體層中之一或多者的導電層。
  24. 如請求項23之方法,其中該多層主動條帶之該導電層替換在形成該溝槽之前就已在位的犧牲材料。
  25. 如請求項1之方法,其進一步包含在該第一半導體結構及該第二半導體結構與該半導體基板之該平面表面之間設置蝕刻終止層。
  26. 如請求項25之方法,其中該蝕刻終止層包括鎢(W)、氮化鎢(WN)、氧化鋁(AlO)或氮化鋁(AlN)中之一或多者。
  27. 如請求項25之方法,其進一步包含在該蝕刻終止層與該半導體基板之該平面表面之間的襯墊氧化層。
TW110126682A 2020-07-21 2021-07-20 用於製造nor記憶體串之3維記憶體結構之方法 TW202205635A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US202063054750P 2020-07-21 2020-07-21
US63/054,750 2020-07-21

Publications (1)

Publication Number Publication Date
TW202205635A true TW202205635A (zh) 2022-02-01

Family

ID=79688657

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110126682A TW202205635A (zh) 2020-07-21 2021-07-20 用於製造nor記憶體串之3維記憶體結構之方法

Country Status (3)

Country Link
JP (1) JP2023535394A (zh)
TW (1) TW202205635A (zh)
WO (1) WO2022020502A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI805315B (zh) * 2022-04-11 2023-06-11 旺宏電子股份有限公司 半導體結構及其製造方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6350704B1 (en) * 1997-10-14 2002-02-26 Micron Technology Inc. Porous silicon oxycarbide integrated circuit insulator
KR100834396B1 (ko) * 2006-12-27 2008-06-04 주식회사 하이닉스반도체 반도체 소자의 패턴 형성 방법
US8877586B2 (en) * 2013-01-31 2014-11-04 Sandisk 3D Llc Process for forming resistive switching memory cells using nano-particles
US10121553B2 (en) * 2015-09-30 2018-11-06 Sunrise Memory Corporation Capacitive-coupled non-volatile thin-film transistor NOR strings in three-dimensional arrays
US10319635B2 (en) * 2017-05-25 2019-06-11 Sandisk Technologies Llc Interconnect structure containing a metal slilicide hydrogen diffusion barrier and method of making thereof
WO2019133534A1 (en) * 2017-12-28 2019-07-04 Sunrise Memory Corporation 3-dimensional nor memory array with very fine pitch: device and method
US10741581B2 (en) * 2018-07-12 2020-08-11 Sunrise Memory Corporation Fabrication method for a 3-dimensional NOR memory array

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI805315B (zh) * 2022-04-11 2023-06-11 旺宏電子股份有限公司 半導體結構及其製造方法

Also Published As

Publication number Publication date
JP2023535394A (ja) 2023-08-17
WO2022020502A1 (en) 2022-01-27

Similar Documents

Publication Publication Date Title
US11177281B2 (en) Fabrication method for a 3-dimensional NOR memory array
US11844217B2 (en) Methods for forming multi-layer vertical nor-type memory string arrays
US11751391B2 (en) Methods for fabricating a 3-dimensional memory structure of nor memory strings
US11404431B2 (en) Methods for forming multilayer horizontal NOR-type thin-film memory strings
TWI761796B (zh) 三維nand記憶體元件及形成其的方法
US20220028876A1 (en) Methods for fabricating a 3-dimensional memory structure of nor memory strings
KR102371571B1 (ko) 메모리 다이를 통한 로직 신호 라우팅을 갖는 3차원 메모리 디바이스 및 그의 제조 방법들
US9716062B2 (en) Multilevel interconnect structure and methods of manufacturing the same
TW202135295A (zh) 形成有三維記憶體及三維邏輯的裝置及方法
TW202205635A (zh) 用於製造nor記憶體串之3維記憶體結構之方法
US11737274B2 (en) Curved channel 3D memory device
TWI834920B (zh) 形成有三維記憶體及三維邏輯的裝置及方法
US20220344364A1 (en) Methods for fabrication of 3-dimensional nor memory arrays
US20230044232A1 (en) Three-dimensional memory device with separated contact regions and methods for forming the same
US20220383953A1 (en) Three-dimensional memory structure fabricated using repeated active stack sections
TW202129926A (zh) 形成有三維記憶體及三維邏輯的裝置及方法
WO2023154155A1 (en) Memory structure including three-dimensional nor memory strings of junctionless ferroelectric storage transistors and method of fabrication