WO2007043639A1 - プリント配線基板及びプリント配線基板の製造方法 - Google Patents

プリント配線基板及びプリント配線基板の製造方法 Download PDF

Info

Publication number
WO2007043639A1
WO2007043639A1 PCT/JP2006/320437 JP2006320437W WO2007043639A1 WO 2007043639 A1 WO2007043639 A1 WO 2007043639A1 JP 2006320437 W JP2006320437 W JP 2006320437W WO 2007043639 A1 WO2007043639 A1 WO 2007043639A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
electrode
semiconductor device
wiring
insulating
Prior art date
Application number
PCT/JP2006/320437
Other languages
English (en)
French (fr)
Other versions
WO2007043639A9 (ja
Inventor
Masahiro Okamoto
Shouji Itou
Osamu Nakao
Takanao Suzuki
Satoshi Okude
Original Assignee
Fujikura Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujikura Ltd. filed Critical Fujikura Ltd.
Priority to EP06811725A priority Critical patent/EP1951015A4/en
Priority to JP2007513563A priority patent/JP4592751B2/ja
Priority to US12/089,480 priority patent/US7849591B2/en
Priority to CN2006800382550A priority patent/CN101288351B/zh
Publication of WO2007043639A1 publication Critical patent/WO2007043639A1/ja
Publication of WO2007043639A9 publication Critical patent/WO2007043639A9/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • H05K1/186Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit manufactured by mounting on or connecting to patterned circuits before or during embedding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5389Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates the chips being integrally enclosed by the interconnect and support structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0657Stacked arrangements of devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/4038Through-connections; Vertical interconnect access [VIA] connections
    • H05K3/4053Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques
    • H05K3/4069Through-connections; Vertical interconnect access [VIA] connections by thick-film techniques for via connections in organic insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/20Structure, shape, material or disposition of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/0651Wire or wire-like electrical connections from device to substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06513Bump or bump-like direct electrical connections between devices, e.g. flip-chip connection, solder bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06541Conductive via connections through the device, e.g. vertical interconnects, through silicon via [TSV]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01018Argon [Ar]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01041Niobium [Nb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01049Indium [In]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • H01L2924/0781Adhesive characteristics other than chemical being an ohmic electrical conductor
    • H01L2924/07811Extrinsic, i.e. with electrical conductive fillers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1515Shape
    • H01L2924/15153Shape the die mounting substrate comprising a recess for hosting the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/1517Multilayer substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19041Component type being a capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10674Flip chip
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/06Lamination
    • H05K2203/063Lamination of preperforated insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0058Laminating printed circuit boards onto other substrates, e.g. metallic substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4614Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination
    • H05K3/4617Manufacturing multilayer circuits by laminating two or more circuit boards the electrical connections between the circuit boards being made during lamination characterized by laminating only or mainly similar single-sided circuit boards
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49126Assembling bases
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49128Assembling formed circuit to base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base
    • Y10T29/49165Manufacturing circuit on or in base by forming conductive walled aperture in base

Definitions

  • the present invention relates to a multilayer wiring board having two or more wiring layers and enclosing components such as an IC or a sensor, and in particular, a printed wiring board and a printed wiring board capable of remarkably improving the productivity of the wiring layer. It relates to a manufacturing method.
  • a package substrate has been used to electrically connect an element manufactured by a wafer process to an external circuit or device, and to transmit a signal of this element force and supply power to the element also by an external force.
  • the conventional IC chipboard 101 is mounted on a substrate 103 having a rewiring layer 102 formed on a substrate 103 larger than the IC chip. And an IC chip 101 connected by a gold wire 104 or the like.
  • a metal bump 105 is formed on an IC 101 of a bare chip, and an anisotropic conductive adhesive 106 is used to mount the package on a substrate on which the rewiring layer 102 is formed. This method is also adopted.
  • WLCSP 'Chip-scale package
  • the silicon wafer 101 is used as a base, and the direct wiring (redistribution layer 102) is formed on the IC 101 by the build-up method, and the knocking size is equal to the chip size. Is the smallest package.
  • a wiring board that is formed only by a build-up method without having a core is suitable as a substrate for connecting elements having fine wiring manufactured by wafer process technology.
  • the cost of the manufacturing process is extremely higher than that of a general printed board, that is, a circuit formed by etching a copper foil and multilayered by bonding.
  • processing on the chip-embedded substrate must be performed in series for the required number of wiring layers, the period required for manufacturing becomes longer, and the yield also accumulates for the number of processes, which tends to be lower. It is.
  • a wiring board formed only by a build-up method having a structure such as a chip-embedded substrate has many steps and is expensive.
  • printed circuit boards that can be mounted on a chip can be miniaturized in the same layer, but when they are multi-layered, high-definition is difficult because they depend on the alignment accuracy.
  • the printed wiring board according to the present invention has any one of the following configurations, thereby providing a multilayer printed wiring board on which high-definition components are mounted in an easy process. It is.
  • the present invention is a printed wiring board, comprising at least one substrate with wiring comprising an insulating base material having adhesiveness and a conductive layer formed on one surface of the insulating base material, and the base material with wiring Connected to the conductive layer of the insulating material through the insulating base material and facing the other surface of the insulating base material.
  • V a through electrode made of a conductive paste, and a semiconductor device having a rewiring portion connected to the electrode formed on the semiconductor substrate.
  • the semiconductor device has a wiring by connecting the rewiring portion to the through electrode. It is embedded in the insulating base material of the base material, and the rewiring part of the semiconductor device and the base material with wiring form a rewiring layer.
  • the present invention is a printed wiring board, and is formed on at least one substrate with wiring composed of an insulating substrate and a conductive layer formed on one surface of the insulating substrate, and on the other surface of the insulating substrate.
  • the attached substrate is characterized by forming a rewiring layer.
  • the printed circuit board includes a support substrate facing the substrate with wiring via a semiconductor device, and between the substrate with wiring and the support substrate, It is characterized by the fact that spacers are arranged in areas other than the installation area of semiconductor devices.
  • the printed wiring board manufacturing method according to the present invention can manufacture a multilayer printed wiring board on which high-definition components are mounted in an easy process by having the following configuration. is there.
  • the present invention is a printed wiring board, comprising at least one substrate with wiring comprising an insulating base material having adhesiveness and a conductive layer formed on one surface of the insulating base material, and the base material with wiring Connected to the conductive layer of the insulating material through the insulating base material and facing the other surface of the insulating base material.
  • a through electrode made of a conductive paste a semiconductor device having a rewiring portion connected to the electrode formed on the semiconductor substrate.
  • the semiconductor device has a wiring by connecting the rewiring portion to the through electrode.
  • a support substrate is placed on the opposite side of the rewiring part of the semiconductor device via an adhesive layer. The redistribution part of the semiconductor device and the base material with wiring Is characterized by forming a rewiring layer.
  • the present invention is a printed wiring board, and is formed on at least one substrate with wiring composed of an insulating substrate and a conductive layer formed on one surface of the insulating substrate, and on the other surface of the insulating substrate.
  • a support substrate is disposed on the side surface via an adhesive layer, and the rewiring portion of the semiconductor device and the substrate with wiring form a rewiring layer.
  • the present invention is a printed wiring board, comprising at least one substrate with wiring comprising an insulating base material having adhesiveness and a conductive layer formed on one surface of the insulating base material, and the base material with wiring Connected to the conductive layer of the insulating material through the insulating base material and facing the other surface of the insulating base material.
  • V a through electrode made of a conductive paste, and a semiconductor device having a rewiring portion connected to the electrode formed on the semiconductor substrate.
  • the semiconductor device has a wiring by connecting the rewiring portion to the through electrode.
  • a support substrate is disposed, and the rewiring portion of the semiconductor device and the substrate with wiring form a rewiring layer.
  • the present invention is a printed wiring board, and is formed on at least one substrate with wiring composed of an insulating substrate and a conductive layer formed on one surface of the insulating substrate, and on the other surface of the insulating substrate.
  • a support substrate is arranged on the side surface through an adhesive layer containing a heat conductive material having a thermal conductivity of at least 0.4 W / mK at least partially.
  • the rewiring portion of the semiconductor device and the substrate with wiring are It is characterized by forming a rewiring layer
  • the space between the substrate with wiring and the support substrate is spaced in a region excluding the installation region of the semiconductor device. It is characterized by the fact that it is arranged!
  • the printed wiring board includes a plurality of substrates with wiring, and through electrodes that connect between the conductive layers of the substrates with wiring are provided.
  • the through electrode connecting between the conductive layers of the substrate with wiring and the through electrode connecting between the conductive layer of the substrate with wiring and the rewiring part of the semiconductor device have the same material force. It is characterized by this.
  • the through electrode used for interlayer connection between the substrates with wiring and the through electrode for connecting to the semiconductor device have the same material force, which facilitates manufacture.
  • the present invention is a printed wiring board, comprising at least one first wiring-equipped substrate comprising an insulating substrate and a conductive layer formed on one surface of the insulating substrate, and the first wiring-attached substrate.
  • a first through electrode made of a conductive paste connected to the conductive layer of the base material and penetrating the insulating base material and facing the other surface of the insulating base material; an insulating base material; and the insulating base material
  • a second through electrode penetrating the base material and electrically connected to the conductive layer of the first base material with wiring, and a rewiring portion connected to the electrode formed on the semiconductor substrate A semiconductor device, wherein the semiconductor device includes the first substrate with wiring and the second wiring. Located between the base materials and connecting the rewiring part to the first through electrode, the rewiring part of the semiconductor device and the base material with the first wiring constitute a rewiring layer It is characterized by that.
  • the terminals can be arranged on the first and second substrates with wiring sandwiching the semiconductor device, and the mounting density can be increased.
  • the printed wiring board manufacturing method according to the present invention can manufacture a multilayer printed wiring board on which high-definition components are mounted in an easy process by having the following configuration.
  • the present invention is a method for manufacturing a printed wiring board, wherein a conductive layer is formed on one surface, and a via hole is formed on an insulating base material made of thermoplastic resin or semi-cured thermosetting resin.
  • the via hole is printed and filled with conductive paste to form a through electrode, and the rewiring portion of the semiconductor device having the rewiring portion connected to the electrode formed on the semiconductor substrate is aligned with the through electrode.
  • the step of temporarily fixing the semiconductor device to the adhesive layer of the insulating base material by thermocompression bonding, the bonding between the insulating base materials, the bonding between the insulating base material and the semiconductor device, and the conductive paste forming the through electrode And a step of performing curing by heating press as a single step.
  • the present invention is a method of manufacturing a printed wiring board, wherein a via hole is formed in an insulating base material having a conductive layer formed on one side and an adhesive layer on the other side, and a conductive paste is printed and filled in the via hole.
  • a through-electrode and a re-wiring portion of a semiconductor device having a re-wiring portion connected to the electrode formed on the semiconductor substrate, the re-wiring portion of the semiconductor device is aligned with the through-electrode, and the semiconductor device is bonded to the adhesive layer of the insulating substrate.
  • the present invention is a method for manufacturing a printed wiring board, wherein a conductive layer is formed on one surface, and a via hole is formed on an insulating base material made of thermoplastic resin or semi-cured thermosetting resin.
  • the via hole is printed and filled with conductive paste to form a through electrode, and the rewiring portion of the semiconductor device having the rewiring portion connected to the electrode formed on the semiconductor substrate is aligned with the through electrode.
  • the support substrate on which the adhesive layer is formed is placed with the adhesive layer in contact with the opposite surface of the rewiring portion of the semiconductor device, and the semiconductor device is temporarily fixed to the adhesive layer of the insulating base member by thermocompression bonding.
  • the present invention is a method of manufacturing a printed wiring board, wherein a via hole is formed in an insulating base material having a conductive layer formed on one side and an adhesive layer on the other side, and a conductive paste is printed and filled in the via hole.
  • a support substrate on which an adhesive layer is formed by aligning the rewiring portion of the semiconductor device having a step of forming a through electrode and a rewiring portion connected to the electrode formed on the semiconductor substrate with respect to the through electrode.
  • the present invention is a method for manufacturing a printed wiring board, wherein a conductive layer is formed on one surface, and a via hole is formed on an insulating base material made of thermoplastic resin or semi-cured thermosetting resin.
  • the via hole is printed and filled with conductive paste to form a through electrode, and the rewiring portion of the semiconductor device having the rewiring portion connected to the electrode formed on the semiconductor substrate is aligned with the through electrode.
  • a support substrate on which an adhesive layer containing a heat conductive material having a thermal conductivity of 0.4 W, m ⁇ K or more is formed is placed on the surface opposite to the rewiring portion of the semiconductor device.
  • the process of placing the semiconductor device in contact and temporarily fixing the semiconductor device to the adhesive layer of the insulating base material by thermocompression bonding, the bonding between the insulating base materials, the insulating substrate and the semiconductor device, and the conductivity of the through electrode Preheating the paste as a single step And a process performed by the process.
  • the present invention is a method of manufacturing a printed wiring board, wherein a via hole is formed in an insulating base material having a conductive layer formed on one side and an adhesive layer on the other side, and a conductive paste is printed and filled in the via hole.
  • the rewiring part of the semiconductor device having the process of forming a through electrode and the rewiring part connected to the electrode formed on the semiconductor substrate is aligned with the through electrode, and at least part of the thermal conductivity is 0. 4 WZm ⁇
  • a support substrate on which an adhesive layer containing a heat conductive material of at least ⁇ is formed is attached to the opposite surface of the rewiring part of the semiconductor device.
  • the present invention is a method for manufacturing a printed wiring board, wherein a via hole is formed in a first insulating base material having a conductive layer formed on one surface, and a conductive paste is printed and filled in the via hole to form a through electrode. And aligning the rewiring portion of the semiconductor device having the rewiring portion connected to the electrode formed on the semiconductor substrate with respect to the through electrode, and the semiconductor device via the interlayer adhesive Temporarily fixing the first insulating base material by thermocompression bonding, forming a via hole in the second insulating base material having a conductive layer formed on the other surface, and printing and filling the via hole with a conductive paste.
  • FIG. 1 is a cross-sectional view showing a configuration of a conventional printed wiring board.
  • FIG. 2 is a cross-sectional view showing the configuration of another conventional printed wiring board.
  • FIG. 3 is a cross-sectional view showing the configuration of still another conventional printed wiring board.
  • FIG. 4 is a cross-sectional view showing the configuration of the printed wiring board according to the first embodiment of the present invention.
  • 5 (a) to 5 (f) are process cross-sectional views illustrating a method for manufacturing a printed wiring board according to the first embodiment of the present invention.
  • 6 (a) to 6 (d) are process cross-sectional views illustrating a method of manufacturing an IC chip built in a printed wiring board according to the first embodiment of the present invention.
  • FIGS. 7 (a) to 7 (c) show the production of the printed wiring board 1A according to the first embodiment of the present invention. It is process sectional drawing which shows each process (second half process) in a manufacturing method.
  • FIG. 8 is a cross-sectional view showing a configuration of a printed wiring board according to a second embodiment of the present invention.
  • FIG. 9 is a cross-sectional view showing a configuration of a printed wiring board according to a third embodiment of the present invention.
  • FIG. 10 is a cross-sectional view showing a configuration of a printed wiring board according to a fourth embodiment of the present invention.
  • FIGS. L l (a) to (c) are cross-sectional views showing respective steps (second half steps) of the method for manufacturing a printed wiring board according to the fourth embodiment of the present invention.
  • FIGS. 12A to 12C are process cross-sectional views illustrating a method of manufacturing an IC chip built in a printed wiring board according to the fourth embodiment of the present invention.
  • FIG. 13 is a sectional view showing a configuration of a printed wiring board according to a fifth embodiment of the present invention.
  • FIG. 14 is a cross-sectional view showing a configuration of a printed wiring board according to a sixth embodiment of the present invention.
  • FIG. 15 is a sectional view showing a configuration of a printed wiring board according to a seventh embodiment of the present invention.
  • FIGS. 16 (a) to 16 (c) are cross-sectional views showing respective steps (second half steps) of the method for manufacturing a printed wiring board according to the seventh embodiment of the present invention.
  • FIG. 17 is a cross-sectional view showing a configuration of a printed wiring board according to an eighth embodiment of the present invention.
  • FIG. 18 is a cross-sectional view showing a configuration of a printed wiring board according to a ninth embodiment of the present invention.
  • FIG. 19 shows the configuration of the printed wiring board according to the tenth embodiment of the present invention.
  • 20 (a) to 20 (f) are cross-sectional views showing each step (first half step) in the method for manufacturing a printed wiring board according to the tenth embodiment of the present invention.
  • FIGS. 21 (a) to 21 (d) show the production of the second substrate with wiring according to the tenth embodiment of the present invention. It is sectional drawing which shows an example.
  • 22 (a) to 22 (d) are cross-sectional views showing each step (second half step) in the method for manufacturing a printed wiring board according to the tenth embodiment of the present invention.
  • FIG. 23 is a cross-sectional view showing a configuration of a printed wiring board according to an eleventh embodiment of the present invention.
  • FIG. 24 is a cross-sectional view showing a configuration of a printed wiring board according to a twelfth embodiment of the present invention.
  • 26 (a) and 26 (b) are process cross-sectional views illustrating a method for manufacturing a printed wiring board according to a thirteenth embodiment of the present invention.
  • 27 (a) and 27 (b) are process cross-sectional views illustrating a method for manufacturing a printed wiring board according to a thirteenth embodiment of the present invention.
  • FIG. 28 is a cross-sectional view showing a printed wiring board according to a fourteenth embodiment of the present invention.
  • FIGS. 29 (a) and 29 (b) are process cross-sectional views illustrating a method for manufacturing a printed wiring board according to a fourteenth embodiment of the present invention.
  • 30 (a) to 30 (d) are process cross-sectional views illustrating a method for manufacturing a cable wiring board according to a fourteenth embodiment of the present invention.
  • FIG. 31 is a sectional view showing a modification of the printed wiring board according to the fourteenth embodiment of the present invention.
  • FIG. 32 is a cross-sectional view showing a configuration of a printed wiring board showing another embodiment of the present invention.
  • FIG. 33 is a cross-sectional view showing a configuration of a printed wiring board showing another embodiment of the present invention.
  • FIG. 4 is a cross-sectional view showing the configuration of the printed wiring board 1A according to the first embodiment of the present invention.
  • the printed wiring board (multilayer wiring board) 1A is formed with a conductor layer (IC rewiring layer) 15 constituting a rewiring portion that becomes a part of the rewiring layer.
  • the substrate 4A and 4B with wirings prepared individually in advance are stacked on the IC chip 3 which is a semiconductor device installed on the support substrate 2, and are generally configured by multilayering all together.
  • the conductor layer 15 formed on the IC chip 3 and the substrate with wiring 4A are connected to each other by a through electrode 5A made of a conductive paste, and constitute a rewiring portion. ing.
  • the IC chip 3 is embedded in an insulating base material included in the base material 4A with wiring.
  • FIGS. 5A to 5F are cross-sectional views showing respective steps (first half steps) in the method of manufacturing the printed wiring board 1A according to the present embodiment.
  • a single-sided copper clad plate (hereinafter referred to as CCL (Copper Clad Laminate)) in which a copper foil 8 serving as a conductive layer is provided on one side of an insulating layer 7A having a polyimide resin film strength.
  • CCL Copper Clad Laminate
  • a circuit pattern 8A is formed by chemical etching using an etchant containing ferric chloride as a main component, as shown in FIG. 5 (b). .
  • CCL in which the thickness of the insulating layer 7A is 25 ⁇ m and the thickness of the copper foil 8 is m is used.
  • CCL you may use what was produced by what is called the casting method which apply
  • a seed layer is sputtered onto a polyimide resin film, and copper is grown by plating, or rolled or electrolytic copper foil and a polyimide resin film are pasted with an adhesive. Combined CCL can be used.
  • a plastic film such as a liquid crystal polymer, which is not necessarily a polyimide resin film, may be used.
  • the copper etchant is not limited to ferric chloride as a main component, but an etchant mainly composed of salt and cupric chloride may be used. Yes.
  • the interlayer adhesive 9A and the resin film 10 are bonded to the surface of the CCL that has undergone the process [1] opposite to the circuit pattern 8A by thermocompression bonding.
  • the indirect layering material 9A an epoxy thermosetting film adhesive having a thickness of 25 m was used, and as the resin film 10, a polyimide film having a thickness of 25 / z m was used.
  • a vacuum laminator was used and pressed and bonded at a pressure of 0.3 MPa at a temperature lower than the curing temperature of the interlayer adhesive 9 in an atmosphere under reduced pressure.
  • the insulating layer 7A and the interlayer adhesive 9A constitute an insulating base material having adhesiveness.
  • the insulating layer 7A is an adhesive layer made of a resin having thermoplasticity or a thermosetting resin in a semi-cured state, it is not necessary to bond the layer indirect adhesive material 9 together.
  • the interlayer adhesive 9A used here may be an acrylic adhesive or the like that is not limited to an epoxy thermosetting film adhesive, or a heat represented by a thermoplastic polyimide or the like. It may be a plastic adhesive. Further, the interlayer adhesive 9A may be used by applying a varnish-like resin that is not necessarily a film.
  • the resin film 10 can be made of a plastic film such as PET (polyethylene terephthalate) or PEN (polyethylene naphthalate) in addition to polyimide, and UV ( It is also possible to use a film that can be bonded and peeled off by irradiation with ultraviolet rays.
  • a via hole 11 having a diameter of 100 m is formed on the insulating layer 7A, the interlayer adhesive 9A, and the resin film 10 using the YAG laser, and the copper A small hole 12 having a diameter of about 30 m is opened in the foil 8. And by CF and O mixed gas
  • the via hole 11 and the small hole 12 are filled with a conductive paste by screen printing to form the through electrode 5A, and then the resin film 10 is peeled off. To do. At this time, the tip of the penetrating electrode 5A made of the printed conductive paste protrudes from the surface of the interlayer adhesive 9A by the thickness of the peeled resin film 10 to form a protrusion.
  • a laser used for forming the via hole 11 and the small hole 12 a carbon dioxide laser, an excimer laser, or the like can be used in addition to the YAG laser.
  • the via hole 11 and the small hole 12 may be formed by drill calorie etching. In plasma desmear treatment, the type of gas used is limited to the mixed gas of CF and O.
  • the conductive paste forming the through electrode 5 is composed of at least one low electrical resistance metal particle selected from nickel, silver, copper, and at least one low power selected from tin, bismuth, indium, lead. Although a paste containing a melting point metal particle and a binder component containing epoxy resin as a main component is used, it is not limited to this.
  • FIG. 6 is a cross-sectional view showing an example of manufacturing an IC chip.
  • FIG. 6 (a) For example, a pad 13A is formed in each chip region, and a liquid photosensitive polyimide precursor is spin-coated on the surface of a semiconductor substrate 13 made of a silicon wafer, and a photo A contact hole 14A is formed on the pad 13A by using a lithography technique. Then, as shown in FIG. 6B, the insulating layer 14 is formed by firing.
  • a conductor layer 15 to be a rewiring portion is formed in the contact hole and on the insulating layer 14 by using a semi-additive method. After inspection by probing, the IC chip 3 is separated into pieces by dicing as shown in Fig. 6 (d).
  • benzocyclobutene (BCB), polybenzoxazole (PBO), or the like may be used as the other material. it can.
  • the photosensitive resin may not necessarily be applied by spin coating, but may be curtain coating, screen printing, spray coating or the like. Further, the photosensitive resin is not limited to a liquid one, and a film-like resin may be laminated on the semiconductor substrate 13.
  • the conductor layer 15 can also be formed directly on an inorganic insulating film such as silicon oxide or silicon nitride covering and protecting the surface of the IC chip.
  • the circuit of IC chip 3 manufactured in this way is a normal conductive circuit.
  • functions such as an inductor, a capacitor, and a resistor can be added.
  • the IC chip 3 produced in the above-mentioned step [4] is aligned with the base material produced in the above-mentioned step [3] using a semiconductor chip mounter. Heating is performed at a temperature lower than the curing temperature of the conductive paste forming the interlayer adhesive 9A and the through electrode 5A to temporarily fix
  • 7 (a) to 7 (c) are cross-sectional views showing respective steps (second half steps) in the method of manufacturing the printed wiring board 1A according to the first embodiment of the present invention.
  • the above-mentioned [1] to [[ The substrate with wiring 4B produced by the same process as the process of 3] is aligned using a pattern (not shown).
  • the substrate 4B with wiring has an insulating layer 7B, an interlayer adhesive 9B, a through electrode 5B, and a circuit pattern 8B, similarly to the substrate 4A with wiring formed in the step [5].
  • the circuit pattern 8B and the through electrode 5B provided on the substrate 4B with wiring are provided so that they can be mounted on the mounting substrate from the pads on the IC chip when they are assembled with the substrate 4A with wiring. Configured to constitute a wiring layer).
  • a 40 ⁇ m thick resin film 16 has a surface of 25 ⁇ m on one side.
  • a spacer 18 with a thick adhesive 17 attached is arranged.
  • a 100 m thick copper foil was disposed and laminated as the support substrate 2 facing the substrate with wiring 4 A via the IC chip 3.
  • the spacer 18 has an opening 19 which is slightly larger than the area of the IC chip 3 formed in advance in a portion overlapping the IC chip 3 when stacked.
  • the material of the spacer 18 it is desirable to use the same resin as the insulating film 7A of the substrate 4A with wiring manufactured in the above-mentioned process [1] for the resin film 16. Other resin or metal may be used.
  • the adhesive 17 it is desirable to use the same material as the interlayer adhesive 9A of the substrate with wiring 4A produced in the step [2], but other materials can also be used. Also, for chip size If the wiring spacing on the uppermost substrate is not so wide, omit this spacer 18.
  • the support substrate 2 can use other metal plates and resin plates that are not limited to copper foil, but heat dissipation is close to that of the main component of the IC chip 3 and silicon. It is desirable to use a material with excellent characteristics. For example, molybdenum or a metal plate in which an Invar alloy is sandwiched from both sides by copper can be used.
  • the laminate produced in the above step [6] is heat-pressed in a reduced pressure atmosphere of 1 kPa or less using a vacuum curing press, and is multilayered at once as shown in FIG. 7 (b).
  • the conductive paste forming the through electrodes 5A and 5B is cured.
  • “curing” includes not only thermal curing (crosslinking reaction) but also includes a case where a material softened by heating is cooled and cured.
  • the interlayer adhesive 9A or the insulating layer 7A having adhesiveness flows at the time of thermocompression bonding, and the IC chip 3, the insulating layer 7A, and the support substrate 2. Fill the gap created between the spacers 18. As a result, the IC chip 3 is fixed and sealed in the wiring board. In addition, the moderate elasticity of the adhesive that contacts the IC chip 3 causes an effect of relaxing the thermal stress exerted on the IC chip 3 by the surrounding material force.
  • the substrates 4A and 4B with wiring to be a part of the rewiring layer a single-sided CCL on which a circuit has been formed in advance is used, and through electrodes 5A, 5A, By using 5B, the mating process can be eliminated in all processes, and the production time can be greatly reduced compared to the conventional build-up method. Furthermore, since the base material constituting each layer is prepared in advance, defective products generated in each step can be eliminated each time, and accumulation of yield can be avoided.
  • the conductive paste for interlayer connection for example, as described in Japanese Patent Application Laid-Open No. 2000-49460, a conductive paste having a composition that forms an alloy at a low temperature about the curing temperature of the interlayer adhesive is applied. The metal particles in the conductive paste, and the copper connection pads and the metal particles in the conductive paste are diffusion-bonded to ensure the same connection reliability as the interlayer connection due to metal clinging of Balta. Can be kept.
  • solder resist 20 was formed by screen-printing a liquid photosensitive resin, exposing the pattern and developing it.
  • the solder bumps 21 were formed in a ball shape by pattern printing of solder paste and reflow.
  • FIG. 8 is a cross-sectional view showing a configuration of a printed wiring board 1B according to the second embodiment of the present invention.
  • printed wiring board 1B according to the present embodiment is thick enough to embed IC chip 3 in thickness force of interlayer adhesive 9A bonded to insulating layer 7A.
  • the spacer 18 described in the process [5] of the first embodiment can be omitted.
  • FIG. 9 is a cross-sectional view showing a configuration of a printed wiring board 1C according to the third embodiment of the present invention.
  • the printed wiring board 1C As shown in FIG. 9, only one base material 4A with wiring is stacked above the IC chip 3 to form a rewiring layer. Talk to you.
  • bumps 21 are formed on the wiring pattern 8A of the substrate 4A with wiring.
  • the substrate with wiring 4A may be a single layer having a force of three or more layers.
  • the support substrate 2 may be removed after the overall lamination in the step [7] of the first embodiment.
  • FIG. 10 is a sectional view showing the configuration of a printed wiring board 1D according to the fourth embodiment of the present invention.
  • the printed wiring board (multi-layer wiring board) ID according to this embodiment has a conductor layer 15 that is a part of the rewiring part, and an adhesive 2a on the support board 2.
  • a substrate with wiring 4A produced in advance is laminated and multilayered at once.
  • each interlayer conduction pad is a through electrode 5 made of a conductive paste. They are connected by A and constitute a rewiring layer. Further, the IC chip 3 is embedded in an insulating base material (adhesive) included in the base material 4A with wiring.
  • the first half step in the method for manufacturing the printed wiring board 1D is the same as the first half step in the first embodiment shown in FIG.
  • IC chip 3 is manufactured in the same manner as IC chip 3 in the first embodiment shown in FIG. As shown in FIG. 5 (f), the IC chip 3 is aligned with a semiconductor chip mounter, heated at a temperature lower than the curing temperature of the conductive paste forming the interlayer adhesive 9A and the through electrode 5A, and temporarily fixed. .
  • FIGS. 11A to 11C are cross-sectional views showing respective steps (second half steps) of the method of manufacturing the printed wiring board layer 1D according to the fourth embodiment of the present invention.
  • the same process as described above is performed on the side where the circuit pattern 8A of the substrate 4A with wiring after the first half of the process is formed.
  • the substrate with wiring 4A produced by the above is aligned using a pattern (not shown).
  • a spacer 18 in which an adhesive material 17 having a thickness of 25 ⁇ m is bonded to one side of a resin film 16 having a thickness of 40 m is provided. Deploy.
  • a 25 ⁇ m thick polyimide film having a thickness of 25 ⁇ m is used as a support substrate 2 disposed via an adhesive layer on the surface opposite to the conductor layer 15 of the IC chip 3.
  • a base material bonded with the adhesive 2a was placed and laminated.
  • an opening 19 that is slightly larger than the area of the IC chip 3 is formed in advance at a portion that overlaps the IC chip 3 when stacked.
  • the material of the spacer 18 it is desirable to use the same resin as that of the insulating layer 7A for the resin film 16, but other resins or metals may be used.
  • Adhesive 17 uses the same material as interlayer adhesive 9A While it is desirable, other materials can be used. Further, the spacer 18 is not necessary when the wiring on the substrate is not so wide with respect to the chip size.
  • the support substrate 2 is not limited to a base material in which a 25 ⁇ m-thick polyimide film is bonded to a 25 ⁇ m-thick polyimide film, and other resin plates or metal plates may be used.
  • a material with excellent thermal radiation characteristics that has a coefficient of expansion close to that of silicon, which is the main component of IC chip 3.For example, it adheres to molybdenum or a metal plate sandwiched with Invar alloy from both sides.
  • the base material which bonded the material can also be used.
  • the laminate produced in the previous steps is heat-pressed in a reduced-pressure atmosphere of 1 kPa or less using a vacuum curing press to form a multilayer structure at once.
  • the adhesive paste 9A and the adhesive 2a are cured (adhesion between the insulating layers 7A and 7B and the insulating layer 7A and the IC chip 3), and at the same time, the conductive paste forming the through electrodes 5A and 5B is cured. Is done.
  • “curing” includes not only thermal curing (crosslinking reaction) but also the case where the material softened by heating is cooled and cured.
  • the substrates 4A and 4B with wiring to be a part of the rewiring layer a single-sided CCL on which a circuit is formed in advance is used, and the through electrodes 5A, 5A, By using 5B, the mating process can be eliminated in all processes, and the production time can be greatly reduced compared to the conventional build-up method. Furthermore, since the base material constituting each layer is prepared in advance, defective products generated in each step can be eliminated each time, and accumulation of yield can be avoided.
  • the conductive paste for interlayer connection for example, as described in Japanese Patent Application Laid-Open No. 2000-49460, a conductive paste having a composition that forms an alloy at a low temperature about the curing temperature of the interlayer adhesive is applied. The metal particles in the conductive paste, and the copper connection pads and the metal particles in the conductive paste are diffusion-bonded to ensure the same connection reliability as the interlayer connection due to metal clinging of Balta. Can be kept.
  • the solder resist 20 and the solder bumps 21 were formed on the multilayer board produced through the above steps.
  • the solder resist 20 was formed by screen-printing a liquid photosensitive resin, exposing the pattern and developing it.
  • the solder bumps 21 were formed in a ball shape by pattern printing of solder paste and reflow.
  • the presence of the adhesive between the support substrate 2 and the back surface of the IC chip 3 can improve the adhesion between the IC chip 3 and the support substrate 2.
  • the flatness of the entire substrate was improved as compared with a structure having no adhesive layer on the back surface.
  • IC chip 3 As IC chip 3, as shown in FIGS. 12 (a) to 12 (c), a conductor layer formed by plating on first insulating layer 14A covered on the surface of semiconductor substrate 13 is used. It is preferable that the circuit portion 15A including the conductor layer 15 is covered with the second insulating layer 14B.
  • the circuit portion 15A of the conductive layer 15 is entirely covered with the second insulating layer 14B, and only the periphery of the portion to be the land portion is second insulated.
  • the land is covered with layer 14B and the land is almost exposed.
  • the connection area of the conductive layer 15 is set large without covering the periphery of the conductive layer 15 serving as a land portion.
  • FIG. 12 (c) shows the conductive layer 15 surrounded by the second insulating layer 14B so that the side wall portion of the conductive layer 15 serving as the land portion is also exposed.
  • the conductive layer 15 can be prevented from being exposed after being connected to the through electrode, the conductive layer 15 can be prevented from being corroded. Also, when positioning and temporarily fixing the through electrode 5A of the substrate 4A with wiring and the IC chip 3, the problem of the positional accuracy of the IC chip 3 is caused by the protrusion of the conductive paste (through electrode 5A). Force that may contact the circuit portion 15A passing between the land portions As described above, the contact can be prevented by covering the circuit portion 15A with the second insulating layer 14B. Such contact is so pronounced that the wiring rules on the IC chip 3 become more powerful. It becomes a book.
  • the protrusion of the conductive paste is crushed and spreads in the in-plane direction with little force in the thermocompression bonding process for positioning the IC chip 3, but the circuit portion 15A is covered with the second insulating layer 14B. Can prevent contact. Therefore, by using the IC chip 3 having such a structure, even when the distance between the land portion and the circuit portion is short, it is not necessary to make the through electrode 5A thin so as not to reach the circuit portion 15A. It is possible to enlarge the wiring, make the wiring rule on the IC chip 3 fine, and reduce the via pitch.
  • the IC chip 3 has a structure having a first insulating layer 14A, a conductive layer 15, and a second insulating layer 14B.
  • the conductive layer 15 is protected by the second insulating layer 14B.
  • FIG. 13 is a cross-sectional view showing a configuration of a printed wiring board 1E according to the fifth embodiment of the present invention.
  • the printed wiring board 1E according to the present embodiment is an example in which the spacer 18 is omitted from the above-described fourth embodiment.
  • the thickness of the inter-layer insulating material 9A to be bonded to the insulating layer 7A is set to a thickness that sufficiently fills the IC chip 3. Since other configurations in the present embodiment are the same as those in the fourth embodiment described above, description thereof will be omitted.
  • FIG. 14 is a cross-sectional view showing a configuration of a printed wiring board 1F according to the sixth embodiment of the present invention.
  • the substrate 4A with wiring is stacked above the IC chip 3 to form the rewiring layer.
  • the substrate with wiring may be a plurality of three or more layers.
  • FIG. 15 is a cross-sectional view showing a configuration of a printed wiring board 1G according to the seventh embodiment of the present invention.
  • a conductor layer 15 serving as a rewiring portion is formed on the IC chip 3, and heat conduction is performed on the support board 2.
  • Material 2b A substrate 4A with wiring, which is individually manufactured in advance, is laminated on an IC chip 3 which is a semiconductor device installed via the substrate, and is multilayered at once.
  • each interlayer conduction pad is made of a conductive paste.
  • the through electrodes 5A and 5B are connected to form a rewiring layer.
  • the IC chip 3 is embedded in an insulating base material included in the base material 4A with wiring.
  • the IC chip 3 is manufactured in the same manner as the IC chip in the first embodiment shown in FIG. As shown in FIG. 5 (f), the IC chip 3 is aligned with a semiconductor chip mounter, heated below the curing temperature of the conductive paste forming the interlayer adhesive 9 and the through electrode 5A, and temporarily fixed. I do.
  • FIGS. 16 (a) to 16 (c) are cross-sectional views showing each step (second half step) of the method for manufacturing the printed wiring board 1G according to the seventh embodiment of the present invention.
  • FIG. 16 (a) on the side where the circuit pattern 8A of the substrate 4A with wiring after the first half process is formed, The substrate with wiring 4B produced by the same process is aligned using a pattern (not shown). Also, on the opposite side to the circuit pattern 8A side of the substrate 4A with wiring, a spacer 18 in which a 25 ⁇ m thick adhesive 17 is bonded to one side of a 40 m thick resin film 16 is provided. Deploy. Furthermore, on the lower layer side of the IC chip 3, as a support substrate 2 disposed on the surface opposite to the conductor layer 15 of the IC chip 3 via an adhesive layer, a 25 ⁇ m thickness is formed on a 100 ⁇ m thick copper foil.
  • a base material bonded with the adhesive 2a was placed and laminated.
  • an opening 19 that is slightly larger than the area of the IC chip 3 is formed in advance at a portion that overlaps the IC chip 3 when stacked.
  • the material of the spacer 18 it is desirable to use the same resin as that of the insulating layer 7A for the resin film 16, but other resin such as a resin may be used.
  • the adhesive material 17 is preferably made of the same material as the interlayer adhesive material 9, but other materials can also be used. In addition, this spacer 18 is not necessary if the wiring on the substrate is not so wide with respect to the chip size. [0102] As shown in Fig.
  • a part of the adhesive 2a to be bonded onto the support substrate 2 has a heat conductive property in a part or the whole of the region where the lower surface of the IC chip 3 is in contact.
  • Material 2b was placed.
  • a so-called heat conductive adhesive in which an adhesive is incorporated with an inorganic filler having high heat conductivity can be used.
  • a heat conductive adhesive having a thermal conductivity of 0.5 W / m ⁇ K is used.
  • the support substrate 2 is not limited to a base material in which a 25 ⁇ m-thick adhesive 2a is bonded to a 100 ⁇ m copper foil, and other metal plates or resin plates should be used. However, it is desirable that it is a material with excellent heat dissipation characteristics that has a coefficient of expansion close to that of silicon, which is the main component of IC chip 3, such as molybdenum or a metal plate in which Invar alloy is sandwiched between both sides by copper. It is also possible to use a base material in which an adhesive material including a heat conductive material is bonded to a part of the base material.
  • the heat conductive material 2b exists in at least a part between the support substrate 2 and the lower surface of the IC chip 3, so that the IC chip 3 has the heat conductive material 2b. Since the generated heat can be efficiently released to the outside of the substrate, it is possible to use highly exothermic IC chips such as IC chips that perform high-speed arithmetic processing and IC chips that handle large currents.
  • the laminate produced in the previous steps was heat-pressed in a reduced-pressure atmosphere of IkPa or lower using a vacuum curing press, and then multilayered in a batch. To do.
  • the conductive paste forming the through electrodes 5A and 5B is cured simultaneously with the curing of the interlayer adhesives 9A and 9B and the adhesive 2a (adhesion between the insulating layers and adhesion between the insulating layer and the IC chip 3).
  • “curing” includes not only thermal curing (crosslinking reaction) but also a case where a material softened by heating is cooled and cured.
  • Interlayer adhesive 9A, 9B and adhesive 2a, or insulating layer 7 having adhesive properties flow during heating and pressing, and IC chip 3 and insulating layer, support substrate 2, or spacer 18
  • the gap created between the two is filled (Fig. 16 (a) and (b)).
  • the IC chip 3 is fixed and sealed in the wiring board.
  • the moderate elasticity of the adhesive that contacts the IC chip 3 causes an effect of relaxing the thermal stress exerted on the IC chip 3 by the surrounding material force.
  • the substrates 4A and 4B with wiring to be a part of the rewiring layer a single-sided CCL on which a circuit is formed in advance is used, and a through electrode made of a conductive paste printed and filled in an interlayer connection
  • 5A and 5B the mating process can be eliminated in all processes, and the production time can be greatly shortened compared to the conventional build-up method.
  • the base material constituting each layer is prepared in advance, defective products generated in each step can be eliminated each time, and accumulation of yield can be avoided.
  • the conductive paste for interlayer connection for example, as described in Japanese Patent Application Laid-Open No.
  • a conductive paste having a composition that forms an alloy at a low temperature about the curing temperature of the interlayer adhesive is applied.
  • the metal particles in the conductive paste, and the copper connection pads and the metal particles in the conductive paste are diffusion-bonded to ensure the same connection reliability as the interlayer connection due to the metal of the Balta. it can.
  • the solder resist 20 and the solder bumps 21 were formed on the multilayer board produced by the steps so far.
  • the solder resist 20 was formed by screen-printing a liquid photosensitive resin, exposing the pattern and developing it.
  • the solder bumps 21 were formed in a ball shape by pattern printing of solder paste and reflow.
  • FIG. 17 is a cross-sectional view showing a configuration of a printed wiring board 1H according to the eighth embodiment of the present invention.
  • the heat conductive material 2b does not have to exist only between the IC chip 3 and the support substrate 2. As shown in FIG. May be made of a heat conductive adhesive made of the heat conductive material 2b.
  • FIG. 18 is a cross-sectional view showing the configuration of the printed wiring board II according to the ninth embodiment of the present invention.
  • the heat conductive material 2b does not need to be bonded to the support substrate 2 during the manufacturing process, and is bonded to the lower surface of the IC chip 3 as shown in FIG. You can make it! ,.
  • the heat conductive material 2b is bonded to the back surface of the wafer before dicing shown in FIG. 6 (a), and then separated into individual pieces. Times It is possible to easily obtain the IC chip 3 in which the heat conductive material 2b is bonded to the opposite surface of the path.
  • FIG. 19 shows the configuration of a printed wiring board 30 according to the tenth embodiment of the present invention.
  • the printed wiring board (multilayer wiring board) 30 is, as shown in FIG. 19, on the IC chip 3a which is a semiconductor device in which the conductor layer 15 that is a part of the rewiring layer is formed.
  • IC chip 3a which is a semiconductor device in which the conductor layer 15 that is a part of the rewiring layer is formed.
  • They are installed on the first substrate 33 with wiring, which is separately prepared in advance, and by the first substrate 33 with wiring and the second substrate 34 with wiring, which is separately manufactured in advance. It consists of IC chip 3a sandwiched and multilayered at once.
  • the conductor layer 15 formed on the IC chip 3a and the first substrate with wiring 33 are connected to each other by a first through electrode 44 made of a conductive paste, and the inter-layer conductive pads are connected to each other.
  • the rewiring layer is configured. Further, the IC chip 3a is embedded in the layer indirect bonding material 35 of the first substrate 33 with wiring.
  • the second substrate 34 with wiring is connected to the IC chip 3a through a through electrode or the like, and further, another IC is provided on the second substrate 34 with wiring through a nod portion 36.
  • Chip 3b semiconductor device
  • FIG. 20 is a cross-sectional view showing each step (first half step) in the method for manufacturing printed wiring board 30 according to the present embodiment.
  • the first substrate 33 with wiring is manufactured. That is, as shown in FIG. 20 (a), after forming an etching resist by photolithography on CCL in which a copper foil 39 serving as a conductive layer is provided on one side of an insulating layer 38 having polyimide resin film strength, As shown in FIG. 20 (b), a circuit pattern 39A is formed by chemical etching using an etchant mainly composed of ferrous salt and ferric iron.
  • CCL As the CCL, a 12 ⁇ m-thick copper foil 39 bonded to an insulating layer 38 made of a 25 ⁇ m-thick polyimide resin film was used. In addition, this CCL was prepared by a simple casting method in which a polyimide varnish was applied to the copper foil 8 and the varnish was cured. CCL can also be used. In addition, CCL obtained by sputtering a seed layer on a polyimide resin film and growing copper by plating, or by bonding a rolled or electrolytic copper foil and a polyimide resin film with an adhesive can be used.
  • the insulating layer 38 may be a plastic film such as a liquid crystal polymer, not necessarily a polyimide resin film.
  • the copper etchant is not limited to ferric chloride as a main component, but may be an etchant mainly composed of salt and cupric chloride.
  • an interlayer adhesive 40 and a resin film 41 are bonded to the surface of the CCL that has been subjected to the process [1A] opposite to the circuit pattern by thermocompression bonding.
  • a vacuum laminator was used and pressed and bonded at a pressure of 0.3 MPa at a temperature not higher than the curing temperature of the interlayer adhesive 40 in an atmosphere under reduced pressure.
  • the insulating layer 38 and the interlayer adhesive 40 constitute an insulating base material having adhesiveness. If the insulating layer 38 is made of a thermoplastic resin or a semi-hardened thermosetting resin, there is no need to bond the interlayer adhesive 40.
  • the interlayer adhesive 40 used here may be an acrylic adhesive, which is not limited to an epoxy thermosetting film adhesive, or a heat represented by a thermoplastic polyimide. It may be a plastic adhesive. Further, the interlayer adhesive 40 may be used by applying a varnish-like resin that is not necessarily a film. In addition to polyimide, the resin film 41 can also use plastic films such as PET (polyethylene terephthalate) and PEN (polyethylene naphthalate), and UV ( It is also possible to use a film that can be bonded and peeled off by irradiation with ultraviolet rays.
  • a via hole 42 having a diameter of 100 m is formed on the insulating layer 38, the interlayer adhesive 40 and the resin film 41 using a YAG laser, and the circuit is rotated.
  • a small hole 43 having a diameter of about 30 / zm is opened in the road pattern 39A.
  • the via hole 42 and the small hole 43 are filled with a conductive paste by screen printing to form the first through electrode 44.
  • the resin film 41 is peeled off.
  • the tip of the first through electrode 44 made of the printed and filled conductive paste protrudes from the surface of the interlayer adhesive 40 by the thickness of the peeled resin film 41 to form a protrusion.
  • the laser used for forming the via hole 42 and the small hole 43 may be a carbon dioxide gas laser, an excimer laser, or the like in addition to the YAG laser. Further, the via hole 42 and the small hole 43 may be formed by drill calorie etching. In plasma desmear treatment, the type of gas used is limited to the mixed gas of CF and O.
  • the conductive base constituting the first through electrode 44 is made of at least one kind of low electrical resistance metal particles selected from nickel, silver and copper, and tin, bismuth, indium and lead.
  • a paste containing at least one selected low melting point metal particle and a binder component mainly composed of epoxy resin was used.
  • the IC chip 3a is manufactured by a method similar to that shown in FIG. 6 showing the first embodiment described above.
  • the IC chip 3a prepared in the step [4A] is attached to the first substrate with wiring 33 prepared in the step [3A]. Alignment is performed at a temperature equal to or lower than the curing temperature of the conductive paste forming the interlayer adhesive 40 and the first through electrode 44, and temporary fixing is performed.
  • FIG. 21 is a cross-sectional view showing a production example of the second substrate 34 with wiring.
  • FIG. 21 (a) First, as shown in FIG. 21 (a), the above-mentioned process [1A] is applied to a double-sided CCL in which a copper foil 46 serving as a conductive layer is provided on both sides of an insulating layer 45 that also has polyimide resin film strength. Similarly, after forming an etching resist by photolithography, an etching process mainly composed of ferric salt and ferric iron is used. A circuit pattern 46A is formed by chemical etching using the chant, as shown in FIG. 21 (b).
  • an insulating layer 45 made of a polyimide resin film having a thickness of 25 ⁇ m and a copper foil 46 having a thickness of 12 m bonded to each other were used as the CCL.
  • CCL produced by the so-called casting method can also be used for this CCL.
  • CCL in which a seed layer is sputtered on a polyimide resin film and copper is grown by plating, or CCL in which rolled or electrolytic copper foil and polyimide resin film are bonded with an adhesive can be used.
  • the insulating layer 45 can also be a plastic film such as a liquid crystal polymer.
  • the copper etchant is not limited to the main component of salt and ferric iron, and an etchant mainly composed of salt and ferric copper may be used.
  • a via hole 47 having a diameter of 100 m is formed on the insulating layer 45 and the circuit pattern 46A on one surface using a YAG laser, and the other surface is also patterned.
  • a small hole 48 having a diameter of about 30 ⁇ m is opened in the circuit pattern 46A.
  • the via hole 47 and the small hole 48 are filled with a conductive paste by the screen printing method to form the second through electrode 49. .
  • the laser used for forming the via hole 47 and the small hole 48 may be a carbon dioxide laser, an excimer laser, or the like. Further, the via hole 47 and the small hole 48 may be formed by etching with a drilling force. In the plasma desmear treatment, other inert gas such as Ar can be used, or wet desmear treatment may be used.
  • the conductive paste forming the second through electrode 49 is composed of at least one kind of low electrical resistance metal particles selected from nickel, silver, copper, and tin. , Bismuth, indium, lead power A paste containing at least one selected low melting point metal particle and a binder component mainly composed of epoxy resin was used.
  • FIG. 22 is a cross-sectional view showing each step (second half step) in the method for manufacturing printed wiring board 30 according to the present embodiment.
  • the side with the IC chip 3a of the first substrate 33 with wiring that has undergone the above step [5A] (the opposite of the side on which the circuit pattern 39A is provided)
  • the third wiring substrate 53 is manufactured by the same processes as the processes [1A] to [3A] described above.
  • the third wiring substrate 53 an opening 54 that is slightly larger than the area of the IC chip 3a is formed in advance in a portion that overlaps the IC chip 3a when stacked. At this time, the upper surface of the IC chip 3a and the surface of the interlayer adhesive 52 of the third wiring substrate 53 are located on substantially the same plane.
  • the third through electrode 56 is provided on the third substrate with wiring 53 at a position overlapping the first and second through electrodes 44 and 49. Thus, since the through electrodes 44, 56, and 49 overlap, the strength and rigidity of the printed wiring board 30 can be improved.
  • the resin film 51 uses the same resin as the insulating layer 38 of the substrate prepared in the above step [1A]. However, you may use metal or other materials.
  • the interlayer adhesive 52 it is desirable to use the same material as the interlayer adhesive 40 of the base material produced in the above step [2A], but it is also possible to use other materials.
  • the third wiring base 53 is unnecessary.
  • the third wiring base 53 is a substrate with wiring provided with a copper foil 55 as a conductor layer.
  • the third wiring base 53 may be a simple base without providing the copper foil 55.
  • the second substrate 34 with wiring is aligned and laminated using a pattern (not shown).
  • the laminate produced in the above step [7A] is heat-pressed in a reduced pressure atmosphere of 1 kPa or less using a vacuum curing press, and is multilayered at once.
  • the conductive paste forming the first through electrode 44 and the second through electrode 47 Curing of the conductive paste is performed.
  • “curing” means thermal curing (crosslinking reaction). It includes not only the case where the material softened by heating cools and hardens.
  • the interlayer adhesive 40 or the insulating layer 38 having adhesiveness flows at the time of thermocompression bonding, and a gap formed between the IC chip 3a and the insulating base material or the third wiring base material 53. (Fig. 22 (a) and (b)).
  • the IC chip 3a is fixedly enclosed in the wiring board.
  • the moderate elasticity of the adhesive that contacts the IC chip 3a causes the IC chip 3a to relax the thermal stress exerted on the surrounding material force.
  • the first wiring-equipped substrate 33 which becomes a part of the rewiring layer
  • a single-sided CCL on which a circuit has been formed in advance is used, and the first is made of a conductive paste printed and filled in the interlayer connection
  • the through electrode 44 By using the through electrode 44, it is possible to eliminate the mating process in all processes, and the production time can be greatly shortened as compared with the conventional build-up method.
  • the base material constituting each layer is prepared in advance, defective products generated in each step can be eliminated each time, and accumulation of yield can be avoided.
  • the conductive paste for interlayer connection for example, as described in Japanese Patent Application Laid-Open No.
  • a conductive paste having a composition that forms an alloy at a low temperature about the curing temperature of the interlayer adhesive is used.
  • the metal particles in the conductive paste, and the copper connection pads and the metal particles in the conductive paste are diffusion-bonded to maintain the same connection reliability as the interlayer connection caused by the metal of the Balta.
  • a solder resist 20 and solder bumps 21 were formed on the multilayer board produced in the process [8A].
  • the solder resist 20 was formed by screen-printing a liquid photosensitive resin, exposing the pattern and developing it.
  • the solder bump 21 was formed into a ball shape by pattern printing of solder paste and reflow.
  • an IC chip 3b or the like on which a rewiring layer is formed may be mounted on one side of the printed wiring board (multilayer wiring board) 30 configured as described above. it can
  • FIG. 23 is a cross-sectional view showing the configuration of the printed wiring board 30A according to the eleventh embodiment of the present invention.
  • the present embodiment is different from the tenth embodiment described above in the base material 34 with the second wiring.
  • the second substrate 34 with wiring in the printed wiring board 30A uses filled vias filled with via holes by plating vias 49A as shown in FIG. .
  • the electrical connection force between the wiring part (circuit pattern 46A) of the second wiring-equipped substrate 34 and the second through electrode 49 The circuit thickness of the wiring part (circuit pattern 46A)
  • the plating via 49A is integrated with the second through electrode 49 and the circuit pattern 46A. Therefore, the electrical connection reliability of the entire board is further improved.
  • FIG. 24 is a cross-sectional view showing the configuration of the printed wiring board 30B according to the twelfth embodiment of the present invention.
  • the printed wiring board 30B is obtained by laminating the first substrate 33 with wiring and the IC chip 3a over a plurality of stages.
  • the printed wiring board 30B is configured by arranging a plurality of IC chips 3a in the same plane (on the same first wiring-equipped substrate 33).
  • a plurality of IC chips 3a can be sealed in the printed wiring board 30B, and the mounting density can be improved.
  • a printed wiring board 30C according to a thirteenth embodiment of the present invention will be described.
  • . 25 to 27 show a method for manufacturing the printed wiring board 30C.
  • CCL is prepared in which a copper foil 62 having a thickness of, for example, 12 m is bonded to one surface of an insulating layer 61 made of, for example, a polyimide resin film.
  • a force using CCL in which copper foil 62 is bonded to insulating layer 61 is used.
  • CCL made by a so-called casting method in which polyimide varnish is applied to copper foil 62 and the varnish is cured is used. You can also In addition, CCL in which a seed layer is sputtered on a polyimide resin film and copper is grown by plating, or CCL in which rolled or electrolytic copper foil and polyimide resin film are bonded together with an adhesive can be used.
  • the insulating layer 61 can also be a plastic film such as a liquid crystal polymer.
  • the etchant of copper is not limited to the one containing salty ferric iron as a main component, and an etchant containing cupric chloride as a main component may be used.
  • etching resist (not shown) on the copper foil 62 using a photolithography technique
  • a circuit pattern is formed by wet etching using, for example, an etchant mainly composed of salty ferric iron. 62A is formed.
  • the etching resist is removed.
  • an interlayer adhesive 63 and a resin film 64 are bonded to the surface of the insulating layer 61 opposite to the circuit pattern 62A by thermocompression bonding.
  • an epoxy thermosetting film adhesive having a thickness of 25 / z m was used.
  • the resin film 10 a 25 / zm-thick polyimide film was used.
  • thermocompression bonding a vacuum laminator was used and pressed and bonded at a pressure of 0.3 MPa at a temperature not higher than the curing temperature of the interlayer adhesive 62 in an atmosphere under reduced pressure.
  • the interlayer adhesive 63 used may be an acrylic adhesive or the like that is not limited to an epoxy thermosetting film adhesive, or a thermoplastic adhesive such as thermoplastic polyimide. There may be. Further, the interlayer adhesive 63 may be used by applying a varnish-like resin which is not necessarily a film.
  • the resin film 64 can be made of a plastic film such as PET or PEN in addition to polyimide, and can also be a film that can be bonded or peeled off by UV irradiation.
  • the circuit pattern 62A, the interlayer adhesive 63, and the resin film A via hole 65 having a diameter of 100 ⁇ m is formed in the circuit 64 using a YAG laser, and a small hole 66 having a diameter of about 30 ⁇ m is opened in the circuit pattern 62A.
  • the IC chip 3a is aligned with the first substrate 68 with wiring with a semiconductor chip mounter, and heated below the curing temperature of the adhesive and the conductive paste. Then temporarily fix it.
  • the second substrate 69 with wiring and the substrate 70 with double-sided wiring are sequentially arranged on the side of the interlayer adhesive 63 of the first substrate 68 with wiring. Then, the third substrate 71 with wiring is aligned using a pattern (not shown) and temporarily fixed by heating.
  • the second substrate 69 with wiring has an opening 72 so as to have a clearance of 50 ⁇ m from the outer shape of the IC chip 3.
  • a circuit pattern 77 is formed on one surface of the insulating layer 76, an interlayer adhesive 78 is provided on the other surface, and a through electrode 78 is provided.
  • circuit patterns 74 are formed on both surfaces of an insulating layer 73 made of polyimide, and through holes are formed in portions where these circuit patterns 74 overlap with each other with the insulating layer 73 interposed therebetween.
  • a through-hole 75 is formed by making a connection over the inner wall of the through-hole and both circuit patterns 74.
  • the double-sided wiring board 70 is a so-called laser via type that obtains continuity by plating with the back surface of the copper foil that is not perforated, or that that obtains continuity by conductive paste rather than by plating. Substrates with double-sided wiring can be applied.
  • the number of substrates with wiring produced by the same method as that for the first substrate with wiring 68 can be increased or decreased according to the thickness of the IC chip 3a.
  • the third substrate 71 with wiring can also be produced in the same manner as the first substrate 68 with wiring.
  • the circuit pattern 80 is formed on one surface of the insulating layer 79, and the interlayer is formed on the other surface. Adhesive 81 A through electrode 82 is provided.
  • the laminate as shown in Fig. 26 (a) is heat-bonded in a lump in a reduced-pressure atmosphere of 1 kPa or less using a vacuum curing press.
  • the conductive paste forming the through electrodes 6 7, 75, 82 at the same time as the curing of the respective interlayer adhesives 63, 77, 81 (adhesion between the insulating base materials and the adhesive between the insulating base material and the IC chip 3a) Is cured.
  • the interlayer adhesive flows at the time of thermocompression bonding and fills the gap generated between the IC chip 3a and the surrounding members.
  • the through hole 75 is also filled with an interlayer adhesive.
  • the IC chip 3a is fixedly enclosed in the wiring board.
  • the moderate elasticity of the interlayer adhesive that comes into contact with the IC chip 3a causes the IC chip 3a to relax the thermal stress exerted on the surrounding material force.
  • solder resist 83 is formed.
  • the solder resist 83 is formed by screen-printing a liquid photosensitive resin, exposing the pattern and developing it.
  • solder bumps 21 are formed at locations where the circuit pattern 80 on the outside of the third substrate 71 with wiring is exposed from the solder resist 83.
  • the solder bumps 21 are formed in a ball shape by pattern printing of solder paste and reflow.
  • the solder bumps 21 can be arranged over the entire bottom surface of the third substrate 71 with wiring. In this way, the production of the printed wiring board 30C according to the present embodiment is completed.
  • the printed wiring board 30C has a configuration in which the IC chip 3a is surrounded by an interlayer adhesive, and the first wiring-equipped substrate that is the outermost layer.
  • Circuit patterns 62A and 80 are provided on the outer surface of the material 68 and the third substrate 71 with wiring.
  • the IC chip 3a is sealed inside, and an electronic component can be mounted on the surface. Also, with the printed wiring board 30C of the present embodiment, there is a problem that the layers are separated due to the expansion of the air in the air gap in the heating environmental test. can be solved.
  • FIG. 28 is a sectional view showing a printed wiring board 30D according to the fourteenth embodiment of the present invention.
  • This printed wiring board 30D includes a first wiring-equipped substrate 68 that is individually produced in advance on an IC chip 3a on which a part of the rewiring layer is formed, and a flexible cable wiring. It can be manufactured by laminating the plate 87 and the second wiring-equipped base material 71 and forming a multilayer in a lump. Further, a connector 86 is connected and fixed on the first wiring-equipped substrate 68 of the printed wiring board 30D. The connector 86 is soldered to the circuit pattern 62A of the first wiring base 68 with a terminal 94A force made of a lead frame with solder 94. Furthermore, the IC chip 3a is configured so that almost the entire surface is covered with an interlayer adhesive. Further, an end portion of the cable wiring board 87 is provided in the intermediate layer of the printed wiring board 30D so as to be coupled. The IC chip 3a is disposed in an opening 92 formed in the cable wiring board 87.
  • the manufacturing method of the first substrate 68 with wiring is the same as the manufacturing method of the first substrate 68 with wiring in the thirteenth embodiment described above, and thus the description thereof is omitted.
  • the IC chip 3a is aligned with the first substrate 68 with wiring by the semiconductor chip mounter, and the second substrate 79 with wiring is connected to the first wiring. Align with the attached base 68 and heat it below the curing temperature of the adhesive and conductive paste to temporarily fix it.
  • the cable wiring board 87 has a function of a spacer and a cable, and can be manufactured through the steps shown in FIGS. 30 (a) to (d).
  • FIG. 30 (a) for example, CCL in which copper foil 89 is provided on both surfaces of an insulating layer 87 having a polyimide resin film strength is prepared.
  • a circuit pattern 89A is formed by wet etching using, for example, an etchant mainly composed of salt and ferric iron. Then, the etching resist is removed (see FIG. 30 (b)).
  • a via hole 9 A small hole 91 is opened in a circuit pattern 89 formed on one side of 0 and the insulating layer 87.
  • the via hole 90 is filled with a conductive paste to form a through electrode 93.
  • the temporarily fastened laminate shown in Fig. 29 (a) is heat-pressed in a lump in a reduced-pressure atmosphere of lkPa or less using a vacuum curing press.
  • the conductive paste forming the through electrodes 67 and 82 is cured. Is called.
  • the interlayer adhesive flows during the thermocompression bonding, and the gaps formed in the opening 92 of the cable wiring board 87 or between the IC chip 3a and the surrounding members are removed. Fill. As a result, the IC chip 3a is fixedly enclosed in the wiring board. In addition, the moderate elasticity of the interlayer adhesive that comes into contact with the IC chip 3a causes an effect of alleviating the thermal stress that is exerted on the IC chip 3a by the surrounding material force.
  • the printed wiring board 30D of the present embodiment has a structure in which a part of the flexible cable wiring board 87 is multilayered (referred to as a partial multilayer wiring board).
  • a partial multilayer wiring board a so-called glass epoxy substrate in which, for example, glass fiber is impregnated with epoxy resin is laminated on a part of a flexible cable wiring board, a through hole is opened, and plating is performed.
  • Such a wiring board has a flexible part (flexible) and a hard part (rigid), and is sometimes called a rigid flex board (R-F board).
  • the partial multilayer portion of such a rigid flex board mounts a surface mount component (hereinafter referred to as SMT) such as a connector for connecting another cable wiring board or a signal filter IC.
  • SMT surface mount component
  • a certain area is required to form plated through holes and to mount SMT parts such as connectors and ICs.
  • the conventional IC chip mounted on the surface of the multilayer part is embedded in the substrate, and the conductive paste can be embedded in any part of the inner layer of the wiring board for interlayer conduction. Due to the use of vias, conventional rigid flex Compared to a printed circuit board, high-density mounting is possible in a multilayer part. Therefore, as a result, the area of the partial multilayer portion can be reduced.
  • FIG. 31 is a modification of the present embodiment, and all the layers constituting the printed wiring board 30D in the region that is not joined by the interlayer adhesive are formed of a flexible soft material. It may be configured.
  • the metal particles in the paste by applying a composition that forms an alloy at a low temperature of about the curing temperature of the interlayer adhesive, the metal particles in the paste, The metal particles of the copper connection pad and the metal particles of the paste are diffusion-bonded to ensure the same connection reliability as the interlayer connection due to the metal of the bulk metal.
  • the support substrate is arranged, the flow of the insulating base material or the adhesive layer can be suppressed, and the warpage can be reduced.
  • the present invention can provide a multilayer printed wiring board mounted with high-definition components that can be manufactured by an easy process and that does not cause an increase in cost or a decrease in yield. Moreover, the manufacturing method of such a printed wiring board can be provided.
  • a conductive paste is filled in via holes 11 and small holes 12 formed by cleaning CCL.
  • a protrusion made of a through-electrode 5A was formed and this protrusion was connected to the conductor layer 15 of the IC chip 3.
  • conductive paste is provided on the via land, and the conductive layer of the IC chip 3 and the circuit pattern (including via land) 8 B of the substrate 4B with wiring are provided with this conductive base. It is also possible to make it conductive.
  • the printed wiring board shown in Fig. 32 has a circuit pattern (via land) 8B and a circuit having laminated holes 4C, 4A, 4B with wiring and having small holes 96 facing the via hole provided with the through electrode 5B.
  • the IC chip 3 is connected to the pattern 8D via the conductive paste 95.
  • the conductive paste in the via hole and the conductive paste 95 on the circuit pattern 8B are hardened by mixing with each other in the small holes 96 on the circuit pattern 8B or without being interfaced with each other.
  • the conductive paste contains a resin as a binder
  • the conductive paste in the via hole and the conductive paste 95 on the circuit pattern 8B are mixed through the small holes 96, but the metal paste
  • the metal paste When conduction is achieved by the diffusion bonding of the grains, the metals in the conductive composition above and below the small hole 96 are in a state of being diffusion bonded to each other.
  • the conductor layer 15 of the IC chip 3 is connected to the circuit pattern (via land) 8B of the substrate 8B with wiring via the conductive paste 95, and this substrate with wiring is connected.
  • the substrate 8D with wiring is laminated on the material 8B, and the IC chip 3 is built in.
  • a through electrode 5D is provided on the substrate 4D with wiring. Note that no small holes are formed in the circuit pattern 8D. In addition, no small holes are formed in the circuit pattern 8C formed on the substrate 4C with wiring.
  • the substrate 4B with wiring and the substrate 4D with wiring are integrated through through-holes 96 in which the through electrodes 5B and 5D are formed in the circuit pattern 8B. In the embodiment shown in FIG.
  • the through electrodes 5B and 5D are integrally formed as a single column, and the through electrodes 5B and 5D are mixed or metal diffusion bonded to form an interface. Since it is formed continuously, it has high connection reliability. Similarly, the connection between the conductor layer 15 of the IC chip 3 and the circuit pattern (via land) 8B has high connection reliability. In addition, since the through electrodes are integrated vertically through small holes, the mechanical strength of the printed wiring board can be increased.
  • the printed wiring board according to the present invention can be used in the field of manufacturing various electronic devices such as mobile phones, portable electronic devices, and home appliances.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

 本発明では、接着性を有する絶縁基材及びこの絶縁基材の一方の面に形成された導電層からなる少なくとも一の配線付き基材と、この導電層に接続され絶縁基材を貫通している導電性ペーストからなる貫通電極と、再配線部を有するICチップとを備え、ICチップが、再配線部を貫通電極に接続させて配線付き基材の層間接着材中に埋め込まれており、ICチップの再配線部の反対側の面に接着層を介して支持基板が配置されており、再配線部と配線付き基材とが再配線層を構成している。  このため、本発明では、容易な工程により作製でき、また、コストの上昇や歩留まりの低下を招来することがなく、高精細な部品を実装した多層のプリント配線基板を提供できる。

Description

明 細 書
プリント配線基板及びプリント配線基板の製造方法
技術分野
[0001] 本発明は、 2層以上の配線層を有し、 ICまたはセンサ等の部品を内包する多層配 線板に関し、特に配線層の生産性を著しく向上できるプリント配線基板及びプリント 配線基板の製造方法に関する。
背景技術
[0002] 従来、ウェハプロセスで製造される素子と外部の回路または機器とを電気的に接続 し、この素子力もの信号伝達及び素子への給電を外部力も行うため、パッケージ基板 が使われている。従来のノ ッケージ基板には、図 1に示すように、個片化された ICチ ップ 101を、再配線層 102が形成され ICチップよりも大きな基板 103上に搭載し、再 配線層 102と ICチップ 101とを金ワイヤ 104などで接続したものが用いられている。
[0003] また、従来、図 2に示すように、ベアチップの IC101に金属バンプ 105を形成し、異 方性導電接着剤 106を用いて、再配線層 102が形成された基板に実装するパッケ ージ方式も採用されて 、る。
[0004] しかしながら、近年の携帯電子機器の多機能化に伴い、半導体デバイスにも、さら なる小型化が要求されており、その多くは、 ICの高集積ィ匕よりもパッケージの小型化 に焦点が当てられている。
[0005] 近年、究極の小型パッケージとして、ビルドアップ法のみで構成されるウェハレベル
'チップスケールパッケージ(以下、「WLCSP」という。)が開発されている。この WLC SPは、図 3に示すように、シリコンウェハ 101を土台として、 IC101上に、直接配線( 再配線層 102)をビルドアップ法で形成するものであり、ノ ッケージサイズがチップサ ィズと等しくなる最小のパッケージである。
[0006] しかし、実装基板の端子ピッチのルールによってノ ッケージ上に配置できる端子数 が制限されるため、 WLCSPの適用は、ピン数の少ない素子に限定される。このよう な WLCSPにおける制約を拡大する技術として、チップ内蔵基板が提案されている。 このチップ内蔵基板は、基板上に載置された ICチップをビルドアップ技術のみで再 配線層を構築する。
[0007] 前述のチップ内蔵基板のように、コアを有さずにビルドアップ法のみで形成される 配線板は、ウェハプロセス技術で作製された微細配線を有する素子を接続するため 基板として適している。しかし、その作製プロセスのコストは、一般的なプリント基板、 すなわち、銅箔をエッチングして回路を作製し接着によって多層化するものに比べ極 めて高いものになっている。また、チップ内蔵基板における加工は、必要な配線層の 数だけシリーズに行う必要があるため、作製に要する期間が長くなり、また、歩留まり も、工程数の分だけ累積されるため、低くなりがちである。
[0008] また、ポリイミドをベースとしてこれらの配線を積層して多層化した多層基板におい ては、同一層内の配線を高精細化することは可能であるが、層間の接続は、機械的 な位置合わせ精度に依存する。そのため、このような多層基板において、層間接続 部には、層間のァライメント誤差を考慮した設計が必要となり、ビア (貫通電極)のピッ チに制約が生じる。
発明の開示
[0009] 本発明は、容易な工程により作製でき、また、コストの上昇や歩留まりの低下を招来 することがなぐ高精細な部品を実装した多層のプリント配線基板を提供し、また、こ のようなプリント配線基板の製造方法を提供することにある。
[0010] 前述のように、チップ内蔵基板のような構造のビルドアップ法のみで形成される配 線板は、工程が多く高価である。一方、チップ実装できるプリント基板は、同一層内で の微細化はできるものの、多層化する際には、ァライメントの精度に依存するため、高 精細なものは困難である。
[0011] そこで、本発明に係るプリント配線基板は、以下の構成のいずれか一を有すること により、容易な工程で、高精細な部品を実装した多層のプリント配線基板を提供する ことができるちのである。
[0012] 〔構成 1〕
本発明は、プリント配線基板であって、接着性を有する絶縁基材及びこの絶縁基材 の一方の面に形成された導電層からなる少なくとも一の配線付き基材と、この配線付 き基材の導電層に接続され絶縁基材を貫通してこの絶縁基材の他方の面に臨んで V、る導電性ペーストからなる貫通電極と、半導体基板に形成された電極に接続され た再配線部を有する半導体装置とを備え、半導体装置は、再配線部を貫通電極に 接続させ、配線付き基材の絶縁基材中に埋め込まれており、半導体装置の再配線 部と配線付き基材とは、再配線層を構成して ヽることを特徴とするものである。
[0013] 本構成を有することにより、容易な工程で、高精細な部品を実装した多層配線板を 提供できる。
[0014] 〔構成 2〕
本発明は、プリント配線基板であって、絶縁基材及びこの絶縁基材の一方の面に 形成された導電層からなる少なくとも一の配線付き基材と、この絶縁基材の他方の面 に形成された接着層と、配線付き基材の導電層に接続され絶縁基材及び接着層を 貫通してこの絶縁基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と 、半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 、半導体装置は、再配線部を貫通電極に接続させ、接着層中に埋め込まれており、 半導体装置の再配線部と配線付き基材とは、再配線層を構成して ヽることを特徴と するものである。
[0015] 本構成を有することにより、容易な工程で、高精細な部品を実装した多層配線板を 提供できる。
[0016] 〔構成 3〕
上記〔構成 1〕、または、上記〔構成 2〕を有するプリント配線基板において、半導体 装置を介して配線付き基材に対向する支持基板を備え、配線付き基材と支持基板と の間には、半導体装置の設置領域を除く領域にスぺーサが配置されていることを特 徴とするちのである。
[0017] 本構成を有することにより、スぺーサ及び支持基板が配置されているので、絶縁基 材、あるいは、接着層の流動を抑えることができ、反りを少なくすることができる。
[0018] また、本発明に係るプリント配線基板の製造方法は、以下の構成を有することにより 、容易な工程で、高精細な部品を実装した多層のプリント配線基板を製造することが できるものである。
[0019] 〔構成 4〕 本発明は、プリント配線基板であって、接着性を有する絶縁基材及びこの絶縁基材 の一方の面に形成された導電層からなる少なくとも一の配線付き基材と、この配線付 き基材の導電層に接続され絶縁基材を貫通してこの絶縁基材の他方の面に臨んで
V、る導電性ペーストからなる貫通電極と、半導体基板に形成された電極に接続され た再配線部を有する半導体装置とを備え、半導体装置は、再配線部を貫通電極に 接続させ、配線付き基材の絶縁基材中に埋め込まれており、半導体装置の再配線 部の反対側の面に接着層を介して支持基板が配置されており、半導体装置の再配 線部と配線付き基材とは、再配線層を構成して ヽることを特徴とするものである。
[0020] 本構成を有することにより、容易な工程で、高精細な部品を実装した多層配線板を 提供できる。また、支持基板が配置されていることにより、絶縁基材、あるいは、接着 層の流動を抑えることができ、反りを少なくすることができる。
[0021] 〔構成 5〕
本発明は、プリント配線基板であって、絶縁基材及びこの絶縁基材の一方の面に 形成された導電層からなる少なくとも一の配線付き基材と、この絶縁基材の他方の面 に形成された接着層と、配線付き基材の導電層に接続され絶縁基材及び接着層を 貫通してこの絶縁基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と 、半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 、半導体装置は、再配線部を貫通電極に接続させ、接着層中に埋め込まれており、 半導体装置の再配線部の反対側の面に接着層を介して支持基板が配置されており 、半導体装置の再配線部と配線付き基材とは、再配線層を構成していることを特徴と するものである。
[0022] 本構成を有することにより、容易な工程で、高精細な部品を実装した多層配線板を 提供できる。また、支持基板が配置されていることにより、絶縁基材、あるいは、接着 層の流動を抑えることができ、反りを少なくすることができる。
[0023] 〔構成 6〕
本発明は、プリント配線基板であって、接着性を有する絶縁基材及びこの絶縁基材 の一方の面に形成された導電層からなる少なくとも一の配線付き基材と、この配線付 き基材の導電層に接続され絶縁基材を貫通してこの絶縁基材の他方の面に臨んで V、る導電性ペーストからなる貫通電極と、半導体基板に形成された電極に接続され た再配線部を有する半導体装置とを備え、半導体装置は、再配線部を貫通電極に 接続させ、配線付き基材の絶縁基材中に埋め込まれており、半導体装置の再配線 部の反対側の面に少なくとも一部に熱伝導率が 0. 4WZm'K以上の導熱性材料を 含む接着層を介して支持基板が配置されており、半導体装置の再配線部と配線付き 基材とは、再配線層を構成して ヽることを特徴とするものである。
[0024] 本構成を有することにより、容易な工程で、高精細な部品を実装した多層配線板を 提供できる。また、支持基板が配置されていることにより、絶縁基材、あるいは、接着 層の流動を抑えることができ、反りを少なくすることができる。
[0025] 〔構成 7〕
本発明は、プリント配線基板であって、絶縁基材及びこの絶縁基材の一方の面に 形成された導電層からなる少なくとも一の配線付き基材と、この絶縁基材の他方の面 に形成された接着層と、配線付き基材の導電層に接続され絶縁基材及び接着層を 貫通してこの絶縁基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と 、半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 、半導体装置は、再配線部を貫通電極に接続させ、接着層中に埋め込まれており、 半導体装置の再配線部の反対側の面に少なくとも一部に熱伝導率が 0. 4W/m-K 以上の導熱性材料を含む接着層を介して支持基板が配置されており、半導体装置 の再配線部と配線付き基材とは、再配線層を構成して ヽることを特徴とするものであ る。
[0026] 本構成を有することにより、容易な工程で、高精細な部品を実装した多層配線板を 提供できる。また、支持基板が配置されていることにより、絶縁基材、あるいは、接着 層の流動を抑えることができ、反りを少なくすることができる。
[0027] 〔構成 8〕
上記〔構成 4〕乃至上記〔構成 7〕の 、ずれかの構成を有するプリント配線基板にお いて、配線付き基材と支持基板との間には、半導体装置の設置領域を除く領域にス ぺーサが配置されて!ヽることを特徴とするものである。
[0028] 本構成を有することにより、絶縁基材、あるいは、接着層の流動を抑えることができ 、反りを少なくすることができる。
[0029] 〔構成 9〕
上記〔構成 1〕乃至上記〔構成 8〕のいずれか一を有するプリント配線基板において、 配線付き基材を複数枚有しており、これら配線付き基材の導電層同士間を接続する 貫通電極を備え、これら配線付き基材の導電層同士間を接続する貫通電極と、一の 配線付き基材の導電層及び半導体装置の再配線部間を接続する貫通電極とは、同 一の材料力もなることを特徴とするものである。
[0030] 本構成を有することにより、配線付き基材同士の層間接続で使用する貫通電極と、 半導体装置との接続を行う貫通電極とが同一材料力もなるので、製造が容易となる。
[0031] 〔構成 10〕
本発明は、プリント配線基板であって、絶縁基材及びこの絶縁基材の一方の面に 形成された導電層からなる少なくとも一の第 1の配線付き基材と、前記第 1の配線付 き基材の前記導電層に接続され、前記絶縁基材を貫通してこの絶縁基材の他方の 面に臨んでいる導電性ペーストからなる第 1の貫通電極と、絶縁基材及びこの絶縁 基材の他方の面に形成された導電層からなる少なくとも一の第 2の配線付き基材と、 前記第 2の配線付き基材の前記導電層に接続され、この第 2の配線付き基材の絶縁 基材を貫通して、前記第 1の配線付き基材の前記導電層に電気的に接続される第 2 の貫通電極と、半導体基板に形成された電極に接続された再配線部を有する半導 体装置とを備え、前記半導体装置は、前記第 1の配線付き基材及び前記第 2の配線 付き基材の間に位置し、前記再配線部を前記第 1の貫通電極に接続させており、前 記半導体装置の再配線部と前記第 1の配線付き基材とは、再配線層を構成して ヽる ことを特徴とするものである。
[0032] 本構成を有することにより、半導体装置を挟む第 1と第 2の配線付き基材に端子を 配置することができ、実装密度を高めることができる。
[0033] また、本発明に係るプリント配線基板の製造方法は、以下の構成を有することにより 、容易な工程で、高精細な部品を実装した多層のプリント配線基板を製造することが できる
〔構成 11〕 本発明は、プリント配線基板の製造方法であって、一方の面に導電層が形成され 熱可塑性を有する榭脂または半硬化状態の熱硬化榭脂からなる絶縁基材にビアホ ールを形成しこのビアホールに導電性ペーストを印刷充填して貫通電極とする工程 と、半導体基板に形成された電極に接続された再配線部を有する半導体装置の当 該再配線部を貫通電極に対して位置合わせしこの半導体装置を絶縁基材の接着層 に対して熱圧着により仮留めする工程と、絶縁基材同士の接着及び絶縁基材と半導 体装置との接着並びに貫通電極をなす導電性ペーストの硬化を単一工程としての加 熱プレスによって行う工程とを有することを特徴とするものである。
[0034] 〔構成 12〕
本発明は、プリント配線基板の製造方法であって、一方の面に導電層が形成され 他方の面が接着層となされた絶縁基材にビアホールを形成しこのビアホールに導電 性ペーストを印刷充填して貫通電極とする工程と、半導体基板に形成された電極に 接続された再配線部を有する半導体装置の当該再配線部を貫通電極に対して位置 合わせしこの半導体装置を絶縁基材の接着層に対して熱圧着により仮留めするェ 程と、絶縁基材同士の接着及び絶縁基材と半導体装置との接着並びに貫通電極を なす導電性ペーストの硬化を単一工程としての加熱プレスによって行う工程とを有す ることを特徴とするちのである。
[0035] 〔構成 13〕
本発明は、プリント配線基板の製造方法であって、一方の面に導電層が形成され 熱可塑性を有する榭脂または半硬化状態の熱硬化榭脂からなる絶縁基材にビアホ ールを形成しこのビアホールに導電性ペーストを印刷充填して貫通電極とする工程 と、半導体基板に形成された電極に接続された再配線部を有する半導体装置の当 該再配線部を貫通電極に対して位置合わせし接着層が形成された支持基板を該接 着層を半導体装置の再配線部の反対側の面に接触させて配置しこの半導体装置を 絶縁基材の接着層に対して熱圧着により仮留めする工程と、絶縁基材同士の接着 及び絶縁基材と半導体装置との接着並びに貫通電極をなす導電性ペーストの硬化 を単一工程としての加熱プレスによって行う工程とを有することを特徴とするものであ る。 [0036] 〔構成 14〕
本発明は、プリント配線基板の製造方法であって、一方の面に導電層が形成され 他方の面が接着層となされた絶縁基材にビアホールを形成しこのビアホールに導電 性ペーストを印刷充填して貫通電極とする工程と、半導体基板に形成された電極に 接続された再配線部を有する半導体装置の当該再配線部を貫通電極に対して位置 合わせし接着層が形成された支持基板を該接着層を半導体装置の再配線部の反対 側の面に接触させて配置しこの半導体装置を絶縁基材の接着層に対して熱圧着に より仮留めする工程と、絶縁基材同士の接着及び絶縁基材と半導体装置との接着並 びに貫通電極をなす導電性ペーストの硬化を単一工程としての加熱プレスによって 行う工程とを有することを特徴とするものである。
[0037] 〔構成 15〕
本発明は、プリント配線基板の製造方法であって、一方の面に導電層が形成され 熱可塑性を有する榭脂または半硬化状態の熱硬化榭脂からなる絶縁基材にビアホ ールを形成しこのビアホールに導電性ペーストを印刷充填して貫通電極とする工程 と、半導体基板に形成された電極に接続された再配線部を有する半導体装置の当 該再配線部を貫通電極に対して位置合わせし少なくとも一部に熱伝導率が 0. 4W ,m · K以上の導熱性材料を含む接着層が形成された支持基板を該接着層を半導 体装置の再配線部の反対側の面に接触させて配置しこの半導体装置を絶縁基材の 接着層に対して熱圧着により仮留めする工程と、絶縁基材同士の接着及び絶縁基 材と半導体装置との接着並びに貫通電極をなす導電性ペーストの硬化を単一工程 としての加熱プレスによって行う工程とを有することを特徴とするものである。
[0038] 〔構成 16〕
本発明は、プリント配線基板の製造方法であって、一方の面に導電層が形成され 他方の面が接着層となされた絶縁基材にビアホールを形成しこのビアホールに導電 性ペーストを印刷充填して貫通電極とする工程と、半導体基板に形成された電極に 接続された再配線部を有する半導体装置の当該再配線部を貫通電極に対して位置 合わせし少なくとも一部に熱伝導率が 0. 4WZm ·Κ以上の導熱性材料を含む接着 層が形成された支持基板を該接着層を半導体装置の再配線部の反対側の面に接 触させて配置しこの半導体装置を絶縁基材の接着層に対して熱圧着により仮留めす る工程と、絶縁基材同士の接着及び絶縁基材と半導体装置との接着並びに貫通電 極をなす導電性ペーストの硬化を単一工程としての加熱プレスによって行う工程とを 有することを特徴とするものである。
[0039] 〔構成 17〕
本発明は、プリント配線基板の製造方法であって、一方の面に導電層が形成され た第 1の絶縁基材にビアホールを形成し、このビアホールに導電性ペーストを印刷充 填して貫通電極とする工程と、半導体基板に形成された電極に接続された再配線部 を有する半導体装置の当該再配線部を、前記貫通電極に対して位置合わせし、この 半導体装置を層間接着材を介して前記第 1の絶縁基材に対して熱圧着により仮留め する工程と、他方の面に導電層が形成された第 2の絶縁基材にビアホールを形成し 、このビアホールに導電性ペーストを印刷充填して貫通電極とする工程と、前記第 2 の絶縁基材を前記第 1の絶縁基材に対して層間接着材を介して積層させ、これら各 絶縁基材間に前記半導体装置を挟み込むとともに、これら各絶縁基材の貫通電極 同士を当接させる工程と、前記層間接着材による接着及び前記貫通電極となる導電 性ペーストの硬化を、単一工程としての加熱プレスによって同時に行う工程と、を有 することを特徴とするものである。
図面の簡単な説明
[0040] [図 1]図 1は、従来のプリント配線基板の構成を示す断面図である。
[図 2]図 2は、従来の他のプリント配線基板の構成を示す断面図である。
[図 3]図 3は、従来のさらに他のプリント配線基板の構成を示す断面図である。
[図 4]図 4は、本発明の第 1の実施の形態に係るプリント配線基板の構成を示す断面 図である。
[図 5]図 5 (a)〜 (f)は、本発明の第 1の実施の形態に係るプリント配線基板の製造方 法を示す工程断面図である。
[図 6]図 6 (a)〜 (d)は、本発明の第 1の実施の形態に係るプリント配線基板に内蔵さ れる ICチップの製造方法を示す工程断面図である。
[図 7]図 7 (a)〜 (c)は、本発明の第 1の実施の形態に係るプリント配線基板 1Aの製 造方法における各工程 (後半の工程)を示す工程断面図である。
[図 8]図 8は、本発明の第 2の実施の形態に係るプリント配線基板の構成を示す断面 図である。
[図 9]図 9は、本発明の第 3の実施の形態に係るプリント配線基板の構成を示す断面 図である。
[図 10]図 10は、本発明の第 4の実施の形態に係るプリント配線基板の構成を示す断 面図である。
[図 11]図 l l (a)〜(c)は、本発明の第 4の実施の形態に係るプリント配線基板の製造 方法の各工程 (後半の工程)を示す断面図である。
圆 12]図 12 (a)〜(c)は、本発明の第 4の実施の形態に係るプリント配線基板に内蔵 される ICチップの製造方法を示す工程断面図である。
[図 13]図 13は、本発明の第 5の実施の形態に係るプリント配線基板の構成を示す断 面図である。
[図 14]図 14は、本発明の第 6の実施の形態に係るプリント配線基板の構成を示す断 面図である。
[図 15]図 15は、本発明の第 7の実施の形態に係るプリント配線基板の構成を示す断 面図である。
圆 16]図 16 (a)〜(c)は、本発明の第 7の実施の形態に係るプリント配線基板の製造 方法の各工程 (後半の工程)を示す断面図である。
[図 17]図 17は、本発明の第 8の実施の形態に係るプリント配線基板の構成を示す断 面図である。
[図 18]図 18は、本発明の第 9の実施の形態に係るプリント配線基板の構成を示す断 面図である。
[図 19]図 19は、本発明の第 10の実施の形態に係るプリント配線基板の構成を示して いる。
[図 20]図 20 (a)〜 (f)は、本発明の第 10の実施の形態に係るプリント配線基板の製 造方法における各工程 (前半の工程)を示す断面図である。
[図 21]図 21 (a)〜 (d)は、本発明の第 10の実施の形態第 2の配線付き基材の作製 例を示す断面図である。
[図 22]図 22 (a)〜 (d)は、本発明の第 10の実施の形態に係るプリント配線基板の製 造方法における各工程 (後半の工程)を示す断面図である。
[図 23]図 23は、本発明の第 11の実施の形態に係るプリント配線基板の構成を示す 断面図である。
[図 24]図 24は、本発明の第 12の実施の形態に係るプリント配線基板の構成を示す 断面図である。
[図 25]図 25 (a)〜(f)は、本発明の第 13の実施の形態に係るプリント配線基板の製 造方法を示す工程断面図である。
[図 26]図 26 (a)および (b)は、本発明の第 13の実施の形態に係るプリント配線基板 の製造方法を示す工程断面図である。
[図 27]図 27 (a)および (b)は、本発明の第 13の実施の形態に係るプリント配線基板 の製造方法を示す工程断面図である。
[図 28]図 28は、本発明の第 14の実施の形態に係るプリント配線基板を示す断面図 である。
[図 29]図 29 (a)および (b)は、本発明の第 14の実施の形態に係るプリント配線基板 の製造方法を示す工程断面図である。
[図 30]図 30 (a)〜 (d)は、本発明の第 14の実施の形態に係るケーブル配線板の製 造方法を示す工程断面図である。
[図 31]図 31は、本発明の第 14の実施の形態のプリント配線基板の変形例を示す断 面図である。
[図 32]図 32は、本発明の他の実施の形態を示すプリント配線基板の構成を示す断 面図である。
[図 33]図 33は、本発明の他の実施の形態を示すプリント配線基板の構成を示す断 面図である。
発明を実施するための最良の形態
[0041] 以下、本発明を実施するための最良の形態について図面を参照して説明する。
[0042] 〔第 1の実施の形態〕 図 4は、本発明の第 1の実施の形態に係るプリント配線基板 1Aの構成を示す断面 図である。
[0043] 本発明に係るプリント配線基板 (多層配線板) 1Aは、図 4に示すように、再配線層 の一部となる再配線部を構成する導体層 (IC再配線層) 15が形成され、支持基板 2 上に設置された半導体装置である ICチップ 3上に、予め個別に作製された配線付き 基材 4A, 4Bを積層し、一括で多層化することにより大略構成されている。
[0044] ICチップ 3に形成された導体層 15と、配線付き基材 4Aとは、それぞれの層間導通 用パッドが導電性ペーストからなる貫通電極 5Aによって接続されており、再配線部を 構成している。また、 ICチップ 3は、配線付き基材 4Aに含まれる絶縁基材中に埋め 込まれている。
[0045] 図 5 (a)〜 (f)は、本実施の形態に係るプリント配線基板 1Aの製造方法における各 工程 (前半の工程)を示す断面図である。
[0046] 以下、図 5を用いて、このプリント配線基板の製造方法について説明する。
[0047] 〔1〕
図 5 (a)に示すように、ポリイミド榭脂フィルム力 なる絶縁層 7Aの片面に導電層と なる銅箔 8が設けてある片面銅張板(以下、 CCL (Copper Clad Laminate)という。 )に 、フォトリソグラフィ一により図示しないエッチングレジストを形成した後に、塩化第二 鉄を主成分とするエツチャントを用いて、化学エッチングにより、図 5中の(b)に示すよ うに、回路パターン 8Aを形成する。
[0048] 本実施の形態では、絶縁層 7Aの厚さが 25 μ m、銅箔 8の厚さが mの CCLを 使用した。なお、 CCLとしては、銅箔 8にポリイミドワニスを塗布してワニスを硬化させ た、いわゆるキャスティング法により作製されたものを使用してもよい。また、この他に 、 CCLとしては、ポリイミド榭脂フィルム上にシード層をスパッタし、めっきにより銅を成 長させた CCLや、圧延または電解銅箔とポリイミド榭脂フィルムとを接着剤によって貼 りあわせた CCLを使用することができる。
[0049] また、絶縁層 7Aは、必ずしもポリイミド榭脂フィルムでなくともよぐ液晶ポリマーなど のプラスチックフィルムを使用することもできる。また、銅のエツチャントは、塩化第二 鉄を主成分とするものに限らず、塩ィ匕第二銅を主成分とするエツチャントを用いてもよ い。
[0050] 〔2〕
図 5 (c)に示すように、上記〔1〕の工程を経た CCLの、回路パターン 8Aとは反対側 の面に、層間接着材 9A及び榭脂フィルム 10を加熱圧着により貼り合わせる。層間接 着材 9Aとしては、 25 m厚のエポキシ系熱硬化性フィルム接着材を使用し、榭脂フ イルム 10は、 25 /z m厚のポリイミドフィルムを使用した。加熱圧着には真空ラミネータ を用い、減圧下の雰囲気中にて、層間接着材 9の硬化温度以下の温度で、 0. 3MP aの圧力でプレスして貼り合わせた。絶縁層 7A及び層間接着材 9Aは、接着性を有 する絶縁基材を構成する。なお、絶縁層 7Aとして、それ自身が熱可塑性を有する榭 脂または半硬化状態の熱硬化榭脂からなる接着性を有するものを用いれば、層間接 着材 9を貼り合わせる必要はな 、。
[0051] ここで使用する層間接着材 9Aは、エポキシ系の熱硬化性フィルム接着材に限定さ れることはなぐアクリル系などの接着材も使用できるし、熱可塑性ポリイミドなどに代 表される熱可塑性接着材であってもよい。また、層間接着材 9Aは、必ずしもフィルム 状でなくともよぐワニス状の榭脂を塗布して用いてもよい。榭脂フィルム 10は、ポリイ ミドの他に、 PET (ポリエチレンテレフタレート: poly ethylene terephthalate)や PEN ( ポリエチレンナフタレート: poly ethylene naphthalate)などのプラスチックフィルムを使 用することも可能であり、また、 UV (紫外線)照射によって接着や剥離が可能なフィ ルムを使用することもできる。
[0052] 〔3〕
次に、図 5 (d)に示すように、前述の絶縁層 7A、層間接着材 9 A及び榭脂フィルム 1 0に、 YAGレーザを用いて、直径 100 mのビアホール 11を成形するとともに、銅箔 8には、直径 30 m程度の小孔 12を開口する。そして、 CF及び O混合ガスによる
4 2
プラズマデスミア処理を施した後に、図 5 (e)に示すように、スクリーン印刷法により、 ビアホール 11及び小孔 12に導電性ペーストを充填して貫通電極 5Aとした後、榭脂 フィルム 10を剥離する。このとき、印刷充填した導電性ペーストからなる貫通電極 5A の先端は、剥離した榭脂フィルム 10の厚さ分だけ、層間接着材 9Aの表面より突出し 、突起を形成している。 [0053] なお、ビアホール 11及び小孔 12の形成のために使用するレーザは、 YAGレーザ の他に、炭酸ガスレーザ、エキシマレーザなどを使用することもできる。また、ドリルカロ ェゃィ匕学的なエッチングによって、ビアホール 11及び小孔 12を形成してもよい。プラ ズマデスミア処理は、使用するガスの種類が、 CF及び Oの混合ガスに限定されるこ
4 2
とはなぐ Arなど、その他の不活性ガスを使用することもできる。また、このようなドライ 処理ではなぐ薬液を用いたウエットデスミア処理でもよい。貫通電極 5をなす導電性 ペーストは、ニッケル、銀、銅カゝら選択される少なくとも 1種類の低電気抵抗の金属粒 子と、錫、ビスマス、インジウム、鉛力 選択される少なくとも 1種類の低融点金属粒子 とを含み、エポキシ榭脂を主成分とするバインダ成分を混合したペーストを用いたが 、これに限定されるものではない。
[0054] 〔4〕
図 6は、 ICチップの作製例を示す断面図である。
[0055] 次に、図 6を用いて ICチップの作製例を示す。図 6 (a)に示すように、例えば、各チ ップ領域内に、パッド 13Aが形成され、シリコンウェハでなる半導体基板 13の表面に 、液状の感光性ポリイミド前駆体をスピンコートし、フォトリソグラフィー技術を用いて、 パッド 13A上にコンタクトホール 14Aを形成する。そして、図 6中の(b)に示すように、 焼成し、絶縁層 14を形成する。
[0056] 次に、図 6 (c)に示すように、セミアディティブ法を用いて、コンタクトホール内およ び絶縁層 14上に、再配線部となる導体層 15を形成する。プロ一ビングにより検査を 行った後、図 6 (d)に示すように、ダイシングによって ICチップ 3を個片化する。
[0057] なお、本実施の形態では、絶縁層 14の材料として感光性ポリイミド前駆体を用いた 力 他の材料として、ベンゾシクロブテン(BCB)や、ポリべンゾォキサゾール(PBO) などを用いることができる。また、感光性榭脂は必ずしもスピンコートによって塗布さ れなくともよぐカーテンコートやスクリーン印刷、スプレーコートなどを行ってもよい。 さらに、感光性榭脂は、液状のものに限定されることはなぐフィルム状の榭脂を半導 体基板 13にラミネートしてもよい。また、一般的に ICチップの表面を被覆、保護して いる酸化珪素、または、窒化珪素等の無機絶縁皮膜上に、直接導体層 15を形成す ることもできる。このようにして作製された ICチップ 3の回路には、通常の導電用回路 の他に、インダクタ、キャパシタ、抵抗などの機能を付与させることも可能である。
[0058] 〔5〕
そして、図 5 (f)に示すように、上記〔3〕の工程で作製した基材に、上記した〔4〕のェ 程で作製した ICチップ 3を、半導体チップ用マウンタで位置合わせして、層間接着材 9A及び貫通電極 5Aをなす導電性ペーストの硬化温度以下で加熱し、仮留めを行う
[0059] 〔6〕
図 7 (a)〜 (c)は、本発明の第 1の実施の形態に係るプリント配線基板 1Aの製造方 法における各工程 (後半の工程)を示す断面図である。
[0060] 次に、図 7 (a)に示すように、上記〔5〕の工程で形成した配線付き基材 4 Aの回路パ ターン 8Aが形成された側に、前述の〔1〕乃至〔3〕の工程と同様の工程により作製さ れた配線付き基材 4Bを、図示しないパターンを利用して位置合わせする。配線付き 基材 4Bは、上記〔5〕の工程で形成した配線付き基材 4Aと同様に、絶縁層 7B、層間 接着剤 9B、貫通電極 5B、回路パターン 8Bを有している。なお、配線付き基材 4Bに 設けられた回路パターン 8B及び貫通電極 5Bは、配線付き基材 4Aと組み付けたとき に所望の再配線 (ICチップ上のパッドから実装基板へ実装可能なように設けられた 配線層)を構成するように設定されて 、る。
[0061] また、配線付き基材 4Aの回路パターン 8Aが形成された側の反対側には、 ICチッ プ 3を避けた領域に、 40 μ m厚の榭脂フィルム 16の片面に 25 μ m厚の接着材 17が 張り合わされたスぺーサ 18を配置している。さらに、 ICチップ 3の下層側には、 ICチ ップ 3を介して配線付き基材 4Aに対向する支持基板 2として、 100 m厚の銅箔を 配置して積層させた。
[0062] スぺーサ 18は、積層したときに ICチップ 3と重なる部位には、予め、 ICチップ 3の面 積よりもやや大きな開口 19が形成してある。なお、スぺーサ 18の材料は、榭脂フィル ム 16につ 、ては上記〔 1〕の工程で作製した配線付き基材 4Aの絶縁層 7Aと同じ榭 脂を使用することが望ましいが、他の榭脂ゃ金属などを使用してもよい。接着材 17は 、上記〔2〕の工程で作製した配線付き基材 4Aの層間接着材 9Aと同じ材料を使用す ることが望ましいが、他の材料を使用することも可能である。また、チップサイズに対し て、最上層の基板上の配線間隔をそれほど広げない場合には、このスぺーサ 18を 省略してちょい。
[0063] 支持基板 2は、銅箔に限定されることはなぐ他の金属板や榭脂板を使用すること ができるが、 ICチップ 3の主構成物であるシリコンと膨張係数が近ぐ放熱特性に優 れる物質であることが望ましぐ例えば、モリブデンや、インバー合金を銅によって両 側から挟み込んだ金属板などを使用することもできる。
[0064] [7]
そして、上記〔6〕の工程で作製した積層体を、真空キュアプレス機を用いて、 lkPa 以下の減圧雰囲気中で加熱圧着し、図 7 (b)に示すように、一括で多層化する。この とき、層間接着材 9A, 9Bの硬化 (絶縁基材同士の接着及び絶縁基材と ICチップ 3と の接着)と同時に、貫通電極 5A, 5Bをなす導電性ペーストの硬化が行われる。なお 、ここで「硬化」とは、熱硬化 (架橋反応)のみならず、加熱により軟化した材料が冷え て硬化する場合も含んで!/、る。
[0065] 図 7 (a)、 (b)に示すように、層間接着材 9A、または、接着性を有する絶縁層 7Aは 、加熱圧着時にフローして、 ICチップ 3と絶縁層 7A、支持基板 2、スぺーサ 18の相 互の間に生じた隙間を充填する。これにより、 ICチップ 3は、配線基板内に固着'封 入される。また、 ICチップ 3に接触する接着材の適度な弾性により、 ICチップ 3に対し て周囲の材料力 及ぼされる熱応力などを緩和する作用が生じる。
[0066] ここで、再配線層の一部となる配線付き基材 4A, 4Bとして、予め回路形成がなされ た片面 CCLを用い、また、層間接続に印刷充填した導電性ペーストによる貫通電極 5A, 5Bを使用することにより、全ての工程においてめつき工程を排除することができ 、従来のビルドアップ方式に比べて、生産時間を大幅に短縮することができる。さらに 、各層を構成する基材は、予め作製されているため、各工程で発生する不良品をそ の都度排除することができ、歩留まりの累積を避けることが可能となる。層間接続用の 導電性ペーストには、例えば、特開 2000— 49460号公報に記載されているように、 層間接着材の硬化温度程度の低温で合金化する組成のものを適用することで、導 電性ペースト内の金属粒子同士、また、銅の接続パッドと導電性ペースト内の金属粒 子とが拡散接合し、バルタの金属やめつきによる層間接続と同等の接続信頼性を確 保することができる。
[0067] 〔8〕
そして、図 7 (c)に示すように、上記〔7〕の工程で作製した多層板に、ソルダレジスト 20及びはんだバンプ 21を形成した。ソルダレジスト 20は、液状の感光性榭脂をスク リーン印刷し、パターンを露光した後に現像し形成した。はんだバンプ 21は、はんだ ペーストをパターン印刷し、リフローすることにより、ボール状に形成した。以上のェ 程により、本実施の形態に係るプリント配線基板 (多層配線板) 1Aが得られる。
[0068] 〔第 2の実施の形態〕
図 8は、本発明の第 2の実施の形態に係るプリント配線基板 1Bの構成を示す断面 図である。
[0069] なお、以下の各実施の形態において、上記した第 1の実施の形態に係るプリント配 線基板 1Aと同じ部材には同一の符号を付してその説明を省略する。
[0070] 本実施の形態に係るプリント配線基板 1Bは、図 8に示すように、絶縁層 7Aに貼り合 わせられる層間接着材 9Aの厚さ力 ICチップ 3を十分に埋め込める厚さである場合 には、第 1の実施の形態の上記〔5〕の工程において記述したスぺーサ 18を省略する ことができる。
[0071] 〔第 3の実施の形態〕
図 9は、本発明の第 3の実施の形態に係るプリント配線基板 1Cの構成を示す断面 図である。
[0072] また、本実施の形態に係るプリント配線基板 1Cにおいては、図 9に示すように、 IC チップ 3の上方に、配線付き基材 4Aを 1層だけ積層させて再配線層を構成させて ヽ る。本実施の形態では配線付き基材 4Aの配線パターン 8Aの上にバンプ 21を形成 している。なお、本実施の形態は、配線付き基材 4Aが 1層である力 3層以上の複数 であってもよい。なお、支持基板 2は、第 1の実施の形態の〔7〕の工程において、一 括積層後に、除去することとしてもよい。
[0073] 〔第 4の実施の形態〕
図 10は、本発明の第 4の実施の形態に係るプリント配線基板 1Dの構成を示す断 面図である。 [0074] この実施の形態に係るプリント配線基板 (多層配線板) IDは、図 10に示すように、 再配線部の一部となる導体層 15が形成され、支持基板 2上に接着材 2aを介して搭 載された半導体装置である ICチップ 3上に、予め個別に作製された配線付き基材 4 Aを積層し、一括で多層化することにより構成されている。
[0075] ICチップ 3に形成された導体層 15と、配線付き基材 4Aとは、上述した第 1の実施 の形態と同様に、それぞれの層間導通用パッドが導電性ペーストからなる貫通電極 5 Aによって接続されており、再配線層を構成している。また、 ICチップ 3は、配線付き 基材 4Aに含まれる絶縁基材 (接着材)中に埋め込まれて 、る。
[0076] このプリント配線基板 1Dの製造方法における前半の工程は、図 5に示した第 1の実 施の形態における前半の工程と同様である。
[0077] また、この実施の形態において、 ICチップ 3は、図 6に示した第 1の実施の形態にお ける ICチップ 3と同様に作製される。この ICチップ 3は、図 5 (f)に示すように、半導体 チップ用マウンタで位置合わせし、層間接着材 9A及び貫通電極 5Aをなす導電性 ペーストの硬化温度以下で加熱し、仮留めを行う。
[0078] 図 11 (a)〜(c)は、本発明の第 4の実施の形態に係るプリント配線基板層 1Dの製 造方法の各工程 (後半の工程)を示す断面図である。
[0079] この実施の形態においては、図 11 (a)に示すように、前半の工程を終えた配線付き 基材 4Aの回路パターン 8 Aが形成された側に、前述した工程と同様の工程により作 製された配線付き基材 4Aを、図示しないパターンを利用して位置合わせする。また 、配線付き基材 4Aの回路パターン 8Aが形成された側の反対側には、 40 m厚の 榭脂フィルム 16の片面に 25 μ m厚の接着材 17が張り合わされたスぺーサ 18を配置 する。さらに、 ICチップ 3の下層側には、 ICチップ 3の導体層 15の反対側の面に接着 層を介して配置される支持基板 2として、 25 μ m厚のポリイミドフィルムに 25 μ m厚の 接着材 2aを貼り合わせた基材を配置して積層させた。
[0080] スぺーサ 18において、積層したときに ICチップ 3と重なる部位には、予め、 ICチッ プ 3の面積よりもやや大きな開口 19が形成してある。なお、スぺーサ 18の材料は、榭 脂フィルム 16については絶縁層 7Aと同じ榭脂を使用することが望まし!/ヽが、他の榭 脂や金属などを使用してもよい。接着材 17は、層間接着材 9Aと同じ材料を使用する ことが望ましいが、他の材料を使用することも可能である。また、チップサイズに対して 基板上の配線をそれほど広げない場合には、このスぺーサ 18は不要である。
[0081] 支持基板 2は、 25 μ m厚のポリイミドフィルムに 25 μ m厚の接着材 2aを貼り合わせ た基材に限定されることはなぐ他の榭脂板や金属板を使用することができるが、 IC チップ 3の主構成物であるシリコンと膨張係数が近ぐ放熱特性に優れる物質である ことが望ましぐ例えば、モリブデンや、インバー合金を銅によって両側から挟み込ん だ金属板などに接着材を貼り合わせた基材を使用することもできる。
[0082] 次に、図 11 (b)に示すように、これまでの工程で作製した積層体を、真空キュアプ レス機を用いて、 lkPa以下の減圧雰囲気中で加熱圧着し、一括で多層化する。この とき、層間接着材 9 A及び接着材 2aの硬化 (絶縁層 7A, 7B同士の接着及び絶縁層 7Aと ICチップ 3との接着)と同時に、貫通電極 5A, 5Bをなす導電性ペーストの硬化 が行われる。なお、ここで「硬化」とは、熱硬化 (架橋反応)のみならず、加熱により軟 化した材料が冷えて硬化する場合も含んで 、る。
[0083] 層間接着材 9A及び接着材 2a、または、接着性を有する絶縁層 7Aは、加熱圧着 時にフローして、 ICチップ 3と絶縁層 7A、支持基板 2、または、スぺーサ 18との間に 生じた隙間を充填する(図 11 (a)及び (b) )。これにより、 ICチップ 3は、配線基板内 に固着'封入される。また、 ICチップ 3に接触する接着材 2aの適度な弾性により、 IC チップ 3に対して周囲の材料力も及ぼされる熱応力などを緩和する作用が生じる。
[0084] ここで、再配線層の一部となる配線付き基材 4A, 4Bとして、予め回路形成がなされ た片面 CCLを用い、また、層間接続に印刷充填した導電性ペーストによる貫通電極 5A, 5Bを使用することにより、全ての工程においてめつき工程を排除することができ 、従来のビルドアップ方式に比べて、生産時間を大幅に短縮することができる。さらに 、各層を構成する基材は、予め作製されているため、各工程で発生する不良品をそ の都度排除することができ、歩留まりの累積を避けることが可能となる。層間接続用の 導電性ペーストには、例えば、特開 2000— 49460号公報に記載されているように、 層間接着材の硬化温度程度の低温で合金化する組成のものを適用することで、導 電性ペースト内の金属粒子同士、また、銅の接続パッドと導電性ペースト内の金属粒 子とが拡散接合し、バルタの金属やめつきによる層間接続と同等の接続信頼性を確 保することができる。
[0085] そして、図 11 (c)に示すように、これまでの工程で作製した多層板に、ソルダレジス ト 20及びはんだバンプ 21を形成した。ソルダレジスト 20は、液状の感光性榭脂をスク リーン印刷し、パターンを露光した後に現像し形成した。はんだバンプ 21は、はんだ ペーストをパターン印刷し、リフローすることにより、ボール状に形成した。以上のェ 程により、本実施の形態に係るプリント配線基板 (多層配線板) 1Dが得られる。
[0086] このように、支持基板 2と ICチップ 3の裏面との間に接着材が存在することにより、 I Cチップ 3と支持基板 2との密着力を向上させることができる。また、本発明における 多層板を後の工程においてキュアプレスした結果、裏面にも接着層がない構造に比 較して、基板全体の平坦性が向上した。
[0087] なお、 ICチップ 3としては、図 12 (a)〜(c)に示すように、半導体基板 13の表面に 被覆された第 1の絶縁層 14A上に、めっきによって形成された導体層 15を有し、この 導体層 15でなる回路部 15Aが第 2の絶縁層 14Bで被覆されて ヽる構成であることが 好ましい。
[0088] 図 12 (a)に示す ICチップ 3は、導電層 15のうち、回路部 15Aを第 2の絶縁層 14B で全面的に覆い、ランド部となる部分の周縁のみを第 2の絶縁層 14Bで覆ってランド 部をほぼ露出させた構成である。図 12 (b)に示す ICチップ 3は、ランド部となる導電 層 15の周縁を覆わずに導電層 15の接続面積を大きく設定したものである。また、図 12 (c)はランド部となる導電層 15の側壁部も露出するように第 2の絶縁層 14Bで囲 んだものであり、貫通電極 5Aを構成する導電性ペーストが導電層 15の側壁部まで 回り込むことにより、貫通電極 5Aと導電層 15との接続抵抗を小さくできるという利点 がある。
[0089] このような構造の ICチップ 3では、貫通電極と接続した後に導電層 15の露出を防ぐ ことができるため、導電層 15の腐蝕を防止できる。また、配線付き基材 4Aの貫通電 極 5Aと ICチップ 3を位置決めして仮留めする場合に、 ICチップ 3の位置精度の問題 力も導電性ペースト(貫通電極 5A)の突起が ICチップ 3のランド部間を通る回路部 1 5Aに接触する虞がある力 このように回路部 15Aを第 2の絶縁層 14Bで覆うことで接 触を防止できる。このような接触は、 ICチップ 3上の配線ルールが細力べなるほど顕 著となる。また、導電性ペーストの突起は、 ICチップ 3を位置決めする熱圧着工程に おいて、押し潰されて面内方向に少な力もず広がるが、回路部 15Aが第 2の絶縁層 14Bで覆われていることで接触を防止できる。従って、このような構造の ICチップ 3と することにより、ランド部と回路部との間が短い場合でも、貫通電極 5Aを細くして回路 部 15Aに及ばないようにする必要がなくなり、ビア径を拡大したり、 ICチップ 3上の配 線ルールを微細にしたり、ビアピッチを小さくすることが可能となる。
[0090] 本実施の形態は、図 12 (a)〜(c)に示したように、 ICチップ 3を第 1の絶縁層 14A、 導電層 15、第 2の絶縁層 14Bを有する構造とすることにより、第 2の絶縁層 14Bで導 電層 15を保護する効果がある。
[0091] 〔第 5の実施の形態〕
図 13は、本発明の第 5の実施の形態に係るプリント配線基板 1Eの構成を示す断面 図である。
[0092] 本実施の形態に係るプリント配線基板 1Eは、上述の第 4の実施の形態において、 スぺーサ 18を省略した例である。この実施の形態では、絶縁層 7Aに貼り合わせる層 間絶縁材 9Aの厚さを ICチップ 3を十分に埋める厚さに設定している。本実施の形態 におけるその他の構成は、上述した第 4の実施の形態と同様であるため、説明を省 略する。
[0093] 〔第 6の実施の形態〕
図 14は、本発明の第 6の実施の形態に係るプリント配線基板 1Fの構成を示す断面 図である。
[0094] また、本実施の形態に係るプリント配線基板 1Fにおいては、上述の第 4の実施の 形態において、 ICチップ 3の上方に配線付き基材 4Aを 1層のみ積層させて再配線 層の一部としている。なお、配線付き基材は 3層以上の複数であってもよい。
[0095] 〔第 7の実施の形態〕
図 15は、本発明の第 7の実施の形態に係るプリント配線基板 1Gの構成を示す断 面図である。
[0096] この実施の形態におけプリント配線基板 (多層配線板) 1Gは、図 15に示すように、 I Cチップ 3上に再配線部となる導体層 15が形成され、支持基板 2上に導熱性材料 2b を介して設置された半導体装置である ICチップ 3上に、予め個別に作製された配線 付き基材 4Aを積層し、一括で多層化することにより構成されている。
[0097] ICチップ 3に形成された導体層 15と、配線付き基材 4A, 4Bとは、上述した第 1の 実施の形態におけると同様に、それぞれの層間導通用パッドが導電性ペーストから なる貫通電極 5A, 5Bによって接続されており、再配線層を構成している。また、 IC チップ 3は、配線付き基材 4Aに含まれる絶縁基材中に埋め込まれて 、る。
[0098] このプリント配線基板 1Gの製造方法における前半の工程は、図 5に示した第 1の実 施の形態における前半の工程と同様であるため、説明を省略する。
[0099] この実施の形態において、 ICチップ 3は、図 6に示した第 1の実施の形態における I Cチップと同様に作製される。この ICチップ 3は、図 5 (f)に示したように、半導体チッ プ用マウンタで位置合わせし、層間接着材 9及び貫通電極 5Aをなす導電性ペースト の硬化温度以下で加熱し、仮留めを行う。
[0100] 図 16 (a)〜(c)は、本発明の第 7の実施の形態に係るプリント配線基板 1Gの製造 方法の各工程 (後半の工程)を示す断面図である。
[0101] この実施の形態においては、次に、図 16 (a)に示すように、前半の工程を終えた配 線付き基材 4Aの回路パターン 8Aが形成された側に、前述した工程と同様の工程に より作製された配線付き基材 4Bを、図示しないパターンを利用して位置合わせする。 また、配線付き基材 4Aの回路パターン 8Aが形成された側の反対側には、 40 m厚 の榭脂フィルム 16の片面に 25 μ m厚の接着材 17が張り合わされたスぺーサ 18を配 置する。さらに、 ICチップ 3の下層側には、 ICチップ 3の導体層 15の反対側の面に接 着層を介して配置される支持基板 2として、 100 μ m厚の銅箔に 25 μ m厚の接着材 2aを貼り合わせた基材を配置して積層させた。なお、このスぺーサ 18には、積層した ときに ICチップ 3と重なる部位には、予め、 ICチップ 3の面積よりもやや大きな開口 19 が形成してある。なお、スぺーサ 18の材料は、榭脂フィルム 16については絶縁層 7A と同じ榭脂を使用することが望ましいが、他の榭脂ゃ金属などを使用してもよい。接 着材 17は、層間接着材 9と同じ材料を使用することが望ましいが、他の材料を使用 することも可能である。また、チップサイズに対して基板上の配線をそれほど広げない 場合には、このスぺーサ 18は不要である。 [0102] 支持基板 2上に貼り合わせる接着材 2aの一部には、図 16 (a)に示すように、 ICチッ プ 3の下面が接触する領域の一部、または、全体に、導熱性材料 2bを配置した。この 導熱性材料 2bとしては、接着材の中に熱伝導性の高!、無機フィラーを含有させた、 いわゆる導熱性接着剤を使用することができる。本発明においては、熱伝導率 0. 5 W/m · Kの導熱性接着材を用 V、た。
[0103] 支持基板 2は、 100 μ mの銅箔に 25 μ m厚の接着材 2aを貼り合わせた基材に限 定されることはなく、他の金属板や榭脂板を使用することができるが、 ICチップ 3の主 構成物であるシリコンと膨張係数が近ぐ放熱特性に優れる物質であることが望ましく 、例えば、モリブデンや、インバー合金を銅によって両側カゝら挟み込んだ金属板など の一部に導熱性材料を含む接着材を貼り合わせた基材を使用することもできる。
[0104] 本実施の形態に係るプリント配線基板 1Gにおいては、支持基板 2と ICチップ 3の下 面との間の少なくとも一部に、導熱性材料 2bが存在することにより、 ICチップ 3におい て発生した熱を効率よく基板の外部へと逃がすことができるため、高速演算処理など を行う ICチップや、大電流を扱う ICチップなど、発熱性の高い ICチップを使用するこ とがでさる。
[0105] 次に、図 16 (b)に示すように、これまでの工程で作製した積層体を、真空キュアプ レス機を用いて、 IkPa以下の減圧雰囲気中で加熱圧着し、一括で多層化する。この とき、層間接着材 9A, 9B及び接着材 2aの硬化 (絶縁層同士の接着及び絶縁層と IC チップ 3との接着)と同時に、貫通電極 5A, 5Bをなす導電性ペーストの硬化が行わ れる。なお、ここで「硬化」とは、熱硬化 (架橋反応)のみならず、加熱により軟化した 材料が冷えて硬化する場合も含んで 、る。
[0106] 層間接着材 9A, 9B及び接着材 2a、または、接着性を有する絶縁層 7は、加熱圧 着時にフローして、 ICチップ 3と絶縁層、支持基板 2、または、スぺーサ 18との間に生 じた隙間を充填する(図 16 (a)及び (b) )。これにより、 ICチップ 3は、配線基板内に 固着'封止される。また、 ICチップ 3に接触する接着材の適度な弾性により、 ICチップ 3に対して周囲の材料力 及ぼされる熱応力などを緩和する作用が生じる。
[0107] ここで、再配線層の一部となる配線付き基材 4A, 4Bとして、予め回路形成がなされ た片面 CCLを用い、また、層間接続に印刷充填した導電性ペーストによる貫通電極 5A, 5Bを使用することにより、全ての工程においてめつき工程を排除することができ 、従来のビルドアップ方式に比べて、生産時間を大幅に短縮することができる。さらに 、各層を構成する基材は、予め作製されているため、各工程で発生する不良品をそ の都度排除することができ、歩留まりの累積を避けることが可能となる。層間接続用の 導電性ペーストには、例えば、特開 2000— 49460号公報に記載されているように、 層間接着材の硬化温度程度の低温で合金化する組成のものを適用することで、導 電性ペースト内の金属粒子同士、また、銅の接続パッドと導電性ペースト内の金属粒 子とが拡散接合し、バルタの金属やめつきによる層間接続と同等の接続信頼性を確 保することができる。
[0108] そして、図 16 (c)に示すように、これまでの工程で作製した多層板に、ソルダレジス ト 20及びはんだバンプ 21を形成した。ソルダレジスト 20は、液状の感光性榭脂をスク リーン印刷し、パターンを露光した後に現像し形成した。はんだバンプ 21は、はんだ ペーストをパターン印刷し、リフローすることにより、ボール状に形成した。以上のェ 程により、本発明に係るプリント配線基板 (多層配線板) 1Gが得られる。
[0109] 〔第 8の実施の形態〕
図 17は、本発明の第 8の実施の形態に係るプリント配線基板 1Hの構成を示す断 面図である。
[0110] 本実施の形態に係るプリント配線基板 1Hにおいて、導熱性材料 2bは、 ICチップ 3 と支持基板 2との間のみに存在する必要はなぐ図 17に示すように、層間接着材の 全てを導熱性材料 2bからなる導熱性接着材で構成することとしてもよい。
[0111] 〔第 9の実施の形態〕
図 18は、本発明の第 9の実施の形態に係るプリント配線基板 IIの構成を示す断面 図である。
[0112] 本実施の形態においては、導熱性材料 2bが、製造工程の途中において支持基板 2に貼り合わせられている必要はなぐ図 15に示すように、 ICチップ 3の下面に貼り合 わせられて 、るようにしてもよ!、。
[0113] なお、この場合には、 ICチップ 3の製造方法としては、図 6 (a)に示すダイシング前 のウェハの裏面に導熱性材料 2bを貼り合わせ、その後に個片化することにより、回 路の反対面に導熱性材料 2bが貼り合わされた ICチップ 3を容易に得ることができる。
[0114] 〔第 10の実施の形態〕
図 19は、本発明の第 10の実施の形態に係るプリント配線基板 30の構成を示して いる。
[0115] 本実施の形態に係るプリント配線基板 (多層配線板) 30は、図 19に示すように、再 配線層の一部となる導体層 15が形成された半導体装置である ICチップ 3a上を、予 め個別に作製された第 1の配線付き基材 33上に設置し、また、この第 1の配線付き 基材 33と予め個別に作製された第 2の配線付き基材 34とによって ICチップ 3aを挟 み込み、一括で多層化することにより構成されている。
[0116] ICチップ 3aに形成された導体層 15と、第 1の配線付き基材 33とは、それぞれの層 間導通用パッドが導電性ペーストからなる第 1の貫通電極 44によって接続されており 、再配線層を構成している。また、 ICチップ 3aは、第 1の配線付き基材 33の層間接 着材 35に埋め込まれて 、る。
[0117] また、第 2配線付基材 34は、貫通電極等を介し、 ICチップ 3aと接続され、さらに第 2 の配線付き基材 34上には、ノッド部 36を介して、別の ICチップ 3b (半導体装置)を 接続することができる。
[0118] 図 20は、本実施の形態に係るプリント配線基板 30の製造方法における各工程 (前 半の工程)を示す断面図である。
[0119] 以下、図 20を用いて、このプリント配線基板の製造方法について説明する。
[0120] 〔1A〕
まず、第 1の配線付き基材 33を作製する。すなわち、図 20 (a)に示すように、ポリイ ミド榭脂フィルム力もなる絶縁層 38の片面に導電層となる銅箔 39が設けてある CCL に、フォトリソグラフィ一によりエッチングレジストを形成した後に、塩ィ匕第二鉄を主成 分とするエツチャントを用いて、化学エッチングにより、図 20 (b)に示すように、回路パ ターン 39Aを形成する。
[0121] CCLとしては、 25 μ m厚のポリイミド榭脂フィルムからなる絶縁層 38に、 12 μ m厚 の銅箔 39が張り合わされているものを使用した。なお、この CCLには、銅箔 8にポイリ ミドワニスを塗布してワニスを硬化させた、 、わゆるキャスティング法により作製された CCLを使用することもできる。また、ボリイミド榭脂フィルム上にシード層をスパッタし、 めっきにより銅を成長させた CCLや、圧延または電解銅箔とポリイミド榭脂フィルムと を接着剤によって張り合わせ CCLを使用することができる。
[0122] また、絶縁層 38は、必ずしもポリイミド榭脂フィルムでなくともよぐ液晶ポリマーなど のプラスチックフィルムを使用することもできる。また、銅のエツチャントは、塩化第二 鉄を主成分とするものに限らず、塩ィ匕第二銅を主成分とするエツチャントを用いてもよ い。
[0123] [2A]
図 20 (c)に示すように、上記〔1A〕の工程を経た CCLの、回路パターンとは反対側 の面に、層間接着材 40及び榭脂フィルム 41を加熱圧着により張り合わせる。層間接 着材 40〖こは、 25 m厚のエポキシ系熱硬化性フィルム接着材を使用し、榭脂フィル ム 41には、 25 /z m厚のポリイミドフィルムを使用した。加熱圧着には真空ラミネータを 用い、減圧下の雰囲気中にて、層間接着材 40の硬化温度以下の温度で、 0. 3MPa の圧力でプレスして張り合わせた。絶縁層 38及び層間接着材 40は、接着性を有す る絶縁基材を構成する。なお、絶縁層 38として、熱可塑性を有する榭脂または半硬 化状態の熱硬化榭脂からなる接着性を有するものを用いれば、層間接着材 40を張り 合わせる必要はない。
[0124] ここで使用する層間接着材 40は、エポキシ系の熱硬化性フィルム接着材に限定さ れることはなぐアクリル系などの接着材も使用できるし、熱可塑性ポリイミドなどに代 表される熱可塑性接着材であってもよい。また、層間接着材 40は、必ずしもフィルム 状でなくともよぐワニス状の榭脂を塗布して用いてもよい。榭脂フィルム 41は、ポリイ ミドの他に、 PET (ポリエチレンテレフタレート: poly ethylene terephthalate)や PEN ( ポリエチレンナフタレート: poly ethylene naphthalate)などのプラスチックフィルムを使 用することも可能であり、また、 UV (紫外線)照射によって接着や剥離が可能なフィ ルムを使用することもできる。
[0125] 〔3A〕
次に、図 20 (d)に示すように、前述の絶縁層 38、層間接着材 40及び榭脂フィルム 41に、 YAGレーザを用いて、直径 100 mのビアホール 42を成形するとともに、回 路パターン 39Aには、直径 30 /z m程度の小孔 43を開口する。そして、 CF及び O混
4 2 合ガスによるプラズマデスミア処理を施した後に、図 20 (e)に示すように、スクリーン 印刷法により、ビアホール 42及び小孔 43に導電性ペーストを充填して第 1の貫通電 極 44とし、榭脂フィルム 41を剥離する。このとき、印刷充填した導電性ペーストからな る第 1の貫通電極 44の先端は、剥離した榭脂フィルム 41の厚さ分だけ、層間接着材 40の表面より突出し、突起を形成している。
[0126] なお、ビアホール 42及び小孔 43の形成のために使用するレーザは、 YAGレーザ の他に、炭酸ガスレーザ、エキシマレーザなどを使用することもできる。また、ドリルカロ ェゃィ匕学的なエッチングによって、ビアホール 42及び小孔 43を形成してもよい。プラ ズマデスミア処理は、使用するガスの種類が、 CF及び Oの混合ガスに限定されるこ
4 2
とはなぐ Arなど、その他の不活性ガスを使用することもできる。また、ドライ処理では なぐ薬液を用いたウエットデスミア処理でもよい。第 1の貫通電極 44をなす導電性べ 一ストは、本実施の形態では、ニッケル、銀、銅から選択される少なくとも 1種類の低 電気抵抗の金属粒子と、錫、ビスマス、インジウム、鉛から選択される少なくとも 1種類 の低融点金属粒子とを含み、エポキシ榭脂を主成分とするパインダ成分を混合した ペーストを用いた。
[0127] [4A]
ICチップ 3aは、上述した第 1の実施の形態を示す図 6と同様の方法で作製する。
[0128] 〔5A〕
そして、図 20 (f)に示すように、上記〔3A〕の工程で作製した第 1の配線付き基材 3 3に、上記〔4A〕の工程で作製した ICチップ 3aを、半導体チップ用マウンタで位置合 わせして、層間接着材 40及び第 1の貫通電極 44をなす導電性ペーストの硬化温度 以下で加熱し、仮留めを行う。
[0129] 〔6A〕
図 21は、第 2の配線付き基材 34の作製例を示す断面図である。
[0130] まず、図 21 (a)に示すように、ポリイミド榭脂フィルム力もなる絶縁層 45の両面に導 電層となる銅箔 46が設けてある両面 CCLに、上記〔1A〕の工程と同様に、フォトリソ グラフィ一によりエッチングレジストを形成した後に、塩ィ匕第二鉄を主成分とするエツ チャントを用いて、化学エッチングにより、図 21 (b)に示すように、回路パターン 46A を形成する。
[0131] ここで、 CCLとしては、 25 μ m厚のポリイミド榭脂フィルムからなる絶縁層 45に、 12 m厚の銅箔 46が両面に張り合わされているものを使用した。この CCLには、いわ ゆるキャスティング法により作製された CCLを使用することもできる。また、ボリイミド榭 脂フィルム上にシード層をスパッタし、めっきにより銅を成長させた CCLや、圧延また は電解銅箔とポリイミド榭脂フィルムとを接着剤によって張り合わせた CCLを使用す ることができる。また、絶縁層 45は、液晶ポリマーなどのプラスチックフィルムを使用 することもできる。また、銅のエツチャントは、塩ィ匕第二鉄を主成分とするものに限らず 、塩ィ匕第二銅を主成分とするエツチャントを用いてもよい。
[0132] 図 21 (c)〖こ示すように、絶縁層 45及び一方の面の回路パターン 46Aに、 YAGレ 一ザを用いて、直径 100 mのビアホール 47を成形するとともに、他方の面の回路 パターン 46Aには、直径 30 μ m程度の小孔 48を開口する。そして、 CF及び O混合
4 2 ガスによるプラズマデスミア処理を施した後に、図 21 (d)に示すように、スクリーン印 刷法により、ビアホール 47及び小孔 48に導電性ペーストを充填して第 2の貫通電極 49とする。
[0133] なお、ビアホール 47及び小孔 48の形成のために使用するレーザは、炭酸ガスレー ザ、エキシマレーザなどを使用することもできる。また、ドリル力卩ェゃィ匕学的なエッチ ングによって、ビアホール 47及び小孔 48を形成してもよい。プラズマデスミア処理に おいては、 Arなど、その他の不活性ガスを使用することもでき、また、ウエットデスミア 処理でもよい。
[0134] 第 2の貫通電極 49をなす導電性ペーストは、第 1の貫通電極 44と同様に、ニッケル 、銀、銅カゝら選択される少なくとも 1種類の低電気抵抗の金属粒子と、錫、ビスマス、 インジウム、鉛力 選択される少なくとも 1種類の低融点金属粒子とを含み、エポキシ 榭脂を主成分とするパインダ成分を混合したペーストを用いた。
[0135] [7A]
図 22は、本実施の形態に係るプリント配線基板 30の製造方法における各工程 (後 半の工程)を示す断面図である。 [0136] 図 22 (a)に示すように、上記〔5A〕の工程を経た第 1の配線付き基材 33の ICチップ 3aが仮留めされた側(回路パターン 39Aが設けてある側の反対側)に、 40 m厚の 榭脂フィルム 51の片面に 25 μ m厚の層間接着材 52が張り合わされた第 3の配線基 材 53を図示しな 、パターンを用いて位置合わせして配置する。この第 3の配線基材 53は、前述の〔1A〕乃至〔3A〕の工程と同様の工程により作製されたものである。こ の第 3の配線基材 53において、積層したときに ICチップ 3aと重なる部位には、予め、 ICチップ 3aの面積よりもやや大きな開口 54が形成してある。このとき、 ICチップ 3aの 上面と、第 3の配線基材 53の層間接着材 52の表面とは、略同一平面上に位置して いる。また、本実施の形態では、第 3の配線付き基材 53に第 3の貫通電極 56が、上 記第 1及び第 2の貫通電極 44, 49と重なり合う位置に設けられている。このように、貫 通電極 44, 56, 49が重なり合う構造であるため、プリント配線基板 30の強度や剛性 を向上させることができる。
[0137] なお、第 3の配線基材 53の材料は、榭脂フィルム 51が上記〔1A〕の工程で作製し た基材の絶縁層 38と同じ榭脂を使用することが望ましいが、他の榭脂ゃ金属などを 使用してもよい。層間接着材 52は、上記〔2A〕の工程で作製した基材の層間接着材 40と同じ材料を使用することが望ましいが、他の材料を使用することも可能である。ま た、チップサイズに対して基板上の配線をそれほど広げない場合には、この第 3の配 線基材 53は不要である。また、この第 3の配線基材 53は、導体層となる銅箔 55が設 けてある配線付き基板となっている力 この銅箔 55を設けずに、単なる基材としてもよ い。
[0138] そして、 ICチップ 3aの上層側には、第 2の配線付き基材 34を、図示しないパターン を用 、て位置合わせして積層させる。
[0139] 〔8A〕
そして、図 22 (b)に示すように、上記〔7A〕の工程で作製した積層体を、真空キュア プレス機を用いて、 lkPa以下の減圧雰囲気中で加熱圧着し、一括で多層化する。こ のとき、層間接着材 40の硬化 (絶縁基材同士の接着及び絶縁基材と ICチップ 3aと の接着)と同時に、第 1の貫通電極 44をなす導電性ペースト及び第 2の貫通電極 47 をなす導電性ペーストの硬化が行われる。なお、ここで「硬化」とは、熱硬化 (架橋反 応)のみならず、加熱により軟ィ匕した材料が冷えて硬化する場合も含んでいる。
[0140] 層間接着材 40、または、接着性を有する絶縁層 38は、加熱圧着時にフローして、 I Cチップ 3aと絶縁基材、または、第 3の配線基材 53との間に生じた隙間を充填する( 図 22 (a)及び (b) )。これにより、 ICチップ 3aは、配線基板内に固着'封入される。ま た、 ICチップ 3aに接触する接着材の適度な弾性により、 ICチップ 3aに対して周囲の 材料力 及ぼされる熱応力などを緩和する作用が生じる。
[0141] ここで、再配線層の一部となる第 1の配線付き基材 33として、予め回路形成がなさ れた片面 CCLを用い、また、層間接続に印刷充填した導電性ペーストによる第 1の 貫通電極 44を使用することにより、全ての工程においてめつき工程を排除することが でき、従来のビルドアップ方式に比べて、生産時間を大幅に短縮することができる。さ らに、各層を構成する基材は、予め作製されているため、各工程で発生する不良品 をその都度排除することができ、歩留まりの累積を避けることが可能となる。層間接続 用の導電性ペーストには、例えば、特開 2000— 49460号公報に記載されているよう に、層間接着材の硬化温度程度の低温で合金化する組成のものを適用することで、 導電性ペースト内の金属粒子同士、また、銅の接続パッドと導電性ペースト内の金属 粒子とが拡散接合し、バルタの金属やめつきによる層間接続と同等の接続信頼性を ½保することができる。
[0142] 〔9A〕
そして、図 22 (c)及び (d)に示すように、上記〔8A〕の工程で作製した多層板に、ソ ルダレジスト 20及びはんだバンプ 21を形成した。ソルダレジスト 20は、液状の感光 性榭脂をスクリーン印刷し、パターンを露光した後に現像し形成した。はんだバンプ 2 1は、はんだペーストをパターン印刷し、リフローすることにより、ボール状に形成した 。以上の工程により、本発明に係るプリント配線基板 (多層配線板) 30が得られる。
[0143] [10A]
さらに、図 22 (d)に示すように、上述のように構成されたプリント配線基板 (多層配 線板) 30の片面には、再配線層が形成された ICチップ 3b等を実装することができる
[0144] 本実施の形態の構造を用いることにより、多層配線板上に実装したチップからの配 線は、略々垂直に引き落とされるため、従来の多層配線板に比較して、配線引き落と しのためにパッケージ面積を大きくすることなぐ ICチップを三次元的に積層すること ができる。また、各層間は、再配線層に内包された導電ペーストビアによって接続さ れているため、パッケージを積層させてはんだバンプによって接続させる従来の多層 配線板に比較して、ノ ッケージを薄くすることができる。
[0145] 〔第 11の実施の形態〕
図 23は、本発明の第 11の実施の形態に係るプリント配線基板 30Aの構成を示す 断面図である。なお、本実施の形態は、上述の第 10の実施の形態に対して、第 2配 線付き基材 34が異なる。
[0146] すなわち、本実施の形態に係るプリント配線基板 30Aにおける第 2の配線付き基材 34は、図 23に示すように、めっきビア 49Aによってビアホールが充填されたフィルド ビアを使用したものである。上記第 10の実施の形態においては、第 2の配線付き基 材 34の配線部(回路パターン 46A)と第 2の貫通電極 49との電気的な接続力 配線 部(回路パターン 46A)の回路厚みと第 2の貫通電極 49の径力 決定される面積で の接触のみで接続していた力 本実施の形態においては、めっきビア 49Aが第 2の 貫通電極 49と回路パターン 46Aとが一体となったものであるため、基板全体の電気 的な接続信頼性がさらに向上する。
[0147] 〔第 12の実施の形態〕
図 24は、本発明の第 12の実施の形態に係るプリント配線基板 30Bの構成を示す 断面図である。
[0148] 本実施の形態に係るプリント配線基板 30Bは、図 24に示すように、第 1の配線付き 基材 33及び ICチップ 3aを、複数段にわたって積層させたものである。プリント配線基 板 30Bは、同一平面内(同一の第 1の配線付き基材 33上)に複数の ICチップ 3aを配 置して構成している。
[0149] 本実施の形態では、複数の ICチップ 3aをプリント配線基板 30B内に封止でき、実 装密度を向上させることができる。
[0150] 〔第 13の実施の形態〕
次に、本発明の第 13の実施の形態に係るプリント配線基板 30Cについて説明する 。図 25〜図 27は、プリント配線基板 30Cの製造方法を示している。
[0151] まず、図 25 (a)に示すように、例えばポリイミド榭脂フィルムでなる絶縁層 61の一方 の面に、例えば 12 mの厚さの銅箔 62が貼り合わされた CCLを用意する。なお、本 実施の形態では、絶縁層 61に銅箔 62が貼り合わされた CCLを用いた力 銅箔 62に ポリイミドワニスを塗布してワニスを硬化させた、所謂キャスティング法により作製され た CCLを使用することもできる。また、ボリイミド榭脂フィルム上にシード層をスパッタ し、めっきにより銅を成長させた CCLや、圧延または電解銅箔とポリイミド榭脂フィル ムとを接着剤によって張り合わせた CCLを使用することができる。また、絶縁層 61は 、液晶ポリマーなどのプラスチックフィルムを使用することもできる。また、銅のエッチ ヤントは、塩ィ匕第二鉄を主成分とするものに限らず、塩化第二銅を主成分とするエツ チャントを用いてもよい。
[0152] 次いで、銅箔 62上に、フォトリソグラフィー技術を用いて図示しないエッチングレジ ストをパターユングした後、例えば塩ィ匕第二鉄を主成分とするエツチャントを用いて、 ウエットエッチングにより回路パターン 62Aを形成する。その後、図 25 (b)に示すよう に、エッチングレジストを除去する。
[0153] その後、図 25 (c)に示すように、絶縁層 61における回路パターン 62Aと反対側の 面に、層間接着材 63及び榭脂フィルム 64を加熱圧着により貼り合わせる。層間接着 材 63としては、 25 /z m厚のエポキシ系熱硬化性フィルム接着材を使用した。榭脂フ イルム 10は、 25 /z m厚のポリイミドフィルムを使用した。加熱圧着には真空ラミネータ を用い、減圧下の雰囲気中にて、層間接着材 62の硬化温度以下の温度で、 0. 3M Paの圧力でプレスして貼り合わせた。なお、使用する層間接着材 63は、エポキシ系 の熱硬化性フィルム接着材に限定されることはなぐアクリル系などの接着材も使用 できるし、熱可塑性ポリイミドなどに代表される熱可塑性接着材であってもよい。また、 層間接着材 63は、必ずしもフィルム状でなくともよぐワニス状の榭脂を塗布して用い てもよい。榭脂フィルム 64は、ポリイミドの他に、 PETや PENなどのプラスチックフィ ルムを使用することも可能であり、また、 UV照射によって接着や剥離が可能なフィル ムを使用することもできる。
[0154] 次に、図 25 (d)に示すように、回路パターン 62A、層間接着材 63及び榭脂フィル ム 64に、 YAGレーザを用いて、直径 100 μ mのビアホール 65を成形するとともに、 回路パターン 62Aには、直径 30 μ m程度の小孔 66を開口する。そして、 CF及び O
4 2 混合ガスによるプラズマデスミア処理を施した後に、図 25 (e)に示すように、スクリー ン印刷法により、ビアホール 65及び小孔 66に導電性ペーストを充填して貫通電極 6 7とした後、榭脂フィルム 64を剥離する。このとき、印刷充填した導電性ペーストから なる貫通電極 67の先端は、剥離した榭脂フィルム 64の厚さ分だけ、層間接着材 63 の表面より突出し、突起を形成している。このようにして、第 1の配線付き基材 68が作 製できる。
[0155] 次に、図 25 (f)に示すように、第 1の配線付き基材 68に、 ICチップ 3aを半導体チッ プマウンタで位置合わせし、接着材および導電性ペーストの硬化温度以下で加熱し て仮留めする。
[0156] 次いで、図 26 (a)に示すように、第 1の配線付き基材 68の層間接着材 63側に、順 次、第 2の配線付き基材 69と、両面配線付き基材 70と、第 3の配線付き基材 71とを、 図示しないパターンを利用して位置合わせ、加熱することで仮留めする。
[0157] なお、第 2の配線付き基材 69は、 ICチップ 3の外形から 50 μ mのクリアランスを持 つように開口 72が形成されている。この第 2の配線付き基材 69は、絶縁層 76の一方 の面に回路パターン 77が形成され、他方の面に層間接着材 78が設けられ、貫通電 極 78を備えている。
[0158] 両面配線付き基材 70は、ポリイミドでなる絶縁層 73の両面に回路パターン 74が形 成され、これら回路パターン 74同士が絶縁層 73を挟んで重なる部分に貫通孔が形 成され、この貫通孔内壁および両方の回路パターン 74に亘つてめつきを施してスル 一ホール 75が形成されている。なお、この両面配線付き基材 70は、穴の開いていな い銅箔の裏面とめっきによって導通を得る所謂レーザービアタイプのものや、めっき によってではなく導電性ペーストによって導通を得るものなど、あらゆる両面配線付き 基材を適用できる。また、 ICチップ 3aの厚さに応じて、第 1の配線付き基材 68と同様 の方法で作製された配線付き基材の枚数を増減させることができる。
[0159] また、第 3の配線付き基材 71も第 1の配線付き基材 68と同様な方法で作製でき、 絶縁層 79の一方の面に回路パターン 80が形成され、他方の面に層間接着材 81が 設けられ、貫通電極 82を備えている。
[0160] 次に、図 26 (a)に示すような積層体を、真空キュアプレス機を用いて、 lkPa以下の 減圧雰囲気中で一括で加熱圧着する。このとき、各層間接着材 63, 77, 81の硬化( 絶縁基材同士の接着及び絶縁基材と ICチップ 3aとの接着)と同時に、各貫通電極 6 7, 75, 82をなす導電性ペーストの硬化が行われる。
[0161] 図 26 (b)に示すように、層間接着材は、加熱圧着時にフローして、 ICチップ 3aと周 囲の部材との間に生じた隙間を充填する。また、スルーホール 75内にも層間接着材 が充填される。これにより、 ICチップ 3aは、配線基板内に固着'封入される。また、 IC チップ 3aに接触する層間接着材の適度な弾性により、 ICチップ 3aに対して周囲の材 料力 及ぼされる熱応力などを緩和する作用が生じる。
[0162] 次に、図 27 (a)に示すように、第 1の配線付き基材 68および第 3の配線付き基材 7 1の外側の回路パターン 62A, 80の所望の部分が露出するようにソルダーレジスト 8 3を形成する。このソルダーレジスト 83は、液状の感光性榭脂をスクリーン印刷し、パ ターンを露光した後に現像して形成する。
[0163] そして、図 27 (b)に示すように、第 1の配線付き基材 68の外側に形成したソルダー レジスト 83の上に ICチップ 3bを搭載して、 ICチップ 3bのパッド部 84と回路パターン 6 2Aとをボンディングワイヤ 85で接続する。また、第 3の配線付き基材 71の外側の回 路パターン 80がソルダーレジスト 83から露出した箇所にはんだバンプ 21を形成する 。このはんだバンプ 21は、はんだペーストをパターン印刷し、リフローすることでボー ル状に形成される。はんだバンプ 21は、第 3の配線付き基材 71の底面全域配置す ることが可能である。このようにして、本実施の形態に係るプリント配線基板 30Cの製 造が完了する。
[0164] 図 27 (b)に示すように、本実施の形態に係るプリント配線基板 30Cは、 ICチップ 3a が層間接着材で包囲された構成であり、最外層となる第 1の配線付き基材 68と、第 3 の配線付き基材 71の外側面に、回路パターン 62A、 80が設けられている。
[0165] このプリント配線基板 30Cは、 ICチップ 3aが内部に封止されると共に、表面にも電 子部品を実装できる。また、本実施の形態のプリント配線基板 30Cでは、加熱する環 境試験において空隙内の空気が膨脹する力で層間が剥離してしまうといった問題を 解決できる。
[0166] 〔第 14の実施の形態〕
図 28は、本発明の第 14の実施の形態に係るプリント配線基板 30Dを示す断面図 である。
[0167] このプリント配線基板 30Dは、再配線層の一部が形成された ICチップ 3a上に、予 め個別に作製された第 1の配線付き基材 68と、可撓性を有するケーブル配線板 87と 、第 2の配線付き基材 71を積層して、一括で多層化することで作製できる。また、プリ ント配線基板 30Dの第 1の配線付き基材 68上には、コネクタ 86が接続、固定されて いる。このコネクタ 86は、リードフレームでなる端子部 86A力 第 1の配線付き基材 6 8の回路パターン 62Aにはんだ 94ではんだ付けされている。さらに、 ICチップ 3aは 層間接着材でほぼ全表面が覆われた構成ある。さらに、プリント配線基板 30Dの中 間層には、ケーブル配線板 87の端部が結合するように設けられている。 ICチップ 3a は、ケーブル配線板 87に形成された開口部 92内に配置されている。
[0168] 以下、プリント配線基板 30Dの製造方法を図 29を用いて説明する。
[0169] 第 1の配線付き基材 68の作製方法は、上述の第 13の実施の形態における第 1の 配線付き基材 68の作製方法と同様であるため、説明を省略する。図 29 (a)に示すよ うに、この第 1の配線付き基材 68に対して、 ICチップ 3aを半導体チップマウンタで位 置合わせする共に、第 2の配線付き基材 79を第 1の配線付き基材 68に対して位置 合わせして、接着材および導電性ペーストの硬化温度以下で加熱して仮留めを行う
[0170] なお、ケーブル配線板 87は、スぺーサとケーブルとの機能を備えるものであり、図 3 0 (a)〜 (d)に示す工程を経て作製できる。
[0171] まず、図 30 (a)に示すように、例えばポリイミド榭脂フィルム力 なる絶縁層 87の両 面に銅箔 89が設けてある CCLを用意する。次に、銅箔 89上に、フォトリソグラフィー 技術を用いて図示しないエッチングレジストをパターユングした後、例えば塩ィ匕第二 鉄を主成分とするエツチャントを用いて、ウエットエッチングにより回路パターン 89Aを 形成し、エッチングレジストを除去する(図 30 (b)参照)。図 30 (c)に示すように、 YA Gレーザを用いて、絶縁層 87の所定の位置に、例えば直径 100 mのビアホール 9 0と絶縁層 87の一方の面側に形成された回路パターン 89に小孔 91を開口する。そ の後、 ICチップ 3aの面積よりもやや大きい開口部 92を形成する。次に、プラズマデス ミア処理を施した後、図 30 (d)に示すように、ビアホール 90に導電性ペーストを充填 して貫通電極 93を形成する。
[0172] 図 29 (a)に示す仮留めした積層体を、真空キュアプレス機を用いて、 lkPa以下の 減圧雰囲気中で一括で加熱圧着する。このとき、各層間接着材 63, 81の硬化 (絶縁 基材同士の接着及び絶縁基材と ICチップ 3aとの接着)と同時に、各貫通電極 67, 8 2をなす導電性ペーストの硬化が行われる。
[0173] 図 29 (b)に示すように、層間接着材は、加熱圧着時にフローして、ケーブル配線板 87の開口部 92内や ICチップ 3aと周囲の部材との間に生じた隙間を充填する。これ により、 ICチップ 3aは、配線基板内に固着'封入される。また、 ICチップ 3aに接触す る層間接着材の適度な弾性により、 ICチップ 3aに対して周囲の材料力も及ぼされる 熱応力などを緩和する作用が生じる。
[0174] なお、本実施の形態のプリント配線基板 30Dは、可撓性を有するケーブル配線板 8 7の一部が多層化された構造 (部分多層配線板と称する)となっている。従来の部分 多層配線板としては、可撓性を有するケーブル配線板の一部に、例えばガラス繊維 にエポキシ榭脂を含浸させた、所謂ガラスエポキシ基板を積層し、スルーホールを開 口してめっきにより層間導通をとるものがある。このような配線板は、可撓部(フレキシ ブル)と硬質部(リジッド)とを備えるため、リジッドフレックス基板 (R—F基板)と呼ばれ ることちある。
[0175] このようなリジッドフレックス基板における部分多層部は、別のケーブル配線板を接 続するためのコネクタや、信号のフィルタ用 ICなどの表面実装部品(以下、 SMTと称 する)を実装するために形成される力 めっきスルーホールを形成したり、コネクタや I Cなどの SMT部品を実装するために、一定の面積が必要であった。そのため、配線 板の小型化や小面積化には限界があり、ひいては電子部品全体の小型化を妨げて いた。本実施の形態に係るプリント配線基板 30Dは、従来の多層部表面に実装され ていた ICチップを基板内部に埋め込んでおり、また、層間導通に配線板内層の任意 の箇所に埋設できる導電性ペーストビアを採用しているため、従来のリジッドフレック ス基板に比べて多層部に高密度実装が可能になる。したがって、その結果として部 分多層部の面積を小さくすることが可能である。
[0176] 図 31は、本実施の形態の変形例であり、層間接着材で接合されない領域にある、 プリント配線基板 30Dを構成する全ての層が可撓性を有する軟質の材料で形成され た構成でもよい。
[0177] 以上、各実施の形態について説明したが、本発明においては、全ての製造工程に おいてめつき工程を排除することが可能であり、従来のノ ッケージ基板に比べて、生 産時間を大幅に短縮することができる。さら〖こ、各層を構成する基材は予め作製され るため、各工程で発生する不良品をその都度排除でき、歩留まりの累積を避けること が可能となる。
[0178] また、本発明においては、層間接続用の導電性ペーストとして、層間接着材の硬化 温度程度の低温で合金化する組成のものを適用することで、ペースト内の金属粒子 同士、また、銅の接続パッドの金属粒子及びペーストの金属粒子が拡散接合し、バ ルクの金属やめつきによる層間接続と同等の接続信頼性を確保することができる。
[0179] さらに、本発明においては、支持基板が配置されていることにより、絶縁基材、ある いは、接着層の流動を抑えることができ、反りを少なくすることができる。
[0180] すなわち、本発明は、容易な工程により作製でき、また、コストの上昇や歩留まりの 低下を招来することがなぐ高精細な部品を実装した多層のプリント配線基板を提供 することができ、また、このようなプリント配線基板の製造方法を提供することができる ものである。
[0181] 〔その他の実施の形態〕
以上、本発明の各実施の形態について説明した力 上述した実施の形態の開示の 一部をなす論述および図面はこの発明を限定するものであると理解すべきではない 。この開示力 当業者には様々な代替実施の形態、実施例および運用技術が明らか となろう。
[0182] 上述の各実施の形態では、例えば、図 5 (a)〜 (f)に示したように、 CCLをカ卩ェして 形成したビアホール 11と小孔 12に導電性ペーストを充填して貫通電極 5Aでなる突 起を形成して、この突起と ICチップ 3の導体層 15とを接続するように構成したが、図 3 2および図 33に示すように、ビアランド上に導電性ペーストを設け、この導電性べ一 ストで ICチップ 3の導体層 15と配線付き基材 4Bの回路パターン (ビアランドを含む) 8 Bとを導通させる構成としてもよ 、。
[0183] 図 32に示したプリント配線基板は、配線付き基材 4C、 4A、 4Bを積層すると共に、 貫通電極 5Bを設けたビアホールに臨む小孔 96を有する回路パターン (ビアランド) 8 Bと回路パターン 8Dの上に導電性ペースト 95を介して ICチップ 3が接続されている。 ここで、ビアホール内の導電性ペーストと回路パターン 8B上の導電性ペースト 95は 、回路パターン 8B上の小孔 96で互いに混合もしくは界面なく一体ィ匕して硬化してい る。導電性ペーストがバインダーとしての榭脂を含有する場合は、小孔 96を介してビ ァホール内の導電性ペーストと、回路パターン 8B上の導電性ペースト 95とが混合し た状態となるが、金属粒の拡散接合によって導通をとるものである場合には、小孔 96 の上下の導電性組成物中の金属が相互に拡散接合された状態となる。
[0184] 図 33に示したプリント配線基板は、 ICチップ 3の導体層 15を配線付き基材 8Bの回 路パターン (ビアランド) 8B上に導電性ペースト 95を介して接続し、この配線付き基 材 8Bの上に配線付き基材 4Dを積層したものであり、 ICチップ 3が内蔵された構造で ある。配線付き基材 4Dには、貫通電極 5Dが設けられている。なお、回路パターン 8 Dには小孔が形成されていない。また、配線付き基材 4C上に形成された回路パター ン 8Cにも小孔が形成されていない。配線付き基材 4Bと配線付き基材 4Dとは、貫通 電極 5B、 5Dが回路パターン 8Bに形成された小孔 96を介して一体化している。図 3 3に示した実施の形態では、貫通電極 5B、 5Dが 1本の柱状に一体ィ匕した構造であり 、貫通電極 5B、 5D同士が混合もしくは金属拡散接合して界面を形成しない状態で 連続して形成されるため、高い接続信頼性を有する。同様に、 ICチップ 3の導体層 1 5と回路パターン (ビアランド) 8Bとの接続も高い接続信頼性を有する。また、貫通電 極同士が小孔を介して上下に一体ィ匕するため、プリント配線基板の機械強度も高め ることがでさる。
[0185] 図 32および図 33に示したプリント配線基板は、上述した各実施の形態と同様に、 配線付き基材を積層すると ヽぅ簡便な工程により電子部品を高 ヽ接続信頼性をもつ て接合、搭載することができる。 産業上の利用の可能性
本発明に係るプリント配線基板は、携帯電話、携帯電子機器、家電製 器など各種の電子機器の製造分野で利用することが可能である。

Claims

請求の範囲
[1] 接着性を有する絶縁基材及びこの絶縁基材の一方の面に形成された導電層から なる少なくとも一の配線付き基材と、
前記配線付き基材の前記導電層に接続され、前記絶縁基材を貫通してこの絶縁 基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と、
半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 前記半導体装置は、前記再配線部を前記貫通電極に接続させ、前記配線付き基 材の絶縁基材中に埋め込まれており、
前記半導体装置の再配線部と前記配線付き基材とは、再配線層を構成して 1、るこ とを特徴とするプリント配線基板。
[2] 絶縁基材の一方の面に導電層が形成され、前記絶縁基材の他方の面に接着層が 形成された少なくとも一の配線付き基材と、
前記配線付き基材の前記導電層に接続され、前記絶縁基材及び前記接着層を貫 通してこの絶縁基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と、 半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 前記半導体装置は、前記再配線部を前記貫通電極に接続させ、前記接着層中に 埋め込まれており、
前記半導体装置の再配線部と前記配線付き基材とは、再配線層を構成して 1、るこ とを特徴とするプリント配線基板。
[3] 前記半導体装置は、前記貫通電極と接続された部分を除!ヽて表面が前記接着層 に覆われていること特徴とする請求項 2記載のプリント配線基板。
[4] 前記半導体装置を挟んで前記配線付き基材に対向する支持基板を備え、
前記配線付き基材と前記支持基板との間には、前記半導体装置の設置領域を除く 領域にスぺーサが配置されていることを特徴とする請求項 1または請求項 2に記載の プリント配線基板。
[5] 接着性を有する絶縁基材及びこの絶縁基材の一方の面に形成された導電層から なる少なくとも一の配線付き基材と、
前記配線付き基材の前記導電層に接続され、前記絶縁基材を貫通してこの絶縁 基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と、
半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 前記半導体装置は、前記再配線部を前記貫通電極に接続させ、前記配線付き基 材の絶縁基材中に埋め込まれており、
前記半導体装置の前記再配線部の反対側の面に、接着層を介して支持基板が配 置されており、
前記半導体装置の再配線部と前記配線付き基材とは、再配線層を構成して 1、るこ とを特徴とするプリント配線基板。
[6] 絶縁基材の一方の面に導電層が形成され、前記絶縁基材の他方の面に接着層が 形成された少なくとも一の配線付き基材と、
前記配線付き基材の前記導電層に接続され、前記絶縁基材及び前記接着層を貫 通して前記絶縁基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と、 半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 前記半導体装置は、前記再配線部を前記貫通電極に接続させ、前記接着層中に 埋め込まれており、
前記半導体装置の前記再配線部の反対側の面に、接着層を介して支持基板が配 置されており、
前記半導体装置の再配線部と前記配線付き基材とは、再配線層を構成して 1、るこ とを特徴とするプリント配線基板。
[7] 接着性を有する絶縁基材及びこの絶縁基材の一方の面に形成された導電層から なる少なくとも一の配線付き基材と、
前記配線付き基材の前記導電層に接続され、前記絶縁基材を貫通してこの絶縁 基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と、
半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 前記半導体装置は、前記再配線部を前記貫通電極に接続させ、前記配線付き基 材の絶縁基材中に埋め込まれており、
前記半導体装置の前記再配線部の反対側の面に、少なくとも一部に熱伝導率が 0 . 4WZm'K以上の導熱性材料を含む接着層を介して支持基板が配置されており、 前記半導体装置の再配線部と前記配線付き基材とは、再配線層を構成して 1、るこ とを特徴とするプリント配線基板。
[8] 絶縁基材の一方の面に導電層が形成され、前記絶縁基材の他方の面に接着層が 形成された少なくとも一の配線付き基材と、
前記配線付き基材の前記導電層に接続され、前記絶縁基材及び前記接着層を貫 通してこの絶縁基材の他方の面に臨んでいる導電性ペーストからなる貫通電極と、 半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 前記半導体装置は、前記再配線部を前記貫通電極に接続させ、前記接着層中に 埋め込まれており、
前記半導体装置の前記再配線部の反対側の面に、少なくとも一部に熱伝導率が 0 . 4WZm'K以上の導熱性材料を含む接着層を介して支持基板が配置されており、 前記半導体装置の再配線部と前記配線付き基材とは、再配線層を構成して 1、るこ とを特徴とするプリント配線基板。
[9] 前記配線付き基材と前記支持基板との間には、前記半導体装置の設置領域を除く 領域にスぺーサが配置されて 、ることを特徴とする請求項 5乃至請求項 8の 、ずれか 一に記載のプリント配線基板。
[10] 前記配線付き基材を複数枚有しており、これら配線付き基材の導電層同士間を接 続する貫通電極を備え、
これら配線付き基材の導電層同士間を接続する貫通電極と、一の配線付き基材の 導電層及び前記半導体装置の再配線部間を接続する貫通電極とは、同一の材料か らなることを特徴とする請求項 1または請求項 2に記載されたプリント配線基板。
[11] 絶縁基材及びこの絶縁基材の一方の面に形成された導電層からなる少なくとも一 の第 1の配線付き基材と、
前記第 1の配線付き基材の前記導電層に接続され、前記絶縁基材を貫通してこの 絶縁基材の他方の面に臨んでいる導電性ペーストからなる第 1の貫通電極と、 絶縁基材及びこの絶縁基材の他方の面に形成された導電層からなる少なくとも一 の第 2の配線付き基材と、
前記第 2の配線付き基材の前記導電層に接続され、この第 2の配線付き基材の絶 縁基材を貫通して、前記第 1の配線付き基材の前記導電層に電気的に接続される第 2の貫通電極と、
半導体基板に形成された電極に接続された再配線部を有する半導体装置とを備え 前記半導体装置は、前記第 1の配線付き基材及び前記第 2の配線付き基材の間に 位置し、前記再配線部を前記第 1の貫通電極に接続させており、
前記半導体装置の再配線部と前記第 1の配線付き基材とは、再配線層を構成して V、ることを特徴とするプリント配線基板。
[12] 前記第 2の貫通電極は、導電性ペーストからなることを特徴とする請求項 11記載の プリント配線基板。
[13] 前記第 2の貫通電極は、銅メツキによるフィルドビア力 なることを特徴とする請求項
11記載のプリント配線基板。
[14] 前記第 1の貫通電極と前記第 2の貫通電極は、同一の材料力 なることを特徴とす る請求項 11記載のプリント配線基板。
[15] 前記第 1の配線付き基材及び前記第 2の配線付き基材の少なくとも一方の導電層 には、パッド部が形成されて ヽることを特徴とする請求項 11記載のプリント配線基板
[16] 前記第 1の配線付き基材及び前記第 2の配線付き基材の間には、前記半導体装置 の設置領域を除く領域に、前記半導体装置と略同一の厚さを有する第 3の基材が配 置されて!ヽることを特徴とする請求項 11記載のプリント配線基板。
[17] 前記第 1の配線付き基材及び前記第 2の配線付き基材の間には、前記半導体装置 の設置領域を除く領域に、可撓性を有するケーブル配線板の端部が固定され、前記 ケーブル配線板が、前記第 1の配線付き基材及び前記第 2の配線付き基材の少なく とも一方に接続されていることを特徴とする請求項 11記載のプリント配線基板。
[18] 前記第 1の配線付き基材の前記導電層と、前記第 2の配線付き基材の前記導電層 とが、電気的に接続されていることを特徴とする請求項 11記載のプリント配線基板。
[19] 前記半導体装置は、前記半導体基板の表面に被覆された第 1の絶縁層上にめっき によって形成された導体層を有し、前記導体層は一部が第 2の絶縁層で被覆されて いることを特徴とする請求項 1または請求項 2に記載されたプリント配線基板。
[20] 一方の面に導電層が形成され熱可塑性を有する榭脂または半硬化状態の熱硬化 榭脂からなる絶縁基材にビアホールを形成し、当該ビアホールに導電性ペーストを 印刷充填して貫通電極とする工程と、
半導体基板に形成された電極に接続された再配線部を有する半導体装置の当該 再配線部を、前記貫通電極に対して位置合わせし、前記半導体装置を前記絶縁基 材に対して熱圧着により仮留めする工程と、
前記絶縁基材同士の接着及び前記絶縁基材と前記半導体装置との接着並びに前 記貫通電極をなす導電性ペーストの硬化を、単一工程としての加熱プレスによって 行う工程と、
を有することを特徴とするプリント配線基板の製造方法。
[21] 一方の面に導電層が形成され他方の面が接着層となされた絶縁基材にビアホール を形成し、当該ビアホールに導電性ペーストを印刷充填して貫通電極とする工程と、 半導体基板に形成された電極に接続された再配線部を有する半導体装置の当該 再配線部を、前記貫通電極に対して位置合わせし、前記半導体装置を前記絶縁基 材の前記接着層に対して熱圧着により仮留めする工程と、
前記絶縁基材同士の接着及び前記絶縁基材と前記半導体装置との接着並びに前 記貫通電極をなす導電性ペーストの硬化を、単一工程としての加熱プレスによって 行う工程と、
を有することを特徴とするプリント配線基板の製造方法。
[22] 一方の面に導電層が形成され熱可塑性を有する榭脂または半硬化状態の熱硬化 榭脂からなる絶縁基材にビアホールを形成し、このビアホールに導電性ペーストを印 刷充填して貫通電極とする工程と、
半導体基板に形成された電極に接続された再配線部を有する半導体装置の当該 再配線部を、前記貫通電極に対して位置合わせし、接着層が形成された支持基板 を、当該接着層を前記半導体装置の前記再配線部の反対側の面に接触させて配置 し、前記半導体装置を前記絶縁基材に対して熱圧着により仮留めする工程と、 前記絶縁基材同士の接着及び前記絶縁基材と前記半導体装置との接着並びに前 記貫通電極をなす導電性ペーストの硬化を、単一工程としての加熱プレスによって 行う工程と、
を有することを特徴とするプリント配線基板の製造方法。
[23] 一方の面に導電層が形成され他方の面が接着層となされた絶縁基材にビアホール を形成し、このビアホールに導電性ペーストを印刷充填して貫通電極とする工程と、 半導体基板に形成された電極に接続された再配線部を有する半導体装置の当該 再配線部を、前記貫通電極に対して位置合わせし、接着層が形成された支持基板 を、当該接着層を前記半導体装置の前記再配線部の反対側の面に接触させて配置 し、この半導体装置を前記絶縁基材の接着層に対して熱圧着により仮留めする工程 と、
前記絶縁基材同士の接着及び前記絶縁基材と前記半導体装置との接着並びに前 記貫通電極をなす導電性ペーストの硬化を、単一工程としての加熱プレスによって 行う工程と、
を有することを特徴とするプリント配線基板の製造方法。
[24] 一方の面に導電層が形成され熱可塑性を有する榭脂または半硬化状態の熱硬化 榭脂からなる絶縁基材にビアホールを形成し、このビアホールに導電性ペーストを印 刷充填して貫通電極とする工程と、
半導体基板に形成された電極に接続された再配線部を有する半導体装置の当該 再配線部を、前記貫通電極に対して位置合わせし、少なくとも一部に熱伝導率が 0. 4WZm'K以上の導熱性材料を含む接着層が形成された支持基板を、当該接着層 を前記半導体装置の前記再配線部の反対側の面に接触させて配置し、前記半導体 装置を前記絶縁基材の前記接着層に対して熱圧着により仮留めする工程と、
PCT/JP2006/320437 2005-10-14 2006-10-13 プリント配線基板及びプリント配線基板の製造方法 WO2007043639A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
EP06811725A EP1951015A4 (en) 2005-10-14 2006-10-13 PRINTED CIRCUIT BOARD AND METHOD FOR MANUFACTURING PRINTED CIRCUIT BOARD
JP2007513563A JP4592751B2 (ja) 2005-10-14 2006-10-13 プリント配線基板の製造方法
US12/089,480 US7849591B2 (en) 2005-10-14 2006-10-13 Method of manufacturing a printed wiring board
CN2006800382550A CN101288351B (zh) 2005-10-14 2006-10-13 印刷布线基板及印刷布线基板的制造方法

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2005-300324 2005-10-14
JP2005300324 2005-10-14
JP2006-047538 2006-02-23
JP2006047538 2006-02-23
JP2006125728 2006-04-28
JP2006-125728 2006-04-28

Publications (2)

Publication Number Publication Date
WO2007043639A1 true WO2007043639A1 (ja) 2007-04-19
WO2007043639A9 WO2007043639A9 (ja) 2007-05-31

Family

ID=37942860

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2006/320437 WO2007043639A1 (ja) 2005-10-14 2006-10-13 プリント配線基板及びプリント配線基板の製造方法

Country Status (7)

Country Link
US (1) US7849591B2 (ja)
EP (1) EP1951015A4 (ja)
JP (1) JP4592751B2 (ja)
KR (1) KR100987688B1 (ja)
CN (1) CN101288351B (ja)
TW (1) TWI415542B (ja)
WO (1) WO2007043639A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009016957A (ja) * 2007-06-29 2009-01-22 Kyocera Kinseki Corp 圧電発振器
JP2009200376A (ja) * 2008-02-25 2009-09-03 Panasonic Corp 電子部品モジュールの製造方法
JP2010097990A (ja) * 2008-10-14 2010-04-30 Fujikura Ltd 部品内蔵形回路配線基板
JP2010098064A (ja) * 2008-10-15 2010-04-30 Fujikura Ltd 積層配線基板及びその製造方法
US20100181285A1 (en) * 2008-09-30 2010-07-22 Ibiden, Co., Ltd. Method of manufacturing capacitor device
US8168471B2 (en) 2006-03-27 2012-05-01 Fujitsu Limited Semiconductor device and manufacturing method of a semiconductor device
US10425724B2 (en) 2014-03-13 2019-09-24 Starkey Laboratories, Inc. Interposer stack inside a substrate for a hearing assistance device

Families Citing this family (42)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8648263B2 (en) * 2007-05-17 2014-02-11 Ibiden Co., Ltd. Wiring board and method of manufacturing wiring board
US8669480B2 (en) * 2007-05-17 2014-03-11 Ibiden Co., Ltd. Wiring board and method of manufacturing wiring board
TW200906263A (en) * 2007-05-29 2009-02-01 Matsushita Electric Ind Co Ltd Circuit board and method for manufacturing the same
US7605460B1 (en) * 2008-02-08 2009-10-20 Xilinx, Inc. Method and apparatus for a power distribution system
KR101059970B1 (ko) 2008-03-26 2011-08-26 가부시키가이샤후지쿠라 전자부품 실장용 기판 및 그 제조방법과 전자 회로 부품
US8278142B2 (en) * 2008-05-22 2012-10-02 Texas Instruments Incorporated Combined metallic bonding and molding for electronic assemblies including void-reduced underfill
FI122216B (fi) * 2009-01-05 2011-10-14 Imbera Electronics Oy Rigid-flex moduuli
TWI460844B (zh) * 2009-04-06 2014-11-11 King Dragon Internat Inc 具有內嵌式晶片及矽導通孔晶粒之堆疊封裝結構及其製造方法
TWM362572U (en) * 2009-04-13 2009-08-01 Phytrex Technology Corp Signal convertor
KR101060842B1 (ko) * 2010-01-07 2011-08-31 삼성전기주식회사 반도체 패키지의 제조 방법
KR101124110B1 (ko) * 2010-02-16 2012-03-21 삼성전기주식회사 반도체 칩 패키지 및 그의 제조방법
KR20120036446A (ko) * 2010-10-08 2012-04-18 삼성전자주식회사 보드 온 칩 패키지용 인쇄회로기판, 이를 포함하는 보드 온 칩 패키지 및 이의 제조 방법
US8642897B2 (en) * 2010-10-12 2014-02-04 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
JP5693977B2 (ja) * 2011-01-11 2015-04-01 新光電気工業株式会社 配線基板及びその製造方法
US8844125B2 (en) 2011-01-14 2014-09-30 Harris Corporation Method of making an electronic device having a liquid crystal polymer solder mask and related devices
CN102244061A (zh) * 2011-07-18 2011-11-16 江阴长电先进封装有限公司 Low-k芯片封装结构
US10817043B2 (en) 2011-07-26 2020-10-27 Nvidia Corporation System and method for entering and exiting sleep mode in a graphics subsystem
US9728481B2 (en) * 2011-09-07 2017-08-08 Nvidia Corporation System with a high power chip and a low power chip having low interconnect parasitics
CN103187312A (zh) * 2011-12-28 2013-07-03 中国科学院上海微系统与信息技术研究所 圆片级封装结构中的重布线层的制备方法及形成的结构
US9111847B2 (en) 2012-06-15 2015-08-18 Infineon Technologies Ag Method for manufacturing a chip package, a method for manufacturing a wafer level package, a chip package and a wafer level package
JP5716972B2 (ja) * 2013-02-05 2015-05-13 株式会社デンソー 電子部品の放熱構造およびその製造方法
JP5708903B2 (ja) * 2013-02-14 2015-04-30 株式会社村田製作所 回路基板およびその製造方法
WO2015174133A1 (ja) * 2014-05-16 2015-11-19 富士フイルム株式会社 タッチパネル及びその製造方法
US20150351218A1 (en) * 2014-05-27 2015-12-03 Fujikura Ltd. Component built-in board and method of manufacturing the same, and mounting body
US9826646B2 (en) * 2014-05-27 2017-11-21 Fujikura Ltd. Component built-in board and method of manufacturing the same, and mounting body
KR102373809B1 (ko) * 2014-07-02 2022-03-14 삼성전기주식회사 패키지 구조체 및 그 제조 방법
CN106796477B (zh) * 2015-02-27 2018-05-29 株式会社藤仓 布线体、布线基板、布线构造体及触摸传感器
JP6690356B2 (ja) * 2016-03-29 2020-04-28 味の素株式会社 熱硬化性樹脂組成物
JP6652443B2 (ja) * 2016-05-06 2020-02-26 株式会社日本マイクロニクス 多層配線基板及びこれを用いたプローブカード
CN106024657A (zh) * 2016-06-24 2016-10-12 南通富士通微电子股份有限公司 一种嵌入式封装结构
WO2018116799A1 (ja) * 2016-12-21 2018-06-28 株式会社村田製作所 電子部品内蔵基板の製造方法、電子部品内蔵基板、電子部品装置及び通信モジュール
JP6866778B2 (ja) * 2017-06-12 2021-04-28 富士通株式会社 パッケージ基板及びパッケージ基板の製造方法
US10867924B2 (en) 2017-07-06 2020-12-15 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor package with redistribution structure and pre-made substrate on opposing sides for dual-side metal routing
US11277924B2 (en) 2017-08-04 2022-03-15 Fujikura Ltd. Method for manufacturing multilayer printed wiring board and multilayer printed wiring board
EP3725218B1 (en) * 2017-12-15 2023-06-07 Alps Alpine Co., Ltd. Sensor device, production method therefor, and vehicle seat
US11049839B2 (en) * 2018-01-24 2021-06-29 Kulicke And Soffa Industries, Inc. Bonding tools for bonding machines, bonding machines for bonding semiconductor elements, and related methods
CN114050113A (zh) * 2018-08-06 2022-02-15 中芯集成电路(宁波)有限公司 封装方法
KR102550329B1 (ko) * 2018-09-28 2023-07-05 가부시키가이샤 무라타 세이사쿠쇼 접속 전극 및 접속 전극의 제조 방법
WO2020103147A1 (zh) * 2018-11-23 2020-05-28 北京比特大陆科技有限公司 芯片散热结构、芯片结构、电路板和超算设备
KR102294984B1 (ko) * 2019-02-27 2021-08-30 주식회사 네패스 반도체 패키지 및 반도체 패키지 제조 방법
KR20220160967A (ko) * 2021-05-28 2022-12-06 (주)티에스이 이종 재질의 다층 회로기판 및 그 제조 방법
TWI808614B (zh) * 2022-01-17 2023-07-11 大陸商廣東則成科技有限公司 軟硬複合板的製程

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06326438A (ja) * 1993-05-13 1994-11-25 Nitto Denko Corp 単層配線ユニットおよび多層回路配線板ならびにその製法
JP2001044641A (ja) * 1999-07-30 2001-02-16 Kyocera Corp 半導体素子内蔵配線基板およびその製造方法
JP2002246756A (ja) * 2000-12-15 2002-08-30 Ibiden Co Ltd 多層プリント配線板及び多層プリント配線板の製造方法
JP2002270712A (ja) * 2001-03-14 2002-09-20 Sony Corp 半導体素子内蔵多層配線基板と半導体素子内蔵装置、およびそれらの製造方法
JP2003017859A (ja) * 2001-07-04 2003-01-17 Denso Corp プリント基板の製造方法およびその製造方法によって形成されるプリント基板
JP2004152963A (ja) * 2002-10-30 2004-05-27 Denso Corp 電子回路と外部部品との接続方法
JP2004266094A (ja) * 2003-02-28 2004-09-24 Fujikura Ltd 多層配線基板、多層配線基板用基材およびその製造方法
JP2005150344A (ja) * 2003-11-14 2005-06-09 Casio Comput Co Ltd 半導体装置およびその製造方法
EP1542519A1 (en) 2002-07-31 2005-06-15 Sony Corporation Method for manufacturing board with built-in device and board with built-in device, and method for manufacturing printed wiring board and printed wiring board

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4544989A (en) * 1980-06-30 1985-10-01 Sharp Kabushiki Kaisha Thin assembly for wiring substrate
US5990507A (en) * 1996-07-09 1999-11-23 Kabushiki Kaisha Toshiba Semiconductor device having ferroelectric capacitor structures
JP3187373B2 (ja) 1998-07-31 2001-07-11 京セラ株式会社 配線基板
JP2000101245A (ja) * 1998-09-24 2000-04-07 Ngk Spark Plug Co Ltd 積層樹脂配線基板及びその製造方法
US6288905B1 (en) * 1999-04-15 2001-09-11 Amerasia International Technology Inc. Contact module, as for a smart card, and method for making same
JP4526651B2 (ja) * 1999-08-12 2010-08-18 富士通セミコンダクター株式会社 半導体装置
JP4392157B2 (ja) * 2001-10-26 2009-12-24 パナソニック電工株式会社 配線板用シート材及びその製造方法、並びに多層板及びその製造方法
TW200302685A (en) * 2002-01-23 2003-08-01 Matsushita Electric Ind Co Ltd Circuit component built-in module and method of manufacturing the same
JP3996521B2 (ja) 2002-02-22 2007-10-24 株式会社フジクラ 多層配線基板用基材の製造方法
JP3888267B2 (ja) 2002-08-30 2007-02-28 カシオ計算機株式会社 半導体装置およびその製造方法

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06326438A (ja) * 1993-05-13 1994-11-25 Nitto Denko Corp 単層配線ユニットおよび多層回路配線板ならびにその製法
JP2001044641A (ja) * 1999-07-30 2001-02-16 Kyocera Corp 半導体素子内蔵配線基板およびその製造方法
JP2002246756A (ja) * 2000-12-15 2002-08-30 Ibiden Co Ltd 多層プリント配線板及び多層プリント配線板の製造方法
JP2002270712A (ja) * 2001-03-14 2002-09-20 Sony Corp 半導体素子内蔵多層配線基板と半導体素子内蔵装置、およびそれらの製造方法
JP2003017859A (ja) * 2001-07-04 2003-01-17 Denso Corp プリント基板の製造方法およびその製造方法によって形成されるプリント基板
EP1542519A1 (en) 2002-07-31 2005-06-15 Sony Corporation Method for manufacturing board with built-in device and board with built-in device, and method for manufacturing printed wiring board and printed wiring board
JP2004152963A (ja) * 2002-10-30 2004-05-27 Denso Corp 電子回路と外部部品との接続方法
JP2004266094A (ja) * 2003-02-28 2004-09-24 Fujikura Ltd 多層配線基板、多層配線基板用基材およびその製造方法
JP2005150344A (ja) * 2003-11-14 2005-06-09 Casio Comput Co Ltd 半導体装置およびその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP1951015A4

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8168471B2 (en) 2006-03-27 2012-05-01 Fujitsu Limited Semiconductor device and manufacturing method of a semiconductor device
JP2009016957A (ja) * 2007-06-29 2009-01-22 Kyocera Kinseki Corp 圧電発振器
JP2009200376A (ja) * 2008-02-25 2009-09-03 Panasonic Corp 電子部品モジュールの製造方法
US20100181285A1 (en) * 2008-09-30 2010-07-22 Ibiden, Co., Ltd. Method of manufacturing capacitor device
JP2010097990A (ja) * 2008-10-14 2010-04-30 Fujikura Ltd 部品内蔵形回路配線基板
JP2010098064A (ja) * 2008-10-15 2010-04-30 Fujikura Ltd 積層配線基板及びその製造方法
US10425724B2 (en) 2014-03-13 2019-09-24 Starkey Laboratories, Inc. Interposer stack inside a substrate for a hearing assistance device

Also Published As

Publication number Publication date
KR100987688B1 (ko) 2010-10-13
TW200806137A (en) 2008-01-16
EP1951015A4 (en) 2011-03-23
US7849591B2 (en) 2010-12-14
CN101288351B (zh) 2011-04-20
KR20080056016A (ko) 2008-06-19
EP1951015A1 (en) 2008-07-30
JP4592751B2 (ja) 2010-12-08
US20090154132A1 (en) 2009-06-18
TWI415542B (zh) 2013-11-11
CN101288351A (zh) 2008-10-15
WO2007043639A9 (ja) 2007-05-31
JPWO2007043639A1 (ja) 2009-04-16

Similar Documents

Publication Publication Date Title
JP4592751B2 (ja) プリント配線基板の製造方法
JP3429734B2 (ja) 配線基板、多層配線基板、回路部品実装体及び、配線基板の製造方法
US20150003020A1 (en) Electronic component-embedded printed circuit board having cooling member
US7640655B2 (en) Electronic component embedded board and its manufacturing method
KR101027711B1 (ko) 다층 배선 기판의 제조 방법
WO2012005236A1 (ja) 積層配線基板及びその製造方法
JP4950743B2 (ja) 積層配線基板及びその製造方法
KR20090038290A (ko) 전자 소자를 내장하는 회로기판 및 회로기판의 제조 방법
JP5007164B2 (ja) 多層配線板及び多層配線板製造方法
JP2009016377A (ja) 多層配線板及び多層配線板製造方法
JP5238182B2 (ja) 積層配線基板の製造方法
JP2009146940A (ja) 積層配線基板及びその製造方法
JP2011151048A (ja) 電子部品の製造方法および電子部品
JP5285385B2 (ja) 積層配線基板の製造方法
JP4324732B2 (ja) 半導体装置の製造方法
JP5075424B2 (ja) 電子部品内蔵型配線基板の製造方法
JP5836019B2 (ja) 部品内蔵基板およびその製造方法
JP2002009440A (ja) 複合配線基板
KR20070030700A (ko) 전자 부품 내장 기판 및 그 제조 방법
JP6062884B2 (ja) 部品内蔵基板及びその製造方法並びに実装体
JP3247888B2 (ja) 電子部品パッケージ及び、電子部品のパッケージの製造方法
JP3429743B2 (ja) 配線基板
KR101231443B1 (ko) 인쇄회로기판 및 그의 제조 방법
JPH1126052A (ja) 厚さ方向導電シート及びその製造方法
JP2013062424A (ja) 半導体装置の製造方法およびその方法により製造された半導体装置

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200680038255.0

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 2007513563

Country of ref document: JP

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 12089480

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2006811725

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 1020087011485

Country of ref document: KR