WO2006025407A1 - 発光素子及びその製造方法 - Google Patents

発光素子及びその製造方法 Download PDF

Info

Publication number
WO2006025407A1
WO2006025407A1 PCT/JP2005/015799 JP2005015799W WO2006025407A1 WO 2006025407 A1 WO2006025407 A1 WO 2006025407A1 JP 2005015799 W JP2005015799 W JP 2005015799W WO 2006025407 A1 WO2006025407 A1 WO 2006025407A1
Authority
WO
WIPO (PCT)
Prior art keywords
columnar crystal
crystal
growth
substrate
columnar
Prior art date
Application number
PCT/JP2005/015799
Other languages
English (en)
French (fr)
Inventor
Akihiko Kikuchi
Katsumi Kishino
Original Assignee
Akihiko Kikuchi
Katsumi Kishino
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Akihiko Kikuchi, Katsumi Kishino filed Critical Akihiko Kikuchi
Priority to US11/574,386 priority Critical patent/US9362717B2/en
Priority to EP05777119.8A priority patent/EP1796180B1/en
Priority to KR1020077005200A priority patent/KR101227724B1/ko
Priority to JP2006532734A priority patent/JP5280004B2/ja
Publication of WO2006025407A1 publication Critical patent/WO2006025407A1/ja
Priority to US15/154,026 priority patent/US20160254138A1/en

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y20/00Nanooptics, e.g. quantum optics or photonic crystals
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B23/00Single-crystal growth by condensing evaporated or sublimed materials
    • C30B23/002Controlling or regulating
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B25/00Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
    • C30B25/02Epitaxial-layer growth
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/16Oxides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/60Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape characterised by shape
    • C30B29/605Products containing multiple oriented crystallites, e.g. columnar crystallites
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02381Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/0242Crystalline insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02469Group 12/16 materials
    • H01L21/02472Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02483Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02505Layer structure consisting of more than two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02551Group 12/16 materials
    • H01L21/02554Oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02565Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02587Structure
    • H01L21/0259Microstructure
    • H01L21/02603Nanowires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0062Processes for devices with an active region comprising only III-V compounds
    • H01L33/0066Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound
    • H01L33/007Processes for devices with an active region comprising only III-V compounds with a substrate not being a III-V compound comprising nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/0206Substrates, e.g. growth, shape, material, removal or bonding
    • H01S5/021Silicon based substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/10Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
    • H01S5/18Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
    • H01S5/183Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/343Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
    • H01S5/34333Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser with a well layer based on Ga(In)N or Ga(In)P, e.g. blue laser
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • H01L33/0093Wafer bonding; Removal of the growth substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/08Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a plurality of light emitting regions, e.g. laterally discontinuous light emitting layer or photoluminescent region integrated within the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/16Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular crystal structure or orientation, e.g. polycrystalline, amorphous or porous
    • H01L33/18Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular crystal structure or orientation, e.g. polycrystalline, amorphous or porous within the light emitting region
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S2304/00Special growth methods for semiconductor lasers
    • H01S2304/04MOCVD or MOVPE
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/04Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
    • H01S5/041Optical pumping
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/32Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures
    • H01S5/3202Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures grown on specifically orientated substrates, or using orientation dependent growth
    • H01S5/320225Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures grown on specifically orientated substrates, or using orientation dependent growth polar orientation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/30Structure or shape of the active region; Materials used for the active region
    • H01S5/34Structure or shape of the active region; Materials used for the active region comprising quantum well or superlattice structures, e.g. single quantum well [SQW] lasers, multiple quantum well [MQW] lasers or graded index separate confinement heterostructure [GRINSCH] lasers
    • H01S5/341Structures having reduced dimensionality, e.g. quantum wires
    • H01S5/3412Structures having reduced dimensionality, e.g. quantum wires quantum box or quantum dash

Definitions

  • the present invention relates to a growth of a nitride-based or oxide-based compound semiconductor layer in which uniform columnar crystal growth is performed at a predetermined density, and a semiconductor device using the grown columnar crystal, for example, a diode
  • the present invention relates to a semiconductor device such as a light emitting diode and a semiconductor laser and a manufacturing method thereof.
  • Nitride-based compound semiconductors are all of the direct transition type in the composition region (for example, A1N, GaN, InN and mixed crystals thereof), have a wide band gap, and are blue or purple light-emitting diode materials That is, it is known as a short wavelength light emitting element material.
  • nitride-based compound semiconductors have a hexagonal crystal structure, there are no substrate crystals that are lattice-matched like conventional III-V compound semiconductors.
  • sapphire substrates have a hexagonal crystal structure. It is grown on the surface (or SiC and Si are also used).
  • the lattice constant of the crystal of the (0001) plane of the sapphire substrate and the crystal lattice of the (0001) plane of the nitride compound semiconductor are different from each other, and there is a lattice irregularity.
  • the crystallinity as a continuous thin film is insufficient, and an epitaxial film having a low threading transition density cannot be obtained.
  • the continuous thin film of GaN grown epitaxially on the mask in the lateral direction can greatly reduce the threading dislocation density as compared with a normal manufacturing method.
  • Non-Patent Document 2 A. Sakai, H. Sunakawa and A. Usui, "Defect structure in selectively g rown GaN films with low threading islocation density," Appl. Phys. Lett., 71 (16) 19 97
  • the threading dislocation density is 10 9 Zcm 2.
  • MOCVD metal organic vapor phase deposition
  • Non-Patent Documents 1 and 2 have a problem that the manufacturing process is complicated and takes a lot of cost, and the cost is increased compared to a normal growth method.
  • the electrode material is disposed on the side surface of the columnar crystal. Wrapping, short circuit between semiconductor layers arranged in the vertical direction of the columnar crystal, and poor connection as an electrode between adjacent columnar crystals occur, resulting in the formation of a large area light emitting device having a diameter of several meters or more including the columnar crystal. Have difficulty.
  • the present invention has been made in view of such circumstances, and by a simple manufacturing process, is inexpensive and has low threading dislocation density!
  • An object of the present invention is to provide a semiconductor device such as a high-intensity light-emitting device or functional device using the GaN columnar crystal fabricated in the above.
  • a method for manufacturing a semiconductor device of the present invention includes a columnar crystal of a nitride-based or oxide-based compound semiconductor on a substrate (for example, a substrate having a predetermined crystal plane as an upper surface), for example, a molecular It is formed by using the line epitaxy (MBE) method or MOCVD (metal organic vapor phase epitaxy) method, HVPE (hydride vapor phase epitaxy) method, sputtering method, etc., although the growth conditions are different, and light is emitted using this columnar crystal.
  • MBE line epitaxy
  • MOCVD metal organic vapor phase epitaxy
  • HVPE hydrogen vapor phase epitaxy
  • sputtering method etc.
  • a method of manufacturing an element wherein a group III atom and nitrogen or a group II atom and oxygen atom (that is, a group III material and a group V material or a group II material and a group VI material) are formed on the substrate surface.
  • the supply ratio and crystal growth temperature are controlled, the crystal growth in the lateral direction on the substrate surface is suppressed, and the columnar crystal is grown with anisotropy in the c-axis direction, that is, in the region B shown in FIG.
  • crystal growth temperature 750 ° C ⁇ 950 ° C range
  • the supply ratio of the group III atom to the nitrogen atom Adjust the growth temperature and the supply ratio of the group III atom to the nitrogen atom so that it falls within the range of 1: 2 to 1: 100,
  • the crystal growth temperature is in the range of 750 ° C to 950 ° C
  • the supply ratio of group III atoms to nitrogen atoms is 1 to 2 or more
  • crystal growth in the lateral direction is suppressed, and columnar crystals are formed.
  • the growth is characterized by anisotropy in the c-axis direction.
  • the crystal growth temperature is higher than the usual 700 ° C and the nitrogen is excessively supplied, and the crystal growth in the lateral direction (direction perpendicular to the c-axis, which is the side wall of the columnar crystal) is suppressed.
  • the crystal growth in the lateral direction direction perpendicular to the c-axis, which is the side wall of the columnar crystal
  • the method for manufacturing a semiconductor device of the present invention is a method for forming a columnar crystal of a nitride-based or oxide-based compound semiconductor on a substrate and manufacturing the semiconductor device using the columnar crystal, On the substrate surface, Group III materials and Group V materials or Group II materials and Group VI materials
  • the columnar crystal is grown with anisotropy in the c-axis direction by controlling the feed ratio of the material and the crystal growth temperature, suppressing the crystal growth in the lateral direction on the substrate surface.
  • the raw material for forming the crystal may be supplied in the form of molecules that are not necessarily atomic or organic Ga compound (Ga), ammonia (N) t, or gaseous.
  • the method for manufacturing a semiconductor device of the present invention includes a group m material and a group V material for a mode in which a columnar crystal is grown with anisotropy when the columnar crystal grows to a predetermined height.
  • the supply ratio of Group II and Group VI materials and the crystal growth temperature are adjusted, and isotropic growth is achieved by anisotropic growth only in the longitudinal direction of columnar crystals.
  • the above manufacturing method sequentially adjusts the growth conditions for isotropic growth in which crystal growth is performed in the crystal direction perpendicular to the C-axis instead of anisotropic growth only in the longitudinal direction (C-axis direction) of the columnar crystal, The mode of growth is shifted from isotropic growth to isotropic growth.
  • a mode in which a columnar crystal is grown with anisotropy is compared with a group III atom and nitrogen.
  • the ratio of supply to atoms and the crystal growth temperature are adjusted, that is, the conditions of region C shown in Fig. 2, the crystal growth temperature: within the range of 500 ° C to 800 ° C, and between the group III atoms and nitrogen Supply ratio with atoms: Adjust the growth temperature and the supply ratio of group III atoms and nitrogen atoms so that they are within the range of 1: 2 to 1: 100.
  • the crystal is grown also in the vertical crystal direction, and the upper part of the columnar crystal is formed into an inverted cone shape or an inverted pyramid shape, and a crystal is grown on these apexes as a continuous film of a nitrogen-based compound semiconductor.
  • the method for manufacturing a semiconductor device of the present invention includes a nucleus for growing a columnar crystal on the substrate surface at the start of growth of the columnar crystal (a growth nucleus, which is formed on a Si substrate and a sapphire substrate by MBE method.
  • the dots which are effective in growing columnar crystals) are formed with a predetermined size and density.
  • the method for manufacturing a semiconductor device of the present invention is characterized in that the columnar crystal is separated from a substrate and bonded to another substrate.
  • the space between the columnar crystals is filled with an insulating material. It is characterized by that.
  • the insulating material is an inorganic material or an organic material, includes a dielectric, and is a material that forms a capacitor together with the upper and lower semiconductor layers.
  • the semiconductor element of the present invention has a substrate and a device structure having a light or electronic function (functionality such as control of light emission or current flow direction) disposed on the substrate at a predetermined density.
  • the columnar crystal is located at a predetermined position in the height direction as a device structure having a functionality comprising a semiconductor layer made of a material different from that of the columnar crystal (emission of light or current).
  • a region formed as an active region that expresses functionality such as control of the flow direction For example, a light emitting region or a region having a rectifying function is provided.
  • a semiconductor layer that gradually spreads from the diameter of the columnar crystal is formed between the upper portion of the columnar crystal and the thin film layer by the same material as the columnar crystal in the c-axis direction. It is characterized by being formed.
  • the semiconductor element of the present invention is characterized in that a filling material made of a dielectric is filled between the columnar crystals.
  • the present invention relates to the growth mode of columnar crystals (region B: substrate temperature 750 ° C to 950 ° C, VZlII group supply ratio 1: 2 to 1: 100) and reverse frustum growth mode (region C: substrate temperature).
  • region B substrate temperature 750 ° C to 950 ° C, VZlII group supply ratio 1: 2 to 1: 100
  • region C substrate temperature
  • the growth temperature of the growth mode of the reverse frustum is The growth mode of the columnar crystal is set to a low state, and the growth mode of the inverted frustum is set to be lower than that of the columnar crystal growth mode by reducing the substrate temperature and increasing the nitrogen supply ratio.
  • the inverted cone is continuously formed from the columnar crystal so that it can be seen in the scanning electron micrograph of FIG.
  • the base layer is grown to a continuous thin film finally at the top of the inverted frustum.
  • the V group (nitrogen) supply ratio in the ⁇ group is increased in order to make it difficult to deposit metal Ga between the columnar crystals. This is to prevent excessive Ga from being supplied to the plane perpendicular to the c-axis of the columnar crystal.
  • a columnar crystal of a nitride-based compound semiconductor for example, GaN
  • a light emitting portion is provided in each of the columnar crystals, thereby almost including threading dislocation density.
  • the crystal condition of the columnar crystal is changed after a predetermined height, the growth of the columnar crystal is changed from anisotropic growth to isotropic growth, and the upper part is an inverted cone shape or an inverted pyramid shape.
  • Electrode material by making the top of the inverted frustum or inverted frustum (both including both inverted frustums) contact, and finally making the upper part of the columnar crystal a continuous thin film. Can be prevented from wrapping around the side of the columnar crystal, facilitating electrode formation in the manufacturing process of the light-emitting element.
  • nuclei for growing columnar crystals on the substrate surface are first formed at predetermined intervals, and this nuclear force columnar crystal is grown under predetermined conditions.
  • the columnar crystals forming the light emitting portion can be easily formed on the substrate surface at a predetermined interval, and a semiconductor device such as a light emitting element having high luminance characteristics can be formed at low cost.
  • FIG. 1 is a conceptual diagram showing a structure of a light emitting diode according to an embodiment of the present invention.
  • FIG. 2 Draft explaining growth conditions determined by substrate temperature (growth temperature) and vZm family supply ratio.
  • FIG. 3 is a conceptual diagram of an MBE device.
  • FIG. 4 is a conceptual diagram illustrating a method for manufacturing a light emitting element.
  • FIG. 5 is a conceptual diagram illustrating a method for manufacturing a light emitting element.
  • FIG. 6 is a conceptual diagram illustrating a method for manufacturing a light emitting element.
  • FIG. 7 is a conceptual diagram illustrating a method for manufacturing a light emitting element.
  • FIG. 8 is a graph showing room temperature PL (photoluminescence) spectra of GaN columnar crystals, GaN continuous films grown by MOCVD, and GaN continuous films grown by MBE.
  • FIG. 9 is a graph showing the excitation light intensity dependence of the PL peak intensity.
  • FIG. 10 is a conceptual diagram showing a cross-sectional structure of a configuration of a semiconductor laser using a columnar crystal of the present invention.
  • FIG. 11 is an operational electron micrograph showing a cross section of a columnar crystal formed in steps S1 to S6 in the embodiment of the present invention.
  • FIG. 12 is a graph showing light emission characteristics (correspondence between current and light output) of a light-emitting diode using columnar crystals formed according to the present invention.
  • FIG. 1 is a block diagram showing the structure of the light emitting device according to the embodiment.
  • a columnar crystal 2 is formed on the upper surface of a substrate 1, and the upper part of the columnar crystal 2 is electrically joined by an electrode layer 3.
  • the columnar crystal 2 has a device structure of an inverted cone (inverted cone shape or inverted pyramid shape) 2a (p-type cladding layer), i-type block layer 2 b , A light emitting layer 2c, an i-type block layer 2d, and an n-type cladding layer 2e.
  • the columnar crystal 2 has a device structure as described above, and has a light emitting layer 2c as a region (part) of a device structure having a light emitting function.
  • the inverted conical portion 2a is made of p-GaN: Mg (GaN made of p-type with Mg as an impurity) or p-AlGaN: Mg, and the i-type block layer 2b and 2d is intrinsic
  • the n-type cladding layer 2e is made of n-GaN: Si (GaN made n-type with Si as an impurity) or n-AlGaN: Si
  • the light-emitting layer 2c is InGaNZGaN (Yes) Is formed with MQW (multiple quantum well) structure (or SQW: single quantum well) composed of InGa_N / InGa_N) ⁇ or GaNZAlGaN, AlG_N / AlG_N!
  • Each of the type block layer 2b and the i type block layer 2d has a force provided to prevent diffusion of impurities into the light emitting layer 2c of the inverted conical portion 2a and the n type cladding layer 2e.
  • a structure in which each cladding layer is directly coupled to the light emitting layer 2c may be employed.
  • the substrate 1 is conductive silicon (or a silicon carbide substrate, a metal substrate, or a conductively treated sapphire substrate), and the (111) plane of the silicon substrate or (0001) of a silicon carnoid or sapphire substrate.
  • the hexagonal nitride semiconductor is formed as the columnar crystal 2 in the c-axis direction (in the direction perpendicular to the substrate plane, that is, the axial direction of the growing columnar crystal) as shown in FIG.
  • each columnar crystal grows with a single growth nucleus (nuclear) force, and therefore contains almost no threading dislocations. Therefore, the threading dislocation density in the entire crystal can be drastically reduced.
  • the strain stress at the interface can be kept low, the occurrence of threading dislocations in the columnar crystal unit can be kept low, and the threading dislocation density in the crystal can be reduced.
  • Silicon is electrically conductive and inexpensive, but the lattice constants differ greatly from those of nitride compound semiconductors.
  • nitride compound semiconductors When growing nitride compound semiconductors on this substrate, there are problems such as cracks and high penetration density. Because there is usually a non-conductive sapphire substrate Is used.
  • the nitride compound semiconductor can be formed on the silicon substrate, the manufacturing efficiency as a device can be improved.
  • the surface of the continuous GaN film without lattice mismatch as the substrate other semiconductors, glass, metals (Al, Ti, Fe, Ni, Cu, Mo, Pd, Ag, Ta, W, Pt, Au Alternatively, an alloy containing a part of these elements) may be used.
  • growth nuclei are generated in the initial stage, and columnar crystals grow at a predetermined density (the number of columnar crystals per unit area).
  • the columnar crystal 2 in the present invention is formed as a structural feature at a predetermined distance, that is, not a fixed distance, but at least a predetermined density without coming into contact with other columnar crystals. Bonding with other deposited columnar crystals during growth prevents the film from becoming a continuous thin film.
  • the columnar crystal 2 in the present invention is grown with controlled anisotropy in the c-axis direction up to a predetermined position by controlling the growth conditions (detailed in a later manufacturing method) as a structural feature.
  • the p-type cladding layer is formed as an inverted cone 2a.
  • the electrode layer 3 is grown as a continuous thin film.
  • the shape of the inverted cone portion is such that the side surface continuously spreads like an inverted cone shape or an inverted pyramid shape. It includes a structure in which the diameter changes in a stepwise manner, that is, stepwise from a columnar crystal that is only in shape, and expands as it grows in the c-axis direction.
  • the structure is not limited to the inverted cone shape, and the structure may be such that the surface area of the upper growth surface increases as it grows in the c-axis direction, and finally grows as a continuous thin film.
  • the columnar crystal of the present invention has an upper portion of each of the inverted cone portions 2a of the columnar crystal 2 formed on the substrate 1 and is electrically connected by the electrode layer 3.
  • a light-emitting diode having the structure shown in FIG. 1 is formed using an Sb-doped low-resistance ⁇ -type silicon substrate (on the Si (111) surface) having a thickness of 350 ⁇ m as the substrate 1, the manufacturing apparatus is used here.
  • the MBE (molecular beam epitaxy) apparatus shown in Fig. 4 is used.
  • Ti for heat absorption is deposited on the back surface (the surface on which the columnar crystal is not grown) by electron beam evaporation before columnar crystal growth.
  • the degree of vacuum in the chamber is determined by emitting a molecular beam of each material (for example, a metal such as In, Ga, Mg, Si, and an activated nitrogen atom) from each molecular beam irradiation cell. 10 ” 6 to 10 _9 Pa (Pascal) in the state, and 10 to 2 to 10 _6 Pa in the state where the molecular beam and nitrogen are emitted from each molecular beam emitting cell for crystal growth. It becomes.
  • a molecular beam of each material for example, a metal such as In, Ga, Mg, Si, and an activated nitrogen atom
  • the surface of the Si substrate by RCA cleaning, hydrofluoric acid, etc. A cleaning process is performed to remove the natural oxide film on the surface of the Si substrate and activate the surface.
  • the following substrate temperature was measured by using an infrared radiation thermometer (based on a radiation coefficient of 0.37) on the Ti film deposited on the back surface of the silicon substrate.
  • the molecular beam intensity was sequentially measured with a nude ion gauge by moving the molecular beam to the measurement position of the substrate.
  • the doping concentration (electron and hole concentration) was estimated from the CV method or the doping conditions of the single layer film.
  • Step SI Each electrode film thickness was measured with a quartz oscillator film thickness meter during vapor deposition.
  • Step S1 may be omitted in any of the following conditions in the region B.
  • Fig. 2 shows the range of growth conditions in terms of substrate temperature (vertical axis: growth temperature) and vZm family supply ratio (horizontal axis).
  • the range of region A is a region where GaN does not decompose and crystal growth occurs
  • the range of region B is the mode in which columnar crystals grow.
  • the region C is a region that grows in the shape of an inverted frustum at the top of the columnar crystal, resulting in a mode condition in which a continuous film crystal grows
  • the region D is also a region. Similar to region C, the inverted frustum force is a growth mode that forms a continuous film, but metal Ga is filled between columnar crystals.
  • the condition of region B is used for the growth of the columnar crystals in subsequent steps S2 to S5, and the condition of region C is used for the growth of the inverted frustum in step S6.
  • Step S 2
  • the substrate temperature is set to 860 ° C to 880 ° C (region B: 750 ° C to 950 ° C), and the supply ratio of Ga and N atoms is 1 to 2 at a vacuum degree of 10 _3 Pa to 10 _6 Pa.
  • the molecular beam intensity of Ga is 6 ⁇ 10_4 Pa
  • N is excessively supplied
  • the above GaN dots are used as growth nuclei, 100 nm
  • An n-type cladding layer 2e having a height (thickness) of ⁇ 2000 nm, for example, 750 nm is grown as a columnar crystal of GaN: Si.
  • the surface of the sapphire substrate is grown at a temperature higher than the substrate temperature (700 ° C) used for normal GaN growth and a supply ratio of group III atoms to nitrogen atoms of 2 or more. As a result, columnar crystals are formed.
  • the growth of the columnar crystal having anisotropy in the c-axis direction occurs in a substrate temperature range from a low temperature of 600 ° C to 950 ° C. It is possible to maintain the mode.
  • the excitation light intensity threshold for stimulated emission is 1.6 MWZ cm 2 for MOCVD-Ga N, and 2. OMWZ cm 2 for MBE-GaN.
  • the nano column is 0.2 MWZ cm 2, which is about an order of magnitude lower, and has high stimulated emission characteristics.
  • the substrate temperature 860 ° C ⁇ 880 ° C region B: 750 ° C ⁇ 950 ° C
  • the atoms of Ga and N 1: 2 area B:
  • the i-type block layer 2d which is an i-GaN layer, is formed into a columnar crystal in succession to the GaN: Si cladding layer 2e to a thickness of lOnm. Grow.
  • a substrate temperature of 500 ° C ⁇ 800 ° C, in vacuum 10 _3 Pa ⁇ 10 _6 Pa, In, yarn ⁇ ratio of Ga and N, In xGa _ N (x 0 ⁇ 0. 5)
  • This InGaN layer is formed with a thickness of lnm to 10 nm, and Ga and N atoms are supplied at a ratio of (region B: 1 to 2 to 1 to 100) to make the GaN layer with a thickness of lnm to By forming this at a thickness of 10 nm and repeating this process a predetermined number of times, an InGaN layer and a GaN layer are alternately formed to form a light emitting portion 2c having an MQW structure.
  • InGaN / lnGaN, Ga NZAlGaN, InAlGaNZAlGaN, and AlGaNZAlGaN, which are not limited to InGaNZGaN, may be used! / ⁇ .
  • Step S 5 the light emitting portion 2c is grown as a columnar crystal continuous with the i-type block layer 2d.
  • the substrate temperature 680 ° C ⁇ 700 ° C region B: 500 ° C ⁇ 800 ° C
  • a vacuum of 10 _3 Pa ⁇ 10 _6 Pa Ga and N atoms and 1 to 2 (nitrogen: 1 , Ga: 0.5, region B: l to 2 to 1 to 100)
  • the i-type GaN layer 2b which is an i-GaN layer, is connected to the GaN: Si light emitting portion 2c.
  • a columnar crystal it is grown to a thickness of lOnm.
  • the substrate temperature 680 ° C ⁇ 700 ° C area C: 500 ° C ⁇ 800 ° C
  • a vacuum of 10 _3 Pa ⁇ 10 _6 Pa, Ga and N atoms and 1: 8 nitrogen: 1 , Ga: 0.125, region C: l to 2 to 1 to 100
  • the crystal growth is close to isotropic from the growth mode having anisotropy in the c-axis direction. It is converted to the growth mode, and the crystal grows in the crystal axis direction perpendicular to the c axis, which is the side surface of the columnar crystal 2 not only in the c axis direction of the (0001) plane (see FIG. 6).
  • the inverted conical portion 2a which is a p-type cladding layer having a height (thickness) of 100 nm to 1000 nm is grown as a columnar crystal 2 of GaN: Mg (see FIG. 7).
  • the electrode layer 3 is formed as a continuous thin film.
  • AlGaN may be used for the inverted conical portion 2a which is the p-type cladding layer.
  • the light-emitting diode is formed by removing the MBE device and forming a transparent electrode (for example, a translucent Ti / Al p-type electrode) on the substrate surface, that is, the upper surface of the electrode layer 3.
  • a transparent electrode for example, a translucent Ti / Al p-type electrode
  • the Rukoto is formed as a stack of two metal films by depositing 2 nm of Ti by electron beam evaporation and then depositing 3 nm of A1.
  • Fig. 12 The characteristics of the light-emitting diode formed as described above are shown in Fig. 12 (measurement is at room temperature: RT) 0
  • the horizontal axis is the forward current
  • the vertical axis is the emission intensity of light emitted by the forward current. It is.
  • the columnar crystal growth mode remains as shown in FIG. A conical portion 2a is formed (the growth conditions are the same as those of the n-type cladding layer 2e) and filled with the dielectric insulating material up to the height of the columnar crystal to form a transparent electrode as shown in FIG. Also good. Even in this case, it is possible to prevent the electrode material from wrapping around.
  • a desired oxide for example, SiO.sub.2, TiO.sub.2, Al.sub.2O, etc.
  • a nitride such as SiN is deposited and filled between the columnar crystals by using a vapor deposition method such as a plasma CVD method.
  • the group III atoms (Ga, In, Al) on the crystal growth surface (ie, c-plane) are increased by increasing the nitrogen supply ratio compared to the group III atom supply ratio. Etc.), the growth rate in the c-axis direction is made larger than the growth rate of the crystal in the lateral direction, and as an anisotropic growth mode up to a predetermined height, the coupling between columnar crystals, that is, a continuous film Can be suppressed.
  • Ga atoms attached to this side surface are said to have high temperature and low plane orientation force atomic adsorption sites. Under the conditions, it re-leaves from the space or migrates rapidly to the (0001) plane which is the top surface of the columnar crystal.
  • the columnar crystal of GaN grows with anisotropy in the c-axis direction, that is, the growth rate in the direction perpendicular to the c-plane (0001) of this hexagonal structure (c-axis direction) is c It is considered that the growth rate becomes significantly larger than the growth rate parallel to the surface, and the growing crystal is formed as a columnar crystal.
  • step S6 the p-type cladding layer, that is, the inverted cone portion 2e (inverted pyramidal GaN) Crystal).
  • the substrate temperature is set to 680 ° C (500 ° C to
  • the GaN crystal is grown under extremely nitrogen-excess conditions by reducing the supply amount of Ga atoms and N atoms to about 1: 400 to 1: 100.
  • the migration of Ga atoms is slowed down, and the growth of the GaN crystal is parallel to the c-axis direction (with respect to the c-plane).
  • the difference between the growth rate (perpendicular) and the growth rate perpendicular to the c-axis direction (parallel to the c-plane) is reduced, and the GaN crystal changes into a growth mode that grows in the direction of the side wall of the columnar crystal.
  • the diameter of the columnar crystal gradually increases with growth, and it is thought that an inverted spindle (inverted cone) structure is formed.
  • Another cause is that the crystal is made p-type, so the power of doping Mg.
  • This Mg doping causes the Ga-polarized GaN columnar crystal surface to be reversed to the nitrogen polarity, and the lateral direction of the columnar crystal It is possible that the growth rate has increased.
  • the substrate 1 using a sapphire substrate (on the (0001) surface, conducting a conductive treatment), a case where a light emitting diode is formed is used, as in the case of generation on a Si substrate having the structure shown in FIG. I will explain.
  • a manufacturing apparatus for example, an MBE (molecular beam epitaxy) apparatus shown in FIG. 3 is used.
  • the MBE apparatus includes a chamber 21, a substrate heating heater 22, and molecular beam irradiating senors 23a, 23b, 23c, 23d, and 23e.
  • a sapphire substrate with a thickness of about 350 nm is used, with Ti deposited on the back surface (opposite to the columnar crystal growth).
  • the surface treatment with activated N is performed on the surface of the sapphire substrate by RF plasma of about 100W to 450W, with the flow rate of 0.1 ⁇ : N gas of LOcc / s converted into plasma.
  • the A1 and N atoms migrate on the sapphire substrate, and the surrounding A1Ns at a predetermined distance are bonded to each other to gradually form a lump, with a diameter of about 50 to about LOOnm.
  • A1N dot 4 force density 10 1C) Zcm 2 is formed, that is, with a predetermined interval (see FIG. 4).
  • GaN columnar crystals can be grown with good reproducibility by growing GaN using the A1N dots 4 as nuclei.
  • the density of this A1N dot 4 can be changed in a timely manner by changing the above conditions.
  • step S2 columnar crystals are grown in the same manner as the silicon substrate.
  • a CW He-Cd laser with a wavelength of 325 nm and an intensity of 10 mW is used as an excitation light source for PL spectrum measurement.
  • the diameter of the columnar crystals is 50 nm to 100 nm.
  • dots A1N dots or GaN dots serving as nuclei on the substrate surface in the sapphire substrate and the silicon substrate periodically (with a predetermined density) at predetermined intervals.
  • the SiO film or Ti film as a mask, that is, for the part to be grown,
  • an electron beam is irradiated with a predetermined energy to a portion where the columnar crystal is to be grown.
  • carbon is deposited on the portion irradiated with the electron beam, and the deposited marking can be used as a nucleus for growing dots.
  • the atomic step structure of the substrate is designed on a wafer scale, this step structure is used as a template to align the fine structure, and the nucleation selectivity between the terrace and the step band is used to select the nucleus.
  • a columnar crystal may be formed as a growth nucleus.
  • the growth surface (that is, the top) of the columnar crystal becomes a nano-texture (surface microstructure, that is, a fine uneven shape on the surface) by itself, and this structure allows light extraction and Efficiency improvement is expected when used as a light-emitting diode (LED) or photo-excitation device with high light capture efficiency.
  • LED light-emitting diode
  • SiC (0001) surface, metal (Al, Ti, Fe, Ni, Cu, Mo, Pd, Ag, Ta, W, Pt, Au, or these elements are combined.
  • a flat substrate obtained by coating these metals on a predetermined substrate for example, (111) plane of Si substrate
  • Be may be used instead of the force Mg using Mg as the p-type dopant (impurity) in forming the p-type cladding layer.
  • Mg Be and Si or Be and O may be simultaneously doped to form a p-type cladding layer.
  • the columnar crystals and the light-emitting layer may be made of InGa N, GaN in nitride semiconductors. AlGaInN, AlGaN, A1N, and their heterostructures can be used.
  • ZnO, CdZnO, MgZnO, MgZnCdO, and their heterostructures can be used in an oxide semiconductor.
  • the substrate 1 is insulative, the substrate 1 is removed by laser lift-off or etching, and an electrode is formed on the bottom of the n-type cladding layer 2e of each columnar crystal 2 or another conductive substrate is formed. Transcription (transfer).
  • an insulator may be embedded between the columnar crystals as a supporting material.
  • SiO, AlO, TiO, ZrO, GdO, polyimide SiO, AlO, TiO, ZrO, GdO, polyimide
  • the substrate 1 is insulative, the substrate 1 is removed by laser lift-off or etching, filled with the support material (insulating filling material), and then the ⁇ -type cladding layer 2e of each columnar crystal 2 is formed.
  • An electrode may be formed on the bottom or transferred (transferred) to another conductive substrate.
  • This semiconductor laser has a conductive material substrate 11 (Si (111) plane or SiC (0001) plane) ), N-AlGaN DBR12 (Distributed Bragg Reflector), AlGaN MQW13 (Multiple Quantum Well) active layer, ⁇ - AlGaN DBR14, etc.
  • a plurality of columnar crystals having a powerful device structure (light emitting function and light and electron confinement function) are arranged and formed at a predetermined period, and an insulating material 15 (for example, SiO 2) having light transmissivity is formed between the columnar crystals. Filled
  • step S6 the whole growth mode is formed in the columnar crystal growth mode (state shown in FIG. 5), and the entire surface is filled with the dielectric insulating material up to the height of the columnar crystal, and the surface is filled.
  • An electrode material may be formed. Even in this case, it is possible to prevent the electrode material from wrapping around.
  • the structure shown in FIG. 10 is formed by forming an electrode 17 made of a light-transmitting material on a continuous film 16 in which the tops of inverted cones in a columnar crystal are combined with an isotropic mode of crystal growth. Also good.
  • the p-side reflecting mirror can be formed by removing p-AlGaN DBR14 and directly forming 16 p-type continuous film, and forming semiconductor DBR in the continuous film, or reflecting the dielectric multilayer film. A mirror may be formed.
  • the crystal does not contain threading dislocations as in the case of the light-emitting diode described above. Therefore, the emission characteristics are improved as compared with the conventional one, and the upper part of the columnar crystal is the reverse of the inverted cone. Since the conical or inverted pyramid shape force becomes a continuous film 16 at the top, the upper electrode 17 can be easily formed.
  • the substrate temperature and the supply of the vZm group can be achieved even if the MOCVD, HVPE, sputtering, or the like using the molecular beam epitaxy (MBE) apparatus is used for the columnar crystal growth.
  • MBE molecular beam epitaxy
  • the power of the present invention explained by light emitting diodes and semiconductor lasers etc. It can also be applied to semiconductor devices having other diode structures (device structures having a rectifying function) other than light emitting devices.
  • a nitride-based compound semiconductor columnar crystal is formed, and a light-emitting portion is provided for each of the columnar crystals.
  • a semiconductor device such as a light-emitting element with high brightness in the wavelength emission region can be obtained.
  • the electrode material can be prevented from wrapping around the side of the columnar crystal, and the electrode can be easily formed in the manufacturing process of the light emitting element.

Abstract

 基板上に、窒化物系または酸化物系化合物半導体の柱状結晶を形成させ、この柱状結晶を用いて半導体素子を製造する方法であり、前記基板表面において、III族の原子と窒素またはII族の原子と酸素の原子との供給比及び結晶の成長温度を制御し、基板表面における横方向に対する結晶成長を抑制し、柱状結晶をc軸方向に異方性を持たせて成長させることを特徴とする半導体素子の製造方法。  

Description

発光素子及びその製造方法
技術分野
[0001] 本発明は、窒化物系または酸化物系化合物半導体層の成長において、所定の密 度で均一な柱状結晶成長を行!、、この成長した柱状結晶を用いた半導体デバイス、 例えば、ダイオード,発光ダイオード並びに半導体レーザ等の半導体素子及びその 製造方法に関する。
本願は、 2004年 8月 31日に出願された日本国特許出願第 2004— 253267号に 対し優先権を主張し、その内容をここに援用する。
背景技術
[0002] 窒化物系化合物半導体は、組成領域のすべてが直接遷移型であり(例えば、 A1N , GaN, InN及びそれらの混晶)、広いバンドギャップを有し、青色または紫色の発光 ダイオードの材料、すなわち、短波長発光素子材料として知られている。
しかしながら、窒化物系化合物半導体は、六方晶構造の結晶構造を有するため、 従来の III-V族化合物半導体のように格子整合する基板結晶が存在せず、通常、六 方晶構造を有するサファイア基板面 (あるいは SiC及び Siも用いられる)に成長させら れている。
[0003] し力しながら、サファイア基板の(0001)面の結晶の格子と、窒化物系化合物半導 体の(0001)面の結晶格子とは格子定数が異なり、格子不整が存在し、サファイア基 板上への窒化物系化合物半導体層の成長において、連続薄膜としての結晶性が不 十分であり、貫通転移密度の低いェピタキシャル膜を得ることができない。
この貫通転位が高密度で存在すると、高輝度発光ダイオードや半導体レーザの材 料として使用した場合、発光特性が低下してしまうことになる。
[0004] このため、サファイア基板に所定の厚さの GaN薄膜を成長させた後、 SiO , SiNあ
2 るいは金属の薄膜ストライプ状あるいは網状のマスクを形成する。
この後、特定の条件下で GaNを再成長させると、上記マスク上に結晶が成長せず、 露出した GaN部分にのみ GaNを選択的に成長させることができる。 このとき、マスク上においては、横方向力も GaNが成長することにより、このマスク上 面で GaN膜が結合し、全面を GaNが覆い、最終的に平坦な GaNの連続薄膜を生成 することができる (非特許文献 1, 2参照)。
[0005] このマスク上に横方向ェピタキシャル成長した GaNの連続薄膜は、通常の製法に 比較して、貫通転位密度を大幅に削減することができる。
また、上述と類似した手法として、サファイア基板や GaN膜に段差を形成することに より横方向成長する領域を設けて、貫通転移を削減する手法も提案されている。 特干文献 1: A. Usui, H. bunakawa, A. bakai and A. Yamagucni, hick GaN epita xial growth with low dislocation density by hydride vapor phase epitaxy," Jpn. J. Ap pi. Phys., 36 (7B) 1997。
非特許文献 2 : A. Sakai, H. Sunakawa and A. Usui, "Defect structure in selectively g rown GaN films with low threading islocation density," Appl. Phys. Lett., 71 (16) 19 97
発明の開示
発明が解決しょうとする課題
[0006] 通常の MOCVD (有機金属気相堆積)法で、サファイア基板上に成長させた GaN 膜の貫通転位密度が 109Zcm2であるのに比較し、上述した非特許文献 1, 2におい て、横方向ェピタキシャル成長を用いることにより、貫通転位密度を 106Zcm2程度ま で低減することが可能である。
し力しながら、非特許文献 1, 2に示す成長方法にあっては、製造過程が複雑でェ 程数がかかり、通常の成長法に対してコストが増大してしまうという問題がある。
[0007] このため、市販されている低転位密度の GaNのウェハは、現在 2インチウェハ 1枚が
100万円程度と極めて高価な材料となっている。
また、ナトリウム等を溶媒とする高圧合成法による極めて低 、転位密度の GaNの成 長も研究レベルで報告されているが、製造工程の制限から大面積ィ匕が困難であり、 巿場には殆ど流通して 、な 、。
[0008] また、従来の発光素子の形成方法においては、柱状結晶を発光素子として使用す るときに、柱状結晶上部に電極を形成しょうとする場合、電極材料が柱状結晶側面に 回り込み、柱状結晶の縦方向に配設された半導体層間の短絡、また隣接する柱状 結晶間の電極としての接続不良が発生し、柱状結晶を含む直径数 m以上の大面 積発光素子の形成が困難である。
[0009] 本発明は、このような事情に鑑みてなされたもので、簡易な製造工程により、安価で 貫通転位密度の少な!、GaN柱状結晶などの半導体素子の製造方法、及びこの製 造方法で作製した GaN柱状結晶を用いた高輝度な発光素子や機能素子等の半導 体素子を提供することを目的とする。
課題を解決するための手段
[0010] 本発明の半導体素子の製造方法は、基板上 (例えば、所定の結晶面を上面とする 基板上)に、窒化物系または酸ィ匕物系化合物半導体の柱状結晶を、例えば、分子線 ェピタキシ (MBE)法、または、成長条件は異なるが MOCVD (有機金属気相成長) 法, HVPE (ハイドライド気相成長)法及びスパッタ法等を用いることにより形成させ、 この柱状結晶を用いて発光素子を製造する方法であり、前記基板表面において、 III 族の原子と窒素または II族の原子と酸素の原子 (すなわち、 III族原料と V族原料また は II族原料と VI族原料)との供給比及び結晶の成長温度を制御し、基板表面におけ る横方向に対する結晶成長を抑制し、柱状結晶を c軸方向に異方性を持たせて成長 させ、すなわち図 2に示す領域 Bの条件、結晶の成長温度: 750°C〜950°Cの範囲 内と、 III族の原子と窒素の原子との供給比: 1対 2〜1対 100の範囲内に含まれるよう に成長温度及び III族の原子と窒素の原子との供給比を調整し、例えば結晶の成長 温度を 750°C〜950°Cの範囲内とし、 III族の原子と窒素の原子との供給比を 1対 2以 上として、横方向に対する結晶成長を抑制し、柱状結晶を c軸方向に異方性を持た せて成長させることを特徴とする。
すなわち、結晶の成長温度を一般的な 700°Cより高ぐかつ窒素の供給過剰状態 にし、横方向(柱状結晶の側壁である c軸に垂直な方向)に対する結晶成長を抑制し 、柱状結晶を c軸方向に異方性を持たせて成長させる。
また、本発明の半導体素子の製造方法は、基板上に、窒化物系または酸化物系化 合物半導体の柱状結晶を形成させ、この柱状結晶を用いて半導体素子を製造する 方法であり、前記基板表面において、 III族原料と V族原料または II族原料と VI族原 料の供給比及び結晶の成長温度を制御し、基板表面における横方向に対する結晶 成長を抑制し、柱状結晶を c軸方向に異方性を持たせて成長させることを特徴とする ここで、柱状結晶を形成するための原料は、必ずしも原子状でなぐ分子状あるい は、有機 Ga化合物 (Ga)やアンモニア (N) t 、つたガス状の形態で供給されても良 い。
[0011] 本発明の半導体素子の製造方法は、柱状結晶が所定の高さに成長した時点で、 異方性を持たせて柱状結晶を成長させるモードに対して、 m族原料と V族原料また は II族原料と VI族原料の供給比及び結晶の成長温度を調整し、柱状結晶の長尺方 向のみの異方性成長でなぐ等方性成長させることを特徴とする。
すなわち、上記製造方法は、柱状結晶の長尺方向(C軸方向)のみの異方性成長 でなぐ C軸に垂直な結晶方向にも成長させる等方性成長に成長条件を順次調整し て、成長のモードを、異方性成長力も等方性成長に移行させる。
例えば、本発明の発光素子の製造方法は、柱状結晶が所定の高さに成長した時 点で、異方性を持たせて柱状結晶を成長させるモードに対して、 III族の原子と窒素 の原子との供給比及び結晶の成長温度を調整し、すなわち、図 2に示す領域 Cの条 件、結晶の成長温度: 500°C〜800°Cの範囲内と、 III族の原子と窒素の原子との供 給比: 1対 2〜1対 100の範囲内に含まれるように成長温度及び III族の原子と窒素の 原子との供給比を調整し、 c軸方向のみでなく c軸に垂直な結晶方向にも成長させ、 柱状結晶の上部を逆円錐形状または逆角錐の逆錐状として、これらの頂部において 、窒素系化合物半導体の連続膜として結晶を成長させる。
[0012] 本発明の半導体素子の製造方法は、前記柱状結晶の成長開始時に、前記基板表 面に柱状結晶を成長させる核 (成長核であり、 Si基板上及びサファイア基板上に MB E法により、柱状結晶を成長させる際に有効)となるドットを、所定の大きさ及び密度 にて形成することを特徴とする。
[0013] 本発明の半導体素子の製造方法は、前記柱状結晶を基板から分離し、他の基板 に結合させることを特徴とする。
[0014] 本発明の半導体素子の製造方法は、前記柱状結晶間を絶縁性の材料で充填する ことを特徴とする。
ここで、絶縁性の材料としては、無機物または有機物であり、誘電体を含み、上部 及び下部の半導体層とともにコンデンサを形成する材料である。
[0015] 本発明の半導体素子は、基板と、該基板上に所定の密度に配設された、光または 電子機能を有するデバイス構造 (発光や電流の流れる方向の制御などの機能性を発 現する活性領域として形成された領域)が形成された柱状結晶と、柱状結晶上部に 形成された 2次元的に連続した薄膜層(連続した薄膜であり、下部の柱状結晶に対し て連続して形成されて ヽるため電極として活用できる領域)とを有することを特徴とす る。
[0016] 本発明の半導体素子は、前記柱状結晶が、高さ方向の所定の位置に、前記デバィ ス構造として、柱状結晶と異なる材料の半導体層よりなる機能性を有する部位 (発光 や電流の流れる方向の制御などの機能性を発言する活性領域として形成された領 域)例えば、発光領域や整流機能を有する領域などが設けられて!/ヽることを特徴とす る。
[0017] 本発明の半導体素子は、前記柱状結晶の上部と前記薄膜層との間に、 c軸方向に 対して、柱状結晶と同様の材料による、柱状結晶の径から徐々に広がる半導体層が 形成されて 、ることを特徴とする。
[0018] 本発明の半導体素子は、前記柱状結晶間に、誘電体からなる埋込材料が充填され ていることを特徴とする。
本発明は、柱状結晶の成長モード (領域 B:基板温度 750°C〜950°C、 VZlII族供 給比 1: 2〜1: 100)時と逆錐台の成長モード (領域 C:基板温度 500°C〜800°C、 V ΖΠΙ族供給比 1: 2〜: L: 100)時とにおいて、図 2の各々の成長モードの条件範囲に て、両モードの成長温度を同一とした場合、逆錐台の成長モード時における窒素の 供給比を、柱状結晶の成長モードに対してより低い状態とし、両モードの窒素の供給 比を同一とした場合、逆錐台の成長モードの成長温度を、柱状結晶の成長モードに 対して低い状態とし、また、柱状結晶の成長モードに対して、逆錐台の成長モードの 条件を、基板温度を低くし、窒素の供給比を高くして、領域 C内に維持させることによ り、図 12の走査電子顕微鏡写真にて視認できるように、柱状結晶から連続して逆錐 台の層を成長させ、最終的に逆錐台の頂部にて連続薄膜としている。
本発明の領域 cにおいて、逆錐台の半導体層を成長させる際、 νΖπι族における V 族 (窒素)の供給比を高くしているのは、柱状結晶間における金属 Gaの析出を難くす るため、柱状結晶の c軸と垂直な面に対して過剰な Gaが供給されるのを防止するた めである。
発明の効果
[0019] 以上説明したように、本発明によれば、窒化物系化合物半導体 (例えば、 GaN)の 柱状結晶を形成し、この柱状結晶各々に発光部を設けることにより、貫通転位密度を 殆ど含まない高品質の柱状結晶の特性を生かして、短波長の発光領域における高 輝度な発光素子等の半導体デバイス (半導体素子)を得ることができる。
また、本発明によれば、柱状結晶の結晶条件を所定の高さ以降に変更し、柱状結 晶の成長を異方性成長から等方性成長に変え、上部を逆円錐形状または逆角錐形 状となるように成長させ、逆円錐台または逆角錐台 (双方を含んで逆錐台とする)の 頂部を接触させて、最終的に柱状結晶の上部を連続薄膜とすることにより、電極材料 の柱状結晶側部への回り込みを防止し、発光素子の製造工程における電極形成を 容易とすることができる。
[0020] さらに、本発明によれば、基板表面に柱状結晶を成長させる核を初めに所定の間 隔にて形成し、所定の条件にて、この核力 柱状結晶を成長させていくため、発光部 を形成する柱状結晶を容易に基板表面に所定の間隔にて生成することが可能となり 、安価に高輝度な特性を有する発光素子等の半導体デバイスを形成することができ る。
図面の簡単な説明
[0021] [図 1]本発明の一実施形態による発光ダイオードの構造を示す概念図である。
[図 2]基板温度 (成長温度)と vZm族の供給比とから決まる成長条件を説明するダラ フである。
[図 3]MBE装置の概念図である。
[図 4]発光素子の製造方法を説明する概念図である。
[図 5]発光素子の製造方法を説明する概念図である。 [図 6]発光素子の製造方法を説明する概念図である。
[図 7]発光素子の製造方法を説明する概念図である。
[図 8]GaN柱状結晶, MOCVDで成長させた GaN連続膜, MBEで成長させた GaN 連続膜の室温 PL (フォトルミネッセンス)スペクトルを示すグラフである。
[図 9]PLピーク強度の励起光強度依存性を示すグラフである。
[図 10]本発明の柱状結晶を用いた半導体レーザの構成の断面構造を示す概念図で ある。
[図 11]本発明の実施形態におけるステップ S1〜S6によって形成された柱状結晶の 断面を示す操作電子顕微鏡写真の図である。
[図 12]本発明で形成された柱状結晶による発光ダイオードの発光特性 (電流と光出 力との対応関係)を示すグラフである。
符号の説明
[0022] 1…基板、 2…柱状結晶、 2a…逆円錐台部 (p型のクラッド層)、 2b, 2d〜i型ブロッ ク層、 2c…発光層、 2e…クラッド層(n型のクラッド層)、 3…電極層
発明を実施するための最良の形態
[0023] <発光素子の構造 >
以下、本発明の一実施形態による発光素子 (例えば、発光ダイオード)の構造を図 面を参照して説明する。図 1は同実施形態による発光素子の構造を示すブロック図 である。
この図において、発光素子 Lは、基板 1の上面に柱状結晶 2が形成され、柱状結晶 2の上部が電極層 3により電気的に接合されている。
上記柱状結晶 2は、図 1における右側の拡大図から判るように、デバイス構造として 、逆錐 (逆円錐形状または逆角錐形状である)部 2a (p型クラッド層), i型ブロック層 2 b,発光層 2c, i型ブロック層 2d, n型クラッド層 2eとを有している。
柱状結晶 2は、上述したようなデバイス構造を有しており、発光機能を有するデバイ ス構造の領域 (部位)として、発光層 2cを有している。
[0024] ここで、例えば、逆錐部 2aは p— GaN : Mg (Mgを不純物として p型とした GaN)、ま たは p— AlGaN : Mgで形成されており、 i型ブロック層 2b及び 2dはイントリンシックな GaNで形成されており、 n型クラッド層 2eは n— GaN : Si(Siを不純物として n型とした GaN)、あるいは n—AlGaN : Siで形成されており、発光層 2cは InGaNZGaN (ある いは In Ga _ N/In Ga _ N)ゝまたは GaNZAlGaN、 Al G _ N/Al G _ Nから なる MQW (多重量子井戸)構造 (あるいは SQW:単一量子井戸)で形成されて!、る i型ブロック層 2b及び i型ブロック層 2d各々は、逆錐部 2a, n型クラッド層 2eそれぞ れカ の不純物の発光層 2cへの拡散を防止するために設けられている力 必須で はなぐ各クラッド層を直接発光層 2cへ結合させた構造としてもよい。
例えば、基板 1は導電性を有するシリコン (またはシリコンカーバイド基板,金属基 板あるいは導電性処理されたサファイア基板など)であり、このシリコン基板の(111) 面あるいはシリコンカーノイドやサファイア基板の(0001)面に、六方晶の窒化物半 導体が c軸方向(図 2に示すように、基板平面に垂直方向、すなわち成長する柱状結 晶の軸方向)で上記柱状結晶 2として形成されている。
一般に、格子定数の異なる基板表面に、六方晶構造の窒化物系化合物半導体を ェピタキシャル成長させる際、格子定数の違 ヽから貫通転位密度が多く発生してしま これは、柱状結晶の成長初期に形成された高密度な成長核が結合して連続膜とな る際に、互 、の成長核の原子配列がわずかにずれて 、るために起こる。
し力しながら、上述した柱状結晶とすることにより、個々の柱状結晶は、単一の成長 核 (核)力 成長して 、るため貫通転位をほとんど含んでおらず、貫通転位の発生原 因となる微結晶同士の結合部がないため、結晶全体における貫通転位密度を飛躍 的に低下させることが可能である。
さらに、成長面の断面積を小さくすることにより、界面における歪応力を低く抑えて、 柱状結晶単位の貫通転位の発生を低く抑え、結晶における貫通転位密度を低下さ せる効果ち得ることがでさる。
シリコンは導電性があり安価だが、窒化物系化合物半導体に対して、格子定数が 大きく異なり、この基板上に窒化物系化合物半導体を成長させる場合、クラックが入り やすぐ貫通密度が高い等の問題があるため、通常は導電性のないサファイア基板 が用いられる。し力しながら、本発明においては、上述のように、窒化物系化合物半 導体をシリコン基板上に形成可能としたため、デバイスとしての製造効率を向上させ ることがでさる。
また、基板として格子不整合のない連続膜状の GaNの膜表面や、その他の半導体 、ガラス、金属(Al, Ti, Fe, Ni, Cu, Mo,Pd, Ag, Ta, W, Pt, Au、あるいはこれら の元素を一部に含有する合金)を用いてもよい。これらの膜表面において、初期の段 階に成長核が生成され、柱状結晶が所定の密度 (単位面積あたりの柱状結晶の数) にて成長する。
そして、本発明における柱状結晶 2は、構造上の特徴として、所定の距離、すなわ ち一定な距離ではないが、少なくとも、他の柱状結晶と接触することなぐ所定の密度 により形成されており、沈設する他の柱状結晶と成長途中にて結合して、連続薄膜と なることを防止している。
また、上述したように、全く柱状結晶同士が接触しない状態ではなぐ柱状結晶同 士の一部は物理的に接触した状態でも良いが、隣接する柱状結晶と原子レベルで の結合がな 、状態を維持して 、る状態であることが重要である。原子レベルでの結 合が生じると接合面に結晶欠陥が発生してしまう。
ここで、従来技術としてサファイア基板上に、 GaNの柱状結晶を形成した後に、柱 状結晶上に連続薄膜を形成する方法(K.Kusakabe.Jpn.J.Appl.Phys.40,2001,L192-L 194)がある。し力しながら、上記従来技術の製造方法においては、柱状結晶間に材 料の Gaが析出し、柱状結晶間の絶縁を保てな 、と 、う問題を有して!/、た。
本発明の柱状結晶形成方法においては、上述した柱状結晶間に材料の一部を析 出させることがなぐ柱状結晶間の絶縁性を満足することができる。
また、本発明における柱状結晶 2は、構造上の特徴として、成長条件を制御して( 後の製造方法に詳述)、所定の位置まで c軸方向に異方性を持たせた成長が行われ 、 p型クラッド層の成長から等方性 (c軸方向のみでなぐ c軸に垂直な方向の成長を 含む)の成長を開始させ、 p型クラッド層を逆錐部 2aとして形成することにより、最終的 に電極層 3として連続薄膜として成長させる。
ここで、逆錐部の形状は、逆円錐状または逆角錐状のように側面が連続して広がる 形状のみでなぐ柱状結晶から段階的に、すなわち階段状に径が変化して、 c軸方向 に成長するにつれて広がってゆく構造を含むものである。
また、逆錐形状に限らず、 c軸方向に成長するに従い、上部成長面の表面積が広く なるように成長し、最終的に連続した薄膜として成長する構造でもよい。
これによつて、本発明の柱状結晶は、基板 1上に形成された柱状結晶 2の逆錐部 2 a各々の上部は、電極層 3により電気的に接続されるため、従来例に比較して、逆錐 部 2以外の部分との電気的接続を容易に防止することができ、半導体製造の工程を 簡易化しつつ、素子特性を向上させることが可能である。
[0027] <発光素子の製造方法;シリコン基板上 >
基板 1として、厚さ 350 μ mの Sbドープの低抵抗 η型シリコン基板 (Si (111)面上) を用いて、図 1に示す構造の発光ダイオードを形成する場合、ここで、製造装置とし ては、図 4に示す MBE (分子線ェピタキシ)装置を用いる。
このとき、裏面 (柱状結晶を成長させない方の面)に、柱状結晶成長前に、熱吸収 用の Tiを電子ビーム蒸着等により蒸着する。
[0028] チャンバ内の真空度は、各分子線照射セルから、各材料 (例えば、 In, Ga, Mg, S i等の金属及び活性化された窒素原子)分子線を放射して 、な 、状態のとき、 10"6 〜10_9Pa (パスカル)であり、結晶成長のために各分子線放射セルから分子線およ び窒素を放射している状態のとき、 10一2〜 10_6Paとなる。
前処理としては、 n型クラッド層 2eと基板 1との接続部の抵抗値を低下させ、かつ柱 状結晶毎の接続部の抵抗値を揃えるため、 RCA洗浄や沸酸等による Si基板表面の 洗浄処理を行い、 Si基板表面の自然酸化膜を除去し、表面の活性化を行う。
[0029] また、以下の基板温度は、シリコン基板の裏面に蒸着した Ti膜の温度を、赤外線放 射温度計にて観測 (放射係数 0. 37を基準)した。
さらに、分子線強度は、ヌードイオンゲージで、測定時に基板の測定位置に移動さ せて、逐次、測定した。
ドーピング濃度 (電子、正孔濃度)は、 CV法あるいは、単層膜のドーピング条件か ら推定した。
また、各電極膜厚の測定は、蒸着時に水晶振動子膜厚計により測定した。 [0030] ステップ SI :
基板温度 500°C〜600°C、真空度 10_3Pa〜10_6Paにおいて、 Gaを照射する。 そして、 Gaの照射を停止し、活性窒素を照射することにより、 GaNドットを形成し、こ の GaNドットを成長の核として、以降のステップにおいて柱状結晶を成長させる。た だし、後の領域 B内における条件のいずれかの場合、このステップ S1を省略しても良 い。
ここで、図 2は、基板温度 (縦軸:成長温度)と vZm族の供給比 (横軸)とで、成長 条件の範囲を示している。
[0031] 成長温度と VZIII族の供給比の対応において、領域 Aの範囲は GaNが分解して結 晶の成長が起こらない条件の領域であり、領域 Bの範囲は柱状結晶が成長するモー ドの条件となる領域であり、領域 Cの範囲は柱状結晶の上部において逆錐台状に成 長し、結果的に連続膜の結晶が成長するモードの条件となる領域であり、領域 Dも領 域 Cと同様に、逆錐台状力も連続膜となる成長モードであるが、柱状結晶の間に金属 Gaが充填される。
したがって、以降のステップ S2からステップ S5の柱状結晶の成長には領域 Bの条 件を用い、ステップ S6における逆錐台の成長には領域 Cの条件を用いる。
[0032] ステップ S 2 :
次に、基板温度を 860°C〜880°C (領域 B : 750°C〜950°C)とし、真空度 10_3Pa 〜10_6Paにおいて、 Ga及び Nの原子の供給比を 1対 2 (窒素: 1、 Ga : 0.5、領域 B : 1対 2〜1対 100)とし、 Gaの分子線強度を 6 X 10_4Paとして、 Nを過剰供給し、上記 GaNドットを成長核として、 100nm〜2000nm、例えば 750nmの高さ(厚さ)の n型 のクラッド層 2eを、 GaN : Siの柱状結晶として成長させる。ここで、室温にて、 n (電子 濃度) = 1 X 1015Zcm3〜l X 1021Zcm3となるよう、 n型不純物原子である Si原子を 供給する。
すなわち、サファイア基板表面に対して、通常の GaNの成長に用いる基板温度(7 00°C)より高温かつ、 III族の原子と窒素の原子との供給比を 2以上の条件下で成長 させること〖こより、柱状結晶が形成されることとなる。
[0033] 上述した条件下、すなわち、 800°C以上の高い基板温度とし、真空度 10_3Pa〜l 0_bPaにおいて、サファイア基板表面に対して、 III族の原子と窒素の原子との供給比 を 2以上において、 GaNを成長させることにより、六方晶の c軸方向に、異方性を持た せて (柱状結晶の側面である a軸及び b軸方向の成長を抑制させて)、高品質な GaN の柱状結晶けノコラム)を形成させることができる(図 5参照)。
このとき、ー且、柱状結晶として成長が開始されると、基板温度 600°C〜950°Cの 低温からの基板温度範囲にて、 c軸方向の異方性を有した柱状結晶の成長のモード を持続させることが可能である。
ここで、 Nd:YAGパルスレーザ(波長 355nm、出力最大 20iuJ、パルス幅 5nm)を 用いた光励起誘導放出実験においても、図 9に示すように、極めて低い閾値での励 起光強度における誘導放出が観測された。
そして、図 9において示すように、誘導放出の励起光強度の閾値は、 MOCVD-Ga Nで 1. 6MWZcm2であり、 MBE- GaNが 2. OMWZcm2に対して、本発明の MBE 法による GaNナノコラムは 0. 2MWZcm2と約 1桁低い値であり、高い誘導放出特性 を有している。
[0034] ステップ S3 :
次に、基板温度 860°C〜880°C (領域 B: 750°C〜950°C)とし、真空度 10_3Pa〜 10_6Paにおいて、 Ga及び Nの原子を 1対 2 (領域 B: l対 2〜1対 100)の比にて供給 し、 i— GaNの層である i型ブロック層 2dを、上記 GaN : Siのクラッド層 2eに連続させ て柱状結晶として、 lOnmの厚さに成長させる。
[0035] ステップ S4 :
次に、基板温度 500°C〜800°Cとし、真空度 10_3Pa〜10_6Paにおいて、 In, Ga 及び Nの糸且成比を、 In xGa _ N (x=0〜0. 5)の比とし、この InGaN層を厚さ lnm 〜10nmで形成し、 Ga及び Nの原子を、(領域 B : 1対 2〜1対 100)の比にて供給し て GaN層を厚さ lnm〜10nmで形成して、この処理を所定の複数回繰り返すことに より、 InGaN層及び GaN層を交互に作成して、 MQW構造の発光部 2cを形成する。 また、上記 MQW構造において、 InGaNZGaNだけでなぐ InGaN/lnGaN, Ga NZAlGaN及び InAlGaNZAlGaN、 AlGaNZAlGaNを使用してもよ!/ヽ。
これにより、発光部 2cを上記 i型ブロック層 2dに連続した柱状結晶として成長させる [0036] ステップ S 5 :
次に、基板温度 680°C〜700°C (領域 B: 500°C〜800°C)とし、真空度 10_3Pa〜 10_6Paにおいて、 Ga及び Nの原子を 1対 2 (窒素: 1、 Ga: 0. 5、領域 B : l対 2〜1対 100)の比にて供給し、 i— GaNの層である i型ブロック層 2bを、上記 GaN: Siの発光 部 2cに連続させて柱状結晶として、 lOnmの厚さに成長させる。
[0037] ステップ S6 :
次に、基板温度 680°C〜700°C (領域 C : 500°C〜800°C)とし、真空度 10_3Pa〜 10_6Paにおいて、 Ga及び Nの原子を 1対 8 (窒素: 1、 Ga: 0. 125、領域 C : l対 2〜 1対 100)の比にて供給することにより、結晶成長が c軸方向に異方性を有した成長 のモードから、等方性に近い成長モードに変換され、(0001)面の c軸方向だけでな ぐ柱状結晶 2の側面である c軸に垂直な結晶軸方向にも結晶が成長することとなる( 図 6参照)。
[0038] これにより、 100nm〜1000nmの高さ(厚さ)の p型のクラッド層である逆錐部 2aを、 GaN : Mgの柱状結晶 2として成長させる(図 7参照)。ここで、室温にて、 ρ = 1 Χ 1015 Zcm3〜l X 1018Zcm3となるよう、 p型不純物として Mg原子を供給する。
そして、各柱状結晶 2の逆錐部部 2aが横方向の結晶成長が進むにつれて、逆錐部 2aの頂部(すなわち、逆錐部 2aを含む柱状結晶 2の頂部)が結合して成長する状態 となり、連続薄膜として電極層 3が形成されることになる。
また、ここで、 p型クラッド層である逆錐部 2aに対して、 AlGaNを用いても良い。
[0039] 最終的に、 MBE装置から取り出し、基板表面すなわち、上記電極層 3の上面に透 明電極 (例えば、半透明の Ti/Alの p型電極)を形成して、発光ダイオードが形成され ることとなる。ここで、 Ti/Alの p型電極は、電子ビーム蒸着法にて、 Tiを 2nm堆積さ せたのち、 A1を 3nm堆積させ、 2つの金属膜の積層として形成される。
上述のように形成した発光ダイオードの特性を図 12に示す (測定は室温: R. T. ) 0 図 12において、横軸が順方向電流であり、縦軸がその順方向電流により射出する光 の発光強度である。
また、ここで、柱状結晶の成長モードのまま(図 5の状態)、 p型のクラッド層である逆 錐部 2aを形成させ (成長条件は、 n型のクラッド層 2eと同様 )、柱状結晶の高さまで 上記誘電体の絶縁材料にて充填して、図 10に示すように透明電極を形成してもよい 。このようにしても、電極材料の回り込みを防止することが可能となる。
[0040] ここで、前記絶縁材料の SiO , TiO , Al O , SiN等の充填方法として、例えば、
2 2 2 3
東京応化製 OCD— T7 (SiO;)、 Chemat製の酸ィ匕物含有ポリマー (TiO , Al O )等
2 2 2 3 の液体材料 (溶媒に絶縁材料の微粒子が混濁)をスピンコーティング法で塗布後に、 加熱処理を行い、所望の酸化物を柱状結晶間に析出させる。
また、プラズマ CVD法などの気相堆積法を用いて、柱状結晶間に所望の酸化物( たとえば、 SiO , TiO , Al O等)あるいは SiN等の窒化物を堆積させて充填する。
2 2 2 3
[0041] 上述したステップ S1〜ステップ S5において、 III族原子の供給比に比較して、窒素 供給比を高くすることにより、結晶成長面 (すなわち c面)における III族原子 (Ga、 In、 Al等)のマイグレーションを抑制し、 c軸方向に対する成長速度を横方向の結晶の成 長速度に対して大きくし、所定の高さまで異方性の成長モードとして、柱状結晶間の 結合、すなわち連続膜ィ匕を抑えることができる。
また、高温で成長させることによって、サファイア基板における分解温度の低い窒素 極性の GaNを除去し、 A1Nドットにおける Ga極性の成長核のみを選択的に成長させ ることが可能となる。
[0042] さらに、 c軸方向に成長している柱状結晶の側面である c軸に垂直な結晶面におい て、この側面に付着した Ga原子は、高温かつ面方位力 原子吸着サイトが少ないと いう条件の下において、空間に対して再離脱するか、または柱状結晶の頂上面であ る (0001)面へ速やかにマイグレーションすることとなる。
このため、 GaNの柱状結晶は、 c軸方向に異方性を有して成長し、すなわち、この 六方晶構造の c面 (0001)に垂直な方向(c軸方向)の成長速度が、 c面に平行な成 長速度に比べて著しく大きくなり、成長する結晶が柱状結晶として形成されると考えら れる。
また、上記成長機構の他に、柱状結晶の頂上面 (c面)に Ga金属が凝集し、気相 液相 -固相(VLS)モードでの成長が生じて 、る可能性も考えられる。
[0043] 一方、ステップ S6においては、 p型クラッド層、すなわち、逆錐部部 2e (逆錘状 GaN 結晶)を成長させている。
ここで、ステップ S1〜ステップ S5における GaN柱状結晶を成長する温度 750°C〜 950°Cに対して、この逆錐部部 2eの成長に対して、基板温度を 680°C (500°C〜80 0°C)程度まで下げ、かつ Ga原子と N原子との供給量を、 1対 4〜1対 100程度まで 下げて、極めて窒素過剰の条件で GaN結晶の成長を行って 、る。
[0044] これにより、基板温度を柱状結晶の成長時に比較して低温化することにより、 Ga原 子のマイグレーションが遅くなり、 GaN結晶の成長において、 c軸方向に平行な(c面 に対して垂直な)成長速度と、 c軸方向に垂直な(c面に平行な)成長速度との差が少 なくなり、 GaN結晶が柱状結晶の側壁面の方向にも成長する成長モードに変化する この結果、柱状結晶の直径が成長と共に徐々に増加することとなり、逆錘 (逆錐部) 構造を形成すると考えられる。
また、他の原因として、結晶を p型とするため、 Mgをドーピングしている力 この Mg のドーピングにより、 Ga極性であった GaN柱状結晶表面が窒素極性に反転し、柱状 結晶の横方向に対する成長速度が増カロした可能性も考えられる。
[0045] <発光素子の製造方法;サファイア基板上 >
基板 1として、サファイア基板((0001)面上、導電性処理をしている)を用いて、図 1に示す構造の Si基板上に生成する際と同様に、発光ダイオードを形成した場合を 用いて説明する。ここで、製造装置としては、例えば、図 3に示す MBE (分子線ェピ タキシ)装置を用いる。この MBE装置は、チャンバ 21と、基盤加熱用ヒータ 22と、分 子線照射用セノレ 23a, 23b, 23c, 23d, 23eと、を備えて ヽる。
ここで、裏面 (柱状結晶を成長させるのと反対面)に Tiを蒸着した 350nm程度の厚 さのサファイア基板を用いる。
[0046] また、サファイア基板表面に対し、 100Wから 450W程度の RFプラズマにより、流 量 0. 1〜: LOcc/sの Nガスをプラズマ化し、活性ィ匕した N (窒素)による表面処理を、
2
柱状結晶の成長を行う前に予め行っておく。
ステップ S1 :
基板温度 700°C〜950°C、真空度 10_3Pa (分子線供給時)〜 10_6Pa (分子線非 供給時)において、 A1及び Nの原子の供給比 1: 1にて供給し、この条件下において A1Nを数 nm、もしくは lnm〜20nmの層として成長させる。これにより、サファイア基 板上に、所定の密度でドット状の A1N成長核を形成することができ、均一性のよい柱 状結晶を成長させることができる。
[0047] このとき、 A1及び Nの原子がサファイア基板上をマイグレーションすることにより、所 定の距離にある周辺の A1N同士が結合して徐々に塊を形成して、直径 50〜: LOOnm 程度の A1Nドット 4力 密度 101C)Zcm2程度、すなわち所定の間隔を有して形成され る(図 4参照)。ステップ S2以降において、上記 A1Nドット 4を核として、 GaNを成長さ せることにより、再現性良く GaN柱状結晶を成長させることができる。
この A1Nドット 4の密度は、上記条件を変化させることにより、適時変更させることが 可能である。
そして、ステップ S2以降はシリコン基板と同様に柱状結晶の成長を行う。
[0048] そして、図 8に示すように、本発明の MBE法を用いた製造方法にて、(0001)サフ アイァ基板上に成長させた GaN柱状結晶と、有機金属気相堆積 (MOCVD)法で成 長させた GaN連続膜 (貫通転位密度 3〜5 X lo cm2)と、 MBE法で成長させた G aN連続膜 (貫通転位密度約 8 X lOVcm2)の室温フォトルミネッセンス (PL)スぺタト ルを示す。
このとき、 PLスペクトル測定に対する励起光源としては、波長 325nm、強度 10mW の CWの He- Cdレーザを用いて!/、る。
[0049] ここで、柱状結晶の直径は 50nm〜100nmである。
図 8において、 MOCVDで成長させた GaNの発光ピーク強度を 1とすると、 MBE 法で形成した GaNが 0. 3であり、本発明の MBE法で形成した GaNの柱状結晶は 2 7 (ナノコラム A)〜286 (ナノコラム B)と極めて強く発光することが確認された。
[0050] また、サファイア基板及びシリコン基板における基板表面での核となるドット (A1Nド ットまたは GaNドット)を、所定の間隔にて周期的に (所定の密度に)形成する方法と して、 SiO膜または Ti膜をマスクとして、すなわち成長させたい部分対し、 SiO膜ま
2 2 たは Ti膜にホールを形成して、基板表面を露出させることにより、露出した部分に柱 状結晶を成長させるようにする。 また、柱状結晶を成長させたい部分に、所定のエネルギにより電子ビームや Gaビ ームを照射することにより、基板表面を変質 (例えば、傷を付ける)させて、ドットが成 長する核として用いる方法もある。
[0051] さらに、柱状結晶を成長させたい部分に、所定のエネルギにより電子ビームを照射 する。
これにより、電子ビームを照射した部分に炭素が析出し、この析出したマーキングと して、ドットを成長させる核として用いることも可能である。
加えて、基板の原子ステップ構造をウェハスケールで設計して、このステップ構造を テンプレートとして用いて微細な構造を整列させ、テラスとステップバンドとの核生成 の選択性を利用して、この核を成長核として柱状結晶を形成するようにしても良い。 また、シリコン超精密金型等を利用し、ナノ'マイクロインプリンティング技術により、 直接的に基板表面の柱状結晶を成長させる部分に凹凸形状の形成して、周期的構 造を形成させるようにしてもょ 、。
[0052] 上述した製造方法で作成することにより、貫通転位を殆ど含まない高品質な GaN 結晶を容易に成長させ、柱状結晶の成長時に連続的にヘテロ接合や pn接合を容易 に形成させることが可能である。
また、上記へテロ接合形成の際、格子定数や熱膨張係数の大きく異なるヘテロ構 造を成長しても、柱状結晶であるため、連続膜に比較して、歪応力が大幅に低下す るため、クラックの発生を防止することが可能である。
さらに、上述した製造方法によれば、柱状結晶の成長面 (すなわち頂上部)が、自 己形成的にナノテクスチャ(表面微細構造、すなわち表面の微細な凹凸形状)となり 、この構造により光取出しや光取込み効率が高ぐ発光ダイオード (LED)や光励起 素子として利用する場合に効率向上が期待される。
[0053] 上述した基板材料の他に、 SiCの(0001)面、金属(Al, Ti, Fe, Ni, Cu, Mo,Pd, Ag, Ta, W, Pt, Au、あるいはこれらの元素を一部に含有する合金)、及びこれら金 属を例えば所定の基板 (例えば、 Si基板の(111)面)にコーティングした平坦な基板 を、 GaN結晶、すなわち III族窒化物半導体の柱状結晶の基板として利用することも 可能である。 また、上述した製造方法においては、 p型クラッド層の形成における p型ドーパント( 不純物)には Mgを用いている力 Mgに替えて Beを用いても良い。
さらに、 Mgに替えて、 Be及び Si、または Be及び Oの同時ドーピングを行い、 p型ク ラッド層を形成してもよい。
[0054] そして、本発明は、波長帯 200nm (A1N)〜800nm (GalnN)の発光素子を対象と しているため、柱状結晶及び発光層の材料としては、窒化物半導体において、 InGa N、 GaN、 AlGaInN、 AlGaN、 A1N及びこれらのヘテロ構造等を用いることが可能 である。
また、柱状結晶及び発光層の他の材料としては、酸ィ匕物半導体において、 ZnO、 CdZnO、 MgZnO、 MgZnCdO及びこれらのヘテロ構造等を用いることも可能であ る。
また、基板 1が絶縁性である場合、レーザリフトオフやエッチングによりこの基板 1を 除去し、各柱状結晶 2の n型クラッド層 2eの底部に電極を形成するか、伝導性のある 他の基板に転写 (移し替える)してもょ 、。
[0055] 上述の製造方法により形成された柱状結晶は、周期的に配置されているため、隣 接する柱状結晶間は空洞状態となっている。
このため、素子構造の物理的強度を向上させるため、柱状結晶間に絶縁体を、支 持材料として埋め込むようにしても良 、。
このときの埋め込み材料としては、 SiO , Al O , TiO , ZrO , Gd O ,ポリイミド及
2 2 3 2 2 2 3
びエポキシ榭脂などを用いる。
このとき、基板 1が絶縁性である場合、レーザリフトオフやエッチングによりこの基板 1を除去し、上記支持材料 (絶縁性の充填材料)を充填した後、各柱状結晶 2の η型 クラッド層 2eの底部に電極を形成するか、伝導性のある他の基板に転写 (移し替える )してちよい。
[0056] <半導体レーザの構造 >
次に、上述した発光ダイオードにおける柱状結晶及び製造方法を用いた半導体レ 一ザの構成を、構造の断面を示す図 10を用いて説明する。
この半導体レーザは、伝導体材料の基板 11 (Siの(111)面,または SiC (0001)面 )上に、 n—AlGaNの DBR12 (Distributed Bragg Reflector;分布ブラッグ反射層), AlGaNの MQW13 (Multiple Quantum Well;多重量子井戸)からなる活性層(active layer) , ρ— AlGaNの DBR14等の量子構造力もなるデバイス構造 (発光機能や光 及び電子を閉じ込める機能)を有する複数の柱状結晶を所定の周期にて配置形成し 、各柱状結晶間を光透過性を有する絶縁材料 15 (例えば、 SiO )により充填してある
2 ここで、すでに述べたステップ S6において、柱状結晶の成長モードのまま(図 5の 状態)、全体を形成させ、柱状結晶の高さまで上記誘電体の絶縁材料にて充填して 、その表面に電極材料を形成してもよい。このようにしても、電極材料の回り込みを防 止することが可能となる。
また、結晶の成長を等方性のモードとして、柱状結晶における逆錐部の頂部が結 合した連続膜 16上に、光透過性の材料による電極 17を形成した図 10に示すような 構造としてもよい。 p側反射鏡の形成方法としては、 p— AlGaNの DBR14をなくして 、直接 16の p型連続膜形成を行い、その連続膜中に半導体 DBRを形成してもよいし 、誘電体多層膜反射鏡を形成してもよい。
[0057] 柱状結晶がある一定の距離以内に隣接することにより、上下の電極間に所定の電 流を流すことにより、各柱状結晶の活性層が発光を開始し、隣接した他の柱状結晶 の活性層力 の射出光が所定の強度の入射し、誘導放出が発生し、各柱状結晶に おける発光する光の位相の同期が取れてレーザ発振が行われることになる。
上述した本発明の半導体レーザは、すでに述べた発光ダイオードと同様に、結晶 が貫通転位を含んでいないため、従来に比較して発光特性が向上し、かつ柱状結 晶上部が逆錐部の逆円錐または逆角錐形状力 その頂部において順次連続膜 16と なって 、るため、上部電極 17の形成が容易に行える。
[0058] また、上述してきた説明にお 、て、柱状結晶の成長を分子線ェピタキシ (MBE)装 置を用いていた力 MOCVD, HVPE及びスパッタ等を用いても、基板温度と vZm 族の供給比を適時制御することにより、上述してきた柱状結晶を用いた発光素子を 形成することができる。
また、本発明を発光ダイオード及び半導体レーザ等により説明してきた力 これらの 発光デバイスのみでなぐ他のダイオード構造 (整流機能を有するデバイス構造)等 を有する半導体デバイスに応用することも可能である。
産業上の利用可能性
本発明によれば、窒化物系化合物半導体の柱状結晶を形成し、この柱状結晶各 々に発光部を設けることにより、貫通転位密度を殆ど含まない高品質の柱状結晶の 特性を生かして、短波長の発光領域における高輝度な発光素子等の半導体デバイ スを得ることができる。さらに、電極材料の柱状結晶側部への回り込みを防止し、発 光素子の製造工程における電極形成を容易とすることができる。

Claims

請求の範囲
[1] 基板上に、窒化物系または酸ィ匕物系化合物半導体の柱状結晶を形成させ、この柱 状結晶を用いて半導体素子を製造する方法であり、
前記基板表面において、 III族の原子と窒素または II族の原子と酸素の原子との供 給比及び結晶の成長温度を制御し、基板表面における横方向に対する結晶成長を 抑制し、柱状結晶を c軸方向に異方性を持たせて成長させることを特徴とする半導体 素子の製造方法。
[2] 柱状結晶が所定の高さに成長した時点で、異方性を持たせて柱状結晶を成長させ るモードに対して、原料の原子と窒素または酸素の原子との供給比及び結晶の成長 温度を調整し、柱状結晶の長尺方向のみの異方性成長でなぐ等方性成長させるこ とを特徴とする請求項 1に記載の、半導体素子の製造方法。
[3] 前記柱状結晶の成長開始時に、前記基板表面に柱状結晶を成長させる核となるド ットを、所定の大きさ及び密度にて形成することを特徴とする請求項 1に記載の、半 導体素子の製造方法。
[4] 前記柱状結晶を基板から分離し、他の基板に結合させることを特徴とする請求項 1 に記載の、半導体素子の製造方法。
[5] 前記柱状結晶間を絶縁性の材料で充填することを特徴とする請求項 1に記載の、 半導体素子の製造方法。
[6] 基板と、
該基板上に所定の密度に配設された、光または電子機能を有するデバイス構造が 形成された柱状結晶と、
柱状結晶上部に形成された 2次元的に連続した薄膜層と
を有することを特徴とする半導体素子。
[7] 前記柱状結晶が、高さ方向の所定の位置に、前記デバイス構造として、柱状結晶と 異なる材料の半導体層よりなる機能性を有する部位が設けられていることを特徴とす る請求項 6に記載の半導体素子。
[8] 前記柱状結晶の上部と前記薄膜層との間に、 c軸方向に対して、柱状結晶と同様 の材料による、柱状結晶の径から徐々に広がる半導体層が形成されていることを特 徴とする請求項 6に記載の半導体素子。
前記柱状結晶間に、誘電体からなる埋込材料が充填されていることを特徴とする請 求項 7に記載の半導体素子。
PCT/JP2005/015799 2004-08-31 2005-08-30 発光素子及びその製造方法 WO2006025407A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US11/574,386 US9362717B2 (en) 2004-08-31 2005-08-30 Columnar crystal containing light emitting element and method of manufacturing the same
EP05777119.8A EP1796180B1 (en) 2004-08-31 2005-08-30 Light emitting element and its manufacturing method
KR1020077005200A KR101227724B1 (ko) 2004-08-31 2005-08-30 발광소자 및 그 제조방법
JP2006532734A JP5280004B2 (ja) 2004-08-31 2005-08-30 発光素子及びその製造方法
US15/154,026 US20160254138A1 (en) 2004-08-31 2016-05-13 Columnar crystal containing light emitting element and method of manufacturing the same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004253267 2004-08-31
JP2004-253267 2004-08-31

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US11/574,386 A-371-Of-International US9362717B2 (en) 2004-08-31 2005-08-30 Columnar crystal containing light emitting element and method of manufacturing the same
US15/154,026 Division US20160254138A1 (en) 2004-08-31 2016-05-13 Columnar crystal containing light emitting element and method of manufacturing the same

Publications (1)

Publication Number Publication Date
WO2006025407A1 true WO2006025407A1 (ja) 2006-03-09

Family

ID=36000057

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/015799 WO2006025407A1 (ja) 2004-08-31 2005-08-30 発光素子及びその製造方法

Country Status (6)

Country Link
US (2) US9362717B2 (ja)
EP (1) EP1796180B1 (ja)
JP (1) JP5280004B2 (ja)
KR (1) KR101227724B1 (ja)
TW (2) TWI500072B (ja)
WO (1) WO2006025407A1 (ja)

Cited By (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007112066A2 (en) * 2006-03-24 2007-10-04 Amberwave Systems Corporation Lattice-mismatched semiconductor structures and related methods for device fabrication
JP2008034482A (ja) * 2006-07-26 2008-02-14 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
JP2008066590A (ja) * 2006-09-08 2008-03-21 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
JP2008066591A (ja) * 2006-09-08 2008-03-21 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
WO2008048704A2 (en) 2006-03-10 2008-04-24 Stc.Unm Pulsed growth of gan nanowires and applications in group iii nitride semiconductor substrate materials and devices
JP2008108924A (ja) * 2006-10-26 2008-05-08 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体発光素子の製造方法
JP2008218523A (ja) * 2007-02-28 2008-09-18 Nichia Chem Ind Ltd 窒化物半導体レーザ素子及びその製造方法
JP2008218477A (ja) * 2007-02-28 2008-09-18 Sophia School Corp Iii族窒化物半導体微細柱状結晶の製造方法およびiii族窒化物構造体
WO2009069286A1 (ja) * 2007-11-27 2009-06-04 Sophia School Corporation Iii族窒化物構造体およびiii族窒化物構造体の製造方法
JP2009522822A (ja) * 2006-03-23 2009-06-11 ナノガン リミテッド 高品質化合物半導体材料を製造するためのナノ構造適応層及びhvpeを使用する成長法、単結晶化合物半導体材料、並びに、基板材料
JP2009140975A (ja) * 2007-12-04 2009-06-25 Panasonic Electric Works Co Ltd 半導体発光装置およびそれを用いる照明装置ならびに半導体発光装置の製造方法
WO2009113651A1 (ja) * 2008-03-14 2009-09-17 パナソニック電工株式会社 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体発光素子の製造方法
JP2009283876A (ja) * 2008-05-26 2009-12-03 Panasonic Electric Works Co Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体発光素子の製造方法
WO2010023921A1 (ja) * 2008-09-01 2010-03-04 学校法人上智学院 半導体光素子アレイおよびその製造方法
US20100105197A1 (en) * 2007-02-19 2010-04-29 Alcatel-Lucent Wide-bandgap semiconductor devices
JP2010514206A (ja) * 2006-12-22 2010-04-30 クナノ アーベー 直立したナノワイヤ構造を有するled及びその製造方法
JP2010153450A (ja) * 2008-12-24 2010-07-08 Stanley Electric Co Ltd 半導体素子の製造方法、積層構造体の製造方法、半導体ウエハおよび積層構造体。
US20100193910A1 (en) * 2007-09-03 2010-08-05 Sophia School Corporation Iii nitride structure and method for manufacturing iii nitride semiconductor fine columnar crystal
JP2011168481A (ja) * 2010-02-19 2011-09-01 Samsung Electronics Co Ltd 窒化物半導体層の成長方法、及びそれにより形成される窒化物半導体基板
JP2011238913A (ja) * 2010-04-22 2011-11-24 Imec 発光ダイオードの製造方法
US8216951B2 (en) 2006-09-27 2012-07-10 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum tunneling devices and circuits with lattice-mismatched semiconductor structures
US8237151B2 (en) 2009-01-09 2012-08-07 Taiwan Semiconductor Manufacturing Company, Ltd. Diode-based devices and methods for making the same
US8253211B2 (en) 2008-09-24 2012-08-28 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor sensor structures with reduced dislocation defect densities
US8274097B2 (en) 2008-07-01 2012-09-25 Taiwan Semiconductor Manufacturing Company, Ltd. Reduction of edge effects from aspect ratio trapping
US8344242B2 (en) 2007-09-07 2013-01-01 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-junction solar cells
US8384196B2 (en) 2008-09-19 2013-02-26 Taiwan Semiconductor Manufacturing Company, Ltd. Formation of devices by epitaxial layer overgrowth
US8519436B2 (en) 2005-05-17 2013-08-27 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US8624103B2 (en) 2007-04-09 2014-01-07 Taiwan Semiconductor Manufacturing Company, Ltd. Nitride-based multi-junction solar cell modules and methods for making the same
US8629446B2 (en) 2009-04-02 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. Devices formed from a non-polar plane of a crystalline material and method of making the same
JP2014057076A (ja) * 2006-12-22 2014-03-27 Philips Lumileds Lightng Co Llc 歪みが低減された発光層を備えるiii−窒化物発光デバイス
US8822248B2 (en) 2008-06-03 2014-09-02 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial growth of crystalline material
US8847279B2 (en) 2006-09-07 2014-09-30 Taiwan Semiconductor Manufacturing Company, Ltd. Defect reduction using aspect ratio trapping
US8981427B2 (en) 2008-07-15 2015-03-17 Taiwan Semiconductor Manufacturing Company, Ltd. Polishing of small composite semiconductor materials
JP2016504752A (ja) * 2012-10-26 2016-02-12 コミッサリア ア レネルジー アトミーク エ オ エナジーズ アルタナティブス 遷移金属バッファ層を備えるナノワイヤを含む電子デバイス、少なくとも1つのナノワイヤを成長させる方法、及びデバイスの製造方法
US9508890B2 (en) 2007-04-09 2016-11-29 Taiwan Semiconductor Manufacturing Company, Ltd. Photovoltaics on silicon
JP2017152665A (ja) * 2016-02-25 2017-08-31 日本碍子株式会社 面発光素子、外部共振器型垂直面発光レーザー、および面発光素子の製造方法
US9780190B2 (en) 2007-06-15 2017-10-03 Taiwan Semiconductor Manufacturing Company, Ltd. InP-based transistor fabrication
US9859381B2 (en) 2005-05-17 2018-01-02 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US9984872B2 (en) 2008-09-19 2018-05-29 Taiwan Semiconductor Manufacturing Company, Ltd. Fabrication and structures of crystalline material
JP2018142660A (ja) * 2017-02-28 2018-09-13 学校法人上智学院 光デバイスおよび光デバイスの製造方法
CN108713258A (zh) * 2015-11-30 2018-10-26 原子能和替代能源委员会 包括轴向构造的三维半导体结构的光电子器件
US10468551B2 (en) 2006-10-19 2019-11-05 Taiwan Semiconductor Manufacturing Company, Ltd. Light-emitter-based devices with lattice-mismatched semiconductor structures
US10541514B2 (en) 2016-02-25 2020-01-21 Ngk Insulators, Ltd. Surface-emitting device, vertical external-cavity surface-emitting laser, and method for manufacturing surface-emitting device
JP2020057640A (ja) * 2018-09-28 2020-04-09 セイコーエプソン株式会社 発光装置およびプロジェクター
JP2020515078A (ja) * 2017-03-20 2020-05-21 コミッサリア ア レネルジー アトミーク エ オ エナジーズ アルタナティブス ナノワイヤ構造及びそのような構造の製造方法
JP2022118051A (ja) * 2017-02-28 2022-08-12 学校法人上智学院 光デバイスおよび光デバイスの製造方法
US11552216B2 (en) 2020-03-09 2023-01-10 Seiko Epson Corporation Light emitting apparatus and projector
US11955582B2 (en) 2020-02-27 2024-04-09 Seiko Epson Corporation Light emitting apparatus and projector

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100720101B1 (ko) * 2005-08-09 2007-05-18 삼성전자주식회사 나노구조의 다기능성 오믹층을 사용한 탑에미트형 질화물계발광소자 및 그 제조방법
US7799592B2 (en) 2006-09-27 2010-09-21 Taiwan Semiconductor Manufacturing Company, Ltd. Tri-gate field-effect transistors formed by aspect ratio trapping
US8304805B2 (en) 2009-01-09 2012-11-06 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor diodes fabricated by aspect ratio trapping with coalesced films
TWI351717B (en) * 2007-10-15 2011-11-01 Univ Nat Chiao Tung Method for forming group-iii nitride semiconductor
FR2930839A1 (fr) * 2008-05-05 2009-11-06 Commissariat Energie Atomique Procede de realisation d'un composant flexible a base de nanofils
KR20100028412A (ko) * 2008-09-04 2010-03-12 삼성전자주식회사 나노 막대를 이용한 발광 다이오드 및 그 제조 방법
DE102008056175A1 (de) * 2008-11-06 2010-05-12 Osram Opto Semiconductors Gmbh Verfahren zur Herstellung eines Strahlung emittierenden Dünnschichtbauelements und Strahlung emittierendes Dünnschichtbauelement
KR101608923B1 (ko) 2009-09-24 2016-04-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 산화물 반도체막 및 반도체 장치
FR2951875B1 (fr) * 2009-10-23 2012-05-18 Commissariat Energie Atomique Procede de fabrication d?un ecran a tres haute resolution utilisant une couche conductrice anisotropique et emissive
CN102117771B (zh) * 2009-12-31 2013-05-08 比亚迪股份有限公司 一种发光二极管外延片和管芯及其制作方法
DE102010012711A1 (de) * 2010-03-25 2011-09-29 Osram Opto Semiconductors Gmbh Strahlungsemittierendes Halbleiterbauelement und Verfahren zur Herstellung eines strahlungsemittierenden Halbleiterbauelements
US8242523B2 (en) * 2010-07-29 2012-08-14 National Tsing Hua University III-Nitride light-emitting diode and method of producing the same
DE102011077614B4 (de) * 2011-06-16 2023-08-17 Osram Gmbh Verfahren zur Herstellung einer Leuchtvorrichtung und Leuchtvorrichtung
KR20130040498A (ko) * 2011-10-14 2013-04-24 삼성코닝정밀소재 주식회사 질화갈륨 막 제조방법
FR2997420B1 (fr) * 2012-10-26 2017-02-24 Commissariat Energie Atomique Procede de croissance d'au moins un nanofil a partir d'une couche d'un metal de transition nitrure obtenue en deux etapes
US9537044B2 (en) 2012-10-26 2017-01-03 Aledia Optoelectric device and method for manufacturing the same
FR3019188B1 (fr) * 2014-03-27 2017-11-24 Commissariat Energie Atomique Procede de croissance d'un element allonge a partir d'un germe forme dans un creux d'une couche ou d'un plot de nucleation
JP7097567B2 (ja) * 2018-02-28 2022-07-08 セイコーエプソン株式会社 発光装置およびその製造方法、ならびにプロジェクター
JP7188689B2 (ja) * 2018-08-06 2022-12-13 セイコーエプソン株式会社 発光装置およびプロジェクター
JP7188690B2 (ja) * 2018-08-22 2022-12-13 セイコーエプソン株式会社 プロジェクター
TWI682053B (zh) 2018-12-21 2020-01-11 國立中山大學 氮化銦鎵/氮化鎵量子井倒角錐的製造方法
JP6935657B2 (ja) * 2019-03-26 2021-09-15 セイコーエプソン株式会社 発光装置およびプロジェクター
FR3098013B1 (fr) * 2019-06-25 2021-07-02 Commissariat Energie Atomique Procédé de fabrication d'un dispositif optoélectronique à diodes électroluminescentes de type axial
FR3098012B1 (fr) * 2019-06-25 2023-01-13 Aledia Procédé d'homogénéisation de la section de nanofils pour diodes électroluminescentes
JP7056628B2 (ja) * 2019-06-28 2022-04-19 セイコーエプソン株式会社 発光装置およびプロジェクター
JP7392426B2 (ja) * 2019-11-28 2023-12-06 セイコーエプソン株式会社 発光装置およびプロジェクター
US20210168338A1 (en) * 2019-11-29 2021-06-03 Seiko Epson Corporation Light emitting apparatus and projector
RU2758776C2 (ru) * 2019-12-05 2021-11-01 Федеральное государственное бюджетное учреждение науки Физико-технический институт им. А.Ф. Иоффе Российской академии наук Способ изготовления наноколончатой гетероструктуры на основе соединений iii-n
RU2731498C1 (ru) * 2019-12-06 2020-09-03 Федеральное государственное бюджетное учреждение высшего образования и науки "Санкт-Петербургский национальный исследовательский Академический университет имени Ж.И. Алферова Российской академии наук" (СПБАУ РАН им. Ж.И. Алферова) Способ получения функционального трехмерного компонента оптоэлектронного прибора и функциональный трехмерный компонент оптоэлектронного прибора
RU197477U1 (ru) * 2019-12-09 2020-04-30 Федеральное государственное бюджетное учреждение высшего образования и науки "Санкт-Петербургский национальный исследовательский Академический университет имени Ж.И. Алферова Российской академии наук" (СПБАУ РАН им. Ж.И. Алферова) Функциональный трехмерный компонент оптоэлектронного прибора
JP7424038B2 (ja) * 2019-12-23 2024-01-30 セイコーエプソン株式会社 発光装置、および、プロジェクター
FR3109469B1 (fr) * 2020-04-15 2022-04-29 Centre Nat Rech Scient Procédé de fabrication d’un dispositif émetteur de rayonnement
KR20220078016A (ko) * 2020-12-02 2022-06-10 삼성디스플레이 주식회사 표시 장치 및 발광 소자의 제조 방법
KR20230033195A (ko) * 2021-08-30 2023-03-08 삼성디스플레이 주식회사 발광 소자 및 이를 포함하는 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003152220A (ja) * 2001-11-15 2003-05-23 Sharp Corp 半導体発光素子の製造方法および半導体発光素子

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5231049A (en) * 1990-11-05 1993-07-27 California Institute Of Technology Method of manufacturing a distributed light emitting diode flat-screen display for use in televisions
US5895932A (en) * 1997-01-24 1999-04-20 International Business Machines Corporation Hybrid organic-inorganic semiconductor light emitting diodes
US6404125B1 (en) * 1998-10-21 2002-06-11 Sarnoff Corporation Method and apparatus for performing wavelength-conversion using phosphors with light emitting diodes
US6410940B1 (en) * 2000-06-15 2002-06-25 Kansas State University Research Foundation Micro-size LED and detector arrays for minidisplay, hyper-bright light emitting diodes, lighting, and UV detector and imaging sensor applications
US20020017652A1 (en) * 2000-08-08 2002-02-14 Stefan Illek Semiconductor chip for optoelectronics
US6882051B2 (en) * 2001-03-30 2005-04-19 The Regents Of The University Of California Nanowires, nanostructures and devices fabricated therefrom
EP1422748A1 (en) * 2001-08-01 2004-05-26 Nagoya Industrial Science Research Institute Group iii nitride semiconductor film and its production method
JP2003142728A (ja) 2001-11-02 2003-05-16 Sharp Corp 半導体発光素子の製造方法
FR2842832B1 (fr) 2002-07-24 2006-01-20 Lumilog Procede de realisation par epitaxie en phase vapeur d'un film de nitrure de gallium a faible densite de defaut
US7211143B2 (en) * 2002-12-09 2007-05-01 The Regents Of The University Of California Sacrificial template method of fabricating a nanotube
US7355216B2 (en) * 2002-12-09 2008-04-08 The Regents Of The University Of California Fluidic nanotubes and devices
US7261775B2 (en) * 2003-01-29 2007-08-28 Ricoh Company, Ltd. Methods of growing a group III nitride crystal
US7265037B2 (en) * 2003-06-20 2007-09-04 The Regents Of The University Of California Nanowire array and nanowire solar cells and methods for forming the same
JP4755901B2 (ja) * 2003-08-08 2011-08-24 サンキュウ カン 高輝度の窒化物マイクロ発光ダイオード及びその製造方法
US7132677B2 (en) * 2004-02-13 2006-11-07 Dongguk University Super bright light emitting diode of nanorod array structure having InGaN quantum well and method for manufacturing the same
US8163575B2 (en) * 2005-06-17 2012-04-24 Philips Lumileds Lighting Company Llc Grown photonic crystals in semiconductor light emitting devices

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003152220A (ja) * 2001-11-15 2003-05-23 Sharp Corp 半導体発光素子の製造方法および半導体発光素子

Non-Patent Citations (5)

* Cited by examiner, † Cited by third party
Title
KAWAI M. ET AL.: "Epitaxial growth of InNfilms and InN Nano-Colums", TECHNICAL REPORT OF JEJCE, vol. 13, no. 343, 2003, pages 33 - 37, XP002993605 *
KUSAKABE K. KIKUCHI A. AND KISHINO K. ET AL.: "Characterization of Overgrown GaN Layers on Nano-Colums Grown by RF-Molecular Beam Epitaxy.", JPN. APPL. PHYS., vol. 40, no. 3A, 1 March 2001 (2001-03-01), pages L192 - L194, XP001077931 *
LUO Z. ET AL.: "Enhancement of (In,Ga)N Light-Emitting Diode Performance by Laser Liftoff and Transfer From Sapphire to Silicon.", IEEE PHOTONICS TEHNOLOGY LETTERS, vol. 14, no. 10, October 2002 (2002-10-01), pages 1400 - 1402, XP001175396 *
See also references of EP1796180A4 *
YOSHIZAWA M. ET AL.: "GROWTH OF SELF-ORGANIZED GAN NANOSTRUCTURES ON A12O3 (0001) BY RF-RADIAL SURCE MOLECULAR BEAM EPITAXY", JPN. J. APPL. PHYS., vol. 36, no. 4B, 15 April 1997 (1997-04-15), pages L459 - L462, XP002993606 *

Cited By (107)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8629477B2 (en) 2005-05-17 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US9431243B2 (en) 2005-05-17 2016-08-30 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US9219112B2 (en) 2005-05-17 2015-12-22 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US8987028B2 (en) 2005-05-17 2015-03-24 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US8796734B2 (en) 2005-05-17 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US9859381B2 (en) 2005-05-17 2018-01-02 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US8519436B2 (en) 2005-05-17 2013-08-27 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US10522629B2 (en) 2005-05-17 2019-12-31 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US11251272B2 (en) 2005-05-17 2022-02-15 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
WO2008048704A2 (en) 2006-03-10 2008-04-24 Stc.Unm Pulsed growth of gan nanowires and applications in group iii nitride semiconductor substrate materials and devices
EP1994552B1 (en) * 2006-03-10 2020-12-30 UNM Rainforest Innovations Two-phase growth of group iii-v nanowires
JP2010030896A (ja) * 2006-03-23 2010-02-12 Nanogan Ltd 高品質化合物半導体材料を製造するためのナノ構造適応層及びhvpeを使用する成長法
JP2009522822A (ja) * 2006-03-23 2009-06-11 ナノガン リミテッド 高品質化合物半導体材料を製造するためのナノ構造適応層及びhvpeを使用する成長法、単結晶化合物半導体材料、並びに、基板材料
US10074536B2 (en) 2006-03-24 2018-09-11 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures and related methods for device fabrication
WO2007112066A3 (en) * 2006-03-24 2007-11-29 Amberwave Systems Corp Lattice-mismatched semiconductor structures and related methods for device fabrication
US8878243B2 (en) 2006-03-24 2014-11-04 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures and related methods for device fabrication
WO2007112066A2 (en) * 2006-03-24 2007-10-04 Amberwave Systems Corporation Lattice-mismatched semiconductor structures and related methods for device fabrication
JP2008034482A (ja) * 2006-07-26 2008-02-14 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
US9818819B2 (en) 2006-09-07 2017-11-14 Taiwan Semiconductor Manufacturing Company, Ltd. Defect reduction using aspect ratio trapping
US8847279B2 (en) 2006-09-07 2014-09-30 Taiwan Semiconductor Manufacturing Company, Ltd. Defect reduction using aspect ratio trapping
US9318325B2 (en) 2006-09-07 2016-04-19 Taiwan Semiconductor Manufacturing Company, Ltd. Defect reduction using aspect ratio trapping
JP2008066591A (ja) * 2006-09-08 2008-03-21 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
JP2008066590A (ja) * 2006-09-08 2008-03-21 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
US9105522B2 (en) 2006-09-27 2015-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum tunneling devices and circuits with lattice-mismatched semiconductor structures
US8216951B2 (en) 2006-09-27 2012-07-10 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum tunneling devices and circuits with lattice-mismatched semiconductor structures
US9559712B2 (en) 2006-09-27 2017-01-31 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum tunneling devices and circuits with lattice-mismatched semiconductor structures
US8629047B2 (en) 2006-09-27 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum tunneling devices and circuits with lattice-mismatched semiconductor structures
US8860160B2 (en) 2006-09-27 2014-10-14 Taiwan Semiconductor Manufacturing Company, Ltd. Quantum tunneling devices and circuits with lattice-mismatched semiconductor structures
US10468551B2 (en) 2006-10-19 2019-11-05 Taiwan Semiconductor Manufacturing Company, Ltd. Light-emitter-based devices with lattice-mismatched semiconductor structures
JP2008108924A (ja) * 2006-10-26 2008-05-08 Matsushita Electric Works Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体発光素子の製造方法
JP2010514206A (ja) * 2006-12-22 2010-04-30 クナノ アーベー 直立したナノワイヤ構造を有するled及びその製造方法
JP2014057076A (ja) * 2006-12-22 2014-03-27 Philips Lumileds Lightng Co Llc 歪みが低減された発光層を備えるiii−窒化物発光デバイス
KR101293333B1 (ko) * 2007-02-19 2013-08-06 알카텔-루센트 유에스에이 인코포레이티드 장치 및 장치 제조 방법
US20100105197A1 (en) * 2007-02-19 2010-04-29 Alcatel-Lucent Wide-bandgap semiconductor devices
JP2008218477A (ja) * 2007-02-28 2008-09-18 Sophia School Corp Iii族窒化物半導体微細柱状結晶の製造方法およびiii族窒化物構造体
JP2008218523A (ja) * 2007-02-28 2008-09-18 Nichia Chem Ind Ltd 窒化物半導体レーザ素子及びその製造方法
US10680126B2 (en) 2007-04-09 2020-06-09 Taiwan Semiconductor Manufacturing Company, Ltd. Photovoltaics on silicon
US9853118B2 (en) 2007-04-09 2017-12-26 Taiwan Semiconductor Manufacturing Company, Ltd. Diode-based devices and methods for making the same
US9040331B2 (en) 2007-04-09 2015-05-26 Taiwan Semiconductor Manufacturing Company, Ltd. Diode-based devices and methods for making the same
US9508890B2 (en) 2007-04-09 2016-11-29 Taiwan Semiconductor Manufacturing Company, Ltd. Photovoltaics on silicon
US8624103B2 (en) 2007-04-09 2014-01-07 Taiwan Semiconductor Manufacturing Company, Ltd. Nitride-based multi-junction solar cell modules and methods for making the same
US9543472B2 (en) 2007-04-09 2017-01-10 Taiwan Semiconductor Manufacturing Company, Ltd. Diode-based devices and methods for making the same
US9853176B2 (en) 2007-04-09 2017-12-26 Taiwan Semiconductor Manufacturing Company, Ltd. Nitride-based multi-junction solar cell modules and methods for making the same
US9231073B2 (en) 2007-04-09 2016-01-05 Taiwan Semiconductor Manufacturing Company, Ltd. Diode-based devices and methods for making the same
US9780190B2 (en) 2007-06-15 2017-10-03 Taiwan Semiconductor Manufacturing Company, Ltd. InP-based transistor fabrication
JP5464518B2 (ja) * 2007-09-03 2014-04-09 学校法人上智学院 Iii族窒化物構造体およびiii族窒化物半導体微細柱状結晶の製造方法
US20100193910A1 (en) * 2007-09-03 2010-08-05 Sophia School Corporation Iii nitride structure and method for manufacturing iii nitride semiconductor fine columnar crystal
US8896100B2 (en) * 2007-09-03 2014-11-25 Sophia School Corporation III nitride structure and method for manufacturing III nitride semiconductor fine columnar crystal
US8344242B2 (en) 2007-09-07 2013-01-01 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-junction solar cells
US10002981B2 (en) 2007-09-07 2018-06-19 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-junction solar cells
WO2009069286A1 (ja) * 2007-11-27 2009-06-04 Sophia School Corporation Iii族窒化物構造体およびiii族窒化物構造体の製造方法
US9680058B2 (en) 2007-11-27 2017-06-13 Sophia School Corporation Group-III nitride structure including a fine wall-shaped structure containing a group-III nitridesemiconductor crystal and method for producing a group-III nitride structure including a fine wall-shaped structure containing a group-III nitride semiconductor crystal
JPWO2009069286A1 (ja) * 2007-11-27 2011-04-07 学校法人上智学院 Iii族窒化物構造体およびiii族窒化物構造体の製造方法
JP5515079B2 (ja) * 2007-11-27 2014-06-11 学校法人上智学院 Iii族窒化物構造体およびiii族窒化物構造体の製造方法
JP2009140975A (ja) * 2007-12-04 2009-06-25 Panasonic Electric Works Co Ltd 半導体発光装置およびそれを用いる照明装置ならびに半導体発光装置の製造方法
US8263990B2 (en) 2008-03-14 2012-09-11 Panasonic Corporation Compound semiconductor light-emitting element and illumination device using the same, and method for manufacturing compound semiconductor light-emitting element
KR101396679B1 (ko) 2008-03-14 2014-05-16 파나소닉 주식회사 화합물 반도체 발광 소자 및 이를 이용하는 조명 장치 및 화합물 반도체 발광 소자의 제조 방법
WO2009113651A1 (ja) * 2008-03-14 2009-09-17 パナソニック電工株式会社 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体発光素子の製造方法
JP2009283876A (ja) * 2008-05-26 2009-12-03 Panasonic Electric Works Co Ltd 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体発光素子の製造方法
US8822248B2 (en) 2008-06-03 2014-09-02 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial growth of crystalline material
US10961639B2 (en) 2008-06-03 2021-03-30 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial growth of crystalline material
US9365949B2 (en) 2008-06-03 2016-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Epitaxial growth of crystalline material
US8274097B2 (en) 2008-07-01 2012-09-25 Taiwan Semiconductor Manufacturing Company, Ltd. Reduction of edge effects from aspect ratio trapping
US8994070B2 (en) 2008-07-01 2015-03-31 Taiwan Semiconductor Manufacturing Company, Ltd. Reduction of edge effects from aspect ratio trapping
US8629045B2 (en) 2008-07-01 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. Reduction of edge effects from aspect ratio trapping
US9356103B2 (en) 2008-07-01 2016-05-31 Taiwan Semiconductor Manufacturing Company, Ltd. Reduction of edge effects from aspect ratio trapping
US9640395B2 (en) 2008-07-01 2017-05-02 Taiwan Semiconductor Manufacturing Company, Ltd. Reduction of edge effects from aspect ratio trapping
US9287128B2 (en) 2008-07-15 2016-03-15 Taiwan Semiconductor Manufacturing Company, Ltd. Polishing of small composite semiconductor materials
US9607846B2 (en) 2008-07-15 2017-03-28 Taiwan Semiconductor Manufacturing Company, Ltd. Polishing of small composite semiconductor materials
US8981427B2 (en) 2008-07-15 2015-03-17 Taiwan Semiconductor Manufacturing Company, Ltd. Polishing of small composite semiconductor materials
JP2013239718A (ja) * 2008-09-01 2013-11-28 Sophia School Corp 半導体光素子アレイおよびその製造方法
TWI470828B (zh) * 2008-09-01 2015-01-21 Sophia School Corp 半導體光元件陣列及其製造方法
US9224595B2 (en) 2008-09-01 2015-12-29 Sophia School Corporation Semiconductor optical element array and method of manufacturing the same
JP5547076B2 (ja) * 2008-09-01 2014-07-09 学校法人上智学院 半導体光素子アレイおよびその製造方法
WO2010023921A1 (ja) * 2008-09-01 2010-03-04 学校法人上智学院 半導体光素子アレイおよびその製造方法
US8384196B2 (en) 2008-09-19 2013-02-26 Taiwan Semiconductor Manufacturing Company, Ltd. Formation of devices by epitaxial layer overgrowth
US9984872B2 (en) 2008-09-19 2018-05-29 Taiwan Semiconductor Manufacturing Company, Ltd. Fabrication and structures of crystalline material
US9934967B2 (en) 2008-09-19 2018-04-03 Taiwan Semiconductor Manufacturing Co., Ltd. Formation of devices by epitaxial layer overgrowth
US8809106B2 (en) 2008-09-24 2014-08-19 Taiwan Semiconductor Manufacturing Company, Ltd. Method for semiconductor sensor structures with reduced dislocation defect densities
US8253211B2 (en) 2008-09-24 2012-08-28 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor sensor structures with reduced dislocation defect densities
US9105549B2 (en) 2008-09-24 2015-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor sensor structures with reduced dislocation defect densities
US9455299B2 (en) 2008-09-24 2016-09-27 Taiwan Semiconductor Manufacturing Company, Ltd. Methods for semiconductor sensor structures with reduced dislocation defect densities
JP2010153450A (ja) * 2008-12-24 2010-07-08 Stanley Electric Co Ltd 半導体素子の製造方法、積層構造体の製造方法、半導体ウエハおよび積層構造体。
US8237151B2 (en) 2009-01-09 2012-08-07 Taiwan Semiconductor Manufacturing Company, Ltd. Diode-based devices and methods for making the same
US8629446B2 (en) 2009-04-02 2014-01-14 Taiwan Semiconductor Manufacturing Company, Ltd. Devices formed from a non-polar plane of a crystalline material and method of making the same
US9576951B2 (en) 2009-04-02 2017-02-21 Taiwan Semiconductor Manufacturing Company, Ltd. Devices formed from a non-polar plane of a crystalline material and method of making the same
US9299562B2 (en) 2009-04-02 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. Devices formed from a non-polar plane of a crystalline material and method of making the same
US8962458B2 (en) 2010-02-19 2015-02-24 Samsung Electronics Co., Ltd. Methods of growing nitride semiconductors and methods of manufacturing nitride semiconductor substrates
JP2011168481A (ja) * 2010-02-19 2011-09-01 Samsung Electronics Co Ltd 窒化物半導体層の成長方法、及びそれにより形成される窒化物半導体基板
US9318660B2 (en) 2010-02-19 2016-04-19 Samsung Electronics Co., Ltd. Methods of growing nitride semiconductors and methods of manufacturing nitride semiconductor substrates
JP2011238913A (ja) * 2010-04-22 2011-11-24 Imec 発光ダイオードの製造方法
JP2016504752A (ja) * 2012-10-26 2016-02-12 コミッサリア ア レネルジー アトミーク エ オ エナジーズ アルタナティブス 遷移金属バッファ層を備えるナノワイヤを含む電子デバイス、少なくとも1つのナノワイヤを成長させる方法、及びデバイスの製造方法
JP2019502257A (ja) * 2015-11-30 2019-01-24 コミサリア ア レネルジ アトミク エ オウ エネルジ アルタナティヴ 軸方向配置の3次元半導体構造を有する光電子素子
CN108713258A (zh) * 2015-11-30 2018-10-26 原子能和替代能源委员会 包括轴向构造的三维半导体结构的光电子器件
JP7010820B2 (ja) 2015-11-30 2022-01-26 コミサリア ア レネルジ アトミク エ オウ エネルジ アルタナティヴ 軸方向配置の3次元半導体構造を有する光電子素子
JP2017152665A (ja) * 2016-02-25 2017-08-31 日本碍子株式会社 面発光素子、外部共振器型垂直面発光レーザー、および面発光素子の製造方法
US10541514B2 (en) 2016-02-25 2020-01-21 Ngk Insulators, Ltd. Surface-emitting device, vertical external-cavity surface-emitting laser, and method for manufacturing surface-emitting device
JP2018142660A (ja) * 2017-02-28 2018-09-13 学校法人上智学院 光デバイスおよび光デバイスの製造方法
JP7090861B2 (ja) 2017-02-28 2022-06-27 学校法人上智学院 光デバイスおよび光デバイスの製造方法
JP2022118051A (ja) * 2017-02-28 2022-08-12 学校法人上智学院 光デバイスおよび光デバイスの製造方法
JP7333666B2 (ja) 2017-02-28 2023-08-25 学校法人上智学院 光デバイスおよび光デバイスの製造方法
JP2020515078A (ja) * 2017-03-20 2020-05-21 コミッサリア ア レネルジー アトミーク エ オ エナジーズ アルタナティブス ナノワイヤ構造及びそのような構造の製造方法
JP7370863B2 (ja) 2017-03-20 2023-10-30 コミッサリア ア レネルジー アトミーク エ オ エナジーズ アルタナティブス ナノワイヤ構造及びそのような構造の製造方法
JP2020057640A (ja) * 2018-09-28 2020-04-09 セイコーエプソン株式会社 発光装置およびプロジェクター
JP7320770B2 (ja) 2018-09-28 2023-08-04 セイコーエプソン株式会社 発光装置およびプロジェクター
US11955582B2 (en) 2020-02-27 2024-04-09 Seiko Epson Corporation Light emitting apparatus and projector
US11552216B2 (en) 2020-03-09 2023-01-10 Seiko Epson Corporation Light emitting apparatus and projector

Also Published As

Publication number Publication date
KR20070046161A (ko) 2007-05-02
EP1796180A4 (en) 2011-03-02
KR101227724B1 (ko) 2013-01-29
US9362717B2 (en) 2016-06-07
JPWO2006025407A1 (ja) 2008-05-08
JP5280004B2 (ja) 2013-09-04
US20160254138A1 (en) 2016-09-01
EP1796180A1 (en) 2007-06-13
TW201330061A (zh) 2013-07-16
TW200614351A (en) 2006-05-01
TWI500072B (zh) 2015-09-11
US20070248132A1 (en) 2007-10-25
TWI442456B (zh) 2014-06-21
EP1796180B1 (en) 2017-06-07

Similar Documents

Publication Publication Date Title
JP5280004B2 (ja) 発光素子及びその製造方法
Kishino et al. InGaN/GaN nanocolumn LEDs emitting from blue to red
JP5807044B2 (ja) 複数の窒化物ナノワイヤの製造方法
US8329489B2 (en) Method for manufacturing semiconductor light emitting device
US8304756B2 (en) Deep ultraviolet light emitting device and method for fabricating same
KR101646064B1 (ko) 질화물 반도체 발광 소자의 제조 방법, 웨이퍼, 질화물 반도체 발광 소자
US8563995B2 (en) Ultraviolet light emitting diode/laser diode with nested superlattice
KR101038923B1 (ko) 개선된 발광 효율을 갖는 발광 다이오드 및 이의 제조방법
TWI445052B (zh) 藉由金屬有機化學氣相沈積(MOCVD)於多孔性氮化鎵(GaN)模板上氮化銦鎵(InGaN)之生長
US8415654B2 (en) Low resistance ultraviolet light emitting device and method of fabricating the same
US8445938B2 (en) Nitride semi-conductive light emitting device
TW200838000A (en) Group-III nitride compound semiconductor device and production method thereof, group-III nitride compound semiconductor light-emitting device and production method thereof, and lamp
JP6910341B2 (ja) 縦型紫外発光ダイオード
JP2008034482A (ja) 化合物半導体発光素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
JP2008034483A (ja) 化合物半導体素子およびそれを用いる照明装置ならびに化合物半導体素子の製造方法
JP2009238803A (ja) GaN系半導体基板、その製造方法および半導体素子
JP2009032985A (ja) 半導体発光素子及びその製造方法
JP2000277440A (ja) 窒化物系iii−v族化合物半導体結晶膜、窒化物系iii−v族化合物半導体結晶膜をもちいた半導体装置及び窒化物系iii−v族化合物半導体結晶膜をもちいた半導体レーザ
JPH10270368A (ja) SiCハイブリッド基板及びその製造方法
JP2005197346A (ja) GaNAs結晶の成長方法及びGaNAs結晶並びにGaNAs結晶を備えた半導体装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
WWE Wipo information: entry into national phase

Ref document number: 2006532734

Country of ref document: JP

REEP Request for entry into the european phase

Ref document number: 2005777119

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2005777119

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 11574386

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 1020077005200

Country of ref document: KR

WWP Wipo information: published in national office

Ref document number: 2005777119

Country of ref document: EP

WWP Wipo information: published in national office

Ref document number: 11574386

Country of ref document: US