TWI353043B - Conductor substrate, semiconductor device and prod - Google Patents

Conductor substrate, semiconductor device and prod Download PDF

Info

Publication number
TWI353043B
TWI353043B TW093110107A TW93110107A TWI353043B TW I353043 B TWI353043 B TW I353043B TW 093110107 A TW093110107 A TW 093110107A TW 93110107 A TW93110107 A TW 93110107A TW I353043 B TWI353043 B TW I353043B
Authority
TW
Taiwan
Prior art keywords
conductor substrate
layer
hydroxide
copper
conductor
Prior art date
Application number
TW093110107A
Other languages
English (en)
Other versions
TW200501340A (en
Inventor
Kazumitsu Seki
Yoshihito Miyahara
Muneaki Kure
Original Assignee
Shinko Electric Ind Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shinko Electric Ind Co filed Critical Shinko Electric Ind Co
Publication of TW200501340A publication Critical patent/TW200501340A/zh
Application granted granted Critical
Publication of TWI353043B publication Critical patent/TWI353043B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C22/00Chemical surface treatment of metallic material by reaction of the surface with a reactive liquid, leaving reaction products of surface material in the coating, e.g. conversion coatings, passivation of metals
    • C23C22/05Chemical surface treatment of metallic material by reaction of the surface with a reactive liquid, leaving reaction products of surface material in the coating, e.g. conversion coatings, passivation of metals using aqueous solutions
    • C23C22/06Chemical surface treatment of metallic material by reaction of the surface with a reactive liquid, leaving reaction products of surface material in the coating, e.g. conversion coatings, passivation of metals using aqueous solutions using aqueous acidic solutions with pH less than 6
    • C23C22/48Chemical surface treatment of metallic material by reaction of the surface with a reactive liquid, leaving reaction products of surface material in the coating, e.g. conversion coatings, passivation of metals using aqueous solutions using aqueous acidic solutions with pH less than 6 not containing phosphates, hexavalent chromium compounds, fluorides or complex fluorides, molybdates, tungstates, vanadates or oxalates
    • C23C22/52Treatment of copper or alloys based thereon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49579Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
    • H01L23/49586Insulating layers on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/45144Gold (Au) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48599Principal constituent of the connecting portion of the wire connector being Gold (Au)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01011Sodium [Na]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01018Argon [Ar]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01027Cobalt [Co]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01028Nickel [Ni]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0105Tin [Sn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01077Iridium [Ir]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01084Polonium [Po]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01088Radium [Ra]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/20Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern
    • H05K3/202Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by affixing prefabricated conductor pattern using self-supporting metal foil pattern
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/382Improvement of the adhesion between the insulating substrate and the metal by special treatment of the metal
    • H05K3/385Improvement of the adhesion between the insulating substrate and the metal by special treatment of the metal by conversion of the surface of the metal, e.g. by oxidation, whether or not followed by reaction or removal of the converted layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Treatment Of Metals (AREA)
  • Lead Frames For Integrated Circuits (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Die Bonding (AREA)
  • Insulated Metal Substrates For Printed Circuits (AREA)

Description

1353043 玖、發明說明: I:發明所屬之技術領域1 發明領域 本發明是關於一導體基材和其製造方法。更明確地, 5 本發明是關於一對於樹脂密封半導體裝置是有用的導體基 材,其中在半導體元件被固定之後,部分固定的元件被一 絕緣樹脂密封或覆蓋,以及其製造方法。另外本發明是關 於一配置該上述半導體基材的半導體裝置及其製造方法。 I[先前技3 10 發明背景 如眾所周知的,包含諸如固定在一基材上的或1C晶片 大型積體電路晶片的半導體元件,之各種不同的半導體裝 置已經被提出來,而且他們其中之一是樹脂密封的半導體 裝置,其中半導體元件被固定,且部分固定的半導體元件 15 是利用絕緣樹脂密封。除了必須的電氣連接之外,這些樹 脂密封的半導體裝置具有一被固定在諸如導線架的導體基 材上之半導體元件,而且時常被稱為“半導體封裝”。這些 半導體封裝在其被製造之後,通常被製造者儲存,並且根 據他們的需求而被提供給終端使用者。然後,終端使用者 20 藉由,舉例來說,再流動一焊料,將該些半導體封裝固定 在配線板上,而完成最終的電子設備。 在先前製造電子設備的程序中,有一些問題已經被發 現。問題之一是在該半導體裝置儲存期間所造成的。這是 因為,密封半導體裝置的樹脂容易吸收空氣中的溼氣,同 5 1353043 時該半導體裝置在其被固定在基材上之前是一直被儲存 的。在封裝該半導體裝置時,由於在焊料再流動步驟中的 熱$ ’被s玄岔封樹脂吸收的渔氣被迅速地蒸發與膨脹(因為 在進行這一步驟時’溫度會高到大約180到2〇〇。〇,而在該 5密封樹脂本身產生一個大的應力。結果,在該導體基材或 半導體元件和密封樹脂之間的界面發生裂痕,或密封樹脂 由έ亥導體基材剝離。該些缺陷使半導體褒置的可靠度變 差。因此,它需要提供一個能夠充分抵擋由於緊密地附著 在該密封樹脂之溼氣的蒸發與膨脹而產生的應力的導體基 10材,換言之是提供一可以穩定地儲存一段持久的時間,而 保持優異的黏著性。 另外,近幾年來,從保護全球的環境的觀點而言,在 焊料在該基材上封裝該半導體裝置中之再流動的步驟已 經有使無錯焊料代替傳統的含錯焊料。不過,該無船焊料 15有高於傳統焊料的㈣(傳統焊料有大約2贼的炼點,同 時該無船焊料有大約·至·。c的溶點)。因此不可避免 的該焊料再流動步驟必須在高溫進行。不過,當該封裝溫 度增加時’會有一較大的應力作用在該半導體裝置上而 發展出增加量的缺陷,諸如裂縫。 為了解决-亥些上述的問題,已進行另一個研究。舉例 來兑㊣在導線架上形成—黑色氧化物層的方法已經被 ^出如第1圖中5兒明的,藉由錫定效應(anchoring effect) 改善該密封樹脂對該導線架的黏著(參見,日本未審查專利 a報(Kokai)第9-148509號)。圖式說明的導線架1〇1是鋼或 6 銅合金壓模製的物件,並且包含一固定晶片的部分102、内 部的導線部分103、外部的導線部分1〇4和一線接合部分 105。銀層1023和1〇53被電鍍在該固定晶片的部分1〇2和線 接合部分105的上表面。再者,電路晶片1〇6被固定在該固 定晶片的部分102。該電路晶片1〇6和該線接合部分105透過 一線107連接在一起。另外,該導線架1〇1整個被密封樹脂 108密封。 為了改善該導線架101和密封樹脂108之間依靠錨定效 應的黏著性’黑色氧化物層(氧化銅CuO層)109被形成在沒 有電鍍該些銀層l〇2a和i〇5a之限定的部分。該黑色氧化物 層109是在一有機的鹼溶液中形成在一陽極化的導線架上。 另外’關於第2圖’ 一在導體基材和該變黑層,也就是 黑色氧化物(氧化銅層)之間插入氧化亞銅(Cu2〇),使得該導 體30基材和密封樹脂之間的黏著性即使在施加高溫也不會 降低的方法已經被提出(參見,曰本未審查專利公報(K〇kai) 第2001-210776號)。那就是,該圖式說明的導線架113是銅 或銅合金做成,而且有一氧化亞銅(Cu2〇)層U4、氧化銅 (CuO)層112和-依此順序形成其上的模鑄樹脂層μ。該氧 化亞銅層114可以藉由將該導線架113浸泡在—祕中以使 其變黑形成氧化銅層112,然後在—氧化的氣氛巾在高溫下 加熱該導線架113而形成。 不過’依據這些先前技藝的方法,其仍有改善的空間。 舉例來說,利㈣極化在該導體基材的表面上形成一黑色 氧化物層的方法’該所得的黑色氧化物層變的太厚此外, 1353043 需要一段長時期的時間形成該層。利用在該導體基材和氧 化銅層之間插入一氧化亞銅層,以處理使用無錯焊料的該 _ 再流動的步驟,另一方面,該製造步驟變複雜且該生產完 - 成需要一非常長的一段時間。 m- 5 【發明内容】 發明概要 因此,本發明的目的是提供一種能夠充分抵擋由於緊 密地附著在該密封樹脂之溼氣的蒸發與膨脹而產生的應力 · 的導體基材,換言之是提供一對於可以穩定地儲存一段持 10 久的時間,而保持優異的黏著性的半導體裝置的製造是有 用的導體基材。 本發明的另一目的是提供一允許焊料再流動的步驟工 作中,將半導體裝置封裝在一配線板上時使用無鉛焊料。 本發明的再一個目的是提供一種不需要持續一長段時 15 間的高溫或處理步驟,而製造一導體基材的方法,也就是, 一種製造對於半導體裝置的製造特別有用的半導體基材的 φ 方法。 另外,本發明的再另一個目的是提供一種裝配該上述 . 的導體基材的半導體裝置,及其製造的方法。 20 本發明之上面與其它的目的可由下列詳細的說明而容 易被瞭解。 在其一個觀點中,本發明是關於固定一半導體元件的 " 導體基材,至少其部分固定該被絕緣樹脂密封的半導體元 · 件,其中該導體基材的最上表面層包含銅或其合金,而且 8 1353043 該導體基材是被一含有在該導體基材表面處理而形成其上 的氫氧化物之銅氧化物部分或完全覆蓋。 在其另一個觀點中,本發明是關於一種製造用於固定 一半導體元件、接著以絕緣樹脂至少密封固定該半導體元 5 件之該導體基材的部分的導體基材的方法,包含處理該導 體基材的表面、由銅或其合金形成最上表面層,以利用含 有氫氧化物之銅氧化物層部分或完全覆蓋該導體基材的表 面的步驟。 在其再另一個觀點中,本發明是關於一是關於一種半 10 導體裝置,其中至少一半導體元件被固定在本發明之導體 基材的預定位置上,同時被一絕緣樹脂密封,以及一種製 造半導體裝置的方法,包含藉由本發明的方法在導體基材 上形成一含有氫氧化物之銅氧化物層、接著在該導體基材 的預定位置上固定一半導體元件、電氣連接半導體元件和 15 導體基材,以及利用絕緣樹脂至少密封固定該半導體元件 的部分的步驟。 除此之外,在其另一個觀點中,本發明是關於一包含 被固定在固定基材上之本發明的半導體裝置的電子設備與 其製造方法。 20 當將從下列詳細的說明瞭解,依據本發明,它成為可 能獲得能夠充分地抵擋由於緊密地附著在該密封樹脂之溼 氣的蒸發與膨脹而產生的應力,且呈現特別優異的黏著性 質的導體基材,因而提供一可以穩定地儲存一段持久的時 間,同時保持優異的黏著性的半導體基材。 9 1353043 另外,依據本發明,即使在封裝配線板上的半導體裝 置時使用高溫時,也不會出現不便,這使其可能在操作焊 料再流動步驟時使用一無鉛焊料,由此可提供一個也是對 生態環境無害的半導體裝置。 5 此外,依照本發明,它可能製造一不需要高溫也不需 要維持一段長時期的時間之處理步驟的導體基材和半導體 設備。不需要使用必須耐高溫的處理設備在改善生產線以 及降低生產成本,進而克服牽涉高溫處理的問題,諸如由 於所使用溶液之自我分解或蒸發而造成成分改變、控制所 10 使用的溶液之溫度的困難與牽涉穩定處理的問題是有效 的。考量溶液的成分與溫度,依據本發明的處理步驟能藉 由使用需要輕易維護的現存設備,而在大約50至80°C溫度 下進行,這使其可能改善導體基材和半導體裝置的品質, 並且穩定地進行該處理。 15 圖式簡單說明 第1圖是說明先前技藝之樹脂密封的半導體裝置的截 面圖式; 第2圖是說明另一先前技藝之樹脂密封的半導體裝置 的部分之截面圖式; 20 第3圖是說明依據本發明之樹脂密封的半導體裝置的 較佳實施例; 第4圖是說明當藉由包含本發明的方法在内的不同方 法形成銅氧化物層時,在該層構造變化的圖式; 第5A至5C圖是依序說明用於形成依據本發明的方法 10 1353043 的含虱氣化物之銅氧化物層的步驟; 第6圖是示意說明將在本發明的半導體裝置中該含氫 氧化物之銅氧化物層和環氧樹脂接合在一起的機制的截面 圖; 5 第7圖是示意說明將在傳統半導體裝置中該含氳氧化 物之銅氧化物層和環氧樹脂接合在一起的機制的截面圖; 第8圖是當藉由包含本發明的方法在内的不同方法形 成銅氧化物層時,該密封樹脂的黏著強度的變化圖示; 第9圖是說明未處理的銅合金關於使用掃描電子顯微 10鏡(SEM’ 10,000倍)照相的照片之表面狀態的圖示以及使用 原子力顯微鏡(AFM,10,〇〇〇倍)獲得的表面分析; 第1〇圖是說明在黑色氧化物處理1〇秒鐘之後的銅合金 關於使用掃描電子顯微鏡(SEM,1〇,〇〇〇倍)照相的照片之表 面狀悲的圖不以及使用原子力顯微鏡(AFM,1〇,〇〇〇倍)獲得 15 的表面分析; 第Π圖是說明在依據本發明之氧化強化劑存在下黑色 處理之後,該銅合金狀制掃描電子賴鏡(sem,丨〇,嶋 倍)照相的照片之表面狀態的圖示以及使用原子力顯微鏡 (AFM ’ 10,000倍)獲得的表面分析; ί〇 帛12®是朗在依據本發明之陽極化處理之後,該銅 合金關於使用掃描電子顯微鏡(SEM,1〇,〇〇〇倍)照相的照片 之表面狀態的圖示以及使用原子力顯微鏡(afm,ι〇,_倍) 獲得的表面分析; 第13圖是朗在黑色氧化物處理24q秒鐘之後的銅合 11 1353043 金關於使用掃描電子顯微鏡(SEM,10,000倍)照相的照片之 表面狀態的圖示以及使用原子力顯微鏡(AFM,10,000倍) 獲得的表面分析; 第14圖是依序說明由於當該未處理的銅合金被熱處理 5 之後,由於該些添加的元素而形成的偏析層的機制之截面 圖, 第15圖是依序說明當該銅合金依照本發明的方法使用 熱處理氧化,沒有由於該些添加的元素而形成偏析層的機 制之截面圖; 10 第16圖是說明當該未處理的銅合金以電子光譜分析儀 在深度方向分析之結果的圖不; 第17圖是說明當以依據本發明之陽極化處理10秒之後 而獲得的該銅合金,以電子光譜分析儀在深度方向分析之 結果的圖示; 15 第18圖是說明在依據本發明之氧化強化劑存在下黑色 處理10秒之後而獲得的該銅合金,以電子光譜分析儀在深 度方向分析之結果的圖示; 第19圖是說明在黑色氧化物處理10秒鐘之後而獲得的 銅合金,以電子光譜分析儀在深度方向分析之結果的圖示; 20 第20圖是以銀電鍍之後而獲得的未處理之銅合金以電 子光譜分析儀在它的鐘銀表面定性分析之結果的圖示; 第21圖是以銀電鍍之後,接著依據本發明陽極化10秒 鐘而獲得的未處理之銅合金以電子光譜分析儀在它的鍍銀 表面定性分析之結果的圖示; 12 1353043 第22圖是以銀電鍍之後,接著依據本發明在依據本發 · 明之氧化強化劑存在下黑色處理10秒之後而獲得的未處理 - 之銅合金以電子光譜分析儀在它的鍍銀表面定性分析之結 果的圖不, 5 第23圖是以銀電鍍之後,接著依據本發明在依據本發 ' 明之氧化強化劑存在下黑色處理240秒之後而獲得的未處 . 理之銅合金以電子光譜分析儀在它的鍍銀表面定性分析之 結果的圖示; 第2 4圖是示意說明一種在依據本發明之氧化強化劑存 ® 10 在下黑色氧化物處理的方法的透視圖; 第25圖是示意說明一種在依據本發明之黑色氧化物處 理溶液中陽極化的方法的透視圖; 第26圖是概述不同的銅氧化物層的傅立葉轉換紅外線 光譜(FTIR)的結果的圖表。 / 15 【實施方式】 較佳實施例之詳細說明 本發明是關於-導體基材、-樹脂密封的半導體裝置 · 和他們的生產方法’以及一包含在其中封裝之本發明: 扣導^置的電子設備與其製造方法。現在將參考伴隨的圖 :來說明本發明。不過,要注意的是本發日林僅限 的實施例。 卜夕 本發明是關於包含固定其上之半導體元件的導體美 :’至少其固定該半導體元件的部分是利用絕緣樹^ 于。本發明之導體基材可以在本發明之範圍中的各種不同 13 1353043 實施例來實施。現在將參考圖式說明使用本發明之該導體 基材的半導體裝置的第3圖來說明本發明。 半導體裝置10具有一個在本發明被稱為“導體基材”的 導線架1。雖然沒有被圖式說明,如杲具有熱消散薄板之該 5 半導體裝置有銅或其合金形成之最外層,然後,該熱消散 薄板可被視為是本發明的導體基材。特別是在下列說明 中,該導體基材是參考該導線架來做說明。不過,任一種 其它的組件可以被視為是導體基材。 該導體基材是由有一銅或其合金為了熱消散性質考量 10 而形成的最外層之金屬組件所組成。那就是,該導體基材 實質上可以由銅或其合金製成,或者實質上可以由非銅金 屬做成,但是至少最外層是由銅或其合金形成。在後者情 況中,非銅金屬舉例來說可能是鐵鎳合金。另外,在此情 況中,銅或其合金可以藉由電鍍或其他任一種薄膜形成方 15 法而塗佈形成該最外層。 該導體基材通常是以薄板型式被提供,而且是藉由沖 壓、钱刻等成為導線架或任一種形狀。 在本發明的導體基材中,基本上至少部分的導體基材 被一層包含氫氧化物之銅氧化物層覆蓋。在該圖式說明的 20 半導體裝置10中,該導體基材(導線架)1是被包含氫氧化物 之銅氧化物層覆蓋在其絕大部分上,也就是除了用於和外 部元件連接的鍍銀層外的部分。 因此,利用該包含氫氧化物之銅氧化物層至少覆蓋該 1C晶片固定部分的背面,或者較好是其整個表面,該密封 14 樹脂與導線架的黏著性會被改善。該包含氫氧化物之銅氧 化物層2可以透過該導體基材的表面處理’使用簡單的方法 在低溫下一段短的時間中形成,其至少最外層部分是由銅 或其合金製成。 在本發明中,用於形成該包含氫氧化物之銅氧化物層 的表面處理是以該導體基材的特殊或強制氧化為基礎,而 且較好是藉由下列兩個方法中之一完成,如果需要可以由 該二方法的組合完成。 (1) 具有添加其中的氧化強化劑之黑化處理溶液的使用 該表面處理通常只有使用該黑化處理溶液,其在此處 特別稱為“黑色氧化物處理溶液”。不過,在本發明中,一 氧化劑(在本發明中特別稱為“氧化強化劑”)具有優異的自 我還原力(self-reducing force)被施加至該黑色氧化物處理 $液’然後導體基材被浸泡在包含氧化劑的黑色氧化物處 理溶液中。要注意的是,如果在此處被使用,該詞“黑化” 或“黑色氧化物處理”意思是在銅或其合金的表面上以化學 的方式形成一氧化物層的轉化處理。 (2) 黑化處理溶液(黑色的氧化物處理溶液)和陽極化結 合的使用 該導體基材被浸泡在黑色的氧化物處理溶液中並且在 5亥〉谷液中陽極化。 令人驚訝地,要注意的是這些表面處理方法之一可以 在低於傳統的黑化方法(浸潰方法)的溫度下進行,並且在一 段縮短的時間内完成。實際上’該表面處理步驟通常能在 1353043 相當低的溫度’諸如耻崎下進行,並且在大約!至瓣 之縮短的時間内完成。這是因為,依據本發明人的發現, 在本發明的情況令,該包含氫氧化物的銅氧化物是足以獲 得一大黏著強度的程度,而且該氧化反應也進行的相當快。 5 再者’因為該表面處理是在上述縮_時間段S中完 成,該氧化處理是在該銀層被電鍍在該導體基材上之後進 行,例如用於線接合而沒有污染該鍍銀層。因此,該導體 基材與利用銀電鍵的導體基材可以藉由一直列式的處理, 而以箍狀物或薄片材型式進行氧化處理,與以浸泡為代表 10的傳統黑化方法之氧化處理相比,可以降低成本,還可以 大幅改善產率。該用於線接合的電鍍層不僅限於錢銀層, 舉例來說,還可能是鍍鈀層或任何的電鍍層。 半導體元件5是被固定在該導線架丨上預定位置。雖然 Μ /又有圖式說明,任-種接合介質’諸如黏著劑薄片、晶片 5接合材料等通常被用於將該導線架1和半導體元5接合在一 ^舉例來說,該半導體元5是積體電路W或大型積體電 二晶片。在該圖式說明的實施例中,—半導體元件5被固 過如果需要’兩個或更多個半導體晶片可以被固定。 20任I。亥半導體几件或與該半導體元件的結合’其可能固定 動元件或被動元件。意即,在本發明的實施中,沒 特別限制在該種被固定的半導體元件。 該半導體元件5具有外部連接端子(未顯示)經由接合線 而連接至該導線架1的鍍銀層3。 該接合線8是由’舉例來說,金(罐_組成的細 16 1353043 線。重要的是當利用傳統的黑化方法形成該銅氧化物層 時,該鍍銀層3也被氧化,而使其難於接合,舉例來說,金 線8與該鍍銀層3的接合。 與此相反的,依據本發明,該銅氧化物層在表面處理 5 時很快地被形成。因此,該鍍銀層3不希望被氧化,所以, 該線接合方法是使用銀線來進行而不會有任何問題。# 者,如果需要,覆晶(FC)方法可被使用代替該圖式說明的 線接合方法。 在該圖式說明的半導體裝置10,實質上包含一個固定 10半導體元件3的該整個部分(該半導體裝置的功能部分)是被 一絕緣樹脂9充填或密封,而且只有該導線架i的兩端或該 外部引線部分被暴露。該密封樹脂9功用是保護該半導體裝 置10免於外面的溼氣或震動,而且包含任一種樹脂絕緣, 只要他對於本發明的效果沒有不良的影響。在本發明的實 15施中,在分子中包含氫氧基的樹脂被使用作為一絕緣樹 月旨’以在該含氫氧化物之銅氧化物層(下層)和該樹脂之間有 效地產生氩鍵力量。合適的密封樹脂的實例是,雖然不是 限制匕括環氧树聚酿亞胺樹脂、盼樹脂和氣乙烯樹脂。 特別地,環氧樹脂對本發明的實施是有用的,因為它 20在環氧樹脂和形成在該導體基材的表面上的該含氮氧化銅 層之間產生強氫鍵力量,這會避免諸如裂縫與樹脂剝離等 缺陷的發生。 依據本發明之包含氫氧化物之銅氧化物層的形成將更 詳細的說明於下。 17 1353043 依據本發明,如上面說明的,該薄的銅氧化物層可以 藉由使用黑色氧化物處理溶液,氧化強化劑被添加至其 中,或者藉由使用該黑色氧化物處理溶液與陽極化之組 合,而在一段短的時間内被形成。第4圖式附帶說明這些層 5 形成的方法,同時顯示畫出銅氧化物層的厚度的圖示,也 就是依據不同的方法使用未處理的銅合金而形成的氧化亞 銅(Cu2〇)層和氧化銅(CuO)層: 1) 傳統的黑化方法10秒; 2) 本發明的方法(使用包含添加氧化強化劑之該黑色氧 10 化物處理溶液,處理5秒鐘); 3) 本發明的方法(使用包含添加氧化強化劑之該黑色氧 化物處理溶液,處理10秒鐘); 4) 本發明的方法(使用該黑色氧化物處理溶液和陽極化 之組合,處理2秒鐘); 15 5)本發明的方法(使用該黑色氧化物處理溶液和陽極化 之組合,處理10秒鐘);和 6)傳統的黑化方法240秒。 該層厚度是依據陰極還原方法測量。 由第4圖可以瞭解,藉由直到此時廣泛地已經被採用的 20 傳統的黑化方法,該處理必須進行大約4分鐘以獲得大約 0.6微米之層厚度,其是改善黏著性所必須,此外,大約100 °C的處理溫度是必須的。另一方面,利用本發明的方法, 令人滿意的層厚度是在大約0.1至0.15微米的範圍,而且在 大約70°C之低溫區域中處理時間是大約1〇秒鐘。再者,藉 18 1353043 由本發明的方法,即使當處理時間被縮短時,該黏著性被 改善且可以獲得該氧化物層(CU2〇)。 該獲得的氧化物層有大約〇.〇2至〇·〇5微米,且呈現出稍 後參考第8圖說明之改善的樹脂黏著性,雖然該厚度小於由 5傳統黑化方法處理10秒鐘而獲得之0·〇5微米厚度的氧化亞 銅層。 依據本發明,含氫氧化物之銅氧化物層可以在短時間 内被形成在該層的最上面部分。這個機制可以由第5a至5C 圖輕易地瞭解,其依序圖示說明依據本發明的方法形成含 10 氫氧化物之銅氧化物層的該些步驟。首先,參考第5八圖, 銅(或其合金)的導體基材1被製備,然後進行氧化處理。不 過’要注意的是在通常被使用作為用於傳統黑化溶液的鹼 之單一鹼浴中,那是因為銅可以Cu〇22·的形式被溶解,不 可能達成該氧化處理。在傳統黑化溶液中,銅能被氧化劑 15 的氧化力氧化,如果此試劑被添加。不過,為獲得足夠高 的氧化速率’它必須在南溫進行該處理,因為當該處理是 在低溫下進行時,由於該氧化劑而使得溶解速率會超過氧 化速率,因而不能形成一有利的氧化物層。 和這相反的是,依據本發明’具有優異的自我還原力 20的氧化強化劑諸如過錳酸鈉被添加至該黑色氧化物處理溶 液(驗浴’特別是包含強驗性化合物和一氧化劑作為主要成 分的驗浴)’或者該黑色氧化物處理溶液(驗浴)與該陽極化 合併使用’以在低溫進行該氧化處理溶液。再者,因為在 低溫進行該處理’根據溶解產生的Cu〇22·能夠沈澱成為氣 19 1353043 氧化銅Cu(OH)2。 (1)有一氧化強化劑添加其中的黑色氧化物處理溶液的使用 - 在反應的初始階段,在該導體基材1的上表面上有一氧 .
化亞銅Cu2〇層21和—氫氧化銅Cu(〇H)2層23形成,如第5B 5圖圖不說明的。在這裡下列二個反應會發生。 反應(1): 2銅(Cu)+氧離子(〇2-)—氧化亞銅(Cu2〇)+2電子(e) 反應(2) : ^ 氧化亞銅+氧離子〜氧化銅(CuO)+2電子 10 在這裡,反應(1)的反應率比反應(2)更快。因此,如第 5C圖所不,本發明的目標層之一複合氧化物層2〇被形成, 也就疋’包含氧化亞銅以…層^、氧化銅^^。層。和氫氧 化銅Cu(OH)2層23的三層結構被形成。意即,同時利用氧化 亞銅Cii2〇層、氧化銅Cu0層,藉由溶解的銅而形成的cu〇22-15 與水分子進行反應: 氧化亞銅離子cu〇22-+2水(h2〇)—氫氧化銅(Cu(〇h)2) +2氩氧根離子(ΟΗ·) # 會生成氫氧化銅。再者,該所得之氫氧化鋼會沈澱在 所示的該下層的氧化鋼層22上。 , 2〇 (2)黑色氧化物處理溶液和陽極化合併使用 . 在反應的初始階段,在該導體基材丨的上表面上有一氧 化亞銅ChO層21和一氫氧化銅(:11(〇]9[)2層23形成,如第5Β 圖圖示說明的。在這裡下列二個反應會發生。 反應(1): 20 2銅(Cu)+水(H2〇)->氧化亞銅(Cu2〇)+2氫離子(H+)+2電 子(e) 反應(2): 氧化亞銅+水—2氧化銅+ 2氫離子+ 2電子 在這裡,反應(1)的反應速率比反應的反應速率更 快。因此,如第5C圖所示,本發明的目標層之一複合氧化 物層被形成,也就是,包含氧化亞銅(^…層以、氧化銅Cu〇 層22和氫氧化銅的三層結構被形成。意即,同 呀利用氧化亞銅Cu2〇層、氧化銅Cu〇層,藉由溶解的銅而 形成的Cu〇22·與陽極化產生的氩離子進行反應: 氧化亞銅離子+氫離子—氫氧化銅 而形成氫氧化銅。另外,該所得之氫氧化銅會沈澱在 所示的該下層的氧化銅層22上。 在本發明的實施中,該含氫氧化物之銅氧化物層是藉 由使用,舉例來說,在第24和25圖中圖示說明的處理設備 而开/成的。第24圖說明—種用於在依據本發明的氧化強化 d存在下進行該黑色氧化物處理的處理設備 ’而且第25圖 說明一種用於在依據本發明的黑色氧化物處理溶液中進行 陽極化的處理設備。 首先,5炎到第24圖,一處理設備5〇包含處理容器51和 處理办液52。被浸人處理容1151巾㈣狀物或薄片狀的導 體基材βϋφ附屬的導桿53讀賴方向輸送。該處理溶 液被維持在’舉例來說,大約7(TC的浴槽溫度,而且導體 基材1的冰留時間是大約5到20秒。那是,處理導體基材1的 1353043 時間可以藉由調整該導桿53的旋轉速度而設定在大約5到 20秒。
如先前說明的,該處理溶液是藉由添加一具有優異的 自我還原力之氧化強化劑至一黑色的氧化物處理溶液製 5 備,而且是強驗化合物、氧化劑和氧化強化劑的混合物。 此處使用之該強鹼化合物沒有限制特定的化合物,但較好 是氫氧化鈉或氫氧化鉀。該強鹼化合物可單獨使用或以兩 種或更多種的化合物的混合物使用。合併使用之該強化劑 可能是通常被使用於該黑色氧化物處理溶液的製備者,而 10 且沒有限制是任一種特定的化合物,但是較好是,舉例來 說,次氣酸鈉。只要它有優異的自我還原力,在添加至依 據本發明之該黑色氧化物處理溶液的該氧化強化劑上沒有 特別的限制。不過,該氧化強化劑較好是過錳酸鈉、重鉻 么七-V·、 ? ta. /L. 一 Wr JK分 ΙίΛ^ / J :--爲 __________1 ; 1 i?-. X _ \ /1 3Ζ» 敗納 3乂 取札(buuiuiii pcruAuaisuiiait:) ° ^ig 5¾
15 化劑可單獨使用或以兩種或更多種的化合物的混合物使 用。另外,除了該強驗化合物、氧化劑和氧化強化劑的混 合物之外,任一種添加劑可以被添加至該處理溶液。 舉例來說該處理溶液可以使用下列成分與下列處理條 件。 20 次氣酸鈉(NaC102) 5至100克/升 氫氧化鈉(NaOH) 5至60克/升 磷酸三鈉(Na3P04) 0至200克/升 過錳酸鈉(NaMn04) 5至100克/升 處理條件: 22 1353043
浴溫度 大約50到80°C 處理時間 大約5到20秒 · 現在’談到第25圖,用於陽極化的處理設備50包含處 - 理容器51和處理溶液52。被浸入處理容器51中的箍狀物或 5薄片狀的導體基材1是藉由附屬的導桿53以箭頭的方向輸 送。該處理容器51另外具有兩個連接至一用於陽極化之整 流器56的鉑電極板(-)54和55。該導桿53也被連接至該整流 器56以提供饋料器軋輥(+)。該處理溶液被維持在,舉例來 說,大約70。(:的浴槽溫度,而且導體基材1的滞留時間是大 10約1到20秒。那是,處理導體基材丨的時間可以藉由調整該 導桿53的旋轉速度而設定在大約5到2〇秒。用於陽極化所施 加的電流可以是脈衝電流或直流電流,而且電流密度是大 約0.2至10安培/dm2。 如上面說明的,該用於陽極化的處理溶液本身可以有 15與傳統黑化溶液之成分相同的成分,因此包含強鹼化合物 和氧化劑作為主要成分。此處使用之該強鹼化合物和氧化 劑是如上面說明的。 · 另外,除了該強驗化合物和氧化劑之外,任—種办力 劑可以被添加至該處理溶液》 * 2〇 舉例來說下列成分與下列處理條件可以被使用於陽極 - 化的處理溶液。 次氣酸納(NaCl〇2) 0至1〇〇克/升 氫氧化鈉(NaOH) 5至6 〇克/升 磷酸三鈉(Na3P04) 〇至2〇〇克/升 23 1353043 處理條件: 浴溫度 處理時間 電流密度 大約50到80°C 大約5到20秒 大約0.2至10安培/dm2 5 在本發明之該半導體裝置中,如上面說明的,該導體 基材之該含氫氧化物之銅氧化物層,其最外的表面是由同 或其合金形成,透過氫鍵被接合至覆蓋該銅氧化物層的表 面之密封樹脂,以獲得使該所得的半導體裝置帶有非常優 異的可靠度之強黏著強度。本發明之氫鍵的產生由第6圖可 10 以輕易的瞭解,它是示意說明在本發明之該半導體裝置 中,該含氫氧化物之銅氧化物層1和該環氧樹脂9之間的鍵 結機制的截面圖。在該含氫氧化物之銅氧化物層1中之該氫 氧化物被氫鍵接合至該環氧樹脂固化形成的羥基(-OH) • · . * ( 1 ,心 iri · p > t I 一 «l·- ^ /_ It *)"亡 曹一 % km > - t c3 1 · f一 Ik—» 上。如此土如明人尸/r夭口,社先丽孜蟄τ汶韦提ίβ社鋼 15 氧化物中由於併入氫氧化物產生強化的黏著力量。 和這相反的,在傳統半導體裝置的情況中,如第7圖中 示意說明的,在該導體基材(銅或銅合金)的表面上的銅氧化 物層1和環氧樹脂9只有微弱地被接合在一起,只產生弱的 黏著力,不能排除諸如該鑄模樹脂有裂缝或剝離的發生。 20 而且,由化學結構的觀點而言,為了要確定氫鍵力量 的產生,根據氫氧化物,本發明人已經使用傅立葉轉換紅 外線光譜儀(FT-IR)觀察到有氫氧基(-OH)存在之不同的銅 氧化物層。 該氫氧基(-OH)存在的確認證實該氫鍵力量的產生。下 24 1353043 列四種銅氡化物層樣品被製備以用於分析。 樣品I : 傳統的黑化方法10秒鐘 樣品II : 5 本發明的方法(使用添加含氧化強化劑的黑色氡化物 處理溶液,處理10秒鐘) 樣品III : 本發明的方法(合併制黑色氧化物處雜液和陽極 化,處理10秒鐘) 10 樣品IV: 本發明的方法(合併㈣黑色氧化物處理溶液和陽極 化,處理120秒鐘) 談到第26圖的分析結果,以氫氧化物為基礎,區域c 代表一個由於氫氧基的峰值(波長:大約34〇〇公分’。在第 15 26圖中’該些樣品有非常薄的銅氧化物層且由於經基而呈 現出相當小的吸收峰。不過,該氫氧化物的出現可以由層 厚度的增加來確認(樣品1¥是_放大的實施例)。 &在樣。σΙ的情況中(先前技藝),在銅氧化物層中不含有 氫氧化物’同時不能辨識由於氫氧基的吸收峰。另一方面, 2〇 =本發明的樣品π的情況令,可以辨識出氫氧基的峰,雖然 ^不顯著。在本發明的樣品m的情況中,也可以辨識出氫 2 :的峰雖然它像樣品π的情況—樣不顯著。為了要確定 月的樣°。巾之氫氧基的峰可被確實地辨識,本發明人 Λ長陽極化時間到12〇秒,如樣品W所代表的可清楚 25 1353043 地媒認該氫氧基的吸收峰的存在。由上面該些分析結果, 很明顯的藉由本發明形成的該銅氧化物層在該鋼氧化物層 和該環氧樹脂之間會由於其中所含的氫氧化物而產生^ 鍵。 5 帛8岐處理由於該氫鍵力量而產生-強黏著力量之 密封樹脂的黏著性的試驗結果的圖示。下列七種 被製備做為樣品。 ^ 1) 未經處理的銅合金; 2) 由傳統黑化方法處理1〇秒的鋼合金; 10 3)由本發明的方法使用包含添加氧化強化劑之該黑色 氧化物處理溶液處理5秒鐘的銅合金; 4) 由本發明的方法(使用包含添加氧化強化劑之該黑色 氧化物處理溶液處理10秒鐘)處理的銅合金; 5) 由本發明的方法(使用該黑色氧化物處理溶液和陽極 15 化之組合處理2秒鐘)處理的銅合金; 6) 由本發_方法(使用„、色氧化物處雜液和陽極 化之組合處理10秒鐘)處理的鋼合金;和 7) 由傳統的黑化方法240秒的銅合金。 s玄銅氧化物層的厚度已經參考第4圖做說明。該些個別 2〇的樣品被該樹脂(環氧樹脂)密封的面積超過10·2平方公 4。該些處理是在密封前進行,並且在密封後,於下列試 驗條件八和3下,測試該密封樹脂的黏著強度贴)。注意 的是此處在密封前面與後面進行的處理是在考量該半導體 裝置的實際生產下進行;也就是進行預處理以在固定晶片 26 極限接合的時候模擬該固化步驟,並且進行該後處理模擬 該焊料再流動步驟。 試驗A : 5亥環氡樹脂封閉之前沒加熱+封閉之後加熱(3〇〇°c χίο 秒) 試驗Β : 該環氡樹脂封閉之前加熱+封閉之後加熱(3〇〇°c χίο 秒) 由第8圖的試驗結果將會瞭解,只有當該層厚度增加 時’依據傳統的方法’該封閉樹脂的黏著強度可與本發明 的方法之該封閉樹脂的黏著強度相比,不過依據本發明的 方法,即使該層有一小的厚度時,也會獲得一令人滿意之 大的封閉樹脂黏著強度。 本發明人更進一步藉由使用掃描電子顯微鏡(SEJV1, 10000倍)和原子的力顯微鏡(AFM,10000倍)觀察該上述五 個樣品(測量範圍:4平方微米)的表面狀態,以及測定該平 均表面粗糙度Ra。測量的結果顯示於第9至13圖中。 第9圖-未經處理的銅合金 第10圖-由傳統黑化方法處理10秒的鋼合金 第11圖-由本發明的方法(使用包含添加氧化強化劑之 該黑色氧化物處理溶液處理10秒鐘)處理的鋼合金 第12圖-由本發明的方法(使用該黑色氧化物處理溶液 和陽極化之組合處理10秒鐘)處理的銅合金 第13圖-由傳統的黑化方法240秒的鋼合金 1353043 由這些圖示將會瞭解,依據本發明的方法形成之該含 氫氧化物之銅氧化物層是由細小的針狀晶體構成。該些針 狀晶體實際大小不超過0.5微米。 · « 另外,本發明的方法使其可能避免添加至該銅合金之 . 5 該些元素由於在製造半導體裝置的步驟和在該焊料再流動 的步驟中的加熱而被集中,與該密封樹脂由該導體基材剝 離的現象。這是因為依據傳統的方法形成之該銅氧化物層 有一偏析層,但是依據本發明的方法形成之該含氫氧化物 · 之銅氧化物層沒有此一偏析層。這兩層之間的差異現在將 10 參考第14和15圖做說明。 當該未處理的銅合金被加熱處理時,如第14圖連續圖 示說明的’由於該鋼合金中包含的元素而形成一偏析層。 首先,談到第14圖的步驟(A),製備被使用作為導體基材1 的銅合金。該銅合金通常包含添加劑如錫和錄之該些元 15 素。然後’該導體基材1被加熱的時候,一氧化亞銅(Cu20) 層21被形成在該導體基材1的表面部分。此處,在該導體基 | 材1中的銅(Cu)元素如所示均勻地擴散。結果,由該該些添 加的元素殘留’一偏析層24被形成,如第14圖的步驟(〇所 示。 20 另外,一氧化銅(CuO)層22被形成在該氧化亞銅(cU2〇) 層21上。因此當該銅氧化物薄膜被形成時,一非常脆的偏 析層24存在該導體基材1上,而導致該密封樹脂剝(剝離該 · 偏析層24)之嚴重的問題發生。 . 另一方面,當未經處理的銅合金依照本發明氧化的時 28 候’它被准許形成包含氫氧化物之銅氧化物層,但由於加 熱而沒有形成該偏析層。意即,當包含作為添加劑之該些 元素,如錫和鎳,的銅合金的該導體基材丨是藉由使用包含 添加氧化強化劑之該黑色氧化物處理溶液或合併使用該累 5色氧化物處理溶液和陽極化而被氧化,其形成,如第15圖 的步驟(A)圖示說明的,由該導體基材丨的一側依序有該氧 化亞銅(CwO)層21、氧化銅(Cu0)層22和含氫氧化物、有— 粗糙表面的氫氧化亞銅23。當在此表面狀態下加熱,在該 導體基材1中的銅元素由於該表面度份的粗糙度而不均勾 10 地擴散,如第15圖的步驟(B)圖示說明的。 結果即使該些添加的元素存留,如第15圖的步驟(匸) 中圖示說明的,沒有偏析層形成。因此,在藉由本發明的 方法形成的該含氫氧化物的銅氧化物層23的情況中,該半 導體裝置呈現出一增大的耐熱性,因為該密封層由於該偏 15 析層的存在而剝離可以被避免。 為了要確定由於添加至該銅合金的元素的濃度造成该 偏析層的形成’本發明人已經藉由使用歐傑電子光譜分析 儀(AES)在深度方向分析該下列四個樣品。此處使用的该丧 樣品之銅合金是一包含少量錫(Sn)之商品化產品(名柄 2〇 “MF202”)》該加熱條件是3〇〇。〇5分鐘,使用氬氣的蝕刻速 率是26A/分鐘。 樣品1 · 未經處理的銅成合金(MF202) 樣品2: 29 1353043 色氣化物處 由本發明的方法處理的銅合金(使用該琴 理溶液與陽極化之組合處理10秒鐘) 樣品3 : 氣化強 由本發明的方法處理的銅合金(使用包含泰力 化劑之該黑色氧化物處理溶液處理10秒鐘) 樣品4 : 由傳統黑化方法處理10秒的銅合金 第贿9圖是樣品⑴的電子光譜分析儀 10 圖。由第I6圖(樣品和第B圖(樣品句中的錫峰可得知二果 的偏析層已經形成在這些傳統的樣品中。 于★。亥錫 另一方面,在第17圖(樣品2)和第18圖(樣品”中々 錫峰,由此可得知藉由本發日㈣方法,料 成0 乂 再者’當該包兮氫氧化物之銅氧化物層依據本發明形 15成時,該鍍銀(Ag)層在形成該銅氧化物層的步驟十沒有被 污染,不像依據傳統的方法形成的該銅氧化物層。為了要 確定這個效應,本發明人已經在部分鑛上銀層的鋼合金上 形成-銅氣化物層,而且已經定性分析鄰近該鋼氧化物層 之鍍銀層以評估污染。該些樣品的銅合金是一種包含少^ 2〇 錫(Sn)之商品化產品(名稱“MF202”)》 樣品1 · 未經處理的銅成合金(MF202) 樣品2 : 由本發明的方法處理的銅合金(使用該黑色氧化物處 30 理/合液與陽極化之組合處理10秒鐘) 樣品3 : ㈣加氧化強 樣品4 由傳統黑化方法處理24〇秒的銅合金 第20至23圖是是樣品…的的分析結果圖。談到 第23圖,在樣品4(先前技藝)的情況中,有—由於對於該銀 電鍍有不良影響的氧(0)而清楚存在的峰。另一方面,樣品2 10和樣品3(本發明)有一與沒有對於該銀電鍍有不良影響的氧 (〇)之樣品1(未經處理的銅合金)相同的變量曲線。 另外,依據本發明的方法形成之該含氫氧化物之銅氧 化物層’與依據傳統的方法形成之該銅氧化物層相比具 有優異的耐熱性,而且有利於黏附在該下層的導體基材。 5為了要確定這一效應,本發明人已經藉由使用下列五個樣 品(每一個樣品有十個)依據下列程序進行膠帶剝離試驗。在 此處使用作為該導體基材的銅合金是“CDA194,,(鐵:2 35% 重量;磷:0.07%重量;辞:0.12%重量;銅:其餘),並且 有3〇χΐ〇毫米的大小。 20樣品A: 未經處理的銅成合金(CDA194) 樣品B : 由傳統黑化方法處理10秒的銅合金 樣品C : 31 1353043 由本發明的方法處理的銅合金(使用包含添加氧化強 化劑之該黑色氧化物處理溶液處理10秒鐘); 樣品D : 由本發明的方法處理的銅合金(使用該黑色氧化物處 5理溶液與陽極化之組合處理10秒鐘) 樣品E : 由傳統黑化方法處理240秒的銅合金 該些個別的樣品被放置在於3〇〇°C下熱的加熱板上,並 且在大氣下加熱一段不同的時間(1〇分鐘、15分鐘、20分 10 鐘、25分鐘和30分鐘)。然後,將一膠帶(商品名,“SCOTCH™ #810” ’由3M公司製造)貼在該樣品的表面,以根據日本工 業規格(JIS)H 8504(電鍍黏著測試方法-膠帶試驗)進行膠帶 剝離試驗。該所獲得的結果摘錄於下面表1中。在表1中, 〇代表銅氡化物層沒有剝落,△代表銅氧化物層部分剝 15 落’而且X代表銅氧化物層完全剝落。 表1 300°Cx加熱時間 (在大氣中於加熱;^上加熱) 10分鐘 15分鐘 20分鐘 25分鐘 30分鐘 A.未經處理的鋼成合金 〇 Δ △ X ------ X B.黑化10秒 〇 〇 〇 Δ X C·氧化劑的添加(本發明);10秒 〇 〇 〇 〇 〇 D.陽極化(本發明);1〇秒 〇 〇 〇 〇 〇 E.黑化240秒 〇 〇 〇 〇 --—~— 32 1353043 依據本發明,由表1中的測量結果將可瞭解,可以獲得 一在高溫下具有優異黏著性之含氫氧化物之銅氧化物層。 甚至加熱至高達30(TC—段長時間,因此,不像傳統的膜, 該層不會剝離。舉例來說,在傳統層狀物的情況中,只有 5 藉由連續進行該黑化方法4分鐘,如代表的樣品E,而形成 之厚的層狀物的黏著性可與本發明之層狀物相比。 【圖式簡單說明3 第1圖是說明先前技藝之樹脂密封的半導體裝置的截 面圖式; 10 第2圖是說明另一先前技藝之樹脂密封的半導體裝置 的部分之截面圖式; 第3圖是說明依據本發明之樹脂密封的半導體裝置的 較佳實施例; 第4圖是說明當错由包含本發明的方法在内白勺不同方 15 法形成銅氧化物層時,在該層構造變化的圖式; 第5A至5C圖是依序說明用於形成依據本發明的方法 的含氫氧化物之銅氧化物層的步驟; 第6圖是示意說明將在本發明的半導體裝置中該含氫 氧化物之銅氧化物層和環氧樹脂接合在一起的機制的截面 20 圖; 第7圖是示意說明將在傳統半導體裝置中該含氫氧化 物之銅氧化物層和環氧樹脂接合在一起的機制的截面圖; 第8圖是當藉由包含本發明的方法在内的不同方法形 成銅氧化物層時,該密封樹脂的黏著強度的變化圖示; 33 1353043 第9圖是說明未處理的銅合金關於使用掃描電子顯微 鏡(SEM’ 1〇,〇〇〇倍)照相的照片之表面狀態的圖示以及使用 原子力顯微鏡(AFM,10,000倍)獲得的表面分析; 第1〇圖是說明在黑色氧化物處理1〇秒鐘之後的銅合金 5關於使用掃描電子顯微鏡(SEM,10,〇〇〇倍)照相的照片之表 面狀態的圖示以及使用原子力顯微鏡(AFM,1 〇,〇〇〇倍)獲得 的表面分析; 第11圖是說明在依據本發明之氧化強化劑存在下黑色 處理之後,該銅合金關於使用掃描電子顯微鏡(SEM,丨〇,〇〇〇 10倍)照相的照片之表面狀態的圖示以及使用原子力顯微鏡 (AFM,10,000倍)獲得的表面分析; 第12圖是說明在依據本發明之陽極化處理之後,該銅 合金關於使用掃描電子顯微鏡(SEM,10,000倍)照相的照片 之表面狀態的圖示以及使用原子力顯微鏡(AFM ’ 1〇,〇〇〇倍) 15 獲得的表面分析; 第13圖是說明在黑色氧化物處理240秒鐘之後的銅合 金關於使用掃描電子顯微鏡(SEM,10,000倍)照相的照片之 表面狀態的圖示以及使用原子力顯微鏡(AFM,1〇,〇〇〇倍) 獲得的表面分析; 第14圖是依序說明由於當該未處理的銅合金被熱處理 之後,由於該些添加的元素而形成的偏析層的機制之截面 圖; 第15圖是依序說明當該銅合金依照本發明的方法使用 熱處理氧化’沒有由於該些添加的元素而形成偏析層的機 34 1353043 制之截面圖; 第16圖是說明當該未處理的銅合金以電子光譜分析儀 在深度方向分析之結果的圖示; 第17圖是說明當以依據本發明之陽極化處理10秒之後 5 而獲得的該銅合金,以電子光譜分析儀在深度方向分析之 結果的圖不, 第18圖是說明在依據本發明之氧化強化劑存在下黑色 處理10秒之後而獲得的該銅合金,以電子光譜分析儀在深 度方向分析之結果的圖示; 10 第19圖是說明在黑色氧化物處理10秒鐘之後而獲得的 銅合金,以電子光讀分析儀在深度方向分析之結果的圖示; 第20圖是以銀電鍍之後而獲得的未處理之銅合金以電 子光譜分析儀在它的鍍銀表面定性分析之結果的圖示; 第21圖是以银電鍵之後!接者依據本發明陽極化10秒 15 鐘而獲得的未處理之銅合金以電子光譜分析儀在它的鍍銀 表面定性分析之結果的圖示; 第22圖是以銀電鍍之後,接著依據本發明在依據本發 明之氧化強化劑存在下黑色處理10秒之後而獲得的未處理 之銅合金以電子光譜分析儀在它的鍍銀表面定性分析之結 20 果的圖示; 第23圖是以銀電鍍之後,接著依據本發明在依據本發 明之氧化強化劑存在下黑色處理240秒之後而獲得的未處 理之銅合金以電子光譜分析儀在它的鍍銀表面定性分析之 結果的圖示; 35 1353043 第24圖是示意說明一種在依據本發明之氧化強化劑存 在下黑色氧化物處理的方法的透視圖; 第25圖是示意說明一種在依據本發明之黑色氧化物處 理溶液中陽極化的方法的透視圖; 第26圖是概述不同的銅氧化物層的傅立葉轉換紅外線 光譜(FTIR)的結果的圖表。 【圖式之主要元件代表符號表】 1...導線架 54、55...始電極板 2·...氧化銅層 56...整流器 3...鑛銀層 101...導線架 5...半導體元件 102…固定晶片的部分 8...接合線 103…内部的導線部分 9...絕緣樹脂 104...外部的導線部分 10...半導體裝置 105...線接合部分 21...氧化亞銅層 102a、105a...锻銀層 22...氧化銅層 106...電路晶片 23…氫氧化銅 107···線 24...偏析層 108...密封樹脂 50...處理設備 112…氧化銅層 51...處理容器 113...導線架 52...處理溶液 114...氧化亞銅層 53...附屬的導桿 115…模鑄樹脂層
36

Claims (1)

  1. 99.11 ^//月,?日修(£)正替換頁j 第93UG1G7號專利申請案申請專利範圍替換本 拾、申請專利範圍··
    L —種用於安裝半導體元件的導體基材,該導體基材之至 ^ 部分’即前述半導體安裝於其上之部分,係以一絕 f月曰绝封’其中该導體基材的最上表面層包含銅或其 合金’該導體基材是部分或整個被藉由該導體基材之表 面處理所形成之含有氫氧化物的銅氧化物層所覆蓋,且 °玄3有氫氧化物的銅氧化物層具有三層的結構,由該導 體基材側起依序包含一氧化亞銅(Cu20)層、一氧化銅 (Cu0)層和—氫氧化銅(Cu(OH)2)層。 1〇 2.如申請專利範圍第1項之導體基材,其中該導體基材實 質上包含銅或其合金。 3.如申請專利範圍第1項之導體基材,其中該導體基材實 質上包含一非銅金屬,且該導體基材的最上表面層包含 鋼或其合金。
    .如申叫專利範圍第1項之導體基材,其中該表面處理是 強制氧化處理,其包含將該導體基材浸入一黑色氧化物 處理溶液令,該黑色氧化物處理溶液係添加有一具有優 異自我還原力之氧化劑者。 5.如申請專利範圍第1項之導體基材,其中該表面處理是 20 強制氧化處理,其包含在將該導體基材浸入黑色氧化物 處理溶液中的同時將該導體基材陽極化。 6-如申明專利範圍第1項之導體基材,其中該絕緣樹脂是 一在其分子中包含羥基的樹脂,而且在該含羥基樹脂與 該含氫氡化物的銅氧化物層之間有一氫鍵力產生。 37 1353043 7. 如申請專利範圍第6項之導體基材,其中該含羥基樹脂 是一環氧樹脂。 8. 如申請專利範圍第1項之導體基材,其中該導體基材是 一導線架。 5 9.如申請專利範圍第1項之導體基材,其t該含氫氧化物 的銅氧化物層係覆蓋該導體基材表面之至少一部分,但 不包括伸線部分(wire-drawing portions)。 10.如申请專利範圍第1項之導體基材,其中該含氫氧化物 的銅氧化物層覆蓋該導體基材的整個表面。 10 11·如申請專利範圍第1項之導體基材,其中該導體基材是 一散熱板(heat-dissipating plate)。 12.如申請專利範圍第1項之導體基材,其中該含氫氧化物 的銅氧化物層有在0.02至0.2微米範圍的厚度。 13·如申請專利範圍第1項之導體基材,其中在一高溫條件 15 下處理時,在該導體基材與該含氫氧化物的銅氧化物層 之間沒有偏析層(segregated layer)被形成。 14.如申請專利範圍第1項之導體基材,其中該含氫氧化物 的銅氧化物層包含具有粒子尺寸不大於0.5微米之針狀 晶體。 2〇 15. —種半導體裝置,其中至少一半導體元件被安裝在如申 請專利範圍第1項所述之導體基材的預定位置上,而且 該導體基材被一絕緣樹脂密封。 16.如申請專利範圍第15項之半導體裝置,其中該半導體裝 置實質上整個被該絕緣樹脂密封。 38 15 17==範圍第15項之半導體襄置,其中使用 使斜導«置被安裝在_ 18·如申=專利範圍第17項之半導體裝置, 無錯焊料。 19. 一種半導體裝置,包含: 安F基其具有—包含—安裝部分的表面,以接收及 女裝一+導體基材於其上;以及 含氫氧化物之銅氧化物最外層, 材表面,其中 _氧化物最外層具有三層的結構,自該基材側起依 序包含··—氧化亞銅(Cu2〇)層、 氫氧化鋼((:11(011)2)層。2〇.如申請專利範圍第19項之半導難置,進—步包含·· 一絕緣樹脂’其實質上覆蓋該基材與該半導體元件的 全部。 焊料 其中該焊料是一 其實質上覆蓋該基 氧化銅(CuO)層和 21. 如申請專利範圍第_之半導體裝置,其中該最外層係 藉由该基材表面的表面處理而形成。 22. 種製造導體基材的方法,該導體基材係用於將半導體 元件安裝於其表面部分上者,該方法包含: 處理其至少最上表面層是由銅或一銅合金形成之該 導體基材的一表面,以至少部分地以一含有氫氧化物的 銅氧化物層覆蓋該導體基材之該表面, 其中該含有氫氧化物之銅氧化層具有三層結構,自該 導體基材之該表面起依序包含:一氧化亞銅(Cu20)層、 39 1353043 一氧化銅(CuO)層和一氫氧化銅(Cu(OH)2)層。 23. 如申請專利範圍第22項之製造導體基材的方法,其中該 導體基材實質上包含銅或其合金。 24. 如申請專利範圍第22項之製造導體基材的方法,其中該 5 導體基材實質上包含非銅金屬,而且該導體基材的最上 表面層包含銅或其合金。 25. 如申請專利範圍第22項之製造導體基材的方法,其中該 表面處理步驟是藉由將該導體基材浸入在其中添加氧 化劑的黑色氧化物處理溶液中來進行。 10 26.如申請專利範圍第25項之製造導體基材的方法,其中該 黑色氧化物處理溶液是一強驗化合物與一氧化劑的混 合物。 27. 如申請專利範圍第25項之製造導體基材的方法,其中該 氧化劑是過錳酸鈉、重鉻酸鈉、過氧化二硫酸鈉或其混 15 合物。 28. 如申請專利範圍第22項之製造導體基材的方法,其中該 表面處理步驟是在將該導體基材浸入黑色氧化物處理 溶液中的同時藉由陽極化處理所進行。 29. 如申請專利範圍第28項之製造導體基材的方法,其中該 20 黑色氧化物處理溶液是一強鹼化合物與一氧化劑的混 合物。 30. 如申請專利範圍第22項之製造導體基材的方法,其中該 表面處理步驟是在50至80°C溫度進行1至20秒。 31. 如申請專利範圍第22項之製造導體基材的方法,其中一 40 1353043 在其分子中包含羥基的樹脂被使用作為該絕緣樹脂,藉 此在該含羥基樹脂與該含氫氧化物的銅氧化物層之間 產生一氫鍵力。 32. 如申請專利範圍第31項之製造導體基材的方法,其中環 5 氧樹脂被使用作為該含羥基樹脂。 33. 如申請專利範圍第22項之製造導體基材的方法,其中一 導線架被使用作為該導體基材。 34. 如申請專利範圍第22項之製造導體基材的方法,其中該 含氫氧化物的銅氧化物層被塗佈以覆蓋該導體基材表 10 面之至少一部分,但不包括伸線部分(wire-drawing portions) 〇 35. 如申請專利範圍第22項之製造導體基材的方法,其中該 含氫氧化物的銅氧化物層被塗佈以覆蓋該導體基材的 全部表面。 15 36.如申請專利範圍第22項之製造導體基材的方法,其中一 散熱板被使用作為該導體基材。 37.如申請專利範圍第22項之製造導體基材的方法,其中該 含氫氧化物的銅氧化物層以一在0.02至0.2微米範圍的 厚度被形成。 20 38.如申請專利範圍第22項之製造導體基材的方法,其中在 一高溫條件下處理時,在該導體基材與該含氫氧化物的 銅氧化物層之間沒有偏析層被形成。 39.如申請專利範圍第22項之製造導體基材的方法,其中該 含氫氧化物的銅氧化物層是由具有粒子尺寸不大於0.5 41 1353043 微米之針狀晶體所構成。 40. —種製造半導體裝置的方法,其包含: 藉由如申請專利範圍第22項所述之方法在導體基材 上形成一含有氫氧化物之銅氧化物層,其進一步包含: 5 將一半導體元件安裝在該導體基材的一表面部分; 電氣連接該半導體元件和該導體基材;以及 以一絕緣樹脂密封其上安裝有該半導體元件之至少 該導體基材的該表面部分以及該半導體元件。 41. 如申請專利範圍第40項之製造半導體裝置的方法,其中 10 該導體基材實質上是以該絕緣樹脂完全密封。 42. —種製造導體基材的方法,該導體基材係用於安裝一半 導體元件於其表面部分上者,包含: 處理其至少最上表面層係由銅或一銅合金所形成之 該導體基材的表面該導體基材,以至少部分地將該導體 15 基材之該表面以一含氫氧化物之銅氧化物層覆蓋, 其中該表面處理步驟係在將該導體基材浸入一黑色 氧化處理溶液的同時,藉由陽極化處理來進行。 43. 如申請專利範圍第42項之製造導體基材的方法,其中該 導體基材實質上包含銅或其合金。 20 44.如申請專利範圍第42項之製造導體基材的方法,其中該 導體基材實質上包含一非銅金屬,且該導體基材的最上 表面層包含銅或其合金。 45.如申請專利範圍第42項之製造導體基材的方法,其中該 表面處理步驟係藉由將該導體基材浸入一黑色氧化物 42 5 2溶液而進行,該黑色氧化物處理溶液係添加有一氧 46.如申請專利範圍第45項之製造導體基材的方法, ::氧化物處理溶液係一強驗化合物與一氧化劑的: 47. ^申請專利範圍第45項之製造導體基材的方法,盆中該 ,劑為過鐘酸鋼、重鉻酸鹽、過氧化 :、; 專之混合物。 10 48. ΓΠ專利範圍第42項之製造導體基材的方法,其中該 I物。化物處理溶液為一強鹼化合物及—氧化劑的混 申,專利範圍第42項之製造導體基材的方法,其中該 〜表料理步驟係在5G錫。c之溫度τ進行丨錢秒。 15 川7請專利範圍第42項之製造導體基材的方法,其中使 中含有經基的樹脂作為該絕緣樹脂,藉此在 基之樹脂與該含氣氧化物之銅氧化物層間產 生一虱鍵力。 51'=!專_圍第50項之製造導體基材的方法,其中使 用一%氧樹脂作為該含羥基樹脂。 20 52. Γ=Γ圍第42項之製造導體基材的方法,以使 用一導線条做為該導體基材。 53. 如申料鄉_42奴製造導 含氫氧化物的鋼氧化物層I 面的至少Ια 布"覆蓋該導體基材表 刀 匕括伸線部份(wiring portions) 〇 43 1353043 54. 如申請專利範圍第42項之製造導體基材的方法,其中該 含氫氧化物的銅氧化物層係被塗布而覆蓋該導體基材 的所有表面。 55. 如申請專利範圍第42項之製造導體基材的方法,其中使 5 用一散熱板作為該導體基材。 56. 如申請專利範圍第42項之製造導體基材的方法,其中該 含有氫氧化物的銅氧化物層具有三層結構,從該導體基 材之該表面起依序包含:一氧化亞銅Cu2◦層、一氧化銅 (CuO)層和一氫氧化銅(Cu(OH)2)層。 10 57.如申請專利範圍第42項之製造導體基材的方法,其中形 成有厚度在0.02至0.2微米範圍之該含有氫氧化物的銅 氧化物層。 58. 如申請專利範圍第42項之製造導體基材的方法,其中在 一高溫條件下處理時,該導體基材與該含氫氧化物的銅 15 氧化物層之間沒有偏析層(segregated layer)被形成。 59. 如申請專利範圍第42項之製造導體基材的方法,其中該 含氫氧化物的銅氧化物層係由具有粒子尺寸不大於0.5 微米之針狀晶體所構成。 60. —種製造半導體裝置的方法,包含: 20 藉由申請專利範圍第42項所述之方法,在一導體基材 上形成一含氫氧化物的銅氧化物層,其進一步包含: 將一半導體元件安裝在該半導體基材之表面部分上; 將該半導體元件與該導體基材電氣連接;以及 以一絕緣樹脂密封其上安裝有該半導體元件之至少 44 1353043 該導體基材的該表面部分及該半導體元件。 61.如申請專利範圍第60項之製造半導體裝置的方法,其中 該導體基材係實質上被該絕緣樹脂完全密封。
    45
TW093110107A 2003-04-16 2004-04-12 Conductor substrate, semiconductor device and prod TWI353043B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003112050 2003-04-16
JP2004044896A JP3883543B2 (ja) 2003-04-16 2004-02-20 導体基材及び半導体装置

Publications (2)

Publication Number Publication Date
TW200501340A TW200501340A (en) 2005-01-01
TWI353043B true TWI353043B (en) 2011-11-21

Family

ID=32911482

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093110107A TWI353043B (en) 2003-04-16 2004-04-12 Conductor substrate, semiconductor device and prod

Country Status (7)

Country Link
US (2) US7301226B2 (zh)
EP (2) EP1469514B1 (zh)
JP (1) JP3883543B2 (zh)
KR (2) KR101089201B1 (zh)
CN (1) CN100592501C (zh)
MY (1) MY136745A (zh)
TW (1) TWI353043B (zh)

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7166543B2 (en) * 2004-08-30 2007-01-23 Micron Technology, Inc. Methods for forming an enriched metal oxide surface for use in a semiconductor device
JP2006073825A (ja) * 2004-09-02 2006-03-16 Toshiba Corp 半導体装置及びその実装方法
US20060125062A1 (en) * 2004-12-15 2006-06-15 Zuniga-Ortiz Edgar R Semiconductor package having improved adhesion and solderability
JP4857594B2 (ja) * 2005-04-26 2012-01-18 大日本印刷株式会社 回路部材、及び回路部材の製造方法
WO2007023284A1 (en) * 2005-08-24 2007-03-01 Fry's Metals Inc. Reducing joint embrittlement in lead-free soldering processes
US20090146280A1 (en) * 2005-11-28 2009-06-11 Dai Nippon Printing Co., Ltd. Circuit member, manufacturing method of the circuit member, and semiconductor device including the circuit member
DE102006022254B4 (de) * 2006-05-11 2008-12-11 Infineon Technologies Ag Halbleiterbauteil mit in Kunststoffgehäusemasse eingebetteten Halbleiterbauteilkomponenten, Anordnung für eine Mehrzahl von Halbleiterbauteilen und Verfahren zur Herstellung von Halbleiterbauteilen
JP2010512665A (ja) * 2006-12-12 2010-04-22 インタープレックス,キューエルピー,インコーポレイテッド プラスチック電子素子パッケージ
KR101102891B1 (ko) * 2007-09-04 2012-01-10 삼성전자주식회사 배선구조 및 이를 이용한 박막 트랜지스터
US8129229B1 (en) 2007-11-10 2012-03-06 Utac Thai Limited Method of manufacturing semiconductor package containing flip-chip arrangement
JP4870699B2 (ja) * 2008-03-10 2012-02-08 日立ビアメカニクス株式会社 銅の表面処理方法およびプリント配線板の表面処理方法
JP5415106B2 (ja) * 2008-03-21 2014-02-12 住友化学株式会社 樹脂パッケージの製造方法
JP5247626B2 (ja) * 2008-08-22 2013-07-24 住友化学株式会社 リードフレーム、樹脂パッケージ、半導体装置及び樹脂パッケージの製造方法
US20120028011A1 (en) * 2010-07-27 2012-02-02 Chong Pyung An Self-passivating mechanically stable hermetic thin film
KR101222809B1 (ko) * 2011-06-16 2013-01-15 삼성전기주식회사 전력 모듈 패키지 및 그 제조방법
JP2013131595A (ja) * 2011-12-21 2013-07-04 Hitachi Ltd 金属部材と樹脂の接合方法およびその接合体
US10522444B2 (en) 2013-03-11 2019-12-31 Taiwan Semiconductor Manufacturing Company, Ltd. Surface treatment method and apparatus for semiconductor packaging
KR101538543B1 (ko) * 2013-08-13 2015-07-22 앰코 테크놀로지 코리아 주식회사 반도체 디바이스 및 그 제조 방법
JP6653139B2 (ja) * 2015-07-24 2020-02-26 株式会社三井ハイテック リードフレーム及びその製造方法
JP6415424B2 (ja) * 2015-12-17 2018-10-31 アトテック ドイチェランド ゲーエムベーハー 金属表面を処理する方法と、この方法によって形成された装置
CN106226342A (zh) * 2016-07-13 2016-12-14 博罗县精汇电子科技有限公司 一种用于pi高温胶带的掉胶检验方法
US20180076118A1 (en) * 2016-09-09 2018-03-15 Advanced Semiconductor Engineering, Inc. Semiconductor device package
CN106856179A (zh) * 2017-01-20 2017-06-16 深圳市环基实业有限公司 一种新型集成电路封装工艺
CN106653624B (zh) * 2017-01-23 2019-10-25 深圳市环基实业有限公司 一种稳固芯片的封装工艺
CN107068577B (zh) * 2017-01-23 2020-01-17 深圳市环基实业有限公司 一种集成电路封装工艺
JP6863819B2 (ja) * 2017-05-11 2021-04-21 大口マテリアル株式会社 リードフレーム及びその製造方法
CN110771270B (zh) * 2017-05-19 2023-05-30 佐佐木贝慈 电子部件搭载用基板及其制造方法
JP6892796B2 (ja) 2017-07-07 2021-06-23 新光電気工業株式会社 電子部品装置及びその製造方法
JP7016677B2 (ja) * 2017-11-21 2022-02-07 新光電気工業株式会社 リードフレーム、半導体装置、リードフレームの製造方法
JP7170498B2 (ja) * 2018-10-24 2022-11-14 株式会社三井ハイテック リードフレーム、及びリードフレームパッケージ
JP7304145B2 (ja) 2018-11-07 2023-07-06 新光電気工業株式会社 リードフレーム、半導体装置及びリードフレームの製造方法
IT201900009585A1 (it) * 2019-06-20 2020-12-20 St Microelectronics Srl Procedimento per fabbricare dispositivi a semiconduttore e dispositivo a semiconduttore corrispondente

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5741379A (en) 1980-08-27 1982-03-08 Mitsui Mining & Smelting Co Ltd Blackening method for copper or copper alloy
US4512818A (en) * 1983-05-23 1985-04-23 Shipley Company Inc. Solution for formation of black oxide
JPS6092842A (ja) * 1983-10-27 1985-05-24 日立電線株式会社 銅張積層板の製造方法
JPS60201651A (ja) * 1984-03-26 1985-10-12 Hitachi Cable Ltd 半導体用リ−ドフレ−ム
JPS6421083U (zh) 1987-07-29 1989-02-02
US4888449A (en) * 1988-01-04 1989-12-19 Olin Corporation Semiconductor package
US4997722A (en) * 1989-07-10 1991-03-05 Edward Adler Composition and method for improving adherence of copper foil to resinous substrates
JPH03295262A (ja) 1990-04-13 1991-12-26 Mitsubishi Electric Corp リードフレームおよびその製造方法
US5861076A (en) * 1991-07-19 1999-01-19 Park Electrochemical Corporation Method for making multi-layer circuit boards
JPH05317807A (ja) 1992-05-22 1993-12-03 Mitsubishi Electric Corp 樹脂コーティング銅系材料の製造方法
US5459103A (en) * 1994-04-18 1995-10-17 Texas Instruments Incorporated Method of forming lead frame with strengthened encapsulation adhesion
KR100266726B1 (ko) * 1995-09-29 2000-09-15 기타지마 요시토시 리드프레임과 이 리드프레임을 갖춘 반도체장치
KR0178255B1 (ko) * 1995-11-17 1999-03-20 황인길 Bga 반도체 패키지의 pcb캐리어 프레임 및 그 제조방법
JPH09148509A (ja) * 1995-11-22 1997-06-06 Goto Seisakusho:Kk 半導体装置用リードフレーム及びその表面処理方法
US5785791A (en) * 1997-05-05 1998-07-28 Motorola, Inc. Method of manufacturing semiconductor component
JPH11145352A (ja) 1997-11-04 1999-05-28 Sumitomo Metal Mining Co Ltd ヒートスプレッダー
JPH11211376A (ja) 1998-01-27 1999-08-06 Mitsubishi Materials Corp 伝熱部材及びその製造方法
JP2001210776A (ja) * 2000-01-24 2001-08-03 Fujitsu Ltd 半導体装置とその製造方法及びリードフレームとその製造方法
JP4381574B2 (ja) * 2000-08-17 2009-12-09 日鉱金属株式会社 積層板用銅合金箔
JP3505135B2 (ja) 2000-08-30 2004-03-08 株式会社日鉱マテリアルズ 銅の表面処理方法
US6743303B2 (en) * 2000-11-02 2004-06-01 Shipley Company, L.L.C. Process for treating adhesion promoted metal surfaces with an organo-silcon post-treatment
JP3879410B2 (ja) 2001-02-06 2007-02-14 凸版印刷株式会社 リードフレームの製造方法
JP2002299538A (ja) * 2001-03-30 2002-10-11 Dainippon Printing Co Ltd リードフレーム及びそれを用いた半導体パッケージ
US20020152596A1 (en) * 2001-04-18 2002-10-24 Ruddy Steve A. Method and apparatus for manufacturing hinges
JP3566269B2 (ja) * 2002-06-07 2004-09-15 富士通株式会社 リードフレーム及びその製造方法、及び半導体装置。

Also Published As

Publication number Publication date
KR20040090452A (ko) 2004-10-25
KR20110010832A (ko) 2011-02-07
EP1469514B1 (en) 2016-11-23
US20070085178A1 (en) 2007-04-19
US7301226B2 (en) 2007-11-27
CN100592501C (zh) 2010-02-24
MY136745A (en) 2008-11-28
EP1833089A2 (en) 2007-09-12
TW200501340A (en) 2005-01-01
EP1469514A2 (en) 2004-10-20
KR101089201B1 (ko) 2011-12-02
JP3883543B2 (ja) 2007-02-21
US20040207056A1 (en) 2004-10-21
KR101121117B1 (ko) 2012-03-22
EP1469514A3 (en) 2005-07-13
CN1538518A (zh) 2004-10-20
US7524702B2 (en) 2009-04-28
EP1833089A3 (en) 2010-04-14
EP1833089B1 (en) 2014-12-17
JP2004332105A (ja) 2004-11-25

Similar Documents

Publication Publication Date Title
TWI353043B (en) Conductor substrate, semiconductor device and prod
US20070218312A1 (en) Whiskerless plated structure and plating method
US20050121330A1 (en) Chromium-free antitarnish adhesion promoting treatment composition
US20130256390A1 (en) Junction material, manufacturing method thereof, and manufacturing method of junction structure
JP2004349497A (ja) パッケージ部品及び半導体パッケージ
TW201016890A (en) Method for surface treatment of copper and copper
TW201005124A (en) Composite material for electrical/electronic component and electrical/electronic component using the same
JP7168008B2 (ja) はんだ接合部
Zheng Study of copper applications and effects of copper oxidation in microelectronic package
JPH10284667A (ja) 耐食性、耐酸化性に優れる電気電子機器用部品材料、及びその製造方法
Wang et al. Intermetallic reaction of indium and silver in an electroplating process
JP3667926B2 (ja) 金/ニッケル/ニッケル3層めっき銅合金電子部品およびその製造方法
Moon et al. Optimal oxidation control for enhancement of copper lead frame-EMC adhesion in packaging process
WO1998034278A1 (fr) Materiau pour cadre de montage
JP4740773B2 (ja) リードフレーム、半導体装置及びリードフレームの製造方法
Kim et al. Very High-Temperature Joints Between Si and Ag–Copper Substrate Made at Low Temperature Using InAg System
JP4307473B2 (ja) 導体基材及び半導体装置の製造方法
JPH0748641A (ja) ベアボンディング用銅合金リードフレーム
JP2000012762A (ja) 耐食性に優れる電気電子機器用部品材料、及びその製造方法
JP2878754B2 (ja) アルミニウム合金製電子電気機器導電部品
JP2006196920A5 (zh)
Ming et al. Temperature effect on IMC growth behavior of thin film copper-aluminum system in electronic packaging
JPH05190725A (ja) 半導体装置用リードフレーム及び半導体装置
JPH09116064A (ja) リードフレーム材
Chan et al. Wire bondability of Au/Ni bond pads: effects of metallisation schemes and processing conditions

Legal Events

Date Code Title Description
MK4A Expiration of patent term of an invention patent