TWI333680B - Lean-free stacked capacitor and fabrication method thereof - Google Patents

Lean-free stacked capacitor and fabrication method thereof Download PDF

Info

Publication number
TWI333680B
TWI333680B TW093119359A TW93119359A TWI333680B TW I333680 B TWI333680 B TW I333680B TW 093119359 A TW093119359 A TW 093119359A TW 93119359 A TW93119359 A TW 93119359A TW I333680 B TWI333680 B TW I333680B
Authority
TW
Taiwan
Prior art keywords
electrode
layer
capacitor
material layer
manufacturing
Prior art date
Application number
TW093119359A
Other languages
English (en)
Other versions
TW200527585A (en
Inventor
Dae-Hwan Kim
Min Huh
Dong-Won Shin
Byeong-Hyeon Lee
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of TW200527585A publication Critical patent/TW200527585A/zh
Application granted granted Critical
Publication of TWI333680B publication Critical patent/TWI333680B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L28/00Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
    • H01L28/40Capacitors
    • H01L28/60Electrodes
    • H01L28/82Electrodes with an enlarged surface, e.g. formed by texturisation
    • H01L28/90Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
    • H01L28/91Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers
    • AHUMAN NECESSITIES
    • A23FOODS OR FOODSTUFFS; TREATMENT THEREOF, NOT COVERED BY OTHER CLASSES
    • A23LFOODS, FOODSTUFFS, OR NON-ALCOHOLIC BEVERAGES, NOT COVERED BY SUBCLASSES A21D OR A23B-A23J; THEIR PREPARATION OR TREATMENT, e.g. COOKING, MODIFICATION OF NUTRITIVE QUALITIES, PHYSICAL TREATMENT; PRESERVATION OF FOODS OR FOODSTUFFS, IN GENERAL
    • A23L7/00Cereal-derived products; Malt products; Preparation or treatment thereof
    • A23L7/10Cereal-derived products
    • AHUMAN NECESSITIES
    • A23FOODS OR FOODSTUFFS; TREATMENT THEREOF, NOT COVERED BY OTHER CLASSES
    • A23PSHAPING OR WORKING OF FOODSTUFFS, NOT FULLY COVERED BY A SINGLE OTHER SUBCLASS
    • A23P30/00Shaping or working of foodstuffs characterised by the process or apparatus
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B65CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
    • B65GTRANSPORT OR STORAGE DEVICES, e.g. CONVEYORS FOR LOADING OR TIPPING, SHOP CONVEYOR SYSTEMS OR PNEUMATIC TUBE CONVEYORS
    • B65G21/00Supporting or protective framework or housings for endless load-carriers or traction elements of belt or chain conveyors
    • B65G21/10Supporting or protective framework or housings for endless load-carriers or traction elements of belt or chain conveyors movable, or having interchangeable or relatively movable parts; Devices for moving framework or parts thereof
    • B65G21/12Supporting or protective framework or housings for endless load-carriers or traction elements of belt or chain conveyors movable, or having interchangeable or relatively movable parts; Devices for moving framework or parts thereof to allow adjustment of position of load-carrier or traction element as a whole
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Food Science & Technology (AREA)
  • Polymers & Plastics (AREA)
  • Chemical & Material Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Health & Medical Sciences (AREA)
  • Nutrition Science (AREA)
  • Mechanical Engineering (AREA)
  • Semiconductor Memories (AREA)

Description

1333680 九、發明說明: 【發明所屬之技術領域】 ’本發明是有關於一種積體電路的製造方法’且特 別是有關於一種無傾斜堆疊電容器的製造方法’其係用 於動態隨機存取記憶體(dynamic random aceess mem〇ry, DRAM)。 【先前技術】 圖1顯示包括開關電晶體102與儲存電容器104的動 態隨機存取記憶體(dynamic random access memory, DRAM)胞100的簡要概式圖。DRAM包括DRAM胞陣 列。當開關電晶體102是N通道金屬氧化半導體場效電晶 體(N-channel metal oxide semiconductor field effect transistor, NMOSFET)時,則NMOSFET 102的閘極是柄接至DRAM的 字元線106 ’且NMOSFET 102的汲極是耦接至DRAM的位 元線108。 在典型DRAM陣列中,沿著相同行的DRAM胞是耦 接至相同的位元線,且沿著相同列的DRAM胞會耦接至相 同的字元線,NMOSFET 102的源極會輕接至儲存電容器1〇4 ,儲存節點,儲存電容器104的其他節點會耦接至接地的 節點,而位元線108會耦接至感測放大器11〇。 通過儲存電容器104的電壓可決定儲存在DRAM胞 100的邏輯電位是”i,,或”〇,,,在储存電容器104的儲存節點 裡感測放大器110會輸出此儲存的邏輯電位,在位元線⑽ 2生電容112會影響感測放大器11G的電壓訊號,其是因為 電壓訊號與Cs/Cp成正比,其中Cs是儲存電容^ 1〇4的電 5 1333680 容且Cp是寄生電容器112的電容。 通常會希望將儲存電容器104的電容Cs最大化以提 供足約的電壓訊號至感測放大器110且用以增加DRAM胞的 留置時間’換句話說,DRAM佔用的區域也希望能夠最小化, 因此’具有垂直向上形成的電極的堆疊電容器會被用於 DRAM胞1〇〇的儲存電容器1〇4中。 以兩個電極形成的電容器的電容一般以下數學式來表 不: Φ C=A ε /d C疋電容器的電容,且A是重疊在兩個電極之間的區域, 此外,ε是在兩個電極之間介電層的介電常數,且d是此 介電層的厚度。 圖2是繪示第一堆疊電容器112與第二堆疊電容器114 的剖面圖,第一堆疊電容器112包括第一電極116,第一電極 __116係透過導電插塞結構118耦接至開關電晶體的接面(圖2 中並貫矿清楚繪示-係甩於辨一導體基針2〇 一起敢成 的第一 DRAM胞。同樣地,第二堆疊電容器114包括第一電 攀極122,第一電極122係透過導物塞結構124耦接至開關電 晶體的接面(圖2中並沒有清楚繪示),且其係用於與半導體 基底120 —起形成的第二DRAM胞。 支撐介電層126是圍繞在第一電極116與122的周圍 直到此第一電極116與122的底部,在第一電極116與122 以及支樓介電層126形成之後,在暴露的表面上 器介電们28,如冑i所示,第二電極13〇會形成在t 器介電層I28之上,且第二電極m會輛接至儲存電容器 1333680 104的接地節點,之後,形成層間介電層(inter_level dielectric,ILD) 132與134以電性絕緣圖2中的導電結構。 為了最大化堆疊電容器112與114的電容,希望能最 大化在第一與第二電極之間的重疊區域,因此,期望能最 大化第一與第二電極的高度,然而,由於高度的增加,在 製程期間暴露的相鄰第一電極116與122會與往第一電極 116與122底部配置的支撐介電層126彼此傾斜。 此外,由於先進的1C製程技術預期DRAM佔用的區 域會更小,因此預期第一電極116與122會配置的更為接 近,此暴露與傾斜的電極116與122當更為接近時在製程 期間可能因為彼此接觸而造成DRAM的故障。 明參照圖3,Ito等人所發表的美國專利公開號第 2003AD085420號,其係揭露具有配置在支撐介電層126的 上方的支撐樑146的堆疊電容器142與144,其係用以避 免第一電極116與122的傾斜,圖4是顯示穿過圖3中線 A-A通過支撐樑的剖面圖,在圖2、3、4、5、6與7 中具有相同參考標號的構件可視為具有相同結構與功能 構件。 請參照圖3與® 4,在第一電極116的四個邊上形成 支撐樑146,另外’每個支撐標H6酉己置在兩個相鄰第一 電極116與122之間,且適當地配置於底部支樓介電層126 之上,因此,支撐樑146可避免在堆疊電容器142與144 ^製程期間兩個相鄰第一電滅6與122的暴露頂端部分 彼此傾斜。 圖5、圖6與圖7是繪示在支撐樑146的製程中穿過 1333680 圖3中線A-A的剖面圖。請參照圖5,首先圖案化在犧牲 介電材料層148上的支撐樑146,請參照圖5與圖6,在支 撐樑146的交叉點周圍形成開口 15〇、152、154與156。‘ κ 請參照圖7 ’在每個開口 15〇、152、154與156的壁上形 成各別的第一電極’圖7顯示第一電極116與122的範例, 之後,蝕刻犧牲介電材料層148,且在暴露的第一電極與 支撐樑146之上形成介電層128與第二電極130。 依此先前技術製程,在開口 150、152、154與156中 參形成堆疊電容器之前形成支撐樑146,因為支撐樑140較 早形成,所以後續的蝕刻步驟會使得支撐樑146的寬度與 厚度減少,因此,在先前技術中很難控制支樓樑146的寬 度與厚度。 【發明内容】 依照本發明之目的,在第一電極形成之後形成支 樓結構,此支擇結構其係用以避免堆疊電容器的鄰近 第'^電-極-的-傾--------- 在本發明實施例中,開口是形成在材料層中,而此層 料層穿過包括支撕料層,其中此支推材料係配置在開口 的底部。在各個開口内形成各電容器的第一電極。在開口 中的第一電極形成之後,圖案化支撐材料層以形成第一電 極周邊的支樓結構。 在用以形成支撐結構的範例實施例中,餘刻至少一個 =第-電極頂端的材料層以便暴露出第—電極的頂端並暴 3支撑材料。在第一電極暴露的頂端周邊以罩幕材料形 或罩幕間隙壁,罩幕材料的罩幕結構保留在支撐材料 1333680 的接合部分,之後,蝕刻支撐材料的接合部分以便從 保留的支撐材料中形成包括接合部分的支撐結構,因 此,每個接合部分被配置在鄰近電容器的第一電極之 間。 再者,此範例實施例中,在形成罩幕間隙壁之前,以 大於接合部分的長度1/2的厚度沈積罩幕材料,另外,名 此範例實施例中’支撐結構包括各別圓盤,此圓盤係圍續 在每個第一電極周圍的環狀圓盤,在此範例實施例中,更 钱刻圍繞每個第一電極周圍的各別圓盤以便各別支禮拇舍 保留用於每個接合部分以作為支撐結構。 在本發明再一實施例中,形成底座材料層以圍繞 開口到開口的底部,在此案例中,支撐結構被配置在 底座材料層與第一電極之間。 一2形成電容器,除了用於支聽構、底座材料層與 料層以外蝕刻其他材料層,因此,在此保留 形成電容器介電層’以及在電容器介電 參 在本發明的又-實施例中, =:,而對於每個模製層的姓刻率會往開口底i逐 此堆疊電容器可應在開口的底部縮小。 列,在并宏· If 成用於DRAM的電容器陣 的接會=,_晶^ 器的儲存節點。 且第—電極是用於每個電容 在此方法中,在開口中製造第一電極之後所形成的 9 丄奶680 ,揮結構可以避免堆疊電容器的第一電極的傾斜,因此, 後續餘刻步驟不會破壞支撐結構的完整性,此外,因為第 一電極被用來形成支撐結構,所以使用第一電極來形成罩 幕間隙壁可更容易地在第一電極的周邊圖案化支撐結構。 為讓本發明之上述和其他目的、特徵、和優點能更明顯 易懂’下文特舉一較佳實施例,並配合所附圖式,作詳細說明 如下。 【實施方式】 請參照圖8,在半導體基底202上製造DRAM,半導 體基底202例如包括矽晶圓。 圖 9A、l〇A、11A、12A、13A、14A、15A、16A、 18A ' 19A、20A、21A與23A是根據本發明實施例 顯示沿著圖8中B-B方向製造堆疊電容器的剖面 圖。圖 9B、10B、11B、12B、13B、14B、15B、16B、 18B、19B、20B、21B與23B是根據本發明實施例顯 示沿著圖8中C-C方向製造堆疊電容器的剖面圖。 在本發明實施例中,堆疊電容器是製造在半導體基底 202上的DRAM的一部分,圖8的B-B方向是穿過此 DRAM中數個字元線的方向,且圖8的C-C方向是穿過此 DRAM中數個位元線的方向。 請參照圖9A與9B,在半導體基底202中形成數個淺 溝渠隔離(shallow trench isolation, STI)結構 204,STI 結構204包括介電材料,在本實施例中例如是二氧化矽。 請參照圖9A,在STI結構204之間的半導體基底202的主 動元件區中形成第一開關電晶體206與第二開關電晶體 208。 208。1333680 再參考圖9A,第一開關電晶體206與第二開關電晶體 沈8共用汲極接面210,另外,形成第一開關電晶體2〇6 的第一源極接面212 ’且形成第二開關電晶體208的第二 源極接面214,在本發明實施例中,以摻雜有n型雜質的 接面210、212與214是用以形成NMOSFET,其係為第一 開關電晶體206與第二開關電晶體208。 形成第一 NMOSFET 206第一閘極堆疊,其係包含第 一閘極介電層216、第一閘極結構218與第一閘極罩幕 220 ’此外’形成第二NMOSFET 208的第二閘極堆疊,其 係包含第二閘極介電層222、第二閘極結構224與第二閘 極罩幕226,在圖9A中,許多個具有重複圖案的閘極堆疊 會形成在半導體基底202上因此這些閘極堆疊也會形成在 STI結構204之上。 在本發明實施例中,閘極介電層216與222包括二氧 化矽、閘極結構218與224包括多晶矽且閘極罩幕220與 226包括氮化矽,每個閘極結構218與224構成一字元線, 其係穿過一列的DRAM胞。請參照圖9B,在圖9A中的 NMOSFET 206與208形成之後,形成穿過圖8中C-C方 向的STI結構204。 請參照圖10A,在每個閘極堆疊的侧壁上形成間隙壁 228 ’在本發明實施例中此間隙壁包括介電材料,例如是二 氧化矽,之後,利用對應於暴露的接面21〇 ' 212與214 的自對準接觸(self aligned contact, SAC)製程以形成第一 導電插塞230,同樣地’請參照圖10B,利用SAC製程在 11 1333680 半導體基底202的暴露區域中形成第一導電插塞mo,其 係為圖8中C-C方向。 ' 在圖 9B 中第一層間介電層(inter_|evei dielectrie,ILD.) 232是圍繞在第一導電插塞23〇周圍,在本發明實施例中 第一 ILD層232包括介電材料,例如是嗣碟梦酸玻璃 (BPSG),在本發明實施例中第一導電插塞23〇包括多晶 石夕〇 在圖10A之後請參照圖ha,沈積第二ILD層234與 第三ILD層236 ’在本發明實施例中,第二ILD層234包 括BPSG ’且第三ILD層236包括介電材料,例如是以高 密度電漿(high density plasma,HDP)沈積製程所形成的 磷矽酸玻璃(PSG)。在配置在源極接面212與214上面 的第一導電插塞之上形成穿過第二ILD層234與第三ILD 層236的開口’在開口 238之中與第一導電插塞上面形成 第二導電插塞240。 請參照圖11B ’在第二ILD層234上圖案化每個包括 位元線242與位元線罩幕244的數個位元線堆疊,在位元 堆疊的側壁上形成間隙壁246,之後,在第一導電插塞之 上形成第二導電插塞240 ’在本發明實施例中,位元線242 包括鎢,且位元線罩幕244包括氮化矽。此外’在本發明 的範例實施例中,第二導電插塞240包括多晶矽,再參考 圖11A與11B ’每個位元線242是耦接至汲極接面,其係 為DRA^^l胞中的'一行。 在圖11A與圖11B之後請參照圖12A與圖12B,在第 三ILD層236、第二導電插塞240與位元線罩幕244的暴 12 1333680 露表面上沈積第四ILD層252,在本發明實施例中,第四 ILD層252包括摻雜磷的TEOS氧化矽(PTEOS)。 此外’在第四ILD層252之上沈積第五ILD層254, 在本發明實施例十’第五ILD層254包括氮化矽,之後, 在第五ILD層254之上沈積第一模製層256,在本發明實 施例中,第一模製層256包括BPSG或PTEOS。 再者,在第一模製層256之上沈積支撐材料層258, 在本發明實施例中,支撐材料層258包括氮化矽,之後, 在支撐材料層258之上沈積第二模製層260,在本發明實 施例中,第二模製層260包括PTEOS。 在圖12A與12B之後請參照圖13A與13B,圖案化光 阻層262以形成數個開口,其係穿過材料層252、254、256、 258與260’在第二模製層上是配置有圖案化的光阻層 262 ’每個開口 264是形成在一個第二導電插塞240之上, 因此第二導電插塞240會被開口 264暴露出。 在圖13A與13B之後請參照圖14A與14B,在暴露表 面之上沈積第一電極材料層265,其中暴露表面包括開口 的任何侧壁與底壁,在本發明實施例中,第一電極材料層 265包括多晶矽,之後,全面沈積犧牲介電材料層266以 填滿開口 264 ’在本發明實施例中,犧牲介電材料層266 包括未摻雜之矽酸玻璃(USG)。 在圖14A與14B之後請參照圖15A與15B,藉由化學 機械研磨製程(chemical mechanical polishing, CMP)研磨 犧牲介電材料層266、第一電極材料265以及光阻層262 直到第一模製層暴露出為止,在此方法中,第一電極材料 13 1333680 265會在每個開口 264之中分開以在各個開口 264之中形 成各個第一電極265A、265B、265C與265D。 在圖15A與15B之後請參照圖16A與16B,蝕刻第丄 模製層260直到支撐材料層258暴露出為止,其中支撐材 料層258作為姓刻停止層。此外,在本發明實施例中,實 質上是钱刻開口 264之中的犧牲介電層266的頂端部分直 到支撐材料層258,然而,當本發明亦可不蝕刻開口 264 之中的犧牲介電層266也可蝕刻開口 264之中的犧牲介電 層266至任一程度。 在此方法中’第一電極265A、265B、265C與265D 的頂端部分會暴露出,圖17顯示在圖16A與16B中第一 電極265A、265B、265C與265D的俯視圖,請參照圖π, 第一電極265A、265B、265C與265D是DRAM陣列中的 電極’為了能較為清楚顯不’圖17僅繪示3x3第一電 極陣列以形成3x3堆疊電容器的陣列,然而,典型DRAM 是以更多堆疊電容器陣列來形成。 再參照圖16A、16B與17,在本發明實施例中,第一 電極265A、265B、265C與265D是形成成環狀柱面,然 而,本發明亦形成其他形狀的第一電極265A、265B、265C 與265D,每個環狀第一電極具有直徑”w”,任何兩個相鄰 第一電極(例如265A與265B)在B-B方向中以距離,,di” 來分開,且任何兩個相鄰第一電極(例如265A與265B) 在C-C方向中以距離’M2’,來分開。 在圖16A與16B之後請參照圖18A與18B,在第一電 極265A、265B、265C與265D、支撐材料層258以及犧牲 1333680 材料層266的暴露表面之上全面沈積罩幕材料層272,在 本發明實施例中,罩幕材料層272包括PTEOS,而支撐材 科層258包括氮化矽,此外,請參照圖i6A、16B、18A 與18B ’在本發明實施例中,罩幕材料層272具有大於 ^ (l/2)*d2 的厚度”t”。 在圖18A與18B之後請參照圖19A與19B,回蝕刻罩 幕材料層272以形成罩幕間隙壁274,其係圍繞圖19A中 B-B方向的第一電極265A與265B暴露的頂端部分以及形 成在圖19B中C-C方向的第一電極265A、265C與265D Φ 中,再參考圖19B,包括罩幕材料層272的罩幕結構276 會沿著d2距離覆蓋支撑材料層258的接合部分278,因為 在圖18A與18B中罩幕材料層272以大於(i/2)*d2的厚 度”t”沈積,因而形成罩幕結構276。 再參照圖19A與19B’因為在用以形成罩幕間隙壁274 與罩幕結構.276的回蝕刻製程期間罩幕材料272具有與支 撐材料層258不同的蝕刻率,所以在回蝕刻罩幕材料272 期間會保留支樓材料層258,因此,請參考圖2〇a與20B, 其他蝕刻製程被用來蝕刻任何支撐材料層258的暴露部 鲁 分,此支撐材料層258的暴露部分不會覆蓋在罩幕間隙壁 274與罩幕結構276之下’在此方法中,包括保留下來的 支撐材料層258的支撐結構會形成在第一電極265a、 265B、265C 與 265D 的周圍。 在圖20Α與20Β之後請參照圖21Α與21Β,蝕刻罩幕 間隙壁274、罩幕結構276、第一模製層256與犧牲介電層 266,在蝕刻第一模製層256期間第五ILD層254是作為 15 1333680 蝕刻停止層以便第四與第五ILD層252與254被保留在第 一電極265A、265B、265C與265D的底部之周圍。 圖22是繪示在圖21A與21B中第一電極265A、 265B、265C與265D的俯視圖,請參照圖21A、21B與22, 每個第一電極具有各別環狀圓盤(包括支撐材料層258), 其係圍繞在第一電極的外側,例如,在圖21A與22中第 一環狀圓盤282是圍繞在第一電極256A的外側,且第二 環狀圓盤284是圍繞在第一電極256B的外側。此外,接 • 合部分278(包括支撐材料層258)是形成在每兩個最鄰近 的第一電極之間,例如,在圖21B與22中接合部分278 是形成在李個最鄰近的第一電極256A與256C之間。 在圖21Α與21Β之後請參照圖23Α與23Β,在第一電 極、包括保留下來的支撐材料258的支撐結構與第五ILD 層254的暴露表面之上沈積電容器介電層292。在本發明 實施例中’電容器介電層292的介電常數會高於二氧化硬 的介電常數,電容器介電層292的材料例如是金屬氧化 物’之後’在電容器介電層292之上沈積用於堆疊電容器 的第二電極294的材料,在本發明實施例中,第二電極294 包括多晶發。 因此,根據本發明,每個堆疊電容器包括一第一電極 (例如是265Α、265Β、265C與265D)、電容器介電層 292以及共用第二電極294。請參照圖22,在本發明實施 例中’堆疊電容器是形成在陣列結構中,在此堆叠電容器 的一個範例應用中,請參照圖1、23Α與23Β,各個第一 電極是透過導電插塞240與230耦接至對應開關電晶體的 16 •,極接面’因此’各個第—電極可作為DRAM胞的儲存電 =器的儲存節點,再者,第二電極294是共用電極,其輛 接至dram胞中的接地節點。 本發明之堆疊電容器的電容可以藉由相對高高度的第 一電極達到最大化,請參照圖22,圍繞在第一電極265a、 265B、265C與265D周圍的環狀圓盤(包括保留下來的支 ^材料層258)會形成支撐結構,此支樓結構可避免此第 一電極朝向彼此傾斜,此外,在兩個最相鄰近第一電極之 間所配置的接合部分278可以避免此相近配置的第一電極 朝向彼此傾斜。 因此,第一電極265A、265B、265C與265D可以形 成尚的垂直狀態而不會彼此傾斜,以有效地增加面積而能 增加堆疊電容器的電容,例如,在本發明實施例中置第四 ILD層252、第五ILD層254、第一模製層、支撐材料層 258以及第二模製層260的沈積厚度以分別是7〇〇埃、5〇〇 埃、20000 埃、1〇〇〇 埃以及 5000-10000 埃。 再者,第四與第五ILD層包括圍繞在第一電極265A、 265B、265C與265D的底部周圍的底座材料,此底座材料 252與254可提供支撐,因此第一電極265A、265B、265C 與265D可保留重直站立並彼此分離開來。 為了更大化電容量,會希望能夠最大化在第一電極與 第二電極292之間的重疊面積,在底座材料252和254與 第一電極頂端之間配置包括保留下來的支擇材料層258的 支撑結構,因此底座材料252和254的厚度可在第一電極 不會彼此傾斜的狀況下最小化,藉以增加電容量。 1333680 圖24是繪示本發明另一實施例’其係用以能再增加堆 疊電容器的電容量。請參照圖22與24 ’值得注意的是會 再執行至少一個蝕刻步驟以增加配置在四個第一電極的之 間的開口 298的面積。此更增加的蝕刻會在後續的製造過 程中執行以形成另一種DRAM結構’另外,後續的蝕刻步 驟可·以再加入以提高開口 298的面積。 如圖24所示,在此有額外蝕刻步驟的案例中,圍繞在 第一電極周園的環狀圓盤會被钱刻’而每個接合部分278 # 會變成兩個最相鄰第一電極之間接合樑278,在蝕刻絕緣 材料258的環狀圓盤下第一電極的側壁會暴露出。 比較圖23A與圖25,環狀圓盤282與284不再存在於 圖25的B-B方向,因此可更增加在第二電極294和第一 電極265A與265B之間重疊的面積,此增加的重疊面積可 以增加堆疊電容器的電容量’此外,請參照圖23B與圖 24,接合壁278仍會保留在兩個最鄰近第一電極之間(例 如是在圖24的C-C方向中的265A與265C之間)以避免 第一電極的傾斜。 # 圖27A、28A、29A、30A與31A是根據本發明 另一實施例顯示沿著圖8中B-B方向製造堆疊電容 器的製造的剖面圖。圖27B、28B、29B、30B與31B 是根據本發明另一實施例顯示沿著圖8中C-C方向 製造堆疊電容器的剖面圖。 比較圖13A與圖26A以及比較圖13B與圖26B,在圖 j3A與圖13B中開口 264的較佳的垂直側壁是一理想狀 沐,然而,如圖26A與26B所示,事實上,因為開口 264 1333680 的高的深寬比,因此開口 264會往開口 264的底部逐漸變 窄,此窄的開口 264將可能更易傾斜,且形成在此窄開口 之内的第一電極會具有更小的面積,其係為與底下接觸插 塞240接觸的面積。 為克服此缺點,請參磁圖27A與27B,在沈積第四與 第五ILD層252與254之後,在第五ILD層254上沈積第 一模製層302,之後’在第一模製層302上沈積第二模製 層304且在第二模製層304上沈積支撐材料層258,此外, 在支撐材料層258上沈積第三模製層306。 · 在圖27A與圖27B中的第四與第五IDL層252與254 以及支撐材料層258相似於圖12A與圖12B中所繪示的模 層,在本發明實施例中第一模製層302包括BPSG、第二 模製層3〇4包括PTEOS且第三模製層306包括PTEOS, 在本發明實施範例中’第一、第二與第三模製層302、304 與306之厚度分別是7000埃、13000埃與5000埃。 在圖27A與27B之後請參照圖28A與28B,圖案化光 阻層308以形成多個開口 310,其係穿過材料層252、254、 256、302、304、258與306 ’在第三模製層306上是配置 ❿ 有圖案化的光阻層308,每個開口 310是形成在每一第二 導電插塞240上,因此第二導電層插塞240被開口 310暴 露出來。 在本發明實施例中,當形成開口時,在用以蝕刻第一 與第二模製層302與304的蝕刻製程中底部的第一模製層 302比上面的第二模製層304有較高的#刻率’因為在此 製程中底部的第一模製層會蝕刻較為快速,所以開口 310 19 1333680 不會往開口 310的底部明顯地變窄。 在圖28A與28B之後請參照圖29A與29B,在開口的 壁上形成第一電極265A、265B、265C與265D,其相似於 圖15A與15B之作法。在圖29A與29B之後請參照圖30A 與30B ’形成包括罩幕材料的輩幕間隙壁274與罩幕結構 276 ’其相似於圖19A與19B的作法’此外,蝕刻未被罩 幕間隙壁274與罩幕結構276覆蓋的支撐材料層258的任 何部分以形成包括保留下來的支撐材料層258的支撐結 構’其相似於圖20A與20B的作法。 在圖31A與31B之後請參照圖30A與30B,蝕刻罩幕 間隙壁274、罩幕結構276、第一與第二模製層302與304, 以及犧牲介電層266 ’其相似於圖21A與21B的作法。之 後’在第一電極、包括保留下來之支撐材料層258的支推 結構與第五ILD層254的暴露表面之上形成電容器介電層 292與第二電極294,其相似於圖23A與23B的作法。 比較圖32與圖31,蝕刻在每個第一電極周邊的環狀 圓盤以便僅保留下支撐樑278,其相似於圖24與圖25的 作法。因此,環狀圓盤282與284不會再存在於圖32中的 B-B方向的第一電極265A與265B周圍。類似於圖24, 如圖31B所示支撐樑278仍會存在C-C方向中任何最鄰近 的兩個第一電極之間以避免第一電極彼此朝向傾斜。 以上的幾個範例是用來說明’但並非用來限定本發 明,例如,在此繪示與描述的堆疊電容器的陣列是應用於 DRAM的儲存電容器,然而,根據本發明製造的堆疊電容 器陣列亦可應用於任何其他需要高電容量以及高密度電容 20 1333680 器的應用中’此外’以上所描述的任何尺寸、數量與材料 都僅是用於說明本發明的範例。 、 再者,在此所描述的任何形狀也僅是一種範例,例如, 在此描述的保留下來的支撐材料層258的環狀圓盤282與 284是形成在環狀第一電極265A、265B、265(:與265d的 周圍,然而,倘若形成的第一電極具有矩形剖面時,則保 留下來的支撐材料層258的圓盤便可能是矩形。 因此,必須瞭解的是一些在此的用詞例如,,上,,與,,底 部疋視為結構的各個部分與另一結構的相對位置與方 位,且不會意旨特定絕對的位置,例如,當聲明一個材料 層配置在另一材料層上時’本發明亦可在兩材料層之間插 入其他層。 雖然本發明已以較佳實施例揭露如上,然其並非 用以限定本發明,任何熟習此技藝者’在不脫離本發 明之精神和範圍内,當可作些許之更動與潤飾,因此 本發明之保護範圍當視後附之申請專利範圍所界定 者為準。 【圖式簡單說明】 圖1是根據先前技術繪示dram胞的簡要概式 圖。 圖2是根據先前技術繪示用於以底座材料圍繞堆 疊電容器的底部的DRAM的堆疊電容器的剖面圖。 圖3是根據先前技術繪示具有配置在鄰近電容器 之間的支撐樑的堆疊電容器的剖面圖,其係用以避免 此電容器的第一電極的傾斜。 1333680 圖4是根據先前技術繪示穿過圖3中線A-A的剖 面圖。 圖5、6與7是根據先前技術繪示在支撐樑與堆 疊電容器的第一電極的製造期間圖4的剖面圖。 圖8是根據本發明實施例顯示B-B與C_C兩個穿 過半導體基底的頂端的方向,其係繪示穿過此方向形 成的堆疊電容器的剖面圖。 圖 9A、10A、11A、12A、13A、14A、15A、16A、 • 18A、19A、20A、21A與23A是根據本發明實施例 顯示沿著圖8中B_B方向製造堆疊電容器的剖面圖。 圖 9B、10B、11B、12B、13B、14B、15B、16B、 18B、19B、20B、21B與23B是根據本發明實施例顯 示沿著圖8中C_C方向製造堆疊電容器的剖面圖。 圖17是根據本發明實施例顯示在圖16A與16B 之後形成的堆疊電容器的第一電極的俯視 圖22是根據本發明實施例顯示在圖21A與21B 之後包括圍繞第一電極的環狀圓盤的支撐結構的俯 馨視圖。 圖24是根據本發明實施例顯示在再蝕刻圖22的 環狀圓盤之後包括配置在鄰近第一電極之間的支撐 樑的支撐結構的俯視圖。 圖25是根據本發明實施例顯示相同於圖23但沒 有圍繞第一電極的環狀圓盤的剖面圖。 圖 26A、27A、28A、29A、30A 與 31A 是根據本 發明另一實施例顯示沿著圖8中B-B方向製造堆疊 22 1333680 電容器的剖面圖,其係具有形成穿過具有不同蝕刻率 的模製層的開口。 圖 26B、27B、28B、29B、30B 與 31B 是根據本 發明另一實施例顯示沿著圖8中C-C方向製造堆疊 電容器的剖面圖,其係具有形成穿過具有不同蝕刻率 的模製層的開口。 圖32是顯示相同於圖31A但是具有在圖30A之 後蝕刻圍繞第一電極的環狀圓盤的剖面圖。 【圖式標記說明】 100 :動態隨機存取記憶體(dynamic random access memory, DRAM )胞 102 開關電晶體 104 儲存電容器 106 字元線 108 位元線 110 感測放大器 112 第一堆疊電容器 116、122 :第一電極 118、124 :導電插塞結構 120、202 :半導體基底 126 :支撐介電層 128 :電容器介電層 130 :第二電極 142、144 :堆疊電容器 146 :支撐樑 23 1333680 148 :犧牲介電材料層 150、152、154、156 :開口 204 :淺溝絕緣(shallow trench isolation,STI)結構 206 :第一開關電晶體 208 :第二開關電晶體 210 :汲極接面 212 :第一源極接面 214 :第二源極接面 φ 216:第一閘極介電層 218 :第一閘極結構 220 :第一閘極罩幕 222 :第二閘極介電層 224 :第二閘極結構 226 :第二閘極罩幕 228、246 :間隙壁 230 :第一導電插塞 232 :第一層間介電層(inter-level dielectric, ILD ) 藝 234 :第二層間介電層(inter-level dielectric,ILD ) 236 :第二層間介電層(inter-level dielectric, ILD ) 240 :第二導電插塞 242 :位元線 244 :位元線罩幕 252 :第四ILD層 254 :第五ILD層 256 :第一模製層 24 1333680 258 支撐材料層 260 第二模製層 262 光阻層 264 開口 265A、265B、265C、265D :第一電極材料 266 犧牲介電材料層 272 罩幕材料層 274 罩幕間隙壁 276 罩幕結構 278 接合部分 282 第一環狀圓盤 284 第二環狀圓盤 292 電容器介電層 294 第二電極 298 開口 302 第一模製層 304 第二模製層 306 第三模製層 308 光阻層 310 開口 25

Claims (1)

  1. ------=~|. 十、申請專利範困: 種電容器的製造方法,其包括: ^如八形成穿過材料層的開口,其中該材料層包括一支# 厂層,其係配置在該開口的底部; B.在該開口内形成一電容器之一第一電極;以及 搞网固在步驟B之後’圖案化該支撐材料層以在該第一電 極周圍形成支撐結構。 法2甘如^申凊專利範圍第1項所述之電容器的製造方 在’其中步驟C包括: 露出= ====到該第一電極的頂部’以便暴 電極的頂邓且暴露出該支撐材料層; 間隙壁該-罩幕材料形成罩幕 幕結構;以及支揮材料層的接合部上的有一罩 支標ίΪΪΐίΓ層的暴露部分以使包括接合部分的該 間。其中各個接合部分是位於相鄰電容器的該第一電極之 法,更H:專利範圍第2項所述之電容器的製造方 厚度===:;/2先。形_幕材料層,其 =申請專利範圍第2項所述之 法,其+該支撐結構包括圍 ,^的襄k方 各別圓盤。 Ά各第電極周圍的一 26 1333680 5.如申請專利範圍第4項所述之電容器的製造方 法,其中該各別圓盤是一環狀圓盤。 '6.如申請專利範圍第4項所述之電容器的製造方 法,更包括: 執行一蝕刻製程以蝕刻圍繞在第一電極周圍的該各別 圓盤以保留下一各別樑以作為該各個接合部分的該支撐結 構。 7. 如申請專利範圍第1項所述之電容器的製造方 法,其中該材料層包括圍繞在該開口並到該開口底部 的一底座材料層。 8. 如申請專利範圍第7項所述之電容器的製造方 法,其中該支撐結構是配置在該底座材料層與該第一 電極的頂部之間。 9. 如申請專利範圍第7項所述之電容器的製造方 法,更包括: 蝕刻除了該支撐結構的該材料層直到該底座材料 層; 在該第一電極的暴露表面上形成一電容器介電層;以 及 在該電容器介電層的暴露表面形成一第二電極。 10. 如申請專利範圍第7項所述之電容器的製造 方法,其中該支撐材料層與該底座材料層包括氮化 石夕。 11. 如申請專利範圍第1項所述之電容器的製造 方法,其中該支撐材料層包括氮化矽。 27 1333680 12. 如申請專利範圍第1項所述之電容器的製造 方法,其中步驟A包括: 形成穿過多數個模製層的該開口,其中該各個模製層 的蝕刻率是往該開口的底部逐漸增加。 13. 如申請專利範圍第1項所述之電容器的製造 方法,其中各開口是形成在一各別導電插塞之上,其 中該導電插塞是耦接至一各別開關電晶體的一接面。 14. 如申請專利範圍第13項所述之電容器的製造 • 方法,其中該電容器是形成在一 DRAM陣列中。 15. 如申請專利範圍第14項所述之電容器的製造 方法,其中該第一電極是各個電容器的一儲存節點。 16. —種電容器的陣列,其包括: 多數個堆疊電容器,其各別具有一第一電極;以及 多數個支撐結構,其包括圍繞在各第一電極的一各別 圓盤,且包括接合部分,其係位於相鄰電容器的該第一電 極之間。 17. 如申請專利範圍第16項所述之電容器的陣 •列,更包括: 一各別罩幕間隙壁,位於每個圓盤上,以及一各別罩 幕結構,其係配置在各接合部分上。 18. 如申請專利範圍第16項所述之電容器的陣 列,更包括: 一底座材料層,其係圍繞該第一電極周圍到該第一電 極的底部。 19. 如申請專利範圍第18項所述之電容器的陣 28 1333680 .列’其中該支撐結構是配置在該底座材料層與該第— 電極的頂部之間。 20. 如申請專利範圍第19項所述之電容器的陣 列’其中該底座材料層與該支撐結構包括氮化矽。 21. 如申請專利範圍第16項所述之電容器的陣 列,其中該支撐結構包括氮化矽。 22. 如申請專利範圍第π項所述之電容器的陣 列,其中圍繞各第一電極的該各別圓盤是一環狀圓 23.如申請專利範圍第16項所述之雷空哭从陆
    電極是各個電容器的 一 DRAM的一部分。 24項所述之電容器的陣 f容器的一儲存節點。 29
TW093119359A 2004-02-10 2004-06-30 Lean-free stacked capacitor and fabrication method thereof TWI333680B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040008770A KR100568733B1 (ko) 2004-02-10 2004-02-10 개선된 구조적 안정성을 갖는 캐패시터와 그 제조 방법 및이를 포함하는 반도체 장치와 그 제조 방법

Publications (2)

Publication Number Publication Date
TW200527585A TW200527585A (en) 2005-08-16
TWI333680B true TWI333680B (en) 2010-11-21

Family

ID=34806120

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093119359A TWI333680B (en) 2004-02-10 2004-06-30 Lean-free stacked capacitor and fabrication method thereof

Country Status (6)

Country Link
US (2) US7153740B2 (zh)
JP (1) JP4704014B2 (zh)
KR (1) KR100568733B1 (zh)
CN (1) CN100481393C (zh)
DE (1) DE102004053095B4 (zh)
TW (1) TWI333680B (zh)

Families Citing this family (67)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7067385B2 (en) * 2003-09-04 2006-06-27 Micron Technology, Inc. Support for vertically oriented capacitors during the formation of a semiconductor device
KR100553835B1 (ko) * 2004-01-26 2006-02-24 삼성전자주식회사 캐패시터 및 그 제조 방법
US7842948B2 (en) * 2004-02-27 2010-11-30 Nvidia Corporation Flip chip semiconductor die internal signal access system and method
KR100622284B1 (ko) * 2004-06-03 2006-09-14 삼성전자주식회사 커패시터의 하부 전극 형성 방법
US7387939B2 (en) 2004-07-19 2008-06-17 Micron Technology, Inc. Methods of forming semiconductor structures and capacitor devices
KR100629357B1 (ko) * 2004-11-29 2006-09-29 삼성전자주식회사 퓨즈 및 부하저항을 갖는 낸드 플래시메모리소자 형성방법
KR100587693B1 (ko) * 2004-11-30 2006-06-08 삼성전자주식회사 커패시터 하부 전극 형성 방법
US7557015B2 (en) 2005-03-18 2009-07-07 Micron Technology, Inc. Methods of forming pluralities of capacitors
US7544563B2 (en) * 2005-05-18 2009-06-09 Micron Technology, Inc. Methods of forming a plurality of capacitors
KR100712355B1 (ko) 2005-10-24 2007-05-02 동부일렉트로닉스 주식회사 반도체 소자의 캐패시터 및 그 제조 방법
EP2018660B1 (en) * 2006-05-02 2020-03-25 Murata Integrated Passive Solutions Electric device comprising an electrode with enhanced stability
KR100761361B1 (ko) * 2006-05-02 2007-09-27 주식회사 하이닉스반도체 반도체 소자 및 그 제조방법
TWI310214B (en) * 2006-06-07 2009-05-21 Promos Technologies Inc A capacitor structure of a semiconducotr memory and a method for preparing the same
KR100716641B1 (ko) * 2006-06-29 2007-05-09 주식회사 하이닉스반도체 비정질카본층을 이용한 실린더형 캐패시터 제조 방법
KR100799152B1 (ko) * 2006-10-02 2008-01-29 주식회사 하이닉스반도체 스토리지노드 쓰러짐을 방지한 실린더형 캐패시터의 제조방법
US7902081B2 (en) * 2006-10-11 2011-03-08 Micron Technology, Inc. Methods of etching polysilicon and methods of forming pluralities of capacitors
US20080111212A1 (en) * 2006-11-13 2008-05-15 Promos Technologies Inc. Capacitance structure of a semiconductor device and method for manufacturing the same
US7785962B2 (en) 2007-02-26 2010-08-31 Micron Technology, Inc. Methods of forming a plurality of capacitors
US7923373B2 (en) 2007-06-04 2011-04-12 Micron Technology, Inc. Pitch multiplication using self-assembling materials
KR100865709B1 (ko) * 2007-06-27 2008-10-29 주식회사 하이닉스반도체 원통형 전하저장전극을 구비하는 캐패시터 제조 방법
US7682924B2 (en) * 2007-08-13 2010-03-23 Micron Technology, Inc. Methods of forming a plurality of capacitors
KR100960467B1 (ko) * 2007-09-28 2010-05-28 주식회사 하이닉스반도체 반도체 소자 및 그 형성 방법
KR101262225B1 (ko) 2007-10-23 2013-05-15 삼성전자주식회사 반도체 소자 및 그 제조 방법
DE102007054077A1 (de) * 2007-11-13 2009-07-23 Qimonda Ag Verfahren zum Herstellen einer integrierten Schaltung und Anordnung mit einem Substrat
US7829410B2 (en) 2007-11-26 2010-11-09 Micron Technology, Inc. Methods of forming capacitors, and methods of forming DRAM arrays
JP2009141073A (ja) * 2007-12-05 2009-06-25 Elpida Memory Inc 半導体装置の製造方法及び半導体装置
US8388851B2 (en) 2008-01-08 2013-03-05 Micron Technology, Inc. Capacitor forming methods
JP2009164535A (ja) * 2008-01-10 2009-07-23 Elpida Memory Inc 半導体装置、及びその製造方法
TW200933878A (en) * 2008-01-21 2009-08-01 Ind Tech Res Inst Memory capacitor and manufacturing method thereof
US8274777B2 (en) 2008-04-08 2012-09-25 Micron Technology, Inc. High aspect ratio openings
TWI357132B (en) * 2008-04-09 2012-01-21 Ind Tech Res Inst Stack capacitor structure and manufacturing method
US7618874B1 (en) * 2008-05-02 2009-11-17 Micron Technology, Inc. Methods of forming capacitors
US7696056B2 (en) 2008-05-02 2010-04-13 Micron Technology, Inc. Methods of forming capacitors
KR101432619B1 (ko) * 2008-07-07 2014-08-21 삼성전자주식회사 반도체 장치 및 그 제조 방법
US7759193B2 (en) 2008-07-09 2010-07-20 Micron Technology, Inc. Methods of forming a plurality of capacitors
JP2010165742A (ja) * 2009-01-13 2010-07-29 Elpida Memory Inc 半導体装置および半導体装置の製造方法
KR20100090974A (ko) * 2009-02-09 2010-08-18 삼성전자주식회사 반도체 소자의 형성 방법
KR101610826B1 (ko) * 2009-03-18 2016-04-11 삼성전자주식회사 커패시터를 갖는 반도체 장치의 형성방법
JP2010245374A (ja) * 2009-04-08 2010-10-28 Elpida Memory Inc 半導体装置及びその製造方法
US8518788B2 (en) 2010-08-11 2013-08-27 Micron Technology, Inc. Methods of forming a plurality of capacitors
KR101780050B1 (ko) * 2011-02-28 2017-09-20 삼성전자주식회사 반도체 기억 소자 및 반도체 기억 소자의 형성 방법
KR101728320B1 (ko) * 2011-06-30 2017-04-20 삼성전자 주식회사 반도체 소자의 제조 방법
US9965850B2 (en) * 2012-07-05 2018-05-08 Bernard Fryshman Object image recognition and instant active response with enhanced application and utility
US9076680B2 (en) 2011-10-18 2015-07-07 Micron Technology, Inc. Integrated circuitry, methods of forming capacitors, and methods of forming integrated circuitry comprising an array of capacitors and circuitry peripheral to the array
KR101867958B1 (ko) * 2011-10-31 2018-06-18 삼성전자주식회사 반도체 기억 소자 및 반도체 기억 소자의 형성 방법
US8946043B2 (en) 2011-12-21 2015-02-03 Micron Technology, Inc. Methods of forming capacitors
US8890164B1 (en) * 2012-03-09 2014-11-18 Xilinx, Inc. Apparatus and method for reducing plasma-induced damage in pMOSFETS
KR101901787B1 (ko) 2012-03-23 2018-09-28 삼성전자주식회사 반도체 기억 소자 및 반도체 기억 소자의 형성 방법
US10521896B2 (en) * 2012-07-05 2019-12-31 Bernard Fryshman Object image recognition and instant active response with enhanced application and utility
US8652926B1 (en) 2012-07-26 2014-02-18 Micron Technology, Inc. Methods of forming capacitors
CN103633015B (zh) * 2012-08-23 2016-05-11 中芯国际集成电路制造(上海)有限公司 一种半导体器件的制造方法
KR101934421B1 (ko) 2012-11-13 2019-01-03 삼성전자 주식회사 반도체 소자 및 이의 제조 방법
KR102008319B1 (ko) * 2012-11-30 2019-08-07 삼성전자주식회사 반도체 소자의 형성 방법
KR102071528B1 (ko) 2013-08-12 2020-03-02 삼성전자주식회사 일체형의 지지대를 구비한 반도체 소자
WO2015117222A1 (en) * 2014-02-05 2015-08-13 Conversant Intellectual Property Management Inc. A dram memory device with manufacturable capacitor
KR20180065425A (ko) 2016-12-07 2018-06-18 삼성전자주식회사 반도체 소자
KR102617422B1 (ko) * 2016-12-19 2023-12-21 삼성전자주식회사 반도체 장치
KR102664275B1 (ko) * 2019-03-29 2024-05-09 에스케이하이닉스 주식회사 반도체장치 및 그 제조 방법
KR20210052094A (ko) 2019-10-31 2021-05-10 삼성전자주식회사 집적 회로 반도체 소자
US20210209352A1 (en) * 2019-12-26 2021-07-08 Bernard Fryshman Insect and other small object image recognition and instant active response with enhanced application and utility
CN113410179A (zh) 2020-03-16 2021-09-17 长鑫存储技术有限公司 半导体结构的形成方法及半导体结构
EP4002504A4 (en) * 2020-05-12 2023-03-01 Changxin Memory Technologies, Inc. METHOD OF FORMING A CAPACITOR OPENING AND METHOD OF FORMING A STORAGE CAPACITOR
US11145659B1 (en) 2020-05-18 2021-10-12 Nanya Technology Corporation Semiconductor structure and method of forming the same
US11264389B2 (en) * 2020-06-03 2022-03-01 Nanya Technology Corporation Stack capacitor structure and method for forming the same
KR20220019197A (ko) 2020-08-07 2022-02-16 삼성전자주식회사 반도체 소자 및 그 제조방법
KR20220130242A (ko) * 2021-07-16 2022-09-26 창신 메모리 테크놀로지즈 아이엔씨 반도체 구조 및 그 제조 방법
CN115701209A (zh) * 2021-07-16 2023-02-07 长鑫存储技术有限公司 半导体结构的制作方法及半导体结构

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5811848A (en) * 1996-08-16 1998-09-22 United Microelectronics Corporation Capacitor structure for a semiconductor memory device
US6667502B1 (en) * 1999-08-31 2003-12-23 Micron Technology, Inc. Structurally-stabilized capacitors and method of making of same
KR100311050B1 (ko) * 1999-12-14 2001-11-05 윤종용 커패시터의 전극 제조 방법
JP4060572B2 (ja) 2001-11-06 2008-03-12 株式会社東芝 半導体記憶装置及びその製造方法
KR100449030B1 (ko) 2002-01-24 2004-09-16 삼성전자주식회사 스택형 캐패시터 및 그의 제조방법
JP2003234419A (ja) * 2002-02-08 2003-08-22 Mitsubishi Electric Corp 半導体装置の製造方法およびその方法により製造された半導体装置
JP4047631B2 (ja) 2002-05-28 2008-02-13 エルピーダメモリ株式会社 王冠構造のキャパシタを有する半導体集積回路装置およびその製造方法
US6784479B2 (en) * 2002-06-05 2004-08-31 Samsung Electronics Co., Ltd. Multi-layer integrated circuit capacitor electrodes
KR100538098B1 (ko) * 2003-08-18 2005-12-21 삼성전자주식회사 개선된 구조적 안정성 및 향상된 캐패시턴스를 갖는캐패시터를 포함하는 반도체 장치 및 그 제조 방법
US7067385B2 (en) * 2003-09-04 2006-06-27 Micron Technology, Inc. Support for vertically oriented capacitors during the formation of a semiconductor device

Also Published As

Publication number Publication date
JP2005229097A (ja) 2005-08-25
CN100481393C (zh) 2009-04-22
DE102004053095A1 (de) 2005-08-25
US7153740B2 (en) 2006-12-26
TW200527585A (en) 2005-08-16
CN1655339A (zh) 2005-08-17
DE102004053095B4 (de) 2010-06-10
KR20050080670A (ko) 2005-08-17
US20050176210A1 (en) 2005-08-11
US20060211178A1 (en) 2006-09-21
JP4704014B2 (ja) 2011-06-15
KR100568733B1 (ko) 2006-04-07

Similar Documents

Publication Publication Date Title
TWI333680B (en) Lean-free stacked capacitor and fabrication method thereof
JP2826036B2 (ja) 均一かつ反復可能な導電性コンテナ構造体またはdramコンテナ記憶キャパシタを製造する方法
US6426526B1 (en) Single sided buried strap
US8507980B2 (en) Semiconductor devices having bit line interconnections with increased width and reduced distance from corresponding bit line contacts and methods of fabricating such devices
US9728540B2 (en) Semiconductor device for reducing coupling capacitance
US7670909B2 (en) Method for fabricating semiconductor device with vertical channel transistor
US20090315143A1 (en) Methods of Forming Integrated Circuit Devices Including Insulating Support Layers and Related Structures
US20050070094A1 (en) Semiconductor device having multilayer interconnection structure and manufacturing method thereof
US20060124979A1 (en) Dram memory cell and method of manufacturing the same
US7078292B2 (en) Storage node contact forming method and structure for use in semiconductor memory
JP4964407B2 (ja) 半導体装置及びその製造方法
US7247537B2 (en) Semiconductor device including an improved capacitor and method for manufacturing the same
US20060199332A1 (en) Method of forming storage node of capacitor in semiconductor memory, and structure therefor
US20220384449A1 (en) Semiconductor memory device and method of fabricating the same
JP2004040095A (ja) Dramセルおよびその形成方法
JPH06188381A (ja) Dramセルのキャパシタおよびその製造方法
US6884676B2 (en) Vertical 8F2 cell dram with active area self-aligned to bit line
KR20000023521A (ko) 비트라인-스터드당 네개의 노드들 및 2 토폴로지 레벨들을갖는 6 ¼ f×f 디램 셀
TWI843223B (zh) 去耦電容結構和包括其的半導體裝置
JP3594213B2 (ja) 接続部を形成する方法および半導体チップ
US20060027852A1 (en) Bitline of semiconductor device having stud type capping layer and method for fabricating the same
US6680502B2 (en) Buried digit spacer separated capacitor array
JPH077088A (ja) 半導体装置のキャパシタおよびその製造方法
US20030114007A1 (en) Semiconductor memory device having COB structure and method of fabricating the same
US20240298438A1 (en) Semiconductor device

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees