TWI265581B - Semiconductor device and method for fabricating the same - Google Patents

Semiconductor device and method for fabricating the same Download PDF

Info

Publication number
TWI265581B
TWI265581B TW093129046A TW93129046A TWI265581B TW I265581 B TWI265581 B TW I265581B TW 093129046 A TW093129046 A TW 093129046A TW 93129046 A TW93129046 A TW 93129046A TW I265581 B TWI265581 B TW I265581B
Authority
TW
Taiwan
Prior art keywords
insulating film
metal pattern
metal
semiconductor device
wiring
Prior art date
Application number
TW093129046A
Other languages
English (en)
Other versions
TW200512857A (en
Inventor
Shin Hashimoto
Tadaaki Mimura
Original Assignee
Matsushita Electric Ind Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Ind Co Ltd filed Critical Matsushita Electric Ind Co Ltd
Publication of TW200512857A publication Critical patent/TW200512857A/zh
Application granted granted Critical
Publication of TWI265581B publication Critical patent/TWI265581B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/28Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
    • H01L21/283Deposition of conductive or insulating materials for electrodes conducting electric current
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • H01L2224/05096Uniform arrangement, i.e. array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05556Shape in side view
    • H01L2224/05558Shape in side view conformal layer on a patterned surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5226Via connections in a multilevel interconnection structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01045Rhodium [Rh]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

1265581 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種具有在半導體元件上形成襯墊的 POE(Pad on element)型探針襯墊(probe pad)的半導體裳 置,特別關於半導體裝置中的電極襯墊部分的連接結構。 【先前技術】 以下,參照圖12及圖13對已知的半導體裝置中的電極襯 墊部分的結構進行說明。 圖12為表示已知的半導體裝置中的電極襯墊部分的結構 的主要部分的剖面圖;圖13為圖12所示的χίπ-χιπ線中的 平面圖。 如圖12所示’在半導體基板1上所規定的區域中形成第1 佈線層2。在半導體基板1上、和第1佈線層2上所規定的區 域中形成第1層間絕緣膜3。在位於第1層間絕緣膜3中的第i 佈線層2上的區域中,如圖13所示,形成多個第j接觸孔“, 在第1接觸孔3a的内部、和位於第}佈線層2上的第i層間絕 緣膜3上,形成第2佈線層4。在第丨層間絕緣膜3上、和第2 佈線層4上所規定的區域中形成第2層間絕緣膜5。在位於第 2層間絕緣膜5中的第2佈線層4上的區域中,如圖13所示, 形成多個第2接觸孔5a。 並且,在第2接觸孔5a的内部、和第2佈線層4上所規定的 區域中,形成第3佈線層6。第3佈線層6作為襯墊電極發揮 作用。在第3佈線層6上所規定的區域、和第2層間絕緣膜5 上形成保護膜7。在位於保護臈7中的第3佈線層6上的區域 96266-950217.doc 1265581 中形成具有所希望的開孔面積的襯墊開孔部分7a。另外, 無圖示的接合線與襯墊開孔部分7a連接,利用該接合線與 外部電路進行信號的輸入、輸出。 由於在具有這樣的結構的接合襯墊部分中,層間絕緣膜 介於第1佈線層2上、和第2佈線層4上的各個所規定的區 域’因此能夠使形成作為電極襯墊作用的第3佈線層6的位 置較高。並且,能夠使第3佈線層6的上面、和保護膜7的上 面的段差hi較小,也就是說,能夠形成較淺的構成接合襯 塾部分中的凹部的襯墊開孔部分7a。如果形成較淺的襯墊 開孔部分7a的話,則能夠有效地減少在保護膜7發生裂痕的 現象,能夠提高半導體裝置的可靠性。 如上前述,在已知的半導體裝置中的接合襯墊部分的結 構中,利用在第2佈線層4、和第3佈線層ό之間設置第2層間 絕緣層5,來使接合襯墊部分中的襯墊開孔部分乃較淺。以 此方法’減少可能在保護膜7產生的裂痕。 《專利文獻1》曰本特開平5_343466號公報 但疋’在已知的半導體裝置中的接合襯墊部分的結構 中,在楝測或者接合時,施加在電極襯墊的負荷所產生的 應力,使在電極襯墊的下部形成的絕緣膜產生裂痕。象這 樣產生裂痕,是因為電極襯墊下部的絕緣膜強度較小,施 加在電極概塾的負荷所產生的應力不能被電極襯墊下部的 絕緣膜吸收的緣故。並且,如果產生的裂痕到達了下層的 絕緣膜的話,則會使下層的半導體元件發生破損。 具體地說’如圖14所示,如果探測針14a與作為電極襯墊 96266-950217.doc 1265581 作用的第3佈線層6接觸時,也就是說,如果探測針14a的前 端因適當的針壓而被壓在電極襯墊上時,則探測針滑向 水平方向14b,同時,探測針14a的前端陷入電極襯墊。因 此’能夠在探測針14a、與電極襯墊之間獲得較低的接觸電 阻。此時,雖然來自探測針14a的應力,被構成電極襯墊的 巫屬的塑性變形吸收,但是由於探測針14a與電極襯墊多次 接觸,電極襯墊漸漸變薄,當探測針14a的前端到達電極襯 墊的底面附近時,則來自探測針!4a的應力施加在電極襯墊 的底層結構,產生裂痕14c。所以,漏洩的電流沿著產生的 裂痕14c流動,因此發生設置在電極襯墊下的電路的動作不 良。 【發明内容】 如前述問題所鑑,本發明的目的,係提供一種具有防止 在接合襯墊部分中產生裂痕的結構的半導體裝置及其製造 方法。 ^ & 為了解決前述課題,本發明的第丨半導體裝置的特徵在 於,包含·形成在半導體基板上的第丨絕緣膜、形成在第工 絕緣膜上㈣1金屬㈣、形成在第1金屬圖案上的第2絕緣 膜、形成在第2絕緣膜上的第2金屬圖案、以及形成在第2 絕緣射且連接第1金屬圖案和第2金屬㈣的第3金屬圖 案。第3金屬圖案,為一個連續的結構體。構成第3金屬圖 案的金屬結晶方向主軸,與半導體基板的主面平行。 根據^發明的第1半導體裝置,由於在第2金屬圖案的下 層形成第3金屬圖案’因此第2金屬圖案的底層結構具有很 96266-950217.doc 1265581 好的強度。特別是,能夠使與方向軸正交的由探測產生的 應力、或者接合時的應力分散.因此,能夠抑制在第2金屬 圖案的下層產生裂痕的現象。 在本發明的第1半導體裝置中,構成第3金屬圖案的金屬 結晶方向絲的方位分佈,在與半導體基板的主面平行的 面内幾乎一樣較佳。 以此方法,能夠利用第3金屬圖案使從各個方向的由探測 產生的應力、或者接合時的應力分散。所以,能夠更進一 v地抑制在第2金屬圖案的下層產生裂痕的現象。 在本發明的第丨半導體裝置中,構成第3金屬圖案的金 屬,為體心立方晶體;構成第3金屬圖案的金屬結晶方向主 轴,為[11 〇 ]轴較佳。 曰在具2體心立方結構的金屬薄膜中,[110]軸方向為很多 曰曰體朝著的方向,冑男應力最強,能夠使由探測產生的應 力、或者接合時的應力分散。因此,能夠更進一步地抑制 在第2金屬圖案的下層產生裂痕的現象。 在本發明的第1半導體裝置中,構成第3金屬圖案的金 屬’為嫣較佳。 ,在本發明的第1半導體裝置中,第3金屬圖案的空間對稱 (•生在與半導體基板的主面平行的面内,為3次旋 較佳。 Μ此方法,能夠利用第3金屬圖案使從各個方向的由探測 產生的應力、或者接合時的應力分散。所以,能夠更進一 步地抑制在第2金屬圖案的下層產生裂痕的現象。 96266-9502l7.doc 1265581 於為^決前述課題’本發明的第2半導體裝置的特徵在 絕緣臈上的m半導體基板上的第1絕緣膜、形成在第1 膜、形成1第二圖案、形成在第1金屬圖案上的第2絕緣 絕緣膜中且連接巴緣膜上的第2金屬圖案、以及形成在第2 荦八弟1金屬圖案和第2金屬圖案的第3金屬圖 案。弟3金屬圖案,為一個連續的結構體。 根據本發明的第 層形成第3金屬圖安Γ 由於在第2金屬圖案的下 好的強产 固水,因此第2金屬圖案的底層結構具有很 mm 4^2 ^ 例如,能夠利用第3金屬圖案使探測時由 女、、’十^產生的應力、或者接合時的應力分散。所以, 月匕、° ρ制在第2金屬圖案的下層產生裂痕的現象。 於為::決前述課題,本發明的第3半導體裝置的特徵在
J ^ ^ 形成在半導體基板上的第1絕緣膜、形成在第J :、象膜上的第1金屬圖案、形成在第1金屬圖案上的第2絕緣 r綾在弟2絕緣膜上的第2金屬圖案、以及形成在第2 :且連接第1金屬圖案和第2金屬圖案的第3金屬圖 、一第3至屬圖案的空間對稱性,在與半導體基板的主面平 行的面内,為3次旋轉對稱性。 根據本發明的第3半導體裝置,由於在第2金屬圖案的下 層形成弟3金屬圖案,因此第2金屬圖案的底層結構具有报 :的強度。所以,例如,能夠利用第3金屬圖案使探測時由 2測針的針壓產生的應力、或者接合時的應力分散。所以, 月b夠抑制在第2金屬圖案的下層產生裂痕的現象。 為了解決前述課題,本發明的第4半導體裝置的特徵在 96266-9502l7.doc 1265581 於,包含:形成在半導體基板上的第丨絕緣膜、形成在第丨·' 絕緣膜上的第1金屬圖案、形成在第i金屬圖案上的第2絕緣 膜、形成在第2絕緣膜上的第2金屬圖案、以及形成在第2 絕緣膜中且連接第丨金屬圖案和第2金屬圖案的第3金屬圖 案。第3金屬圖案,具有蜂窩狀結構。 根據本發明的第4半導體裝置,由於在第2金屬圖案的下 層形成第3金屬圖案’因此第2金屬圖案的底層結構具有很 好的強度。所以’例如,能夠利用第3金屬圖案使探測時由 探測針的針壓產生的應力、或者接合時的應力分散。所以,魯 能夠抑制在第2金屬圖案的下層產生裂痕的現象。 在j發明的第2、第3或者第4半導體裝置中,還包含:形 成在第1金屬圖案的下方、中間夾著第1絕緣膜與第ι金屬圖 案絕緣的第1佈線。第i金屬圖案和第i佈線之間的電位不同 在本發明所涉及的第2、第3或者第4半導體裝置中,還勺 ^形成在第1金屬圖案的下方、中間夾著㈣邑緣膜^ 金屬圖案電氣地連接的第2佈線。第i金屬圖案和第 精著形成在第1絕緣臈中的導通孔(Wa)連接在—起、 在本發明的第2、第3或者第4半導體裝置中,幻 案的面積,大於第2金屬圖案的面積較佳。 θ ^本發明的第2、第3或者轉導體裝置中,在半導體基 龍域中的、從平面佈置來看與形成第 域重㈣區域上,形成半導體元件較佳。 3案㈣ 以此方法彻在叫㈣心的較大面積的 96266-950217.doc -10- 1265581 第2金屬圖案的下方形成半導體元件,因此能夠在對半導體. 儿件不進行小型化等的情況下,使用已知的步驟大幅度地_ 縮小半導體晶片的面積。 在本發明的第2、第3或者第4半導體裝置中,從平面佈置 來看第3金屬圖案在形成第2金屬圖案的區域中佔有50%以 上的比例較佳。 以此方法’由於第2金屬圖案的底層結構變得更強,因此 能夠更進一步地防止裂痕的產生。
在本發明的第2、第3或者第4半導體裝置中,構成第1金 屬圖案的金屬,為鋁或者銅較佳。 在本發明的第2、第3或者第4半導體裝置中,構成第2金 屬圖案的金屬,為鋁或者銅較佳。 在本發明的第2、帛3或者第4半導體裝置中,構成第3金 屬圖案的金屬,為鎢或者銅較佳。 並且,為了解決前述課題,本發明的第丨半導體裝置的 造方法㈣徵,係包含:在半導體基板上形成第ι絕緣膜 ,驟在帛U巴緣膜上形成第i金屬層的步驟;藉著將第 金屬―層圖案化來形成第1佈線和第^襯墊的步驟;在第i佈, 和弟1襯塾上形成第2絕緣膜的步驟;在第2絕緣膜中同時: :到達第i佈線的孔狀第!開孔部分、和到達第】襯墊的溝) :2:1孔部匕的步驟;將金屬埋入第1開孔部分形成與第 線連接的苐1導通孔’同時 卜 ^將至屬埋入第2開孔部分: 形成與第1襯墊連接的網妝1 笛μ s V通孔的步驟;在第2絕緣膜 叫通孔及網狀導通孔上形成㈣屬層的步驟;以幻 96266-950217.doc 1265581 著將第2金屬層圖案化來形成與第1導通孔連接的第2佈· 線、和與網狀導通孔連接的第2襯墊的步驟。網狀導通孔為· 一個連續的結構體。 根據本發明的第1半導體裝置的製造方法,由於在第2襯 墊的下層形成網狀導通孔,因此第2襯墊的底層結構具有很 好的強度。所以,例如,能夠利用網狀導通孔使探測時由 铋测針的針壓產生的應力、或者接合時的應力分散。因此, 旎夠抑制在第2襯墊的下層產生裂痕的現象。並且,能夠在 不需追加新的步驟的情況下同時形成第丨開孔部分和第2開馨 孔。卩刀。並且,能夠在不需追加新的步驟的情況下同時形 成第1導通孔和網狀導通孔。 亚且,為了解決前述課題,本發明的第2半導體裝置的製 造方法的特徵,係包含:在半導體基板上形成第丨絕緣膜的. 步驟;在第1絕緣膜上形成第丨金屬層的步驟;藉著將第1 至屬層圖案化來形成第1佈線和第1襯墊的步驟;在第1佈線 矛第1襯墊上形成第2絕緣膜的步驟;在第2絕緣膜中形成到 達第1佈、線的孔狀第!開孔部分、和到達第i襯墊的溝狀第2 ♦ 開孔部分的步驟;用同一個步驟,將金屬埋入第丨開孔部分 來形成與第1佈線連接的第丨導通孔,同時,將金屬埋入第2 開孔部分來形成與第丨襯墊連接的網狀導通孔的步驟;在第 2絕緣膜、第}導通孔及網狀導通孔上形成第2金屬層的步 Ί及藉著將第2金屬層目案化來形成與p導通孔連接 =第2佈線、和與網狀導通孔連接的第2襯墊的步騾。網狀 導通孔的空間對稱性,在與半導體基板的主面平行的面 96266-950217.do< -12- 1265581 内,為3次旋轉對稱性。 ·
根據本發明的第2半導體裝置的製造方法,由於在第2襯. 墊的下層形成網狀導通孔,因此第2襯墊的底層結構具有很 好的強度。所以,例#,能夠利用網狀導通孔使探測時從 各個二向的由探測針的針壓產生的應力、或者接合時的應 力分散。因此,能夠抑制在第2襯墊的下層產生裂痕的現 象。並且,能夠在不需追加新的步驟的情況下同時形成第i 開孔部分和第2開孔部分。並且,能夠在不需追加新的步驟 的情況下同時形成第1導通孔和網狀導通孔。 H 亚且,為了解決前述課題,本發明的第3半導體裝置的製 造方法㈣徵’係包含:在半導體基板上形成第丨絕緣商 v驟,在第1 %緣膜上形成第丨金屬層的步驟;藉著將第1 金屬層圖案化來形成第丨佈線和第丨襯墊的步驟;在第1佈線· 和=1襯墊上形成第2絕緣膜的步,驟;在第2絕緣膜中形成到 達第1佈、線的孔狀第W孔部分、和到達第i概塾的溝狀第2 - 開孔部分的步驟;用同—個步驟,將金屬埋人第㈣孔部分 來形成與第1佈線連接的第1導通孔,同時,將金屬埋入第2 · 開刀孔4刀纟形成與第m墊連帛的網狀導通孔的步驟;在第 2絕緣膜、第1導通孔及網狀導通孔上形成第2金屬層的步 驟丄以及藉著將第2金屬層圖案化來形成與第i導通孔連接 的第2佈線、和與網狀導通孔連接的第2襯墊的步驟。網狀 導通孔具有蜂窩狀結構。 =據本發明的第3半導體震置的製造方法,由於在第2襯 、下層形成網狀導通孔,因此第2襯墊的底層結構具有很 96266-950217.doc -13 - 1265581 好的強度。所以,例如,能夠利用網狀導通孔使探測時從、 各個方向的由探測針的針壓產生的應力、或者接合時的應· 力分散。所以,能夠抑制在第2襯墊的下層產生裂痕的現 象並且此夠在不茜追加新的步驟的情況下同時形成第1 開孔部分和第2開孔部分。並且,㉟夠在$需追加新的步驟 的情況下同時形成第1導通孔和網狀導通孔。 在本發明的第1、第2或者第3半導體裝置的製造方法中, 第3佈線形成在第丨襯墊的下方、中間夾著第1絕緣膜與第1 概塾電氣絕緣。第1襯塾和第3佈線之間的電位不同較佳。1 外在本發明的第卜第2或者第3半導體裝置的製造方法中, 弟4佈線形成在第1襯塾的下方、中間夾著第1絕緣膜與第1 襯墊電氣地連接。第!襯塾和第4佈線,利用形成在&絕緣 膜中的第2導通孔電氣地連接在一起較佳。 #在本务明的第卜第2或者第3半導體裝置的製造方法中, 弟1襯墊,以該面積大於第2襯墊的面積的形式形成較佳。 "在本發明的第卜第2或者第3半導體裝置的製造方法中, 々平面佈置來看’網狀導通孔在形成第2襯墊的區域中佔有 50%以上的比例較佳。 在,發明的第卜第2或者第3半導體裝置的製造方法中, 構成第1金屬層的金屬,為鋁或者銅較佳。 在,發明的第i、第2或者第3半導體裝置的製造方法中, 才成第2金屬層的金屬,為紹或者銅較佳。 ”在本發明的第卜第2或者第3半導體裴置的製造方法中, '、孔和網狀導通孔,由鎢或者銅構成較佳。 96266-950217.doc -14- 1265581 (發明的效果) & 根據本發明的半導體裝置,由於在第2金屬圖案的下層形, 成第3金屬圖案(網狀導通孔),因此第2金屬圖案的底層結構 具有很好的強度。所以,例如,能夠藉著第3金屬圖案(網 狀導通孔)使探測時由探測針的針壓產生的應力、或者接合 時的應力分散。所以,能夠抑制在第2金屬圖案的下層產生 裂痕的現象。 根據本發明的半導體裝置的製造方法,由於在第2襯墊的 下層形成網狀導通孔,因此第2襯墊的底層結構具有很好的 ® 強度。所以,例如,能夠藉著網狀導通孔使探測時由探測 針的針壓產生的應力、或者接合時的應力分散。所以,能 夠抑制在第2襯墊的下層產生裂痕的現象。並且,由於能夠 同時形成第1開孔部分和第2開孔部分,且同時形成第1導通, 孔和網狀導通孔,因此能夠在不需追加新的步驟的情況下 形成第1導通孔,且形成由連續的結構體構成的網狀導通 孔。 【實施方式】 ® 以下’參照附圖對本發明的一實施例進行說明。 首先,參知圖1〜圖4對本發g月的一實施例的半導體裝置 的結構進行說明。 圖1為表示本發明的一實施例的半導體裝置的結構的剖 面圖。 如圖1所示,在矽基板101的表層部分形成擴散層1〇2。在 矽基板101上的被元件隔離絕緣膜103區劃的元件形成區域 96266-950217.do« 1265581 上,依次形成閘極絕緣膜1〇4、和閘極電極105,在閘極絕 緣膜104及閘極電極1 〇5的側面形成側壁丨〇6。在矽基板j 〇工 上,形成覆蓋閘極絕緣膜104、閘極電極105及側壁1〇6的第 1層間絕緣膜107。在第1層間絕緣膜107中形成電氣地連接 擴散層102和後述的第1佈線109的第1導通孔1〇8。 並且,如圖1所示,在第1層間絕緣膜1〇7上形成第1佈線 109,還形成覆蓋第i佈線1〇9的第2層間絕緣膜11〇。在第2 層間絕緣膜110中,形成電氣地連接第!佈線109和後述的第 2佈線112的第2導通孔111。 並且,如圖1所示,在第2層間絕緣膜11〇上形成第2佈線 112 ’還形成覆蓋第2佈線112的第3層間絕緣膜113。在第3 層間絕緣膜113中,形成電氣地連接第2佈線112和後述的第 3佈線115或者第1襯墊116的第3導通孔114。 並且’如圖1所示,在第3層間絕緣膜113上形成第3佈線 115和第1襯墊116,還形成覆蓋第3佈線U5和第1襯墊116的 第4層間絕緣膜117。在第4層間絕緣膜117中,形成電氣地 連接第3佈線115和後述的第4佈線120的第4導通孔118,同 時’形成電氣地連接第丨襯墊116和後述的第2襯墊12ι的網 狀導通孔119。 並且’如圖1所示,在第4層間絕緣膜117上,形成與第4 導通孔118電氣連接的第4佈線丨2〇的同時,形成與網狀導通 孔119電氣連接的第2襯墊12卜在第4層間絕緣膜117上,形 成覆蓋第4佈線120和第2襯墊121的保護膜122,在保護膜 122中形成到達第2襯墊121的襯墊開孔部分122a。 96266-950217.doc -16- 1265581 另外,在本實施例中,雖然第i襯墊U6藉著第3導通孔114 , 與第2佈線112連接,且與下層的半導體元件導通,但是也· 可以使第1襯墊116和第3佈線11 5直接連接,也可以使第2襯 墊121和第4佈線120直接連接。 這裡,第1導通孔108、第2導通孔111、第3導通孔114、 第4導通孔Π8、及網狀導通孔119 ,由鎢構成。並且,第1 佈線109、第2佈線112、第3佈線115、第4佈線120、第1襯 墊116、及第2襯墊121,由鋁構成。 以下’對圖1所示的網狀導通孔119進行具體地說明。 丨 首先,參照圖2對圖1所示的網狀導通孔丨丨9的結構進行具 體地說明。圖2為圖1所示的Π_Π線中的平面圖,表示網狀 導通孔11 9的結構。 如圖2所示,網狀導通孔U9,為在第4絕緣膜117中形成 溝狀開孔邛分之後,再藉著將鎢埋入該溝狀開孔部分形成 的一個連續的結構體。具體地說,網狀導通孔119,如圖2 所不,具有蜂窩狀結構,也就是,具有沒有間斷地將鎢填 入蜂巢的結構。由於網狀導通孔119具有這樣的結構,因此 接合襯墊部分能夠對探測或者接合時施加在第2襯墊ΐ2ι的 負何保持較好的強度,故,能夠防止接合襯墊部分中的裂 痕的產生。所以,即使在第丨襯墊U6的下層形成具有與第3 佈線115和第i襯墊! 16的電位不同的電位的第2佈線^ η,也 不g產生遺漏電、流。因此,即使在位於第^襯墊⑴的下層 的區域形成半導體元件等,也能夠正常地動作。 ㈢ 並且’以第1襯墊116大於第2襯⑸21的形式形成第i襯墊 96266-950217.doc •17· 1265581
116、和第2襯墊121較佳。也就是說,藉著以第1襯墊116上、 面的面積大於第2襯墊121上面的面積的形式形成第1襯墊 · 116、和第2襯墊121,能夠更進一步地獲得防止產生裂痕的 效果。這是因為當第2襯墊121和第1襯墊116的邊緣平齊 時,甚至於第2佈線112的邊緣也平齊時,第2襯墊121的底 層結構的強度對於由施加在第2襯墊121的負荷所產生的應 力變弱,藉著使第1襯墊11 6上面的面積形成得大於第2襯墊 121上面的面積,能夠防止第2襯墊12ι的底層結構的強度變 其次’參照圖3及圖4對存在於圖1所示的第丨襯墊116、和 第2襯墊121之間的第4層間絕緣膜ι17的導通孔的面積率和 裂痕產生率的關係進行說明。 圖3為導通孔的面積率和裂痕產生率的關係圖,圖4(&)〜 圖4(c)為表示導通孔的結構例的平面圖。 在圖3中,圖形3a表示在形成與第4層間絕緣膜U7a平行 叹置的多個線形導通孔丨19&的情況下,使探測針從進入方 向4A對著導通孔U9a垂直移動時的關係,如圖叫所示。 並且’圖㈣表示在形成與第4層間絕緣膜⑽平行設置的 ::線形導通孔119b的情況下’使探測針從進入方向4續 者導通孔⑽平行移動時的關係,如®4(b)所示。並且,圖 ㈣表示在形成具有本實施例的蜂窩狀 119的情況下走 』狀¥通孔 4(c)所示。使^則針攸進入方向4A移動時的關係,如圖 在圖形3a所示的情況下 即使讓導通孔119a在第工襯墊 96266-950217.doc -18- 1265581 116上面的面積中佔有的面積率增大,實際上也不能使裂痕、 產生率為0%。而在圖形3b所示的情況下,藉著讓導通孔119b . 佔第1襯墊116上面的面積的40%,且在圖形3c所示的情況 下,藉著讓網狀導通孔119佔第1襯墊116上面的面積的 48%,很明顯,能夠使裂痕產生率為0%。另外,在這裡, 將第1襯墊116用為比較對象進行了說明,但從如圖1所示的 結構也明確表示,將第2襯墊121用為比較對象時也一樣。 以此方法,圖3所示的結果表明:可以認為如果使前述的 導通孔的面積率增大,則使第2襯墊121的底層結構的強度 · 增強,故使裂痕產生率降低。並且,很明顯,由於如圖4(a) 所示,當導通孔119a和探測針的進入方向4A正交時裂痕產 生率較高,如圖4(b)所示,當導通孔119b和探測針的進入方 向4A平行時裂痕產生率較低,因此在圖4(a)及圖4(b)的情況 -下,裂痕產生率存在各向異性(anisotropy)。 這樣的裂痕產生率的各向異性,在使用利用CVD法充填 鎢(W)形成導通孔的情況下,更加顯著。是因為當採用體心 立方晶體(bcc)結構的鎢時,為該鎢的結晶方向軸的[11〇]軸 存在於和石夕基板1 〇 1的主面平行的面内,且與導通孔119a及 導通孔119b的長度方向正交之故,以後將用圖9(a)進行說 明。也就是說,發現:鎢沿著為結晶方向軸的[11〇]軸呈纖 維狀成長,雖然對和纖維狀成長的方向([11〇]軸)正交的剪 應力(shearing stress)較強,但由於對和纖維狀成長的方向 ([110]軸)平行的剪應力較弱,因此如上前述,在裂痕產生 率發生各向異性(裂痕產生率因方向不同而不同)。 96266-950217.doc -19- 1265581 因此,為了解決在裂痕產生率發生各向異性,發現:將 構成的一個連續的結構體(網狀)作為導通孔的形狀,並且, 藉著使為構成導通孔的鎢結晶方向軸的[110]軸的方位分佈 在與矽基板101的主面平行的面内幾乎一樣,能夠解決裂痕 產生率的各向異性的發生,在以後將用圖9(1^進行說明。例 如,如圖4(c)所示,如果使用具有在與矽基板1〇1的主面平 行的面内的空間對稱性為3次旋轉對稱性(3_f〇ld summetry) 的蜂窩狀結構的網狀導通孔119作為導通孔的話,則由於為 構成、”罔狀;通孔119的鎢結晶方向軸的[丨丨〇]軸的方位分佈 在與矽基板101的主面平行的面内實質上一樣,因此不發生 裂痕產生率的各向異性。 所以,在圖4(c)所示的情況下,即使探測針的進入方向4a 為各個方向,由於能夠使施加在網狀導通孔119的應力分 散,因此能夠使第2襯墊121的底層結構具有能夠抑制裂痕 產生的強度。並且’雖然當形成一般的線狀導通孔時,以 導通孔的面積率佔第丨襯墊116上面的面積的5〇%以上的形 式設置導通孔’在整個工藝上並不容易,但是如果形成具 有蜂窩狀結構的網狀導通孔119時,以網狀導通孔ιΐ9的面 積率佔第!襯墊m上面的面積的5〇%以上的形式設置網狀 導通孔119很容易。因此,由於能夠防止接合襯墊部分中的 衣痕的產生,因此能夠消除半導體裝置的不良。 乂下參戶、?、圖5(a)〜圖5(c)、圖6(a)及圖6(b)、圖7(a)及圖 7(b)、和圖8對本發明的—實施例的半導體裝置的製造方法 進行說明。 96266-950217.doc -20- 1265581 圖5(a)〜圖5(c)、圖6(a)及圖6(b)、圖7(a)及圖7(b)、和圖” 8為表示本發明的一實施例的半導體裝置的製造方法的主: 要步驟剖面圖。
首先’如圖5(a)所示,在矽基板101的表層部分形成擴散 層102 ’在矽基板1 〇 1上的被元件隔離絕緣膜1 〇3區劃的元件 形成區域上,依次形成閘極絕緣膜104、和閘極電極1〇5, 並且’在閘極絕緣膜1 〇4及閘極電極1 〇5的側面形成側壁 106。然後’在矽基板ιοί上,形成覆蓋閘極絕緣膜1〇4、閘 極電極105及側壁1〇6的第1層間絕緣膜107。接著,在第i 層間絕緣膜107中形成用於電氣地連接擴散層ι〇2和後述的 第1佈線109的第1導通孔108。接著,在第1層間絕緣膜ι〇7 上形成第1佈線層後,對該第i佈線層圖案化形成第1佈線 109。其次’在第1層間絕緣膜ι〇7上形成覆蓋第1佈線ι〇9 的第2層間絕緣膜11〇。 其次,如圖5(b)所示,在第2層間絕緣膜110中形成用於電 氣地連接第1佈線109和後述的第2佈線112的第2導通孔 111。接著,在第2層間絕緣膜11〇上形成第2佈線層後,對 該第2佈線層圖案化形成第2佈線112。其次,在第2層間絕 緣膜110上形成覆蓋第2佈線Π2的第3層間絕緣膜in。 其次’如圖5(c)所示,在第3層間絕緣膜113中,形成用於 電氣地連接第2佈線112和後述的第3佈線115或者第丨襯墊 Π 6的第3導通孔114。 其次,如圖6(a)所示,在第3層間絕緣膜113上形成由鋁構 成的第3佈線層後,藉著對該第3佈線層圖案化來形成分別 96266-950217.doc -21- 1265581 與第3導通孔114電氣地連接的第3佈線115及第丨襯墊116。 ” 接著,在第3層間絕緣膜113上形成覆蓋第3佈線115及第丨襯: 塾116的第4層間絕緣臈11 7。 其次,如圖6(b)所示,在第4層間絕緣膜117中,形成到達 第3佈線11 5的孔狀第1開孔部分丨〗7c,同時形成到達第j襯 塾116的溝狀第2開孔部分117d。另外,第2開孔部分117d僅 在第1襯墊116上形成。 其次’如圖7(a)所示,在將鎢埋入第1開孔部分丨丨7c及第2 開孔部分11 7d後,除去沈積在第i開孔部分丨丨7c及第2開孔ί 部分11 7d的内部以外的鎢。以此方法,形成用於電氣地連 接第3佈線11 5和後述的第4佈線120的第4導通孔11 8,同 時,形成用於電氣地連接第1襯墊116和後述的第2襯墊121 的網狀導通孔119。另外,能夠對於第4導通孔118及網狀導. 通孔119不使用單獨的步驟,而在同一個步驟中同時形成。· 其次,如圖7(b)所示,在第4層間絕緣膜in上形成由鋁構 成的弟4佈線層後’藉者對該第4佈線層圖案化,來形成利 用第4導通孔118與第3佈線115電氣地連接的第4佈線12〇、 以及利用網狀導通孔119與第1襯墊116電氣地連接的第2襯 墊 121。 其次,如圖8所示,在第4層間絕緣膜117上形成覆蓋第4 佈線12 0、及第2槪塾121的保護膜12 2。然後,在保護膜12 2 中形成到達第2槪塾121的上面的概塾開孔部分i22a。 這裡’如上前述’網狀導通孔119形成在第2襯塾121、和 第1襯墊116之間,從平面佈置來看,在襯塾開孔部分122a 96266-950217.doc -22· 1265581 的正下方形成的網狀導通孔119佔形成概塾開孔部分12 2 a w 的區域的50%以上的比例較佳。因此,能夠確保探測或者接: 合時對於施加在露出襯墊開孔部分122a的第2襯塾121的負 荷的強度。因此,能夠防止在第2襯墊121的底層產生裂痕。 圖9(a)為將圖8所示的II-II線中的剖面的一部分放大的立 體圖;圖9(b)為圖8所示的II-II線中的平面圖。 如圖9(a)所示,在第1襯墊116上形成的網狀導通孔ιΐ9, 當為利用CVD法充填鎢(W)形成的導通孔時,該鎢採用體心 立方晶體(bcc)結構,並且為鎢結晶方向軸的[丨丨〇]軸存在於鲁 和矽基板101的主面平行的面内(圖中的箭頭標記)。 並且,如圖9(b)所示,作為網狀導通孔119,當為具有在 與矽基板101的主面平行的面内的空間對稱性為3次旋轉對 稱性(3-fold symmetry)的蜂窩狀導通孔時,由於為構成網狀· 導通孔119的鎢結晶方向軸的[11〇]軸的方位分佈,在與矽基 板101的主面平行的面内(圖中的箭頭標記)實質上一樣,因 此對於從各個方向的探測或者接合時施加的負荷,能夠確 保第2概塾121的底層結構的強度。故,能夠防止在第^襯塾讎 121的底層產生裂痕。 亚且,為了使網狀導通孔丨19和第4導通孔丨丨8同時形成, 以第4導通孔118的直徑為標準,來規定用於形成網狀導通 孔119的溝狀第2P幵1孔部分U7d的寬度。參照圖1〇及圖 該點加以說明。 ' 圖10表示以將形成在第4層間絕緣膜117的孔狀第1開孔 部分117c的内部埋住的形式沈積鎢膜的狀態。此時,當第1 96266-950217.doc -23- 1265581 開孔部分11 7 c的半徑Rv,大於或專於在第4層間絕緣膜11 7 上沈積的鶴膜150的膜厚Tw的值時,在第4導通孔118的中心 產生了空洞。因此,所沈積的鎢膜15 0的膜厚tw,必須在第 4層間絕緣膜117上沈積得大於或等於第1開孔部分117〇的 半徑Rv的值。 並且,圖11表示用於形成具有蜂窩狀結構的網狀導通孔 119的溝狀第2開孔部分117d。第2開孔部分117d的各個中心 線L1的交叉點P1,為距第4層間絕緣膜117的距離最大(距離 Rh)的點。距離Rh、第1開孔部分117c的半徑Rv及嫣膜15〇 的膜厚Tw的關係,必須為Rv $ Rh < Tw。這裡,如果使距離 Rh增大,則必須使鎢膜15〇的膜厚TW增大。此時,由於將 在第4層間絕緣膜Π7上沈積的鎢膜15〇研磨的研磨量增 加,因此製造成本增大。故,距離Rh和半徑RV大小相同較 佳。藉著在滿足這種關係的條件下實施製造步驟,能夠同 時形成第4導通孔11 8和網狀導通孔丨丨9。 根據本實施例的半導體裝置及其製造方法,如上前述, 由於能夠抑制在第2襯墊121的底層產生裂痕,因此在本實 方e例的半導體裝置及其製造方法中,實現了在佔有半導體 晶圓上的很大面積的第2襯墊m的下方形成半導體元件的 結構。故’根據本實施例的半導體裝置及其製造方法,能 夠在對半導體元件不進行小型化等的情況下,用已知的步 驟大幅度地縮小半導體晶圓的面積。 另外’雖然在本實施例的半導體裝置及其製造方法中, 對用嫣形成導通孔或者網狀導通孔的情況,並且用鋁形成 96266-950217.doc -24 - 1265581 佈線或者襯墊的情況進行了說明,但是也可以用鋼形成導 通孔、網狀導通孔、佈線及襯墊中的全部或者任何一個。 並且,當用鋼形成導通孔、網狀導通孔、佈線及襯墊時, 也能夠使用單道金屬鑲嵌法或者雙道金屬鑲嵌法中的任何 一個方法。 (工業上的利用可能性) 如上前述,本發明對於具有在半導體元件上形成襯墊的 P〇E(Pad 〇n element)型探針襯墊的半導體裝置中的電極襯 墊與佈線層的連接結構有用。 【圖式簡單說明】 圖1係表示本發明的一實施例的半導體裝置的結構的剖 面圖。 圖2係表示本發明的一實施例的半導體裝置的結構的平 面圖,具體地說,為圖i中的ΙΙ-Π線中的平面圖。 圖3係導通孔面積率和裂痕產生率的關係圖。 圖4⑷〜圖4(c)係表示用於說明裂痕產生率和導通孔的結 構例的關係的導通孔結構的平面圖。 圖5⑷〜圖5(c)係表示本發明的一實施例的半導體裝置的 製造方法的重要步驟的剖面圖。 圖6(a)圖6(b)係表不本發明的一實施例的半導體裝置的 製造方法的重要步驟的剖面圖。 圖7(a)及圖7(b)係、表示本發明的—實施例的半導體裝置 的製造方法的重要步驟的剖面圖。 圖8係表不本發明.的_實施例的半導體裝置的製造方法 96266-950217.doc •25- 1265581 的重要步騍的剖面圖。 圖9(a)係表示本於明的 月的一實施例中的網狀導通孔的結構 例的立體圖;圖 本I明的一實施例中的網狀導通 孔的〜構例的平面圖。 广0係表示為了說明第1開孔部分和第4層間絕緣膜上的 、广的膜厚的關係而使用的在第鴻孔部分填入鎢的狀態 的剖面圖。 係為了况明第1開孔部分和第2開孔部分的關係而使 用的網狀導通孔的平面圖。 "係/、有已知的電極襯墊部分的半導體裝置的剖面 圖u係具有已知的電極襯墊部分的半導體裝置的平面 圖。 圖4係表示在具有已知的電極襯墊部分的半導體裝置上 幵7成裂痕的狀態的剖面圖。 【主要元件符號說明】 101 硬基板 102 擴散層 103 元件隔離絕緣膜 104 閘極絕緣膜 105 閘極電極 106 側壁 107 第1層間絕緣膜 108 弟1導通孔 96266-950217.doc 1265581 109 110 111 112 113 114 115 116 117(117a 、 117b) 117c 117d 118 119 119a 、 119b 120 121 122 122a 4A LI PI Rh Rv Tw 第1佈線 第2層間絕緣膜 第2導通孔 第2佈線 第3層間絕緣膜 第3導通孔 第3佈線 第1襯墊 第4層間絕緣膜 第1開孔部分 第2開孔部分 第4導通孔 網狀導通孔 導通孔 第4佈線 第2襯墊 保護膜 概墊開孔部分 進入方向 中心線 交叉點 距離 半徑 膜厚 -27- 96266-950217.doc

Claims (1)

1265581 十、申請專利範圍·· 1 · 一種半導體裝置,其特徵在於: 包含··形成在半導體基板上的第1絕緣膜、 形成在第1絕緣膜上的第1金屬圖案、 形成在前述第1金屬圖案上的第2絕緣膜、 形成在前述第2絕緣膜上的第2金屬圖案、以及 形成在前述第2絕緣膜中且連接前述第丨金屬圖案和前 述第2金屬圖案的第3金屬圖案; 前述第3金屬圖案、為一個連續的結構體; 構成前述第3金屬圖案的金屬結晶方向主軸、與前述半 導體基板的主面平行。 2·如請求項1的半導體裝置,其特徵在於: 構成前述第3金屬圖案的金屬結晶方向主轴的方位分 佈,在與前述半導體基板的主面平行的面内幾乎一樣。 3·如請求項2的半導體裝置,其特徵在於: ’ 構成前述第3金屬圖案的金屬為體心立方晶體; 構成前述第3金屬圖案的金屬結晶方向主^為[|1()]軸。 4·如請求項3的半導體裝置,其特徵在於: 構成前述第3金屬圖案的金屬為鎢。 5·如請求項1的半導體裝置,其特徵在於: 前述第3金屬圖案的空間對稱性 的士品工… 了減在與則述半導體基板 的主面平行的面内,為3次旋轉對稱性。 6· —種半導體裝置,其特徵在於: 包含:形成在丨導體基板上的第u&緣膜、 96266-950217.doc 1265581 形成在第1絕緣膜上的第1金屬圖案、 形成在前述第1金屬圖案上的第2絕緣膜、 形成在前述第2絕緣膜上的第2金屬圖案、以及 $成在前述第2絕緣膜中且連接前述第丨金屬圖案和前 述第2金屬圖案的第3金屬圖案; 前述第3金屬圖案、為一個連續的結構體。 7. —種半導體裝置,其特徵在於: 包含:形成在半導體基板上的第丨絕緣膜、 形成在第1絕緣膜上的第1金屬圖案、 形成在前述第1金屬圖案上的第2絕緣膜、 形成在前述第2絕緣膜上的第2金屬圖案、以及 形成在前述第2絕緣臈中且連接前述第i金屬圖案和前 述第2金屬圖案的第3金屬圖案; 前述第3金屬㈣的空間對稱性’在與前述半導體基板 的主面平行的面内,為3次旋轉對稱性。 8. 9. 一種半導體裝置,其特徵在於·· ^ δ形成在半導體基板上的第1絕緣膜、 形成在第1絕緣膜上的第1金屬圖案、 形成在前述第i金屬圖案上的第2絕緣膜、 形成在前述第2絕緣膜上的第2金屬圖案、以及 形成在前述第2絕緣膜 述第2金屬圖案的第3金屬 中且連接前述第1金屬圖案和前 圖案; 珂述第3金屬圖案,具有蜂窩狀結構。 如請求項6、7或者8的半導體裝置,其特徵在於: 96266-950217.doc 1265581 還包含:第1佈線,其係形成在前述第α屬圖案 方二隔著前述第1絕緣膜與前述ρ金屬圖案電性絕緣者; ^述第1金屬圖案和前述第!佈線之間的電位不同。 .如睛求項6、7或者8的半導體裝置,其特徵在於: 還^含,:第2佈、線,其係形成在前述第i金屬圖案的下 方二隔著前述第1絕緣膜與前述第丨金屬圖案電性連接者· 月'J述弟1金屬圖案和前述第2佈線,藉著形成在前述 絕緣膜中的導通孔連接在一起。 U.如=求項6、7或者8的半導體裝置,其特徵在於·· 則述第1金屬圖案的面積,大於前述第2金屬圖案的面 積0 12·如請=6、7或者8的何體裝置,其特徵在於: 在半導體基板上的區域中的、從平面佈置來 前述第^金屬圖案的區域重疊的區域,形成有半導體= 件0 13·如=求項6、7或者8的半導體裝置,其特徵在於: 屬=面佈置來看’前述第3金屬圖案在形成前述第2金 鸯圖案的區域中佔有5〇%以上的比例。 14. 如請求7或者8的半導體裝置,其特徵在於: 構成鈉述第1金屬圖案的金屬,為鋁或者銅。 15. 如請求項6、7或者8的半導體裝置,其特徵在於: 冓成蝻述第2金屬圖案的金屬,為鋁或者銅。 16·如請求或者8的半導體裝置,其特徵在於: 構成別述第3金屬圖案的金屬,包含鶴或者銅。 96266-950217.doc 1265581 17. —種半導體裝置的製造方法,其特徵在於: 包含:在半導體基板上形成第1絕緣膜的步驟, 在第1絕緣膜上形成第1金屬層的步驟, 藉著將前述第1金屬層圖案化來形成第丨佈線和第工襯 墊的步驟, 在前述第1佈線和前述第丨襯墊上形成第2絕緣膜的步 在前述第2絕緣膜中同時形成使前述第i佈線露出的孔 狀第1開孔部分、和使前述第丨襯墊露出的溝狀第2開孔部 分的步驟, ° 將金屬埋入前述第旧孔部分形成與前述第^線連接 的第1導通孔、同時、將前述金屬埋入前述第2開孔部分 形成與前述第1襯墊連接的網狀導通孔的步驟, 在前述第2絕緣膜、前述第!導通孔及前述網狀導通孔 上形成弟2金屬層的步驟,以及 藉著將前述第2金屬層圖案化來形成與前述^導通孔 連接的第2佈線、和與前述網狀導通孔連接的第2概塾的 前述網狀導通孔為一個連續的結構體。 18. -種半導體裝置的製造方法,其特徵在於: 匕:·在半導體基板上形成第i絕緣膜的步驟, 在第1絕緣膜上形成第1金屬層的步驟, 藉著將前述第1金屬層圖案 墊的步驟, 帛化來也成弟i佈線和^襯 96266-950217.doc 1265581 别’L弟1佈線和前述第1襯墊 在f =第2絕緣臈形成使前述第1佈線露出的孔狀第i 開孔部分、和使前述第1襯墊露出的溝狀第2開孔部分的 步驟, 、”用同—個步驟’將金屬埋人前述第1開孔部分形成與前 U弟1佈線連接的第1導通孔,且將前述金屬埋入前述第2 開孔:分=成與前述第1襯墊連接的網狀導通孔的步驟, 在=第2絕緣臈、前述第1導通孔及前述網狀導通孔 上形成第2金屬層的步驟,以及 字引述第2金屬層圖案化來形成與前述第工導通孔 連接的第2佈線、和與前述網狀導通孔連接 步驟; 剷述網狀導通孔的办斜 ^孔的工間對%性’在與前述半導體基板 的主面平行的面内,為3次旋轉對稱性。 19. -種半導體裝置的製造方法,其特徵在於: 包^在半導體基板上形成第緣膜的步驟’ 在第1絕緣膜上形成第以屬層的步驟, 執2將前述第1金屬層圖案化來形成第1佈線和第1襯 墊的步驟, 在前述第1佈線和前述第1襯塾上形成第2絕緣膜的步 驟, 在珂述第2絕緣膜形成使前述第ι佈線露出的孔狀第[ 開孔部分、和使前述第1概塾露出的溝狀第2開孔部分的 96266-950217.doc 1265581 步驟, 、:同-個步驟,將金屬埋入前述第!開孔部分形成與前 述第1佈線連接的第丨導通孔,且將前述金屬埋入前述第2 開孔部分形成與前述第丨襯墊連接的網狀導通孔的步驟, 在前述第2絕緣膜、前述第丨導通孔及前述_ 上形成第2金屬層的步驟,以及 導、孔 藉著將剛述第2金屬層圖案化來形成與前述第丨導通孔 連接的第2佈線、和與前述網狀導通孔連接的第2概 步驟; 前述網狀導通孔含有蜂窩狀結構。 20. 21. 22.
如請求们7、18或者19的半導體裝置的製造方法, 徵在於: W W 弟^佈線形成在前述第丨襯墊的下方、隔著前述第丨絕緣 膜與前述第1襯墊電性絕緣; 則述第1襯墊和前述第3佈線之間的電位不同。 如請求項17、18或者19的半導體裝置的製造方法, 徵在於: ,、符 “弟4佈線形成在前述第丨襯墊的下方、隔著前述第丨絕 膜與前述第1襯墊電氣連接; 、、 f述第1襯墊和前述第4佈線,利用形成在第丨絕緣膜中 的第2導通孔電性連接在一起。 如請求項17、18或者19的半導體裝置的製造方法,1牲 徵在於·· 其特 月]述弟1襯塾’以該面積大於前述第2襯塾的面積的形 96266-9502l7.doc 1265581 式形成。 23. 24. 25. 26. 月求項17、18或者19的半導體裝置的製造方法,其特 徵在於: ~ 攸平面設置來看,前述網狀導通孔在形成前述第2襯墊 的區域中佔有50%以上的比例。 如請求項17、18或者19的半導體裝置的製造方法,其特 徵在於: ^ 構成前述第1金屬層的金屬,包含鋁或者鋼。 如請求項17、18或者19的半導體裝置的製造方法,其特 徵在於: 構成前述第2金屬層的金屬,包含紹或者銅。 如請求項17、1 8或者19的半導體裝置的製造方法,其特 徵在於: 鈾述弟1導通孔、和前述網狀導通孔,包含鶴或者銅。 96266-950217.doc 1265581 七、指定代表圖: (一) 本案指定代表圖為:第(1 )圖。 (二) 本代表圖之元件符號簡單說明: 101 矽基板 102 擴散層 103 元件隔離絕緣膜 104 閘極絕緣膜 105 閘極電極 106 側壁 107 第1層間絕緣膜 108 第1導通孔 109 第1佈線 110 第2層間絕緣膜 111 第2導通孔 112 第2佈線 113 第3層間絕緣膜 114 第3導通孔 115 第3佈線 116 第1襯墊 117 第4層間絕緣膜 118 第4導通孔 119 網狀導通孔 120 第4佈線 121 第2襯墊 122 保護膜 122a 襯墊開孔部分 八、本案若有化學式時,請揭示最能顯示發明特徵的化學式: (無) 96266-950217.doc
TW093129046A 2003-09-26 2004-09-24 Semiconductor device and method for fabricating the same TWI265581B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003335267 2003-09-26

Publications (2)

Publication Number Publication Date
TW200512857A TW200512857A (en) 2005-04-01
TWI265581B true TWI265581B (en) 2006-11-01

Family

ID=34191523

Family Applications (1)

Application Number Title Priority Date Filing Date
TW093129046A TWI265581B (en) 2003-09-26 2004-09-24 Semiconductor device and method for fabricating the same

Country Status (6)

Country Link
US (2) US7312530B2 (zh)
EP (1) EP1519411A3 (zh)
JP (1) JP4630919B2 (zh)
KR (1) KR100626923B1 (zh)
CN (1) CN1601735B (zh)
TW (1) TWI265581B (zh)

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7692315B2 (en) * 2002-08-30 2010-04-06 Fujitsu Microelectronics Limited Semiconductor device and method for manufacturing the same
US7081679B2 (en) * 2003-12-10 2006-07-25 Taiwan Semiconductor Manufacturing Co., Ltd. Structure and method for reinforcing a bond pad on a chip
US7241636B2 (en) * 2005-01-11 2007-07-10 Freescale Semiconductor, Inc. Method and apparatus for providing structural support for interconnect pad while allowing signal conductance
US20060244156A1 (en) * 2005-04-18 2006-11-02 Tao Cheng Bond pad structures and semiconductor devices using the same
US7646087B2 (en) * 2005-04-18 2010-01-12 Mediatek Inc. Multiple-dies semiconductor device with redistributed layer pads
JP2007005539A (ja) 2005-06-23 2007-01-11 Seiko Epson Corp 半導体装置
JP2007043071A (ja) 2005-07-06 2007-02-15 Seiko Epson Corp 半導体装置
JP5234239B2 (ja) 2005-07-06 2013-07-10 セイコーエプソン株式会社 半導体装置
JP4605378B2 (ja) 2005-07-13 2011-01-05 セイコーエプソン株式会社 半導体装置
JP2007027481A (ja) 2005-07-19 2007-02-01 Seiko Epson Corp 半導体装置
JP2007036021A (ja) * 2005-07-28 2007-02-08 Seiko Epson Corp 半導体装置
JP2007087975A (ja) * 2005-09-16 2007-04-05 Ricoh Co Ltd 半導体装置
US7808117B2 (en) * 2006-05-16 2010-10-05 Freescale Semiconductor, Inc. Integrated circuit having pads and input/output (I/O) cells
US20070267748A1 (en) * 2006-05-16 2007-11-22 Tran Tu-Anh N Integrated circuit having pads and input/output (i/o) cells
US7573115B2 (en) * 2006-11-13 2009-08-11 International Business Machines Corporation Structure and method for enhancing resistance to fracture of bonding pads
JP2008177249A (ja) * 2007-01-16 2008-07-31 Sharp Corp 半導体集積回路のボンディングパッド、その製造方法、半導体集積回路、並びに電子機器
JP2008258258A (ja) * 2007-04-02 2008-10-23 Sanyo Electric Co Ltd 半導体装置
KR101349373B1 (ko) * 2007-07-31 2014-01-10 삼성전자주식회사 반도체 소자 및 그 제조 방법
US20100072624A1 (en) * 2008-09-19 2010-03-25 United Microelectronics Corp. Metal interconnection
JP2010093161A (ja) * 2008-10-10 2010-04-22 Panasonic Corp 半導体装置
US8084858B2 (en) 2009-04-15 2011-12-27 International Business Machines Corporation Metal wiring structures for uniform current density in C4 balls
US8278733B2 (en) * 2009-08-25 2012-10-02 Mediatek Inc. Bonding pad structure and integrated circuit chip using such bonding pad structure
US8748305B2 (en) 2009-11-17 2014-06-10 Taiwan Semiconductor Manufacturing Company, Ltd. Pad structure for semiconductor devices
JP5383446B2 (ja) * 2009-11-18 2014-01-08 パナソニック株式会社 半導体装置
US20110156260A1 (en) * 2009-12-28 2011-06-30 Yu-Hua Huang Pad structure and integrated circuit chip with such pad structure
US8659170B2 (en) * 2010-01-20 2014-02-25 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having conductive pads and a method of manufacturing the same
KR101046673B1 (ko) * 2010-01-25 2011-07-05 주식회사 티엘아이 파손 가능성을 저감하는 반도체 칩의 본딩 패드
KR101184375B1 (ko) * 2010-05-10 2012-09-20 매그나칩 반도체 유한회사 패드 영역의 크랙 발생을 방지하는 반도체 장치 및 그 제조 방법
US8664113B2 (en) * 2011-04-28 2014-03-04 GlobalFoundries, Inc. Multilayer interconnect structure and method for integrated circuits
US9041204B2 (en) 2012-03-30 2015-05-26 Taiwan Semiconductor Manufacturing Company, Ltd. Bonding pad structure with dense via array
US9699897B2 (en) 2012-09-28 2017-07-04 Taiwan Semiconductor Manufacturing Company Limited Pad structure
FR2996354A1 (fr) * 2012-10-01 2014-04-04 St Microelectronics Crolles 2 Dispositif semiconducteur comprenant une structure d'arret de fissure
US9538633B2 (en) * 2012-12-13 2017-01-03 Nvidia Corporation Passive cooling system integrated into a printed circuit board for cooling electronic components
JP2014212276A (ja) * 2013-04-22 2014-11-13 日本電波工業株式会社 複合電子部品
US9768221B2 (en) * 2013-06-27 2017-09-19 Taiwan Semiconductor Manufacturing Company, Ltd. Pad structure layout for semiconductor device
CN104576581A (zh) * 2013-10-10 2015-04-29 中芯国际集成电路制造(上海)有限公司 一种接合焊盘结构
US20150206855A1 (en) * 2014-01-22 2015-07-23 Mediatek Inc. Semiconductor package
US9245846B2 (en) * 2014-05-06 2016-01-26 International Business Machines Corporation Chip with programmable shelf life
US10804153B2 (en) 2014-06-16 2020-10-13 STATS ChipPAC Pte. Ltd. Semiconductor device and method to minimize stress on stack via
JP6420721B2 (ja) * 2014-07-09 2018-11-07 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9673287B2 (en) * 2014-12-15 2017-06-06 Infineon Technologies Americas Corp. Reliable and robust electrical contact
US10038025B2 (en) 2015-12-29 2018-07-31 Taiwan Semiconductor Manufacturing Co., Ltd. Via support structure under pad areas for BSI bondability improvement
WO2017141460A1 (ja) * 2016-02-15 2017-08-24 京セラ株式会社 圧力センサ
US10192832B2 (en) * 2016-08-16 2019-01-29 United Microelectronics Corp. Alignment mark structure with dummy pattern
US10056332B2 (en) 2016-09-05 2018-08-21 Renesas Electronics Corporation Electronic device with delamination resistant wiring board
CN111584450A (zh) * 2020-05-26 2020-08-25 四川中微芯成科技有限公司 用于引线键合的io焊垫结构
KR20220058757A (ko) 2020-10-30 2022-05-10 삼성디스플레이 주식회사 표시 장치
US11308257B1 (en) 2020-12-15 2022-04-19 International Business Machines Corporation Stacked via rivets in chip hotspots

Family Cites Families (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6439035A (en) * 1987-08-04 1989-02-09 Nec Corp Semiconductor device
JP2718854B2 (ja) 1992-06-10 1998-02-25 株式会社東芝 半導体装置
JP2916326B2 (ja) 1992-06-11 1999-07-05 三菱電機株式会社 半導体装置のパッド構造
JP3432284B2 (ja) * 1994-07-04 2003-08-04 三菱電機株式会社 半導体装置
JP3457123B2 (ja) * 1995-12-07 2003-10-14 株式会社リコー 半導体装置
US5764485A (en) * 1996-04-19 1998-06-09 Lebaschi; Ali Multi-layer PCB blockade-via pad-connection
US5700735A (en) * 1996-08-22 1997-12-23 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming bond pad structure for the via plug process
US6507989B1 (en) * 1997-03-13 2003-01-21 President And Fellows Of Harvard College Self-assembly of mesoscale objects
US6143396A (en) * 1997-05-01 2000-11-07 Texas Instruments Incorporated System and method for reinforcing a bond pad
JP2964999B2 (ja) * 1997-06-13 1999-10-18 日本電気株式会社 半導体装置及びその製造方法
KR100267105B1 (ko) * 1997-12-09 2000-11-01 윤종용 다층패드를구비한반도체소자및그제조방법
JPH11261010A (ja) * 1998-03-13 1999-09-24 Mitsubishi Electric Corp 半導体装置及びその製造方法
US6448650B1 (en) * 1998-05-18 2002-09-10 Texas Instruments Incorporated Fine pitch system and method for reinforcing bond pads in semiconductor devices
US6163074A (en) * 1998-06-24 2000-12-19 Samsung Electronics Co., Ltd. Integrated circuit bonding pads including intermediate closed conductive layers having spaced apart insulating islands therein
KR100319896B1 (ko) 1998-12-28 2002-01-10 윤종용 반도체 소자의 본딩 패드 구조 및 그 제조 방법
US6552438B2 (en) * 1998-06-24 2003-04-22 Samsung Electronics Co. Integrated circuit bonding pads including conductive layers with arrays of unaligned spaced apart insulating islands therein and methods of forming same
JP2000106397A (ja) * 1998-07-31 2000-04-11 Sony Corp 半導体装置における配線構造及びその形成方法
JP2974022B1 (ja) * 1998-10-01 1999-11-08 ヤマハ株式会社 半導体装置のボンディングパッド構造
US6037668A (en) * 1998-11-13 2000-03-14 Motorola, Inc. Integrated circuit having a support structure
JP2000195896A (ja) 1998-12-25 2000-07-14 Nec Corp 半導体装置
TW430935B (en) * 1999-03-19 2001-04-21 Ind Tech Res Inst Frame type bonding pad structure having a low parasitic capacitance
US6031293A (en) * 1999-04-26 2000-02-29 United Microelectronics Corporation Package-free bonding pad structure
JP2001085465A (ja) 1999-09-16 2001-03-30 Matsushita Electronics Industry Corp 半導体装置
JP2001203329A (ja) 2000-01-18 2001-07-27 Toshiba Corp 半導体装置およびその製造方法
JP2001313293A (ja) * 2000-05-01 2001-11-09 Seiko Epson Corp 半導体装置
US6411492B1 (en) * 2000-05-24 2002-06-25 Conexant Systems, Inc. Structure and method for fabrication of an improved capacitor
JP2002016069A (ja) 2000-06-29 2002-01-18 Matsushita Electric Ind Co Ltd 半導体装置およびその製造方法
US6477054B1 (en) * 2000-08-10 2002-11-05 Tektronix, Inc. Low temperature co-fired ceramic substrate structure having a capacitor and thermally conductive via
US6586839B2 (en) 2000-08-31 2003-07-01 Texas Instruments Incorporated Approach to structurally reinforcing the mechanical performance of silicon level interconnect layers
JP2002118235A (ja) * 2000-10-10 2002-04-19 Mitsubishi Electric Corp 半導体装置、半導体製造方法、および半導体製造用マスク
JP3408527B2 (ja) 2000-10-26 2003-05-19 松下電器産業株式会社 半導体装置の製造方法
KR100421043B1 (ko) 2000-12-21 2004-03-04 삼성전자주식회사 비정렬되고 소정 거리 이격된 섬형 절연체들의 배열을 갖는 도전막을 포함하는 집적 회로 본딩 패드
CN1175489C (zh) 2001-04-20 2004-11-10 华邦电子股份有限公司 具有垫缘强化结构的接线垫
US20020195723A1 (en) * 2001-06-25 2002-12-26 Daniel Collette Bond pad structure
KR100437460B1 (ko) * 2001-12-03 2004-06-23 삼성전자주식회사 본딩패드들을 갖는 반도체소자 및 그 제조방법
JP3524908B2 (ja) * 2002-01-21 2004-05-10 株式会社半導体理工学研究センター 半導体装置
US6650010B2 (en) * 2002-02-15 2003-11-18 International Business Machines Corporation Unique feature design enabling structural integrity for advanced low K semiconductor chips
US6762466B2 (en) * 2002-04-11 2004-07-13 United Microelectronics Corp. Circuit structure for connecting bonding pad and ESD protection circuit
KR100476900B1 (ko) * 2002-05-22 2005-03-18 삼성전자주식회사 테스트 소자 그룹 회로를 포함하는 반도체 집적 회로 장치
US7023090B2 (en) * 2003-01-29 2006-04-04 Taiwan Semiconductor Manufacturing Company, Ltd. Bonding pad and via structure design
TWI220565B (en) * 2003-02-26 2004-08-21 Realtek Semiconductor Corp Structure of IC bond pad and its formation method
US7026664B2 (en) * 2003-04-24 2006-04-11 Power-One, Inc. DC-DC converter implemented in a land grid array package
US7453158B2 (en) * 2003-07-31 2008-11-18 Nvidia Corporation Pad over active circuit system and method with meshed support structure
JP2008258258A (ja) * 2007-04-02 2008-10-23 Sanyo Electric Co Ltd 半導体装置

Also Published As

Publication number Publication date
KR100626923B1 (ko) 2006-09-20
EP1519411A2 (en) 2005-03-30
EP1519411A3 (en) 2010-01-13
CN1601735B (zh) 2010-06-23
US20050067707A1 (en) 2005-03-31
US7741207B2 (en) 2010-06-22
CN1601735A (zh) 2005-03-30
US20080284026A1 (en) 2008-11-20
JP2008235944A (ja) 2008-10-02
JP4630919B2 (ja) 2011-02-09
US7312530B2 (en) 2007-12-25
KR20050030571A (ko) 2005-03-30
TW200512857A (en) 2005-04-01

Similar Documents

Publication Publication Date Title
TWI265581B (en) Semiconductor device and method for fabricating the same
TWI333817B (en) A substrate having blind hole and the method for forming the blind hole
TW506052B (en) Crackstop and oxygen barrier for low-k dielectric integrated circuits
TWI336919B (en) Interconnect structure and wafer
TWI236045B (en) Non-repeated and non-uniform width seal ring
CN100517675C (zh) 与铜焊接相容的焊接垫板结构和方法
TWI306650B (zh)
US20080169533A1 (en) Die saw crack stopper
CN106373940A (zh) 用于使产率改进的使用铜合金的混合接合件
JPH07193214A (ja) バイアホール及びその形成方法
JP2007194663A (ja) 半導体素子のボンディングパッド構造
JP2007165884A (ja) 熱的および機械的特性が改善されたボンド・パッドを有する集積回路
TWI251926B (en) Wiring substrate, manufacturing method thereof, and semiconductor device
CN106252241A (zh) 芯片封装侧壁焊盘或凸点的制作工艺
CN104916580B (zh) 半导体装置的制造方法以及半导体集成电路晶片
JP3952260B2 (ja) 集積回路のためのボンディングパッド
JP4579621B2 (ja) 半導体装置
TW200414335A (en) Semiconductor wafer, semiconductor chip and dicing method of a semiconductor wafer
TW201004005A (en) Low loading pad design for STT-MRAM or other short pulse signal transmission
TW200814890A (en) Circuit substrate and method for fabricating passive circuit therein
US20150194395A1 (en) Bond pad having a trench and method for forming
JP2008098225A (ja) 半導体装置
TW201227890A (en) Metal conductive structure and manufacturing method
JP6589448B2 (ja) 半導体装置
JPS62241372A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees