KR100437460B1 - 본딩패드들을 갖는 반도체소자 및 그 제조방법 - Google Patents
본딩패드들을 갖는 반도체소자 및 그 제조방법 Download PDFInfo
- Publication number
- KR100437460B1 KR100437460B1 KR10-2001-0075867A KR20010075867A KR100437460B1 KR 100437460 B1 KR100437460 B1 KR 100437460B1 KR 20010075867 A KR20010075867 A KR 20010075867A KR 100437460 B1 KR100437460 B1 KR 100437460B1
- Authority
- KR
- South Korea
- Prior art keywords
- metal pad
- via hole
- metal
- film
- semiconductor substrate
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 69
- 238000000034 method Methods 0.000 title claims description 39
- 238000004519 manufacturing process Methods 0.000 title abstract description 10
- 229910052751 metal Inorganic materials 0.000 claims abstract description 178
- 239000002184 metal Substances 0.000 claims abstract description 178
- 239000011229 interlayer Substances 0.000 claims description 49
- 239000000758 substrate Substances 0.000 claims description 43
- 239000010410 layer Substances 0.000 claims description 35
- 229910052721 tungsten Inorganic materials 0.000 claims description 24
- 239000010937 tungsten Substances 0.000 claims description 24
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 22
- 229910052782 aluminium Inorganic materials 0.000 claims description 15
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 15
- 229910000838 Al alloy Inorganic materials 0.000 claims description 8
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 claims description 8
- 229910021342 tungsten silicide Inorganic materials 0.000 claims description 8
- 238000000059 patterning Methods 0.000 claims 1
- 238000002161 passivation Methods 0.000 description 11
- 239000000523 sample Substances 0.000 description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 5
- 229920005591 polysilicon Polymers 0.000 description 5
- 230000000149 penetrating effect Effects 0.000 description 4
- 238000007517 polishing process Methods 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000003667 anti-reflective effect Effects 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L24/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/60—Attaching or detaching leads or other conductive members, to be used for carrying current to or from the device in operation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/02—Bonding areas ; Manufacturing methods related thereto
- H01L24/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L24/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/0212—Auxiliary members for bonding areas, e.g. spacers
- H01L2224/02122—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
- H01L2224/02163—Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
- H01L2224/02165—Reinforcing structures
- H01L2224/02166—Collar structures
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05073—Single internal layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05075—Plural internal layers
- H01L2224/0508—Plural internal layers being stacked
- H01L2224/05085—Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
- H01L2224/05089—Disposition of the additional element
- H01L2224/05093—Disposition of the additional element of a plurality of vias
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05075—Plural internal layers
- H01L2224/0508—Plural internal layers being stacked
- H01L2224/05085—Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
- H01L2224/05089—Disposition of the additional element
- H01L2224/05093—Disposition of the additional element of a plurality of vias
- H01L2224/05096—Uniform arrangement, i.e. array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05556—Shape in side view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05617—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05624—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01014—Silicon [Si]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01074—Tungsten [W]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Wire Bonding (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
본딩 패드들을 갖는 반도체소자 및 그 제조방법을 제공한다. 이 반도체소자는 서로 중첩된 제1 및 제2 금속패드들 사이에 개재된 제1 및 제2 도전성 플러그들을 구비한다. 제1 도전성 플러그는 메쉬형태를 갖는 하나의 비아 콘택 플러그로 구성되거나 2차원적으로 배열된 복수개의 비아 콘택 플러그들로 구성될 수 있다. 제2 도전성 플러그는 제1 도전성 플러그에 비하여 상대적으로 넓은 면적을 갖는다. 제1 도전성 플러그는 제1 금속패드의 가장자리와 접촉되고 제2 도전성 플러그는 제1 금속패드의 중심부와 접촉될 수 있다.
Description
본 발명은 반도체소자 및 그 제조방법에 관한 것으로, 특히 본딩패드들을 갖는 반도체소자 및 그 제조방법에 관한 것이다.
반도체소자는 그 내부에 도전성 물질, 예컨대 금속으로 이루어진 본딩패드들을 구비한다. 이러한 본딩패드들은 반도체소자의 전기적인 특성을 측정하는 데 사용된다. 이에 더하여, 상기 본딩패드들은 반도체소자를 밀봉(seal)시키기 위한 패키지 공정을 실시하는 동안 반도체소자를 리드(lead)에 전기적으로 연결시키기 위한 와이어 본딩에 사용된다.
도 1은 종래의 본딩패드부의 평면도이고, 도 2 및 도 3은 도 1의 Ⅰ-Ⅰ에 따라 종래의 본딩패드부를 형성하는 방법을 설명하기 위한 단면도들이다.
도 1 내지 도 3을 참조하면, 반도체기판(1) 상에 층간절연막(3)을 형성한다. 상기 층간절연막(3) 상에 제1 금속막을 형성한다. 상기 제1 금속막을 패터닝하여 상기 층간절연막(3)의 소정영역 상에 제1 금속패드(5)를 형성한다. 상기 제1 금속패드(5)를 갖는 반도체기판의 전면에 금속 층간절연막(inter-metal dielectric layer; 7)을 형성한다. 상기 금속 층간절연막(7)을 패터닝하여 상기 제1 금속패드(5)를 노출시키는 메쉬형태의 비아홀(mesh-shaped via hole)을 형성한다. 이에 따라, 상기 제1 금속 패드(5) 상에 2차원적으로 배열된 복수개의 섬 형태의 금속 층간절연막 패턴들(a plurality of island-shaped inter-metal dielectric layer patterns; 7a)이 형성된다. 상기 메쉬형태의 비아홀을 갖는 반도체기판의 전면 상에 텅스텐막을 형성한다. 상기 텅스텐막은 상기 메쉬형태의 비아홀을 채운다. 상기 금속 층간절연막(7)의 상부면 및 상기 섬형태의 금속 층간절연막 패턴들(7a)의 상부면이 노출될때까지 상기 텅스텐막을 평탄화시키어 상기 메쉬형태의 비아홀 내에 텅스텐 플러그(9)를 형성한다.
상기 텅스텐 플러그(9)를 갖는 반도체기판의 전면 상에 제2 금속막을 형성한다. 상기 제2 금속막을 패터닝하여 상기 제1 금속패드(5)와 중첩되는 제2 금속패드(11)를 형성한다. 이에 따라, 상기 제2 금속패드(11)는 상기 텅스텐 플러그(9)를 통하여 상기 제1 금속패드(5)와 전기적으로 접속된다. 상기 제2 금속패드(11)를 포함하는 반도체기판의 전면 상에 패시베이션막(13)을 형성한다. 상기 패시베이션막(13)을 패터닝하여 상기 제2 금속패드(11)를 노출시키는 패드 개구부(pad opening; 13a)을 형성한다. 상기 패드 개구부(13a)를 형성함으로써 상기 반도체기판(1)에 반도체 소자가 완성된다.
상기 반도체소자를 포함하는 반도체기판은 패키지 공정 전에 상기 반도체소자의 전기적인 특성을 측정하기 위하여 테스트 장비 내에 로딩된다. 상기 테스트 장비는 상기 제2 금속패드(11)와 전기적으로 접속시키기 위한 탐침핀(probe pin)을 구비한다. 상기 탐침핀은 전기적인 테스트(electrical die sorting; EDS)를 진행하는 동안 상기 제2 금속패드(11)에 접촉된다. 이때, 도 3에 도시된 바와 같이 상기 제2 금속패드(11)의 일 부분(A)에 손상이 가해진다. 이에 따라, 상기 텅스텐 플러그(9)뿐만 아니라 상기 금속 층간절연막 패턴들(7a)이 노출될 수 있다. 여기서, 상기 금속 층간절연막 패턴들(7a)이 노출되는 것을 방지하기 위하여 상기 제2 금속막의 두께를 증가시킬 수 있다. 그러나, 고집적 반도체소자의 경우에, 상기 제2 금속막의 두께를 증가시키기가 어렵다. 이는 상기 제2 금속막의 두께를 증가시키는 경우에, 상기 제2 금속패드(11)를 형성하기 위한 사진공정 및 식각 공정을 진행하기가 어렵기 때문이다. 결과적으로, 고집적 반도체소자(highly integrated semiconductor device)를 제조하기 위해서는 상기 제2 금속패드(11)의 두께를 감소시키는 것이 요구된다. 따라서, 상기 전기적인 테스트를 진행하는 동안 상기 금속 층간절연막 패턴들(7a)이 노출되는 것을 피할 수가 없다.
상기 전기적인 테스트가 완료되면, 상기 제2 금속패드(11) 상에 범프(bump; 15)를 형성한다. 상기 범프(15)는 플립칩 패키지(flip chip package)를 위한 것이다. 이와는 달리, 에스오피(SOP; small outline package) 또는 티에스오피(TSOP; thin SOP)와 같은 일반적인 패키지를 위해서는 상기 제2 금속패드(11) 상에 상기 범프(15) 대신에 본딩 와이어(bonding wire)가 접촉될 수 있다. 이때, 상기 제2 금속패드(11)가 도 3에 도시된 바와 같이 탐침핀에 의해 손상된 경우에는, 상기 범프(15) 또는 상기 본딩 와이어가 리프팅될 수 있다. 이는, 상기 범프(15) 및 상기 노출된 금속 층간절연막 패턴들(7a) 사이의 접착력 또는 상기 본딩 와이어 및 상기 노출된 금속 층간절연막 패턴들(7a) 사이의 접착력이 약하기 때문이다.
이에 더하여, 본딩 패드부의 구조 및 그 형성방법이 미국특허 제6,034,439호에 "플러그 공정에 의해 본딩패드가 들뜨는 것을 방지하기 위한 방법 및 구조(method and structure for preventing bonding pads from peeling caused by plug process)"라는 제목으로 텡(Teng) 등에 의해 개시되어 있다. 상기 미국특허 제6,034,439호에 따르면, 폴리실리콘 패드 상에 층간절연막을 형성하고, 상기 층간 절연막을 패터닝하여 상기 폴리실리콘 패드의 중심부를 노출시키는 넓은 콘택홀 및 상기 폴리실리콘 패드의 가장자리를 노출시키는 좁은 콘택홀들을 형성한다. 상기 넓은 콘택홀의 측벽 및 상기 좁은 콘택홀들의 측벽들 상에 텅스텐 스페이서를 형성한다. 이어서, 상기 넓은 콘택홀 및 좁은 콘택홀들을 덮는 알루미늄 패드를 형성한다. 이에 따라, 상기 알루미늄 패드는 상기 넓은 콘택홀 및 좁은 콘택홀들을 통하여 상기 폴리실리콘 패드와 직접적으로 접촉한다. 여기서, 상기 알루미늄 패드를 형성하기 전에 통상적으로 세정공정을 실시한다. 이때, 상기 텅스텐 스페이서에 기인하여 파티클들이 발생될 수 있다. 이에 더하여, 상기 알루미늄 패드의 두께가 너무 얇으면, 전기적인 테스트를 진행하는 동안 상기 폴리실리콘 패드에 손상이 가해질 수 있다. 따라서, 상기 알루미늄 패드의 두께를 감소시키기가 어렵다.
본 발명이 이루고자 하는 기술적 과제는 신뢰성 있는 본딩 패드부를 갖는 반도체소자를 제공하는 데 있다.
본 발명이 이루고자 하는 다른 기술적 과제는 신뢰성 있는 패키지를 구현하기에 적합한 본딩 패드부를 갖는 반도체소자를 제공하는 데 있다.
본 발명이 이루고자 하는 또 다른 기술적 과제는 패키지의 신뢰성을 향상시킬 수 있고 추가공정의 사용없이 콘택 플러그를 형성할 수 있는 본딩 패드부의 제조방법을 제공하는 데 있다.
도 1은 종래기술에 따른 본딩패드부(bonding pad portion)의 평면도이다.
도 2 및 도 3은 도 1의 Ⅰ-Ⅰ에 따라 취해진 종래의 본딩패드부 형성방법을 설명하기 위한 단면도들이다.
도 4는 본 발명의 일 실시예에 따른 반도체소자의 평면도이다.
도 5는 도 4의 Ⅱ-Ⅱ에 따라 취해진 반도체소자의 단면도이다.
도 6은 본 발명의 다른 실시예에 따른 반도체소자의 평면도이다.
도 7은 도 5의 Ⅲ-Ⅲ에 따라 취해진 반도체소자의 단면도이다.
도 8 내지 도 13은 도 4의 Ⅱ-Ⅱ에 따라 취해진 반도체소자의 제조방법을 설명하기 위한 단면도들이다.
상기 기술적 과제 및 다른 기술적 과제를 이루기 위하여 본 발명은 본딩패드부를 갖는 반도체소자를 제공한다. 이 반도체소자는 차례로 적층된 제1 금속패드 및 제2 금속패드를 포함한다. 상기 제1 금속패드 및 상기 제2 금속패드 사이에는 금속 층간절연막이 개재된다. 상기 금속 층간절연막은 상기 제1 금속패드의 제1 영역을 노출시키는 제1 비아홀 및 상기 제1 금속패드의 제2 영역을 노출시키면서 상기 제1 비아홀보다 상대적으로 넓은 적어도 하나의 제2 비아홀을 갖는다. 상기 제1 비아홀은 메쉬형태의 비아 콘택홀로 구성되거나 복수개의 비아 콘택홀들로 구성될 수도 있다. 상기 제1 비아홀이 메쉬형태인 경우에, 상기 제1 비아홀은 상기 제2 비아홀과 연결될 수도 있다. 상기 제1 비아홀은 제1 도전성 플러그로 채워지고, 상기 제2 비아홀은 제2 도전성 플러그로 채워진다. 상기 제1 및 제2 도전성 플러그들을 갖는 반도체기판 상에 제2 금속패드가 배치된다. 상기 제2 금속패드는 상기 제1 금속패드와 중첩된다. 따라서, 상기 제2 금속패드는 상기 제1 및 제2 도전성 플러그들을 통하여 상기 제1 금속패드와 전기적으로 접속된다. 상기 제2 금속패드를 갖는 반도체기판은 패시베이션막으로 덮여질 수 있다. 상기 패시베이션막은 상기 제2 금속패드를 노출시키는 패드 개구부를 갖는다.
본 발명의 일 양태(aspect)에 따르면, 상기 제1 비아홀은 상기 제1 금속패드의 가장자리를 노출시키고, 상기 제2 비아홀은 상기 제1 비아홀에 의해 둘러싸여진 제1 금속패드의 중심부를 노출시킨다.
상기 또 다른 기술적 과제를 이루기 위하여 본 발명은 본딩패드부를 갖는 반도체소자의 제조방법을 제공한다. 이 방법은 반도체기판 상에 제1 금속패드를 형성하고, 상기 제1 금속패드를 갖는 반도체기판의 전면 상에 금속 층간절연막을 형성하는 것을 포함한다. 상기 금속 층간절연막을 패터닝하여 상기 제1 금속패드의 가장자리의 소정영역을 노출시키는 제1 비아홀 및 상기 제1 금속패드의 중심부 전체를 노출시키는 제2 비아홀을 형성한다. 상기 제1 비아홀은 메쉬형태를 갖도록 형성된다. 이와는 달리 상기 제1 비아홀은 복수개의 비아 콘택홀들을 갖도록 형성될 수도 있다. 상기 제1 및 제2 비아홀들을 갖는 반도체기판의 전면 상에 도전막을 형성한다.
상기 금속 층간절연막의 상부면이 노출될 때까지 상기 도전막을 평탄화시킨다. 그 결과, 상기 제1 및 제2 비아홀들 내에 각각 제1 및 제2 도전성 플러그들이 형성된다. 상기 제2 비아홀의 크기는 상기 제1 비아홀의 크기에 비하여 상대적으로 크다. 따라서, 상기 도전막을 화학기계적 연마 공정 또는 에치백 공정을 사용하여 평탄화시키는 경우에, 상기 제2 도전성 플러그의 상부면은 디슁 현상 또는 상기 도전막의 증착 프로파일(deposition profile)에 기인하여 상기 금속 층간절연막의 상부면보다 낮을 수 있다. 이어서, 상기 제1 및 제2 도전성 플러그들을 갖는 반도체기판 상에 제2 금속패드를 형성한다. 상기 제2 금속패드는 상기 제1 금속패드와 중첩된다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예들을 상세히 설명하기로 한다. 그러나, 본 발명은 여기서 설명되어지는 실시예들에 한정되지 않고 다른 형태로 구체화될 수도 있다. 오히려, 여기서 소개되는 실시예들은 개시된 내용이 철저하고 완전해질 수 있도록 그리고 당업자에게 본 발명의 사상이 충분히 전달될 수 있도록 하기 위해 제공되어지는 것이다. 도면들에 있어서, 층 및 영역들의 두께는 명확성을 기하기 위하여 과장되어진 것이다. 또한, 층이 다른 층 또는 기판 "상"에 있다고 언급되어지는 경우에 그것은 다른 층 또는 기판 상에 직접 형성될 수 있거나 또는 그들 사이에 또 다른 층이 개재될 수도 있다. 명세서 전체에 걸쳐서 동일한 참조번호들은 동일한 구성요소들을 나타낸다.
도 4는 본 발명의 일 실시예에 따른 반도체소자의 본딩패드부의 일 부분을 보여주는 평면도이고, 도 5는 도 4의 Ⅱ-Ⅱ에 따른 단면도이다.
도 4 및 도 5를 참조하면, 반도체기판(51) 상에 층간절연막(53)이 배치된다. 상기 층간절연막(53)의 소정영역 상에 제1 금속패드(55a)가 배치된다. 상기 제1 금속패드(55a)를 포함하는 반도체기판은 금속 층간절연막(inter-metal dielectric layer; 57)에 의해 덮여진다. 상기 제1 금속패드(55a)의 가장자리의 소정영역은 상기 금속 층간절연막(57)을 관통하는 제1 비아홀(58a)에 의해 노출되고, 상기 제1 금속패드(55a)의 중심부 전체는 상기 금속 층간절연막(57)을 관통하는 제2 비아홀(58b)에 의해 노출된다. 상기 제1 비아홀(58a)은 도 4에 도시된 바와 같이 메쉬형태를 갖는다. 이에 따라, 상기 메쉬형태의 제1 비아홀(58a) 내에 복수개의 섬형태의 금속 층간절연막 패턴들(a plurality of island-shaped inter-metal dielectric layer patterns; 57a)이 2차원적으로 배열된다. 상기 제2 비아홀(58b)은 상기 섬 형태의 금속 층간절연막 패턴들(57a) 사이의 간격에 비하여 상대적으로 큰 것이 바람직하다.
상기 제1 비아홀(58a)은 제1 도전성 플러그(59a)로 채워지고, 상기 제2 비아홀(58b)은 제2 도전성 플러그(59b)로 채워진다. 상기 제1 도전성 플러그(59a)는 상기 제2 도전성 플러그(59b)와 동일한 물질로 이루어진 것이 바람직하다. 상기 제2 도전성 플러그(59b)의 상부면은 상기 금속 층간절연막(57)의 상부면보다 낮을 수 있다. 또한, 도시하지는 않았지만, 상기 제1 도전성 플러그(59a)는 상기 제2 도전성 플러그(59b)와 연결될 수도 있다.
상기 제1 및 제2 도전성 플러그들(59a, 59b)을 갖는 반도체기판 상에 제2 금속패드(61a)가 적층된다. 상기 제2 금속패드(61a)는 상기 제1 금속패드(55a)와 중첩된다. 이에 더하여, 상기 제2 금속패드(61a)를 포함하는 반도체기판은 패시베이션막(63)으로 덮여진다. 상기 패시베이션막(63)은 상기 제2 금속패드(61a)를 노출시키는 패드 개구부(pad opening; 63a)을 갖는다.
바람직하게는, 상기 제1 및 제2 금속패드들(55a, 61a)은 알루미늄막, 알루미늄 합금막(aluminum alloy layer), 텅스텐막 또는 텅스텐 실리사이드막으로 이루어진다. 또한, 상기 제1 및 제2 도전성 플러그들(59a, 59b)은 텅스텐 플러그인 것이 바람직하다.
본 실시예의 변형예로서 상기 제1 금속패드(55a)의 중심부는 상기 제1 비아홀(58a) 및 제2 비아홀(58b)에 의해 노출될 수도 있다. 또한, 상기 제1 금속패드(55a)의 가장자리는 상기 제1 및 제2 비아홀들(58a, 58b)에 의해 노출될 수도 있다. 결과적으로, 상기 제1 및 제2 비아홀들(58a, 58b)의 위치는 상기 제1 금속패드(55a) 상에서 다양하게 변화될 수 있다.
도 6은 본 발명의 다른 실시예에 따른 반도체소자의 본딩패드부의 일 부분을 보여주는 평면도이고, 도 7은 도 6의 Ⅲ-Ⅲ에 따른 단면도이다.
도 6 및 도 7을 참조하면, 반도체기판(81) 상에 층간절연막(83)이 배치된다. 상기 층간절연막(83)의 소정영역 상에 앞에서 설명된 제1 실시예와 같이 제1 금속패드(85a)가 배치된다. 상기 제1 금속패드(85a)를 갖는 반도체기판의 전면은 금속 층간절연막(87)으로 덮여진다. 상기 제1 금속패드(85a)의 가장자리의 소정영역은상기 금속 층간절연막(87)을 관통하는 제1 비아홀(88a)에 의해 노출되고, 상기 제1 금속패드(85a)의 중심부 전체는 상기 금속 층간절연막(87)을 관통하는 제2 비아홀(88b)에 의해 노출된다. 상기 제1 비아홀(88a)은 도 6에 도시된 바와 같이 2차원적으로 배열된 복수개의 비아 콘택홀들로 구성된다. 따라서, 본 실시예의 상기 제1 비아홀(88a)은 제1 실시예의 제1 비아홀(58a) 내에 배열된 상기 섬형태의 금속 층간절연막 패턴들(island-shaped inter-metal dielectric layer patterns; 57a)을 포함하지 않는다.
상기 제1 비아홀(88a), 즉 상기 비아 콘택홀들은 제1 도전성 플러그(89a)로 채워지고, 상기 제2 비아홀(88b)은 제2 도전성 플러그(89b)로 채워진다. 상기 제2 비아홀(88b)은 상기 비아 콘택홀(88a)에 비하여 상대적으로 넓은 면적을 갖는 것이 바람직하다. 또한, 상기 제2 도전성 플러그(89b)의 상부면은 상기 금속 층간절연막(87)의 상부면보다 낮을 수 있다.
상기 제1 및 제2 도전성 플러그들(89a, 89b)을 갖는 반도체기판 상에 제2 금속패드(91a)가 적층된다. 상기 제2 금속패드(91a)는 상기 제1 금속패드(85a)와 중첩된다. 이에 더하여, 상기 제2 금속패드(91a)를 포함하는 반도체기판은 패시베이션막(93)으로 덮여진다. 상기 패시베이션막(93)은 상기 제2 금속패드(91a)를 노출시키는 패드 개구부(pad opening; 93a)을 갖는다.
바람직하게는, 상기 제1 및 제2 금속패드들(55a, 61a)은 알루미늄막, 알루미늄 합금막(aluminum alloy layer), 텅스텐막 또는 텅스텐 실리사이드막으로 이루어진다. 또한, 상기 제1 및 제2 도전성 플러그들(59a, 59b)은 텅스텐 플러그인 것이바람직하다.
본 실시예의 변형예로서 상기 제1 금속패드(85a)의 중심부는 상기 제1 비아홀(88a) 및 제2 비아홀(88b)에 의해 노출될 수도 있다. 또한, 상기 제1 금속패드(85a)의 가장자리는 상기 제1 및 제2 비아홀들(88a, 88b)에 의해 노출될 수도 있다. 결과적으로, 상기 제1 및 제2 비아홀들(88a, 88b)의 위치는 상기 제1 금속패드(85a) 상에서 다양하게 변화될 수 있다.
도 8 내지 도 13은 도 4의 Ⅱ-Ⅱ에 따라 본 발명의 일 실시예에 따른 반도체소자의 제조방법을 설명하기 위한 단면도들이다.
도 8을 참조하면, 반도체기판(51) 상에 층간절연막(53)을 형성한다. 상기 층간절연막(53)은 BPSG(borophosphosilicate glass)막과 같은 실리콘 산화막으로 형성한다. 상기 층간절연막(53) 상에 제1 금속막(55)을 형성한다. 상기 제1 금속막(55)은 알루미늄막, 알루미늄 합금막(aluminum alloy layer), 텅스텐막 또는 텅스텐 실리사이드막으로 형성한다. 또한, 상기 제1 금속막(55)은 장벽금속막(barrier metal layer), 알루미늄막 및 반사방지막(anti-reflective layer)을 차례로 적층시키어 형성할 수도 있다.
도 9를 참조하면, 상기 제1 금속막(55)을 패터닝하여 상기 층간절연막(53)의 소정영역 상에 제1 금속패드(55a)를 형성한다. 상기 제1 금속패드(55a)를 갖는 반도체기판의 전면 상에 금속 층간절연막(inter-metal dielectric layer; 57)을 형성한다. 상기 금속 층간절연막(57)을 패터닝하여 상기 제1 금속패드(55a)의 가장자리의 소정영역을 노출시키는 제1 비아홀(58a) 및 상기 제1 금속패드(55a)의 중심부전체를 노출시키는 제2 비아홀(58b)을 형성한다. 상기 제1 비아홀(58a)은 도 4에 도시된 바와 같이 메쉬형태를 갖도록 형성된다. 따라서, 상기 제1 비아홀(58a) 내에 복수개의 섬형태의(island-shaped) 금속 층간절연막 패턴들(57a)이 위치한다. 상기 제1 및 제2 비아홀들(58a, 58b)을 포함하는 반도체기판의 전면 상에 텅스텐막과 같은 도전막(59)을 형성한다.
도 10을 참조하면, 상기 금속 층간절연막(57)의 상부면이 노출될 때까지 상기 도전막을 평탄화시키어 상기 제1 및 제2 비아홀들(58a, 58b) 내에 각각 제1 도전성 플러그(59a) 및 제2 도전성 플러그(59b)를 형성한다. 여기서, 상기 도전막은 화학기계적 연마 공정 또는 에치백 공정을 사용하여 평탄화시키는 것이 바람직하다. 이때, 상기 제2 도전성 플러그(59b)는 도 10에 도시된 바와 같이 화학기계적 연마 공정의 디슁 현상에 기인하여 상기 금속 층간절연막(57)의 상부면보다 낮은 상부면을 가질 수 있다. 이에 더하여, 도시하지는 않았지만, 상기 제1 및 제2 도전성 플러그들(59a, 59b)을 형성하는 동안 내부회로 영역 내에도 비아 플러그들이 형성될 수 있다.
상기 제1 및 제2 도전성 플러그들(59a, 59b)을 갖는 반도체기판의 전면 상에 제2 금속막을 형성한다. 상기 제2 금속막은 알루미늄막, 알루미늄 합금막, 텅스텐막 또는 텅스텐 실리사이드막으로 형성한다. 또한, 상기 제2 금속막은 장벽금속막, 알루미늄막 및 반사방지막을 차례로 적층시키어 형성할 수도 있다. 상기 제2 금속막을 패터닝하여 상기 제1 금속패드(55a)의 상부에 제2 금속패드(61a)를 형성한다. 결과적으로, 상기 제2 금속패드(61a)의 가장자리는 상기 제1 도전성 플러그(59a)를 통하여 상기 제1 금속패드(55a)의 가장자리와 전기적으로 접속된다. 또한, 상기 제2 금속패드(61a)의 중심부 전체는 상기 제2 도전성 플러그(59b)를 통하여 상기 제1 금속패드(55a)의 중심부 전체와 전기적으로 접속된다.
도 11을 참조하면, 상기 제2 금속패드(61a)가 형성된 결과물의 전면 상에 패시베이션막(63)을 형성한다. 상기 패시베이션막(63)은 실리콘 산화막 및 실리콘 질화막을 차례로 적층시키어 형성할 수 있다. 상기 패시베이션막(63)을 패터닝하여 상기 제2 금속패드(61a)를 노출시키는 패드 개구부(pad opening; 63a)을 형성한다.
도 12를 참조하면, 상기 패드 개구부(63a)를 포함하는 반도체기판은 전기적인 테스트(electrical die sorting test)를 진행하기 위하여 탐침핀(probe pin; 100)을 구비한 테스트 장비 내로 로딩된다. 상기 탐침핀(100)은 도시된 바와 같이 전기적인 테스트를 진행하는 동안 상기 제2 금속패드(61a)와 접촉된다. 이때, 상기 제2 금속패드(61a)는 물리적으로 손상을 입는다. 따라서, 상기 탐침핀(100)은 상기 제2 금속패드(61a)를 관통하여 상기 제2 도전성 플러그(59b)와 접촉될 수 있다. 그럼에도 불구하고, 상기 제2 도전성 플러그(59b)는 텅스텐막과 같이 단단한 물질(hard material)로 형성되므로 상기 제1 금속패드(55a)가 상기 탐침핀(100)에 의해 손상되는 것을 방지할 수 있다. 또한, 상기 제2 도전성 플러그(59b)가 상기 제2 금속패드(61a)의 중심부 전체와 접촉하고 있으므로, 상기 탐침핀(100)에 의해 상기 금속 층간절연막(57)이 노출되는 것을 방지할 수 있다.
도 13을 참조하면, 상기 전기적인 테스트를 완료한 후에, 플립 칩 패키지(flip chip package)를 위하여 상기 제2 금속패드(61a) 상에 범프(bump; 65)를 형성한다. 이때, 상기 범프(65)는 상기 제2 금속패드(61a) 및 상기 제2 도전성 플러그(59b)와 직접적으로 접촉된다. 따라서, 상기 범프(65)가 들뜨는(peeling) 것을 방지할 수 있다. 한편, 상기 제2 금속패드(61a)는 상기 범프(65) 대신에 본딩 와이어(bonding wire)와 접촉될 수도 있다. 이때, 상기 본딩 와이어 역시 들뜨는 것으로부터 방지될 수 있다.
도 6 및 도 7에 도시된 본 발명의 제2 실시예에 따른 반도체소자의 제조방법은 도 8 내지 도 13에서 설명한 반도체소자의 제조방법과 동일하다. 따라서, 이에 대한 설명은 생략한다.
상술한 바와 같이 본 발명에 따르면, 제1 금속패드의 중심부 및 제2 금속패드의 중심부 사이에 넓은 제2 도전성 플러그가 개재된다. 이에 따라, 탐침핀을 사용하여 전기적인 테스트를 실시할지라도, 금속 층간절연막이 노출되는 것을 방지할 수 있다. 결과적으로, 패키지를 위한 범프 또는 본딩 와이어를 제2 금속패드 상에 형성하거나 접촉시킬 때 범프 또는 본딩 와이어가 들뜨는 것을 방지할 수 있다. 또한, 제1 및 제2 도전성 플러그들을 통상의 평탄화 공정을 사용하여 형성할 수 있다. 이에 따라, 추가공정 없이 내부회로 및 패드부에 각각 비아 플러그 및 도전성 플러그들을 동시에 형성할 수 있다.
Claims (22)
- 반도체기판;상기 반도체기판 상에 형성된 제1 금속패드;상기 제1 금속패드를 갖는 반도체기판의 전면 상에 형성되되, 상기 제1 금속패드의 제1 영역을 노출시키는 제1 비아홀 및 상기 제1 금속패드의 제2 영역을 노출시키면서 상기 제1 비아홀보다 넓은 적어도 하나의 제2 비아홀을 갖는 금속 층간절연막;상기 제1 비아홀을 채우는 제1 도전성 플러그;상기 제2 비아홀을 채우는 제2 도전성 플러그; 및상기 제1 및 제2 도전성 플러그들을 갖는 반도체기판 상에 형성된 제2 금속패드를 포함하되, 상기 제2 금속패드는 상기 제1 금속패드와 중첩된 것을 특징으로 하는 반도체소자.
- 제 1 항에 있어서,상기 제1 비아홀은 메쉬형태를 갖는 것을 특징으로 하는 반도체소자.
- 제 2 항에 있어서,상기 제1 비아홀은 상기 제2 비아홀과 연결된 것을 특징으로 하는 반도체소자.
- 제 1 항에 있어서,상기 제1 비아홀은 복수개의 비아 콘택홀들로 구성된 것을 특징으로 하는 반도체소자.
- 제 1 항에 있어서,상기 제1 금속패드 및 상기 제2 금속패드는 알루미늄막, 알루미늄 합금막, 텅스텐막 또는 텅스텐 실리사이드막인 것을 특징으로 하는 반도체소자.
- 제 1 항에 있어서,상기 제1 및 제2 도전성 플러그들은 텅스텐 플러그인 것을 특징으로 하는 반도체소자.
- 제 1 항에 있어서,상기 반도체기판 및 상기 제1 금속패드 사이에 개재된 층간절연막을 더 포함하는 것을 특징으로 하는 반도체소자.
- 반도체기판;상기 반도체기판 상에 형성된 제1 금속패드;상기 제1 금속패드를 갖는 반도체기판의 전면 상에 형성되고, 상기 제1 금속패드의 가장자리의 소정영역을 노출시키는 제1 비아홀 및 상기 제1 금속패드의 중심부 전체를 노출시키는 제2 비아홀을 갖는 금속 층간절연막;상기 제1 비아홀을 채우는 제1 도전성 플러그;상기 제2 비아홀을 채우는 제2 도전성 플러그; 및상기 제1 및 제2 도전성 플러그들을 갖는 반도체기판 상에 형성된 제2 금속패드를 포함하되, 상기 제2 금속패드는 상기 제1 금속패드와 중첩된 것을 특징으로 하는 반도체소자.
- 제 8 항에 있어서,상기 제1 비아홀은 메쉬형태를 갖는 것을 특징으로 하는 반도체소자.
- 제 9 항에 있어서,상기 제1 비아홀은 상기 제2 비아홀과 연결된 것을 특징으로 하는 반도체소자.
- 제 8 항에 있어서,상기 제1 비아홀은 복수개의 비아 콘택홀들로 구성된 것을 특징으로 하는 반도체소자.
- 제 8 항에 있어서,상기 제1 금속패드 및 상기 제2 금속패드는 알루미늄막, 알루미늄 합금막, 텅스텐막 또는 텅스텐 실리사이드막인 것을 특징으로 하는 반도체소자.
- 제 8 항에 있어서,상기 제1 및 제2 도전성 플러그들은 텅스텐 플러그인 것을 특징으로 하는 반도체소자.
- 제 8 항에 있어서,상기 반도체기판 및 상기 제1 금속패드 사이에 개재된 층간절연막을 더 포함하는 것을 특징으로 하는 반도체소자.
- 반도체기판의 소정영역 상에 제1 금속패드를 형성하는 단계;상기 제1 금속패드를 갖는 반도체기판의 전면 상에 금속 층간절연막을 형성하는 단계;상기 금속 층간절연막을 패터닝하여 상기 제1 금속패드의 가장자리의 소정영역을 노출시키는 제1 비아홀 및 상기 제1 금속패드의 중심부 전체를 노출시키는 제2 비아홀을 형성하는 단계;상기 제1 및 제2 비아홀들을 갖는 반도체기판의 전면 상에 도전막을 형성하는 단계;상기 금속 층간절연막의 상부면이 노출될 때까지 상기 도전막을 평탄화시키어 상기 제1 비아홀을 채우는 제1 도전성 플러그 및 상기 제2 비아홀을 채우는 제2 도전성 플러그를 형성하는 단계; 및상기 제1 및 제2 도전성 플러그들을 갖는 반도체기판 상에 상기 제1 금속패드와 중첩된 제2 금속패드를 형성하는 단계를 포함하는 반도체소자의 제조방법.
- 제 15 항에 있어서,상기 제1 금속패드를 형성하기 전에, 상기 반도체기판 상에 층간절연막을 형성하는 단계를 더 포함하는 것을 특징으로 하는 반도체소자의 제조방법.
- 제 15 항에 있어서,상기 제1 금속패드는 알루미늄막, 알루미늄 합금막, 텅스텐막 또는 텅스텐 실리사이드막으로 형성하는 것을 특징으로 하는 반도체소자의 제조방법.
- 제 15 항에 있어서,상기 제1 비아홀은 메쉬형태를 갖도록 형성되는 것을 특징으로 하는 반도체소자의 제조방법.
- 제 18 항에 있어서,상기 제1 비아홀은 상기 제2 비아홀과 연결되도록 형성되는 것을 특징으로 하는 반도체소자의 제조방법.
- 제 15 항에 있어서,상기 제1 비아홀은 복수개의 비아 콘택홀들을 갖도록 형성되는 것을 특징으로 하는 반도체소자의 제조방법.
- 제 15 항에 있어서,상기 도전막은 텅스텐막으로 형성하는 것을 특징으로 하는 반도체소자의 제조방법.
- 제 15 항에 있어서,상기 제2 금속패드는 알루미늄막, 알루미늄 합금막, 텅스텐막 또는 텅스텐 실리사이드막으로 형성하는 것을 특징으로 하는 반도체소자의 제조방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0075867A KR100437460B1 (ko) | 2001-12-03 | 2001-12-03 | 본딩패드들을 갖는 반도체소자 및 그 제조방법 |
US10/198,001 US6791196B2 (en) | 2001-12-03 | 2002-07-17 | Semiconductor devices with bonding pads having intermetal dielectric layer of hybrid configuration and methods of fabricating the same |
TW091122493A TW578289B (en) | 2001-12-03 | 2002-09-30 | Semiconductor devices with bonding pads having intermetal dielectric layer of hybrid configuration and methods of fabricating the same |
JP2002342552A JP4297682B2 (ja) | 2001-12-03 | 2002-11-26 | 半導体素子及びその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0075867A KR100437460B1 (ko) | 2001-12-03 | 2001-12-03 | 본딩패드들을 갖는 반도체소자 및 그 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030045938A KR20030045938A (ko) | 2003-06-12 |
KR100437460B1 true KR100437460B1 (ko) | 2004-06-23 |
Family
ID=19716564
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0075867A KR100437460B1 (ko) | 2001-12-03 | 2001-12-03 | 본딩패드들을 갖는 반도체소자 및 그 제조방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US6791196B2 (ko) |
JP (1) | JP4297682B2 (ko) |
KR (1) | KR100437460B1 (ko) |
TW (1) | TW578289B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20240005548A (ko) | 2022-07-05 | 2024-01-12 | 변용현 | 그레이팅을 위한 오물 투입 방지 장치 |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE10342547B4 (de) * | 2003-09-12 | 2007-02-08 | Infineon Technologies Ag | Verfahren zum Herstellen einer integrierten Schaltungseinrichtung mit Durchkontaktierungselementen und Anschlusseinheiten |
CN1601735B (zh) * | 2003-09-26 | 2010-06-23 | 松下电器产业株式会社 | 半导体器件及其制造方法 |
JP4342892B2 (ja) * | 2003-09-30 | 2009-10-14 | Necエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
JP2005268672A (ja) * | 2004-03-22 | 2005-09-29 | Mitsubishi Electric Corp | 基板 |
US7241636B2 (en) * | 2005-01-11 | 2007-07-10 | Freescale Semiconductor, Inc. | Method and apparatus for providing structural support for interconnect pad while allowing signal conductance |
JP2006332533A (ja) * | 2005-05-30 | 2006-12-07 | Fujitsu Ltd | 半導体素子及びその製造方法 |
KR100683388B1 (ko) * | 2005-12-29 | 2007-02-15 | 동부일렉트로닉스 주식회사 | 반도체 소자의 패드 형성 방법 및 이를 포함하는 반도체소자 |
US20070267748A1 (en) * | 2006-05-16 | 2007-11-22 | Tran Tu-Anh N | Integrated circuit having pads and input/output (i/o) cells |
US7808117B2 (en) * | 2006-05-16 | 2010-10-05 | Freescale Semiconductor, Inc. | Integrated circuit having pads and input/output (I/O) cells |
US20110156260A1 (en) * | 2009-12-28 | 2011-06-30 | Yu-Hua Huang | Pad structure and integrated circuit chip with such pad structure |
KR101046673B1 (ko) * | 2010-01-25 | 2011-07-05 | 주식회사 티엘아이 | 파손 가능성을 저감하는 반도체 칩의 본딩 패드 |
CN103579033B (zh) * | 2012-07-26 | 2016-08-03 | 中芯国际集成电路制造(上海)有限公司 | 一种用于晶圆可接受度测试的焊垫 |
JP6027452B2 (ja) * | 2013-02-01 | 2016-11-16 | エスアイアイ・セミコンダクタ株式会社 | 半導体装置 |
US9673287B2 (en) * | 2014-12-15 | 2017-06-06 | Infineon Technologies Americas Corp. | Reliable and robust electrical contact |
JP6846117B2 (ja) * | 2016-04-12 | 2021-03-24 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
JP2017224753A (ja) * | 2016-06-16 | 2017-12-21 | セイコーエプソン株式会社 | 半導体装置及びその製造方法 |
CN108666287B (zh) * | 2017-04-01 | 2020-07-28 | 中芯国际集成电路制造(北京)有限公司 | 一种焊盘结构 |
CN108807320A (zh) * | 2018-06-01 | 2018-11-13 | 武汉新芯集成电路制造有限公司 | 芯片及键合垫的形成方法 |
US11443991B2 (en) * | 2020-05-29 | 2022-09-13 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure and method of manufacture |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06196525A (ja) * | 1992-12-24 | 1994-07-15 | Kawasaki Steel Corp | ボンディングパッドの構造 |
US5851910A (en) * | 1997-06-23 | 1998-12-22 | United Microelectronics Corp. | Method of fabricating a bonding pad window |
JP2001358169A (ja) * | 2000-06-15 | 2001-12-26 | Nec Corp | 半導体装置 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3432284B2 (ja) | 1994-07-04 | 2003-08-04 | 三菱電機株式会社 | 半導体装置 |
US6300688B1 (en) * | 1994-12-07 | 2001-10-09 | Quicklogic Corporation | Bond pad having vias usable with antifuse process technology |
JPH08213422A (ja) * | 1995-02-07 | 1996-08-20 | Mitsubishi Electric Corp | 半導体装置およびそのボンディングパッド構造 |
US5700735A (en) | 1996-08-22 | 1997-12-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming bond pad structure for the via plug process |
TW411602B (en) | 1998-02-07 | 2000-11-11 | Winbond Electronics Corp | Semiconductor manufacturing process and its structure which can prevent bonding pad fall-off due to the plug process |
US6552438B2 (en) * | 1998-06-24 | 2003-04-22 | Samsung Electronics Co. | Integrated circuit bonding pads including conductive layers with arrays of unaligned spaced apart insulating islands therein and methods of forming same |
US6163074A (en) * | 1998-06-24 | 2000-12-19 | Samsung Electronics Co., Ltd. | Integrated circuit bonding pads including intermediate closed conductive layers having spaced apart insulating islands therein |
JP2000195896A (ja) * | 1998-12-25 | 2000-07-14 | Nec Corp | 半導体装置 |
US6444295B1 (en) * | 1998-12-29 | 2002-09-03 | Industrial Technology Research Institute | Method for improving integrated circuits bonding firmness |
TW430935B (en) * | 1999-03-19 | 2001-04-21 | Ind Tech Res Inst | Frame type bonding pad structure having a low parasitic capacitance |
JP2002016065A (ja) * | 2000-06-29 | 2002-01-18 | Toshiba Corp | 半導体装置 |
US6495918B1 (en) * | 2000-09-05 | 2002-12-17 | Infineon Technologies Ag | Chip crack stop design for semiconductor chips |
TW511246B (en) * | 2001-12-28 | 2002-11-21 | Nanya Technology Corp | Fuse structure |
-
2001
- 2001-12-03 KR KR10-2001-0075867A patent/KR100437460B1/ko active IP Right Grant
-
2002
- 2002-07-17 US US10/198,001 patent/US6791196B2/en not_active Expired - Lifetime
- 2002-09-30 TW TW091122493A patent/TW578289B/zh not_active IP Right Cessation
- 2002-11-26 JP JP2002342552A patent/JP4297682B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06196525A (ja) * | 1992-12-24 | 1994-07-15 | Kawasaki Steel Corp | ボンディングパッドの構造 |
US5851910A (en) * | 1997-06-23 | 1998-12-22 | United Microelectronics Corp. | Method of fabricating a bonding pad window |
JP2001358169A (ja) * | 2000-06-15 | 2001-12-26 | Nec Corp | 半導体装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20240005548A (ko) | 2022-07-05 | 2024-01-12 | 변용현 | 그레이팅을 위한 오물 투입 방지 장치 |
Also Published As
Publication number | Publication date |
---|---|
TW578289B (en) | 2004-03-01 |
JP4297682B2 (ja) | 2009-07-15 |
US6791196B2 (en) | 2004-09-14 |
JP2003188207A (ja) | 2003-07-04 |
KR20030045938A (ko) | 2003-06-12 |
US20030102475A1 (en) | 2003-06-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100437460B1 (ko) | 본딩패드들을 갖는 반도체소자 및 그 제조방법 | |
KR102406573B1 (ko) | 반도체 소자 및 그 제조 방법 | |
US6100589A (en) | Semiconductor device and a method for making the same that provide arrangement of a connecting region for an external connecting terminal | |
US6500748B2 (en) | Semiconductor device and method of manufacturing the same | |
US9786601B2 (en) | Semiconductor device having wires | |
JP4004323B2 (ja) | フリップチップ型半導体素子及びその製造方法 | |
TW536780B (en) | Semiconductor device bonding pad resist to stress and method of fabricating the same | |
CN109216209B (zh) | 集成电路封装件及其形成方法 | |
US20090176124A1 (en) | Bonding pad structure and semiconductor device including the bonding pad structure | |
JP2002231753A (ja) | 半導体素子のボンディングパッド及びその製造方法 | |
KR19990052264A (ko) | 다층 패드를 구비한 반도체 소자 및 그 제조방법 | |
KR100343284B1 (ko) | 반도체소자의 본딩패드 구조체 및 그 제조방법 | |
US7492009B2 (en) | Semiconductor device having silicon on insulator structure and method of fabricating the same | |
KR100471171B1 (ko) | 반도체 소자의 다층 본딩 패드 구조 및 그 제조 방법 | |
US20240105679A1 (en) | Semiconductor package and method of fabricating the same | |
CN217588904U (zh) | 芯片焊垫、芯片和芯片的封装结构 | |
KR100245249B1 (ko) | 반도체장치의 제조방법 | |
CN114783962A (zh) | 芯片焊垫、芯片、芯片的封装结构和方法 | |
KR20040023311A (ko) | 반도체 소자의 패드 형성 방법 | |
KR20030061158A (ko) | 본딩 패드들을 갖는 반도체 소자 및 그 제조방법 | |
KR19990061336A (ko) | 반도체 소자의 다층 패드 및 그 제조방법 | |
KR20000008549A (ko) | 반도체 칩의 패드 및 그 형성방법 | |
KR20010046388A (ko) | 패드 형성방법 | |
KR20020060452A (ko) | 반도체 집적 회로 및 그 제조방법 | |
KR20030086863A (ko) | 패드 필링이 방지된 반도체 장치의 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130531 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20140530 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20150601 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20160531 Year of fee payment: 13 |