TWI232455B - Semiconductor memory device and method for correcting a reference cell - Google Patents

Semiconductor memory device and method for correcting a reference cell Download PDF

Info

Publication number
TWI232455B
TWI232455B TW092134192A TW92134192A TWI232455B TW I232455 B TWI232455 B TW I232455B TW 092134192 A TW092134192 A TW 092134192A TW 92134192 A TW92134192 A TW 92134192A TW I232455 B TWI232455 B TW I232455B
Authority
TW
Taiwan
Prior art keywords
aforementioned
reference cell
cell
value
memory device
Prior art date
Application number
TW092134192A
Other languages
English (en)
Other versions
TW200418032A (en
Inventor
Nobuaki Matsuoka
Original Assignee
Sharp Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Kk filed Critical Sharp Kk
Publication of TW200418032A publication Critical patent/TW200418032A/zh
Application granted granted Critical
Publication of TWI232455B publication Critical patent/TWI232455B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/56Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency
    • G11C11/5685Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using storage elements with more than two stable states represented by steps, e.g. of voltage, current, phase, frequency using storage elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0007Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements comprising metal oxide memory material, e.g. perovskites
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/0035Evaluating degradation, retention or wearout, e.g. by counting writing cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C13/00Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
    • G11C13/0002Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
    • G11C13/0021Auxiliary circuits
    • G11C13/004Reading or sensing circuits or methods
    • G11C2013/0054Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/563Multilevel memory reading aspects
    • G11C2211/5634Reference cells
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2211/00Indexing scheme relating to digital stores characterized by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C2211/56Indexing scheme relating to G11C11/56 and sub-groups for features not covered by these groups
    • G11C2211/564Miscellaneous aspects
    • G11C2211/5644Multilevel memory comprising counting devices
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2213/00Indexing scheme relating to G11C13/00 for features not covered by this group
    • G11C2213/30Resistive cell, memory material aspects
    • G11C2213/31Material having complex metal oxide, e.g. perovskite structure

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)

Description

1232455 玖、發明說明: 【發明所屬之技術領域】 本發明係關於半導體記憶裝置及基準胞之修正方法。 【先前技術】 兹以快閃記憶體為例,說明以往之半導體記憶裝置。快 閃g己憶體係藉電荷植入於浮動閘極,使臨限值發生變化, 藉控制此電荷量,將臨限值控制於多數狀態,以實現多值 記憶。例如,欲將臨限值記憶於可控制於2種狀態(1位元) 之快閃記憶體時,係以16個快閃記憶體記憶16位元之資 料,但在使用可控制於4種狀態(2位元)之快閃記憶體之情 形時,則可利用8個快閃記憶體記憶16位元之資料。在此, 為了檢查例如在4種狀態中,處於何種狀態,只要利用與 具有作為基準之臨限值之快閃記憶體作比較,即可加以判 別° 但,具有作為基準之臨限值之快閃記憶體,也就是說, 例如如圖2所示,基準胞往往有被 基準胞係被重複存取。 共通地使用於全部快閃記憶體之情形,對基準胞之存取次 數大幅超過對某一記憶胞之存取次數。且在執行程式(寫入) 時,用於確認是否達到規定之臨限值之程式用基準胞及讀 出(read)時用於判別各記憶狀態之臨限值之讀出基準胞若 在測試時,一旦設定臨限值時, 此 ’其後就復難加以變更。因
象 89643.doc 1232455 圍較窄’因此,基準胞之劣化問題更為嚴重。 為了解決此問題,在美國發明專利5,172,338號中,曾提 出在快閃記憶體之各磁區中設有基準胞,執行區塊刪除快 閃圮憶胞時,同時刪除基準胞,利用獨立存在之主基準胞 在區塊内重寫入基準胞之方法。 隨著多級化之演進,對應於各記憶狀態之電阻值之範圍 逐漸變窄,因此,雖要求提高程式用基準胞及讀出基準胞 之精度,但在重複執行讀出動作(read)、寫入動作 (Program)、刪除動作(erase)之結果,基準胞之劣化逐漸成 了問題。如上所述,執行區塊刪除快閃記憶胞時,會同時 刪除基準胞,採用主基準胞重寫入基準胞之構成時,雖對 如快閃記憶體等執行區塊刪除之記憶體之情形有效,但對 以1位元單位執行刪除之記憶體而言,卻必須在每當執行i 位元之刪除時,作基準胞之修正,而有效率不良之問題。 【發明内容】 本發明為了解決重複執行讀出動作、寫入動作、刪除動 作所引起之基準胞之劣化問題,以有效確認基準胞之狀 態,執行其修正’防止干擾等引起之基準胞之劣化,高精 度地保持基準胞之值為其目的。 為了達成上述目的之本發明之半導體記憶裝置之第一 特徵構成在於以下之點:包含:多數記憶胞,其係可在 圮憶胞内記憶且改寫N值資料屮為2以上之自然數)者;基 準胞’其係記憶使用於讀出前述記憶胞所記憶之資料值時 之基準值者’計數器電路,其係計數前述基準胞之讀出次 89643.doc 1232455 數者;及確認手段,其係在前述計數器電路所計數之前述 讀出次數達到規定值時,確認記憶於前述基準胞之前述基 準值是否在預先設定之範圍者。 也就是說,每當對任意記憶胞執行讀出動作、寫入動 作、刪除動作等存取動作時,都需執行寫入是否正常完 成、刪除是否正常完成等之確認處理,在當時必定要執行 基準胞之讀出動作。因此,若利用計數器電路計數基準胞 之邊出-人數,在瀆出次數達到假定為脫離基準值之變動容 斗範圍刚之規定值時,並利用確認手段確認記憶於基準胞 之前述基準值是否在預先設定之範圍,則即使不執行每次 之確認,其間之基準值之精度也能獲得保障。另外,以下 在本專利忒明書中,又以驗證一詞表現將上述每當對記憶 胞執行讀出動作、寫入動作、刪除動作等存取動作時,與 基準胞作比對,以判斷寫入是否正常完成、刪除是否正常 疋成等之確認處理、及判斷記憶於基準胞之前述基準值是 否在預先設定之範圍之確認處理之涵義。 在上述構成中,前述計數器電路可利用計數前述記憶胞 之讀出動作、寫入動作、刪除動作中至少一種動作之前數 基準胞之讀出次數,有效地加以確認,例如在對記憶胞之 广貝出動作、寫入動作、刪除動作中之一種動作中,可能成 為臨限值變動之起因之施加至基準胞之應力有異之情 形’计數其最大應力所施加之動作之讀出次數,在執行更 有效之確έ忍作業之點上而言,較為理想。 本發明之半導體記憶裝置之第二特徵構成在於以下之 89643.doc 1232455
點:包含:多數記憶胞’其係可在i記憶胞内記憶且改寫N 值資華為2以上之自然數)者;基準胞,其係記憶使用於 讀出前述記憶胞所記憶之資料值時之基準值者,·時序產生 電路;及確認手段,其係與前述時序產生電路所輸出之同 步信號同步地確認記憶於前述基準胞之前述基準值是否 在預先設定之範圍者。 也就是說,假定基準胞之劣化引起之錯誤動作之發生與 初始狀態開始算起之特定位準之應力之#積時間具有相 關關係’在該種錯誤動作發生前之特定時點,利用確認基 準值,即使不執行每次之確認,其間之基準值之精度也能 獲得保障。 在上述之構成以外,若構成在前述確認手段確認前述基 準值在前範圍外時’可利用修正手段修正該基準值而使其 回到前述範圍内,則可經常保障穩定動作。 在此,若利用固定於與前述基準胞有別之主基準胞之主 基準值,執行前述基準值之修正,即可確實地修正基準 胞。也就是說,其著眼點在於主基準值之存取頻度極少, 因此,成乎不會發生劣化。在此,前述主基準胞最好利用 不因電應力而發生劣化之固定電阻予以構成。 則述記憶胞與前述主基準胞最好利用在電阻因電應力 而變化,前述電的應力解除後,變化之電阻仍會被保持之 非揮發性之可變電阻元件與選擇電晶體所構成,前述非揮 發性之可變電阻元件最好在電極間形成含錳之鈣鈦礦構 造之氧化物。 89643.doc 1232455 為了達成上述目的之本發明之基準胞之修正方法之第 特徵構成在於以下之點:記憶使用於讀出可在丄記憶胞 内記憶且改寫N值資_為2以上之自然數)之多數記憶胞 所記憶之資料值時之基準值之方法;計數前述基準胞之讀 出次數,在所計數之前述讀出次數達到規定值時,確認記 憶於前述基準胞之前述基準值是否在縣設定之範圍,在 確認前述基準值在前述範圍外時,修正該基準值而使其回 到前述範圍内。 本發明之基準胞之修正方法之第二特徵構成在於以下 之點.記憶使用於讀出可在以憶胞内記憶且改寫N值資料 (N為2以上之自然數)之多數記憶胞所記憶之資料值時之基 準值之方法;與時序產生電路所輸出之同步信號同步地確 認記憶於前述基準胞之前述基準值是否在預先設定之範 圍,在確認前述基準值在前述範圍外時,修正該基準值而 使其回到前述範圍内。 【實施方式】 以下’依據圖式’說明本發明之半導體記憶裝置及基準 胞之修正方法。 如圖1所示,半導體記憶裝置係在將晶片内分割成多數 磁區而在各磁區S1〜Sj内包含多數記憶胞丨,其係可在1記 憶胞内記憶且改寫N值資料(料2以上之自然數)者;記憶 體存取電路7,其係執行對前述記憶胞丨之讀出、寫入、刪 除之各動作者;基準胞2,其係記憶使用於讀出前述記憶 胞1所記憶之資料值時之基準值者;計數器電路3,其係言; 89643.doc 1232455 數前述基準胞2之讀出次數者;確認手段4,其係在前述計 數器電路3所計數之前述讀出次數達到規定值時,確認記 憶於前述基準胞之前述基準值是否在預先設定之範圍 者,及修正手段5,其係在前述確認手段4確認前述基準值 在範圍外時’依據主基準胞6修正該基準值而使其回到前 述範圍内者。 丽述記憶胞1、基準胞2、及主基準胞6係利用在電阻因 電壓施加等電應力而變化,前述電的應力解除後,變化之 電阻仍會被保持之非揮發性之可變電阻元件與選擇電晶 體所構成,在本實施形態中,作為非揮發性之可變電阻元 件係使用 RRAM (Novel resistance control nonvolatile RAM ·新電阻控制型非揮發性隨機存取記憶體)元件。 RRAM元件係使用電阻因電應力而變化,電應力解除後, 仍可藉保持變化之電阻而記憶資料之非揮發性之可變電 阻元件,利用MOCVD法(有機金屬化學汽相沉積法)、自旋 式塗敷法、雷射消融法、濺射法等,將例如以p V * X )
CaxMn03、La (1-x) CaxMn03、或 La (1 —x_y) CaxPbMn〇3(但, x< 1,y< 1,X+y< 1)表示之其中之一種物質,例如 Pr〇.7Ca〇.3Mn〇3 ' La〇.65Ca〇.35Mn〇3 > La〇.65Ca〇.175Pb〇.175Mn〇3 等錳氧化膜成膜所製成。 以下,在本專利說明書中,將「提高RRAM元件電阻值 時之動作」以「寫入」加以表現,將「降低電阻值時之動 作」以「刪除」加以表現」,通常在施行寫入時,使選擇 電晶體通電而將3 V施加至位元線,將〇v施加至源極線;反 89643.doc 1232455 之,在刪除時,使選擇電晶體通電而將〇¥施加至位元線, 將3V施加至源極線,在施行讀出時,使選擇電晶體通電而 將1.5V施加至位元線,將〇v施加至源極線。又,各電壓值 係構成可藉電壓產生電路予以切換供應,其值並不限定於 上述之值,只要配合非揮發性可變電阻元件之個別特性適 宜地加以設定即可,並不限定於本實施形態。 各磁區内之基準胞2係利用來自記憶對記憶體存取電路 7之記憶胞1讀出動作及寫入、刪除各動作之確認動作而同 牯產生之存取基準胞2之存取次數之計數器電路3之信 號,確認其資料。前述確認手段4係在接到前述計數器電 路3所計數之存取基準胞之存取次數達到規定次數之信號 後,檢查記憶於基準胞之狀態是否在特定之分布範圍。 刖述修正手段5係依據前述確認手段4之確認處理結 果,基準胞2之狀態在特定之分布範圍外時,利用主基準 胞6修正該基準胞2而使其回到特定之分布範圍。此修正有 刪除磁區内之基準胞2後施行重寫之情形、與僅施行重寫 之情形。在此,係在對前述記憶胞丨之寫入、刪除、讀出 之全部動作中,計數存取前述基準胞2之次數,但,可選 擇對圮憶胞1之寫入後,僅計數確認是否正確被寫入之前 述基準胞2之存取之情形、刪除後,僅計數確認是否正確 被刪除之前述基準胞2之存取之情形、僅計數讀出之情形 或計數此等之組合之情形,例如在可能成為RRam元件之 電阻值變動之起因之施加至基準胞之應力在對記憶胞之 讀出動作、寫入動作、刪除動作中之一種動作中有異之情 89643.doc 12 1232455 形,計數其最大應力所施加之動作之讀出次數時,可執行 更有效之確認作業。 前述主基準胞6僅應用於重新設定被刪除之磁區基準胞 之電阻值。磁區基準胞2係在存取於磁區内之記憶胞1時同 時被存取,但主基準胞6僅在磁區基準胞2被刪除後再程式 化時被存取。 其次’依據圖3,說明設定前述基準胞2之電阻值之方 法。在本實施形態中,係說明有關使用於可在丨個記憶胞 記憶4種狀怨之RR AM元件之基準胞2之例。圖中之a、b、 C、D係表示記憶於記憶胞1之4種狀態。為了判別此4種狀 態’需要3個識別其境界用之基準胞。3個電阻值中,將第 1磁區基準胞電阻Rrefl以下式(1)方式加以設定,同樣地將 第2、第3磁區基準胞電阻Rref2、Rref3以下式(2)、(3)方式 加以設定。又,(Rl’一Rl)之值愈小,愈能形成更多之電阻 狀態,故對多值化而言,極為方便。
Rl < Rrefl < Rl, --.(1) R2< Rref2< R2, ·——(2) R3< Rref3< R3, -.-(3) 其次,依據圖4所示之電路,詳述此等之設定方法。p型 MOSFET之P1與P2之源極分別連接於各電源電壓,閘極分 別被共通連接,P1之閘極與汲極經由節點S 1被連接,形成 電流反射鏡電路。又,PI、P2之汲極分別連接於N型 MOSFET之N1與N2之沒極。N1之閘極連接於計數器電路3 之輸出’計數器電路3被輸入傳達讀出、寫入驗證、刪除 89643.doc -13 - 1232455 驗證之信號(Sread)。計數器電路3之輸出經節點S2連接於 N2之閘極。又,在N1之源極分別連接各主基準胞之選擇開 關之N型MOSFET構成之N3〜N8之汲極。N3〜N8之源極連 接主基準胞6之RRAM元件之一端,他端連接於成為接地位 準用之開關之N型MOSFET構成之N12之汲極,N12之源極 連接於接地位準。另一方面,N2之源極經節點Sp連接於各 磁區基準胞2之選擇開關之N型MOSFET構成之N9〜Nil之 汲極、與切換並輸出高電壓、接地位準之電壓產生電路8 之輸出。又,N9〜Nil之各源極連接磁區基準胞2之RRAM 元件之一端,他端連接於可切換並輸出接地位準及高電壓 之電壓產生電路9之輸出。 其次,依據圖5說明上述電路之動作。在步驟31,執行 來自前述計數器電路3之確認要求信號是否被輸出至節點 S2之判斷,無確認要求信號時,不執行磁區基準胞2之修 正而結束處理,有確認要求信號時,轉移至步驟S2,讀出 寫入於磁區基準胞2之資料,在步驟33,執行磁區基準胞2 之狀態是否在期待之分布範圍之上限以上之判斷。 在上限以上時,在步驟討,刪除磁區基準胞(圖3a之狀 態)’在步驟S6,執行寫入動作,並修正磁區基準胞2之資 料,直到磁區基準胞2之狀態在期待《分布冑圍内為止。 不在上限以上時,在步驟^,執行磁區基準胞2之狀態是 否在期待之分布範圍之下限以下之判斷。在下限以下時, 在步驟S6’執仃寫人’並修正磁區基準胞之資料直到磁 區基準胞2之狀態在期待之分布範圍内為止不在下限以 89643.doc 1232455 下時,不執行磁區基準胞之修正。 詳言之,就磁區基準胞2之電阻值設定於R1< Rrefi < R1, 之情形加以說明時,執行是否有來自計數器電路3之確認 要求信號之判斷,有確認要求信號時,使N型MOSFE丁之 Ν:ί、N2、N3、N9、N12、N13通電,讀出磁區基準胞Rrefi, 比較具有電阻R1,之主基準胞與磁區基準胞Rrefl。即,利 用前述電流反射鏡電路與其週邊電路構成確認手段4。利 用判定信號判定Rl,< Rrefl時,刪除Rrefi(圖3A之狀態), 具體上,使N型MOSFET之N2成為斷電狀態,N9、N13成為 通電狀後’將S p節點維持於接地位準,由電壓產生電路 9輸出高電壓,利用將電壓施加至Rrefl,以執行刪除。
Rl’ > Rrefl 時,使N型 MOSFET之N卜 N2、N4、N9、N12、 N13通電,比較具有電阻以之主基準胞與磁區基準胞 Rrefl,利用判定信號判定,執行寫入,提高 電阻值。具體上,使N2成為斷電狀態,使N9、N13成為通 電狀態,而由電壓產生電路8輸出高電壓,利用使電壓產 生電路9成為接地位準,將電壓施加至rraM元件,以執行 寫入。 重複執行此寫入與驗證之一連串之動作,直到成為R1 < Rrefl<Ri’為止。即,利用前述電流反射鏡電路、電壓產 生電路8、9與其週邊電路構成修正手段5。同樣情形,為 了將磁區基準胞之電阻值設定於R2< Rref2 < R2,,可藉控 制 Nl、N2、N5、N6、N10、N12、N13予以實現。 以上,係說明採用計數器電路3定期地確認磁區基準胞 89643.doc 15 1232455 之狀態而加以修正之情形,以下,再依據圖6說明另一實 施形態。在此’與圖4不同之處在於採用時序產生電路3,, 以取代計數器f路3。計數器電路3係㈣計數對記憶胞之 寫入驗證、删除驗證讀丨,定期地將磁區基準胞2刪除、 寫入’但在本實施形態則具有不必依賴存取次數,而可依 照時間執行刪除、寫人。例如,利用糾、時執行磁區基 準胞之刪除、重寫入而更新之方式,以保持磁區基準胞之 精度甚至於也可採用計數器電路3與時序產生電路3,雙 方’而構成在其中一方早期地輸出確認要求信號時,即可 執行確3忍處理、修正處理。 其-人垅明對上述記憶體1之資料之讀出動作。如圖7所 示,對存取電路7選擇之任意記憶胞,將電壓產生電路1〇 之輸出設定於高阻抗狀態,將電壓產生電路u設定於接地 位準,另一方面,對被選擇之基準胞,將電壓產生電路8 設定於高阻抗狀態,將電壓產生電路9設定於接地位準, 利用比較流至電流反射鏡電路之電流,讀出記憶胞之資 料。 、 如上所述,也可利用電流反射鏡電路之電流檢出執行主 基準胞6與磁區基準胞2之電阻值比較,但也可利用使用差 動放大電路之電壓檢出執行其比較。圖8係後者之一例, 利用獨立之比較器SA所構成,但也與使用於記憶胞丨之讀 出及寫入驗證時之感測放大器共用。此時,如圖9所示, 例如在選擇記憶胞之讀出及寫入驗證時,使開關swl通 電’使開關sw2斷電,將選擇記憶胞與磁區基準胞連接於 S9643.doc -16- 1232455 可構成在重寫磁區 感測放大器,以輸出資料。另一方面 基準胞時,使開關SW1斷電,使開關sw2通電,將磁區基準 胞,、主基準胞連接於感測放大器,以便重複寫人直到磁 區基準胞達到規定之電阻值為止。 在上述貫把形悲中,係說明具有修正手段,在確認手段 確認基準值在前述範圍外時,可修正絲準值而使其回到 範圍内之情形,但例如在試驗性地計測應力之程度之用 途,或在具有基準胞確認有異常時判定壽命已結束之製品 規格之半導體e憶裝置等中,只要設置確認手段以掌握其 結果即可’未必需要修正手段。 在上述實施形態中,係說明在基準胞、主基準胞使用 RRAM元件之例,但作為主基準胞,使用固定電阻,以取 代RRAM元件時,可確保主基準胞之良好精度。 在上述之實施形態中,作為寫入狀態檢知手段,係以使 用包壓檢知型之差動放大電路所構成之情形予以說明,但 作為寫入狀態檢知手段,並不限定於此,可依照檢知對象 適宜地予以構成。例如,也可利用電流檢知型之差動放大 電路間接地檢知電阻值。 在上述實把形態中’係故明在基準胞、主基準胞使用 RRAM元件之例’也可取代RRAM元件,而使用利用藉磁 化方向改變電阻值之MRAM (Magnetic Random Access Memory ;磁性隨機存取記憶體)元件、或利用熱引起之結 晶狀態之變化改變電阻值之〇UM (〇vonic Unified Memory ··雙向統一記憶體)元件等。 89643.doc 1232455 如以上所說明’依據本發明,即使在重複執行讀出動 作、寫入動作、刪除動作而引起基準胞之劣化,也可有效 確認基準胞之狀態,執行其修正,防止干擾等引起之基準 胞之劣化,高精度地保持基準胞之值。 、本發明雖透過實施形態加以記㉝,但鑑於精通此技術領 域者在不脫離本發明之精神或範圍之情況下,仍能對此作 種種杈仿或變更,因此,本發明之範圍應依據後述申請專 利範圍之項予以界定。 【圖式簡單說明】 圖1係表示本發明之半導體記憶裝置之一實施形態之電 路區塊構成圖。 圖2係以往之快閃記憶體之電路區塊構成圖。 圖3係記憶胞之電阻分布說明圖。 圖4係本發明之半導體記憶裝置之要部之電路圖。 圖5係表示本發明之半導體記憶裝置之基準胞之修正處 理之流程圖。 圖6係本發明之半導體記憶裝置之另一實施形態之要部 之電路圖。 圖7係本發明之半導體記憶裝置之讀出動作之要部之電 路圖。 圖8係表示本發明之半導體記憶裝置之要部之電路區塊 構成圖。 圖9係表示本發明之半導體記憶裝置之要部之電路區塊 構成圖。 89643.doc -18- 1232455 【圖式代表符號說明】 1、2 磁區 1 記憶胞 2 磁區基準胞 3 計數器電路 4 確認手段 5 修正手段 6 主基準胞 7 存取電路 3, 時序產生電路 8 、 9 、 10 、 11 電壓產生電路 R1 電阻 Rrefl 磁區基準胞 SA 比較器 89643.doc - 19-

Claims (1)

1232455 拾、申請專利範圍: 1 · 一種半導體記憶裝置,其係包含: 多數記憶胞,其係可在丨胞内記憶且重寫N值資料⑼為 2以上之自然數)者; 基準胞,其係記憶使用於讀出前述記憶胞所記憶之資 料值時之基準值者; 計數器電路,其係計數前述基準胞之讀出次數者;及 ^確認手段,其係在前述計數器電路所計數之前述讀出 次數達到蚊料,心記憶於前述基準胞之前述基準 值是否在預先設定之範圍者。 2·如申請專利範圍第丨項之半導體記憶裝置,其中 前述計數器電路計數前述基準胞之讀出動作、寫入動 作、刪除動作中至少-種動作之前述基準胞之讀 者。 3. 如申請專利範圍第丨項之半導體記憶裝置,其中 前述確認手段包含修正手段,其係在確認前述基準值 在前述範圍外時’修正該基準值而使其收納於前述範圍 内者。 4. 如申請專利範圍第3項之半導體記憶裝置,其中 前述修正手段係制固定於與前述基準胞有別之主基 準胞之主基準值,修正前述基準值者。 _ 5·如申請專利範圍第4項之半導體記憶裝置,其中 月'J述主基準胞係利用固定電阻構成者。 6.如申請專利範圍第丨項之半導體記憶裝置,其中 89643.doc 1232455 前述記憶胞與前述基準胞包含電阻因電應力而變化, 刖述電應力解除後,變化之電阻仍會被保持之非揮發性 可變電阻元件與選擇電晶體者。 7·如申請專利範圍第6項之半導體記憶裝置,其中 前述非揮發性可變電阻元件係在電極間形成含猛之舞 鈦礦構造之氧化物者。 8· —種半導體記憶裝置,其係包含: 多數記憶胞,其係可在1胞内記憶且重寫N值資料…為 2以上之自然數)者; 基準胞,其係記憶使用於讀出前述記憶胞所記憶之資 料值時之基準值者; ' 時序產生電路;及 確認手段’其係與前述時序ϋ電路輸出之同步信號 同步確認記憶於前述基準胞之前述基準值是否在預先設 ϋ 定之範圍者。 9. 如申請專利範圍第8項之半導體記憶裝置,其中 前述確認手段包含修正手段,其係在確認前述基準值 在前述範圍外時,修正該基準值而使其收納於前述範圍 内者。 10. 如申請專利範圍第9項之半導體記憶裝置,其中 刖述修正手段係利用固定於與前述基準胞有別之主基 準胞之主基準值,修正前述基準值者。 η.如申請專利範圍第10項之半導體記憶裝置,其中 前述主基準胞係利用以電阻構成者。 89643.doc 1232455 12·如申請專利範圍第8項之半導體記憶裝置,其中 前述記憶胞與前述基準胞包含電阻因電應力而變化, 前述電應力解除後,變化之電阻仍會被保持之非揮發性 可變電阻元件與選擇電晶體者。 U·如申請專利範圍第12項之半導體記憶裝置,其中 前述非揮發性可變電阻元件係在電極間形成含錳之鈣 鈦礦構造之氧化物者。 14. 一種基準胞之修正方法,其係包含: 前述基準胞記憶使用於讀出可在1胞内記憶且重寫Ν 值貝料(Ν為2以上之自然數)之多數記憶胞所記憶之資料 值時之基準值; 計數前述基準胞之讀出次數; 在所計數之前述讀出次數達到規定值時,確認記憶於 前述基準胞之前述基準值是否在預先設定之範圍; 在確認前述基準值在前述範圍外時,修正該基準值而 使其收納於前述範圍内者。 1 5 · —種基準胞之修正方法,其係包含: 月il述基準胞記憶使用於讀出可在1胞内記憶且重寫Ν 值 > 料(Ν為2以上之自然數)之多數記憶胞所記憶之資料 值時之基準值; 與時序產生電路輸出之同步信號同步確認記憶於前述 基準胞之前述基準值是否在預先設定之範圍; 在確認前述基準值在前述範圍外時,修正該基準值而 使其收納於前述範圍内者。 89643.doc
TW092134192A 2002-12-04 2003-12-04 Semiconductor memory device and method for correcting a reference cell TWI232455B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002353052A JP4113423B2 (ja) 2002-12-04 2002-12-04 半導体記憶装置及びリファレンスセルの補正方法

Publications (2)

Publication Number Publication Date
TW200418032A TW200418032A (en) 2004-09-16
TWI232455B true TWI232455B (en) 2005-05-11

Family

ID=32310730

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092134192A TWI232455B (en) 2002-12-04 2003-12-04 Semiconductor memory device and method for correcting a reference cell

Country Status (6)

Country Link
US (1) US6831872B2 (zh)
EP (1) EP1426970B8 (zh)
JP (1) JP4113423B2 (zh)
KR (1) KR100555273B1 (zh)
CN (1) CN100390902C (zh)
TW (1) TWI232455B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI466122B (zh) * 2012-05-18 2014-12-21 Elite Semiconductor Esmt 具有參考晶胞調整電路的半導體記憶體元件以及包含此元件的並列調整裝置

Families Citing this family (68)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8027194B2 (en) 1988-06-13 2011-09-27 Samsung Electronics Co., Ltd. Memory system and method of accessing a semiconductor memory device
US6917544B2 (en) 2002-07-10 2005-07-12 Saifun Semiconductors Ltd. Multiple use memory chip
US7136304B2 (en) 2002-10-29 2006-11-14 Saifun Semiconductor Ltd Method, system and circuit for programming a non-volatile memory array
US6992932B2 (en) * 2002-10-29 2006-01-31 Saifun Semiconductors Ltd Method circuit and system for read error detection in a non-volatile memory array
US7178004B2 (en) 2003-01-31 2007-02-13 Yan Polansky Memory array programming circuit and a method for using the circuit
JPWO2005041303A1 (ja) * 2003-10-23 2007-04-26 松下電器産業株式会社 抵抗変化素子、その製造方法、その素子を含むメモリ、およびそのメモリの駆動方法
US7082052B2 (en) 2004-02-06 2006-07-25 Unity Semiconductor Corporation Multi-resistive state element with reactive metal
US20060171200A1 (en) 2004-02-06 2006-08-03 Unity Semiconductor Corporation Memory using mixed valence conductive oxides
US7652930B2 (en) 2004-04-01 2010-01-26 Saifun Semiconductors Ltd. Method, circuit and system for erasing one or more non-volatile memory cells
US7638850B2 (en) 2004-10-14 2009-12-29 Saifun Semiconductors Ltd. Non-volatile memory structure and method of fabrication
US8053812B2 (en) 2005-03-17 2011-11-08 Spansion Israel Ltd Contact in planar NROM technology
US8270193B2 (en) 2010-01-29 2012-09-18 Unity Semiconductor Corporation Local bit lines and methods of selecting the same to access memory elements in cross-point arrays
US8559209B2 (en) 2011-06-10 2013-10-15 Unity Semiconductor Corporation Array voltage regulating technique to enable data operations on large cross-point memory arrays with resistive memory elements
US8565003B2 (en) 2011-06-28 2013-10-22 Unity Semiconductor Corporation Multilayer cross-point memory array having reduced disturb susceptibility
US8937292B2 (en) 2011-08-15 2015-01-20 Unity Semiconductor Corporation Vertical cross point arrays for ultra high density memory applications
US20130082232A1 (en) 2011-09-30 2013-04-04 Unity Semiconductor Corporation Multi Layered Conductive Metal Oxide Structures And Methods For Facilitating Enhanced Performance Characteristics Of Two Terminal Memory Cells
JP4660249B2 (ja) * 2005-03-31 2011-03-30 株式会社東芝 磁気ランダムアクセスメモリ
US7259993B2 (en) * 2005-06-03 2007-08-21 Infineon Technologies Ag Reference scheme for a non-volatile semiconductor memory device
US7190621B2 (en) * 2005-06-03 2007-03-13 Infineon Technologies Ag Sensing scheme for a non-volatile semiconductor memory cell
US8400841B2 (en) 2005-06-15 2013-03-19 Spansion Israel Ltd. Device to program adjacent storage cells of different NROM cells
JP2007026477A (ja) * 2005-07-12 2007-02-01 Renesas Technology Corp 不揮発性記憶装置
EP1746645A3 (en) 2005-07-18 2009-01-21 Saifun Semiconductors Ltd. Memory array with sub-minimum feature size word line spacing and method of fabrication
US7668017B2 (en) 2005-08-17 2010-02-23 Saifun Semiconductors Ltd. Method of erasing non-volatile memory cells
JP4942990B2 (ja) * 2005-12-12 2012-05-30 パナソニック株式会社 半導体記憶装置
US7808818B2 (en) 2006-01-12 2010-10-05 Saifun Semiconductors Ltd. Secondary injection for NROM
US7692961B2 (en) 2006-02-21 2010-04-06 Saifun Semiconductors Ltd. Method, circuit and device for disturb-control of programming nonvolatile memory cells by hot-hole injection (HHI) and by channel hot-electron (CHE) injection
US7760554B2 (en) 2006-02-21 2010-07-20 Saifun Semiconductors Ltd. NROM non-volatile memory and mode of operation
US8253452B2 (en) 2006-02-21 2012-08-28 Spansion Israel Ltd Circuit and method for powering up an integrated circuit and an integrated circuit utilizing same
US7701779B2 (en) 2006-04-27 2010-04-20 Sajfun Semiconductors Ltd. Method for programming a reference cell
DE602006012825D1 (de) 2006-07-27 2010-04-22 St Microelectronics Srl Phasenwechsel-Speichervorrichtung
JP5661227B2 (ja) * 2007-02-07 2015-01-28 株式会社メガチップス メモリコントローラ
JP4288376B2 (ja) 2007-04-24 2009-07-01 スパンション エルエルシー 不揮発性記憶装置およびその制御方法
JP2008276858A (ja) 2007-04-27 2008-11-13 Spansion Llc 不揮発性記憶装置及びそのバイアス制御方法
KR100882841B1 (ko) 2007-06-19 2009-02-10 삼성전자주식회사 읽기 디스터번스로 인한 비트 에러를 검출할 수 있는메모리 시스템 및 그것의 읽기 방법
US9471418B2 (en) 2007-06-19 2016-10-18 Samsung Electronics Co., Ltd. Memory system that detects bit errors due to read disturbance and methods thereof
US7663926B2 (en) * 2007-07-27 2010-02-16 Micron Technology, Inc. Cell deterioration warning apparatus and method
KR20090014036A (ko) 2007-08-03 2009-02-06 삼성전자주식회사 읽기 디스터번스로 인한 에러를 방지하는 메모리 시스템 및그 방법
US7609543B2 (en) * 2007-09-27 2009-10-27 Magic Technologies, Inc. Method and implementation of stress test for MRAM
US7593255B2 (en) * 2007-12-07 2009-09-22 Qimonda North America Corp. Integrated circuit for programming a memory element
JP5121439B2 (ja) * 2007-12-26 2013-01-16 株式会社東芝 不揮発性半導体記憶装置
US7876599B2 (en) 2008-10-31 2011-01-25 Seagate Technology Llc Spatial correlation of reference cells in resistive memory array
JP2010134994A (ja) * 2008-12-04 2010-06-17 Elpida Memory Inc 半導体装置及びそのカリブレーション方法
US8638584B2 (en) * 2010-02-02 2014-01-28 Unity Semiconductor Corporation Memory architectures and techniques to enhance throughput for cross-point arrays
WO2012039415A1 (ja) 2010-09-21 2012-03-29 日本電気株式会社 半導体装置およびその制御方法
US8891276B2 (en) 2011-06-10 2014-11-18 Unity Semiconductor Corporation Memory array with local bitlines and local-to-global bitline pass gates and gain stages
US9117495B2 (en) 2011-06-10 2015-08-25 Unity Semiconductor Corporation Global bit line pre-charge circuit that compensates for process, operating voltage, and temperature variations
US10566056B2 (en) 2011-06-10 2020-02-18 Unity Semiconductor Corporation Global bit line pre-charge circuit that compensates for process, operating voltage, and temperature variations
JPWO2012176452A1 (ja) * 2011-06-24 2015-02-23 パナソニック株式会社 半導体記憶装置
US9159381B2 (en) * 2012-05-04 2015-10-13 Qualcomm Incorporated Tunable reference circuit
CN103578536B (zh) * 2012-08-09 2016-12-21 北京兆易创新科技股份有限公司 快闪存储器及其参考单元的确定方法
TWI485713B (zh) * 2012-12-11 2015-05-21 Winbond Electronics Corp 用以產生參考電流之參考單元電路以及方法
US9141534B2 (en) * 2012-12-14 2015-09-22 Sandisk Technologies Inc. Tracking read accesses to regions of non-volatile memory
EP2954415B1 (en) * 2013-02-08 2020-12-02 Everspin Technologies, Inc. Tamper detection and response in a memory device
US8934284B2 (en) * 2013-02-26 2015-01-13 Seagate Technology Llc Methods and apparatuses using a transfer function to predict resistance shifts and/or noise of resistance-based memory
US9251881B2 (en) * 2013-09-27 2016-02-02 Qualcomm Incorporated System and method to trim reference levels in a resistive memory
CN104134458A (zh) * 2014-07-17 2014-11-05 北京航空航天大学 一种可调的非易失性存储器参考单元
FR3029342B1 (fr) * 2014-12-01 2018-01-12 Commissariat A L'energie Atomique Et Aux Energies Alternatives Circuit de lecture pour memoire resistive
KR102292643B1 (ko) 2015-02-17 2021-08-23 삼성전자주식회사 저항성 메모리 장치, 저항성 메모리 시스템 및 저항성 메모리 시스템의 동작 방법
JP2016207243A (ja) * 2015-04-24 2016-12-08 株式会社デンソー 半導体記憶装置
KR102354350B1 (ko) * 2015-05-18 2022-01-21 삼성전자주식회사 메모리 장치 및 이를 포함하는 메모리 시스템
US9613693B1 (en) * 2015-10-29 2017-04-04 Adesto Technologies Corporation Methods for setting a resistance of programmable resistance memory cells and devices including the same
US9972383B2 (en) * 2016-03-08 2018-05-15 Macronix International Co., Ltd. Reading memory cells
CN107369471B (zh) * 2016-05-12 2020-09-08 中芯国际集成电路制造(上海)有限公司 存储器及其参考电路的校准方法
TWI600009B (zh) * 2016-11-04 2017-09-21 財團法人工業技術研究院 可變電阻記憶體電路以及可變電阻記憶體電路之寫入方法
JP2018147544A (ja) * 2017-03-09 2018-09-20 ソニーセミコンダクタソリューションズ株式会社 制御回路、半導体記憶装置、情報処理装置及び制御方法
CN109087679A (zh) * 2018-07-27 2018-12-25 上海华力集成电路制造有限公司 存储单元及其构成的存储阵列和otp
JP2020077445A (ja) 2018-11-07 2020-05-21 ソニーセミコンダクタソリューションズ株式会社 記憶制御装置、記憶装置、および、情報処理システム
US11139025B2 (en) 2020-01-22 2021-10-05 International Business Machines Corporation Multi-level cell threshold voltage operation of one-selector-one-resistor structure included in a crossbar array

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5172338B1 (en) * 1989-04-13 1997-07-08 Sandisk Corp Multi-state eeprom read and write circuits and techniques
RU2190260C2 (ru) * 1994-06-02 2002-09-27 Интел Корпорейшн Считывающая схема для флэш-памяти с многоуровневыми ячейками
US5777923A (en) * 1996-06-17 1998-07-07 Aplus Integrated Circuits, Inc. Flash memory read/write controller
US6314014B1 (en) * 1999-12-16 2001-11-06 Ovonyx, Inc. Programmable resistance memory arrays with reference cells
US6205056B1 (en) * 2000-03-14 2001-03-20 Advanced Micro Devices, Inc. Automated reference cell trimming verify
JP2001273796A (ja) * 2000-03-29 2001-10-05 Nec Microsystems Ltd センスアンプ回路
US6538922B1 (en) * 2000-09-27 2003-03-25 Sandisk Corporation Writable tracking cells
US6449190B1 (en) * 2001-01-17 2002-09-10 Advanced Micro Devices, Inc. Adaptive reference cells for a memory device
FR2820539B1 (fr) * 2001-02-02 2003-05-30 St Microelectronics Sa Procede et dispositif de rafraichissement de cellules de reference
US6473332B1 (en) * 2001-04-04 2002-10-29 The University Of Houston System Electrically variable multi-state resistance computing

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI466122B (zh) * 2012-05-18 2014-12-21 Elite Semiconductor Esmt 具有參考晶胞調整電路的半導體記憶體元件以及包含此元件的並列調整裝置

Also Published As

Publication number Publication date
US20040109353A1 (en) 2004-06-10
EP1426970A2 (en) 2004-06-09
JP4113423B2 (ja) 2008-07-09
TW200418032A (en) 2004-09-16
KR20040048870A (ko) 2004-06-10
US6831872B2 (en) 2004-12-14
JP2004185745A (ja) 2004-07-02
EP1426970B8 (en) 2013-07-31
EP1426970A3 (en) 2005-11-23
CN1506977A (zh) 2004-06-23
KR100555273B1 (ko) 2006-03-03
EP1426970B1 (en) 2013-04-10
CN100390902C (zh) 2008-05-28

Similar Documents

Publication Publication Date Title
TWI232455B (en) Semiconductor memory device and method for correcting a reference cell
CN110544500B (zh) 随机码产生器及相关随机码产生方法
TWI232456B (en) Semiconductor memory device and method for correcting memory cell data
TW561480B (en) Writable tracking cells
JP3782628B2 (ja) 多重ビットメモリセルのデータセンシング装置
EP0349775A2 (en) Flash eeprom memory systems and methods of using them
JP5151439B2 (ja) 記憶装置および情報再記録方法
JP2004185723A (ja) 半導体記憶装置およびそのデータ書き込み制御方法
JP4356786B2 (ja) 記憶装置および情報再記録方法
EP1807841B1 (en) Memory device and method providing an average threshold based refresh mechanism
JPH11260080A (ja) 不揮発性メモリデバイスのプログラムシステム
JP2014010875A (ja) 半導体記憶装置
US12069857B2 (en) Memory cell, memory device manufacturing method and memory device operation method thereof
TWI802971B (zh) 記憶體晶胞,記憶體裝置之製造方法及其操作方法
US11972799B2 (en) Filament forming method for resistive memory unit
JP3632001B2 (ja) フラッシュEEpromメモリシステムとその使用方法
TWI622997B (zh) 記憶體裝置、系統及其操作方法
CN113160870A (zh) 非易失存储器编程方法
TW202420310A (zh) 用於執行餘量讀取測試操作的快閃記憶體以及包括其的餘量讀取測試系統
JP2000067589A (ja) フラッシュEEpromメモリシステムとその使用方法
CN118335149A (zh) 一种基于忆阻器的动态调整读参考的写校验方法、电路及存储器
JPH09120690A (ja) フラッシュEEpromメモリシステムとその使用方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees