TW571416B - Semiconductor device and method of fabricating the same - Google Patents

Semiconductor device and method of fabricating the same Download PDF

Info

Publication number
TW571416B
TW571416B TW91137702A TW91137702A TW571416B TW 571416 B TW571416 B TW 571416B TW 91137702 A TW91137702 A TW 91137702A TW 91137702 A TW91137702 A TW 91137702A TW 571416 B TW571416 B TW 571416B
Authority
TW
Taiwan
Prior art keywords
semiconductor device
semiconductor
metal wiring
electrode
connection terminal
Prior art date
Application number
TW91137702A
Other languages
English (en)
Other versions
TW200305264A (en
Inventor
Yoshihiko Nemoto
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of TW200305264A publication Critical patent/TW200305264A/zh
Application granted granted Critical
Publication of TW571416B publication Critical patent/TW571416B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/568Temporary substrate used as encapsulation process aid
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L24/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
    • H01L24/78Apparatus for connecting with wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being of a type provided for in group H01L27/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0231Manufacturing methods of the redistribution layers
    • H01L2224/02319Manufacturing methods of the redistribution layers by using a preform
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0233Structure of the redistribution layers
    • H01L2224/02333Structure of the redistribution layers being a bump
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/023Redistribution layers [RDL] for bonding areas
    • H01L2224/0237Disposition of the redistribution layers
    • H01L2224/02371Disposition of the redistribution layers connecting the bonding area on a surface of the semiconductor or solid-state body with another surface of the semiconductor or solid-state body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05554Shape in top view being square
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0618Disposition being disposed on at least two different sides of the body, e.g. dual array
    • H01L2224/06181On opposite sides of the body
    • H01L2224/06182On opposite sides of the body with specially adapted redistribution layers [RDL]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/1134Stud bumping, i.e. using a wire-bonding apparatus
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/1302Disposition
    • H01L2224/13022Disposition the bump connector being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48471Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area being a ball bond, i.e. wedge-to-ball, reverse stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/485Material
    • H01L2224/48505Material at the bonding interface
    • H01L2224/48699Principal constituent of the connecting portion of the wire connector being Aluminium (Al)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4899Auxiliary members for wire connectors, e.g. flow-barriers, reinforcing structures, spacers, alignment aids
    • H01L2224/48991Auxiliary members for wire connectors, e.g. flow-barriers, reinforcing structures, spacers, alignment aids being formed on the semiconductor or solid-state body to be connected
    • H01L2224/48992Reinforcing structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4899Auxiliary members for wire connectors, e.g. flow-barriers, reinforcing structures, spacers, alignment aids
    • H01L2224/48996Auxiliary members for wire connectors, e.g. flow-barriers, reinforcing structures, spacers, alignment aids being formed on an item to be connected not being a semiconductor or solid-state body
    • H01L2224/48997Reinforcing structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/74Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
    • H01L2224/78Apparatus for connecting with wire connectors
    • H01L2224/7825Means for applying energy, e.g. heating means
    • H01L2224/783Means for applying energy, e.g. heating means by means of pressure
    • H01L2224/78301Capillary
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85001Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate
    • H01L2224/85005Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector involving a temporary auxiliary member not forming part of the bonding apparatus, e.g. removable or sacrificial coating, film or substrate being a temporary or sacrificial substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8512Aligning
    • H01L2224/85148Aligning involving movement of a part of the bonding apparatus
    • H01L2224/85169Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
    • H01L2224/8518Translational movements
    • H01L2224/85186Translational movements connecting first outside the semiconductor or solid-state body, i.e. off-chip, reverse stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/852Applying energy for connecting
    • H01L2224/85201Compression bonding
    • H01L2224/85205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/85909Post-treatment of the connector or wire bonding area
    • H01L2224/85951Forming additional members, e.g. for reinforcing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1064Electrical connections provided on a side surface of one or more of the containers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/10All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/1011All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices having separate containers the devices being of a type provided for in group H01L27/00 the containers being in a stacked arrangement
    • H01L2225/1094Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01014Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01039Yttrium [Y]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01057Lanthanum [La]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/1533Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate
    • H01L2924/15331Connection portion the connection portion being formed on the die mounting surface of the substrate the connection portion being formed both on the die mounting surface of the substrate and outside the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • H01L2924/1815Shape
    • H01L2924/1816Exposing the passive side of the semiconductor or solid-state body
    • H01L2924/18165Exposing the passive side of the semiconductor or solid-state body of a wire bonded chip

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Wire Bonding (AREA)

Description

571416 玖、發明說明 【發明所屬之技術領域】 本發明係關於半導體裝置及其製造方法,尤爲具體而 言,是關於可極大地提高生產效率、且可小型化的半導體 裝置及其製造方法。 【先前技術】 圖9 5爲顯示先前之半導體裝置的典型例的剖面構成 圖。形成於晶圓上的半導體晶片1 0 1 a,係搭載於導線架的 晶片接合塾l〇5b上。半導體晶片的電極接合焊塾1〇3,係 藉由引線1 〇 2與成爲連接外部之連接端子的外部導線1 0 5 a 所連接。引線1 〇 2係在與電極接合焊墊1 〇 3的連接部上形 成引線連接端子1 〇 2 b,此外,在與外部導線i 〇 5 a的連接 部形成引線連接端子1 0 2 a。除外部導線之外部端子外,其 餘所有部分均如圖9 5所示由絕緣性樹脂1 〇 4密封。 圖96〜圖100顯示上述半導體裝置之製造方法。首先’ 如圖9 6所示,於晶圓1 〇 1上並排地製入多個半導體電路區 域(半導體晶片區域)1 〇 1 a,於各半導體晶片的表面設置電 極接合焊墊1 〇 3。然後,如圖9 7所示,按每一半導體晶片 1 0 ] a的單位將晶圓切斷予以單片化。此後,如圖9 8所示’ 將上述單片化的半導體晶片固定於導線架的晶片接合蟄 1 0 5 b。然後,如圖9 9所示,藉由引線1 〇 2予以連接。此後’ 如圖1 0 0所示,藉由樹脂1 〇 4將除外部導線1 〇 5 a的端子以 外的部分密封。最後,將外部導線1 0 5 a的露出於密封樹脂 的部分向內側彎曲以減小尺寸,製造完成圖9 5所示半導體 6 312/發明說明書(補件)/92-03/91137702 571416 裝置。 藉由採用上述製造方法,可獲得可靠度良好的半導體裝 置,如 D R A M ( D y n a m i c R a n d 〇 m A c c e s s M e m 〇 r y :動態隨機 存取記憶體)。 因上述半導體裝置使用導線架,因而無法避免俯視時外 部導線位於半導體晶片外側的情況。爲消除此類型的妨礙 到裝置小型化的要因,曾提出數個解決方案。例如,如圖 1 0 1所示’曾提出有於半導體晶片1 0 1 a的底部設置由金屬 膜1 1 5 a所被覆的樹脂突起1 0 4 a,再由引線1 〇 2連接該金 屬膜Π 5 a及半導體晶片1 0 1 a的電極接合焊墊1 〇 3的構造 (曰本特開平9 - 1 6 2 3 4 8號公報)。根據該構造,因無從密封 樹脂外側突出的外部連接用端子,因而可使半導體裝置小 型化。 此外,還提出不使用導線架,如圖1 02所示,使半導體 晶片1 0 1 a近接配置外部連接機構1 2 5 a的構造(日本特開平 1 0 - 9 8 1 3 3號公報)。在該半導體裝置中,半導體晶片及外 部連接機構係由樹脂1 04所密封,而從被面露出。該半導 體裝置中,因爲俯視時外部連接機構位於密封樹脂的內面 側,因而也可使裝置小型化。 然而,在圖1 〇 1所示構造(日本特開平9 - 1 6 2 3 4 8號公報) 中,需要有覆蓋樹脂突起l〇4a的金屬膜115a的圖案形成。 因此,其製造步驟增加而變得複雜。由此招致製造成本之 增加,還有成爲良率下降之誘因的可能性。 此外,在圖1 〇 2所示構造(日本特開平1 0 - 9 8 1 3 3號公報) 312/發明說明書(補件)/92-03/91137702 571416 中.,需要於製造步驟中配置稱爲外部連接機構1 2 5 a的其他 構件。因此,其製造步驟也變得複雜,由此招致製造成本 之增加,還有成爲良率下降之誘因的可能性。 又,上述半導體裝置中無論哪一裝置,在藉由先前之製 造方法進行製造的情況’均係按晶圓之每一劃分區塊將經 由指定的處理步驟所製入的半導體晶片切斷,以使各個半 導體晶片單片化。也就是說,即使有使用或非使用導線架 之差別’若根據先前之製造方法,則圖9 6〜圖1 〇 〇所示半 導體裝置均係經由在樹脂密封前的步驟將半導體晶片單片 化的步驟所製造。 在經由將半導體晶片單片化的步驟,對半導體晶片的電 極接合焊墊及連接端子進行打線接合並進行樹脂密封的情 況’有對於每一被單片化的半導體晶片進行位置定位等的 必要’從而招致生產效率受到限制。半導體裝置具有藉量 產化以使價格降低而易得到普及的性格,但是,在按每一 如上述之被單片化的半導體晶片製造半導體密封體的方式 中,則存在量產性方面的問題。 此外,在對每一如上述被單片化的半導體晶片製造半導 體密封體的方法中,在小型化時會有搬運上的困難。在以 上述小型化爲目的之圖101、圖102所示半導體裝置中, 在推進小型化的情況,自然也會有搬運上的困難。 又,包括上述被小型化之圖101、圖1〇2的半導體裝置, 爲製造積層多片被單片化的半導體晶片的半導體裝置,則 需要有複雜的處理步驟,此外,加工完成之半導體裝置也 312/發明說明書(補件)/92·03/91137702 8 57!4l6 變得具備複雜的構造。圖1 Ο 3爲顯示使用導線架的情況的 積層構造的圖。根據該圖,有將越是上層的半導體晶片的 尺寸減小的必要。因此,該可積層之數量具有限度。此外, 圖1 〇4爲顯示積層相同尺寸的半導體晶片的情況的圖。根 據該圖’可知在積層相同尺寸的半導體晶片的情況,必須 要介由隔片1 1 1。在介由隔片1 1 1的情況,不僅構造變得 · 複雜,而且於每一層還需要有接線的步驟。因此,連帶造 、 成製造效率的下降。 【發明內容】 _ 本發明之目的在於,提供可極大地提高生產效率、且可 小型化的半導體裝置及其製造方法。 本發明之半導體裝置具備,半導體晶片,其一主表面上 備有具指定功能的半導體電路及電極;金屬佈線,其具有 一端與電極連接,而另一端與外部連接的連接端子;及絕 緣體,至少用以覆蓋半導體晶片的上述一主表面。該半導 體裝置中,金屬佈線之另一端的連接端子,係爲在保持與 Φ 該金屬佈線之其他部分一體化之狀態之同時所形成的部 分,該連接端子係在與一主表面側的絕緣體上面相反側的 底面處露出。 根據上述構成,與金屬佈線一體形成之部分的連接端子 係從底部露出。因此,於製造時藉由與金屬佈線連接的端 子部分與上述電極、例如暫設之導電板或支持板、及與金 屬佈線一體形成之連接端子連接。上述連接端子及電極上 端子係爲與金屬佈線一體形成者。連接端子及電極上端子 312/發明說明書(補件)/92-03/91137702 9 571416 也可於配置金屬佈線之步驟中,在與金屬佈線之其他部分 一·體化的狀態所形成。此時,即使於成爲連接端子的部分 被加工而變形亦可。因此,(1)在連接端子及金屬佈線的其 他部分間無連接部,且,(2)連接端子及金屬佈線的其他 部分’在組成上變爲實質相同。關於形狀,連接端子及電 極」」端了·當然與金屬佈線相異。例如,在將金屬佈線作爲 引線的情況,引線於結線步驟中被加工,連接端子成爲球 形接合或針腳接合等的形狀。此外,在由氣體沉積法及電 Μ法形成金屬佈線的情況,連接端子係可形成適於作爲連 接部分的任意形狀。上述暫設的導電板或支持板可於隨後 之步驟中除去。 例如’在由引線構成金屬佈線的情況,於打線接合步驟 中進行如下的加工。 (a)將引線的前端接合於上述半導體基片的電極上,形成 第1壓接部。隨後,於上述暫設之導電板也同樣形成第2 壓接部’即可將連續於打線接合具內部的供給源引線切 斷。在於暫設之導電板形成第2壓接部時,會有將引線壓 士夸或形成較引線原樣寬的形狀。爲此,可作爲連接端子使 用。可調整打線接合條件,將引線的寬度增大爲較正常壓 接條件的壓接部大。又,在鋁線的超音波打線接合中,無 論於半導體晶片的電極上的鋁線接合部還是支持板上之的 鋸線接合部均形成相同的壓接部。該情況,壓接的鋁線也 僅於暫設之導電板連接處理,但被寬幅加工。因此,易作 爲連接端子使用。此外,調整超音波打線接合的條件,可 10 312/發明說明書(補件)/92-03/91137702 571416 加工爲較正常之壓接部的寬幅更寬。 (b) 將引線的前端部分熔融,形成塊狀部分,於暫設之導 電板上形成球形接合,隨後,可於半導體晶片的電極上形 成針腳接合。 (c) 將引線的前端部分熔融,形成塊狀部分,於半導體晶 片的電極上形成球形接合,隨後,可於暫設之導電板上形 · 成針腳接合。 * 在(a)、(b)、(c)之任一情況,若在後步驟除去暫設的導 電板’即可將被加工連接於導電板的金屬佈線的端部作爲 Φ 連接端子。 其結果’可藉由非常簡單的製造步驟製造未使用導線架 而被小型化的半導體裝置。其結果,可廉價獲得具有高可 靠度的被小型化的半導體裝置。 本發明之半導體裝置之製造方法,係爲從配置2個以上 具有指定功能且具有實現與外部電性連接用的電極的半導 體電路區域於一主表面的半導體基板上,製造2個以上的 半導體裝置的方法。該製造方法具備,在與半導體基板之 ® 一主表面相反的主表面側黏貼支持板的步驟;以將2個以 上之半導體電路區域分爲各個半導體電路區域,且使支持 板露出於該半導體電路區域的周圍的方式形成溝槽的步 驟;藉由金屬佈線將電極與露於溝槽內的支持板作線連接 的步驟;及除去支持板的步驟。 根據該構成’在由引線接線的步驟中,無需將半導體晶 片(半導體電路區域)單片化,各半導體晶片在由支持板所 3n/發明說明書(補件)/92-03/91137702 11 支持的狀態下,連接於溝槽底部的支持板。如在以打線接 合進fr上述接線步驟的情況’將半導體晶片的電極及連接 端子打線接合。因此,無於每一半導體元件進行位置定位 的必要,從而可大幅提升生產效率。因此在量產性方面也 極爲優良。 此外,對於每一單片化的半導體裝置製造半導體密封體 之情況的造成問題的小型化時的搬運性,也極爲優良。 又,無需複雜之步驟,即可積層相同尺寸的半導體裝 置,可獲得積層構造的半導體裝置。此外,此時也無使用 隔板或特殊電路基板的必要。因此,可獲得無積層層數限 制的積層構造的半導體裝置。 本發明之另一態樣之半導體裝置之製造方法中,係爲從 配置2個以上具有指定功能且具有實現與外部電性連接用 的電極的半導體電路區域於一主表面的半導體基板上,製 造2個以上的半導體裝置的方法。該半導體裝置的製造方 法具備,將半導體基板切斷而分爲各個半導體電路區域的 步驟;在與半導體基板之一主表面相反的主表面側黏貼支 持板的步驟;藉由金屬佈線將電極與露於溝槽內的支持板 接線的步驟;及除去支持板的步驟。 根據該構成,可藉由金屬佈線連接單片化的半導體晶片 的電極及支持板。因此,可就此使用先前之製造線來製七 的情況增多。 【實施方式】 以下,參照圖式說明本發明之實施形態。 312/發明說明書(補件)/92-03/91137702 12 571416 (實施形態1) 參照圖1,半導體晶片1 a及引線2係由絕緣體之樹脂4 所密封。引線2之一端2 b係連接於電極3,形成所謂針腳 接合。此外,引線之另一*端被加工而形成爲塊狀之連接賴 子2 a,從密封樹脂4露出。此外,連接端子2 a的露出面 較半導體晶片1 a突出於外側。 根據該構成,連接端子可藉由簡單的熔融引線的端部來 形成。如此,因構造非常簡潔,因而,(a)小型化容易、且 (b)大幅提升生產效率可降低製造成本。此外,因連接端子 2 a較半導體晶片1 a突出於外側’因而,即使未增加該半 導體裝置的尺寸精度,仍可容易且確實進行連接端子2a 與其他端子的連接。 (實施形態2) 參照圖2,本實施形態中,係在半導體晶片1 a之背面配 置板材6方面,具有特徵。該板材在大多數的情況可使用 金屬板。該板材係藉由改變後述之半導體裝置之製造方法 的局部,而可容易形成。 藉由上述板材之配置,可提咼增加半導體裝置之剛性等 的機械強度。此外,藉由使用金屬板等的熱傳導性良好的 板材,即可提高從半導體晶片的散熱性。 (實施形態3 ) 參照圖3,本實施形態中,係在露出於連接端子2 a的背 面的表面上形成焊錫被覆膜7方面,具有特徵。藉由該焊 錫被覆膜7的形成,可容易且確實進行對電路基板的端子 13 312/發明說明書(補件)/92-03/91137702 571416 寺的連接’可獲得局連接強度。 (實施形態4) 參照圖4 ’本實施形態中,係在將板材作爲金屬板,除 連接端子外’還於配置於半導體晶片背面的金屬板上施予 焊錫被覆8的方面,具有特徵。藉由該焊錫被覆8的形成, 在搭載於電路基板時,可提高黏接強度及散熱性。 (實施形態5) 圖5至圖20爲說明本發明之實施形態5之半導體裝置 之製造方法的圖。藉由該製造方法,可製造上述實施形態 1〜4的半導體裝置。首先,如圖5所示,於晶圓(半導體 基板)主面的每一半導體晶片區域,形成排列電路區域的圖 案。該電路區域具備保持指定功能、用以進行與外部電性 連接的電極3。該晶圓1可藉由硏削背面側調整爲指定的 厚度,也可無需硏削。 接著,如圖6所示,將支持板5黏貼於晶圓的背面。該 支持板上可使用如鋁製的金屬板。該黏貼也可使用陽極氧 化接合法。但是,也可使用黏接劑予以黏貼。此後,如圖 7所示,以使個個半導體晶片的電路區域的周緣部抵達支 持板的方式形成溝槽1 1。該溝槽1 1之形成可使用如切割 方法。溝槽1 1貫穿晶圓1,及於支持板5也形成淺溝。 也可以使下一步驟之打線接合之引線的連接變爲容易 的方式,於該露出之支持板5的表面進行蝕刻處理、電鍍 處理、或此等的組合處理。對支持板5的露出部分進行的 蝕刻處理、電鍍處理、或此等的組合處理,可藉由一般之 14 312/發明說明書(補件)/92-03/91137702 571416 處理方法很容易進行。上述處理不僅可將引線的連接容易 化、確實化,而且對提局連接部的強度也很有效。 接著,藉由所謂打線接合法’由引線2將半導體晶片的 電極3及溝槽底部的支持板5接線(圖8) °在此,係將連 接溝槽底部的引線部分熔融形成球狀予以接合,即形成所 謂球形接合。打線接合法中’首先’於打線接合裝置內對 引線前端產生放電、熔融後形成塊狀部分(球形)2a。接著, 如圖9所示,使該球2 a適宜生長之同時與支持板5連接。 然後,邊從焊槍1 5供給引線邊將引線2連接於半導體晶片 1 a的電極3,以形成針腳接合。此外,調整打線接合條件, 先於電極形成針腳接合,接著於支持板形成球形接合。 又,於支持板預先排列凹部或貫穿孔,連接引線的端部 時,藉由焊槍強力抵壓引線的端部,即可嵌入該凹部或貫 穿孔而予以接合。此外,未於支持板預先設置凹部或貫穿 孔而僅予連接時,藉由焊槍強力抵壓仍可將引線的局部嵌 入支持板而予以接合。在使用上述連接方法的情況,藉由 在後步驟,於除去支持板時使用蝕刻處理,即可使引線端 部突出形成於更外側層。其結果,可更爲容易地將上述連 接端子連接於其他的端子。 接著,如圖1 0所示,藉由絕緣物之樹脂被覆半導體晶 片及引線。在由樹脂被覆時,以使未配置樹脂於相鄰之半 導體晶片的連接端子的間隙S的方式,藉由網版印刷具流 動性之熱硬化型高分子材料。但是,根據狀況,也可爲將 樹脂配置於溝槽交叉部等而於除去支持板的途中使半導體 15 312/發明說明書(補件)/92-03/91137702 571416 裝置不會被單片化。此外,也可根據狀況,配置樹脂於間 隙s。此後,雖未圖式,也可進行後熱處理以使熱硬化型 高分子材料硬化。 接著,如圖1 1所示,藉由濕式蝕刻除去半導體裝置背面 的支持板。該支持板之除去,除濕式蝕刻外也可使用機械 硏磨及化學機械硏磨(CMP : Chemical Mechanical Polishing)。但是,在使用機械硏磨及化學機械硏磨的情 、 況,連接端子之露出面及半導體晶片的背面成爲相同面, 而無法將連接端子突出於外側。 Φ 接著,除去配置於溝槽交叉部等的樹脂,形成單片化的 半導體裝置。但是,在包含溝槽交叉部在內完全未將樹脂 配置於間隙S的情況,因藉由除去支持板,半導體裝置即 成爲單片化,因而無除去溝槽交叉部的樹脂的步驟的必要。 接著,如圖1 2所示,藉由電鍍法對露出於背面的連接 端子進行焊錫被覆。該焊錫被覆可作爲接合材使用。上述 焊錫被覆並不限於電鍍法,也可採用其他的被覆方法。隨 _ 後,將上述焊錫被覆7與電路基板1 2上的電極1 3連接(圖 13)。 圖14及圖15爲非藉由濕式蝕刻而是藉由機械硏磨或化 學機械硏磨進行除去支持板的處理後的剖面圖。該情況, 如圖1 4所示,連接端子的露出面及半導體晶片的背面成爲 相同面,或是,如圖1 5所示,於半導體晶片的背面側殘留 支持板的局部5 a,此也可作爲圖2所示板材6使用。 圖1 6爲對應於圖6之剖面圖的步驟時的俯視圖。於晶 16 312/發明說明書(補件)/92-03/91137?〇2 571416 圓】形成排列有包含電極3在內具有指定功能的電路的電 路區域(半導體晶片區域)1 a。藉由陽極氧化法將支持板5 黏貼於該晶圓1的背面。隨後’如圖1 7所示,從上面側以 貫穿晶圓的方式於縱橫方向挖設溝槽U,形成溝槽交叉部 1 1 a等。該溝槽1 1之形成可使用如切割方法。 接著,如圖1 8所不,由引線2將電極3及支持板5連 接。此時,以在與支持板的連接部形成塊狀的連接端子2 a 的方式,調整打線接合的條件。隨後,如圖1 9所示,由樹 脂4被覆除相鄰之半導體裝置的連接端子2 a間的間隙S 外的部分。此外’於相當於溝槽交叉部1 1 a的位置也配置 樹脂4a ° 接著,若除去支持板5,即可如圖2 0所示,獲得由樹脂 密封的半導體裝置。各半導體裝置係藉由溝槽交叉部i i a 的樹脂相互連接。圖21爲從背面側所視將該樹脂4a 除去而被單片化的半導體裝置的俯視圖。沿半導體晶片1 a 的邊排列有引線形成的連接端子2 a。 藉由上述製造方法,可藉由非常簡單化的製造步驟獲得 小型化之簡潔構造的半導體裝置。因此’可廉價製造積體 度增高的半導體裝置。 (實施形態6) 圖22〜圖24爲本發明之實施形態6之半導體裝置的製 造方法。本實施形態中,係於判定半導體裝置之良否時的 半導體裝置的構造方面,具有特徵。在由引線連接支持板 及半導體晶片的電極而由樹脂密封後(圖1 〇),如圖22所 17 312/發明說明書(補件)/92-03/91137702 571416 示,在與支持板5相反側的面配置檢查用支持板2 5。該第 2支持板也可爲薄膜。 接著,如圖2 3所示,藉由濕式蝕刻除去支持板5。該濕 式蝕刻也可由機械硏磨及化學機械硏磨代替。隨後,如圖 2 4所示,將探針1 6抵觸於露出的連接端子2 a,以判定半 導體裝置之電路功能的良否。 藉由上述方法,即使在除去支持板後,各半導體晶片仍 可維持晶圓上的位置。因此,無需個別搬送半導體晶片進 行檢查,而可與先前相同以配置於晶圓上的狀態進行檢 查。爲此,可經由非常簡潔化的製造步驟進行製造,與先 前相同,可在積體配置被小型化的半導體裝置的狀態,有 效進行觸針檢查。 (實施形態7 ) 圖2 5〜圖2 8爲說明本發明之實施形態7之半導體裝置 的製造方法的圖。首先,由引線2連接半導體晶片之電極 3及支持板5,於支持板形成連接端子2a後(圖8),如圖 25所示,接觸於該連接端子2a之上形成上部端子22。該 上部端子2 2可藉由打線接合法簡單予以形成。接著,除間 隙S外,如圖2 6所示,配置樹脂藉以將半導體晶片1 a及 引線2密封。於溝槽交叉部也配置樹脂,以使各半導體裝 置形成相互連接一起的構造。此外,上部端子的上部從密 封樹脂4露出。 接著,如圖2 7所示,除去支持板,即可獲得由樹脂密 封的半導體裝置。此後,切斷配置於邊角部的樹脂,如圖 18 312/發明說明書(補件)/92-03/91137702 571416 2 8所示,即可獲得單片化的半導體裝置。 該半導體裝置係爲於上下相同位置附設有端子的半導 體裝置5 2。藉由順序重疊該上下相同位置端子附設半導體 裝置,如圖2 9所示,即可獲得可被小型化高密度組裝的多 層構造的順積層半導體裝置。藉由使用此種多層構造的半 導體裝置,即可較先前飛躍性提升積體密度。 ^ (實施形態8 ) ‘ 圖30〜圖32爲威不本發明之貫施形態8之半導體裝置 的製造方法的圖。首先,由引線2連接半導體晶片之電極 鲁 3及支持板5,於支持板形成連接端子2 a後(圖8 ),如圖 3 0所示,接觸於連接電極3之引線之局部上形成電極上端 子2 3。該電極上端子2 3 ’也可藉由打線接合法簡單予以形 成。 接著,如圖3 1所示’包括邊角部在內配置樹脂,由樹 脂將半導體晶片及引線密封。此時,上述電極上端子2 3 的上面部從樹脂內露出。接著,如圖3 2所示,除去支持板 _ 5即可獲得由樹脂密封的半導體裝置。藉由除去溝槽交叉 部的樹脂,即可獲得單片化的半導體裝置(圖3 3 )。該半導 體裝置之上部及下部具有連接端子2 a、2 3 ’且其連接端子 的平面位置相互錯開。將此種半導體裝置稱爲附設上下異 位端子之半導體裝置53。該半導體裝置具有相對於半導體 晶片的主表面形成平行面的面對稱性的配置。 圖3 4爲顯示使2個上下異位端子附設半導體裝置5 3的 底面彼此對接組裝而成的2層構造的半導體裝置的構造剖 19 312/發明說明書(補件)/92·〇3/91 ] 377〇2 571416 面圖。在具有面對稱性的情況,在底面彼此對接中,連接 端子2 a彼此形成連接。在圖3 3所示上下異位端子附設半 導體裝置5 3不具面對稱性的情況,使用2個上下異位端子 附設半導體裝置5 3,則無法獲得圖3 4所示2層構造的半 導體裝置。在未具有上述面對稱性的情況,有準備相對於 圖3 3之半導體裝置具有面對稱性的另一半導體裝置,使該 另一半導體裝置與圖3 3所示半導體裝置對接以形成2層構 造的必要。據此,圖3 4所示2層構造的半導體裝置最好與 圖3 3所示半導體裝置具有上述面對稱性。 圖3 5爲顯示使2個上下異位端子附設半導體裝置5 3的 上面彼此對接組裝而成的2層構造的半導體裝置的構造剖 面圖.。在具有面對稱性的情況,在上面彼此對接中,上部 連接用端子2 3彼此形成連接。該圖3 5之2層構造的情況, 圖3 3所示上下異位端子附設半導體裝置5 3也具有面對稱 性的必要。 圖34及圖35所示2層構造的半導體裝置,係作爲1個 整合的半導體裝置,以俯視方式所視,其對於外部的連接 端子位於相同位置。爲此,順序積層該2層構造之半導體 裝置,即可製造4層以上之偶數層構造的半導體裝置。例 如,圖3 6爲顯示順序重疊圖3 5所示2層構造之半導體裝 置而組成之4層構造的半導體裝貭的構造剖面圖。 作爲奇數層構造的半導體裝置的例子’圖3 7顯示3層 構造的半導體裝置的構造剖面圖。該圖3 7所示半導體裝置 可看作爲於(a)圖3 4所示2層構造之半導體裝置的下側的 20 312/發明說明書(補件)/92-03/91137702 571416 連接端子23連接上圖33所示1層構造之半導體裝置,此 外,也可看作爲於(b)圖35所示2層構造之半導體裝置的 上側的連接端子2 a連接上圖3 3所不1層構造之半導體裝 置。 如上述’藉由於半導體晶片之電極3上設置露出於上面 的連接〗而卞’在(A)該半導體裝置具有上述面對稱性的情 況,連接反轉的半導體裝置及該半導體裝置,即可獲得多 · 層構造Z )又轉積層半導體裝置。此外,在(B )該半導體裝置 未具有上述面對稱性的情況,準備面對稱。以反轉關係之 鲁 配置將該面對稱之對象側之半導體裝置及該半導體裝置連 接,即可獲得多層構造之反轉積層半導體裝置。 上述多層構造之半導體裝置,係爲具有非常簡潔化的構 成之小型裝置,且製造方法簡單、還可廉價製造。 (實施形態9) 圖3 8及圖3 9爲顯示本發明之實施形態9之半導體裝置 的製造方法的圖。本實施形態中,在樹脂密封時、或樹脂 _ 密封後’以連接端子2 a的側部從密封樹脂露出的方式將樹 脂成形(Η 3 8 )。也就是說,也可將密封樹脂形成爲連接端 子的側部露出的形狀,也可作爲實施形態5之圖1 〇所示的 樹脂圖案’於樹脂密封後利用切割將連接端子的側部局部 硏削以使其側部露出。又,也可不使用樹脂圖案,於晶圓 上全面被覆樹脂’在以將相鄰之半導體裝置的連接端分離 之方式由切割切斷時,使連接端子的側部露出。 圖3 9爲圖3 8之步驟時的俯視圖。與由實施形態$之圖 21 31W發明說明書(補件)/92·〇3/91137702 571416 1 9之樹脂被覆連接端子的情況比較,可以看出本實施形態 中,其連接端子2 a的側部露出。藉由此種構成,如圖4 0 所示,在除去支持板後,連接端子的底面及側部從密封樹 脂露出。圖4 1爲從背面側所視利用分斷邊角部之樹脂等而 形成單片化的半導體裝置的俯視圖。與圖2 1之俯視圖比 較,可以看出連接端子2 a的側部露出。 圖42爲將單片化之半導體裝置組裝於電路基板的剖面 圖。其介由焊錫7將半導體裝置之連接端子2 a連接於電路 基板1 2的連接端子1 3。 圖43爲顯示將圖40所示半導體裝置單片化,將該單片 化之半導體裝置組裝於壁狀電路基板3 2的步驟時的構造 的剖面圖。壁狀電路基板3 2上設有被佈線的端子3 3,藉 由焊錫3 7將連接端子2將連接端子2a的側部連接於該端 子3 3。該壁狀電路基板係以圍繞半導體裝置之方式配置於 4邊。此外,根據必要,也可於數個邊不配置該壁狀電路 基板。 上述多層構造之半導體裝置,不是重新配置露出於各半 導體裝置上部的連接端子,而是將1個連接端子2 a的側部 用以與壁狀電路基板的連接。爲此,藉由本實施形態,藉 由非常簡單的製造方法’可獲得被小型化的簡潔構造的多 層構造的半導體裝置。 圖44爲顯示本發明之實施形態9之另一半導體裝置的 剖面圖。該多層構造之半導體裝置中,在至少具有i個未 配置壁狀電路基板的邊的情況,具備從該邊突出於外側配 22 312/發明說明書(補件)/92-03/91137702 571416 置的電路基板34。上述邊-般不配置連接端子。該多層構 ^之^ # _ If ^ m φ ’電路s 34之被配線的連接端子35, 及連接端子2 a的底面,係藉由焊银 砰踢3 7所連接。對壁狀電 路基板3 2的端子3 3的連接’則使用 |文用運接_子2 a的側部。 藉由該構成’還無需設置外部連接田的_ π k ®用的_子,可獲得小 型且簡潔化的構造的多層構造的半導體㈣。該構造粗圖 43之構造比較,散熱性優良,在高密度組裝之基礎上,可 確保可靠度高的動作。又,與圖43,/4、_ 之半導體裝置的構造配 合一起’可與外部電路進行多式多樣的連接。 圖45爲顯示本發明之實施形態9之又一半導體裝置的 剖面圖。該半導體裝置中,不配置圖44之半導體裝:平 置的電路基板,而是藉由焊錫8將散熱板39連接於半導體 晶片背面的板材6。一 |,從加工精度的緩和等方面考慮 最好於半導體晶片背面配置熱傳導板,但是,並不一定要 爲熱傳導板’也可爲將散熱板接觸於半導體晶片的背面的 構造。 藉由該構成’可獲得高散熱效果,因而,在確保高組裝 密度之基礎上,可確保可靠度高的動作。 (實施形態10) 本發明之實施形態1 0中,於實施形態5之樹脂密封時(圖 1 〇 ),不使用網版印刷法等的圖案形成機構,而是如圖4 6 所示全面被覆樹脂。也就是說,在由引線連接半導體晶片 的電極及支持板後,包括半導體裝置間的間隙在內,均由 樹脂埋設半導體晶片1 a及引線。隨後,在除去支持板之 23
312/發明說明書(補件)/9103/91137702 571416 前,如圖47所示,藉由4 部露出的寬度的分離溝槽 部。該分離溝槽係爲分離 溝槽,具有抵達支持板5 縱橫向形成,因而於交叉 去支持板5,則如圖4 8所 結果,可獲得具有使用壁 導體裝置的簡潔構造的小 此外,上述製造方法中 寬度,即可獲得實施形態 藉由上述製造方法,由 的圖案形成機構,因而可 述半導體裝置。此外,藉 持板5,在圖46及圖472 爲此,在形成使電極側部 由切斷可能產生的靜電破 (實施形態11) 圖49爲顯示本發明之1 圖4 9中,由於爲剛除去支 裝置處於相互對面的位置 形成,與藉由打線接合所 有藉由利用氣體沉積法所 片的電極3及外部連接部 以下說明藉由氣體沉積 S割形成具有使連接端子2 a的側 。此時,也可削去連接端子之局 爲每一半導體裝置之境界的分離 的深度。此外,因該分離溝槽係 部中溝槽形成交叉。隨後,若除 示,各半導體裝置被單片化。其 狀電路基板可形成多層構造的半 型化的半導體裝置。 ,藉由減小由切割形成的溝槽的 1〜4所示的半導體裝置。 於樹脂密封時未使用網版印刷等 藉由廉價之多種製造方法製造上 由將金屬板等的導電性板用於支 :步驟時電極全部成爲短路狀態。 露出的寬度的溝槽時,可防止藉 壞。 f施形態1 1之半導體裝置的圖。 持板後的狀態,因而2個半導體 。實施形態1〜1 0之金屬佈線的 進行者比較,本實施形態中,具 形成的金屬佈線1 8,將半導體晶 1 8 a連接的特點。 法進行上述連接之情況的製造 312/發明說明書(補件)/92-03/911377〇2 24 571416 方法。首先,如圖5 0所示,將晶圓1硏磨至指定的厚度, 接著,於晶圓表面的指定部位形成電極3。隨後,將支持 板5黏貼於半導體晶圓1的背面(圖5 1 )。可將鋁板用於支 持板5。又,藉由切割於晶圓1設置抵達支持板5的溝槽 11,該溝槽用於分割半導體晶片la(圖52)。接著,露出電 極3及溝槽的指定部分,以被覆半導體晶片上面、側面及 溝槽中央的方式形成光阻圖案1 7 (圖5 3 )。 一般,在由上述金屬佈線進行接線的步驟前,具備由絕 緣膜被覆半導體基板的一主表面的步驟,在由金屬佈線將 電極及支持板接線的步驟中,藉由氣體沉積法及電鍍法之 任一者,可形成連接於絕緣膜、電極及支持板之上的金屬 該絕緣膜當然係形成未被覆於半導體晶片的電極之狀 態。該絕緣膜也可在藉由氣體沉積法或電鍍法之金屬膜形 成之後’予以除去,再重新形成絕緣膜,此外,也可就以 此狀.作爲半導體晶片的保護絕緣膜使用。根據上述方 法,可容易將連接端子形成任意的形狀。 隨後,藉由氣體沉積法形成從電極3到達溝槽的露出部 分的金屬佈線1 8 (圖5 4 )。由該氣體沉積法形成的金屬佈線 1 8的一端1 8b係連接於電極3,其取響應電極3之形狀的 形狀。此外,與外部連接的另一端1 8 a係接觸於支持板5, 與支持板的接觸部呈平坦,該連接端子1 8 a也具有適於連 接的良好形狀。注重點爲在藉由氣體沉積法形成金屬佈線 的情況’也與打線接合相同,端子部分形成爲與端子部分 25 3 Π/發明說明書(補件)/92·03/91137702 571416 以外的金屬佈線互異之形狀。 此後,如圖5 5所示,除去光阻圖案1 7。接著,由絕緣 性樹脂進行密封(圖5 6)。此後,若除去支持板5,使金屬 佈線之連接端子1 8 a露出,即可獲得圖4 9所示半導體裝 置。圖4 9顯示夾持溝槽之2個半導體晶片,但是,當然可 並不限於2個,可在除去上述支持板的步驟時將多數半導 體晶片分離,予以形成。 此外,由打線接合製造的半導體裝置的構造,可由氣體 沉積法進行製造。例如,圖5 7所示構造,係爲於半導體晶 片1 a的背面配置散熱用的熱傳導板的裝置。金屬佈線係爲 由氣體沉積法形成的金屬佈線1 8,連接端子i 8 a也由氣體 沉積法形成。此外,圖5 8顯示從密封樹脂露出由氣體沉積 法形成之金屬佈線1 8的連接端子1 8 a的側面的構造。如 此,露出金屬佈線1 8的連接端子1 8 a側面的構造的半導體 裝置也可採用氣體沉積法形成。 如實施形態1〜1 0所示,在將打線接合用於金屬佈線的 形成的情況,只可獲得作爲金屬佈線之引線的剖面。此外, 關於連接端子’也只可獲得由打線接合步驟加熱變形引線 所獲得之大小的塊形狀。但是,如本實施形態,藉由使用 氣體沉積法取代打線接合,即可非常容易地根據接合強度 及電流密度來改變連接端子1 8 a的大小及金屬佈線電路的 剖斷面積。 如上述,藉由使用氣體沉積法及電鍍法中任一者,無需 如使用引線的情況,需要加工連接端子。連接端子及電極 26 312/發明說明書(補件)/92_〇3/911377〇2 571416 上之端子,均可形成任意之形狀。但是,在由氣體沉積法 或電鍍法形成金屬佈線的情況,由於無法如引線般於空中 引渡,因而至少要形成於被覆半導體晶片的一主表面的支 持層上。該支持層也可採用具耐久性的絕緣膜,就此用作 爲半導體晶片的保護層。此外,作爲支持層也可配置光阻 薄膜,由上述氣體沉積法及電鍍法形成金屬佈線後,除去 該光阻薄膜,隨後,再重新形成具耐久性的絕緣膜。 此外,在利用電鍍法形成金屬佈線的情況,因爲一般使 用電鍍法,因而,於上述支持層上形成陰極組成的金屬膜。 (實施形態12) 圖5 9之狀態也與圖49相同,係爲剛除去支持板後的狀 態,因而,2個半導體裝置處於相互對向的位置。本實施 形態中,具有由氣體沉積法形成的金屬佈線1 8的連接端子 1 8 c,不僅在底部而且還在上部,從密封樹脂露出的特點。 上述半導體裝置之製造中,在實施形態1 1之圖5 3之步 驟之前,與實施形態1 1之情況相同。也就是說,在使電極 3及溝槽之指定部分露出,以被覆半導體晶片上面、側面 及溝槽之中央的方式形成光阻圖案17的步驟(圖53)前, 與實施形態1 1之情況相同。此後,藉由氣體沉積法形成金 屬佈線1 8。該金屬佈線1 8的連接端子1 8 c,係呈向上方突 出狀隆起(圖60)。包括連接端子18c的形成在內,藉由氣 體沉積法之金屬佈線的形成方法,將於實施形態1 3中加以 說明。 此後,除去光阻圖案,(圖6 1 ),接著由密封樹脂進行密 27 312/發明說明書(補件)/92-03/91137702 571416 4 (圖6 2 )。在由密封樹脂進行密封時,使突出於連接端子 1 8c上方的部分,從密封樹脂4突出。此後,若除去支持 板5,如圖5 9所示,即可獲得單片化的半導體裝置。 圖59所示半導體裝置係爲上下相同位置端子附設半導 體A直 由就此順方向重疊如此之半導體裝置,即可獲 ^順fe'層半_體裝。另—方面,可於電_ 3之位置設置 向上方突出的連接端子。 圖63爲顯示將向上方突出的連接端子設於電極位置的 半峙體衣置的圖。目6 3所示半導體裝置係爲上下異位端3 附口又半導fk衣置。在如此之上下異位端子附設半導體裝售 的情況,讀35所示,使圖63所示半導體裝置的上面在 此對接組裝,可形成2層構造的半導體裝置。因此種2層 構造的半導體裝置,在作爲丨個半導體裝置所視的情況, 爲上下相同位置端子附設半導體裝置,因而,藉由僅依月 而數重就此順方向重疊,即可獲得順積層半導體裝置。# 是,圖63所示半導體裝置係偶數個積層。 如上述’較藉由氣體沉積法形成向上方突出的連接端 子’及較藉由打線接合法形成2個塊狀端子的情況,可更 爲簡化處理步驟。 (實施形態】3 ) 圖64中,該裝置中,在蒸鍍源室66之中,將蒸發原料 放入堪鍋6 1,配置藉由加熱裝置加熱、熔融的蒸發源5 6。 蒸鍍源室66內導入、充滿氦氣。因充滿氦氣,因此氣化之 原料成爲微細的粒子,通過輸送管6 3,藉由差壓導入抽取 28
312/發明說明書(補件)/92-03/91137702 571416 成爲真空的試料室6 4。微細粒子從安裝於輸送管的試料室 側端部的噴嘴6 7噴出,吹向配置於x U台6 5的試料5 5。 圖65爲顯示從噴嘴67向試料55噴出蒸鍍源,形成金 屬佈線1 8的步驟的圖。如此,在由氣體沉積法形成金屬佈 線的情況,只要將噴嘴6 7隨試料5 5沿平行面相對移動台 65即可。 - 此外’至於形成向上方突出之連接端子i 8 c,則如圖6 6 · 所示,停止噴嘴6 7及X - y - Θ台6 5的移動,噴吹蒸鍍源。 其結果,可容易形成向上方突出之連接端子。 修 (實施形態14) 圖6 7之狀態也顯示剛除去支持板後的狀態,顯示由2 個半導體裝置夾持溝槽。本實施形態中,係在由氣體沉積 法形成金屬佈線時,使半導體晶片之電極3露出,而將被 覆其他部分之絕緣膜2 7殘留於半導體裝置中的方面,具有 * 特徵。實施形態1 1〜1 3中,雖然光阻圖案i 7發揮相同的 作用’但是,將光阻圖案全部除去’隨後,藉由密封樹脂 4密封。 ^ 上述半導體裝置中,在實施形態1 1之圖5 2之步驟前, 與實施形態1 1之情況相同。也就是說,在以分離半導體晶 片1 a之方式,於晶圓上藉由切割設置抵達支持板5之溝槽 11(圖52)的步驟時以前,與實施形態n之情況相同。此 後,以使電極3及溝槽寬幅中央露出的方式,由如聚釀亞 胺組成的絕緣圖案27所被覆。以連接電極3及溝槽底部之 支持板的方式,藉由氣體沉積法形成金屬佈線丨8。此後, 312/發明說明書(補件)/92-03/91137702 29 571416 在殘留絕緣圖案2 7之狀態藉由密封樹脂進行密封。又,藉 由除去支持板,如圖6 7所示,即可獲得單片化的半導體裝 置。 根據本實施形態,在取代光阻圖案,而形成聚醯亞胺或 氧化砂膜等的物理穩定性及化學穩定性良好的絕緣膜圖案 後’如圖6 9所示’藉由氣體沉積法形成金屬佈線。此後如 圖7 0所示由密封樹脂進行密封。根據該製造方法,與使用 光阻圖案之製造方法比較,可省略除去光阻圖案的步驟。 此外’因在由樹脂密封之前,佈線周圍不會有形成中空狀 的情況,因而佈線由形成絕緣圖案2 7之聚醯亞胺等所支 持。因此,可高良率及穩定生產半導體裝置。又,藉由上 述絕緣圖案的形成可微細且精密地接線。 (實施形態15) 圖7 1也顯示剛除去支持板後的狀態,顯示由2個半導 體裝置夾持溝槽。本實施形態中,係在由氣體沉積法形成 金屬佈線時,使半導體晶片之電極3露出,而將被覆其他 部分之密封樹脂膜28殘留於半導體裝置中的方面,具有特 徵。 上述半導體裝置中,在實施形態1 1之圖5 2之步驟前, 與實施形態1 1之情況相同。也就是說,在以分離半導體晶 片1 a之方式,於晶圓上藉由切割設置抵達支持板5之溝槽 11(圖52)的步驟時以前,與實施形態11之情況相同。此 後,如圖7 2所示,以使電極3及溝槽寬幅中央露出的方式, 藉由如網版印刷法形成密封樹脂圖案2 8。接著,以連接電 30 312/發明說明書(補件)/92-03/91137702 571416 極3及溝槽底部之支持板的方式,藉由氣體沉積法形成金 屬佈線1 8 (圖7 3 )。此後,當然也在殘留密封樹脂圖案2 8 之狀態藉由除去支持板,如圖7 1所示,即可獲得單片化的 半導體裝置。 根據本實施形態,係取代光阻圖案或聚醯亞胺等的絕緣 膜圖案,而使用密封樹脂圖案。藉由使用該密封樹脂圖案, 可以較其他任一圖案均短的處理步驟進行製造。但是密封 樹脂圖之形成,僅可藉由現階段尺寸精度較差的網版印刷 來進行。因此,現階段還無法對應於電極的微細化。此外, 因爲電極上部僅爲由氣體沉積法形成的金屬佈線,因而, 在可靠性及耐久性方面較其他實施形態之半導體裝置要 差。 (實施形態16) 參照圖7 4,使圖7 1所示半導體裝置之上面彼此對向, 藉由焊錫3 7連接露出的金屬佈線,以形成積層構造。在將 該2層構造之半導體裝置視作爲1個半導體裝置之情況, 其上下相同位置具有連接端子。因此,就以此狀態順序積 層,即可容易獲得偶數層之多層積層半導體裝置。此外, 因爲藉由焊錫3 7被覆金屬佈線,因而可提升可靠性及耐久 性。 (實施形態17) 圖7 5也顯示剛除去支持板後的狀態,顯示由2個半導 體裝置夾持溝槽。本實施形態中,具有藉由電鍍形成金屬 佈線的特徵。 31 312/發明說明書(補件)/92-03/91137702 571416 上述半導體裝置之製造中,與實施形態15之圖72之步 驟前均相同。也就是說,在以使電極3及溝槽寬幅中央露 出的方式’至形成如聚醯亞胺組成的絕緣圖案2 8 (圖7 2 ) 爲止前的情況均相同。接著,藉由蒸鍍形成作爲電鍍之陰 極用的金屬膜3 1 (圖7 6)。接著,藉由電鍍形成金屬佈線, 並除去接線部分,形成光阻圖案1 7 (圖7 7 )。 此後’將未由光阻圖1 7被覆的金屬膜3 1作爲陰極,藉 由電鍍形成金屬佈線的接線圖案(圖7 8 )。接著,除去光阻 圖案1 7 (圖7 9)。又,將藉由電鍍形成的金屬膜3 8的接線 圖案作爲光罩,藉由蝕刻除去作爲電鍍之陰極用的金屬膜 (圖8 0)。接著,藉由密封樹脂4進行密封(圖8 1 ),除去支 持板5,如圖7 5所示,即可獲得單片化的半導體裝置。 如上述,藉由電鍍法形成金屬佈線,雖有增加處理步驟 數,但是,因使用光微影術,與打線接合法及氣體沉積、法 相比可進行微細的加工。 (實施形態1 8 ) 圖82也顯示剛除去支持板後的狀態,顯示由2個半導 體裝置夾持溝槽。本實施形態中’具有藉由電鑛形成金_ 佈線的特徵。 上述半導體裝置之製造中,與實施形態1 7之圖79戶斤# 步驟前均相同。也就是說,在將未由光阻圖1 7被覆的^ _ 膜3 1作爲陰極,藉由電鍍形成金屬佈線的接線圖案後,除 去光阻圖案1 7爲止前的情況均相同。此後,如圖8 3所示, 形成將半導體晶片之電極3上方開口的第2光阻圖案5 7。 32 312/發明說明書(補件)/92-03/91137702 571416 接著,於上述開口部藉由第2電鍍形成電極上端子4i (圖 84)。 此後,如圖85所示,除去第2光阻圖案57。接著,藉 由密封樹脂4 ’以露出電極上端子41之方式,進行樹脂密 封(圖86)。丨疆後,除去支持板5,如圖82所示,即可獲得 單片化的半導體裝置。圖82所示單片化的半導體裝置,係 爲上下異位端子附設半導體裝置。 圖87所示半導體裝置顯示作爲圖82所示半導體裝置的 變化例。圖8 7所不半導體裝置中,係於溝槽底部之支持板 上形成的連接端子3 8 a上形成上部連接用端子5 8。圖8 7 之半導體裝置之構造可藉由於連接端子38a上設置開口來 形成第2光阻圖案。 上述圖82及圖87所示半導體裝置,基本上係藉由各進 行2次光微影及電鑛即可達成。在藉由電鍍法形成多層連 接用端子的情況’與打線接合法及氣體沉積法比較,不僅 微細加工性良好’而且,還可容易控制露出於上面之連接 端子的尺寸大小。另一方面,在打線接合法中,線徑有受 到限制,此外’在氣體沉積法中,爲了形成連接端子而若 於上方沉積、蒸鍍,則會造成上方部分較底部直徑小。因 此,受到從密封樹脂4上面露出的連接端子的尺寸變小的 限制。若根據電鏟法,與向上方沉積的高度本身無關,藉 由提升光阻圖案的析像度,即可無尺寸大小之變動地形成 連接端子。 (實施形態1 9 ) 33 312/發明說明書(補件)/92-03/91137702 571416 圖8 8〜圖9 3爲顯示本發明之實施形態1 9之半導體裝置 及其變化例的圖。本實施形態中,顯示藉由電鍍法形成由 如打線接合法及氣體沉積法所可形成的構造。 圖8 8所示半導體裝置中,係取代聚醯亞胺組成的絕緣 膜圖案1 7 ’配置光阻圖案,藉由電鍍形成金屬佈線。光阻 圖案係在由密封樹脂密封之前,將由電鍍形成的金屬佈線 . 3 8作爲光罩’蝕刻除去用作陰極的金屬膜3 1後,被予以 · 除去。在除去光阻圖案後,由密封樹脂4進行密封。 如上述’藉由於金屬佈線之表面側及背面側同樣配置密 · 封樹脂’藉由熱歪斜之應力即可減小金屬佈線斷線的可能 性。 圖8 9所示半導體裝置中,係於半導體裝置之側面使連 接端子3 8 a之局部露出。根據該構造,與打線接合法及氣 體沉積法等之情況相同,可提升接合強度。 圖90所示半導體裝置中,係在含有由電鍍形成的金屬 佈線的半導體裝置的背面,在半導體晶片i a及聚醯亞胺等 的絕緣膜圖案2 7間設置階差方面,具有特徵。藉由設置此 ® 種階差,因連接端子3 8 a突出,故可更容易連接。藉由該 連接端子的突出構造的連接容易化,可不受金屬佈線之製 造方法的限制’無論何種金屬佈線之形成方法均可獲得。 圖91所示半導體裝置中,在含有由電鍍形成的金屬佈 線的半導體裝置’於半導體晶片背面配置散熱用之熱傳導 性良好的板6。藉由該板6之配置,可提升半導體晶片的 散熱性。藉由上述板6之配置的散熱性的提升,也不受金 34 312/發明說明書(補件)/92-03/91137702 571416 屬佈線之製造方法的限制,無論何種金屬佈線之形成方法 均可獲得。 圖92所示半導體裝置中,係在含有由電鍍形成的金屬 佈線3 8的半導體裝置’使連接端子3 8 a之上所設的上部連 接用端子5 8的上面、側面、側面從密封樹脂露出方面,具 有特徵。藉由將上部連接用端子5 8如上述從密封樹脂露 - 出’在上部連接用端子的大部分即可形成連接,因而可搭 · 載多種類的電路基板。該等作用也不受金屬佈線之製造方 法的限制,無論何種金屬佈線之形成方法均可獲得。 · 圖93所示半導體裝置中,係在圖87所示半導體裝置之 製造中,可偏離第1電鍍圖案的外側以形成第2光阻圖案 的開口部。圖93之半導體裝置中,與圖92之半導體裝置 不同,並不將上部連接用端子5 8的側面全部露出。藉由密 封樹脂4被覆上部連接用端子5 8的側面上部。
根據圖9 3所示半導體裝置,在側面及下面的露出部分 獲得接合強度、多樣化之接合性的基楚上,可防止焊錫等 接合材進入上部連接用端子上面。 I (實施形態20) 參照圖9 4,本實施形態中,係在與連結半導體晶片之電 極及支持板的金屬佈線2、1 8、3 8的位置鄰接的半導體晶 片間錯開,使對溝槽底部之支持板之連接交錯進行之方 面,具有特徵。藉由如上述之金屬佈線的配置,可減窄溝 槽的寬度。 本實施形態之製造方法,當然也可於打線接合法、氣體 35 312/發明說明書(補件)/92-03/91137702 571416 沉積法、及電鍍法之任一方法中進行。尤其是在使用光微 影技術之電鍍法中具有微細加工性優良的特點,因而可製 造較其他之2個方法不致增加半導體晶片的電極間隙的半 導體裝置。在另2個方法中,因在微細加工性方面較電鍍 法較差,隨溝槽減小,必須增加電極間隙,而在電極數多 的半導體晶片中並不一定有利。 【圖式簡單說明】 圖1爲顯示本發明之實施形態丨之半導體裝置的剖面構 成圖。 圖2爲顯示本發明之實施形態2之半導體裝置的剖面構 成圖。 圖3爲顯示本發明之實施形態3之半導體裝置的剖面構 成圖。 圖4爲顯示本發明之實施形態4之半導體裝置的剖面構 成圖。 圖5爲顯示本發明之實施形態5之半導體裝置之製造方 法中’將多個半導體晶片的電路圖案形成於晶圓上的步驟 時的剖面圖。 圖6爲於圖5之晶圓背面黏貼支持板的步驟時的剖面 圖。 圖7爲以時序於圖6之半導體晶片的電路區域間形成溝 槽的步驟時的剖面圖。 圖8爲以引線將圖7之支持板及半導體晶片的電極結線 時,於支持板連接部形成塊狀的連接端子的步驟時的剖面 36 312/發明說明書(補件)/92-03/91137702 571416 圖。 圖9爲作爲圖8之連接端子藉由打線接合法形成球形接 合的狀況圖。 圖1 〇爲藉由網版印刷法形成將圖8之半導體晶片與引 線隔開間隙進行被覆的樹脂圖案之步驟時的半導體裝置的 剖面圖。 圖U爲藉由濕式蝕刻除去圖1 0之支持板的步驟時的半 導體裝置的剖面圖。 圖1 2爲將圖1 1之半導體裝置單片化的步驟時的剖面圖。 圖1 3爲將圖1 2之半導體裝置組裝於電路基板上的步驟 時的剖面圖。 圖1 4爲藉由硏磨除去圖〗〇之支持板的例子的剖面圖。 圖1 5爲藉由硏磨除去圖1 〇之支持板的另一例子的剖面 圖。 圖1 6爲形成半導體晶片之電路後,對應於顯示將支持 板黏貼於晶圓背面之狀態的圖6的俯視圖。 圖1 7爲於圖1 6之晶圓的電路區域間按時序設置溝槽的 步驟時的俯視圖。 圖1 8爲以引線連接圖1 7之半導體晶片的電極及支持板 的步驟時的俯視圖。 圖1 9爲隔開間隙且將樹脂配置於溝槽交叉部而由樹脂 密封圖1 8之半導體晶片及引線的步驟時的剖面圖。 圖2 0爲圖]9之支持板的步驟時的剖面圖。 圖2 1爲將圖2 0之半導體裝置單片化,從背面側所視該 37 312/發明說明書(補件)/92·03/91137702 571416 被單片化的半導體裝置的俯視圖。 圖22爲本發明之實施形態6之半導體裝置之製造方法 中,將支持板配置於樹脂密封之半導體裝置上面的步驟時 的剖面圖。 圖23爲除去圖22之支持板的步驟時的剖面圖。 圖24爲將探針接觸於圖23之露出之連接端子,以檢查 半導體裝置的電性特性的步驟時的剖面圖。 圖2 5爲本發明之實施形態7之半導體裝置之製造方法 中’形成連接端子進行引線接線後,將上部連接用端子形 成於該連接端子上的步驟時的剖面圖。 圖26爲以被覆圖25之半導體晶片、引線及連接端子的 方式’使用網版印刷法形成樹脂圖案之步驟時的剖面圖。 圖2 7爲除去圖2 6之支持板的步驟時的剖面圖。 圖28爲顯示除去圖27之半導體裝置之溝槽交叉部的樹 脂予以單片化的半導體裝置的圖。 圖29爲顯示以2個順序積層圖28之半導體裝置之半導 體裝置的剖面圖。 圖3 0爲本發明之實施形態8之半導體裝置之製造方法 中,形成連接端子進行引線接線後,將上部連接用端子形 成於半導體晶片之電極上的步驟時的剖面圖。 圖3 1爲於樹脂被覆圖3 0之半導體晶片、引線及連接端 子時,已從上面露出上部連接用端子的方式,形成樹脂圖 案之步驟時的剖面圖。 圖3 2爲除去圖3 1之支持板的步驟時的剖面圖。 38 312/發明說明書(補件)/92-03/91137702 571416 圖3 3爲顯示除去圖3 2之半導體裝置之溝槽交叉部的樹 脂予以單片化的半導體裝置的圖。 圖3 4爲顯示使底面彼此對接連接圖3 3之半導體裝置及 面對稱於此之半導體裝置(也包括相當於該半導體裝置本 身的情況)的2層構造的半導體裝置的剖面圖。 圖3 5爲顯示使上面彼此對接連接圖3 3之半導體裝置及 面對稱於此之半導體裝置(也包括相當於該半導體裝置本 身的情況)的2層構造的半導體裝置的剖面圖。 圖3 6爲顯示以2個順序積層圖3 5之2層構造之半導體 裝置所形成之4層構造的半導體裝置的剖面圖。 圖3 7爲本發明之實施形態8之3層構造的半導體裝釐 的剖面圖。 圖3 8爲本發明之實施形態9之半導體裝置之製造方法 中’以使連接端子的側部露出的方式形成密封樹脂圖案之 步驟時的剖面圖。 圖3 9爲圖3 8之半導體裝置的俯視圖。 圖4 〇爲除去圖3 8之支持板的步驟時的剖面圖。 圖4 1爲從背面側所視除去圖40之半導體裝置之溝槽交 叉部的樹脂予以單片化的半導體裝置的俯視圖。 圖42爲將圖4丨之半導體裝置組裝於電路基板的步驟時 的剖面圖。 圖43爲顯示將圖4 1之半導體裝置組裝於壁狀電路基板 的多層半導體裝置的剖面圖。 圖44爲顯示在將圖4 1之半導體裝置配置於壁狀電路基 39 312/發明說明書(補件)/92-03/91137702 571416 板的多層構造中,於至少一邊不配置壁狀電路基板’而以 從該邊向外側突出之方式配置平置電路基板’的多層構造 的半導體裝置的剖面圖。 圖4 5爲顯示在將圖4 1之半導體裝置配置於壁狀電路基 板的多層構造中’於至少一邊不配置壁狀電路基板’而以 從該邊向外側突出之方式配置散熱板’的多層構造的半導 體裝置的剖面圖。 圖4 6爲本發明之實施形態1 〇之半導體裝置之製造方法 中,不使用樹脂圖案形成機構,以將半導體晶片及引線被 覆於晶圓上的方式進行樹脂被覆的步驟時的剖面圖。 圖47爲以使圖46之連接端子的側部露出之方式’藉由 切割形成分離溝槽的步驟時的剖面圖° 圖4 8爲顯示除去圖4 7之支持板,予以單片化的半導體 裝置的剖面圖° 圖49爲顯示本發明之實施形態1 1之半導體裝置的圖(顯 示夾持剛除去支持板後之溝槽的2個半導體裝置)。 圖50爲顯示於圖49之半導體裝置之製造中’硏磨晶圓 以形成電極的狀態圖。 圖5 1爲顯示將支持板黏貼於晶圓背面的狀態圖。 圖5 2爲顯示設置貫穿晶圓而到達支持板的溝槽的狀態 圖。 圖5 3爲顯、示設置光阻圖案的狀態圖。 圖5 4爲顯示藉由氣體沉積法形成金屬佈線的狀態圖。 圖5 5爲顯示除去光阻圖案的狀態圖。 40 312/發明說明書(補件)/92-03/91B7702 571416 _ 5 6爲顯示藉由密封樹脂密封的狀態圖。 _ 5 7爲顯示本發明之實施形態1 1之半導體裝置的一變 化例的圖。 _ 5 8爲顯示本發明之實施形態1 1之半導體裝置的又一 變化例的圖。 _ 5 9爲顯示本發明之實施形態1 2之半導體裝置的圖(顯 示夾持剛除去支持板後之溝槽的2個半導體裝置)。 I® 60爲顯示於圖59之半導體裝置之製造中,藉由氣體 沉檳法,於支持板上將連接端子堆積於上方的狀態圖。 _ 6 1爲顯示除去光阻圖案的狀態圖。 _ 6 2爲顯示藉由密封樹脂密封的狀態圖。 _ 63爲顯示本發明之實施形態1 2之半導體裝置的變化 Μ的圖(顯示夾持剛除去支持板後之溝槽的2個半導體裝 置)。 圖6 4爲顯示使用本發明之實施形態1 3之半導體裝置的 的製造方法的氣體沉積裝置的圖。 圖6 5爲顯示使用圖64所示裝置形成金屬佈線的方法的 圖。 圖6 6爲顯示使用圖6 4所示裝置形成金屬佈線的連接端 子的方法的圖。 圖6 7爲顯示本發明之實施形態1 4之半導體裝置的圖(顯 示夾持剛除去支持板後之溝槽的2個半導體裝置)。 圖6 8爲顯示於圖6 7之半導體裝置之製造中,形成聚釀 亞胺組成的絕緣膜圖案的狀態圖。 41 312/發明說明書(補件)/92-03/91137702 571416 圖6 9爲顯示藉由氣體沉積法形成金屬佈線的狀態圖。 圖7 0爲顯示藉由密封樹脂密封的狀態圖。 圖7 1爲顯示本發明之實施形態1 5之半導體裝置的圖(顯 示夾持剛除去支持板後之溝槽的2個半導體裝置)。 圖72爲顯示於圖71之半導體裝置之製造中,如藉由網 版印刷形成密封樹脂之圖案的狀態圖。 圖7 3爲顯示藉由氣體沉積法形成金屬佈線的狀態圖。 圖7 4爲顯示本發明之實施形態1 6之2層構造之半導體 裝置的圖。 圖7 5爲顯示本發明之實施形態1 7之半導體裝置的圖(顯 示夾持剛除去支持板後之溝槽的2個半導體裝置)。 圖76爲顯示於圖75之半導體裝置之製造中,藉由蒸鍍 等形成金屬膜的狀態圖。 圖7 7爲顯示形成光阻圖案的狀態圖。 圖7 8爲顯示藉由電鍍形成金屬佈線的狀態圖。 圖7 9爲顯示除去光阻圖案的狀態圖。 圖8 0爲顯示將金屬佈線作爲光罩蝕刻除去金屬膜的狀 態圖。 圖8 1爲顯示藉由密封樹脂密封的狀態圖。 圖82爲顯示本發明之實施形態18之半導體裝置的圖(顯 示夾持剛除去支持板後之溝槽的2個半導體裝置)。 圖83爲顯示於圖82之半導體裝置之製造中,形成第2 光阻圖案的狀態圖。 圖8 4爲顯示於第2光阻圖案開口部利用第2電鍍形成 42 31W發明說明書(補件)/92-03/91137702 571416 電極上部端子的狀態圖。 圖8 5爲顯示除去光阻圖案的狀態圖。 圖8 6爲顯示藉由密封樹脂密封的狀態圖。 圖87爲顯示本發明之實施形態18之半導體裝置的變& 例的圖(顯示夾持剛除去支持板後之溝槽的2個半導胃_ 置)。 圖8 8爲顯示本發明之實施形態1 9之半導體裝置的圖。 圖8 9爲顯示本發明之實施形態1 9之半導體裝置的第1 變化例的圖。 圖90爲顯示本發明之實施形態1 9之半導體裝置的第2 變化例的圖。 圖9 ]爲顯示本發明之實施形態1 9之半導體裝置的第3 變化例的圖。 圖92爲顯示本發明之實施形態丨9之半導體裝置的第4 變化例的圖。 圖93爲顯示本發明之實施形態19之半導體裝置的第5 變化例的圖。 圖94爲顯示本發明之實施形態20之半導體裝置的製坦 方法的圖。 圖9 5爲顯示使用導線架之先前半導體裝置的剖面圖。 圖9 6爲於圖9 5之先前半導體裝置之製造中,於晶圓上 形成多個半導體晶片的電路區域的步驟時的剖面圖。 圖9 7爲將圖9 6之晶圓單片化爲半導體晶片的步驟時的 剖面圖。 312/發明說明書(補件)/92·03/91137702 43 571416 圖9 8爲將圖9 7之被單片化的半導體晶片搭載於導線架 的步驟時的剖面圖。 圖9 9爲將圖9 8之半導體晶片的電極與外部導線部接線 的步驟時的剖面圖。 圖1 〇 〇爲樹脂密封圖9 9之半導體裝置的步驟時的剖面 圖。 圖1 〇 1爲顯示試圖獲取小型化的先前半導體裝置的圖。 圖102爲顯示試圖獲取小型化的先前之又一半導體裝置 的圖。 圖103爲顯示先前半導體裝置的積層構造的圖。 圖104爲顯示先前半導體裝置的又一積層構造的圖。 (元件符號說明) S 間隙 1 晶圓 la 半導體晶片 2 引線 2 a 連接端子 2b 引線2之一端 3 電極 4 樹脂 4a 樹脂 5 支持板 5a 支持板的局部 6 板材 44 312/發明說明書(補件)/92-03/91137702 571416 7 焊錫被覆膜 8 焊錫被覆 11 溝槽 11a 溝槽交叉部 12 電路基板 13 電極 1 6 探針 17 光阻圖案 18 金屬佈線 18a 連接端子 18b 金屬佈線1 8的一 18c 連接端子 22 上部端子 23 電極上端子 25 檢查用支持板 27 絕緣膜 2 8 絕緣圖案(密封樹 3 1 金屬膜 32 壁狀電路基板 33 端子 3 4 電路基板 35 連接端子 3 7 焊錫 38 金屬膜 端1 8 b 脂膜) 312/發明說明書(補件)/92-03/91137702 45 571416 3 8a 連接端子 3 9 散熱板 4 1 電極上端子 5 3 上下異位端子附設半導體裝置 5 5 試料 56 蒸發源 5 7 第2光阻圖案 5 8 上部連接用V而子 6 1 坩鍋 63 輸送管 64 試料室 6 5 X -y-Θ 台 66 蒸鍍源室 101 晶圓 1 Ola半導體電路區域(半導體晶片區域) 102 引線 1 0 2 a引線連接端子 1 〇2b引線連接端子 10 3 電極接合焊墊 104 絕緣性樹脂 1 〇 4 a樹脂突起 1 0 5 a外部導線 1 0 5 b晶片接合墊 111 隔片 312/發明說明書(補件)/92-03/91137702 571416 1 1 5 a金屬膜 1 2 5 a外部連接機構 312/發明說明書(補件)/92-03/91137702

Claims (1)

  1. 571416 拾、申請專利範圍.V ' . '.,··': ... ..'.π、 ·. ··.- ·,j,; ^ ·::··": Κ〜種半導體裝置,其包含有: # # it晶片’ 一主表面上備有具指定功能的半導體電路 及電極; 盃屬佈線’具有一端與電極連接,而另一端與外部連接 的連接端子;及 絕緣體’至少用以覆蓋上述半導體晶片的上述一主表 面;其中, 上述走屬佈線之另一端的連接端子,係邊保持與該金屬 佈線之其他部分一體化之狀態而邊形成的部分,該連接端 子係在與上述一主表面側的絕緣體上面相反側的底面處露 出。 2 ·如申請專利範圍第丨項之半導體裝置,其中,上述金 屬佈線係由打線接合法所形成的引線,上述連接端子係以 維持連續該引線的狀態直接將該引線的局部分加工成爲塊 狀的塊狀連接端子。 3 .如申請專利範圍第丨項之半導體裝置,其中,上述金 屬佈線及上述連接端子,係藉由氣體沉積法及電鍍法中任 一方法所形成。 4·如申請專利範圍第1項之半導體裝置,其中,上述連 接端子之露出面,係位於朝向與上述半導體晶片的一主表 面相反側的背側主表面更外側突出的位置。 5.如申請專利範圍第1項之半導體裝置,其中,在與上 述半導體晶片的一主表面相反側的背側主表面配置相接的 48 312/發明說明書(補件)/92-〇3/9 η 37?〇2 571416 板材,該板材從上述底面露出° 6 .如申請專利範圍第1項之半導體裝置’其更備有與上* 述連接端子上方相接之其他上部連接用端子。 7.如申請專利範圍第1項之半導體裝置’其中’上述電 極上又備有其他電極上端子° 8 .如申請專利範圍第1項之半導體裝置’其中’上述連 接端子的外側端部進而從上述絕緣體的側面露出。 9. 一種半導體裝置之製造方法’係爲於一主表面上配置 2個以上具有指定功能且具有實現與外部電性連接用的電 極的半導體電路區域的半導體基板上,製造2個以上的半 導體裝置的方法,其包含有如下步驟: 在與上述半導體基板之一主表面相反的主表面側黏貼 支持板; 以將上述2個以上之半導體電路區域分爲各個半導體電 路區域,且使上述支持板露出於該半導體電路區域的周圍 的方式形成溝槽; 藉由金屬佈線將上述電極與露於上述溝槽內的支持板 作線連接;及 除去上述支持板。. 1 〇.如申請專利範圍第9項之半導體裝置之製造方法,其 中,在利用金屬佈線將上述電極及上述支持板接線的步驟 中,藉由打線接合,將連接上述支持板的部分附近的引線 熔融而形成塊狀者壓接於上述支持板。 1 1 ·如申請專利範圍第9項之半導體裝置之製造方法,其 49 312/發明說明書(補件)/92-03/91137702 571416 中’在由上述金屬佈線進行線連接之步驟前,具備由絕緣 月旲被覆上述半導體基板的上述一主表面的步驟,在利用金 屬佈線將上述電極及上述支持板作線連接的步驟中,係藉 由氣體沉積法及電鍍法中任一方法,形成與上述絕緣膜、 上述電極及上述支持板上方相接的金屬膜。 1 2 ·如申請專利範圍第9項之半導體裝置之製造方法,其 中,在將上述支持板黏貼在與上述半導體基板的〜主表面 相反側的背側主表面的步驟中,使用陽極氧化接合法進行 黏貼。 1 3 ·如申請專利範圍第9項之半導體裝置之製造方法,其 中,在形成上述溝槽的步驟中,使用切割鋸來形成溝槽。 1 4 ·如申請專利範圍第9項之半導體裝置之製造方法,其 更具備由絕緣物密封上述金屬佈線及上述半導體電路區域 的步驟,在該密封步驟中,係採用網版印刷法將具流動性 的高分子樹脂塗敷於指定區域予以被覆。 1 5 ·如申請專利範圍第9項之半導體裝置之製造方法,其 更具備由絕緣物密封上述金屬佈線及上述半導體電路區域 的步驟,在由該絕緣物密封之步驟中,由絕緣物被覆上述 半導體基板的全面,而在隨後的任一步驟中,藉由切割鋸 除去該絕緣物的指定部分,將每一上述半導體電路區域單 片化。 50 312/發明說明書(補件)/92-03/91137702 571416 拾壹’圖式
    312/發明說明書(補件)/92-03/91137702 51
TW91137702A 2001-09-28 2002-12-27 Semiconductor device and method of fabricating the same TW571416B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001299756 2001-09-28
JP2002103684A JP4014912B2 (ja) 2001-09-28 2002-04-05 半導体装置

Publications (2)

Publication Number Publication Date
TW200305264A TW200305264A (en) 2003-10-16
TW571416B true TW571416B (en) 2004-01-11

Family

ID=26623238

Family Applications (1)

Application Number Title Priority Date Filing Date
TW91137702A TW571416B (en) 2001-09-28 2002-12-27 Semiconductor device and method of fabricating the same

Country Status (3)

Country Link
US (2) US20030062631A1 (zh)
JP (1) JP4014912B2 (zh)
TW (1) TW571416B (zh)

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100536898B1 (ko) * 2003-09-04 2005-12-16 삼성전자주식회사 반도체 소자의 와이어 본딩 방법
US7425759B1 (en) * 2003-11-20 2008-09-16 Bridge Semiconductor Corporation Semiconductor chip assembly with bumped terminal and filler
JP3864952B2 (ja) * 2003-12-01 2007-01-10 セイコーエプソン株式会社 振動子デバイス及びそれを備えた電子機器並びに振動子デバイスの製造方法
US7205178B2 (en) * 2004-03-24 2007-04-17 Freescale Semiconductor, Inc. Land grid array packaged device and method of forming same
US20060252735A1 (en) * 2004-12-30 2006-11-09 Dor Biopharma, Inc. Treatment of graft-versus-host disease and leukemia with beclomethasone dipropionate and prednisone
US7371676B2 (en) 2005-04-08 2008-05-13 Micron Technology, Inc. Method for fabricating semiconductor components with through wire interconnects
US7393770B2 (en) 2005-05-19 2008-07-01 Micron Technology, Inc. Backside method for fabricating semiconductor components with conductive interconnects
US7768113B2 (en) * 2005-05-26 2010-08-03 Volkan Ozguz Stackable tier structure comprising prefabricated high density feedthrough
US7919844B2 (en) * 2005-05-26 2011-04-05 Aprolase Development Co., Llc Tier structure with tier frame having a feedthrough structure
WO2007004986A1 (en) * 2005-07-06 2007-01-11 Infineon Technologies Ag An integrated circuit package and a method for manufacturing an integrated circuit package
SG130061A1 (en) 2005-08-24 2007-03-20 Micron Technology Inc Microelectronic devices and microelectronic support devices, and associated assemblies and methods
US7307348B2 (en) 2005-12-07 2007-12-11 Micron Technology, Inc. Semiconductor components having through wire interconnects (TWI)
US20070216033A1 (en) * 2006-03-20 2007-09-20 Corisis David J Carrierless chip package for integrated circuit devices, and methods of making same
US7659612B2 (en) 2006-04-24 2010-02-09 Micron Technology, Inc. Semiconductor components having encapsulated through wire interconnects (TWI)
TWI314774B (en) * 2006-07-11 2009-09-11 Siliconware Precision Industries Co Ltd Semiconductor package and fabrication method thereof
KR100761468B1 (ko) 2006-07-13 2007-09-27 삼성전자주식회사 반도체 장치 및 그 형성 방법
US7969022B1 (en) * 2007-03-21 2011-06-28 Marvell International Ltd. Die-to-die wire-bonding
JP2008306128A (ja) * 2007-06-11 2008-12-18 Shinko Electric Ind Co Ltd 半導体装置およびその製造方法
JP5273956B2 (ja) * 2007-07-02 2013-08-28 スパンション エルエルシー 半導体装置の製造方法
US20090154111A1 (en) * 2007-12-17 2009-06-18 Lynch Thomas W Reticulated heat dissipation
US20090165996A1 (en) * 2007-12-26 2009-07-02 Lynch Thomas W Reticulated heat dissipation with coolant
JP5343359B2 (ja) * 2008-01-09 2013-11-13 富士通セミコンダクター株式会社 半導体装置の製造方法
US8138024B2 (en) * 2008-02-26 2012-03-20 Stats Chippac Ltd. Package system for shielding semiconductor dies from electromagnetic interference
US8189344B2 (en) 2008-06-09 2012-05-29 Stats Chippac Ltd. Integrated circuit package system for stackable devices
US7851893B2 (en) * 2008-06-10 2010-12-14 Stats Chippac, Ltd. Semiconductor device and method of connecting a shielding layer to ground through conductive vias
US8183677B2 (en) * 2008-11-26 2012-05-22 Infineon Technologies Ag Device including a semiconductor chip
US8168458B2 (en) * 2008-12-08 2012-05-01 Stats Chippac, Ltd. Semiconductor device and method of forming bond wires and stud bumps in recessed region of peripheral area around the device for electrical interconnection to other devices
JP2010141066A (ja) * 2008-12-11 2010-06-24 Rohm Co Ltd 半導体装置
JP5112275B2 (ja) * 2008-12-16 2013-01-09 新光電気工業株式会社 半導体装置及び半導体装置の製造方法
JP5588150B2 (ja) * 2009-02-06 2014-09-10 セイコーインスツル株式会社 樹脂封止型半導体装置
US8357563B2 (en) * 2010-08-10 2013-01-22 Spansion Llc Stitch bump stacking design for overall package size reduction for multiple stack
US8304900B2 (en) 2010-08-11 2012-11-06 Stats Chippac Ltd. Integrated circuit packaging system with stacked lead and method of manufacture thereof
JP6246507B2 (ja) * 2012-11-05 2017-12-13 新光電気工業株式会社 プローブカード及びその製造方法
JP5763696B2 (ja) * 2013-03-04 2015-08-12 スパンション エルエルシー 半導体装置およびその製造方法
JP6092729B2 (ja) 2013-07-19 2017-03-08 新光電気工業株式会社 プローブカード及びその製造方法
JP6208486B2 (ja) 2013-07-19 2017-10-04 新光電気工業株式会社 プローブカード及びその製造方法
JP6219227B2 (ja) * 2014-05-12 2017-10-25 東京エレクトロン株式会社 ヒータ給電機構及びステージの温度制御方法
JP6219229B2 (ja) * 2014-05-19 2017-10-25 東京エレクトロン株式会社 ヒータ給電機構
CN106486443A (zh) * 2015-08-27 2017-03-08 冠研(上海)专利技术有限公司 简易半导体芯片封装结构及其封装方法
CN106486429A (zh) * 2015-08-27 2017-03-08 冠研(上海)专利技术有限公司 半导体芯片封装结构及其封装方法
CN105514074B (zh) * 2015-12-01 2018-07-03 上海伊诺尔信息技术有限公司 智能卡芯片封装结构及其制造方法
IT201700073501A1 (it) * 2017-06-30 2018-12-30 St Microelectronics Srl Prodotto a semiconduttore e corrispondente procedimento
US10453820B2 (en) 2018-02-07 2019-10-22 Micron Technology, Inc. Semiconductor assemblies using edge stacking and methods of manufacturing the same
FR3104317A1 (fr) * 2019-12-04 2021-06-11 Stmicroelectronics (Tours) Sas Procédé de fabrication de puces électroniques
US20220173005A1 (en) * 2020-11-27 2022-06-02 Yibu Semiconductor Co., Ltd. Semiconductor Packaging Method, Semiconductor Assembly and Electronic Device Comprising Semiconductor Assembly
US20220208709A1 (en) * 2020-12-25 2022-06-30 Yibu Semiconductor Co., Ltd. Semiconductor Packaging Method, Semiconductor Assembly and Electronic Device Comprising Semiconductor Assembly

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60117696A (ja) * 1983-11-30 1985-06-25 沖電気工業株式会社 Epromの実装構造
WO1989001873A1 (en) * 1987-08-26 1989-03-09 Matsushita Electric Industrial Co., Ltd. Integrated circuit device and method of producing the same
JP3007833B2 (ja) 1995-12-12 2000-02-07 富士通株式会社 半導体装置及びその製造方法及びリードフレーム及びその製造方法
US6072239A (en) * 1995-11-08 2000-06-06 Fujitsu Limited Device having resin package with projections
JP3207738B2 (ja) * 1996-01-15 2001-09-10 株式会社東芝 樹脂封止型半導体装置及びその製造方法
JP3500015B2 (ja) 1996-09-25 2004-02-23 三洋電機株式会社 半導体装置及びその製造方法
JPH11312749A (ja) * 1998-02-25 1999-11-09 Fujitsu Ltd 半導体装置及びその製造方法及びリードフレームの製造方法
US6451624B1 (en) * 1998-06-05 2002-09-17 Micron Technology, Inc. Stackable semiconductor package having conductive layer and insulating layers and method of fabrication
JP3397725B2 (ja) * 1999-07-07 2003-04-21 沖電気工業株式会社 半導体装置、その製造方法及び半導体素子実装用テープの製造方法
US6247229B1 (en) * 1999-08-25 2001-06-19 Ankor Technology, Inc. Method of forming an integrated circuit device package using a plastic tape as a base
JP2002158312A (ja) * 2000-11-17 2002-05-31 Oki Electric Ind Co Ltd 3次元実装用半導体パッケージ、その製造方法、および半導体装置
JP3798620B2 (ja) * 2000-12-04 2006-07-19 富士通株式会社 半導体装置の製造方法
US6696320B2 (en) * 2001-09-30 2004-02-24 Intel Corporation Low profile stacked multi-chip package and method of forming same

Also Published As

Publication number Publication date
US20050224949A1 (en) 2005-10-13
US20030062631A1 (en) 2003-04-03
US7148576B2 (en) 2006-12-12
TW200305264A (en) 2003-10-16
JP2003174120A (ja) 2003-06-20
JP4014912B2 (ja) 2007-11-28

Similar Documents

Publication Publication Date Title
TW571416B (en) Semiconductor device and method of fabricating the same
TWI772672B (zh) 晶片封裝方法及晶片結構
JP5529371B2 (ja) 半導体装置及びその製造方法
CN101252096B (zh) 芯片封装结构以及其制作方法
JP4575782B2 (ja) 3次元デバイスの製造方法
US5384488A (en) Configuration and method for positioning semiconductor device bond pads using additional process layers
JP2819284B2 (ja) 半導体パッケージ用基板およびその製造方法と その基板を利用した積層型半導体パッケージ
JP2005285997A (ja) 半導体装置
JP2004221399A (ja) リードフレーム、その製造方法、それを用いた半導体装置およびその製造方法
KR100594716B1 (ko) 공동부를 구비한 캡 웨이퍼, 이를 이용한 반도체 칩, 및그 제조방법
JP2001094033A (ja) 半導体チップモジュール及びその製造方法
US20230238294A1 (en) Semiconductor package including a chip-substrate composite semiconductor device
JP4046568B2 (ja) 半導体装置、積層型半導体装置およびそれらの製造方法
CN114171406A (zh) 扇出式堆叠芯片的封装方法及封装结构
CN114171405A (zh) 扇出式堆叠芯片的封装方法及封装结构
CN114171402A (zh) 扇出式堆叠芯片的封装方法及封装结构
CN114171404A (zh) 扇出式堆叠芯片的封装方法及封装结构
JP2007116030A (ja) 半導体装置とそれを用いた半導体パッケージ
JP4140012B2 (ja) チップ状電子部品、その製造方法及び実装構造
JP2006210802A (ja) 半導体装置
JP2007173655A (ja) 半導体装置
JP3490601B2 (ja) フィルムキャリアおよびそれを用いた積層型実装体
JP2007141947A (ja) 半導体装置およびその製造方法
TWI399839B (zh) 內置於半導體封裝構造之中介連接器
TWI401787B (zh) 封裝基板之製法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent