KR20180033373A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20180033373A
KR20180033373A KR1020160122426A KR20160122426A KR20180033373A KR 20180033373 A KR20180033373 A KR 20180033373A KR 1020160122426 A KR1020160122426 A KR 1020160122426A KR 20160122426 A KR20160122426 A KR 20160122426A KR 20180033373 A KR20180033373 A KR 20180033373A
Authority
KR
South Korea
Prior art keywords
dummy
line
pixel
electrode
scan
Prior art date
Application number
KR1020160122426A
Other languages
English (en)
Other versions
KR102611958B1 (ko
Inventor
김양완
이수진
권선자
김병선
박현애
박형준
이재용
전유진
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160122426A priority Critical patent/KR102611958B1/ko
Priority to CN201710867318.3A priority patent/CN107871767B/zh
Priority to US15/712,657 priority patent/US10490119B2/en
Priority to EP17192551.4A priority patent/EP3300067B1/en
Publication of KR20180033373A publication Critical patent/KR20180033373A/ko
Priority to US16/693,406 priority patent/US11120737B2/en
Priority to US17/472,820 priority patent/US11694614B2/en
Priority to KR1020230174546A priority patent/KR20230170631A/ko
Application granted granted Critical
Publication of KR102611958B1 publication Critical patent/KR102611958B1/ko

Links

Images

Classifications

    • H01L27/3223
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • H01L27/3211
    • H01L27/3246
    • H01L27/3248
    • H01L27/3262
    • H01L27/3265
    • H01L27/3276
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/805Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/17Passive-matrix OLED displays
    • H10K59/179Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/06Passive matrix structure, i.e. with direct application of both column and row voltages to the light emitting or modulating elements, other than LCD or OLED
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Geometry (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal (AREA)

Abstract

표시 장치는 제1 화소 영역, 상기 제1 화소 영역보다 작은 면적을 가지며 상기 제1 화소 영역에 연결된 적어도 하나의 제2 화소 영역, 상기 제1 화소 영역과 상기 제2 화소 영역을 둘러싸는 주변 영역을 포함하는 기판; 상기 제1 및 제2 화소 영역들 각각에 제공된 제1 및 제2 화소들; 상기 제1 및 제2 화소에 연결된 제1 및 제2 라인들; 상기 제1 및 제2 라인 중 하나와 연결되어 상기 주변 영역으로 연장된 더미 라인; 및 상기 주변 영역에서 상기 더미 라인에 연결되고, 더미 화소를 포함하는 제1 더미부를 포함할 수 있다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
표시 장치는 표시 소자를 포함하는 복수의 화소들을 포함하며, 각 화소에는 배선들과, 배선들에 연결되며 표시 소자를 구동하기 위한 복수의 트랜지스터들이 배치되어 있다. 배선들은 길이에 따라 다른 정도의 로드 값을 가질 수 있다. 표시 장치가 제공하는 최종적인 영상에 있어서, 로드 값에 차이에 의한 휘도 차이가 발생할 수 있다.
본 발명의 일 목적은 영역과 상관없이 균일한 휘도를 갖는 표시 장치를 제공하는 데에 있다.
본 발명의 일 실시예에 따른 표시 장치는 제1 화소 영역, 상기 제1 화소 영역보다 작은 면적을 가지며 상기 제1 화소 영역에 연결된 적어도 하나의 제2 화소 영역, 상기 제1 화소 영역과 상기 제2 화소 영역을 둘러싸는 주변 영역을 포함하는 기판; 상기 제1 및 제2 화소 영역들 각각에 제공된 제1 및 제2 화소들; 상기 제1 및 제2 화소에 연결된 제1 및 제2 라인들; 상기 제1 및 제2 라인 중 하나와 연결되어 상기 주변 영역으로 연장된 더미 라인; 및 상기 주변 영역에서 상기 더미 라인에 연결된 더미 화소를 포함하는 제1 더미부를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 라인의 길이는 상기 제2 라인의 길이보다 클 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 및 제2 화소에 데이터 신호를 제공하는 데이터 라인들을 더 포함할 수 있다. 여기서, 상기 제1 라인은 상기 제1 화소에 스캔 신호를 제공하는 제1 스캔 라인 및 상기 제1 화소에 발광 제어 신호를 공급하는 제1 발광 제어 라인 중 하나이고, 상기 제2 라인은 상기 제2 화소에 스캔 신호를 제공하는 제2 스캔 라인 및 상기 제2 화소에 발광 제어 신호를 공급하는 제2 발광 제어 라인 중 하나일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 및 제2 화소는 상기 데이터 라인들 중 대응하는 데이터 라인과 상기 제1 및 제2 스캔 라인 중 대응하는 스캔 라인에 연결된 트랜지스터, 상기 트랜지스터를 커버하는 보호막, 및 상기 보호막 상에서 상기 트랜지스터에 접속되는 유기 발광 소자를 포함할 수 있다. 상기 트랜지스터는 상기 기판 상에 제공된 액티브 패턴; 상기 액티브 패턴에 각각 연결된 소스 전극 및 드레인 전극; 게이트 절연막을 사이에 두고 상기 액티브 패턴 상에 제공된 상기 게이트 전극; 및 상기 게이트 전극을 커버하고 순차 적층된 제1 층간 절연막, 제2 층간 절연막 및 제3 층간 절연막을 포함하는 층간 절연막을 포함할 수 있다. 상기 유기 발광 소자는 상기 트랜지스터에 접속되는 제1 전극; 상기 제1 전극을 노출시키는 화소 정의막; 상기 화소 정의막에 의해 노출된 상기 제1 전극 상의 발광층; 및 상기 발광층 상의 제2 전극을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 더미 화소는 상기 더미 라인과 교차하는 더미 데이터 라인; 상기 더미 라인 및 상기 더미 데이터 라인에 연결되는 더미 트랜지스터; 상기 더미 트랜지스터를 커버하는 상기 보호막; 상기 보호막 상의 상기 화소 정의막; 상기 화소 정의막 상의 유기막; 및 상기 유기막 상의 더미 제2 전극을 포함할 수 있다. 여기서, 상기 더미 제2 전극은 상기 제2 전극과 동일한 물질을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 더미 트랜지스터는 상기 기판 상에 제공된 더미 액티브 패턴; 상기 더미 액티브 패턴에 각각 연결된 더미 소스 전극 및 더미 드레인 전극; 및 게이트 절연막을 사이에 두고 상기 더미 액티브 패턴 상에 제공되고, 상기 더미 라인과 연결되는 더미 게이트 전극을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 더미부는 상기 더미 액티브 패턴 및 상기 더미 라인이 형성하는 기생 캐패시터와, 상기 더미 데이터 라인 및 상기 더미 라인이 형성하는 기생 캐패시터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 더미 화소는 전기적으로 연결된 제1 더미 화소 및 제2 더미 화소를 포함하고, 상기 제1 더미 화소는 상기 제2 더미화소보다 상기 제2 화소 영역에 인접할 수 있다.
본 발명의 일 실시예에 있어서, 상기 제2 더미 화소는 상기 제1 전극과 동일한 물질을 포함하고, 상기 보호막 및 상기 화소 정의막 사이의 더미 제1 전극을 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 더미 제1 전극 및 상기 더미 제2 전극은 전기적으로 연결되어, 동일한 전원을 인가받을 수 있다.
본 발명의 일 실시예에 있어서, 상기 주변 영역에서 상기 더미 라인과 중첩되며, 상기 제1 더미부와 전기적으로 연결되고, 상기 제1 더미부와 이격되어 배치되는 제2 더미부를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 주변 영역에서 상기 층간 절연막 상에 배치되며, 상기 제1 더미 라인과 중첩하는 전원 공급 라인을 더 포함할 수 있다. 상기 제2 더미부는 상기 제1 더미 라인 및 상기 전원 공급 라인이 형성하는 기생 캐패시터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 더미 라인은 상기 게이트 전극과 동일한 층에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 라인은 상기 제1 화소에 스캔 신호를 제공하는 제1 스캔 라인이고, 상기 제2 라인은 상기 제2 화소에 스캔 신호를 제공하는 제2 스캔 라인일 수 있다.
본 발명의 일 실시예에 있어서, 상기 제1 라인은 상기 제1 화소에 발광 제어 신호를 제공하는 제1 발광 제어 라인이고, 상기 제2 라인은 상기 제2 화소에 발광 제어 신호를 제공하는 제2 발광 제어 라인일 수 있다.
본 발명의 일 실시예에 따른 표시 장치는 제1 화소 영역, 서로 이격되고 상기 제1 화소 영역보다 작은 면적을 가지며 상기 제1 화소 영역에 연결된 제2 및 제3 화소 영역들, 상기 제1 내지 제3 화소 영역들을 둘러싸는 주변 영역을 포함하는 기판; 상기 제1 내지 제3 화소 영역 각각에 제공된 제1 내지 제3 화소; 상기 제1 내지 제3 화소에 연결된 제1 내지 제3 라인들; 상기 제2 및 제3 라인에 연결되고 상기 주변 영역으로 연장된 제1 및 제2 더미 라인; 상기 주변 영역에 제공되고, 상기 제1 라인의 로드 값과 상기 제2 라인의 로드 값의 차이를 보상하는 제1 더미부; 및 상기 주변 영역에 제공되고, 상기 제1 라인의 로드 값과 상기 제3 라인의 로드 값의 차이를 보상하는 제2 더미부들을 포함할 수 있다. 상기 제1 및 제2 더미부 각각은 상기 제1 및 제2 더미 라인과 연결되는 더미 화소를 포함하는 제1 서브 더미부를 포함할 수 있다.
상술한 바와 같은 표시 장치는 서로 다른 면적을 갖는 2개 이상의 영역을 가지며, 각 영역에서의 휘도가 균일할 수 있다.
도 1은 본 발명의 실시예에 따른 표시 장치를 나타낸 평면도이다.
도 2는 본 발명의 일 실시예에 따른 화소들 및 구동부의 실시예를 나타낸 블록도이다.
도 3은 도 2에 도시된 제1 화소의 실시예를 나타내는 등가 회로도이다.
도 4는 도 3에 도시된 제1 화소를 상세하게 도시한 평면도이다.
도 5는 도 4의 I-I' 라인에 따른 단면도이다.
도 6은 도 4의 II-II' 라인에 따른 단면도이다.
도 7은 본 발명의 일 실시예에 따른 표시 장치를 나타낸 평면도이다.
도 8은 도 7의 EA1 영역의 확대도이다.
도 9는 도 8의 더미 화소를 설명하기 위한 평면도이다.
도 10은 도 9의 III-III' 라인에 따른 단면도이다.
도 11은 도 9의 IV-IV' 라인에 따른 단면도이다.
도 12는 도 7의 EA2 영역의 확대도이다.
도 13은 도 12의 V-V' 라인에 따른 단면도이다.
도 14는 본 발명의 일 실시예에 따른 표시 장치의 제1 서브 더미부를 설명하기 위한 개념도이다.
도 15는 제1 서브 더미부의 제1 서브 더미 화소의 일부 단면도이다.
도 16은 제1 서브 더미부의 제2 서브 더미 화소의 일부 단면도이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 발명의 명확성을 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "상에" 있다고 할 경우, 이는 다른 부분 "바로 위에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 또한, 본 명세서에 있어서, 어느 층, 막, 영역, 판 등의 부분이 다른 부분 상(on)에 형성되었다고 할 경우, 상기 형성된 방향은 상부 방향만 한정되지 않으며 측면이나 하부 방향으로 형성된 것을 포함한다. 반대로 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 경우, 이는 다른 부분 "바로 아래에" 있는 경우뿐만 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 실시예에 따른 표시 장치를 나타낸 평면도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 표시 장치는 기판(SUB), 및 기판(SUB) 상에 제공된 화소들(PXL1, PXL2, PXL3; 이하 PXL), 기판(SUB) 상에 제공되며 화소들(PXL)을 구동하는 구동부, 화소들에 전원을 공급하는 전원 공급부 및 화소들(PXL)과 구동부를 연결하는 배선부를 포함할 수 있다.
기판(SUB)은 복수 개의 영역들을 포함하며, 영역들 중 적어도 2개는 서로 다른 면적을 갖가질 수 있다. 일 예에 있어서, 기판(SUB)은 두 개의 영역을 가질 수 있으며, 두 영역은 서로 다른 면적을 가질 수 있다. 또한, 일 예에 있어서, 기판(SUB)은 세 개의 영역을 가질 수 있다. 이 경우, 세 영역 모두가 서로 다른 면적을 가지거나, 세 영역 중 두 개의 영역만 서로 다른 면적을 가질 수 있다. 일 예에 있어서, 기판(SUB)은 4개 이상의 영역을 가질 수도 있다.
이하의 실시예에서는 설명의 편의를 위해 기판(SUB)이 세 개의 영역들, 즉 제1 내지 제3 영역들(A1, A2, A3)을 포함하는 것을 일 예로서 설명한다.
제1 내지 제3 영역들(A1, A2, A3)은 동시에 구동되거나, 서로 독립적으로 구동될 수 있다. 제1 내지 제3 영역들(A1, A2, A3)은 다양한 형상을 가질 수 있다. 예를 들어, 제1 내지 제3 영역들(A1, A2, A3)은 직선의 변을 포함하는 닫힌 형태의 다각형, 곡선으로 이루어진 변을 포함하는 원, 타원 등, 직선과 곡선으로 이루어진 변을 포함하는 반원, 반타원 등 다양한 형상으로 제공될 수 있다.
제1 내지 제3 영역들(A1, A2, A3)은 화소 영역들(PXA1, PXA2, PXA3; 이하, PXA)과 주변 영역들(PPA1, PPA2, PPA3; 이하 PPA)을 가질 수 있다. 화소 영역들(PXA)은 영상을 표시하는 화소들(PXL)이 제공되는 영역이다. 각 화소(PXL)에 대해서는 후술한다.
본 발명의 일 실시예에 있어서, 각각의 제1 내지 제3 화소 영역들(PXA1, PXA2, PXA3)은 대체적으로 제1 내지 제3 영역들(A1, A2, A3)의 형상에 대응하는 형상을 가질 수 있다.
주변 영역들(PPA)은 화소들(PXL)이 제공되지 않은 영역으로서 영상이 표시되지 않은 영역이다. 주변 영역들(PPA)에는 화소들(PXL)을 구동하기 위한 구동부, 화소들(PXL)에 전원을 인가하는 전원 공급부, 및 화소들(PXL)과 구동부를 연결하는 배선(미도시)의 일부가 제공될 수 있다. 주변 영역들(PPA)은 최종적인 표시 장치에서의 베젤에 대응하며, 주변 영역의 폭에 따라 베젤의 폭이 결정될 수 있다.
제1 주변 영역(PPA1)은 제1 화소 영역(PXA1)의 적어도 일측에 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제1 주변 영역(PPA1)은 제1 화소 영역(PXA1)의 둘레를 둘러싸되, 후술할 제2 영역(A2)과 제3 영역(A3)이 배치된 부분을 제외한 곳에 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제1 주변 영역(PPA1)은 제1 방향(DR1)으로 연장된 가로부와, 제2 방향(DR2)으로 연장된 세로부를 포함할 수 있다. 제1 주변 영역(PPA1)의 세로부는 제1 화소 영역(PXA1)에서 제1 방향(DR1)을 따라 서로 이격된 한 쌍으로 제공될 수 있다.
제2 영역(A2)은 제1 영역(A1)보다 작은 면적을 가질 수 있다. 제2 영역(A2)은 영상이 표시되는 제2 화소 영역(PXA2)과 제2 화소 영역(PXA2)의 적어도 일부를 둘러싸는 제2 주변 영역(PPA2)을 가질 수 있다.
제2 화소 영역(PXA2)은 제2 영역(A2)의 형상에 대응하는 형상으로 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제2 화소 영역(PXA2)은 제1 영역(A1)의 제1 폭(W1)보다 작은 제2 폭(W2)을 가질 수 있다. 제2 화소 영역(PXA2)은 제1 영역(A1)의 제1 길이(L1)보다 작은 제2 길이(L2)를 가질 수 있다. 제2 화소 영역(PXA2)은 제1 화소 영역(PXA1)으로부터 돌출된 형태로 제공되며, 제1 화소 영역(PXA1)과 바로 연결될 수 있다. 다시 말해, 제2 화소 영역(PXA2)의 일측은 제1 화소 영역(PXA1)의 일측과 접할 수 있다.
제2 주변 영역(PPA2)은 제2 화소 영역(PXA2)의 적어도 일측에 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제2 주변 영역(PPA2)은 제2 화소 영역(PXA2)을 둘러싸되, 제1 화소 영역(PXA1)과 제2 화소 영역(PXA2)이 연결되는 부분에는 제공되지 않을 수 있다. 본 발명의 일 실시예에 있어서, 제2 주변 영역(PPA2) 또한 제1 방향(DR1)으로 연장된 가로부와, 제2 방향(DR2)으로 연장된 세로부를 포함할 수 있다. 제2 주변 영역(PPA2)의 세로부는 제2 화소 영역(PXA2)의 제1 방향(DR1)에서 서로 이격된 한 쌍으로 제공될 수 있다.
제3 영역(A3)은 제1 영역(A1)보다 작은 면적을 가질 수 있다. 예를 들면, 제3 영역(A3)은 제2 영역(A2)과 동일한 면적을 가질 수 있다. 제3 영역(A3)은 영상이 표시되는 제3 화소 영역(PXA3)과 제3 화소 영역(PXA3)의 적어도 일부를 둘러싸는 제3 주변 영역(PPA3)을 가질 수 있다.
제3 화소 영역(PXA3)은 제3 영역(A3)의 형상에 대응하는 형상으로 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제3 화소 영역(PXA3)은 제1 영역(A1)의 제1 폭(W1)보다 작은 제3 폭(W3)을 가질 수 있으며, 다. 제3 화소 영역(PXA3)은 제1 영역(A1)의 제1 길이(L1)보다 작은 제3 길이(L3)를 가질 수 있다. 제2 폭(W2)과 제3 폭(W3)은 서로 동일할 수 있다. 또한, 제2 길이(L2)와 제3 길이(L3)는 서로 동일할 수 있다.
제3 화소 영역(PXA3)은 제1 화소 영역(PXA1)으로부터 돌출된 형태로 제공되며, 제1 화소 영역(PXA1)과 바로 연결될 수 있다. 다시 말해, 제3 화소 영역(PXA3)의 일측은 제1 화소 영역(PXA1)의 일측과 접할 수 있다.
제3 주변 영역(PPA3)은 제3 화소 영역(PXA3)의 적어도 일측에 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제3 주변 영역(PPA3)은 제3 화소 영역(PXA3)을 둘러싸되, 제1 화소 영역(PXA1)과 제3 화소 영역(PXA3)이 연결되는 부분에는 제공되지 않을 수 있다. 본 발명의 일 실시예에 있어서, 제3 주변 영역(PPA3) 또한 제1 방향(DR1)으로 연장된 가로부와, 제2 방향(DR2)으로 연장된 세로부를 포함할 수 있다. 제3 주변 영역(PPA3)의 세로부 또한 제1 화소 영역(PXA1)의 제1 방향(DR1)에서 서로 이격된 한 쌍으로 제공될 수 있다.
본 발명의 일 실시예에 있어서, 제1 영역(A1)의 중심선을 기준으로, 제3 영역(A3)은 제2 영역(A2)과 선대칭되는 되는 형상을 가질 수 있으며, 이 경우, 제3 영역(A3)에 제공되는 각 구성 요소의 배치 관계는 일부 배선을 제외하고는 실질적으로 제2 영역(A2)에서와 동일할 수 있다.
따라서, 기판(SUB)은 제2 방향(DR2)으로 제1 영역(A1)에서 제2 영역(A2) 및 제3 영역(A3)이 돌출된 형상을 가질 수 있다. 또한, 제2 영역(A2) 및 제3 영역(A3)가 이격되어 배치되므로, 기판(SUB)은 제2 영역(A2) 및 제3 영역(A3) 사이가 함몰된 형상을 가질 수 있다. 즉, 기판(SUB)은 제2 영역(A2) 및 제3 영역(A3) 사이에 노치(notch)를 구비할 수 있다.
본 발명의 일 실시예에 있어서, 제1 주변 영역(PPA1)의 세로부들은 각각 제2 주변 영역(PPA2) 및 제3 주변 영역(PPA3)의 세로부들 중 일부와 연결될 수 있다. 예를 들면, 제1 주변 영역(PPA1)의 좌측 세로부 및 제2 주변 영역(PPA2)의 좌측 세로부는 연결될 수 있다. 제1 주변 영역(PPA1)의 우측 세로부 및 제3 주변 영역(PPA3)의 우측 세로부는 연결될 수 있다. 또한, 제1 주변 영역(PPA1)의 좌측 세로부 및 제2 주변 영역(PPA2)의 좌측 세로부의 폭(W4)은 동일할 수 있다. 제1 주변 영역(PPA1)의 우측 세로부 및 제3 주변 영역(PPA3)의 우측 세로부의 폭(W5)은 동일할 수 있다.
제1 주변 영역(PPA1) 및 제2 주변 영역(PPA2)의 좌측 세로부의 폭(W4)은 제1 주변 영역(PPA1) 및 제3 주변 영역(PPA3)의 우측 세로부의 폭(W5)과 상이할 수도 있다. 예를 들면, 제1 주변 영역(PPA1) 및 제2 주변 영역(PPA2)의 좌측 세로부의 폭(W4)은 제1 주변 영역(PPA1) 및 제3 주변 영역(PPA3)의 우측 세로부의 폭(W5)보다 작을 수 있다.
본 발명의 일 실시예에 있어서, 기판(SUB)은 부가 주변 영역(APA)을 더 포함할 수 있다. 부가 주변 영역(APA)은 제1 화소 영역(PXA1), 제2 주변 영역(PPA2) 및 제3 주변 영역(PPA3)에 인접하여 제공될 수 있다. 예를 들면, 부가 주변 영역(APA)은 제2 주변 영역(PPA2) 및 제3 주변 영역(PPA3)을 연결할 수 있다. 예를 들면, 부가 주변 영역(APA)은 제2 주변 영역(PPA2)의 우측 세로부 및 제3 주변 영역(PPA3)의 좌측 세로부를 연결할 수 있다. 즉, 부가 주변 영역(APA)은 제2 영역(A2) 및 제3 영역(A3) 사이의 제1 화소 영역(PXA1)의 변에 제공될 수 있다.
화소들(PXL)은 기판(SUB) 상의 화소 영역들(PXA)에, 즉, 제1 내지 제3 화소 영역들(PXA1, PXA2, PXA3)에 제공될 수 있다. 각 화소(PXL)는 영상을 표시하는 최소 단위로서, 제1 내지 제3 화소 영역들(PXA1, PXA2, PXA3)에 복수 개의 화소들(PXL)이 제공될 수 있다. 화소들(PXL)은 광을 출사하는 표시 소자를 포함할 수 있다. 예를 들면, 표시 소자는 액정 표시 소자(liquid crystal display device, LCD device), 전기 영동 표시 소자(electrophoretic display device, EPD device), 전기 습윤 표시 소자(electrowetting display device, EWD device), 및 유기 발광 표시 소자(organic light emitting display device, OLED device) 중 어느 하나일 수 있다. 한편, 하기에서는 설명의 편의를 위하여 표시 소자로 유기 발광 표시 소자를 예로서 설명한다.
화소(PXL)는 적색, 녹색, 및 청색 중 하나의 색을 출사할 수 있으나, 이에 한정되는 것은 아니다. 예를 들면, 화소(PXL)는 시안, 마젠타, 옐로우, 화이트 등의 색을 출사할 수도 있다.
화소들(PXL)은 제1 화소 영역(PXA1)에 배치된 제1 화소들(PXL1), 제2 화소 영역(PXA2)에 배치된 제2 화소들(PXL2), 및 제3 화소 영역(PXA3)에 배치된 제3 화소들(PXL3)을 포함할 수 있다. 본 발명의 일 실시예에 있어서, 제1 내지 제3 화소들(PXL1, PXL2 PXL3)은 각각 복수 개로 제공되어 제1 방향(DR1)으로 연장된 행과 제2 방향(DR2)으로 연장된 열을 따라 매트릭스(matrix) 형태로 배열될 수 있다. 그러나, 제1 내지 제3 화소들(PXL1, PXL2 PXL3)의 배열 형태는 특별히 한정된 것은 아니며, 다양한 형태로 배열될 수 있다. 예를 들어, 제1 화소들(PXL1)은 제1 방향(DR1)이 행 방향이 되도록 배열될 수 있으나, 제2 화소들(PXL2)은 제1 방향(DR1)이 아닌 다른 방향, 예를 들어, 제1 방향(DR1)에 비스듬한 방향이 행 방향이 되도록 배열될 수도 있다. 또한, 제3 화소들(PXL3)은 제1 화소들(PXL1) 및/또는 제2 화소들(PXL2)과 서로 동일한 방향 또는 서로 다른 방향으로 배열될 수 있음은 물론이다. 또는 본 발명의 다른 실시예에서는, 행 방향이 제2 방향(DR2)이 되고 열 방향이 제1 방향(DR1)이 될 수 있다.
한편, 제2 영역(A2) 및 제3 영역(A3)에서, 제2 화소들(PXL2) 및 제3 화소들(PXL3)의 수는 행에 따라 달라질 수 있다. 이를 보다 상세히 설명하면, 제2 영역(A2) 및 제3 영역(A3)에 있어서, 제2 서브 영역(SA2)에 배치된 행의 길이는 제1 서브 영역(SA1)에 배치된 행의 길이보다 클 수 있다. 행 내에 배치된 제2 화소들(PXL2) 및 제3 화소들(PXL3)의 수는 행의 길이가 짧아질수록 감소할 수 있다. 따라서, 제2 영역(A2) 및 제3 영역(A3)에 있어서, 제2 서브 영역(SA2)에 배치된 행의 제2 화소들(PXL2) 및 제3 화소들(PXL3)의 수는 제1 서브 영역(SA1)에 배치된 행의 제2 화소들(PXL2) 및 제3 화소들(PXL3)의 수보다 적을 수 있다. 또한, 행의 길이가 짧아질수록 제2 화소들(PXL2) 및 제3 화소들(PXL3)을 연결하는 배선의 길이가 짧아질 수 있다.
구동부는 배선부를 통해 각 화소에 신호를 제공하며, 이에 따라 각 화소(PXL)의 구동을 제어할 수 있다. 도 1에서는 설명의 편의를 위해 배선부가 생략되었으며, 배선부에 대해서는 후술한다.
구동부는 스캔 라인을 따라 각 화소에 스캔 신호를 제공하는 스캔 구동부들(SDV1, SDV2, SDV3; 이하 SDV), 발광 제어 라인을 따라 각 화소에 발광 제어 신호를 제공하는 발광 구동부들(EDV1, EDV2, EDV3; 이하 EDV), 및 데이터 라인을 따라 각 화소(PXL)에 데이터 신호를 제공하는 데이터 구동부(DDV), 및 타이밍 제어부(미도시)를 포함할 수 있다. 타이밍 제어부는 스캔 구동부(SDV), 발광 구동부(EDV), 및 데이터 구동부(DDV)를 제어할 수 있다.
본 발명의 일 실시예에 있어서, 스캔 구동부들(SDV)은 제1 화소들(PXL1)에 연결된 제1 스캔 구동부(SDV1), 제2 화소들(PXL2)에 연결된 제2 스캔 구동부(SDV2), 제3 화소들(PXL3)에 연결된 제3 스캔 구동부(SDV3)를 포함할 수 있다. 본 발명의 일 실시예에 있어서, 발광 구동부들(EDV)은 제1 화소들(PXL1)에 연결된 제1 발광 구동부(EDV1), 제2 화소들(PXL2)에 연결된 제2 발광 구동부(EDV2), 제3 화소들(PXL3)에 연결된 제3 발광 구동부(EDV3)를 포함할 수 있다.
제1 스캔 구동부(SDV1)는 제1 주변 영역(PPA1) 중 세로부에 배치될 수 있다. 제1 주변 영역(PPA1)의 세로부는 제1 화소 영역(PXA1)의 폭 방향을 따라 서로 이격된 한 쌍으로 제공되므로, 제1 스캔 구동부(SDV1)는 제1 주변 영역(PPA1)의 세로부 중 적어도 어느 한 쪽에 배치될 수 있다. 제1 스캔 구동부(SDV1)는 제1 주변 영역(PPA1)의 길이 방향을 따라 길게 연장될 수 있다.
이와 유사한 방식으로 제2 스캔 구동부(SDV2)는 제2 주변 영역(PPA2)에, 제3 스캔 구동부(SDV3)는 제3 주변 영역(PPA3)에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 스캔 구동부들(SDV)은 기판(SUB) 상에 직접 실장될 수 있다. 스캔 구동부들(SDV)이 기판(SUB) 상에 직접 실장되는 경우, 화소들(PXL)을 형성하는 공정 시에 함께 형성될 수 있다. 그러나, 스캔 구동부들(SDV)의 제공 위치나 제공 방법은, 이에 한정되는 것은 아니다. 예를 들면, 스캔 구동부들(SDV)은 별도의 칩에 형성되어 기판(SUB) 상에 칩 온 글라스 형태로 제공될 수 있으며, 또는 인쇄 회로 기판 상에 실장되어 기판(SUB)에 연결 부재를 통해 연결될 수도 있다.
제1 발광 구동부(EDV1) 또한, 제1 스캔 구동부(SDV1)와 유사하게, 제1 주변 영역(PPA1) 중 세로부에 배치될 수 있다. 제1 발광 구동부(EDV1)는 제1 주변 영역(PPA1)의 세로부 중 적어도 어느 한 쪽에 배치될 수 있다. 제1 발광 구동부(EDV1)는 제1 주변 영역(PPA1)의 길이 방향을 따라 길게 연장될 수 있다.
이와 유사한 방식으로, 제2 발광 구동부(EDV2)는 제2 주변 영역(PPA2)에, 제3 발광 구동부(EDV3)는 제3 주변 영역(PPA3)에 배치될 수 있다.
본 발명의 일 실시예에 있어서, 발광 구동부들(EDV)은 기판(SUB) 상에 직접 실장될 수 있다. 발광 구동부들(EDV)이 기판(SUB) 상에 직접 실장되는 경우, 화소들(PXL)을 형성하는 공정 시에 함께 형성될 수 있다. 그러나, 발광 구동부들(EDV)의 제공 위치나 제공 방법은, 이에 한정되는 것은 아니다. 발광 구동부들(EDV)은 별도의 칩에 형성되어 기판(SUB) 상에 칩 온 글라스(Chip On Glass) 형태로 제공될 수 있다. 또는 발광 구동부들(EDV)은 인쇄 회로 기판 상에 실장되어 연결 부재를 통하여 기판(SUB)에 연결될 수도 있다.
본 발명의 일 실시예에 있어서, 스캔 구동부들(SDV)과 발광 구동부들(EDV)이 서로 인접하며, 주변 영역들(PPA)의 세로부 쌍 중 어느 한 쪽에만 형성된 것을 일 예로서 도시하였으나, 이에 한정되는 것은 아니다. 스캔 구동부들(SDV)과 발광 구동부들(EDV)의 배치는 다양한 방식으로 변경될 수 있다. 예를 들어, 제1 스캔 구동부(SDV1)는 제1 주변 영역(PPA1)의 세로부 중 일측에 제1 발광 구동부(EDV1)는 제1 주변 영역(PPA1)의 세로부 중 타측에 제공될 수 있다. 또는 제1 스캔 구동부(SDV1)가 제1 주변 영역(PPA1)의 세로부 중 양측에 모두 제공될 수 있으며, 제1 발광 구동부(EDV1)는 제1 주변 영역(PPA1)의 세로부 중 일측에만 제공될 수 있다.
데이터 구동부(DDV)는 제1 주변 영역(PPA1)에 배치될 수 있다. 특히 데이터 구동부(DDV)는 제1 주변 영역(PPA1)의 가로부에 배치될 수 있다. 데이터 구동부(DDV)는 제1 주변 영역(PPA1)의 폭 방향을 따라 길게 연장될 수 있다.
본 발명의 일 실시예에 있어서, 스캔 구동부들(SDV), 발광 구동부들(EDV), 및/또는 데이터 구동부(DDV)의 위치는 필요에 따라 서로 바뀔 수 있다.
타이밍 제어부는 다양한 방식으로 제1 내지 제3 스캔 구동부들(SDV1, SDV2, SDV3), 제1 내지 제3 발광 구동부들(EDV1, EDV2, EDV3), 및 데이터 구동부(DDV)에 배선을 통해 연결될 수 있다. 타이밍 제어부가 배치되는 위치는 특별히 한정되는 것은 아니다. 예를 들어, 타이밍 제어부는 인쇄 회로 기판 상에 실장되어, 가요성 인쇄 회로 기판을 통해 제1 내지 제3 스캔 구동부들(SDV1, SDV2, SDV3), 제1 내지 제3 발광 구동부들(EDV1, EDV2, EDV3), 및 데이터 구동부(DDV)와 연결될 수 있으며, 인쇄 회로 기판은 기판(SUB)의 일측, 또는 기판(SUB)의 배면 등 다양한 위치에 배치될 수 있다.
동일한 행에 대응하는 제2 화소들(PXL2) 및 제3 화소들(PXL3)의 스캔 라인들(미도시)은 전기적으로 연결되고, 제2 및 제3 스캔 구동부들(SDV2, SDV3) 중 하나는 생략될 수 있다. 또한, 동일한 행에 대응하는 제2 화소들(PXL2) 및 제3 화소들(PXL3)의 발광 제어 라인(미도시)은 전기적으로 연결되고, 제2 및 제3 발광 구동부들(EDV2, EDV3) 중 하나는 생략될 수 있다.
전원 공급부는 적어도 하나의 전원 공급 라인(ELVDD, ELVSS)을 포함할 수 있다. 예를 들면, 전원 공급부는 제1 전원 공급 라인(ELVDD) 및 제2 전원 공급 라인(ELVSS)을 포함할 수 있다. 제1 전원 공급 라인(ELVDD) 및 제2 전원 공급 라인(ELVSS)은 제1 화소(PXL1), 제2 화소(PXL2) 및 제3 화소(PXL3)에 전원을 공급할 수 있다.
제1 전원 공급 라인(ELVDD) 및 제2 전원 공급 라인(ELVSS) 중 하나, 예를 들면, 제1 전원 공급 라인(ELVDD)은 적어도 제1 주변 영역(PPA1)의 일변, 제2 주변 영역(PPA2)의 일변, 및 제3 주변 영역(PPA3)의 일변에 대응하도록 배치될 수 있다. 예를 들면, 제1 전원 공급 라인(ELVDD)은 제1 주변 영역(PPA1)의 데이터 구동부(DDV)가 배치된 영역에 배치될 수 있다. 또한, 제1 전원 공급 라인(ELVDD)은 제1 화소 영역(PXA1)의 폭 방향으로 연장될 수 있다.
제1 전원 공급 라인(ELVDD) 및 제2 전원 공급 라인(ELVSS) 중 다른 하나, 예를 들면, 제2 전원 공급 라인(ELVSS)은 제1 주변 영역(PPA1)의 데이터 구동부(DDV)가 배치된 영역을 제외한 제1 화소 영역(PXA1), 제2 화소 영역(PXA2) 및 제3 화소 영역(PXA3)을 에워싸도록 배치될 수 있다. 예를 들면, 제2 전원 공급 라인(ELVSS)은 제1 주변 영역(PPA1)의 좌측 세로부, 제2 주변 영역(PPA2), 제3 주변 영역(PPA3), 부가 주변 영역(APA) 및 제2 주변 영역(PPA2)의 우측 세로부를 따라 연장된 형상을 가질 수 있다.
상기에서는 제1 전원 공급 라인(ELVDD)이 제1 주변 영역(PPA1) 중 제1 화소 영역(PXA1)의 일변에 대응하여 배치되고, 제2 전원 공급 라인(ELVSS)이 나머지 주변 영역들에 배치됨을 예로서 설명하였으나, 이에 한정되는 것은 아니다. 예를 들면, 제1 전원 공급 라인(ELVDD)과 제2 전원 공급 라인(ELVSS)이 제1 화소 영역(PXA1), 제2 화소 영역(PXA2) 및 제3 화소 영역(PXA3)을 에워싸도록 배치될 수 있다. 제1 전원 공급 라인(ELVDD)에 인가되는 전압은 제2 전원 공급 라인(ELVSS)에 인가되는 전압보다 높을 수 있다.
도 2는 본 발명의 일 실시예에 따른 화소들 및 구동부의 실시예를 나타낸 블록도이다.
도 2를 참조하면, 본 발명의 실시예에 의한 표시 장치는 화소들(PXL), 구동부, 및 배선부를 포함할 수 있다.
화소들(PXL)은 제1 내지 제3 화소들(PXL1, PXL2, PXL3)을 포함하고, 구동부는 제1 내지 제3 스캔 구동부(SDV1, SDV2, SDV3), 제1 내지 제3 발광 구동부(EDV1, EDV2, EDV3), 데이터 구동부(DDV), 및 타이밍 제어부(TC)를 포함할 수 있다. 도 2에 있어서, 제1 내지 제3 스캔 구동부(SDV1, SDV2, SDV3), 제1 내지 제3 발광 구동부(EDV1, EDV2, EDV3), 데이터 구동부(DDV), 및 타이밍 제어부(TC)의 위치는 설명의 편의를 위해 설정된 것으로서, 실제 표시 장치를 구현할 때는 표시 장치 내에서의 다른 위치에 배치될 수 있다. 예를 들어, 데이터 구동부(DDV)는 제1 영역(A1)보다 제2 영역(A2) 및 제3 영역(A3)에 인접한 영역에 배치되었으나, 이에 한정되는 것은 아니다. 예를 들면, 데이터 구동부(DDV)는 제1 영역(A1)에 인접한 영역에 배치될 수도 있음은 물론이다.
배선부는 구동부의 신호를 각 화소(PXL)에 제공하며, 스캔 라인들, 데이터 라인들, 및 발광 제어 라인들, 전원 라인, 및 초기화 전원 라인(미도시)을 포함할 수 있다. 스캔 라인들은 제1 내지 제3 화소들(PXL1, PXL2, PXL3)에 각각 연결된 제1 내지 제3 스캔 라인들(S11 내지 S1n, S21 및 S22, S31 및 S32)을 포함하고, 발광 제어 라인들은 제1 내지 제3 화소들(PXL1, PXL2, PXL3)에 각각 연결된 제1 내지 제3 발광 제어 라인들(E11 내지 E1n, E21 및 E22, E31 및 E32)을 포함할 수 있다. 데이터 라인들(D1 내지 Dm)과 전원 라인은 제1 내지 제3 화소들(PXL1, PXL2, PXL3)에 연결될 수 있다.
제1 화소들(PXL1)은 제1 화소 영역(PXA1)에 위치된다. 제1 화소들(PXL1)은 제1 스캔 라인들(S11 내지 S1n), 제1 발광 제어 라인들(E11 내지 E1n) 및 데이터 라인들(D1 내지 Dm)에 연결될 수 있다. 제1 화소들(PXL1)은 제1 스캔 라인들(S11 내지 S1n)로부터 스캔 신호가 공급될 때 데이터 라인들(D1 내지 Dm)로부터 데이터 신호를 공급받는다. 데이터 신호를 공급받은 제1 화소들(PXL1)은 제1 전원(ELVDD)으로부터 유기 발광 소자(미도시)를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어할 수 있다.
제2 화소들(PXL2)은 제2 화소 영역(PXA2)에 위치된다. 제2 화소들(PXL2)은 제2 스캔 라인들(S21, S22), 제2 발광 제어 라인들(E21, E22) 및 데이터 라인들(D1 내지 D3)에 연결된다. 제2 화소들(PXL2)은 제2 스캔 라인들(S21, S22)로부터 스캔 신호가 공급될 때 데이터 라인들(D1 내지 D3)로부터 데이터 신호를 공급받는다. 데이터 신호를 공급받은 제2 화소들(PXL2)은 제1 전원(ELVDD)으로부터 유기 발광 소자를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어한다.
추가적으로, 도 2에서는 두 개의 제2 스캔 라인들(S21, S22), 두 개의 제2 발광 제어 라인들(E21, E22) 및 세 개의 데이터 라인들(D1 내지 D3)에 의하여 제2 화소 영역(PXA2)에 여섯 개의 제2 화소들(PXL2)이 위치되는 것으로 도시하였지만, 본원 발명이 이에 한정되지는 않는다. 즉, 제2 화소 영역(PXA2)의 크기에 대응하여 복수의 제2 화소들(PXL2)이 배치되며, 제2 화소들(PXL2)에 대응하여 제2 스캔 라인들, 제2 발광 제어 라인들, 및 데이터 라인들의 수가 다양하게 설정될 수 있다.
제3 화소들(PXL3)은 제3 스캔 라인들(S31, S32), 제3 발광 제어 라인들(E31, E32) 및 데이터 라인들(Dm-2 내지 Dm)에 의하여 구획된 제3 화소 영역(PXA3)에 위치된다. 제3 화소들(PXL3)은 제3 스캔 라인들(S31, S32)로부터 스캔 신호가 공급될 때 데이터 라인들(Dm-2 내지 Dm)로부터 데이터 신호를 공급받는다. 데이터 신호를 공급받은 제3 화소들(PXL3)은 제1 전원(ELVDD)으로부터 유기 발광 소자를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어할 수 있다.
추가적으로, 도 2에서는 두 개의 제3 스캔 라인들(S31, S32), 두 개의 제3 발광 제어 라인들(E31, E32) 및 세 개의 데이터 라인들(Dm-2 내지 Dm)에 의하여 제3 화소 영역(PXA3)에 여섯 개의 제3 화소들(PXL3)이 위치되는 것으로 도시하였지만, 본원 발명이 이에 한정되지는 않는다. 즉, 제3 화소 영역(PXA3)의 크기에 대응하여 복수의 제3 화소들(PXL3)이 배치되며, 제3 화소들(PXL3)에 대응하여 제3 스캔 라인들, 제3 발광 제어 라인들 및 데이터 라인들의 수가 다양하게 설정될 수 있다.
제1 스캔 구동부(SDV1)는 타이밍 제어부(TC)로부터의 제1 게이트 제어 신호(GCS1)에 대응하여 제1 스캔 라인들(S11 내지 S1n)로 스캔 신호를 공급할 수 있다. 일례로, 제1 스캔 구동부(SDV1)는 제1 스캔 라인들(S11 내지 S1n)로 스캔 신호를 순차적으로 공급할 수 있다. 제1 스캔 라인들(S11 내지 S1n)로 스캔 신호가 순차적으로 공급되면 제1 화소들(PXL1)이 수평 라인 단위로 순차적으로 선택될 수 있다.
제2 스캔 구동부(SDV2)는 타이밍 제어부(TC)로부터의 제2 게이트 제어 신호(GCS2)에 대응하여 제2 스캔 라인들(S21, S22)로 스캔 신호를 공급할 수 있다. 일례로, 제2 스캔 구동부(SDV2)는 제2 스캔 라인들(S21, S22)로 스캔 신호를 순차적으로 공급할 수 있다. 제2 스캔 라인들(S21, S22)로 스캔 신호가 순차적으로 공급되면 제2 화소들(PXL2)이 수평 라인 단위로 순차적으로 선택될 수 있다.
제3 스캔 구동부(SDV3)는 타이밍 제어부(TC)로부터의 제3 게이트 제어 신호(GCS3)에 대응하여 제3 스캔 라인들(S31, S32)로 스캔 신호를 공급할 수 있다. 일례로, 제3 스캔 구동부(SDV3)는 제3 스캔 라인들(S31, S32)로 스캔 신호를 순차적으로 공급할 수 있다. 제3 스캔 라인들(S31, S32)로 스캔 신호가 순차적으로 공급되면 제3 화소들(PXL3)이 수평 라인 단위로 순차적으로 선택될 수 있다.
제1 발광 구동부(EDV1)는 타이밍 제어부(TC)로부터의 제4 게이트 제어 신호(GCS4)에 대응하여 제1 발광 제어 라인들(E11 내지 E1n)로 발광 제어 신호를 공급할 수 있다. 일례로, 제1 발광 구동부(EDV1)는 제1 발광 제어 라인들(E11 내지 E1n)로 발광 제어 신호를 순차적으로 공급할 수 있다.
여기서, 발광 제어 신호는 스캔 신호보다 넓은 폭으로 설정될 수 있다. 일례로, i(i는 자연수)번째 제1 발광 제어 라인(E1i)으로 공급되는 발광 제어 신호는 i-1번째 제1 스캔 라인(S1i-1)으로 공급되는 스캔 신호 및 i번째 제1 스캔 라인(S1i)으로 공급되는 스캔 신호와 적어도 일부 기간 중첩되도록 공급될 수 있다.
제2 발광 구동부(EDV2)는 타이밍 제어부(TC)로부터의 제5 게이트 제어 신호(GCS5)에 대응하여 제2 발광 제어 라인들(E21, E22)로 발광 제어 신호를 공급할 수 있다. 일례로, 제2 발광 구동부(EDV2)는 제2 발광 제어 라인들(E21, E22)로 발광 제어 신호를 순차적으로 공급할 수 있다.
제3 발광 구동부(EDV3)는 타이밍 제어부(TC)로부터의 제6 게이트 제어 신호(GCS6)에 대응하여 제3 발광 제어 라인들(E31, E32)로 발광 제어 신호를 공급할 수 있다. 일례로, 제3 발광 구동부(EDV3)는 제3 발광 제어 라인들(E31, E32)로 발광 제어 신호를 순차적으로 공급할 수 있다.
추가적으로, 발광 제어 신호는 화소들(PXL)에 포함되는 트랜지스터가 턴-오프될 수 있도록 게이트 오프 전압(예를 들면, 하이 전압)으로 설정되고, 스캔 신호는 화소들(PXL)에 포함되는 트랜지스터가 턴-온(turn-on)될 수 있도록 게이트 온 전압(예를 들면, 로우 전압)으로 설정될 수 있다.
데이터 구동부(DDV)는 데이터 제어 신호(DCS)에 대응하여 데이터 라인들(D1 내지 Dm)로 데이터 신호를 공급할 수 있다. 데이터 라인들(D1 내지 Dm)로 공급된 데이터 신호는 스캔 신호에 의하여 선택된 화소들(PXL)로 공급될 수 있다.
타이밍 제어부(TC)는 외부로부터 공급되는 타이밍 신호들에 기초하여 생성된 게이트 제어 신호들(GCS1 내지 GCS6)을 스캔 구동부들(SDV) 및 발광 구동부들(EDV)로 공급하고, 데이터 제어 신호(DCS)를 데이터 구동부(DDV)로 공급할 수 있다.
게이트 제어 신호들(GCS1 내지 GCS6) 각각에는 스타트 펄스 및 클럭 신호들이 포함될 수 있다. 스타트 펄스는 첫번째 스캔 신호 또는 첫번째 발광 제어 신호의 타이밍을 제어할 수 있다. 클럭 신호들은 스타트 펄스를 쉬프트시키기 위하여 사용될 수 있다.
데이터 제어 신호(DCS)에는 소스 스타트 펄스 및 클럭 신호들이 포함될 수 있다. 소스 스타트 펄스는 데이터의 샘플링 시작 시점을 제어할 수 있다. 클럭 신호들은 샘플링 동작을 제어하기 위하여 사용될 수 있다.
한편, 표시 장치가 순차적으로 구동되는 경우, 제1 스캔 구동부(SDV1)는 제2 스캔 구동부(SDV2)의 마지막 출력신호를 스타트 펄스로 공급받을 수 있다. 이 경우, 제1 스캔 구동부(SDV1) 및 제2 스캔 구동부(SDV2)는 제어 신호들을 공유할 수 있고, 이에 따라 타이밍 제어부(TC)는 제2 스캔 구동부(SDV2)로 게이트 제어 신호(GCS2)를 공급하고, 제1 스캔 구동부(SDV1)로 게이트 제어 신호(GSC1)를 공급하지 않을 수 있다.
마찬가지로, 제3 스캔 구동부(SDV3)의 하부에 제1 화소들(PXL1)을 구동하기 위한 별도의 스캔 구동부가 추가되는 경우, 추가되는 스캔 구동부와 제3 스캔 구동부(SDV3)가 제어 신호를 공유할 수 있다. 그리고, 추가되는 스캔 구동부는 제3 스캔 구동부(SDV3)의 마지막 스캔 신호를 스타트 펄스로 공급받을 수 있다.
또한, 표시 장치가 순차적으로 구동되는 경우, 제1 발광 구동부(EDV1)는 제2 발광 구동부(EDV2)의 마지막 출력신호를 스타트 펄스로 공급받을 수 있다. 이 경우, 제1 발광 구동부(EDV1) 및 제2 발광 구동부(EDV2)는 제어신호들을 공유할 수 있고, 이에 따라 타이밍 제어부(TC)는 제2 발광 구동부(EDV2)로 게이트 제어 신호(GCS5)를 공급하고, 제1 발광 구동부(EDV1)로 게이트 제어 신호(GCS4)를 공급하지 않을 수 있다.
마찬가지로, 제3 발광 구동부(EDV3)의 하부에 제1 화소들(PXL1)을 구동하기 위한 별도의 발광 구동부가 추가되는 경우, 추가되는 발광 구동부와 제3 발광 구동부(EDV3)가 제어신호를 공유할 수 있다. 그리고, 추가되는 발광 구동부는 제3 발광 구동부(EDV3)의 마지막 발광 제어 신호를 스타트 펄스로 공급받을 수 있다.
도 3은 도 2에 도시된 제1 화소의 실시예를 나타내는 등가 회로도이다. 도 3에서는 설명의 편의성을 위하여 j번째 데이터 라인(Dj) 및 i번째 제1 스캔 라인(S1i)에 접속된 화소를 도시하기로 한다.
도 2 및 도 3을 참조하면, 본 발명의 실시예에 의한 제1 화소(PXL1)는 유기 발광 소자(OLED), 제1 트랜지스터(T1) 내지 제7 트랜지스터(T7) 및 스토리지 커패시터(Cst)를 구비할 수 있다.
유기 발광 소자(OLED)의 애노드는 제6 트랜지스터(T6)를 경유하여 제1 트랜지스터(T1)에 접속되고, 캐소드는 제2 전원(ELVSS)에 접속될 수 있다. 유기 발광 소자(OLED)는 제1 트랜지스터(T1)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성할 수 있다.
유기 발광 소자(OLED)로 전류가 흐를 수 있도록 제1 전원(ELVDD)은 제2 전원(ELVSS)보다 높은 전압으로 설정될 수 있다.
제7 트랜지스터(T7)는 초기화 전원(Vint)과 유기 발광 소자(OLED)의 애노드 사이에 접속될 수 있다. 그리고, 제7 트랜지스터(T7)의 게이트 전극은 i번째 제1 스캔 라인(S1i)에 접속될 수 있다. 제7 트랜지스터(T7)는 i번째 제1 스캔 라인(S1i)으로 스캔 신호가 공급될 때 턴-온되어 초기화 전원(Vint)의 전압을 유기 발광 소자(OLED)의 애노드로 공급할 수 있다. 여기서, 초기화 전원(Vint)은 데이터 신호보다 낮은 전압으로 설정될 수 있다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)와 유기 발광 소자(OLED) 사이에 접속될 수 있다. 그리고, 제6 트랜지스터(T6) 게이트 전극은 i번째 제1 발광 제어 라인(E1i)에 접속될 수 있다. 제6 트랜지스터(T6)는 i번째 제1 발광 제어 라인(E1i)으로 발광 제어 신호가 공급될 때 턴-오프되고, 그 외의 경우에 턴-온될 수 있다.
제5 트랜지스터(T5)는 제1 전원(ELVDD)과 제1 트랜지스터(T1) 사이에 접속될 수 있다. 그리고, 제5 트랜지스터(T5)의 게이트 전극은 i번째 제1 발광 제어 라인(E1i)에 접속될 수 있다. 제5 트랜지스터(T5)는 i번째 제1 발광 제어 라인(E1i)으로 발광 제어 신호가 공급될 때 턴-오프되고, 그 외의 경우에 턴-온될 수 있다.
제1 트랜지스터(T1; 구동 트랜지스터)의 제1 전극은 제5 트랜지스터(T5)를 경유하여 제1 전원(ELVDD)에 접속되고, 제2 전극은 제6 트랜지스터(T6)를 경유하여 유기 발광 소자(OLED)의 애노드에 접속될 수 있다. 그리고, 제1 트랜지스터(T1)의 게이트 전극은 제1 노드(N1)에 접속될 수 있다. 제1 트랜지스터(T1)는 제1 노드(N1)의 전압에 대응하여 제1 전원(ELVDD)으로부터 유기 발광 소자(OLED)를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어할 수 있다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 제2 전극과 제1 노드(N1) 사이에 접속될 수 있다. 그리고, 제3 트랜지스터(T3)의 게이트 전극은 i번째 제1 스캔 라인(S1i)에 접속될 수 있다. 제3 트랜지스터(T3)는 i번째 제1 스캔 라인(S1i)으로 스캔 신호가 공급될 때 턴-온되어 제1 트랜지스터(T1)의 제2 전극과 제1 노드(N1)를 전기적으로 접속시킬 수 있다. 따라서, 제3 트랜지스터(T3)가 턴-온 될 때 제1 트랜지스터(T1)는 다이오드 형태로 접속될 수 있다.
제4 트랜지스터(T4)는 제1 노드(N1)와 초기화 전원(Vint) 사이에 접속될 수 있다. 그리고, 제4 트랜지스터(T4)의 게이트 전극은 i-1번째 제1 스캔 라인(S1i-1)에 접속될 수 있다. 제4 트랜지스터(T4)는 i-1번째 제1 스캔 라인(S1i-1)으로 스캔 신호가 공급될 때 턴-온되어 제1 노드(N1)로 초기화 전원(Vint)의 전압을 공급할 수 있다.
제2 트랜지스터(T2)는 j번째 데이터 라인(Dj)과 제1 트랜지스터(T1)의 제1 전극 사이에 접속될 수 있다. 그리고, 제2 트랜지스터(T2)의 게이트 전극은 i번째 제1 스캔 라인(S1i)에 접속될 수 있다. 제2 트랜지스터(T2)는 i번째 제1 스캔 라인(S1i)으로 스캔 신호가 공급될 때 턴-온되어 j번째 데이터 라인(Dj)과 제1 트랜지스터(T1)의 제1 전극을 전기적으로 접속시킬 수 있다.
스토리지 커패시터(Cst)는 제1 전원(ELVDD)과 제1 노드(N1) 사이에 접속될 수 있다. 스토리지 커패시터(Cst)는 데이터 신호 및 제1 트랜지스터(T1)의 문턱 전압에 대응하는 전압을 저장할 수 있다.
한편, 제2 화소(PXL2) 및 제3 화소(PXL3)는 제1 화소(PXL1)와 동일한 회로로 구현될 수 있다. 따라서, 제2 화소(PXL2) 및 제3 화소(PXL3)에 대하여 상세한 설명은 생략하기로 한다.
상술한 바와 같이, 본 발명의 일 실시예에 따르면 서로 다른 면적을 갖는 영역들(A1, A2, A3)에 화소들(PXL)이 제공될 수 있다. 화소들(PXL)에 신호를 제공하는 스캔 라인들 및 발광 제어 라인의 길이는 영역들(A1, A2, A3), 상세하게는 화소 영역들(PXA)의 면적에 따라 달라질 수 있다. 예를 들어, 본 발명의 일 실시예에 따른 제1 화소 영역(PXA1)에서의 제1 폭(W1; 도 1 참조)은 제2 화소 영역(PXA2)에서의 제2 폭(W2; 도 1 참조)보다 길다. 이에 따라, 스캔 라인들 및 발광 제어 라인이 폭 방향을 따라 연장되는 경우, 제1 스캔 라인들(S11 내지 S1n) 및 제1 발광 제어 라인들(E11 내지 E1n)의 길이는 각각 제2 스캔 라인들(S21, S22) 및 제2 발광 제어 라인들(E21, E22)의 길이보다 길다. 스캔 라인들의 길이 차이 및 발광 제어 라인들의 길이 차이는 스캔 라인들 및 발광 제어 라인들의 로드(load) 값의 차이를 야기할 수 있다. 즉, 제1 스캔 라인들(S11 내지 S1n)의 로드 값이 제2 스캔 라인들(S21, S22)의 로드 값보다 클 수 있다. 또한, 제1 발광 제어 라인들(E11 내지 E1n)의 로드 값이 제2 발광 제어 라인들(E21, E22)의 로드 값보다 클 수 있다. 로드 값의 차이는 각 화소(PXL)에 제공되는 데이터 신호의 전압 강하를 야기할 수 있다. 데이터 신호의 전압 강하는 제1 화소 영역(PXA1)의 제1 화소들(PXL1)과 제2 화소 영역(PXA2)의 제2 화소들(PXL2) 사이의 휘도 차이를 발생시킬 수 있다.
본 발명의 다른 실시예에 있어서, 스캔 라인들 및 발광 제어 라인들의 연장 방향은 달리 설정될 수 있다. 예를 들어, 본 발명의 일 실시예의 스캔 라인들 및 발광 제어 라인들이 폭 방향인 제1 방향(DR1)을 따라 연장된 것과는 달리, 스캔 라인들 및 발광 제어 라인들은 길이 방향인 제2 방향(DR2)을 따라 연장될 수 있다. 여기서, 스캔 라인들 및 발광 제어 라인들의 길이는 제1 길이(L1)와 제2 길이(L2)에 각각 대응하여 설정될 수 있다. 이 경우에도 스캔 라인들 및 발광 제어 라인들의 길이 차이에 의해 스캔 라인들 및 발광 제어 라인들의 로드 값의 차이가 발생할 수 있으며, 결국 화소들(PXL) 사이의 휘도 차이를 야기할 수 있다.
본 발명의 일 실시예에서는 각 영역(A1, A2, A3) 별로 로드 값의 차이를 보상하는 더미부를 가지거나 가지지 않음으로써 기생 캐패시턴스가 다른 구조가 채용된다. 이하의 실시예에서는, 먼저 제1 화소(PXL1)를 예로서 전체적인 화소(PXL)의 구조에 대해 설명하고, 다음으로 제1 화소(PXL1)와 제2 화소(PXL2)와의 차이점을 위주로 설명한다. 본 발명의 일 실시예에 있어서, 제3 화소(PXL3)는 제2 화소(PXL2)와 동일한 형태로 제공될 수 있으므로, 제3 화소(PXL3)에 대한 설명을 생략한다.
도 4는 도 3에 도시된 제1 화소를 상세하게 도시한 평면도이며, 도 5는 도 4의 I-I' 라인에 따른 단면도이며, 도 6은 도 4의 II-II' 라인에 따른 단면도이다.
도 4 내지 도 6에서는 제1 화소 영역(PXA1)에 배치된 i번째 행 및 j번째 열에 배치된 하나의 제1 화소(PXL1)를 기준으로, 하나의 제1 화소(PXL1)에 연결된 두 개의 제1 스캔 라인들(S1i-1, S1i), 제1 발광 제어 라인(E1i), 전원 라인(PL), 및 데이터 라인(Dj)을 도시하였다. 도 4 내지 도 6에 있어서, 설명의 편의를 위해, i-1번째 행의 제1 스캔 라인을 "i-1번째 제1 스캔 라인(S1i-1)", i번째 행의 제1 스캔 라인을 "i번째 제1 스캔 라인(S1i)", i번째 행의 발광 제어 라인을 "발광 제어 라인(E1i)", j번째 열의 데이터 라인을 "데이터 라인(Dj)"으로, 그리고, j번째 전원 라인을 "전원 라인(PL)"으로 표시한다.
도 4 내지 도 6을 참조하면, 표시 장치는 기판(SUB), 배선부, 및 화소들, 예를 들면, 제1 화소들(PXL1)을 포함할 수 있다.
기판(SUB)은 투명 절연 물질을 포함하여 광의 투과가 가능하다. 기판(SUB)은 경성(rigid) 기판일 수 있다. 예를 들면, 기판(SUB)은 유리 기판, 석영 기판, 유리 세라믹 기판 및 결정질 유리 기판 중 하나일 수 있다.
또한, 기판(SUB)은 가요성(flexible) 기판일 수도 있다. 여기서, 기판(SUB)은 고분자 유기물을 포함하는 필름 기판 및 플라스틱 기판 중 하나일 수 있다. 예를 들면, 기판(SUB)은 폴리스티렌(polystyrene), 폴리비닐알코올(polyvinyl alcohol), 폴리메틸메타크릴레이트(Polymethyl methacrylate), 폴리에테르술폰(polyethersulfone), 폴리아크릴레이트(polyacrylate), 폴리에테르이미드(polyetherimide), 폴리에틸렌 나프탈레이트(polyethylene naphthalate), 폴리에틸렌 테레프탈레이트(polyethylene terephthalate), 폴리페닐렌 설파이드(polyphenylene sulfide), 폴리아릴레이트(polyarylate), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate), 트리아세테이트 셀룰로오스(triacetate cellulose), 셀룰로오스아세테이트 프로피오네이트(cellulose acetate propionate) 중 적어도 어느 하나를 포함할 수 있다. 다만, 기판(SUB)을 구성하는 재료는 다양하게 변화될 수 있으며, 섬유 강화플라스틱(FRP, Fiber reinforced plastic) 등을 포함할 수도 있다.
배선부는 제1 화소들(PXL1) 각각에 신호를 제공하며, 제1 스캔 라인들(S1i-1, S1i), 데이터 라인(Dj), 발광 제어 라인(E1i), 전원 라인(PL), 및 초기화 전원 라인(IPL)을 포함할 수 있다.
제1 스캔 라인들(S1i-1, S1i)은 제1 방향(DR1)으로 연장될 수 있다. 제1 스캔 라인들(S1i-1, S1i)은 제2 방향(DR2)을 따라 순차적으로 배열된 i-1번째 제1 스캔 라인(S1i-1), 및 i번째 제1 스캔 라인(S1i)을 포함할 수 있다. 제1 스캔 라인들(S1i-1, S1i)은 스캔 신호를 인가받을 수 있다. 예를 들면, i-1번째 제1 스캔 라인(S1i-1)은 i-1번째 스캔 신호를 인가받을 수 있다. i-1번째 제1 스캔 라인(S1i-1)은 i-1번째 스캔 신호에 의해 i번째 행의 제1 화소들(PXL1)이 초기화될 수 있다. i번째 제1 스캔 라인(S1i)은 i번째 스캔 신호를 인가받을 수 있다. i번째 제1 스캔 라인(S1i)은 분기되어 서로 다른 트랜지스터에 연결될 수 있다.
제1 발광 제어 라인(E1i)은 제1 방향(DR1)으로 연장될 수 있다. 제1 발광 제어 라인(E1i)은 두 개의 i번째 제1 스캔 라인들(S1i) 사이에서 i번째 제1 스캔 라인들(S1i)과 이격되도록 배치된다. 제1 발광 제어 라인(E1i)은 발광 제어 신호를 인가받을 수 있다.
데이터 라인(Dj)은 제2 방향(DR2)으로 연장될 수 있다. 데이터 라인(Dj)은 데이터 신호를 인가받을 수 있다.
전원 라인(PL)은 제2 방향(DR2)을 따라 연장될 수 있다. 전원 라인(PL)은 데이터 라인(Dj)과 이격되도록 배치될 수 있다. 전원 라인(PL)은 제1 전원(ELVDD)을 인가받을 수 있다.
초기화 전원 라인(IPL)은 제1 방향(DR1)을 따라 연장될 수 있다. 초기화 전원 라인(IPL)은 i번째 화소 행의 제1 화소(PXL1)과 i+1번째 화소 행 제1 화소(PXL1) 사이에 제공될 수 있다. 초기화 전원 라인(IPL)은 초기화 전원(Vint)을 인가받을 수 있다.
제1 화소들(PXL1) 각각은 제1 트랜지스터(T1) 내지 제7 트랜지스터(T7), 스토리지 캐패시터(Cst), 유기 발광 소자(OLED)를 포함할 수 있다.
제1 트랜지스터(T1)는 제1 게이트 전극(GE1), 제1 액티브 패턴(ACT1), 제1 소스 전극(SE1), 제1 드레인 전극(DE1), 및 연결 라인(CNL)을 포함할 수 있다.
제1 게이트 전극(GE1)은 제3 트랜지스터(T3)의 제3 드레인 전극(DE3) 및 제4 트랜지스터(T4)의 제4 드레인 전극(DE4)과 연결될 수 있다. 연결 라인(CNL)은 제1 게이트 전극(GE1)과, 제3 드레인 전극(DE3) 및 제4 드레인 전극(DE4) 사이를 연결할 수 있다. 연결 라인(CNL)의 일단은 제1 콘택 홀(CH1)을 통해 제1 게이트 전극(GE1)과 연결되고 연결 라인(CNL)의 타단은 제2 콘택 홀(CH2)을 통해 제3 드레인 전극(DE3)과 제4 드레인 전극(DE4)에 연결될 수 있다.
본 발명의 일 실시예에 있어서, 제1 액티브 패턴(ACT1)과 제1 소스 전극(SE1) 및 제1 드레인 전극(DE1)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제1 소스 전극(SE1) 및 제1 드레인 전극(DE1)은 불순물이 도핑된 반도체층으로 이루어지며, 제1 액티브 패턴(ACT1)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다.
제1 액티브 패턴(ACT1)은 소정 방향으로 연장된 바(bar) 형상을 가지며, 연장된 길이 방향을 따라 복수 회 절곡된 형상을 가질 수 있다. 제1 액티브 패턴(ACT1)은 평면 상에서 볼 때 제1 게이트 전극(GE1)과 중첩할 수 있다. 제1 액티브 패턴(ACT1)이 길게 형성됨으로써 제1 트랜지스터(T1)의 채널 영역이 길게 형성될 수 있다. 이에 따라, 제1 트랜지스터(T1)에 인가되는 게이트 전압의 구동 범위가 넓어지게 된다. 이에 따라 이후 유기 발광 소자(OLED)에서 방출되는 빛의 계조를 세밀하게 제어할 수 있다.
제1 소스 전극(SE1)은 제1 액티브 패턴(ACT1)의 일 단에 연결될 수 있다. 제1 소스 전극(SE1)은 제2 트랜지스터(T2)의 제2 드레인 전극(DE2)과 제5 트랜지스터(T5)의 제5 드레인 전극(DE5)과 연결될 수 있다. 제1 드레인 전극(DE1)은 제1 액티브 패턴(ACT1)의 타단에 연결될 수 있다. 제1 드레인 전극(DE1)은 제3 트랜지스터(T3)의 제3 소스 전극(SE3)과 제6 트랜지스터(T6)의 제6 소스 전극(SE6)에 연결될 수 있다.
제2 트랜지스터(T2)는 제2 게이트 전극(GE2), 제2 액티브 패턴(ACT2), 제2 소스 전극(SE2), 및 제2 드레인 전극(DE2)을 포함될 수 있다.
제2 게이트 전극(GE2)은 i번째 제1 스캔 라인(S1i)에 연결될 수 있다. 제2 게이트 전극(GE2)은 i번째 제1 스캔 라인(S1i)의 일부로 제공되거나 i번째 제1 스캔 라인(S1i)으로부터 돌출된 형상으로 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제2 액티브 패턴(ACT2), 제2 소스 전극(SE2) 및 제2 드레인 전극(DE2)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제2 소스 전극(SE2) 및 제2 드레인 전극(DE2)은 불순물이 도핑된 반도체층으로 이루어지며, 제2 액티브 패턴(ACT2)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제2 액티브 패턴(ACT2)은 제2 게이트 전극(GE2)과 중첩된 부분에 해당한다. 제2 소스 전극(SE2)의 일단은 제2 액티브 패턴(ACT2)에 연결될 수 있다. 제2 소스 전극(SE2)의 타단은 제6 콘택 홀(CH6)을 통해 데이터 라인(Dj)에 연결될 수 있다. 제2 드레인 전극(DE2)의 일단은 제2 액티브 패턴(ACT2)에 연결될 수 있다. 제2 드레인 전극(DE2)의 타단은 제1 트랜지스터(T1)의 제1 소스 전극(SE1)과 제5 트랜지스터(T5)의 제5 드레인 전극(DE5)과 연결될 수 있다.
제3 트랜지스터(T3)는 누설 전류를 방지하기 위해 이중 게이트 구조로 제공될 수 있다. 즉, 제3 트랜지스터(T3)는 제3a 트랜지스터(T3a)와 제3b 트랜지스터(T3b)를 포함할 수 있다. 제3a 트랜지스터(T3a)는 제3a 게이트 전극(GE3a), 제3a 액티브 패턴(ACT3a), 제3a 소스 전극(SE3a), 및 제3a 드레인 전극(DE3a)을 포함할 수 있다. 제3b 트랜지스터(T3b)는 제3b 게이트 전극(GE3b), 제3b 액티브 패턴(ACT3b), 제3b 소스 전극(SE3b), 및 제3b 드레인 전극(DE3b)을 포함할 수 있다. 하기에서는, 제3a 게이트 전극(GE3a)과 제3b 게이트 전극(GE3b)을 제3 게이트 전극(GE3), 제3a 액티브 패턴(ACT3a)과 제3b 액티브 패턴(ACT3b)을 제3 액티브 패턴(ACT3), 제3a 소스 전극(SE3a)과 제3b 소스 전극(SE3b)을 제3 소스 전극(SE3), 그리고 제3a 드레인 전극(DE3a)과 제3b 드레인 전극(DE3b)을 제3 드레인 전극(DE3)으로 지칭한다.
제3 게이트 전극(GE3)은 i번째 제1 스캔 라인(S1i)에 연결될 수 있다. 제3 게이트 전극(GE3)은 i번째 제1 스캔 라인(S1i)의 일부로 제공되거나 i번째 제1 스캔 라인(S1i)으로부터 돌출된 형상으로 제공된다. 예를 들면, 제3a 게이트 전극(GE3a)은 i번째 제1 스캔 라인(S1i)로부터 돌출된 형상으로 제공되며, 제3b 게이트 전극(GE3b)은 i번째 제1 스캔 라인(S1i)의 일부로 제공될 수 있다.
제3 액티브 패턴(ACT3), 제3 소스 전극(SE3) 및 제3 드레인 전극(DE3)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제3 소스 전극(SE3) 및 제3 드레인 전극(DE3)은 불순물이 도핑된 반도체층으로 이루어지며, 제3 액티브 패턴(ACT3)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제3 액티브 패턴(ACT3)은 제3 게이트 전극(GE3)과 중첩된 부분에 해당한다. 제3 소스 전극(SE3)의 일 단은 제3 액티브 패턴(ACT3)에 연결될 수 있다. 제3 소스 전극(SE3)의 타단은 제1 트랜지스터(T1)의 제1 드레인 전극(DE1)과 제6 트랜지스터(T6)의 제6 소스 전극(SE6)에 연결될 수 있다. 제3 드레인 전극(DE3)의 일단은 제3 액티브 패턴(ACT3)에 연결될 수 있다. 제3 드레인 전극(DE3)의 타단은 제4 트랜지스터(T4)의 제4 드레인 전극(DE4)에 연결될 수 있다. 또한, 제3 드레인 전극(DE3)은 연결 라인(CNL), 제2 콘택 홀(CH2) 및 제1 콘택 홀(CH1)을 통해 제1 트랜지스터(T1)의 제1 게이트 전극(GE1)에 연결될 수 있다.
제4 트랜지스터(T4)는 누설 전류를 방지하기 위해 이중 게이트 구조로 제공될 수 있다. 즉, 제4 트랜지스터(T4)는 제4a 트랜지스터와 제4b 트랜지스터를 포함할 수 있다. 제4a 트랜지스터(T4)는 제4a 게이트 전극(GE4a), 제4a 액티브 패턴(ACT4a), 제4a 소스 전극(SE4a), 및 제4a 드레인 전극(DE4a)을 포함하고, 제4b 트랜지스터는 제4b 게이트 전극(GE4b), 제4b 액티브 패턴(ACT4b), 제4b 소스 전극(SE4b), 및 제4b 드레인 전극(DE4b)을 포함할 수 있다. 하기에서는, 제4a 게이트 전극(GE4a)과 제4b 게이트 전극(GE4b)을 제4 게이트 전극(GE4), 제4a 액티브 패턴(ACT4a)과 제4b 액티브 패턴(ACT4b)을 제4 액티브 패턴(ACT4), 제4a 소스 전극(SE4a)과 제4b 소스 전극(SE4b)을 제4 소스 전극(SE4), 그리고 제4a 드레인 전극(DE4a)과 제4b 드레인 전극(DE4b)을 제4 드레인 전극(DE4)으로 지칭한다.
제4 게이트 전극(GE4)은 i-1번째 제1 스캔 라인(S1i-1)에 연결될 수 있다. 제4 게이트 전극(GE4)은 i-1번째 제1 스캔 라인(S1i-1)의 일부로 제공되거나 i-1번째 제1 스캔 라인(S1i-1)으로부터 돌출된 형상으로 제공될 수 있다. 예를 들면, 제4a 게이트 전극(GE4a)은 i-1번째 제1 스캔 라인(S1i-1)의 일부로 제공될 수 있다. 제4b 게이트 전극(GE4b)은 i-1번째 제1 스캔 라인(S1i-1)으로부터 돌출된 형상으로 제공될 수 있다.
제4 액티브 패턴(ACT4), 제4 소스 전극(SE4) 및 제4 드레인 전극(DE4)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제4 소스 전극(SE4) 및 제4 드레인 전극(DE4)은 불순물이 도핑된 반도체층으로 이루어지며, 제4 액티브 패턴(ACT4)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제4 액티브 패턴(ACT4)은 제4 게이트 전극(GE4)과 중첩된 부분에 해당한다.
제4 소스 전극(SE4)의 일단은 제4 액티브 패턴(ACT4)에 연결될 수 있다. 제4 소스 전극(SE4)의 타단은 i-1번째 행의 제1 화소(PXL1)의 초기화 전원 라인(IPL) 및 i-1번째 행의 제1 화소(PXL1)의 제7 트랜지스터(T7)의 제7 드레인 전극(DE7)에 연결될 수 있다. 제4 소스 전극(SE4)과 초기화 전원 라인(IPL) 사이 보조 연결 라인(AUX)이 제공될 수 있다. 보조 연결 라인(AUX)의 일단은 제9 콘택 홀(CH9)을 통해 제4 소스 전극(SE4)과 연결될 수 있다. 보조 연결 라인(AUX)의 타단은 i-1번째 행의 제1 화소(PXL1)의 제8 콘택 홀(CH8)을 통해 i-1번째 행의 초기화 전원 라인(IPL)에 연결될 수 있다. 제4 드레인 전극(DE4)의 일단은 제4 액티브 패턴(ACT4)에 연결될 수 있다. 제4 드레인 전극(DE4)의 타단은 제3 트랜지스터(T3)의 제3 드레인 전극(DE3)에 연결된다. 제4 드레인 전극(DE4)은 또한 연결 라인(CNL), 제2 콘택 홀(CH2) 및 제1 콘택 홀(CH1)을 통해 제1 트랜지스터(T1)의 제1 게이트 전극(GE1)에 연결된다.
제5 트랜지스터(T5)는 제5 게이트 전극(GE5), 제5 액티브 패턴(ACT5), 제5 소스 전극(SE5), 및 제5 드레인 전극(DE5)을 포함할 수 있다.
제5 게이트 전극(GE5)은 제1 발광 제어 라인(E1i)에 연결될 수 있다. 제5 게이트 전극(GE5)은 제1 발광 제어 라인(E1i) 일부로 제공되거나 제1 발광 제어 라인(E1i)으로부터 돌출된 형상으로 제공될 수 있다. 제5 액티브 패턴(ACT5), 제5 소스 전극(SE5) 및 제5 드레인 전극(DE5)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성된다. 예를 들면, 제5 소스 전극(SE5) 및 제5 드레인 전극(DE5)은 불순물이 도핑된 반도체층으로 이루어지며, 제5 액티브 패턴(ACT5)은 불순물이 도핑되지 않은 반도체층으로 이루어진다. 제5 액티브 패턴(ACT5)은 제5 게이트 전극(GE5)과 중첩된 부분에 해당한다. 제5 소스 전극(SE5)의 일단은 제5 액티브 패턴(ACT5)에 연결될 수 있다. 제5 소스 전극(SE5)의 타단은 제5 콘택 홀(CH5)을 통해 전원 라인(PL)에 연결될 수 있다. 제5 드레인 전극(DE5)의 일단은 제5 액티브 패턴(ACT5)에 연결될 수 있다. 제5 드레인 전극(DE5)의 타단은 제1 트랜지스터(T1)의 제1 소스 전극(SE1) 및 제2 트랜지스터(T2)의 제2 드레인 전극(DE2)에 연결될 수 있다.
제6 트랜지스터(T6)는 제6 게이트 전극(GE6), 제6 액티브 패턴(ACT6), 제6 소스 전극(SE6), 및 제6 드레인 전극(DE6)을 포함할 수 있다.
제6 게이트 전극(GE6)은 제1 발광 제어 라인(E1i)에 연결될 수 있다. 제6 게이트 전극(GE6)은 제1 발광 제어 라인(E1i) 일부로 제공되거나 제1 발광 제어 라인(E1i)으로부터 돌출된 형상으로 제공될 수 있다. 제6 액티브 패턴(ACT6), 제6 소스 전극(SE6) 및 제6 드레인 전극(DE6)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성된다. 예를 들면, 제6 소스 전극(SE6) 및 제6 드레인 전극(DE6)은 불순물이 도핑된 반도체층으로 이루어지며, 제6 액티브 패턴(ACT6)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제6 액티브 패턴(ACT6)은 제6 게이트 전극(GE6)과 중첩된 부분에 해당한다. 제6 소스 전극(SE6)의 일단은 제6 액티브 패턴(ACT6)에 연결될 수 있다. 제6 소스 전극(SE6)의 타단은 제1 트랜지스터(T1)의 제1 드레인 전극(DE1) 및 제3 트랜지스터(T3)의 제3 소스 전극(SE3)에 연결될 수 있다. 제6 드레인 전극(DE6)의 일단은 제6 액티브 패턴(ACT6)에 연결될 수 있다. 제6 드레인 전극(DE6)의 타단은 제7 트랜지스터(T7)의 제7 소스 전극(SE7)에 연결될 수 있다.
제7 트랜지스터(T7)는 제7 게이트 전극(GE7), 제7 액티브 패턴(ACT7), 제7 소스 전극(SE7), 및 제7 드레인 전극(DE7)을 포함할 수 있다.
제7 게이트 전극(GE7)은 i번째 제1 스캔 라인(S1i)에 연결될 수 있다. 제7 게이트 전극(GE7)은 i번째 제1 스캔 라인(S1i)의 일부로 제공되거나 i번째 제1 스캔 라인(S1i)으로부터 돌출된 형상으로 제공될 수 있다. 제7 액티브 패턴(ACT7), 제7 소스 전극(SE7) 및 제7 드레인 전극(DE7)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제7 소스 전극(SE7) 및 제7 드레인 전극(DE7)은 불순물이 도핑된 반도체층으로 이루어지며, 제7 액티브 패턴(ACT7)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제7 액티브 패턴(ACT7)은 제7 게이트 전극(GE7)과 중첩된 부분에 해당한다. 제7 소스 전극(SE7)의 일단은 제7 액티브 패턴(ACT7)에 연결될 수 있다. 제7 소스 전극(SE7)의 타단은 제6 트랜지스터(T6)의 제6 드레인 전극(DE6)에 연결될 수 있다. 제7 드레인 전극(DE7)의 일단은 제7 액티브 패턴(ACT7)에 연결될 수 있다. 제7 드레인 전극(DE7)의 타단은 초기화 전원 라인(IPL)에 연결될 수 있다. 또한, 제7 드레인 전극(DE7)은 i+1번째 행에 배치된 제1 화소(PXL1)의 제4 트랜지스터(T4)의 제4 소스 전극(SE4)에 연결될 수 있다. 제7 드레인 전극(DE7)과 i+1번째 행에 배치된 제1 화소(PXL1)의 제4 트랜지스터(T4)의 제4 소스 전극(SE4)은 보조 라인(AUX), 제8 콘택 홀(CH8), 및 제9 콘택 홀(CH9)을 통해 연결될 수 있다.
스토리지 캐패시터(Cst)는 하부 전극(LE)과 상부 전극(UE)을 포함할 수 있다. 하부 전극(LE)은 제1 트랜지스터(T1)의 제1 게이트 전극(GE1)으로 이루어질 수 있다.
상부 전극(UE)은 제1 게이트 전극(GE1)과 중첩하며, 평면 상에서 볼 때 하부 전극(LE)을 커버할 수 있다. 상부 전극(UE)과 하부 전극(LE)과의 중첩 면적을 넓힘으로써 스토리지 캐패시터(Cst)의 캐패시턴스가 증가될 수 있다. 상부 전극(UE)은 제1 방향(DR1)으로 연장될 수 있다. 본 발명의 일 실시예에 있어서, 상부 전극(UE)에는 제1 전원과 동일한 레벨의 전압이 인가될 수 있다. 상부 전극(UE)은 제1 게이트 전극(GE1)과 연결 라인(CNL)이 접촉되는 제1 콘택 홀(CH1)이 형성되는 영역에 개구부(OPN)를 가질 수 있다.
유기 발광 소자(OLED)는 제1 전극(AD), 제2 전극(CD), 및 제1 전극(AD)과 제2 전극(CD) 사이에 제공된 발광층(EML)을 포함할 수 있다.
제1 전극(AD)은 각 화소(PXL1)에 대응하는 발광 영역 내에 제공될 수 있다. 제1 전극(AD)은 제7 콘택 홀(CH7) 및 제10 콘택 홀(CH10)을 통해 제7 트랜지스터(T7)의 제7 소스 전극(SE7)과, 제6 트랜지스터(T6)의 제6 드레인 전극(DE6)에 연결될 수 있다. 제7 콘택 홀(CH7)과 제10 콘택 홀(CH10) 사이에는 제1 브릿지 패턴(BRP1)이 제공될 수 있다. 제1 브릿지 패턴(BRP1)은 제6 드레인 전극(DE6), 제7 소스 전극(SE7) 및 제1 전극(AD)을 연결할 수 있다.
하기에서는, 도 4 내지 도 6을 참조하여, 본 발명의 일 실시예에 따른 표시 장치의 구조에 대해 적층 순서에 따라 설명한다.
기판(SUB) 상에 액티브 패턴(ACT1 내지 ACT7; 이하 ACT)이 제공될 수 있다. 액티브 패턴은 제1 액티브 패턴(ACT1) 내지 제7 액티브 패턴(ACT7)을 포함할 수 있다. 제1 액티브 패턴(ACT1) 내지 제7 액티브 패턴(ACT7)은 반도체 물질을 포함할 수 있다.
기판(SUB)과 제1 액티브 패턴(ACT1) 내지 제7 액티브 패턴(ACT7) 사이에는 버퍼(미도시)이 제공될 수 있다.
제1 액티브 패턴(ACT1) 및 제7 액티브 패턴(ACT7)이 형성된 기판(SUB) 상에는 게이트 절연막(GI)이 제공될 수 있다.
게이트 절연막(GI) 상에는 i-1번째 제1 스캔 라인(S1i-1), i번째 제1 스캔 라인(S1i), 발광 제어 라인(E1i), 및 제1 게이트 전극(GE1) 및 제7 게이트 전극(GE7)이 제공될 수 있다. 제1 게이트 전극(GE1)은 스토리지 캐패시터(Cst)의 하부 전극(LE)이 될 수 있다. 제2 게이트 전극(GE2)과 제3 게이트 전극(GE3)은 i번째 제1 스캔 라인(S1i)과 일체로 형성될 수 있다. 제4 게이트 전극(GE4)은 i-1번째 제1 스캔 라인(S1i-1)과 일체로 형성될 수 있다. 제5 게이트 전극(GE5)과 제6 게이트 전극(GE6)은 발광 제어 라인(E1i)과 일체로 형성될 수 있다. 제7 게이트 전극(GE7)은 i번째 제1 스캔 라인(S1i)과 일체로 형성될 수 있다.
i-1번째 제1 스캔 라인(S1i-1) 등이 형성된 기판(SUB) 상에는 제1 층간 절연막(IL1)이 제공될 수 있다.
제1 층간 절연막(IL1) 상에는 스토리지 캐패시터(Cst)의 상부 전극(UE) 및 초기화 전원 라인(IPL)이 제공될 수 있다. 상부 전극(UE)은 하부 전극(LE)을 커버할 수 있다. 상부 전극(UE)은 제1 층간 절연막(IL1)을 사이에 두고 하부 전극(LE)과 함께 스토리지 캐패시터(Cst)를 구성할 수 있다.
상부 전극(UE) 및 초기화 전원 라인(IPL)이 배치된 기판(SUB) 상에는 제2 층간 절연막(IL2)이 제공될 수 있다.
제2 층간 절연막(IL2) 상에는 데이터 라인(Dj), 연결 라인(CNL), 보조 연결 라인(AUX), 및 제1 브릿지 패턴(BRP1)이 제공될 수 있다.
데이터 라인(Dj)은 제1 층간 절연막(IL1), 제2 층간 절연막(IL2), 및 게이트 절연막(GI)을 관통하는 제6 콘택 홀(CH6)을 통해 제2 소스 전극(SE2)에 연결될 수 있다.
연결 라인(CNL)은 제1 층간 절연막(IL1) 및 제2 층간 절연막(IL2)을 관통하는 제1 콘택 홀(CH1)을 통해 제1 게이트 전극(GE1)에 연결될 수 있다. 또한, 연결 라인(CNL)은 게이트 절연막(GI), 제1 층간 절연막(IL1) 및 제2 층간 절연막(IL2)을 관통하는 제2 콘택 홀(CH2)을 통해 제3 드레인 전극(DE3) 및 제4 드레인 전극(DE4)에 연결될 수 있다.
보조 연결 라인(AUX)은 제2 층간 절연막(IL2)을 관통하는 제8 콘택 홀(CH8)을 통해 초기화 전원 라인(IPL)에 연결될 수 있다. 또한, 보조 연결 라인(AUX)은 게이트 절연막(GI), 제1 층간 절연막(IL1), 및 제2 층간 절연막(IL2)을 관통하는 제9 콘택 홀(CH9)을 통해 제4 소스 전극(SE4) 및 i-1번째 행의 제1 화소(PXL1)의 제7 드레인 전극(DE7)에 연결될 수 있다.
제1 브릿지 패턴(BRP1)은 제6 드레인 전극(DE6)과 제1 전극(AD) 사이에서 제6 드레인 전극(DE6)과 제1 전극(AD)을 연결하는 매개체로 제공되는 패턴일 수 있다. 제1 브릿지 패턴(BRP1)은 게이트 절연막(GI), 제1 층간 절연막(IL1), 및 제2 층간 절연막(IL2)을 관통하는 제7 콘택 홀(CH7)을 통해 제6 드레인 전극(DE6)과 제1 소스 전극(SE1)에 연결된다.
j번째 데이터 라인(Dj) 등이 형성된 기판(SUB)에는 제3 절연막(IL3)이 제공될 수 있다.
제3 절연막(IL3) 상에는 전원 라인(PL) 및 제2 브릿지 패턴(BRP2)이 제공될 수 있다. 제2 브릿지 패턴(BRP2)은 제10 콘택 홀(CH10)을 통하여 제1 브릿지 패턴(BRP1)에 연결될 수 있다.
전원 라인(PL)은 제2 층간 절연막(IL2)을 관통하는 제3 및 제4 콘택 홀(CH3, CH4)을 통해 스토리지 캐패시터(Cst)의 상부 전극(UE)에 연결될 수 있다. 전원 라인(PL)은 제1 층간 절연막(IL1), 제2 층간 절연막(IL2), 제3 층간 절연막(IL3), 및 게이트 절연막(GI)을 관통하는 제5 콘택 홀(CH5)을 통해 제5 소스 전극(SE5)에 연결될 수 있다.
전원 라인(PL) 및 제2 브릿지 패턴(BRP2)이 제공된 제3 절연막(IL3) 상에는 보호층(PSV)이 제공될 수 있다.
보호층(PSV) 상에는 유기 발광 소자(OLED)가 제공될 수 있다. 유기 발광 소자(OLED)는 제1 전극(AD), 제2 전극(CD), 및 제1 전극(AD)과 제2 전극(CD) 사이에 제공된 발광층(EML)을 포함할 수 있다.
제1 전극(AD)은 보호층(PSV) 상에 제공될 수 있다. 제1 전극(AD)은 보호층(PSV)을 관통하는 제12 콘택 홀(CH12)을 통해 제2 브릿지 패턴(BRP2)에 연결될 수 있다. 따라서, 제1 전극(AD)는 제1 브릿지 패턴(BRP1)에 전기적으로 연결될 수 있다. 제1 브릿지 패턴(BRP1)은 제7 콘택 홀(CH7)을 통해 제6 드레인 전극(DE6)과 제7 소스 전극(SE7)에 연결되어 있으므로, 제1 전극(AD)은 최종적으로 제6 드레인 전극(DE6)과 제7 소스 전극(SE1)에 전기적으로 연결될 수 있다.
제1 전극(AD) 등이 형성된 기판(SUB) 상에는 각 화소(PXL)에 대응하도록 발광 영역을 구획하는 화소 정의막(PDL)이 제공될 수 있다. 화소 정의막(PDL)은 제1 전극(AD)의 상면을 노출하며 화소(PXL)의 둘레를 따라 기판(SUB)으로부터 돌출될 수 있다.
화소 정의막(PDL)에 의해 둘러싸인 발광 영역에는 발광층(EML)이 제공되며, 발광층(EML) 상에는 제2 전극(CD)이 제공될 수 있다. 제2 전극(CD) 상에는 제2 전극(CD)을 커버하는 봉지막(SLM)이 제공될 수 있다.
제1 전극(AD) 및 제2 전극(CD) 중 하나는 애노드(anode) 전극일 수 있으며, 다른 하나는 캐소드(cathode) 전극일 수 있다. 예를 들면, 제1 전극(AD)는 애노드 전극일 수 있으며, 제2 전극(CD)는 캐소드 전극일 수 있다.
또한, 제1 전극(AD) 및 제2 전극(CD) 중 적어도 하나는 투과형 전극일 수 있다. 예를 들면, 유기 발광 소자(OLED)가 배면 발광형 유기 발광 표시 소자인 경우, 제1 전극(AD)이 투과형 전극이며, 제2 전극(CD)이 반사형 전극일 수 있다. 유기 발광 소자(OLED)가 전면 발광형 유기 발광 표시 소자인 경우, 제1 전극(AD)이 반사형 전극이며, 제2 전극(CD)이 투과형 전극일 수 있다. 유기 발광 소자(OLED)가 양면 발광형 유기 발광 표시 소자인 경우, 제1 전극(AD) 및 제2 전극(CD) 모두 투과형 전극일 수 있다. 본 실시예에서는 유기 발광 소자(OLED)이 전면 발광형 유기 발광 표시 소자이며, 제1 전극(AD)이 애노드 전극인 경우를 예로서 설명한다.
제1 전극(AD)은 광을 반사시킬 수 있는 반사막(미도시), 및 반사막의 상부 또는 하부에 배치되는 투명 도전막(미도시)을 포함할 수 있다. 투명 도전막 및 반사막 중 적어도 하나는 제7 소스 전극(SE7)과 접속할 수 있다.
반사막은 광을 반사시킬 수 있는 물질을 포함할 수 있다. 예를 들면, 반사막은 알루미늄(Al), 은(Ag), 크롬(Cr), 몰리브덴(Mo), 백금(Pt), 니켈(Ni) 및 이들의 합금 중 적어도 하나를 포함할 수 있다.
투명 도전막은 투명 도전성 산화물을 포함할 수 있다. 예를 들어, 투명 도전막은 ITO(Indium Tin Oxide), IZO(Indium Zinc Oxide), AZO(Aluminum Zinc Oxide), GZO(gallium doped zinc oxide), ZTO(zinc tin oxide), GTO(Gallium tin oxide) 및 FTO(fluorine doped tin oxide) 중 적어도 하나의 투명 도전성 산화물을 포함할 수 있다.
화소 정의막(PDL)은 유기 절연 물질을 포함할 수 있다. 예를 들면, 화소 정의막(PDL)은 폴리스티렌(polystyrene), 폴리메틸메타아크릴레이트(PMMA, polymethylmethacrylate), 폴리아크릴로니트릴(PAN, polyacrylonitrile), 폴리아미드(PA, polyamide), 폴리이미드(PI, polyimide), 폴리아릴에테르(PAE, polyarylether), 헤테로사이클릭 폴리머(heterocyclic polymer), 파릴렌(parylene), 에폭시(epoxy), 벤조시클로부텐(BCB, benzocyclobutene), 실록산계 수지(siloxane based resin) 및 실란계 수지(silane based resin) 중 적어도 하나를 포함할 수 있다.
발광층(EML)은 제1 전극(AD)의 노출된 표면 상에 배치될 수 있다. 발광층(EML)은 적어도 광 생성층(light generation layer, LGL)을 포함하는 다층 박막 구조를 가질 수 있다. 예를 들면, 발광층(EML)은 정공을 주입하는 정공 주입층(hole injection layer, HIL), 정공의 수송성이 우수하고 광 생성층에서 결합하지 못한 전자의 이동을 억제하여 정공과 전자의 재결합 기회를 증가시키기 위한 정공 수송층(hole transport layer, HTL), 주입된 전자와 정공의 재결합에 의하여 광을 발하는 광 생성층, 광 생성층에서 결합하지 못한 정공의 이동을 억제하기 위한 정공 억제층(hole blocking layer, HBL), 전자를 광 생성층으로 원활히 수송하기 위한 전자 수송층(electron transport layer, ETL), 및 전자를 주입하는 전자 주입층(electron injection layer, EIL)을 구비할 수 있다. 또한, 발광층(EML) 중 정공 주입층, 정공 수송층, 정공 억제층, 전자 수송층, 및 전자 주입층은 서로 인접하는 제1 화소들(PXL1)에 공통으로 배치되는 공통층일 수 있다.
광 생성층에서 생성되는 광의 색상은 적색(red), 녹색(grean), 청색(blue) 및 백색(white) 중 하나일 수 있으나, 본 실시예에서 이를 한정하는 것은 아니다. 예를 들어, 발광층(EML)의 광 생성층에서 생성되는 광의 색상은 마젠타(magenta), 시안(cyan), 옐로(yellow) 중 하나일 수도 있다.
제2 전극(CD)은 반투과 반사막일 수 있다. 예를 들면, 제2 전극(CD)은 발광층(EML)에서 출사된 광을 투과시킬 수 있을 정도의 두께를 가지는 박형 금속층일 수 있다. 제2 전극(CD)은 발광층(EML)에서 출사된 광의 일부는 투과시키고, 발광층(EML)에서 출사된 광의 나머지는 반사시킬 수 있다.
제2 전극(CD)은 투명 도전막에 비하여 일함수가 낮은 물질을 포함할 수 있다. 예를 들면, 제2 전극(CD)은 몰리브덴(Mo), 텅스텐(W), 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크롬(Cr), 리튬(Li), 칼슘(Ca) 및 이들의 합금 중 적어도 하나를 포함할 수 있다.
발광층(EML)에서 출사된 광 중 일부는 제2 전극(CD)을 투과하지 못하고, 제2 전극(CD)에서 반사된 광은 반사막에서 다시 반사될 수 있다. 즉, 반사막 및 제2 전극(CD) 사이에서, 발광층(EML)에서 출사된 광은 공진할 수 있다. 광의 공진에 의하여 표시 소자들(OLED)의 광 추출 효율은 향상될 수 있다.
반사막 및 제2 전극(CD) 사이의 거리는 발광층(EML)에서 출사된 광의 색상에 따라 상이할 수 있다. 즉, 발광층(EML)에서 출사된 광의 색상에 따라, 반사막 및 제2 전극(CD) 사이의 거리는 공진 거리에 부합되도록 조절될 수 있다.
봉지막(SLM)은 유기 발광 소자(OLED)로 산소 및 수분이 침투하는 것을 방지할 수 있다. 봉지막(SLM)은 복수의 무기막(미도시) 및 복수의 유기막(미도시)을 포함할 수 있다. 예를 들면, 봉지막(SLM)은 무기막, 및 무기막 상에 배치된 유기막을 포함하는 복수의 단위 봉지층을 포함할 수 있다. 또한, 봉지막(SLM)의 최상부에는 무기막이 배치될 수 있다. 무기막은 실리콘 산화물, 실리콘 질화물, 실리콘 산질화물, 알루미늄 산화물, 티타늄 산화물, 지르코늄 산화물 및 주석 산화물 중 적어도 하나를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 제2 화소 영역(PXA2)에 제공된 제2 화소(PXL2) 및 제3 화소 영역(PXA3)에 제공되는 제3 화소(PXA3)는 제1 화소(PXL1) 실질적으로 동일한 화소 구조는 가지므로, 이에 대한 설명은 생략한다.
도 7은 본 발명의 일 실시예에 따른 표시 장치를 나타낸 평면도로서, 주변 영역에 제공된 더미부들(DMP1, DMP2)을 갖는 표시 장치를 설명한다. 도 8은 도 7의 EA1 영역의 확대도이며, 도 9는 도 8의 더미 화소를 설명하기 위한 평면도이며, 도 10은 도 9의 III-III' 라인에 따른 단면도이며, 도 11은 도 9의 IV-IV' 라인에 따른 단면도이며, 도 12는 도 7의 EA2 영역의 확대도이며, 도 13은 도 12의 V-V' 라인에 따른 단면도이다. 도 9 내지 도 11에서는 제2 주변 영역(PPA2)에 배치되고, p(p≠i, p는 자연수)번째 행에 배치된 하나의 더미 화소를 기준으로, 더미 화소에 연결된 더미 스캔 라인들(DSL), 더미 발광 제어 라인(DEL), 및 더미 데이터 라인(DDL)을 도시하였다.
도 7 내지 도 13을 참조하면, 화소 영역들의 로드 값의 차이를 보상하기 위하여, 각 화소 영역은 주변 영역에 더미부(DMP1, DMP2)를 가지거나 가지지 않으므로써, 기생 캐패시턴스가 다른 구조가 채용될 수 있다. 즉, 제1 화소 영역(PXA1)과, 제2 화소 영역(PXA2)에서의 스캔 라인들 또는 발광 제어 라인들의 로드 값의 차이를 보상하기 위하여, 제1 화소 영역(PXA1)에 대응하는 제1 주변 영역(PPA1)에는 더미부(DMP1, DMP2)가 제공되지 않으며, 제2 화소 영역(PXA2)에 대응하는 제2 주변 영역(PPA2)에는 제1 더미부(DMP1)가 제공될 수 있다.
본 발명의 일 실시예에 있어서, 제1 더미부(DMP1)는 제2 스캔 라인들(S2p)에 연결된 더미 스캔 라인들(DSL) 및 제2 발광 제어 라인들(E2p)에 연결된 더미 발광 제어 라인(DEL)과 중첩될 수 있다. 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)은 주변 영역, 예를 들면, 제2 주변 영역(PPA2)에 배치될 수 있다. 더미 스캔 라인들(DSL)은 p번째 제2 스캔 라인(S2p) 및 p-1번째 제2 스캔 라인(S2p-1)에 연결되는 p번째 더미 스캔 라인(DSLp) 및 p-1번째 더미 스캔 라인(DSLp-1)을 포함할 수 있다.
제1 더미부(DMP1)는 적어도 하나의 서브 더미부(DMP11, DMP12)를 포함할 수 있다. 예를 들면, 제1 더미부(DMP1)는 제1 서브 더미부(DMP11)를 포함할 수 있다. 제1 서브 더미부(DMP11)는 제2 스캔 라인들(S2p-1, S2p) 또는 제2 발광 제어 라인들(E2p)의 로드 값을 보상할 수 있다.
제1 서브 더미부(DMP11)는 제2 화소 영역(PXA2)의 세로 변에 인접한 제2 주변 영역(PPA2)의 세로부에 배치될 수 있다.
제1 서브 더미부(DMP11)는 복수의 더미 화소들(DPXL)을 포함할 수 있다. 더미 화소들(DPXL)은 제2 화소 영역(PXA2)에 제공된 제2 화소(PXL2)와 유사한 구조를 가질 수 있다. 다만, 더미 화소들(DPXL)은 제2 화소(PXL2)의 전원 라인(PL), 제2 브릿지(BRP2), 및 제1 전극(AD)이 생략된 구조를 가질 수 있다.
더미 화소들(DPXL)의 상세한 구조는 하기에서 설명한다.
더미 화소들(DPXL)은 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)에 연결될 있다. 더미 화소들(DPXL)은 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)과 교차하는 더미 데이터 라인(DDL), 더미 스캔 라인들(DSL)과 더미 데이터 라인(DDL)에 전기적으로 연결되는 적어도 하나의 더미 트랜지스터(DT1, DT2, DT3, DT4, DT5, DT6, DT7), 및 더미 스토리지 캐패시터(DCst)를 포함할 수 있다.
본 실시예에서는 더미 화소들(DPXL)은 제1 내지 제7 더미 트랜지스터들(DT1, DT2, DT3, DT4, DT5, DT6, DT7)을 포함할 수 있다. 제1 내지 제7 더미 트랜지스터들(DT1, DT2, DT3, DT4, DT5, DT6, DT7)은 각각 더미 게이트 전극, 더미 액티브 패턴, 더미 소스 전극, 더미 드레인 전극을 포함할 수 있다.
이를 보다 상세히 설명하면, 제1 더미 트랜지스터(DT1)는 제1 더미 게이트 전극(DGE1), 제1 더미 액티브 패턴(DACT1), 제1 더미 소스 전극(DSE1), 제1 더미 드레인 전극(DDE1), 및 더미 연결 라인(DCNL)을 포함할 수 있다.
제1 더미 게이트 전극(DGE1)은 제3 더미 트랜지스터(DT3)의 제3 더미 드레인 전극(DDE3) 및 제4 더미 트랜지스터(DT4)의 제4 더미 드레인 전극(DDE4)과 연결될 수 있다. 더미 연결 라인(DCNL)은 제1 더미 게이트 전극(DGE1)과, 제3 더미 드레인 전극(DDE3) 및 제4 더미 드레인 전극(DDE4) 사이를 연결할 수 있다. 더미 연결 라인(CNL)의 일단은 제1 콘택 홀(CH1)을 통해 제1 더미 게이트 전극(DGE1)과 연결되고 더미 연결 라인(DCNL)의 타단은 제2 콘택 홀(CH2)을 통해 제3 더미 드레인 전극(DDE3)과 제4 더미 드레인 전극(DDE4)에 연결될 수 있다.
본 발명의 일 실시예에 있어서, 더미 제1 액티브 패턴(DACT1)과 제1 더미 소스 전극(DSE1) 및 제1 더미 드레인 전극(DDE1)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제1 더미 소스 전극(DSE1) 및 제1 더미 드레인 전극(DDE1)은 불순물이 도핑된 반도체층으로 이루어지며, 제1 더미 액티브 패턴(DACT1)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다.
제1 더미 소스 전극(DSE1)은 제1 더미 액티브 패턴(DACT1)의 일 단에 연결될 수 있다. 제1 더미 소스 전극(DSE1)은 제2 더미 트랜지스터(DT2)의 제2 더미 드레인 전극(DDE2)과 제5 더미 트랜지스터(DT5)의 제5 더미 드레인 전극(DDE5)과 연결될 수 있다. 제1 더미 드레인 전극(DDE1)은 제1 더미 액티브 패턴(DACT1)의 타단에 연결될 수 있다. 제1 더미 드레인 전극(DDE1)은 제3 더미 트랜지스터(DT3)의 제3 소스 전극(DSE3)과 제6 더미 트랜지스터(DT6)의 제6 더미 소스 전극(DSE6)에 연결될 수 있다.
제2 더미 트랜지스터(DT2)는 제2 더미 게이트 전극(DGE2), 제2 더미 액티브 패턴(DACT2), 제2 더미 소스 전극(DSE2), 및 제2 더미 드레인 전극(DDE2)을 포함될 수 있다.
제2 더미 게이트 전극(DGE2)은 p번째 더미 스캔 라인(DSLp)에 연결될 수 있다. 제2 더미 게이트 전극(DGE2)은 p번째 더미 스캔 라인(DSLp)의 일부로 제공되거나 p번째 더미 스캔 라인(DSLp)으로부터 돌출된 형상으로 제공될 수 있다. 본 발명의 일 실시예에 있어서, 제2 더미 액티브 패턴(DACT2), 제2 더미 소스 전극(DSE2) 및 제2 더미 드레인 전극(DDE2)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제2 더미 소스 전극(DSE2) 및 제2 더미 드레인 전극(DDE2)은 불순물이 도핑된 반도체층으로 이루어지며, 제2 더미 액티브 패턴(DACT2)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제2 더미 액티브 패턴(DACT2)은 제2 더미 게이트 전극(DGE2)과 중첩된 부분에 해당한다. 제2 더미 소스 전극(DSE2)의 일단은 제2 더미 액티브 패턴(DACT2)에 연결될 수 있다. 제2 더미 소스 전극(DSE2)의 타단은 제6 콘택 홀(CH6)을 통해 더미 데이터 라인(DDj)에 연결될 수 있다. 제2 더미 드레인 전극(DDE2)의 일단은 제2 더미 액티브 패턴(DACT2)에 연결될 수 있다. 제2 더미 드레인 전극(DDE2)의 타단은 제1 더미 트랜지스터(DT1)의 제1 더미 소스 전극(DSE1)과 제5 더미 트랜지스터(TD5)의 제5 더미 드레인 전극(DDE5)과 연결될 수 있다.
제3 더미 트랜지스터(DT3)는 이중 게이트 구조로 제공될 수 있다. 즉, 제3 더미 트랜지스터(DT3)는 제3a 더미 트랜지스터(DT3a)와 제3b 더미 트랜지스터(DT3b)를 포함할 수 있다. 제3a 더미 트랜지스터(DT3a)는 제3a 더미 게이트 전극(DGE3a), 제3a 더미 액티브 패턴(DACT3a), 제3a 더미 소스 전극(DSE3a), 및 제3a 더미 드레인 전극(DDE3a)을 포함할 수 있다. 제3b 더미 트랜지스터(DT3b)는 제3b 더미 게이트 전극(DGE3b), 제3b 더미 액티브 패턴(DACT3b), 제3b 더미 소스 전극(DSE3b), 및 제3b 더미 드레인 전극(DDE3b)을 포함할 수 있다. 하기에서는, 제3a 더미 게이트 전극(DGE3a)과 제3b 더미 게이트 전극(DGE3b)을 제3 더미 게이트 전극(DGE3), 제3a 더미 액티브 패턴(DACT3a)과 제3b 더미 액티브 패턴(DACT3b)을 제3 더미 액티브 패턴(DACT3), 제3a 더미 소스 전극(DSE3a)과 제3b 더미 소스 전극(DSE3b)을 제3 더미 소스 전극(DSE3), 그리고 제3a 더미 드레인 전극(DDE3a)과 제3b 더미 드레인 전극(DDE3b)을 제3 더미 드레인 전극(DDE3)으로 지칭한다.
제3 더미 게이트 전극(DGE3)은 p번째 더미 스캔 라인(DSLp)에 연결될 수 있다. 제3 더미 게이트 전극(DGE3)은 p번째 더미 스캔 라인(DSLp)의 일부로 제공되거나 p번째 더미 스캔 라인(DSLp)으로부터 돌출된 형상으로 제공된다. 예를 들면, 제3a 더미 게이트 전극(DGE3a)은 p번째 더미 스캔 라인(DSLp)로부터 돌출된 형상으로 제공되며, 제3b 더미 게이트 전극(DGE3b)은 p번째 더미 스캔 라인(DSLp)의 일부로 제공될 수 있다.
제3 더미 액티브 패턴(DACT3), 제3 더미 소스 전극(DSE3) 및 제3 더미 드레인 전극(DDE3)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제3 더미 소스 전극(DSE3) 및 제3 더미 드레인 전극(DDE3)은 불순물이 도핑된 반도체층으로 이루어지며, 제3 더미 액티브 패턴(DACT3)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제3 더미 액티브 패턴(DACT3)은 제3 더미 게이트 전극(DGE3)과 중첩된 부분에 해당한다. 제3 더미 소스 전극(DSE3)의 일 단은 제3 더미 액티브 패턴(DACT3)에 연결될 수 있다. 제3 더미 소스 전극(DSE3)의 타단은 제1 더미 트랜지스터(DT1)의 제1 더미 드레인 전극(DDE1)과 제6 더미 트랜지스터(DT6)의 제6 더미 소스 전극(DSE6)에 연결될 수 있다. 제3 더미 드레인 전극(DDE3)의 일단은 제3 더미 액티브 패턴(DACT3)에 연결될 수 있다. 제3 더미 드레인 전극(DDE3)의 타단은 제4 더미 트랜지스터(DT4)의 제4 더미 드레인 전극(DDE4)에 연결될 수 있다. 또한, 제3 더미 드레인 전극(DDE3)은 더미 연결 라인(DCNL), 제2 콘택 홀(CH2) 및 제1 콘택 홀(CH1)을 통해 제1 더미 트랜지스터(DT1)의 제1 더미 게이트 전극(DGE1)에 연결될 수 있다.
제4 더미 트랜지스터(DT4)는 이중 게이트 구조로 제공될 수 있다. 즉, 제4 더미 트랜지스터(DT4)는 제4a 더미 트랜지스터(DT4a)와 제4b 더미 트랜지스터(DTb4)를 포함할 수 있다. 제4a 더미 트랜지스터(DT4a)는 제4a 더미 게이트 전극(DGE4a), 제4a 더미 액티브 패턴(DACT4a), 제4a 더미 소스 전극(DSE4a), 및 제4a 더미 드레인 전극(DDE4a)을 포함하고, 제4b 더미 트랜지스터(DT4b)는 제4b 더미 게이트 전극(DGE4b), 제4b 더미 액티브 패턴(DACT4b), 제4b 더미 소스 전극(DSE4b), 및 제4b 더미 드레인 전극(DDE4b)을 포함할 수 있다. 하기에서는, 제4a 더미 게이트 전극(DGE4a)과 제4b 더미 게이트 전극(DGE4b)을 제4 더미 게이트 전극(DGE4), 제4a 더미 액티브 패턴(DACT4a)과 제4b 더미 액티브 패턴(DACT4b)을 제4 더미 액티브 패턴(DACT4), 제4a 더미 소스 전극(DSE4a)과 제4b 더미 소스 전극(DSE4b)을 제4 더미 소스 전극(DSE4), 그리고 제4a 더미 드레인 전극(DDE4a)과 제4b 더미 드레인 전극(DDE4b)을 제4 더미 드레인 전극(DDE4)으로 지칭한다.
제4 더미 게이트 전극(DGE4)은 p-1번째 더미 스캔 라인(DSLp-1)에 연결될 수 있다. 제4 더미 게이트 전극(DGE4)은 p-1번째 더미 스캔 라인(DSLp-1)의 일부로 제공되거나 p-1번째 더미 스캔 라인(DSLp-1)으로부터 돌출된 형상으로 제공될 수 있다. 예를 들면, 제4a 더미 게이트 전극(DGE4a)은 p-1번째 더미 스캔 라인(DSLp-1)의 일부로 제공될 수 있다. 제4b 더미 게이트 전극(DGE4b)은 p-1번째 더미 스캔 라인(DS2p-1)으로부터 돌출된 형상으로 제공될 수 있다.
제4 더미 액티브 패턴(DACT4), 제4 더미 소스 전극(DSE4) 및 제4 더미 드레인 전극(DDE4)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제4 더미 소스 전극(DSE4) 및 제4 더미 드레인 전극(DDE4)은 불순물이 도핑된 반도체층으로 이루어지며, 제4 더미 액티브 패턴(DACT4)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제4 더미 액티브 패턴(DACT4)은 제4 더미 게이트 전극(DGE4)과 중첩된 부분에 해당한다.
제4 더미 소스 전극(DSE4)의 일단은 더미 제4 액티브 패턴(DACT4)에 연결될 수 있다. 제4 더미 소스 전극(DSE4)의 타단은 p-1번째 행에 제공된 초기화 전원 라인(IPL) 및 p-1번째 행의 제2 화소(DPXL1)의 제7 더미 트랜지스터(DT7)의 제7 더미 드레인 전극(DDE7)에 연결될 수 있다. 제4 더미 소스 전극(DSE4)과 초기화 전원 라인(IPL) 사이 더미 보조 연결 라인(DAUX)이 제공될 수 있다. 더미 보조 연결 라인(DAUX)의 일단은 제9 콘택 홀(CH9)을 통해 제4 더미 소스 전극(DSE4)과 연결될 수 있다. 더미 보조 연결 라인(DAUX)의 타단은 p-1번째 행의 더미 화소(DPXL)의 제8 콘택 홀(CH8)을 통해 p-1번째 행의 초기화 전원 라인(IPL)에 연결될 수 있다. 제4 더미 드레인 전극(DDE4)의 일단은 제4 더미 액티브 패턴(DACT4)에 연결될 수 있다. 제4 더미 드레인 전극(DDE4)의 타단은 제3 더미 트랜지스터(DT3)의 제3 더미 드레인 전극(DDE3)에 연결된다. 제4 더미 드레인 전극(DDE4)은 또한 더미 연결 라인(DCNL), 제2 콘택 홀(CH2) 및 제1 콘택 홀(CH1)을 통해 제1 더미 트랜지스터(DT1)의 제1 더미 게이트 전극(DGE1)에 연결될 수 있다.
제5 더미 트랜지스터(DT5)는 제5 더미 게이트 전극(DGE5), 제5 더미 액티브 패턴(DACT5), 제5 더미 소스 전극(DSE5), 및 제5 더미 드레인 전극(DDE5)을 포함할 수 있다.
제5 더미 게이트 전극(DGE5)은 더미 발광 제어 라인(DEl)에 연결될 수 있다. 제5 더미 게이트 전극(DGE5)은 더미 발광 제어 라인(DEl) 일부로 제공되거나 더미 발광 제어 라인(DEl)으로부터 돌출된 형상으로 제공될 수 있다. 제5 더미 액티브 패턴(DACT5), 제5 더미 소스 전극(DSE5) 및 제5 더미 드레인 전극(DDE5)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성된다. 예를 들면, 제5 더미 소스 전극(DSE5) 및 제5 더미 드레인 전극(DDE5)은 불순물이 도핑된 반도체층으로 이루어지며, 제5 더미 액티브 패턴(DACT5)은 불순물이 도핑되지 않은 반도체층으로 이루어진다. 제5 더미 액티브 패턴(DACT5)은 제5 더미 게이트 전극(DGE5)과 중첩된 부분에 해당한다. 제5 더미 소스 전극(DSE5)의 일단은 제5 더미 액티브 패턴(DACT5)에 연결될 수 있다. 제5 더미 드레인 전극(DDE5)의 일단은 제5 더미 액티브 패턴(DACT5)에 연결될 수 있다. 제5 더미 드레인 전극(DDE5)의 타단은 제1 더미 트랜지스터(DT1)의 제1 더미 소스 전극(DSE1) 및 제2 더미 트랜지스터(DT2)의 제2 더미 드레인 전극(DDE2)에 연결될 수 있다.
제6 더미 트랜지스터(DT6)는 제6 더미 게이트 전극(DGE6), 제6 더미 액티브 패턴(DACT6), 제6 더미 소스 전극(DSE6), 및 제6 더미 드레인 전극(DDE6)을 포함할 수 있다.
제6 더미 게이트 전극(DGE6)은 더미 발광 제어 라인(DEl)에 연결될 수 있다. 제6 더미 게이트 전극(DGE6)은 더미 발광 제어 라인(DEl) 일부로 제공되거나 더미 발광 제어 라인(DEl)으로부터 돌출된 형상으로 제공될 수 있다. 제6 더미 액티브 패턴(DACT6), 제6 더미 소스 전극(DSE6) 및 제6 더미 드레인 전극(DDE6)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성된다. 예를 들면, 제6 더미 소스 전극(DSE6) 및 제6 더미 드레인 전극(DDE6)은 불순물이 도핑된 반도체층으로 이루어지며, 제6 더미 액티브 패턴(DACT6)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제6 더미 액티브 패턴(DACT6)은 제6 더미 게이트 전극(DGE6)과 중첩된 부분에 해당한다. 제6 더미 소스 전극(DSE6)의 일단은 제6 더미 액티브 패턴(DACT6)에 연결될 수 있다. 제6 더미 소스 전극(DSE6)의 타단은 제1 더미 트랜지스터(DT1)의 제1 더미 드레인 전극(DDE1) 및 제3 더미 트랜지스터(DT3)의 제3 더미 소스 전극(DSE3)에 연결될 수 있다. 제6 더미 드레인 전극(DDE6)의 일단은 제6 더미 액티브 패턴(DACT6)에 연결될 수 있다. 제6 더미 드레인 전극(DDE6)의 타단은 제7 더미 트랜지스터(DT7)의 제7 더미 소스 전극(DSE7)에 연결될 수 있다.
제7 더미 트랜지스터(DT7)는 제7 더미 게이트 전극(DGE7), 제7 더미 액티브 패턴(DACT7), 제7 더미 소스 전극(DSE7), 및 제7 더미 드레인 전극(DDE7)을 포함할 수 있다.
제7 더미 게이트 전극(DGE7)은 p번째 더미 스캔 라인(DSLp)에 연결될 수 있다. 제7 더미 게이트 전극(DGE7)은 p번째 더미 스캔 라인(DSLp)의 일부로 제공되거나 p번째 더미 스캔 라인(DSLp)으로부터 돌출된 형상으로 제공될 수 있다. 제7 더미 액티브 패턴(DACT7), 제7 더미 소스 전극(DSE7) 및 제7 더미 드레인 전극(DDE7)은 불순물이 도핑되지 않거나 불순물이 도핑된 반도체층으로 형성될 수 있다. 예를 들면, 제7 더미 소스 전극(DSE7) 및 제7 더미 드레인 전극(DDE7)은 불순물이 도핑된 반도체층으로 이루어지며, 제7 더미 액티브 패턴(DACT7)은 불순물이 도핑되지 않은 반도체층으로 이루어질 수 있다. 제7 더미 액티브 패턴(DACT7)은 제7 더미 게이트 전극(DGE7)과 중첩된 부분에 해당한다. 제7 더미 소스 전극(DSE7)의 일단은 더미 제7 액티브 패턴(DACT7)에 연결될 수 있다. 제7 더미 소스 전극(DSE7)의 타단은 제6 더미 트랜지스터(DT6)의 제6 더미 드레인 전극(DDE6)에 연결될 수 있다. 제7 더미 드레인 전극(DDE7)의 일단은 제7 더미 액티브 패턴(DACT7)에 연결될 수 있다. 제7 더미 드레인 전극(DDE7)의 타단은 초기화 전원 라인(IPL)에 연결될 수 있다. 또한, 제7 더미 드레인 전극(DDE7)은 p+1번째 행에 배치된 제2 더미 화소(DPXL2)의 제4 더미 트랜지스터(DT4)의 제4 더미 소스 전극(DSE4)에 연결될 수 있다. 제7 더미 드레인 전극(DDE7)과 p+1번째 행에 배치된 제2 더미 화소(DPXL2)의 제4 더미 트랜지스터(DT4)의 제4 더미 소스 전극(DSE4)은 더미 보조 라인(DAUX), 제8 콘택 홀(CH8), 및 제9 콘택 홀(CH9)을 통해 연결될 수 있다.
더미 스토리지 캐패시터(DCst)는 더미 하부 전극(DLE)과 더미 상부 전극(DUE)을 포함할 수 있다. 더미 하부 전극(DLE)은 제1 더미 트랜지스터(DT1)의 제1 더미 게이트 전극(DGE1)으로 이루어질 수 있다.
더미 상부 전극(DUE)은 제1 더미 게이트 전극(DGE1)과 중첩하며, 평면 상에서 볼 때 더미 하부 전극(DLE)을 커버할 수 있다. 더미 상부 전극(DUE)과 더미 하부 전극(DLE)과의 중첩 면적을 넓힘으로써 더미 스토리지 캐패시터(DCst)의 캐패시턴스가 증가될 수 있다. 더미 상부 전극(DUE)은 제1 방향(DDR1)으로 연장될 수 있다. 본 발명의 일 실시예에 있어서, 더미 상부 전극(DUE)에는 제1 전원과 동일한 레벨의 전압이 인가될 수 있다. 더미 상부 전극(DUE)은 제1 더미 게이트 전극(DGE1)과 더미 연결 라인(DCNL)이 접촉되는 제1 콘택 홀(CH1)이 형성되는 영역에 개구부(OPN)를 가질 수 있다.
제1 서브 더미부(DMP11)의 더미 화소들(DPXL)에서, 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)은 더미 데이터 라인(DDL), 제1 내지 제7 더미 액티브 패턴들(DACT1, DACT2, DACT3, DACT4, DACT5, DACT6, DACT7)과 중첩하여 기생 캐패시터를 형성할 수 있다. 기생 캐패시터의 기생 캐패시턴스는 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인(E2p)의 로드를 증가시킬 수 있다. 따라서, 기생 캐패시턴스는 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인(E2p)의 로드 값을 보상할 수 있다.
하기에서는, 도 9 내지 도 11을 참조하여, 더미 화소(DPXL)의 구조에 대해 적층 순서에 따라 설명한다.
기판(SUB) 상에 더미 액티브 패턴(DACT1 내지 DACT7; 이하 DACT)이 제공될 수 있다. 더미 액티브 패턴은 제1 더미 액티브 패턴(DACT1) 내지 제7 더미 액티브 패턴(DACT7)을 포함할 수 있다. 제1 더미 액티브 패턴(DACT1) 내지 제7 더미 액티브 패턴(DACT7)은 반도체 물질을 포함할 수 있다.
기판(SUB)과 제1 더미 액티브 패턴(DACT1) 내지 제7 더미 액티브 패턴(DACT7) 사이에는 버퍼층(미도시)이 제공될 수 있다.
제1 더미 티브 패턴(DACT1) 및 제7 더미 액티브 패턴(DACT7)이 형성된 기판(SUB) 상에는 게이트 절연막(GI)이 제공될 수 있다.
게이트 절연막(GI) 상에는 p-1번째 더미 스캔 라인(DSLp-1), p번째 더미 스캔 라인(DSLp), 더미 발광 제어 라인(DEL), 및 제1 더미 게이트 전극(DGE1) 내지 제7 더미 게이트 전극(DGE7)이 제공될 수 있다. 제1 더미 게이트 전극(DGE1)은 더미 스토리지 캐패시터(DCst)의 더미 하부 전극(DLE)이 될 수 있다. 제2 더미 게이트 전극(DGE2)과 제3 더미 게이트 전극(DGE3)은 p번째 더미 스캔 라인(DSLp)과 일체로 형성될 수 있다. 제4 더미 게이트 전극(GE4)은 p-1번째 더미 스캔 라인(DSLp-1)과 일체로 형성될 수 있다. 제5 더미 게이트 전극(DGE5)과 제6 더미 게이트 전극(DGE6)은 더미 발광 제어 라인(DEL)과 일체로 형성될 수 있다. 제7 더미 게이트 전극(DGE7)은 p번째 더미 스캔 라인(DSLp)과 일체로 형성될 수 있다.
p-1번째 더미 스캔 라인(DSLp-1) 등이 형성된 기판(SUB) 상에는 제1 층간 절연막(IL1)이 제공될 수 있다.
제1 층간 절연막(IL1) 상에는 더미 스토리지 캐패시터(DCst)의 더미 상부 전극(DUE) 및 초기화 전원 라인(IPL)이 제공될 수 있다. 더미 상부 전극(DUE)은 더미 하부 전극(DLE)을 커버할 수 있다. 더미 상부 전극(DUE)은 제1 층간 절연막(IL1)을 사이에 두고 더미 하부 전극(DLE)과 함께 더미 스토리지 캐패시터(DCst)를 구성할 수 있다. 초기화 전원 라인(IPL)은 p번째 행의 초기화 전원 라인이 제2 주변 영역(PPA2)으로 연장된 형상을 가질 수 있다.
더미 상부 전극(DUE) 및 초기화 전원 라인(IPL)이 배치된 기판(SUB) 상에는 제2 층간 절연막(IL2)이 제공될 수 있다.
제2 층간 절연막(IL2) 상에는 더미 데이터 라인(DDL), 더미 연결 라인(DCNL), 더미 보조 연결 라인(DAUX), 및 제1 더미 브릿지 패턴(DBRP1)이 제공될 수 있다.
더미 데이터 라인(DDL)은 제1 층간 절연막(IL1), 제2 층간 절연막(IL2), 및 게이트 절연막(GI)을 관통하는 제6 콘택 홀(CH6)을 통해 제2 더미 소스 전극(DSE2)에 연결될 수 있다.
더미 연결 라인(DCNL)은 제1 층간 절연막(IL1) 및 제2 층간 절연막(IL2)을 관통하는 제1 콘택 홀(CH1)을 통해 제1 더미 게이트 전극(DGE1)에 연결될 수 있다. 또한, 더미 연결 라인(DCNL)은 게이트 절연막(GI), 제1 층간 절연막(IL1) 및 제2 층간 절연막(IL2)을 관통하는 제2 콘택 홀(CH2)을 통해 제3 더미 드레인 전극(DDE3) 및 제4 더미 드레인 전극(DDE4)에 연결될 수 있다.
더미 보조 연결 라인(DAUX)은 제2 층간 절연막(IL2)을 관통하는 제8 콘택 홀(CH8)을 통해 초기화 전원 라인(IPL)에 연결될 수 있다. 또한, 더미 보조 연결 라인(DAUX)은 게이트 절연막(GI), 제1 층간 절연막(IL1), 및 제2 층간 절연막(IL2)을 관통하는 제9 콘택 홀(CH9)을 통해 제4 더미 소스 전극(DSE4) 및 p-1번째 행의 더미 화소(DPXL)의 제7 더미 드레인 전극(DDE7)에 연결될 수 있다.
제1 더미 브릿지 패턴(DBRP1)은 게이트 절연막(GI), 제1 층간 절연막(IL1), 및 제2 층간 절연막(IL2)을 관통하는 제7 콘택 홀(CH7)을 통해 제6 더미 드레인 전극(DDE6)과 제1 더미 소스 전극(DSE1)에 연결된다.
더미 데이터 라인(DDL) 등이 형성된 기판(SUB)에는 제3 절연막(IL3)이 제공될 수 있으며, 제3 절연막(IL3) 상에는 보호층(PSV)이 제공될 수 있다.
보호층(PSV) 상에는 화소 정의막(PDL)이 제공될 수 있다.
화소 정의막(PDL) 상에는 유기막(OL)이 제공되고, 유기막(OL) 상에는 더미 제2 전극(DCD)이 제공될 수 있다. 유기막(OL)은 도 1 내지 도 6에 도시된 제1 화소(PXL1)의 유기 발광 소자(OLED)의 발광층(EML)이 연장되어 제공될 수 있다. 여기서, 유기막(OL)은 광 생성층을 제외한 정공 주입층, 정공 수송층, 정공 억제층, 전자 수송층, 및 전자 주입층 중 적어도 하나를 포함할 수 있다. 또한, 더미 제2 전극(DCD)은 제2 전극(CD)과 동일한 물질을 포함할 수 있다. 더미 제2 전극(DCD)은 유기 발광 소자(OLED)의 제2 전극(CD)과 연결될 수 있다. 따라서, 제2 전극(CD)은 더미 제2 전극(DCD)을 통하여 제2 전원 공급 라인(도 2 및 3의 "ELVSS" 참조)을 인가받을 수 있다.
더미 제2 전극(DCD) 상에는 제1 화소(PXL1)와 동일하게 봉지막(SLM)이 제공될 수 있다.
상술한 바와 같이, 더미 화소(DPXL)는 도 1 내지 도 6에 도시된 제1 화소(PXL1)의 전원 라인(PL), 제2 브릿지(BRP2), 제1 전극(AD), 및 광 생성층이 생략된 구조를 가질 수 있다. 따라서, 더미 화소(DPXL)는 유기막(OL)에서 광을 출사시킬 수 없다. 또한, 더미 화소(DPXL)은 전원 라인(PL), 제2 브릿지(BRP2), 및 제1 전극(AD)이 생략되므로, 전원 라인(PL)과 제1 전극(AD) 사이의 쇼트 또는 제2 브릿지(BRP2)과 제1 전극(AD) 사이의 쇼트를 방지할 수 있다.
본 발명의 일 실시예에 있어서, 제1 더미부(DMP1)는 제2 서브 더미부(DMP12)를 더 포함할 수 있다. 제2 서브 더미부(DMP12)는 제1 서브 더미부(DMP11)와 전기적으로 연결될 수 있다. 제2 서브 더미부(DMP12)는 제1 서브 더미부(DMP11)와 함께 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인들(E2p)의 로드 값을 보상할 수 있다.
제1 서브 더미부(DMP11) 및 제2 서브 더미부(DMP12)는 서로 이격되어 배치될 수 있다. 예를 들면, 제1 서브 더미부(DMP11)는 제2 화소 영역(PXA2)의 세로 변에 인접한 제2 주변 영역(PPA2)의 세로부에 배치되므로, 제2 서브 더미부(DMP12)는 제2 화소 영역(PXA2)의 가로 변에 인접한 제2 주변 영역(PPA2)의 가로부에 배치될 수 있다. 상술한 바와 같이, 제1 서브 더미부(DMP11) 및 제2 서브 더미부(DMP12)가 제2 주변 영역에서 서로 이격되어 배치되므로, 제2 주변 영역(PPA2)의 폭이 감소될 수 있다.
제2 서브 더미부(DMP12)는 전원 공급부와 중첩하는 영역에 제공될 수 있다. 전원 공급부는 도 1 내지 도 6에 도시된 제1 전원 공급 라인(ELVDD) 및 제2 전원 공급 라인(ELVSS) 중 하나일 수 있다. 하기에서는 설명의 편의를 위하여 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)이 제1 전원 공급 라인(ELVDD)과 중첩되도록 제공되는 것을 예로서 설명한다.
제1 전원 공급 라인(ELVDD)은 도 4 내지 도 6에 도시된 제2 브릿지 패턴(BRP2)과 동일한 재료로 동일한 공정을 이용하여 형성될 수 있다. 따라서, 제1 전원 공급 라인(ELVDD)은 도 1 내지 도 6에 도시된 제1 화소(PXL1)의 전원 라인(PL)과 동일한 층, 예를 들면, 제3 층간 절연막(IL3) 상에 형성될 수 있다.
본 발명의 일 실시예에서는 제1 전원 공급 라인(ELVDD)이 제2 브릿지 패턴(BRP2)과 동일한 층 상에 형성됨을 예로서 설명하였으나, 이에 한정되는 것은 아니다. 예를 들면, 제1 전원 공급 라인(ELVDD)은 제1 화소 영역(PXA1)의 제1 브릿지 패턴(BRP1) 및 연결 라인(CNL)과 동일한 층 상에 형성될 수도 있다.
제2 서브 더미부(DMP12)에는 더미 액티브 패턴과 동일층 상에 배치되는 제8 더미 액티브 패턴(DACT8)이 더 제공될 수 있다. 또한, 제8 더미 액티브 패턴(DACT8)은 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)과 중첩될 수 있다. 제8 더미 액티브 패턴(DACT8)은 제1 전원 공급 라인(ELVDD)와 더미 콘택 홀(DCH)를 통해 전기적으로 연결될 수 있다. 더미 콘택 홀(DCH)은 게이트 절연막(GI), 제1 절연막(IL1), 제2 절연막(IL2) 및 제3 절연막(IL3)을 관통할 수 있다.
제2 서브 더미부(DMP12)에서, 제1 전원 공급 라인(ELVDD) 및 제8 더미 액티브 패턴(DACT8) 중 적어도 하나는 더미 스캔 라인(DSL) 및 더미 발광 제어 라인(DEL)과 중첩하여 기생 캐패시터를 형성할 수 있다. 예를 들면, 제1 전원 공급 라인(ELVDD) 및 제8 더미 액티브 패턴(DACT8) 모두가 더미 스캔 라인(DSL) 및 더미 발광 제어 라인(DEL)과 중첩하여 기생 캐패시터를 형성할 수 있다. 제1 전원 공급 라인(ELVDD)이 제8 더미 액티브 패턴(DACT8)과 중첩하지 않는 경우, 제8 더미 액티브 패턴(DACT8)이 더미 스캔 라인(DSL) 및 더미 발광 제어 라인(DEL)과 중첩하여 기생 캐패시터를 형성할 수도 있다. 제2 서브 더미부(DMP12)의 기생 캐패시터의 기생 캐패시턴스는 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인들(E2p)의 로드를 증가시킬 수 있다. 따라서, 제2 서브 더미부(DMP12)의 기생 캐패시턴스는 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인들(E2p)의 로드 값을 보상할 수 있다.
상술한 바와 같이, 제1 서브 더미부(DMP11) 및 제2 서브 더미부(DMP12)의 기생 캐패시터들의 기생 캐패시턴스는 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인들(E2p)의 로드를 증가시킬 수 있다. 따라서, 기생 캐패시턴스는 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인(E2p)의 로드 값을 보상할 수 있다. 그 결과, 제2 스캔 라인들(S2p) 및 제2 발광 제어 라인(E2p)의 로드 값은 제1 화소 영역(PXA1)의 제1 스캔 라인들(S11 내지 S1n, S1i-1, S1i) 및 제1 발광 제어 라인들(E11 내지 E1n, E1i)의 로드 값과 동일하거나 유사해질 수 있다.
본 발명의 일 실시예에 있어서, 제1 화소 영역(PXA1)과 제3 화소 영역(PXA3)에서의 스캔 라인들 및 발광 제어 라인들의 로드 값의 차이를 보상하기 위해, 제1 화소 영역(PXA1)에 대응하는 제1 주변 영역(PPA1)에는 (DMP1, DMP2)가 제공되지 않으며, 제3 화소 영역(PXA3)에 대응하는 제3 주변 영역(PPA3)에는 제2 더미부(DMP2)가 제공될 수 있다.
본 발명의 일 실시예에 있어서, 제2 더미부(DMP2)는 제3 스캔 라인들(S31, S32)과 연결된 더미 스캔 라인들(DSL) 및 제3 발광 제어 라인들(E31, E32)과 연결된 더미 발광 제어 라인(DEL)과 중첩될 수 있다. 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)은 주변 영역, 예를 들면, 제3 주변 영역(PPA2)에 배치될 수 있다. 제2 더미부(DMP2)에 의해 보상되는 로드 값은 제1 더미부(DMP1)에 의해 보상되는 로드 값과 동일할 수 있다.
제2 더미부(DMP2)는 적어도 하나의 서브 더미부(DMP21, DMP22)를 포함할 수 있다. 예를 들면, 제2 더미부(DMP2)는 제3 서브 더미부(DMP21)를 포함할 수 있다. 제3 서브 더미부(DMP21)는 도 1 내지 도 6에 도시된 제3 스캔 라인들(S31, S32) 또는 제3 발광 제어 라인들(E31, E32)의 로드 값을 보상할 수 있다. 제3 서브 더미부(DMP21)는 제3 화소 영역(PXA3)의 세로 변에 인접한 제3 주변 영역(PPA3)의 세로부에 배치될 수 있다. 제3 서브 더미부(DMP21)는 제1 더미부(DMP1)의 제1 서브 더미부(DMP11)와 동일한 구조를 가질 수 있다.
제3 서브 더미부(DMP21)는 제1 서브 더미부(DMP11)와 같이, 복수의 더미 화소들(DPXL)을 포함할 수 있으며, 더미 화소들(DPXL)은 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)과 중첩할 수 있다.
본 발명의 일 실시예에 있어서, 제2 더미부(DMP2)는 제4 서브 더미부(DMP22)를 더 포함할 수 있다. 제4 서브 더미부(DMP22)는 제3 서브 더미부(DMP21)와 전기적으로 연결될 수 있다. 제4 서브 더미부(DMP22)는 제3 서브 더미부(DMP21)와 함께 제3 스캔 라인들(S31, S32) 및 제3 발광 제어 라인들(E31, E32)의 로드 값을 보상할 수 있다.
제3 서브 더미부(DMP21) 및 제4 서브 더미부(DMP22)는 서로 이격되어 배치될 수 있다. 예를 들면, 제3 서브 더미부(DMP21)는 제3 화소 영역(PXA3)의 세로 변에 인접한 제3 주변 영역(PPA3)의 세로부에 배치되므로, 제4 서브 더미부(DMP22)는 제3 화소 영역(PXA3)의 가로 변에 인접한 제3 주변 영역(PPA3)의 가로부에 배치될 수 있다. 상술한 바와 같이, 제3 서브 더미부(DMP21) 및 제4 서브 더미부(DMP22)가 제3 주변 영역(PPA3)에서 서로 이격되므로, 제3 주변 영역(PPA3)의 폭이 감소될 수 있다.
제4 서브 더미부(DMP22)는 전원 공급부와 중첩하는 영역에 제공될 수 있다. 전원 공급부는 도 1 내지 도 6에 도시된 제1 전원 공급 라인(ELVDD) 및 제2 전원 공급 라인(ELVSS) 중 하나, 예를 들면, 제1 전원 공급부(ELVDD)일 수 있다.
제4 서브 더미부(DMP22)에는 더미 액티브 패턴과 동일층 상에 배치되는 제8 더미 액티브 패턴(DACT8)이 더 제공될 수 있다. 또한, 제8 더미 액티브 패턴(DACT8)은 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)과 중첩될 수 있다. 제8 더미 액티브 패턴(DACT8)은 제1 전원 공급 라인(ELVDD)와 더미 콘택 홀(DCH)를 통해 전기적으로 연결될 수 있다. 더미 콘택 홀(DCH)은 게이트 절연막(GI), 제1 절연막(IL1), 제2 절연막(IL2) 및 제3 절연막(IL3)을 관통할 수 있다.
제4 서브 더미부(DMP22)에서, 제1 전원 공급 라인(ELVDD) 및 제8 더미 액티브 패턴(DACT8) 중 적어도 하나는 더미 스캔 라인(DSL) 및 더미 발광 제어 라인(DEL)과 중첩하여 기생 캐패시터를 형성할 수 있다. 예를 들면, 제1 전원 공급 라인(ELVDD) 및 제8 더미 액티브 패턴(DACT8) 모두가 더미 스캔 라인(DSL) 및 더미 발광 제어 라인(DEL)과 중첩하여 기생 캐패시터를 형성할 수 있다. 제1 전원 공급 라인(ELVDD)이 제8 더미 액티브 패턴(DACT8)과 중첩하지 않는 경우, 제8 더미 액티브 패턴(DACT8)이 더미 스캔 라인(DSL) 및 더미 발광 제어 라인(DEL)과 중첩하여 기생 캐패시터를 형성할 수도 있다. 제4 서브 더미부(DMP22)의 기생 캐패시터의 기생 캐패시턴스는 제3 스캔 라인들(S31, S32) 및 제3 발광 제어 라인들(E31, E32)의 로드를 증가시킬 수 있다. 따라서, 제4 서브 더미부(DMP22)의 기생 캐패시턴스는 제3 스캔 라인들(S31, S32) 및 제3 발광 제어 라인들(E31, E32)의 로드 값을 보상할 수 있다.
상술한 바와 같이, 제3 서브 더미부(DMP21) 및 제4 서브 더미부(DMP22)의 기생 캐패시터들의 기생 캐패시턴스는 제3 스캔 라인들(S31, S32) 및 제3 발광 제어 라인들(E31, E32)의 로드를 증가시킬 수 있다. 따라서, 기생 캐패시턴스는 제3 스캔 라인들(S31, S32) 및 제3 발광 제어 라인(E31, E32)의 로드 값을 보상할 수 있다. 그 결과, 제3 스캔 라인들(S31, S32) 및 제3 발광 제어 라인(E31, E32)의 로드 값은 제1 화소 영역(PXA1)의 제1 스캔 라인들(S11 내지 S1n, S1i-1, S1i) 및 제1 발광 제어 라인들(E11 내지 E1n, E1i)의 로드 값과 동일하거나 유사해질 수 있다.
상술한 바와 같이, 본 발명의 일 실시예의 표시 장치는 더미부들(DMP1, DMP2)을 포함하여, 영역에 따른 스캔 라인들 또는 발광 제어 라인들의 로드 값 차이를 보상할 수 있다. 따라서, 표시 장치는 전체적으로 균일한 화상을 표현할 수 있다. 또한, 더미부들(DMP1, DMP2)이 복수의 서브 더미부들로 분리되어, 표시 장치의 주변 영역들의 폭이 감소될 수 있다.
도 14는 본 발명의 일 실시예에 따른 표시 장치의 제1 서브 더미부를 설명하기 위한 개념도이며, 도 15는 제1 서브 더미부의 제1 서브 더미 화소의 일부 단면도이며, 제16은 제1 서브 더미부의 제2 서브 더미 화소의 일부 단면도이다. 도 14에서는 설명의 편의를 위하여 도 7의 EA1 영역을 확대하여 도시한다.
도 7 내지 도 9 및 도 14 내지 도 16을 참조하면, 화소 영역들의 로드 값의 차이를 보상하기 위하여, 각 화소 영역은 주변 영역에 더미부(DMP1, DMP2)를 가지거나 가지지 않으므로써, 기생 캐패시턴스가 다른 구조가 채용될 수 있다. 즉, 제1 화소 영역(PXA1)과, 제2 화소 영역(PXA2)에서의 스캔 라인들 또는 발광 제어 라인들의 로드 값의 차이를 보상하기 위하여, 제1 화소 영역(PXA1)에 대응하는 제1 주변 영역(PPA1)에는 더미부(DMP1, DMP2)가 제공되지 않으며, 제2 화소 영역(PXA2)에 대응하는 제2 주변 영역(PPA2)에는 제1 더미부(DMP1)가 제공될 수 있다.
본 발명의 일 실시예에 있어서, 제1 더미부(DMP1)는 제2 스캔 라인들(S2p)과 연결된 더미 스캔 라인들(DSL) 및 제2 발광 제어 라인들(E2p)과 연결된 더미 발광 제어 라인(DEL)과 중첩될 수 있다. 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)은 주변 영역, 예를 들면, 제2 주변 영역(PPA2)에 배치될 수 있다. 더미 스캔 라인들(DSL)은 p번째 제2 스캔 라인(S2p) 및 p-1번째 제2 스캔 라인(S2p-1)에 연결되는 p번째 더미 스캔 라인(DSLp) 및 p-1번째 더미 스캔 라인(DSLp-1)을 포함할 수 있다.
제1 더미부(DMP1)는 적어도 하나의 서브 더미부(DMP11, DMP12)를 포함할 수 있다. 예를 들면, 제1 더미부(DMP1)는 제1 서브 더미부(DMP11)를 포함할 수 있다. 제1 서브 더미부(DMP11)는 제2 스캔 라인들(S2p-1, S2p) 또는 제2 발광 제어 라인들(E2p)의 로드 값을 보상할 수 있다.
제1 서브 더미부(DMP11)는 복수의 더미 화소들(DPXL1, DPXL2)을 포함할 수 있다. 예를 들면, 제1 서브 더미부(DMP11)는 제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2)를 포함할 수 있다. 여기서, 제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2) 중 하나, 예를 들면, 제1 더미 화소(DPXL1)는 제2 더미 화소(DPXL2)보다 제2 화소 영역(PXA2)에 근접하여 배치될 수 있다.
제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2)는 제2 화소 영역(PXA2)에 제공된 제2 화소(PXL2)와 유사한 구조를 가질 수 있다. 다만, 제1 더미 화소(DPXL1)는 제2 화소(PXL2)의 전원 라인(PL), 제2 브릿지(BRP2), 및 제1 전극(AD)이 생략된 구조를 가질 수 있다. 제2 더미 화소(DPXL2)는 제2 화소(PXL2)의 전원 라인(PL), 및 제2 브릿지(BRP2)이 생략된 구조를 가질 수 있다.
제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2)는 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)에 연결될 수 있다. 제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2)는 더미 스캔 라인들(DSL) 및 더미 발광 제어 라인(DEL)과 교차하는 더미 데이터 라인(DDL), 더미 스캔 라인들(DSL)과 더미 데이터 라인(DDL)에 전기적으로 연결되는 적어도 하나의 더미 트랜지스터(DT1, DT2, DT3, DT4, DT5, DT6, DT7), 및 더미 스토리지 캐패시터(DCst)를 포함할 수 있다.
하기에서는, 제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2)의 구조를 적층 순서에 따라 설명한다.
기판(DSUB) 상에 더미 액티브 패턴(DACT1 내지 DACT7)이 제공될 수 있다. 더미 액티브 패턴은 제1 더미 액티브 패턴(DACT1) 내지 제7 더미 액티브 패턴(DACT7)을 포함할 수 있다.
제1 더미 티브 패턴(DACT1) 및 제7 더미 액티브 패턴(DACT7)이 형성된 기판(SUB) 상에는 게이트 절연막(GI)이 제공될 수 있다.
게이트 절연막(GI) 상에는 p-1번째 더미 스캔 라인(DSLp-1), p번째 더미 스캔 라인(DSLp), 더미 발광 제어 라인(DEL), 및 제1 더미 게이트 전극(DGE1) 및 제7 더미 게이트 전극(DGE7)이 제공될 수 있다. 제1 더미 게이트 전극(DGE1)은 더미 스토리지 캐패시터(DCst)의 더미 하부 전극(DLE)이 될 수 있다.
p-1번째 더미 스캔 라인(DSLp-1) 등이 형성된 기판(SUB) 상에는 제1 층간 절연막(IL1)이 제공될 수 있다.
제1 층간 절연막(IL1) 상에는 더미 스토리지 캐패시터(DCst)의 더미 상부 전극(DUE) 및 초기화 전원 라인(IPL)이 제공될 수 있다. 더미 상부 전극(DUE)은 더미 하부 전극(DLE)을 커버할 수 있다. 더미 상부 전극(DUE)은 제1 층간 절연막(IL1)을 사이에 두고 더미 하부 전극(DLE)과 함께 더미 스토리지 캐패시터(DCst)를 구성할 수 있다.
더미 상부 전극(DUE) 및 초기화 전원 라인(IPL)이 배치된 기판(SUB) 상에는 제2 층간 절연막(IL2)이 제공될 수 있다.
제2 층간 절연막(IL2) 상에는 더미 데이터 라인(DDL), 더미 연결 라인(DCNL), 더미 보조 연결 라인(DAUX), 및 제1 더미 브릿지 패턴(DBRP1)이 제공될 수 있다.
더미 데이터 라인(DDL) 등이 형성된 기판(SUB)에는 제3 절연막(IL3)이 제공될 수 있으며, 제3 절연막(IL3) 상에는 보호층(PSV)이 제공될 수 있다.
제1 더미 화소(DPXL1)에서, 보호층(PSV) 상에는 화소 정의막(PDL)이 제공될 수 있다.
제2 더미 화소(DPXL2)에서, 보호층(PSV) 상에는 더미 제1 전극(DAD)이 제공될 수 있다. 더미 제1 전극(DAD)은 제2 화소(PXL2)의 제1 전극(AD)와 동일한 물질을 포함할 수 있다. 더미 제1 전극(DAD)은 제1 전극(AD)와 전기적으로 분리될 수 있다. 또한, 제2 더미 화소(DPXL2)에서, 더미 제1 전극(DAD) 상에는 화소 정의막(PDL)이 제공될 수 있다. 제2 더미 화소(DPXL2)에서, 화소 정의막(PDL)은 더미 제1 전극(DAD)을 커버할 수 있다. 즉, 제2 더미 화소(DPXL2)에서, 화소 정의막(PDL)은 더미 제1 전극(DAD)을 노출시키지 않을 수 있다.
화소 정의막(PDL) 상에는 유기막(OL)이 제공될 수 있다. 유기막(OL)은 도 1 내지 도 6에 도시된 제1 화소(PXL1)의 유기 발광 소자(OLED)의 발광층(EML)이 연장되어 제공될 수 있다. 여기서, 유기막(OL)은 광 생성층을 제외한 정공 주입층, 정공 수송층, 정공 억제층, 전자 수송층, 및 전자 주입층 중 적어도 하나를 포함할 수 있다. 제2 더미 화소(DPXL2)에서, 유기막(OL)은 화소 정의막(PDL)에 의하여 더미 제1 전극(DAD)과 전기적으로 분리될 수 있다.
유기막(OL) 상에는 더미 제2 전극(DCD)이 제공될 수 있다. 더미 제2 전극(DCD)은 제2 전극(CD)과 동일한 물질을 포함할 수 있다. 더미 제2 전극(DCD)은 유기 발광 소자(OLED)의 제2 전극(CD)과 연결될 수 있다. 따라서, 제2 전극(CD)은 더미 제2 전극(DCD)을 통하여 제2 전원 공급 라인(도 2 및 3의 "ELVSS" 참조)을 인가받을 수 있다.
또한, 더미 제2 전극(DCD)은 제2 주변 영역(PPA2)의 일부에서 더미 제1 전극(DAD)과 전기적으로 연결될 수 있다. 따라서, 더미 제1 전극(DAD)와 더미 제2 전극(DCD)은 동일한 전원을 인가받을 수 있다. 예를 들면, 더미 제1 전극(DAD)와 더미 제2 전극(DCD)은 제2 전원(ELVSS)을 인가받을 수 있다.
상술한 바와 같이, 제1 더미 화소(DPXL1)에는 제1 더미 전극(DAD)를 제공되지 않으며, 제2 더미 화소(DPXL2)에는 제1 더미 전극(DAD)가 제공될 수 있다. 따라서, 제1 더미 화소(DPXL1)에서는 제1 더미 전극(DAD) 및 제2 더미 전극(DAD)가 중첩하지 않으며, 제2 더미 화소(DPXL2)에서는 제1 더미 전극(DAD) 및 제2 더미 전극(DAD)가 중첩할 수 있다.
더미 제2 전극(DCD) 상에는 제1 화소(PXL1)와 동일하게 봉지막(SLM)이 제공될 수 있다.
상술한 바와 같이, 제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2)는 도 1 내지 도 6에 도시된 제1 화소(PXL1)의 전원 라인(PL), 제2 브릿지(BRP2), 및 광 생성층이 생략된 구조를 가질 수 있다. 또한, 제2 더미 화소(DPXL2)가 더미 제1 전극(DAD)을 구비하더라도, 더미 제1 전극(DAD)가 유기막(OL)과 전기적으로 분리될 수 있다. 따라서, 제1 더미 화소(DPXL1) 및 제2 더미 화소(DPXL2)는 유기막(OL)에서 광을 출사시킬 수 없다.
또한, 제1 더미 화소(DPXL1)에서는 전원 라인(PL), 제2 브릿지(BRP2), 및 제1 전극(AD)이 생략되므로, 전원 라인(PL)과 제1 전극(AD) 사이의 쇼트 또는 제2 브릿지(BRP2)과 제1 전극(AD) 사이의 쇼트를 방지할 수 있다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
A1, A2, A3 : 제1 내지 제3 영역
DDV : 데이터 구동부
D1, D2, D3, …, Dm : 데이터 라인
EDV1, EDV2, EDV3 : 제1 내지 제3 발광 구동부
PPA1, PPA2, PPA3 : 제1 내지 제3 주변 영역
PXA1, PXA2, PXA3 : 제1 내지 제3 화소 영역
PXL1, PXL2, PXL3 : 제1 내지 제3 화소
SDV1, SDV2, SDV3 : 제1 내지 제3 스캔 구동부
S11, S12, S13, …, S1n : 제1 스캔 라인
S21, S22 : 제2 스캔 라인
S31, S32 : 제3 스캔 라인
T1, T2, …, T7 : 제1 내지 제7 트랜지스터
E11, E12, E13, …, E1n : 제1 발광 제어 라인
E21, E22 : 제2 발광 제어 라인
E31, E32 : 제3 발광 제어 라인
SUB : 기판
DMP1, DMP2: 더미부

Claims (30)

  1. 제1 화소 영역, 상기 제1 화소 영역보다 작은 면적을 가지며 상기 제1 화소 영역에 연결된 적어도 하나의 제2 화소 영역, 상기 제1 화소 영역과 상기 제2 화소 영역을 둘러싸는 주변 영역을 포함하는 기판;
    상기 제1 및 제2 화소 영역들 각각에 제공된 제1 및 제2 화소들;
    상기 제1 및 제2 화소에 연결된 제1 및 제2 라인들;
    상기 제1 및 제2 라인 중 하나와 연결되어 상기 주변 영역으로 연장된 더미 라인; 및
    상기 주변 영역에서 상기 더미 라인에 연결된 더미 화소를 포함하는 제1 더미부를 포함하는 표시 장치.
  2. 제1 항에 있어서,
    상기 제1 라인의 길이는 상기 제2 라인의 길이보다 큰 표시 장치.
  3. 제2 항에 있어서,
    상기 제1 및 제2 화소에 데이터 신호를 제공하는 데이터 라인들을 더 포함하고,
    상기 제1 라인은 상기 제1 화소에 스캔 신호를 제공하는 제1 스캔 라인 및 상기 제1 화소에 발광 제어 신호를 공급하는 제1 발광 제어 라인 중 하나이고,
    상기 제2 라인은 상기 제2 화소에 스캔 신호를 제공하는 제2 스캔 라인 및 상기 제2 화소에 발광 제어 신호를 공급하는 제2 발광 제어 라인 중 하나인 표시 장치.
  4. 제3 항에 있어서,
    상기 제1 및 제2 화소는 상기 데이터 라인들 중 대응하는 데이터 라인과 상기 제1 및 제2 스캔 라인 중 대응하는 스캔 라인에 연결된 트랜지스터, 상기 트랜지스터를 커버하는 보호막, 및 상기 보호막 상에서 상기 트랜지스터에 접속되는 유기 발광 소자를 포함하며,
    상기 트랜지스터는
    상기 기판 상에 제공된 액티브 패턴;
    상기 액티브 패턴에 각각 연결된 소스 전극 및 드레인 전극;
    게이트 절연막을 사이에 두고 상기 액티브 패턴 상에 제공된 상기 게이트 전극; 및
    상기 게이트 전극을 커버하고 순차 적층된 제1 층간 절연막, 제2 층간 절연막 및 제3 층간 절연막을 포함하는 층간 절연막을 포함하며,
    상기 유기 발광 소자는
    상기 트랜지스터에 접속되는 제1 전극;
    상기 제1 전극을 노출시키는 화소 정의막;
    상기 화소 정의막에 의해 노출된 상기 제1 전극 상의 발광층; 및
    상기 발광층 상의 제2 전극을 포함하는 표시 장치.
  5. 제4 항에 있어서,
    상기 더미 화소는
    상기 더미 라인과 교차하는 더미 데이터 라인;
    상기 더미 라인 및 상기 더미 데이터 라인에 연결되는 더미 트랜지스터;
    상기 더미 트랜지스터를 커버하는 상기 보호막;
    상기 보호막 상의 상기 화소 정의막;
    상기 화소 정의막 상의 유기막; 및
    상기 유기막 상의 더미 제2 전극을 포함하고,
    상기 더미 제2 전극은 상기 제2 전극과 동일한 물질을 포함하는 표시 장치.
  6. 제5 항에 있어서,
    상기 더미 트랜지스터는
    상기 기판 상에 제공된 더미 액티브 패턴;
    상기 더미 액티브 패턴에 각각 연결된 더미 소스 전극 및 더미 드레인 전극; 및
    게이트 절연막을 사이에 두고 상기 더미 액티브 패턴 상에 제공되고, 상기 더미 라인과 연결되는 더미 게이트 전극을 포함하는 표시 장치.
  7. 제6 항에 있어서,
    상기 제1 더미부는 상기 더미 액티브 패턴 및 상기 더미 라인이 형성하는 기생 캐패시터와, 상기 더미 데이터 라인 및 상기 더미 라인이 형성하는 기생 캐패시터를 포함하는 표시 장치.
  8. 제5 항에 있어서,
    상기 더미 화소는 전기적으로 연결된 제1 더미 화소 및 제2 더미 화소를 포함하고, 상기 제1 더미 화소는 상기 제2 더미화소보다 상기 제2 화소 영역에 인접한 표시 장치.
  9. 제8 항에 있어서,
    상기 제2 더미 화소는 상기 제1 전극과 동일한 물질을 포함하고, 상기 보호막 및 상기 화소 정의막 사이의 더미 제1 전극을 더 포함하는 표시 장치.
  10. 제9 항에 있어서,
    상기 더미 제1 전극 및 상기 더미 제2 전극은 전기적으로 연결되어, 동일한 전원을 인가받는 표시 장치.
  11. 제5 항에 있어서,
    상기 주변 영역에서 상기 더미 라인과 중첩되며, 상기 제1 더미부와 전기적으로 연결되고, 상기 제1 더미부와 이격되어 배치되는 제2 더미부를 더 포함하는 표시 장치.
  12. 제11 항에 있어서,
    상기 주변 영역에서 상기 층간 절연막 상에 배치되며, 상기 제1 더미 라인과 중첩하는 전원 공급 라인을 더 포함하며,
    상기 제2 더미부는 상기 제1 더미 라인 및 상기 전원 공급 라인이 형성하는 기생 캐패시터를 포함하는 표시 장치.
  13. 제4 항에 있어서,
    상기 더미 라인은 상기 게이트 전극과 동일한 층에 배치되는 표시 장치.
  14. 제3 항에 있어서,
    상기 제1 라인은 상기 제1 화소에 스캔 신호를 제공하는 제1 스캔 라인이고,
    상기 제2 라인은 상기 제2 화소에 스캔 신호를 제공하는 제2 스캔 라인인 표시 장치.
  15. 제3 항에 있어서,
    상기 제1 라인은 상기 제1 화소에 발광 제어 신호를 제공하는 제1 발광 제어 라인이고,
    상기 제2 라인은 상기 제2 화소에 발광 제어 신호를 제공하는 제2 발광 제어 라인인 표시 장치.
  16. 제1 화소 영역, 서로 이격되고 상기 제1 화소 영역보다 작은 면적을 가지며 상기 제1 화소 영역에 연결된 제2 및 제3 화소 영역들, 상기 제1 내지 제3 화소 영역들을 둘러싸는 주변 영역을 포함하는 기판;
    상기 제1 내지 제3 화소 영역 각각에 제공된 제1 내지 제3 화소;
    상기 제1 내지 제3 화소에 연결된 제1 내지 제3 라인들;
    상기 제2 및 제3 라인에 연결되고 상기 주변 영역으로 연장된 제1 및 제2 더미 라인;
    상기 주변 영역에 제공되고, 상기 제1 라인의 로드 값과 상기 제2 라인의 로드 값의 차이를 보상하는 제1 더미부; 및
    상기 주변 영역에 제공되고, 상기 제1 라인의 로드 값과 상기 제3 라인의 로드 값의 차이를 보상하는 제2 더미부들을 포함하며,
    상기 제1 및 제2 더미부 각각은 상기 제1 및 제2 더미 라인에 연결된 더미 화소를 포함하는 제1 서브 더미부를 포함하는 표시 장치.
  17. 제16 항에 있어서,
    상기 제1 라인의 길이는 상기 제2 및 제3 라인의 길이보다 큰 표시 장치.
  18. 제17 항에 있어서,
    상기 제1 내지 제3 화소에 데이터 신호를 제공하는 데이터 라인들을 더 포함하고,
    상기 제1 라인은 상기 제1 화소에 스캔 신호를 제공하는 제1 스캔 라인 및 상기 제1 화소에 발광 제어 신호를 공급하는 제1 발광 제어 라인 중 하나이고,
    상기 제2 라인은 상기 제2 화소에 스캔 신호를 제공하는 제2 스캔 라인 및 상기 제2 화소에 발광 제어 신호를 공급하는 제2 발광 제어 라인 중 하나이고,
    상기 제3 라인은 상기 제3 화소에 스캔 신호를 제공하는 제3 스캔 라인 및 상기 제3 화소에 발광 제어 신호를 공급하는 제3 발광 제어 라인 중 하나인 표시 장치.
  19. 제18 항에 있어서,
    상기 제1 내지 제3 화소 각각은 상기 데이터 라인들 중 대응하는 데이터 라인과 상기 제1 내지 제3 스캔 라인 중 대응하는 스캔 라인에 연결된 트랜지스터, 상기 트랜지스터를 커버하는 보호막, 및 상기 보호막 상에서 상기 트랜지스터에 접속되는 유기 발광 소자를 포함하며,
    상기 트랜지스터는
    상기 기판 상에 제공된 액티브 패턴;
    상기 액티브 패턴에 각각 연결된 소스 전극 및 드레인 전극;
    게이트 절연막을 사이에 두고 상기 액티브 패턴 상에 제공된 상기 게이트 전극; 및
    상기 게이트 전극을 커버하고 순차 적층된 제1 층간 절연막, 제2 층간 절연막 및 제3 층간 절연막을 포함하는 층간 절연막을 포함하며,
    상기 유기 발광 소자는
    상기 트랜지스터에 접속되는 제1 전극;
    상기 제1 전극을 노출시키는 화소 정의막;
    상기 화소 정의막에 의해 노출된 상기 제1 전극 상의 발광층; 및
    상기 발광층 상의 제2 전극을 포함하는 표시 장치.
  20. 제19 항에 있어서,
    상기 더미 화소는
    상기 더미 라인과 교차하는 더미 데이터 라인;
    상기 더미 라인 및 상기 더미 데이터 라인에 연결되는 더미 트랜지스터;
    상기 더미 트랜지스터를 커버하는 상기 보호막;
    상기 보호막 상의 상기 화소 정의막;
    상기 화소 정의막 상의 유기막; 및
    상기 유기막 상의 더미 제2 전극을 포함하고,
    상기 더미 제2 전극은 상기 제2 전극과 동일한 물질을 포함하는 표시 장치.
  21. 제20 항에 있어서,
    상기 더미 트랜지스터는
    상기 기판 상에 제공된 더미 액티브 패턴;
    상기 더미 액티브 패턴에 각각 연결된 더미 소스 전극 및 더미 드레인 전극; 및
    게이트 절연막을 사이에 두고 상기 더미 액티브 패턴 상에 제공되고, 상기 더미 라인과 연결되는 더미 게이트 전극을 포함하는 표시 장치.
  22. 제21 항에 있어서,
    상기 제1 서브 더미부는 상기 더미 액티브 패턴 및 상기 더미 라인이 형성하는 기생 캐패시터와, 상기 더미 데이터 라인 및 상기 더미 라인이 형성하는 기생 캐패시터를 포함하는 표시 장치.
  23. 제20 항에 있어서,
    상기 더미 화소는 전기적으로 연결된 제1 더미 화소 및 제2 더미 화소를 포함하고, 상기 제1 더미 화소는 상기 제2 더미화소보다 상기 제2 화소 영역에 인접한 표시 장치.
  24. 제23 항에 있어서,
    상기 제2 더미 화소는 상기 제1 전극과 동일한 물질을 포함하고, 상기 보호막 및 상기 화소 정의막 사이의 더미 제1 전극을 더 포함하는 표시 장치.
  25. 제24 항에 있어서,
    상기 더미 제1 전극 및 상기 더미 제2 전극은 전기적으로 연결되어, 동일한 전원을 인가받는 표시 장치.
  26. 제20 항에 있어서,
    상기 제1 더미부 및 상기 제2 더미부는 제2 서브 더미부를 더 포함하고,
    상기 제2 서브 더미부는 상기 주변 영역에서 상기 더미 라인과 중첩되며, 상기 제1 서브 더미부와 전기적으로 연결되고, 상기 제1 서브 더미부와 이격되어 배치되는 표시 장치.
  27. 제26 항에 있어서,
    상기 주변 영역에서 상기 층간 절연막 상에 배치되며, 상기 제1 더미 라인과 중첩하는 전원 공급 라인을 더 포함하며,
    상기 제2 서브 더미부는 상기 제1 더미 라인 및 상기 전원 공급 라인이 형성하는 기생 캐패시터를 포함하는 표시 장치.
  28. 제20 항에 있어서,
    상기 제1 더미 라인 및 상기 제2 더미 라인은 상기 게이트 전극과 동일한 층에 배치되는 표시 장치.
  29. 제19 항에 있어서,
    상기 더미 라인은 상기 게이트 전극과 동일한 층에 배치되는 표시 장치.
  30. 제18 항에 있어서,
    상기 제1 라인은 상기 제1 화소에 스캔 신호를 제공하는 제1 스캔 라인 및 상기 제1 화소에 발광 제어 신호를 제공하는 제1 발광 제어 라인 중 하나이고,
    상기 제2 라인은 상기 제2 화소에 스캔 신호를 제공하는 제2 스캔 라인 및 상기 제2 화소에 발광 제어 신호를 제공하는 제2 발광 제어 라인인 표시 장치.
KR1020160122426A 2016-09-23 2016-09-23 표시 장치 KR102611958B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020160122426A KR102611958B1 (ko) 2016-09-23 2016-09-23 표시 장치
CN201710867318.3A CN107871767B (zh) 2016-09-23 2017-09-22 显示装置
US15/712,657 US10490119B2 (en) 2016-09-23 2017-09-22 Display device
EP17192551.4A EP3300067B1 (en) 2016-09-23 2017-09-22 Display device
US16/693,406 US11120737B2 (en) 2016-09-23 2019-11-25 Display device
US17/472,820 US11694614B2 (en) 2016-09-23 2021-09-13 Display device
KR1020230174546A KR20230170631A (ko) 2016-09-23 2023-12-05 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160122426A KR102611958B1 (ko) 2016-09-23 2016-09-23 표시 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020230174546A Division KR20230170631A (ko) 2016-09-23 2023-12-05 표시 장치

Publications (2)

Publication Number Publication Date
KR20180033373A true KR20180033373A (ko) 2018-04-03
KR102611958B1 KR102611958B1 (ko) 2023-12-12

Family

ID=59955414

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020160122426A KR102611958B1 (ko) 2016-09-23 2016-09-23 표시 장치
KR1020230174546A KR20230170631A (ko) 2016-09-23 2023-12-05 표시 장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020230174546A KR20230170631A (ko) 2016-09-23 2023-12-05 표시 장치

Country Status (4)

Country Link
US (3) US10490119B2 (ko)
EP (1) EP3300067B1 (ko)
KR (2) KR102611958B1 (ko)
CN (1) CN107871767B (ko)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10636859B2 (en) 2017-05-23 2020-04-28 Samsung Display Co., Ltd. Display device
KR20200053887A (ko) * 2018-11-09 2020-05-19 엘지디스플레이 주식회사 표시장치
US11151926B2 (en) 2016-04-15 2021-10-19 Samsung Display Co., Ltd. Display device
US11183112B2 (en) 2016-02-29 2021-11-23 Samsung Display Co., Ltd. Display device
US11189680B2 (en) 2017-02-21 2021-11-30 Samsung Display Co., Ltd. Display device
US11205386B2 (en) 2016-06-30 2021-12-21 Samsung Display Co., Ltd. Display device
US11227531B2 (en) 2016-09-22 2022-01-18 Samsung Display Co., Ltd. Display device
US11271068B2 (en) 2016-11-29 2022-03-08 Samsung Display Co., Ltd. Display device having differently sized regions capable of uniform luminance
US11289566B2 (en) 2016-11-29 2022-03-29 Samsung Display Co., Ltd. Display device
KR20220065073A (ko) * 2020-04-17 2022-05-19 쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디. 표시 패널
US11362151B2 (en) 2019-02-11 2022-06-14 Samsung Display Co., Ltd. Display device with load matching device overlapping non-display area
US11417277B2 (en) 2019-12-30 2022-08-16 Samsung Display Co., Ltd. Display device
US11737322B2 (en) 2020-01-02 2023-08-22 Samsung Display Co., Ltd. Display apparatus including a dummy light-emitting unit

Families Citing this family (46)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102611958B1 (ko) 2016-09-23 2023-12-12 삼성디스플레이 주식회사 표시 장치
KR102480968B1 (ko) * 2017-04-17 2022-12-26 삼성디스플레이 주식회사 광학 필름 및 이를 구비한 표시 장치
CN109148474A (zh) * 2017-06-28 2019-01-04 北京小米移动软件有限公司 阵列基板及移动终端
KR102357393B1 (ko) * 2017-07-13 2022-02-03 삼성디스플레이 주식회사 디스플레이 장치
KR102397411B1 (ko) * 2017-09-28 2022-05-16 삼성디스플레이 주식회사 표시 장치
EP3477705B1 (en) * 2017-10-30 2021-04-07 LG Display Co., Ltd. Display device
KR102460550B1 (ko) * 2017-12-04 2022-10-31 삼성디스플레이 주식회사 표시 패널
KR102453082B1 (ko) * 2017-12-28 2022-10-12 삼성전자주식회사 홀 영역을 포함하는 디스플레이 및 상기 디스플레이를 포함하는 전자 장치
US20190206894A1 (en) * 2017-12-28 2019-07-04 a.u. Vista Inc. Display systems with non-display areas
JP6979378B2 (ja) * 2018-02-28 2021-12-15 株式会社ジャパンディスプレイ センサ付き表示装置
WO2019186836A1 (ja) * 2018-03-28 2019-10-03 シャープ株式会社 表示デバイス及び表示デバイスの製造方法
KR102525343B1 (ko) * 2018-04-09 2023-04-26 삼성디스플레이 주식회사 유기 발광 표시 장치
US10615244B2 (en) * 2018-04-20 2020-04-07 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. OLED display panel having reset signal lines to reset pixel units and display device with the same
US10797085B2 (en) 2018-05-14 2020-10-06 Kunshan Go-Visionox Opto-Electronics Co., Ltd. Display panels and display devices
CN108766239B (zh) * 2018-05-14 2020-06-23 昆山国显光电有限公司 显示面板和显示装置
CN108666354A (zh) * 2018-05-14 2018-10-16 昆山国显光电有限公司 显示面板和显示装置
US11209705B2 (en) * 2018-06-06 2021-12-28 Hannstar Display Corporation Notched display panel
CN110828507B (zh) * 2018-08-07 2023-11-28 日本显示器设计开发合同会社 发光面板、电子设备和发光面板的制造方法
CN109116644A (zh) * 2018-08-29 2019-01-01 上海天马微电子有限公司 显示面板和显示装置
KR102573704B1 (ko) 2018-09-06 2023-09-04 삼성디스플레이 주식회사 만입된 형상의 표시부를 포함하는 표시 장치
CN109166458B (zh) * 2018-09-30 2021-02-02 武汉天马微电子有限公司 显示面板和显示装置
CN109360844A (zh) * 2018-10-23 2019-02-19 上海天马有机发光显示技术有限公司 一种显示面板和一种显示装置
CN109064907A (zh) * 2018-10-24 2018-12-21 昆山国显光电有限公司 显示面板以及显示装置
CN110767166B (zh) * 2018-10-31 2021-03-30 昆山国显光电有限公司 显示屏及显示终端
CN110767685B (zh) * 2018-10-31 2022-05-17 昆山国显光电有限公司 显示屏及显示终端
CN110767167B (zh) * 2018-10-31 2021-02-12 昆山国显光电有限公司 显示屏及显示终端
CN208753327U (zh) * 2018-11-08 2019-04-16 京东方科技集团股份有限公司 显示基板和显示装置
KR20200066505A (ko) * 2018-11-30 2020-06-10 삼성디스플레이 주식회사 표시 패널
KR102578624B1 (ko) 2018-12-17 2023-09-13 엘지디스플레이 주식회사 표시장치
KR20200104978A (ko) * 2019-02-27 2020-09-07 삼성디스플레이 주식회사 표시 패널
CN109935620B (zh) * 2019-03-14 2021-10-26 电子科技大学 一种应用于“刘海屏”notch区的电路补偿装置
JP7238165B2 (ja) * 2019-04-23 2023-03-13 アップル インコーポレイテッド ディスプレイの下にあるセンサの性能を向上させるための方法及び構成
KR20200138566A (ko) 2019-05-31 2020-12-10 삼성디스플레이 주식회사 표시패널
CN112714958A (zh) * 2019-08-27 2021-04-27 京东方科技集团股份有限公司 显示基板及其制备方法,电子设备
CN111106155B (zh) * 2019-12-30 2022-10-25 武汉天马微电子有限公司 一种显示面板及显示装置
CN111243524A (zh) * 2020-02-17 2020-06-05 京东方科技集团股份有限公司 显示基板及其驱动方法和显示装置
CN114026630A (zh) * 2020-03-25 2022-02-08 京东方科技集团股份有限公司 显示面板和显示装置
CN111489646B (zh) * 2020-04-23 2022-07-19 京东方科技集团股份有限公司 一种补偿电路、像素驱动电路及显示装置
CN113838382B (zh) * 2020-06-05 2023-01-31 京东方科技集团股份有限公司 显示基板以及显示装置
CN113838383B (zh) * 2020-06-05 2023-02-03 京东方科技集团股份有限公司 显示基板以及显示装置
US11657756B2 (en) 2020-10-23 2023-05-23 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel and display apparatus
KR20220089994A (ko) * 2020-12-22 2022-06-29 엘지디스플레이 주식회사 표시 장치
CN113096588B (zh) * 2021-04-07 2022-08-23 京东方科技集团股份有限公司 辅助像素电路、显示面板和显示装置
US20230320145A1 (en) * 2021-04-30 2023-10-05 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display apparatus
CN115843200A (zh) * 2021-08-16 2023-03-24 群创光电股份有限公司 显示面板
KR20230083369A (ko) * 2021-12-02 2023-06-12 삼성디스플레이 주식회사 표시 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7304710B2 (en) * 2002-07-17 2007-12-04 Hitachi Displays, Ltd. Liquid crystal display device
KR20160083605A (ko) * 2014-12-31 2016-07-12 엘지디스플레이 주식회사 디스플레이 장치
US9620077B2 (en) * 2014-05-09 2017-04-11 Innolux Corporation Display panel structure

Family Cites Families (115)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3520396B2 (ja) 1997-07-02 2004-04-19 セイコーエプソン株式会社 アクティブマトリクス基板と表示装置
JP4627822B2 (ja) 1999-06-23 2011-02-09 株式会社半導体エネルギー研究所 表示装置
KR100354906B1 (ko) 1999-10-01 2002-09-30 삼성전자 주식회사 광시야각 액정 표시 장치
FR2805650B1 (fr) 2000-02-25 2005-08-05 Thomson Lcd Procede de compensation d'un circuit capacitif perturbe et application aux ecrans de visualisation matriciels
KR100806808B1 (ko) 2000-10-17 2008-02-22 엘지.필립스 엘시디 주식회사 등저항 배선을 위한 액정표시장치
JP4609970B2 (ja) 2001-01-17 2011-01-12 カシオ計算機株式会社 液晶表示装置
JP4251801B2 (ja) 2001-11-15 2009-04-08 パナソニック株式会社 El表示装置およびel表示装置の駆動方法
CN1209662C (zh) 2001-12-17 2005-07-06 精工爱普生株式会社 显示装置及电子机器
JP3726803B2 (ja) 2001-12-17 2005-12-14 セイコーエプソン株式会社 有機el表示装置及び電子機器
KR100870003B1 (ko) 2001-12-24 2008-11-24 삼성전자주식회사 액정 표시 장치
GB0212566D0 (en) 2002-05-31 2002-07-10 Koninkl Philips Electronics Nv Display device
KR100831235B1 (ko) 2002-06-07 2008-05-22 삼성전자주식회사 박막 트랜지스터 기판
JP4770103B2 (ja) 2002-08-06 2011-09-14 ソニー株式会社 半導体装置
US6970223B2 (en) * 2002-08-17 2005-11-29 Lg. Philips Lcd Co., Ltd. In-plane switching mode LCD device and method for fabricating the same
KR20040060619A (ko) 2002-12-30 2004-07-06 삼성전자주식회사 액정 표시 장치
JP4617645B2 (ja) 2003-08-12 2011-01-26 ソニー株式会社 マトリクス型表示装置およびその駆動方法
JP2005084260A (ja) 2003-09-05 2005-03-31 Agilent Technol Inc 表示パネルの変換データ決定方法および測定装置
JP4401971B2 (ja) 2004-04-29 2010-01-20 三星モバイルディスプレイ株式會社 発光表示装置
KR100560482B1 (ko) 2004-04-29 2006-03-13 삼성에스디아이 주식회사 발광표시 장치 및 그 화소회로
KR101054327B1 (ko) 2004-04-30 2011-08-04 엘지디스플레이 주식회사 화질 개선을 위한 화소구조를 가지는 전류구동형 능동행렬유기전계발광 디스플레이 장치
US7573551B2 (en) 2004-05-21 2009-08-11 Sanyo Electric Co., Ltd. Transflective liquid crystal display device and color liquid crystal display device
JP2006065284A (ja) 2004-07-26 2006-03-09 Seiko Epson Corp 発光装置及び電子機器
JP5137299B2 (ja) 2004-08-31 2013-02-06 エルジー ディスプレイ カンパニー リミテッド 画像表示装置
JP4543315B2 (ja) 2004-09-27 2010-09-15 カシオ計算機株式会社 画素駆動回路及び画像表示装置
KR100583138B1 (ko) 2004-10-08 2006-05-23 삼성에스디아이 주식회사 발광 표시장치
TWI354833B (en) 2004-11-30 2011-12-21 Sanyo Electric Co Liquid crystal display device
US7573458B2 (en) 2004-12-03 2009-08-11 American Panel Corporation Wide flat panel LCD with unitary visual display
JP4697524B2 (ja) * 2005-03-30 2011-06-08 ソニー株式会社 アクティブマトリクス型液晶表示装置
KR100707638B1 (ko) * 2005-04-28 2007-04-13 삼성에스디아이 주식회사 발광 표시장치 및 그의 구동 방법
FR2890759B1 (fr) 2005-09-09 2007-11-02 Thales Sa Afficheur matriciel a cristaux liquides du type a matrice active
TWI318698B (en) 2005-10-06 2009-12-21 Au Optronics Corp Display panels
WO2007063662A1 (ja) 2005-11-29 2007-06-07 Kyocera Corporation 画像表示装置
US8477250B2 (en) 2005-12-16 2013-07-02 Creator Technology B.V. Circular displays
JP2007232981A (ja) 2006-02-28 2007-09-13 Optrex Corp 液晶表示装置用電源回路
US20090102824A1 (en) * 2006-03-15 2009-04-23 Sharp Kabushiki Kaisha Active matrix substrate and display device using the same
JP2008026435A (ja) 2006-07-19 2008-02-07 Nec Lcd Technologies Ltd 半透過型液晶表示装置及びその製造方法
JP5299730B2 (ja) 2006-10-13 2013-09-25 Nltテクノロジー株式会社 表示装置
US7830591B2 (en) 2006-11-20 2010-11-09 Seiko Epson Corporation Active-matrix circuit board and display
JP4201041B2 (ja) 2006-11-20 2008-12-24 セイコーエプソン株式会社 アクティブマトリクス回路基板及び表示装置
EP2085952B1 (en) 2006-11-21 2016-08-10 Sharp Kabushiki Kaisha Active matrix substrate, display panel, and display
KR20080060886A (ko) 2006-12-27 2008-07-02 엘지디스플레이 주식회사 유기전계발광소자 디스플레이 구동방법 및 이의 구동장치
JP5008412B2 (ja) 2007-02-01 2012-08-22 エルジー ディスプレイ カンパニー リミテッド 画像表示装置、および画像表示装置の駆動方法
KR20080082279A (ko) 2007-03-08 2008-09-11 삼성에스디아이 주식회사 유기전계발광표시장치 및 그의 제조방법
KR101376654B1 (ko) 2007-07-09 2014-03-21 엘지디스플레이 주식회사 액정표시장치
JP5131446B2 (ja) 2007-09-19 2013-01-30 カシオ計算機株式会社 表示パネル及びその製造方法
US9626900B2 (en) * 2007-10-23 2017-04-18 Japan Display Inc. Electro-optical device
KR20090059335A (ko) 2007-12-06 2009-06-11 엘지전자 주식회사 디스플레이 패널
JP4737221B2 (ja) 2008-04-16 2011-07-27 ソニー株式会社 表示装置
KR101432126B1 (ko) 2008-07-23 2014-08-21 삼성디스플레이 주식회사 유기전계발광 표시장치
KR101518324B1 (ko) 2008-09-24 2015-05-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR101268963B1 (ko) 2008-10-30 2013-05-30 엘지디스플레이 주식회사 액정표시장치
KR101064425B1 (ko) 2009-01-12 2011-09-14 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR101040813B1 (ko) 2009-02-11 2011-06-13 삼성모바일디스플레이주식회사 화소 및 이를 이용한 유기전계발광 표시장치
KR101579853B1 (ko) 2009-03-23 2015-12-24 삼성디스플레이 주식회사 정전기 방지 패턴을 가지는 표시 패널
JP2010249955A (ja) 2009-04-13 2010-11-04 Global Oled Technology Llc 表示装置
TWM366088U (en) 2009-05-14 2009-10-01 Giantplus Technology Co Ltd Pixel structure
KR101101070B1 (ko) 2009-10-12 2011-12-30 삼성모바일디스플레이주식회사 유기전계발광 표시장치
JP5158148B2 (ja) 2010-08-13 2013-03-06 カシオ計算機株式会社 撮像装置
JP2012103335A (ja) 2010-11-08 2012-05-31 Hitachi Displays Ltd 表示装置
KR20120110887A (ko) 2011-03-30 2012-10-10 엘지디스플레이 주식회사 액정표시패널
KR20120118682A (ko) 2011-04-19 2012-10-29 삼성디스플레이 주식회사 다원색 표시 장치
CN102789755B (zh) 2011-05-20 2016-04-27 群创光电股份有限公司 显示面板
KR101812176B1 (ko) 2011-05-20 2017-12-27 삼성디스플레이 주식회사 유기 발광 표시 장치
CN102254917B (zh) 2011-07-07 2014-05-21 深圳市华星光电技术有限公司 薄膜晶体管阵列基板及其制法
KR101420479B1 (ko) 2011-10-31 2014-07-17 엘지디스플레이 주식회사 유기발광 표시장치
JP2013205588A (ja) 2012-03-28 2013-10-07 Canon Inc 発光装置及びその駆動方法
JP5319825B1 (ja) 2012-05-22 2013-10-16 株式会社東芝 電子機器
KR102050511B1 (ko) 2012-07-24 2019-12-02 삼성디스플레이 주식회사 표시 장치
KR101486038B1 (ko) 2012-08-02 2015-01-26 삼성디스플레이 주식회사 유기 발광 표시 장치
TWI559064B (zh) 2012-10-19 2016-11-21 Japan Display Inc Display device
KR101416529B1 (ko) 2012-10-29 2014-07-08 네오뷰코오롱 주식회사 휘도편차 개선을 위한 오엘이디 패널용 구동회로
KR20140094916A (ko) 2013-01-23 2014-07-31 삼성디스플레이 주식회사 표시 장치
KR102018284B1 (ko) 2013-02-28 2019-09-05 삼성디스플레이 주식회사 박막 트랜지스터 어레이 기판 및 이를 포함하는 유기 발광 표시 장치
CN105164743B (zh) 2013-03-15 2018-05-25 夏普株式会社 有源矩阵基板、有源矩阵基板的制造方法以及显示面板
JP2014191027A (ja) 2013-03-26 2014-10-06 Sony Corp 表示装置及び電子機器
US9406702B2 (en) 2013-03-27 2016-08-02 Beijing Boe Optoelectronics Technology Co., Ltd. Array substrate, method for fabricating the same and display device
JP2014211825A (ja) 2013-04-19 2014-11-13 株式会社ジャパンディスプレイ 表示装置
KR102054851B1 (ko) * 2013-07-17 2020-01-23 삼성디스플레이 주식회사 유기 발광 표시 장치, 유기 발광 표시 장치의 리페어 방법 및 유기 발광 표시 장치의 구동 방법
US9575382B2 (en) 2013-08-20 2017-02-21 Apple Inc. Electronic device having display with split driver ledges
KR102140302B1 (ko) 2013-09-06 2020-08-03 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 유기 발광 표시 장치 제조용 포토 마스크
KR102197667B1 (ko) 2014-02-07 2021-01-04 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치 제조 방법
US9190005B2 (en) 2014-03-05 2015-11-17 Innolux Corporation Display panel
KR102152950B1 (ko) * 2014-04-09 2020-09-08 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102166107B1 (ko) 2014-05-13 2020-10-16 엘지디스플레이 주식회사 프린지 필드형 액정표시장치
KR20150142820A (ko) 2014-06-11 2015-12-23 삼성디스플레이 주식회사 화소, 이를 포함하는 표시 장치 및 그 구동 방법
KR102216995B1 (ko) * 2014-06-26 2021-02-22 삼성디스플레이 주식회사 유기발광 표시장치
KR102192722B1 (ko) 2014-07-08 2020-12-18 삼성디스플레이 주식회사 표시장치
KR102295874B1 (ko) 2014-07-24 2021-08-31 엘지디스플레이 주식회사 디스플레이 장치
KR102192473B1 (ko) 2014-08-01 2020-12-18 엘지디스플레이 주식회사 유기 발광 표시 장치
KR102284756B1 (ko) 2014-09-23 2021-08-03 삼성디스플레이 주식회사 디스플레이 장치
US10062317B2 (en) 2014-10-16 2018-08-28 Lg Display Co., Ltd. Panel array for display device with narrow bezel
KR102295168B1 (ko) 2014-12-29 2021-08-30 삼성디스플레이 주식회사 표시 장치
KR102276995B1 (ko) 2015-02-12 2021-07-21 삼성디스플레이 주식회사 비사각형 디스플레이
KR102318382B1 (ko) 2015-04-06 2021-10-28 삼성디스플레이 주식회사 표시 장치
KR102362883B1 (ko) 2015-04-29 2022-02-14 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102332255B1 (ko) 2015-04-29 2021-11-29 삼성디스플레이 주식회사 표시 장치
KR102537989B1 (ko) 2015-04-30 2023-05-31 삼성디스플레이 주식회사 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
CN105161049B (zh) 2015-06-30 2017-12-26 上海天马有机发光显示技术有限公司 一种有机发光显示面板及电子设备
CN105204248A (zh) 2015-10-10 2015-12-30 重庆京东方光电科技有限公司 一种阵列基板及显示装置
KR20170073068A (ko) 2015-12-18 2017-06-28 엘지전자 주식회사 이동단말기 및 그 제어방법
KR20170102147A (ko) 2016-02-29 2017-09-07 삼성디스플레이 주식회사 표시 장치
US10490122B2 (en) 2016-02-29 2019-11-26 Samsung Display Co., Ltd. Display device
JP6510144B2 (ja) 2016-03-28 2019-05-08 アップル インコーポレイテッドApple Inc. 発光ダイオードディスプレイ
US10650725B2 (en) 2016-04-15 2020-05-12 Samsung Display Co., Ltd. Display device
US10354578B2 (en) 2016-04-15 2019-07-16 Samsung Display Co., Ltd. Display device
KR102605283B1 (ko) 2016-06-30 2023-11-27 삼성디스플레이 주식회사 표시 장치
KR102553236B1 (ko) 2016-09-09 2023-07-11 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR102613863B1 (ko) 2016-09-22 2023-12-18 삼성디스플레이 주식회사 표시 장치
KR102611958B1 (ko) 2016-09-23 2023-12-12 삼성디스플레이 주식회사 표시 장치
KR20180061568A (ko) 2016-11-29 2018-06-08 삼성디스플레이 주식회사 표시 장치
KR102559096B1 (ko) 2016-11-29 2023-07-26 삼성디스플레이 주식회사 표시 장치
CN106711180B (zh) 2016-12-29 2019-09-27 上海天马有机发光显示技术有限公司 显示面板、显示装置及显示面板制作方法
KR20180096875A (ko) 2017-02-21 2018-08-30 삼성디스플레이 주식회사 표시 장치
KR102417989B1 (ko) 2017-05-23 2022-07-07 삼성디스플레이 주식회사 표시 장치
CN107622749B (zh) 2017-09-08 2019-10-01 上海天马有机发光显示技术有限公司 一种显示面板、电致发光显示面板及显示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7304710B2 (en) * 2002-07-17 2007-12-04 Hitachi Displays, Ltd. Liquid crystal display device
US9620077B2 (en) * 2014-05-09 2017-04-11 Innolux Corporation Display panel structure
KR20160083605A (ko) * 2014-12-31 2016-07-12 엘지디스플레이 주식회사 디스플레이 장치

Cited By (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11183112B2 (en) 2016-02-29 2021-11-23 Samsung Display Co., Ltd. Display device
US11151926B2 (en) 2016-04-15 2021-10-19 Samsung Display Co., Ltd. Display device
US11205386B2 (en) 2016-06-30 2021-12-21 Samsung Display Co., Ltd. Display device
US11721269B2 (en) 2016-09-22 2023-08-08 Samsung Display Co., Ltd. Display device
US11227531B2 (en) 2016-09-22 2022-01-18 Samsung Display Co., Ltd. Display device
US11271068B2 (en) 2016-11-29 2022-03-08 Samsung Display Co., Ltd. Display device having differently sized regions capable of uniform luminance
US11849615B2 (en) 2016-11-29 2023-12-19 Samsung Display Co., Ltd. Display device with protection against electrostatic discharge
US11289566B2 (en) 2016-11-29 2022-03-29 Samsung Display Co., Ltd. Display device
US11189680B2 (en) 2017-02-21 2021-11-30 Samsung Display Co., Ltd. Display device
US11895884B2 (en) 2017-02-21 2024-02-06 Samsung Display Co., Ltd. Display device
US11257896B2 (en) 2017-05-23 2022-02-22 Samsung Display Co., Ltd. Display device
US10636859B2 (en) 2017-05-23 2020-04-28 Samsung Display Co., Ltd. Display device
KR20230002239A (ko) * 2018-11-09 2023-01-05 엘지디스플레이 주식회사 표시장치
KR20230125160A (ko) * 2018-11-09 2023-08-29 엘지디스플레이 주식회사 표시장치
KR20200053887A (ko) * 2018-11-09 2020-05-19 엘지디스플레이 주식회사 표시장치
US11968880B2 (en) 2019-02-11 2024-04-23 Samsung Display Co., Ltd. Display device with load matching device overlapping non-display area
US11362151B2 (en) 2019-02-11 2022-06-14 Samsung Display Co., Ltd. Display device with load matching device overlapping non-display area
US11417277B2 (en) 2019-12-30 2022-08-16 Samsung Display Co., Ltd. Display device
US11737322B2 (en) 2020-01-02 2023-08-22 Samsung Display Co., Ltd. Display apparatus including a dummy light-emitting unit
KR20220065073A (ko) * 2020-04-17 2022-05-19 쿤산 고-비젼녹스 옵토-일렉트로닉스 씨오., 엘티디. 표시 패널

Also Published As

Publication number Publication date
EP3300067B1 (en) 2020-12-02
KR102611958B1 (ko) 2023-12-12
US11120737B2 (en) 2021-09-14
US20200098310A1 (en) 2020-03-26
US20180090061A1 (en) 2018-03-29
US20210407392A1 (en) 2021-12-30
CN107871767A (zh) 2018-04-03
EP3300067A2 (en) 2018-03-28
EP3300067A3 (en) 2018-05-23
US11694614B2 (en) 2023-07-04
US10490119B2 (en) 2019-11-26
CN107871767B (zh) 2023-08-25
KR20230170631A (ko) 2023-12-19

Similar Documents

Publication Publication Date Title
KR102611958B1 (ko) 표시 장치
KR102417989B1 (ko) 표시 장치
CN107301831B (zh) 显示装置
KR102632907B1 (ko) 표시 장치
KR102605283B1 (ko) 표시 장치
KR102613863B1 (ko) 표시 장치
CN107818755B (zh) 显示元件叠置减少的具有导电图案的显示装置
KR102556883B1 (ko) 유기 전계 발광 표시 장치
KR102615687B1 (ko) 표시 장치
KR20180004382A (ko) 표시 장치
KR20180079512A (ko) 표시 장치
KR20180018960A (ko) 표시 장치
KR20180061568A (ko) 표시 장치
KR102341412B1 (ko) 표시 장치
KR20180061565A (ko) 표시 장치
KR20180080741A (ko) 표시 장치
KR102591793B1 (ko) 표시 장치
KR20180125081A (ko) 표시 장치
KR102666831B1 (ko) 표시 장치
KR20170119270A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
A107 Divisional application of patent
GRNT Written decision to grant