KR102460550B1 - 표시 패널 - Google Patents

표시 패널 Download PDF

Info

Publication number
KR102460550B1
KR102460550B1 KR1020170165361A KR20170165361A KR102460550B1 KR 102460550 B1 KR102460550 B1 KR 102460550B1 KR 1020170165361 A KR1020170165361 A KR 1020170165361A KR 20170165361 A KR20170165361 A KR 20170165361A KR 102460550 B1 KR102460550 B1 KR 102460550B1
Authority
KR
South Korea
Prior art keywords
display
area
line
driving unit
driver
Prior art date
Application number
KR1020170165361A
Other languages
English (en)
Other versions
KR20190066105A (ko
Inventor
조승환
김두환
김태진
김태현
윤주선
정민재
최종현
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020170165361A priority Critical patent/KR102460550B1/ko
Priority to EP23193827.5A priority patent/EP4273850A3/en
Priority to EP18207962.4A priority patent/EP3493190A3/en
Priority to US16/200,477 priority patent/US11031452B2/en
Priority to CN201811472765.XA priority patent/CN109979380B/zh
Publication of KR20190066105A publication Critical patent/KR20190066105A/ko
Priority to US17/240,702 priority patent/US11545538B2/en
Application granted granted Critical
Publication of KR102460550B1 publication Critical patent/KR102460550B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • H01L27/3276
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/35Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • H01L27/3211
    • H01L27/3262
    • H01L51/5237
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/842Containers
    • H10K50/8426Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/127Active-matrix OLED [AMOLED] displays comprising two substrates, e.g. display comprising OLED array and TFT driving circuitry on different substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/871Self-supporting sealing arrangements
    • H10K59/8722Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • H10K59/8731Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/88Dummy elements, i.e. elements having non-functional features
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0281Arrangement of scan or data electrode driver circuits at the periphery of a panel not inherent to a split matrix structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Inorganic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Geometry (AREA)
  • Optics & Photonics (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)

Abstract

본 개시는 표시 패널에 관한 것으로, 한 실시예에 따른 표시 패널은 표시 영역, 그리고 상기 표시 영역의 바깥에 위치하는 주변 영역을 포함하는 제1 기판, 상기 표시 영역에 위치하는 복수의 화소, 상기 복수의 화소와 연결되어 있는 복수의 제1 구동부 출력 배선, 그리고 상기 주변 영역 중, 상기 표시 영역을 기준으로 제1측의 제1 주변 영역에 위치하고 상기 복수의 제1 구동부 출력 배선과 연결되어 있는 제1 구동부를 포함하고, 상기 제1 기판은 굴곡변을 포함하는 노치부를 포함하고, 상기 표시 영역은 상기 노치부를 사이에 두고 서로 이격되어 있는 제1 표시부 및 제2 표시부를 포함하고, 상기 복수의 제1 구동부 출력 배선 중 적어도 하나는, 상기 제1 표시부에 위치하는 제1 메인선, 상기 제2 표시부에 위치하는 제2 메인선, 그리고 상기 제1 메인선 및 상기 제2 메인선과 연결되어 있으며 상기 제1 표시부와 상기 제2 표시부 사이의 상기 주변 영역에 위치하는 제1 연결선을 포함한다.

Description

표시 패널{DISPLAY PANEL}
본 개시는 표시 패널에 관한 것이다.
액정 표시 장치(liquid crystal display, LCD), 유기 발광 표시 장치(organic light emitting diode display, OLED display) 등의 표시 장치는 영상을 표시할 수 있는 복수의 화소, 복수의 신호선을 포함하는 표시 패널을 포함한다. 각 화소는 데이터 신호를 인가받는 화소 전극을 포함하고, 화소 전극은 적어도 하나의 트랜지스터에 연결되어 데이터 신호를 인가받을 수 있다. 표시 패널은 기판 위에 적층된 복수의 층을 포함할 수 있다.
표시 패널은 화소 전극에 데이터 신호를 인가하기 위해 복수의 신호선에 구동 신호를 인가하기 위한 구동부를 포함하고, 구동부는 복수의 화소에 스캔 신호를 인가하기 위한 게이트 구동부를 포함한다. 게이트 구동부는 복수의 화소가 배치되어 있는 표시 영역의 바깥인 주변 영역에 위치하고, 복수의 화소에 연결되어 있는 복수의 스캔선에 연결되어 있을 수 있다.
본 기재의 실시예는 기판의 일단의 일부가 제거된 형태의 노치부를 포함하는 표시 패널에서 게이트 구동부가 위치하는 주변 영역의 면적을 줄이기 위한 것이다.
한 실시예에 따른 표시 패널은 표시 영역, 그리고 상기 표시 영역의 바깥에 위치하는 주변 영역을 포함하는 제1 기판, 상기 표시 영역에 위치하는 복수의 화소, 상기 복수의 화소와 연결되어 있는 복수의 제1 구동부 출력 배선, 그리고 상기 주변 영역 중, 상기 표시 영역을 기준으로 제1측의 제1 주변 영역에 위치하고 상기 복수의 제1 구동부 출력 배선과 연결되어 있는 제1 구동부를 포함하고, 상기 제1 기판은 굴곡변을 포함하는 노치부를 포함하고, 상기 표시 영역은 상기 노치부를 사이에 두고 서로 이격되어 있는 제1 표시부 및 제2 표시부를 포함하고, 상기 복수의 제1 구동부 출력 배선 중 적어도 하나는, 상기 제1 표시부에 위치하는 제1 메인선, 상기 제2 표시부에 위치하는 제2 메인선, 그리고 상기 제1 메인선 및 상기 제2 메인선과 연결되어 있으며 상기 제1 표시부와 상기 제2 표시부 사이의 상기 주변 영역에 위치하는 제1 연결선을 포함한다.
상기 제1 메인선과 상기 제2 메인선 중 적어도 하나는 제1 방향으로 연장되어 있고, 상기 노치부는 제1변, 그리고 상기 제1변을 사이에 두고 양쪽에 위치하며 상기 제1 방향과 교차하는 방향으로 연장된 제2변 및 제3변을 포함할 수 있다.
상기 제1 연결선은 상기 노치부를 따라 나란하게 연장된 부분을 포함할 수 있다.
상기 제1 기판과 마주하는 제2 기판, 그리고 상기 제1 기판과 상기 제2 기판 사이에 위치하며 상기 제1 기판과 상기 제2 기판을 서로 합착시키는 밀봉재를 더 포함하고, 상기 제1 연결선은 상기 밀봉재와 중첩할 수 있다.
상기 주변 영역에 위치하고 상기 표시 영역의 적어도 세 가장자리를 따라 뻗으며 공통 전압을 전달하는 전압 전달선을 더 포함하고, 상기 제1 연결선은 상기 전압 전달선과 중첩할 수 있다.
상기 복수의 화소와 연결되어 있는 복수의 제2 구동부 출력 배선, 그리고 상기 주변 영역 중, 상기 표시 영역을 기준으로 상기 제1측과 마주하는 제2측에 위치하고 상기 복수의 제2 구동부 출력 배선과 연결되어 있는 제2 구동부를 더 포함하고, 상기 제2 구동부는 상기 제1 구동부와 비대칭 구조를 가질 수 있다.
상기 복수의 제2 구동부 출력 배선 중 적어도 하나는, 상기 제1 표시부에 위치하는 제3 메인선, 상기 제2 표시부에 위치하는 제4 메인선, 그리고 상기 제3 메인선 및 상기 제4 메인선과 연결되어 있으며 상기 제1 표시부와 상기 제2 표시부 사이의 상기 주변 영역에 위치하는 제2 연결선을 포함할 수 있다.
상기 제3 메인선 및 상기 제4 메인선 중 적어도 하나는, 상기 주변 영역에 위치하며 상기 제3 메인선 또는 상기 제4 메인선과 나란하게 뻗는 부분을 포함하는 더미선과 연결되어 있을 수 있다.
상기 제1 연결선과 상기 제2 연결선은 상기 기판 상의 동일한 도전층에 위치할 수 있다.
상기 제1 연결선과 상기 제2 연결선은 상기 기판 상의 서로 다른 도전층들에 위치할 수 있다.
평면 뷰에서 차례대로 배열된 상기 제1 연결선과 상기 제2 연결선은 상기 서로 다른 도전층들에 교대로 위치할 수 있다.
상기 제1 연결선과 상기 제2 연결선은 평면 뷰에서 서로 중첩하며 서로 다른 도전층들에 위치할 수 있다.
상기 제1 구동부 출력 배선은 스캔선 또는 제어선을 포함할 수 있다.
한 실시예에 따른 표시 패널은, 표시 영역, 그리고 상기 표시 영역의 바깥에 위치하는 주변 영역을 포함하는 제1 기판, 상기 표시 영역에 위치하는 복수의 화소, 상기 복수의 화소와 연결되어 있는 복수의 구동부 출력 배선, 그리고 상기 주변 영역 중 상기 표시 영역을 기준으로 제1측의 제1 주변 영역에 위치하며, 상기 복수의 구동부 출력 배선 중 상기 표시 영역의 제1영역에 위치하는 제1 구동부 출력 배선과 연결되어 있는 제1 구동부, 상기 주변 영역 중 상기 표시 영역을 기준으로 상기 제1측과 마주하는 제2측에 위치하는 제2 주변 영역에 위치하는 제2 구동부, 상기 주변 영역 중 상기 제1 주변 영역에 위치하고, 상기 복수의 구동부 출력 배선 중 상기 표시 영역의 제1 표시부에 위치하는 제2 구동부 출력 배선과 연결되어 있는 제3 구동부, 그리고 상기 주변 영역 중 상기 제2 주변 영역에 위치하고, 상기 복수의 구동부 출력 배선 중 상기 표시 영역의 제2 표시부에 위치하는 제3 구동부 출력 배선과 연결되어 있는 제4 구동부를 포함하고, 상기 제1 표시부와 상기 제2 표시부는 상기 제1영역과 다른 영역이고, 상기 제1 구동부와 상기 제2 구동부는 서로 비대칭 구조를 가지고, 상기 제3 구동부와 상기 제4 구동부는 서로 대칭인 구조를 가진다.
상기 제1 기판은 굴곡변을 포함하는 노치부를 포함하고, 상기 제1 표시부와 상기 제2 표시부는 상기 노치부를 사이에 두고 서로 이격되어 있을 수 있다.
상기 제1 구동부 출력 배선은 상기 제1영역에서 상기 표시 영역의 마주하는 두 가장자리 사이에서 연속적으로 연장되어 있고, 상기 제2 구동부 출력 배선은 상기 제2 표시부로 연장되어 있지 않고, 상기 제3 구동부 출력 배선은 상기 제1 표시부로 연장되어 있지 않을 수 있다.
상기 복수의 구동부 출력 배선 중 상기 제1영역에 위치하는 제제4 구동부 출력 배선은 상기 제2 구동부에 연결되어 있고, 상기 복수의 구동부 출력 배선 중 상기 제1 표시부에 위치하는 제5 구동부 출력 배선은 상기 제3 구동부에 연결되어 있고, 상기 복수의 구동부 출력 배선 중 상기 제2 표시부에 위치하는 제6 구동부 출력 배선은 상기 제4 구동부에 연결되어 있을 수 있다.
상기 제4 구동부 출력 배선은 상기 제1영역에서 상기 표시 영역의 마주하는 두 가장자리 사이에서 연속적으로 연장되어 있고, 상기 제5 구동부 출력 배선과 상기 제6 구동부 출력 배선은, 상기 제1 표시부와 상기 제2 표시부 사이의 상기 주변 영역에 위치하는 제1 연결선을 통해 서로 연결되어 있을 수 있다.
한 실시예에 따른 표시 패널은 제1 표시 영역, 상기 제1 표시 영역과 제1 방향으로 연결되어 있으며 상기 제1 방향과 다른 제2 방향으로 서로 이격되어 있는 제2 표시 영역 및 제3 표시 영역, 상기 제1 표시 영역, 상기 제2 표시 영역, 그리고 상기 제3 표시 영역을 포함한 전체 표시 영역의 주위에 위치하는 주변 영역, 상기 주변 영역 중, 상기 전체 표시 영역의 제1측에 위치하는 제1 주변 영역에 위치하는 제1 구동부, 그리고 상기 제1 구동부와 연결되어 있는 복수의 신호선을 포함하고, 상기 복수의 신호선 중 한 신호선은 상기 제2 표시 영역에 위치하는 제1부분, 상기 제3 표시 영역에 위치하는 제2부분, 그리고 상기 주변 영역 중 상기 제2 표시 영역과 상기 제3 표시 영역의 사이에 위치하는 제2 주변 영역에 위치하며 상기 제1부분과 상기 제2부분을 서로 연결하는 제3부분을 포함한다.
상기 제3부분은 상기 제2 표시 영역과 상기 제3 표시 영역의 주위를 따라 나란하게 뻗는 부분을 포함할 수 있다.
본 기재의 실시예들에 따르면, 기판의 일단의 일부가 제거된 형태의 노치부를 포함하는 표시 패널에서 게이트 구동부가 위치하는 주변 영역의 면적을 줄일 수 있다.
도 1은 한 실시예에 따른 표시 패널의 평면 배치도이고,
도 2는 도 1에 도시한 표시 패널의 일부 영역(AA)에 대한 배치도이고,
도 3 및 도 4는 각각 한 실시예에 따른 표시 패널의 일부에 대한 평면 배치도이고,
도 5 내지 도 7은 각각 한 실시예에 따른 표시 패널의 일부에 대한 평면 배치도이고,
도 8은 한 실시예에 따른 표시 패널의 한 화소에 대한 등가 회로도이고,
도 9는 한 실시예에 따른 표시 패널의 한 화소의 평면 배치도이고,
도 10은 도 9에 도시한 실시예에 따른 표시 패널을 C3-C4 선을 따라 잘라 도시한 단면도이고,
도 11 내지 도 18은 각각 도 1에 도시한 실시예에 따른 표시 패널을 C1-C2 선을 따라 잘라 도시한 단면도의 한 예이고,
도 19는 한 실시예에 따른 표시 패널의 구동부의 일부에 대한 배치도이고,
도 20은 한 실시예에 따른 표시 패널의 일부에 대한 평면 배치도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다.
층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 기준이 되는 부분 "위에" 또는 "상에" 있다고 하는 것은 기준이 되는 부분의 위 또는 아래에 위치하는 것이고, 반드시 중력 반대 방향 쪽으로 "위에" 또는 "상에" 위치하는 것을 의미하는 것은 아니다.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성 요소를 더 포함할 수 있는 것을 의미한다.
먼저, 도 1 내지 도 7을 참조하여 실시예들에 따른 표시 패널에 대해 설명한다.
도 1을 참조하면, 한 실시예에 따른 표시 패널(1000)은 평면 뷰에서(in a plan view) 영상을 표시하는 영역인 표시 영역(DA), 그리고 표시 영역(DA) 바깥에 위치하는 주변 영역(PA)을 포함하는 기판(110)을 포함한다. 주변 영역(PA)은 영상을 표시하지 않으나, 경우에 따라서는 영상을 표시하는 영역을 포함할 수도 있다. 여기서, 평면 뷰는 서로 교차하는 X 방향 및 Y 방향에 평행한 면을 관찰하는 뷰(view)를 의미하고, 단면 뷰(in a cross-sectional view)는 X 방향 및 Y 방향에 평행한 면에 수직인 방향으로 자른 면을 관찰하는 뷰를 의미한다.
기판(110)은 플라스틱, 금속 박막, 초박형 유리 등을 포함하는 유연성(flexible) 기판일 수도 있고, 유리 등을 포함하는 대체로 고정적인(rigid) 기판일 수도 있다.
도 1을 참조하면, 기판(110)은 상부 변을 이루는 제1변 내지 제5변(EG1, EG2, EG3, EG4, EG5), 좌우 측변을 이루는 제6변(EG6) 및 제7변(EG7), 그리고 하부 변을 이루는 제8변(EG8)을 포함한다. 제1변(EG1)은 기판(110)의 상부 변의 대략 중앙에 위치하며 대략 X 방향에 평행하고, 제2변(EG2) 및 제3변(EG3)은 제1변(EG1)을 기준으로 양쪽에 위치하며 대략 X 방향에 평행하고, 제4변(EG4)은 제1변(EG1)과 제2변(EG2)을 연결하고, 제5변(EG5)은 제1변(EG1)과 제3변(EG3)을 연결한다. 제4변(EG4)과 제5변(EG5)은 X 방향과 교차하는 방향으로 연장된다. 제6변(EG6)과 제7변(EG7)은 서로 마주하며 대략 Y 방향에 평행하고, 제8변(EG8)은 기판(110)의 상부 변과 마주하며 대략 X 방향에 평행하다. 제1변(EG1)과 제8변(EG8) 사이의 거리는 제2변(EG2) 및 제3변(EG3)과 제8변(EG8) 사이의 거리보다 작다.
기판(110)의 상부 변을 이루는 제1변 내지 제5변(EG1, EG2, EG3, EG4, EG5) 중 제1변(EG1), 제4변(EG4) 및 제5변(EG5)은 적어도 한 번 굴곡되어 있는 굴곡변을 이루며 기판(110)의 상단의 일부가 제거된 형태의 노치부(notch portion)(NTA)를 이룬다. 노치부(NTA)를 사이에 두고 제4변(EG4)과 제5변(EG5)이 서로 마주할 수 있다. 기판(110)은 제1변(EG1)에 대한 수직이등분선을 기준으로 대략적인 좌우 대칭 형태를 가질 수 있다.
표시 영역(DA)은 복수의 화소(PX) 및 복수의 신호선을 포함하고, X 방향 및 Y 방향에 평행한 면 상에서 영상을 표시할 수 있다.
도 2를 참조하면, 신호선은 복수의 구동부 출력 배선으로서 복수의 스캔선(151, 152, 154) 및/또는 복수의 제어선(153) 등을 포함할 수 있다. 각 구동부 출력 배선, 즉 스캔선(151, 152, 154) 및 제어선(153) 각각은 표시 영역(DA)에서 대략 X 방향으로 뻗고 주변 영역(PA)으로 연장되어 있다.
화소(PX)는 적어도 하나의 스위칭 소자 및 이에 연결된 화소 전극을 포함할 수 있다. 스위칭 소자는 표시 패널(1000)에 집적되어 있는 트랜지스터 등의 삼단자 소자일 수 있다. 스위칭 소자는 스캔선(151, 152, 154) 또는 제어선(153)이 전달하는 게이트 신호에 따라 선택적으로 턴온 또는 턴오프될 수 있다. 화소 전극은 적어도 하나의 스위칭 소자를 통해 데이터 신호를 선택적으로 인가받을 수 있다.
색 표시를 구현하기 위해서 각 화소(PX)는 특정 색 중 하나를 표시할 수 있으며, 이들 특정 색들이 표시하는 영상의 합으로 원하는 색상의 영상이 인식될 수 있다. 복수의 화소(PX)가 표시하는 특정 색의 예로는 적색, 녹색 및 청색의 삼원색, 또는 옐로우, 시안 및 마젠타 등의 삼원색 등을 들 수 있고, 이들 삼원색 외에 백색과 같은 적어도 하나의 다른 색을 더 포함할 수도 있다.
도 1을 참조하면, 표시 영역(DA) 중, 제1변(EG1)을 따라 뻗는 표시 영역(DA)의 가장자리(DE1) 및 그 연장선부터 제8변(EG8)을 따라 뻗는 표시 영역(DA)의 가장자리(DE8)까지의 영역을 제1영역(A1)이라 하고, 표시 영역(DA)의 가장자리(DE1) 및 그 연장선과 기판(110)의 제1변(EG1) 및 그 연장선 사이의 영역을 제2영역(A2)이라 하며, 제2변(EG2) 및 제3변(EG3)을 따라 뻗는 표시 영역(DA)의 가장자리(DE2, DE3)와 기판(110)의 제1변(EG1) 및 그 연장선과 사이의 영역을 제3영역(A3)이라 한다.
앞에서 설명한 바와 같이 기판(110)이 노치부(NTA)를 포함함에 따라 표시 영역(DA)은 도 1에 도시한 바와 같이 노치부(NTA)를 사이에 두고 양쪽에 위치하며 서로 이격되어 있는 제1 표시부(또는 제1 표시 영역)(DA1) 및 제2 표시부(또는 제2 표시 영역)(DA2)를 포함할 수 있다. 제1 표시부(DA1) 및 제2 표시부(DA2)는 표시 영역(DA) 중 제2영역(A2) 및 제3영역(A3)에 속하는 영역으로서, 제1 표시부(DA1)와 제2 표시부(DA2) 사이에는 영상을 표시할 수 있는 표시 영역이 위치하지 않고 기판(110)의 상단의 일부가 제거된 노치부(NTA)가 위치할 수 있다.
주변 영역(PA)은 표시 영역(DA)의 바깥 주위에 위치한다. 도 1 내지 도 4를 참조하면, 주변 영역(PA)은 패드 영역(pad region)(600), 밀봉재(seal)(310), 게이트 구동부(400a, 400b), 전압 전달선(voltage transmitting line)(177) 등을 포함할 수 있다.
패드 영역(600)은 표시 영역(DA)을 기준으로 한 쪽의 주변 영역(PA)에 위치하며 IC칩이나 회로 필름 등을 접속시킬 수 있는 복수의 패드를 포함할 수 있다. 예를 들어, 패드 영역(600)은 기판(110)의 제8변(EG8)에 나란한 표시 영역(DA)의 가장자리(DE8)와 제8변(EG8) 사이의 주변 영역(PA)에 위치할 수 있다.
밀봉재(310)는 평면 뷰에서 기판(110)의 가장자리를 따라 연속적으로 형성되어 폐곡선을 이룰 수 있다. 공정 마진을 위해, 밀봉재(310)는 기판(110)의 가장자리에서 일정 간격을 두고 위치할 수 있다. 밀봉재(310)는 기판(110) 위에 위치하며, 도 1 내지 도 7에는 도시하지 않았으나 기판(110) 및 이와 마주하는 다른 기판 사이에 위치하여 두 기판을 서로 부착시키고 두 기판 사이의 영역을 밀봉시킬 수 있다. 밀봉재(310)의 재료는 방습도가 우수한 프릿(frit)을 포함할 수도 있고 유기 실런트와 흡습재를 포함할 수도 있다. 밀봉재(310)의 재료는, 레이저 또는 적외선 등을 흡수할 수 있는 광흡수재를 더 포함할 수 있다. 밀봉재(310)의 재료는 두 기판 사이에 위치한 후 열이 가해지면 용융되면서 기판(110)과 이와 마주하는 다른 기판을 서로 합착시킬 수 있다.
다른 실시예에 따르면, 밀봉재(310)는 표시 패널의 구조에 따라 생략될 수도 있으며, 이 경우 표시 패널은 기판(110) 위에 형성된 전기 소자들을 외부의 불순물로부터 보호하기 위한 별도의 밀봉재를 포함할 수 있다. 예를 들어, 이러한 별도의 밀봉재는 기판(110) 위에 형성된 전기 소자들 위에 교대로 적층된 유기 절연막과 무기 절연막 등의 박막들을 포함할 수 있다.
게이트 구동부(400a, 400b)는 복수의 구동부 출력 배선, 즉 복수의 스캔선(151, 152, 154) 및 복수의 제어선(153)과 연결되어 게이트 신호를 인가할 수 있다.
도 2 및 도 3을 참조하면, 표시 영역(DA)을 기준으로 제1측(예를 들어 좌측)에 게이트 구동부(400a)가 위치하고, 제1측과 반대쪽인 제2측(예를 들어 우측)에 게이트 구동부(400b)가 위치할 수 있다. 게이트 구동부(400a)는 기판(110)의 제6변(EG6)에 나란한 표시 영역(DA)의 가장자리(DE6)에 인접한 주변 영역(PA)을 따라 형성되어 있고, 게이트 구동부(400b)는 기판(110)의 제7변(EG7)에 나란한 표시 영역(DA)의 가장자리(DE7)에 인접한 주변 영역(PA)을 따라 형성되어 있다. 게이트 구동부(400a)와 게이트 구동부(400b)의 좌우 위치는 서로 바뀔 수도 있다.
게이트 구동부(400a, 400b) 각각은 제1영역(A1), 제2영역(A2) 및 제3영역(A3) 모두에 걸쳐 연속적으로 형성되어 있을 수 있다. 게이트 구동부(400a, 400b) 각각은 밀봉재(310)와 표시 영역(DA) 사이의 주변 영역(PA)에 위치할 수 있으나 이에 한정되지 않고, 밀봉재(310)가 형성된 영역의 적어도 일부와 중첩할 수도 있다.
도 2를 참조하면 게이트 구동부(400a)의 구조는 게이트 구동부(400b)의 구조와 다르며, 두 게이트 구동부(400a, 400b)는 서로 비대칭 구조를 가질 수 있다. 여기서 대칭, 비대칭의 기준은 표시 패널(1000)의 중심세로선을 기준으로 한 좌우 대칭, 비대칭을 의미할 수 있으며, 이는 이후에도 동일하다.
게이트 구동부(400a)는 제1 내지 제3영역(A1, A2, A3)의 주변 영역(PA)에서 순차적으로 배열되어 있는 복수의 스테이지(…, STn_a, ST(n+1)_a, …)(n은 1 이상의 자연수)를 포함할 수 있다. 각 스테이지(…, STn_a, ST(n+1)_a, …)의 회로 구조는 서로 대체로 동일할 수 있다.
게이트 구동부(400b)는 제1 서브 구동부(400b1)와 제2 서브 구동부(400b2)를 포함할 수 있다. 제1 서브 구동부(400b1)는 게이트 구동부(400a)와 같이 제1 내지 제3영역(A1, A2, A3)의 주변 영역(PA)에서 순차적으로 배열되어 있는 복수의 스테이지(…, STn_b, ST(n+1)_b, …)를 포함할 수 있다. 제2 서브 구동부(400b2)는 제1 내지 제3영역(A1, A2, A3)의 주변 영역(PA)에서 순차적으로 배열되어 있는 복수의 스테이지(…, EMSTn/(n+1), …)를 포함할 수 있다. 제1 서브 구동부(400b1)는 제2 서브 구동부(400b2)와 표시 영역(DA) 사이에 위치할 수 있으나 이에 한정되는 것은 아니고, 제1 서브 구동부(400b1)와 제2 서브 구동부(400b2)의 좌우 위치가 바뀔 수도 있다.
게이트 구동부(400a)의 복수의 스테이지(…, STn_a, ST(n+1)_a, …)와 게이트 구동부(400b)의 제1 서브 구동부(400b1)의 복수의 스테이지(…, STn_b, ST(n+1)_b, …)는 각각 서로 마주하며 대응할 수 있다. 따라서, 한 스테이지(…, STn_a, ST(n+1)_a, …)의 Y 방향의 폭은 한 스테이지(…, STn_b, ST(n+1)_b, …)의 Y 방향의 폭과 대략 동일할 수 있다. 그러나, 게이트 구동부(400a)의 스테이지(…, STn_a, ST(n+1)_a, …)의 X 방향의 폭(W1)은 게이트 구동부(400b)의 제1 서브 구동부(400b1)의 스테이지(…, STn_b, ST(n+1)_b, …)의 X 방향의 폭(W2)보다 클 수 있다. 게이트 구동부(400b)의 제1 서브 구동부(400b1)의 각 스테이지(…, STn_b, ST(n+1)_b, …)의 회로 구조는 게이트 구동부(400a)의 각 스테이지(…, STn_a, ST(n+1)_a, …)의 회로 구조와 대략 동일할 수 있으나, 그 회로 구조가 차지하는 면적이 게이트 구동부(400a)의 스테이지(…, STn_a, ST(n+1)_a, …)의 회로 구조가 차지하는 면적과 다를 수 있다.
표시 영역(DA)에 위치하는 복수의 스캔선(151, 152, 154)은 게이트 구동부(400a) 및 게이트 구동부(400b)의 제1 서브 구동부(400b1)에 연결되어 게이트 신호를 인가받을 수 있다. 특히, 서로 대응하는 게이트 구동부(400a) 및 제1 서브 구동부(400b1)의 스테이지(…, STn_a, ST(n+1)_a, …) 및 스테이지(…, STn_b, ST(n+1)_b, …)는 동일한 게이트 신호를 출력할 수 있다. 그러나, 제1 서브 구동부(400b1)는 게이트 구동부(400a)를 보완하기 위한 것으로, 복수의 스캔선(151, 152, 154)은 주로 게이트 구동부(400a)로부터 게이트 신호를 입력받을 수 있다. 게이트 구동부(400b)의 제1 서브 구동부(400b1)는 생략될 수도 있다. 즉, 게이트 구동부(400b)는 제어선(153)에 연결된 제2 서브 구동부(400b2)만을 포함할 수도 있다.
표시 영역(DA)에 위치하는 제어선(153)은 게이트 구동부(400b)의 제2 서브 구동부(400b2)에 연결되어 제어 신호를 인가받을 수 있다. 표시 영역(DA)의 화소(PX)의 회로 구조에 따라 제어선(153)은 생략될 수도 있고, 이 경우 게이트 구동부(400b)의 제2 서브 구동부(400b2)도 생략될 수도 있다.
이와 같이, 표시 영역(DA)을 기준으로 양쪽의 주변 영역(PA)에 위치하는 게이트 구동부(400a)와 게이트 구동부(400b)를 동일하게 구성하지 않고 서로 비대칭 구조를 가지도록 형성하되 구동에 필요한 정도로만 최소한으로 구성함으로써, 좌우에 위치하는 주변 영역(PA)의 면적을 더욱 줄일 수 있다. 구체적으로, 스캔선(151, 152, 154)의 주 구동부인 게이트 구동부(400a)를 표시 영역(DA)을 기준으로 한 쪽 주변 영역(PA)에 배치하고, 제어선(153)의 구동부인 게이트 구동부(400b)의 제2 서브 구동부(400b2)를 표시 영역(DA)을 기준으로 게이트 구동부(400a)와 반대쪽 주변 영역(PA)에 배치하여, 표시 영역(DA)의 전 영역의 스캔선(151, 152, 154)과 제어선(153)에 구동 신호를 인가할 수 있다. 또한, 제1 서브 구동부(400b1)의 크기를 게이트 구동부(400a)보다 작게 함으로써 좌우 주변 영역(PA)의 면적, 즉 베젤(bezel)의 면적을 더욱 줄일 수 있다.
게이트 구동부(400a, 400b)는 표시 영역(DA)에 위치하는 복수의 신호선 및 스위칭 소자와 함께 기판(110) 위에 직접 형성되어 있을 수 있다.
전압 전달선(177)은 표시 영역(DA)의 좌우측 가장자리(DE6, DE7)와 상측의 가장자리(DE1, DE2, DE3, DE4, DE5) 등의 적어도 세 가장자리를 따라 뻗으며 공통 전압(ELVSS)과 같은 일정한 전압을 전달할 수 있다. 도시하지 않았으나, 전압 전달선(177) 중 표시 영역(DA)의 상측 가장자리(DE1, DE2, DE3, DE4, DE5)를 따라 뻗는 부분은 나머지 부분보다 얇은 평면상 두께를 가지거나 생략될 수도 있다. 전압 전달선(177)은 밀봉재(310)와 게이트 구동부(400a, 400b) 사이에 위치할 수 있으나, 이에 한정되지 않고 밀봉재(310)와 적어도 일부 중첩할 수도 있다.
도 2 및 도 3을 참조하면, 제1영역(A1)에서, 구동부 출력 배선, 즉 스캔선(151, 152, 154) 및/또는 제어선(153)은 표시 영역(DA)에서 복수의 화소(PX)와 연결되어 있으며 표시 영역(DA)의 왼쪽 가장자리(DE6)부터 오른쪽 가장자리(DE7)까지 연속적으로 연장되어 있을 수 있다. 반면, 제2영역(A2)과 제3영역(A3)에서는, 표시 영역(DA)이 노치부(NTA)에 의해 서로 이격된 제1 표시부(DA1)와 제2 표시부(DA2)로 나뉘기 때문에 구동부 출력 배선, 즉 스캔선(151, 152, 154) 및/또는 제어선(153)이 표시 영역(DA)의 제2영역(A2)과 제3영역(A3) 전체에서 연속적으로 연장되어 있을 수 없다.
도 3을 참조하면, 제2영역(A2) 및 제3영역(A3)에서, 구동부 출력 배선, 즉 스캔선(151, 152, 154)과 제어선(153) 중 적어도 하나는 표시 영역(DA)(즉, 제1 표시부(DA1) 및 제2 표시부(DA2))에 위치하며 화소(PX)와 연결되어 있는 메인선(151M, 153M), 그리고 기판(110)의 제1변(EG1)과 표시 영역(DA)의 가장자리(DE1) 사이의 주변 영역(PA)에 위치하는 연결선(151C, 153C)을 포함할 수 있다. 연결선(151C, 153C)은 제1 및 제2 표시부(DA1, DA2)에 각각 위치하는 두 메인선(151M, 153M) 사이에 위치하며 두 메인선(151M, 153M)과 연결되어 있을 수 있다. 연결선(151C, 153C)은 기판(110)의 제4변(EG4)에 나란한 표시 영역(DA)의 가장자리(DE4)와 기판(110)의 제5변(EG5)에 나란한 표시 영역(DA)의 가장자리(DE5) 사이를 뻗을 수 있다.
제1 표시부(DA1) 및 제2 표시부(DA2))에 위치하는 구동부 출력 배선, 즉 스캔선(151, 152, 154) 및/또는 제어선(153)은 주로 X 방향으로 연장되어 있는데, 그 연장 방향은 기판(110)의 제4변(EG4) 및 제5변(EG5)과 교차하게 되어 제1 및 제2 표시부(DA1, DA2)에 위치하는 스캔선(151, 152, 154) 및/또는 제어선(153)은 제1영역(A1)에서와 같이 X 방향으로 연속적으로 연결되어 있을 수 없다. 그러나 본 실시예에 따르면, 기판(110)의 노치부(NTA)를 기준으로 양쪽에 위치하는 제1 및 제2 표시부(DA1, DA2)에 각각 위치하는 메인선(151M, 153M)이 연결선(151C, 153C)를 통해 하나의 배선으로 연결되어 있으므로 한 쪽 주변 영역(PA)에 위치하는 게이트 구동부(400a)에서 출력된 게이트 신호가 제1 및 제2 표시부(DA1, DA2)에 각각 위치하는 메인선(151M, 153M) 모두에 동일하게 전달될 수 있다. 즉, 노치부(NTA)를 포함하는 구조의 표시 패널(1000)에서 표시 영역(DA)을 기준으로 좌우 양쪽에 위치하는 게이트 구동부(400a, 400b)의 구조를 대칭으로 형성하지 않아도 제1 및 제2 표시부(DA1, DA2)에 각각 위치하는 스캔선(151, 152, 154) 및/또는 제어선(153) 모두에 구동 신호를 전달할 수 있고, 이와 동시에 앞에서 설명한 바와 같이 게이트 구동부(400a, 400b)가 위치하는 주변 영역(PA), 즉, 베젤의 크기를 줄일 수 있다.
메인선(151M, 153M)은 대체로 X 방향에 나란하게 연장되어 있을 수 있다. 제2영역(A2)에 위치하는 연결선(151C, 153C)의 대부분은 대략 X 방향에 나란할 수 있다. 그러나, 제3영역(A3)에서는 제1 및 제2 표시부(DA1, DA2) 사이에 기판(110)이 없으므로 연결선(151C, 153C)은 기판(110)의 제4변(EG4) 및 제5변(EG5)과 만나기 전에 꺾여 기판(110)의 제4변(EG4), 제5변(EG5), 그리고 제1변(EG1), 즉 노치부(NTA)를 따라 나란하게 뻗는 부분을 포함할 수 있다.
제1 및 제2 표시부(DA1, DA2)에 위치하는 메인선(151M, 153M)과 연결되어 있는 연결선(151C, 153C)들을 함께 연결선부(connecting line unit)(RTL)라 한다. 앞에서 설명한 바와 같이, 연결선부(RTL)는 노치부(NTA)를 형성하는 기판(110)의 세 변(EG1, EG4, EG5)과 표시 영역(DA) 사이의 주변 영역(PA)(즉, 제1 표시부(DA1)와 제2 표시부(DA2) 사이의 주변 영역(PA))에 위치하며 대체로 세 변(EG1, EG4, EG5)에 나란하게 뻗을 수 있다. 도 3에 도시한 실시예에서, 연결선부(RTL)는 제3영역(A3)에 위치하는 메인선(151M, 153M)에 연결되어 있는 연결선(151C, 153C)과 같이 주변 영역(PA)에서 적어도 한 번 꺾인 연결선도 포함하고, 제2영역(A2)에 위치하는 메인선(151M, 153M)에 연결되어 있는 연결선(151C, 153C)과 같이 주변 영역(PA)에서 실질적으로 꺾이지 않고 메인선(151M, 153M)에 일직선으로 연장된 형태의 연결선도 포함할 수 있다.
도 3을 참조하면, 제3영역(A3)에 위치하는 제어선(153)은, 표시 영역(DA)의 가장자리(DE4, DE5) 근처에서 더미선(153L)에 연결되어 있을 수 있다. 더미선(153L)은 주변 영역(PA)에 위치하며 적어도 한 번 꺾여 있을 수 있으며, 연결되어 있는 제어선(153)과 나란하게 뻗을 수 있다. 더미선(153L)은 제어선(153)의 로드 균일성을 맞추기 위한 것이다. 제3영역(A3)에서 제어선(153)이 연결된 화소(PX)의 수가 제1영역(A1) 또는 제2영역(A2)에서 제어선(153)이 연결된 화소(PX)의 수보다 적으므로, 제3영역(A3)에 위치하는 제어선(153)이 전달하는 신호의 로드가 제1영역(A1) 또는 제2영역(A2)에 위치하는 제어선(153)이 전달하는 신호의 로드보다 작을 수 있다. 그러나 본 실시예에 따르면, 제3영역(A3)에 위치하는 제어선(153)은 더미선(153L)에 추가적으로 연결되어 있으므로 제어선(153)의 길이가 길어지는 효과가 있어 제어선(153)의 위치에 따른 로드 편차를 보상할 수 있다.
도 4에 도시한 실시예는 도 3에 도시한 실시예와 대부분 동일하나, 제2영역(A2)에 위치하는 메인선(151M, 153M)과 연결되어 있는 연결선(151C, 153C)도 제3영역(A3)에 위치하는 메인선(151M, 153M)과 연결되어 있는 연결선(151C, 153C)과 같이 기판(110)의 제4변(EG4), 제5변(EG5), 그리고 제1변(EG1)을 따라 나란하게 뻗는 부분을 포함할 수 있다. 즉, 제2영역(A2)에 위치하는 메인선(151M, 153M)과 연결되어 있는 연결선(151C, 153C)은 표시 영역(DA)의 가장자리(DE4, DE5) 근처에서 꺾이고 제3영역(A3)의 메인선(151M, 153M)과 연결되어 있는 연결선(151C, 153C)에 인접하여 서로 나란하게 연장될 수 있다. 도 4에 도시한 실시예에서, 연결선부(RTL)가 포함하는 연결선(151C, 153C) 대부분은 주변 영역(PA)에서 적어도 한 번 꺾여 서로 인접하게 모인 후 서로 나란하게 뻗을 수 있다.
이와 같이 제2영역(A2)과 제3영역(A3) 모두에서 연결선(151C, 153C)을 서로 인접시켜 서로 나란하게 연장되게 배치하면, 제2영역(A2) 및 제3영역(A3)에 위치하는 구동부 출력 배선, 즉 스캔선(151, 152, 154) 및 제어선(153)의 특성의 균일성을 더욱 확보할 수 있다.
도 4와 함께 도 5 내지 도 7을 참조하면, 연결선부(RTL)가 포함하는 연결선(151C, 153C)들이 위치하는 영역은 다양할 수 있다. 예를 들어, 도 5는 연결선부(RTL)가 밀봉재(310)가 위치하는 영역과 중첩하여 밀봉재(310)가 위치하는 영역 안에 위치하는 예를 도시하고, 도 6은 연결선부(RTL)가 밀봉재(310)와 표시 영역(DA) 사이의 주변 영역(PA)에 위치하는 예를 도시한다. 도 5 및 도 6에 도시한 실시예의 경우, 연결선부(RTL)가 포함하는 연결선(151C, 153C)들이 동일한 영역에 위치하므로 서로 동일한 특성(예를 들어, 로드)을 가질 수 있다.
도 7은 연결선부(RTL)가 밀봉재(310)가 위치하는 영역 및 밀봉재(310)와 표시 영역(DA) 사이의 주변 영역(PA)에 걸쳐 위치하는 예를 도시한다. 이는, 표시 패널(1000)이 고해상도이거나 노치부(NTA)를 기준으로 분리된 제1 표시부(DA1) 및 제2 표시부(DA2)에 위치하는 화소(PX)의 수가 많아 연결선(151C, 153C)의 수가 많아서 하나의 영역에 연결선부(RTL)을 모두 위치시키지 못하는 경우일 수 있다.
그러면, 앞에서 설명한 도면들과 함께 도 8 내지 도 10을 참조하여 한 실시예에 따른 표시 패널의 화소(PX)의 구조의 예에 대해 설명한다.
도 8을 참조하면, 한 실시예에 따른 표시 패널의 한 화소(PX)는 복수의 신호선(151, 152, 153, 154, 171, 172)에 연결되어 있는 복수의 트랜지스터(T1, T2, T3, T4, T5, T6, T7), 커패시터(Cst), 그리고 적어도 하나의 발광 다이오드(light emitting diode)(ED)를 포함할 수 있다. 신호선(151, 152, 153, 154, 171, 172)은 복수의 스캔선(151, 152, 154), 제어선(153), 데이터선(171), 그리고 구동 전압선(172)을 포함할 수 있다.
스캔선(151, 152, 154)은 각각 스캔 신호(GWn, GIn, GI(n+1))를 전달할 수 있다. 스캔 신호(GWn, GIn, GI(n+1))는 화소(PX)가 포함하는 트랜지스터(T2, T3, T4, T7)를 턴온/턴오프할 수 있는 게이트 온 전압 및 게이트 오프 전압을 전달할 수 있다. 한 화소(PX)에 연결되어 있는 스캔선(151, 152, 154)은 스캔 신호(GWn)를 전달할 수 있는 제1 스캔선(151), 제1 스캔선(151)과 다른 타이밍에 게이트 온 전압을 가지는 스캔 신호(GIn)를 전달할 수 있는 제2 스캔선(152), 그리고 스캔 신호(GI(n+1))를 전달할 수 있는 제3 스캔선(154)을 포함할 수 있다. 본 실시예에서는 제2 스캔선(152)이 제1 스캔선(151)보다 이전 타이밍에 게이트 온 전압을 전달하는 예에 대해 주로 설명한다. 예를 들어, 스캔 신호(GWn)가 한 프레임 동안 인가되는 스캔 신호들 중 n번째 스캔 신호(Sn)(n은 1 이상의 자연수)인 경우, 스캔 신호(GIn)는 (n-1)번째 스캔 신호(S(n-1)) 등과 같은 전단 스캔 신호일 수 있고, 스캔 신호(GI(n+1))는 n번째 스캔 신호(Sn)일 수 있다. 그러나 본 실시예는 이에 한정되는 것은 아니고, 스캔 신호(GI(n+1))는 n번째 스캔 신호(Sn)와 다른 스캔 신호일 수도 있다.
제어선(153)은 제어 신호를 전달할 수 있고, 특히 화소(PX)가 포함하는 발광 다이오드(ED)의 발광을 제어할 수 있는 발광 제어 신호를 전달할 수 있다. 제어선(153)이 전달하는 제어 신호는 게이트 온 전압 및 게이트 오프 전압을 전달할 수 있으며, 스캔선(151, 152, 154)이 전달하는 스캔 신호와 다른 파형을 가질 수 있다.
데이터선(171)은 데이터 신호(Dm)를 전달하고, 구동 전압선(172)은 구동 전압(ELVDD)을 전달할 수 있다. 데이터 신호(Dm)는 표시 장치에 입력되는 영상 신호에 따라 다른 전압 레벨을 가질 수 있고, 구동 전압(ELVDD)은 실질적으로 일정한 레벨을 가질 수 있다.
한 화소(PX)가 포함하는 복수의 트랜지스터(T1, T2, T3, T4, T5, T6, T7)는 제1 트랜지스터(T1), 제2 트랜지스터(T2), 제3 트랜지스터(T3), 제4 트랜지스터(T4), 제5 트랜지스터(T5), 제6 트랜지스터(T6) 및 제7 트랜지스터(T7) 등을 포함할 수 있다.
제1 스캔선(151)은 제2 및 제3 트랜지스터(T2, T3)에 스캔 신호(GWn)를 전달할 수 있고, 제2 스캔선(152)은 제4 트랜지스터(T4)에 스캔 신호(GIn)를 전달할 수 있고, 제3 스캔선(154)은 제7 트랜지스터(T7)에 스캔 신호(GI(n+1))를 전달할 수 있으며, 제어선(153)은 제5 및 제6 트랜지스터(T5, T6)에 발광 제어 신호(EM)를 전달할 수 있다.
제1 트랜지스터(T1)의 게이트 전극(G1)은 구동 게이트 노드(GN)를 통해 커패시터(Cst)의 일단과 연결되어 있고, 제1 트랜지스터(T1)의 소스 전극(S1)은 제5 트랜지스터(T5)를 경유하여 구동 전압선(172)과 연결되어 있고, 제1 트랜지스터(T1)의 드레인 전극(D1)은 제6 트랜지스터(T6)를 경유하여 발광 다이오드(ED)의 애노드(anode)와 연결되어 있다. 제1 트랜지스터(T1)는 제2 트랜지스터(T2)의 스위칭 동작에 따라 데이터선(171)이 전달하는 데이터 신호(Dm)를 전달받아 발광 다이오드(ED)에 구동 전류를 공급할 수 있다.
제2 트랜지스터(T2)의 게이트 전극(G2)은 제1 스캔선(151)과 연결되어 있고, 제2 트랜지스터(T2)의 소스 전극(S2)은 데이터선(171)과 연결되어 있으며, 제2 트랜지스터(T2)의 드레인 전극(D2)은 제1 트랜지스터(T1)의 소스 전극(S1)과 연결되어 있으면서 제5 트랜지스터(T5)를 경유하여 구동 전압선(172)과 연결되어 있다. 제2 트랜지스터(T2)는 제1 스캔선(151)을 통해 전달받은 스캔 신호(GWn)에 따라 턴온되어 데이터선(171)으로부터 전달된 데이터 신호(Dm)를 제1 트랜지스터(T1)의 소스 전극(S1)으로 전달할 수 있다.
제3 트랜지스터(T3)의 게이트 전극(G3)은 제1 스캔선(151)에 연결되어 있고, 제3 트랜지스터(T3)의 소스 전극(S3)은 제1 트랜지스터(T1)의 드레인 전극(D1)과 연결되어 있으면서 제6 트랜지스터(T6)를 경유하여 발광 다이오드(ED)의 애노드와 연결되어 있다. 제3 트랜지스터(T3)의 드레인 전극(D3)은 제4 트랜지스터(T4)의 드레인 전극(D4), 커패시터(Cst)의 일단 및 제1 트랜지스터(T1)의 게이트 전극(G1)에 연결되어 있다. 제3 트랜지스터(T3)는 제1 스캔선(151)을 통해 전달받은 스캔 신호(GWn)에 따라 턴온되어 제1 트랜지스터(T1)의 게이트 전극(G1)과 드레인 전극(D1)을 서로 연결하여 제1 트랜지스터(T1)를 다이오드 연결시킬 수 있다.
제4 트랜지스터(T4)의 게이트 전극(G4)은 제2 스캔선(152)과 연결되어 있고, 제4 트랜지스터(T4)의 소스 전극(S4)은 초기화 전압(Vint) 단자와 연결되어 있으며, 제4 트랜지스터(T4)의 드레인 전극(D4)은 제3 트랜지스터(T3)의 드레인 전극(D3)을 거쳐 커패시터(Cst)의 일단 및 제1 트랜지스터(T1)의 게이트 전극(G1)에 연결되어 있다. 제4 트랜지스터(T4)는 제2 스캔선(152)을 통해 전달받은 스캔 신호(GIn)에 따라 턴온되어 초기화 전압(Vint)을 제1 트랜지스터(T1)의 게이트 전극(G1)에 전달하여 제1 트랜지스터(T1)의 게이트 전극(G1)의 전압을 초기화시키는 초기화 동작을 수행할 수 있다.
제5 트랜지스터(T5)의 게이트 전극(G5)은 제어선(153)과 연결되어 있으며, 제5 트랜지스터(T5)의 소스 전극(S5)은 구동 전압선(172)과 연결되어 있고, 제5 트랜지스터(T5)의 드레인 전극(D5)은 제1 트랜지스터(T1)의 소스 전극(S1) 및 제2 트랜지스터(T2)의 드레인 전극(D2)에 연결되어 있다.
제6 트랜지스터(T6)의 게이트 전극(G6)은 제어선(153)과 연결되어 있으며, 제6 트랜지스터(T6)의 소스 전극(S6)은 제1 트랜지스터(T1)의 드레인 전극(D1) 및 제3 트랜지스터(T3)의 소스 전극(S3)과 연결되어 있고, 제6 트랜지스터(T6)의 드레인 전극(D6)은 발광 다이오드(ED)의 애노드와 전기적으로 연결되어 있다. 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)는 제어선(153)을 통해 전달받은 발광 제어 신호(EM)에 따라 동시에 턴온되고 이를 통해 구동 전압(ELVDD)이 다이오드 연결된 제1 트랜지스터(T1)를 통해 보상되어 발광 다이오드(ED)에 전달될 수 있다.
제7 트랜지스터(T7)의 게이트 전극(G7)은 제3 스캔선(154)과 연결되어 있고, 제7 트랜지스터(T7)의 소스 전극(S7)은 제6 트랜지스터(T6)의 드레인 전극(D6) 및 발광 다이오드(ED)의 애노드에 연결되어 있고, 제7 트랜지스터(T7)의 드레인 전극(D7)은 초기화 전압(Vint) 단자 및 제4 트랜지스터(T4)의 소스 전극(S4)에 연결되어 있다.
커패시터(Cst)의 일단은 앞에서 설명한 바와 같이 제1 트랜지스터(T1)의 게이트 전극(G1)과 연결되어 있고, 타단은 구동 전압선(172)과 연결되어 있다. 발광 다이오드(ED)의 캐소드(cathode)는 공통 전압(ELVSS)을 전달하는 공통 전압(ELVSS) 단자와 연결되어 공통 전압(ELVSS)을 인가받을 수 있다.
한 실시예에 따른 화소(PX)의 구조는 도 1에 도시한 구조에 한정되는 것은 아니고 한 화소(PX)가 포함하는 트랜지스터의 수와 커패시터의 수 및 연결 관계는 다양하게 변형 가능하다.
이제, 도 8과 함께 도 9 및 도 10을 참조하여 한 실시예에 따른 표시 패널의 화소(PX)의 구체적인 구조에 대해 설명한다.
도 10을 참조하면, 기판(110) 위에 복수의 층 또는 단일층을 포함하는 배리어층(120)이 위치할 수 있다. 배리어층(120) 위에는 액티브 패턴(130)이 위치한다. 액티브 패턴(130)은 복수의 소스 영역(136a, 136b, 136c_1, 136c_2, 136d_1, 136d_2, 136e, 136f, 136g), 복수의 드레인 영역(137a, 137b, 137c_1, 137c_2, 137d_1, 137d_2, 137e, 137f, 137g), 그리고 서로 대응하는 소스 영역과 드레인 영역 사이에 위치하는 채널 영역(131a, 131b, 131c_1, 131c_2, 131d_1, 131d_2, 131e, 131f, 131g)을 포함할 수 있다. 소스 영역(136a, 136b, 136c_1, 136c_2, 136d_1, 136d_2, 136e, 136f, 136g)과 드레인 영역(137a, 137b, 137c_1, 137c_2, 137d_1, 137d_2, 137e, 137f, 137g)은 도전 영역이다. 한 화소(PX)의 액티브 패턴(130)은 연속적인 하나의 패턴으로 형성될 수 있다. 액티브 패턴(130)은 비정질 규소, 다결정 규소, 또는 산화물 반도체 등을 포함할 수 있다.
액티브 패턴(130) 위에는 제1 절연층(141)이 위치하고, 제1 절연층(141) 위에는 제1 도전층이 위치할 수 있다. 제1 도전층은 앞에서 설명한 복수의 스캔선(151, 152, 154) 및 제어선(153), 그리고 구동 게이트 전극(155a)을 포함할 수 있다. 제3 스캔선(154)은 실질적으로 제2 스캔선(152)과 같은 종류의 스캔선으로서 제2 스캔선(152)이 전달하는 스캔 신호(GIn) 다음 단의 스캔 신호(GI(n+1))를 전달할 수 있다. 도 1에 도시한 표시 패널(1000)에서 아래부터 위 방향으로 스캔 신호를 차례대로 입력하는 경우, 제2 스캔선(152), 제1 스캔선(151), 그리고 제어선(153)이 Y 방향으로 아래부터 위 방향으로 교대로 배열되어 있는 구조를 가질 수 있다.
액티브 패턴(130) 및 이와 중첩하는 복수의 스캔선(151, 152, 154) 및 제어선(153)은 함께 복수의 트랜지스터(T1, T2, T3_1, T3_2, T4_1, T4_2, T5, T6, T7)를 형성할 수 있다. 제1 트랜지스터(T1)는 채널 영역(131a), 소스 영역(136a) 및 드레인 영역(137a), 그리고 채널 영역(131a)과 평면상 중첩하는 구동 게이트 전극(155a)을 포함한다. 제2 트랜지스터(T2)는 채널 영역(131b), 소스 영역(136b) 및 드레인 영역(137b), 그리고 채널 영역(131b)과 평면상 중첩하는 제1 스캔선(151)의 일부인 게이트 전극(155b)을 포함한다. 제3 트랜지스터(T3_1, T3_2)는 서로 연결되어 있는 서브 트랜지스터(T3_1, T3_2)를 포함할 수 있다. 서브 트랜지스터(T3_1)는 채널 영역(131c_1), 소스 영역(136c_1) 및 드레인 영역(137c_1), 그리고 채널 영역(131c_1)과 중첩하는 제1 스캔선(151)의 일부인 게이트 전극(155c_1)을 포함한다. 서브 트랜지스터(T3_2)는 채널 영역(131c_2), 소스 영역(136c_2) 및 드레인 영역(137c_2), 그리고 채널 영역(131c_2)과 중첩하는 제1 스캔선(151)의 일부인 게이트 전극(155c_2)을 포함한다. 제4 트랜지스터(T4_1, T4_2)는 서로 연결되어 있는 서브 트랜지스터(T4_1) 및 서브 트랜지스터(T4_2)를 포함할 수 있다. 서브 트랜지스터(T4_1)는 채널 영역(131d_1), 소스 영역(136d_1) 및 드레인 영역(137d_1), 그리고 채널 영역(131d_1)과 중첩하는 제2 스캔선(152)의 일부인 게이트 전극(155d_1)을 포함한다. 서브 트랜지스터(T4_2)는 채널 영역(131d_2), 소스 영역(136d_2) 및 드레인 영역(137d_2), 그리고 채널 영역(131d_2)과 중첩하는 제2 스캔선(152)의 일부인 게이트 전극(155d_2)을 포함한다. 제5 트랜지스터(T5)는 채널 영역(131e), 소스 영역(136e) 및 드레인 영역(137e), 그리고 채널 영역(131e)과 중첩하는 제어선(153)의 일부인 게이트 전극(155e)을 포함한다. 제6 트랜지스터(T6)는 채널 영역(131f), 소스 영역(136f) 및 드레인 영역(137f), 그리고 채널 영역(131f)과 중첩하는 제어선(153)의 일부인 게이트 전극(155f)을 포함한다. 제7 트랜지스터(T7)는 채널 영역(131g), 소스 영역(136g) 및 드레인 영역(137g), 그리고 채널 영역(131g)과 중첩하는 제3 스캔선(154)의 일부인 게이트 전극(155g)을 포함한다.
제1 도전층 및 제1 절연층(141) 위에는 제2 절연층(142)이 위치할 수 있고, 제2 절연층(142) 위에는 제2 도전층이 위치할 수 있다. 제2 도전층은 스토리지선(156) 및 초기화 전압을 전달하는 초기화 전압선(159) 등을 포함할 수 있다. 스토리지선(156)은 각 화소(PX)에 위치하는 확장부(157)를 포함할 수 있다. 확장부(157)의 일부는 제거되어 개구부(51)를 이룰 수 있다.
제2 도전층 및 제2 절연층(142) 위에는 제3 절연층(160)이 위치할 수 있다.
배리어층(120), 제1 절연층(141), 제2 절연층(142), 그리고 제3 절연층(160) 중 적어도 하나는 질화규소(SiNx), 산화규소(SiOx), 질산화규소(SiON) 등의 무기 절연 물질 및/또는 유기 절연 물질을 포함할 수 있다. 제1 절연층(141), 제2 절연층(142) 및 제3 절연층(160)의 일부 또는 전부는 복수의 접촉 구멍(61, 62, 63, 64, 65, 67, 68, 69)을 포함할 수 있다.
제3 절연층(160) 위에는 제3 도전층이 위치할 수 있다. 제3 도전층은 앞에서 설명한 전압 전달선(177), 데이터선(171), 구동 전압선(172), 그리고 복수의 연결 부재(174, 175, 179) 등을 포함할 수 있다. 데이터선(171)과 구동 전압선(172)은 대체로 Y 방향으로 연장되어 복수의 스캔선(151, 152, 154)과 교차할 수 있다.
연결 부재(174)의 일부는 스토리지선(156)의 확장부(157)의 개구부(51) 및 개구부(51) 안의 접촉 구멍(61)을 통해 구동 게이트 전극(155a)과 연결되어 있고, 연결 부재(174)의 다른 일부는 접촉 구멍(63)을 통해 제3 트랜지스터(T3)의 서브 트랜지스터(T3_1)의 드레인 영역(137c_1) 및 제4 트랜지스터(T4)의 서브 트랜지스터(T4_1)의 드레인 영역(137d_1)과 연결되어 있을 수 있다. 연결 부재(175)는 접촉 구멍(64)을 통해 초기화 전압선(159)과 연결되고 접촉 구멍(65)을 통해 제7 트랜지스터(T7)의 드레인 영역(137g)과 연결되어 있을 수 있다. 연결 부재(179)는 접촉 구멍(69)을 통해 제6 트랜지스터(T6)의 드레인 영역(137f)과 연결되어 있을 수 있다. 데이터선(171)은 접촉 구멍(62)을 통해 제2 트랜지스터(T2)의 소스 영역(136b)과 연결되어 있고, 구동 전압선(172)은 접촉 구멍(67)을 통해 제5 트랜지스터(T5)의 소스 영역(136e)과 연결되고, 접촉 구멍(68)을 통해 스토리지선(156)의 확장부(157)와 연결되어 있을 수 있다. 따라서 스토리지선(156)의 확장부(157)는 구동 전압선(172)의 구동 전압(ELVDD)을 인가받을 수 있다.
제1 도전층, 제2 도전층 및 제3 도전층 중 적어도 하나는 구리(Cu), 은(Ag), 알루미늄(Al), 몰리브덴(Mo), 티타늄(Ti), 탄탈늄(Ta), 이들 중 적어도 둘의 합금 등의 도전 물질을 포함할 수 있다.
제2 절연층(142)을 사이에 두고 서로 중첩하는 구동 게이트 전극(155a)과 스토리지선(156)의 확장부(157)는 커패시터(Cst)를 이룰 수 있다.
제3 도전층과 제3 절연층(160) 위에는 보호막(180)이 위치한다. 보호막(180)은 연결 부재(179) 위에 위치하는 접촉 구멍(89)을 포함할 수 있다. 보호막(180)은 무기 절연 물질 및/또는 폴리아크릴계 수지, 폴리이미드계 수지 등의 유기 절연 물질을 포함할 수 있으며, 보호막(180)의 윗면은 실질적으로 평탄할 수 있다.
보호막(180) 위에는 화소 전극층이 위치한다. 화소 전극층은 표시 영역(DA)의 각 화소(PX)에 대응하는 화소 전극(191), 화소 도전 패턴(192) 등을 포함할 수 있다. 화소 전극(191)은 접촉 구멍(89)을 통해 연결 부재(179)와 연결되어 데이터 전압을 인가받을 수 있다. 화소 도전 패턴(192)은 인접한 화소 전극(191)의 가장자리를 따라 굴곡되어 있을 수 있다. 화소 도전 패턴(192)은 초기화 전압을 전달할 수 있다. 화소 전극층은 반투과성 도전 물질 또는 반사성 도전 물질을 포함할 수 있다.
보호막(180) 및 화소 전극층 위에는 화소 정의층(350)이 위치한다. 화소 정의층(350)은 화소 전극(191) 위에 위치하는 개구부(351)를 가질 수 있다. 화소 정의층(350)은 폴리아크릴계 수지, 폴리이미드계 수지 등의 감광성 물질을 포함할 수 있다.
화소 전극(191) 위에는 발광층(370)이 위치한다. 발광층(370)은 화소 정의층(350)의 개구부(351) 안에 위치하는 부분을 포함할 수 있다. 발광층(370)은 유기 발광 물질 또는 무기 발광 물질을 포함할 수 있다.
발광층(370) 위에는 공통 전극(270)이 위치한다. 공통 전극(270)은 화소 정의층(350) 위에도 형성되어 복수의 화소(PX)에 걸쳐 연속적으로 형성되어 있을 수 있다. 공통 전극(270)은 도전성 투명 물질을 포함할 수 있다.
각 화소(PX)의 화소 전극(191), 발광층(370) 및 공통 전극(270)은 함께 발광 다이오드(ED)를 이루며, 화소 전극(191) 및 공통 전극(270) 중 하나가 캐소드(cathode)가 되고 나머지 하나가 애노드(anode)가 된다.
공통 전극(270) 위에는 또 다른 기판(210)이 위치할 수 있다.
그러면, 앞에서 설명한 도면들과 함께 도 11 내지 도 18을 참조하여 여러 실시예에 따른 표시 패널의 단면 구조에 대해 설명한다. 도 11 내지 도 18은 각각 앞에서 설명한 도 1에 도시한 표시 패널(1000)을 C1-C2 선을 따라 잘라 도시한 단면도의 한 예이다. 앞에서 설명한 실시예와 동일한 구성 요소에 대한 동일한 설명은 생략한다.
도 11 내지 도 17을 참조하면, 주변 영역(PA)은 트랜지스터(TRd), 전압 전달 전극(197), 주변 절연층(350P) 등을 더 포함할 수 있다.
트랜지스터(TRd)는 앞에서 설명한 트랜지스터(T1, T2, T3_1, T3_2, T4_1, T4_2, T5, T6, T7)의 단자들과 동일한 층에 위치하는 단자들을 포함할 수 있다. 트랜지스터(TRd)는 발광 소자에 직접적으로 연결되어 있지 않다.
전압 전달 전극(197)은 전압 전달선(177)과 물리적, 전기적으로 연결되어 공통 전압을 전달받을 수 있다. 전압 전달 전극(197)은 공통 전극(270)과 물리적, 전기적으로 연결되어 공통 전압을 공통 전극(270)에 전달할 수 있다.
주변 절연층(350P)은 앞에서 설명한 화소 정의층(350)과 동일한 층에 위치하며 동일한 재료를 포함할 수 있다. 주변 절연층(350P)은 전압 전달선(177)과 전압 전달 전극(197)이 서로 접촉하는 부분, 그리고 보호막(180)의 가장자리를 덮을 수 있다.
밀봉재(310)는 서로 마주하는 두 기판(110, 210) 사이에 위치하며 두 기판(110, 210)을 서로 합착할 수 있다.
전압 전달선(177)의 가장자리(177E)는 도 11에 도시한 바와 같이 밀봉재(310)와 중첩할 수도 있고, 중첩하지 않을 수도 있다. 구체적으로, 전압 전달선(177)의 가장자리(177E)는 밀봉재(310)와 이격된 위치(P1)와, 위치(P1)보다 기판(110)의 가장자리에 더 가까운 위치(P2) 사이의 다양한 곳에 위치할 수 있다. 예를 들어, 전압 전달선(177)의 가장자리(177E)가 위치(P1)에 위치하면 전압 전달선(177)은 밀봉재(310)와 중첩하지 않고 이격되어 있을 수 있고, 전압 전달선(177)의 가장자리(177E)가 위치(P2)에 위치하면 전압 전달선(177)은 밀봉재(310)의 대부분과 중첩할 수 있다.
도 1과 함께 도 11 내지 도 18을 참조하면, 제2영역(A2) 및 제3영역(A3)에 위치하는 구동부 출력 배선, 즉 스캔선(151, 152) 및 제어선(153) 중 노치부(NTA)에 인접한 주변 영역(PA)에 위치하는 부분은 앞에서 설명한 연결선부(RTL)이다. 연결선부(RTL)는 앞에서 설명한 연결선(151C, 153C)을 포함하고, 연결선(151C, 153C)은 스캔선(151, 152) 및 제어선(153)의 일부일 수 있다. 도 11 내지 도 18에서는 스캔선(151, 152) 및 제어선(153)의 배치를 나타내기 위해 연결선부(RTL)를 연결선(151C, 153C)의 도면 부호 대신 스캔선(151, 152) 및 제어선(153)의 도면 부호로 나타내었다. 연결선부(RTL)에 포함된 제2 스캔선(152), 제1 스캔선(151), 그리고 제어선(153)은 앞에서 설명한 바와 같이 Y 방향으로, 표시 영역(DA)에서 멀어지는 방향으로, 교대로 배열되어 있을 수 있다. 그리고, 앞에서 설명한 바와 같이 제3 스캔선(154)은 실질적으로 제2 스캔선(152)과 같은 종류의 스캔선으로서, 표시 영역(DA) 전체적으로 볼 때, 제2 스캔선(152), 제1 스캔선(151) 및 제어선(153)이 Y 방향으로 교대로 배치되어 있으며, 한 화소행에 제2 스캔선(152)이 위치할 때 다음 화소행에 위치하는 제2 스캔선(152)이 제3 스캔선(154)에 해당할 수 있다. 이에 따라, 이후에는 제3 스캔선(154)에 대한 설명은 제2 스캔선(152)에 준하는 것으로 한다.
연결선부(RTL)는 앞에서 설명한 바와 같이 주변 영역(PA) 중 특정한 영역에 한정되어 위치할 수 있는데, 도 11 내지 도 18은 연결선부(RTL)가 밀봉재(310)와 중첩하는 영역에 위치하는 예를 도시한다. 전압 전달선(177)이 밀봉재(310)와 중첩하도록 확장된 경우, 연결선부(RTL)는 밀봉재(310)뿐 아니라 전압 전달선(177)과도 중첩할 수도 있고, 전압 전달선(177)이 밀봉재(310)와 이격되어 있는 경우 연결선부(RTL)는 평면 뷰에서 전압 전달선(177)과 이격되어 있을 수도 있다.
연결선부(RTL)는 여러 도전층에 위치할 수 있는데, 도 11은 연결선부(RTL)가 기판(110)과 배리어층(120) 사이에 위치하는 예를 도시하고, 도 12는 연결선부(RTL)가 배리어층(120)과 제1 절연층(141) 사이에 위치하는 예를 도시하고, 도 13은 연결선부(RTL)가 제1 절연층(141)과 제2 절연층(142) 사이, 즉 제1 도전층에 위치하는 예를 도시하고, 도 14는 연결선부(RTL)가 제2 절연층(142)과 제3 절연층(160) 사이, 즉 제2 도전층에 위치하는 예를 도시하고, 도 15는 연결선부(RTL)가 제3 절연층(160)과 보호막(180) 사이, 즉 제3 도전층에 위치하는 예를 도시한다.
연결선부(RTL)가 밀봉재(310)와 중첩하는 영역에 위치하는 경우, 표시 패널의 제조 공정 중 밀봉재(310)에 고온의 열을 가하는 공정이 있으므로(예를 들어, 600℃ 이상), 연결선부(RTL)는 고온 공정을 견딜 수 있는 재료(예를 들어, 몰리브덴)를 포함하는 도전층에 위치할 수 있다.
도 16 및 도 17을 참조하면, 연결선부(RTL)는 도 11 내지 도 15에서 연결선부(RTL)가 위치하는 여러 도전층 중 둘 이상의 서로 다른 도전층에 위치할 수도 있다.
도 16을 참조하면, 연결선부(RTL)에서 Y 방향으로 교대로 배열된 구동부 출력 배선, 즉 스캔선(151, 152) 및 제어선(153)은 번갈아 서로 다른 도전층(예를 들어, 기판(110)과 배리어층(120) 사이의 도전층 및 배리어층(120)과 제1 절연층(141) 사이의 도전층)에 위치할 수 있다. 전기적 쇼트 위험을 피하기 위해 서로 다른 도전층은 기판(110)과 배리어층(120) 사이의 도전층 및 제3 도전층과 같이 단면 뷰에서 상하로 가능한 멀리 떨어진 도전층으로 선택될 수도 있다.
도 17을 참조하면, 연결선부(RTL)의 스캔선(151, 152) 및 제어선(153)의 인접한 세 개씩을 한 그룹으로 묶고, 한 그룹에서 두 개는 평면 뷰에서 서로 중첩하도록 서로 다른 도전층에 위치하고 나머지 한 개는 서로 중첩하는 두 개와 다른 도전층에 위치할 수 있다. 이 경우, 연결선부(RTL)는 도 11 내지 도 15에서 연결선부(RTL)가 위치하는 여러 도전층 중 세 개의 서로 다른 도전층에 위치할 수 있다. 예를 들어, 서로 인접한 구동부 출력 배선, 즉 서로 인접한 스캔선(151, 152) 및 제어선(153)을 한 그룹으로 묶고, 두 스캔선(151, 152) 중 하나를 하나의 도전층(예를 들어, 기판(110)과 배리어층(120) 사이의 도전층)에 위치시키고, 다른 하나를 다른 도전층(예를 들어, 제1 도전층)에 위치시키며, 제어선(153)은 또 다른 도전층(예를 들어, 배리어층(120)과 제1 절연층(141) 사이의 도전층)에 위치할 수 있다. 이러한 단면상 배치 구조는 Y 방향으로 반복될 수 있다.
제1 및 제2 표시부(DA1, DA2)에 위치하는 구동부 출력 배선, 즉 스캔선(151, 152) 및 제어선(153)의 수가 많거나 표시 패널(1000)이 고해상도여서 연결선부(RTL)가 포함하는 스캔선(151, 152) 및 제어선(153)의 수가 상당히 많은 경우, 연결선부(RTL)의 배치에 필요한 평면상 면적이 커질 수 있는데, 도 17에 도시한 실시예에 따르면, 연결선부(RTL)가 차지하는 평면상 영역의 면적을 크게 줄일 수 있다. 나아가, 구동부 출력 배선, 즉 스캔선(151, 152) 및 제어선(153)들의 인접한 복수 개(예를 들어, 3개 이상)를 서로 다른 도전층에 위치시키며 평면 뷰에서 적어도 일부 서로 중첩하도록 하여 연결선부(RTL)의 면적을 줄일 수 있다.
구동부 출력 배선, 즉 스캔선(151, 152) 및/또는 제어선(153)이 표시 영역(DA)에서는 앞에서 설명한 바와 같이 제1 도전층에 위치하고, 주변 영역(PA)에서는 도 11, 도 12, 도 14 및 도 15에 도시한 바와 같이 제1 도전층과 다른 도전층에 위치하는 경우, 스캔선(151, 152) 및/또는 제어선(153)의 서로 다른 도전층에 위치하는 두 부분은 배리어층(120), 제1 절연층(141), 제2 절연층(142) 및 제3 절연층(160) 중 일부에 형성된 접촉 구멍을 통해 서로 전기적으로 연결될 수 있다. 이러한 접촉 구멍은 평면 뷰에서 표시 영역(DA)과 주변 영역(PA) 사이 경계, 즉 표시 영역(DA)의 가장자리(DE4, DE5)에 인접한 주변 영역(PA)에 위치할 수 있다.
도 11 내지 도 18에 도시하지 않았으나 앞에서 설명한 바와 같이, 연결선부(RTL)는 밀봉재(310)와 중첩하지 않는 영역에 위치할 수도 있다. 예를 들어, 연결선부(RTL)는 전압 전달선(177)과 중첩하는 영역에 위치할 수도 있다. 이 경우, 연결선부(RTL)가 위치하는 도전층은 제3 도전층을 제외한 도전층일 수 있다. 또한, 연결선부(RTL)는 도 12에 도시한 바와 같이 밀봉재(310)와 전압 전달선(177)이 위치하는 영역 전체에 분포하여 위치할 수도 있다.
도 11 내지 도 18에 도시된 트랜지스터(TRd)는 도 1에 도시한 표시 패널(1000)에서 상부의 주변 영역(PA)에 위치하는 회로에 포함될 수 있는 것으로, 주로 표시 패널(1000)의 불량을 검사하는 회로에서 사용될 수 있다. 이러한 불량 검사 회로가 표시 패널(1000)의 상부에 위치하지 않는 경우, 트랜지스터(TRd)는 생략될 수 있다. 이 경우, 연결선부(RTL)의 적어도 일부는 트랜지스터(TRd)가 위치하였던 영역에 형성될 수도 있다.
도 18을 참조하면, 한 실시예에 다른 표시 패널은 도 11 내지 도 17에 도시한 실시예들과 대부분 동일하나, 밀봉재(310) 및 기판(210)이 생략될 수 있다. 이 경우, 공통 전극(270) 위에는 발광 다이오드(ED)를 보호하며 밀봉하는 봉지부(380)가 위치할 수 있다. 봉지부(380)는 적어도 하나의 무기 절연층(381, 383) 및 적어도 하나의 유기 절연층(382)을 포함하며, 적어도 하나의 무기 절연층(381, 383)과 적어도 하나의 유기 절연층(382)은 교대로 적층되어 있을 수 있다. 유기 절연층(382)은 유기 절연 물질을 포함하며 평탄화 특성을 가질 수 있다. 무기 절연층(381, 383)은 산화 알루미늄(AlOx), 산화규소(SiOx), 질화규소(SiNx), 질산화규소(SiON) 등의 무기 절연 물질을 포함할 수 있다.
앞에서 설명한 도면들과 함께 도 19 및 도 20을 참조하여 한 실시예에 따른 표시 패널에 대해 설명한다. 앞에서 설명한 실시예의 동일한 구성 요소에 대한 동일한 설명은 생략하고 차이점을 중심으로 설명한다.
도 19 및 도 20을 참조하면, 표시 패널의 좌우 주변 영역(PA)에는 앞에서 설명한 게이트 구동부(400a, 400b) 대신 게이트 구동부(400c, 400d, 400e, 400f)가 위치할 수 있다. 제1영역(A1)에 위치하는 게이트 구동부(400e, 400f)와 제2영역(A2) 및 제3영역(A3)에 위치하는 게이트 구동부(400c, 400d)의 구조는 서로 다를 수 있다.
구체적으로, 게이트 구동부(400e, 400f)의 구조는 앞에서 설명한 게이트 구동부(400a, 400b)의 구조와 같을 수 있다. 즉, 표시 영역(DA)을 기준으로 한쪽에 위치하는 게이트 구동부(400e)와 다른 쪽에 위치하는 게이트 구동부(400f)는 서로 다른 구조를 가지며 비대칭 구조를 가질 수 있다. 표시 영역(DA)을 기준으로 한쪽에 위치하는 게이트 구동부(400e)는 스캔선(151, 152)에 연결되어 스캔 신호를 입력할 수 있고, 다른 한 쪽에 위치하는 게이트 구동부(400f)는 제어선(153)에 연결되어 제어 신호를 입력할 수 있는 제2 서브 구동부(미도시)를 포함할 수 있다. 게이트 구동부(400f)는 스캔선(151, 152)에 연결되어 게이트 구동부(400e)와 동일한 스캔 신호를 출력하는 제1 서브 구동부를 더 포함할 수도 있다. 이와 같이, 제1영역(A1)에서 표시 영역(DA)을 기준으로 양쪽의 주변 영역(PA)에 위치하는 게이트 구동부(400e, 400f)를 앞에서 설명한 게이트 구동부(400a, 400b)처럼 서로 비대칭으로 구성함으로써 좌우 주변 영역(PA)의 면적, 즉 베젤의 면적을 더욱 줄일 수 있다.
제2영역(A2) 및 제3영역(A3)에 위치하는 게이트 구동부(400c, 400d)는 서로 대칭인 구조를 가질 수 있다. 도 19를 참조하면, 게이트 구동부(400c)는 순차적으로 배열되어 있는 복수의 스테이지(…, STn_c, ST(n+1)_c, …)를 포함하는 제1 서브 구동부(400c1)를 포함하고, 이와 동일하게 게이트 구동부(400d)도 순차적으로 배열되어 있는 복수의 스테이지(…, STn_d, ST(n+1)_d, …)를 포함하는 제1 서브 구동부(400d1)를 포함할 수 있다. 제1 서브 구동부(400c1)의 복수의 스테이지(…, STn_c, ST(n+1)_c, …)와 제1 서브 구동부(400d1)의 복수의 스테이지(…, STn_d, ST(n+1)_d, …)는 각각 서로 마주하며 대응할 수 있다. 제1 서브 구동부(400c1)의 크기와 제1 서브 구동부(400d1)의 크기는 서로 동일할 수 있으며 서로 대칭인 구조를 가질 수 있다.
게이트 구동부(400c)의 제1 서브 구동부(400c1)는 노치부(NTA)를 기준으로 한쪽에 위치하는 제1 표시부(DA1)에 위치하는 스캔선(151, 152)과 연결되어 스캔 신호를 입력할 수 있고, 게이트 구동부(400d)의 제1 서브 구동부(400d1)는 노치부(NTA)를 기준으로 다른 한쪽에 위치하는 제2 표시부(DA2)에 위치하는 스캔선(151, 152)과 연결되어 스캔 신호를 입력할 수 있다. 이에 따라, 제1 및 제2 표시부(DA1, DA2)에 각각 위치하는 스캔선(151, 152)이 서로 연결될 필요가 없다.
게이트 구동부(400c)는 순차적으로 배열되어 있는 복수의 스테이지(…, EMSTn/(n+1)_c, …)를 포함하는 제2 서브 구동부(400c2)를 더 포함할 수 있고, 게이트 구동부(400d)도 순차적으로 배열되어 있는 복수의 스테이지(…, EMSTn/(n+1)_d, …)를 포함하는 제2 서브 구동부(400d2)를 더 포함할 수 있다. 제2 서브 구동부(400c2)의 복수의 스테이지(…, EMSTn/(n+1)_c, …)와 제2 서브 구동부(400d2)의 복수의 스테이지(…, EMSTn/(n+1)_d, …)는 각각 서로 마주하며 대응할 수 있다. 제2 서브 구동부(400c2)의 크기와 제2 서브 구동부(400d2)의 크기는 서로 동일할 수 있으며 서로 대칭인 구조를 가질 수 있다.
게이트 구동부(400c)의 제2 서브 구동부(400c2)는 노치부(NTA)를 기준으로 한쪽에 위치하는 제1 표시부(DA1)에 위치하는 제어선(153)과 연결되어 제어 신호를 입력할 수 있고, 게이트 구동부(400d)의 제2 서브 구동부(400d2)는 노치부(NTA)를 기준으로 다른 한쪽에 위치하는 제2 표시부(DA2)에 위치하는 제어선(153)과 연결되어 제어 신호를 입력할 수 있다. 이에 따라, 제1 및 제2 표시부(DA1, DA2)에 각각 위치하는 제어선(153)이 서로 연결될 필요는 없다. 그러나, 제1영역(A1)에 위치하는 제어선(153)의 로드와 제2영역(A2) 및 제3영역(A3)에 위치하는 제어선(153)의 로드를 서로 맞추기 위해, 제3영역(A3)에 위치하는 제어선(153)은 앞에서 설명한 바와 같은 더미선(153L)에 연결되어 있을 수 있다. 또한, 제2영역(A2)에 위치하는 제어선(153)은, 노치부(NTA)에 인접한 주변 영역(PA)에 위치하며 제1 및 제2 표시부(DA1, DA2)에 위치하는 두 제어선(153)을 서로 연결하는 연결선(153S)을 더 포함할 수 있다. 연결선(153S)은 제1 및 제2 표시부(DA1, DA2)에 위치하는 제어선(153)과 같이 대략 X 방향으로 연장되어 있을 수 있다.
이와 같은 실시예에 따른 표시 패널은 태블릿, 핸드폰 등의 다양한 표시 장치에 포함될 수 있고, 표시 장치는 유/무기 발광 표시 장치 외에도 액정 표시 장치 등의 다양한 표시 장치일 수 있다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (22)

  1. 표시 영역, 그리고 상기 표시 영역의 바깥에 위치하는 주변 영역을 포함하는 제1 기판,
    상기 표시 영역에 위치하는 복수의 화소,
    상기 복수의 화소와 연결되어 있는 복수의 제1 구동부 출력 배선 및 복수의 제2 구동부 출력 배선,
    상기 주변 영역 중, 상기 표시 영역을 기준으로 제1측의 제1 주변 영역에 위치하고 상기 복수의 제1 구동부 출력 배선과 연결되어 있으며, 상기 복수의 제2 구동부 출력 배선과는 연결되어 있지 않는 제1 구동부, 그리고
    상기 주변 영역 중, 상기 표시 영역을 기준으로 상기 제1측에 반대되는 제2측에 위치하고 상기 제1 구동부와 제1 방향으로 분리되어 있는 제2 구동부
    를 포함하고,
    상기 제2 구동부는 상기 복수의 제1 구동부 출력 배선에 연결되어 있는 제1 서브 구동부와 상기 복수의 제2 구동부 출력 배선에 연결되어 있는 제2 서브 구동부를 포함하고,
    상기 제1 기판은 굴곡변을 포함하는 노치부를 포함하고,
    상기 표시 영역은 상기 노치부를 사이에 두고 서로 이격되어 있는 제1 표시부 및 제2 표시부를 포함하고,
    상기 복수의 제1 구동부 출력 배선 중 적어도 하나는, 상기 제1 표시부에 위치하는 제1 메인선, 상기 제2 표시부에 위치하는 제2 메인선, 그리고 상기 제1 메인선 및 상기 제2 메인선과 연결되어 있으며 상기 제1 표시부와 상기 제2 표시부 사이의 상기 주변 영역에 위치하는 제1 연결선을 포함하는
    표시 패널.
  2. 제1항에서,
    상기 제1 메인선 또는 상기 제2 메인선 중 적어도 하나는 상기 제1 방향으로 연장되어 있고,
    상기 노치부는 제1변, 그리고 상기 제1변을 사이에 두고 양쪽에 위치하며 상기 제1 방향과 교차하는 방향으로 연장된 제2변 및 제3변을 포함하는
    표시 패널.
  3. 제2항에서,
    상기 제1 연결선은 상기 노치부를 따라 나란하게 연장된 부분을 포함하는 표시 패널.
  4. 제1항에서,
    상기 제1 기판과 마주하는 제2 기판, 그리고 상기 제1 기판과 상기 제2 기판 사이에 위치하며 상기 제1 기판과 상기 제2 기판을 서로 합착시키는 밀봉재를 더 포함하고,
    상기 제1 연결선은 상기 밀봉재와 중첩하는
    표시 패널.
  5. 제4항에서,
    상기 주변 영역에 위치하고 상기 표시 영역의 적어도 세 가장자리를 따라 뻗으며 공통 전압을 전달하는 전압 전달선을 더 포함하고,
    상기 제1 연결선은 상기 전압 전달선과 중첩하는
    표시 패널.
  6. 삭제
  7. 제1항에서,
    상기 복수의 제2 구동부 출력 배선 중 적어도 하나는, 상기 제1 표시부에 위치하는 제3 메인선, 상기 제2 표시부에 위치하는 제4 메인선, 그리고 상기 제3 메인선 및 상기 제4 메인선과 연결되어 있으며 상기 제1 표시부와 상기 제2 표시부 사이의 상기 주변 영역에 위치하는 제2 연결선을 포함하는 표시 패널.
  8. 제7항에서,
    상기 제3 메인선 및 상기 제4 메인선 중 적어도 하나는, 상기 주변 영역에 위치하며 상기 제3 메인선 또는 상기 제4 메인선과 나란하게 뻗는 부분을 포함하는 더미선과 연결되어 있는 표시 패널.
  9. 제7항에서,
    상기 제1 연결선과 상기 제2 연결선은 상기 기판 상의 동일한 도전층에 위치하는 표시 패널.
  10. 제7항에서,
    상기 제1 연결선과 상기 제2 연결선은 상기 기판 상의 서로 다른 도전층들에 위치하는 표시 패널.
  11. 제10항에서,
    평면 뷰에서 차례대로 배열된 상기 제1 연결선과 상기 제2 연결선은 상기 서로 다른 도전층들에 교대로 위치하는 표시 패널.
  12. 제11항에서,
    상기 제1 연결선과 상기 제2 연결선은 평면 뷰에서 서로 중첩하며 서로 다른 도전층들에 위치하는 표시 패널.
  13. 제1항에서,
    상기 제1 구동부 출력 배선은 스캔선 또는 제어선을 포함하는 표시 패널.
  14. 표시 영역, 그리고 상기 표시 영역의 바깥에 위치하는 주변 영역을 포함하는 제1 기판,
    상기 표시 영역에 위치하는 복수의 화소,
    상기 복수의 화소와 연결되어 있는 복수의 구동부 출력 배선, 그리고
    상기 주변 영역 중 상기 표시 영역을 기준으로 제1측의 제1 주변 영역에 위치하며, 상기 복수의 구동부 출력 배선 중 상기 표시 영역의 제1영역에 위치하는 제1 구동부 출력 배선과 연결되어 있는 제1 구동부,
    상기 주변 영역 중 상기 표시 영역을 기준으로 상기 제1측과 마주하는 제2측에 위치하는 제2 주변 영역에 위치하는 제2 구동부,
    상기 주변 영역 중 상기 제1 주변 영역에 위치하고, 상기 복수의 구동부 출력 배선 중 상기 표시 영역의 제1 표시부에 위치하는 제2 구동부 출력 배선과 연결되어 있는 제3 구동부, 그리고
    상기 주변 영역 중 상기 제2 주변 영역에 위치하고, 상기 복수의 구동부 출력 배선 중 상기 표시 영역의 제2 표시부에 위치하는 제3 구동부 출력 배선과 연결되어 있는 제4 구동부
    를 포함하고,
    상기 제2 구동부는 상기 제1 구동부 출력 배선에 연결되어 있는 제1 서브 구동부와 제4 구동부 출력 배선에 연결되어 있는 제2 서브 구동부를 포함하고,
    상기 제1 표시부와 상기 제2 표시부는 상기 제1영역과 다른 영역이고,
    상기 제1 구동부와 상기 제2 구동부는 서로 비대칭 구조를 가지고,
    상기 제3 구동부와 상기 제4 구동부는 서로 대칭인 구조를 가지는
    표시 패널.
  15. 제14항에서,
    상기 제1 기판은 굴곡변을 포함하는 노치부를 포함하고,
    상기 제1 표시부와 상기 제2 표시부는 상기 노치부를 사이에 두고 서로 이격되어 있는
    표시 패널.
  16. 제15항에서,
    상기 제1 구동부 출력 배선은 상기 제1영역에서 상기 표시 영역의 마주하는 두 가장자리 사이에서 연속적으로 연장되어 있고,
    상기 제2 구동부 출력 배선은 상기 제2 표시부로 연장되어 있지 않고,
    상기 제3 구동부 출력 배선은 상기 제1 표시부로 연장되어 있지 않은
    표시 패널.
  17. 제15항에서,
    상기 복수의 구동부 출력 배선 중 상기 제1 표시부에 위치하는 제5 구동부 출력 배선은 상기 제3 구동부에 연결되어 있고,
    상기 복수의 구동부 출력 배선 중 상기 제2 표시부에 위치하는 제6 구동부 출력 배선은 상기 제4 구동부에 연결되어 있는
    표시 패널.
  18. 제17항에서,
    상기 제4 구동부 출력 배선은 상기 제1영역에서 상기 표시 영역의 마주하는 두 가장자리 사이에서 연속적으로 연장되어 있고,
    상기 제5 구동부 출력 배선과 상기 제6 구동부 출력 배선은, 상기 제1 표시부와 상기 제2 표시부 사이의 상기 주변 영역에 위치하는 제1 연결선을 통해 서로 연결되어 있는
    표시 패널.
  19. 제1 표시 영역,
    상기 제1 표시 영역과 제1 방향으로 연결되어 있으며 상기 제1 방향과 다른 제2 방향으로 서로 이격되어 있는 제2 표시 영역 및 제3 표시 영역,
    상기 제1 표시 영역, 상기 제2 표시 영역, 그리고 상기 제3 표시 영역을 포함한 전체 표시 영역의 주위에 위치하는 주변 영역,
    상기 주변 영역 중, 상기 전체 표시 영역의 제1측에 위치하는 제1 주변 영역에 위치하는 제1 구동부,
    상기 주변 영역 중, 상기 표시 영역을 기준으로 상기 제1측에 반대되는 제2측에 위치하고 제1 서브 구동부 및 제2 서브 구동부를 포함하는 제2 구동부,
    상기 제1 구동부 및 상기 제2 구동부의 상기 제1 서브 구동부와 연결되어 있는 복수의 제1 신호선, 그리고
    상기 제2 구동부의 상기 제2 서브 구동부와 연결되어 있으며, 상기 제1 구동부와는 연결되지 않는 복수의 제2 신호선
    을 포함하고,
    상기 제1 표시 영역, 상기 제2 표시 영역 및 상기 제3 표시 영역은 상기 복수의 제1 신호선 중 하나와 상기 복수의 제2 신호선 중 하나와 연결되는 적어도 하나의 화소를 포함하고,
    상기 복수의 제1 신호선 및 상기 복수의 제2 신호선 중 한 신호선은 상기 제2 표시 영역에 위치하는 제1부분, 상기 제3 표시 영역에 위치하는 제2부분, 그리고 상기 주변 영역 중 상기 제2 표시 영역과 상기 제3 표시 영역의 사이에 위치하는 제2 주변 영역에 위치하며 상기 제1부분과 상기 제2부분을 서로 연결하는 제3부분을 포함하는
    표시 패널.
  20. 제19항에서,
    상기 제3부분은 상기 제2 표시 영역과 상기 제3 표시 영역의 주위를 따라 나란하게 뻗는 부분을 포함하는 표시 패널.
  21. 제1항에서,
    상기 제2 구동부는 상기 제1 구동부와 다른 면적을 가지고,
    상기 제2 구동부는 상기 제1 구동부와 상기 제1 방향으로 다른 폭을 가지며
    상기 제1 방향은 상기 복수의 제1 구동부 출력 배선 및 상기 복수의 제2 구동부 출력 배선이 연장되는 방향과 동일한 표시 패널.
  22. 제19항에서,
    상기 제2 구동부는 상기 제1 구동부와 다른 면적을 가지고,
    상기 제2 구동부는 상기 제1 구동부와 상기 제2 방향으로 다른 폭을 가지는 표시 패널.
KR1020170165361A 2017-12-04 2017-12-04 표시 패널 KR102460550B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020170165361A KR102460550B1 (ko) 2017-12-04 2017-12-04 표시 패널
EP23193827.5A EP4273850A3 (en) 2017-12-04 2018-11-23 Display panel
EP18207962.4A EP3493190A3 (en) 2017-12-04 2018-11-23 Display panel
US16/200,477 US11031452B2 (en) 2017-12-04 2018-11-26 Display panel
CN201811472765.XA CN109979380B (zh) 2017-12-04 2018-12-04 显示面板
US17/240,702 US11545538B2 (en) 2017-12-04 2021-04-26 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170165361A KR102460550B1 (ko) 2017-12-04 2017-12-04 표시 패널

Publications (2)

Publication Number Publication Date
KR20190066105A KR20190066105A (ko) 2019-06-13
KR102460550B1 true KR102460550B1 (ko) 2022-10-31

Family

ID=64456804

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170165361A KR102460550B1 (ko) 2017-12-04 2017-12-04 표시 패널

Country Status (4)

Country Link
US (2) US11031452B2 (ko)
EP (2) EP4273850A3 (ko)
KR (1) KR102460550B1 (ko)
CN (1) CN109979380B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020065823A1 (ja) * 2018-09-27 2020-04-02 シャープ株式会社 表示デバイス
CN111179831A (zh) * 2020-01-20 2020-05-19 成都京东方光电科技有限公司 一种显示基板和显示装置
CN111354306B (zh) * 2020-04-07 2022-01-07 Oppo广东移动通信有限公司 显示装置、电子设备及显示方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150270291A1 (en) * 2014-03-20 2015-09-24 Boe Technology Group Co., Ltd. Array Substrate, Method for Preparing the Same and Display Device
US20170301280A1 (en) * 2016-04-15 2017-10-19 Samsung Display Co., Ltd. Display device

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2890759B1 (fr) * 2005-09-09 2007-11-02 Thales Sa Afficheur matriciel a cristaux liquides du type a matrice active
JP4659885B2 (ja) 2006-11-21 2011-03-30 シャープ株式会社 アクティブマトリクス基板、表示パネル、及び表示装置
US9626900B2 (en) * 2007-10-23 2017-04-18 Japan Display Inc. Electro-optical device
KR101753771B1 (ko) 2010-08-20 2017-07-05 삼성디스플레이 주식회사 평판 표시 장치 및 그 제조방법
TWI494675B (zh) * 2012-08-17 2015-08-01 Au Optronics Corp 立體顯示面板、顯示面板及其驅動方法
KR20140053626A (ko) 2012-10-26 2014-05-08 삼성디스플레이 주식회사 표시 장치 및 유기 발광 표시 장치
KR102184676B1 (ko) * 2014-02-19 2020-12-01 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102367246B1 (ko) 2015-07-27 2022-02-25 삼성디스플레이 주식회사 표시 장치
KR102378891B1 (ko) 2015-09-18 2022-03-24 엘지디스플레이 주식회사 디스플레이 패널 및 이를 포함하는 디스플레이 장치
US10490122B2 (en) * 2016-02-29 2019-11-26 Samsung Display Co., Ltd. Display device
KR102666831B1 (ko) 2016-04-15 2024-05-21 삼성디스플레이 주식회사 표시 장치
KR102582642B1 (ko) * 2016-05-19 2023-09-26 삼성디스플레이 주식회사 표시 장치
KR102526724B1 (ko) * 2016-05-19 2023-05-02 삼성디스플레이 주식회사 표시 장치
KR102513988B1 (ko) * 2016-06-01 2023-03-28 삼성디스플레이 주식회사 표시 장치
KR102605283B1 (ko) * 2016-06-30 2023-11-27 삼성디스플레이 주식회사 표시 장치
KR102611958B1 (ko) * 2016-09-23 2023-12-12 삼성디스플레이 주식회사 표시 장치
WO2018078488A1 (en) * 2016-10-25 2018-05-03 Semiconductor Energy Laboratory Co., Ltd. Display device, display module, electronic device, and touch panel input system
CN107633807B (zh) * 2017-09-08 2019-10-15 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN107634072B (zh) * 2017-10-25 2020-04-03 厦门天马微电子有限公司 阵列基板及显示面板
EP3477705B1 (en) * 2017-10-30 2021-04-07 LG Display Co., Ltd. Display device
US20190164489A1 (en) * 2017-11-30 2019-05-30 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Notch cutting oled display panel and oled display

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150270291A1 (en) * 2014-03-20 2015-09-24 Boe Technology Group Co., Ltd. Array Substrate, Method for Preparing the Same and Display Device
US20170301280A1 (en) * 2016-04-15 2017-10-19 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
CN109979380A (zh) 2019-07-05
US20190172890A1 (en) 2019-06-06
US11031452B2 (en) 2021-06-08
EP3493190A2 (en) 2019-06-05
EP3493190A3 (en) 2019-08-14
EP4273850A2 (en) 2023-11-08
KR20190066105A (ko) 2019-06-13
EP4273850A3 (en) 2024-05-08
CN109979380B (zh) 2022-11-25
US11545538B2 (en) 2023-01-03
US20210249501A1 (en) 2021-08-12

Similar Documents

Publication Publication Date Title
KR102650168B1 (ko) 표시 장치
KR102432935B1 (ko) 표시 장치
CN106469747B (zh) 显示装置
CN110058709B (zh) 具有触摸传感器的显示装置及其制造方法
KR102595916B1 (ko) 표시장치
US10157973B2 (en) Organic light emitting display device
KR102025835B1 (ko) 표시 장치 및 유기 발광 표시 장치
US8314899B2 (en) Array substrate and display device
EP3232489B1 (en) Organic light emitting diode display device
JP2018063427A (ja) 表示装置
KR20200044245A (ko) 표시 장치
KR102415752B1 (ko) 표시 장치
KR20140037655A (ko) 표시 패널
US11545538B2 (en) Display panel
KR20200087384A (ko) 표시 장치
KR20200031738A (ko) 표시 장치
KR20100049385A (ko) 유기전계 발광소자용 어레이 기판
KR20210013449A (ko) 표시 장치
KR20190103553A (ko) 표시 패널
JP7046578B2 (ja) 表示装置
KR20210052623A (ko) 표시 장치
JP7475413B2 (ja) 表示装置及び表示パネル
KR102648420B1 (ko) 네 개의 서브 픽셀로 구성된 단위 화소을 포함하는 디스플레이 장치
KR102269139B1 (ko) 표시 장치 및 유기 발광 표시 장치
JP2018205439A (ja) 表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant