KR102318382B1 - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR102318382B1
KR102318382B1 KR1020150048550A KR20150048550A KR102318382B1 KR 102318382 B1 KR102318382 B1 KR 102318382B1 KR 1020150048550 A KR1020150048550 A KR 1020150048550A KR 20150048550 A KR20150048550 A KR 20150048550A KR 102318382 B1 KR102318382 B1 KR 102318382B1
Authority
KR
South Korea
Prior art keywords
pixels
disposed
pixel
electrode
data
Prior art date
Application number
KR1020150048550A
Other languages
English (en)
Other versions
KR20160119923A (ko
Inventor
박종현
허성권
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020150048550A priority Critical patent/KR102318382B1/ko
Priority to US15/040,294 priority patent/US10621912B2/en
Publication of KR20160119923A publication Critical patent/KR20160119923A/ko
Application granted granted Critical
Publication of KR102318382B1 publication Critical patent/KR102318382B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/02Composition of display devices
    • G09G2300/023Display panel composed of stacked panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of El Displays (AREA)

Abstract

표시 장치는 서로 다른 면의 영상을 표시하는 복수의 제1 화소들 및 복수의 제2 화소들, 제1 방향으로 연장되어 상기 제1 및 제2 화소들에 연결된 주사 라인들, 및 상기 제1 방향과 교차하는 제2 방향으로 연장되어 상기 제1 및 제2 화소들에 연결된 데이터 라인들을 포함하고, 상기 데이터 라인들은 상기 제2 화소를 경유하여 연장되도록 배치된다.

Description

표시 장치{DISPLAY APPARATUS}
본 발명은 표시 장치에 관한 것으로, 더욱 상세하게는 양면으로 영상을 표시할 수 있는 표시 장치에 관한 것이다.
최근 액정 표시 장치(Liquid Crystal Display), 유기 발광 표시장치(Organic Light Emitting Display), 전기 습윤 표시 장치(Electro Wetting Display Device), 플라즈마 표시 장치(Plasma Display Panel: PDP) 및 전기 영동 표시장치(Electrophoretic Display Device) 등 다양한 표시장치가 개발되고 있다.
표시장치 중 유기 발광 표시장치는 전자와 정공의 재결합에 의해 광을 발생하는 유기 발광 소자를 이용하여 영상을 표시한다. 유기 발광 표시장치는 액정표시장치와 달리 별도의 광원부를 요구하지 않고 우수한 휘도 특성 및 시야각 특성을 갖는다. 또한, 유기 발광 표시 장치는 응답 속도가 빠르고 소비 전력이 낮은 장점을 갖는다.
유기 발광 표시장치는 광의 출사 방향에 따라서 전면 발광형과 배면 발광형으로 구분된다. 최근 전면 발광과 배면 발광을 동시에 구현할 수 있는 유기 발광 표시장치가 요구되고 있다.
본 발명의 목적은, 표시 장치의 배면 및 전면에 각각 개별적인 영상을 표시할 수 있는 표시 장치를 제공하는데 있다.
본 발명의 실시 예에 따른 표시 장치는 서로 다른 면의 영상을 표시하는 복수의 제1 화소들 및 복수의 제2 화소들, 제1 방향으로 연장되어 상기 제1 및 제2 화소들에 연결된 주사 라인들, 및 상기 제1 방향과 교차하는 제2 방향으로 연장되어 상기 제1 및 제2 화소들에 연결된 데이터 라인들을 포함하고, 상기 데이터 라인들은 상기 제2 화소를 경유하여 연장되도록 배치된다.
상기 각각의 제1 화소는 전면 영상을 표시하는 제1 화소 영역을 포함하고, 상기 각각의 제2 화소는 후면 영상을 표시하는 제2 화소 영역을 포함하고, 상기 데이터 라인들은 상기 제2 화소 영역을 경유하여 연장된다.
상기 주사 라인들은, 상기 제1 화소들에 연결된 복수의 제1 주사 라인들 및 상기 제2 화소들에 연결된 복수의 제2 주사 라인들을 포함하고, 상기 데이터 라인들은, 상기 제1 화소들에 연결된 복수의 제1 데이터 라인들 및 상기 제2 화소들에 연결된 복수의 제2 데이터 라인들을 포함한다.
상기 제1 화소들 및 상기 제2 화소들은 상기 제1 방향으로 교대로 배치되고, 상기 제1 화소들 및 상기 제2 화소들은 상기 제2 방향으로 배열된다.
상기 각각의 제1 주사 라인은 h번째(h는 자연수) 행에 배치된 제1 화소들의 상부에 배치되어 상기 h번째 행에 배치된 제1 화소들에 연결되고, 상기 각각의 제2 주사 라인은 h번째 행에 배치된 제2 화소들의 하부에 배치되어 상기 h번째 행에 배치된 제2 화소들에 연결된다.
상기 각각의 제1 화소는, 상기 제1 주사라인들 중 대응하는 제1 주사 라인에 연결된 제어 단자, 상기 제1 데이터 라인들 중 대응하는 제1 데이터 라인에 연결된 입력 단자, 및 출력 단자를 포함하는 제1 스위칭 소자, 상기 제1 스위칭 소자의 출력 단자에 연결된 제어 단자, 전원 라인에 연결된 입력 단자, 및 출력 단자를 포함하는 제1 구동 소자, 및 제1 화소 영역에 배치되어 상기 제1 구동 소자에 의해 구동되는 제1 발광 소자를 포함한다.
상기 각각의 제2 화소는, 상기 제2 주사라인들 중 대응하는 제2 주사 라인에 연결된 제어 단자,상기 제2 데이터 라인들 중 대응하는 제2 데이터 라인에 연결된 입력 단자, 및 출력 단자를 포함하는 제2 스위칭 소자, 상기 제2 스위칭 소자의 출력 단자에 연결된 제어 단자, 상기 전원 라인에 연결된 입력 단자, 및 출력 단자를 포함하는 제2 구동 소자, 및 제2 화소 영역에 배치되어 상기 제2 구동 소자에 의해 구동되는 제2 발광 소자를 포함한다.
상기 제1 및 제2 데이터 라인들과 상기 전원 라인은 상기 제2 화소 영역을 경유하여 상기 제2 방향으로 연장된다.
상기 제1 및 제2 구동 소자들 및 상기 제1 및 제2 스위칭 소자들은 상기 제2 화소 영역과 오버랩되도록 배치된다.
상기 제1 발광 소자는, 상기 제1 구동 소자의 상기 출력 단자에 연결된 제1 화소 전극, 상기 제1 화소 전극 상에 배치된 제1 유기 발광층, 및 상기 제1 유기 발광층 상에 배치된 공통 전극 및 더미 전극을 포함하고, 상기 제2 발광 소자는, 상기 제2 구동 소자의 상기 출력 단자에 연결된 제2 화소 전극, 상기 제2 화소 전극 상에 배치된 제2 유기 발광층, 및 상기 제2 유기 발광층 상에 배치된 공통 전극을 포함한다.
상기 제1 화소 전극은 투명 도전성 물질을 포함하는 투명 전극이다.
상기 제2 화소 전극은 메탈을 포함하는 반사형 전극이다.
상기 제1 및 제2 발광소자들의 상기 공통 전극 및 상기 더미 전극은 메탈을 포함한다.
상기 제1 및 제2 데이터 라인들과 상기 전원 라인은 상기 제2 유기 발광층을 경유하여 연장되고, 상기 제1 및 제2 구동 소자들 및 상기 제1 및 제2 스위칭 소자들은 상기 제2 유기 발광층과 오버랩되도록 배치된다.
상기 제1 및 제2 구동 소자들이 배치된 기판, 상기 제1 화소 영역에 대응하는 제1 오픈부를 포함하고, 상기 제1 화소 영역을 제외한 영역에서 상기 제1 및 제2 구동 소자들을 덮도록 상기 기판 상에 배치된 절연막, 및 상기 제1 오픈부 및 상기 제2 화소 영역에 대응하는 제2 오픈부을 포함하고, 상기 절연막 상에 배치되는 화소 정의막을 더 포함하고, 상기 제1 화소 전극은 상기 기판 상에 배치되고, 상기 제2 화소 전극은 상기 절연막 상에 배치되며, 상기 제1 오픈부는 제1 화소 전극의 소정의 영역을 노출시키고, 상기 제2 오픈부는 상기 제2 화소 전극의 소정의 영역을 노출시킨다.
상기 제1 구동 소자의 상기 출력 단자는 연장되어 상기 제1 화소 영역과 오버랩되지 않는 상기 제1 화소 전극의 소정의 영역의 하면에 접촉되고, 상기 제2 구동 소자의 상기 출력 단자는 상기 절연막을 관통하여 형성된 컨택홀을 통해 상기 제2 화소 전극에 연결된다.
본 발명의 표시 장치는 표시 장치의 배면 및 전면에 각각 개별적인 영상을 표시할 수 있다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다.
도 2는 도 1에 도시된 임의의 제1 화소와 제2 화소의 등가 회로도 이다.
도 3은 도 2에 도시된 제1 화소 및 제2 화소의 레이 아웃이다.
도 4는 도 3에 도시된 I-I'선의 단면도이다.
도 5는 도 3에 도시된 Ⅱ-Ⅱ'선의 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)" 또는 "상(on)"으로 지칭되는 것은 다른 소자 또는 층의 바로 위뿐만 아니라 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제 1, 제 2 등이 다양한 소자, 구성요소 및/또는 섹션들을 서술하기 위해서 사용되나, 이들 소자, 구성요소 및/또는 섹션들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 소자, 구성요소 또는 섹션들을 다른 소자, 구성요소 또는 섹션들과 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제 1 소자, 제 1 구성요소 또는 제 1 섹션은 본 발명의 기술적 사상 내에서 제 2 소자, 제 2 구성요소 또는 제 2 섹션일 수도 있음은 물론이다.
본 명세서에서 기술하는 실시 예들은 본 발명의 이상적인 개략도인 평면도 및 단면도를 참고하여 설명될 것이다. 따라서, 제조 기술 및/또는 허용 오차 등에 의해 예시도의 형태가 변형될 수 있다. 따라서, 본 발명의 실시 예들은 도시된 특정 형태로 제한되는 것이 아니라 제조 공정에 따라 생성되는 형태의 변화도 포함하는 것이다. 따라서, 도면에서 예시된 영역들은 개략적인 속성을 가지며, 도면에서 예시된 영역들의 모양은 소자의 영역의 특정 형태를 예시하기 위한 것이고, 발명의 범주를 제한하기 위한 것은 아니다.
이하, 첨부된 도면들을 참조하여 본 발명의 바람직한 실시 예를 보다 상세하게 설명한다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 표시 장치(100)는 표시 패널(110), 타이밍 컨트롤러(120), 제1 및 제2 주사 구동부들(131,132), 및 제1 및 제2 데이터 구동부들(141,142)을 포함한다.
표시 패널(110)은 복수의 화소들(PX1,PX2), 복수의 주사 라인들(S1_1~S1_m,S2_1~S2_m), 및 복수의 데이터 라인들(D1_1~D1_n,D2_1~D2_n)을 포함한다. m 및 n은 자연수이다.
화소들(PX1,PX2)은 매트릭스 형태로 배열된다. 화소들(PX1,PX2)은 서로 교차하는 주사 라인들(S1_1~S1_m,S2_1~S2_m) 및 데이터 라인들(D1_1~D1_n,D2_1~D2_n)에 연결된다.
화소들(PX1,PX2)은 복수의 제1 화소들(PX1) 및 복수의 제2 화소들(PX2)을 포함한다. 제1 화소들(PX1)은 표시 패널(110)의 후면으로 표시되는 제1 영상을 표시한다. 제2 화소들(PX2)은 표시 패널(110)의 전면으로 표시되는 제2 영상을 표시한다.
제1 화소들(PX1) 및 제2 화소들(PX2)은 제1 방향(DR1)으로 교대로 배치될 수 있다. 제1 화소들(PX1)은 제2 방향(DR2)으로 배열될 수 있다. 제2 화소들(PX2)은 제2 방향(DR2)으로 배열될 수 있다.
그러나, 이에 한정되지 않고, 제1 화소들(PX1) 및 제2 화소들(PX2)은 제2 방향(DR2)으로 교대로 배치될 수 있다. 이러한 경우, 제1 화소들(PX1)은 제1 방향(DR1)으로 배열될 수 있다. 또한, 제2 화소들(PX2)은 제1 방향(DR1)으로 배열될 수 있다.
주사 라인들(S1_1~S1_m,S2_1~S2_m)은 제1 방향(DR1)으로 연장되어 제1 및 제2 화소들(PX1,PX2)에 연결된다. 제1 방향(DR1)은 행 방향일 수 있다.
주사 라인들(S1_1~S1_m,S2_1~S2_m)은 복수의 제1 주사 라인들(S1_1~S1_m) 및 복수의 제2 주사 라인들(S2_1~S2_m)을 포함한다. 제1 주사 라인들(S1_1~S1_m)은 제1 방향(DR1)으로 연장되어 제1 화소들(PX1)에 연결된다. 제2 주사 라인들(S2_1~S2_m)은 제1 방향(DR1)으로 연장되어 제2 화소들(PX2)에 연결된다.
각각의 제1 주사 라인(S1_1~S1_m)은 복수의 행들로 배열된 제1 화소들(PX1) 중 대응하는 h번째 행에 배차된 제1 화소들(PX1)의 상부에 배치되어 h번째 행에 배치된 제1 화소들(PX1)에 연결된다. h는 자연수이다.
각각의 제2 주사 라인(S2_1~S2_m)은 복수의 행들로 배열된 제2 화소들(PX2) 중 대응하는 h번째 행에 배치된 제2 화소들(PX2)의 하부에 배치되어 h 번째 행에 배치된 제2 화소들(PX2)에 연결된다.
도시하지 않았으나, 제1 화소들(PX1) 및 제2 화소들(PX2)이 제2 방향(DR2)으로 교대로 배치될 경우, 각각의 제1 주사 라인(S1_1~S1_m) 및 각각의 제2 주사 라인(S2_1~S2_m)은 h번째 행에 배치된 제1 화소들(PX1) 및 h+1번째 행에 배치된 제2 화소들(PX2)의 사이에 배치될 수 있다. 또한, 각각의 제1 주사 라인(S1_1~S1_m)은 h번째 행에 배치된 제1 화소들(PX1)에 연결되고, 각각의 제2 주사 라인(S2_1~S2_m)은 h+1번째 행에 배치된 제2 화소들(PX2)에 연결될 수 있다.
데이터 라인들(D1_1~D1_n,D2_1~D2_n)은 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 연장되어 제1 및 제2 화소들(PX1,PX2)에 연결된다. 제2 방향(DR2)은 열 방향일 수 있다.
데이터 라인들(D1_1~D1_n,D2_1~D2_n)은 복수의 제1 데이터 라인들(D1_1~D1_n) 및 복수의 제2 데이터 라인들(D2_1~D2_n)을 포함한다. 제1 데이터 라인들(D1_1~D1_n)은 제2 방향(DR2)으로 연장되어 제1 화소들(PX1)에 연결된다. 제2 데이터 라인들은(D2_1~D2_n) 제2 방향(DR2)으로 연장되어 제2 화소들(PX2)에 연결된다.
각각의 제1 데이터 라인(D1_1~D1_n)은 복수의 열들로 배열된 제1 화소들(PX1) 중 대응하는 k번째 열에 배치된 제1 화소들(PX1)에 연결된다. 각각의 제2 데이터 라인(D2_1~D2_n)은 복수의 열들로 배열된 제2 화소들(PX2) 중 대응하는 k+1번째 열에 배치된 제2 화소들(PX2)에 연결된다. 즉, 한 쌍의 제1 및 제2 데이터 라인들은 k번째 열에 배치된 제1 화소들(PX1) 및 k+1번째 열에 배치된 제2 화소들(PX2) 사이에 배치되어 제1 화소들(PX1) 및 제2 화소들(PX2)에 연결된다. k는 자연수이다.
도시하지 않았으나, 제1 화소들(PX1) 및 제2 화소들(PX2)이 제2 방향(DR2)으로 교대로 배치될 경우, 한 쌍의 제1 및 제2 데이터 라인들은 k번째 열에 배치된 제1 및 제2 화소들(PX1,PX2) 및 k+1번째 열에 배치된 제1 및 제2 화소들(PX1,PX2) 사이에 배치되어 k번째 열에 배치된 제1 및 제2 화소들(PX1,PX2)에 연결될 수 있다.
타이밍 컨트롤러(120)는 외부(예를 들어, 시스템 보드)로부터 영상 신호들(RGB) 및 제어 신호(CS)를 수신한다. 영상 신호들(RGB)은 배면 영상을 표시하기 위한 제1 영상 신호들 및 전면 영상을 표시하기 위한 제2 영상 신호들을 포함할 수 있다. 제1 영상 신호들 및 제2 영상 신호들은 동일한 영상 신호 또는 서로 다른 영상 신호일 수 있다.
타이밍 컨트롤러(120)는 데이터 구동부(141,142)와의 인터페이스 사양에 맞도록 영상 신호들(RGB)의 데이터 포맷을 변환한다. 타이밍 컨트롤러(120)는 데이터 포맷이 변환된 영상 신호들(DATA1,DATA2)을 데이터 구동부(141,142)로 제공한다.
데이터 포맷이 변환된 영상 신호들(DATA1,DATA2)은 제1 영상 신호들의 데이터 포맷을 변환시킨 제1 영상 데이터들(DATA1) 및 제2 영상 신호들의 데이터 포맷을 변환시킨 제2 영상 데이터들(DATA2)을 포함한다. 제1 영상 데이터들(DATA1)은 제1 데이터 구동부(141)에 제공된다. 제2 영상 데이터들(DATA2)은 제2 데이터 구동부(142)에 제공된다.
타이밍 컨트롤러(120)는 외부로부터 제공된 제어 신호(CS)에 응답하여 제1 및 제2 주사 제어 신호들(SCS1,SCS2) 및 제1 및 제2 데이터 제어 신호들(DCS1,DCS2)을 생성한다.
제1 주사 제어 신호(SCS1)는 제1 주사 구동부(131)의 동작 타이밍을 제어하기 위한 제어 신호이다. 제2 주사 제어 신호(SCS2)는 제2 주사 구동부(132)의 동작 타이밍을 제어하기 위한 제어 신호이다. 타이밍 컨트롤러(120)는 제1 주사 제어 신호(SCS1)를 제1 주사 구동부(131)에 제공하고, 제2 주사 제어 신호(SCS2)를 제2 주사 구동부(132)에 제공한다.
제1 데이터 제어 신호(DCS1)는 제1 데이터 구동부(141)의 동작 타이밍을 제어하기 위한 제어 신호이다. 제2 데이터 제어 신호(DCS2)는 제2 데이터 구동부(142)의 동작 타이밍을 제어하기 위한 제어 신호이다. 타이밍 컨트롤러(120)는 제1 데이터 제어 신호(DCS1)를 제1 데이터 구동부(141)에 제공하고, 제2 데이터 제어 신호(DCS2)를 제2 데이터 구동부(142)에 제공한다.
제1 주사 구동부(131)는 제1 주사 라인들(SL1_1~SL1_m)에 연결된다. 제1 주사 구동부(131)는 제1 주사 제어 신호(SCS1)에 응답하여 복수의 제1 주사 신호들을 생성한다. 제1 주사 신호들은 순차적으로 출력될 수 있다. 제1 주사 신호들은 제1 주사 라인들(SL1_1~SL1_m)을 통해 제1 화소들(PX1)에 제공된다.
제2 주사 구동부(132)는 제2 주사 라인들(SL2_1~SL2_m)에 연결된다. 제2 주사 구동부(132)는 제2 주사 제어 신호(SCS2)에 응답하여 복수의 제2 주사 신호들을 생성한다. 제2 주사 신호들은 순차적으로 출력될 수 있다. 제2 주사 신호들은 제2 주사 라인들(SL2_1~SL2_m)을 통해 제2 화소들(PX2)에 제공된다.
제1 데이터 구동부(141)는 제1 데이터 라인들(DL1_1~DL1_n)에 연결된다. 제1 데이터 구동부(141)는 제1 데이터 제어 신호(DCS1)에 응답하여 제1 영상 데이터들(DATA1)에 대응되는 제1 데이터 전압들을 생성한다. 제1 데이터 전압들은 제1 데이터 라인들(DL1_1~DL1_n)을 통해 제1 화소들(PX1)에 제공된다.
제2 데이터 구동부(142)는 제2 데이터 라인들(DL2_1~DL2_n)에 연결된다. 제2 데이터 구동부(142)는 제2 데이터 제어 신호(DCS2)에 응답하여 제2 영상 데이터들(DATA2)에 대응되는 제2 데이터 전압들을 생성한다. 제2 데이터 전압들은 제2 데이터 라인들(DL2_1~DL2_n)을 통해 제2 화소들(PX2)에 제공된다.
제1 및 제2 화소들(PX1,PX2)에는 제1 및 제2 화소들(PX1,PX2)의 발광 소자들에 제공되기 위한 제1 전압(ELVDD) 및 제1 전압(ELVDD)보다 낮은 레벨을 갖는 제2 전압(ELVSS)이 제공된다.
제1 화소들(PX1)은 제1 주사 라인들(SL1_1~SL1_m)을 통해 제공받은 제1 주사 신호들에 응답하여 제1 데이터 라인들(DL1_1~DL1_n)을 통해 제1 데이터 전압들을 제공받는다. 제1 화소들(PX1)은 제1 데이터 전압들에 대응하는 제1 영상을 표시한다.
제2 화소들(PX2)은 제2 주사 라인들(SL2_1~SL2_m)을 통해 제공받은 제2 주사 신호들에 응답하여 제2 데이터 라인들(DL2_1~DL2_n)을 통해 제2 데이터 전압들을 제공받는다. 제2 화소들(PX2)은 제2 데이터 전압들에 대응하는 제2 영상을 표시한다.
따라서, 제1 화소들(PX1) 및 제2 화소들(PX2)이 독립적으로 구동되어, 표시 패널(110)의 후면 및 전면에 각각 개별적으로 영상이 표시될 수 있다.
도 2는 도 1에 도시된 임의의 제1 화소와 제2 화소의 등가 회로도 이다.
도 1 에 도시된 제1 화소들(PX1)은 서로 동일한 구성을 갖고, 제2 화소들(PX2)도 서로 동일한 구성을 갖는다. 따라서, 설명의 편의를 위해 도 2에는 서로 인접하게 배치된 하나의 제1 화소(PX1) 및 하나의 제2 화소(PX2)의 등가 회로도가 도시되었다.
도 2를 참조하면, 제1 화소(PX1)는 제1 발광 소자(OLED1), 제1 구동 소자(DT1), 제1 용량 소자(C1), 및 제1 스위칭 소자(ST1)를 포함한다. 제2 화소(PX2)는 제2 발광 소자(OLED2), 제2 구동 소자(DT2), 제2 용량 소자(C2), 및 제2 스위칭 소자(ST2)를 포함한다.
제1 및 제2 발광 소자들(OLED1,OLED2)은 유기 발광층을 포함하는 유기 발광 소자일 수 있다. 제1 및 제2 구동 소자(DT1) 및 제1 및 제2 스위칭 소자들(ST1,ST2)은 P 타입 트랜지스터이다. 그러나 이에 한정되지 않고 제1 및 제2 구동 소자(DT1) 및 제1 및 제2 스위칭 소자들(ST1,ST2)은 N 타입 트랜지스터일 수 있다. 제1 및 제2 용량 소자들(C1,C2)은 커패시터일 수 있다.
제1 구동 소자(DT1)는 제1 용량 소자(C1)의 제1 전극 및 전원 라인(PL)에 연결된 입력 단자, 제1 발광 소자(OLED1)의 입력 단자(또는 애노드 전극)에 연결된 출력 단자, 및 제1 스위칭 트랜지스터(ST1)의 출력 단자에 연결된 제어 단자를 포함한다.
제1 용량 소자(C1)의 제2 전극은 제1 구동 소자(ST1)의 제어 단자에 연결된다. 제1 발광 소자(OLED1)의 출력 단자(또는 캐소드 전극)는 제2 전압(ELVSS)을 수신한다. 전원 라인(PL)은 제1 전압(ELVDD)을 수신한다.
제1 스위칭 소자(ST1)는 제1 데이터 라인들(DL1_1~DL1_n) 중 대응하는 제1 데이터 라인(DL1_j)에 연결된 입력 단자, 제1 구동 소자(ST1)의 제어 단자에 연결된 출력 단자, 및 제1 주사 라인들(SL1_1~SL1_m) 중 대응하는 제1 주사 라인(SL1_i)에 연결된 제어 단자를 포함한다. i 및 j는 자연수이다.
제2 구동 소자(DT2)는 제2 용량 소자(C2)의 제1 전극 및 전원 라인(PL)에 연결된 입력 단자, 제2 발광 소자(OLED2)의 입력 단자(또는 애노드 전극)에 연결된 출력 단자, 및 제2 스위칭 트랜지스터(ST2)의 출력 단자에 연결된 제어 단자를 포함한다.
제2 용량 소자(C2)의 제2 전극은 제2 구동 소자(ST2)의 제어 단자에 연결된다. 제2 발광 소자(OLED2)의 출력 단자(또는 캐소드 전극)는 제2 전압(ELVSS)을 수신한다.
제2 스위칭 소자(ST2)는 제2 데이터 라인들(DL2_1~DL2_n) 중 대응하는 제2 데이터 라인(DL2_j)에 연결된 입력 단자, 제2 구동 소자(ST2)의 제어 단자에 연결된 출력 단자, 및 제2 주사 라인들(SL2_1~SL2_m) 중 대응하는 제2 주사 라인(SL2_i)에 연결된 제어 단자를 포함한다.
제1 주사 라인(SL1_i)을 통해 주사 신호가 제1 스위칭 소자(ST1)의 제어 단자에 인가된다. 제1 스위칭 소자(ST1)는 주사 신호에 응답하여 턴 온된다.
턴 온된 제1 스위칭 소자(ST1)는 제1 데이터 라인(DL1_j)를 통해 제공받는 제1 데이터 전압을 제1 노드(N1)에 제공한다. 제1 용량 소자(C1)는 제1 노드(N1)에 제공된 데이터 전압을 충전하고, 제1 스위칭 소자(ST1)가 턴 오프된 뒤에도 이를 유지한다.
제1 구동 소자(DT1)는 제1 용량 소자(C1)에 충전된 데이터 전압을 제공받아 턴 온된다. 제1 구동 소자(DT1)는 제1 용량 소자(C1)에 충전된 데이터 전압이 모두 방전될 때까지 턴 온될 수 있다.
턴 온된 제1 구동 소자(DT1)는 전원 라인(PL)을 통해 제1 전압(ELVDD)을 제공받는다. 따라서, 제1 구동 소자(DT1)를 통해 제1 발광 소자(OLED1)에 전류가 제공되어 제1 발광 소자(OLED1)가 발광한다. 제1 발광 소자(OLED1)가 발광되어 제1 데이터 전압에 대응하는 제1 영상이 표시될 수 있다.
제2 화소(PX2)가 제2 데이터 라인(DL2_j)을 통해 제2 데이터 전압을 제공받아 동작하는 것을 제외하면, 제2 화소(PX2)의 동작은 실질적으로 제1 화소(PX1)와 동일하다. 따라서, 제2 화소(PX2)의 동작에 대한 설명은 생략한다.
제2 화소(PX2)의 동작시 제2 발광 소자(OLED2)가 발광되어 제2 데이터 전압에 대응하는 제2 영상이 표시될 수 있다.
전원 라인(PL)은 제1 전압(ELVDD)을 공통으로 수신하다. 도 2에서 전원 라인(PL)은 제1 화소(PX1) 및 제2 화소(PX2) 사이에 두 개의 라인으로 도시되다. 그러나, 이에 한정되지 않고, 전원 라인은 제1 전압(ELVDD)을 공통으로 수신하므로, 하나의 전원 라인(PL)이 공통으로 사용할 수도 있다.
도 3은 도 2에 도시된 제1 화소 및 제2 화소의 레이 아웃이다.
도 3을 참조하면, 제1 주사 라인(SL1_i)은 제1 방향(DR1)으로 연장되고, 제1 및 제2 화소들(PX1,PX2)이 배치된 행의 상부에 배치된다. 제1 주사 라인(SL1_i)은 제1 스위칭 트랜지스터(ST1) 연결된다.
제2 주사 라인(SL2_i)은 제1 방향(DR1)으로 연장되고, 제1 및 제2 화소들(PX1,PX2)이 배치된 행의 하부에 배치된다. 제2 주사 라인(SL2_i)은 제2 스위칭 트랜지스터(ST2) 연결된다.
제1 및 제2 데이터 라인들(DL1_j, DL2_j) 및 전원 라인(PL)은 제2 화소(PX2)을 경유하여 제2 방향(DR2)으로 연장된다. 구체적으로, 제1 화소(PX1)는 제1 영상을 표시하는 제1 화소 영역(PA1)을 포함한다. 제2 화소(PX2)는 제2 영상을 표시하는 제2 화소 영역(PA2)을 포함한다.
서로 인접한 제1 및 제2 화소들(PX1,PX2)의 제1 및 제2 화소 영역들(PA1,PA2)은 제1 방향(DR1)으로 배열된다. 제1 및 제2 데이터 라인들(DL1_j, DL2_j) 및 전원 라인(PL)은 제2 화소 영역(PA2)을 경유하여 제2 방향(DR2)으로 연장된다.
제1 화소(PX1)의 제1 구동 소자(DT1) 및 제1 스위칭 소자(ST1)는 제2 화소 영역(PA2)과 오버랩되도록 배치된다. 또한, 제2 화소(PX2)의 제2 구동 소자(DT2) 및 제2 스위칭 소자(ST2)는 제2 화소 영역(PA2)과 오버랩되도록 배치된다.
제1 화소 영역(PA1)은 제1 발광 소자(OLED1)의 제1 화소 전극(PE1)의 소정의 영역과 오버랩되도록 배치된다. 제2 화소 영역(PA2)은 제2 발광 소자(OLED2)의 제2 화소 전극(PE2)의 소정의 영역과 오버랩되도록 배치된다.
제1 구동 소자(DT1)는 제1 용량 소자(C1)의 제1 전극(E1_1)으로부터 분기된 제1 게이트 전극(GE1)(또는 제어 단자), 전원 라인(PL)으로부터 분기된 제1 소스 전극(SE1)(또는 입력 단자), 제1 소스 전극(SE1)과 이격되어 배치되는 제1 드레인 전극(DE1)(또는 출력 단자), 및 제1 소스 전극(SE1)과 제1 드레인 전극(DE1)에 연결된 제1 반도체 층(SM1)을 포함한다.
제1 소스 전극(SE1)과 제1 드레인 전극(DE1)은 제1 게이트 전극(GE1)을 사이에 두고 배치된다. 제1 반도체 층(SM1)의 중심부의 소정의 영역은 제1 게이트 전극(GE1)과 오버랩도록 배치된다. 제1 반도체 층(SM1)의 양측의 소정의 영역은 제1 컨택홀(CH1) 및 제2 컨택홀(CH2)을 통해 제1 소스 전극(SE1) 및 제1 드레인 전극(DE1)에 각각 연결된다.
제1 드레인 전극(DE1)은 연장되어 제1 화소 영역(PA1)과 오버랩되지 않는 제1 화소 전극(PE1)의 소정의 영역에 접촉된다. 제1 용량 소자(C1)의 제2 전극(E1_2)은 전원 라인(PL)으로부터 분기되어 형성된다.
제1 스위칭 소자(DT1)는 제1 주사 라인(SL1_i)으로부터 분기된 제1 스위칭 게이트 전극(SGE1), 제1 데이터 라인(DL1_j)으로부터 분기된 제1 스위칭 소스 전극(SSE1), 제1 용량 소자(C1)의 제1 전극(E1_1)에 연결된 제1 스위칭 드레인 전극(SDE1), 및 제1 스위칭 소스 전극(SSE1)과 제1 스위칭 드레인 전극(SDE1)에 연결된 제1 스위칭 반도체 층(SSM1)을 포함한다.
제1 스위칭 소스 전극(SSE1)과 제1 스위칭 드레인 전극(SDE1)은 제1 스위칭 게이트 전극(SGE1)을 사이에 두고 배치된다. 제1 스위칭 반도체 층(SSM1)의 중심부의 소정의 영역은 제1 스위칭 게이트 전극(SGE1)과 오버랩도록 배치된다.
제1 스위칭 반도체 층(SSM1)의 양측의 소정의 영역은 제3 컨택홀(CH3) 및 제4 컨택홀(CH4)을 통해 제1 스위칭 소스 전극(SSE1) 및 제1 스위칭 드레인 전극(SDE1)에 각각 연결된다. 제1 스위칭 드레인 전극(SDE1)은 연장되어 제5 컨택홀(CH5)을 통해 제1 용량 소자(C1)의 제2 전극(E1_2)에 연결된다.
제2 구동 소자(DT2)는 제2 용량 소자(C2)의 제1 전극(E2_1)으로부터 분기된 제2 게이트 전극(GE2)(또는 제어 단자), 전원 라인(PL)으로부터 분기된 제2 소스 전극(SE2)(또는 입력 단자), 제2 소스 전극(SE2)과 이격되어 배치되는 제2 드레인 전극(DE2)(또는 출력 단자), 및 제2 소스 전극(SE2)과 제2 드레인 전극(DE2)에 연결된 제2 반도체 층(SM2)을 포함한다.
제2 소스 전극(SE2)과 제2 드레인 전극(DE2)은 제2 게이트 전극(GE2)을 사이에 두고 배치된다. 제2 반도체 층(SM2)의 중심부의 소정의 영역은 제2 게이트 전극(GE2)과 오버랩도록 배치된다. 제2 반도체 층(SM2)의 양측의 소정의 영역은 제6 컨택홀(CH6) 및 제7 컨택홀(CH7)을 통해 제2 소스 전극(SE2) 및 제2 드레인 전극(DE2)에 각각 연결된다.
제2 드레인 전극(DE2)은 연장되어 제8 컨택홀(CH8)을 통해 제2 발광 소자(OLED2)의 제2 화소 전극(PE2)에 연결된다. 제2 용량 소자(C2)의 제2 전극(E2_2)은 전원 라인(PL)으로부터 분기되어 형성된다.
제2 스위칭 소자(DT2)는 제2 주사 라인(SL2_i)으로부터 분기된 제2 스위칭 게이트 전극(SGE2), 제2 데이터 라인(DL2_j)으로부터 분기된 제2 스위칭 소스 전극(SSE2), 제2 용량 소자(C2)의 제1 전극(E2_1)에 연결된 제2 스위칭 드레인 전극(SDE2), 및 제2 스위칭 소스 전극(SSE2)과 제2 스위칭 드레인 전극(SDE2)에 연결된 제2 스위칭 반도체 층(SSM2)을 포함한다.
제2 스위칭 소스 전극(SSE2)과 제2 스위칭 드레인 전극(SDE2)은 제2 스위칭 게이트 전극(SGE2)을 사이에 두고 배치된다. 제2 스위칭 반도체 층(SSM2)의 중심부의 소정의 영역은 제2 스위칭 게이트 전극(SGE2)과 오버랩도록 배치된다.
제2 스위칭 반도체 층(SSM2)의 양측의 소정의 영역은 제9 컨택홀(CH9) 및 제10 컨택홀(CH10)을 통해 제2 스위칭 소스 전극(SSE2) 및 제2 스위칭 드레인 전극(SDE2)에 각각 연결된다. 제2 스위칭 드레인 전극(SDE2)은 연장되어 제11 컨택홀(CH11)을 통해 제2 용량 소자(C2)의 제2 전극(E2_2)에 연결된다.
도시 하지 않았으나, 제1 용량 소자(C1)의 제1 전극(E1_1)과 제2 전극(E1_2) 사이 및 제2 용량 소자(C2)의 제1 전극(E2_1)과 제2 전극(E2_2) 사이에 절연막이 배치된다.
제1 및 제2 반도체 층들(SM1,SM2)과 제1 및 제2 스위칭 반도체 층들(SSM1,SSM2)은 아모포스 실리콘 또는 폴리 실리콘과 같은 무기 재료의 반도체, 유기 반도체, 또는 산화물 반도체(oxide semiconductor)를 포함할 수 있다.
도 4는 도 3에 도시된 I-I'선의 단면도이다. 도 5는 도 3에 도시된 Ⅱ-Ⅱ'선의 단면도이다.
도 4 및 도 5를 참조하면, 기판(SUB) 상에 제1 및 제2 구동 소자들(DT1,DT2) 및 제1 및 제2 발광 소자들(OLED1,OLED2)이 배치된다. 기판(SUB)은 유리, 석영, 및 세라믹 등으로 만들어진 투명한 절연성 기판으로 형성되거나, 플라스틱 등으로 만들어진 투명한 플렉서블 기판으로 형성될 수 있다.
기판(SUB) 상에 제1 구동 소자(DT1)의 제1 반도체 층(SM1) 및 제2 구동 소자(DT2)의 제2 반도체 층(SM2)이 배치된다. 도 4 및 도 5에 도시되지 않았으나, 제1 반도체 층(SM1) 및 제2 반도체 층(SM2)은 각각 소스 영역, 드레인 영역, 및 소스 영역과 드레인 영역 사이의 채널 영역을 포함할 수 있다.
제1 및 제2 반도체 층들(SM1,SM2)을 덮도록 기판(SUB) 상에 제1 절연막(INS1)이 배치된다. 제1 절연막(INS1)은 무기 물질을 포함하는 무기 절연막일 수 있다.
제1 절연막(INS1) 상에 제1 구동 소자(DT1)의 제1 반도체 층(SM1)과 오버랩되는 제1 게이트 전극(GE1)이 배치된다. 또한, 제2 절연막(INS2) 상에 제2 구동 소자(DT2)의 제2 반도체 층(SM2)과 오버랩되는 제2 게이트 전극(GE2)이 배치된다.
제1 게이트 전극(GE1)은 제1 반도체 층(SM1)의 채널 영역과 오버랩되도록 배치되고, 제2 게이트 전극(GE2)은 제2 반도체 층(SM2)의 채널 영역과 오버랩되도록 배치될 수 있다.
제1 및 제2 게이트 전극들(GE1,GE2)을 덮도록 제1 절연막(INS1) 상에 제2 절연막(INS2)이 배치된다. 제2 절연막(INS2)은 층간 절연막으로 정의될 수 있다. 제2 절연막(INS2)은 무기 물질을 포함하는 무기 절연막일 수 있다.
제2 절연막(INS2) 상에 제1 구동 소자(DT1)의 제1 소스 전극(SE1) 및 제1 드레인 전극(DE1)이 서로 이격되어 배치된다. 또한, 제2 절연막(INS2) 상에 제2 구동 소자(DT2)의 제2 소스 전극(SE2) 및 제2 드레인 전극(DE2)이 서로 이격되어 배치된다.
제1 소스 전극(SE1)은 제1 절연막(INS1) 및 제2 절연막(INS2)을 관통하여 형성된 제1 컨택 홀(CH1)을 통해 제1 반도체층(SM1)의 소스 영역에 연결될 수 있다. 제1 드레인 전극(DE1)은 제1 절연막(INS1) 및 제2 절연막(INS2)을 관통하여 형성된 제2 컨택 홀(H2)을 통해 제1 반도체층(SM1)의 드레인 영역에 연결될 수 있다.
제2 절연막(INS2) 상에 제1 발광 소자(OLED1)의 제1 화소 전극(PE1)이 배치된다. 전술한 바와 같이, 제1 화소 영역(PA1)은 제1 화소 전극(PE1)의 소정의 영역과 오버랩되도록 배치된다. 제1 드레인 전극(DE1)은 연장되어 제1 화소 영역(PA1)과 오버랩되지 않는 제1 화소 전극(PE1)의 소정의 영역의 하면에 접촉된다.
제1 화소 전극(PE1)은 투명 전극일 수 있다. 예를 들어, 제1 화소 전극은 ITO(indium tin oxide), IZO(indium zinc oxide), ITZO(indium tin zinc oxide) 등의 투명 도전성 물질을 포함할 수 있다. 제1 화소 전극(PE1)은 제1 발광 소자(DT1)의 애노드 전극일 수 있다.
제2 소스 전극(SE2)은 제1 절연막(INS1) 및 제2 절연막(INS2)을 관통하여 형성된 제6 컨택 홀(CH6)을 통해 제2 반도체층(SM2)의 소스 영역에 연결될 수 있다. 제2 드레인 전극(DE2)은 제1 절연막(INS1) 및 제2 절연막(INS2)을 관통하여 형성된 제7 컨택 홀(CH7)을 통해 제2 반도체층(SM2)의 드레인 영역에 연결될 수 있다.
제2 화소 영역(PA2)에서 제1 및 제2 구동 소자들(DT1,DT2)을 덮도록 제2 절연막(INS2) 상에 제3 절연막(INS3)이 배치된다. 제3 절연막(INS3)은 유기 물질을 포함하는 유기 절연막일 수 있다.
제3 절연막(INS3)은 제1 화소 전극(PE1)의 소정의 영역을 노출 시키는 제1 오픈부(OP1)를 포함한다. 제1 오픈부(OP1)는 제1 화소 영역(PA1)에 대응하는 영역이다. 즉, 제3 절연막(INS3)은 실질적으로 제1 화소 영역(PA1)에 배치되지 않고, 제1 화소 영역(PA1)을 제외한 영역에서 제2 절연막(INS3) 상에 배치될 수 있다.
제3 절연막(INS3) 상에 제2 발광 소자(OLED2)의 제2 화소 전극(PE2)이 배치된다. 제2 화소 전극(PE2)은 제3 절연막(INS3)은 관통하여 형성된 제8 컨택홀(CH8)을 통해 제2 구동 소자(DT2)의 제2 드레인 전극(DE2)에 연결될 수 있다. 제2 화소 전극(PE2)은 메탈을 포함하는 반사형 전극일 수 있다. 제2 화소 전극(PE2)은 제2 발광 소자(DT2)의 애노드 전극일 수 있다.
제3 절연막(INS3) 상에 화소 정의막(PDL)이 배치된다. 화소 정의막(PDL)은 제1 오픈부(OP1) 및 제2 화소 전극(PE2)의 소정의 영역을 노출시키는 제2 오픈부(OP2)를 포함한다. 제2 오픈부(OP2)는 제2 화소 영역(PA2)에 대응하는 영역이다.
제1 오픈부(OP1) 내에서 제1 화소 전극(PE1) 상에 제1 발광 소자(OLED1)의 제1 유기 발광층(OEL1)이 배치된다. 제2 오픈부(OP2) 내에서 제2 화소 전극(PE2) 상에 제2 발광 소자(OLED2)의 제2 유기 발광층(OEL2)이 배치된다.
제1 및 제2 유기 발광층들(OEL1,OEL2)은 각각 적색, 녹색, 및 청색 중 어느 하나의 광을 생성할 수 있는 유기물질을 포함할 수 있다. 그러나 이에 한정되지 않고, 제1 및 제2 유기 발광층들(OEL1,OEL2)은 적색, 녹색, 및 청색을 생성하는 유기 물질들의 조합에 의해 백색광을 생성할 수도 있다.
제1 및 제2 유기 발광층들(OEL1,OEL2)은 각각 저분자 유기물 또는 고분자 유기물로 형성될 수 있다. 도시하지 않았으나, 제1 및 제2 유기 발광층들(OEL1,OEL2)은 각각 정공 주입층(Hole Injection Layer, HIL), 정공 수송층(Hole Transpoting Layer, HTL), 발광층(Emission Layer:EML), 전자 수송층(Electron Transporting Layer, ETL) 및 전자 주입층(Electron Injection Layer, EIL)을 포함하는 다중막으로 형성될 수 있다. 예시적인 실시 예로서 제1 화소 전극(PE1) 및 제2 화소 전극들(PE1) 상에 정공 주입층, 정공 수송층, 발광층, 전자 수송층, 전자 주입층이 차례로 적층될 수 있다.
화소 정의막(PDL) 및 제1 및 제2 유기 발광층들(OEL1,OEL2) 상에 공통 전극(CE)이 배치된다. 공통 전극(CE)은 캐소드 전극일 수 있다.
공통 전극(CE)은 메탈을 포함한다. 공통 전극(CE)의 두께는 100 옹스트롱(Å) 내지 200 옹스트롱(Å)의 두께를 가질 수 있다. 메탈이 200 옹스트롱(Å)보다 작거나 같은 두께를 가질 경우, 광을 투과시킨다. 즉, 공통 전극(CE)은 광을 투과시킬 수 있다.
제1 화소 영역(PA1)에서 공통 전극(CE) 상에 더미 전극(DUM)이 배치된다. 더미 전극(DUM)은 메탈을 포함하고, 공통 전극의 두께보다 두껍게 형성된다. 따라서, 제1 화소 영역(PA1)에서 공통 전극(CE)과 더미 전극(DUM)의 두께의 합은 200 옹스트롱(Å)보다 두껍다. 이러한 경우, 공통 전극(CE)과 더미 전극(DUM)에 의해 광이 반사될 수 있다.
제1 화소 영역(PA1)에서 제1 화소 전극(PE1), 제1 유기 발광층(OEL1), 공통 전극(CE), 및 더미 전극(DUM)에 의해 제1 발광 소자(OLED1)가 형성된다. 제2 화소 영역(PA2)에서 제2 화소 전극(PE2), 제2 유기 발광층(OEL2), 및 공통 전극(CE)에 의해 제2 발광 소자(OLED2)가 형성된다.
제1 및 제2 화소 전극들(PE1,PE2)은 정공 주입 전극인 양극이며, 공통 전극(CE)은 전자 주입 전극인 음극일 수 있다.
제1 구동 소자(DT1)에 의해 제1 전압(ELVDD)이 제1 화소 전극(PE1)에 인가되고, 제2 전압(ELVSS)이 공통 전극(CE)에 인가된다. 이러한 경우, 제1 유기 발광층(OEL1)에 주입된 정공과 전자가 결합하여 여기자(exciton)가 형성되고, 여기자가 바닥 상태로 전이하면서 제1 발광 소자(OLED1)가 발광된다.
제1 발광 소자(OLED1)에서 생성된 광은 제1 화소 영역(PA1)에서 공통 전극(CE) 및 더미 전극(DUM)에 의해 반사되고, 제1 화소 전극(PE1)을 투과하여 표시 패널(110)의 후면으로 출사된다. 그 결과, 후면 영상인 제1 영상이 표시될 수 있다.
제2 구동 소자(DT2) 의해 제1 전압(ELVDD)이 제2화소 전극(PE2에 인가되고, 제2 전압(ELVSS)이 공통 전극(CE)에 인가되어 제2 발광 소자(OLED2)가 발광된다.
제2 발광 소자(OLED2)에서 생성된 광은 제2 화소 전극(PE2)에서 반사되고, 제2 화소 영역(PA2)에서 공통 전극(CE)을 투과하여 표시 패널(110)의 전면으로 출사된다. 그 결과, 전면 영상인 제2 영상이 표시될 수 있다.
본 발명의 실시 예에서, 제1 및 제2 구동 소자들(DT1,DT2) 및 제1 및 제2 스위칭 소자들(ST1,ST2)이 제2 발광 소자(OLED2)의 하부에 배치되어, 제2 화소 영역(PA2)에 오버랩되도록 배치된다. 또한, 제1 및 제2 데이터 라인들(DL1_j,DL2_j) 및 전원 라인(PL)도 제2 화소 영역(PA2)의 제2 발광 소자(OLED2)의 하부를 경유하여 연장된다.
제1 및 제2 구동 소자들(DT1,DT2), 제1 및 제2 스위칭 소자들(ST1,ST2), 제1 및 제2 데이터 라인들(DL1_j,DL2_j), 및 전원 라인(PL)이 제2 발광 소자(OLED2)의 하부에 배치고, 제2 발광 소자(OLED2)에서 생성된 광은 표시 패널(110)의 전면으로 출사된다.
따라서, 전면 영상인 제2 영상이 표시될 때, 제1 및 제2 구동 소자들(DT1,DT2), 제1 및 제2 스위칭 소자들(ST1,ST2), 제1 및 제2 데이터 라인들(DL1_j,DL2_j), 및 전원 라인(PL)에 의해 광의 투과율이 저하되지 않는다.
또한, 제1 화소들(PX1) 및 제2 화소들(PX2)이 각각 독립적으로 구동되어 후면 영상인 제1 영상 및 전면 영상인 제2 영상이 함께 표시될 수 있다.
결과적으로, 본 발명의 실시 예에 띠른 표시 장치(100)는 표시 장치(100)의 배면 및 후면에 각각 개별적인 영상을 표시할 수 있다.
이상 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한 본 발명에 개시된 실시 예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시 장치 110: 표시 패널
120: 타이밍 컨트롤러 131,132: 제1 및 제2 주사 구동부
141,142: 제1 및 제2 데이터 구동부
PX1,PX2: 제1 및 제2 화소

Claims (20)

  1. 서로 다른 면의 영상을 표시하는 복수의 제1 화소들 및 복수의 제2 화소들;
    제1 방향으로 연장되어 상기 제1 및 제2 화소들에 연결된 주사 라인들; 및
    상기 제1 방향과 교차하는 제2 방향으로 연장되어 상기 제1 및 제2 화소들에 연결된 데이터 라인들을 포함하고,
    상기 데이터 라인들은 상기 제2 화소를 경유하여 연장되도록 배치되고,
    상기 제1 화소들 각각은,
    제1 화소 영역에 배치된 제1 발광 다이오드;
    상기 제1 발광 다이오드를 구동하는 제1 구동 소자; 및
    상기 제1 구동 소자에 제1 데이터 전압을 제공하도록 스위칭되는 제1 스위칭 소자를 포함하고,
    상기 제2 화소들 각각은,
    제2 화소 영역에 배치된 제2 발광 다이오드;
    상기 제2 발광 다이오드를 구동하는 제2 구동 소자; 및
    상기 제2 구동 소자에 제2 데이터 전압을 제공하도록 스위칭되는 제2 스위칭 소자를 포함하고,
    상기 제1 및 제2 구동 소자들 및 상기 제1 및 제2 스위칭소자들은, 평면 상에서 봤을 때, 상기 제2 화소 영역에 중첩하도록 배치되는 표시 장치.
  2. 제 1 항에 있어서,
    상기 제1 화소 영역은 상기 각각의 제1 화소의 전면 영상을 표시하고, 상기 제2 화소 영역은 상기 각각의 제2 화소의 후면 영상을 표시하고, 상기 데이터 라인들은 상기 제2 화소 영역을 경유하여 연장되는 표시 장치.
  3. 제 1 항에 있어서,
    상기 주사 라인들은,
    상기 제1 화소들에 연결된 복수의 제1 주사 라인들; 및
    상기 제2 화소들에 연결된 복수의 제2 주사 라인들을 포함하고,
    상기 데이터 라인들은,
    상기 제1 화소들에 연결된 복수의 제1 데이터 라인들; 및
    상기 제2 화소들에 연결된 복수의 제2 데이터 라인들을 포함하는 표시 장치.
  4. 제 3 항에 있어서,
    상기 제1 화소들 및 상기 제2 화소들은 상기 제1 방향으로 교대로 배치되고, 상기 제1 화소들 및 상기 제2 화소들은 상기 제2 방향으로 배열되는 표시 장치.
  5. 제 4 항에 있어서,
    상기 각각의 제1 주사 라인은 h번째(h는 자연수) 행에 배치된 제1 화소들의 상부에 배치되어 상기 h번째 행에 배치된 제1 화소들에 연결되고,
    상기 각각의 제2 주사 라인은 h번째 행에 배치된 제2 화소들의 하부에 배치되어 상기 h번째 행에 배치된 제2 화소들에 연결되는 표시 장치.
  6. 제 3 항에 있어서,
    상기 제1 스위칭 소자는 상기 제1 주사라인들 중 대응하는 제1 주사 라인에 연결된 제어 단자, 상기 제1 데이터 라인들 중 대응하는 제1 데이터 라인에 연결된 입력 단자, 및 출력 단자를 포함하고,
    상기 제1 구동 소자는 상기 제1 스위칭 소자의 출력 단자에 연결된 제어 단자, 전원 라인에 연결된 입력 단자, 및 출력 단자를 포함하는 표시 장치.
  7. 제 6 항에 있어서,
    상기 제2 스위칭 소자는 상기 제2 주사라인들 중 대응하는 제2 주사 라인에 연결된 제어 단자,상기 제2 데이터 라인들 중 대응하는 제2 데이터 라인에 연결된 입력 단자, 및 출력 단자를 포함하고,
    상기 제2 구동 소자는 상기 제2 스위칭 소자의 출력 단자에 연결된 제어 단자, 상기 전원 라인에 연결된 입력 단자, 및 출력 단자를 포함하는 표시 장치.
  8. 제 7 항에 있어서,
    상기 제1 및 제2 데이터 라인들과 상기 전원 라인은 상기 제2 화소 영역을 경유하여 상기 제2 방향으로 연장되는 표시 장치.
  9. 삭제
  10. 제 7 항에 있어서,
    상기 제1 발광 다이오드는,
    상기 제1 구동 소자의 상기 출력 단자에 연결된 제1 화소 전극;
    상기 제1 화소 전극 상에 배치된 제1 유기 발광층; 및
    상기 제1 유기 발광층 상에 배치된 공통 전극 및 더미 전극을 포함하고,
    상기 제2 발광 다이오드는,
    상기 제2 구동 소자의 상기 출력 단자에 연결된 제2 화소 전극;
    상기 제2 화소 전극 상에 배치된 제2 유기 발광층; 및
    상기 제2 유기 발광층 상에 배치된 공통 전극을 포함하는 표시 장치.
  11. 제 10 항에 있어서,
    상기 제1 화소 전극은 투명 도전성 물질을 포함하는 투명 전극인 표시 장치.
  12. 제 10 항에 있어서,
    상기 제2 화소 전극은 메탈을 포함하는 반사형 전극인 표시 장치.
  13. 제 10 항에 있어서,
    상기 제1 및 제2 발광소자들의 상기 공통 전극 및 상기 더미 전극은 메탈을 포함하는 표시 장치.
  14. 제 10 항에 있어서,
    상기 제1 및 제2 데이터 라인들과 상기 전원 라인은 상기 제2 유기 발광층을 경유하여 연장되고, 상기 제1 및 제2 구동 소자들 및 상기 제1 및 제2 스위칭 소자들은 상기 제2 유기 발광층과 오버랩되도록 배치되는 표시 장치.
  15. 제 10 항에 있어서,
    상기 제1 및 제2 구동 소자들이 배치된 기판;
    상기 제1 화소 영역에 대응하는 제1 오픈부를 포함하고, 상기 제1 화소 영역을 제외한 영역에서 상기 제1 및 제2 구동 소자들을 덮도록 상기 기판 상에 배치된 절연막; 및
    상기 제1 오픈부 및 상기 제2 화소 영역에 대응하는 제2 오픈부을 포함하고, 상기 절연막 상에 배치되는 화소 정의막을 더 포함하고,
    상기 제1 화소 전극은 상기 기판 상에 배치되고, 상기 제2 화소 전극은 상기 절연막 상에 배치되며, 상기 제1 오픈부는 제1 화소 전극의 소정의 영역을 노출시키고, 상기 제2 오픈부는 상기 제2 화소 전극의 소정의 영역을 노출시키는 표시 장치.
  16. 제 15 항에 있어서,
    상기 제1 구동 소자의 상기 출력 단자는 연장되어 상기 제1 화소 영역과 오버랩되지 않는 상기 제1 화소 전극의 소정의 영역의 하면에 접촉되고, 상기 제2 구동 소자의 상기 출력 단자는 상기 절연막을 관통하여 형성된 컨택홀을 통해 상기 제2 화소 전극에 연결되는 표시 장치.
  17. 제 1 항에 있어서,
    상기 주사 라인들을 통해 상기 제1 화소들에 제1 주사 신호들을 제공하는 제1 주사 구동부;
    상기 주사 라인들을 통해 상기 제2 화소들에 제2 주사 신호들을 제공하는 제2 주사 구동부;
    상기 데이터 라인들을 통해 상기 제1 화소들에 제1 데이터 전압들을 제공하는 제1 데이터 구동부; 및
    상기 데이터 라인들을 통해 상기 제2 화소들에 제2 데이터 전압들을 제공하는 제2 데이터 구동부를 더 포함하는 표시 장치.
  18. 제 17 항에 있어서,
    상기 제1 화소들은 상기 제1 주사 신호들에 응답하여, 상기 제1 데이터 전압들을 제공받고, 상기 제1 데이터 전압들을 이용하여 후면 영상을 표시하는 표시 장치.
  19. 제 17 항에 있어서,
    상기 제2 화소들은 상기 제2 주사 신호들에 응답하여, 상기 제2 데이터 전압들을 제공받고, 상기 제2 데이터 전압들을 이용하여 전면 영상을 표시하는 표시 장치.
  20. 제 3 항에 있어서,
    상기 제1 화소들 및 상기 제2 화소들은 상기 제2 방향으로 교대로 배치되고, 상기 제1 화소들 및 상기 제2 화소들은 상기 제1 방향으로 배열되며, 상기 각각의 제1 주사 라인 및 상기 각각의 제2 주사 라인은 h번째(h는 자연수) 행에 배치된 제1 화소들 및 h+1번째 행에 배치된 제2 화소들의 사이에 배치되는 표시 장치.

KR1020150048550A 2015-04-06 2015-04-06 표시 장치 KR102318382B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020150048550A KR102318382B1 (ko) 2015-04-06 2015-04-06 표시 장치
US15/040,294 US10621912B2 (en) 2015-04-06 2016-02-10 Display device to display images on rear and front surfaces independently of each other

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150048550A KR102318382B1 (ko) 2015-04-06 2015-04-06 표시 장치

Publications (2)

Publication Number Publication Date
KR20160119923A KR20160119923A (ko) 2016-10-17
KR102318382B1 true KR102318382B1 (ko) 2021-10-28

Family

ID=57016008

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150048550A KR102318382B1 (ko) 2015-04-06 2015-04-06 표시 장치

Country Status (2)

Country Link
US (1) US10621912B2 (ko)
KR (1) KR102318382B1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102613863B1 (ko) 2016-09-22 2023-12-18 삼성디스플레이 주식회사 표시 장치
KR102611958B1 (ko) 2016-09-23 2023-12-12 삼성디스플레이 주식회사 표시 장치
KR102559096B1 (ko) 2016-11-29 2023-07-26 삼성디스플레이 주식회사 표시 장치
KR20180096875A (ko) * 2017-02-21 2018-08-30 삼성디스플레이 주식회사 표시 장치
TWI641128B (zh) * 2017-07-10 2018-11-11 英屬開曼群島商錼創科技股份有限公司 顯示裝置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050151830A1 (en) 2004-01-14 2005-07-14 Yu Yamazaki Display device and electronic apparatus
US20060066229A1 (en) * 2004-09-30 2006-03-30 Seiko Epson Corporation EL display device, method of manufacturing the same, and electronic apparatus
US20090128028A1 (en) 2006-05-02 2009-05-21 Koninklijke Philips Electronics N.V. Color-stable phosphor converted led
US20130314647A1 (en) * 2012-05-25 2013-11-28 Sang-Hoon Yim Display apparatus capable of controlling light transmittance and method of manufacturing the same
US20140042403A1 (en) * 2012-08-10 2014-02-13 Young-Sahn Lee Organic light emitting diode display

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060063028A1 (en) 2003-04-08 2006-03-23 Leurs Jeroom Frans M Two sided light emitting device
KR100707605B1 (ko) 2005-03-31 2007-04-13 삼성에스디아이 주식회사 발광표시장치
KR100685844B1 (ko) 2005-08-26 2007-02-22 삼성에스디아이 주식회사 양면발광 유기 전계발광 표시장치 및 그의 구동방법
KR100892369B1 (ko) 2007-04-02 2009-04-10 주식회사 나모텍 양면 디스플레이형 유기발광다이오드
JP5338266B2 (ja) * 2007-11-20 2013-11-13 セイコーエプソン株式会社 有機エレクトロルミネッセンス装置および有機エレクトロルミネッセンス装置の製造方法
KR101084198B1 (ko) 2010-02-24 2011-11-17 삼성모바일디스플레이주식회사 유기 발광 표시 장치
KR102000049B1 (ko) 2012-09-18 2019-09-27 엘지디스플레이 주식회사 유기 전계 발광 표시 장치 및 그 구동 방법
CN102930787A (zh) 2012-11-12 2013-02-13 京东方科技集团股份有限公司 Oled显示面板及其驱动电路、驱动方法、显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050151830A1 (en) 2004-01-14 2005-07-14 Yu Yamazaki Display device and electronic apparatus
US20060066229A1 (en) * 2004-09-30 2006-03-30 Seiko Epson Corporation EL display device, method of manufacturing the same, and electronic apparatus
US20090128028A1 (en) 2006-05-02 2009-05-21 Koninklijke Philips Electronics N.V. Color-stable phosphor converted led
US20130314647A1 (en) * 2012-05-25 2013-11-28 Sang-Hoon Yim Display apparatus capable of controlling light transmittance and method of manufacturing the same
US20140042403A1 (en) * 2012-08-10 2014-02-13 Young-Sahn Lee Organic light emitting diode display

Also Published As

Publication number Publication date
US20160293108A1 (en) 2016-10-06
KR20160119923A (ko) 2016-10-17
US10621912B2 (en) 2020-04-14

Similar Documents

Publication Publication Date Title
US10157572B2 (en) Pixel driver circuitry for a display device
KR102436659B1 (ko) 유기 발광 표시 장치
US9129923B1 (en) Organic light emitting display and repairing method of the same
KR102465435B1 (ko) 표시 장치
KR102457718B1 (ko) 유기 발광 표시 장치
WO2016050015A1 (zh) 有机电致发光显示器件、其驱动方法及显示装置
KR102318382B1 (ko) 표시 장치
KR102414078B1 (ko) 표시 장치
US10395590B1 (en) Hybrid microdriver architecture for driving microLED displays
US9953576B2 (en) Organic light-emitting diode display
KR102430429B1 (ko) 표시 장치
WO2018082325A1 (zh) 一种有机发光二极管驱动电路、阵列基板和显示装置
KR20190081477A (ko) 유기 발광 다이오드 표시장치
US9293516B2 (en) Display device
US20160358544A1 (en) Oled pixel driving circuit and oled display panel
KR102301503B1 (ko) 폴더블 표시 장치
KR20060096857A (ko) 표시 장치 및 그 구동 방법
KR101949861B1 (ko) 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법
KR20210086039A (ko) 표시장치와 그 구동 방법
KR20050104587A (ko) 발광 표시 패널 및 발광 표시 장치
KR100649249B1 (ko) 역다중화 장치와, 이를 이용한 발광 표시 장치 및 그 표시패널
CN115394201B (zh) 显示面板和显示装置
KR102423866B1 (ko) 표시장치
KR102011873B1 (ko) 유기 발광 표시 장치의 제조 방법
US9704936B2 (en) Organic light emitting diode display and manufacturing method thereof

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant