JP7187602B2 - 発光装置 - Google Patents

発光装置 Download PDF

Info

Publication number
JP7187602B2
JP7187602B2 JP2021065744A JP2021065744A JP7187602B2 JP 7187602 B2 JP7187602 B2 JP 7187602B2 JP 2021065744 A JP2021065744 A JP 2021065744A JP 2021065744 A JP2021065744 A JP 2021065744A JP 7187602 B2 JP7187602 B2 JP 7187602B2
Authority
JP
Japan
Prior art keywords
film
oxide semiconductor
electrode layer
transistor
semiconductor film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2021065744A
Other languages
English (en)
Other versions
JP2021114615A (ja
Inventor
舜平 山崎
昌彦 早川
達也 本田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Publication of JP2021114615A publication Critical patent/JP2021114615A/ja
Priority to JP2022191117A priority Critical patent/JP7467576B2/ja
Application granted granted Critical
Publication of JP7187602B2 publication Critical patent/JP7187602B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • H01L27/14616Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor characterised by the channel of the transistor, e.g. channel having a doping gradient
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • H01L29/78618Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device characterised by the drain or the source properties, e.g. the doping structure, the composition, the sectional shape or the contact structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78696Thin film transistors, i.e. transistors with a channel being at least partly a thin film characterised by the structure of the channel, e.g. multichannel, transverse or longitudinal shape, length or width, doping structure, or the overlap or alignment between the channel and the gate, the source or the drain, or the contacting structure of the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2203/00Function characteristic
    • G02F2203/01Function characteristic transmissive
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2203/00Function characteristic
    • G02F2203/64Normally black display, i.e. the off state being black

Description

半導体装置及び半導体装置の作製方法に関する。
なお、本明細書中において半導体装置とは、半導体特性を利用することで機能しうる装置
全般を指し、電気光学装置、半導体回路および電子機器は全て半導体装置である。
絶縁表面を有する基板上に形成された半導体薄膜を用いてトランジスタ(薄膜トランジス
タ(TFT)ともいう)を構成する技術が注目されている。該トランジスタは集積回路(
IC)や画像表示装置(表示装置)のような電子デバイスに広く応用されている。トラン
ジスタに適用可能な半導体薄膜としてシリコン系半導体材料が広く知られているが、その
他の材料として酸化物半導体が注目されている。
例えば、インジウム(In)、ガリウム(Ga)、及び亜鉛(Zn)を含む非晶質(アモ
ルファス)酸化物(In-Ga-Zn-O系アモルファス酸化物)からなる半導体層を用
いたトランジスタが開示されている(特許文献1参照)。
特開2011-181801号公報
ところで、酸化物半導体を用いたトランジスタを有する半導体装置において、高信頼性の
達成は、製品化にむけて重要事項である。
しかし、半導体装置は複雑な構造の複数の薄膜で構成されており、多種の材料、方法及び
工程で作製される。よって、作製工程に起因して、得られる半導体装置の形状不良や電気
特性の劣化が生じる恐れがある。
このような問題に鑑み、酸化物半導体を用いたトランジスタを有する信頼性の高い半導体
装置を提供することを課題の一とする。
また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させることを課題の
一とする。
ボトムゲート構造の逆スタガ型トランジスタを有する半導体装置において、金属層(ゲー
ト電極層、又はソース電極層及びドレイン電極層)を形成するエッチング工程の残留物に
より酸化物半導体膜、又はゲート電極層表面及び該近傍が汚染されることを防止する。
ゲート電極層、又はソース電極層及びドレイン電極層などの金属層を形成するエッチング
工程において、金属層表面、又は酸化物半導体膜表面及び該近傍に、エッチング材(エッ
チングガス、又はエッチング溶液)による残留物が生じてしまう。このような残留物は、
ゲート絶縁膜の電圧に対する耐性の低下やリーク電流などトランジスタの電気特性の低下
や変動を招く要因となる。
残留物には、エッチング材(エッチングガス、又はエッチング溶液)、加工される金属層
、エッチング材にさらされる酸化物半導体膜に含まれる元素、及び該元素の化合物が含ま
れる。例えば、ゲート電極層、又はソース電極層及びドレイン電極層などの金属層を形成
するエッチング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物は、ハ
ロゲン系不純物(ハロゲン、又はハロゲン化物)となる。
残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、または炭素
などが挙げられる。また、残留物には、酸化物半導体膜に含まれる金属元素(例えば、イ
ンジウム、ガリウム、又は亜鉛)などが含まれる場合がある。
本明細書で開示する発明の構成の一形態は、ソース電極層及びドレイン電極層を形成後、
酸化物半導体膜表面及び該近傍におけるソース電極層及びドレイン電極層の間に存在する
残留物を除去する工程(残留物除去工程)を行う。
本明細書で開示する発明の構成の他の一形態は、ゲート電極層を形成後、ゲート電極層表
面に存在する残留物を除去する工程(残留物除去工程)を行う。
上記残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理に
よって行うことができる。具体的には、水、又はTMAH(Tetra Methyl
Ammonium Hydroxide)溶液を用いた処理、又は酸素、一酸化二窒素、
もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理を好適に用いることができ
る。また希フッ酸(フッ化水素酸)を用いた処理を行ってもよい。
酸化物半導体膜又はゲート電極層表面及び該近傍が残留物により汚染されるのを防止でき
るため、ボトムゲート構造の逆スタガ型トランジスタを有する半導体装置は、酸化物半導
体膜(又はゲート電極層)表面における残留物(代表的には、ハロゲン(例えば塩素、フ
ッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の面密度を1×1013atom
s/cm以下(好ましくは1×1012atoms/cm以下)とすることができる
。また、酸化物半導体膜(又はゲート電極層)表面における残留物(代表的には、ハロゲ
ン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の濃度を5×
1018atoms/cm以下(好ましくは1×1018atoms/cm以下)と
することができる。
従って、酸化物半導体膜を用いた安定した電気特性を有するトランジスタを含む信頼性の
高い半導体装置を提供することができる。また、信頼性の高い半導体装置を歩留まりよく
作製し、生産性を向上させることができる。
本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層と、ゲート電極層
上にゲート絶縁膜と、ゲート絶縁膜上に酸化物半導体膜と、酸化物半導体膜上にソース電
極層及びドレイン電極層と、酸化物半導体膜のゲート電極層と重畳する領域に接し、かつ
ソース電極層、及びドレイン電極層を覆う絶縁膜とを有し、酸化物半導体膜において絶縁
膜と接する面のハロゲンの面密度は1×1013atoms/cm以下である半導体装
置である。
本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層と、ゲート電極層
上にゲート絶縁膜と、ゲート絶縁膜上に酸化物半導体膜と、酸化物半導体膜上にソース電
極層及びドレイン電極層と、酸化物半導体膜のゲート電極層と重畳する領域に接し、かつ
ソース電極層、及びドレイン電極層を覆う絶縁膜とを有し、ゲート電極層表面のハロゲン
の面密度は1×1013atoms/cm以下である半導体装置である。
本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層と、ゲート電極層
上にゲート絶縁膜と、ゲート絶縁膜上に酸化物半導体膜と、酸化物半導体膜上にソース電
極層及びドレイン電極層と、酸化物半導体膜のゲート電極層と重畳する領域に接し、かつ
ソース電極層、及びドレイン電極層を覆う絶縁膜とを有し、酸化物半導体膜において絶縁
膜と接する面のハロゲンの面密度は1×1013atoms/cm以下であり、ゲート
電極層表面のハロゲンの面密度は1×1013atoms/cm以下である半導体装置
である。
本明細書で開示する発明の構成の一形態は、絶縁表面上にゲート電極層を形成し、ゲート
電極層上にゲート絶縁膜を形成し、ゲート絶縁膜上に酸化物半導体膜を形成し、酸化物半
導体膜上に導電膜を形成し、導電膜を、ハロゲンを含むガスによりエッチングすることで
ソース電極層及びドレイン電極層を形成し、酸化物半導体膜に残留物除去工程を行う半導
体装置の作製方法である。
本明細書で開示する発明の構成の一形態は、絶縁表面上に導電膜を形成し、導電膜を、ハ
ロゲンを含むガスによりエッチングすることでゲート電極層を形成し、ゲート電極層に残
留物除去工程を行い、残留物除去工程を行ったゲート電極層上にゲート絶縁膜を形成し、
ゲート絶縁膜上に酸化物半導体膜を形成し、酸化物半導体膜上にソース電極層及びドレイ
ン電極層を形成する半導体装置の作製方法である。
本明細書で開示する発明の構成の一形態は、絶縁表面上に第1の導電膜を形成し、第1の
導電膜を、ハロゲンを含むガスによりエッチングすることでゲート電極層を形成し、ゲー
ト電極層に残留物除去工程を行い、残留物除去工程を行ったゲート電極層上にゲート絶縁
膜を形成し、ゲート絶縁膜上に酸化物半導体膜を形成し、酸化物半導体膜上に第2の導電
膜を形成し、第2の導電膜を、ハロゲンを含むガスによりエッチングすることでソース電
極層及びドレイン電極層を形成し、酸化物半導体膜に残留物除去工程を行う半導体装置の
作製方法である。
本発明の一形態は、トランジスタ又はトランジスタを含んで構成される回路を有する半導
体装置に関する。例えば、酸化物半導体でチャネル形成領域が形成される、トランジスタ
又はトランジスタを含んで構成される回路を有する半導体装置に関する。例えば、LSI
や、CPUや、電源回路に搭載されるパワーデバイスや、メモリ、サイリスタ、コンバー
タ、イメージセンサなどを含む半導体集積回路、液晶表示パネルに代表される電気光学装
置や発光素子を有する発光表示装置を部品として搭載した電子機器に関する。
酸化物半導体を用いたトランジスタを有する信頼性の高い半導体装置を提供する。
また、信頼性の高い半導体装置を歩留まりよく作製し、生産性を向上させる。
半導体装置、及び半導体装置の作製方法の一形態を説明する断面図。 半導体装置、及び半導体装置の作製方法の一形態を説明する断面図。 半導体装置、及び半導体装置の作製方法の一形態を説明する断面図。 半導体装置の一形態を説明する平面図。 半導体装置の一形態を説明する平面図及び断面図。 半導体装置の一形態を示す断面図。 半導体装置の一形態を示す回路図及び断面図。 電子機器を示す図。 電子機器を示す図。
以下では、本明細書に開示する発明の実施の形態について図面を用いて詳細に説明する。
ただし、本明細書に開示する発明は以下の説明に限定されず、その形態および詳細を様々
に変更し得ることは、当業者であれば容易に理解される。また、本明細書に開示する発明
は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、第1、第
2として付される序数詞は便宜上用いるものであり、工程順又は積層順を示すものではな
い。また、本明細書において発明を特定するための事項として固有の名称を示すものでは
ない。
(実施の形態1)
本実施の形態では、半導体装置及び半導体装置の作製方法の一形態を、図1を用いて説明
する。本実施の形態では、半導体装置の一例として酸化物半導体膜を有するトランジスタ
を含む半導体装置を示す。
トランジスタはチャネル形成領域が1つ形成されるシングルゲート構造でも、2つ形成さ
れるダブルゲート構造もしくは3つ形成されるトリプルゲート構造であってもよい。また
、チャネル形成領域の上下にゲート絶縁膜を介して配置された2つのゲート電極層を有す
る、デュアルゲート型でもよい。
図1(E)に示すトランジスタ440は、ボトムゲート構造の一つであり逆スタガ型トラ
ンジスタともいうトランジスタの一例である。なお、図1は、トランジスタ440のチャ
ネル長方向の断面図である。
図1(E)に示すように、トランジスタ440を含む半導体装置は、絶縁表面を有する基
板400上に、ゲート電極層401、ゲート絶縁膜402、酸化物半導体膜403、ソー
ス電極層405a、ドレイン電極層405bを有する。また、トランジスタ440を覆う
絶縁膜407が設けられている。
酸化物半導体膜403に用いる酸化物半導体としては、少なくともインジウム(In)を
含む。特にInと亜鉛(Zn)を含むことが好ましい。また、該酸化物半導体膜を用いた
トランジスタの電気特性のばらつきを減らすためのスタビライザーとして、それらに加え
てガリウム(Ga)を有することが好ましい。また、スタビライザーとしてスズ(Sn)
を有することが好ましい。また、スタビライザーとしてハフニウム(Hf)を有すること
が好ましい。また、スタビライザーとしてアルミニウム(Al)を有することが好ましい
。また、スタビライザーとしてジルコニウム(Zr)を有することが好ましい。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(
Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム
(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホル
ミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ル
テチウム(Lu)のいずれか一種あるいは複数種を有してもよい。
例えば、酸化物半導体として、酸化インジウム、酸化スズ、酸化亜鉛、In-Zn系酸化
物、In-Mg系酸化物、In-Ga系酸化物、In-Ga-Zn系酸化物(IGZOと
も表記する)、In-Al-Zn系酸化物、In-Sn-Zn系酸化物、In-Hf-Z
n系酸化物、In-La-Zn系酸化物、In-Ce-Zn系酸化物、In-Pr-Zn
系酸化物、In-Nd-Zn系酸化物、In-Sm-Zn系酸化物、In-Eu-Zn系
酸化物、In-Gd-Zn系酸化物、In-Tb-Zn系酸化物、In-Dy-Zn系酸
化物、In-Ho-Zn系酸化物、In-Er-Zn系酸化物、In-Tm-Zn系酸化
物、In-Yb-Zn系酸化物、In-Lu-Zn系酸化物、In-Sn-Ga-Zn系
酸化物、In-Hf-Ga-Zn系酸化物、In-Al-Ga-Zn系酸化物、In-S
n-Al-Zn系酸化物、In-Sn-Hf-Zn系酸化物、In-Hf-Al-Zn系
酸化物を用いることができる。
なお、ここで、例えば、In-Ga-Zn系酸化物とは、InとGaとZnを主成分とし
て有する酸化物という意味であり、InとGaとZnの比率は問わない。また、InとG
aとZn以外の金属元素が入っていてもよい。
また、酸化物半導体として、InMO(ZnO)(m>0、且つ、mは整数でない)
で表記される材料を用いてもよい。なお、Mは、Ga、Fe、Mn及びCoから選ばれた
一の金属元素または複数の金属元素を示す。また、酸化物半導体として、InSnO
(ZnO)(n>0、且つ、nは整数)で表記される材料を用いてもよい。
例えば、In:Ga:Zn=1:1:1(=1/3:1/3:1/3)、In:Ga:Z
n=2:2:1(=2/5:2/5:1/5)、あるいはIn:Ga:Zn=3:1:2
(=1/2:1/6:1/3)の原子数比のIn-Ga-Zn系酸化物やその組成の近傍
の酸化物を用いることができる。あるいは、In:Sn:Zn=1:1:1(=1/3:
1/3:1/3)、In:Sn:Zn=2:1:3(=1/3:1/6:1/2)あるい
はIn:Sn:Zn=2:1:5(=1/4:1/8:5/8)の原子数比のIn-Sn
-Zn系酸化物やその組成の近傍の酸化物を用いるとよい。
しかし、インジウムを含む酸化物半導体は、これらに限られず、必要とする電気特性(移
動度、しきい値、ばらつき等)に応じて適切な組成のものを用いればよい。また、必要と
する電気特性を得るために、キャリア濃度や不純物濃度、欠陥密度、金属元素と酸素の原
子数比、原子間距離、密度等を適切なものとすることが好ましい。
例えば、In-Sn-Zn系酸化物では比較的容易に高い移動度が得られる。しかしなが
ら、In-Ga-Zn系酸化物でも、バルク内欠陥密度を低くすることにより移動度を上
げることができる。
なお、例えば、In、Ga、Znの原子数比がIn:Ga:Zn=a:b:c(a+b+
c=1)である酸化物の組成が、原子数比がIn:Ga:Zn=A:B:C(A+B+C
=1)の酸化物の組成の近傍であるとは、a、b、cが、(a-A)+(b-B)
(c-C)≦rを満たすことをいう。rとしては、例えば、0.05とすればよい。
他の酸化物でも同様である。
酸化物半導体膜403は、単結晶、多結晶(ポリクリスタルともいう。)または非晶質な
どの状態をとる。
好ましくは、酸化物半導体膜403は、CAAC-OS(C Axis Aligned
Crystalline Oxide Semiconductor)膜とする。
CAAC-OS膜は、完全な単結晶ではなく、完全な非晶質でもない。CAAC-OS膜
は、非晶質相に結晶部及び非晶質部を有する結晶-非晶質混相構造の酸化物半導体膜であ
る。なお、当該結晶部は、一辺が100nm未満の立方体内に収まる大きさであることが
多い。透過型電子顕微鏡(TEM:Transmission Electron Mi
croscope)による観察像では、CAAC-OS膜に含まれる非晶質部と結晶部と
の境界は必ずしも明確ではない。また、TEMによってCAAC-OS膜には粒界(グレ
インバウンダリーともいう。)は確認できない。そのため、CAAC-OS膜は、粒界に
起因する電子移動度の低下が抑制される。
CAAC-OS膜に含まれる結晶部は、c軸がCAAC-OS膜の被形成面の法線ベクト
ルまたは表面の法線ベクトルに平行な方向に揃い、かつab面に垂直な方向から見て三角
形状または六角形状の原子配列を有し、c軸に垂直な方向から見て金属原子が層状または
金属原子と酸素原子とが層状に配列している。なお、異なる結晶部間で、それぞれa軸及
びb軸の向きが異なっていてもよい。本明細書において、単に垂直と記載する場合、85
°以上95°以下の範囲も含まれることとする。また、単に平行と記載する場合、-5°
以上5°以下の範囲も含まれることとする。なお、酸化物半導体膜を構成する酸素の一部
は窒素で置換されてもよい。
なお、CAAC-OS膜において、結晶部の分布が一様でなくてもよい。例えば、CAA
C-OS膜の形成過程において、酸化物半導体膜の表面側から結晶成長させる場合、被形
成面の近傍に対し表面の近傍では結晶部の占める割合が高くなることがある。また、CA
AC-OS膜へ不純物を添加することにより、当該不純物添加領域において結晶部が非晶
質化することもある。
CAAC-OS膜に含まれる結晶部のc軸は、CAAC-OS膜の被形成面の法線ベクト
ルまたは表面の法線ベクトルに平行な方向に揃うため、CAAC-OS膜の形状(被形成
面の断面形状または表面の断面形状)によっては互いに異なる方向を向くことがある。な
お、結晶部のc軸の方向は、CAAC-OS膜が形成されたときの被形成面の法線ベクト
ルまたは表面の法線ベクトルに平行な方向となる。結晶部は、成膜することにより、また
は成膜後に加熱処理などの結晶化処理を行うことにより形成される。
CAAC-OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動
が小さい。よって、当該トランジスタは、信頼性が高い。
なお、酸化物半導体膜を構成する酸素の一部は窒素で置換されてもよい。
また、CAAC-OS膜のように結晶部を有する酸化物半導体では、よりバルク内欠陥を
低減することができ、表面の平坦性を高めれば非晶質状態の酸化物半導体以上の移動度を
得ることができる。表面の平坦性を高めるためには、平坦な表面上に酸化物半導体を形成
することが好ましく、具体的には、平均面粗さ(Ra)が1nm以下、好ましくは0.3
nm以下、より好ましくは0.1nm以下の表面上に形成するとよい。
なお、Raは、JIS B601:2001(ISO4287:1997)で定義されて
いる算術平均粗さを曲面に対して適用できるよう三次元に拡張したものであり、「基準面
から指定面までの偏差の絶対値を平均した値」と表現でき、以下の式にて定義される。
Figure 0007187602000001
ここで、指定面とは、粗さ計測の対象となる面であり、座標((x,y,f(x
))(x,y,f(x,y))(x,y,f(x,y))(x
,f(x,y))の4点で表される四角形の領域とし、指定面をxy平面に投影
した長方形の面積をS0、基準面の高さ(指定面の平均の高さ)をZとする。Raは原
子間力顕微鏡(AFM:Atomic Force Microscope)にて測定可
能である。
また、基準面は、指定面の平均の高さにおける、XY平面と平行な面である。つまり、指
定面の高さの平均値をZとするとき、基準面の高さもZで表される。
ただし、本実施の形態で説明するトランジスタ440は、ボトムゲート型であるため、酸
化物半導体膜の下方には基板400とゲート電極層401とゲート絶縁膜402が存在し
ている。従って、上記平坦な表面を得るためにゲート電極層401及びゲート絶縁膜40
2を形成した後、化学的機械的研磨(CMP:Chemical Mechanical
Polishing)処理などの平坦化処理を行ってもよい。
酸化物半導体膜403の膜厚は、1nm以上30nm以下(好ましくは5nm以上10n
m以下)とし、スパッタリング法、MBE(Molecular Beam Epita
xy)法、CVD法、パルスレーザ堆積法、ALD(Atomic Layer Dep
osition)法等を適宜用いることができる。また、酸化物半導体膜403は、スパ
ッタリングターゲット表面に対し、概略垂直に複数の基板表面がセットされた状態で成膜
を行うスパッタリング装置を用いて成膜してもよい。
図1(A)乃至(E)にトランジスタ440を有する半導体装置の作製方法の一例を示す
絶縁表面を有する基板400に使用することができる基板に大きな制限はないが、少なく
とも、後の熱処理に耐えうる程度の耐熱性を有していることが必要となる。例えば、バリ
ウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラス基板、セラミック基板、
石英基板、サファイア基板などを用いることができる。また、シリコンや炭化シリコンな
どの単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウムなどの化合物半導体基
板、SOI基板などを適用することもでき、これらの基板上に半導体素子が設けられたも
のを、基板400として用いてもよい。
また、基板400として、可撓性基板を用いて半導体装置を作製してもよい。可撓性を有
する半導体装置を作製するには、可撓性基板上に酸化物半導体膜403を含むトランジス
タ440を直接作製してもよいし、他の作製基板に酸化物半導体膜403を含むトランジ
スタ440を作製し、その後可撓性基板に剥離、転置してもよい。なお、作製基板から可
撓性基板に剥離、転置するために、作製基板と酸化物半導体膜を含むトランジスタ440
との間に剥離層を設けるとよい。
基板400上に下地膜として絶縁膜を設けてもよい。絶縁膜としては、プラズマCVD法
又はスパッタリング法等により、酸化シリコン、酸化窒化シリコン、酸化アルミニウム、
酸化窒化アルミニウム、酸化ハフニウム、酸化ガリウムなどの酸化物絶縁膜、窒化シリコ
ン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウムなどの窒化物絶縁膜、
又はこれらの混合材料を用いて形成することができる。
基板400(又は基板400及び絶縁膜)に加熱処理を行ってもよい。例えば、高温のガ
スを用いて加熱処理を行うGRTA(Gas Rapid Thermal Annea
l)装置により、650℃、1分~5分間、加熱処理を行えばよい。なお、GRTAにお
ける高温のガスには、アルゴンなどの希ガス、または窒素のような、加熱処理によって被
処理物と反応しない不活性気体が用いられる。また、電気炉により、500℃、30分~
1時間、加熱処理を行ってもよい。
次に基板400上に導電膜を形成し、該導電膜をエッチングすることで、ゲート電極層4
01を形成する。導電膜のエッチングは、ドライエッチングでもウェットエッチングでも
よく、両方を用いてもよい。
ゲート電極層401の材料は、モリブデン、チタン、タンタル、タングステン、アルミニ
ウム、銅、クロム、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合
金材料を用いて形成することができる。また、ゲート電極層401としてリン等の不純物
元素をドーピングした多結晶シリコン膜に代表される半導体膜、ニッケルシリサイドなど
のシリサイド膜を用いてもよい。ゲート電極層401は、単層構造としてもよいし、積層
構造としてもよい。
また、ゲート電極層401の材料は、酸化タングステンを含むインジウム酸化物、酸化チ
タンを含むインジウム酸化物、インジウムスズ酸化物、酸化チタンを含むインジウムスズ
酸化物、酸化ケイ素を添加したインジウムスズ酸化物、インジウム亜鉛酸化物、酸化タン
グステンを含むインジウム亜鉛酸化物、などの導電性材料を適用することもできる。また
、上記導電性材料と、上記金属材料の積層構造とすることもできる。
また、ゲート絶縁膜402と接するゲート電極層401として、窒素を含む金属酸化物、
具体的には、窒素を含むIn-Ga-Zn系酸化物膜や、窒素を含むIn-Sn系酸化物
膜や、窒素を含むIn-Ga系酸化物膜や、窒素を含むIn-Zn系酸化物膜や、窒素を
含む酸化スズ膜や、窒素を含む酸化インジウム膜や、金属窒化物膜(InN、SnNなど
)を用いることができる。これらの膜は5eV(電子ボルト)、好ましくは5.5eV(
電子ボルト)以上の仕事関数を有し、ゲート電極層として用いた場合、トランジスタの電
気特性のしきい値電圧をプラスにすることができる。
本実施の形態では、スパッタリング法により膜厚100nmのタングステン膜を形成する
また、ゲート電極層401形成後に、基板400、及びゲート電極層401に加熱処理を
行ってもよい。例えば、GRTA装置により、650℃、1分~5分間、加熱処理を行え
ばよい。また、電気炉により、500℃、30分~1時間、加熱処理を行ってもよい。
次いで、ゲート電極層401上にゲート絶縁膜402を形成する。
なお、ゲート絶縁膜402の被覆性を向上させるために、ゲート電極層401表面に平坦
化処理を行ってもよい。特にゲート絶縁膜402として膜厚の薄い絶縁膜を用いる場合、
ゲート電極層401表面の平坦性が良好であることが好ましい。
ゲート絶縁膜402の膜厚は、1nm以上20nm以下とし、スパッタリング法、MBE
法、CVD法、パルスレーザ堆積法、ALD法等を適宜用いることができる。また、ゲー
ト絶縁膜402は、スパッタリングターゲット表面に対し、概略垂直に複数の基板表面が
セットされた状態で成膜を行うスパッタリング装置を用いて成膜してもよい。
ゲート絶縁膜402の材料としては、酸化シリコン膜、酸化ガリウム膜、酸化アルミニウ
ム膜、窒化シリコン膜、酸化窒化シリコン膜、酸化窒化アルミニウム膜、または窒化酸化
シリコン膜を用いて形成することができる。
また、ゲート絶縁膜402の材料として酸化ハフニウム、酸化イットリウム、ハフニウム
シリケート(HfSi(x>0、y>0))、窒素が添加されたハフニウムシリケ
ート(HfSiO(x>0、y>0))、ハフニウムアルミネート(HfAl
(x>0、y>0))、酸化ランタンなどのhigh-k材料を用いることでゲートリ
ーク電流を低減できる。さらに、ゲート絶縁膜402は、単層構造としても良いし、積層
構造としても良い。
ゲート絶縁膜402は、酸化物半導体膜403と接する部分において酸素を含むことが好
ましい。特に、ゲート絶縁膜402は、膜中(バルク中)に少なくとも化学量論的組成に
おける含有量を超える量の酸素が存在することが好ましく、例えば、ゲート絶縁膜402
として、酸化シリコン膜を用いる場合には、SiO2+α(ただし、α>0)とする。
酸素の供給源となる、酸素を多く(過剰に)含むゲート絶縁膜402を酸化物半導体膜4
03と接して設けることによって、該ゲート絶縁膜402から酸化物半導体膜403へ酸
素を供給することができる。酸化物半導体膜403及びゲート絶縁膜402を少なくとも
一部が接した状態で加熱処理を行うことによって酸化物半導体膜403への酸素の供給を
行ってもよい。
酸化物半導体膜403へ酸素を供給することにより、膜中の酸素欠損を補填することがで
きる。さらに、ゲート絶縁膜402は、作製するトランジスタのサイズやゲート絶縁膜4
02の段差被覆性を考慮して形成することが好ましい。
本実施の形態では、高密度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜
を形成する。
また、ゲート絶縁膜402形成後に、基板400、ゲート電極層401、及びゲート絶縁
膜402に加熱処理を行ってもよい。例えば、GRTA装置により、650℃、1分~5
分間、加熱処理を行えばよい。また、電気炉により、500℃、30分~1時間、加熱処
理を行ってもよい。
次に、ゲート絶縁膜402上に酸化物半導体膜403を形成する(図1(A)参照)。
酸化物半導体膜403の形成工程において、酸化物半導体膜403に水素、又は水がなる
べく含まれないようにするために、酸化物半導体膜403の成膜の前処理として、スパッ
タリング装置の予備加熱室でゲート絶縁膜402が形成された基板を予備加熱し、基板及
びゲート絶縁膜402に吸着した水素、水分などの不純物を脱離し排気することが好まし
い。なお、予備加熱室に設ける排気手段はクライオポンプが好ましい。
ゲート絶縁膜402において酸化物半導体膜403が接して形成される領域に、平坦化処
理を行ってもよい。平坦化処理としては、特に限定されないが、研磨処理(例えば、CM
P処理)、ドライエッチング処理、プラズマ処理を用いることができる。
プラズマ処理としては、例えば、アルゴンガスを導入してプラズマを発生させる逆スパッ
タリングを行うことができる。逆スパッタリングとは、アルゴン雰囲気下で基板側にRF
電源を用いて電圧を印加して基板近傍にプラズマを形成して表面を改質する方法である。
なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素などを用いてもよい。逆スパッタリ
ングを行うと、ゲート絶縁膜402の表面に付着している粉状物質(パーティクル、ごみ
ともいう)を除去することができる。
平坦化処理として、研磨処理、ドライエッチング処理、プラズマ処理は複数回行ってもよ
く、それらを組み合わせて行ってもよい。また、組み合わせて行う場合、工程順も特に限
定されず、ゲート絶縁膜402表面の凹凸状態に合わせて適宜設定すればよい。
なお、酸化物半導体膜403は、成膜時に酸素が多く含まれるような条件(例えば、酸素
100%の雰囲気下でスパッタリング法により成膜を行うなど)で成膜して、酸素を多く
含む(好ましくは酸化物半導体が結晶状態における化学量論的組成に対し、酸素の含有量
が過剰な領域が含まれている)膜とすることが好ましい。
なお、本実施の形態において、酸化物半導体膜403として、AC電源装置を有するスパ
ッタリング装置を用いたスパッタリング法を用い、膜厚35nmのIn-Ga-Zn系酸
化物膜(IGZO膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:
1(=1/3:1/3:1/3)の原子比のIn-Ga-Zn系酸化物ターゲットを用い
る。なお、成膜条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6
Pa、電源電力5kW、基板温度170℃とする。この成膜条件での成膜速度は、16n
m/minである。
酸化物半導体膜403を、成膜する際に用いるスパッタリングガスは水素、水、水酸基又
は水素化物などの不純物が除去された高純度ガスを用いることが好ましい。
減圧状態に保持された成膜室内に基板を保持する。そして、成膜室内の残留水分を除去し
つつ水素及び水分が除去されたスパッタリングガスを導入し、上記ターゲットを用いて基
板400上に酸化物半導体膜403を成膜する。成膜室内の残留水分を除去するためには
、吸着型の真空ポンプ、例えば、クライオポンプ、イオンポンプ、チタンサブリメーショ
ンポンプを用いることが好ましい。また、排気手段としては、ターボ分子ポンプにコール
ドトラップを加えたものであってもよい。クライオポンプを用いて排気した成膜室は、例
えば、水素原子、水(HO)など水素原子を含む化合物(より好ましくは炭素原子を含
む化合物も)等が排気されるため、当該成膜室で成膜した酸化物半導体膜403に含まれ
る不純物の濃度を低減できる。
また、ゲート絶縁膜402を大気に解放せずにゲート絶縁膜402と酸化物半導体膜40
3を連続的に形成することが好ましい。ゲート絶縁膜402を大気に曝露せずにゲート絶
縁膜402と酸化物半導体膜403を連続して形成すると、ゲート絶縁膜402表面に水
素や水分などの不純物が吸着することを防止することができる。
酸化物半導体膜403は、膜状の酸化物半導体膜をフォトリソグラフィ工程により島状の
酸化物半導体膜に加工して形成することができる。
また、島状の酸化物半導体膜403を形成するためのレジストマスクをインクジェット法
で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用
しないため、製造コストを低減できる。
なお、酸化物半導体膜のエッチングは、ドライエッチングでもウェットエッチングでもよ
く、両方を用いてもよい。例えば、酸化物半導体膜のウェットエッチングに用いるエッチ
ング液としては、燐酸と酢酸と硝酸を混ぜた溶液などを用いることができる。また、IT
O-07N(関東化学社製)を用いてもよい。また、ICP(Inductively
Coupled Plasma:誘導結合型プラズマ)エッチング法によるドライエッチ
ングによってエッチング加工してもよい。
また、酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または
脱水素化)するための加熱処理を行ってもよい。加熱処理の温度は、300℃以上700
℃以下、または基板の歪み点未満とする。加熱処理は減圧下又は窒素雰囲気下などで行う
ことができる。
また、酸化物半導体膜403として結晶性酸化物半導体膜を用いる場合、結晶化のための
加熱処理を行ってもよい。
本実施の形態では、加熱処理装置の一つである電気炉に基板を導入し、酸化物半導体膜4
03に対して窒素雰囲気下450℃において1時間、さらに窒素及び酸素を含む雰囲気下
450℃において1時間の加熱処理を行う。
なお、加熱処理装置は電気炉に限られず、抵抗発熱体などの発熱体からの熱伝導または熱
輻射によって、被処理物を加熱する装置を用いてもよい。例えば、GRTA装置、LRT
A(Lamp Rapid Thermal Anneal)装置等のRTA(Rapi
d Thermal Anneal)装置を用いることができる。LRTA装置は、ハロ
ゲンランプ、メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高
圧ナトリウムランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により
、被処理物を加熱する装置である。GRTA装置は、高温のガスを用いて加熱処理を行う
装置である。高温のガスには、アルゴンなどの希ガス、または窒素のような、加熱処理に
よって被処理物と反応しない不活性気体が用いられる。
例えば、加熱処理として、650℃~700℃の高温に加熱した不活性ガス中に基板を入
れ、数分間加熱した後、基板を不活性ガス中から出すGRTAを行ってもよい。
なお、加熱処理においては、窒素、またはヘリウム、ネオン、アルゴン等の希ガスに、水
、水素などが含まれないことが好ましい。または、熱処理装置に導入する窒素、またはヘ
リウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上好ましく
は7N(99.99999%)以上(即ち不純物濃度を1ppm以下、好ましくは0.1
ppm以下)とすることが好ましい。
また、加熱処理で酸化物半導体膜403を加熱した後、同じ炉に高純度の酸素ガス、高純
度の一酸化二窒素ガス、又は超乾燥エア(CRDS(キャビティリングダウンレーザー分
光法)方式の露点計を用いて測定した場合の水分量が20ppm(露点換算で-55℃)
以下、好ましくは1ppm以下、より好ましくは10ppb以下の空気)を導入してもよ
い。酸素ガスまたは一酸化二窒素ガスに、水、水素などが含まれないことが好ましい。ま
たは、熱処理装置に導入する酸素ガスまたは一酸化二窒素ガスの純度を、6N以上好まし
くは7N以上(即ち、酸素ガスまたは一酸化二窒素ガス中の不純物濃度を1ppm以下、
好ましくは0.1ppm以下)とすることが好ましい。酸素ガス又は一酸化二窒素ガスの
作用により、脱水化または脱水素化処理による不純物の排除工程によって同時に減少して
しまった酸化物半導体を構成する主成分材料である酸素を供給することによって、酸化物
半導体膜403を高純度化及びI型(真性)化することができる。
なお、脱水化又は脱水素化のための加熱処理を行うタイミングは、膜状の酸化物半導体膜
の形成後でも、島状の酸化物半導体膜403形成後でもよい。
また、脱水化又は脱水素化のための加熱処理は、複数回行ってもよく、他の加熱処理と兼
ねてもよい。
脱水化又は脱水素化のための加熱処理を、酸化物半導体膜403として島状に加工される
前、膜状の酸化物半導体膜がゲート絶縁膜402を覆った状態で行うと、ゲート絶縁膜4
02に含まれる酸素が加熱処理によって放出されるのを防止することができるため好まし
い。
また、脱水化又は脱水素化処理を行った酸化物半導体膜403に、酸素(少なくとも、酸
素ラジカル、酸素原子、酸素イオン、のいずれかを含む)を導入して膜中に酸素を供給し
てもよい。
また、脱水化又は脱水素化処理によって、酸化物半導体を構成する主成分材料である酸素
が同時に脱離して減少してしまうおそれがある。酸化物半導体膜において、酸素が脱離し
た箇所では酸素欠損が存在し、該酸素欠損に起因してトランジスタの電気的特性変動を招
くドナー準位が生じてしまう。
よって、脱水化又は脱水素化処理を行った酸化物半導体膜に、酸素(少なくとも、酸素ラ
ジカル、酸素原子、酸素イオン、のいずれかを含む)を供給することが好ましい。酸化物
半導体膜へ酸素を供給することにより、膜中の酸素欠損を補填することができる。
脱水化又は脱水素化処理を行った酸化物半導体膜403に、酸素を導入して膜中に酸素を
供給することによって、酸化物半導体膜403を高純度化、及びi型(真性)化すること
ができる。高純度化し、i型(真性)化した酸化物半導体膜403を有するトランジスタ
は、電気特性変動が抑制されており、電気的に安定である。
酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイ
オンインプランテーション法、プラズマ処理などを用いることができる。
酸素の導入工程は、酸化物半導体膜403に酸素導入する場合、酸化物半導体膜403に
直接導入してもよいし、絶縁膜407などの他の膜を通過して酸化物半導体膜403へ導
入してもよい。酸素を他の膜を通過して導入する場合は、イオン注入法、イオンドーピン
グ法、プラズマイマージョンイオンインプランテーション法などを用いればよいが、酸素
を露出された酸化物半導体膜403へ直接導入する場合は、プラズマ処理なども用いるこ
とができる。
酸化物半導体膜403への酸素の導入は、脱水化又は脱水素化処理を行った後が好ましい
が、特に限定されない。また、上記脱水化又は脱水素化処理を行った酸化物半導体膜40
3への酸素の導入は複数回行ってもよい。
好ましくはトランジスタに設けられる酸化物半導体膜は、酸化物半導体が結晶状態におけ
る化学量論的組成に対し、酸素の含有量が過剰な領域が含まれている膜とするとよい。こ
の場合、酸素の含有量は、酸化物半導体の化学量論的組成を超える程度とする。あるいは
、酸素の含有量は、単結晶の場合の酸素の量を超える程度とする。酸化物半導体の格子間
に酸素が存在する場合もある。
水素若しくは水分を酸化物半導体から除去し、不純物が極力含まれないように高純度化し
、酸素を供給して酸素欠損を補填することによりi型(真性)の酸化物半導体、又はi型
(真性)に限りなく近い酸化物半導体とすることができる。そうすることにより、酸化物
半導体のフェルミ準位(Ef)を真性フェルミ準位(Ei)と同じレベルにまですること
ができる。よって、該酸化物半導体膜をトランジスタに用いることで、酸素欠損に起因す
るトランジスタのしきい値電圧Vthのばらつき、しきい値電圧のシフトΔVthを低減
することができる。
次いで、ゲート電極層401、ゲート絶縁膜402、及び酸化物半導体膜403上に、ソ
ース電極層及びドレイン電極層(これと同じ層で形成される配線を含む)となる導電膜4
45を形成する(図1(B)参照)。
導電膜445は後の加熱処理に耐えられる材料を用いる。ソース電極層、及びドレイン電
極層に用いる導電膜445としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、W
から選ばれた元素を含む金属膜、または上述した元素を成分とする金属窒化物膜(窒化チ
タン膜、窒化モリブデン膜、窒化タングステン膜)等を用いることができる。また、Al
、Cuなどの金属膜の下側又は上側の一方または双方にTi、Mo、Wなどの高融点金属
膜またはそれらの金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タングステン膜
)を積層させた構成としても良い。また、ソース電極層、及びドレイン電極層に用いる導
電膜445としては、導電性の金属酸化物で形成しても良い。導電性の金属酸化物として
は酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO)、インジ
ウムスズ酸化物(In―SnO、ITOと略記する)、インジウム亜鉛酸化物(
In―ZnO)またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用
いることができる。
フォトリソグラフィ工程により導電膜445上にレジストマスク448a、448bを形
成し、ハロゲンを含むガス447を用いた選択的なエッチングを行ってソース電極層40
5a、ドレイン電極層405bを形成する(図1(C)参照)。ソース電極層405a、
ドレイン電極層405bを形成した後、レジストマスク448a、448bを除去する。
レジストマスク448a、448b形成時の露光には、紫外線やKrFレーザ光やArF
レーザ光を用いるとよい。酸化物半導体膜403上で隣り合うソース電極層405aの下
端部とドレイン電極層405bの下端部との間隔幅によって後に形成されるトランジスタ
440のチャネル長Lが決定される。なお、チャネル長L=25nm未満の露光を行う場
合には、数nm~数10nmと極めて波長が短い超紫外線(Extreme Ultra
violet)を用いてレジストマスク448a、448b形成時の露光を行うとよい。
超紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成されるトラン
ジスタのチャネル長Lを10nm以上1000nm以下とすることも可能であり、回路の
動作速度を高速化できる。
また、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、透過
した光が複数の強度となる露光マスクである多階調マスクによって形成されたレジストマ
スクを用いてエッチング工程を行ってもよい。多階調マスクを用いて形成したレジストマ
スクは複数の膜厚を有する形状となり、エッチングを行うことでさらに形状を変形するこ
とができるため、異なるパターンに加工する複数のエッチング工程に用いることができる
。よって、一枚の多階調マスクによって、少なくとも二種類以上の異なるパターンに対応
するレジストマスクを形成することができる。よってフォトマスク数を削減することがで
き、対応するフォトリソグラフィ工程も削減できるため、工程の簡略化が可能となる。
本実施の形態では、導電膜445のエッチングには、ハロゲンを含むガス447を用いる
。ハロゲンを含むガス447としては、塩素を含むガス、例えば、塩素(Cl)、三塩
化ホウ素(BCl)、四塩化ケイ素(SiCl)、四塩化炭素(CCl)などを含
むガスを用いることができる。また、ハロゲンを含むガス447として、フッ素を含むガ
ス、例えば、四フッ化炭素(CF)、フッ化硫黄(SF)、フッ化窒素(NF)、
トリフルオロメタン(CHF)などを含むガスを用いることができる。また、これらの
ガスにヘリウム(He)やアルゴン(Ar)などの希ガスを添加したガス、などを用いる
ことができる。
エッチング法としては、平行平板型RIE(Reactive Ion Etching
)法や、ICPエッチング法を用いることができる。所望の加工形状にエッチングできる
ように、エッチング条件(コイル型の電極に印加される電力量、基板側の電極に印加され
る電力量、基板側の電極温度等)を適宜調節する。
本実施の形態では、導電膜445としてスパッタリング法により膜厚100nmのチタン
膜、膜厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層を用いる。導電
膜445のエッチングは、ドライエッチング法により、チタン膜、アルミニウム膜、チタ
ン膜の積層をエッチングすることで、ソース電極層405a、ドレイン電極層405bを
形成する。
本実施の形態では、第1のエッチング条件でチタン膜とアルミニウム膜の2層をエッチン
グした後、第2のエッチング条件で残りのチタン膜単層を除去する。なお、第1のエッチ
ング条件は、エッチングガス(BCl:Cl=750sccm:150sccm)を
用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paと
する。第2のエッチング条件は、エッチングガス(BCl:Cl=700sccm:
100sccm)を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧
力を2.0Paとする。
ソース電極層405a及びドレイン電極層405bを形成するエッチング工程において、
酸化物半導体膜表面及び該近傍に、エッチング材(エッチングガス、又はエッチング溶液
)による残留物が生じてしまう。このような残留物は、リーク電流などトランジスタの電
気特性の低下や変動を招く要因となる。また、エッチング材に含まれる元素が酸化物半導
体膜403中に混入、又は付着し、トランジスタ特性に悪影響を与える恐れがある。
残留物には、エッチング材(エッチングガス、又はエッチング溶液)、加工される導電膜
445、エッチング材にさらされる酸化物半導体膜403に含まれる元素、及び該元素の
化合物が含まれる。例えば、ソース電極層及びドレイン電極層を形成するエッチング工程
ではハロゲンを含むガスを好適に用いるが、この場合、残留物には、ハロゲン系不純物(
ハロゲン、又はハロゲン化物)が含まれる。
残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素な
どが挙げられる。また、残留物に、導電膜445、エッチング材にさらされる酸化物半導
体膜403に含まれる金属元素(例えば、インジウム、ガリウム、又は亜鉛)、金属元素
のハロゲン化物、金属元素の酸化物なども含まれる場合がある。また、残留物としてレジ
ストマスク448a、448bに含まれる元素も含まれる場合もある。
本実施の形態ではソース電極層405a及びドレイン電極層405bを形成するエッチン
グ工程に、ハロゲンを含むガス447を用いるので、生じる残留物はハロゲン(本実施の
形態では塩素)系不純物(ハロゲン、又はハロゲン化物)となる。また、本実施の形態の
ようにハロゲンを含むガス447にホウ素も用いる場合は、生じる残留物としてはホウ素
、又はホウ素を含む化合物も含まれる。なお、エッチング材として、リン酸と酢酸と硝酸
を混ぜた溶液を用いる場合には、残留物にリンなどが含まれる。
よって、ソース電極層405a及びドレイン電極層405bを形成後、酸化物半導体膜4
03表面及び該近傍における、ソース電極層405a及びドレイン電極層405bの間に
存在する残留物を除去する工程を行う(図1(D)参照)。残留物除去工程は、水、もし
くはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば
、水、又はTMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表
的にはアルゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ
酸を用いた処理を行ってもよい。なお、残留物を除去する工程により、酸化物半導体膜4
03表面に付着した、残留物(本実施の形態では主にハロゲン、又はハロゲン化物)を除
去する効果がある。
なお、導電膜445のエッチング工程、及び残留物除去工程の際に、酸化物半導体膜40
3がエッチングされ、分断することのないようエッチング条件を最適化することが望まれ
る。しかしながら、導電膜445のみをエッチングし、酸化物半導体膜403を全くエッ
チングしないという条件を得ることは難しく、導電膜445のエッチングの際に酸化物半
導体膜403は一部のみがエッチングされ、溝部(凹部)を有する酸化物半導体膜となる
こともある。
以上の工程で、本実施の形態のトランジスタ440が作製される。
本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体
膜403と接して、保護絶縁膜となる絶縁膜407を形成する(図1(E)参照)。
絶縁膜407は、少なくとも1nm以上の膜厚とし、スパッタリング法など、絶縁膜40
7に水、水素等の不純物を混入させない方法を適宜用いて形成することができる。絶縁膜
407に水素が含まれると、その水素の酸化物半導体膜403への入り込み、又は水素に
よる酸化物半導体膜中の酸素の引き抜きが生じ酸化物半導体膜403のバックチャネルが
低抵抗化(n型化)してしまい、寄生チャネルが形成されるおそれがある。よって、絶縁
膜407はできるだけ水素を含まない膜になるように、成膜方法に水素を用いないことが
重要である。
絶縁膜407としては、代表的には酸化シリコン膜、酸化窒化シリコン膜、酸化アルミニ
ウム膜、酸化窒化アルミニウム膜、酸化ハフニウム膜、又は酸化ガリウム膜、窒化シリコ
ン膜、窒化アルミニウム膜、窒化酸化シリコン膜、または窒化酸化アルミニウム膜などの
無機絶縁膜の単層又は積層を用いることができる。
脱水化又は脱水素化処理として加熱工程を行った場合、酸化物半導体膜403に、酸素を
供給することが好ましい。酸化物半導体膜403へ酸素を供給することにより、膜中の酸
素欠損を補填することができる。
本実施の形態では、酸化物半導体膜403への酸素の供給を、絶縁膜407を供給源とし
て行うので、絶縁膜407は酸素を含む酸化物絶縁膜(例えば酸化シリコン膜、酸化窒化
シリコン膜)を用いる例を示す。絶縁膜407を酸素の供給源とする場合、絶縁膜407
は酸素を多く(過剰)含む膜(好ましくは結晶状態における化学量論的組成に対し、酸素
の含有量が過剰な領域が含まれている膜)とすると酸素の供給源として好適に機能させる
ことができる。
本実施の形態では、絶縁膜407として膜厚300nmの酸化シリコン膜を、スパッタリ
ング法を用いて成膜する。成膜時の基板温度は、室温以上300℃以下とすればよく、本
実施の形態では100℃とする。酸化シリコン膜のスパッタリング法による成膜は、希ガ
ス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、または希ガスと酸素の混合雰囲気下
において行うことができる。また、ターゲットとして酸化シリコンターゲットまたはシリ
コンターゲットを用いることができる。例えば、シリコンターゲットを用いて、酸素を含
む雰囲気下でスパッタリング法により酸化シリコン膜を形成することができる。
酸化物半導体膜403の成膜時と同様に、絶縁膜407の成膜室内の残留水分を除去する
ためには、吸着型の真空ポンプ(クライオポンプなど)を用いることが好ましい。クライ
オポンプを用いて排気した成膜室で成膜した絶縁膜407に含まれる不純物の濃度を低減
できる。また、絶縁膜407の成膜室内の残留水分を除去するための排気手段としては、
ターボ分子ポンプにコールドトラップを加えたものであってもよい。
絶縁膜407を、成膜する際に用いるスパッタガスとしては、水素、水などの不純物が除
去された高純度ガスを用いることが好ましい。
次に酸化物半導体膜403に、一部(チャネル形成領域)が絶縁膜407と接した状態で
加熱工程を行う。
加熱工程の温度は、250℃以上700℃以下、または400℃以上700℃以下、また
は基板の歪み点未満とする。例えば、加熱処理装置の一つである電気炉に基板を導入し、
酸化物半導体膜に対して窒素雰囲気下250℃において1時間の加熱工程を行う。
この加熱工程は脱水化又は脱水素化処理を行う加熱工程と同様の加熱方法及び加熱装置を
用いることができる。
加熱工程は、減圧下、又は窒素、酸素、超乾燥エア(CRDS(キャビティリングダウン
レーザー分光法)方式の露点計を用いて測定した場合の水分量が20ppm(露点換算で
-55℃)以下、好ましくは1ppm以下、好ましくは10ppb以下の空気)、若しく
は希ガス(アルゴン、ヘリウムなど)の雰囲気下で行えばよいが、上記窒素、酸素、超乾
燥エア、または希ガス等の雰囲気に水、水素などが含まれないことが好ましい。また、加
熱処理装置に導入する窒素、酸素、または希ガスの純度を、6N(99.9999%)以
上好ましくは7N(99.99999%)以上(即ち不純物濃度を1ppm以下、好まし
くは0.1ppm以下)とすることが好ましい。
また、酸化物半導体膜403と酸素を含む絶縁膜407とを接した状態で加熱工程を行う
ため、不純物の排除工程によって同時に減少してしまう酸化物半導体膜403を構成する
主成分材料の一つである酸素を、酸素を含む絶縁膜407より酸化物半導体膜403へ供
給することができる。
また、さらに絶縁膜407上に緻密性の高い無機絶縁膜を設けてもよい。例えば、絶縁膜
407上にスパッタリング法により酸化アルミニウム膜を形成する。酸化アルミニウム膜
を高密度(膜密度3.2g/cm以上、好ましくは3.6g/cm以上)とすること
によって、トランジスタ440に安定な電気特性を付与することができる。膜密度はラザ
フォード後方散乱法(RBS:Rutherford Backscattering
Spectrometry)や、X線反射率測定法(XRR:X-Ray Reflec
tion)によって測定することができる。
トランジスタ440上に設けられる保護絶縁膜として用いることのできる酸化アルミニウ
ム膜は、水素、水分などの不純物、及び酸素の両方に対して膜を通過させない遮断効果(
ブロック効果)が高い。
従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因となる水素、
水分などの不純物の酸化物半導体膜403への混入、及び酸化物半導体を構成する主成分
材料である酸素の酸化物半導体膜403からの放出を防止する保護膜として機能する。
また、トランジスタ440起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよ
い。平坦化絶縁膜としては、ポリイミド、アクリル樹脂、ベンゾシクロブテン系樹脂、等
の有機材料を用いることができる。また上記有機材料の他に、低誘電率材料(low-k
材料)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させ
ることで、平坦化絶縁膜を形成してもよい。
例えば、平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成すればよい。ア
クリル樹脂膜は塗布法による塗布後、焼成(例えば窒素雰囲気下250℃1時間)して形
成することができる。
平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時
間加熱処理を行う。
このように、トランジスタ440形成後、加熱処理を行ってもよい。また、加熱処理は複
数回行ってもよい。
以上のように、残留物を除去する工程を行うことによって、酸化物半導体膜403の表面
及び該近傍が残留物により汚染されることを防止できるため、ボトムゲート構造の逆スタ
ガ型トランジスタであるトランジスタ440を有する半導体装置は、酸化物半導体膜40
3表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ
素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の面密度を1×1013atoms
/cm以下(好ましくは1×1012atoms/cm以下)とすることができる。
また、酸化物半導体膜403表面におけるエッチング工程起因の不純物(代表的には、ハ
ロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の濃度を
5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下
)とすることができる。
なお、エッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホ
ウ素、リン、アルミニウム、鉄、又は炭素)の濃度は、SIMS(Secondary
Ion Mass Spectrometry)などの方法を用いて、見積もることがで
きる。
従って、酸化物半導体膜403を用いた安定した電気特性を有するトランジスタ440を
含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を
歩留まりよく作製し、生産性を向上させることができる。
(実施の形態2)
本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図2を用いて
説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実
施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説
明は省略する。
図2(E)に示すトランジスタ430は、ボトムゲート構造の一つであり逆スタガ型トラ
ンジスタともいうトランジスタの一例である。なお、図2は、トランジスタ430のチャ
ネル長方向の断面図である。
図2(E)に示すように、トランジスタ430を含む半導体装置は、絶縁表面を有する基
板400上に、ゲート電極層401、ゲート絶縁膜402、酸化物半導体膜403、ソー
ス電極層405a、ドレイン電極層405bを有する。また、トランジスタ430を覆う
絶縁膜407が設けられている。
図2(A)乃至(E)にトランジスタ430を有する半導体装置の作製方法の一例を示す
基板400上に導電膜441を形成する(図2(A)参照)。導電膜441の材料は、モ
リブデン、チタン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、ス
カンジウム等の金属材料またはこれらを主成分とする合金材料を用いて形成することがで
きる。また、導電膜441としてリン等の不純物元素をドーピングした多結晶シリコン膜
に代表される半導体膜、ニッケルシリサイドなどのシリサイド膜を用いてもよい。導電膜
441は、単層構造としてもよいし、積層構造としてもよい。
また、導電膜441の材料は、酸化タングステンを含むインジウム酸化物、酸化チタンを
含むインジウム酸化物、インジウムスズ酸化物、酸化チタンを含むインジウムスズ酸化物
、酸化ケイ素を添加したインジウムスズ酸化物、インジウム亜鉛酸化物、酸化タングステ
ンを含むインジウム亜鉛酸化物、などの導電性材料を適用することもできる。また、上記
導電性材料と、上記金属材料の積層構造とすることもできる。
本実施の形態では、導電膜441としてスパッタリング法により膜厚100nmのタング
ステン膜を形成する。
フォトリソグラフィ工程により導電膜441上にレジストマスク442を形成し、選択的
にエッチングを行ってゲート電極層401を形成する(図2(B)参照)。ゲート電極層
401を形成した後、レジストマスク442を除去する。導電膜441のエッチングは、
ドライエッチングでもウェットエッチングでもよく、両方を用いてもよい。
本実施の形態では、導電膜441のエッチングには、ハロゲンを含むガス443を用いる
。ハロゲンを含むガス443としては、塩素を含むガス、例えば、塩素(Cl)、三塩
化ホウ素(BCl)、四塩化ケイ素(SiCl)、四塩化炭素(CCl)などを含
むガスを用いることができる。また、ハロゲンを含むガス443として、フッ素を含むガ
ス、例えば、四フッ化炭素(CF)、六フッ化硫黄(SF)、三フッ化窒素(NF
)、トリフルオロメタン(CHF)などを含むガスを用いることができる。また、これ
らのガスにヘリウム(He)やアルゴン(Ar)などの希ガスを添加したガス、などを用
いることができる。
エッチング法としては、平行平板型RIE法や、ICPエッチング法を用いることができ
る。所望の加工形状にエッチングできるように、エッチング条件(コイル型の電極に印加
される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する
本実施の形態では、導電膜441のエッチング工程にドライエッチングを用い、ハロゲン
を含むガス443としては、四フッ化炭素、塩素、及び酸素を含むガス(CF:Cl
:O=25sccm:25sccm:10sccm)を用い、バイアス電力を150W
とし、ICP電源電力を500Wとし、圧力を1.0Paとする。
ゲート電極層401を形成するエッチング工程において、ゲート電極層401表面及び該
近傍に、エッチング材(エッチングガス、又はエッチング溶液)による残留物が生じてし
まう。このような残留物に含まれる不純物が、ゲート電極層表面に存在すると、ゲート絶
縁膜402の電圧に対する耐性劣化を招き(耐圧が低下し)、ゲート電極層401とソー
ス電極層405a又はドレイン電極層405bとの間にリーク電流を生じてしまう。よっ
て、トランジスタの電気特性の変動及び低下を招く要因となる。
残留物には、エッチング材(エッチングガス、又はエッチング溶液)、加工される導電膜
441に含まれる元素、及び該元素の化合物が含まれる。例えば、ゲート電極層401を
形成するエッチング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物に
は、ハロゲン系不純物(ハロゲン、又はハロゲン化物)が含まれる。
残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素な
どが挙げられる。また、残留物に、導電膜441に含まれる金属元素、金属元素のハロゲ
ン化物、金属元素の酸化物なども含まれる場合がある。また、残留物としてレジストマス
ク442に含まれる元素も含まれる場合もある。
本実施の形態ではゲート電極層401を形成するエッチング工程に、ハロゲンを含むガス
443を用いるので、生じる残留物はハロゲン(本実施の形態では塩素)系不純物(ハロ
ゲン、又はハロゲン化物)となる。また、エッチング材として、リン酸と酢酸と硝酸を混
ぜた溶液を用いる場合には、残留物にリンなどが含まれる。
よって、ゲート電極層401の形成後、ゲート電極層401表面及び該近傍に存在する残
留物を除去する工程を行う(図2(C)参照)。残留物除去工程は、水、もしくはアルカ
リ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又は
TMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表的にはアル
ゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた
処理を行ってもよい。
次に、ゲート電極層401上にゲート絶縁膜402を形成する。本実施の形態では、高密
度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。
ゲート絶縁膜402上に酸化物半導体膜403を形成する(図2(D)参照)。本実施の
形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置
を用いたスパッタリング法を用い、膜厚35nmのIn-Ga-Zn系酸化物膜(IGZ
O膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:
1/3:1/3)の原子比のIn-Ga-Zn系酸化物ターゲットを用いる。なお、成膜
条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力
5kW、基板温度170℃とする。この成膜条件での成膜速度は、16nm/minであ
る。
酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素
化)するための加熱処理を行ってもよい。本実施の形態では、加熱処理装置の一つである
電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450℃において1
時間、さらに窒素及び酸素雰囲気下450℃において1時間の加熱処理を行う。
次いで、ゲート電極層401、ゲート絶縁膜402、酸化物半導体膜403上に、導電膜
を形成し、該導電膜をエッチングすることで、ソース電極層405a及びドレイン電極層
405bを形成する。導電膜のエッチングは、ドライエッチングでもウェットエッチング
でもよく、両方を用いてもよい。
本実施の形態では、スパッタリング法により膜厚100nmのチタン膜、膜厚400nm
のアルミニウム膜、膜厚100nmのチタン膜を積層し、ドライエッチング法により、チ
タン膜、アルミニウム膜、チタン膜の積層をエッチングすることで、ソース電極層405
a、ドレイン電極層405bを形成する。
以上の工程で、本実施の形態のトランジスタ430が作製される。
本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体
膜403と接して、保護絶縁膜となる絶縁膜407を形成する(図2(E)参照)。例え
ば、CVD法により形成した酸化窒化シリコン膜を400nm形成する。また、保護絶縁
膜の形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下300℃で1時間加熱処理
を行う。
また、トランジスタ430起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよ
い。
例えば、保護絶縁膜上に平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成
すればよい。アクリル樹脂膜は塗布法による塗布後、焼成(例えば窒素雰囲気下250℃
1時間)して形成することができる。
平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時
間加熱処理を行う。
以上のように、ゲート電極層401表面及び該近傍が残留物により汚染されるのを防止で
きるため、ボトムゲート構造の逆スタガ型トランジスタであるトランジスタ420を有す
る半導体装置は、ゲート電極層401表面におけるエッチング工程起因の不純物(代表的
には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)
の面密度を1×1013atoms/cm以下(好ましくは1×1012atoms/
cm以下)とする。また、ゲート電極層401表面におけるエッチング工程起因の不純
物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、
又は炭素)の濃度を5×1018atoms/cm以下(好ましくは1×1018at
oms/cm以下)とすることができる。
従って、酸化物半導体膜403を用いた安定した電気特性を有するトランジスタ430を
含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を
歩留まりよく作製し、生産性を向上させることができる。
(実施の形態3)
本実施の形態では、半導体装置及び半導体装置の作製方法の他の一形態を、図3を用いて
説明する。上記実施の形態と同一部分又は同様な機能を有する部分、及び工程は、上記実
施の形態と同様に行うことができ、繰り返しの説明は省略する。また同じ箇所の詳細な説
明は省略する。
図3(F)に示すトランジスタ420は、ボトムゲート構造の一つであり逆スタガ型トラ
ンジスタともいうトランジスタの一例である。なお、図3は、トランジスタ420のチャ
ネル長方向の断面図である。
図3(F)に示すように、トランジスタ420を含む半導体装置は、絶縁表面を有する基
板400上に、ゲート電極層401、ゲート絶縁膜402、酸化物半導体膜403、ソー
ス電極層405a、ドレイン電極層405bを有する。また、トランジスタ420を覆う
絶縁膜407が設けられている。
図3(A)乃至(F)にトランジスタ420を有する半導体装置の作製方法の一例を示す
絶縁表面を有する基板400上に導電膜を形成する。導電膜の材料は、モリブデン、チタ
ン、タンタル、タングステン、アルミニウム、銅、クロム、ネオジム、スカンジウム等の
金属材料またはこれらを主成分とする合金材料を用いて形成することができる。また、導
電膜としてリン等の不純物元素をドーピングした多結晶シリコン膜に代表される半導体膜
、ニッケルシリサイドなどのシリサイド膜を用いてもよい。導電膜は、単層構造としても
よいし、積層構造としてもよい。
また、導電膜の材料は、酸化タングステンを含むインジウム酸化物、酸化チタンを含むイ
ンジウム酸化物、インジウムスズ酸化物、酸化チタンを含むインジウムスズ酸化物、酸化
ケイ素を添加したインジウムスズ酸化物、インジウム亜鉛酸化物、酸化タングステンを含
むインジウム亜鉛酸化物、などの導電性材料を適用することもできる。また、上記導電性
材料と、上記金属材料の積層構造とすることもできる。
本実施の形態では、導電膜としてスパッタリング法により膜厚100nmのタングステン
膜を形成する。
フォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッチング
を行ってゲート電極層401を形成する(図3(A)参照)。ゲート電極層401を形成
した後、レジストマスクを除去する。導電膜のエッチングは、ドライエッチングでもウェ
ットエッチングでもよく、両方を用いてもよい。
本実施の形態では、導電膜のエッチングには、ハロゲンを含むガスを用いる。ハロゲンを
含むガスとしては、塩素を含むガス、例えば、塩素(Cl)、三塩化ホウ素(BCl
)、四塩化ケイ素(SiCl)、四塩化炭素(CCl)などを含むガスを用いること
ができる。また、ハロゲンを含むガスとして、フッ素を含むガス、例えば、四フッ化炭素
(CF)、六フッ化硫黄(SF)、三フッ化窒素(NF)、トリフルオロメタン(
CHF)などを含むガスを用いることができる。また、これらのガスにヘリウム(He
)やアルゴン(Ar)などの希ガスを添加したガス、などを用いることができる。
エッチング法としては、平行平板型RIE法や、ICPエッチング法を用いることができ
る。所望の加工形状にエッチングできるように、エッチング条件(コイル型の電極に印加
される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する
本実施の形態では、導電膜のエッチング工程にドライエッチングを用い、エッチング条件
は、ハロゲンを含むガスとしては、四フッ化炭素、塩素、及び酸素を含むガス(CF
Cl:O=25sccm:25sccm:10sccm)を用い、バイアス電力を1
50Wとし、ICP電源電力を500Wとし、圧力を1.0Paとする。
ゲート電極層401を形成するエッチング工程において、ゲート電極層401表面及び該
近傍に、エッチング材(エッチングガス、又はエッチング溶液)による残留物が生じてし
まう。このような残留物に含まれる不純物が、ゲート電極層表面に存在すると、ゲート絶
縁膜402の耐圧低下を招き、ゲート電極層401とソース電極層405a又はドレイン
電極層405bとの間にリーク電流を生じてしまう。よって、トランジスタの電気特性の
変動及び低下を招く要因となる。
残留物には、エッチング材(エッチングガス、又はエッチング溶液)、加工される導電膜
に含まれる元素、及び該元素の化合物が含まれる。例えば、ゲート電極層401を形成す
るエッチング工程ではハロゲンを含むガスを好適に用いるが、この場合、残留物には、ハ
ロゲン系不純物(ハロゲン、又はハロゲン化物)が含まれる。
残留物は、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素などが挙
げられる。また、残留物に、導電膜に含まれる金属元素、金属元素のハロゲン化物、金属
元素の酸化物なども含まれる場合がある。また、残留物としてレジストマスクに含まれる
元素も含まれる場合もある。
本実施の形態ではゲート電極層401を形成するエッチング工程に、ハロゲンを含むガス
を用いるので、生じる残留物はハロゲン(本実施の形態では塩素)系不純物(ハロゲン、
又はハロゲン化物)となる。また、エッチング材として、燐酸と酢酸と硝酸を混ぜた溶液
を用いる場合には、残留物にリンなどが含まれる。
よって、ゲート電極層401を形成後、ゲート電極層401表面及び該近傍に存在する残
留物を除去する工程を行う(図3(B)参照)。残留物除去工程は、水、もしくはアルカ
リ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば、水、又は
TMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表的にはアル
ゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ酸を用いた
処理を行ってもよい。
次に、ゲート電極層401上にゲート絶縁膜402を形成する。本実施の形態では、高密
度プラズマCVD法により膜厚200nmの酸化窒化シリコン膜を形成する。
ゲート絶縁膜402上に酸化物半導体膜403を形成する(図3(C)参照)。本実施の
形態において、酸化物半導体膜403として、AC電源装置を有するスパッタリング装置
を用いたスパッタリング法を用い、膜厚35nmのIn-Ga-Zn系酸化物膜(IGZ
O膜)を成膜する。本実施の形態において、In:Ga:Zn=1:1:1(=1/3:
1/3:1/3)の原子比のIn-Ga-Zn系酸化物ターゲットを用いる。なお、成膜
条件は、酸素及びアルゴン雰囲気下(酸素流量比率50%)、圧力0.6Pa、電源電力
5kW、基板温度170℃とする。この成膜条件での成膜速度は、16nm/minであ
る。
酸化物半導体膜403に、過剰な水素(水や水酸基を含む)を除去(脱水化または脱水素
化)するための加熱処理を行ってもよい。本実施の形態では、加熱処理装置の一つである
電気炉に基板を導入し、酸化物半導体膜403に対して窒素雰囲気下450℃において1
時間、さらに窒素及び酸素雰囲気か450℃において1時間の加熱処理を行う。
次いで、ゲート電極層401、ゲート絶縁膜402、及び酸化物半導体膜403上に、ソ
ース電極層及びドレイン電極層となる導電膜を形成する。
導電膜は後の加熱処理に耐えられる材料を用いる。ソース電極層、及びドレイン電極層に
用いる導電膜としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた
元素を含む金属膜、または上述した元素を成分とする金属窒化物膜(窒化チタン膜、窒化
モリブデン膜、窒化タングステン膜)等を用いることができる。また、Al、Cuなどの
金属膜の下側又は上側の一方または双方にTi、Mo、Wなどの高融点金属膜またはそれ
らの金属窒化物膜(窒化チタン膜、窒化モリブデン膜、窒化タングステン膜)を積層させ
た構成としても良い。また、ソース電極層、及びドレイン電極層に用いる導電膜としては
、導電性の金属酸化物で形成しても良い。導電性の金属酸化物としては酸化インジウム(
In)、酸化スズ(SnO)、酸化亜鉛(ZnO)、インジウムスズ酸化物(I
―SnO、ITOと略記する)、インジウム亜鉛酸化物(In―ZnO
)またはこれらの金属酸化物材料に酸化シリコンを含ませたものを用いることができる。
フォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッチング
を行ってソース電極層405a、ドレイン電極層405bを形成する(図3(D)参照)
。ソース電極層405a、ドレイン電極層405bを形成した後、レジストマスクを除去
する。
本実施の形態では、導電膜のエッチングには、ハロゲンを含むガスを用いる。ハロゲンを
含むガスとしては、塩素を含むガス、例えば、塩素(Cl)、三塩化ホウ素(BCl
)、四塩化ケイ素(SiCl)、四塩化炭素(CCl)などを含むガスを用いること
ができる。また、ハロゲンを含むガスとして、フッ素を含むガス、例えば、四フッ化炭素
(CF)、フッ化硫黄(SF)、フッ化窒素(NF)、トリフルオロメタン(CH
)などを含むガスを用いることができる。また、これらのガスにヘリウム(He)や
アルゴン(Ar)などの希ガスを添加したガス、などを用いることができる。
エッチング法としては、平行平板型RIE法や、ICPエッチング法を用いることができ
る。所望の加工形状にエッチングできるように、エッチング条件(コイル型の電極に印加
される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適宜調節する
本実施の形態では、導電膜としてスパッタリング法により膜厚100nmのチタン膜、膜
厚400nmのアルミニウム膜、膜厚100nmのチタン膜の積層を用いる。導電膜のエ
ッチングは、ドライエッチング法により、チタン膜、アルミニウム膜、チタン膜の積層を
エッチングすることで、ソース電極層405a、ドレイン電極層405bを形成する。
本実施の形態では、第1のエッチング条件でチタン膜とアルミニウム膜の2層をエッチン
グした後、第2のエッチング条件で残りのチタン膜単層を除去する。なお、第1のエッチ
ング条件は、エッチングガス(BCl:Cl=750sccm:150sccm)を
用い、バイアス電力を1500Wとし、ICP電源電力を0Wとし、圧力を2.0Paと
する。第2のエッチング条件は、エッチングガス(BCl:Cl=700sccm:
100sccm)を用い、バイアス電力を750Wとし、ICP電源電力を0Wとし、圧
力を2.0Paとする。
ソース電極層405a及びドレイン電極層405bを形成するエッチング工程において、
酸化物半導体膜表面及び該近傍に、エッチング材(エッチングガス、又はエッチング溶液
)による残留物が生じてしまう。このような残留物は、リーク電流などトランジスタの電
気特性の低下や変動を招く要因となる。また、エッチング材に含まれる元素が酸化物半導
体膜403中に混入、又は付着し、トランジスタ特性に悪影響を与える恐れがある。
残留物には、エッチング材(エッチングガス、又はエッチング溶液)、加工される導電膜
、エッチング材にさらされる酸化物半導体膜403に含まれる元素、及び該元素の化合物
が含まれる。例えば、ソース電極層及びドレイン電極層を形成するエッチング工程ではハ
ロゲンを含むガスを好適に用いるが、この場合、残留物には、ハロゲン系不純物(ハロゲ
ン、又はハロゲン化物)が含まれる。
残留物としては、例えば、塩素、フッ素、ホウ素、リン、アルミニウム、鉄、又は炭素な
どが挙げられる。また、残留物に、導電膜、エッチング材にさらされる酸化物半導体膜4
03に含まれる金属元素(例えば、インジウム、ガリウム、又は亜鉛)、金属元素のハロ
ゲン化物、金属元素の酸化物なども含まれる場合がある。また、残留物としてレジストマ
スクに含まれる元素も含まれる場合もある。
本実施の形態ではソース電極層405a及びドレイン電極層405bを形成するエッチン
グ工程に、ハロゲンを含むガスを用いるので、生じる残留物はハロゲン(本実施の形態で
は塩素)系不純物(ハロゲン、又はハロゲン化物)となる。また、本実施の形態のように
ハロゲンを含むガスにホウ素も用いる場合は、生じる残留物としてはホウ素、又はホウ素
を含む化合物も含まれる。また、エッチング材として、燐酸と酢酸と硝酸を混ぜた溶液を
用いる場合には、残留物にリンなどが含まれる。
よって、ソース電極層405a及びドレイン電極層405bを形成後、酸化物半導体膜4
03表面及び該近傍における、ソース電極層405a及びドレイン電極層405bの間に
存在する残留物を除去する工程を行う(図3(E)参照)。残留物除去工程は、水、もし
くはアルカリ性の溶液による処理、又はプラズマ処理によって行うことができる。例えば
、水、又はTMAH溶液を用いた処理、又は酸素、一酸化二窒素、もしくは希ガス(代表
的にはアルゴン)を用いたプラズマ処理などを好適に用いることができる。また、希フッ
酸を用いた処理を行ってもよい。なお、残留物を除去する工程は、酸化物半導体膜403
の表面に付着した、残留物(本実施の形態では主にハロゲン、又はハロゲン化物)を除去
する効果がある。
以上の工程で、本実施の形態のトランジスタ420が作製される。
本実施の形態では、ソース電極層405a、ドレイン電極層405b上に、酸化物半導体
膜403と接して、保護絶縁膜となる絶縁膜407を形成する(図3(F)参照)。例え
ば、CVD法により形成した酸化窒化シリコン膜を400nm形成する。また、保護絶縁
膜の形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下300℃で1時間加熱処理
を行う。
また、トランジスタ430起因の表面凹凸を低減するために平坦化絶縁膜を形成してもよ
い。
例えば、保護絶縁膜上に平坦化絶縁膜として、膜厚1500nmのアクリル樹脂膜を形成
すればよい。アクリル樹脂膜は塗布法による塗布後、焼成(例えば窒素雰囲気下250℃
、1時間)して形成することができる。
平坦化絶縁膜を形成後、加熱処理を行ってもよい。例えば、窒素雰囲気下250℃で1時
間加熱処理を行う。
以上のように、ゲート電極層401、並びに酸化物半導体膜403表面及び該近傍が残留
物により汚染されるのを防止できるため、ボトムゲート構造の逆スタガ型トランジスタで
あるトランジスタ420を有する半導体装置は、酸化物半導体膜403表面におけるエッ
チング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン
、アルミニウム、鉄、又は炭素)の面密度を1×1013atoms/cm以下(好ま
しくは1×1012atoms/cm以下)とすることができる。また、ゲート電極層
401表面におけるエッチング工程起因の不純物(代表的には、ハロゲン(例えば塩素、
フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の面密度を1×1013ato
ms/cm以下(好ましくは1×1012atoms/cm以下)とする。
なお、酸化物半導体膜403表面におけるエッチング工程起因の不純物(代表的には、ハ
ロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の濃度を
5×1018atoms/cm以下(好ましくは1×1018atoms/cm以下
)とすることができる。ゲート電極層401表面におけるエッチング工程起因の不純物(
代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は
炭素)の濃度を5×1018atoms/cm以下(好ましくは1×1018atom
s/cm以下)とすることができる。
従って、酸化物半導体膜403を用いた安定した電気特性を有するトランジスタ420を
含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導体装置を
歩留まりよく作製し、生産性を向上させることができる。
(実施の形態4)
実施の形態1乃至3のいずれかに示したトランジスタを用いて表示機能を有する半導体装
置(表示装置ともいう)を作製することができる。また、トランジスタを含む駆動回路の
一部又は全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成すること
ができる。
図4(A)において、第1の基板4001上に設けられた画素部4002を囲むようにし
て、シール材4005が設けられ、第2の基板4006によって封止されている。図4(
A)においては、第1の基板4001上のシール材4005によって囲まれている領域と
は異なる領域に、別途用意された基板上に単結晶半導体膜又は多結晶半導体膜で形成され
た走査線駆動回路4004、信号線駆動回路4003が実装されている。また別途形成さ
れた信号線駆動回路4003と、走査線駆動回路4004又は画素部4002に与えられ
る各種信号及び電位は、FPC(Flexible printed circuit)
4018a、FPC4018bから供給されている。
図4(B)、及び図4(C)において、第1の基板4001上に設けられた画素部400
2と、走査線駆動回路4004とを囲むようにして、シール材4005が設けられている
。また画素部4002と、走査線駆動回路4004の上に第2の基板4006が設けられ
ている。よって画素部4002と、走査線駆動回路4004とは、第1の基板4001と
シール材4005と第2の基板4006とによって、表示素子と共に封止されている。図
4(B)、及び図4(C)においては、第1の基板4001上のシール材4005によっ
て囲まれている領域とは異なる領域に、別途用意された基板上に単結晶半導体膜又は多結
晶半導体膜で形成された信号線駆動回路4003が実装されている。図4(B)、及び図
4(C)においては、別途形成された信号線駆動回路4003と、走査線駆動回路400
4又は画素部4002に与えられる各種信号及び電位は、FPC4018から供給されて
いる。
また図4(B)、及び図4(C)においては、信号線駆動回路4003を別途形成し、第
1の基板4001に実装している例を示しているが、この構成に限定されない。走査線駆
動回路を別途形成して実装してもよいし、信号線駆動回路の一部又は走査線駆動回路の一
部のみを別途形成して実装してもよい。
なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG(Ch
ip On Glass)方法、ワイヤボンディング方法、或いはTAB(Tape A
utomated Bonding)方法などを用いることができる。図4(A)は、C
OG方法により信号線駆動回路4003、走査線駆動回路4004を実装する例であり、
図4(B)は、COG方法により信号線駆動回路4003を実装する例であり、図4(C
)は、TAB方法により信号線駆動回路4003を実装する例である。
また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラ
を含むIC等を実装した状態にあるモジュールとを含む。
なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光
源(照明装置含む)を指す。
また、コネクター、例えばFPCもしくはTABテープもしくはTCPが取り付けられた
モジュール、TABテープやTCPの先にプリント配線板が設けられたモジュール、又は
表示素子にCOG方式によりIC(集積回路)が直接実装されたモジュールも全て表示装
置に含むものとする。
また第1の基板上に設けられた画素部及び走査線駆動回路は、トランジスタを複数有して
おり、実施の形態1乃至3のいずれかに示したトランジスタを適用することができる。
表示装置に設けられる表示素子としては液晶素子(液晶表示素子ともいう)、発光素子(
発光表示素子ともいう)、を用いることができる。発光素子は、電流又は電圧によって輝
度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electro L
uminescence)、有機EL等が含まれる。また、電子インクなど、電気的作用
によりコントラストが変化する表示媒体も適用することができる。
また、半導体装置の一形態について、図4乃至図6を用いて説明する。図6は、図4(B
)のM-Nにおける断面図に相当する。
図4及び図6で示すように、半導体装置は接続端子電極4015及び端子電極4016を
有しており、接続端子電極4015及び端子電極4016はFPC4018(FPC40
18a、4018b)が有する端子と異方性導電膜4019を介して、電気的に接続され
ている。
接続端子電極4015は、第1の電極層4030と同じ導電膜から形成され、端子電極4
016は、トランジスタ4010、4011のゲート電極層と同じ導電膜で形成されてい
る。
また第1の基板4001上に設けられた画素部4002と、走査線駆動回路4004は、
トランジスタを複数有しており、図6では、画素部4002に含まれるトランジスタ40
10と、走査線駆動回路4004に含まれるトランジスタ4011とを例示している。図
6(A)では、トランジスタ4010、4011上には絶縁膜4020が設けられ、図6
(B)では、さらに、絶縁膜4021が設けられている。
トランジスタ4010、4011としては、実施の形態1乃至3のいずれかで示したトラ
ンジスタを適用することができる。本実施の形態では、実施の形態1で示したトランジス
タ440と同様な構造及び作製方法で得られるトランジスタを適用する例を示す。
実施の形態1で示したトランジスタ440と同様な構造及び作製方法で得られるトランジ
スタ4010、4011は、ソース電極層及びドレイン電極層を形成後、酸化物半導体膜
表面及び該近傍における、ソース電極層及びドレイン電極層の間に存在する残留物を除去
する工程を行う。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプ
ラズマ処理によって行うことができる。例えば、水、又はTMAH溶液を用いた処理、又
は酸素、一酸化二窒素、もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理な
どを好適に用いることができる。また、希フッ酸を用いた処理を行ってもよい。
また、実施の形態2で示したようにゲート電極層形成後、ゲート電極層表面及び近傍にお
けるエッチング工程起因による残留物を除去する工程を行ってもよい。また、実施の形態
3で示したようにゲート電極層形成後、ゲート電極層表面及び該近傍における残留物を除
去する工程行い、さらにソース電極層及びドレイン電極層形成後、酸化物半導体膜表面及
び該近傍における残留物を除去する工程を行ってもよい。
酸化物半導体膜表面及び該近傍が残留物により汚染されるのを防止できるため、トランジ
スタ4010、4011は、酸化物半導体膜表面におけるエッチング工程起因の不純物(
代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は
炭素)の面密度を1×1013atoms/cm以下(好ましくは1×1012ato
ms/cm以下)とすることができる。なお、酸化物半導体膜表面におけるエッチング
工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アル
ミニウム、鉄、又は炭素)の濃度を5×1018atoms/cm以下(好ましくは1
×1018atoms/cm以下)とすることができる。
従って、図4及び図6で示す本実施の形態の酸化物半導体膜を用いた安定した電気特性を
有するトランジスタ4010、4011を含む半導体装置として信頼性の高い半導体装置
を提供することができる。また、そのような信頼性の高い半導体装置を歩留まりよく作製
し、生産性を向上させることができる。
また、駆動回路用のトランジスタ4011の酸化物半導体膜のチャネル形成領域と重なる
位置にさらに導電層を設けてもよい。導電層を酸化物半導体膜のチャネル形成領域と重な
る位置に設けることによって、バイアス-熱ストレス試験(BT試験)前後におけるトラ
ンジスタ4011のしきい値電圧の変化量をさらに低減することができる。また、導電層
は、電位がトランジスタ4011のゲート電極層と同じでもよいし、異なっていても良く
、第2のゲート電極層として機能させることもできる。また、導電層の電位がGND、0
V、或いはフローティング状態であってもよい。
また、該導電層は外部の電場を遮蔽する、すなわち外部の電場が内部(トランジスタを含
む回路部)に作用しないようにする機能(特に静電気に対する静電遮蔽機能)も有する。
導電層の遮蔽機能により、静電気などの外部の電場の影響によりトランジスタの電気的な
特性が変動することを防止することができる。
画素部4002に設けられたトランジスタ4010は表示素子と電気的に接続し、表示パ
ネルを構成する。表示素子は表示を行うことができれば特に限定されず、様々な表示素子
を用いることができる。
図6(A)に表示素子として液晶素子を用いた液晶表示装置の例を示す。図6(A)にお
いて、表示素子である液晶素子4013は、第1の電極層4030、第2の電極層403
1、及び液晶層4008を含む。なお、液晶層4008を挟持するように配向膜として機
能する絶縁膜4032、4033が設けられている。第2の電極層4031は第2の基板
4006側に設けられ、第1の電極層4030と第2の電極層4031とは液晶層400
8を介して積層する構成となっている。
またスペーサ4035は絶縁膜を選択的にエッチングすることで得られる柱状のスペーサ
であり、液晶層4008の膜厚(セルギャップ)を制御するために設けられている。なお
球状のスペーサを用いていてもよい。
表示素子として、液晶素子を用いる場合、サーモトロピック液晶、低分子液晶、高分子液
晶、高分子分散型液晶、強誘電性液晶、反強誘電性液晶等を用いることができる。これら
の液晶材料(液晶組成物)は、条件により、コレステリック相、スメクチック相、キュー
ビック相、カイラルネマチック相、等方相等を示す。
また、液晶層4008に、配向膜を用いないブルー相を発現する液晶組成物を用いてもよ
い。この場合、液晶層4008と、第1の電極層4030及び第2の電極層4031とは
接する構造となる。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していく
と、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は、液晶
及びカイラル剤を混合させた液晶組成物を用いて発現させることができる。また、ブルー
相が発現する温度範囲を広げるために、ブルー相を発現する液晶組成物に重合性モノマー
及び重合開始剤などを添加し、高分子安定化させる処理を行って液晶層を形成することも
できる。ブルー相を発現する液晶組成物は、応答速度が短く、光学的等方性であるため配
向処理が不要であり、視野角依存性が小さい。また配向膜を設けなくてもよいのでラビン
グ処理も不要となるため、ラビング処理によって引き起こされる静電破壊を防止すること
ができ、作製工程中の液晶表示装置の不良や破損を軽減することができる。よって液晶表
示装置の生産性を向上させることが可能となる。酸化物半導体膜を用いるトランジスタは
、静電気の影響によりトランジスタの電気的な特性が著しく変動して設計範囲を逸脱する
恐れがある。よって酸化物半導体膜を用いるトランジスタを有する液晶表示装置にブルー
相を発現する液晶組成物を用いることはより効果的である。
また、液晶材料の固有抵抗は、1×10Ω・cm以上であり、好ましくは1×1011
Ω・cm以上であり、さらに好ましくは1×1012Ω・cm以上である。なお、本明細
書における固有抵抗の値は、20℃で測定した値とする。
液晶表示装置に設けられる保持容量の大きさは、画素部に配置されるトランジスタのリー
ク電流等を考慮して、所定の期間の間電荷を保持できるように設定される。保持容量の大
きさは、トランジスタのオフ電流等を考慮して設定すればよい。本明細書に開示する酸化
物半導体膜を有するトランジスタを用いることにより、各画素における液晶容量に対して
1/3以下、好ましくは1/5以下の容量の大きさを有する保持容量を設ければ充分であ
る。
本明細書に開示する酸化物半導体膜を用いたトランジスタは、オフ状態における電流値(
オフ電流値)を低く制御することができる。よって、画像信号等の電気信号の保持時間を
長くすることができ、電源オン状態では書き込み間隔も長く設定できる。よって、リフレ
ッシュ動作の頻度を少なくすることができるため、消費電力を抑制する効果を奏する。
また、本明細書に開示する酸化物半導体膜を用いたトランジスタは、比較的高い電界効果
移動度が得られるため、高速駆動が可能である。例えば、このような高速駆動が可能なト
ランジスタを液晶表示装置に用いることで、画素部のスイッチングトランジスタと、駆動
回路部に使用するドライバートランジスタを同一基板上に形成することができる。すなわ
ち、別途駆動回路として、シリコンウェハ等により形成された半導体装置を用いる必要が
ないため、半導体装置の部品点数を削減することができる。また、画素部においても、高
速駆動が可能なトランジスタを用いることで、高画質な画像を提供することができる。
液晶表示装置には、TN(Twisted Nematic)モード、IPS(In-P
lane-Switching)モード、FFS(Fringe Field Swit
ching)モード、ASM(Axially Symmetric aligned
Micro-cell)モード、OCB(Optical Compensated B
irefringence)モード、FLC(Ferroelectric Liqui
d Crystal)モード、AFLC(AntiFerroelectric Liq
uid Crystal)モードなどを用いることができる。
また、ノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用した
透過型の液晶表示装置としてもよい。垂直配向モードとしては、いくつか挙げられるが、
例えば、MVA(Multi-Domain Vertical Alignment)
モード、PVA(Patterned Vertical Alignment)モード
、ASV(Advanced Super View)モードなどを用いることができる
。また、VA型の液晶表示装置にも適用することができる。VA型の液晶表示装置とは、
液晶表示パネルの液晶分子の配列を制御する方式の一種である。VA型の液晶表示装置は
、電圧が印加されていないときにパネル面に対して液晶分子が垂直方向を向く方式である
。また、画素(ピクセル)をいくつかの領域(サブピクセル)に分け、それぞれ別の方向
に分子を倒すよう工夫されているマルチドメイン化あるいはマルチドメイン設計といわれ
る方法を用いることができる。
また、表示装置において、ブラックマトリクス(遮光層)、偏光部材、位相差部材、反射
防止部材などの光学部材(光学基板)などは適宜設ける。例えば、偏光基板及び位相差基
板による円偏光を用いてもよい。また、光源としてバックライト、サイドライトなどを用
いてもよい。
また、画素部における表示方式は、プログレッシブ方式やインターレース方式等を用いる
ことができる。また、カラー表示する際に画素で制御する色要素としては、RGB(Rは
赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、RGBW(Wは白を表す)
、又はRGBに、イエロー、シアン、マゼンタ等を一色以上追加したものがある。なお、
色要素のドット毎にその表示領域の大きさが異なっていてもよい。ただし、開示する発明
はカラー表示の表示装置に限定されるものではなく、モノクロ表示の表示装置に適用する
こともできる。
また、表示装置に含まれる表示素子として、エレクトロルミネッセンスを利用する発光素
子を適用することができる。エレクトロルミネッセンスを利用する発光素子は、発光材料
が有機化合物であるか、無機化合物であるかによって区別され、一般的に、前者は有機E
L素子、後者は無機EL素子と呼ばれている。
有機EL素子は、発光素子に電圧を印加することにより、一対の電極から電子および正孔
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャ
リア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成
し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このよう
な発光素子は、電流励起型の発光素子と呼ばれる。本実施の形態では、発光素子として有
機EL素子を用いる例を示す。
無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー-ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明す
る。
発光素子は発光を取り出すために少なくとも一対の電極の一方が透光性であればよい。そ
して、基板上にトランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取り出
す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対側の
面から発光を取り出す両面射出構造の発光素子があり、どの射出構造の発光素子も適用す
ることができる。
図5(A)(B)及び図6(B)に表示素子として発光素子を用いた発光装置の例を示す
図5(A)は発光装置の平面図であり、図5(A)中の一点鎖線V1-W1、V2-W2
、及びV3-W3で切断した断面が図5(B)に相当する。なお、図5(A)の平面図に
おいては、電界発光層542及び第2の電極層543は省略してあり図示していない。
図5に示す発光装置は、基板500上に、トランジスタ510、容量素子520、配線層
交差部530を有しており、トランジスタ510は発光素子540と電気的に接続してい
る。なお、図5は基板500を通過して発光素子540からの光を取り出す、下面射出型
構造の発光装置である。
トランジスタ510としては、実施の形態1乃至3のいずれかで示したトランジスタを適
用することができる。本実施の形態では、実施の形態1で示したトランジスタ440と同
様な構造及び作製方法で得られるトランジスタを適用する例を示す。
トランジスタ510はゲート電極層511a、511b、ゲート絶縁膜502、酸化物半
導体膜512、ソース電極層又はドレイン電極層として機能する導電層513a、513
bを含む。
実施の形態1で示したトランジスタ440と同様な構造及び作製方法で得られるトランジ
スタ510は、ソース電極層及びドレイン電極層として機能する導電層513a、513
bを形成後、酸化物半導体膜512表面及び該近傍におけるソース電極層及びドレイン電
極層として機能する導電層513a、513bの間に存在する残留物を除去する工程を行
う。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理に
よって行うことができる。例えば、水、又はTMAH溶液を用いた処理、又は酸素、一酸
化二窒素、もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理などを好適に用
いることができる。また、希フッ酸を用いた処理を行ってもよい。
また、実施の形態2で示したようにゲート電極層511a、511b形成後、ゲート電極
層511a、511b表面及び近傍におけるエッチング工程起因による残留物を除去する
工程を行ってもよい。また、実施の形態3で示したようにゲート電極層511a、511
b形成後、ゲート電極層511a、511b表面及び該近傍における残留物を除去する工
程行い、さらに導電層513a、513b形成後、酸化物半導体膜512表面及び該近傍
における残留物を除去する工程を行ってもよい。
酸化物半導体膜512表面及び該近傍が残留物により汚染されるのを防止できるため、ト
ランジスタ510は、酸化物半導体膜512表面におけるエッチング工程起因の不純物(
代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は
炭素)の面密度を1×1013atoms/cm以下(好ましくは1×1012ato
ms/cm以下)とすることができる。なお、酸化物半導体膜512表面におけるエッ
チング工程起因の不純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン
、アルミニウム、鉄、又は炭素)の濃度を5×1018atoms/cm以下(好まし
くは1×1018atoms/cm以下)とすることができる。
従って、図5で示す本実施の形態の酸化物半導体膜512を用いた安定した電気特性を有
するトランジスタ510を含む半導体装置として信頼性の高い半導体装置を提供すること
ができる。また、そのような信頼性の高い半導体装置を歩留まりよく作製し、生産性を向
上させることができる。
容量素子520は、導電層521a、521b、ゲート絶縁膜502、酸化物半導体膜5
22、導電層523を含み、導電層521a、521bと導電層523とで、ゲート絶縁
膜502及び酸化物半導体膜522を挟む構成とすることで容量を形成する。
配線層交差部530は、ゲート電極層511a、511bと、導電層533との交差部で
あり、ゲート電極層511a、511bと、導電層533とは、間にゲート絶縁膜502
を介して交差する。
本実施の形態においては、ゲート電極層511a及び導電層521aとして膜厚30nm
のチタン膜を用い、ゲート電極層511b及び導電層521bとして膜厚200nmの銅
薄膜を用いる。よって、ゲート電極層はチタン膜と銅薄膜との積層構造となる。
酸化物半導体膜512、522としては膜厚25nmのIGZO膜を用いる。
トランジスタ510、容量素子520、及び配線層交差部530上には層間絶縁膜504
が形成され、層間絶縁膜504上において発光素子540と重畳する領域にカラーフィル
タ層505が設けられている。層間絶縁膜504及びカラーフィルタ層505上には平坦
化絶縁膜として機能する絶縁膜506が設けられている。
絶縁膜506上に第1の電極層541、電界発光層542、第2の電極層543の順に積
層した積層構造を含む発光素子540が設けられている。発光素子540とトランジスタ
510とは、導電層513aに達する絶縁膜506及び層間絶縁膜504に形成された開
口において、第1の電極層541及び導電層513aとは接することによって電気的に接
続されている。なお、第1の電極層541の一部及び該開口を覆うように隔壁507が設
けられている。
層間絶縁膜504には、プラズマCVD法による膜厚200nm以上600nm以下の酸
化窒化シリコン膜を用いることができる。また、絶縁膜506には膜厚1500nmの感
光性のアクリル膜、隔壁507には膜厚1500nmの感光性のポリイミド膜を用いるこ
とができる。
カラーフィルタ層505としては、例えば有彩色の透光性樹脂を用いることができる。有
彩色の透光性樹脂としては、感光性、非感光性の有機樹脂を用いることができるが、感光
性の有機樹脂層を用いるとレジストマスク数を削減することができるため、工程が簡略化
し好ましい。
有彩色は、黒、灰、白などの無彩色を除く色であり、カラーフィルタ層は、着色された有
彩色の光のみを透過する材料で形成される。有彩色としては、赤色、緑色、青色などを用
いることができる。また、シアン、マゼンダ、イエロー(黄)などを用いてもよい。着色
された有彩色の光のみを透過するとは、カラーフィルタ層における透過光は、その有彩色
の光の波長にピークを有するということである。カラーフィルタ層は、含ませる着色材料
の濃度と光の透過率の関係に考慮して、最適な膜厚を適宜制御するとよい。例えば、カラ
ーフィルタ層505の膜厚は1500nm以上2000nm以下とすればよい。
図6(B)に示す発光装置においては、表示素子である発光素子4513は、画素部40
02に設けられたトランジスタ4010と電気的に接続している。なお発光素子4513
の構成は、第1の電極層4030、電界発光層4511、第2の電極層4031の積層構
造であるが、示した構成に限定されない。発光素子4513から取り出す光の方向などに
合わせて、発光素子4513の構成は適宜変えることができる。
隔壁4510、507は、有機絶縁材料、又は無機絶縁材料を用いて形成する。特に感光
性の樹脂材料を用い、第1の電極層4030、541上に開口部を形成し、その開口部の
側壁が連続した曲率を持って形成される傾斜面となるように形成することが好ましい。
電界発光層4511、542は、単数の層で構成されていても、複数の層が積層されるよ
うに構成されていてもどちらでもよい。
発光素子4513、540に酸素、水素、水分、二酸化炭素等が入り込まないように、第
2の電極層4031、543及び隔壁4510、507上に保護膜を形成してもよい。保
護膜としては、窒化シリコン膜、窒化酸化シリコン膜、DLC膜等を形成することができ
る。
また、発光素子4513、540に酸素、水素、水分、二酸化炭素等が入り込まないよう
に、発光素子4513、540を覆う有機化合物を含む層を蒸着法により形成してもよい
また、第1の基板4001、第2の基板4006、及びシール材4005によって封止さ
れた空間には充填材4514が設けられ密封されている。このように外気に曝されないよ
うに気密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂
フィルム等)やカバー材でパッケージング(封入)することが好ましい。
充填材4514としては窒素やアルゴンなどの不活性な気体の他に、紫外線硬化樹脂又は
熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル、ポリイミ
ド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)又はEVA(エチレ
ンビニルアセテート)を用いることができる。例えば充填材として窒素を用いればよい。
また、必要であれば、発光素子の射出面に偏光板、又は円偏光板(楕円偏光板を含む)、
位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよ
い。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により
反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
また、表示装置として、電子インクを駆動させる電子ペーパーを提供することも可能であ
る。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼ばれており、紙
と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能と
いう利点を有している。
電気泳動表示装置は、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と
、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒又は溶質に複数分
散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカプセ
ル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するもの
である。なお、第1の粒子又は第2の粒子は染料を含み、電界がない場合において移動し
ないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む)と
する。
このように、電気泳動表示装置は、誘電定数の高い物質が高い電界領域に移動する、いわ
ゆる誘電泳動的効果を利用したディスプレイである。
上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、こ
の電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また
、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
なお、マイクロカプセル中の第1の粒子および第2の粒子は、導電体材料、絶縁体材料、
半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレク
トロクロミック材料、磁気泳動材料から選ばれた一種の材料、又はこれらの複合材料を用
いればよい。
また、電子ペーパーとして、ツイストボール表示方式を用いる表示装置も適用することが
できる。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を、表示素子に
用いる電極層である第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2
の電極層に電位差を生じさせて球形粒子の向きを制御することにより、表示を行う方法で
ある。
なお、図4乃至図6において、第1の基板4001、500、第2の基板4006として
は、ガラス基板の他、可撓性を有する基板も用いることができ、例えば透光性を有するプ
ラスチック基板などを用いることができる。プラスチックとしては、FRP(Fiber
glass-Reinforced Plastics)板、PVF(ポリビニルフルオ
ライド)フィルム、ポリエステルフィルム又はアクリル樹脂フィルムを用いることができ
る。また、透光性が必要でなければ、アルミニウムやステンレスなどの金属基板(金属フ
ィルム)を用いてもよい。例えば、アルミニウムホイルをPVFフィルムやポリエステル
フィルムで挟んだ構造のシートを用いることもできる。
本実施の形態では、絶縁膜4020として酸化アルミニウム膜を用いる。絶縁膜4020
はスパッタリング法やプラズマCVD法によって形成することができる。
酸化物半導体膜上に絶縁膜4020として設けられた酸化アルミニウム膜は、水素、水分
などの不純物、及び酸素の両方に対して膜を透過させない遮断効果(ブロック効果)が高
い。
従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因となる水素、
水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主成分材料で
ある酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。
また、平坦化絶縁膜として機能する絶縁膜4021、506は、アクリル樹脂、ポリイミ
ド、ベンゾシクロブテン系樹脂、ポリアミド樹脂、エポキシ等の、耐熱性を有する有機材
料を用いることができる。また上記有機材料の他に、低誘電率材料(low-k材料)、
シロキサン系樹脂、PSG(リンシリケートガラス)、BPSG(リンボロンガラス)等
を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層させることで
、絶縁膜を形成してもよい。
絶縁膜4021、506の形成法は、特に限定されず、その材料に応じて、スパッタリン
グ法、SOG法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット
法等)、印刷法(スクリーン印刷、オフセット印刷等)、ドクターナイフ、ロールコータ
ー、カーテンコーター、ナイフコーター等を用いることができる。
表示装置は光源又は表示素子からの光を透過させて表示を行う。よって光が透過する画素
部に設けられる基板、絶縁膜、導電膜などの薄膜はすべて可視光の波長領域の光に対して
透光性とする。
表示素子に電圧を印加する第1の電極層及び第2の電極層(画素電極層、共通電極層、対
向電極層などともいう)においては、取り出す光の方向、電極層が設けられる場所、及び
電極層のパターン構造によって透光性、反射性を選択すればよい。
第1の電極層4030、541、第2の電極層4031、543は、酸化タングステンを
含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含
むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム錫酸化物(以下
、ITOと示す。)、インジウム亜鉛酸化物、酸化ケイ素を添加したインジウム錫酸化物
、グラフェンなどの透光性を有する導電性材料を用いることができる。
また、第1の電極層4030、541、第2の電極層4031、543はタングステン(
W)、モリブデン(Mo)、ジルコニウム(Zr)、ハフニウム(Hf)、バナジウム(
V)、ニオブ(Nb)、タンタル(Ta)、クロム(Cr)、コバルト(Co)、ニッケ
ル(Ni)、チタン(Ti)、白金(Pt)、アルミニウム(Al)、銅(Cu)、銀(
Ag)等の金属、又はその合金、若しくはその金属窒化物から一つ、又は複数種を用いて
形成することができる。
本実施の形態においては、図5に示す発光装置は下面射出型なので、第1の電極層541
は透光性、第2の電極層543は反射性を有する。よって、第1の電極層541に金属膜
を用いる場合は透光性を保てる程度膜厚を薄く、第2の電極層543に透光性を有する導
電膜を用いる場合は、反射性を有する導電膜を積層するとよい。
また、第1の電極層4030、541、第2の電極層4031、543として、導電性高
分子(導電性ポリマーともいう)を含む導電性組成物を用いて形成することができる。導
電性高分子としては、いわゆるπ電子共役系導電性高分子が用いることができる。例えば
、ポリアニリン又はその誘導体、ポリピロール又はその誘導体、ポリチオフェン又はその
誘導体、若しくはアニリン、ピロールおよびチオフェンの2種以上からなる共重合体若し
くはその誘導体などがあげられる。
また、トランジスタは静電気などにより破壊されやすいため、駆動回路保護用の保護回路
を設けることが好ましい。保護回路は、非線形素子を用いて構成することが好ましい。
以上のように実施の形態1乃至3のいずれかで示したトランジスタを適用することで、様
々な機能を有する半導体装置を提供することができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み
合わせて用いることができる。
(実施の形態5)
実施の形態1乃至3のいずれかに示したトランジスタを用いて、対象物の情報を読み取る
イメージセンサ機能を有する半導体装置を作製することができる。
図7(A)に、イメージセンサ機能を有する半導体装置の一例を示す。図7(A)はフォ
トセンサの等価回路であり、図7(B)はフォトセンサの一部を示す断面図である。
フォトダイオード602は、一方の電極がフォトダイオードリセット信号線658に、他
方の電極がトランジスタ640のゲートに電気的に接続されている。トランジスタ640
は、ソース又はドレインの一方がフォトセンサ基準信号線672に、ソース又はドレイン
の他方がトランジスタ656のソース又はドレインの一方に電気的に接続されている。ト
ランジスタ656は、ゲートがゲート信号線659に、ソース又はドレインの他方がフォ
トセンサ出力信号線671に電気的に接続されている。
なお、本明細書における回路図において、酸化物半導体膜を用いるトランジスタと明確に
判明できるように、酸化物半導体膜を用いるトランジスタの記号には「OS」と記載して
いる。図7(A)において、トランジスタ640、トランジスタ656は実施の形態1乃
至3のいずれかに示したトランジスタが適用でき、酸化物半導体膜を用いるトランジスタ
である。本実施の形態では、実施の形態1で示したトランジスタ440と同様な構造及び
作製方法で得られるトランジスタを適用する例を示す。
図7(B)は、フォトセンサにおけるフォトダイオード602及びトランジスタ640に
示す断面図であり、絶縁表面を有する基板601(TFT基板)上に、センサとして機能
するフォトダイオード602及びトランジスタ640が設けられている。フォトダイオー
ド602、トランジスタ640の上には接着層608を用いて基板613が設けられてい
る。
トランジスタ640上には絶縁膜631、層間絶縁膜633、層間絶縁膜634が設けら
れている。フォトダイオード602は、層間絶縁膜633上に設けられ、層間絶縁膜63
3上に形成した電極層641a、641bと、層間絶縁膜634上に設けられた電極層6
42との間に、層間絶縁膜633側から順に第1半導体膜606a、第2半導体膜606
b、及び第3半導体膜606cを積層した構造を有している。
電極層641bは、層間絶縁膜634に形成された導電層643と電気的に接続し、電極
層642は電極層641aを介して導電層645と電気的に接続している。導電層645
は、トランジスタ640のゲート電極層と電気的に接続しており、フォトダイオード60
2はトランジスタ640と電気的に接続している。
ここでは、第1半導体膜606aとしてp型の導電型を有する半導体膜と、第2半導体膜
606bとして高抵抗な半導体膜(i型半導体膜)、第3半導体膜606cとしてn型の
導電型を有する半導体膜を積層するpin型のフォトダイオードを例示している。
第1半導体膜606aはp型半導体膜であり、p型を付与する不純物元素を含む非晶質シ
リコン膜により形成することができる。第1半導体膜606aの形成には13族の不純物
元素(例えばホウ素(B))を含む半導体材料ガスを用いて、プラズマCVD法により形
成する。半導体材料ガスとしてはシラン(SiH)を用いればよい。または、Si
、SiHCl、SiHCl、SiCl、SiF等を用いてもよい。また、不
純物元素を含まない非晶質シリコン膜を形成した後に、拡散法やイオン注入法を用いて該
非晶質シリコン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導
入した後に加熱等を行うことで、不純物元素を拡散させるとよい。この場合に非晶質シリ
コン膜を形成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を
用いればよい。第1半導体膜606aの膜厚は10nm以上50nm以下となるよう形成
することが好ましい。
第2半導体膜606bは、i型半導体膜(真性半導体膜)であり、非晶質シリコン膜によ
り形成する。第2半導体膜606bの形成には、半導体材料ガスを用いて、非晶質シリコ
ン膜をプラズマCVD法により形成する。半導体材料ガスとしては、シラン(SiH
を用いればよい。または、Si、SiHCl、SiHCl、SiCl、S
iF等を用いてもよい。第2半導体膜606bの形成は、LPCVD法、気相成長法、
スパッタリング法等により行ってもよい。第2半導体膜606bの膜厚は200nm以上
1000nm以下となるように形成することが好ましい。
第3半導体膜606cは、n型半導体膜であり、n型を付与する不純物元素を含む非晶質
シリコン膜により形成する。第3半導体膜606cの形成には、15族の不純物元素(例
えばリン(P))を含む半導体材料ガスを用いて、プラズマCVD法により形成する。半
導体材料ガスとしてはシラン(SiH)を用いればよい。または、Si、SiH
Cl、SiHCl、SiCl、SiF等を用いてもよい。また、不純物元素を
含まない非晶質シリコン膜を形成した後に、拡散法やイオン注入法を用いて該非晶質シリ
コン膜に不純物元素を導入してもよい。イオン注入法等により不純物元素を導入した後に
加熱等を行うことで、不純物元素を拡散させるとよい。この場合に非晶質シリコン膜を形
成する方法としては、LPCVD法、気相成長法、又はスパッタリング法等を用いればよ
い。第3半導体膜606cの膜厚は20nm以上200nm以下となるよう形成すること
が好ましい。
また、第1半導体膜606a、第2半導体膜606b、及び第3半導体膜606cは、非
晶質半導体ではなく、多結晶半導体を用いて形成してもよいし、微結晶(セミアモルファ
ス(Semi Amorphous Semiconductor:SAS))半導体を
用いて形成してもよい。
また、光電効果で発生した正孔の移動度は電子の移動度に比べて小さいため、pin型の
フォトダイオードはp型の半導体膜側を受光面とする方がよい特性を示す。ここでは、p
in型のフォトダイオードが形成されている基板601の面からフォトダイオード602
が受ける光を電気信号に変換する例を示す。また、受光面とした半導体膜側とは逆の導電
型を有する半導体膜側からの光は外乱光となるため、電極層は遮光性を有する導電膜を用
いるとよい。また、n型の半導体膜側を受光面として用いることもできる。
絶縁膜631、層間絶縁膜633、層間絶縁膜634としては、絶縁性材料を用いて、そ
の材料に応じて、スパッタリング法、プラズマCVD法、SOG法、スピンコート、ディ
ップ、スプレー塗布、液滴吐出法(インクジェット法等)、印刷法(スクリーン印刷、オ
フセット印刷等)等を用いて形成することができる。
絶縁膜631としては、無機絶縁材料としては、酸化シリコン層、酸化窒化シリコン層、
酸化アルミニウム層、又は酸化窒化アルミニウム層などの酸化物絶縁膜、窒化シリコン層
、窒化酸化シリコン層、窒化アルミニウム層、又は窒化酸化アルミニウム層などの窒化物
絶縁膜の単層、又は積層を用いることができる。
本実施の形態では、絶縁膜631として酸化アルミニウム膜を用いる。絶縁膜631はス
パッタリング法やプラズマCVD法によって形成することができる。
酸化物半導体膜上に絶縁膜631として設けられた酸化アルミニウム膜は、水素、水分な
どの不純物、及び酸素の両方に対して膜を透過させない遮断効果(ブロック効果)が高い
従って、酸化アルミニウム膜は、作製工程中及び作製後において、変動要因となる水素、
水分などの不純物の酸化物半導体膜への混入、及び酸化物半導体を構成する主成分材料で
ある酸素の酸化物半導体膜からの放出を防止する保護膜として機能する。
層間絶縁膜633、634としては、表面凹凸を低減するため平坦化絶縁膜として機能す
る絶縁膜が好ましい。層間絶縁膜633、634としては、例えばポリイミド、アクリル
樹脂、ベンゾシクロブテン系樹脂、ポリアミド、エポキシ樹脂等の、耐熱性を有する有機
絶縁材料を用いることができる。また上記有機絶縁材料の他に、低誘電率材料(low-
k材料)、シロキサン系樹脂、PSG(リンシリケートガラス)、BPSG(リンホウ素
シリケートガラス)等の単層、又は積層を用いることができる。
フォトダイオード602に入射する光を検出することによって、被検出物の情報を読み取
ることができる。なお、被検出物の情報を読み取る際にバックライトなどの光源を用いる
ことができる。
実施の形態1で示したトランジスタ440と同様な構造及び作製方法で得られるトランジ
スタ640は、ソース電極層及びドレイン電極層を形成後、酸化物半導体膜表面及び該近
傍におけるソース電極層及びドレイン電極層の間に存在する残留物を除去する工程を行う
。残留物除去工程は、水、もしくはアルカリ性の溶液による処理、又はプラズマ処理によ
って行うことができる。例えば、水、又はTMAH溶液を用いた処理、又は酸素、一酸化
二窒素、もしくは希ガス(代表的にはアルゴン)を用いたプラズマ処理などを好適に用い
ることができる。また、希フッ酸を用いた処理を行ってもよい。
また、実施の形態2で示したようにゲート電極層形成後、ゲート電極層表面及び近傍にお
けるエッチング工程起因による残留物を除去する工程を行ってもよい。また、実施の形態
3で示したようにゲート電極層形成後、ゲート電極層表面及び該近傍における残留物を除
去する工程行い、さらにソース電極層及びドレイン電極層形成後、酸化物半導体膜表面及
び該近傍における残留物を除去する工程を行ってもよい。
酸化物半導体膜表面及び該近傍が残留物により汚染されるのを防止できるため、トランジ
スタ640は、酸化物半導体膜表面におけるエッチング工程起因の不純物(代表的には、
ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄、又は炭素)の面密
度を1×1013atoms/cm以下(好ましくは1×1012atoms/cm
以下)とすることができる。なお、酸化物半導体膜表面におけるエッチング工程起因の不
純物(代表的には、ハロゲン(例えば塩素、フッ素)、ホウ素、リン、アルミニウム、鉄
、又は炭素)の濃度を5×1018atoms/cm以下(好ましくは1×1018
toms/cm以下)とすることができる。
従って、本実施の形態の酸化物半導体膜を用いた安定した電気特性を有するトランジスタ
640を含む信頼性の高い半導体装置を提供することができる。また、信頼性の高い半導
体装置を歩留まりよく作製し、生産性を向上させることができる。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み
合わせて用いることができる。
(実施の形態6)
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用すること
ができる。電子機器としては、テレビジョン装置(テレビ、又はテレビジョン受信機とも
いう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメラ、デジタ
ルフォトフレーム、携帯電話機、携帯型ゲーム機、携帯情報端末、音響再生装置、遊技機
(パチンコ機、スロットマシン等)、ゲーム筐体が挙げられる。これらの電子機器の具体
例を図8に示す。
図8(A)は、表示部を有するテーブル9000を示している。テーブル9000は、筐
体9001に表示部9003が組み込まれており、表示部9003により映像を表示する
ことが可能である。なお、4本の脚部9002により筐体9001を支持した構成を示し
ている。また、電力供給のための電源コード9005を筐体9001に有している。
実施の形態1乃至5のいずれかに示す半導体装置は、表示部9003に用いることが可能
であり、電子機器に高い信頼性を付与することができる。
表示部9003は、タッチ入力機能を有しており、テーブル9000の表示部9003に
表示された表示ボタン9004を指などで触れることで、画面操作や、情報を入力するこ
とができ、また他の家電製品との通信を可能とする、又は制御を可能とすることで、画面
操作により他の家電製品をコントロールする制御装置としてもよい。例えば、実施の形態
5に示したイメージセンサ機能を有する半導体装置を用いれば、表示部9003にタッチ
入力機能を持たせることができる。
また、筐体9001に設けられたヒンジによって、表示部9003の画面を床に対して垂
直に立てることもでき、テレビジョン装置としても利用できる。狭い部屋においては、大
きな画面のテレビジョン装置は設置すると自由な空間が狭くなってしまうが、テーブルに
表示部が内蔵されていれば、部屋の空間を有効に利用することができる。
図8(B)は、テレビジョン装置9100を示している。テレビジョン装置9100は、
筐体9101に表示部9103が組み込まれており、表示部9103により映像を表示す
ることが可能である。なお、ここではスタンド9105により筐体9101を支持した構
成を示している。
テレビジョン装置9100の操作は、筐体9101が備える操作スイッチや、別体のリモ
コン操作機9110により行うことができる。リモコン操作機9110が備える操作キー
9109により、チャンネルや音量の操作を行うことができ、表示部9103に表示され
る映像を操作することができる。また、リモコン操作機9110に、当該リモコン操作機
9110から出力する情報を表示する表示部9107を設ける構成としてもよい。
図8(B)に示すテレビジョン装置9100は、受信機やモデムなどを備えている。テレ
ビジョン装置9100は、受信機により一般のテレビ放送の受信を行うことができ、さら
にモデムを介して有線又は無線による通信ネットワークに接続することにより、一方向(
送信者から受信者)又は双方向(送信者と受信者間、あるいは受信者間同士など)の情報
通信を行うことも可能である。
実施の形態1乃至5のいずれかに示す半導体装置は、表示部9103、9107に用いる
ことが可能であり、テレビジョン装置、及びリモコン操作機に高い信頼性を付与すること
ができる。
図8(C)はコンピュータであり、本体9201、筐体9202、表示部9203、キー
ボード9204、外部接続ポート9205、ポインティングデバイス9206等を含む。
実施の形態1乃至5のいずれかに示す半導体装置は、表示部9203に用いることが可能
であり、信頼性の高いコンピュータとすることが可能となる。
図9(A)及び図9(B)は2つ折り可能なタブレット型端末である。図9(A)は、開
いた状態であり、タブレット型端末は、筐体9630、表示部9631a、表示部963
1b、表示モード切り替えスイッチ9034、電源スイッチ9035、省電力モード切り
替えスイッチ9036、留め具9033、操作スイッチ9038、を有する。
実施の形態1乃至5のいずれかに示す半導体装置は、表示部9631a、表示部9631
bに用いることが可能であり、信頼性の高いタブレット型端末とすることが可能となる。
表示部9631aは、一部をタッチパネルの領域9632aとすることができ、表示され
た操作キー9638にふれることでデータ入力をすることができる。なお、表示部963
1aにおいては、一例として半分の領域が表示のみの機能を有する構成、もう半分の領域
がタッチパネルの機能を有する構成を示しているが該構成に限定されない。表示部963
1aの全ての領域がタッチパネルの機能を有する構成としても良い。例えば、表示部96
31aの全面をキーボードボタン表示させてタッチパネルとし、表示部9631bを表示
画面として用いることができる。
また、表示部9631bにおいても表示部9631aと同様に、表示部9631bの一部
をタッチパネルの領域9632bとすることができる。また、タッチパネルのキーボード
表示切り替えボタン9639が表示されている位置に指やスタイラスなどでふれることで
表示部9631bにキーボードボタン表示することができる。
また、タッチパネルの領域9632aとタッチパネルの領域9632bに対して同時にタ
ッチ入力することもできる。
また、表示モード切り替えスイッチ9034は、縦表示又は横表示などの表示の向きを切
り替え、白黒表示やカラー表示の切り替えなどを選択できる。省電力モード切り替えスイ
ッチ9036は、タブレット型端末に内蔵している光センサで検出される使用時の外光の
光量に応じて表示の輝度を最適なものとすることができる。タブレット型端末は光センサ
だけでなく、ジャイロ、加速度センサ等の傾きを検出するセンサなどの他の検出装置を内
蔵させてもよい。
また、図9(A)では表示部9631bと表示部9631aの表示面積が同じ例を示して
いるが特に限定されず、一方のサイズともう一方のサイズが異なっていてもよく、表示の
品質も異なっていてもよい。例えば一方が他方よりも高精細な表示を行える表示パネルと
してもよい。
図9(B)は、閉じた状態であり、タブレット型端末は、筐体9630、太陽電池963
3、充放電制御回路9634、バッテリー9635、DCDCコンバータ9636を有す
る。なお、図9(B)では充放電制御回路9634の一例としてバッテリー9635、D
CDCコンバータ9636を有する構成について示している。
なお、タブレット型端末は2つ折り可能なため、未使用時に筐体9630を閉じた状態に
することができる。従って、表示部9631a、表示部9631bを保護できるため、耐
久性に優れ、長期使用の観点からも信頼性の優れたタブレット型端末を提供できる。
また、この他にも図9(A)及び図9(B)に示したタブレット型端末は、様々な情報(
静止画、動画、テキスト画像など)を表示する機能、カレンダー、日付又は時刻などを表
示部に表示する機能、表示部に表示した情報をタッチ入力操作又は編集するタッチ入力機
能、様々なソフトウェア(プログラム)によって処理を制御する機能、等を有することが
できる。
タブレット型端末の表面に装着された太陽電池9633によって、電力をタッチパネル、
表示部、又は映像信号処理部等に供給することができる。なお、太陽電池9633は、筐
体9630の片面または両面に設けることができ、バッテリー9635の充電を効率的に
行う構成とすることができる。なおバッテリー9635としては、リチウムイオン電池を
用いると、小型化を図れる等の利点がある。
また、図9(B)に示す充放電制御回路9634の構成、及び動作について図9(C)に
ブロック図を示し説明する。図9(C)には、太陽電池9633、バッテリー9635、
DCDCコンバータ9636、コンバータ9637、スイッチSW1乃至SW3、表示部
9631について示しており、バッテリー9635、DCDCコンバータ9636、コン
バータ9637、スイッチSW1乃至SW3が、図9(B)に示す充放電制御回路963
4に対応する箇所となる。
まず外光により太陽電池9633により発電がされる場合の動作の例について説明する。
太陽電池で発電した電力は、バッテリー9635を充電するための電圧となるようDCD
Cコンバータ9636で昇圧又は降圧がなされる。そして、表示部9631の動作に太陽
電池9633からの電力が用いられる際にはスイッチSW1をオンにし、コンバータ96
37で表示部9631に必要な電圧に昇圧又は降圧をすることとなる。また、表示部96
31での表示を行わない際には、SW1をオフにし、SW2をオンにしてバッテリー96
35の充電を行う構成とすればよい。
なお太陽電池9633については、発電手段の一例として示したが、特に限定されず、圧
電素子(ピエゾ素子)や熱電変換素子(ペルティエ素子)などの他の発電手段によるバッ
テリー9635の充電を行う構成であってもよい。例えば、無線(非接触)で電力を送受
信して充電する無接点電力伝送モジュールや、また他の充電手段を組み合わせて行う構成
としてもよい。
本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適宜組み
合わせて用いることができる。
本実施例では、金属膜表面及び酸化物半導体膜表面の残留物除去工程を行った結果を示す
試料として、シリコン基板上に酸化物半導体膜としてIn:Ga:Zn=3:1:2[原
子数比]の酸化物ターゲットを用いたスパッタリング法により、膜厚50nmのIGZO
膜を形成した。成膜条件は、アルゴン及び酸素(アルゴン:酸素=30sccm:15s
ccm)雰囲気下、圧力0.4Pa、電源電力0.5kW、基板温度200℃とした。
次にドライエッチング法により、酸化物半導体膜にエッチング処理(エッチング条件:エ
ッチングガス(BCl:Cl=60sccm:20sccm)、ICP電源電力45
0W、バイアス電力100W、圧力1.9Pa)を行い、試料A-1を作製した。
エッチング処理後、さらに水処理を行い、試料A-2を作製した。
水処理後のIGZO膜に、酸素を用いたプラズマ処理(条件:ガス(O=300scc
m)、電源電力1800W、圧力66.5Pa、3分)を行い試料B-1を作製した。水
処理後のIGZO膜に、一酸化二窒素を用いたプラズマ処理(条件:ガス(NO=20
0sccm)、電源電力100W、電源周波数27MHz、圧力40Pa、基板温度35
0℃、25分)を行い試料B-2を作製した。水処理後のIGZO膜に、TMAH溶液に
よる処理(条件:50℃、60秒)を行い試料B-3を作製した。水処理後のIGZO膜
に、アンモニア過水(HO:アンモニア:過酸化水素水=2:2:5)による処理(室
温、10秒)を行い試料B-4を作製した。水処理後のIGZO膜に、酸素を用いたプラ
ズマ処理(条件:ガス(O=200sccm)、電源電力100W、電源周波数27M
Hz、圧力40Pa、基板温度350℃、2分)を行い試料B-5を作製した。なお、試
料B-1と試料B-5は処理条件の異なる酸素を用いたプラズマ処理である。
全反射蛍光X線(Total Reflection X-ray Fluoresce
nce)分析により、A-1、A-2、B-1乃至B-5の試料の膜表面の塩素の面密度
を測定した結果を表1及び表2に示す。
Figure 0007187602000002
Figure 0007187602000003
ドライエッチング後に残留物除去工程を行わなかったA-1においては、ドライエッチン
グ後に、IGZO膜の表面における塩素の面密度が大きく増加しているが、ドライエッチ
ング後に水処理を行ったA-2においては、IGZO膜の表面における塩素の面密度の増
加が軽減されていることが確認できる。
さらに、一酸化二窒素を用いたプラズマ処理、TMAH溶液による処理、アンモニア過水
による処理、又は酸素を用いたプラズマ処理を残留物除去工程として行ったB-1乃至B
-5においては、残留物除去工程後、IGZO膜の表面における塩素の面密度が1×10
13atoms/cm以下であり、より塩素が除去されて塩素の面密度の増加が抑制さ
れたことが確認できる。
次に、試料として、ガラス基板上に金属膜としてスパッタリング法により膜厚200nm
のタングステン(W)膜(成膜条件:アルゴン(80sccm)雰囲気下、圧力0.8P
a、電源電力1kW、基板温度230℃)を成膜した。
次にドライエッチング法により、タングステン膜にエッチング処理(エッチング条件:エ
ッチングガス(CF:Cl:O=25sccm:25sccm:10sccm)、
ICP電源電力500W、バイアス電力100W、圧力1.0Pa)を行い、膜厚約50
nmをエッチングした。
エッチング処理後、水処理を行った。
水処理後のタングステン膜に、酸素を用いたプラズマ処理(条件:ガス(O=300s
ccm)、電源電力1800W、圧力66.5Pa、3分)を行い試料C-1を作製した
。水処理後のタングステン膜に、一酸化二窒素を用いたプラズマ処理(条件:ガス(N
O=200sccm)、電源電力100W、電源周波数27MHz、圧力40Pa、基板
温度350℃、25分)を行い試料C-2を作製した。水処理後のタングステン膜に、T
MAH溶液による処理(条件:50℃、60秒)を行い試料C-3を作製した。水処理後
のタングステン膜に、アンモニア過水(HO:アンモニア:過酸化水素水=2:2:5
)による処理(室温、10秒)を行い試料C-4を作製した。水処理後のタングステン膜
に、酸素を用いたプラズマ処理(条件:ガス(O=200sccm)、電源電力100
W、電源周波数27MHz、圧力40Pa、基板温度350℃、2分)を行い試料C-5
を作製した。なお、試料C-1と試料C-5は処理条件の異なる酸素を用いたプラズマ処
理である。
全反射蛍光X線分析により、C-1乃至C-5の試料の膜表面の塩素の面密度を測定した
結果を表3に示す。
Figure 0007187602000004
ドライエッチング、水処理後に、一酸化二窒素を用いたプラズマ処理、TMAH溶液によ
る処理、アンモニア過水による処理、又は酸素を用いたプラズマ処理を残留物除去工程と
して行ったC-1乃至C-5においては、残留物除去工程後、タングステン膜の表面にお
ける塩素の面密度は1×1013atoms/cm以下であり、塩素が除去されて塩素
の面密度の増加が抑制されたことが確認できる。
以上の結果から、水処理、一酸化二窒素を用いたプラズマ処理、TMAH溶液による処理
、アンモニア過水による処理、又は酸素を用いたプラズマ処理などの残留物除去工程は、
エッチング工程に起因する膜表面の不純物濃度を低減できる効果があることが確認できた
400 基板
401 ゲート電極層
402 ゲート絶縁膜
403 酸化物半導体膜
405a ソース電極層
405b ドレイン電極層
407 絶縁膜
420 トランジスタ
430 トランジスタ
440 トランジスタ
441 導電膜
442 レジストマスク
443 ガス
445 導電膜
447 ガス
448a レジストマスク
448b レジストマスク
500 基板
502 ゲート絶縁膜
504 層間絶縁膜
505 カラーフィルタ層
506 絶縁膜
507 隔壁
510 トランジスタ
511a ゲート電極層
511b ゲート電極層
512 酸化物半導体膜
513a 導電層
513b 導電層
520 容量素子
521a 導電層
521b 導電層
522 酸化物半導体膜
523 導電層
530 配線層交差部
533 導電層
540 発光素子
541 電極層
542 電界発光層
543 電極層
601 基板
602 フォトダイオード
606a 半導体膜
606b 半導体膜
606c 半導体膜
608 接着層
613 基板
631 絶縁膜
633 層間絶縁膜
634 層間絶縁膜
640 トランジスタ
641a 電極層
641b 電極層
642 電極層
643 導電層
645 導電層
656 トランジスタ
658 フォトダイオードリセット信号線
659 ゲート信号線
671 フォトセンサ出力信号線
672 フォトセンサ基準信号線
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 基板
4008 液晶層
4010 トランジスタ
4011 トランジスタ
4013 液晶素子
4015 接続端子電極
4016 端子電極
4018 FPC
4018a FPC
4018b FPC
4019 異方性導電膜
4020 絶縁膜
4021 絶縁膜
4030 電極層
4031 電極層
4032 絶縁膜
4033 絶縁膜
4035 スペーサ
4510 隔壁
4511 電界発光層
4513 発光素子
4514 充填材
9000 テーブル
9001 筐体
9002 脚部
9003 表示部
9004 表示ボタン
9005 電源コード
9033 留め具
9034 スイッチ
9035 電源スイッチ
9036 スイッチ
9038 操作スイッチ
9100 テレビジョン装置
9101 筐体
9103 表示部
9105 スタンド
9107 表示部
9109 操作キー
9110 リモコン操作機
9201 本体
9202 筐体
9203 表示部
9204 キーボード
9205 外部接続ポート
9206 ポインティングデバイス
9630 筐体
9631 表示部
9631a 表示部
9631b 表示部
9632a 領域
9632b 領域
9633 太陽電池
9634 充放電制御回路
9635 バッテリー
9636 DCDCコンバータ
9637 コンバータ
9638 操作キー
9639 ボタン

Claims (2)

  1. トランジスタと、前記トランジスタと電気的に接続された発光素子と、前記トランジスタと電気的に接続された容量素子と、を有する発光装置であって、
    前記トランジスタのゲート電極層として機能する領域を有する第1の導電層と、
    前記第1の導電層上の第1の絶縁膜と、
    前記第1の絶縁膜の上面と接する領域を有し、且つ前記トランジスタのチャネル形成領域を有する第1の酸化物半導体膜と、
    前記第1の絶縁膜の上面と接する領域を有する第2の酸化物半導体膜と、
    前記第1の酸化物半導体膜の上面と接する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の一方として機能する領域を有する第2の導電層と、
    前記第1の酸化物半導体膜の上面と接する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の他方として機能する領域を有する第3の導電層と、
    前記第2の酸化物半導体膜の上面と接する領域を有する第4の導電層と、
    前記第1の絶縁膜を介して前記第1の導電層と交差する領域を有する第5の導電層と、
    前記第2の導電層の上面と接する領域と、前記第3の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、前記第5の導電層の上面と接する領域とを有する第2の絶縁膜と、
    前記第2の絶縁膜の開口部を介して前記第2の導電層の上面と接する領域を有し、且つ前記発光素子の第1の電極として機能する領域を有する第6の導電層と、を有し、
    前記第1の導電層は、チタンを含む第1の膜と、前記第1の膜上に位置し、銅を含む第2の膜と、の積層構造を有し、
    前記第2の酸化物半導体膜は、前記容量素子の一部として機能する領域を有し、
    前記第2の導電層と、前記第3の導電層と、前記第4の導電層と、前記第5の導電層とは、それぞれ同じ材料を有し、
    前記第1の導電の上面は、フッ素の濃度5×1018atoms/cm以下である領域を有する発光装置。
  2. トランジスタと、前記トランジスタと電気的に接続された発光素子と、前記トランジスタと電気的に接続された容量素子と、を有する発光装置であって、
    前記トランジスタの第1のゲート電極層として機能する領域を有する第1の導電層と、
    前記第1の導電層上の第1の絶縁膜と、
    前記第1の絶縁膜の上面と接する領域を有し、且つ前記トランジスタのチャネル形成領域を有する第1の酸化物半導体膜と、
    前記第1の絶縁膜の上面と接する領域を有する第2の酸化物半導体膜と、
    前記第1の酸化物半導体膜の上面と接する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の一方として機能する領域を有する第2の導電層と、
    前記第1の酸化物半導体膜の上面と接する領域を有し、且つ前記トランジスタのソース電極及びドレイン電極の他方として機能する領域を有する第3の導電層と、
    前記第2の酸化物半導体膜の上面と接する領域を有する第4の導電層と、
    前記第1の絶縁膜を介して前記第1の導電層と交差する領域を有する第5の導電層と、
    前記第2の導電層の上面と接する領域と、前記第3の導電層の上面と接する領域と、前記第4の導電層の上面と接する領域と、前記第5の導電層の上面と接する領域とを有する第2の絶縁膜と、
    前記第2の絶縁膜の開口部を介して前記第2の導電層の上面と接する領域を有し、且つ前記発光素子の第1の電極として機能する領域を有する第6の導電層と、
    前記第1の酸化物半導体膜上に位置し、且つ前記トランジスタの第2のゲート電極として機能する領域を有する第7の導電層と、を有し、
    前記第1の導電層は、チタンを含む第1の膜と、前記第1の膜上に位置し、銅を含む第2の膜と、の積層構造を有し、
    前記第2の酸化物半導体膜は、前記容量素子の一部として機能する領域を有し、
    前記第2の導電層と、前記第3の導電層と、前記第4の導電層と、前記第5の導電層とは、それぞれ同じ材料を有し、
    前記第1の導電層の上面は、フッ素の濃度が5×10 18 atoms/cm 以下である領域を有する発光装置。
JP2021065744A 2011-10-19 2021-04-08 発光装置 Active JP7187602B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2022191117A JP7467576B2 (ja) 2011-10-19 2022-11-30 発光装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2011230126 2011-10-19
JP2011230126 2011-10-19
JP2019090523A JP6867434B2 (ja) 2011-10-19 2019-05-13 半導体装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2019090523A Division JP6867434B2 (ja) 2011-10-19 2019-05-13 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2022191117A Division JP7467576B2 (ja) 2011-10-19 2022-11-30 発光装置

Publications (2)

Publication Number Publication Date
JP2021114615A JP2021114615A (ja) 2021-08-05
JP7187602B2 true JP7187602B2 (ja) 2022-12-12

Family

ID=48108662

Family Applications (5)

Application Number Title Priority Date Filing Date
JP2012230680A Expired - Fee Related JP6154596B2 (ja) 2011-10-19 2012-10-18 半導体装置の作製方法
JP2017109687A Withdrawn JP2017191946A (ja) 2011-10-19 2017-06-02 半導体装置
JP2019090523A Active JP6867434B2 (ja) 2011-10-19 2019-05-13 半導体装置
JP2021065744A Active JP7187602B2 (ja) 2011-10-19 2021-04-08 発光装置
JP2022191117A Active JP7467576B2 (ja) 2011-10-19 2022-11-30 発光装置

Family Applications Before (3)

Application Number Title Priority Date Filing Date
JP2012230680A Expired - Fee Related JP6154596B2 (ja) 2011-10-19 2012-10-18 半導体装置の作製方法
JP2017109687A Withdrawn JP2017191946A (ja) 2011-10-19 2017-06-02 半導体装置
JP2019090523A Active JP6867434B2 (ja) 2011-10-19 2019-05-13 半導体装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2022191117A Active JP7467576B2 (ja) 2011-10-19 2022-11-30 発光装置

Country Status (5)

Country Link
US (6) US8809855B2 (ja)
JP (5) JP6154596B2 (ja)
KR (5) KR20130043063A (ja)
CN (2) CN107403808B (ja)
TW (2) TWI669823B (ja)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102447866B1 (ko) 2011-09-29 2022-09-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20140056392A (ko) * 2011-09-29 2014-05-09 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20130040706A (ko) * 2011-10-14 2013-04-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
DE112012007290B3 (de) 2011-10-14 2017-06-29 Semiconductor Energy Laboratory Co., Ltd. Halbleitervorrichtung
US8884310B2 (en) 2011-10-19 2014-11-11 Sunedison Semiconductor Limited (Uen201334164H) Direct formation of graphene on semiconductor substrates
US9029228B2 (en) 2011-10-19 2015-05-12 SunEdision Semiconductor Limited (UEN201334164H) Direct and sequential formation of monolayers of boron nitride and graphene on substrates
KR101976212B1 (ko) 2011-10-24 2019-05-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
KR102067051B1 (ko) 2011-10-24 2020-01-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 반도체 장치의 제작 방법
JP5933895B2 (ja) 2011-11-10 2016-06-15 株式会社半導体エネルギー研究所 半導体装置および半導体装置の作製方法
TWI621185B (zh) 2011-12-01 2018-04-11 半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
JP2014175505A (ja) * 2013-03-08 2014-09-22 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物、薄膜トランジスタおよび表示装置
JP6106024B2 (ja) * 2013-05-21 2017-03-29 株式会社ジャパンディスプレイ 薄膜トランジスタの製造方法及び薄膜トランジスタ
TWI674671B (zh) * 2013-05-28 2019-10-11 日商新力股份有限公司 顯示裝置及電子機器
KR102511354B1 (ko) * 2015-06-16 2023-03-21 삼성디스플레이 주식회사 유기 발광 표시장치 및 그의 제조방법
EP3356582B1 (en) 2015-10-01 2020-12-16 GlobalWafers Co., Ltd. Epitaxial growth of defect-free, wafer-scale single-layer graphene on thin films of cobalt
SG10201608737QA (en) 2015-10-29 2017-05-30 Semiconductor Energy Lab Co Ltd Method for manufacturing semiconductor device
EP4131338A3 (en) 2016-05-12 2023-02-15 GlobalWafers Co., Ltd. Direct formation of hexagonal boron nitride on silicon
KR102580063B1 (ko) * 2016-07-21 2023-09-19 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
US10062626B2 (en) * 2016-07-26 2018-08-28 Amkor Technology, Inc. Semiconductor device and manufacturing method thereof
JP6805074B2 (ja) * 2017-05-12 2020-12-23 株式会社東芝 半導体装置の製造方法
KR20200046035A (ko) 2017-08-25 2020-05-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 패널 및 표시 장치
FR3074608B1 (fr) * 2017-12-05 2019-12-06 Soitec Procede de preparation d'un residu de substrat donneur, substrat obtenu a l'issu de ce procede, et utilisation d'un tel susbtrat
KR102448843B1 (ko) * 2017-12-29 2022-09-28 엘지디스플레이 주식회사 유기전계발광 표시장치 및 그 제조방법
CN110190063B (zh) * 2018-07-02 2021-10-12 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN110854304B (zh) * 2019-11-20 2021-03-26 云谷(固安)科技有限公司 显示面板的制备方法
DE102020132373A1 (de) * 2020-05-28 2021-12-02 Taiwan Semiconductor Manufacturing Co. Ltd. Ferroelektrische speichervorrichtung und deren ausbildungsverfahren
JP2023036399A (ja) * 2021-09-02 2023-03-14 キオクシア株式会社 半導体装置及び半導体記憶装置と半導体装置の製造方法

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004177946A (ja) 2002-11-15 2004-06-24 Nec Kagoshima Ltd 液晶表示装置の製造方法
JP2005167019A (ja) 2003-12-03 2005-06-23 Sharp Corp トランジスタおよびそのゲート絶縁膜の成膜に用いるcvd装置
US20060175290A1 (en) 2005-02-09 2006-08-10 Taiwan Semiconductor Manufacturing Company, Ltd. Photo resist stripping and de-charge method for metal post etching to prevent metal corrosion
JP2010056542A (ja) 2008-07-31 2010-03-11 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2010245118A (ja) 2009-04-01 2010-10-28 Sharp Corp 薄膜トランジスタ基板およびその製造方法
WO2010147032A1 (ja) 2009-06-18 2010-12-23 シャープ株式会社 半導体装置
JP2011197653A (ja) 2010-02-26 2011-10-06 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2011205081A (ja) 2010-03-05 2011-10-13 Semiconductor Energy Lab Co Ltd 半導体装置、及び半導体装置の作製方法
JP2010056546A5 (ja) 2009-07-30 2012-08-16 半導体装置

Family Cites Families (187)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPS60218847A (ja) * 1984-04-13 1985-11-01 Matsushita Electric Ind Co Ltd プラズマ処理方法
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
DE69033663T2 (de) 1989-08-28 2001-06-21 Hitachi Ltd Verfahren zur Behandlung eines Aluminium enthaltenden Musters
JP2585442B2 (ja) 1989-11-02 1997-02-26 株式会社日立製作所 被処理物の連続処理方法
JP3170791B2 (ja) * 1990-09-11 2001-05-28 ソニー株式会社 Al系材料膜のエッチング方法
TW237562B (ja) 1990-11-09 1995-01-01 Semiconductor Energy Res Co Ltd
JPH04261018A (ja) * 1990-12-27 1992-09-17 Oki Electric Ind Co Ltd 半導体装置の製造方法
JP3071851B2 (ja) 1991-03-25 2000-07-31 株式会社半導体エネルギー研究所 電気光学装置
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
KR0143873B1 (ko) 1993-02-19 1998-08-17 순페이 야마자끼 절연막 및 반도체장치 및 반도체 장치 제조방법
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
JPH11505377A (ja) 1995-08-03 1999-05-18 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ 半導体装置
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US6100562A (en) 1996-03-17 2000-08-08 Semiconductor Energy Laboratory Co., Ltd. Method of manufacturing a semiconductor device
JPH11224877A (ja) 1998-02-06 1999-08-17 Matsushita Electric Ind Co Ltd 基板処理方法
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
US6291085B1 (en) 1998-08-03 2001-09-18 The Curators Of The University Of Missouri Zinc oxide films containing P-type dopant and process for preparing same
US6342313B1 (en) 1998-08-03 2002-01-29 The Curators Of The University Of Missouri Oxide films and process for preparing same
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP3538084B2 (ja) * 1999-09-17 2004-06-14 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
JP2002110658A (ja) 2000-10-04 2002-04-12 Hitachi Ltd 半導体装置の製造方法及びその装置
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP2002185000A (ja) * 2000-12-15 2002-06-28 Casio Comput Co Ltd 薄膜トランジスタパネルの製造方法
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
KR100883769B1 (ko) 2002-11-08 2009-02-18 엘지디스플레이 주식회사 액정표시장치용 어레이기판 제조방법
US8514340B2 (en) 2002-11-08 2013-08-20 Lg Display Co., Ltd. Method of fabricating array substrate having double-layered patterns
TWI232991B (en) 2002-11-15 2005-05-21 Nec Lcd Technologies Ltd Method for manufacturing an LCD device
US6956237B2 (en) * 2002-12-28 2005-10-18 Lg.Philips Lcd Co., Ltd. Thin film transistor array substrate and method for manufacturing the same
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP4399217B2 (ja) * 2003-09-10 2010-01-13 三菱電機株式会社 Tftアレイ基板の製造方法
US8247965B2 (en) 2003-11-14 2012-08-21 Semiconductor Energy Laboratory Co., Ltd. Light emitting display device and method for manufacturing the same
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
KR20070116889A (ko) 2004-03-12 2007-12-11 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 아몰퍼스 산화물 박막의 기상성막방법
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
US8158517B2 (en) 2004-06-28 2012-04-17 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing wiring substrate, thin film transistor, display device and television device
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
BRPI0517568B8 (pt) 2004-11-10 2022-03-03 Canon Kk Transistor de efeito de campo
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
KR100889796B1 (ko) 2004-11-10 2009-03-20 캐논 가부시끼가이샤 비정질 산화물을 사용한 전계 효과 트랜지스터
CN101057333B (zh) 2004-11-10 2011-11-16 佳能株式会社 发光器件
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI569441B (zh) 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
US7544967B2 (en) 2005-03-28 2009-06-09 Massachusetts Institute Of Technology Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073558A (ja) 2005-09-02 2007-03-22 Kochi Prefecture Sangyo Shinko Center 薄膜トランジスタの製法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP3945782B2 (ja) 2005-09-06 2007-07-18 シチズン東北株式会社 半導体発光素子及びその製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP1764770A3 (en) 2005-09-16 2012-03-14 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method of display device
JP5057731B2 (ja) 2005-09-16 2012-10-24 株式会社半導体エネルギー研究所 表示装置、モジュール、及び電子機器
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR20070049278A (ko) 2005-11-08 2007-05-11 삼성전자주식회사 배선, 이를 포함하는 박막 트랜지스터 기판과 그 제조 방법
KR101397571B1 (ko) 2005-11-15 2014-05-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치 및 그의 제조방법
CN100474560C (zh) * 2005-12-08 2009-04-01 上海华虹Nec电子有限公司 集成电路中厚金属电感的制作方法
JPWO2007074775A1 (ja) * 2005-12-26 2009-06-04 日本電気株式会社 Nmosfet及びその製造方法並びにcmosfet及びその製造方法
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
JP5015470B2 (ja) 2006-02-15 2012-08-29 財団法人高知県産業振興センター 薄膜トランジスタ及びその製法
JP2007250982A (ja) 2006-03-17 2007-09-27 Canon Inc 酸化物半導体を用いた薄膜トランジスタ及び表示装置
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
CA2675456C (en) 2007-01-12 2017-03-07 Synergx Technologies Inc. Bright field and dark field channels, used for automotive glass inspection systems
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
WO2008139859A1 (en) 2007-04-27 2008-11-20 Canon Kabushiki Kaisha Thin-film transistor and process for its fabrication
JP2009194351A (ja) * 2007-04-27 2009-08-27 Canon Inc 薄膜トランジスタおよびその製造方法
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
US9054206B2 (en) * 2007-08-17 2015-06-09 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
KR20100098409A (ko) 2007-11-22 2010-09-06 간또 가가꾸 가부시끼가이샤 에칭액 조성물
JP5213422B2 (ja) 2007-12-04 2013-06-19 キヤノン株式会社 絶縁層を有する酸化物半導体素子およびそれを用いた表示装置
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP5264197B2 (ja) 2008-01-23 2013-08-14 キヤノン株式会社 薄膜トランジスタ
US8143093B2 (en) 2008-03-20 2012-03-27 Applied Materials, Inc. Process to make metal oxide thin film transistor array with etch stopping layer
US9666719B2 (en) 2008-07-31 2017-05-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI469354B (zh) 2008-07-31 2015-01-11 Semiconductor Energy Lab 半導體裝置及其製造方法
JP2010056541A (ja) 2008-07-31 2010-03-11 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
TWI450399B (zh) 2008-07-31 2014-08-21 Semiconductor Energy Lab 半導體裝置及其製造方法
TWI508282B (zh) 2008-08-08 2015-11-11 Semiconductor Energy Lab 半導體裝置及其製造方法
TWI424506B (zh) 2008-08-08 2014-01-21 Semiconductor Energy Lab 半導體裝置的製造方法
KR101499239B1 (ko) 2008-08-26 2015-03-06 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
JP5627071B2 (ja) 2008-09-01 2014-11-19 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
KR101874327B1 (ko) * 2008-09-19 2018-07-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
KR102413263B1 (ko) 2008-09-19 2022-06-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체장치
JP5430113B2 (ja) 2008-10-08 2014-02-26 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
CN101740631B (zh) 2008-11-07 2014-07-16 株式会社半导体能源研究所 半导体装置及该半导体装置的制造方法
JP2010128323A (ja) * 2008-11-28 2010-06-10 Sharp Corp アクティブマトリクス基板及び液晶表示装置
JP5615540B2 (ja) * 2008-12-19 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5751762B2 (ja) * 2009-05-21 2015-07-22 株式会社半導体エネルギー研究所 半導体装置
JP5760298B2 (ja) 2009-05-21 2015-08-05 ソニー株式会社 薄膜トランジスタ、表示装置、および電子機器
KR101600887B1 (ko) 2009-07-06 2016-03-09 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이의 제조 방법
KR101642620B1 (ko) 2009-07-10 2016-07-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011010541A1 (en) 2009-07-18 2011-01-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
TWI604594B (zh) 2009-08-07 2017-11-01 半導體能源研究所股份有限公司 半導體裝置及包括該半導體裝置之電話、錶、和顯示裝置
TWI634642B (zh) 2009-08-07 2018-09-01 半導體能源研究所股份有限公司 半導體裝置和其製造方法
KR101791812B1 (ko) 2009-09-04 2017-10-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
JP2011077116A (ja) * 2009-09-29 2011-04-14 Sharp Corp 配線構造およびそれを備えた表示装置
WO2011039853A1 (ja) * 2009-09-30 2011-04-07 キヤノン株式会社 薄膜トランジスタ
KR20110037220A (ko) 2009-10-06 2011-04-13 삼성모바일디스플레이주식회사 박막 트랜지스터, 그의 제조 방법 및 박막 트랜지스터를 구비하는 유기전계발광 표시 장치
KR20120093864A (ko) 2009-10-09 2012-08-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101291488B1 (ko) 2009-10-21 2013-07-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101370301B1 (ko) 2009-11-20 2014-03-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
CN105609509A (zh) 2009-12-04 2016-05-25 株式会社半导体能源研究所 显示装置
KR20110066370A (ko) * 2009-12-11 2011-06-17 한국전자통신연구원 박막트랜지스터 및 그의 제조방법
KR101097322B1 (ko) 2009-12-15 2011-12-23 삼성모바일디스플레이주식회사 산화물 반도체 박막 트랜지스터, 그 제조방법 및 산화물 반도체 박막 트랜지스터를 구비한 유기전계 발광소자
US8119473B2 (en) * 2009-12-31 2012-02-21 Taiwan Semiconductor Manufacturing Company, Ltd. High temperature anneal for aluminum surface protection
KR101978106B1 (ko) 2010-01-20 2019-05-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20190038687A (ko) 2010-02-05 2019-04-08 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 반도체 장치의 제조 방법
JP5740169B2 (ja) * 2010-02-19 2015-06-24 株式会社半導体エネルギー研究所 トランジスタの作製方法
CN106340542A (zh) 2010-02-26 2017-01-18 株式会社半导体能源研究所 制造半导体装置的方法
JP5520084B2 (ja) 2010-03-03 2014-06-11 富士フイルム株式会社 電界効果型トランジスタの製造方法
WO2011108382A1 (en) 2010-03-05 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP5209146B2 (ja) 2010-03-11 2013-06-12 シャープ株式会社 半導体装置およびその製造方法
KR101050466B1 (ko) 2010-03-12 2011-07-20 삼성모바일디스플레이주식회사 유기 발광 표시 장치의 커패시터 및 그것을 구비한 유기 발광 표시 장치
JP5731244B2 (ja) 2010-03-26 2015-06-10 株式会社半導体エネルギー研究所 半導体装置の作製方法
US8207025B2 (en) 2010-04-09 2012-06-26 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
JP5744366B2 (ja) * 2010-04-12 2015-07-08 株式会社半導体エネルギー研究所 液晶表示装置
US8816425B2 (en) 2010-11-30 2014-08-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN102117767A (zh) * 2010-12-29 2011-07-06 上海大学 基于溶胶式全透明tft有源矩阵制造方法
TWI521612B (zh) 2011-03-11 2016-02-11 半導體能源研究所股份有限公司 半導體裝置的製造方法
TWI605590B (zh) 2011-09-29 2017-11-11 半導體能源研究所股份有限公司 半導體裝置及其製造方法
KR101506303B1 (ko) 2011-09-29 2015-03-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 반도체 장치의 제작 방법

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004177946A (ja) 2002-11-15 2004-06-24 Nec Kagoshima Ltd 液晶表示装置の製造方法
JP2005167019A (ja) 2003-12-03 2005-06-23 Sharp Corp トランジスタおよびそのゲート絶縁膜の成膜に用いるcvd装置
US20060175290A1 (en) 2005-02-09 2006-08-10 Taiwan Semiconductor Manufacturing Company, Ltd. Photo resist stripping and de-charge method for metal post etching to prevent metal corrosion
JP2010056542A (ja) 2008-07-31 2010-03-11 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2010245118A (ja) 2009-04-01 2010-10-28 Sharp Corp 薄膜トランジスタ基板およびその製造方法
WO2010147032A1 (ja) 2009-06-18 2010-12-23 シャープ株式会社 半導体装置
JP2010056546A5 (ja) 2009-07-30 2012-08-16 半導体装置
JP2011197653A (ja) 2010-02-26 2011-10-06 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2011205081A (ja) 2010-03-05 2011-10-13 Semiconductor Energy Lab Co Ltd 半導体装置、及び半導体装置の作製方法
JP2011205078A5 (ja) 2011-02-28 2012-10-25

Also Published As

Publication number Publication date
JP6154596B2 (ja) 2017-06-28
CN103066112A (zh) 2013-04-24
JP2013102154A (ja) 2013-05-23
CN103066112B (zh) 2017-08-15
US20130099230A1 (en) 2013-04-25
US8809855B2 (en) 2014-08-19
KR20220024320A (ko) 2022-03-03
US20240072172A1 (en) 2024-02-29
JP2023029921A (ja) 2023-03-07
US10535776B2 (en) 2020-01-14
US20140332807A1 (en) 2014-11-13
KR20230034264A (ko) 2023-03-09
KR102174289B1 (ko) 2020-11-04
JP7467576B2 (ja) 2024-04-15
JP2021114615A (ja) 2021-08-05
KR102505110B1 (ko) 2023-02-28
JP2019165238A (ja) 2019-09-26
JP2017191946A (ja) 2017-10-19
KR20190100145A (ko) 2019-08-28
TW201724526A (zh) 2017-07-01
CN107403808B (zh) 2021-07-20
TWI578535B (zh) 2017-04-11
CN107403808A (zh) 2017-11-28
US20170213914A1 (en) 2017-07-27
US9620623B2 (en) 2017-04-11
US11817505B2 (en) 2023-11-14
US11271115B2 (en) 2022-03-08
KR102363257B1 (ko) 2022-02-14
KR20130043063A (ko) 2013-04-29
TW201324779A (zh) 2013-06-16
US20220293794A1 (en) 2022-09-15
US20200194593A1 (en) 2020-06-18
TWI669823B (zh) 2019-08-21
KR20200125563A (ko) 2020-11-04
JP6867434B2 (ja) 2021-04-28

Similar Documents

Publication Publication Date Title
JP7187602B2 (ja) 発光装置
JP7322243B2 (ja) トランジスタ
JP6539380B2 (ja) 半導体装置の作製方法
JP6423901B2 (ja) トランジスタの作製方法
JP6280977B2 (ja) 半導体装置
JP6286512B2 (ja) 半導体装置の作製方法
JP6141002B2 (ja) 半導体装置の作製方法
JP6226518B2 (ja) 半導体装置
JP2019087759A (ja) 半導体装置
JP2019186581A (ja) 半導体装置の作製方法
JP6317500B2 (ja) 半導体装置の作製方法
JP5873324B2 (ja) 半導体装置の作製方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210506

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20220307

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220419

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220616

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20221101

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20221130

R150 Certificate of patent or registration of utility model

Ref document number: 7187602

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150