JP2005529360A - 薄膜トランジスタ基板 - Google Patents

薄膜トランジスタ基板 Download PDF

Info

Publication number
JP2005529360A
JP2005529360A JP2004511897A JP2004511897A JP2005529360A JP 2005529360 A JP2005529360 A JP 2005529360A JP 2004511897 A JP2004511897 A JP 2004511897A JP 2004511897 A JP2004511897 A JP 2004511897A JP 2005529360 A JP2005529360 A JP 2005529360A
Authority
JP
Japan
Prior art keywords
film transistor
thin film
conductor pattern
transistor substrate
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2004511897A
Other languages
English (en)
Other versions
JP2005529360A5 (ja
Inventor
チャン,ジョン−ウォン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of JP2005529360A publication Critical patent/JP2005529360A/ja
Publication of JP2005529360A5 publication Critical patent/JP2005529360A5/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/528Geometry or layout of the interconnection structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Geometry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

【課題】信号配線の間のRC遅延の差を減らす薄膜トランジスタ基板の提供
【解決手段】
絶縁基板上に形成されていて外部回路との連結のためのパッドを含む複数のゲート線と、ゲート線と絶縁されて交差していて外部回路との連結のためのパッドを含む複数のデータ線と、ゲート線とデータ線とが重なる導電体パターンと、を含む。また、ゲート線及びデータ線が導電体パターンと重なる長さは、前記ゲート線または前記データ線の長さが長くなるほど短くなる。これにより、配線の長さ変化によるRC遅延値の差を補正して均一化することができる。

Description

本発明は薄膜トランジスタ基板に関し、特に画面表示部とパッド部との間に位置して配線とパッドとを連結するための連結部が形成されているファンアウト部を有する薄膜トランジスタ基板に関するものである。
一般に、薄膜トランジスタ基板は液晶表示装置や有機EL表示装置などで各画素を独立的な方法で駆動させるための回路基板として使用される。薄膜トランジスタ基板は走査信号を伝達する走査信号配線またはゲート配線と画像信号を伝達する画像信号線またはデータ配線が形成されており、ゲート配線及びデータ配線と連結されている薄膜トランジスタ、薄膜トランジスタと連結されている画素電極、ゲート配線を覆って絶縁するゲート絶縁膜及び薄膜トランジスタとデータ配線を覆って絶縁する保護膜などで構成されている。薄膜トランジスタはゲート配線の一部であるゲート電極とチャンネルを形成する半導体層、データ配線の一部であるソース電極とドレイン電極及びゲート絶縁膜と保護膜などで構成される。薄膜トランジスタはゲート配線を通じて伝達される走査信号によってデータ配線を通じて伝達される画像信号を画素電極に伝達するスイッチング素子である。
このような薄膜トランジスタ基板にはゲート線とデータ線に駆動信号を印加するために駆動集積回路が連結される。駆動集積回路はパッドを通じてゲート線またはデータ線に連結されるが、このパッドは駆動集積回路との連結のために狭い領域に密集して形成される。これに比べて画面表示領域に位置するゲート線やデータ線の線間間隔は画素サイズによって決められる幅を有しなければならないので、パッドの間の間隔に比べてさらに広い幅を有する。したがって、パッド部と画面表示領域との間には信号配線の線間間隔が次第に広くなる領域が存在するが、この部分をファンアウト領域と言う。しかし、このようなファンアウト領域によって信号配線の長さが互いに異なるようになり、したがって、RC遅延が信号配線ごとに異なってしまう。RC遅延の差は画像の差で現れて画質を低下させる。
本発明が目的とする技術的課題は、薄膜トランジスタ基板の信号配線の間のRC遅延の差を減らすことにある。
このような技術的課題を達成するために、重なる信号配線の長さに応じてその幅が変化する導電体パターンを形成する。
具体的には、絶縁基板と、前記絶縁基板上に形成されていて外部回路との連結のためのパッドを含む複数のゲート線と、前記ゲート線と絶縁されて交差していて外部回路との連結のためのパッドを含む複数のデータ線と、前記ゲート線と前記データ線のうちの少なくとも一つと重なる導電体パターンと、を含み、前記ゲート線または前記データ線が前記導電体パターンと重なる長さは前記ゲート線または前記データ線の長さが長くなるほど短くなる薄膜トランジスタ基板を備える。
この時、前記データ線は前記パッドを含むパッド部と画面表示部と、前記パッド部及び画面表示部を連結するファンアウト部と、を含み、前記ファンアウト部で前記データ線の幅はその長さが長いほど広くなるのが好ましく、前記ゲート線は前記パッドを含むパッド部と画面表示部及び前記パッド部と画面表示部を連結するファンアウト部を含み、前記ファンアウト部で前記ゲート線の幅はその長さが長いほど広くなるのが好ましい。また、前記導電体パターンには基準電極電位が印加されるのが好ましく、液晶表示装置は、前記ゲート線と前記データ線が交差して形成する画素領域に形成されている画素電極をさらに含み、前記導電体パターンは前記画素電極と同一物質で同一層に形成されるのが好ましい。
また、前記導電体パターンは前記ゲート線と重なっており、前記データ線と同一物質で同一層に形成されていても良い。前記導電体パターンは前記データ線と重なっており、前記ゲート線と同一物質で同一層に形成されていても良い。前記導電体パターンは前記ゲート線と重なる第1導電体パターンと、前記データ線と重なる第2導電体パターンとを含み、前記第1導電体パターンは前記データ線と同一物質で同一層に形成されており、前記第2導電体パターンは前記ゲート線と同一物質で同一層に形成されていても良い。前記導電体パターンは浮遊していても良い。
または、絶縁基板と、前記絶縁基板上に形成されている外部回路との連結のためのパッドを含む複数のゲート線と、前記ゲート線上に形成されているゲート絶縁膜と、前記ゲート絶縁膜上に形成され前記ゲート線と交差しており、外部回路との連結のためのパッドを含む複数のデータ線と、前記データ線上に形成されている保護膜と、前記ゲート絶縁膜と前記保護膜のうちの少なくとも一つを通じて、前記ゲート線と前記データ線のうちの少なくとも1つと重なる導電体パターンと、を含む薄膜トランジスタ基板を備える。
この時、前記ゲート線または前記データ線が前記導電体パターンと重なる長さは前記ゲート線または前記データ線の長さが長くなるほど短くなり、複数の前記ゲート線のRC遅延は実質的に同一であるのが好ましい。また、複数の前記データ線のRC遅延も実質的に同一であるのが好ましい。
本発明によると、薄膜トランジスタ基板のファンアウト部における信号配線の長さの不均一によって生じるRC遅延値の差が、導電体パターンを形成し、信号配線の幅に変化を与えることによって補正される。
添付した図面を参照して本発明の実施例について本発明の属する技術分野における通常の知識を有する者が容易に実施することができるように詳細に説明する。しかし、本発明は多様で相異なる形態で実現することができ、ここで説明する実施例に限定されるものではない。
図面で多様な層及び領域を明確に表現するために厚さを拡大して示した。明細書全体にかけて類似な部分については同一な図面符号を付けた。層、領域、基板などの部分が他の部分の"上"にあるとする時、これは他の部分の"すぐ上"にある場合だけでなく、その中間に他の部分がある場合も含む。反対に、ある部分が他の部分の"すぐ上"にあるとする時には中間に他の部分がないことを意味する。
以下で添付した図面を参照して本発明の実施例による液晶表示装置用基板について本発明の属する技術分野における通常の知識を有する者が容易に実施することができるように詳細に説明する。
まず、図1を参照して本発明による薄膜トランジスタ基板の構造を説明する。図1は本発明の実施例による薄膜トランジスタ基板を液晶表示装置に適用した状態を示している。
本発明の実施例による薄膜トランジスタを適用した液晶表示装置は、互いに対向する薄膜トランジスタ基板1と、カラーフィルター基板2と、これら基板1、2の間に注入されている液晶層(図示せず)と、を含む。
カラーフィルター基板2には各々の画素領域に順次に配置されている赤、緑、青のカラーフィルター(図示せず)と、画素領域を定義するブラックマトリクス(図示せず)と、基準電極(図示せず)と、が形成されている。
本発明の実施例による薄膜トランジスタ基板1は、横方向に形成されていて走査信号を伝達するゲート線121と、ゲート線121と交差して画素領域を定義し映像信号を伝達するデータ線171と、マトリックス配列の画素領域に形成されていてITOまたはIZOなどのように透明な導電物質または反射度を有する導電物質からなる画素電極(図示せず)と、ゲート線121とデータ線171とが交差する部分に形成されていてゲート線121及びデータ線171と電気的に連結されて走査信号によって画素電極に伝達される映像信号を制御する薄膜トランジスタ(図示せず)が形成されている。
この時、薄膜トランジスタ基板1は複数の信号配線121、171が互いに交差して定義する画素領域の集合からなり、画像が表示される画面表示部Dと、外部デバイスからの走査信号をゲート線121によって伝送するゲートパッドと、外部デバイスからの映像信号をデータ線171によって伝送するデータパッドとが各々形成されているパッド部と、パッド部と画面表示部Dとの間に位置して配線121、171と密集されているパッドを連結するファンアウト部GF、DFと、で構成される。本実施例では、カラーフィルター、ブラックマトリクス及び基準電極がカラーフィルター基板2上に形成されると説明したが、これらは薄膜トランジスタ基板1上に形成しても良い。
一方、パッド部にはOLB(out lead bonding)により実装されているゲート駆動集積回路420とデータ駆動集積回路430が連結されている。この時、ファンアウト部GF、DFには導電体パターン93が形成されてゲート線121もしくはデータ線171と重なっている。ファンアウト部GF、DFにおいて、信号配線121と171との間の長さの差により生じるRC遅延の差を低減させるために、導電体パターン93は基準電極電位に連結されている。しかし、導電体パターン93は浮遊している。導電体パターン93の幅は信号配線121、171の長さに依存して変化する。即ち、導電体パターン93と重なる部分が減少する信号配線121,171の長さに応じて、幅は増加する。以下ではこのような本発明による薄膜トランジスタ基板のファンアウト部についてより詳細に説明する。
本実施例ではゲート駆動集積回路420とデータ集積回路430がOLBを利用して薄膜トランジスタ基板上に直接実装され、COG(chip on glass)型を有しているが、駆動集積回路420、430が別途の基板やフィルムに実装されるTCP(Tape Carrier Package)型にも本発明を適用できる。
図2は本発明の第1実施例による薄膜トランジスタ基板のファンアウト部の信号配線の配置図である。
本発明の第1実施例による薄膜トランジスタ基板では、信号配線121、171の幅は互いに同一であり、信号配線121、171は導電体パターン93と重なっている。導電体パターン93は複数の信号配線121、171の中でその長さが最も短いものと重なる部分で幅が最も広く、導電体パターン93と重なる信号配線121、171の長さが長くなるほど幅が次第に狭くなる。したがって、ファンアウト部では、一つの集積回路と連結される信号配線(L1〜Ln)が左右対称をなすように形成されていると、中央部へ行くほど導電体パターン93の幅が広くなり、両側周辺部へ行くほど幅が狭くなる。この時、導電体パターン93は画素電極(図示せず)と同一層にITOやIZOのような透明導電物質で形成される。また、導電体パターン93は、アルミニウム合金のような物質で形成することもできる。また、導電体パターン93は信号配線121、171と同一層に形成することができるが、導電体パターン93がゲート配線121と重なるものであれば、データ配線171と同一物質で同一層に形成されるのが好ましい。また、導電体パターン93がデータ配線171と重なるものであれば、ゲート配線121と同一物質で同一層に形成されるのが好ましい。また、導電体パターン93集積回路のダミーピンを通じて基準電位に連結される。
信号配線と導電体パターン93との間の静電容量が、各信号配線の間の抵抗と静電容量との差を補償する。
図3は、本発明に第2実施例による薄膜トランジスタ基板のファンアウト部の信号配線の配置図である。
第2実施例による薄膜トランジスタ基板1には信号配線121、171と重なる導電体パターン93が形成されている。導電体パターン93各々の幅が信号配線121、171の中で長さが最も短いものと重なる部分で幅が最も広く、導電体パターン93と重なっている信号配線121、171の長さが長くなるほど幅が次第に狭くなる。この点は第1実施例と同一である。また、一つの集積回路に連結される信号配線のグループがファンアウト部で左右対称的な形状をなすように形成されている点も第1実施例と同一である。ただし、信号配線121、171の幅がその長さに比例して増加する点は第1実施例と異なる。信号配線の幅を増加させることは信号配線121,171の抵抗を均一に維持するためである。たとえば、ファンアウト部で経路の長い信号配線はそれだけ抵抗が大きくなるので、これを補償するためである。したがって、一つの集積回路に連結される信号配線(L1〜Ln)がファンアウト部で左右対称的な形状をなすように形成されている本実施例の場合には、中央部へ行くほど信号配線の幅が広くなり、両側周辺部へ行くほど信号配線121、171の幅が狭くなる。
このように導電体パターン93を置くと共に信号配線121、171の長さに比例して信号配線121、171の幅を増加させれば、導電体パターン93が静電容量の差を補償し、同時に信号配線121、171の幅の変化によって抵抗の差も補償することによってRC遅延を一層均一にすることができる。
導電体パターンの依存なしに、信号配線の幅に変化を与えることだけでもある程度のRC遅延補償は可能であるが、露光器の解像度による信号配線間距離の限界、エッチング誤差による信号配線幅の限界、液晶表示装置の場合に、セル別にわける時の信号配線切断の危険性などの問題によって信号配線の幅の変化には限界がある。したがって、導電体パターンなしに信号配線の幅に変化を与えるだけでは信号配線間RC遅延の差を十分に補償することができない。
図4は本発明の第1及び第2実施例による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延値変化のグラフであって、従来の薄膜トランジスタ基板と比較するグラフである。図4で横軸は一つの集積回路に連結されている信号配線の位置を示す。つまり、L1とLnは左右両端の信号配線を示す。
図4で最も下に下がった曲線は、いずれのRC遅延補償手段を備えていない薄膜トランジスタ基板の信号配線のRC遅延を示している。また、中央の曲線は、第1実施例のように導電体パターン93を形成した場合のRC遅延を示している。そして、ほぼ直線に近い最も上の曲線は、第2実施例のように導電体パターン93を形成すると同時に信号配線の幅を変化させている場合のRC遅延を示す。図4を参照すると、導電体パターン93を形成して信号配線の幅に変化を与えることによってRC遅延の程度を一定にすることができる。
図5は、本発明の第3実施例による薄膜トランジスタ基板のファンアウト部の信号配線の配置図である。
第3実施例は、一つの集積回路に連結される信号配線121、171がファンアウト部で非対称的な形状を有する場合である。導電体パターン93の幅は、導電体パターン93と重なる信号配線121、171の長さが長いほど狭くなるという条件は第1実施例と同一である。このような条件下で、導電体パターン93の形状は、ファンアウト部における信号配線121、171の配置によって多様な形状を有することができる。
図6は、本発明の第4実施例による薄膜トランジスタ基板のファンアウト部の信号配線の配置図である。
第4実施例は、一つの集積回路に連結される信号配線121、171がファンアウト部で非対称的な形状を有する場合である。導電体パターン93の幅は、導電体パターン93と重なる信号配線121、171の長さが長いほど狭くなるという条件と、信号配線121、171の幅はその長さが長いほど広くなるという条件は第2実施例と同一である。このような条件下で導電体パターン93の形状と信号配線の幅の変化はファンアウト部における信号配線121、171の配置によって多様な形状を有することができる。
図7aは、従来の技術による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延の変化を示すグラフである。図7bは、本発明の第3実施例による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延の変化を示すグラフである。図7cは、本発明の第4実施例による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延の変化を示すグラフである。
図7aのようにRC遅延値が大幅に変化する場合、その不連続点は液晶表示装置の画面上の不連続線で現れて画質を悪化させる。図7b及び図7cに示したように、導電体パターン93を形成し、信号配線の幅に変化を与えてRC遅延値の変動の幅を一定にすることによってこのような画質悪化を防止することができる。
以下では本発明によるファンアウト部の断面構造について図面を参照して説明する。
図8は、本発明の第5実施例による薄膜トランジスタ基板のゲート線ファンアウト部の信号配線の構造を示した断面図である。
絶縁基板110上には複数のゲート線121が形成されており、ゲート線121上にはゲート絶縁膜140が形成されている。ゲート絶縁膜140上にはデータ線(図示せず)と同一物質からなる導電体パターン93が形成されており、導電体パターン93上には保護膜180が形成されている。保護膜180上には画素電極(図示せず)が形成されている。
図9は本発明の第6実施例による薄膜トランジスタ基板のゲート線ファンアウト部の信号配線の構造を示した断面図である。
第5実施例とは異なって、第6実施例では導電体パターン93が保護膜180上に画素電極(図示せず)と同一物質で形成されている。
図10は本発明の第7実施例による薄膜トランジスタ基板のデータ線ファンアウト部の信号配線の構造を示した断面図である。
絶縁基板110上には、ゲート線(図示せず)と同一物質で導電体パターン93が形成されており、導電体パターン93及びゲート線上にはゲート絶縁膜140が形成されている。ゲート絶縁膜140上にはデータ線171が形成されており、データ線171上には保護膜180が形成されている。保護膜180上には画素電極(図示せず)が形成されている。
図11は本発明の第8実施例による薄膜トランジスタ基板のデータ線ファンアウト部の信号配線の構造を示した断面図である。
第7実施例とは異なって、第8実施例では保護膜180上に導電体パターン93が画素電極(図示せず)と同一物質で形成されている。
本発明によると、薄膜トランジスタ基板のファンアウト部における信号配線の長さの不均一によって生じるRC遅延値の差が、導電体パターンを形成し、信号配線の幅に変化を与えることによって補正される。
以上では本発明の好ましい実施例について詳細に説明したが、本発明の権利範囲はこれに限定されるものではなく、請求範囲で定義している本発明の基本概念を利用した当業者の多様な変形及び改良形態もまた本発明の権利範囲に属する。
本発明の実施例による薄膜トランジスタ基板を示した配置図。 本発明の第1実施例による薄膜トランジスタ基板のファンアウト部の信号配線の構造を示した配置図。 本発明に第2実施例による薄膜トランジスタ基板のファンアウト部の信号配線の構造を示した配置図。 本発明の第1及び第2実施例による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延値変化を従来の薄膜トランジスタ基板と比較したグラフ。 本発明の第3実施例による薄膜トランジスタ基板基板のファンアウト部の配線の構造を示した配置図。 本発明の第4実施例による薄膜トランジスタ基板のファンアウト部の信号配線の構造を示した配置図。 従来の技術による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延値の変化を示すグラフ。 本発明の第3実施例による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延値の変化を示すグラフ。 本発明の第4実施例による薄膜トランジスタ基板のファンアウト部における信号配線のRC遅延値の変化を示すグラフ。 本発明の第5実施例による薄膜トランジスタ基板のファンアウト部の信号配線の構造を示した断面図。 本発明の第6実施例による薄膜トランジスタ基板のファンアウト部の信号配線の構造を示した断面図。 本発明の第7実施例による薄膜トランジスタ基板のファンアウト部の信号配線の構造を示した断面図。 本発明の第8実施例による薄膜トランジスタ基板のファンアウト部の信号配線の構造を示した断面図。

Claims (13)

  1. 絶縁基板と、
    前記絶縁基板上に形成されて外部回路との連結のためのパッドを含む複数のゲート線と、
    前記ゲート線と絶縁されて交差され、外部回路との連結のためのパッドを含む複数のデータ線と、
    前記ゲート線と前記データ線のうちの少なくとも一つと重なる導電体パターン
    を含み、前記ゲート線または前記データ線が前記導電体パターンと重なる長さは前記ゲート線または前記データ線の長さが長くなるほど短くなることを特徴とする、薄膜トランジスタ基板。
  2. 前記データ線は前記パッドを含むパッド部と、画面表示部と、前記パッド部と画面表示部とを連結するファンアウト部と、を含み、前記ファンアウト部で前記データ線の幅は、前記データ線の長さが長いほど広くなることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  3. 前記ゲート線は前記パッドを含むパッド部と、画面表示部と、前記パッド部と画面表示部とを連結するファンアウト部と、を含み、前記ファンアウト部で前記ゲート線の幅は、前記ファンアウト部での前記データ線の長さが長いほど広くなることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  4. 前記導電体パターンには基準電極電位が印加されることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  5. 前記ゲート線と前記データ線が交差して形成する画素領域に形成されている画素電極をさらに含み、前記導電体パターンは前記画素電極と同一物質で同一層に形成されていることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  6. 前記導電体パターンは前記ゲート線と重なっており、前記導電体パターンは前記データ線と同一物質で同一層に形成されていることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  7. 前記導電体パターンは前記データ線と重なっており、前記導電体パターンは前記ゲート線と同一物質で同一層に形成されていることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  8. 前記導電体パターンは前記ゲート線と重なる第1導電体パターンと、前記データ線と重なる第2導電体パターンと、を含み、前記第1導電体パターンは前記データ線と同一物質で同一層に形成されており、前記第2導電体パターンは前記ゲート線と同一物質で同一層に形成されていることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  9. 前記導電体パターンは浮遊していることを特徴とする、請求項1に記載の薄膜トランジスタ基板。
  10. 絶縁基板と、
    前記絶縁基板上に形成され外部回路との連結のためのパッドを含む複数のゲート線と、
    前記ゲート線上に形成されているゲート絶縁膜と、
    前記ゲート絶縁膜上に形成され前記ゲート線と交差しており、外部回路との連結のためのパッドを含む複数のデータ線と、
    前記データ線上に形成されている保護膜と、
    前記ゲート線及び前記データ線のうちの少なくとも一つと、前記ゲート絶縁膜と前記保護膜のうちの少なくとも一つを介して重なっている導電体パターンと、
    を含むことを特徴とする、薄膜トランジスタ基板。
  11. 前記ゲート線または前記データ線が前記導電体パターンと重なる長さは、前記ゲート線または前記データ線の長さが長くなるほど短くなることを特徴とする、請求項10に記載の薄膜トランジスタ基板。
  12. 複数の前記ゲート線のRC遅延値は実質的に互いに同一であることを特徴とする、請求項10に記載の薄膜トランジスタ基板。
  13. 複数の前記データ線のRC遅延値は実質的に互いに同一であることを特徴とする、請求項10に記載の薄膜トランジスタ基板。
JP2004511897A 2002-06-07 2002-09-18 薄膜トランジスタ基板 Pending JP2005529360A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020020031803A KR100831235B1 (ko) 2002-06-07 2002-06-07 박막 트랜지스터 기판
PCT/KR2002/001765 WO2003104882A1 (en) 2002-06-07 2002-09-18 A thin film transistor array panel

Publications (2)

Publication Number Publication Date
JP2005529360A true JP2005529360A (ja) 2005-09-29
JP2005529360A5 JP2005529360A5 (ja) 2006-01-05

Family

ID=29707734

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004511897A Pending JP2005529360A (ja) 2002-06-07 2002-09-18 薄膜トランジスタ基板

Country Status (7)

Country Link
US (6) US6774414B2 (ja)
JP (1) JP2005529360A (ja)
KR (1) KR100831235B1 (ja)
CN (1) CN100407018C (ja)
AU (1) AU2002330339A1 (ja)
TW (1) TWI348041B (ja)
WO (1) WO2003104882A1 (ja)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005010737A (ja) * 2003-06-18 2005-01-13 Hannstar Display Corp Rc遅延のばらつきを抑制する補償キャパシタを有する液晶パネル
JP2007304319A (ja) * 2006-05-11 2007-11-22 Hitachi Displays Ltd 表示装置
JP2008009429A (ja) * 2006-06-27 2008-01-17 Samsung Electronics Co Ltd 表示基板、及びそれを具備した表示装置
JP2008026869A (ja) * 2006-06-21 2008-02-07 Mitsubishi Electric Corp 表示装置
JP2008052258A (ja) * 2006-08-25 2008-03-06 Samsung Electronics Co Ltd 液晶表示装置
JP2011070104A (ja) * 2009-09-28 2011-04-07 Casio Computer Co Ltd 表示装置
WO2012067019A1 (ja) * 2010-11-16 2012-05-24 シャープ株式会社 配線基板、表示パネル、電子機器
JP2013061389A (ja) * 2011-09-12 2013-04-04 Japan Display East Co Ltd 表示装置
JP2017003660A (ja) * 2015-06-05 2017-01-05 三菱電機株式会社 アレイ基板及び当該アレイ基板を備えた液晶表示装置
KR20190124291A (ko) * 2017-03-10 2019-11-04 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 박막 트랜지스터 어레이 기판 및 디스플레이 패널
JP2020500321A (ja) * 2016-12-13 2020-01-09 昆山工研院新型平板顕示技術中心有限公司Kunshan New Flat Panel Display Technology Center Co., Ltd. ディスプレイデバイスおよびその製造方法
WO2020065866A1 (ja) * 2018-09-27 2020-04-02 シャープ株式会社 表示装置

Families Citing this family (79)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AR036872A1 (es) 2001-08-13 2004-10-13 Du Pont Compuesto de antranilamida, composicion que lo comprende y metodo para controlar una plaga de invertebrados
TWI283164B (en) 2001-09-21 2007-07-01 Du Pont Anthranilamide arthropodicide treatment
US20040110777A1 (en) * 2001-12-03 2004-06-10 Annis Gary David Quinazolinones and pyridinylpyrimidinones for controlling invertebrate pests
KR100831235B1 (ko) 2002-06-07 2008-05-22 삼성전자주식회사 박막 트랜지스터 기판
TW594177B (en) * 2003-07-23 2004-06-21 Hannstar Display Corp Liquid crystal display panel for eliminating flicker
KR100642854B1 (ko) * 2003-08-12 2006-11-10 비오이 하이디스 테크놀로지 주식회사 박막트랜지스터 액정표시장치
TWI382264B (zh) 2004-07-27 2013-01-11 Samsung Display Co Ltd 薄膜電晶體陣列面板及包括此面板之顯示器裝置
TWI318698B (en) 2005-10-06 2009-12-21 Au Optronics Corp Display panels
US20070091218A1 (en) * 2005-10-25 2007-04-26 Chin-Hai Huang Electrostatic discharge protection structure and thin film transistor substrate including the same
TWI276878B (en) * 2006-03-02 2007-03-21 Au Optronics Corp Display panel capable of reducing mismatching RC effect during signal transmission and method of manufacturing the same
WO2008032647A1 (en) 2006-09-16 2008-03-20 Sharp Kabushiki Kaisha Substrate for display panel, and display panel provided with the substrate
TWI350506B (en) * 2006-12-01 2011-10-11 Chimei Innolux Corp Liquid crystal display and driving method thereof
KR101349094B1 (ko) * 2006-12-13 2014-01-09 삼성디스플레이 주식회사 박막 트랜지스터 기판, 이를 갖는 액정표시장치
US8008665B2 (en) * 2007-01-02 2011-08-30 Samsung Electronics Co., Ltd. Fan-out, display substrate having the same and method for manufacturing the display substrate
JP5260912B2 (ja) * 2007-07-31 2013-08-14 パナソニック液晶ディスプレイ株式会社 表示装置
TWI401493B (zh) * 2008-12-24 2013-07-11 Au Optronics Corp 液晶顯示面板
TWI396002B (zh) * 2009-01-09 2013-05-11 Au Optronics Corp 訊號反應時間均勻化之顯示面板及其製造方法
US8097956B2 (en) * 2009-03-12 2012-01-17 Apple Inc. Flexible packaging for chip-on-chip and package-on-package technologies
CN101847639B (zh) * 2009-03-27 2013-01-02 北京京东方光电科技有限公司 阵列基板及其制造方法
CN102460541B (zh) * 2009-06-10 2014-08-20 夏普株式会社 显示用驱动电路和具备它的基板模块
TWI380209B (en) * 2009-06-18 2012-12-21 Au Optronics Corp Touch panel
JP4542202B2 (ja) * 2009-12-25 2010-09-08 三菱電機株式会社 表示装置
TWI518660B (zh) 2010-04-07 2016-01-21 友達光電股份有限公司 閘極驅動器及其所應用之液晶顯示器
US20140293168A1 (en) * 2012-06-06 2014-10-02 Wintek Corporation Touch panel
CN103293728B (zh) * 2012-09-28 2016-08-31 上海中航光电子有限公司 一种液晶显示装置
CN103854628B (zh) * 2012-12-06 2016-05-25 联咏科技股份有限公司 驱动电路
US9958228B2 (en) 2013-04-01 2018-05-01 Yardarm Technologies, Inc. Telematics sensors and camera activation in connection with firearm activity
US9204532B2 (en) 2013-07-05 2015-12-01 Shenzhen China Star Optoelectronics Technology Co., Ltd Fanout line structure of array substrate and display panel
CN103309069B (zh) * 2013-07-05 2016-09-21 深圳市华星光电技术有限公司 阵列基板的扇出线结构及显示面板
US10390732B2 (en) 2013-08-14 2019-08-27 Digital Ally, Inc. Breath analyzer, system, and computer program for authenticating, preserving, and presenting breath analysis data
KR102272789B1 (ko) * 2014-01-15 2021-07-05 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치
KR102255163B1 (ko) 2014-08-18 2021-05-25 삼성디스플레이 주식회사 접촉 감지 장치
WO2016064893A1 (en) 2014-10-20 2016-04-28 Taser International, Inc. Systems and methods for distributed control
US9263477B1 (en) * 2014-10-20 2016-02-16 Shenzhen China Star Optoelectronics Technology Co., Ltd. Tri-gate display panel
WO2016100356A1 (en) 2014-12-15 2016-06-23 Yardarm Technologies, Inc. Camera activation in response to firearm activity
CN104503171B (zh) * 2014-12-19 2017-06-06 深圳市华星光电技术有限公司 一种液晶显示面板
KR102283459B1 (ko) * 2015-01-02 2021-07-30 삼성디스플레이 주식회사 유기발광 디스플레이 장치 및 그 제조방법
KR102420461B1 (ko) * 2015-02-06 2022-07-14 삼성디스플레이 주식회사 디스플레이 장치 및 이의 제조 방법
CN104810002B (zh) * 2015-05-19 2017-12-05 武汉华星光电技术有限公司 一种显示装置
KR102378551B1 (ko) * 2015-06-25 2022-03-25 삼성디스플레이 주식회사 표시 장치
US10192277B2 (en) 2015-07-14 2019-01-29 Axon Enterprise, Inc. Systems and methods for generating an audit trail for auditable devices
CN105204250B (zh) * 2015-10-29 2019-03-01 京东方科技集团股份有限公司 阵列基板、显示装置及阵列基板的制作方法
CN105487312B (zh) * 2015-12-31 2018-09-11 京东方科技集团股份有限公司 一种阵列基板、显示装置及其驱动方法
US10490122B2 (en) 2016-02-29 2019-11-26 Samsung Display Co., Ltd. Display device
KR20170119270A (ko) 2016-04-15 2017-10-26 삼성디스플레이 주식회사 표시 장치
US9972271B2 (en) * 2016-05-12 2018-05-15 Novatek Microelectronics Corp. Display panel
CN106097960B (zh) * 2016-06-16 2018-09-14 武汉华星光电技术有限公司 一种双边驱动装置及平板显示器
CN105911786A (zh) * 2016-06-30 2016-08-31 南京中电熊猫液晶显示科技有限公司 水平电场型液晶显示装置及阵列基板
KR102605283B1 (ko) * 2016-06-30 2023-11-27 삼성디스플레이 주식회사 표시 장치
CN106169456A (zh) * 2016-08-22 2016-11-30 京东方科技集团股份有限公司 扇出线结构和包括其的显示装置以及扇出线布线方法
KR20180024081A (ko) * 2016-08-25 2018-03-08 엘지디스플레이 주식회사 표시패널 및 표시장치
KR102635823B1 (ko) * 2016-08-31 2024-02-08 엘지디스플레이 주식회사 표시패널 및 이를 이용한 표시장치
KR102613863B1 (ko) 2016-09-22 2023-12-18 삼성디스플레이 주식회사 표시 장치
KR102611958B1 (ko) 2016-09-23 2023-12-12 삼성디스플레이 주식회사 표시 장치
KR102652109B1 (ko) * 2016-11-10 2024-03-28 엘지디스플레이 주식회사 표시패널 및 표시장치
KR102559096B1 (ko) 2016-11-29 2023-07-26 삼성디스플레이 주식회사 표시 장치
KR20180061568A (ko) 2016-11-29 2018-06-08 삼성디스플레이 주식회사 표시 장치
WO2018120136A1 (zh) * 2016-12-30 2018-07-05 深圳市柔宇科技有限公司 柔性显示面板
CN110476199B (zh) * 2017-01-24 2022-02-18 堺显示器制品株式会社 显示面板和显示装置
KR20180096875A (ko) 2017-02-21 2018-08-30 삼성디스플레이 주식회사 표시 장치
TWI612364B (zh) * 2017-05-03 2018-01-21 友達光電股份有限公司 陣列基板
KR102417989B1 (ko) 2017-05-23 2022-07-07 삼성디스플레이 주식회사 표시 장치
CN107393415B (zh) * 2017-08-08 2020-03-31 惠科股份有限公司 一种显示面板和显示装置
CN207181877U (zh) * 2017-08-17 2018-04-03 京东方科技集团股份有限公司 一种显示器
CN108037626A (zh) * 2017-11-29 2018-05-15 武汉天马微电子有限公司 一种显示面板及显示装置
CN107870488A (zh) * 2017-11-30 2018-04-03 武汉天马微电子有限公司 一种显示面板及显示装置
CN111971732A (zh) * 2018-03-30 2020-11-20 夏普株式会社 显示装置
US20190393247A1 (en) * 2018-06-22 2019-12-26 HKC Corporation Limited Display panel and display device with same
CN108873516A (zh) * 2018-06-22 2018-11-23 惠科股份有限公司 显示面板及其应用的显示装置
CN108919578A (zh) * 2018-06-22 2018-11-30 惠科股份有限公司 显示面板及其应用的显示装置
CN108873526B (zh) * 2018-07-19 2021-10-26 京东方科技集团股份有限公司 阵列基板及其制造方法、显示装置
CN109658891B (zh) * 2019-01-30 2020-08-18 惠科股份有限公司 一种驱动电路、显示面板和显示装置
TWI694427B (zh) * 2019-02-27 2020-05-21 友達光電股份有限公司 顯示裝置
KR20210090752A (ko) 2020-01-10 2021-07-21 삼성디스플레이 주식회사 표시패널 및 이의 제조 방법
TWI726723B (zh) 2020-05-18 2021-05-01 元太科技工業股份有限公司 電子裝置
US11385734B2 (en) 2020-06-23 2022-07-12 Microsoft Technology Licensing, Llc Multi-panel display device
CN112349714B (zh) * 2020-11-30 2022-12-20 厦门天马微电子有限公司 一种显示面板及显示装置
CN112669705B (zh) * 2020-12-09 2023-02-10 合肥维信诺科技有限公司 显示面板及显示装置
CN114335024A (zh) * 2021-12-30 2022-04-12 武汉天马微电子有限公司 显示面板及显示装置

Family Cites Families (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04174822A (ja) * 1990-11-08 1992-06-23 Fujitsu Ltd アクティブマトリクス型液晶表示パネル
JPH06148669A (ja) 1992-11-04 1994-05-27 Hitachi Ltd Tcpを実装した機器
US5668650A (en) * 1993-09-06 1997-09-16 Casio Computer Co., Ltd. Thin film transistor panel having an extended source electrode
JPH07253596A (ja) 1994-03-16 1995-10-03 Fujitsu Ltd 表示装置
JP3222325B2 (ja) 1994-06-30 2001-10-29 リコーエレメックス株式会社 手書きボード
TW293093B (ja) * 1994-09-08 1996-12-11 Hitachi Ltd
JP3683294B2 (ja) 1994-09-08 2005-08-17 株式会社 日立ディスプレイズ 液晶表示装置
TW354380B (en) * 1995-03-17 1999-03-11 Hitachi Ltd A liquid crystal device with a wide visual angle
JP3406417B2 (ja) 1995-04-25 2003-05-12 株式会社日立製作所 フリップチップ方式の液晶表示素子及び液晶表示モジュール
KR100237679B1 (ko) 1995-12-30 2000-01-15 윤종용 저항 차를 줄이는 팬 아웃부를 가지는 액정 표시 패널
KR100403940B1 (ko) 1996-10-31 2003-12-18 삼성전자주식회사 Loc 패널의 아웃 리드 본딩패드와 팬 아웃부의 콘택구조
JPH10133218A (ja) 1996-11-01 1998-05-22 Hitachi Ltd テープキャリアパッケージを実装した機器および液晶表示装置
JPH10339880A (ja) 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
JPH1185058A (ja) 1997-09-11 1999-03-30 Sharp Corp 表示用信号伝達路および表示装置
KR100288767B1 (ko) 1997-11-03 2001-06-01 윤종용 새로운 액정 구동 방법을 갖는 액정 표시 장치
JP2000111939A (ja) 1998-08-03 2000-04-21 Rohm Co Ltd 液晶表示素子
JP3964546B2 (ja) 1998-08-04 2007-08-22 シャープ株式会社 表示装置
KR100299681B1 (ko) * 1998-09-03 2001-10-27 윤종용 액정표시장치
JP2000162628A (ja) * 1998-11-26 2000-06-16 Matsushita Electric Ind Co Ltd 液晶表示素子
TW413844B (en) * 1998-11-26 2000-12-01 Samsung Electronics Co Ltd Manufacturing methods of thin film transistor array panels for liquid crystal displays and photolithography method of thin films
KR100318539B1 (ko) * 1999-03-24 2001-12-22 윤종용 액정 표시 장치용 박막 트랜지스터 기판
KR20000066953A (ko) 1999-04-22 2000-11-15 김영환 액정 패널의 데이터 패드부
US6885064B2 (en) * 2000-01-07 2005-04-26 Samsung Electronics Co., Ltd. Contact structure of wiring and a method for manufacturing the same
KR100323826B1 (ko) 2000-03-02 2002-02-19 구본준, 론 위라하디락사 액정표시장치
US6580559B2 (en) * 2000-03-07 2003-06-17 Fraunhofer Gesellschaft Zur Forderung Der Angewandten Forschung E.V. Element for lighting rooms by selective daylight guidance and method of manufacturing such an element
KR100806808B1 (ko) * 2000-10-17 2008-02-22 엘지.필립스 엘시디 주식회사 등저항 배선을 위한 액정표시장치
KR100720095B1 (ko) * 2000-11-07 2007-05-18 삼성전자주식회사 박막 트랜지스터 어레이 기판 및 그 제조 방법
US7088323B2 (en) 2000-12-21 2006-08-08 Lg.Philips Lcd Co., Ltd. Liquid crystal display device and method for fabricating the same
KR100831235B1 (ko) * 2002-06-07 2008-05-22 삼성전자주식회사 박막 트랜지스터 기판
KR101112544B1 (ko) * 2004-12-03 2012-03-13 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101112551B1 (ko) * 2005-02-07 2012-02-15 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
US8305507B2 (en) * 2005-02-25 2012-11-06 Samsung Display Co., Ltd. Thin film transistor array panel having improved storage capacitance and manufacturing method thereof
JP4895102B2 (ja) * 2005-06-09 2012-03-14 三星電子株式会社 薄膜トランジスタ表示板
KR20100028367A (ko) * 2008-09-04 2010-03-12 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101582946B1 (ko) * 2009-12-04 2016-01-08 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101934978B1 (ko) * 2011-08-04 2019-01-04 삼성디스플레이 주식회사 박막 트랜지스터 및 박막 트랜지스터 표시판

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005010737A (ja) * 2003-06-18 2005-01-13 Hannstar Display Corp Rc遅延のばらつきを抑制する補償キャパシタを有する液晶パネル
JP2007304319A (ja) * 2006-05-11 2007-11-22 Hitachi Displays Ltd 表示装置
JP2008026869A (ja) * 2006-06-21 2008-02-07 Mitsubishi Electric Corp 表示装置
JP2008009429A (ja) * 2006-06-27 2008-01-17 Samsung Electronics Co Ltd 表示基板、及びそれを具備した表示装置
JP2008052258A (ja) * 2006-08-25 2008-03-06 Samsung Electronics Co Ltd 液晶表示装置
US8477252B2 (en) 2009-09-28 2013-07-02 Casio Computer Co., Ltd. Display apparatus with gate leading lines of differing lengths
JP2011070104A (ja) * 2009-09-28 2011-04-07 Casio Computer Co Ltd 表示装置
WO2012067019A1 (ja) * 2010-11-16 2012-05-24 シャープ株式会社 配線基板、表示パネル、電子機器
JP2013061389A (ja) * 2011-09-12 2013-04-04 Japan Display East Co Ltd 表示装置
US9244316B2 (en) 2011-09-12 2016-01-26 Japan Display Inc. Display device
JP2017003660A (ja) * 2015-06-05 2017-01-05 三菱電機株式会社 アレイ基板及び当該アレイ基板を備えた液晶表示装置
JP2020500321A (ja) * 2016-12-13 2020-01-09 昆山工研院新型平板顕示技術中心有限公司Kunshan New Flat Panel Display Technology Center Co., Ltd. ディスプレイデバイスおよびその製造方法
US10797089B2 (en) 2016-12-13 2020-10-06 Kunshan New Flat Panel Display Technology Center Co., Ltd. Display device having compensating capacitor and method of manufacturing the same
KR20190124291A (ko) * 2017-03-10 2019-11-04 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 박막 트랜지스터 어레이 기판 및 디스플레이 패널
JP2019536093A (ja) * 2017-03-10 2019-12-12 深▲せん▼市華星光電技術有限公司Shenzhen China Star Optoelectronics Technology Co., Ltd. 薄膜トランジスタアレイ基板及び表示パネル
KR102205127B1 (ko) 2017-03-10 2021-01-19 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 박막 트랜지스터 어레이 기판 및 디스플레이 패널
WO2020065866A1 (ja) * 2018-09-27 2020-04-02 シャープ株式会社 表示装置

Also Published As

Publication number Publication date
US20080290377A1 (en) 2008-11-27
US6919591B2 (en) 2005-07-19
TWI348041B (en) 2011-09-01
US20100187533A1 (en) 2010-07-29
WO2003104882A1 (en) 2003-12-18
US20050007537A1 (en) 2005-01-13
AU2002330339A1 (en) 2003-12-22
US7488996B2 (en) 2009-02-10
US6774414B2 (en) 2004-08-10
US20050237812A1 (en) 2005-10-27
US20120228620A1 (en) 2012-09-13
US8502275B2 (en) 2013-08-06
CN1628263A (zh) 2005-06-15
CN100407018C (zh) 2008-07-30
KR20030094599A (ko) 2003-12-18
US8183601B2 (en) 2012-05-22
TW200307824A (en) 2003-12-16
US7692216B2 (en) 2010-04-06
US20030227078A1 (en) 2003-12-11
KR100831235B1 (ko) 2008-05-22

Similar Documents

Publication Publication Date Title
JP2005529360A (ja) 薄膜トランジスタ基板
KR100840330B1 (ko) 액정 표시 장치 및 이에 사용하는 구동 집적 회로
US8314899B2 (en) Array substrate and display device
JP4544809B2 (ja) 液晶表示装置
KR100763408B1 (ko) 액정 표시 장치
US9274379B2 (en) Liquid crystal display device
US20130293595A1 (en) Liquid crystal display device and method of fabricating the same
KR101302620B1 (ko) 박막트랜지스터 기판
US6829029B2 (en) Liquid crystal display panel of line on glass type and method of fabricating the same
US20190280013A1 (en) Active matrix substrate and display panel
JP2008064961A (ja) 配線構造、及び表示装置
KR101621559B1 (ko) 액정표시장치
US20060012744A1 (en) Driving circuit of LCD panel
KR20060084147A (ko) 박막트랜지스터 기판
US11668987B2 (en) Display device and method for manufacturing display device
KR100469345B1 (ko) 액정 디스플레이 패널 제조방법
US20070063280A1 (en) Thin film transistor array substrate
JPH07199222A (ja) 液晶表示装置
JP4468626B2 (ja) 表示装置用基板及びそれを備えた表示装置
WO2024087117A1 (zh) 阵列基板及其制作方法、显示面板、显示装置
KR20040098869A (ko) 액정표시장치의 패드구조
KR20040083684A (ko) 액정표시장치
KR20040108131A (ko) 액정표시장치

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050915

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050915

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081021

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20090109

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20090119

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20090323

A602 Written permission of extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A602

Effective date: 20090330

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090421

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090526

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090928

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20091007

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20100212