KR100323826B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR100323826B1
KR100323826B1 KR1020000010300A KR20000010300A KR100323826B1 KR 100323826 B1 KR100323826 B1 KR 100323826B1 KR 1020000010300 A KR1020000010300 A KR 1020000010300A KR 20000010300 A KR20000010300 A KR 20000010300A KR 100323826 B1 KR100323826 B1 KR 100323826B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
driving circuit
link
crystal display
Prior art date
Application number
KR1020000010300A
Other languages
English (en)
Other versions
KR20010086651A (ko
Inventor
김점재
Original Assignee
구본준, 론 위라하디락사
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 론 위라하디락사, 엘지.필립스 엘시디 주식회사 filed Critical 구본준, 론 위라하디락사
Priority to KR1020000010300A priority Critical patent/KR100323826B1/ko
Priority to US09/756,171 priority patent/US6587176B2/en
Priority to JP2001019573A priority patent/JP3901454B2/ja
Priority to GB0103287A priority patent/GB2366441B/en
Priority to DE10107708A priority patent/DE10107708B4/de
Priority to FR0102728A priority patent/FR2805917B1/fr
Publication of KR20010086651A publication Critical patent/KR20010086651A/ko
Application granted granted Critical
Publication of KR100323826B1 publication Critical patent/KR100323826B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Abstract

가. 청구범위에 기재된 발명이 속하는 분야 :
액정 표시장치의 데이터 패드부의 링크구조 및 그와 접촉하는 구동회로의 배치구조.
나. 발명이 해결하려고 하는 기술적 과제 :
데이터 패드부의 링크부의 저항차이에 의한 화질의 개선.
다. 그 발명의 해결방법의 요지 :
데이터 구동회로의 출력채널 수와 다수의 데이터 패드가 상기 구동회로의 채널 수에 정수배로 나누어지는 부분에서의 데이터 구동회로는 등간격으로 배치하여 링크부에 의한 저항의 차이를 줄이고, 정수배가 되지 않는 부분의 데이터 배선의 링크부만을 보상 설계하여 링크부의 저항차이에 의한 화질을 개선한다.

Description

액정표시장치{liquid crystal display device}
본 발명은 액정 표시장치에 관한 것으로서, 더 상세하게는, 대면적, 고해상도의 액정 표시장치에 있어서, 데이터 배선 링크부의 저항차이에 의한 신호지연을 방지하는 구동회로 실장방법에 관한 것이다.
액정 표시장치의 구동원리는 액정의 광학적 이방성과 분극성질을 이용한다. 상기 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 갖고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어할 수 있다.
따라서, 상기 액정의 분자배열 방향을 임의로 조절하면, 액정의 분자배열이 변하게 되고, 광학적 이방성에 의하여 상기 액정의 분자 배열 방향으로 빛이 굴절하여 화상정보를 표현할 수 있다.
현재에는 전술한 바 있는 박막 트랜지스터와 상기 박막 트랜지스터에 연결된 화소전극이 행렬 방식으로 배열된 능동행렬 액정 표시장치(Active Matrix LCD : AM-LCD)가 해상도 및 동영상 구현능력이 우수하여 가장 주목받고 있다.
일반적으로 액정 표시장치를 구성하는 기본적인 부품인 액정 패널의 구조를 살펴보면 다음과 같다.
도 1은 일반적인 액정 패널의 단면을 도시한 단면도이다.
액정 패널(20)에는 여러 종류의 소자들이 형성된 두 장의 기판(2, 4)이 서로 대응되게 형성되고, 상기 두 장의 기판(2, 4) 사이에 액정층(10)이 개재된 형태로 위치하고 있다.
상기 액정 패널(20)은 색상을 표현하는 컬러필터가 형성된 상부 기판(4)과 상기 액정층(10)의 분자 배열방향을 변환시킬 수 있는 스위칭 회로가 내장된 하부기판(2)으로 구성된다.
상기 상부 기판(4)에는 색을 구현하는 컬러필터층(8)과, 상기 컬러필터층(8)을 덮는 공통전극(12)이 형성되어 있다. 상기 공통전극(12)은 액정(10)에 전압을 인가하는 한쪽 전극의 역할을 한다. 상기 하부 기판(2)은 스위칭 역할을 하는 박막 트랜지스터(S)와, 상기 박막 트랜지스터(S)로부터 신호를 인가 받고 상기 액정(10)으로 전압을 인가하는 다른 한쪽의 전극역할을 하는 화소전극(14)으로 구성된다.
상기 화소전극(14)이 형성된 부분을 화소부(P)라고 한다.
그리고, 상기 상부 기판(4)과 하부 기판(2)의 사이에 주입되는 액정(10)의 누설을 방지하기 위해, 상기 상부 기판(4)과 하부 기판(2)의 가장자리에는 실런트(sealant : 6)로 봉인되어 있다.
상기 박막 트랜지스터(S)는 외부의 구동회로(Integrated Circuit ; IC)에서 신호를 인가 받아 상기 화소전극(14)을 구동하게 된다.
상기 박막 트랜지스터(S)는 게이트 전극, 소스 전극, 드레인 전극의 세 전극으로 이루어지며, 상기 게이트 전극은 게이트 배선과 접촉된다. 또한, 상기 소스 전극은 데이터 배선과 접촉되며, 상기 게이트 및 데이터 배선의 끝단에는 각각 게이트 패드와 데이터 패드가 형성되며, 상기 게이트 및 데이터 패드는 외부의 구동회로와 연결된다.
상기 외부 구동회로는 크게 두 종류로 나눌 수 있으며, 상기 게이트 패드와 연결되어 상기 게이트 전극을 제어하는 게이트 구동회로와 상기 데이터 패드와 연결되어 상기 소스 전극을 제어하는 데이터 구동회로가 그것이다.
상기와 같이 액정 표시장치의 구동을 위한 구동회로(driver IC)를 액정패널(LCD panel)과 연결시키는 기술에는 COB(chip on board), TAB(tape automated bonding), COG(chip on glass)방식 등이 있다.
종래의 세그먼트(segment) 방식의 액정 표시장치 또는 낮은 해상도의 패널의 경우에는 리드(lead)의 수가 적기 때문에 구동회로가 PCB(printed circuit board)위에 있고, 보드(board)의 리드를 패널과 HSC(heat seal connector)로 연결하는 것이 용이했다.
그러나, 액정패널이 고 해상도화 됨에 따라 엄청난 수의 리드를 갖는 구동회로를 보드에 장착하기가 용이하지 않게 되었다. 즉, 예를 들면 600 ×800의 해상도를 갖는 SVGA급의 액정패널의 경우, 천연색을 표현하기 위해서는 600 ×800 ×3의 화소를 갖게 되는데, 각각의 화소를 모두 구동회로에 연결해야만 한다.
또한, 와이어본딩 방식은 접속단자 하나 하나를 접속해 가는 이른바 순차식 접속방법으로써, 엑스레이 디텍터와 같이 접속단자의 접속수가 매우 많은 경우는 시간이 많이 걸리고 접속단자 사이의 거리가 좁으면 연결이 불가능하다. 또한, 와이어 루프의 높이로 인해 접속 면적이 늘어나는 문제점이 있다.
상기와 같은 문제점을 해결한 방식이 TAB(tape automated bonding)방식인 것이다. 즉, 상기 TAB 방식은 구동회로를 테이프 캐리어(tape carrier)위에 장착함으로써, 상기의 문제를 해결한 것이다. 상기 테이프 캐리어에 구동회로가 내장된 것을 테이프 캐리어 패키지(tape carrier package ; TCP)라 칭한다.
도 2는 액정패널(20)과 구동회로(51)가 내장된 TCP(50)를 TAB 방식으로 연결한 구조를 도시한 도면이다.
즉, 상기 TCP(50)에는 구동회로(51)가 내장되어 있고, 상기 액정패널(20)은 상기 TCP(50)를 통해 상기 구동회로(51)와 연결된다. 그리고, 프린트 회로기판(52)도 상기 TCP(50)와 연결된다.
상기한 TCP 방식의 일반적인 조립 공정을 크게 나누면 인너리드본딩(ILB : Inner Lead Bonding)공정, 캡슐화(Encapsulation)공정, 아우트리드본딩(OLB : Outer Lead Bonding) 공정으로 나눌 수 있는 데, 인너리드본딩 공정은 릴투릴(Reel to Reel) 방식으로 이송되는 테이프캐리어와 기판 상의 칩을 위치 정렬하여 열에너지와 압력을 이용하여 접속한다. 캡슐화(Encapsulation ) 공정은 인너리드본딩 공정후 칩에 에폭시계 수지를 피막하여 주위환경으로부터 칩과 인너리드(Inner Lead)를 보호해 주는 역할을 하는 공정이며 아우트리드 본딩 공정은 캡슐화 공정후에 전기적 테스트를 마친 다음에 아우트리드(Outer Lead)를 인쇄회로기판 (PCB : Printed Circuit Board) 상에 형성된 패드에 연결하는 공정이다.
해상도가 증가할수록 패드의 정밀도가 높아져 패드 전극의 피치가 점점 좁아지기 때문에 접속공정 조건이 갈수록 어려워지고 있다. 또, 이러한 방법에 의한 집적회로 실장방식은 최근 다 핀화, 박형, 소형, 경량화의 요망에 따라 급격히 용도가 넓어지고 있으며 집적회로 칩을 일괄 본딩하는 방식으로 접속공정이 단순화되어 리페어가 용이하고 접속불량을 감소시킬 수 있다.
상술한 TAB 방식의 액정패널의 실장방법은 현재 가장 일반적인 방식으로 널리 실용화 되어있다.
도 3은 구동회로가 실장된 액정패널(20)의 평면을 도시한 도면으로, 가로방향으로 데이터 구동회로(100D)가 위치하고, 세로방향으로는 게이트 구동회로(100G)가 위치한다.
현재에는 고해상도의 추세에 따라 화소수의 증가로 인해 도 3에 도시된 도면에서와 같이 상기 데이터 구동회로(100D)가 상기 액정패널(20)의 상/하부에 형성된 더블뱅크(double bank) 구조가 널리 사용된다.
즉, 다시 설명하면, 1600 ×1200 ×3의 해상도를 갖는 UXGA급 액정 표시장치의 경우, 액정패널의 세로방향으로 위치하는 데이터 배선의 수(1600 ×3개)가 가로방향으로 위치하는 게이트 배선의 수(1200개) 보다 약 3배 이상 많기 때문에 구동회로의 실장의 편리성을 위해 도 3에 도시된 도면에서와 같이 더블뱅크의 데이터 구동회로(100D)의 실장이 이용된다.
상기와 같이 UXGA급의 액정 표시장치에서 데이터 구동회로(100D)를 실장하기 위해서는 다수개의 데이터 구동회로(100D)가 필요하게 된다.
일반적으로 UXGA급의 액정 표시장치에 사용되는 데이터 구동회로(100D)는 한 개당 총 384개의 데이터 배선을 제어할 수 있는 384채널(channel)을 갖는 구동회로가 사용된다.
따라서, 1600 ×3개의 데이터 배선을 모두 제어하기 위해서는 384채널을 갖는 데이터 구동회로가 14개가 필요하게 된다. 이를 더블뱅크 실장방식에 적용하면, 데이터 배선이 연장되는 방향으로 위쪽에 7개 아래쪽에 7개의 데이터 구동회로가 필요하게 되며, 그 배치는 액정 표시장치에서 화면 표시영역의 중앙(C)을 기준으로위/아래 각각 7개의 구동회로가 동일한 간격(a)으로 배치된다.
UXGA급의 해상도(1600 ×1200 ×3)를 갖는 액정 표시장치에서 데이터 배선의 수는 4800 개가되고, 이를 더블뱅크의 실장에 적용할 경우 앞서 말한 바 있지만, 위쪽에 2400개, 아래쪽에 2400개의 데이터 배선을 각각 데이터 구동회로와 실장하기 위해 384채널을 갖는 14개의 데이터 구동회로가 필요하게 된다.
따라서, 액정 표시장치의 아래쪽에 실장되는 7개의 데이터 구동회로에 연결되는 총 데이터 배선의 수는 2400개가되고, 상기 2400개의 데이터 배선은 1번 데이터 구동회로(D1)에 384개, 2번 데이터 구동회로(D2)에 384개, ..., 7번 데이터 구동회로(D7)에 96개의 데이터 배선이 접촉하게 된다.
상술한 바와 같이 액정 표시장치의 아래쪽에서 연결되는 데이터 구동회로 중에서 1번에서 6번 데이터 구동회로는 각각 384개의 데이터 배선과 정수배로 접촉하게 되나, 7번 데이터 구동회로는 96개의 데이터 배선만 접촉하게되어 288채널이 빈 상태로 존재하게 된다.
한편, 종래 액정 표시장치에서 데이터 구동회로를 실장하는 방법은 정수배로 접촉하는 6개의 구동회로와 비정수배로 접촉하는 한 개의 데이터 구동회로를 일괄적으로 도 3에 도시한 바와 같이 동일한 간격(a)으로 배치하고 있다.
상기와 같이 아래쪽에 장착되는 7개의 데이터 구동회로가 모두 등간격으로배치되면, 데이터 링크부에서는 미묘한 저항의 차이가 발생하게 된다.
즉, 도 3의 1번 데이터 구동회로(D1)의 마지막 채널과 접촉하는 384번 데이터 배선(d-384)과 2번 데이터 구동회로(D2)의 첫 번째 채널과 접촉하는 385번 데이터 배선(d-385)의 사이의 F1부분을 확대한 도 4의 경우에서는 384번 데이터 배선(d-384)의 링크부의 길이(L-384)와 385번 데이터 배선(d-385)의 링크부의 길이(L-385)의 차이가 확연히 나타나지 않지만, 6번 데이터 구동회로(D6)의 마지막 채널과 접촉하는 2304번째 데이터 배선(d-2304)과 7번 데이터 구동회로(D7)의 첫 번째 채널과 접촉하는 2305번째 데이터 배선(d-2305)의 사이의 F2부분을 확대한 도 5의 경우에는 2304번 데이터 배선(d-2304)의 링크부(L-2304)의 길이와 2305번째 데이터 배선(d-2305)의 링크부(L-2305)의 길이가 차이가 생기게 되어 저항값이 달라지게 된다.
여기서, 상기 링크부의 기능은 표시영역에서부터 연장된 데이터 배선을 패드부가 모여있는 패드군으로 연결하는 기능을 수행하며, 상기 데이터 배선이 패드부로 연장되기 위해 일반적으로 링크부는 데이터 배선에서 패드부로 꺾어져서 상기 패드와 접촉하게 된다. 따라서, 상기 링크부는 자신이 접촉해야할 구동회로의 채널이 위치하는 패드부로 연장되기 위해 가장 짧은 길이로 꺾여서 패드부와 접촉하게 된다.
상기와 같이 임의의 데이터 구동회로의 마지막 채널과 접촉하는 데이터 배선의 링크부와 다음 데이터 구동회로의 첫 번째 채널에 접촉하는 데이터 배선의 링크부의 길이가 차이가 발생하게 되면, 각각의 링크부의 길이에 의해 저항차이가 발생하게 된다.
따라서, 각 데이터 구동회로의 경계부분의 데이터 배선 링크부에 저항의 차이가 발생하게 되면 RC 신호지연에 의해 눈으로 보이는 화질의 불량이 발생하게 된다.
상기와 같이 각 구동회로의 첫 번째 데이터 배선의 링크부와 마지막 데이터 배선의 링크부의 길이의 차이는 1번 데이터 구동회로(D1)에서 7번 데이터 구동회로(D7)로 갈수록 증가하게 된다.
상술한 내용을 도 6을 참조하여 다시 설명하면 다음과 같다.
도 6은 설명의 편이를 위해 14개의 데이터 배선을 갖는 액정 표시장치의 데이터 배선과 각 3개의 채널을 갖는 데이터 구동회로를 도시한 도면이다.
상기와 같이 14개의 데이터 배선을 구동하기 위해서는 3채널을 갖는 데이터 구동회로가 총 5개가 필요하게 되며, 4개의 데이터 구동회로는 정수배의 데이터 배선과 접촉하고, 마지막 한 개의 데이터 구동회로는 2개의 데이터 배선과 접촉하게 된다.
즉, 1 내지 4번 데이터 구동회로(D1, D2, ..., D4)는 각각 자기의 채널 수에 해당하는 데이터 배선과 각각 접촉하게되며, 5번 데이터 구동회로(D5)는 자신의 채널 수보다 한 개 모자라는 데이터 배선의 수와 접촉하게 된다.
상기와 같이 3채널의 데이터 구동회로를 실장하기 위해서는 종래에는 액정 표시장치의 중앙부분(즉, 1번 데이터 배선(d-1)과 14번 데이터 배선(d-14)의 1/2 지점 ; C)을 기준으로 등간격(a)으로 5개의 데이터 구동회로를 실장하게 된다.
상기와 같이 5개의 데이터 구동회로를 모두 등간격으로 배치하게 되면, 1 내지 4번 데이터 구동회로(D1, ..., D4)의 마지막 채널과 접촉하는 3번, 6번, 9번, 12번 데이터 배선(d-3, d-6, d-9, d-12)의 각 링크부의 길이(L-3, L-6, L-9, L-12)가 점점 증가하게 된다.
따라서, 1 내지 4번 데이터 구동회로(D1, ..., D4)의 마지막 채널과 접촉하는 3번, 6번, 9번, 12번 데이터 배선(d-3, d-6, d-9, d-12)의 각 링크부의 길이(L-3, L-6, L-9, L-12)와 각 2 내지 5번 데이터 구동회로(D2, ..., D5)의 첫 번째 채널과 접촉하는 4, 7, 10, 13 번째 데이터 배선(d-4, d-7, d-10, d-13)의 각 링크부의 길이는 차이가 발생하게 되어 신호지연의 차이에 의해 화질의 불량이 발생하게 된다.
상기와 같이 각 링크부의 길이의 차이는 마지막 구동회로(즉, 5번 데이터 구동회로(D5))부분에서 가장 심화되어 나타나게 되는데 도 6에 도시된 도면에서와 같이, 13번 데이터 배선(d-13)의 링크부의 길이(L-13)와 전단 데이터 배선(d-12)의 링크부의 길이(L-12)가 확연한 차이가 있음을 알 수 있다.
상기와 같이 각 링크부의 길이의 차이에 기인하는 화질의 불량을 개선하기 위해서는 각 데이터 구동회로의 경계부에 존재하는 데이터 배선의 링크부의 선폭을 조절하는 등의 방법으로 개선할 수 있으나, 구동회로 및 데이터 배선의 수가 증가할수록 선폭의 설계에 어려움이 발생하게 된다.
즉, 도 6에 예시된 액정 표시장치의 경우에는 3채널을 갖는 구동회로 5개만을 사용하였으나, 앞서 언급한 UXGA급의 액정 표시장치에서는 총 384개의 채널을 갖는 7개의 구동회로와 접촉하는 데이터 배선 링크부의 선폭을 모두 보상설계를 해야하는 설계상의 문제점이 발생하게 된다.
한편, 상술한 문제점은 정수배를 이루지 못하는 데이터 구동회로에 기인하는 것으로, UXGA급의 액정 표시장치에서 총 300채널을 갖는 데이터 구동회로를 사용하게되면 간단히 해결될 수 있다. 그러나, 총 4800개의 데이터 배선을 300채널의 데이터 구동회로로 제어하기 위해 16개의 데이터 구동회로를 사용하게 되면, 384채널의 구동회로를 사용하는 것 보다 2개의 구동회로가 더 필요하게되어 제품의 원가가 상승하는 원인이 된다. 또한, 300채널의 구동회로를 다시 설계/제작해야 하는 단점이 발생하게 된다.
상술한 문제점을 해결하기 위해 본 발명에서는 데이터 구동회로의 각 경계부의 첫 번째 및 마지막 번째 데이터 배선 링크부의 길이의 차이에 기인하는 화질불량을 개선하는데 그 목적이 있다.
도 1은 일반적인 액정 표시장치의 한 화소부에 해당하는 단면을 도시한 도면.
도 2는 TAB 방식으로 구동회로가 실장된 액정패널을 도시한 도면.
도 3은 구동회로가 실장된 일반적인 액정 표시장치의 평면을 도시한 도면.
도 4는 도 3의 F1부분을 확대한 도면.
도 5는 도 3의 F2부분을 확대한 도면.
도 6은 종래의 액정 표시장치에 구동회로를 실장하는 방법을 설명하는 도면.
도 7은 본 발명에 따른 구동회로가 실장된 액정 표시장치의 평면을 도시한 도면.
도 8은 도 7의 Z 부분을 확대한 도면.
상기와 같은 목적을 달성하기 위해 본 발명에서는 가로방향으로 형성된 다수 개의 게이트 배선 및 세로방향으로 위치하는 다수 개의 데이터 배선과, 상기 각 배선의 교차부에 형성된 스위칭 소자 및 화소를 포함하는 액정패널과; 등간격 L로 배치되고, 상기 다수의 데이터 배선 중 일부와 각각 제 1 링크부를 통해 연결되는 복수개의 제 1 패드군과; 상기 복수개의 제 1 패드군 중 최외곽에 위치한 것과 상기 L보다 작은 거리를 두며 위치하고, 상기 제 1 패드군과 연결되지 않은 데이터 배선과 각각 제 2 링크부를 통해 연결된 제 2 패드군을 포함하는 액정 표시장치을 제공한다.
이하, 본 발명의 실시예에 따른 구성과 작용을 첨부된 도면을 참조하여 설명한다.
도 7은 본 발명에 따른 액정 표시장치의 데이터 구동회로의 실장방법을 도시한 도면으로, 도 6에 도시된 14개의 데이터 배선을 갖는 액정 표시장치와 3개의 채널을 갖는 데이터 구동회로의 경우를 예를 들어 설명한다.
본 발명에 따른 액정 표시장치의 데이터 배선 링크부의 설계방법은 일단 데이터 배선과 데이터 구동회로의 채널수가 같은 부분(즉, 정수배가 되는 영역 ; Q)에서는 데이터 구동회로를 등간격으로 배치하고, 마지막 데이터 구동회로와 접촉하는 데이터 배선을 선폭 등을 조절하는 방법으로 보상 설계한다.
즉, 다시 설명하면, 데이터 배선과 데이터 구동회로가 정수배가 되는 영역 즉, 1 내지 12번 데이터 배선(d-1, d-12)이 존재하는 영역(Q)에서는 등간격(b)으로 구동회로를 배치하고, 데이터 구동회로의 채널 수와 정수배가 되지 않는 데이터 배선 즉, 13과 14번 데이터 배선(d-13, d-14)이 존재하는 영역(Q)에서는 데이터 구동회로를 정수배가 되는 부분에서의 데이터 구동회로의 간격(b)과 차등적으로 간격(b')을 조절한다.
상기와 같이 구동회로를 배치하면 구동회로와 정수배를 이루며 배치되는 데이터 배선의 링크부는 임의의 데이터 구동회로(예를 들어 D2)의 중심 채널(C)을 기준으로 좌/우 대칭적으로 형성되기 때문에 링크부의 선폭을 동일하게 형성한다.
따라서, 데이터 배선과 구동회로가 정수배를 이루며 접촉하는 부분에서는 링크부의 보상 설계 없이 화질을 개선할 수 있고, 정수배를 이루지 못하는 부분 즉, 5번 데이터 구동회로(D5)와 접촉하는 13, 14번 데이터 배선(d-13, d-14)의 링크부(L-13, L-14)의 길이만을 보상설계 하면 되기 때문에 설계의 편이성 및 정확성을 기할 수 있으므로 인해 화질불량을 개선할 수 있다.
한편, 상기 13번 데이터 배선(d-13)의 링크부(L-13)의 저항보상 설계는 12번 데이터 배선(d-12)의 링크부(L-12)를 기준으로 설계한다.
도 8은 도 7의 Z 부분을 확대한 도면으로, 저항보상설계 방법을 도시한 도면이다.
일반적으로 저항의 크기는 면적에 반비례하고 길이에 비례하는 관계가 있으며
----------------(1)
R : 저항 ρ: 비저항
L : 길이(폭) A : 면적
식 (1)과 같은 관계식이 성립한다.
따라서, 데이터 배선과 구동회로가 정수배가 되지 못하는 부분의 구동회로(D5)의 첫 번째 채널과 접촉하는 데이터 배선(d-13)의 링크부(L-13)는 앞 채널과 접촉하는 데이터 배선(d-12) 링크부(L-12)를 기준으로 선폭을 조절하여 설계함으로써, 액정 표시장치의 화질을 개선할 수 있다.
즉, 다시 설명하면, 데이터 배선과 정수배를 이루며 접촉하는 마지막 데이터 구동회로인 4번 데이터 구동회로(D4)의 마지막 채널과 접촉하는 12번 데이터 배선(d-12)의 링크부(L-12)와 정수배를 이루지 못하며 데이터 배선과 접촉하는 5번 데이터 구동회로(D5)의 첫 번째 채널과 접촉하는 13번 데이터 배선(d-13)의 링크부(L-13)는 각각 그 길이가 다르기 때문에(즉, L-12의 길이가 L-13의 길이보다 길다) 식(1)에 각각의 링크부(L-12, L-13)의 선폭을 조절(L-12의 선폭보다 L-13의 선폭을 작게 한다)하여 저항(R)값을 조절하면 신호의 지연시간이 같기 때문에 눈으로는 거의 느끼지 못할 정도의 차이가 발생하게 된다.
여기서, 본 발명에 따른 액정 표시장치의 정수배를 이루며 데이터 구동회로와 접촉하는 데이터 배선의 링크부의 선폭은 약 20 내지 25 μm 이고, 바람직하게는 20 μm이며, 정수배를 이루지 목하는 데이터 구동회로와 접촉하는 데이터 배선의 링크부의 선폭은 약 14 내지 19 μm 이고, 바람직하게는 약 17 μm이다.
상기와 같이 L-12 링크부와 L-13 링크부의 선폭을 조절하면 식(1)을 만족하는 저항값을 얻을 수 있으며, 급격한 저항차를 줄일 수 있게 된다.
상술한 실시예는 설명의 편이를 위해 14개의 데이터 배선과 3개의 채널을 갖는 구동회로를 예를 들어 설명하였으며, 상기와 같은 발명의 기본 사상을 UXGA, XGA급 등의 액정 표시장치에 적용할 경우 그 파급효과는 더욱 증대될 것이다.
예를 들어, UXGA급의 액정 표시장치에 384채널을 갖는 구동회로를 사용하는 경우에는 1 내지 2304번 까지의 데이터 배선에는 6개의 구동회로를 등간격으로 설치를 하고, 2305 내지 2400번 까지의 96개의 데이터 배선을 제어하는 한 개의 구동회로를 비등간격으로 설치를 하게 된다.
여기서, 링크부의 저항을 보상설계하기 위해서는 마지막 구동회로의 첫 번째 채널과 접촉하는 링크부만을 인접 구동회로의 마지막 채널과 접촉하는 링크부를 기준으로 보상설계 하면 된다.
따라서, 정수배와 정수배를 이루지 못하는 구동회로를 일괄적으로 등간격으로 배치하여 각 패드군(pad group) 간의 데이터 배선 링크부를 모두 보상설계 해야하는 종래의 UXGA급의 액정 표시장치의 경우와 비교해서 본 발명에서는 정수배를 이루지 못한 마지막 데이터 구동회로의 첫 번째 채널과 접촉하는 데이터 배선의 링크부만을 보상설계를 하면 되기 때문에 설계의 편이성 및 정확성을 기할 수 있으며, 이로 인해 액정 표시장치의 화질의 신뢰성을 보장할 수 있는 장점이 있다.
상기한 데이터 구동회로의 배치방법은 액정 표시장치이외의 박막 트랜지스터를 스위칭 소자로 사용하는 엑스레이 디텍터 등의 어레이 기판에도 적용할 수 있을 것이다.
상술한 바와 같이 본 발명에 따른 액정 표시장치에서의 데이터 구동회로의 실장은 데이터 배선의 수와 구동회로의 채널의 수가 정수배가 되는 영역에서는 구동회로를 등간격으로 배치하고, 정수배가 되지 못하는 마지막 구동회로는 비등간격으로 배치하며, 마지막 구동회로의 첫 번째 채널과 접촉하는 데이터 배선의 링크부를 보상설계 함으로써, 설계의 편이성과 정확성을 기할 수 있으며, 이로 인해 안정된 화질의 액정 표시장치를 제공할 수 있는 장점이 있다.

Claims (10)

  1. 가로방향으로 형성된 다수 개의 게이트 배선 및 세로방향으로 위치하는 다수 개의 데이터 배선과, 상기 각 배선의 교차부에 형성된 스위칭 소자 및 화소를 포함하는 액정패널과;
    등간격 L로 배치되고, 상기 다수의 데이터 배선 중 일부와 각각 제 1 링크부를 통해 연결되는 복수개의 제 1 패드군과;
    상기 복수개의 제 1 패드군 중 최외곽에 위치한 것과 상기 L보다 작은 거리를 두며 위치하고, 상기 제 1 패드군과 연결되지 않은 데이터 배선과 각각 제 2 링크부를 통해 연결된 제 2 패드군
    을 포함하는 액정 표시장치.
  2. 청구항 1에 있어서,
    상기 제 1 패드군의 상기 제 1 링크부의 선폭은 서로 동일한 액정 표시장치.
  3. 청구항 1에 있어서,
    상기 제 1 패드군의 상기 각 제 1 링크부의 선폭은 상기 제 2 패드군의 상기 제 2 링크부의 선폭보다 큰 액정 표시장치.
  4. 청구항 1에 있어서,
    상기 제 1 링크부의 선폭은 20 내지 25 μm 사이인 액정 표시장치.
  5. 청구항 1에 있어서,
    상기 제 2 링크부의 선폭은 14 내지 19 μm 사이인 액정 표시장치.
  6. 가로방향으로 형성된 다수 개의 게이트 배선 및 세로방향으로 위치하는 다수 개의 데이터 배선과, 상기 각 배선의 교차부에 형성된 스위칭 소자 및 화소를 포함하는 액정패널과;
    상기 데이터 배선 중 일부와 각각 제 1 선폭을 가진 제 1 링크부를 통해 연결된 복수개의 제 1 패드군과;
    상기 제 1 패드군과 연결되지 않은 데이터 배선과 상기 제 1 링크부의 선폭과 다른 제 2 선폭을 가진 제 2 링크부를 통해 연결된 제 2 패드군
    을 포함하는 액정 표시장치.
  7. 청구항 6에 있어서,
    상기 각 제 1 링크부의 선폭 및 각 제 2 링크부의 선폭은 각각 동일한 액정 표시장치.
  8. 청구항 6에 있어서,
    상기 제 1 링크부의 선폭은 상기 제 2 링크부의 선폭보다 큰 액정 표시장치.
  9. 청구항 6에 있어서,
    상기 제 1 링크부의 선폭은 20 내지 25 μm 사이인 액정 표시장치.
  10. 청구항 6에 있어서,
    상기 제 2 링크부의 선폭은 14 내지 19 μm 사이인 액정 표시장치.
KR1020000010300A 2000-03-02 2000-03-02 액정표시장치 KR100323826B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1020000010300A KR100323826B1 (ko) 2000-03-02 2000-03-02 액정표시장치
US09/756,171 US6587176B2 (en) 2000-03-02 2001-01-09 Display device comprises a plurality of first data drive circuits connected to N data lines and second data driving circuit connected to M data lines, wherein M<N
JP2001019573A JP3901454B2 (ja) 2000-03-02 2001-01-29 液晶表示装置
GB0103287A GB2366441B (en) 2000-03-02 2001-02-09 Display device
DE10107708A DE10107708B4 (de) 2000-03-02 2001-02-19 Flüssigkristallanzeige
FR0102728A FR2805917B1 (fr) 2000-03-02 2001-02-28 Dispositif d'affichage a cristaux liquides

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000010300A KR100323826B1 (ko) 2000-03-02 2000-03-02 액정표시장치

Publications (2)

Publication Number Publication Date
KR20010086651A KR20010086651A (ko) 2001-09-15
KR100323826B1 true KR100323826B1 (ko) 2002-02-19

Family

ID=19651418

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000010300A KR100323826B1 (ko) 2000-03-02 2000-03-02 액정표시장치

Country Status (6)

Country Link
US (1) US6587176B2 (ko)
JP (1) JP3901454B2 (ko)
KR (1) KR100323826B1 (ko)
DE (1) DE10107708B4 (ko)
FR (1) FR2805917B1 (ko)
GB (1) GB2366441B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100970248B1 (ko) * 2003-06-27 2010-07-16 삼성전자주식회사 액정표시장치
KR101296634B1 (ko) * 2006-11-29 2013-08-14 엘지디스플레이 주식회사 액정 표시 장치

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4783890B2 (ja) * 2000-02-18 2011-09-28 株式会社 日立ディスプレイズ 液晶表示装置
JP2003046212A (ja) * 2001-07-27 2003-02-14 Seiko Epson Corp 電子デバイス並びにその製造方法及びその設計方法、回路基板並びに電子機器
KR100475112B1 (ko) * 2001-12-29 2005-03-10 엘지.필립스 엘시디 주식회사 액정표시소자 및 그 제조방법
KR100831235B1 (ko) 2002-06-07 2008-05-22 삼성전자주식회사 박막 트랜지스터 기판
KR100840330B1 (ko) * 2002-08-07 2008-06-20 삼성전자주식회사 액정 표시 장치 및 이에 사용하는 구동 집적 회로
KR100960458B1 (ko) * 2003-06-26 2010-05-28 엘지디스플레이 주식회사 액정 표시장치의 데이터 구동부
KR100642854B1 (ko) * 2003-08-12 2006-11-10 비오이 하이디스 테크놀로지 주식회사 박막트랜지스터 액정표시장치
JP4266768B2 (ja) * 2003-10-17 2009-05-20 Nec液晶テクノロジー株式会社 画像表示装置
JP4737367B2 (ja) * 2004-03-15 2011-07-27 日本電気株式会社 表示装置及びこれを用いた携帯端末
KR100831306B1 (ko) * 2004-03-17 2008-05-22 엘지디스플레이 주식회사 액정표시소자
JP2006234918A (ja) * 2005-02-22 2006-09-07 Hitachi Displays Ltd 表示装置
US7710739B2 (en) 2005-04-28 2010-05-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device
US7760170B2 (en) * 2005-11-16 2010-07-20 Lg Electronics Inc. Light emitting device with at least one scan line connecting two scan drivers
KR101303940B1 (ko) * 2006-10-16 2013-09-05 삼성디스플레이 주식회사 표시패널
KR20080053781A (ko) * 2006-12-11 2008-06-16 삼성전자주식회사 팬아웃 배선 구조와 이를 구비한 평판표시패널 및평판표시장치
JP6562706B2 (ja) * 2015-05-13 2019-08-21 三菱電機株式会社 面デバイス、タッチスクリーン及び液晶表示装置
CN106097960B (zh) * 2016-06-16 2018-09-14 武汉华星光电技术有限公司 一种双边驱动装置及平板显示器
CN106226963B (zh) * 2016-07-27 2021-04-30 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置
KR102411345B1 (ko) * 2017-09-29 2022-06-20 엘지디스플레이 주식회사 유기발광 표시장치
CN107608103B (zh) 2017-10-26 2020-07-10 惠科股份有限公司 显示面板及其应用的显示装置
CN113066807A (zh) * 2021-03-24 2021-07-02 京东方科技集团股份有限公司 显示面板、制备方法、电子设备以及显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0587144B1 (en) * 1992-09-08 1999-06-09 Seiko Epson Corporation Liquid crystal display apparatus, structure for mounting semiconductor device, method of mounting semiconductor device, electronic optical apparatus and electronic printing apparatus
JPH06138472A (ja) * 1992-10-23 1994-05-20 Hitachi Ltd 液晶表示装置
KR200162435Y1 (ko) * 1993-06-21 1999-12-15 손욱 슈퍼트위스트네마틱 액정 디스플레이
JP2978684B2 (ja) * 1993-08-23 1999-11-15 アルプス電気株式会社 液晶表示装置
TW293093B (ko) * 1994-09-08 1996-12-11 Hitachi Ltd
JP2776357B2 (ja) * 1996-01-31 1998-07-16 日本電気株式会社 液晶表示装置
JP3460914B2 (ja) 1996-10-28 2003-10-27 シャープ株式会社 液晶表示パネル
KR200287286Y1 (ko) * 1996-12-27 2003-03-03 삼성에스디아이 주식회사 액정표시장치용전극

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100970248B1 (ko) * 2003-06-27 2010-07-16 삼성전자주식회사 액정표시장치
KR101296634B1 (ko) * 2006-11-29 2013-08-14 엘지디스플레이 주식회사 액정 표시 장치

Also Published As

Publication number Publication date
FR2805917B1 (fr) 2005-07-08
FR2805917A1 (fr) 2001-09-07
JP2001264799A (ja) 2001-09-26
GB2366441A (en) 2002-03-06
US20010020995A1 (en) 2001-09-13
US6587176B2 (en) 2003-07-01
GB0103287D0 (en) 2001-03-28
JP3901454B2 (ja) 2007-04-04
DE10107708B4 (de) 2009-11-05
DE10107708A1 (de) 2001-10-31
KR20010086651A (ko) 2001-09-15
GB2366441B (en) 2003-03-12

Similar Documents

Publication Publication Date Title
KR100323826B1 (ko) 액정표시장치
US6618111B1 (en) Liquid crystal display device
EP0617311B1 (en) Liquid crystal display
US7352427B2 (en) Display device
EP2249199A1 (en) Display device
US7876122B2 (en) Display device
JP2003140181A (ja) 液晶表示装置
KR19990025678A (ko) 인쇄회로기판 구조 및 이를 이용한 엘씨디 모듈
EP0466376B1 (en) Driver circuit package for liquid crystal display
US20080018849A1 (en) Display element
KR100734927B1 (ko) 액정표시장치
KR101298156B1 (ko) 드라이버 집적회로 칩
US5555116A (en) Liquid crystal display having adjacent electrode terminals set equal in length
KR20060103652A (ko) 액정 표시 장치
JP2005300920A (ja) 表示装置及び液晶表示装置
KR19980026755A (ko) 액정 표시 모듈
KR100626602B1 (ko) 액정표시장치
US20230384631A1 (en) Display panel and display device
JP4688441B2 (ja) 液晶表示装置
KR100603848B1 (ko) 캐리어 테이프를 가진 액정표시장치
JP4252478B2 (ja) 表示装置
KR20070106261A (ko) 액정표시장치
KR200301797Y1 (ko) 액정표시모듈의탭본딩용전극패드
CN111755434A (zh) 半导体封装
KR200257070Y1 (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121228

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20131227

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20141230

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20151228

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20161214

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20171218

Year of fee payment: 17

FPAY Annual fee payment

Payment date: 20181226

Year of fee payment: 18