JP2003258121A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2003258121A5 JP2003258121A5 JP2002344226A JP2002344226A JP2003258121A5 JP 2003258121 A5 JP2003258121 A5 JP 2003258121A5 JP 2002344226 A JP2002344226 A JP 2002344226A JP 2002344226 A JP2002344226 A JP 2002344226A JP 2003258121 A5 JP2003258121 A5 JP 2003258121A5
- Authority
- JP
- Japan
- Prior art keywords
- film
- msi
- region
- gate insulating
- insulating film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 claims 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims 4
- 238000000034 method Methods 0.000 claims 4
- 229910052710 silicon Inorganic materials 0.000 claims 4
- 239000010703 silicon Substances 0.000 claims 4
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 claims 3
- 238000004519 manufacturing process Methods 0.000 claims 3
- 229910052751 metal Inorganic materials 0.000 claims 3
- 229910052750 molybdenum Inorganic materials 0.000 claims 3
- 239000011733 molybdenum Substances 0.000 claims 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims 3
- 229910052721 tungsten Inorganic materials 0.000 claims 3
- 239000010937 tungsten Substances 0.000 claims 3
- 239000002184 metal Substances 0.000 claims 2
- 238000010438 heat treatment Methods 0.000 claims 1
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002344226A JP3974507B2 (ja) | 2001-12-27 | 2002-11-27 | 半導体装置の製造方法 |
| US10/326,113 US6992357B2 (en) | 2001-12-27 | 2002-12-23 | Semiconductor device and method of manufacturing the same |
| US11/287,405 US7172955B2 (en) | 2001-12-27 | 2005-11-28 | Silicon composition in CMOS gates |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2001398180 | 2001-12-27 | ||
| JP2001-398180 | 2001-12-27 | ||
| JP2002344226A JP3974507B2 (ja) | 2001-12-27 | 2002-11-27 | 半導体装置の製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2003258121A JP2003258121A (ja) | 2003-09-12 |
| JP2003258121A5 true JP2003258121A5 (enExample) | 2004-12-02 |
| JP3974507B2 JP3974507B2 (ja) | 2007-09-12 |
Family
ID=27615647
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2002344226A Expired - Fee Related JP3974507B2 (ja) | 2001-12-27 | 2002-11-27 | 半導体装置の製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (2) | US6992357B2 (enExample) |
| JP (1) | JP3974507B2 (enExample) |
Families Citing this family (50)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3651802B2 (ja) * | 2002-09-12 | 2005-05-25 | 株式会社東芝 | 半導体装置の製造方法 |
| JP4197607B2 (ja) * | 2002-11-06 | 2008-12-17 | 株式会社東芝 | 絶縁ゲート型電界効果トランジスタを含む半導体装置の製造方法 |
| JP2004296491A (ja) * | 2003-03-25 | 2004-10-21 | Sanyo Electric Co Ltd | 半導体装置 |
| US6921711B2 (en) | 2003-09-09 | 2005-07-26 | International Business Machines Corporation | Method for forming metal replacement gate of high performance |
| BE1015723A4 (nl) | 2003-10-17 | 2005-07-05 | Imec Inter Uni Micro Electr | Werkwijze voor het vervaardigen van halfgeleiderinrichtingen met gesilicideerde elektroden. |
| JP2005217176A (ja) * | 2004-01-29 | 2005-08-11 | Tokyo Electron Ltd | 半導体装置および積層膜の形成方法 |
| JP4011024B2 (ja) | 2004-01-30 | 2007-11-21 | 株式会社ルネサステクノロジ | 半導体装置およびその製造方法 |
| TWI252539B (en) | 2004-03-12 | 2006-04-01 | Toshiba Corp | Semiconductor device and manufacturing method therefor |
| JP4546201B2 (ja) * | 2004-03-17 | 2010-09-15 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| WO2006001271A1 (ja) * | 2004-06-23 | 2006-01-05 | Nec Corporation | 半導体装置及びその製造方法 |
| TW200625461A (en) * | 2004-06-28 | 2006-07-16 | Koninkl Philips Electronics Nv | Field effect transistor method and device |
| JP4163164B2 (ja) * | 2004-09-07 | 2008-10-08 | 株式会社ルネサステクノロジ | 半導体装置およびその製造方法 |
| JP2006108602A (ja) * | 2004-09-10 | 2006-04-20 | Toshiba Corp | 半導体装置及びその製造方法 |
| US7902058B2 (en) * | 2004-09-29 | 2011-03-08 | Intel Corporation | Inducing strain in the channels of metal gate transistors |
| JP4592373B2 (ja) * | 2004-09-30 | 2010-12-01 | 株式会社トリケミカル研究所 | 導電性モリブデンナイトライドゲート電極膜の形成方法 |
| JP2006128611A (ja) * | 2004-09-30 | 2006-05-18 | Tri Chemical Laboratory Inc | 膜形成材料、膜形成方法、及び素子 |
| JP4591917B2 (ja) | 2004-09-30 | 2010-12-01 | 株式会社トリケミカル研究所 | 導電性モリブデンナイトライド膜形成方法 |
| JP2006156807A (ja) * | 2004-11-30 | 2006-06-15 | Toshiba Corp | 半導体装置およびその製造方法 |
| JP2006245461A (ja) * | 2005-03-07 | 2006-09-14 | Sony Corp | 半導体装置およびその製造方法 |
| US7241691B2 (en) * | 2005-03-28 | 2007-07-10 | Freescale Semiconductor, Inc. | Conducting metal oxide with additive as p-MOS device electrode |
| US7598545B2 (en) * | 2005-04-21 | 2009-10-06 | International Business Machines Corporation | Using metal/metal nitride bilayers as gate electrodes in self-aligned aggressively scaled CMOS devices |
| US20060273410A1 (en) * | 2005-06-07 | 2006-12-07 | National University Of Singapore | Thermally stable fully silicided Hf silicide metal gate electrode |
| JP2006344836A (ja) * | 2005-06-09 | 2006-12-21 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
| JP4626411B2 (ja) * | 2005-06-13 | 2011-02-09 | ソニー株式会社 | 半導体装置および半導体装置の製造方法 |
| JP4882287B2 (ja) * | 2005-06-20 | 2012-02-22 | ソニー株式会社 | 半導体装置 |
| JP2007048926A (ja) * | 2005-08-10 | 2007-02-22 | Tokyo Electron Ltd | W系膜の成膜方法、ゲート電極の形成方法、半導体装置の製造方法およびコンピュータ読取可能な記憶媒体 |
| WO2007025564A1 (en) * | 2005-08-29 | 2007-03-08 | Freescale Semiconductor, Inc. | Improved gate electrode silicidation process |
| US7332433B2 (en) * | 2005-09-22 | 2008-02-19 | Sematech Inc. | Methods of modulating the work functions of film layers |
| JP4723975B2 (ja) * | 2005-10-25 | 2011-07-13 | 株式会社東芝 | 半導体装置およびその製造方法 |
| KR100647472B1 (ko) * | 2005-11-23 | 2006-11-23 | 삼성전자주식회사 | 반도체 장치의 듀얼 게이트 구조물 및 그 형성 방법. |
| JP4769568B2 (ja) * | 2005-12-19 | 2011-09-07 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法、及び半導体装置の評価方法 |
| US7510956B2 (en) * | 2006-01-30 | 2009-03-31 | Fressscale Semiconductor, Inc. | MOS device with multi-layer gate stack |
| JP2007214436A (ja) * | 2006-02-10 | 2007-08-23 | Tokyo Electron Ltd | 半導体装置の製造方法および半導体装置 |
| US7911007B2 (en) | 2006-06-09 | 2011-03-22 | Nec Corporation | Semiconductor device and method of manufacturing the same |
| US7859059B2 (en) | 2006-07-25 | 2010-12-28 | Nec Corporation | Semiconductor device and method for manufacturing same |
| JP5177980B2 (ja) * | 2006-09-05 | 2013-04-10 | 東京エレクトロン株式会社 | 半導体装置およびその製造方法 |
| JP5326274B2 (ja) | 2007-01-09 | 2013-10-30 | ソニー株式会社 | 半導体装置および半導体装置の製造方法 |
| DE102007003541A1 (de) * | 2007-01-24 | 2008-07-31 | Robert Bosch Gmbh | Elektronisches Bauteil |
| JP5003515B2 (ja) | 2007-03-20 | 2012-08-15 | ソニー株式会社 | 半導体装置 |
| JP2011040513A (ja) * | 2009-08-10 | 2011-02-24 | Toshiba Corp | 半導体装置の製造方法及び半導体装置 |
| US20110042759A1 (en) | 2009-08-21 | 2011-02-24 | International Business Machines Corporation | Switching device having a molybdenum oxynitride metal gate |
| KR101574107B1 (ko) * | 2010-02-11 | 2015-12-04 | 삼성전자 주식회사 | 반도체 장치의 제조 방법 |
| KR101675373B1 (ko) | 2010-03-24 | 2016-11-11 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
| JP2011258776A (ja) | 2010-06-09 | 2011-12-22 | Toshiba Corp | 不揮発性半導体メモリ |
| CN102386133B (zh) * | 2010-09-03 | 2013-08-07 | 中国科学院微电子研究所 | 混合沟道半导体器件及其形成方法 |
| US8669155B2 (en) * | 2010-09-03 | 2014-03-11 | Institute of Microelectronics, Chinese Academy of Sciences | Hybrid channel semiconductor device and method for forming the same |
| JP2011166160A (ja) * | 2011-03-22 | 2011-08-25 | Tokyo Electron Ltd | 積層膜の形成方法 |
| US8704280B2 (en) * | 2011-09-22 | 2014-04-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device with strained channels induced by high-k capping metal layers |
| CN103794506B (zh) * | 2012-10-30 | 2017-02-22 | 中芯国际集成电路制造(上海)有限公司 | 晶体管的形成方法 |
| US9508716B2 (en) * | 2013-03-14 | 2016-11-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of manufacturing a semiconductor device |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08153804A (ja) | 1994-09-28 | 1996-06-11 | Sony Corp | ゲート電極の形成方法 |
| JPH08130216A (ja) | 1994-10-31 | 1996-05-21 | Sony Corp | 半導体装置およびその製造方法 |
| JPH09246206A (ja) | 1996-03-05 | 1997-09-19 | Sony Corp | ゲート電極の形成方法 |
| US6171190B1 (en) * | 1998-05-27 | 2001-01-09 | Act Labs, Ltd. | Photosensitive input peripheral device in a personal computer-based video gaming platform |
| US6140688A (en) * | 1998-09-21 | 2000-10-31 | Advanced Micro Devices Inc. | Semiconductor device with self-aligned metal-containing gate |
| JP3264264B2 (ja) | 1999-03-01 | 2002-03-11 | 日本電気株式会社 | 相補型集積回路とその製造方法 |
| JP4237332B2 (ja) * | 1999-04-30 | 2009-03-11 | 株式会社東芝 | 半導体装置の製造方法 |
| US6171910B1 (en) | 1999-07-21 | 2001-01-09 | Motorola Inc. | Method for forming a semiconductor device |
| JP2001284466A (ja) | 2000-03-29 | 2001-10-12 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
| JP3906020B2 (ja) | 2000-09-27 | 2007-04-18 | 株式会社東芝 | 半導体装置及びその製造方法 |
| US6475908B1 (en) * | 2001-10-18 | 2002-11-05 | Chartered Semiconductor Manufacturing Ltd. | Dual metal gate process: metals and their silicides |
| JP4197607B2 (ja) * | 2002-11-06 | 2008-12-17 | 株式会社東芝 | 絶縁ゲート型電界効果トランジスタを含む半導体装置の製造方法 |
-
2002
- 2002-11-27 JP JP2002344226A patent/JP3974507B2/ja not_active Expired - Fee Related
- 2002-12-23 US US10/326,113 patent/US6992357B2/en not_active Expired - Fee Related
-
2005
- 2005-11-28 US US11/287,405 patent/US7172955B2/en not_active Expired - Lifetime
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2003258121A5 (enExample) | ||
| JP2005086157A5 (enExample) | ||
| JP2006516174A5 (enExample) | ||
| CN101207086B (zh) | 半导体结构的形成方法 | |
| JP2008529302A (ja) | デバイス性能を改善するためのデュアル・シリサイド・プロセス | |
| WO2012055143A1 (zh) | 晶体管及其制造方法 | |
| CN101667541A (zh) | 半导体装置的金属栅极堆叠的形成方法 | |
| JP2001298186A5 (enExample) | ||
| JP2000091535A5 (enExample) | ||
| JP2009212504A (ja) | 薄膜半導体装置およびその製造方法 | |
| CN1976006A (zh) | 形成半导体结构的方法 | |
| CN1310339C (zh) | 薄膜晶体管及其生产方法 | |
| JP2004134687A5 (enExample) | ||
| JP2005109389A5 (enExample) | ||
| US20050104135A1 (en) | Semiconductor device and manufacturing method thereof | |
| CN100345261C (zh) | 半导体集成电路器件的制造方法 | |
| JP2638573B2 (ja) | 半導体装置の製造方法 | |
| US6194297B1 (en) | Method for forming salicide layers | |
| JP2002299282A5 (enExample) | ||
| JP2001036078A5 (enExample) | ||
| JP2008510296A (ja) | デュアル・ゲートcmosの製造 | |
| JPH0661482A (ja) | Mos型トランジスタおよびその製造方法 | |
| CN101068028A (zh) | 半导体结构及金属氧化物半导体元件的制作方法 | |
| TW200503082A (en) | Silicide layer and fabrication method thereof and method for fabricating metal-oxide semiconductor transistor | |
| JP4090531B2 (ja) | 半導体装置およびその作製方法 |