CN1249725C - 为优化测试技术和冗余技术而形成的半导体存储器件 - Google Patents
为优化测试技术和冗余技术而形成的半导体存储器件 Download PDFInfo
- Publication number
- CN1249725C CN1249725C CNB021019002A CN02101900A CN1249725C CN 1249725 C CN1249725 C CN 1249725C CN B021019002 A CNB021019002 A CN B021019002A CN 02101900 A CN02101900 A CN 02101900A CN 1249725 C CN1249725 C CN 1249725C
- Authority
- CN
- China
- Prior art keywords
- word line
- signal
- row
- patch area
- defective
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/785—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/18—Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
- G11C29/26—Accessing multiple arrays
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/70—Masking faults in memories by using spares or by reconfiguring
- G11C29/78—Masking faults in memories by using spares or by reconfiguring using programmable devices
- G11C29/785—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes
- G11C29/787—Masking faults in memories by using spares or by reconfiguring using programmable devices with redundancy programming schemes using a fuse hierarchy
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/08—Functional testing, e.g. testing during refresh, power-on self testing [POST] or distributed testing
- G11C29/12—Built-in arrangements for testing, e.g. built-in self testing [BIST] or interconnection details
- G11C29/18—Address generation devices; Devices for accessing memories, e.g. details of addressing circuits
- G11C29/26—Accessing multiple arrays
- G11C2029/2602—Concurrent test
Landscapes
- For Increasing The Reliability Of Semiconductor Memories (AREA)
- Dram (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
提供的一种半导体存储器件是其中只是缺陷元件由行冗余元件替换以补偿缺陷,条件是如果多个元件中至少有一个在存储单元阵列中的多个元件同时启用的场合是有缺陷的,其构成包括配置成为可通过根据一个确定行冗余替换是否执行的信号(HITL,HITR)来防止字线状态信号(WLE)被接收而中断缺陷元件的操作的阵列控制电路(12),其中字线状态信号是经单信号线(13-1)输入到单元阵列部件(11A,11B)中的多个存储块(11A-1至11A-31,11B-1至11B-31)中。
Description
技术领域
本发明涉及半导体存储器件,特别是涉及目的在于优化测试技术和冗余技术的半导体存储器件。
背景技术
近来,半导体存储器件的存储容量一直在增加,并且各种用来测试半导体存储器件是否正确操作的测试技术及用来修补(补偿)半导体存储器件的缺陷的冗余技术变得很重要。在大存储容量的半导体存储器件中,压缩进行各种功能测试的测试时间和提高修补半导体存储器件的缺陷的冗余技术的效率及降低其成本是很关键的。
然而,优化测试技术和冗余技术是很困难的,并且如果试图测试一个经过利用冗余技术修补过的半导体存储器件,那么测试时间会变得更长,而且测试操作变得很困难,并且如果试图减少测试时间,则高效低成本的冗余技术无法实施。
发明内容
据此,本发明的一个目的是提供一种测试技术和冗余技术可以得到优化的半导体存储器件。
本发明的另一个目的是提供一种测试时间可以减少而功能测试可以简化的半导体存储器件。
本发明的再一个目的是提供一种可以实施高效低成本冗余技术测试技术的半导体存储器件。
此外,本发明的另一个目的是提供一种即使是实施高效低成本冗余技术测试技术和冗余技术测试时间也可以减少而功能测试也可以简化的半导体存储器件。
根据本发明的一个方面,所提供的半导体存储器件是其中只是缺陷元件由行冗余元件替换以补偿缺陷,条件是如果多个元件中至少有一个在单元阵列部件中的多个元件同时启用的场合是有缺陷的,其构成包括配置成为可通过根据一个确定行冗余替换是否执行的信号来防止字线状态信号被接收而中断缺陷元件的操作阵列控制电路,其中字线状态信号是经单信号线输入到单元阵列部件中的多个存储块中。
根据本发明的另一个方面,所提供的半导体存储器件是其中只是缺陷元件由行冗余元件替换以补偿缺陷,条件是如果多个元件中至少有一个在单元阵列部件中的多个(2n:n是自然数)元件同时启用的场合是有缺陷的,其构成包括n个传输代表同时启用的元件中的任何一个的数据信号的信号线,当发现其有缺陷并应该由行冗余元件替换,以及一个阵列控制电路,该阵列控制电路配置成为用来对经n个信号线传输的信号进行本地译码并把在多个元件中选择的一个元件设置为禁止态。
根据本发明的再一个方面,所提供的半导体存储器件是其中只是缺陷元件由行冗余元件替换以补偿缺陷,条件是如果多个元件中至少有一个在单元阵列部件中的多个(2n:n是自然数)元件同时启用的场合是有缺陷的,其构成包括传输指示多个元件的启用和停用的字线状态信号的第一信号线,传输指示出现缺陷元件被行冗余元件替换的冗余替换现象的第二信号线,n个传输具有指示有待同时启用的多个元件中的哪一个在由行冗余元件替换缺陷元件时被替换的地址信息的信号的第三信号线,条件是多个元件中至少有一个是有缺陷的,以及一个阵列控制电路,该阵列控制电路配置成为用来对经n个第三信号线传输的信号为每个存储块进行译码,其中冗余元件设置为启用态,而缺陷元件设置为停用态并利用阵列控制电路由行冗余元件替换,条件是多个元件中至少有一个是有缺陷的。
根据本发明的一个方面,所提供的半导体存储器件是其中只是缺陷元件由行冗余元件替换以补偿缺陷,条件是如果多个元件中至少有一个在单元阵列部件中的多个元件同时启用的场合是有缺陷的,其构成包括配置成为可在不同时间同时启用多个字线从而选择字线的操作模式下保持地址数据和冗余数据的锁存电路。
根据本发明的一个方面,所提供的半导体存储器件是其中只是缺陷元件由行冗余元件替换以补偿缺陷,条件是如果多个元件中至少有一个在单元阵列部件中的多个元件同时启用的场合是有缺陷的,其构成包括一个阵列控制电路,该阵列控制电路配置成为可设置行冗余元件为启用态,设置缺陷元件为停用态并由冗余元件替换该缺陷元件,条件是多个元件中至少有一个是有缺陷的,该阵列控制电路的构成包括第一锁存电路,该第一锁存电路配置成为可保持现在状态一直到接收到预充电命令,条件是在不同时间同时启用多个字线从而启用字线的操作模式下接收到阵列控制电路状态信号,包括配置成为可保持读出放大器(读放大器)的启用/停用态的第二锁存电路,包括第三锁存电路,该第三锁存电路配置成为可在不同时间同时启用多个字线从而启用字线的操作模式下保持字线启用信号,以及包括配置成为可保持用来控制行译码器的状态的信号的第四锁存电路。
根据本发明的一个方面,所提供的半导体存储器件是其中只是缺陷元件由行冗余元件替换以补偿缺陷,条件是如果多个元件中至少有一个在单元阵列部件中的多个元件同时启用的场合是有缺陷的,其构成包括一个阵列控制电路,该阵列控制电路配置成为可设置行冗余元件为启用态,设置缺陷元件为停用态并由冗余元件替换该缺陷元件,条件是多个元件中至少有一个是有缺陷的,该阵列控制电路的构成包括第一锁存电路,该第一锁存电路配置成为可保持现在状态一直到接收到预充电命令,条件是在不同时间同时启用多个字线从而启用字线的操作模式下接收到阵列控制电路状态信号,包括配置成为可保持读出放大器(读放大器)的启用/停用态的第二锁存电路,包括第三锁存电路,该第三锁存电路配置成为可在不同时间同时启用多个字线从而在启用字线的操作模式下保持字线启用信号,以及包括配置成为控制行译码器的状态的控制电路。
根据本发明的一个方面,所提供的半导体存储器件是其中多个字线通过使一旦启用的每个字线在多个连续的字线选择循环中保持启用态而一起启用,其构成包括一个锁存电路,该锁存电路配置成为提取地址信息以指定待选的字线并提取冗余信息用来指示在每个字线选择循环中地址信息指定的地址是否与预编程地址符合并在冗余不符合时启用和保持用来在指定的循环中选择由地址信息指定的字线启用信号。
根据本发明的一个方面,所提供的半导体存储器件是其中多个字线通过使一旦启用的每个字线在多个连续的字线选择循环中保持启用态而一起启用,其构成包括一个功能电路,该功能电路配置成为可在一个周期中连续保持冗余命中信息,在该周期中在一旦访问的字线是缺陷字线的场合选择字线并设置缺陷字线为非选态。
根据本发明的一个方面,所提供的半导体存储器件是其中多个字线通过使一旦启用的每个字线在多个连续的字线选择循环中保持启用态而一起启用,其构成包括一个锁存电路,该锁存电路配置成为可在存储块被访问和冗余首先失败时导出启用信号的逻辑AND并导出在每个循环中产生的用来确定在每个循环中启用读出放大器的定时的信号,生成读出放大器启用信号并保持该信息。
根据本发明的一个方面,所提供的半导体存储器件具有一起启用通过单元晶体管连接到同一位线的多个字线的功能,其构成包括一个列冗余系统,该列冗余系统根据行地址设置列冗余的修补区,其中修补区的设置是为了在修补区设置用来分割位线时允许一起启用的字线属于同一修补区。
根据本发明的一个方面,所提供的半导体存储器件的构成包括一个列冗余系统,该列冗余系统根据行地址设置列冗余的修补区,其中修补区的设置是为了使在一个操作模式下在一个修补区内可一起启用的字线数最大,该操作模式可在存储器单元阵列中的列修补区的大小固定和为了配置列修补区中的一个修补区而链接的每个分修补区的大小固定或小于字线数的条件下在多个连续的字线选择循环中保持一旦启用的字线为启用态。
根据本发明的一个方面,所提供的半导体存储器件的构成包括一个列冗余系统,该列冗余系统根据行地址设置列冗余的修补区,其中修补区的设置是为了使在一个操作模式下在一个修补区内可一起启用的字线数最大,该操作模式可在当修补区设置为分割位线时在列修补区的大小固定和分割一个位线的修补区数固定或小于列修补区大小的条件下在多个连续的字线选择循环中保持一旦启用的字线为启用态。
根据本发明的一个方面,所提供的半导体存储器件的构成包括一个列冗余系统,该列冗余系统根据行地址设置列冗余的修补区,其中修补区的设置是为了使在一个操作模式下在一个修补区内可一起启用的字线数最大,该操作模式可在列修补区的大小固定和为了配置列修补区中的一个修补区而链接的每个分修补区的大小固定或大于固定的大小和分割一个位线的修补区数固定或小于字线数的条件下在多个连续的字线选择循环中保持一旦启用的字线为启用态。
根据本发明的一个方面,所提供的半导体存储器件的构成包括一个列冗余系统,该列冗余系统根据行地址设置列冗余的修补区,其中修补区的设置是为了使所有可以在下述操作模式中一起启用的字线属于同一修补区,该操作模式可在多个连续的字线选择循环中保持一旦启用的字线为启用态。
根据本发明的一个方面,所提供的半导体存储器件的构成包括一个列冗余系统,该列冗余系统根据行地址设置列冗余的修补区,其中列冗余系统的功能包括在多个连续的字线选择循环中保持一旦启用的字线为启用态的操作模式中一起启用的多个字线有缺陷的场合只设置缺陷字线为停用态的功能,选择多个备用字线替换缺陷字线的功能,允许多个替换备用字线经单元晶体管连接到同一位线和只将备用字线设置为停用态的功能。
根据本发明的一个方面,所提供的列冗余系统是根据行地址设置列冗余的修补区,该列冗余系统的构成包括一个电路,该电路配置成为可在多个连续的字线选择循环中保持一旦启用的字线为启用态的操作模式中一起启用的多个字线有缺陷的场合只设置缺陷字线为停用态并防止要替换缺陷字线的备用字线被启用。
根据本发明的一个方面提供一种测试包含多个存储块的半导体存储器件的方法,每个存储块的构成包括一个存储器单元阵列,其中多个字线同时启用,并且任何已启用的字线在选择连续的字线的循环中保持为启用态,本方法的构成包括通过输入一个地址选择行译码器中的一个,和利用一个字线驱动信号选择一个存储块,启用如此选择的存储块中的多个字线,以及停用准备启用的已经发现有缺陷的任何一个字线。
根据本发明的一个方面,所提供的半导体存储器件是通过使一旦启用的每个字线在连续的字线选择循环中保持为启用态而使多个字线一起启用,其构成包括一个具有多个字线的存储器阵列,以及一个具有多个用来替换任何一个被发现有缺陷的字线的备用字线的备用单元阵列,其中任何一个用来替换在选择连续字线的循环中要同时启用的一个有缺陷的字线的备用字线由一个字线驱动信号启用。
采用上述的配置,由于可同时启用和测试多个阵列(元件),测试时间可缩短。另外,由于当增加同时启用的阵列数增加时连线的数目可以压缩,所以由于连线数目的增加而导致的芯片尺寸的增加可以压缩,并且成本可以下降。
在可将多个字线设置为具有相应延时的同时选择状态测试模式中(栈式字线测试模式),对第二个或后续循环中的选择的字线执行的数据读出(位线读出)过程的方式可以与在第一个循环中的数据读出的选择过程相同。因此,由于可能保证冗余修补信息得到保持并且对在第二个或后续的循环中启用的字线执行从存储器单元的读出过程(位线读出过程),利用这种模式(栈式字线测试模式)测试时间可以缩短,在这种测试模式中可将多个字线设置为具有相应延时的同时选择状态,即使是在由冗余替换过程修补过的产品中也可以。
另外,由于可在同一修补区启用的字线数变得最大,并且在栈式字线测试模式中可同时经受写过程的字线的数目变得最大,测试时间可以缩短。
这样,就可以得到测试技术和冗余技术高度优化的半导体存储器件。
另外,就可以得到测试时间可以缩短和功能测试可以简化的半导体存储器件。
还有,就可以得到实现高效冗余和低成本技术的半导体存储器件。
除此之外,即使是应用高效冗余和低成本技术时也可以得到测试时间可以缩短和功能测试可以简化的半导体存储器件。
附图说明
图1为示出利用集中冗余系统的64-Mbit存储器单元阵列的方块图,图中示出根据本发明第一实施例的半导体存储器件的轮廓。
图2为示出在图1所示的半导体存储器件中的正常单元阵列中的地址分配的示例的示意图。
图3为特别示出在图1所示的半导体存储器件中的阵列控制电路段和控制信号连线段的抽出部分的电路略图。
图4A为说明在图1至图3中示出的半导体存储器件中的冗余替换操作的示意图。
图4B为说明在图1至图3中示出的半导体存储器件中的冗余替换操作的时序图。
图5示出存储体的框图,用来说明根据本发明的第二实施例的半导体存储器件。
图6为示出在存储器单元阵列中的存储器单元,读出放大器,行译码器,和阵列控制电路的抽出部分的具体配置的电路图。
图7为示出图6所示的外围电路和再驱动器中的X_ADD预译码器,冗余控制电路和再驱动器的抽出部分的配置示例的电路图。
图8为示出图7所示的bWLOFF锁存电路的配置示例的电路图。
图9为示出图7所示的SAE锁存电路的配置示例的电路图。
图10A为示出图7所示的bRPRE锁存电路的配置示例的电路图。
图10B为示出图7所示的X预译码器的配置示例的电路图。
图11为用于说明栈式字线测试模式(在冗余失败的场合)中的操作的时序图。
图12为用于说明栈式字线测试模式(在冗余命中的场合)中的操作的时序图。
图13为示出存储体的一部分的框图,用于说明根据本发明的第三实施例的半导体存储器件。
图14为示出在存储器单元阵列中的存储器单元,读出放大器,行译码器,字线驱动器和阵列控制电路的抽出部分的具体配置示例的电路图。
图15为示出图14所示的在外围电路和再驱动器中的X预译码器,冗余控制电路和再驱动器的抽出部分的配置示例的电路图。
图16为示出图15所示的电路中的WLON/OFF控制电路的具体配置示例的电路图。
图17为示出图15所示的电路中的SAON/OFF控制电路的具体配置示例的电路图。
图18为示出图15所示的电路中的STCRST控制电路的具体配置示例的电路图。
图19为示出BLKSEL锁存电路示例的电路图,用于说明图14所示的保持地址和冗余信息项的锁存电路和控制电路。
图20为示出TWLON锁存电路的具体配置示例的电路图。
图21为示出SA控制电路的具体配置示例的电路图。
图22为示出SA锁存电路的具体配置示例的电路图。
图23为示出TRDE锁存电路的具体配置示例的电路图。
图24为示出HIT控制电路的具体配置示例的电路图。
图25为用于说明根据第三实施例的半导体存储器件中的栈式字线测试模式中的操作的时序图。
图26为用于说明在根据第三实施例的半导体存储器件中使所有启用的字线返回到预充电状态的操作的时序图。
图27为用于说明在根据第三实施例的半导体存储器件中冗余命中时的操作时序图。
图28为用于说明根据第三实施例的半导体存储器件的配置框图。
图29为用于说明在图28中示出的半导体存储器件中包含字线驱动器,行译码器和阵列控制电路部分的配置示例的框图。
图30A为示出在图28和29中示出的电路中的存储器单元阵列中的存储器单元,读出放大器,行译码器,和阵列控制电路的抽出部分的具体配置的电路图。
图30B和30C各为示出图30A所说明的电路的改型的框图。
图30D为示出示于图30B的电路中的连接WLDV驱动器到WL驱动器的连线层的图形平面图。
图30E为沿图30D中示出的线30E-30E的剖视图。
图30F为示出示于图30C的电路中的连接WLDV驱动器到WL驱动器的连线层的图形平面图。
图30G为沿图30F中示出的线30G-30G的剖视图。
图31为示出图30A所示的电路中的TRDE控制电路的具体配置示例的电路图。
图32为示出图30A所示的电路中的HIT控制电路的具体配置示例的电路图。
图33为示出图30A所示的电路中的行译码器的具体配置示例的电路图。
图34为用于说明根据本发明的第五实施例的半导体存储器件的配置示例的框图。
图35为用于说明在图34中示出的半导体存储器件中包含字线驱动器,行译码器和阵列控制电路部分的配置示例的框图。
图36为示出根据第五实施例的半导体存储器件中的行译码器和字线驱动器的抽出部分的具体配置的电路图。
图37为用于说明根据第五实施例的半导体存储器件中的操作的时序图。
图38为用于说明根据第五实施例的半导体存储器件中的操作的时序图。
图39为示出在栈式字线测试模式中两个字线同时启用时的存储体的状态的示意图。
图40为示出在栈式字线测试模式中八个字线同时启用时的存储体的状态的示意图。
图41A为示出在正常操作中列地址AR_ADD,信号X_ADD,信号XBLKP和存储块阵列号之间的对应关系的示意图。
图41B为示出在四倍字线测试模式中(在TM1011MUSI进入时)列地址AR_ARD,信号X_ADD,信号XBLKB和存储块阵列号之间的对应关系的示意图。
图42为用于说明用来实现四倍字线测试模式的X预译码器的配置的电路图。
图43为用于说明用来实现四倍字线测试模式的X预译码器的安排的示例图。
图44为用于说明用来实现四倍字线测试模式的X预译码器的配置的电路图。
图45为示出行译码器和字线驱动器的抽出部分的框图,用于说明根据本发明的第七实施例的半导体存储器件。
图46为示出TRDE控制电路的配置示例的电路图。
图47为示出图45所示的电路中的bRDOUT和锁存电路配置示例的电路图。
图48为示出图45所示的电路中的X译码器的配置示例的电路图。
图49为示出图45所示的电路中的字线的配置示例的框图。
图50为示出图49所示的每个字线驱动器的配置示例的电路图。
图51为冗余系统的示意图,用于说明根据本发明的第八实施例的半导体存储器件。
图52为示出图51所示的电路中的熔丝锁存电路的具体配置示例的电路图。
图53为用于说明熔丝启动信号的时序图。
图54为具有测试在熔丝熔断之前是否至少有一个冗余元件是有缺陷的元件的冗余测试功能的冗余系统的示意图。
图55为示出由存储器单元阵列抽出并且其中每个读出放大器是由邻接存储块中的位线对共用的两个存储块的示意图。
图56为示出熔丝设置选择信号生成电路的配置示例的电路图。
图57为示出熔丝设置选择电路的配置示例的电路图。
图58为用于说明在根据第八实施例的半导体存储器件中确定修补区的方法的示意图。
图59为用于说明独立数据项可同时在分层数据线配置中的存储器单元阵列中读/写的字线数的示意图。
图60为用于说明由在首先启用的字线上的非稳态单元造成的数据破坏。
图61为用于说明根据本发明的第九实施例的示意图。而
图62为示出沟道单元的1/2间距单元阵列的配置图形的示意图。
具体实施方式
第一实施例
图1示出利用集中冗余系统的64-Mbit存储器单元阵列,用于说明根据本发明第一实施例的半导体存储器件的轮廓。如图1所示,存储器单元阵列11是分割为多个阵列11-0至11-31,并且设置有阵列控制电路段12和控制信号连线段13用来将阵列11-0至11-31中的每个分割为两个存储块。于是就形成一个32位正常单元阵列部件(32Mb UNIT(L))11A和32位正常单元阵列部件(32Mb UNIT(R))11B。
另外,除了正常使用的正常单元阵列(称其为正常单元阵列)11之外,还提供一个存储器单元阵列(包含多个行冗余元件并且在此示例称为备用单元阵列)14专门用于行冗余替换,并且当正常单元阵列中的11-0至11-31中至少一个变成有缺陷时,缺陷阵列中的该缺陷元件(缺陷字线)通过使用备用单元阵列14中的行冗余元件被替换而得到修补(补偿)。
在此场合,为了缩短测试时间,在功能测试时同时启用8个阵列,比如同时启用阵列11-3,11-7...,11-31,图中以阴影线表示。
在控制信号连线段13中有9个控制信号线13-1至11-9。信号线13-1用于确定字线的启用和停用的定时的字线状态信号WLE。信号线13-2,13-3用于指示出现冗余替换的信号HITL,HITR。信号线13-4,13-5,13-6用于指定在正常单元阵列部件11A中包含缺陷字线的存储卡的地址DWAL0至DWAL2。信号线13-7,13-8,13-9用于指定在正常单元阵列部件11B中包含缺陷字线的存储卡的地址DWAR0至DWAR2。
当缺陷阵列中的缺陷元件(缺陷字线)被备用单元阵列14中的行冗余元件(备用字线)替换时,信号HITL,HITR上升并且指示此时有待替换的具有缺陷元件的缺陷储存块的地址DWAL0至DWAL2和地址DWAR0至DWAR2发生改变。于是,执行操作以防止在出现与地址DWAL0至DWAL2和地址DWAR0至DWAR2符合的位置上的存储块接收字线状态信号(启用信号)WLE。
图2示出在正常单元阵列11中的地址DWAL0至DWAL2和地址DWAR0至DWAR2的地址分配的示例。在正常单元阵列部件11A中的存储块为地址DWAL0至DWAL2所选定,而在正常单元阵列部件11B中的存储块为地址DWAR0至DWAR2所选定。比如,在时间DWAR0=1,DWAR1=1和DWAR2=1时,位于左上部分的存储块11B-28至11B-31被选定并在时间DWAR0=0,DWAR1=0和DWAR2=0时,位于右上部分的存储块11B-0至11B-0被选定。
图3为特别示出在图1所示的半导体存储器件中的阵列控制电路段12和控制信号连线段13的抽出部分(在正常单元阵列部件11A一侧)的电路略图。指示出现冗余替换的信号HITL和具有指示存储块11A-0至11A-31中的一个有待替换的信息的信号(地址)DWAL0至DWAL2由冗余控制信号输出电路20提供给信号线13-2,13-4,13-5,13-6。另外,对应于相应的各存储块的阵列控制电路12-0至12-31连接到信号线13-2,13-4,13-5,13-6。
阵列控制电路12-0由反相器21-0,22-0,23-0,24-0和25-0配置。地址DWAL0至DWAL2分别提供给反相器21-0,22-0,23-0对输入端子以形成其反相信号bDWAL0至bDWAL2。信号bDWAL0至bDWAL2和信号HITL提供给NAND门25-0。NAND门25-0对输出信号由反相器24-0反相以形成指示相应的存储块是否停用的信号DWAL0。
阵列控制电路段12-1至12-31的配置方式与上述相同,并且分别形成指示相应的存储块是否停用的信号DWALA1至DWALA31。
另外,正常单元阵列11B的配置与正常单元阵列11A的配置相同,并且用于字线状态信号WLE的信号线13-1由正常单元阵列11A和11B共用。
图4A和4B示出在图1至图3中示出的半导体存储器件中的冗余替换操作,在图1至图3中示出的正常单元阵列11A为示例。如果在集中冗余系统中提供一个备用单元阵列,则在正常单元阵列11A中的多个存储块中的字线同时启用的场合当只有字线中的一个变成缺陷字线时就可以执行冗余替换操作。此时,执行控制操作以选择备用单元阵列14的备用字线来替换缺陷字线并且不选择正常单元阵列中的有待替换的字线。
即如图4B的时序图所示,指示出现冗余替换的信号HITL首先上升到“H”电平并设置指示有待替换的存储块的位置的地址DWAL0至DWAL2。在此状态,如信号WLE上升到“H”电平,则正常单元阵列的有待替换的字线WL_b设置为非选定状态(WL停用)并且备用单元阵列14的备用字线WL_a上升到“H”电平并设置为选定状态。之后,如信号WLE下降到“L”电平,则备用单元阵列14的备用字线WL_a下降到“L”电平并设置为非选定状态。
如上所述,在根据本发明的第一实施例的半导体存储器件中,在正常单元阵列11A,11B中的多个(2n:n是自然数)元件(存储块)同时启用,并且如果多个元件中至少有一个是有缺陷的,则执行只是选择性地替换缺陷元件的控制操作,操作是利用一个用来确定行冗余替换是否进行的信号(HITL/HITR)及n个用来确定要在行冗余替换时同时启用的多个元件中的一个的信号(地址DWAL,DWAR)。
还有,还可能考虑一种改型,其中备用单元中的冗余元件是用来替换正常单元阵列中的任何一个缺陷元件(缺陷字线)。
即对于与有待同时启用的元件数(存储块)相对应的数的存储块的启用信号并无要求,使用的是通过统一启用信号和停用信号而得到的字线状态信号WLE,并且当字线状态信号WLE上升时启用地址与缺陷字线相应的地址符合的字线,而当字线状态信号WLE下降时停用。另外,在行冗余替换过程中,使用的是包含指示有待替换的存储块中的一个的信息的地址(DWALn,DWARn)及指示选择冗余替换的信号(HITL,HITR)。除此之外,包含指示有待替换的存储块中的一个的信息的地址DWALn,DWARn在存储块的阵列控制电路中本地译码。
因此,采用上述配置时,由于多个元件(存储块)可同时启用,所以测试时间可以缩短,并且由于包含冗余信息的信号可本地译码,有待同时启用的存储块数易于增加,并且测试时间可缩短。另外,控制信号线的数目的增加可压缩到最小,并且,比如,在需要同时启用8个存储块时给信号WLE,HITL,HITR和地址DWAL0至DWAL2及DWAR0至DWA2提供9根信号线就已足够。即如果提供2n个有待同时启用的存储块,使用n个地址DWALn,DWARn就已足够。这样,连线数的增加可压缩,并且通过减小芯片地大小可降低成本。
第二实施例
图5至12说明根据本发明的第二实施例的半导体存储器件,其中企图通过使用一种栈式字线测试模式(栈式WL测试模式)来减少测试时间。
在此场合,栈式字线测试模式(也称为复式WL测试模式)是这样一种测试模式,其中通过同时启用具有相应延时代字线将N个或更多个字线设置为启用态,条件是如果在正常读/写操作时存储器单元阵列(或单元阵列部件)中有待同时启用的字线数是,比如,N。
在上述的栈式字线测试模式中,为了保证数据可以从存储单元中读出,对待选的字线的数目有某些限制。即可对与其相关的某些位线对和一个读出放大器(将其统称为存储块)启用的字线的数目只能是1。另外,当按共用方式使用读出放大器或由一个邻接的存储块共享(共享读出放大器)时,则按共用方式使用该读出放大器的存储块中只有一个可选该字线。换言之,在具有N个存储块的存储器单元阵列(或单元阵列部件)中最多只有N/2个字线可选。
下面参考图5至10说明实现栈式字线测试模式的共享读出放大器系统的半导体存储器件的配置。图5示出由多个单元阵列部件配置的存储体的一部分,一个单元阵列部件30由32个存储块配置(32个存储块/部件),并且现用存储块31AB和休眠存储块31SB是交替配置的。行译码段33,字线(WL)驱动器段34和阵列控制电路35T,35B分别配置于与相应的存储块31AB,31SB邻接的位置。存储块(阵列号0至31)由分割为两段各8k的行并由行地址AR_ADD9至AR_ADD12选择,如图所示。
更具体言之,现用读出放大器36AB是设置于每个现用存储块31SB的两边并且休眠读出放大器36SS设置成为与每个休眠存储块31SB相邻接。另外,行译码段33和字线(WL)驱动器段34设置成为与每个存储块相邻接,并且第一阵列控制电路(上面的)35T和第二阵列控制电路(下面的)35B设置成为与相应的现用读出放大器36AS相邻接。
虽然图中未示出,在存储单元阵列(或称单元阵列部件)30中包含列译码器,冗余控制电路,再驱动器,X预译码器和存储体控制电路。
图6为示出在存储器单元阵列中的存储块31,读出放大器36,行译码器33,字线(WL)驱动器段34和阵列控制电路35T(35_n(t)),35B(35_n(b))从存储单元阵列(或单元阵列部件)30的抽出部分的具体配置的示例。存储块31_n和读出放大器36_n(t),36_n(b)经位线对BL/bBL相互连接。与存储块31_n连接的字线WL由设置于字线(WL)驱动器段34上的驱动器34A驱动。字线(WL)驱动器段34A接收从行译码器33A发出的译码信号输出和从WLDV驱动器38发出的输出以控制字线的驱动和复位。行译码器33A接收从外围电路和再驱动器37发出的地址信号XAdd和从TWLOFF控制电路39发出的信号TWLOFF以中断字线的驱动。TWLOFF控制电路39接收从外围电路和再驱动器37发出的信号bWLOFF以中断字线的驱动并接收从块选择器43输出的块选择信号BLKSEL。
读出放大器36_n(t),36_n(b)分别与第一和第二阵列控制电路35_n(t),35_n(b)。第一和第二阵列控制电路35_n(t),35_n(b)每个都配置成为包含WLDV驱动器38,N/PSET驱动器40,读出放大器(SA)控制电路41,TWLON控制电路42,块选择器43等等。读出放大器36_n(t/b)的启用停用由N/PSET驱动器40输出的信号N/PSET控制。N/PSET驱动器40接收读出放大器(SA)控制电路41的输出信号SVLD和从外围电路及再驱动器37发出的读出放大器启用信号SAE。另外,WLDV驱动器38接收从TWLOFF控制电路39发出的信号TWLOFF和从TWLON控制电路42发出的信号TWLON。驱动字线由信号TWLON确定,并且字线驱动的中断由信号TWLOOF确定。TWLON控制电路42接收外围电路和再驱动器37发出的信号bWLON。另外,SA控制电路41接收从外围电路和再驱动器37输出的信号bWLON,从块选择器43输出的信号BLKSEL和从邻接的下一个块选择器43输出的信号BLKSEL。块选择器43接收从外围电路和再驱动器37输出的信号XAdd。
图7为示出从图6所示的电路中的外围电路和再驱动器37中抽出的X预译码器,冗余控制电路和再驱动器的配置示例的电路图。此电路的配置包含冗余控制电路50,再驱动器51,bWLOFF锁存电路52,再驱动器53,SAE锁存电路54,再驱动器55,bRPRE锁存电路56,X预译码器57等等。
信号ARAdd供给冗余控制电路50,而由冗余控制电路50输出的信号bFWLON供给再驱动器51。信号bWLON由再驱动器51输出。
信号TMWLLTC和bRSTR输送给bWLOFF锁存电路52,bWLOFF锁存电路52的输出信号供给再驱动器53,而信号bWLOFF由再驱动器53输出。
另外,信号TMSALTC和QSAE供给SAE锁存电路54,而SAE锁存电路54的输出信号供给再驱动器55,信号SAE由再驱动器55输出。
信号bRSTR,TMSALTC和QSAE供给bRPRE锁存电路56,并且bRPRE锁存电路56的输出信号bRPRE和信号ARAdd供给X预译码器57,而信号XAdd是从X预译码器57输出的。
图8为示出图7所示的电路中的bWLOFF锁存电路52的配置示例的电路图。bWLOFF锁存电路52的配置有反相器58至61和NAND门62。信号bRSTR,TMWLLTC分别供给反相器58和59的输入端子。反相器58,59的输出供给NAND门62并且NAND门62的输出信号是作为信号bWLOFF经反相器60,61输出。
图9为示出图7所示的SAE锁存电路的配置示例的电路图。SAE锁存电路54由P沟道MOS晶体管Q1,Q2,N沟道MOS晶体管Q3和反相器63至66配置。MOS晶体管Q1至Q3的电流通路系串联于电源Vcc和地节点Vss之间。信号TMSALTC供给MOS晶体管Q1的栅极,而信号QSAE供给MOS晶体管Q2,Q3的栅极。MOS晶体管Q2和Q3的电流通路的连接节点连接到反相器63的输入端子。反相器63输入端子和输出端子分别连接到反相器64的输出端子和输入端子。另外,反相器63的输出端子连接到反相器65的输入端子,而反相器65的输出端子连接到反相器66的输入端子。信号SAE是由反相器66输出的。
图10A和图10B分别为示出图7所示的bRPRE锁存电路56和X预译码器57的配置示例的电路图。图7中示出的bRPRE锁存电路56的配置包含反相器67至69,NOR门70和NAND门71。信号TMSALTC经反相器67供给NAND门71的一个输入端子。信号QSAE和bRSTR供给NOR门70的输入端子,而NOR门70的一个输出信号供给NAND门71的另一个输入端子。NAND门71的一个输出信号经反相器68,69作为信号bRSTR输出。
图10B中示出的X预译码器57的配置包含P沟道MOS晶体管Q4,N沟道MOS晶体管Q5至Q7和反相器72至75。MOS晶体管Q4至Q7的电流通路系串联于电源Vcc和地节点Vss之间。从bRPRE锁存电路56输出的信号bRSTR供给MOS晶体管Q4,Q5的栅极,一个地址信号AR_i供给MOS晶体管Q6的栅极,而一个地址信号AR_j供给MOS晶体管Q7的栅极。MOS晶体管Q4和Q5的电流通路的连接节点连接到反相器72的输入端子。反相器72的输入端子和输出端子分别连接到反相器73的输出端子和输入端子。另外,反相器72的输出端子连接到反相器74输入端子,而反相器74的输出端子连接到反相器75的输入端子。信号X_ADD是由反相器75的输出端子输出的。
信号X_ADD(XAdd)输入到WLDV驱动器38,行译码段33A和块选择器43。在8k行和32个存储块/部件的场合,一个信号X_ADD01(AR_ADD0,AR_ADD1)输入到WLD驱动器38,信号X_ADD23,45,678(AR_ADD2至AR_ADD8)输入到行译码段33A,而信号X_ADD910,1112(AR_ADD9至AR_ADD12)输入到块选择器43。8k字线利用地址X_ADD有选择地启用。
下面参考图11的时序图对栈式字线测试模式中的操作予以说明。如进入栈式字线测试模式(TM ENTRY),TMSALTC变成为“H”和TMWLLTC变成为“H”。对其响应为bWLOFF从“L”变为“H”,bRPRE从“L”变为“H”,且此状态一直保持不变直到操作脱离此测试模式。
首先,选择第一字线并且其电位设置为“H”电平(循环#1)。在此示例中,由于使用的是32个存储块/存储单元阵列(单元阵列部件),对于每个存储单元阵列(单元阵列部件)可选的字线数最多为16。因为在每个存储块中只有一个字线可选,用来对阵列(AR_ADD0至AR_ADD8)(指定阵列中的行)译码的行地址固定设置。因为在使用共享读出放大器的条件下16个存储块无需启用邻接存储块而进行选择,用来选择存储块的行地址AR_ADD10,AR_ADD11,AR_ADD12顺序相加并提取(行地址AR_ADD9固定设置)。
当接收到一个存储体现用命令BA时,一个信号bRSTR(内RAS)从“L”改变为“H”,提取的行地址传输到AR_ADD9,AR_ADD10,AR_ADD11,AR_ADD12以便启用地址X_ADD910_1,X_ADD1112_1。对启用的地址X_ADD9100,X_ADD1112_0的响应是从块选择器43输出的信号BLKSE_0从“L”改变为“H”。响应这种改变,TWLOFF控制电路39将TWLOFF从“L”设置为“H”以便从预充电操作释放行译码段33A。结果,由先前启用的地址X_ADD23,X_ADD45,C_ADD678选定的行译码器所确定的字线驱动器34A被启用。
还有,提取的地址AR_ADD也输入到冗余控制电路50并与冗余信息进行比较。即输入地址AR_ADD和先前准备的冗余信息(比如由切断熔丝确定的地址信息)互相进行比较。结果,如未能取得符合,(无符合,以后称其为失败或冗余失败),则信号bFWLON变为“L”电平的脉冲。如取得符合(符合,以后称其为命中或冗余命中),则信号bFWLON保持为“上升到“H”电平。
在冗余失败的场合,TWLON_0(b/t)从“L”变为“H”并且由信号X_ADD01_0确定的WLDV_0和WLRST_0分别从“L”变为“H”和从“H”变为“L”以响应信号bWLON的“L”电平脉冲。另外,先前启用的字线驱动器将字线WL_0从“L”设置为“H”来响应“H”的WLDV_0和“L”的WLRST_0以便将在存储单元中的编程数据传输到位线BL_0。
下面说明读出放大器36_n(t/b)的启用。当由信号BLKSEL_0选定的读出放大器控制电路41接收到“L”的bWLON时,则SAVLD_0(b/t)从“L”设置为“H”。当经过足够长的时间可以预期利用保障设置于外围电路段的电路的字线延时足以能使WL设置为“H”时,通过反相器55将QSAE从“L”设置为“H”。现在,因为TMSALTC保持为“H”,“H”的SAE保持不变直到操作脱离此测试模式。响应SAE从“L”变为“H”,N/PSET驱动器40将NSET_0(b/t)从“H”设置为“L”以启用读出放大器36_n(t/b)。由此,位线BL/bBL的读出操作就可利用读出放大器36_n(t/b)来执行。
之后,当接收到存储体预充电命令PR时,bRSTR从“H”设置为“L”并且QSAE从“H”设置为“L”。在正常读/写操作中,bWLOFF从“H”设置为“L”并且选定的WL从“H”设置为“L”来响应“L”的bRSTR。另外,响应“L”的QSAE,将QSAE设置为“L”及NSET=“L”/bPSET=“H”以便停用读出放大器36_n(t/b)及均衡位线BL/bBL。
然而,在此场合,因为如进入测试模式,“H”的bWLOFF/“H”的SAE一直保持,所以选择字线WL并设置为启用态,读出放大器36_n(t/b)设置为启用态,并且位线对BL/bBL的电位保持锁存。另外,因为bRPRE保持为“H”,所有选定的信号X_ADD保持为启用态(X_ADD未复位)。在其他场合,这些状态传输到与接收到正常操作的存储体预充电命令的状态相同的状态。
之后,选择下一个字线WL的操作开始(循环#2)。与第一循环的场合类似,当接收到一个存储体现用命令BA时,提取一个新的行地址。信号bRSTR(内RAS)从“L”改变为“H”,提取的行地址传输到AR_ADD9,AR_ADD10,AR_ADD11,AR_ADD12以便启用地址X_ADD910_1,X_ADD1112_1。此时,在前一个循环启用的信号X_ADD910_0,X_ADD1112_0保持为启用态。之后,执行与第一循环同样的操作并且由选定的行译码器33A确定的字线驱动器34A被启用。另外,提取的行地址AR_ADD也输入到冗余控制电路并与冗余信息进行比较。
在冗余失败的场合,TWLON_1(b/t)从“L”变为“H”,并且由信号X_ADD01_1确定的WLDV_1和WLRST_1分别从“L”变为“H”和从“H”变为“L”以响应信号bWLON“L”电平脉冲。另外,先前启用的字线驱动器34A将字线WL_1从“L”设置为“H”以响应“H”的WLDV_1和“L”的WLRST_1以便使在存储单元阵列31_n中编程的数据传输到位线BL_1。
读出放大器36_n(t/b)的启用操作在第一循环和第二循环及后续的循环中不同。该操作与第一循环相同直到由信号BLKSEL_1选定的读出放大器(SA)控制电路41接收到“L”的bWLON以便将SAVLD_1(b/t)从“L”设置为“H”。在此场合,因为SAE保持为“H”,N/PSET驱动器40立即将NSET_1(b/t)从“L”设置为“H”并将bPSET_1(b/t)从“H”设置为“L”以响应“H”的SAVLD_1(b/t)。由此,因为读出放大器36_n(t/b)的启用是在字线WL_1启用之前以便足以将存储单元阵列31_n中的数据传输到位线BL_1并且位线的读出放大操作利用未定数据执行,所以在位线WL_1中编程的数据可能被破坏而无法保证正确的操作。
此后,所有的启用字线返回到预充电状态。如接收到引起操作脱离栈式字线测试模式的命令,就将TMSALTC从“H”设置为“L”,将TMWLLTC从“H”设置为“L”。响应这种改变,bWLOFF从“H”设置为“L”和bRPRE从“H”设置为“L”以便使所有在测试模式中启用的位线和字线返回到预充电状态。但是,因为将WL从“H”设置为“L”对操作和均衡位线的操作是同时开始的,位线均衡操作的开始是在字线电位降低到足够低的电位(存储单元的晶体管彻底关断)之前。因此,存储单元阵列31_n的数据不能得到保证。
下面(参考图12的时序图)考虑冗余命中的场合。在此场合,说明是在假定冗余命中是在第二循环中发生。执行与冗余失败同样的操作直到完成进入(TM_ENTRY)测试模式及执行循环#1的存储体启用过程和存储体预充电操作。
在第二循环中开始选择下一个字线的操作。与第一循环的场合类似,当接收到一个存储体现用命令BA时,提取一个新的行地址(AR_ADD)。之后,执行与第一循环中同样的操作以启用由行译码器33A选定的字线驱动器34A。之后,提取的行地址AR_ADD也输入到冗余控制电路并与冗余信息进行比较。在冗余命中的场合,因为信号bWLON由冗余控制电路保持为“H”电平状态,TWLON_1(b/t)维持为“L”和由信号X_ADD01_1确定的WLDV_1及WLRST_1分别保持为“L”和“H”。由此,先前启用的字线驱动器34A将字线WL_1设置为“L”响应“L”的WLDV_1和“H”的WLRST_1以便维持停用状态。
读出放大器36_n(t/b)的启用操作在失败和命中的场合不同。因为信号bWLON在冗余命中时设置为“H”,由信号BLKSEL_1选定的读出放大器控制电路41继续输出“L”的SAVLD_1(b/t)。这样,SAE保持为“H”,因为TMSALTC设置为“H”,但N/PSET驱动器40设置NSET_1(b/t)为“L”并设置bPSET_1(b/t)为“H”以响应“L”的SAVLD_1(b/t)以便使读出放大器36_n(t/b)将不被启用。操作与正常冗余命中时相同。即执行所希望的操作。
在第三循环中(循环#3)开始选择下一个字线的操作。与第一和第二循环的场合类似,当接收到一个存储体现用命令BA时,提取一个新的行地址(AR_ADD)。于是,由新选定的行译码器确定的字线驱动器34A由与与第一和第二循环中的同样的操作启用。之后,提取的行地址AR_ADD也输入到冗余控制电路与冗余信息进行比较。
下面考虑冗余失败的场合。与第一循环的场合相同,TWLON_2(b/t)从“L”变为“H”,并且由信号X_ADD01_2确定的WLDV_2和WLRST_2分别从“L”变为“H”和从“H”变为“L”以响应信号bWLON的“L”电平脉冲。另外,先前启用的字线驱动器将字线WL_2从“L”设置为“H”以响应“H”的WLDV_2和“L”的WLRST_2以便使在存储单元中编程的数据传输到位线。在此循环中选定的字线就被启用。
在此场合,应注意在第二循环中冗余命中的字线。即使是在第二循环中命中的行译码器和阵列控制电路的状态是设置为与第三循环同样的状态(失败),所有曾经使用过的信号X_ADD继续保持。即在第三循环中,所有在第二循环中用作访问的信号X_ADD910_1,X_ADD1112_1保持为启用状态。另外,BLKSEL_1保持于块选择器43中。因为bWLOFF设置为“H”,保持“H”的bTWLOFF_1的状态并启用由行译码器33A选定的字线驱动器34A的状态继续维持。此时,如在第三循环中输出“L”的bWLON脉冲,则输出在第二循环中选定的阵列控制电路中的“H”的TWLON_1(b/t)的脉冲,因为信号bWLON是存储器单元阵列(单元阵列部件)中的全局信号。响应此脉冲,在第二循环中设置为停用的信号WLDV_1被启用并且出现原来本不该命中和选定的字线被选定的可能性。
即根据第二实施例的半导体存储器件执行一种所希望的操作,其中字线/读出放大器在冗余命中循环中被停用,但在下一个和后续的循环中,会出现这样一种可能性,即在此循环中选定的读出放大器和字线被启用并且先前命中和停用的字线和读出放大器将被启用,因此在这一条件下不能保证正确的操作。
第三实施例
在第二实施例中,对于在第二和后续的循环中启用的字线保持冗余修补信息和从存储器单元读出数据(位线读出)的操作在多个字线可以以相应的延时设置为共同选定态的测试模式(栈式字线测试模式)中无法得到保证。因此,栈式字线测试模式在经过冗余修补(在熔丝熔断过程后)的产品中不能设置,且只有冗余修补前的产品或无需修补(替换)的合格产品可进行测试。
在第三实施例中,于在第二和后续的循环中启用的字线的存储器单元的读出操作(位线读出操作)和保持冗余信息的操作可得到保证,并且经过冗余修补的产品中的存储器单元的数据可得到保证。不过,对每个存储块启用的字线数最多为1。
图13至27说明根据本发明的第三实施例的半导体存储器件。图13为示出配置有多个存储器单元的存储体并基本上示出与图5中示出的第二实施例相同的配置。
即一个存储器单元阵列(或单元阵列部件)30配置有交叉配置的32个存储块(32个存储块/部件)和现用存储块31AB及休眠存储块31SB。行译码段33,字线(WL)驱动器段34和阵列控制电路35T,35B配置于与存储块邻接的位置。存储块(阵列号No.0至31)分割为各为8k的两段并由行地址AR_ADD9至AR_ADD12选择,如图中所示。
更具体言之,现用读出放大器36AS是设置于每个现用存储块31AB的两边,并且休眠读出放大器36SS设置为与每个休眠存储块31SB相邻接。另外,行译码段33和字线驱动器段34设置为与每个存储块邻接,并且第一阵列控制电路(上面的)35T和第二阵列控制电路(下面的)35B设置成为与相应的现用读出放大器36AS相邻接。
虽然图中未示出,在存储单元阵列(或称单元阵列部件)30中包含列译码器,冗余控制电路,再驱动器,X预译码器和存储体控制电路。
图14为示出从存储器单元阵列(单元阵列部件)30中抽出的存储器单元31_n,读出放大器36_n(t),36_n(b),行译码段33,字线驱动器34和阵列控制电路35T(35_n(t)),35B(35_n(b))的具体配置示例的电路图。存储单元阵列31_n和读出放大器36_n(t),36_n(b)通过位线对BL/bBL互相连接。与存储块31_n相连接的字线WL_n由字线驱动器34A驱动。字线驱动器34A接收从行译码器33A发出的译码信号输出和从WLDV驱动器38输出的信号WLDV_n/WLRST_n以控制字线的驱动和复位。行译码器33A接收从外围电路和再驱动器37发出的地址信号XAdd和TRDE锁存电路44的锁存输出TRDE_n。TRDE锁存电路44接收从外围电路和再驱动器37发出的信号TSTCWL,WLE,从相应的阵列控制电路的块选择器43发出的信号XBLKP_n和从后级阵列控制电路中的块选择器输出的信号XBLKP_n+1。
读出放大器36_n(t),36_n(b)分别与第一和第二阵列控制电路35_n(t),35_n(b)。第一和第二阵列控制电路35_n(t),35_n(b)每个都配置成为包含WLDV驱动器38,N/PSET驱动器40,读出放大器(SA)锁存电路45,TWLON锁存电路46,命中控制电路47,锁存电路(BLKSEL锁存电路)48,块选择器43等等。读出放大器36_n(t/b)的启用停用由N/PSET驱动器40输出的信号N/PSET控制。N/PSET驱动器40接收读出放大器(SA)锁存电路45的锁存输出。SA锁存电路接收读出放大器(SA)控制电路41的输出信号SVLD_n和从外围电路及再驱动器37发出的信号bSAON,bSAOFF。
另外,WLDV驱动器38接收从TWLON锁存电路46输出的信号TWLON_n和从外围电路和再驱动器37输出的信号XADD。SA控制电路41接收从相应的阵列控制电路中的锁存电路48输出的信号BLKSEL_n及从后级的阵列控制电路中的锁存电路48输出的信号BLKSEL_n+1。另外,TWLON锁存电路46接收从外围电路和再驱动器37输出的信号TSTCWL,WLE。
命中控制电路47接收从外围电路和再驱动器37输出的信号HIT/DWA,从相应的阵列控制电路中的块选择器43输出的信号XBLKP_n及从后级的阵列控制电路中的块选择器43输出的信号XBLKP_n+1。另外,锁存电路48接收从外围电路和再驱动器37输出的信号bSAOFF和块选择器43的信号XBLKP_n。块选择器43接收从外围电路和再驱动器37输出的信号XAdd。
就是说,根据第三实施例的半导体存储器件在每个阵列控制电路中包含一组在栈式字线测试模式中保持“H”的BLKSEL状态的BLKSEL锁存电路48,保持“H”的NSET/“L”的bPSET的读出放大器(SA)锁存电路45,具有在栈式字线测试模式中控制“L”/“H”的TWLON的功能和保持“H”电平状态的功能的TWLON锁存电路46,以及具有控制“L”/“H”的TRDE的功能和保持“H”电平的TRDE状态的功能的TRDE锁存电路。
图15为示出图14所示的在外围电路和再驱动器37中的X预译码器,冗余控制电路和再驱动器的抽出部分的配置示例的电路图。此电路的配置包含冗余控制电路80,再驱动器81,冗余控制电路82,WLON/OFF控制电路83,再驱动器84,SAON/OFF控制电路(脉冲发生器)85,再驱动器86,bRPRE控制电路87,X预译码器88,X预译码器89,STCRST控制电路90等等。
信号AR_ADD供给冗余控制电路80,而从冗余控制电路80输出的信号bFDWA和信号bFHIT供给再驱动器81。之后,信号HIT和DWA从再驱动器81输出。
从冗余控制电路82输出的信号RADLTC和信号bFWJON供给WLON/OFF控制电路83。从WLON/OFF控制电路83输出的信号FWLE供给再驱动器84,而信号字线状态信号WLE从再驱动器84输出。
在第二实施例中信号WLE是通过结合信号bWLON和bWLOFF而得到的。在第二实施例中信号bWLON的下降和信号bWLOFF的下降在定时上分别等效于在第三实施例中的字线状态信号WLE的上升和下降。
另外,信号bSTCRST和QSE供给SAON/OFF控制电路(脉冲发生器)85,而从SAON/OFF控制电路(脉冲发生器)85输出的信号bFSAON和bFSAOFF供给再驱动器86。于是,从再驱动器86输出信号bSAON和bSAOFF。
信号bSAON和bSAOFF是通过将第二实施例中的信号SAE分割为两个信号而得到的。在第二实施例中信号SAE的上升在定时上等效于在第三实施例中的信号bSAON的“L”脉冲的下降。但是,在此场合,信号bSAON的“L”状态不保持,即使是在栈式字线测试模式中并且在每个循环中生成“L”脉冲。信号bSAOFF与在第二实施例中的在以下方面不同。即,在正常读/写操作时信号SAE的下降在定时上等效于在第二实施例中的信号bSAOFF的“L”脉冲的下降,但在栈式字线测试模式中,信号bSAOFF产生一个“L”脉冲来响应从“H”变为“L”的bSTCRST。
信号QSAE和信号RADLTC供给bRPRE控制电路87,而信号AR_ADD和从bRPRE控制电路87输出的信号供给X预译码器88。于是,用来选择存储块的信号XAdd_bank从X预译码器88输出。另外,信号AR_ADD供给X预译码器89,而信号XAdd从X预译码器89输出。
另外,信号TMSTCWL和信号bRSTR供给STCRST控制电路90,而信号bSTCRST从STCRST控制电路90输出。信号bSTCRST在栈式字线测试模式中用于使信号bSAOFF延时。
根据第三实施例的半导体存储器件不同于第二实施例中的半导体存储器件,根据地址的不同使用两类X预译码器。X预译码器89是一种信号X_ADD不由信号bRPRE复位并应用于用来选择行译码器的地址的系统。另一方面,X预译码器88是一种信号X_ADD,类似于第二实施例,由信号bRPRE复位并用于用来选择行译码器的地址对系统。信号X_ADD输入到WLDV驱动器38和行译码器33A。另外,信号X_ADD_bank输入到块选择器43。
在8k行的场合,X_ADD01(AR_ADD0,AR_ADD1)输入到WLDV驱动器38,X_DD23,X_ADD25,X_ADD45,X_ADD678(AR_ADD2至AR_ADD8)输入到行译码器33A,而X_ADD910,X_ADD1112(AR_ADD9至AR_ADD8)输入到块选择器43。上述的行地址信号X_ADD系用来选择8k字线。
图16为示出图15所示的WLON/OFF控制电路83的具体配置示例的电路图。WLON/OFF控制电路83由反相器91,92和NAND门93配置而成。信号bFWLON供给经反相器91供给NAND门93的一个输入端子,而信号RADLTC供给NAND门93的另一个输入端子。NAND门93的一个输出信号供给反相器92的输入端子,而信号FWLE从反相器92的输出端子输出。
图17为示出图15所示的电路中的SAON/OFF控制电路85的具体配置示例的电路图。SAON/OFF控制电路85的配置包含NOR门94,NAND门95,96,反相器97至102和延时电路103,104。信号QSAE供给NAND门95的一个输入端子并经反相器97和延时电路103供给NAND门95的另一个输入端子。NAND门95的一个输出信号经反相器99,100作为信号bFSAON输出。信号QSAE和bSTCRST供给NOR门94的输入端子。NOR门94的一个输出信号供给NAND门96的一个输入端子,经反相器98和延时电路104供给NAND门96的另一个输入端子。NAND门96的一个输出信号经反相器101,102作为信号bFSAOFF输出。
图18为示出图15所示的电路中的STCRST控制电路90的具体配置示例的电路图。STCRST控制电路90的配置包含反相器105,109,延时电路106,NAND门107,108。信号bRSTR供给反相器105的输入端子。反相器105的一个输出信号供给NAND门107的一个输入端子并经延时电路106供给NAND门107的另一个输入端子。NAND门107的一个输出信号供给NAND门108的一个输入端子,而信号TMSTCWL供给NAND门108的另一个输入端子。NAND门108的一个输出信号供给反相器109,而信号bSTCRST从反相器109输出。
图19至24为用于说明图14所示的保持地址和冗余信息项的锁存电路和控制电路示例的电路图。下面对控制电路和锁存电路的具体配置示例予以说明。
图19为示出BLKSEL锁存电路48的具体配置示例的电路图。锁存电路48的配置包含NAND门110,111和反相器112,113。信号bSAOFF供给NAND门110一个输入端子,而NAND门111的一个输出信号供给NAND门110的另一个输入端子。NAND门110的一个输出信号供给反相器113的输入端子和NAND门111的一个输入端子。信号XBLKP_n经反相器112供给NAND门110的另一个输入端子。信号BLKSEL_n从反相器113输出。
图20为示出TWLON锁存电路46的具体配置示例的电路图。锁存电路46的配置包含P沟道MOS晶体管Q8至Q11,N沟道MOS晶体管Q12至Q15和反相器114,115。MOS晶体管Q8,Q9,Q12,Q13,Q14的电流通路系串联于电源Vcc和地节点Vss之间。MOS晶体管Q10和Q11的电流通路系串联于MOS晶体管Q9和Q12的电流通路的连接节点中间。另外,MOS晶体管Q15的电流通路系连接于MOS晶体管Q13和Q14的电流通路的连接节点和地节点Vss之间。信号TSTCWL供给MOS晶体管Q8的栅极,而信号WLE供给MOS晶体管Q9,Q12的栅极。另外,信号bTHIT_n供给MOS晶体管Q10的栅极,而信号TSTCWL供给MOS晶体管Q11的栅极。除此之外,信号bTHIT_n供给MOS晶体管Q13的栅极,信号XBLKP_n供给MOS晶体管Q14的栅极,而XBLKP_n+1供给MOS晶体管Q15的栅极。反相器114的输入端子的电流通路连接于MOS晶体管Q9,Q11,Q12的电流通路的连接节点上。反相器114的输出端子连接到反相器115的输入端子,而反相器115的输出端子连接到反相器114的输入端子。信号TWLON_n从反相器114的输出端子输出。
图21为示出SA控制电路41的具体配置示例的电路图。SA控制电路41的配置包含NOR门200,反相器201,203,P沟道MOS晶体管Q70和N沟道MOS晶体管Q71。Q72。MOS晶体管Q70至Q72的电流通路系串联于电源Vcc和地节点Vss之间。信号BLKSETt,BLKSETb供给NOR门200的输入端子,而NOR门200的输出信号经反相器201供给MOS晶体管Q70,Q71的栅极。信号TWLON供给MOS晶体管Q72。反相器202的输入端子连接到MOS晶体管Q70,Q71的电流通路的连接节点上。反相器202的输出和输入端子分别连接到反相器203的输入和输出端子。信号SAVLD_n从反相器202的输出端子输出。
图22为示出SA锁存电路45的具体配置示例的电路图。锁存电路45的配置包含NAND门116,117。信号SAVLD_n和bSAOFF分别供给NAND门116的第一和第二输入端子,而NAND门117的输出信号供给NAND门116的第三输入端子。NAND门116的一个输出信号供给NAND门117的一个输入端子,而信号bSAON供给NAND门117的另一个输入端子。一个读出放大器启用信号bSAE_n从NAND门116的输出端子输出。
图23为示出TRDE锁存电路44的具体配置示例的电路图。锁存电路44的配置包含NOR门118,119,反相器120至122,用来将“Vcc”电平变换为“Vpp”电平的电平移位器123,P沟道MOS晶体管Q16至Q18和N沟道MOS晶体管Q19,Q21。MOS晶体管Q16至Q20的电流通路系串联于电源Vcc和地节点Vss之间。另外,MOS晶体管Q21的电流通路连接于MOS晶体管Q18和Q19的电流通路的连接节点和地节点Vss中间。
信号TSTCWL供给MOS晶体管Q16的栅极和NOR门119的一个输入端子。信号XBLKP_n和XBLKP_n+1供给NOR门118的一个输入端子,而NOR门118的一个输出信号供给NOR门119的另一个输入端子并经反相器120供给MOS晶体管Q20的栅极。NOR门119的输出信号供给MOS晶体管Q17,Q21的栅极。
反相器121的输入端子连接于MOS晶体管Q18,Q19和Q21的电流通路的连接节点,而反相器121的输出端子连接到反相器122的输入端子和电平移位器123的输入端子。反相器122的输出端子连接到反相器121的输入端子。信号TRDE_n从电平移位器123的输出端子输出。
图24为示出HIT控制电路47的具体配置示例的电路图。控制电路47的配置包含NAND门124,反相器125,P沟道MOS晶体管Q22,Q23和N沟道MOS晶体管Q24至Q27。MOS晶体管Q22至Q25的电流通路系串联于电源Vcc和地节点Vss之间。MOS晶体管Q2,Q27的电流通路连接于MOS晶体管Q23和Q24的电流通路的连接节点和地节点Vss中间。
信号HIT,xDWAL<0:2>(“x”表示DWAL<0:2>)供给NAND门124的输入端子。NAND门124的输出信号供给反相器125。从反相器125输出的信号DWAA_n供给MOS晶体管Q23,Q25的栅极。信号DWAA_n+1供给MOS晶体管Q22,Q27的栅极。信号XBLKP_n和XBLKP_n+1分别供给MOS晶体管Q24,Q26的栅极。信号bTHIT_n从MOS晶体管Q23,Q24,Q26的电流通路的连接节点输出。
下面参考图25的时序图对根据第三实施例的半导体存储器件在栈式字线测试模式中的操作予以说明。如果进入栈式字线测试模式(TMENTRY),TMSTCWL从“L”变为“H”。现在的状态一直保持直到操作脱离测试模式为止。作为阵列控制电路35中指示启用/停用的信号提供的有两个信号,一个是阵列控制电路状态信号XBLKP,该信号在栈式字线测试模式中由信号X_ADD设置为启用态,由其本身释放保持态并由下一个信号X_ADD再设置为启用态,另一个是阵列控制电路状态信号,如接收到该信号,该信号将保持现在的状态直到操作模式脱离测试模式为止。
首先,选择第一字线(循环#1)。在此示例中,由于使用的是32个存储块/存储单元阵列(单元阵列部件),对于每个存储单元阵列(单元阵列部件)可选的字线数最多为16,这是由于对待选的字线的数目有限制。因为在每个存储块中只有一个字线可选,用来对阵列(AR_ADD0至AR_ADD8)(指定阵列中的行)译码的行地址固定设置。因为在使用共享读出放大器的条件下16个存储块无需启用邻接存储块而进行选择,用来选择存储块的行地址AR_ADD10,AR_ADD11,AR_ADD12顺序相加并提取(行地址AR_ADD9固定设置)。
当接收到一个存储体现用命令BA时,一个信号bRSTR(内RAS)/RADLTC(行地址锁存)从“L”改变为“H”。响应这一改变,阵列控制电路的锁存电路启用信号TSTCWL从“L”变为“H”。在存储体启用模式中提取的行地址传输到AR_ADD以便启用地址X_ADD。对从“L”变为“H”的启用的地址X_ADD910_0,X_ADD1112_0的响应是从块选择器43输出的信号BLKSE_0从“L”改变为“H”。在示于图14中的电路的BLKSEL锁存电路48中保持此状态。之后,保持于锁存电路48中的信息在X_ADD910_*,X_ADD1112_*转换中不经受状态释放(复位)过程。为了释放锁存状态,必须将bSAOFF设置为“L”。这样就可以保持阵列控制电路的启用态。
在第二实施例中,阵列控制电路的启用态是通过保持在全局范围使用的X_ADD来保持的,但是在第三实施例中,在阵列启用电路中提供锁存电路48(其中的状态保持模式在有复位信号供给之前不释放)是为了的到局部状态保持操作。
响应“H”的XBLKP和“H”的WLE,示于图14中的TRDE锁存电路的TRDE_0从“L”变为“H”以释放行译码器33A。这样,由先前启用的地址X_ADD23,X_ADD45,X_ADD678选定的行译码器确定的字线(WL)驱动器被启用。另外,提取的地址AR_ADD也输入到冗余控制电路并与冗余信息进行比较。即,输入地址AR_ADD和先前准备的冗余信息(比如,由切断熔丝确定的地址信息)进行相互比较。结果,如未能取得符合,(无符合,以后称其为失败或冗余失败),则信号HIT保持为“L”电平。如取得符合(符合,以后称其为命中或冗余命中),则信号HIT从“L”变为“H”。这样,就可防止在阵列控制电路中由xDWAL_*(DWAL_0,DWAL_1,DWAL_2,...,bDWAL_0,bDWAL_1,bDWAL_2,...)译码的字线被启用。
在冗余失败的场合,bTHIT_1(t/b)保持为“H”以便保持HIT的“L”电平。当WLE从“L”变为“H”时,TWLON锁存电路将TWLON_1(b/t)从“L”变为“H”以响应上述改变。因为TSTCWL现在是设置为“H”,现在的状态就保持于TWLON锁存电路46中。而后,保持于由地址选定和指示失败出现的TWLON锁存电路(t/b)中的信息在WLE/bTHIT_0/XBLKP_0的转换中不经受状态释放(复位)过程。为了释放锁存状态,必须将TSTCWL设置为“L”。由信号X_ADD01_0确定的WLRST_0和WLDV_0分别从“H”变为“L”。,并且响应“H”的WLDV_0和“L”的WLRST_0先前启用的字线驱动器将字线WL_0从“L”变为“H”以便将在存储单元中的编程数据传输到位线。这样,就可保持字线WL_0的启用态。
XBLKP_n,XBLKP_n+1是当它们在现在的循环中被输入地址选定时的启用地址信息,bTHIT_N是指示命中/失败的冗余信息,而且两个信息项在每个循环中复位。
图20中的TWLON锁存电路具有的功能包括提取指定在每个循环中待选的字线的地址信息(XBLKP_n,XBLKP_n+1)和指示地址是否与在熔丝集合中编程的地址符合的冗余信息(bTHIT_n),启用并保持字线启用信号(TWLON_n),该信号根据在某一循环中的地址信息启用并在出现失败时选择字线。就是说,可以说TWLON_n是一个对每个存储块而言是字线控制信号的字线启用信号。
下面说明读出放大器的启用。当由信号BLKSEL_0选定的读出放大器控制电路接收到“H”的TWLON_n(t/b)时,SAVLD_0(t/b)从“L”设置为“H”。就是说,SAVLD_0(t/b)是一个在存储块被访问和首次出现失败,并且此状态一直保持原样直到操作模式脱离测试模式为止时被启用的信号。当经过足够长的时间可以预期利用保障设置于外围电路段的电路的字线延时足以能使字线WL_0设置为“H”电平时,将QSAE从“L”设置为“H”。响应“H”的QSAE,一个bSAON的“L”脉冲经SAON/OFF电路,再驱动器输出。此“L”脉冲由SA锁存电路45接收,该电路又经N/PSET驱动器40将NSET_0(t/b)从“H”设置为“L”和将bPSET_0(t/b)从“H”设置为“L”。之后,此状态(“H”的NSET_0(t/b)/“L”的bPSET_0(t/b))保持于SA锁存电路45中。锁存于SA锁存电路45中的信息不释放(复位),即使其后bSAON设置为“H”。为了释放锁存的状态,必须将bSAOFF设置为“L”。在此实施例中,为了每个阵列控制电路段中保持“H”的NSET_*(t/b)状态,“L”的bPSET_*(t/b)的状态,并不需要将bSAON保持为“L”,与第二实施例中的技术(保持SAE的“H”)不同。N/PSET驱动器40输出从“L”变为“H”的NSET_0(t/b)和从“H”变为“L”的bPSET_0(t/b),启用读出放大器和容许位线读出操作通过读出放大器执行。这样,读出放大器36_n(t/b)的启用状态得到保持。
响应QSAE从“L”变为“H”,RADLTC从“H”变为“L”,WLE从“H”变为“L”,bRPRE从“H”变为“L”,而X_ADD_*从“H”变为“L”,并且之后它自己复位以便准备好提取新的行地址。响应“L”的RADLTC,在字线延时保证电路中QSAE从“H”变为“L”。与第二实施例不同,在第三实施例中,即使是在存储体现用命令BA输入到栈式字线测试模式中之后存储体预充电命令PR不输入,也可能在下一个循环中提取一个地址。
之后,选择下一个字线WL的操作开始(循环#2)。存储体现用命令BA可在第二循环或后续的循环中输入。与第一循环的场合类似,当接收到存储体现用命令BA时,提取一个新的行地址(AR_ADD)。块选择器43将XBLKP_1从“L”变为“H”以响应启用信号X_ADD910_1,X_ADD1112_1从“L”变为“H”。此状态保持于阵列控制电路的BLKSEL锁存电路48中,它在第二循环中启用。此后,保持于锁存电路48中的信息在X_ADD910_*,X_ADD1112_*的转换中不经受状态释放(复位)过程。在第一循环中启用的BLKSEL_0也保持于在第一循环中启用的阵列控制电路的锁存电路48中。
在冗余失败的场合,bTHIT_0(t/b)保持为“H”以便保持HIT的“L”电平。之后,与第一循环场合类似,“H”的TWTWLON_1(t/b)保持于TWLON锁存电路46中,并且由信号XADD01_1确定的WLRST_1和WLDV_1分别从“H”变为“L”。于是,字线WL_1从“L”变为“H”并且字线WL_1的启用态被保持。在第一循环中启用的TWLON_0也保持于在第一循环中启用的阵列控制电路的锁存电路46中。
下面说明读出放大器36_n(t),36_n(b)的启用。当由信号BLKSEL_1选定的读出放大器控制电路接收到“H”的TWLON_1(t/b)时,则SAVLD_0(t/b)从“L”设置为“H”。之后,与第一循环的场合类似,“H”的NSET_0(t/b)/“L”的bPSET_0(t/b)保持于SA锁存电路45中。之后,N/PSET驱动器40分别将NSET_0(t/b)和bPSET_0(t/b)从“L”设置为“H”和从“H”设置为“L”并启用读出放大器以便容许通过读出放大器执行位线读出操作。这样,就可以保持读出放大器36_n(t/b)的启用态。与第二实施例的场合不同,此状态不是由“L”的bSAON(在第二实施例中为“H”的SAE)保持,并且在每个循环中生成bSAON脉冲。由此,与在第一循环的场合类似,在第二和后续的循环中,读出放大器可利用根据字线的启用确定的字线延时保证电路的延时启用。结果,在本实施例中,在第二及后续的循环内启用的字线中不会出现单元数据的破坏。
下面说明所有启用字线返回预充电状态的操作(参考图26的时序图)。如果接收到存储体预充电命令BP,将存储体启用信号BNK从“H”设置为“L”。在接收到“L”的BNK之后经过由位线恢复延时电路确定的恢复延时tRSTR之后,TSTCWL从“H”变为“L”。响应“L”的TSTCWL,在存储体中的所有的TWLON锁存电路46和TRDE锁存电路44从锁存态释放。藉助锁存态的释放,存储体中的所有的信号TWLON,TRDE,WLDV,WLRST设置为预充电状态,并且在测试模式中启用的所有的字线从“H”设置为“L”。
下面说明均衡所有启用的位线的操作。当栈式字线测试模式中的所有的字线复位时,比正常读/写操作的场合大数倍的电荷从字线流入地节点Vss。结果,行译码器33A的Vss电位局部上升并且字线的复位定时与正常读/写操作的场合比较发生延时。于是,在经过由栈式字线测试模式中的STCRST控制电路90确定的位线复位延时tSRST之后开始位线均衡操作。
当接收到“L”的bRSTR时,在经过位线复位延时tSRST和SAON/OFF控制电路(脉冲发生器)85输出一个“L”的bSAOFF脉冲之后,bSTCRST从“H”变为“L”。响应这一脉冲,在所有的阵列控制电路中的BLKSEL锁存电路48的锁存态和SA锁存电路45都释放。通过释放锁存态,存储体中的所有NSET/bPSET设置为预充电状态,并且在测试模式中启用的所有位线得到均衡。
下面考虑冗余命中的场合(参考图27的时序图)。首先,假定冗余命中是在第二循环中发生。执行与冗余失败同样的操作直到完成进入(TMENTRY)测试模式及执行循环#1的存储体启用过程和存储体预充电操作。
在第二循环中开始选择下一个字线的操作(循环#2)。当接收到一个存储体现用命令BA时,RADTLC(内RAS)从“L”变为“H”。在存储体启用过程中提取的行地址传输到AR_ADD以便启用地址X_ADD。对从“L”变为“H”的启用的地址X_ADD910_0,X_ADD1112_0的响应是块选择器43将XBLKP_1从“L”设置为“H”。与此类似,BLKSEL_1从“L”变为“H”,并将如此得到的状态锁存于BLKSEL锁存电路48中。这样就可以保持阵列控制电路的启用态。
在冗余命中的场合,bTHIT_1(t/b)从“H”变为“L”以响应HIT从“L”变为“H”。之后,WLE从“L”变为“H”并且TWLON锁存电路46接收到此信号,但因为bTHIT_1(t/b)设置为“L”,它维持TWLON_0(t/b)为“L”。此信息导致由X_ADD01_1确定的WLDV/WLRST维持WLDV_1设置为“L”和WLRST_1设置为“H”的状态,并且字线WL_1也保持为“L”电平。即字线WL_1保持停用态。
下面说明读出放大器36_n(t),36_n(b)的启用操作。因为由BLKSEL_1选定的阵列控制电路接收“L”的TWLON_1(t/b),SAVLD_1(t/b)维持为“L”。SAON/OFF控制电路(脉冲发生器)85在与失败的场合相同的定时输出一个bSAON的“L”电平的脉冲,但因为SAVLD_1(t/b)是设置为“L”,SA锁存电路45维持为停用态。接收上述信号的N/PSET驱动器40也保持为停用态,并且分别将NSET_1(t/b)和bPSET_(t/b)保持为“L”和“H”。读出放大器也保持为停用态。即使在下一个或后续循环中生成bSAON的“L”脉冲,读出放大器也不启用,除非SAVLD_1(t/b)设置为“H”。这样,读出放大器36_n(t/b)就保持为停用态。
采用上述的配置时,栈式字线测试模式可应用于经受冗余修补(补偿)过程的产品,并且所有产品的测试时间都可缩短。
然而,为了保证在第三实施例中的栈式字线测试模式中从存储单元中读出数据,可选字线数目有如下的限制(1),(2)。
(1)每个存储块可启用的字线数为1。
(2)当读出放大器由邻接存储块共用时(共享读出放大器),只可在共用读出放大器的存储块中的一个内选择字线(在具有N个存储块的存储单元阵列(单元阵列部件)中最多只有N/2个字线可选择)。
第四实施例
下面对根据本发明的第四实施例的半导体存储器件予以说明。第四实施例是对第三实施例的半导体存储器件进行改型而得到的,改型的结果是在每个存储块中可启用M个字线(M=2,3,4,5,...)。然而,当在每个存储块中选择多个字线时第四实施例具有如下的限制(3)。
(3)连接到在存储块中选择的多个字线的存储单元的内容必须是同一列中的同一内容。
下面参考图28和29对在存储块中选择两个字线的第四实施例的半导体存储器件的配置予以简略说明。对应用在第三实施例中的阵列控制电路35T,35B中的TRDE锁存电路44的译码过程附加提供用来将存储块译码为两个半段的行地址。另外,输出信号TRDE在由用于将存储块译码为两段的行地址标识的地点截止并输入到邻接存储块的半段的译码器中。在阵列控制电路的两边对称地提供与在第三实施例中行译码器33A相同的输入数。
与此类似,一个用于译码存储块为两个半段的行地址和一个具有冗余信息的信号bTHITP以与输入信号TRDE同样的方式输入到行译码器33A。信号bTHITP是通过利用用来将存储块译码为两个半段的行地址对信号bTHIT进行译码而得到的。
信号TRDE_0/bTHITP_0和TRDE_1/bTHITP_1每个都设置于共用连线区并且互相不交叉。这样,就可能将连线区压缩到最小。
图30A为示出在图28和29中示出的电路中的存储器单元阵列中的存储器单元,读出放大器,行译码器,和阵列控制电路的抽出部分的具体配置的电路图。此电路的配置结果是使TRDE控制电路130代替图14中的TRDE锁存电路44,HIT控制电路131代替HIT控制电路47,TRDE/bTHITP在由用于将阵列译码为两段的行地址标识的地点截止并输入到在阵列控制电路的两边对称地提供的同一数目的译码器中。在图30A中,与图14相同的部分采用同一标号并省略其说明。
图30B和30C各为示出图30A所说明的电路的改型的框图。在示于图30B的电路中,只有一个WLDV驱动器驱动信号WLDV和WLRST输入到WL驱动器。在示于图30C的电路中,两个WLDV驱动器都驱动信号WLDV和WLRST输入到WL驱动器。图30D示出将图30B说明的电路中的WLDV驱动器连接到WL驱动器的布线图。图30E为沿图30D中示出的线30E-30E的剖视图。图30F为示出示于图30C的电路中的连接WLDV驱动器到WL驱动器的连线层的图形平面图。图30G为沿图30F中示出的线30G-30G的剖视图。
在示于图30B,30D和30E的电路中,将现用驱动器(WLDV驱动器38-1)连接到WL驱动器34A的连线是第一层金属线M0。第一层金属线M0通过触点CD连接到WLDV驱动器38-1中的输出晶体管GC的漏区。第二层金属线(字线)M1布置在形成于第一层金属线M0上的层间绝缘薄膜上。金属线M1与第一层金属线M0交叉。第三层金属线M2布置在形成于第二层金属线M1上的层间绝缘薄膜上。金属线M2平行于第一层金属线M0延伸。第三层金属线M2,在WLDV驱动器38-1的近端和远端,与第一层金属线M0相合。换言之,每根金属线M2一端在触点V1与一根金属线M0相连接,而另一端与触点V2相连接。金属线M2和金属线M0是用来将WLDV信号从WLDV驱动器38-1传输到WL驱动器34A。这是因为第三层金属线M2是分别平行于第一层金属线M0连接的,这样每根金属线对(一根金属线M2与一金属线M0的组合)就具有相对高的电阻的第一层金属线M0为低的电阻。
在图30C,30F和30G中,在示于图30C的电路中,两个WLDV驱动器都驱动信号WLDV和WLRST输入到WL驱动器。只有第一层金属线M0连接两个现用WLDV驱动器(驱动器38-1和38-3)到WL驱动器34A。金属线M0通过触点CD连接到WLDV驱动器38-2和38-3中的输出晶体管GC的漏区。第二层金属线(字线)M1布置在形成于第一层金属线M0上的层间绝缘薄膜上。金属线M1与第一层金属线M0交叉。第三层金属线M2布置在形成于第二层金属线M1上的层间绝缘薄膜上。金属线M2平行于第一层金属线M0延伸。只有金属线M0将两个现用WLDV驱动器(驱动器38-2和38-3)的信号传输到WL驱动器34A。
因为两个WLDV驱动器在每根金属线M0的两端分别驱动信号WLDV和WLRST,不需要应用第三层金属线M2将WLDV信号从WLDV驱动器38-2和38-3传输到图30C,30F和30G中的WL驱动器34A。第三层金属线M2有一些用作电源线,其余的金属线M2用来提供WLDV信号以外的信号。因为金属线M2是设置于金属线M1之上,就有可能减小WL驱动器34A和行译码器33A占据的面积。
图31为示出图30A所示的电路中的TRDE控制电路130的具体配置示例的电路图。TRDE控制电路130的配置包含NOR门140,反相器141,NAND门142,NOR门143,反相器144,145,用来将“Vcc”电平变换为“Vpp”电平的电平移位器146,P沟道MOS晶体管Q30至Q32及N沟道MOS晶体管Q33至Q36。MOS晶体管Q30至MOS晶体管Q33的电流通路系串联于电源Vcc和地节点Vss之间,而MOS晶体管Q36的电流通路连接于MOS晶体管Q32和Q33的电流通路的连接节点和地节点Vss中间。
信号TSTCWL供给MOS晶体管Q30的栅极和NOR门143的一个输入端子。另外,信号X_ADD8供给NAND门142的一个输入端子和MOS晶体管Q35的栅极。信号XBLKP_n和XBLKP_n+1供给NOR门140的一个输入端子,而NOR门140的一个输出信号供给NAND门142的另一个输入端子并经反相器141供给MOS晶体管Q34的栅极。NAND门142的输出信号供给NOR门143的一个输入端子,该器件又将输出信号供给MOS晶体管Q31,Q36的栅极。信号WLE供给MOS晶体管Q32,Q33的栅极。
反相器144的输入端子连接于MOS晶体管Q23,Q33的电流通路的连接节点。反相器144的输出端子连接到反相器145的输入端子,反相器145的输出端子连接到反相器144的输入端子。反相器144的输出端子连接到电平移位器146的输入端子。信号TRDE_n从电平移位器146的输出端子输出。
图32为示出图30A所示的电路中的HIT控制电路131的一部分的具体配置示例的电路图。图30A中示出的HIT控制电路131的配置包含示于图21的电路和示于图32的电路。示于图32的电路段的配置包含反相器147,NOR门148,反相器149,150,用来将“Vcc”电平变换为“Vpp”电平的电平移位器151,P沟道MOS晶体管Q37,Q38及N沟道MOS晶体管Q39,Q40。MOS晶体管Q37至Q40的电流通路系串联于电源Vcc和地节点Vss之间。
信号TSTCWL供给MOS晶体管Q37,Q40的栅极。信号X_ADD8经反相器147供给NOR门148的一个输入端子。信号bTHITP_n供给NOR门148的另一个输入端子,该器件又将输出信号供给MOS晶体管Q38,Q39的栅极。
反相器149的输入端子和反相器150的输出端子连接于MOS晶体管Q38,Q39的电流通路的连接节点。反相器149的输出端子连接到反相器150的输入端子。另外,电平移位器146的输入端子连接到MOS晶体管Q38,Q39的电流通路的连接节点,而信号bTHITP_n从电平移位器的输出端子输出。
图33为示出图30A所示的电路中的行译码器33A的具体配置示例的电路图。行译码器33A的配置包含NAND门(bRDOUT驱动器)152和X译码器153。X译码器153接收信号TRDE和XAdd,而其输出信号RDOUT供给NAND门152的输入端子。信号bTHITP供给NAND门152的另一个输入端子,而其输出信号bRDOUT供给字线驱动器34A。
在采用上述配置时,设置成为与相应的存储块邻接的存储块(其间设置有阵列控制电路)的行译码器也被启用,但与启用的存储块邻接的存储块是设置为无失效停用态。因此,因为邻接的存储块的WLDV驱动器38设置为无失效停用态,其中的所有的字线当然设置为停用态。就是说,即使邻接的存储块的行译码器33A被启用,它也可被忽略。
下面说明根据第四实施例的半导体存储器件的操作。与第三实施例的场合类似(参考图25至27),在进入(TM ENTRY)测试模式之后,接收到一个存储体现用命令BA。
首先,选择第一字线(循环#1)。在此示例中,由于使用的是32个存储块/存储单元阵列(单元阵列部件),在每个存储单元阵列可选的字线数最多为32。因为在一个存储块中选择两个字线,用来对存储块中的行进行译码或指定的行地址(AR_ADD0至AR_ADD7)固定设置。因为在使用共享读出放大器的条件下16个存储块无需启用邻接存储块而进行选择,用来选择存储块的行地址AR_ADD10,AR_ADD11,AR_ADD12和行地址(AR_ADD8)顺序相加并提取(行地址AR_ADD9固定设置)。
在此场合,在同一存储块中的不同字线是按次序顺序启用的。同时,设置的状态是下面的四种场合之一:(1)1st-MISS/2nd-MISS,(2)1st-MISS/2nd-HIT,(3)1st-HIT/2nd-MISS,(4)1st-HIT/2nd-HIT,根据冗余态而定。(其中的HIT表示“命中”,MISS表示“失败”=“未命中”------译者注)。
首先,在(1)1st-MISS/2nd-MISS场合,与第三实施例类似,当接收到一个存储体现用命令BA时,一个信号BLKSEL_0从“L”改变为“H”,而状态锁存于BLKSEL锁存电路48中。
在1st-冗余失败的场合,TRDE控制电路130将TRDE_0从“L”变为“H”以响应“H”的XBLKP_0,“H”的X_ADD80及“H”的WLE以便释放行译码器33A的预充电状态。WLE从“L”设置为“H”,并且TWLON锁存电路46将TWLON_0(t/b)从“L”变为“H”以响应WLE的改变。因为TSTCWL现在是设置为“H”,现在的状态就保持于TWLON锁存电路46中。而后,与第三实施例的场合类似,由信号X_ADD01_0确定的WLDV_0和WLRST_0分别从“H”变为“L”,将字线WL_0从“L”变为“H”,就可维持字线WL_0的启用态。
下面说明启用读出放大器36_n(t),36_n(b)的操作。当由信号BLKSEL_0选定的读出放大器控制电路41接收到“H”的TWLON_0(t/b)时,SAVLD_0(t/b)从“L”设置为“H”。之后,与在第三实施例的场合类似,N/PSET驱动器40输出NSET_0(t/b)从“H”设置为“L”和使bPSET_0(t/b)从“H”变为“L”以便启用读出放大器36_n(t)和36_n(b)。之后,由读出放大器36_n(t),36_n(b)对位线对BL/bBL执行位线读出操作。
之后,在同一阵列中具有不同地址AR_ADD8的区域被启用(循环#2)。此时,接收到一个存储体现用命令BA,但BLKSEL_0业已由前面接收到的存储体现用命令保持为“H”。
在2nd-冗余失败的场合,TRDE控制电路130将TRDE_1从“L”设置为“H”以响应“H”的XBLKP_0,“H”的X ADD8_1及“H”的WLE以便释放行译码器33A的预充电状态。TWLON锁存电路46已经保持“H”的TWLON_0(t/b),“H”的WLDV_0和“L”的WLRST_0以响应先前的存储体现用命令BA。因此,由XADD_23,XADD_45,XADD_67确定的字线驱动器34A通过行译码器33A的预充电模式的释放被启用,而且字线WL_1从“L”设置为“H”和启用态得到维持。
在第二循环中,读出放大器在字线WL_1从“L”变为“H”之前已经启用,位线的读出操作终止并保持该状态。就是说,与在同一存储块中第二次选定的字线相连接的所有存储单元的内容一样,与连接到第一选定字线的存储单元的内容同一的内容当字线被选定和字线电位上升时被编程。由于对每个字线同一数据进行编程在存储单元中的数据不会出现破坏,因为数据的极性相同。
其次,在(2)1st-MISS/2nd-HIT的场合,在接收到存储体现用命令BA之后,以同样的方式选定字线WL_0。
其次,在同一阵列中具有不同地址AR_ADD8的区域被启用(循环#2)。此时,接收到一个存储体现用命令BA,但BLKSEL_0业已由前面接收到的存储体现用命令保持为“H”。
在2nd-冗余命中的场合,TRDE控制电路130将TRDE_1从“L”设置为“H”以响应“H”的XBLKP_0,“H”的X_ADD8_1及“H”的WLE以便释放行译码器33A的X译码器段的预充电状态。TWLON锁存电路46已经保持“H”的TWLON_0(t/b),“H”的WLDV_0和“L”的WLRST_0以响应先前的存储体现用命令BA。因此,由XADD_23,XADD_45,XADD_67确定的RDOUT从“L”变为“H”并通过行译码器33A的X译码器段的预充电模式的释放被启用。然而,因为实现了冗余命中,bTHIT_1从“H”变为“L”,而bTHISP从“H”变为“L”。因此,bRDOUT驱动器(NAND门)152拒绝接受信号RDOUT并保持bRDOUT_1为“H”,并且字线驱动器34A不启用。因为尽管WLDV_1设置为“H”,字线驱动器34A保持为停用,所以字线WL_1设置为“L”并维持停用状态。
就是说,在曾经被访问过的字线是缺陷字线的场合,冗余命中信息(bTHITP=“L”)连续地保持在测试模式周期中以便选择缺陷字线。
在此场合,在每个存储块中提供两个信号,每个都保持命中信息,并且可以通过增加上述信号数增加存储块中可启用的字线数。
读出放大器已经启用,位线读出操作终止,并且保持此状态,但因为字线WL_1停用和与字线WL_1相连接的存储单元未被访问,不会出现数据破坏。
在(3)1st-HIT/2nd-MISS的场合,字线和读出放大器在1st-HIT时保持于停用状态,类似于第三实施例中的命中的场合。
在第二次访问的时候,存储块的字线和读出放大器设置为停用态。因此,类似于上述的场合(1)和场合(2)中的第一次访问的场合,字线WL_1被选定以响应存储体现用命令BA,并且读出放大器被启用以响应bSAON从“H”变为“L”以便执行位线读出操作。
在(4)1st-HIT/2nd-HIT的场合,因为上述的冗余命中顺利出现两次,阵列控制电路被启用,但字线和读出放大器在第一次和第二次访问时保持停用态。
第五实施例
下面对根据本发明的第五实施例的半导体存储器件予以说明。在每个存储体中配置有两个设置于上下位置以便共用行译码器的存储单元和读出放大器,其中对在栈式字线测试模式中共用行译码器的上下存储块中同时启用的每个字线的冗余控制操作可独立执行。
在栈式字线测试模式中,存在与第三和第四实施例中同样的限制。
图34至36示出根据第五实施例的半导体存储器件中的配置示例图。如图34,35所示,第五实施例是通过将第三和第四实施例中的每一个的存储单元阵列(单元阵列部件)的配置形成一个存储体配置而获得的,其中的存储体具有上下存储块和共用行译码器的读出放大器。即如图36所示,行译码器33A配置有NAND门(bRDOUT驱动器)152(下),NAND门(bRDOUT驱动器)152(上)和X译码器153,并且X译码器153是由上下段共用。每个都具有冗余信息的X译码器153的输出信号RDOUT和信号bTHITP_up,bTHITP_low输入到bRDOUT驱动器152(下)和bRDOUT驱动器152(上)。
信号bTHITP是由阵列控制电路中提供的HIT控制电路131输出的信号,并具有两组用来处理上下阵列的电路。从冗余控制电路输出的全局冗余信号HIT_up/low和DWA_up/low对上下段是互相独立的。
下面参考图37和38对根据第五实施例的半导体存储器件的操作予以说明。在此场合,假定在存储块中启用的字线数为2,与第四实施例类似。如在第四实施例中,进入(TM ENTRY)栈式字线测试模式,之后接收到一个存储体现用命令BA并提取行地址以便启用X_ADD。
下面考虑在上存储块出现冗余命中和在下存储块中出现冗余失败的场合。冗余控制电路输出从“L”变为“H”的HIT_up和“L”的HIT_low,并且HIT控制电路131输出从“H”变为“L”的bTHITP_up和“H”的bTHITP_low以响应上述的信号。在此时,因为TSTCWL设置为“H”,bTHITP_up被保持为“L”,,并且此信息不改变直到TSTCWL设置为“L”为止。
当bRDOUT驱动器152(上)接收到“L”的bTHITP_low时,它拒绝接收信号RDOUT并保持“H”的bRDOUT_up。结果,上段阵列的字线驱动器34A(上)不启用,并且即使在后续的循环中WLDV_up从“L”变为“H”,字线WL_up设置为“L”并保持该停用态。
在下段阵列中因为bTHITP_low设置为“H”,输出从“H”变为“L”的bRDOUT_low以便启用字线驱动器34A(下)以响应由X译码器153(下)确定的信号RDOUT。结果,与第四实施例类似,WLDV从“L”变为“H”,并且由选择字线驱动器确定的字线WL_low从“L”变为“H”,而字线WL_low被启用。
读出放大器执行与第四实施例中同样的操作。
与此类似,当在上段阵列中出现冗余失败和在下段阵列中出现冗余命中时,HIT控制电路131接收到“L”的HIT-up和从“L”变为“H”的HIT_low,并且设置bTHITP_up为“H”和将bTHITP_low从“H”变为“L”。这样,字线WL_up被设置为启用态并且字线WL_low被设置为停用态。
第六实施例
下面对根据本发明的第六实施例的半导体存储器件予以说明。第六实施例是对第三至第五实施例的存储器阵列进行改型而得到的,改型的结果是在栈式字线测试模式中可在单元阵列部件中同时启用8个字线。
第六实施例在栈式字线测试模式中具有和在第三及第四实施例中一样的限制。
图39示出在栈式字线测试模式中单元阵列部件中的两个字线同时启用时的存储单元阵列的状态。同时启用的字线的数目与在正常读/写模式的场合一样。下面考虑在存储器单元中启用16个字线时设置状态的场合。在要求输入的地址AR_ADD0至AR_ADD12中AR_ADD0至AR_ADD9设置为保持同样的地址一直到16个字线设置为启用态为止。每一次输入一个存储体现用命令BA时,AR_ADD10,AR_ADD11,AR_ADD12顺序输入以便使16个字线通过对总共8个存储体执行启用操作而进入启用态。
图40示出在栈式字线测试模式中在单元阵列部件中的8个字线同时启用时的存储单元阵列的状态。此状态的获得是通过忽略(绕过)AR_ADD10,AR_ADD11的信息并且将要求同时启用的字线数设置为正常读/写模式的场合的4倍。
图41A和41B为示出行地址进入AR_ADD,信号X_ADD,信号XBLKB和存储块阵列号之间的对应关系的示意图。图41A示出的是正常操作的场合,而图41B为示出在四倍字线测试模式的场合(在TM1011MUSI进入时)。
图42至44为用于说明用来实现四倍字线测试模式的X预译码器的略图。如图42所示,X预译码器的配置包含P沟道MOS晶体管Q41,N沟道MOS晶体管Q42至Q44及反相器160至163。MOS晶体管Q41至Q44的电流通路系串联于电源Vcc和地节点Vss之间。信号bRPRE供给MOS晶体管Q41,Q42的栅极,而地址信号AR_i供给MOS晶体管Q43的栅极,并且地址信号AR_i供给MOS晶体管Q44的栅极。另外,MOS晶体管Q45的电流通路系连接于MOS晶体管Q43和Q44的电流通路的连接节点和地节点Vss之间,并且一个测试模式信号TM1011MUSI供给MOS晶体管Q45的栅极。反相器160的输入端子连接到MOS晶体管Q43和Q44的电流通路的连接节点上,而反相器160的输出端子连接到反相器161,162的输入端子。另外,反相器161的输出端子连接到反相器160的输入端子,而反相器162的输出端子连接到反相器163的输入端子。信号X_ADD是由反相器163的输出端子输出的。就是说,此配置系为使导致信号AR_j的输入被忽略的MOS晶体管Q45是附加于图10中示出的X预译码器上。
图42中示出的X预译码器的设置如图43所示,其任务是执行译码操作。如图44所示,由X预译码器形成的信号X_ADD1112和X_ADD910供给NAND门164,而NAND门164的输出经反相器165反相而形成信号XBLKP。
在根据第六实施例的半导体存储器件中,除了栈式字线测试模式,进入的是四倍字线测试模式,,并且输入到X预译码器的xAR_ADD10/xAR_ADD11可忽略。因此,如图39至40所示,在正常操作的1/4的期间内所有的字线都可被选择(入栈),而测试操作的时间就可以缩短。
第七实施例
在第七实施例中,由TWLON控制电路执行以便提取地址信息和冗余失败信息及保持冗余失败信息的操作是在行译码段中执行的。包含地址信息和包括具有部分地址信息和冗余信息并在每个循环中复位的信号bTHIT及用来选择WL驱动器的信号的RDOUT在每个循环中提取。因此,就可以启用阵列中的两个以上的字线。
图45及50示出根据第七实施例的半导体存储器件,图45为示出行译码器和字线驱动器的抽出部分的框图,图46为示出TRDE控制电路的配置示例的电路图。图47为示出图45所示的电路中的bRDOUT驱动器和锁存电路152配置示例的电路图,而图48为示出图45所示的电路中的X译码器153的配置示例的电路图。图49为示出图45所示的电路中的字线(WL)驱动器的配置示例的框图,而图50为示出图49所示的每个字线驱动器34A的配置示例的电路图。
如图45所示,行译码器33A的配置包含X译码器153和bRDOUT驱动器及锁存电路152’。X译码器153接收信号TRDE和XAdd并且将输出信号供给bRDOUT驱动器及锁存电路152’。bRDOUT驱动器及锁存电路152’接收信号bTHIT并将输出信号供给bRDOUT字线驱动器34A。
在图33中示出的电路中的信号bTHITP是一个一旦冗余命中出现可连续保持信息的信号,但图45中的信号bTHIT是表示在每个循环中的冗余信息(命中或失败)的信号。
在图46中示出的TRDE控制电路基本上与图23中示出的TRDE锁存电路相同,但其不同之处在于MOS晶体管Q16的栅极不接收信号TSTCWL并且是与地节点Vss连接。由此,就有可能不需要保持信号TRDE而使信号TRDE复位并在每个循环中提取一个地址输入到行译码器33A。因为其他配置与图2的相同,因此与图23相同的部分就使用相同的标号表示并省略其说明。
如图47所示,bRDOUT驱动器及锁存电路152’的配置包含P沟道MOS晶体管Q80,N沟道MOS晶体管Q83,Q84及锁存电路210。MOS晶体管Q80,Q81,Q83,Q84的电流通路系串联于电源Vcc和地节点Vss之间。另外,MOS晶体管Q81,Q82的电流通路并联。信号TSTCWL供给MOS晶体管Q80的栅极,而信号RDOUT供给MOS晶体管Q81,Q83的栅极,并且信号bTHIT供给MOS晶体管Q82,Q84的栅极。锁存电路210的配置成为与反相器211,212的输入和输出端子的交连耦合,反相器211,212以电源Vpp和地节点Vss之间的电压操作并连接到MOS晶体管Q81,Q82,Q83的电流通路的连接节点。信号bRDOUT从MOS晶体管Q81,Q82,Q83的电流通路的连接节点输出。
其中假设输入到上述电路的信号TSTCWL/bTHIT的“H”是从Vcc转移到Vpp。
如图48所示,在图45中示出的X译码器153的配置包含P沟道MOS晶体管Q85,Q86,N沟道MOS晶体管Q87至Q90及反相器220。MOS晶体管Q85,Q87至Q90的电流通路系串联于电源Vcc和地节点Vss之间。另外,MOS晶体管Q86的电流通路连接到MOS晶体管Q85,Q87和电源Vpp的电流通路的连接节点中间。信号TRDE供给MOS晶体管Q85,Q90的栅极,信号X_ADD78供给MOS晶体管Q87栅极,信号X_ADD45供给MOS晶体管Q88的栅极,而信号X_ADD23供给MOS晶体管Q89的栅极。反相器220以电源Vpp和地节点Vss之间的电压操作,其输入端子连接到MOS晶体管Q85,Q86,Q87的电流通路的连接节点,并且其输出端子连接到MOS晶体管Q86的栅极。信号RDOUT从反相器220地输出端子输出。
图49为示出图45所示的电路中的字线驱动器34的配置示例的框图。字线驱动器34A的配置包含驱动器电路230-0至230-3信号WLDV<0>至WLDV<3>分别连接到驱动器电路230-0至230-3的第一输入端子WLDV_in,信号WLDV<0>至WLDV<3>分别供给其第二输入端子,信号bRDOUT供给其第三输入端子RD_in,而字线的驱动器信号WL<0>至WL<3>分别从其输出端子WL_out输出。
如图50所示,驱动器电路230-0至230-3中的每一个的配置都包含P沟道MOS晶体管Q91和N沟道MOS晶体管Q92,Q93。MOS晶体管Q91的电流通路的一端相应于第一输入端子WLDV_in,并接收WLDV<0>至WLDV<3>的相应的一个信号。另外,MOS晶体管Q92的电流通路连接到MOS晶体管Q91的电流通路的另一个端子和地节点Vss之间。MOS晶体管Q91,Q92的栅极相应于第三输入端子RD_in并且接收信号bRDOUT。MOS晶体管Q91,Q92的电流通路的连接节点相应于信号WL<0>至WL<3>之一。另外,MOS晶体管Q93的电流通路连接到MOS晶体管Q91,Q92地节点Vss之间,而MOS晶体管Q93的栅极相应于第二输入端子并且接收信号WLST以使字线复位。
图33中示出的电路中的X译码器153和字线驱动器34A,34A(loW),34A(up)的形成配置可与图48中示出的X译码器和图50中示出的字线的配置相同。
下面说明根据第七实施例的半导体存储器件的操作。
在进入测试模式之后,TSTCW设置为“H”。如在第一循环中接收到存储体现用命令,XBLKP_n设置为“H”(或XBLKP_n+1可设置为“H”),WLE设置为“H”何TRDE设置为“H”。从X预译码器和X译码器153输出一个由“H”的地址输出RDOUT确定的地址X_ADD。
在冗余失败的场合,因为bTHIT设置为“H”,bRDOUT驱动器及锁存电路152’输出“L”bRDOUT以启用字线驱动器34A和使锁存电路210保持冗余失败的状态。于是,由通过对地址X_ADD01进行译码而取得的信号WLDV确定的字线WL被启用。读出放大器的启用操作和保持操作与在第三实施例中的相同。
与第三实施例类似,执行一个自复位操作以便将WLE和TRDE设置为“L”。响应这一点,X译码器输出一个“L”的RDOUT,但因为TSTCWL此时设置为“H”,在图47中的锁存电路210中保持“L”的bRDOUT。就是说。产生的字线启用信号bRDOUT保持为“H”。如冗余命中状态一旦在锁存电路210中保持,该信息在“H”的TSTCWL期间连续保持,即使在下一个或后续的中出现冗余命中并且bTHIT设置为“L”。另外,因为WLDV保持为“H”,与第三实施例类似,字线WL保持为启用状态,即使WLE设置为“L”。
在第二循环中接收到存储体现用命令并且接收到下一个地址信息。此时,WLE设置为“H”并且TRDE设置为“H”。X_ADD从X预译码器输出,并且由地址确定的X译码器153输出“H”的RDOUT。类似于第一循环的场合,在冗余失败bRDOUT驱动器及锁存电路152’输出“L”的bRDOUT以启用字线驱动器34A并使锁存电路210保持冗余失败状态。之后,由通过对地址X_ADD01译码取得的信号WLDV确定的字线被启用,与第五循环的场合相同。
另一方面,在冗余命中的场合,因为bTHIT设置为“L”,bRDOUT驱动器及锁存电路152’输出“H”的而不管信号RDOUT的输入以停用字线驱动器34A。尽管信号通过对地址X_ADD01译码而得到的信号WLDV设置为“H”,字线WL保持为停用态。
因为在每个循环中过去命中的X译码器的输出RDOUT复位为“L”电平,即使在下面的或后续的循环中冗余命中和bTHIT设置为“H”,对缺陷字线的信号bRDOUT也不会错误地设置为“L”电平。
在第四至第七实施例中必须等待从X译码器153输出信号RDOUT,一直到冗余信息变为稳定为止。为了达到这一点,X译码器153的启用定时可通过对用于设置TRDE为“H”的定时进行延时而延时以便等待到冗余信息变成稳定为止(bTHIT设置为“H”或“L”)。然而,在正常操作中用于设置TRDE为“H”的定时进行延时会导致待延时的字线WL的上升并恶化访问存储单元的速度(性能)。因此,在本发明中,只在测试模式中可以对设置TRDE为“H”的定时进行延时。
就是说,在示于图31或46中的TRDE控制电路中,当TSTCWL设置为“L”时,RDE设置为“H”以响应“H”的XBLKP_n(或“H”的XBLKP_n+1),即在正常操作中。然而,当TSTCWL设置为“H”或在测试模式中,TRDE设置为“H”以响应“H”的WLE。
信号WLE是一个在X_ADD被稳定地确定和冗余信息确定之后上升的信号。因此,响应信号WLE的改变的信号TRDE在确定冗余信息之后不可避免地上升。这样,信号RDOUT在确定冗余信息之后将被启用。
信号RDOUT的输出定时可通过对X_ADD的启用进行延时而设置,作为一种等待冗余信息被确定的方法,并且在此场合,可达到同样的效果。
例如,输出将输入到行译码段33的X_ADD23,X_ADD45,X_ADD678的X预译码器89(参考图15)可由在每个循环中使地址复位到低电平的X预译码器88代替。之后,由“H”的bRPRE设置的X_ADD23,X_ADD45,X_ADD678的预充电释放定时将在确定冗余信息之后设置以便对X_ADD的启用延时。这样,信号RDOUT将在冗余信息确定之后启用。
另外,对根据第三至第七实施例得半导体存储器件而言必须满足下列的条件(A),(B):
(A)在一个存储块中启用的WLDVs的数目只能设置为1(要求这个条件是为防止原先未被访问的字线或被替换而不应该被选择的缺陷字线受到选择)。
(B)与此类似,在作为备用单元阵列的存储块中启用的WLDVs的数目只能设置为1(要求这个条件是为防止用于替换地备用字线受到选择)。
为了满足条件(A),必须固定设置输入到由X_ADD01选择的WLDV的地址AR_DD0,AR_DD1。
为了选择字线,根据输入的地址选择信号WLD<0:3>之中的一个,见图22,26,45和49,并且选择行译码器33A中的一个。因此,在两个以上的WLDV信号在栈式字线测试模式中保持为启用时,如根据新地址新的行译码器33A被选择(bRDOUT=“H”或“L”),则在存储块中将同时启用两个以上的字线。尽管如此,只有一个字线已经受到访问。
假定在某一个存储块中WLDV信号和行译码器已经启用。如另一个WLDV信号被选择以便选择另一个行译码器,则现用的行译码器和新选择的WLDV信号将启用一个字线。如此启用的该字线却是未曾被访问的。此字线将会被选择,即使它是一个缺陷字线。
当一个字线受到访问时,在图33的电路中或在图36的电路中bRDOUT不是“L”,因为THITP=“L”,或在图45中,因为bTHIT=“L”。因此,缺陷字线将不被启用。这一点在栈式字线测试模式中在一个存储块中只启用一个WLDV信号的场合是正确的。
这一点在栈式字线测试模式中在一个存储块中启用两个以上的WLDV信号和与缺陷字线相关的行译码器33A及由除了与缺陷字线相应的WLDV信号以外的WLDV信号选择的字线未被冗余行译码器和冗余字线替换的场合是不正确的。具体言之,如图33,36及45所示,一个行译码器33A可选择4个为4个WLDV信号提供的字线,而行译码器和字线由其他的替换,两个两个或一个一个。如果与缺陷字线相关的行译码器33A及由除了与缺陷字线相应的WLDV信号以外的WLDV信号选择的字线未包含在应该被替换的(即缺陷元件)之内,则字线被选择和启用。这意味着与缺陷字线相关的行译码器33A的输出bRDOUT可是“L”电位。就是说,如果在栈式字线测试模式中在一个存储块中有两个以上的WLDV信号启用,就可能在一个循环中将输出bRDOUT设置为“L”并在另一个循环中在缺陷字线上启用WLDV信号。
顺便说说,当假定在两个字线的部件中缺陷字线被替换时,用来选择要替换的一个部件的两个备用字线中的一个的地址与应用于正常字线的地址AR_ADD0相同,,但另外一个地址RAR_ADD1与地址与应用于正常字线的地址AR_ADD1不同。一词,为了满足条件(B),必须在当栈式字线中的多个缺陷字线被一个备用单元阵列中的多个备用字线替换时对多个替换的备用元件正确设置RAR_ADD1。
为了使对备用元件设置RAR_ADD1成为不必要,在一个存储块中必须只启用一个WLDV信号。在一个存储块子两个以上的字线被访问时,用于选择一个WLDV信号的地址应该固定。
在栈式字线测试模式中同时启用的字线中的缺陷字线(缺陷元件)可由在作为备用阵列的存储块中提供的备用字线(备用元件)替换。在此场合,除非如此使用的备用字线(备用元件)是与同一WLDV信号相关,在栈式字线测试模式中在存储块(备用阵列)内应该启用的WLDV信号及其他不与所选择的冗余行译码器相结合使用的备用字线将不可避免地被启用。
第八实施例
图51为冗余系统的示意图,用于说明根据本发明的第八实施例的半导体存储器件。用于对缺陷地址编程的地址熔丝(FUSEn:n为地址)的整个部分和用于在冗余元件未被使用时防止冗余元件被选择的主熔丝(FUSEM)称为熔丝组FS。图51中的每个熔丝锁存电路(FLATCHn)166的配置都包含P沟道MOS晶体管Q50,N沟道MOS晶体管Q51及反相器169至171,如图52具体所示。在电路中,在熔丝启动信号FINITP,FINITN如图53所示改变之后得到的输出FOUTn是根据熔丝状态(熔丝是否熔断)确定的。此后,每个输入地址An及相应的输出FOUTn由地址比较器(ACOMMn)167中的相应的一个互相比较以检测对每个地址它们之间是符合还是不符合。之后,如对所有的地址输入地址和编程地址互相符合,并且主熔丝熔断,则命中检测器168启用栈式冗余模式的信号bHIT。
图54为具有测试在熔丝熔断过程之前是否至少有一个冗余元件是有缺陷的元件的冗余测试功能的冗余系统的示意图。熔丝锁存电路166中的每个电路的输出FOUTn(n:地址)根据熔丝组FS的组状态有选择的连接到相应的地址比较器167中的一个的输入端子Ta或Tb。上述连接的区别使得可以改变输出FNITn,该输出在熔丝熔断过程之前当每个地址比较器167的输入地址An设置为“H”或“L”时对每个地址启用(设置为“H”)的。就是说,因为如果熔丝锁存电路166是按照图52所示配置的,在熔丝启动之后输出FOUTn变为“L”,FHITn变为“H”,此时在输出FOUTn连接到输入端子Ta的状态下输入地址An设置为“L”。另一方面,如果输出FOUTn连接到输入端子Tb,当输入地址An设置为“H”时FHITn变成“H”。在此场合,对于熔丝组中的所有熔丝的连接方式对每个熔丝组都是唯一的。在冗余检测时,通过设置检测信号为“H”主熔丝模拟熔断以设置为与FOUTM设置为“H”的状态相同的状态。之后,只有指定的熔丝组有选择地命中以便通过输入一个由通到每个地址比较器167的输入端子的连接确定的地址(预编程地址)检测每个冗余元件。
之后,在列冗余系统中,其中缺陷列选择线(缺陷CSL)设置为禁止态,而备用CSL启用并用于替代缺陷列选择线,冗余元件和备用区之间的关系可通过系统的一个示例予以说明,该系统中由备用CSL选定的备用单元根据一个输入地址进行分割并用作列冗余元件。
列冗余系统的配置为可访问备用单元检测冗余状态(通过启用备用CSL检测备用单元的读/写过程),访问是对行而不是对相应列地址的单元(通过启用正常CSL使与缺陷单元具有同一列地址的单元经受读/写过程),在相应于存储单元阵列中的缺陷的列地址输入到在存储单元阵列(在字线启用的状态)中的一个相应于输入行地址的行被访问的状态的场合是对同一行。行冗余元件包含相应于多个行的单元。
如一个字线启用并且CSL启用,则由启用的字线和启用的CSL对标识单元执行读/写过程,而不管CSL是正常的CSL还是备用的CSL。下面假定多个字线设置为同时启用态,并且字线中的一个是有缺陷的和通过执行列冗余过程被替换。当相应于缺陷的列地址输入并且启用一个备用CSL来代替相应于列地址的正常CSL以执行读/写过程时此读/写过程对相应于备用单元旦的单元执行而不对相应于输入的另一个不包含缺陷的字线的行地址的单元执行读/写过程。
这样,在同时启用的字线上的单元被列冗余替换地场合,它们全部一起被替换而无失败。因此,相应于(属于)同时设置为启用态并且经受读/写过程的行(字线)的备用单元属于同一列冗余元件。从不同的观点来看,这没有问题,即或是相应于(属于)未被同时读/写的备用单元不属于同一列冗余元件。
图55为示出由存储器单元阵列抽出并且其中每个读出放大器是由邻接存储块中的位线对共用的两个存储块的示意图。假定两个存储块分割为,比如,由行地址AR8,AR9确定的4个区域A,B,C,D。如果行地址输入且在两个存储块中只有一个字线启用,待启用的字线位于区域A,B,C,D中的一个之内。因为相应于(属于)行(字线)的未被同时读/写的备用单元不一定属于同一个列冗余元件,由备用CSL选定的多个备用单元利用行地址AR8,AR9分割为4部分,并且相应的备用单元可用作列冗余元件。结果,由一个备用CSL选定的多个备用单元配置成为由地址AR8,AR9确定的4个冗余元件RELEMENT<0:3>。因此,此列冗余系统是一个具有高面积效率的系统,因为冗余元件的数目可以增加而不需要增加备用列(备用单元)的数目(无需增加备用CSL的数目)。
如果熔丝组分别相应于备用元件RELEMENT<0:3>提供,RELEMENT<0:3>的冗余元件可编程来替换不同的地址。如在两个存储块中的所有CSL的地址可在相应的熔丝组中编程,RELEMENT<0:3>可用来替换区域A,B,C,D中的所有的缺陷单元。一个其中的任何元件都可被可通过利用熔丝组进行编程而被冗余元件替换的区域称为熔丝组备用区(在此场合,不一定需要固定设置熔丝组和冗余元件的对应关系)。就是说,相应于RELEMENT<0:3>的对应熔丝组的修补区是区域A,B,C,D。
在图5中示出的存储块中,在和受到读出放大器区域(读出放大器体)包围的存储块中的CSL同一方向上延伸的每个位线对(未示出)是从其左右侧交替地连接到读出放大器。因此,因为4个列修补区是利用行地址AR8,AR9设置在两个存储块中,连接到一个位线上的多个存储块分割为两个修补区。就是说,修补区的设置成为分割位线。
因为相应于同时读/写的行(字线)的备用单元属于同一冗余元件,所以设置为同时启用态并且同时读/写的行(字线)必须长于同一修补区。另一方面,因为不同的缺陷列地址可编程到相应于不同的修补区中的列冗余元件的熔丝组,对于属于不同修补区的字线数据不能同时读/写。就是说,在某一个修补区内输入缺陷元件地址和由冗余元件替换缺陷元件的操作与在另一个修补区中输入地址不是缺陷列地址时的选择正常元件的操作是不兼容的。这是因为实际操作是将延伸通过覆盖整个存储单元阵列的多个修补区的正常CSL以备用CSL和属于CSL或对每个修补区不同而不能同时访问的备用CSL的元件进行替换的。在实际控制操作中,相应于其中字线被启用并可被命中的列修补区中的冗余元件的熔丝组是先前(在列地址输入之前)利用图56示出的熔丝组选择信号生成电路选定的,并且在地址比较器167的后级中连接的电路是由多个熔丝组通过图57所示的熔丝组选择电路共用的。
图56中示出的熔丝组选择信号生成电路的配置包含反相器180,181和AND门182至185。信号AR8供给反相器180的输入端子和AND门183,185的单侧输入端子。信号AR9供给反相器181的输入端子,AND门184的一个输入端子和AND门185的另一输入端子。反相器180的输出信号供给AND门182的一个输入端子和AND门184的另一个输入端子。反相器181的输出信号供给AND门182的另一个输入端子和AND门183的另一个输入端子。于是,从AND门182至185的输出端子输出熔丝选择信号FSEL<0>至FSEL<3>。
图57示出的熔丝设置选择电路的配置包含反相器190-0至190-3,P沟道MOS晶体管Q60-0至Q60-3,Q61-0至Q61-3和N沟道MOS晶体管Q62-0至Q62-3,Q63-0至Q63-3。
在与熔丝锁存电路FLATCHn<0>相对应的电路段中的MOS晶体管Q60-0,Q61-0,Q62-0,Q63-0电流通路系串联于内电源Vint和地节点Vss之间。熔丝锁存电路(FLATCHn<0>)的输出FOUTn<0>供给MOS晶体管Q60-0,Q60-0的栅极。熔丝选择信号FSEL<0>供给MOS晶体管Q62-0。另外,熔丝选择信号FSEL<0>通过反相器190-0供给MOS晶体管Q61-0的栅极。
与熔丝锁存电路FLATCHn<1>至FLATCHn<3>相对应的电路段是利用与相应于熔丝锁存电路(FLATCHn<0>)的电路段同样的配置形成的。
下面参考图55和58对确定修补区的方法予以说明。在此场合,假定是使用16Mbit的存储单元阵列,并且存储单元阵列的配置包含32个512kbit的存储块。在邻接的存储块中的位线对共用位于存储块中间边界上的读出放大器体中重复设置的读出放大器。另外,存储单元阵列的上部行地址的位图(AR9至AR12)的分配如图58所示,有选择地以行地址AR0至AR12表示的16k字线位于其中,并且提供4个用于冗余替换地备用CSL。因为对16k字线只是使用达到行地址AR12的行地址,在正常操作中同时启用两个字线。
利用行地址设置修补区的方法根据下面的步骤进行。如果根据存储单元阵列的缺陷的分布预测要求一个对每个1Mbit的修补区具有4个冗余元件的修补效率的行冗余系统,则将16Mbit的存储单元阵列的整个使用4位(24=16)分割为16个修补区<0:15>。一个修补区的大小为1Mbit。
如果在特殊的操作模式中,比如测试模式和启用4个CSL,要求藉助同时启用4个字线对4个字线上的单元同时读/写独立的数据项(比如,通过绕过AR12的信息)同时启用4个字线,则同时启用的4个字线必须位于同一个列修补区中。另外,同时启用的4个字线不能在同一个存储块中启用以防止出现数据破坏,并且它们不能在存储块中的位线对共用读出放大器的邻接的存储块中启用。实践中,在存储单元阵列中可用来同时读/写独立的数据项的位线的数目是由存储单元阵列中的数据线的配置确定的。这可以通过图59所示出分层数据线的配置来解释。关于分层数据线的配置的描述见美国专利No.5546349和IEEE JOURNAL OFSOLID-STATE CIRCUITS,VOL.31,NO.4,APRIL 1996,pp.567-574,“A 286mm2 256 Mb DRAM with×32 Both-Ends DQ”,Watanabe etal.,此处引用这些参考文献的整个内容作为参考。总共16对主DQ线对(MDQP:主DQ对):MDQPa<0:3>,,MDQPb<0:3>,MDQPc<0:3>,MDQPd<0:3>,它们用于读/写数据,设置于存储单元阵列上。因此,16位的独立数据可利用整个阵列部分进行读/写。MDQPs与相应的局部DQ线对连接(未示出),这些线对经由MDQ开关在图中以点线示出的读出放大器体中延伸。现在假设字线在“a”区的最左侧的512kbit的存储块中启用,该区是整个存储单元阵列的1/4。这样,启用在存储块两侧的读出放大器体来放大字线上的数据项。如CSL在此时启用,在4位线对上的4位数据就传输到LDQ线对,其中的两个(2位)在每一个读出放大器体中在存储块的两侧经MDQP开关延伸到MDQPa<0:3>。
因为在区域“a”中对所有的存储块读/写操作是利用同一MDQPa<0:3>执行,独立的(不同的)数据项不能对多个字线进行读/写,即使多个字线在区域“a”中启用。因此,在区域“a”中用来同时读/写独立数据的字线数是1。如这一思想应用到其他领域,用于进行同时读/写独立数据的字线数在存储单元阵列的整个部分上是4。
因为设置于存储单元阵列上的只是最小足够数目的字线数,就要求正确和同时对4个字线上的单元进行独立数据的读/写,即使是执行列冗余替换过程时,如果数据线采用容许对4个字线上的单元独立数据同时读/写的配置的话。
图58示出一个可满足上述条件的修补区,一个1Mbit的修补区是由4个链接的256kbit的分修补区组成,并且修补区设置成为可将1bit的线分割为两部分。就是说,所有的备用单元都利用设置行地址AR11,AR10,AR9,AR8的列修补区进行分割,并且分割备用单元部分是用作列冗余元件。换言之,以设置行地址AR11,AR10,AR9,AR8的列修补区的不同的组合标识的单元属于不同的修补区。相应的修补区的每一个冗余元件都是由4个分冗余元件配置的,它们属于组成修补区的4个修补区中的每一个的同一个备用CSL。配置一个冗余元件的4个链接的分冗余元件可以同时替换4个组成包含缺陷的正常元件的分正常元件(它们属于同一个CSL并具有同一列地址)。
这样,在第八实施例中的用于选择配置行地址的列修补区的方法是是从上部地址起顺序地分配地址作为修补区设置行地址,条件是在存储单元阵列中同时启用并由数据线配置确定的,可以用来读/写独立数据的字线属于同一修补区。就是说,因为通过绕过AR12的信息同时启用的4个字线是位于同一修补区,AR12从列修补区设置行地址中去掉,其他的地址AR11,AR10,AR9,AR8从上部地址起顺序地分配地址作为列修补区设置行地址。
从上部地址顺序选择地址的原因是为了防止链接组成一个修补区的分修补区被分割为比需要更小的区。比如,在图55和图58中示出的示例中只在1位线对上的单元是以行地址AR8为中心分割为两个不同的修补区。比如,如果在指定的位线上出现一个中等大小的缺陷延伸到越过上述两个修补区的边界(比如,类似堆垛的缺陷),两个冗余元件,每个修补区一个,对修补(补偿)缺陷是必需的。因为,当采用等于或低于AR7的地址作为列修补区设置行地址时,在一个位线上的修补区中间的边界数会增加,出现中等大小的缺陷延伸到越过补区和两个冗余元件之间的边界和的几率变大。这一点可总结如下。即,如果列修补区设置行地址是从上部地址起顺序地分配,修补区分割得无必要地小和出现缺陷延伸到越过修补区的几率就会变大,而整个存储单元阵列的修补效率就会在一定程度上下降。考虑到上述条件,就采取从上部地址顺序地分配地址作为列修补区设置行地址。
第九实施例
下面对根据本发明的第九实施例的半导体存储器件予以说明。根据第八实施例的对列冗余设置修补区的方法对栈式字线测试模式(多重WL测试模式)附加了限制。就是说,在栈式字线测试模式中,数据预先编程进入的大量的字线是在数个循环中顺序地启用,而这一点是通过递增每个循环中的上部地址(栈地址)取得的。在上述示例中,选择AR8作为栈地址意味着经单元晶体管连接到同一位线的两个字线是顺序地启用的(尽管在可能时它们可以同时启用)。实际上,启用的是从半段512kbit的存储块中选择的一个字线和从另一半段中选择的另一个字线。
因为如果预先编程进入两个字线上的单元的数据项具有相反的极性,在位线上会出现数据冲突,所以试图将同一数据编程经过两个栈式字线上的单元晶体管进入连接到同一位线上的两个单元。然而,从图60可以看到,在某些场合一个单元(其列地址是一个包含缺陷的分缺陷元件的地址)存在于字线WL_0上,此单元由包含第一启用字线WL_0的分修补区中的分冗余元件替换,并且没有数据编程进入此单元。因为此单元数据是不定数据,在字线WL_0启用并且数据从该单元读到位线之后,被读出放大器放大(恢复)的结果数据也是不定的。因此,如果记录于位线上的数据的极性和编程进入位线上的下面将被访问的字线WL_1的数据的极性相互不同,就会出现编程进入字线WL_1的数据可能会在下面字线WL_1被访问时被已经在位线上恢复的对立数据所破坏。这种状态出现在当位于分修补区(字线WL_1属于该修补区)中并具有与分缺陷元件(此元件被字线WL_1所属的分修补区中的分冗余元件所替换)相同的列地址的分正常元件是正常的并且不被修补区中的分冗余元件所替换时。
因此,在第九实施例中,比如,在栈式字线测试模式中,在根据系统(在此系统中经单元晶体管与同一位线相连接的多个字线可同时启用)内地行地址设置列冗余地修补区的列冗余系统内修补区设置成为一起启用的多个字线在修补区是设置来分割位线时将属于同一修补区。
就是说,在同一存储块内入栈的字线可通过将列修补区设置行地址从AR8改变未AR7而设置成为属于同一修补区。
于是,如图61所示,属于字线WL_1(它通过递增栈地址AR8和定位于与属于先启用的字线WL_0,被分冗余元件所替换并且不具有数据编程于其中的单元所处的同一位线上而第二个被启用)的单元此时也被另一个链接的分冗余元件所替换并且且不具有数据编程于其中。于是,就不会出现数据被位于先启用的字线上的不定单元破坏的情况。
在第九实施例中,修补区是根据入栈于同一存储块中的字线的极性而设置的。如已经描述过那样,由于对系统(布局)的限制入栈地址不能自由地确定,但列修补区设置行地址可自由地改变。这是因为这一改变可简单地通过改变输入到熔丝组选择电路的行地址而完成,如图56所示。
这样,根据第九实施例,即使是修补区是设置来分割位线,两个连接到同一位线的字线可顺序(或同时)一起启用。
第十实施例
根据本发明的第十实施例的半导体存储器件与一列冗余系统相关,该系统根据系统内的行地址设置列冗余的修补区,此系统内经单元晶体管连接到同一位线上的多个字线可一起启用。此半导体存储器件的配置可使修补区设置成为能够将组成一个修补区的链接分修补区的数目压缩到最小,其条件是在当修补区是设置成为用来分割位线时修补区是设置成为一起启用的多个字线将属于同一修补区的场合。
在第九实施例中,在根据系统中的行地址设置列冗余的修补区的列冗余系统(此系统内经单元晶体管连接到同一位线上的多个字线可一起启用)中使用地址AR7而不使用修补区设置行地址AR8,结果当修补区是设置成为用来分割位线时一起启用的多个字线将属于同一修补区。结果,链接的分修补区(或链接的分冗余元件)中的每一个的宽度将等于位线的1/4或更小,如图61所示。
然而,如果选择一个次序低于地址AR7的地址作为另一个修补区设置行地址,将出现下面的(4),(5)的问题。
(4)因为在同一位线上的修补区的边界数增加,出现缺陷延伸越过修补区而要求两个元件来修补的情况的几率加大。
(5)因为在一个位线上的单元是分布于4个以上的修补区中,列缺陷修补过程需要4个以上的元件,在列缺陷中整个列(位线对0需要替换。
为了利用图58中的位图的示例解决上述问题(在该示例中根据4位列修补区设置行地址将整个存储单元阵列分割为16个修补区),可以从AR12,AR11,AR10,AR9中选择除AR7以外的3位列修补区设置行地址。
在使用地址AR7而不使用修补区设置行地址AR8,结果当修补区是设置成为用来分割位线时一起启用的多个字线将属于同一修补区的场合,每个分修补区的宽度将等于位线的1/4或更小,因此在此示例中,组成一个修补区的链接修补区的数目变为8个以上。这是因为整个存储单元阵列分割为16段,而整个一个修补区具有总计达两个存储块或两个位线的宽度。就是说,在第十实施例中,修补区的宽度设置为位线的1/4,而组成一个修补区的分修补区的数目设置为8。这一点可总结如下。即,在系统中修补区是设置成为用来分割位线时一起启用的多个字线将属于同一修补区的场合,经单元晶体管链接到同一位线上的多个字线可一起启用,修补区设置行地址的选择可将链接的用来形成一个修补区的分修补区的数目压缩到最小。
结果,可防止链接组成一个修补区的分修补区被分割为比需要更小的区,出现缺陷延伸越过修补区的几率降低,要求用来修补列缺陷的冗余元件的数目可压缩到最小,结果可组成一个高效冗余系统。
第十一实施例
根据本发明的第十一实施例的半导体存储器件配置成为可将修补区设置成为在存储单元阵列中一起启用的用来读/写独立数据和由数据线配置确定的字线将属于同一修补区(当在第八或第九实施例中选择修补区设置行地址时)。
当在第十实施例的示例中从AR12,AR11,AR10,AR9中选择除AR7以外的3位列修补区设置行地址时,选择的是AR11,AR10,AR9。在图59中示出的配置中,可对从区域“a”,“b”,“c”,“d”每一个中选择一个总计4个的字线进行独立数据项的读/写。因为4个字线的启用可通过绕过AR12的信息得到,则可从列修补区设置行地址中去掉AR12。
如上所述,在分配修补区设置行地址以使在存储单元中一起启用用来对独立数据进行读/写和由数据线组成确定的字线将属于同一修补区的操作是为了在执行列冗余替换时使得用来同时读/写独立数据的字线数最大。因此,在第十一实施例中,除了在第八和第十实施例中取得的效果之外,还可取得可同时在一个存储单元阵列中读/写的独立数据的数目最大效果和取得具有很高地数据传输速度的存储单元阵列配置。
第十二实施例
根据本发明的第十二实施例的半导体存储器件与一列冗余系统相关,该系统根据系统内的行地址设置列冗余的修补区并且使修补区配置成为使在栈式字线测试模式中在一个修补区中一起启用的字线数最大,条件是列修补区的大小(由阵列中的缺陷分布确定)固定或链接形成一个列修补区的分修补区中的每一个的大小的下限是确定的,即条件是形成一个列修补区的分修补区中的每一个的大小的下限是固定的或大于一个固定的大小。
当考虑到行冗余替换时,在栈式字线测试模式中在一个存储单元阵列中一起启用的字线数具有一个取决于系统的限制,并且可启用的字线数不可能无限大。
下面假设一个系统作为示例,其中在图58所示的存储单元阵列中在栈式字线测试模式中从512kbit的存储块中每隔两个的每一个中选择两个字线总计32个字线可一起启用。这意味着AR12,AR11,AR10,AR8可选择作为栈地址,结果,可以考虑AR12,AR11,AR10,AR8的信息项可绕过来选择32个字线。
下面假设根据存储单元阵列中的缺陷分布2Mbit的修补区需要4个冗余元件,于是整个存储单元阵列可利用列修补区设置行地址分割为8个列修补区,因为在存储单元阵列中提供了4个备用CLS。
另外,假设修补区的大小不会变得小于存储块的大小的1/4以防止一个分修补区变得过小。这意味着低于AR7的地址不会被选作列修补区设置行地址。即3位列修补区设置行地址是从地址AR12,AR11,AR10,AR9,AR8,AR7中选择。
具体说,在第十二实施例中,力求尽可能地避免选择其信息被绕过以使在栈式字线测试模式中当选择列修补区设置行地址时启用的字线数最大(这取决于系统的情况)的行地址。即,当从列修补区设置行地址AR12,AR11,AR10,AR9,AR8,AR7这些候补地址中选择3位时,选择AR9,AR7的2位和AR12,AR11,AR10,AR8的1位以力求避免选择地址AR12,AR11,AR10,AR8。
如果包含在行地址(其信息项被绕过以便在栈式字线测试模式中启用最大数目的字线)中并也用作列修补区设置行地址的地址的位数是n,具有最大启用数目的字线修补区的数目为2n。因此,因为32个字线是分布于2n(n+1)个修补区中,所以在同一修补区中可同时启用的字线数为16。
采用上述配置时,因为在同一修补区中的可同时启用的字线数变为最大,并且在`栈式字线测试模式中可用于同时写数据的字线数变为最大,测试时间可以缩短。
这里应当注意,在栈式字线测试模式中数据可同时写入同一修补区中的多个同时启用的字线中,但独立的数据项(分别不同的数据项)不一定能写入。这是因为独立的数据项可以同时写入的字线是4个字线,这些字线是分别从图59中的数据线配置中的区域“a”,“b”,“c”,“d”中每次一个选择出来的。所以,当在区域“a”,“b”,“c”,“d”中的每一个选择多个字线时,同一区域写入同一数据。
第十三实施例
根据本发明的第十三实施例的半导体存储器件的配置是用来确定修补区以使在存储单元阵列中可一起启用用来读/写独立数据并由数据线配置确定的字线属于同一修补区,当修补区按照第十二实施例设置时。
更具体说,在图59所示的数据线配置中,在存储单元阵列中可一起启用用来读/写数据项并由数据线配置确定的字线是从区域“a”,“b”,“c”,“d”每一个中每次一个通过绕过,比如,AR12的信息选择的字线。因此,此4个字线通过从列修补区设置行地址去掉AR12将属于同一修补区并可能读/写独立的数据项。这样,在第十三实施例中,在考虑到第十二实施例时列修补区设置行地址是通过从AR9,AR7选择2位和从AR11,AR10,AR8选择1位而得到的。
因此,在第十三实施例中,除了第十二实施例的效果以外,可同时读/写独立数据项的字线数可设置为最大,并且检测时间可以缩短。
第十四实施例
根据本发明的第十四实施例的半导体存储器件与一列冗余系统相关,该系统根据行地址设置列冗余的修补区并且使修补区配置成为使在栈式字线测试模式中在一个修补区中一起启用的字线数最大,条件是列修补区的大小(由阵列中的缺陷分布确定)固定并且分割1位线的修补区的数目的下限当修补区是设置为分割位线时是确定的。
根据本发明的第十四实施例的半导体存储器件与一列冗余系统相关,该系统根据行地址设置列冗余的修补区并且使修补区配置成为使在栈式字线测试模式中在修补区中的一个内一起启用的字线数最大,条件是列修补区的大小(由阵列中的缺陷分布确定)固定和链接形成一个列修补区的分修补区中的每一个的大小的上限是确定的,即条件是当修补区是设置成为用来分割位线时分割1位线的列修补区的数目的上限是确定的。
与第十二实施例类似,下面假设一个系统作为示例,在其中的整个存储单元阵列中在栈式字线测试模式中从512kbit的存储块中每隔两个的每一个中选择两个字线总计32个字线可一起启用。另外,根据存储单元阵列中的缺陷分布2Mbit的修补区需要4个冗余元件,于是整个存储单元阵列可利用3位的列修补区设置行地址分割为8个列修补区。此外,假设分割1位线的修补区的数目不大于2以防止为修补一个列缺陷而必需的冗余元件的数目过大。
因为在栈式字线测试模式中在修补区中可一起启用的字线数可设置为最大,条件是如果力求尽可能地避免选择其信息被绕过以使在栈式字线测试模式中当选择列修补区设置行地址时启用的字线数最大(这取决于系统的情况)的行地址,3位之中的2位是AR9,AR7。如果从等于或小于AR8的较低地址中选择AR7以外地位,则位线将被分割为大于4的修补区,因此是不可能的。据此,从AR12,AR11,AR10中选择另一位。
在第十四实施例中,在栈式字线测试模式中可同时读/写的字线数为最大,并且检测时间可以缩短。
第十五实施例
根据本发明的第十五实施例的半导体存储器件的配置是用来确定修补区以使在存储单元阵列中可一起启用用来读/写独立数据并由数据线配置确定的字线属于同一修补区,当修补区按照与第十四实施例设置时。
更具体说,在图59所示的数据线配置中,在存储单元阵列中可一起启用用来读/写数据项并由数据线配置确定的字线是从区域“a”,“b”,“c”,“d”每一个中每次一个通过绕过,比如,AR12的信息选择的字线。因此,此4个字线通过从列修补区设置行地址去掉AR12将属于同一修补区并可能读/写独立的数据项。这样,在考虑到本实施例同时考虑到第十四实施例时,AR9,AR7的2位和AR11,AR10的1位是从列修补区设置行地址选择的。
结果,除了第十四实施例的效果以外,可用于同时读/写独立数据项的字线数可设置为最大,并且检测时间可以缩短。
第十六实施例
根据本发明的第十六实施例的半导体存储器件可通过结合第十二和的十四实施例的技术而得到。此半导体存储器件与一列冗余系统相关,该系统根据系统内的行地址设置列冗余的修补区并且使修补区配置成为使在栈式字线测试模式中在一个修补区中一起启用的字线数最大,条件是列修补区的大小(由阵列中的缺陷分布确定)固定或链接形成一个列修补区的分修补区中的每一个的大小是固定的或大于一个固定的大小,并且分割1位线的修补区的数目是固定的或小于字线数。
在第十六实施例中,可以得到第十二和的十四实施例同样的效果,可用于同时在栈式字线测试模式中写数据的字线数可设置为最大,并且检测时间可以缩短。
第十七实施例
根据本发明的第十七实施例的半导体存储器件的配置是用来确定修补区以使在存储单元阵列中可一起启用用来读/写独立数据并由数据线配置确定的字线属于同一修补区,当修补区类似第十六实施例设置时。
因此,除了第十六实施例的效果以外,还可得到可用于同时读/写独立数据项的字线数可设置为最大,并且检测时间可以缩短的效果。
第十八实施例
根据本发明的第十八实施例的半导体存储器件与一列冗余系统相关,该系统根据行地址设置列冗余的修补区并且使修补区配置成为使在栈式字线测试模式中在一个修补区中一起启用的字线可属于同一修补区。
参考迄今为止所说明的示例,修补区设置行地址的确定避免选择栈地址AR12,AR11,AR10,AR8。结果,可用于同时在栈式字线测试模式中写数据的字线数可设置为最大,并且检测时间可以缩短。
第十九实施例
在根据本发明的第十九实施例的半导体存储器件中地址的分配采取从可能的最高地址顺序地分配地址作为列修补区设置行地址,修补区的设置与第十八实施例相同。
采用上述配置,除了第十八实施例的效果以外,还可压缩修补区分割得无必要地小段和出现缺陷延伸到越过修补区的几率变大,而整个存储单元阵列的修补效率就会在一定程度上下降的可能性。另外,因为要求用来修补列缺陷的冗余元件的数目可压缩到最小,结果可组成一个高效冗余系统。
第二十实施例
根据本发明的第二十实施例的半导体存储器件与一列冗余系统相关,该系统根据系统内的行地址设置列冗余的修补区,并具有在栈式字线测试模式中在一起启用的多个字线有缺陷的场合只设置缺陷字线为停用态的系统中只将备用字线设置为禁用态的功能,选择多个备用字线替换缺陷字线的功能,允许多个替换备用字线经单元晶体管连接到同一位线的功能。
如果在一个系统中所有要一起启用的字线都属于同一修补区,而该系统中在栈式字线测试模式中在一起启用的多个字线有缺陷时设置缺陷字线为非选态,并且备用字线可被选择来代替缺陷字线,在位线上不会发生备用字线上的单元数据的冲突(破坏),即使在上述字线中的多个缺陷字线被经过单元晶体管连接到同一位线的多个备用字线索替换。
第二十实施例在栈式字线测试模式中在一起启用的所有字线不属于同一修补区的场合只将用来替换缺陷字线的备用字线设置为禁用态。用于替换的多个备用字线经单元晶体管连接到同一位线的系统是一种具有不同阵列的用于针对存储单元阵列进行冗余替换。
在DRAM测试中提供一种长时间的连续启用字线的测试,其重点在于字线周围的单元。通过将栈式字线测试模式应用于上述测试,测试时间可大大缩短。另外,在施加应力时,重要的是启用字线和注意锁存在位线对上的数据的极性,并因此数据不该锁存来破坏一起启用的字线上的数据。如果由经单元晶体管连接到同一位线上的多个备用字线替换的多个缺陷字线不在同一修补区,由多个备用字线上的列冗余元件替换的单元旦地址会不同。因此,可能会出现由于在先前启用的备用字线上的不定单元引起的数据破坏。结果,因为如果按原来方式进行测试将变得毫无意义,所以在本发明中只将要原来替换缺陷字线的备用字线设定为禁用。只将备用字线设定为禁用态的操作可利用公知的冗余禁用测试模式达到。此功能可通过防止相应的备用字线在冗余命中时禁用缺陷字线的功能保持有效之际被启用而达到。
结果,在测试时在备用字线周围没有应力作用,并且在备用字线周围没有应力作用的原因有下述的两个原因(6)和(7)。因此,基本上没有可能通过测试的单元经过发运后变成缺陷单元,并且实践中没出现过问题。
(6)由于测试使单元变成为缺陷单元旦几率微乎其微。
(7)在不同的阵列中设置于用于替换的备用字线周围的字线并非总是用于替换,并且即使是没有应力作用于其周围,也有可能不出现问题。
这样,可以理解,利用栈式字线测试模式的测试模式的可用范围可通过使用第二十实施例而扩大。
该系统根据系统内的行地址设置列冗余的修补区,并在栈式字线测试模式中在要一起启用的多个字线有缺陷的场合只设置缺陷字线为非选态,并将用来替换缺陷字线的多个备用字线设定为停用。
第二十一实施例
根据本发明的第二十一施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为在用来区分位线对之上的位的物理地址中间分配地址以便使低序地址成为列修补区设置行地址。
因为根据行地址设置列冗余的修补区的列冗余系统容许冗余元件的数目增加而不需要增加备用列(备用单元)的数目或无需增加备用CSL的数目,所以此列冗余系统是一个具有高面积效率的系统(参考图55和与其有关的描述)。如果在此列冗余系统中列修补区设置行地址的数目增加,则在某些场合必须设定修补区为分割1位线。此时,提供一种从可能的最高地址选择行地址的方法作为在用来区分位线对之上的位的物理地址中间选择地址的方法。比如,地址AR0至AR8是用作可用来区分位线对之上的位物理地址,如果位图的物理行地址是按照图55和图58中的次序分配的,并且此方法是在,比如,从作为用来设定修补区的行地址的物理地址中间选择2位时用来选择AR7和AR8。上述的选择方法可压缩在一个位线对上的修补区中间的边界的数目。因此,出现缺陷延伸越过修补区而要求两个元件来修补的情况的几率可压缩到最小,并可达到抑制整个存储单元阵列的修补效率降低的效果(参考第十实施例)。
然而,可以考虑上述选择列修补区设置行地址的方法会引起问题的一种场合。如AR7和AR8是选择作为列修补区设置行地址,1位线对上的单元是分布在4个修补区,并且属于同一修补区的单元是在一个具有位线宽度1/4的宽度的范围内地连续单元。在此场合,如果由于某种原因一个相对大的缺陷出现在位线延伸的方向上,则如果在发运之前的测试时缺陷是位于一个修补区中,就只使用一个冗余元件来补偿缺陷。
问题在于被认为是位于一个修补区之内的缺陷在发运之后可能被认为是一个大缺陷,即可能造成市场缺陷。其原因可考虑以下的原因(8),(9)。
(8)筛选的限制
因为用户所有的服务条件在测试中不能全部复制,有可能出现一个被认为是大缺陷的缺陷被漏过,跟用户的服务条件有关。这是因为不可能判断筛选应该进行哪种类型的测试,因为在很多场合在测试时大缺陷的原因不清楚。
(9)缺陷的生长
在某些场合,由于经时劣化大缺陷会变成更大缺陷。这是因为补清楚缺陷产生的原因,并且在缺陷出现时,不能采取有效的措施。
为了解决上述的问题(8),(9),在此实施例中,当列修补区设置地址是从用来区分位线对之上的位的物理地址中间选择时,该地址是从低序地址开始选择。就是说,在此示例中,AR0和AR1属于同一修补区。因此,如一个在位线延伸的方向上具有比4字线大的尺寸的缺陷通过执行列冗余替换过程进行修补或补偿,就使用与4割修补区相对应的4个冗余元件。这意味着包含缺陷的位线对只有一部分不被替换,但当考虑到在1位线对上的单元是分布在4个修补区时,命中线对的整个部分(完全BL)被替换。
就是说,本实施例的思想是列修补区设置地址的选择方法是在修补区是设定为分割位线的场合当修补一个大缺陷时整个位线对必然被替换。这样,就可能事先防止由于原因(8),(9)缺陷出现于市场的情况。
如列修补区设置地址是以上述方式选择时,必然使用多个列冗余元件来修补在位线延伸方向上连续延伸越过两个以上位的缺陷。比如,使用4个列冗余元件来修补连续延伸越过4个以上位的缺陷。在地址是从用来区分位线对之上的位的地址中间选择时,将使用多个列冗余元件,甚至在并不一定需要多个列冗余元件来修补缺陷的场合,如果列修补区设置地址是从高序地址中选择。因此,如果出现连续延伸越过两个以上达缺陷的几率变得很大,修补效率将下降。
因此,如由于大缺陷筛选不充分致使缺陷出现于市场上的几率相当低,则可从用来区分位线对之上的位的物理地址中间的高序地址中选择地址作为列修补区设置地址以便抑制修补效率的降低。这样,从高序或低序地址分配地址应该根据每一代技术充分考虑什么缺陷经常出现来确定。第二十二实施例
根据本发明的第二十二施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为从用来区分位线对之上的位的物理地址的低序地址中间分配第二,第三或第四地址作为列修补区设置地址。
在第二十一实施例中,在修补区设定为分割位线时是从低序地址中间分配地址作为列修补区设置地址。如上所述,如列修补区设置地址是以上述方式选择时,必然使用多个列冗余元件来修补在位线延伸方向上连续延伸越过两个以上位的缺陷。因此,如果出现连续延伸越过两个以上达缺陷的几率变得很大,修补效率将下降。
在某些器件中,连接位线到形成单元晶体管的源/漏部分的活性区(扩散区)的位线触点在单元阵列中的缺陷模式中是做成开放式的。参考图62对开放模式予以说明。图62为示出沟道单元的1/2间距单元阵列的配置图形的示意图。字线WL和位线对BL,bBL设置成互相交叉。在半导体衬底中,在位线对BL,bBL的下方,形成单元晶体管的源/漏部分的活性区(扩散区)AA是以曲折图形的方式在相邻的位线中间形成。位线对BL,bBL和活性区AA互相通过位线触点BCN电连接。沟道单元TC形成于每个活性区AA的两侧。沟道单元TC配置成为背对背图形,如图中虚线BRK所示。
如果位线触点BCN的一个开放缺陷出现,在位线延伸的方向上的两个顺次相继的位变成缺陷单元。如果上述缺陷在某一代的技术中出现的几率很高,就使用两个元件来修补缺陷,只要是分配低序地址作为列修补区设置地址,而修补效率降低很厉害。用来区分两个因为位线触点BCN变成为开放的而变成缺陷的顺次相继的位线对的物理地址只是最低序的地址AR0或是最低序的地址AR0和最低序位置的第二地址AR1。如从列修补区设置地址去掉上述地址(即如果选择地址的顺序是从第二地址(AR1)或最低序位置的第三地址(AR2)开始作为列修补区设置行地址),就没有必要使用多个元件来修补缺陷。
就是说,在第二十二实施例中,如果顺次相继的单元在一个指定的缺陷模式中变成缺陷的几率很大(其原因很清楚),则将区分在顺序相继的缺陷中的单元的地址从列修补区设置地址中去掉,而列修补区设置地址就从最低可能地址中选择。这样,如在第二十一实施例中那样通过替换整个位线对来修补大缺陷,则在市场上出现由大缺陷引起的缺陷就基本上可以防止。另外,如果顺次相继的单元在一个指定的缺陷模式中变成缺陷的几率很大(其原因很清楚),就可以抑制修补效率的下降。
在另一个缺陷模式中,设置成为背对背形式的单元之间的短路(以虚线BRK表示)就可能经常出现。从图62可以清楚的看出,如果这种缺陷出现,则失败位图变成...pass-pass-fail-pass-pass-fail-pass-pass。用来区分缺陷模式中的单元的物理地址是最低序的地址AR0和最低序位置的第二地址AR1或最低序的地址AR0,最低序位置的第二地址AR1和最低序位置的第三地址AR2,这取决于地址的分配。因此,如出现缺陷模式的几率很大,则地址可顺序从第三地址AR2或最低序位置的第四地址AR3中选择作为列修补区设置地址。
上述说明是以沟道单元的1/2间距单元阵列配置为例,但本实施例也可应用于嵌套阵列配置。这是因为对相应的阵列配置固有的缺陷而言缺陷将会出现的形式可为,比如,顺序相继两位变成缺陷,每隔一位或每隔两位变成缺陷或顺序相继三位至八位变成缺陷。
第二十三实施例
根据本发明的第二十三实施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为以如下方式分配地址,即在用来区分多个字线(它组成由在用来区分位线上的位的物理地址中间行冗余元件替换的正常元件)的顺序相继的字线的地址中一个比最高序地址高一位的地址在列修补区设置地址中将被作为最高位分配。
根据本发明的第二十一施例和第二十二施例的半导体存储器件的基本思想是当修补在位线延伸方向上连续延伸的大缺陷时尽可能将整个位线对替换。然而,利用行冗余替换过程来代替列冗余替换过程是没有意义的,
如果修补算法设计偏向于处理列冗余替换过程也没有问题,其结果为缺陷首先利用列冗余替换过程修补,然后,如果利用列冗余替换过程不能彻底修补缺陷,就利用行冗余替换过程修补。然而,如果修补算法设计偏向于处理行冗余替换过程,一个大小为包含在组成由行冗余元件替换的正常元件的多个字线中的顺序相继的字线中的缺陷基本上利用行冗余替换过程替换。结果,在市场上出现由大缺陷引起的缺陷就就不能避免。
因此,即使是比组成由行冗余元件替换的正常元件的用来区分多个字线的顺次相继的字线的地址低的低序地址被设定为列修补区设置行地址,在位线对上的修补区之间的边界数会毫无意义地增加,并且不能说这对整个存储单元阵列的修补有益。
下面利用一个具体示例对据本发明的第二十三实施例的半导体存储器件予以说明。比如,在由行冗余元件替换过程替换的正常元件的配置包含两组16个顺序相继的字线(即总共32个字线被替换)的场合,用来区分16个顺序相继的字线的地址是AR0和AR3的4位。此时,在本实施例中,最低序位置和低序地址的第五个地址AR4(如需要多个地址)是在列修补区设置行地址或地址是由用来区分位线对上的位的物理地址(AR0至AR9)中选择的。结果,比16根字线的大小更大的大缺陷必然可通过替换整个位线而被修补。
这样,在第二十三实施例中,在市场上出现由大缺陷造成的缺陷的可能性就可以避免,并可抑制由于使用毫无必要地大量的冗余元件使修补效率的降低到最小。
第二十四实施例
根据本发明的第二十四实施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为满足下面的条件(a1)至(c1)。
(a1):在存储单元阵列中可同时启用用来对独立数据项进行读/写的字线设定为属于统一修补区。
(b1):分割位线的修补区的数目压缩到最小。
(c1):地址的分配是在用来区分位线上的位的物理地址中间从最低序顺序分配作为列修补区设置地址。
分配列修补区设置地址以使在存储单元阵列中一起启用来读/写独立数据项并由数据线配置确定的字线属于同一修补区的操作是为了使可用来读/写独立数据项的字线数最大,即使是执行列冗余替换过程。因此,在一个存储单元阵列中可同时读/写的独立数据项变为最大并可能实现数据传输速率高的存储单元配置。
薄弱,在图58和59中示出的数据线的配置中对4个字线的独立数据项的读/写总共是每次从区域“a”,“b”,“c”,“d”中选择一个。因为启用4个字线的操作可通过绕过AR12的信息,地址AR12可从列修补区设置行地址中去除。
在此场合,使分割位线的修补区字线数目最小的操作具体表示下面的事实。假设一个16Mbit的存储单元阵列,如图58所示。如果一个具有修补效率为1Mbit的修补区需要4个冗余元件的列冗余系统,利用4位将整个为16Mbit的存储单元阵列分割为16个修补区。如果4位的列修补区设置行地址都从用来区分位线对上的位的物理地址AR0至AR8中选择,在一个位线对上的单元分布在多达16个修补区中。结果,为了执行为修补列缺陷而必须替换其中整个位线对的操作,比如,就需要使用16个列冗余元件,而修补效率会大为降低。
在第二十四实施例中使分割位线的修补区字线数目最小的操作意味着当选择列修补区设置地址时,用来区分位线对上的位的物理地址(AR0至AR8)的最大可能数去掉了。就是说,当4位列修补区设置地址从不能高于AR11的物理地址中选择时,3位设定是AR11,AR10,AR9,而只有1位是选自AR0至AR8,这些地址是来区分位线对上的位的物理地址。结果,因为在一个位线对上的单元是分布于两个修补区中,当整个位线对需要替换时,就只需要两个冗余元件。
另外,在第二十四实施例中,因为地址是从用来区分位线对上的位的物理地址的最低地址起(AR0至AR8)顺序分配作为列修补区设置地址的,列修补区设置地址剩余的1位设定为最低序地址AR0。这样,因为大缺陷可通过替换整个位线对来修补,所以在的二十一实施例中描述的在市场上出现由大缺陷引起的缺陷预先也就可以防止。
第二十五实施例
根据本发明的第二十五实施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为可满足下述条件(a2)至(c2)。
(a2)在存储单元阵列中可同时启用用来对独立数据项进行读/写的字线设定为属于统一修补区。
(b2)分割位线的修补区的数目压缩到最小。
(c2)地址的分配是在用来区分位线上的位的物理地址中间从第二,第三,第四低序位置顺序分配作为列修补区设置地址。
第二十五实施例是通过把第二十二实施例的因素添加到第二十四实施例而获得的,并且可以在第二十四实施例获得的效果之外获得甚至在一个指定的缺陷模式中(其原因清楚)顺序相继的单元变成缺陷单元的几率高的时也可抑制修补效率的下降的效果。
第二十六实施例
根据本发明的第二十六实施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为可满足下述条件(a3)至(c3)。
(a3)在存储单元阵列中可同时启用用来对独立数据项进行读/写的字线设定为属于统一修补区。
(b3)分割位线的修补区的数目压缩到最小。
(c3)比用来区分组成由用来区分位线上的位的物理地址中间的行冗余元件替换的正常元件的多个字线组的顺序相继的字线的地址高一位的地址被设定为列修补区设置地址的最高序地址。
第二十六实施例是通过把第二十三实施例的因素添加到第二十四实施例而获得的,并且可以在第二十四实施例获得的效果之外获得将由于使用超过需要的大量冗余元件而导致的修补效率的下降抑制到最小的效果。
第二十七实施例
根据本发明的第二十七实施例的半导体存储器件是一个其中经单元晶体管连接到同一位线的多个字线可以在栈式字线测试模式时可一起启用的系统。此系统与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为可满足下述条件(a4)至(d4)。
(a4)在存储单元阵列中可同时启用用来对独立数据项进行读/写的字线设定为属于统一修补区。
(b4)分割位线的修补区的数目压缩到最小。
(c4)可经单元晶体管与同一位线连接和在栈式字线测试模式中在修补区中一起启用的的字线数设定为最大。
(d4)地址的分配是在用来区分位线上的位的物理地址中间从可能的最低序顺序分配作为列修补区设置地址。
根据第二十七实施例的半导体存储器件是第二十四实施例的改型。在此半导体存储器件中,当列修补区设置地址是从用来区分位线上的位的物理地址(AR0至AR8)中间选择时,列修补区设置行地址是从可能最低地址顺序选择的,同时尽量避免在栈式字线测试模式中要绕过的地址。结果,可用于同时将数据写入栈式字线测试模式的字线数设定为为最大,而测试时间可以缩短。
第二十八实施例
根据本发明的第二十八实施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为可满足下述条件(a5)至(d5)。
(a5)在存储单元阵列中可同时启用用来对独立数据项进行读/写的字线设定为属于统一修补区。
(b5)分割位线的修补区的数目压缩到最小。
(c5)可经单元晶体管与同一位线连接和在栈式字线测试模式中在修补区中一起启用的的字线数设定为最大。
(d5)地址的分配是在用来区分位线上的位的物理地址中间从第二,第三,第四低序位置顺序分配作为列修补区设置地址。
根据第二十八实施例的半导体存储器件是第二十四实施例的改型。可用于同时将数据写入栈式字线测试模式的字线数设定为最大,而测试时间可以缩短。
第二十九实施例
根据本发明的第二十九实施例的半导体存储器件与一列冗余系统相关,该系统在修补区设定为分割位线时可根据系统内的行地址设置列冗余的修补区并且配置成为可满足下述条件(a6)至(d6)。
(a5)在存储单元阵列中可同时启用用来对独立数据项进行读/写的字线设定为属于统一修补区。
(b5)分割位线的修补区的数目压缩到最小。
(c5)可经单元晶体管与同一位线连接和在栈式字线测试模式中在修补区中一起启用的的字线数设定为最大。
(d5)在用来区分组成由一个在用来区分位线对上的位的物理地址中间的行冗余元件替换的正常元件的多个字线的顺序相继的字线的地址中的比最高序地址高的地址中间的最低序地址被设定为列修补区设置地址的最高位地址。
根据第二十九实施例的半导体存储器件是第二十八实施例的改型,可用于同时将数据写入栈式字线测试模式的字线数设定为最大,而测试时间可以缩短。
如上所述,根据本发明的一个方面,可以获得一种测试技术和冗余技术可以高度优化的半导体存储器件。
另外,可以获得一种测试时间可以缩短和功能测试可以简化的半导体存储器件。
还有,可以获得一种可以实现高效低成本冗余技术测试技术的半导体存储器件。
此外,可以获得一种种即使是实施高效低成本冗余技术测试技术和冗余技术测试时间也可以减少而功能测试也可以简化的半导体存储器件。
另外的优点对内行人士显而易见。因此,本发明在其更广的范围内并不受此处的具体细节和代表性双实施例的限制。据此,在不脱离由附带的权利要求书及其等效物确定的本发明的精神和范围的条件下可以做出各种改型。
Claims (48)
1.一种半导体存储器件,其中在单元阵列部件中的多个元件同时启用的场合,如果所述多个元件中至少有一个是有缺陷的,则只是缺陷元件由行冗余元件替换以补偿缺陷,其构成包括:
阵列控制电路,根据确定行冗余替换操作是否被执行的信号,通过禁止接收字线状态信号来中断缺陷元件的操作,其中
其中字线状态信号经单信号线输入到单元阵列部件中的多个存储块中。
2.一种半导体存储器件,其中在单元阵列部件中的多个(2n:n是自然数)元件同时启用的场合,如果所述多个元件中至少有一个是有缺陷的,则只是缺陷元件由行冗余元件替换以补偿缺陷,其构成包括:
n个信号线,当要同时启用的元件中的任何一个被发现有缺陷并应该由行冗余元件替换时,传输代表该元件的数据信号,以及
阵列控制电路,该阵列控制电路配置成为用来对经所述n个信号线传输的信号进行本地译码,并把在所述多个元件中选择的一个元件设置为禁用态。
3.一种半导体存储器件,其中在单元阵列部件中的多个(2n:n是自然数)元件同时启用的场合,如果所述多个元件中至少有一个是有缺陷的,则只是缺陷元件由行冗余元件替换以补偿缺陷,其构成包括:
传输指示所述多个元件的启用和停用的字线状态信号的第一信号线,
传输指示出现缺陷元件被行冗余元件替换的冗余替换现象的信号的第二信号线,
n个第三信号线,如果有待同时启用的所述多个元件中至少有一个是有缺陷的,则在由行冗余元件替换缺陷元件时,传输具有指示所述多个元件中的哪一个被替换的地址信息的信号,以及
阵列控制电路,该阵列控制电路配置成为用来对经n个第三信号线传输的信号为每个存储块进行译码,
其中如果所述多个元件中至少有一个是有缺陷的,则行冗余元件设置为启用态,而缺陷元件被设置为停用态并利用所述阵列控制电路由行冗余元件所替换。
4.如权利要求3中的半导体存储器件,其中所述第一至第三信号线是由存储单元阵列中的多个存储块共用的。
5.如权利要求3中的半导体存储器件,其构成还包括用于冗余元件的存储块或备用存储块。
6.一种半导体存储器件,其中在单元阵列部件中的多个元件同时启用的场合,如果所述多个元件中至少有一个是有缺陷的,则只是缺陷元件由行冗余元件替换以补偿缺陷,其构成包括:
配置成为在不同时间顺序启用多个字线的操作模式中保持地址数据和冗余数据的锁存电路,从而选择字线。
7.如权利要求6中的半导体存储器件,其中所述锁存电路在冗余元件被选择时连续地保持地址信息和冗余信息,同时字线保持启用态。
8.如权利要求6中的半导体存储器件,其中用于均衡位线的定时当所述多个字线同时预充电时被移位。
9.如权利要求6中的半导体存储器件,其中单元阵列部件包含多个存储块,并且在共用读出放大器的存储块之中同时选择M个字线(M=2,3,4,5,...)。
10.如权利要求6中的半导体存储器件,其中锁存电路的输出控制两个邻接的存储块。
11.一种半导体存储器件,其中在单元阵列部件中的多个元件同时启用的场合,如果所述多个元件中至少有一个是有缺陷的,则只是缺陷元件由行冗余元件替换以补偿缺陷,其构成包括:
阵列控制电路,如果所述多个元件中至少有一个是有缺陷的,则设置行冗余元件为启用态,设置缺陷元件为停用态并由行冗余元件替换该缺陷元件,
所述阵列控制电路包括:
第一锁存电路,配置成为如果在不同时间顺序启用多个字线的操作模式下接收到阵列控制电路状态信号,则保持当前状态一直到接收到预充电命令,从而启用所述字线,
配置成为保持读出放大器的启用/停用态的第二锁存电路,
第三锁存电路,该第三锁存电路配置成为在不同时间顺序启用多个字线的操作模式下保持字线启用信号,从而在启用所述字线,以及
配置成为保持用来控制行译码器状态的信号的第四锁存电路。
12.如权利要求11中的半导体存储器件,其中单元阵列部件包含多个存储块并且对每个存储块都提供所述阵列控制电路。
13.如权利要求11中的半导体存储器件,其中用于均衡位线对的定时当所述多个字线同时预充电时被移位。
14.如权利要求11中的半导体存储器件,其中单元阵列部件包含多个存储块,并且在共用读出放大器的存储块之中同时选择M个字线(M=2,3,4,5,...)。
15.一种半导体存储器件,其中在单元阵列部件中的多个元件同时启用的场合,如果所述多个元件中至少有一个是有缺陷的,则只是缺陷元件由行冗余元件替换以补偿缺陷,其构成包括:
阵列控制电路,如果所述多个元件中至少有一个是有缺陷的,则设置行冗余元件为启用态,设置缺陷元件为停用态并由行冗余元件替换该缺陷元件,
所述阵列控制电路包括:
第一锁存电路,配置成为如果在不同时间顺序启用多个字线的操作模式下接收到阵列控制电路状态信号,则保持当前状态一直到接收到预充电命令,从而启用所述字线,
配置成为保持读出放大器的启用/停用态的第二锁存电路,
第三锁存电路,该第三锁存电路配置成为在不同时间顺序启用多个字线的操作模式下保持字线启用信号,从而在启用所述字线,以及
配置成为控制行译码器的状态的控制电路。
16.如权利要求15中的半导体存储器件,其中单元阵列部件包含多个存储块并且对每个存储块都提供所述阵列控制电路。
17.如权利要求15中的半导体存储器件,其中用于均衡位线对的定时当所述多个字线同时预充电时被移位。
18.如权利要求15中的半导体存储器件,其中单元阵列部件包含多个存储块,并且在共用读出放大器的存储块之中同时选择M个字线(M=2,3,4,5,...)。
19.如权利要求15中的半导体存储器件,其构成还包括一个控制电路,该电路配置成为用来控制行译码器,并且所述控制电路的输出被输入到两个邻接的存储单元块的行译码器。
20.一种半导体存储器件,其中通过使每个字线一旦被启用之后在多个连续的字线选择循环中保持启用态来一起启用多个字线,其构成包括:
一个锁存电路,该锁存电路配置成为提取地址信息以指定待选的字线并提取冗余信息用来指示在每个字线选择循环中该地址信息指定的地址是否与预编程地址符合并在冗余不符合时启用和保持用来在指定的循环中选择由地址信息指定的字线的字线启用信号。
21.如权利要求20中的半导体存储器件,其中所述锁存电路形成并保持作为用于每个存储块的字线控制信号的字线启用信号。
22.如权利要求20中的半导体存储器件,其构成还包括对多个字线中的每个提供的行译码器,其中在每个所述行译码器中提供所述锁存电路,其中对所述行译码器中的每个形成和保持字线启用信号。
23.一种半导体存储器件,其中通过使每个字线一旦被启用之后在多个连续的字线选择循环中保持启用态来一起启用多个字线,其构成包括:
一个功能电路,该功能电路配置成在曾被访问的字线是缺陷字线的场合下,在一个选择字线的周期中连续保持冗余命中信息,并设置缺陷字线为非选态。
24.如权利要求23中的半导体存储器件,其中对每个存储块提供所述功能电路。
25.如权利要求24中的半导体存储器件,其中对每个存储块提供每个都包含冗余命中信息的多个信号。
26.如权利要求23中的半导体存储器件,其中包含冗余命中信息的信号只在如下的操作模式中启用,此操作模式在多个连续的字线选择循环中保持一旦被启用的字线为启用态。
27.如权利要求26中的半导体存储器件,其中用来生成由地址选择的X译码器的输出信号的定时,在多个连续字线选择循环中保持一旦启用的字线为启用态的操作模式中被设置为晚于正常操作模式。
28.如权利要求27中的半导体存储器件,其中用来生成由地址选择的X译码器的输出信号的定时,在多个连续字线选择循环中保持一旦启用的字线为启用态的操作模式中通过将行译码器的预充电释放信号延时而被设置为晚于正常操作模式。
29.如权利要求27中的半导体存储器件,其中用来生成由地址选择的X译码器的输出信号的定时,在多个连续字线选择循环中保持一旦启用的字线为启用态的操作模式中通过将地址信号延时而被设置为晚于正常操作模式。
30.如权利要求25中的半导体存储器件,其中用来传输包含在存储块中选择多个字线的多个冗余信息项的信号的连线是设置于同一个线上而不互相交叉。
31.一种半导体存储器件,其中通过使每个字线一旦被启用之后在多个连续的字线选择循环中保持启用态来一起启用多个字线,其构成包括:一个锁存电路,该锁存电路配置成为导出在存储块被访问和冗余首次失败时所启用的信号和在每个循环中产生的用来确定在每个循环中启用读出放大器的定时的信号的逻辑AND,生成读出放大器启用信号并保持该信息。
32.如权利要求31中的半导体存储器件,其中存储块中的多个字线是一起启用的。
33.一种半导体存储器件,该器件具有一起启用通过单元晶体管连接到同一位线的多个字线的功能,其构成包括:
一个列冗余装置,该列冗余装置根据行地址设置列冗余的修补区,
其中当修补区被设置为分割位线时,将修补区设置为允许一起启用的所述多个字线属于同一修补区。
34.如权利要求33中的半导体存储器件,其中修补区设置成为使得链接形成一个修补区的分修补区的数目压缩到最小。
35.如权利要求33中的半导体存储器件,其中修补区设置成为使得存储单元阵列中能够同时启用的字线读/写独立数据,并由数据线构造确定为属于同一修补区。
36.一种半导体存储器件,其构成包括:
一个列冗余装置,该列冗余装置根据行地址设置列冗余的修补区,
其中修补区被设置为使得在以下操作模式中在一个修补区中能够一起启用的字线数为最大,所述操作模式在存储器单元阵列中的列修补区的规模固定和链接构成列修补区中的一个修补区的各分修补区的规模固定或小于字线数的条件下,在多个连续的字线选择循环中保持一旦启用的字线为启用态。
37.如权利要求36中的半导体存储器件,其中修补区设置成为使得存储单元阵列中能够同时启用的字线读/写独立数据,并由数据线构造确定为属于同一修补区。
38.一种半导体存储器件,其构成包括:
一个列冗余装置,该列冗余装置根据行地址设置列冗余的修补区,
其中修补区被设置为使得在以下操作模式中在一个修补区中能够一起启用的字线数为最大,所述操作模式在当修补区设置为分割位线时在列修补区的规模固定和分割一个位线的修补区数固定或小于列修补区规模的条件下,在多个连续的字线选择循环中保持一旦启用的字线为启用态。
39.如权利要求38中的半导体存储器件,其中修补区设置成为使得存储单元阵列中能够同时启用的字线读/写独立数据,并由数据线构造确定为属于同一修补区。
40.一种半导体存储器件,其构成包括:
一个列冗余装置,该列冗余装置根据行地址设置列冗余的修补区,
其中修补区被设置为使得在以下操作模式中在一个修补区中能够一起启用的字线数为最大,所述操作模式在列修补区的规模固定和链接构成列修补区中的一个修补区的各分修补区的规模固定或大于所述固定规模以及分割一个位线的修补区数固定或小于字线数的条件下,在多个连续的字线选择循环中保持一旦启用的字线为启用态。
41.如权利要求38中的半导体存储器件,其中修补区设置成为使得存储单元阵列中能够同时启用的字线读/写独立数据并由数据线构造确定为属于同一修补区。
42.一种半导体存储器件,其构成包括:
一个列冗余装置,该列冗余装置根据行地址设置列冗余的修补区,
其中修补区的设置是为了使得所有以在下述操作模式中一起启用的字线属于同一修补区,该操作模式在多个连续的字线选择循环中保持一旦启用的字线为启用态。
43.如权利要求42中的半导体存储器件,其中从高位地址顺序分配地址,作为修补区设置行地址。
44.一种半导体存储器件,其构成包括:
一个列冗余装置,该列冗余装置根据行地址设置列冗余的修补区,
其中所述列冗余装置的功能包括:在多个连续的字线选择循环中保持一旦启用的字线为启用态的操作模式中一起启用的多个字线有缺陷的场合,只设置缺陷字线为停用态的功能,选择多个备用字线替换缺陷字线的功能,允许多个替换备用字线经单元晶体管连接到同一位线和只将备用字线设置为停用态的功能。
45.如权利要求44中的半导体存储器件,其构成还包括用于行冗余的另一个阵列。
46.一种列冗余装置,根据行地址设置列冗余的修补区,该列冗余装置的构成包括:
一个电路,该电路配置成为:在多个连续的字线选择循环中保持一旦启用的字线为启用态的操作模式中一起启用的多个字线有缺陷的场合只设置缺陷字线为停用态,并禁用要替换缺陷字线的备用字线。
47.一种测试包含多个存储块的半导体存储器件的方法,每个存储块的构成包括一个存储器单元阵列,其中多个字线同时启用,并且任何已启用的字线在选择连续的字线的循环中保持为启用态,所述方法的构成包括:
通过输入一个地址选择行译码器中的一个,和
利用一个字线驱动信号选择一个存储块,启用如此选择的存储块中的多个字线,以及
停用准备启用的已经发现有缺陷的任何一个字线。
48.一种半导体存储器件,其中通过使一旦启用的每个字线在各个连续的字线选择循环中保持为启用态而使多个字线一起启用,其构成包括:
一个具有多个字线的存储器阵列,以及
一个具有多个替换了任何一个被发现有缺陷的字线的备用字线的备用单元阵列,
其中任何一个用来替换在选择连续字线的循环中要同时启用的字线中的一个有缺陷字线的备用字线由一个字线驱动信号启用。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP009370/2001 | 2001-01-17 | ||
JP2001009370 | 2001-01-17 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1366308A CN1366308A (zh) | 2002-08-28 |
CN1249725C true CN1249725C (zh) | 2006-04-05 |
Family
ID=18876867
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB021019002A Expired - Fee Related CN1249725C (zh) | 2001-01-17 | 2002-01-17 | 为优化测试技术和冗余技术而形成的半导体存储器件 |
Country Status (5)
Country | Link |
---|---|
US (3) | US6741509B2 (zh) |
EP (1) | EP1227503A3 (zh) |
KR (1) | KR100464745B1 (zh) |
CN (1) | CN1249725C (zh) |
TW (1) | TW546664B (zh) |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW546664B (en) * | 2001-01-17 | 2003-08-11 | Toshiba Corp | Semiconductor storage device formed to optimize test technique and redundancy technology |
US6714467B2 (en) | 2002-03-19 | 2004-03-30 | Broadcom Corporation | Block redundancy implementation in heirarchical RAM's |
JP3966718B2 (ja) * | 2001-11-28 | 2007-08-29 | 富士通株式会社 | 半導体記憶装置 |
JP4111762B2 (ja) * | 2002-07-03 | 2008-07-02 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
KR100487918B1 (ko) * | 2002-08-30 | 2005-05-09 | 주식회사 하이닉스반도체 | 불휘발성 강유전체 메모리 장치 |
US7177183B2 (en) * | 2003-09-30 | 2007-02-13 | Sandisk 3D Llc | Multiple twin cell non-volatile memory array and logic block structure and method therefor |
KR100587080B1 (ko) * | 2004-05-17 | 2006-06-08 | 주식회사 하이닉스반도체 | 메모리 장치의 감지 증폭기를 제어하여 컬럼성 페일을검출하는 방법 및 그 장치 |
KR100618830B1 (ko) * | 2004-06-07 | 2006-08-31 | 삼성전자주식회사 | 디코더를 이용한 리던던시 리페어 회로 및 리던던시리페어 방법 |
JP2006073111A (ja) * | 2004-09-02 | 2006-03-16 | Fujitsu Ltd | 冗長メモリセルがテスト可能な半導体メモリ |
JP4779017B2 (ja) * | 2005-09-21 | 2011-09-21 | 章民 ▲楊▼ | 電子機器 |
JP2008097696A (ja) * | 2006-10-11 | 2008-04-24 | Elpida Memory Inc | 半導体装置 |
JP4982173B2 (ja) * | 2006-12-27 | 2012-07-25 | 株式会社東芝 | 半導体記憶装置 |
JP4948603B2 (ja) * | 2007-07-26 | 2012-06-06 | 株式会社アドバンテスト | 予備ライン割当装置、メモリ救済装置、予備ライン割当方法、メモリ製造方法、およびプログラム |
US7773437B2 (en) * | 2007-09-12 | 2010-08-10 | International Business Machines Corporation | Design structure for improved memory column redundancy scheme |
US7826285B2 (en) * | 2007-09-12 | 2010-11-02 | International Business Machines Corporation | Memory column redundancy scheme |
JP5123140B2 (ja) * | 2008-11-12 | 2013-01-16 | 株式会社東芝 | 強誘電体メモリ |
JP5606883B2 (ja) * | 2010-11-22 | 2014-10-15 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置 |
US11024352B2 (en) * | 2012-04-10 | 2021-06-01 | Samsung Electronics Co., Ltd. | Memory system for access concentration decrease management and access concentration decrease method |
KR102125568B1 (ko) * | 2014-02-19 | 2020-06-23 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그 테스트 방법 |
US9824780B2 (en) * | 2015-03-31 | 2017-11-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Memory device with redundant IO circuit |
KR102312957B1 (ko) * | 2015-05-26 | 2021-10-15 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치 및 그 동작 방법 |
KR102470840B1 (ko) * | 2016-03-17 | 2022-11-29 | 에스케이하이닉스 주식회사 | 반도체장치 및 반도체시스템 |
KR102468710B1 (ko) * | 2018-03-26 | 2022-11-21 | 에스케이하이닉스 주식회사 | 메모리 장치와 메모리 컨트롤러를 포함하는 메모리 시스템, 및 그의 동작방법 |
US11069384B2 (en) * | 2019-04-01 | 2021-07-20 | Micron Technology, Inc. | Apparatuses and methods for compensation of sense amplifiers |
CN110070904B (zh) * | 2019-04-18 | 2021-01-29 | 海光信息技术股份有限公司 | 一种存储器、芯片及电路控制方法 |
CN114078561B (zh) * | 2020-08-18 | 2023-09-12 | 长鑫存储技术有限公司 | 失效位元修补方案的确定方法及装置 |
EP3985675B1 (en) | 2020-08-18 | 2024-01-31 | Changxin Memory Technologies, Inc. | Method and device for repairing fail bits |
US11791010B2 (en) | 2020-08-18 | 2023-10-17 | Changxin Memory Technologies, Inc. | Method and device for fail bit repairing |
US11887685B2 (en) | 2020-08-18 | 2024-01-30 | Changxin Memory Technologies, Inc. | Fail Bit repair method and device |
US11797371B2 (en) | 2020-08-18 | 2023-10-24 | Changxin Memory Technologies, Inc. | Method and device for determining fail bit repair scheme |
US11984179B2 (en) | 2021-03-26 | 2024-05-14 | Changxin Memory Technologies, Inc. | Redundant circuit assigning method and device, and medium |
US11881278B2 (en) | 2021-03-31 | 2024-01-23 | Changxin Memory Technologies, Inc. | Redundant circuit assigning method and device, apparatus and medium |
US11791012B2 (en) | 2021-03-31 | 2023-10-17 | Changxin Memory Technologies, Inc. | Standby circuit dispatch method, apparatus, device and medium |
Family Cites Families (37)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4281398A (en) * | 1980-02-12 | 1981-07-28 | Mostek Corporation | Block redundancy for memory array |
JPS6482389A (en) * | 1987-09-25 | 1989-03-28 | Nippon Electric Ic Microcomput | Semiconductor memory |
KR910005601B1 (ko) * | 1989-05-24 | 1991-07-31 | 삼성전자주식회사 | 리던던트 블럭을 가지는 반도체 메모리장치 |
JPH0432091A (ja) * | 1990-05-28 | 1992-02-04 | Nec Corp | 半導体記憶装置 |
JPH04184798A (ja) * | 1990-11-19 | 1992-07-01 | Sanyo Electric Co Ltd | カラム冗長回路 |
US5406516A (en) * | 1992-01-17 | 1995-04-11 | Sharp Kabushiki Kaisha | Semiconductor memory device |
JPH05242693A (ja) * | 1992-02-28 | 1993-09-21 | Mitsubishi Electric Corp | 半導体記憶装置 |
KR950000275B1 (ko) * | 1992-05-06 | 1995-01-12 | 삼성전자 주식회사 | 반도체 메모리 장치의 컬럼 리던던시 |
FR2710445B1 (fr) * | 1993-09-20 | 1995-11-03 | Sgs Thomson Microelectronics | Circuit de redondance dynamique pour mémoire en circuit intégré. |
US5519657A (en) * | 1993-09-30 | 1996-05-21 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device having a redundant memory array and a testing method thereof |
JP3386547B2 (ja) * | 1994-01-26 | 2003-03-17 | 株式会社東芝 | リダンダンシ回路装置 |
US5546349A (en) | 1995-03-13 | 1996-08-13 | Kabushiki Kaisha Toshiba | Exchangeable hierarchical data line structure |
US5615164A (en) | 1995-06-07 | 1997-03-25 | International Business Machines Corporation | Latched row decoder for a random access memory |
US5619460A (en) * | 1995-06-07 | 1997-04-08 | International Business Machines Corporation | Method of testing a random access memory |
US5835436A (en) * | 1995-07-03 | 1998-11-10 | Mitsubishi Denki Kabushiki Kaisha | Dynamic type semiconductor memory device capable of transferring data between array blocks at high speed |
KR970017695A (ko) * | 1995-09-30 | 1997-04-30 | 김광호 | 양품시 속도향상이 가능한 반도체 메모리 장치 |
JP3862330B2 (ja) * | 1996-05-22 | 2006-12-27 | 富士通株式会社 | 半導体記憶装置 |
US5886541A (en) * | 1996-08-05 | 1999-03-23 | Fujitsu Limited | Combined logic gate and latch |
JP3338755B2 (ja) * | 1996-10-24 | 2002-10-28 | シャープ株式会社 | 半導体記憶装置 |
US6031771A (en) * | 1996-10-28 | 2000-02-29 | Macronix International Co., Ltd. | Memory redundancy circuit using single polysilicon floating gate transistors as redundancy elements |
KR100224791B1 (ko) * | 1996-12-31 | 1999-10-15 | 김영환 | 반도체 메모리에서 워드라인 구동 회로 |
US5841710A (en) * | 1997-02-14 | 1998-11-24 | Micron Electronics, Inc. | Dynamic address remapping decoder |
KR100255959B1 (ko) * | 1997-02-22 | 2000-05-01 | 윤종용 | 리던던시 회로를 구비하는 반도체 메모리 장치 |
JPH10334690A (ja) * | 1997-05-27 | 1998-12-18 | Nec Corp | 半導体記憶装置 |
DE69822368T2 (de) * | 1997-05-30 | 2004-11-18 | Fujitsu Ltd., Kawasaki | Halbleiterspeicherschaltung mit einem Selektor für mehrere Wortleitungen, und Prüfverfahren dafür |
JP3344926B2 (ja) * | 1997-05-30 | 2002-11-18 | 富士通株式会社 | ワード線多重選択可能な半導体記憶装置 |
JP3545189B2 (ja) * | 1998-01-08 | 2004-07-21 | 富士通株式会社 | 半導体記憶装置のメモリセル試験方法 |
US6055611A (en) * | 1997-07-09 | 2000-04-25 | Micron Technology, Inc. | Method and apparatus for enabling redundant memory |
DE19740933C2 (de) * | 1997-09-17 | 2000-05-18 | Siemens Ag | Dynamischer Speicher mit zwei Betriebsarten |
JPH11238394A (ja) * | 1997-12-18 | 1999-08-31 | Toshiba Corp | 半導体記憶装置 |
JPH11353893A (ja) * | 1998-06-08 | 1999-12-24 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP3880210B2 (ja) * | 1998-08-04 | 2007-02-14 | エルピーダメモリ株式会社 | 半導体装置 |
JP4212171B2 (ja) * | 1999-01-28 | 2009-01-21 | 株式会社ルネサステクノロジ | メモリ回路/ロジック回路集積システム |
JP2000285687A (ja) * | 1999-03-26 | 2000-10-13 | Nec Corp | 半導体記憶装置及びその内部回路を活性化する信号のタイミング発生方法 |
JP2000298997A (ja) * | 1999-04-15 | 2000-10-24 | Nec Corp | 半導体メモリ装置、データ設定方法および装置、情報記憶媒体 |
TW546664B (en) * | 2001-01-17 | 2003-08-11 | Toshiba Corp | Semiconductor storage device formed to optimize test technique and redundancy technology |
US6385071B1 (en) * | 2001-05-21 | 2002-05-07 | International Business Machines Corporation | Redundant scheme for CAMRAM memory array |
-
2002
- 2002-01-10 TW TW091100242A patent/TW546664B/zh not_active IP Right Cessation
- 2002-01-16 US US10/053,524 patent/US6741509B2/en not_active Expired - Fee Related
- 2002-01-17 KR KR10-2002-0002788A patent/KR100464745B1/ko not_active IP Right Cessation
- 2002-01-17 EP EP02001013A patent/EP1227503A3/en not_active Withdrawn
- 2002-01-17 CN CNB021019002A patent/CN1249725C/zh not_active Expired - Fee Related
-
2003
- 2003-09-17 US US10/664,464 patent/US6876588B2/en not_active Expired - Fee Related
-
2005
- 2005-01-20 US US11/040,851 patent/US7079432B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
TW546664B (en) | 2003-08-11 |
US20020114198A1 (en) | 2002-08-22 |
EP1227503A3 (en) | 2007-02-28 |
KR20020062206A (ko) | 2002-07-25 |
US20040062134A1 (en) | 2004-04-01 |
US7079432B2 (en) | 2006-07-18 |
US20050122802A1 (en) | 2005-06-09 |
KR100464745B1 (ko) | 2005-01-06 |
EP1227503A2 (en) | 2002-07-31 |
CN1366308A (zh) | 2002-08-28 |
US6741509B2 (en) | 2004-05-25 |
US6876588B2 (en) | 2005-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1249725C (zh) | 为优化测试技术和冗余技术而形成的半导体存储器件 | |
CN1191585C (zh) | 可与被安装的多个存储电路的容量对应地进行冗余置换的自解析的半导体集成电路装置 | |
CN1168097C (zh) | 具有可抑制电路规模增大的测试电路的半导体装置 | |
CN100350393C (zh) | 半导体存储装置 | |
CN100338681C (zh) | 具有冗余结构的薄膜磁介质存储装置 | |
CN1159718C (zh) | 信息记录方法及信息记录/再现系统 | |
CN1274161A (zh) | 半导体存储装置 | |
CN1104728C (zh) | 存储电路,其数据控制电路及其地址分配电路 | |
CN1392565A (zh) | 半导体存储装置 | |
CN1308960C (zh) | 磁随机存取存储器及其写入方法 | |
CN1252727C (zh) | 包含具有磁隧道结的存储单元的薄膜磁性体存储装置 | |
CN1905074A (zh) | 半导体存储器件 | |
CN1658330A (zh) | 非易失性半导体存储器件 | |
CN1416133A (zh) | 半导体存储器 | |
CN1279482A (zh) | 快闪存储器 | |
CN1956098A (zh) | 半导体存储装置 | |
CN1467746A (zh) | 不良芯片的补救率提高了的半导体存储器 | |
CN1130731C (zh) | 半导体只读存储器 | |
CN1776821A (zh) | 用于低功率系统的半导体存储器装置 | |
CN1404151A (zh) | 非易失性半导体存储器 | |
CN1428788A (zh) | 半导体存储装置 | |
CN1452179A (zh) | 具有存储部件的存储器 | |
CN1905057A (zh) | 存储器 | |
CN1258770C (zh) | 半导体集成电路装置 | |
CN1203487C (zh) | 半导体存储器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C06 | Publication | ||
PB01 | Publication | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20060405 Termination date: 20100219 |