CN101068020B - 存储单元阵列及其制造方法 - Google Patents

存储单元阵列及其制造方法 Download PDF

Info

Publication number
CN101068020B
CN101068020B CN2007100960241A CN200710096024A CN101068020B CN 101068020 B CN101068020 B CN 101068020B CN 2007100960241 A CN2007100960241 A CN 2007100960241A CN 200710096024 A CN200710096024 A CN 200710096024A CN 101068020 B CN101068020 B CN 101068020B
Authority
CN
China
Prior art keywords
grid
wiping
oxide
word line
bit line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN2007100960241A
Other languages
English (en)
Other versions
CN101068020A (zh
Inventor
陈邦明
普拉蒂普·滕塔苏德
范德慈
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
XLIKANG MEMORY TECHNOLOGY CORP
Silicon Storage Technology Inc
Original Assignee
XLIKANG MEMORY TECHNOLOGY CORP
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by XLIKANG MEMORY TECHNOLOGY CORP filed Critical XLIKANG MEMORY TECHNOLOGY CORP
Publication of CN101068020A publication Critical patent/CN101068020A/zh
Application granted granted Critical
Publication of CN101068020B publication Critical patent/CN101068020B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0425Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a merged floating gate and select transistor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0433Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0491Virtual ground arrays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42324Gate electrodes for transistors with a floating gate
    • H01L29/42328Gate electrodes for transistors with a floating gate with at least one additional gate other than the floating gate and the control gate, e.g. program gate, erase gate or select gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/788Field effect transistors with field effect produced by an insulated gate with floating gate
    • H01L29/7881Programmable transistors with only two possible levels of programmation
    • H01L29/7884Programmable transistors with only two possible levels of programmation charging by hot carrier injection
    • H01L29/7885Hot carrier injection from the channel
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/30Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
    • H10B41/35Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices

Abstract

本发明提供了一种半导体存储单元阵列及其制造方法,其中在基底上形成多个位线扩散,并且在所述位线扩散之间形成存储单元,各对单元具有相邻于所述位线扩散的第一和第二导体、在所述第一和第二导体旁边的浮置栅极、在所述浮置栅极之间的擦除栅极、和在所述擦除栅极下面的基底内的源极线扩散,和电容耦合到所述浮置栅极的至少一个附加导体。在一些公开的实施例中,相邻于所述位线扩散的导体是字线,并且附加导体由耦合到浮置栅极对应之一的耦合栅极对或者耦合到两个浮置栅极的单耦合栅极组成。在另一实施例中,相邻于所述位线扩散的导体是编程线,并且第三导体是在垂直于所述编程线和所述扩散方向上延伸的字线。

Description

存储单元阵列及其制造方法
技术领域
本发明总体涉及半导体存储装置,更具体地涉及NOR闪存及其制造工艺。
背景技术
当前可以获得几种形式的非易失性存储器,包括电可编程只读存储器(EPROM)、电可擦除可编程只读存储器(EEPROM)、和闪存EEPROM。闪存已被广泛应用于例如存储卡、个人数字助理(PDA)、蜂窝电话和MP3播放器的装置的高容量存储器中。
发明内容
本发明的目的是提供一种新的改进了的半导体存储装置及其制造工艺。
本发明的另一目的是提供可以克服现有技术的局限和缺点的具有上述特性的半导体存储装置及其工艺。
根据本发明通过提供半导体存储阵列及其制造工艺可以实现这些和其它的目的,其中多个位线扩散形成于基底上,并且在位线扩散之间按对形成存储单元,各对单元具有相邻于位线扩散的第一和第二导体,在第一和第二导体侧部的浮置栅极、在浮置栅极之间的擦除栅极、和在擦除栅极下面的基底内的源极扩散,和电容耦合到浮置栅极的至少一个附加导体。
在一些公开的实施例中,相邻于位线扩散的导体是字线,并且附加导体由或者耦合到各自的浮置栅极的耦合栅极对或者是耦合到两个浮置栅极的单耦合栅极组成。
在另一实施例中,相邻于位线扩散的导体是编程线,并且第三导体是在垂直于编程线和扩散的方向上延伸的字线。
附图说明
图1是根据本发明的NOR闪存单元阵列的一实施例的俯视平面图。
图2是沿图1中2-2线所取的截面图。
图3是图1的实施例的6×4单元阵列的电路图。
图4A-4Q是示出根据本发明的制造图1的存储单元阵列的工艺的一实施例中的步骤的截面图。
图5是根据本发明的NOR闪存单元阵列的另一实施例的俯视平面图,耦合栅极以粗实线绘出以便更好地示出其轮廓。
图6是沿图5的6-6线所取的截面图。
图7是根据本发明的存储单元阵列的另一实施例的俯视平面图。
图8是沿图7中8-8线所取的截面图。
图9-12是沿图8中9-9、10-10、11-11、12-12线所取的截面图。
图13是图7的实施例的6×4单元阵列的电路图。
图14A-14N是示出根据本发明的制造图7的存储单元阵列的工艺的一实施例中的步骤的截面图。
具体实施方式
如在图1中所示出的,存储器包括NOR型裂栅闪存单元,各个单元具有根据单元的状态(“0”或“1”)或正或负充电的浮置栅极。阵列按行或按列布置,位线21垂直延伸并且源极线13、字线14、耦合栅极16、和擦除栅极17都水平延伸并且垂直于位线。阵列形成于基底19上,基底可以是P型硅基底或其中形成了P阱的N型硅基底。
如在图2中所示出的,在基底内的位线扩散21之间成对布置各列中的单元。除了浮置栅极11之外,各单元还包括字线14和耦合栅极16,字线位于浮置栅极和位线扩散之一之间并且耦合栅极通常位于浮置栅极上方。两个单元成对共享位于浮置栅极之间的公共源极扩散13和公共擦除栅极17。单元位于其中的列的位线12通过接触22连接到位线扩散。
相邻列中的单元通过浅沟槽隔离区20而相互分开和隔离,浅沟槽隔离区20在相邻单元内的浮置栅极和位线扩散之间延伸并且将其分开,同时允许源极线扩散、擦除栅极、控制栅极、字线、和位线穿过。
浮置栅极11由掺杂以剂量为1020至1021/cm3的磷、砷或硼的多晶硅制造,并且具有
Figure G200710096024120070420D000021
的量级的厚度或高度,浮置栅极的外边部与源极线扩散13的外边部对齐。
字线14和擦除栅极17也由掺杂以剂量为1020至1021/cm3的磷、砷或硼的多晶硅制造,并且分别具有
Figure G200710096024120070420D000031
量级的厚度或高度。擦除栅极直接位于源极线扩散上方并且通过具有
Figure G200710096024120070420D000033
Figure G200710096024120070420D000034
量级的厚度的氧化层23而被绝缘。字线14通过具有
Figure G200710096024120070420D000036
量级的厚度的氧化层24而与基底的上表面隔离。
浮置栅极11通过具有
Figure G200710096024120070420D000037
量级厚度的氧化物层26与基底的上表面绝缘并且通过具有
Figure G200710096024120070420D000038
量级的厚度的氧化物层27、28与字线14和擦除栅极17的侧壁绝缘。通过化学气相沉积(CVD)形成并且具有
Figure G200710096024120070420D000039
Figure G200710096024120070420D0000310
量级的厚度的氧化物或氮化物层29覆盖字线和擦除栅极。
浮置栅极的上部在氧化物/氮化物层29上方延伸,并且耦合栅极16在浮置栅极上方居中。耦合栅极比浮置栅极宽,耦合栅极的外边部分沿浮置栅极的侧部向下延伸至氧化物/氮化物层,耦合栅极的下部因而覆盖并且包围浮置栅极的上部从而提供耦合栅极和浮置栅极之间的电容耦合的延伸区。耦合栅极17还可以由掺杂以剂量为1020至1021/cm3的磷、砷或硼的多晶硅制造,并且具有在氧化物/氮化物层上
Figure G200710096024120070420D0000311
Figure G200710096024120070420D0000312
量级的厚度或高度。具有
Figure G200710096024120070420D0000314
量级的厚度的介电层31使各耦合栅极与浮置栅极的上部和氧化物/氮化物层相互隔离。介电层可以是纯氧化物膜、氮氧化物膜、或氧化物、氮化物和氧化物(ONO)层的组合,例如在两个氧化物层之间的氮化物层。
例如磷硅酸盐玻璃(PSG)或硼磷硅酸盐玻璃(BPSG)的玻璃材料32在整个晶片上方延伸,位线12在玻璃材料顶部上且位线接触22通过开口33在其内延伸。位线扩散21由在列中相邻对的单元共享,且在相邻对中的单元的字线14′、14″在图2中示出。
图3示出了具有在图1中示出的4行和6列的NOR型裂栅单元阵列。每行具有一条字线并且每列具有一条位线。对于给定的应用,所述阵列可以具有任何希望数量的行和列,并且典型的块可以具有例如64行(64字线)和4k列(4096)位线。对于块中所有8行的源极线、擦除栅极、和耦合栅极可以被编组到一起并且各个组仅连接到一个端子从而简化阵列编码。通过寻址字线和位线而选择单独的单元,并且在图3的实施例中,例如通过寻址字线WLX、位线BLY而选择单元34。其它的字线和位线未被选择,而且在其它块内的源极线、擦除栅极和耦合栅极也是如此。
通过对浮置栅极的热载流子注入,被选择的单元被编程或设置为逻辑0,并且通过从浮置栅极至擦除栅极的电子隧道效应被擦除或回到逻辑1状态。
在表1中概述了不同单元阵列操作的操作条件。
表1
Figure G200710096024120070420D000041
可以按逐位方式进行编程,在热电子编程期间,9V被施加到耦合栅极从而提供对浮置栅极的耦合,并且5.0V被施加到源极线和擦除栅极。大约1.6V的电压被施加到字线并且编程电流Ip被施加到位线。所述电流典型地为1-10μA的量级,尽管在一些应用中可以低至0.1μA。
可以以两种方式之一进行擦除。在第一种方式中,施加-10V到耦合栅极,施加5.0V到擦除栅极,并且源极线可以是0V或5V。擦除时间在1-10ms的量级,电子从浮置栅极隧穿到擦除栅极。还可以通过对擦除栅极施加10V电压而不对耦合栅极施加任何电压来进行擦除。
当负电压施加到耦合栅极时,耦合栅极耦合到浮置栅极,并且浮置栅极上的高负电势提高了电子耦合并且允许较低的电压施加到擦除栅极上。但是,如果擦除栅极和源极线之间的氧化物或介电层足够厚,则擦除栅极可以维持电压(例如10-15V),该电压高到足以引起从浮置栅极至擦除栅极的电子隧道效应,而不对耦合栅极施加任何负电势并且不引起擦除栅极和源极线之间的氧化物击穿。对于NOR型裂栅单元,单元可以被过擦除,即擦除到负阈值电压。
通过施加Vcc至编程栅极和字线,并且对于位线施加Vr,被选择的单元就绪。
图1的存储单元阵列可以通过在图4A-4Q中示出的工艺制造。在硅基底19内形成深度为0.15μm至0.30μm量级的浅沟槽并且填充以热生长氧化物和高密度等离子体沉积氧化物的组合,其被平坦化从而暴露硅的有源区。沟槽的走向平行于在图4A-4Q的页面的方向。
具有
Figure G200710096024120070420D000051
Figure G200710096024120070420D000052
量级的厚度的氧化物层41热生长在基底上。在其中将要形成擦除栅极的区内形成光刻掩膜42。随后未被保护的氧化物通过湿或干蚀刻而被去除,留下在垂直于图4B的页面方向上延伸的氧化物条从而形成擦除栅极氧化物23。
在所述掩膜被剥离之后,如在图4C中所示出的,在基底和擦除栅极氧化物23上方热生长或沉积具有
Figure G200710096024120070420D000053
Figure G200710096024120070420D000054
厚度的另一氧化物层,将擦除栅极氧化物的厚度增加到大约
Figure G200710096024120070420D000056
多晶硅的导电层44(poly-1)以
Figure G200710096024120070420D000057
Figure G200710096024120070420D000058
量级的厚度沉积在隔离区之间的氧化物上,如在图4D中所示出的。多晶硅被掺杂以1020至1021/cm3量级的磷、砷或硼。具有
Figure G200710096024120070420D0000510
量级的厚度的氧化物层或氮化物层46通过化学气相沉积(CVD)形成于poly-1层上并且用作在后续的干蚀刻期间避免poly-1材料被蚀刻的掩膜。
如在图4E中所示出的,在CVD层上采用另一掩膜47从而界定字线和擦除栅极。CVD层46和poly-1层44未被遮蔽的部分被各向异性地蚀刻掉,仅留下形成字线14和擦除栅极17的poly-1材料,如在图4F中所示出的。同时,氧化层43未被掩膜的部分也被蚀刻,仅留下形成擦除栅极氧化物23和在字线下面的氧化物层24的部分。
接着,在基底被暴露的部分上方和沿字线14、擦除栅极17的侧壁,和在其上的CVD层上方,热生长或者沉积另一氧化物层48。氧化物层48在基底上具有量级为
Figure G200710096024120070420D0000511
的厚度并且在字线和擦除栅极的侧壁上具有大约
Figure G200710096024120070420D0000512
Figure G200710096024120070420D0000513
量级的厚度。厚度差可以通过提高多晶硅的氧化或通过使用牺牲氧化实现,牺牲氧化通过各向异性干蚀刻将其回蚀刻从而在层48形成之前在侧壁上留下具有大约
Figure G200710096024120070420D0000514
的厚度的初始层。
多晶硅的第二导电层(poly-2)被沉积在氧化物层48上,如在图4H所示出的。Poly-2层具有量级为
Figure G200710096024120070420D0000516
的厚度并且以1020至1021/cm3的剂量被掺杂以磷、砷或硼。Poly-2填充CVD/poly-1叠层之间的间隙并且被回蚀刻或稍微低于CVD层的顶部从而在字线14和擦除栅极17之间的存储沟道上方形成浮置栅极11,如在图4I中所示出的。
随后去除CVD层46的上部从而暴露浮置栅极的上部,如在图4J中所示出的。CVD氧化物或氮化物可以通过干各向异性蚀刻而被回蚀刻,在字线和擦除栅极上方留下大约
Figure G200710096024120070420D000061
Figure G200710096024120070420D000062
的CVD材料。
此时,浮置栅极是在行的方向即垂直于图4J中的页面方向上延伸的长条形式。为了对于单独的单元将浮置栅极形成为单独的岛,在浮置栅极所处的区上方形成另一掩膜(未示出),并且条形的未被遮掩的部分被蚀刻掉,留下单独的浮置栅极。
随后在基底内在擦除栅极17直接下面,使用另一光刻掩膜51,通过高能注入磷或砷形成源极扩散13,如在图4K中所示出的。
具有量级为
Figure G200710096024120070420D000063
Figure G200710096024120070420D000064
的厚度的介电层52沉积在浮置栅极11、擦除栅极17和氧化物或氮化物层46的被暴露的表面上,如在图4L中所示出的。所述介电材料可以是纯氧化物膜、氮氧化物膜,或氧化物、氮化物和氧化物(ONO)层的组合,例如在两个氧化物层之间的氮化物层。
随后在介电层上方沉积多晶硅的第三导电层53(poly-3),如在图4M中所示出的。Poly-3层具有量级为
Figure G200710096024120070420D000065
Figure G200710096024120070420D000066
的厚度并且被掺杂以1020至1021/cm3量级的磷、砷或硼。在poly-3层上形成掩膜54从而界定耦合栅极,如在图4N中所示出的,并且在另一干各向异性蚀刻步骤中,去除未被遮掩的poly-3材料的部分和在其下的介电层52的部分。CVD层46保护字线和擦除栅极,但是字线之间的poly-2层49未被保护的部分和其下的氧化物层48也在该步骤中被去除,留下在图4O中示出的结构。
随后在字线之间和在隔离区之间在基底中形成位线扩散21,所述隔离区通过高能注入磷或砷而隔离相邻列中的单元,如在图4P中所示出的,并且例如磷硅酸盐玻璃(PSG)或硼磷硅酸盐玻璃(BPSG)被沉积在整个晶片上。在玻璃内形成位线接触开口33,并且金属层沉积在玻璃上方并且被构图从而形成位线12和位线接触22,如在图4Q中所示出的。
图5中示出的实施例相似于图1的实施例,除了各对单元具有单耦合栅极而不是各单元具有其单独的耦合栅极之外。通过比较图1和5可以看出,耦合栅极56还具有与耦合栅极16不同的配置。各个单独耦合栅极16在平面图上具有矩形形状或配置,而耦合栅极56具有从中心矩形干线58以直角延伸的通常为矩形的臂或支线(finger)57。干线在行方向上延伸,而支线在列方向上延伸,各支线覆盖浮置栅极11之一。
图5的实施例可以通过与图1的实施例相同的工艺形成,除了其中耦合栅极和浮置栅极形成的方式之外。替代使用矩形掩膜对以界定耦合栅极,如在图4N中示出的,构图耦合栅极的掩膜从而具有在图5中示出的支线配置。使用该掩膜,不必在poly-2材料的条上进行单独的掩膜和蚀刻步骤从而形成浮置栅极的单独的岛,因为当poly-3层被蚀刻从而形成耦合栅极时,未被支线覆盖的poly-2条的部分将被蚀刻。因而,浮置栅极与耦合栅极在相同的步骤中形成并且与耦合栅极的支线自对齐。
在图7中示出的实施例7是具有浮置栅极61的裂栅闪存单元的无接触阵列。与其它的实施例相同,所述阵列按行和列排列,具有在相互平行的一方向上延伸的位线扩散62和源极线扩散63。但是,在该实施例中,导体64在垂直于所述扩散的第二方向上延伸并且用作在其下的浮置栅极的耦合栅极。所述阵列在基底66上形成。
各浮置栅极代表存储单元或单位,存储单元或单位根据其中所存储的逻辑状态(“0”或“1”)可以被充电为负或正。
如在图1和图5中的实施例,存储单元在基底内在位线之间接对排列,各对单元共享位于位线之间的中间的公共源极线扩散63。浮置栅极61位于源极线扩散的两侧,虚拟浮置栅极67位于位线扩散上方,并且擦除栅极68位于源极线扩散上方。
编程栅极71、72位于位线扩散的对侧并且在平行于位线扩散和源极线扩散的方向上延伸。位线左边的编程栅极71称为左侧编程栅极并且用PGL指示,而位线右边的编程栅极72称为右侧编程栅极并且用PGR指示。
浮置栅极61由多晶硅制成,所述多晶硅被掺杂以1020至1021/cm3量级的磷、砷或硼,并且具有
Figure G200710096024120070420D000071
Figure G200710096024120070420D000072
量级的厚度或高度,浮置栅极的外边部与源极线扩散63的外边部对齐。
擦除栅极和编程栅极71、72也由多晶硅制成,所述多晶硅被掺杂以1020至1021/cm3量级的磷、砷或硼,并且分别具有
Figure G200710096024120070420D000073
Figure G200710096024120070420D000074
量级的厚度或高度。擦除栅极直接位于源极线扩散上方并且通过具有量级为
Figure G200710096024120070420D000075
Figure G200710096024120070420D000076
的厚度的氧化物层73与其绝缘。编程栅极71、72通过具有量级为
Figure G200710096024120070420D000077
Figure G200710096024120070420D000078
厚度的氧化物层74而与基底的上表面隔离。
浮置栅极61通过具有
Figure G200710096024120070420D000079
量级厚度的氧化物层76与基底的上表面绝缘,通过具有
Figure G200710096024120070420D0000710
量级的厚度的氧化物层77、78与擦除栅极68和编程栅极71、72的侧壁绝缘。通过化学气相沉积(CVD)形成并且具有
Figure G200710096024120070420D0000711
Figure G200710096024120070420D0000712
厚度的氧化物或氮化物膜,覆盖擦除栅极和编程栅极。
字线64横过浮置栅极和虚拟浮置栅极上方,并且通过介电层80与这些栅极和氧化物或氮化物层79隔离。介电层具有量级为
Figure G200710096024120070420D000081
Figure G200710096024120070420D000082
的厚度,并且可以是纯氧化物膜、氮氧化物膜,也可以是氧化物、氮化物和氧化物(ONO)层的组合,例如在两个氧化物层之间的氮化物层。
字线的下部覆盖并且包围浮置栅极的上部从而提供字线和浮置栅极之间电容耦合的延伸区。
在图9-12中可以看出,阵列的相邻行中的字线和浮置栅极相互隔离,并且硼或BF2沟道阻挡扩散81被注入浮置栅极之间的基底内从而电隔离相邻行内存储单元之间的沟道。
图13示出了具有在图7中示出的4行和6列的无接触单元阵列的存储块或阵列。对于给定的应用,所述阵列可以具有任何希望数量的行和列,并且典型的块可以,例如具有64行(64字线)和4k列(4096)位线而在阵列内部无接触。源极线、擦除栅极、左编程栅极(PGL)和右编程栅极(PGR)可以被编组到一起并且各个组仅连接到一个端子从而简化阵列编码。通过寻址希望单元的字线、位线、和编程线而选择单独的单元,而对其它字线、位线和编程线则不选择。在图13的实施例中,例如,通过寻址字线WLX、位线BLY、和PGR线而选择单元82。
通过对浮置栅极的热载流子注入,被选择的单元被编程或设置为逻辑0状态,并且通过从浮置栅极至擦除栅极的电子隧道效应被擦除或回到逻辑1状态。
在表2中概述了不同单元阵列工作的工作条件。
表2
Figure G200710096024120070420D000083
可以按逐位方式进行编程,在热电子编程期间,9V被施加到耦合栅极从而提供对浮置栅极的耦合,并且5.0V被施加到源极线和擦除栅极。大约1.6V的电压被施加到PGR线并且编程电流Ip被施加到位线。所述电流典型地为1-10μA的量级,尽管在一些应用中可以低至0.1μA。
擦除可以以两种方式之一进行。在第一种方式中,施加-10V到字线,施加5.0V到擦除栅极,并且源极线可以被施加0V或5V。擦除时间在1-10ms的量级,电子从浮置栅极隧穿到擦除栅极。还可以通过对擦除栅极施加10V电压而不对字线施加任何电压来进行擦除。
当负电压施加到字线时,字线被耦合到浮置栅极,并且浮置栅极上的高负电势提高了电子耦合并且允许较低的电压施加到擦除栅极上。但是,如果擦除栅极和源极线之间的氧化物或介电层足够厚,则擦除栅极可以维持电压(例如10-15V),该电压高到足以引起从浮置栅极至擦除栅极的电子隧道效应,而不对耦合栅极施加任何负电势并且不引起擦除栅极和源极线之间的氧化物击穿。
对于任何类型的擦除,擦除持续直到存储单元的阈值电压是大约0.5V为止,并且通过对字线施加0V可以被停止擦除。对于无接触的阵列,应当注意确保存储单元不被过擦除,即擦除到负阈值电压。
当额外的-10V施加到字线时,根据-10V的电压是按列施加还是施加到整个阵列块,单元阵列可以或者按列擦除或者可以一次擦除掉整个阵列块。
当在擦除栅极上仅用10V进行擦除时,擦除不可以列为基础进行,并且整个单元阵列一次被擦除,因为所有的擦除栅极连接到一个端子。
通过施加Vcc至编程栅极、5V至字线、Vr至位线,被选择的单元就绪。
图7的存储单元阵列可以通过在图14A-14M中示出的工艺制造。在该工艺中,具有量级为
Figure G200710096024120070420D000091
Figure G200710096024120070420D000092
厚度的氧化物层83被热生长在P型硅基底66上。在其中擦除栅极将要形成的区内的氧化物层上形成光刻掩膜84。随后通过湿或干蚀刻去除未被保护的氧化物,并且剥离掩膜,留下在垂直于图14B的页面方向的方向上延伸的氧化物条从而形成擦除栅极氧化物73。
如在图14C中所示出的,另一具有量级为
Figure G200710096024120070420D000093
的厚度的氧化物层86被热生长或沉积在基底和擦除栅极73上方,将擦除栅极氧化物的厚度增加到大约
Figure G200710096024120070420D000095
Figure G200710096024120070420D000096
多晶硅的导电层87(poly-1)以
Figure G200710096024120070420D000097
Figure G200710096024120070420D000098
量级的厚度沉积在氧化物上方,如在图14D中所示出的。多晶硅被掺杂以量级为1020至1021/cm3的磷、砷或硼。通过化学气相沉积(CVD),具有量级为
Figure G200710096024120070420D000101
Figure G200710096024120070420D000102
的氧化物或氮化物层88在poly-1层上形成并且用作在随后的干蚀刻步骤期间避免蚀刻poly-1材料的掩膜。
如在图14E中所示出的,在CVD层上使用另一掩膜89从而界定编程栅极和擦除栅极。蚀刻CVD层88和poly-1层87的未被遮掩的部分,仅留下形成编程栅极71、72和擦除栅极68的poly-1材料的部分,如在图14F中所示出的。同时,氧化物层86的未被遮掩的部分也被蚀刻,仅留下在编程栅极下面的形成擦除栅极73和氧化物层74的部分。
如在图14G中所示出的,随后在左和右编程栅极之间通过光刻掩膜注入磷或砷而形成位线扩散62。注入剂量足以形成对于导电层具有低表面电阻的埋入的N+扩散。
接着,在基底被暴露的部分上方和沿编程栅极71、72、擦除栅极68的侧壁,和在其上的CVD层上,热生长或者沉积另一氧化物层92,如在图14H中所示出的。氧化物层92在基底上具有量级为
Figure G200710096024120070420D000103
的厚度并且在编程栅极和擦除栅极的侧壁上具有大约
Figure G200710096024120070420D000104
量级的厚度。厚度差可以通过提高多晶硅的氧化,或通过使用牺牲氧化实现,牺牲氧化通过各向异性干蚀刻将其回蚀刻,从而在层92形成之前在侧壁上留下具有大约的厚度的初始层。
多晶硅的第二导电层93(poly-2)被沉积在氧化物层92上方,如在图14I中所示出的。Poly-2层具有
Figure G200710096024120070420D000107
量级的厚度,并且被掺杂以量级为1020至1021/cm3的磷、砷或硼。poly-2填充CVD/poly-1叠层之间的间隙并且被回蚀刻或稍微低于CVD层的顶部从而形成在存储沟道上方的浮置栅极61和在位线上方的虚拟浮置栅极67,如在图14J中所示出的。在擦除栅极和编程栅极侧壁上的氧化物层92的部分形成氧化物层77、78。
去除CVD层88的上部,从而暴露浮置栅极61和虚拟浮置栅极67的上部,如在图14K中所示出的。通过干各向异性蚀刻,可以蚀刻CVD氧化物或氮化物,在编程栅极和擦除栅极上方留下大约
Figure G200710096024120070420D000109
的CVD材料。
此时,浮置栅极和虚拟浮置栅极是与位线和编程线相同方向即垂直于图14K中的页面的方向上延伸的长条形式。在后面的步骤中,它们将被蚀刻为单独的岛从而对于单个单元形成浮置栅极。
如在图14L中所示出的,现在使用另一光刻掩膜94,通过高能注入磷或砷直接在擦除栅极68下面形成源极线扩散63。
随后,在浮置栅极61、虚拟浮置栅极67、擦除栅极68、和氧化物或氮化物层88的被暴露的表面上沉积具有厚度为
Figure G200710096024120070420D000111
Figure G200710096024120070420D000112
量级的介电层96。介电材料可以是纯氧化膜、氮氧化膜、或者是例如在两个氧化物层之间的氮化物层的氧化物、氮化物和氧化物(ONO)的组合。
随后在介电层上方沉积多晶硅的导电层97(poly-3),如在图14N中所示出的。Poly-3层具有
Figure G200710096024120070420D000113
Figure G200710096024120070420D000114
量级的厚度,并且被掺杂以量级为1020至1021/cm3的磷、砷或硼。在poly-3层上方形成掩膜(未示出)并且对其构图从而界定所述字线,并且未被遮掩的poly-3材料、介电膜96的部分,和未被保护的浮置栅极的部分和虚拟浮置栅极条通过干各向异性蚀刻而被蚀刻,从而形成字线和浮置栅极和虚拟浮置栅极的单独的岛。在编程栅极和擦除栅极顶上的CVD氧化物或氮化物保护编程栅极和擦除栅极并且避免编程栅极和擦除栅极受到蚀刻的影响。
在字线和浮置栅极形成之后,通过注入硼或BF2形成沟道阻挡扩散81。注入剂量优选为在1e13-1e14/cm3的量级,所述剂量足以电隔离相邻存储单元之间的沟道而不影响N+位线和源极线扩散。
从前述内容显见本发明提供了一种新的改进了的半导体存储装置及其制造工艺。尽管仅详细描述了某些优选实施例,但是对于本领域的技术人员显见,在不偏离由所附权力要求界定的本发明的范围的情形下,可以进行某些变化和改良。

Claims (38)

1.一种存储单元阵列,包括:基底、在所述基底中的第一和第二位线扩散、相邻于所述位线扩散的第一和第二字线、在所述位线扩散之间的中间的基底中的源极线扩散、在所述源极线扩散上方的擦除栅极、设置在所述字线和擦除栅极之间且具有高于所述字线和擦除栅极的高度的第一和第二浮置栅极、覆盖所述浮置栅极以及所述字线和擦除栅极的边缘部的耦合栅极、在垂直于所述字线的方向上延伸的位线、和互连所述位线扩散和所述位线的位线接触。
2.根据权利要求1的存储单元阵列,其中所述耦合栅极比浮置栅极宽,并且所述耦合栅极的下部覆盖并且包围所述浮置栅极的上侧部从而提供所述耦合栅极和浮置栅极的上侧部之间以及所述耦合栅极和浮置栅极的顶面之间的电容耦合。
3.根据权利要求1的存储单元阵列,其中正电压施加到所述擦除栅极并且负电压施加到所选择单元的耦合栅极从而产生从所述浮置栅极到擦除栅极的电子隧道效应。
4.根据权利要求1的存储单元阵列,还包括所述擦除栅极和源极线扩散之间足够厚度的栅极氧化物,使得所述擦除栅极可以保持足够高的电压从而产生从浮置栅极之一至擦除栅极的电子隧道效不引起栅极氧化物的击穿。
5.根据权利要求4的存储单元阵列,其中所述栅极氧化物具有150
Figure FA20187789200710096024101C00011
至250
Figure FA20187789200710096024101C00012
的量级的厚度,并且将10-15V量级的电压施加到所述擦除栅极上。
6.一种存储单元阵列,包括:基底、在所述基底中的多个位线扩散、在所述位线上方的第一方向上延伸的位线、和按对在所述位线扩散之间形成的存储单元,所述各对单元具有相邻于所述位线扩散且垂直于所述位线的字线、字线旁的且具有高于所述字线的高度的浮置栅极、电容耦合到所述浮置栅极且覆盖部分的所述字线的至少一个耦合栅极、所述浮置栅极之间的擦除栅极、在所述擦除栅极下面的基底中的源极线扩散、和互连位线扩散和位线之一的位线接触。
7.根据权利要求6的存储单元阵列,其中在每对中分离的耦合栅极在两个单元中耦合到所述浮置栅极。
8.根据权利要求7的存储单元阵列,其中所述耦合栅极的下部覆盖并且包围所述浮置栅极的上侧部从而提供所述耦合栅极和浮置栅极的上侧部之间以及所述耦合栅极和浮置栅极的顶面之间的电容耦合。
9.根据权利要求6的存储单元阵列,其中在每对中单耦合栅极在两个单元中耦合到所述浮置栅极。
10.根据权利要求9的存储单元阵列,其中所述耦合栅极具有中心干线和多个从所述干线延伸并且覆盖所述浮置栅极的支线。
11.根据权利要求9的存储单元阵列,其中所述耦合栅极的下部覆盖并且包围所述浮置栅极的上部从而提供所述耦合栅极和浮置栅极之间的延伸的电容耦合。
12.一种存储单元阵列,包括:基底;在所述基底中的多个位线扩散;按对在所述位线扩散之间形成的存储单元,各对单元具有相邻于所述位线扩散的第一和第二导体、设置在所述第一和第二导体旁边且具有高于所述第一和第二导体的高度的浮置栅极、在所述浮置栅极之间的擦除栅极、和在所述擦除栅极下面的基底中的源极线扩散;和至少一个附加导体,覆盖并且包围所述浮置栅极的上侧部从而提供所述耦合栅极和浮置栅极的上侧部之间以及所述耦合栅极和浮置栅极的顶面之间的电容耦合。
13.根据权利要求12的存储单元阵列,其中所述至少一个附加导体包括在平行于所述擦除栅极的方向上延伸并且在所述对中耦合到浮置栅极的对应之一的耦合栅极对。
14.根据权利要求12的存储单元阵列,其中所述至少一个附加导体是在平行于所述擦除栅极方向上延伸并且在所述对中耦合到两个浮置栅极的单耦合栅极。
15.根据权利要求12的存储单元阵列,其中所述至少一个附加导体是在垂直于所述第一和第二导体的方向上延伸并且在所述对中耦合到两个浮置栅极的字线。
16.一种存储单元阵列,包括:第一导电类型的基底、在该基底中的第二导电类型的空间上隔离的第一和第二区、相邻于所述第一和第二区的第一和第二字线、在第一区和第二区之间的基底中的第二导电类型的第三区、在第三区上方的擦除栅极、设置在所述字线和擦除栅极之间且延伸至高于所述字线和擦除栅极的高度的第一和第二浮置栅极、覆盖所述浮置栅极的耦合栅极、在垂直于所述字线的方向上延伸的位线、和互连所述第一和第二区和所述位线的位线接触。
17.一种存储单元阵列,包括:基底;在所述基底中的多个扩散;按对在所述扩散之间形成的存储单元,各对单元具有相邻于所述扩散的第一和第二导体、设置在所述第一和第二导体旁边且延伸至高于所述第一和第二导体的高度的浮置栅极、在所述浮置栅极之间的擦除栅极、和在所述擦除栅极下面的基底中的附加扩散;和至少一个附加导体,其与所述浮置栅极电容耦合。
18.一种制造存储单元阵列的方法,包括的步骤是:
形成源极线扩散和擦除栅极,擦除栅极覆盖所述源极线扩散;
在所述擦除栅极的相对侧形成字线;
在所述字线和擦除栅极之间形成浮置栅极,所述浮置栅极具有高于所述字线和擦除栅极的高度;
形成电容耦合到所述浮置栅极的至少一个耦合栅极;
在所述字线旁边形成位线扩散;
形成在垂直于所述字线的方向上延伸的位线;并且
用位线接触互连所述位线扩散和位线。
19.根据权利要求18的方法,其中对于各个所述浮置栅极形成分离的耦合栅极。
20.根据权利要求18的方法,其中对于所述两个浮置栅极形成单耦合栅极。
21.根据权利要求19或20的方法,其中形成所述耦合栅极,使得所述耦合栅极覆盖并且包围所述浮置栅极的上侧部从而提供所述耦合栅极和浮置栅极的上侧部之间以及所述耦合栅极和浮置栅极的顶面之间的电容耦合。
22.一种制造存储单元阵列的方法,包括的步骤是:
形成源极线扩散和擦除栅极,所述擦除栅极覆盖所述源极线扩散;
在所述擦除栅极的相对侧形成编程栅极;
在所述编程栅极和擦除栅极之间形成浮置栅极,所述浮置栅极延伸至高于所述编程栅极和擦除栅极的高度;
形成电容耦合到所述浮置栅极的字线;以及
在所述编程栅极旁边形成位线扩散。
23.根据权利要求22的方法,其中所述擦除栅极在所述源极线扩散形成之前形成。
24.根据权利要求22的方法,其中所述编程栅极与所述擦除栅极同时形成。
25.根据权利要求22的方法,其中所述第一和第二导体在所述位线扩散形成之前形成。
26.一种制造存储单元阵列的方法,包括的步骤是:
在基底上形成第一氧化物层,所述氧化物的中心部比中心部的任一侧部都厚;
在所述第一氧化物层上方沉积第一导电层;
去除所述第一导电层的部分从而在氧化物的较厚部上形成擦除栅极,并且在所述较厚部的任一侧的氧化物的较薄部上形成字线;
从所述擦除栅极和字线之间的基底去除所述氧化物;
在所述擦除栅极和字线上方形成氧化物层或氮化物层;
在所述擦除栅极和所述字线之间的基底上和在所述擦除栅极和字线的侧壁上形成第二氧化物层;
从所述擦除栅极和字线之间的第二导电层形成浮置栅极,浮置栅极的部分在所述擦除栅极和字线上方的氧化物或氮化物上方延伸;
在所述擦除栅极下在基底中形成源极线扩散;
在氧化物或氮化物层上并且在所述氧化物或氮化物层上方延伸的浮置栅极部上形成介电层;
在所述介电层上形成第三导电层;以及
去除所述第三导电层的部分从而形成在所述浮置栅极上方居中的耦合栅极,所述耦合栅极的下部覆盖并且包围浮置栅极的上部从而提供所述耦合栅极和浮置栅极之间延伸的电容耦合。
27.根据权利要求26的方法,其中所述第二氧化物层在所述擦除栅极的和字线的侧壁形成得比在所述基底上厚。
28.根据权利要求26的方法,还包括的步骤是:在与所述浮置栅极相对的字线的侧部上的基底内形成位线扩散;形成在垂直于所述字线的方向上延伸的位线;并且用位线接触互连所述位线扩散和位线。
29.一种制造存储单元阵列的方法,包括的步骤是:
在基底上形成第一氧化物层,所述氧化物的中心部比中心部的任一侧部都厚;
在所述第一氧化物层上沉积第一导电层;
去除所述第一导电层的部分从而在氧化物的较厚部上形成擦除栅极,并且在所述较厚部的任一侧的氧化物的较薄部上形成字线;
从所述擦除栅极和字线之间的基底去除所述氧化物;
在所述擦除栅极和字线上方形成氧化物层或氮化物层;
在所述擦除栅极和所述字线之间的基底上和在所述擦除栅极和字线的侧壁上形成第二氧化物层;
从所述擦除栅极和字线之间的第二导电层形成浮置栅极,浮置栅极的部分在所述擦除栅极和字线上方的氧化物或氮化物上方延伸;
在所述擦除栅极下在所述基底中形成源极线扩散;
在氧化物或氮化物层上并且在所述氧化物或氮化物层上方延伸的浮置栅极的部分上形成介电层;
在所述介电层上形成第三导电层;以及
去除所述第三导电层的部分从而形成具有覆盖所述浮置栅极的支线的耦合栅极。
30.根据权利要求29的方法,其中所述浮置栅极通过将第二导电层沉积到所述氧化物或氮化物层之上的水平、去除所述氧化物或氮化物层上方的第二导电层的部分从而留下所述擦除栅极和所述字线之间以及在所述擦除栅极和字线上的氧化物或氮化物层的部分之间的第二导电层,并且去除所述氧化物或氮化物层的上部从而暴露所述浮置栅极的上部而形成。
31.根据权利要求29的方法,其中未在所述耦合栅极支线下的第二导电层的部分在其中去除第三导电层的部分从而形成支线的步骤中被去除。
32.根据权利要求29的方法,还包括的步骤是:在与所述浮置栅极相对的字线的侧部上的基底内形成位线扩散;形成在垂直于所述字线的方向上延伸的位线;以及用位线接触互连所述位线扩散和位线。
33.一种制造存储单元阵列的方法,包括的步骤是:
在基底上形成第一氧化物层,所述氧化物的中心部比中心部的任一侧部都厚;
在所述第一氧化物层上沉积第一导电层;
去除所述第一导电层的部分从而在氧化物的较厚部上形成擦除栅极,并且在所述较厚部的任一侧的氧化物的较薄部上形成编程栅极;
从所述擦除栅极和编程栅极之间的基底去除所述氧化物;
在所述擦除栅极和编程栅极上方形成氧化物层或氮化物层;
在所述擦除栅极和所述编程栅极之间的基底上和在所述擦除栅极和编程栅极的侧壁上形成第二氧化物层;
从所述擦除栅极和编程栅极之间的第二导电层形成浮置栅极,浮置栅极的部分在所述擦除栅极和编程栅极上方的氧化物或氮化物上方延伸;
在所述擦除栅极下在基底中形成源极线扩散;
在氧化物或氮化物层上并且在所述氧化物或氮化物层上方延伸的浮置栅极的部分上形成介电层;
在所述介电层上形成第三导电层;并且
去除所述第三导电层的部分从而形成覆盖并且耦合到所述浮置栅极上部的字线,所述字线的下部覆盖并且包围浮置栅极的上部从而提供所述字线和浮置栅极之间延伸的电容耦合。
34.根据权利要求33的方法,其中所述不在字线下的第二导电层的部分在其中去除第三导电层部从而形成字线的步骤期间被去除。
35.一种制造存储单元阵列的方法,包括的步骤是:
在基底上形成第一氧化物层;
在所述第一氧化物层上方沉积第一导电层;
去除所述第一导电层的部分从而形成在第一方向上延伸的第一和第二导电体对和在各对导电体之间的擦除栅极;
从所述擦除栅极和导体之间的基底去除所述氧化物;
在所述擦除栅极和导体上方形成氧化物层或氮化物层;
在所述擦除栅极和导体之间的基底上和在所述擦除栅极和编程栅极的侧壁上形成第二氧化物层;
从所述擦除栅极和导体之间的第二导电层形成浮置栅极,所述浮置栅极延伸至高于所述擦除栅极和导体的高度;
在所述擦除栅极下在基底中形成源极线扩散;
在氧化物或氮化物层上并且在所述浮置栅极的上部上形成介电层;
在所述介电层上形成第三导电层;以及
去除所述第三导电层的部分从而形成耦合到所述浮置栅极的第三导体。
36.根据权利要求35的方法,其中所述第三导体在与第一和第二导体相同的方向上延伸。
37.根据权利要求35的方法,其中所述第三导体垂直于所述第一和第二导体。
38.根据权利要求37的方法,其中不在所述第三导体下面的第二导电层的部分在其中去除第三导电层的部分从而形成第三导体的步骤期间被去除。
CN2007100960241A 2006-05-05 2007-04-10 存储单元阵列及其制造方法 Active CN101068020B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/381,948 2006-05-05
US11/381,948 US7598561B2 (en) 2006-05-05 2006-05-05 NOR flash memory

Publications (2)

Publication Number Publication Date
CN101068020A CN101068020A (zh) 2007-11-07
CN101068020B true CN101068020B (zh) 2011-01-12

Family

ID=38660423

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007100960241A Active CN101068020B (zh) 2006-05-05 2007-04-10 存储单元阵列及其制造方法

Country Status (5)

Country Link
US (1) US7598561B2 (zh)
JP (1) JP5401016B2 (zh)
KR (1) KR101484638B1 (zh)
CN (1) CN101068020B (zh)
TW (1) TWI415226B (zh)

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7910976B2 (en) * 2007-06-28 2011-03-22 Richard Fastow High density NOR flash array architecture
US8320191B2 (en) 2007-08-30 2012-11-27 Infineon Technologies Ag Memory cell arrangement, method for controlling a memory cell, memory array and electronic device
US7800159B2 (en) * 2007-10-24 2010-09-21 Silicon Storage Technology, Inc. Array of contactless non-volatile memory cells
US8008702B2 (en) * 2008-02-20 2011-08-30 Taiwan Semiconductor Manufacturing Company, Ltd. Multi-transistor non-volatile memory element
WO2009107241A1 (ja) * 2008-02-29 2009-09-03 株式会社 東芝 マルチドットフラッシュメモリ
US7893519B2 (en) * 2008-05-28 2011-02-22 Qimonda Ag Integrated circuit with conductive structures
JP2010050208A (ja) * 2008-08-20 2010-03-04 Renesas Technology Corp 半導体記憶装置
US8461640B2 (en) * 2009-09-08 2013-06-11 Silicon Storage Technology, Inc. FIN-FET non-volatile memory cell, and an array and method of manufacturing
US8384147B2 (en) * 2011-04-29 2013-02-26 Silicon Storage Technology, Inc. High endurance non-volatile memory cell and array
US8711636B2 (en) 2011-05-13 2014-04-29 Silicon Storage Technology, Inc. Method of operating a split gate flash memory cell with coupling gate
US8488388B2 (en) * 2011-11-01 2013-07-16 Silicon Storage Technology, Inc. Method of programming a split gate non-volatile floating gate memory cell having a separate erase gate
US9048137B2 (en) * 2012-02-17 2015-06-02 Flashsilicon Incorporation Scalable gate logic non-volatile memory cells and arrays
US8811093B2 (en) * 2012-03-13 2014-08-19 Silicon Storage Technology, Inc. Non-volatile memory device and a method of operating same
US9293204B2 (en) * 2013-04-16 2016-03-22 Silicon Storage Technology, Inc. Non-volatile memory cell with self aligned floating and erase gates, and method of making same
US9184252B2 (en) * 2013-11-15 2015-11-10 Taiwan Semiconductor Manufacturing Company, Ltd. Flash memory embedded with HKMG technology
US20150179749A1 (en) * 2013-12-19 2015-06-25 Silicon Storage Technology, Inc Non-volatile Memory Cell With Self Aligned Floating And Erase Gates, And Method Of Making Same
US20150263012A1 (en) * 2014-03-11 2015-09-17 Kabushiki Kaisha Toshiba Nonvolatile semiconductor memory device and manufacturing method thereof
US9159842B1 (en) * 2014-03-28 2015-10-13 Taiwan Semiconductor Manufacturing Co., Ltd. Embedded nonvolatile memory
JP6286292B2 (ja) * 2014-06-20 2018-02-28 株式会社フローディア 不揮発性半導体記憶装置
CN105609131A (zh) * 2014-07-22 2016-05-25 硅存储技术公司 抑制擦除分裂栅闪存存储器单元扇区的部分的系统和方法
US9252150B1 (en) 2014-07-29 2016-02-02 Taiwan Semiconductor Manufacturing Co., Ltd. High endurance non-volatile memory cell
JP6367044B2 (ja) * 2014-08-13 2018-08-01 ルネサスエレクトロニクス株式会社 半導体装置
TWI588992B (zh) * 2015-01-13 2017-06-21 Xinnova Tech Ltd Non-volatile memory components and methods of making the same
TWI606551B (zh) * 2015-02-16 2017-11-21 Xinnova Tech Ltd Non-volatile memory device method
US10134475B2 (en) * 2015-03-31 2018-11-20 Silicon Storage Technology, Inc. Method and apparatus for inhibiting the programming of unselected bitlines in a flash memory system
JP6560087B2 (ja) * 2015-09-30 2019-08-14 ルネサスエレクトロニクス株式会社 半導体装置および半導体装置の製造方法
CN107305892B (zh) * 2016-04-20 2020-10-02 硅存储技术公司 使用两个多晶硅沉积步骤来形成三栅极非易失性闪存单元对的方法
CN107425003B (zh) 2016-05-18 2020-07-14 硅存储技术公司 制造分裂栅非易失性闪存单元的方法
US9899395B1 (en) * 2016-07-26 2018-02-20 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method for manufacturing the same
CN107799146B (zh) * 2016-08-31 2020-06-09 中芯国际集成电路制造(上海)有限公司 存储器阵列及其读、编程、擦除操作方法
US10535574B2 (en) * 2017-09-20 2020-01-14 Taiwan Semiconductor Manufacturing Co., Ltd. Cell-like floating-gate test structure
CN110021602B (zh) * 2018-01-05 2023-04-07 硅存储技术公司 在专用沟槽中具有浮栅的非易失性存储器单元
EP3853895B1 (en) * 2019-01-30 2023-11-22 Yangtze Memory Technologies Co., Ltd. Capacitor structure having vertical diffusion plates
TWI740560B (zh) * 2019-08-30 2021-09-21 台灣積體電路製造股份有限公司 積體電路、記憶體元件及其形成方法
US11239245B2 (en) 2019-08-30 2022-02-01 Taiwan Semiconductor Manufacturing Company, Ltd. Etch method for opening a source line in flash memory
US11422968B2 (en) * 2020-03-09 2022-08-23 Infineon Technologies LLC Methods, devices and systems for high speed serial bus transactions
US11309324B2 (en) * 2020-07-28 2022-04-19 Globalfoundries Singapore Pte. Ltd. Compact memory cell with a shared conductive word line and methods of making such a memory cell
CN114335186A (zh) * 2020-09-30 2022-04-12 硅存储技术股份有限公司 具有设置在字线栅上方的擦除栅的分裂栅非易失性存储器单元及其制备方法
CN114023755A (zh) * 2020-10-15 2022-02-08 长江存储科技有限责任公司 半导体器件结构及其制备方法
US20230065897A1 (en) * 2021-08-31 2023-03-02 Taiwan Semiconductor Manufacturing Company Limited Transistor and method for manufacturing the same
KR102396632B1 (ko) 2021-12-17 2022-05-12 성화전자 (주) 연료전지차량용 미반응수소가스의 가스농도 측정장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6486509B1 (en) * 1997-09-09 2002-11-26 Imec Vzw Non-volatile memory cell
CN1508874A (zh) * 2002-10-07 2004-06-30 ǰѶϵͳ�ɷ����޹�˾ 闪存单元及其制造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5095344A (en) 1988-06-08 1992-03-10 Eliyahou Harari Highly compact eprom and flash eeprom devices
JP2597719B2 (ja) * 1989-07-31 1997-04-09 株式会社東芝 不揮発性半導体記憶装置およびその動作方法
US5331188A (en) * 1992-02-25 1994-07-19 International Business Machines Corporation Non-volatile DRAM cell
JP4245223B2 (ja) * 1999-03-26 2009-03-25 三洋電機株式会社 不揮発性半導体記憶装置の製造方法
JP4012341B2 (ja) * 1999-07-14 2007-11-21 株式会社ルネサステクノロジ 半導体集積回路装置
JP2002368144A (ja) 2001-06-13 2002-12-20 Hitachi Ltd 不揮発性半導体記憶装置およびその製造方法
JP2004031448A (ja) 2002-06-21 2004-01-29 Renesas Technology Corp 半導体装置の製造方法および半導体装置
JP2004152977A (ja) 2002-10-30 2004-05-27 Renesas Technology Corp 半導体記憶装置
JP2004152924A (ja) 2002-10-30 2004-05-27 Renesas Technology Corp 半導体記憶素子および半導体装置
JP2004179387A (ja) 2002-11-27 2004-06-24 Renesas Technology Corp 不揮発性半導体記憶装置及びその製造方法
JP2005223234A (ja) 2004-02-09 2005-08-18 Renesas Technology Corp 半導体記憶装置およびその製造方法
JP4927321B2 (ja) 2004-06-22 2012-05-09 ルネサスエレクトロニクス株式会社 半導体記憶装置
JP2006019570A (ja) 2004-07-02 2006-01-19 Renesas Technology Corp 不揮発性半導体記憶装置およびその製造方法
JP2006093707A (ja) * 2004-09-22 2006-04-06 Samsung Electronics Co Ltd 半導体素子及びその製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6486509B1 (en) * 1997-09-09 2002-11-26 Imec Vzw Non-volatile memory cell
CN1508874A (zh) * 2002-10-07 2004-06-30 ǰѶϵͳ�ɷ����޹�˾ 闪存单元及其制造方法

Also Published As

Publication number Publication date
TW200802731A (en) 2008-01-01
US20070257299A1 (en) 2007-11-08
JP5401016B2 (ja) 2014-01-29
CN101068020A (zh) 2007-11-07
TWI415226B (zh) 2013-11-11
JP2007300098A (ja) 2007-11-15
KR20070108073A (ko) 2007-11-08
US7598561B2 (en) 2009-10-06
KR101484638B1 (ko) 2015-01-20

Similar Documents

Publication Publication Date Title
CN101068020B (zh) 存储单元阵列及其制造方法
US7037787B2 (en) Flash memory with trench select gate and fabrication process
US7307308B2 (en) Buried bit line non-volatile floating gate memory cell with independent controllable control gate in a trench, and array thereof, and method of formation
KR940006094B1 (ko) 불휘발성 반도체 기억장치 및 그 제조방법
US6906379B2 (en) Semiconductor memory array of floating gate memory cells with buried floating gate
US7205198B2 (en) Method of making a bi-directional read/program non-volatile floating gate memory cell
JPH04229654A (ja) 無接点フローティングゲートメモリアレイを製造する方法
CN101154666B (zh) 半导体存储器件及其制造方法
US20100187593A1 (en) Nand flash memory and method for manufacturing the same
CN101496152A (zh) 包括不连续存储元件的电子器件
US20050237807A1 (en) Bi-directional read/program non-volatile floating gate memory cell and array thereof, and method of formation
US20070284650A1 (en) Memory device and a method of forming a memory device
CN107210203A (zh) 高密度分裂栅存储器单元
CN100499081C (zh) Nor型闪存单元阵列的制造方法
US5571736A (en) Fabricating a high density EPROM cell by removing a portion of the field insulator regions
US6822287B1 (en) Array of integrated circuit units with strapping lines to prevent punch through
US8604535B2 (en) Non-volatile memory device and method of manufacturing the same
CN101378065A (zh) 存储器及其制造方法
CN1248316C (zh) 非易失性半导体存储单元及其半导体电路配置的制造方法
CN100563012C (zh) 使用反转位线的虚接地阵列结构及其制造方法
KR101111917B1 (ko) 세 가지 상태를 갖는 비휘발성 메모리 및 그 제조방법
US20090032860A1 (en) Programmable memory, programmable memory cell and the manufacturing method thereof
TWI220570B (en) Scalable split-gate flash cell structure and its contactless flash memory arrays
CN116634768A (zh) 一种nor型存储组及其制备方法、存储芯片
JPH08130264A (ja) 不揮発性半導体記憶装置及びその製造方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant