WO2012132952A1 - 電子部品 - Google Patents

電子部品 Download PDF

Info

Publication number
WO2012132952A1
WO2012132952A1 PCT/JP2012/056826 JP2012056826W WO2012132952A1 WO 2012132952 A1 WO2012132952 A1 WO 2012132952A1 JP 2012056826 W JP2012056826 W JP 2012056826W WO 2012132952 A1 WO2012132952 A1 WO 2012132952A1
Authority
WO
WIPO (PCT)
Prior art keywords
electrode
ceramic capacitor
multilayer ceramic
mounting
external
Prior art date
Application number
PCT/JP2012/056826
Other languages
English (en)
French (fr)
Inventor
服部和生
藤本力
Original Assignee
株式会社村田製作所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社村田製作所 filed Critical 株式会社村田製作所
Priority to KR1020137024945A priority Critical patent/KR101529900B1/ko
Priority to CN201280013739.5A priority patent/CN103443886B/zh
Priority to TW103112187A priority patent/TWI550662B/zh
Priority to TW103112188A priority patent/TWI550663B/zh
Priority to TW101110249A priority patent/TWI451459B/zh
Publication of WO2012132952A1 publication Critical patent/WO2012132952A1/ja
Priority to US14/027,685 priority patent/US9082549B2/en
Priority to US14/731,521 priority patent/US9548159B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/01Form of self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/224Housing; Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/141One or more single auxiliary printed circuits mounted on a main printed circuit, e.g. modules, adapters
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/041Stacked PCBs, i.e. having neither an empty space nor mounted components in between
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/04Assemblies of printed circuits
    • H05K2201/049PCB for one component, e.g. for mounting onto mother PCB
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09145Edge details
    • H05K2201/09181Notches in edge pads
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10015Non-printed capacitor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/20Details of printed circuits not provided for in H05K2201/01 - H05K2201/10
    • H05K2201/2045Protection against vibrations
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/341Surface mounted components
    • H05K3/3431Leadless components
    • H05K3/3442Leadless components having edge contacts, e.g. leadless chip capacitors, chip carriers
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Definitions

  • the present invention relates to an electronic component including a multilayer ceramic capacitor and an interposer used when the multilayer ceramic capacitor is mounted on a circuit board.
  • the multilayer ceramic capacitor is composed of a rectangular component body that functions as a capacitor, and external electrodes formed at opposite ends of the component body.
  • Patent Document 1 in a multilayer ceramic capacitor, an external electrode is directly placed on a mounting land of a circuit board of a mobile terminal, and the mounting land and the external electrode are soldered or the like. It was electrically and physically connected to the circuit board by bonding with a bonding agent.
  • a mechanical distortion may occur in the multilayer ceramic capacitor due to a change in voltage applied to the multilayer ceramic capacitor.
  • the distortion is transmitted to the circuit board, and the circuit board vibrates.
  • the circuit board vibrates, a vibration sound that can be heard by human ears may be generated.
  • Patent Documents 2 and 3 describe that a multilayer ceramic capacitor is not directly mounted on a mounting land.
  • an interposer made of an insulating substrate is used.
  • the multilayer ceramic capacitor is bonded to the upper electrode of the interposer, and the lower electrode of the interposer is bonded to the mounting electrode of the circuit board.
  • the upper surface electrode and the lower surface electrode are electrically connected by a via hole penetrating the interposer.
  • a conductive support member sandwiches the external electrode side end of the multilayer ceramic capacitor and supports it in a hollow state, and the bottom surface of the conductive support member is joined to the circuit board mounting electrode.
  • Patent Document 3 it is difficult to reduce the height because it is held hollow by the conductive support member. In addition, it is difficult to mount the multilayer ceramic capacitor and the circuit board with an appropriate interval. Furthermore, since the conductive support member uses a flat conductor, it is difficult to ensure sufficient mounting strength.
  • an object of the present invention is to realize an electronic component that is easy to design and mount, has the same mounting strength and electrical characteristics as a conventional general mounting structure, and can suppress the generation of vibration noise. .
  • the present invention relates to an electronic component comprising a multilayer ceramic capacitor and a substrate made of an insulating main flat plate.
  • the multilayer ceramic capacitor includes a ceramic multilayer body in which a plurality of ceramic layers and internal electrodes are alternately laminated, and a first external electrode and a second external electrode formed at both ends of the ceramic multilayer body.
  • substrate consists of flat form which has the 1st main surface and 2nd main surface which oppose.
  • the substrate has a first main surface on which a first mounting electrode on which the first external electrode is mounted and a second mounting electrode on which the second external electrode is mounted.
  • the substrate is formed with a first external connection electrode connected to the first mounting electrode and a second external connection electrode connected to the second mounting electrode on the second main surface.
  • the substrate in the electronic component of the present invention preferably has the following configuration.
  • the first end and the second end which are both ends in the longitudinal direction in which the first mounting electrode and the second mounting electrode are arranged, are the first element end surface on which the first external electrode of the multilayer ceramic capacitor is formed, and the second end. It is spaced apart from the end face of the second element on which the external electrode is formed.
  • the first connection conductor that connects the first mounting electrode and the first external connection electrode is formed at the first end, and the second connection conductor that connects the second mounting electrode and the second external connection electrode. Is formed at the second end.
  • first connection conductor and the second connection conductor of the substrate where the bonding agent wets are separated from the first external electrode and the second external electrode of the multilayer ceramic capacitor, the first external electrode and the second external electrode are separated from each other. The wetting of the bonding agent can be suppressed.
  • the substrate of the electronic component of the present invention preferably has the following configuration.
  • the distance between the first end and the second end is longer than the distance between the first element end face and the second element end face of the multilayer ceramic capacitor.
  • the first end and the second end of the first end and the second end are recessed in the center direction from both ends in the lengthwise direction perpendicular to the lengthwise direction, and at least partly enter the bottom of the bottom surface of the multilayer ceramic capacitor. 1 recessed part and 2nd recessed part are provided, respectively.
  • the first connection conductor is formed only on the side wall surface forming the first recess connected to the first end
  • the second connection conductor is formed only on the side wall surface forming the second recess connected to the second end.
  • the bonding agent wets from the first connection conductor and the second connection conductor formed on the side wall surface that is arcuate in plan view to form the concave portion of the substrate.
  • the first external electrode and the second external electrode After adhering to the bottom surfaces (mounting surfaces) of the first external electrode and the second external electrode, they wet up to the main surfaces (opposite surfaces of the multilayer ceramic capacitor) of the first external electrode and the second external electrode. Therefore, it is possible to suppress the amount of the bonding agent that gets wet on the main surfaces of the first external electrode and the second external electrode, compared to the case where a substrate having the same outer area as that of the multilayer ceramic capacitor is used.
  • the substrate of the electronic component of the present invention preferably has the following configuration.
  • the first connection conductor is formed only on the side wall surface in the range overlapping the multilayer ceramic capacitor on the side wall surface forming the first recess when viewed from the normal direction of the first main surface and the second main surface.
  • the second connecting conductor is formed only on the side wall surface of the side wall surface that forms the second recess as viewed from the normal direction of the first main surface and the second main surface and in the range overlapping the multilayer ceramic capacitor.
  • the substrate of the electronic component of the present invention preferably has the following configuration.
  • the first end and the second end which are both ends in the longitudinal direction in which the first mounting electrode and the second mounting electrode are arranged, are the first element end surface on which the first external electrode of the multilayer ceramic capacitor is formed, and the second end. Each of them coincides with the end face of the second element on which the external electrode is formed.
  • a first recess and a second recess that are recessed in the central direction from both ends in the longitudinal direction are provided at substantially central positions in the short direction perpendicular to the longitudinal direction at the first end and the second end, respectively.
  • both ends in the longitudinal direction of the multilayer ceramic capacitor coincide with both ends in the longitudinal direction of the substrate, the mounting area can be reduced. Furthermore, by providing the recess, as described above, the wetting of the bonding agent to the first external electrode and the second external electrode can be suppressed.
  • the height of the bonding agent bonded to the first external electrode and the second external electrode is about 1/4 from the mounting surface of the multilayer ceramic capacitor in the first external electrode and the second external electrode. The following is preferable.
  • the multilayer ceramic capacitor is mounted on a circuit board using the electronic component shown in the present invention, generation of vibration noise can be suppressed. Furthermore, the structure is simple and the size can be reduced, and the mounting structure on the circuit board becomes easy. Further, it is possible to ensure mounting strength and electrical characteristics equivalent to those of a conventional general mounting structure.
  • FIG. 1 It is the external appearance perspective view and mounting state perspective view of the electronic component 10 which concern on 1st Embodiment.
  • 1 is a four-sided view of an electronic component 10 according to a first embodiment. It is the 1st side view and 2nd side view which show the mounting state of the electronic component 10 which concerns on 1st Embodiment. It is a figure which shows the distortion distribution by the voltage application of a multilayer ceramic capacitor. It is a figure which shows the vibration sound suppression effect of the electronic component which concerns on 1st Embodiment. It is a four-sided view of the electronic component 10A according to the second embodiment. It is a three-view figure of the electronic component 10B which concerns on 3rd Embodiment. It is the perspective view and side view of 10 C of electronic components which concern on 4th Embodiment.
  • FIG. 1A is an external perspective view of the electronic component 10 according to the first embodiment
  • FIG. 1B is a perspective view of the electronic component 10 mounted
  • 2A and 2B are four views of the electronic component 10 according to the first embodiment.
  • FIG. 2A is a plan view
  • FIG. 2B is a first (longitudinal side) side view
  • FIG. The 2nd (short side side) side view and Drawing 2 (D) are back views.
  • FIG. 3 is a first side view and a second side view showing a mounted state of the electronic component 10 according to the first embodiment.
  • the electronic component 10 includes a multilayer ceramic capacitor 20 and an interposer 30 corresponding to the “board” of the present invention.
  • the multilayer ceramic capacitor 20 includes a rectangular parallelepiped ceramic multilayer body 21 in which a plurality of internal electrodes 200 having a flat plate shape are stacked with a dielectric layer interposed therebetween. At both ends in the longitudinal direction of the ceramic laminate 21 (corresponding to the first element end face and the second element end face of the present invention), a first external electrode 221 and a second external electrode 222 respectively connected to different internal electrodes 200 are provided. Is formed. The first external electrode 221 and the second external electrode 222 spread not only from both end surfaces in the longitudinal direction but from both end surfaces in the longitudinal direction to both end surfaces in the short direction (direction perpendicular to the longitudinal direction), the top surface, and the bottom surface. It is formed as follows. The first external electrode 221 and the second external electrode 222 are subjected to predetermined metal plating in consideration of corrosion resistance and conductivity.
  • the multilayer ceramic capacitor 20 thus formed has, for example, length (longitudinal direction) ⁇ width (short direction) of 3.2 mm ⁇ 1.6 mm, 2.0 mm ⁇ 1.25 mm, 1.6 mm ⁇ 0. .8 mm, 1.0 mm ⁇ 0.5 mm, 0.8 mm ⁇ 0.4 mm, 0.6 mm ⁇ 0.3 mm, etc.
  • the interposer 30 includes an insulating substrate 31.
  • the insulating substrate 31 is formed of an insulating resin having a thickness of about 0.5 mm to 1.0 mm, for example.
  • the insulating substrate 120 is formed in a substantially rectangular shape similar to the multilayer ceramic capacitor 20 when viewed from a direction orthogonal to the first main surface and the second main surface which are flat plate surfaces.
  • the insulating substrate 31 is formed to be slightly larger than the multilayer ceramic capacitor 20 in both the longitudinal direction and the lateral direction when viewed from the direction orthogonal to the first main surface and the second main surface.
  • the multilayer ceramic capacitor 20 is formed to have a size that protrudes at a predetermined ratio with respect to the length and width of the multilayer ceramic capacitor 20 or a shape that protrudes from the outer periphery of the multilayer ceramic capacitor 20.
  • the first main surface and the second main surface are orthogonal to each other at a substantially central position in the short direction.
  • the recesses 310 are formed so as to penetrate in the thickness direction of the insulating substrate 31 so that an arc having a predetermined diameter is formed when viewed from the direction in which the insulating substrate 31 is formed.
  • Each concave portion 310 (corresponding to the first concave portion and the second concave portion of the present invention) has a shape in which an intermediate portion of an arc enters under the bottom surfaces of the first external electrode 221 and the second external electrode 222 of the multilayer ceramic capacitor 20. Is formed. In other words, when viewed from the direction orthogonal to the first main surface and the second main surface, each recess 310 is formed such that the middle portion of the arc overlaps the multilayer ceramic capacitor 20. In other words, the multilayer ceramic capacitor 20 is mounted such that the first external electrode 221 and the second external electrode 222 at both ends overlap with the intermediate portion of the recess 310, respectively.
  • the first mounting electrode 321 and the second mounting electrode 331 are formed on the first main surface (front surface) of the insulating substrate 31.
  • the first mounting electrode 321 and the second mounting electrode 331 are respectively formed at opposite ends of the insulating substrate 31 in the longitudinal direction.
  • the first mounting electrode 321 and the second mounting electrode 331 are formed from a longitudinal end to a position of a predetermined length from the longitudinal direction toward the central direction in the longitudinal direction, and are formed over the entire length in the short direction. Yes.
  • the shapes of the first mounting electrode 321 and the second mounting electrode 331 may be appropriately set according to the external electrode shape of the multilayer ceramic capacitor 20.
  • the multilayer ceramic capacitor 20 when the multilayer ceramic capacitor 20 is mounted on the interposer 30, a so-called self-alignment effect can be obtained, and the multilayer ceramic capacitor 20 can be mounted at a desired position on the interposer 30. With this effect, the effect of preventing the solder from getting wet from the external circuit board 90 can be obtained more reliably.
  • the first external connection electrode 322 and the second external connection electrode 332 are formed on the second main surface (back surface) of the insulating substrate 31.
  • the first external connection electrode 322 is formed to face the first mounting electrode 321.
  • the second external connection electrode 332 is formed to face the second mounting electrode 322.
  • the first external connection electrode 322 and the second external connection electrode 332 are formed in a shape such that a predetermined length at both ends is a non-formed portion along the short direction.
  • the shapes of the first external connection electrode 322 and the second external connection electrode 332 may be set as appropriate according to the shape of the mounting land 901 of the external circuit board 90 on which the electronic component 10 is mounted.
  • connection conductor 343 is formed on a side wall surface that is arcuate in a plan view and forms the recess 310 of the insulating substrate 31.
  • the multilayer ceramic capacitor 20 includes a flat plate surface of the internal electrode 200, and the first main surface and the second main surface of the interposer 30. Implement to be parallel.
  • the first external electrode 221 of the multilayer ceramic capacitor 20 is mounted on the first mounting electrode 321 of the interposer 30.
  • the second external electrode 222 of the multilayer ceramic capacitor 20 is mounted on the second mounting electrode 331 of the interposer 30.
  • the bonding between the first external electrode 221 and the first mounting electrode 321 and the bonding between the second external electrode 222 and the second mounting electrode 331 are performed between the first external electrode 221 and the second external electrode 222.
  • This is realized by remelting metal plating (for example, tin plating) of the first external electrode 221 and the second external electrode 222 on the mounting surface side.
  • the bonding layer 41 is formed between the first external electrode 221 and the first mounting electrode 321 to be electrically and mechanically connected, and between the second external electrode 222 and the second mounting electrode 331.
  • a bonding layer 41 is formed to connect electrically and mechanically. If the first mounting electrode 321 and the second mounting electrode 331 are previously plated with the same metal as the external electrode, the first mounting electrode 321 and the second mounting electrode 331 including the metal plating are connected. Is done. Further, the multilayer ceramic capacitor 20 and the interposer 30 may be joined by a bonding agent (for example, solder) without using the metal plating of the first and second external electrodes 221 and 222 and the metal plating of the interposer 30. Good.
  • a bonding agent for example, solder
  • the electronic component 10 formed in this way is mounted on the external circuit board 90 as shown in FIGS.
  • the first external connection electrode 322 and the second external connection electrode 332 are mounted so as to be connected to each mounting land 901 of the external circuit board 90.
  • a bonding agent (for example, solder) 400 is used to connect the first external connection electrode 322 and the second external connection electrode 332 to each mounting land 901.
  • bonding is performed so that a fillet is formed at least from the mounting land 901 of the external circuit board 90 to the connection conductor 343 of the recess 310 of the interposer 30.
  • the bonding agent 400 is preferably solder, but other materials may be used as long as the bonding agent has appropriate wettability and conductivity other than solder.
  • connection conductor 343 When bonding with such a bonding agent 400 is performed, when the amount of bonding agent supplied is large, the upper surface of the interposer 30 is connected via the connection conductor 343 rather than forming a fillet with the connection conductor 343 of the recess 310. It is conceivable that the bonding agent 400 rises to the side.
  • both ends of the interposer 30 are separated from both ends of the multilayer ceramic capacitor 20, even if the bonding agent 400 gets wet to the upper surface side of the interposer 30, the first and second It is difficult to reach the external electrodes 221 and 222. Therefore, it is possible to suppress the amount of the bonding agent 400 that gets wet to the main surfaces of the first and second external electrodes 221 and 222 (both end surfaces in the longitudinal direction of the multilayer ceramic capacitor 20).
  • the concave portion 310 that enters the bottom surface side of the multilayer ceramic capacitor 20 is provided, and the connection conductor 343 is formed only in the concave portion 310, the multilayer ceramic capacitor in the process in which the bonding agent 400 wets the main surface of the interposer 30.
  • the amount of the bonding agent 400 that gets wet to the main surfaces of the first and second external electrodes 221 and 222 can be further suppressed.
  • the first amount of the multilayer ceramic capacitor 20 is at most as long as the amount of the bonding agent 400 is such that the multilayer ceramic capacitor 20 is directly mounted on the mounting land 901 of the external circuit board 90.
  • the amount of wetting can be limited to about 1 ⁇ 4 to about 3 from the mounting surface of the main surface of the second external electrodes 221 and 222.
  • the multilayer ceramic capacitor 20 is distorted by an applied voltage.
  • the inventors of the present application analyzed the distortion of the multilayer ceramic capacitor 20 by applying a voltage, and obtained the following results.
  • FIG. 4 is a diagram showing a strain distribution due to voltage application of the multilayer ceramic capacitor 20.
  • FIG. 4A shows a simulation result of distortion when the multilayer ceramic capacitor 20 is mounted so that the main surfaces of the internal electrode 200 and the interposer 30 are parallel to each other as shown in the present embodiment.
  • (B) shows the simulation result of distortion when the multilayer ceramic capacitor 20 is mounted so that the inner electrode 200 and the main surface of the interposer 30 are orthogonal to each other.
  • A81, A82, A83, A84, and A85 are regions divided according to the amount of distortion, and the relationship between the amounts of distortion between the regions is A81 ⁇ A82 ⁇ A83 ⁇ A84 ⁇ . A85. That is, A81 is the region where distortion is most difficult, and A85 is the region where distortion is most likely.
  • the multilayer ceramic capacitor 20 is mounted so that the internal electrode 200 of the multilayer ceramic capacitor 20 and the main surface of the interposer 30 are parallel to each other as described above.
  • the interposer 30 is configured in such a shape as to limit the amount of the bonding agent 400 wetted by the first and second external electrodes 221 and 222.
  • FIG. 5 is a diagram showing the vibration noise suppression effect of the electronic component 10 according to the present embodiment.
  • the solid line is the frequency characteristic of the sound pressure level of the vibration sound when the configuration of this embodiment is used, and the broken line is the case of using the configuration of FIG. This is a frequency characteristic of the sound pressure level of the vibration sound in the case where the multilayer ceramic capacitor is mounted so that the main surface of the poser is orthogonal.
  • vibration noise can be significantly suppressed over a wide frequency band. Furthermore, at the peak value, the sound pressure level can be suppressed by about 20 dB.
  • FIG. 6 is a four-side view of the electronic component 10A according to the second embodiment.
  • the structure and mounting direction of the multilayer ceramic capacitor 20 are the same as those of the electronic component 10 of the first embodiment, and the shape of the interposer 30A is different. Therefore, only different parts will be described.
  • the interposer 30 ⁇ / b> A includes an insulating substrate 31 ⁇ / b> A whose outer shape in plan view is the same as that of the multilayer ceramic capacitor 20.
  • each recess 310 ⁇ / b> A has a shape in which the entire arc enters under the bottom surfaces of the first external electrode 221 and the second external electrode 222 of the multilayer ceramic capacitor 20.
  • each recess 310 overlaps the multilayer ceramic capacitor 20 when viewed from the direction orthogonal to the first main surface and the second main surface.
  • the first mounting electrode 321A and the second mounting electrode 331A are formed on the first main surface (front surface) of the insulating substrate 31A.
  • the first mounting electrode 321A and the second mounting electrode 331A are respectively formed at opposite ends of the insulating substrate 31A in the longitudinal direction.
  • the first mounting electrode 321 ⁇ / b> A and the second mounting electrode 331 ⁇ / b> A are formed from the end in the longitudinal direction to a position having a predetermined length toward the central direction in the longitudinal direction, and are formed over the entire length in the lateral direction. Yes.
  • the first external connection electrode 322A and the second external connection electrode 332A are formed on the second main surface (back surface) of the insulating substrate 31A.
  • the first external connection electrode 322A is formed to face the first mounting electrode 321A.
  • the second external connection electrode 332A is formed to face the second mounting electrode 322A.
  • a connecting conductor 343A is formed on a side wall surface having an arcuate shape in a plan view for forming the recess 310A of the insulating substrate 31A.
  • the main surface of the internal electrode 200 is parallel to the first main surface and the second main surface of the interposer 30A.
  • it is mounted so that the outer shape in plan view is substantially the same.
  • both ends of the interposer 30A and both ends of the multilayer ceramic capacitor 20 coincide in plan view, but the entire recess 310A enters under the bottom surface of the multilayer ceramic capacitor 20 and forms an arc shape forming the recess 310A. Since the connection conductor 343A is formed only on the side wall surface, the main surfaces of the first and second external electrodes 221 and 222 through the connection conductor 343A and the bottom surfaces of the first and second external electrodes 221 and 222. The bonding agent gets wet.
  • the area in plan view is the same as that of the monolithic ceramic capacitor 20, and therefore the mounting area does not increase even when the interposer 30A is used. Therefore, the electronic component 10A composed of the multilayer ceramic capacitor 20 with the interposer 30A can be mounted with the minimum required mounting area.
  • FIG. 7 is a three-side view of an electronic component 10B according to the third embodiment.
  • the structure and mounting direction of the multilayer ceramic capacitor 20 are the same as those of the electronic component 10 of the first embodiment, and the shape of the interposer 30B is different. Therefore, only different parts will be described.
  • the interposer 30B includes an insulating substrate 31B having a larger area than the insulating substrate 31 shown in the first embodiment.
  • recesses 310B penetrating in the thickness direction of the insulating substrate 31B are formed, respectively, as in the first embodiment.
  • the first mounting electrode 321B and the second mounting electrode 331B are formed on the first main surface (front surface) of the insulating substrate 31B.
  • the first mounting electrode 321B and the second mounting electrode 331B are respectively formed at opposite ends of the insulating substrate 31B in the longitudinal direction.
  • the first mounting electrode 321 ⁇ / b> B and the second mounting electrode 331 ⁇ / b> B are formed from a longitudinal end to a position of a predetermined length toward the central direction in the longitudinal direction, and are formed over the entire length in the short direction. Yes.
  • the first external connection electrode 322B and the second external connection electrode 332B are formed on the second main surface (back surface) of the insulating substrate 31B.
  • the first external connection electrode 322B is formed to face the first mounting electrode 321B.
  • the second external connection electrode 332B is formed to face the second mounting electrode 322B.
  • the first external connection electrode 322B and the second external connection electrode 332B may be appropriately configured according to the shape of the mounting land 901 of the external circuit board 90, as in the first embodiment.
  • a connecting conductor 343B is formed on a side wall surface having an arc shape in plan view, which forms the recess 310B of the insulating substrate 31B.
  • connection conductors 343B By these connection conductors 343B, the first mounting electrode 321B and the first external connection electrode 322B are conducted, and the second mounting electrode 331B and the second external connection electrode 332B are conducted.
  • the recess 310B can be omitted, and in this case, the connection conductor 343B may be appropriately formed on both end faces in the longitudinal direction of the insulating substrate 31B.
  • FIG. 8A is a perspective view of an electronic component 10C according to the fourth embodiment
  • FIG. 8B is a side view of the end face in the longitudinal direction.
  • the electronic component 10C of the present embodiment is the same as the electronic component 10 of the first embodiment in the structure and mounting direction of the multilayer ceramic capacitor 20, and the shape of the connection conductor 343C of the interposer 30C is different. . Therefore, only different parts will be described.
  • connection conductor 343C is formed only on the arcuate side wall surface forming the recess 310 in a range overlapping the multilayer ceramic capacitor 20 in plan view. With such a configuration, there is no connection conductor that connects the thickness direction, which is the main wetting path of the bonding agent 400, in a region outward from the outer shape of the multilayer ceramic capacitor 20 in the recess 310. Thereby, the wetting of the bonding agent 400 to the first and second external electrodes 221 and 222 of the multilayer ceramic capacitor 20 can be further effectively suppressed.
  • a clear threshold is not set for the wetting height of the bonding agent 400, but a height threshold Hth as shown in FIG. 3 is set in consideration of the strain distribution of FIG.
  • the shape of the interposer may be designed so that the wetting of the bonding agent 400 can be suppressed so as not to exceed the threshold value Hth.
  • the threshold value Hth is preferably about 1 ⁇ 4 to about ⁇ of the height of the multilayer ceramic capacitor 20 with a small amount of distortion.
  • 10, 10A electronic component
  • 20 multilayer ceramic capacitor
  • 21 ceramic laminate
  • 200 internal electrode
  • 221 first external electrode
  • 222 second external electrode
  • 30, 30A, 30B, 30C interposer
  • 31 , 31A, 31B Insulating substrate
  • 310, 310A, 310B Recess
  • 322, 322A, 322B First external Connection electrode
  • 332, 332A, 332B second external connection electrode
  • 343, 343A, 343B, 343C connection conductor
  • 90 external circuit board
  • 901 mounting land
  • 400 bonding agent
  • 41 bonding layer

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
  • Ceramic Capacitors (AREA)

Abstract

構造且つ実装が容易で、必要十分な実装強度および電気特性を有し、振動音の発生を抑制できる電子部品を実現する。積層セラミックコンデンサ(20)は、平板状の内部電極(200)が所定層積層された構造である。インターポーザー(30)は、積層セラミックコンデンサ(20)の外形よりも広い絶縁性基板(31)を備える。絶縁性基板(31)の第1主面には、積層セラミックコンデンサ(20)を実装するための第1実装用電極(321,331)が形成され、第2主面には外部回路基板(90)へ接続するための第1外部接続用電極(322,332)が形成されている。積層セラミックコンデンサ(20)は、インターポーザー(30)の主面すなわち絶縁性基板(31)の第1主面および第2主面に対して内部電極(200)の主面が平行になるように、インターポーザー(30)へ実装される。

Description

電子部品
 本発明は、積層セラミックコンデンサと、該積層セラミックコンデンサを回路基板に実装する際に用いるインターポーザーとを備えた電子部品に関する。
 現在、チップ部品、特に小型の積層セラミックコンデンサは、携帯電話等の移動体端末に多く利用されている。積層セラミックコンデンサは、コンデンサとして機能する矩形状の部品本体と、該部品本体の対向する両端に形成された外部電極とから構成される。
 従来、一般的には、特許文献1に示すように、積層セラミックコンデンサは、移動体端末の回路基板の実装用ランドに外部電極を直接載置し、実装用ランドと外部電極とをはんだ等の接合剤で接合することで、回路基板に電気的物理的に接続されていた。
 ところが、積層セラミックコンデンサは、当該積層セラミックコンデンサに印加される電圧の変化によって、機械的な歪みが生じることがある。当該歪みが発生すると、歪みは回路基板に伝達されて、回路基板が振動する。回路基板が振動すると、人の耳に聞こえる振動音が生じることがある。
 これを解決する構成として、例えば、特許文献2,3には、実装用ランドに直接積層セラミックコンデンサを実装しないことが記載されている。特許文献2では、絶縁性基板からなるインターポーザーを用いている。インターポーザーを用いる場合、積層セラミックコンデンサをインターポーザーの上面電極に接合し、当該インターポーザーの下面電極を回路基板の実装用電極に接合している。上面電極と下面電極とは、インターポーザーを貫通するビアホールにより導通されている。特許文献3では、導電性支持部材で積層セラミックコンデンサの外部電極側端部を挟み込んで中空に支持し、導電性支持部材の底面を回路基板実装用電極に接合している。
特開平8-55752号公報 特開2004-134430号公報 特開2010-123614号公報
 しかしながら、上述の特許文献2の構成では、インターポーザーにおける下面電極の配列方向と、上面電極の配列方向が交差する、すなわち積層セラミックコンデンサの外部電極の配列方向とインターポーザーの回路基板への実装電極の配列方向とが交差するという、特殊な構造を用いている。したがって、積層セラミックコンデンサを回路基板へ直接実装して振動音が発生してしまった場合に、当該引用文献3の構成ではランドパターンの変更等を要することになる。しかしながら、高密度実装が要求される現在の回路基板ではこのようなランドパターンの変更による改善は困難であった。また、小型化が容易でなく、さらに高コスト化してしまう可能性があった。
 また、特許文献3の構成では、導電性支持部材により中空に保持されるので、低背化することが困難であった。また、積層セラミックコンデンサと回路基板との間隔を適切に空けて実装することが困難であった。さらに、導電性支持部材は、平板状の導電体を用いるため、実装強度を十分に確保することが困難であった。
 したがって、本発明の目的は、構造設計や実装が容易で、従来の一般的な実装構造と同等の実装強度および電気特性を有し、振動音の発生を抑制できる電子部品を実現することにある。
 この発明は、積層セラミックコンデンサと絶縁性の主平板からなる基板とから構成される電子部品に関する。積層セラミックコンデンサは、複数のセラミック層と内部電極とが交互に積層されたセラミック積層体と、該セラミック積層体の両端に形成された第1外部電極および第2外部電極とを備える。基板は、対向する第1主面と第2主面とを有する平板状からなる。基板は、第1外部電極が実装される第1実装用電極および第2外部電極が実装される第2実装用電極が第1主面に形成されている。基板は、第1実装用電極に接続する第1外部接続用電極および第2実装用電極に接続する第2外部接続用電極が第2主面に形成されている。このような構成の上で、積層セラミックコンデンサは、第1主面および第2主面に内部電極が平行になるように実装されている。
 この構成では、積層セラミックコンデンサの実装する方向を規制することにより、後述図1~図4に示すように、印加電圧の変化による積層セラミックコンデンサの歪みが大きい領域に、はんだ等からなる接合剤が付着することを防止できる。また、平板状の基板を用いて、当該基板上に積層セラミックコンデンサを実装する構造であるので、構造設計や実装が容易で、従来の一般的な実装構造と同等の実装強度および電気特性を実現できる。
 また、この発明の電子部品における基板は、次の構成であることが好ましい。第1実装用電極および第2実装用電極が配列する長手方向の両端となる第1端部および第2端部は、積層セラミックコンデンサの第1外部電極が形成された第1素子端面および第2外部電極が形成された第2素子端面からそれぞれ離間している。第1実装用電極と第1外部接続用電極を接続する第1接続導体は第1端部に形成されており、第2実装用電極と第2外部接続用電極とを接続する第2接続導体は第2端部に形成されている。
 この構成では、接合剤がぬれ上がる基板の第1接続導体および第2接続導体が、積層セラミックコンデンサの第1外部電極および第2外部電極から離間するため、第1外部電極および第2外部電極に対する接合剤のぬれ上がりを抑制できる。
 また、この発明の電子部品の基板は、次の構成であることが好ましい。第1端部と第2端部との距離は、積層セラミックコンデンサの第1素子端面と第2素子端面との距離よりも長い。第1端部と第2端部における長手方向に直交する短手方向の略中央の位置に、長手方向の両端から中央方向に凹み、積層セラミックコンデンサの底面下に少なくとも一部が入り込む形状の第1凹部および第2凹部をそれぞれ備える。第1端部につながる第1凹部を形成する側壁面のみに第1接続導体が形成され、第2端部につながる第2凹部を形成する側壁面にのみ第2接続導体が形成されている。
 このような凹部を設けることで、基板が積層セラミックコンデンサよりも大きくても、積層セラミックコンデンサの第1外部電極および第2外部電極と、凹部の第1接続導体および第2接続導体が、平面視して、少なくとも一部が重なる。このため、外部回路基板に形成する電子部品用の実装用ランドを、積層セラミックコンデンサを直接実装するための実装用ランドと略同じ位置、形状にしても、接合剤による接合を確実に行える。さらに、このような接合の場合、基板の凹部を形成する平面視して円弧状となる側壁面に形成された第1接続導体および第2接続導体から接合剤がぬれ上がるが、その一部は、第1外部電極および第2外部電極の底面(実装面)に付着した後に、第1外部電極および第2外部電極の主面(積層セラミックコンデンサの対向する両面)にぬれ上がる。したがって、単に積層セラミックコンデンサと同じ外形面積の基板を用いる場合よりも、第1外部電極および第2外部電極の主面にぬれ上がる接合剤の量を抑制できる。
 また、この発明の電子部品の基板は、次の構成であることが好ましい。第1主面および第2主面の法線方向から見て第1凹部を形成する側壁面における積層セラミックコンデンサと重なり合う範囲の側壁面のみに第1接続導体が形成されている。第1主面および第2主面の法線方向から見て第2凹部を形成する側壁面における積層セラミックコンデンサと重なり合う範囲の側壁面のみに第2接続導体が形成されている。
 この構成では、接合剤の第1外部電極および第2外部電極へのぬれ上がりをさらに抑制することができる。
 また、この発明の電子部品の基板は、次の構成であることが好ましい。第1実装用電極および第2実装用電極が配列する長手方向の両端となる第1端部および第2端部は、積層セラミックコンデンサの第1外部電極が形成された第1素子端面および第2外部電極が形成された第2素子端面とそれぞれ一致している。第1端部と第2端部における長手方向に直交する短手方向の略中央の位置に、長手方向の両端から中央方向に凹む形状の第1凹部および第2凹部をそれぞれ備えている。
 この構成では、積層セラミックコンデンサの長手方向の両端と基板の長手方向の両端が一致するので、実装面積を小さくすることができる。さらに、凹部が設けられていることで、上述のように、接合剤の第1外部電極および第2外部電極へのぬれ上がりを抑制することができる。
 また、この発明の電子部品では、第1外部電極および第2外部電極に接合する接合剤の高さは、第1外部電極および前記第2外部電極における積層セラミックコンデンサの実装面から約1/4以下であることが好ましい。
 このような高さ範囲に接合剤を付ければ、図4に示すような歪みが大きな領域への接合剤の付着が抑制できる。
 この発明に示す電子部品を用いて積層セラミックコンデンサを回路基板へ実装すれば、振動音の発生を抑制できる。さらに、構造が簡素で小型化が可能であり、回路基板への実装構造も容易になる。また、従来の一般的な実装構造と同等の実装強度および電気特性を確保することもできる。
第1の実施形態に係る電子部品10の外観斜視図および実装状態斜視図である。 第1の実施形態に係る電子部品10の四面図である。 第1の実施形態に係る電子部品10の実装状態を示す第1側面図および第2側面図である。 積層セラミックコンデンサの電圧印加による歪み分布を示す図である。 第1の実施形態に係る電子部品の振動音抑制効果を示す図である。 第2の実施形態に係る電子部品10Aの四面図である。 第3の実施形態に係る電子部品10Bの三面図である。 第4の実施形態に係る電子部品10Cの斜視図および側面図である。
 本発明の第1の実施形態に係る電子部品について、図を参照して説明する。図1(A)は第1の実施形態に係る電子部品10の外観斜視図であり、図1(B)は電子部品10の実装状態斜視図である。図2は第1の実施形態に係る電子部品10の四面図であり、図2(A)は平面図、図2(B)は第1(長手面側)側面図、図2(C)は第2(短手面側)側面図、図2(D)は裏面図である。図3は第1の実施形態に係る電子部品10の実装状態を示す第1側面図および第2側面図である。
 電子部品10は、積層セラミックコンデンサ20と、本発明の「基板」に相当するインターポーザー30を備える。
 積層セラミックコンデンサ20は、平板状からなる複数の内部電極200が、誘電体層を挟んで所定枚数積層された直方体状のセラミック積層体21を備える。セラミック積層体21の長手方向の両端(本発明の第1素子端面および第2素子端面に相当する。)には、それぞれ異なる内部電極200に接続する第1外部電極221および第2外部電極222が形成されている。第1外部電極221および第2外部電極222は、長手方向の両端面のみでなく、当該長手方向の両端面から短手方向(長手方向に直交する方向)の両端面および天面および底面にかけて広がるように形成されている。第1外部電極221および第2外部電極222には、耐腐食性や導電性を加味して所定の金属メッキが施されている。
 このように形成される積層セラミックコンデンサ20は、例えば、長さ(長手方向)×幅(短手方向)が、3.2mm×1.6mm、2.0mm×1.25mm、1.6mm×0.8mm、1.0mm×0.5mm、0.8mm×0.4mm、0.6mm×0.3mm等の寸法で形成されている。
 インターポーザー30は、絶縁性基板31を備える。絶縁性基板31は、例えば0.5mm程度~1.0mm程度の厚みからなる絶縁性樹脂により形成されている。絶縁性基板120は、平板面である第1主面および第2主面に直交する方向から見て、積層セラミックコンデンサ20と相似な略矩形状に形成されている。
 絶縁性基板31は、第1主面および第2主面に直交する方向から見て、長手方向、短手方向ともに、積層セラミックコンデンサ20よりも若干大きく形成されている。例えば、積層セラミックコンデンサ20の長さおよび幅に対して所定の割合ではみ出すような大きさや、積層セラミックコンデンサ20の外周に対して所定長さはみ出す形状で形成されている。
 絶縁性基板31の長手方向の両端(本発明の第1端部および第2端部に相当する。)には、短手方向の略中央位置に、第1主面および第2主面に直交する方向から見て、所定の径からなる円弧が形成されるように、絶縁性基板31の厚み方向に貫通する凹部310が、それぞれ形成されている。
 各凹部310(本発明の第1凹部および第2凹部に相当する。)は、積層セラミックコンデンサ20の第1外部電極221および第2外部電極222の底面下に、円弧の中間部が入り込む形状で形成されている。言い換えれば、第1主面および第2主面に直交する方向から見て、各凹部310は、円弧の中間部が積層セラミックコンデンサ20と重なるように形成されている。また、他の表現で示せば、積層セラミックコンデンサ20は、両端の第1外部電極221および第2外部電極222がそれぞれ凹部310の中間部に重なるように実装されている。
 絶縁性基板31の第1主面(表面)には、第1実装用電極321および第2実装用電極331が形成されている。第1実装用電極321と第2実装用電極331は、絶縁性基板31の長手方向の対向する端部にそれぞれ形成されている。第1実装用電極321と第2実装用電極331は、長手方向の端部から長手方向の中央方向に向かう所定長さの位置まで形成されており、短手方向には全長に亘り形成されている。なお、第1実装用電極321および第2実装用電極331の形状は、積層セラミックコンデンサ20の外部電極形状に応じて、適宜設定すればよい。このようにすれば、積層セラミックコンデンサ20をインターポーザー30に実装する際に、所謂セルフアライメントの効果を得ることができ、インターポーザー30上の所望とする位置に積層セラミックコンデンサ20を実装できる。そして、この効果により、外部回路基板90からのはんだのぬれ上がり防止効果がより確実に得られる。
 絶縁性基板31の第2主面(裏面)には、第1外部接続用電極322および第2外部接続用電極332が形成されている。第1外部接続用電極322は、第1実装用電極321に対向するように形成されている。第2外部接続用電極332は、第2実装用電極322に対向するように形成されている。第1外部接続用電極322および第2外部接続用電極332は、短手方向に沿って両端の所定長さが非形成部となるような形状で形成されている。なお、第1外部接続用電極322および第2外部接続用電極332の形状は、当該電子部品10が実装される外部回路基板90の実装用ランド901の形状に応じて、適宜設定すればよい。
 絶縁性基板31の凹部310を形成する平面視して円弧状となる側壁面には接続導体343が形成されている。これら接続導体343によって、第1実装用電極321と第1外部接続用電極322が導通し、第2実装用電極331と第2外部接続用電極332が導通する。
 このような構造のインターポーザー30に対して、図1~図3に示すように、積層セラミックコンデンサ20を、内部電極200の平板面が、インターポーザー30の第1主面および第2主面と平行になるように実装する。
 積層セラミックコンデンサ20の第1外部電極221は、インターポーザー30の第1実装用電極321上に実装される。積層セラミックコンデンサ20の第2外部電極222は、インターポーザー30の第2実装用電極331上に実装される。この際、第1外部電極221と第1実装用電極321との接合、および、第2外部電極222と第2実装用電極331との接合は、第1外部電極221と第2外部電極222の実装面側において、第1外部電極221と第2外部電極222の金属メッキ(例えば錫メッキ)の再溶融により、実現される。これにより、第1外部電極221と第1実装用電極321との間に接合層41が形成されて電気的、機械的に接続し、第2外部電極222と第2実装用電極331との間に接合層41が形成されて電気的、機械的に接続する。なお、第1実装用電極321および第2実装用電極331に、外部電極同様の金属メッキを予め行っていれば、第1実装用電極321および第2実装用電極331の金属メッキも含めて接続される。また、積層セラミックコンデンサ20とインターポーザー30との接合は、第1、第2外部電極221,222の金属メッキやインターポーザー30の金属メッキを用いず、接合剤(例えば、はんだ)によって行ってもよい。
 このように形成された電子部品10は、図1(B)および図3に示すように、外部回路基板90へ実装される。この際、第1外部接続用電極322および第2外部接続用電極332が、外部回路基板90の各実装用ランド901に接続するように、実装される。第1外部接続用電極322および第2外部接続用電極332と各実装用ランド901との接続には、接合剤(例えば、はんだ)400を用いる。
 このような接合剤400による接合では、少なくとも外部回路基板90の実装用ランド901からインターポーザー30の凹部310の接続導体343にかけてフィレットが形成されるように、接合を行う。このようにフィレットを形成することで、電子部品10の実装時の浮きを防止したり、接合強度を確保できたり、接合状態不良を目視確認することができるため、非常に有効である。なお、接合剤400は、はんだが好適であるが、はんだ以外でも適切なぬれ性を有し導電性を有する接合剤であれば、他の材料を用いてもよい。
 このような接合剤400による接合を行うと、供給される接合剤の量が多かった場合、凹部310の接続導体343でフィレットを形成する以上に、当該接続導体343を介してインターポーザー30の上面側まで接合剤400が上がってくることが考えられる。
 しかしながら、本実施形態の構成では、インターポーザー30の両端が、積層セラミックコンデンサ20の両端から離間しているため、接合剤400がインターポーザー30の上面側までぬれ上がっても、第1、第2外部電極221、222まで到達しにくい。したがって、第1、第2外部電極221、222の主面(積層セラミックコンデンサ20の長手方向の両端面)にまでぬれ上がる接合剤400の量を抑制できる。
 さらに、積層セラミックコンデンサ20の底面側まで入り込む凹部310を備え、当該凹部310にのみ接続導体343が形成されているため、接合剤400がインターポーザー30の主面にぬれ上がる過程で、積層セラミックコンデンサ20の底面を介することになり、第1、第2外部電極221、222の主面までぬれ上がる接合剤400の量をさらに抑制することができる。
 したがって、本実施形態の構成を用いれば、外部回路基板90の実装用ランド901に積層セラミックコンデンサ20を直接実装する程度の接合剤400の量であれば、最大でも、積層セラミックコンデンサ20の第1、第2外部電極221、222の主面の実装面から略1/4から略1/3程度のぬれ上がり量に制限することができる。
 ここで、積層セラミックコンデンサ20は、印加される電圧により歪みを生じることが知られている。しかしながら、電圧印加により、どのように歪むかは今まで知られていなかった。そこで、本願の発明者らは、電圧印加により積層セラミックコンデンサ20の歪みを解析し、次の結果を得た。
 図4は積層セラミックコンデンサ20の電圧印加による歪み分布を示す図である。図4(A)は、本実施形態に示すように、内部電極200とインターポーザー30の主面が平行になるように、積層セラミックコンデンサ20を実装した場合の歪みのシミュレーション結果を示し、図4(B)は内部電極200とインターポーザー30の主面が直交するように、積層セラミックコンデンサ20を実装した場合の歪みのシミュレーション結果を示す。
 図4において、A81,A82,A83,A84,A85は歪み量の大きさに応じて区分けした領域であり、各領域間での歪み量の大きさの関係は、A81<A82<A83<A84<A85である。すなわち、A81が最も歪みにくい領域であり、A85が最も歪みやすい領域である。
 (i)内部電極200とインターポーザー30の主面が平行になるように、積層セラミックコンデンサ20を実装した場合、図4(A)に示すように、積層セラミックコンデンサ20(20p)の天面及び底面(図示せず)の全体が歪み、中央領域ほど歪みが大きくなる。一方、天面及び底面の長手方向両端辺が最も歪みが小さく、殆ど歪まない。また、積層セラミックコンデンサ20(20p)の長手方向両端の高さ方向の中央領域も歪みが大きくなる。
 (ii)内部電極200とインターポーザー30の主面が直交するように、積層セラミックコンデンサ20(20o)を実装した場合、図4(B)に示すように、積層セラミックコンデンサ20の長手方向に沿った両側面の全体が歪み、中央領域ほど歪みが大きくなる。一方、長手方向に沿った両側面の長手方向両端辺(高さ方向の辺)が最も歪みが小さく、殆ど歪まない。また、積層セラミックコンデンサ20(20o)の長手方向両端面の短手方向の中央領域も歪みが大きくなる。
 以上のような結果に基づいて、本実施形態の構成では、上述のように、積層セラミックコンデンサ20の内部電極200とインターポーザー30の主面が平行になるように、積層セラミックコンデンサ20を実装し、第1、第2外部電極221,222にぬれ上がる接合剤400の量を制限するような形状でインターポーザー30を構成している。これにより、積層セラミックコンデンサ20に電圧を印加して歪みが生じても、インターポーザー30との接合箇所は、殆ど歪まない。したがって、歪みによる振動はインターポーザー30および外部回路基板90に殆ど生じず、従来技術に示したような振動音の発生を大幅に抑制できる。
 一方、図4(B)に示すように、積層セラミックコンデンサ20の内部電極200とインターポーザー30の主面が直交するように、積層セラミックコンデンサ20を実装すると、歪みの大きな領域に接合剤がぬれ上がるため、振動音を抑制することはできない。
 図5は本実施形態に係る電子部品10の振動音抑制効果を示す図である。図5において、実線が本実施形態の構成を用いた場合における振動音の音圧レベルの周波数特性であり、破線が図4(B)の構成を用いた場合(積層セラミックコンデンサの内部電極とインターポーザーの主面が直交するように、積層セラミックコンデンサを実装した場合)における振動音の音圧レベルの周波数特性である。
 図5に示すように、本実施形態の構成を用いれば、広い周波数帯域に亘って、振動音を大幅に抑制できる。さらに、ピーク値においては、音圧レベルを20dB程度抑圧することができる。
 次に、第2の実施形態に係る電子部品について図を参照して説明する。図6は第2の実施形態に係る電子部品10Aの四面図である。
 本実施形態の電子部品10Aは、第1の実施形態の電子部品10に対して、積層セラミックコンデンサ20の構造および実装向きは同じであり、インターポーザー30Aの形状が異なるものである。したがって、異なる箇所のみを説明する。
 インターポーザー30Aは、平面視した外形が積層セラミックコンデンサ20と同じ、絶縁性基板31Aを備える。
 絶縁性基板31Aの長手方向の両端には、第1実施形態と同様に、絶縁性基板31Aの厚み方向に貫通する凹部310Aが、それぞれ形成されている。この構成では、各凹部310Aは、積層セラミックコンデンサ20の第1外部電極221および第2外部電極222の底面下に、円弧の全体が入り込む形状となる。言い換えれば、第1主面および第2主面に直交する方向から見て、各凹部310は積層セラミックコンデンサ20と重なる。
 絶縁性基板31Aの第1主面(表面)には、第1実装用電極321Aおよび第2実装用電極331Aが形成されている。第1実装用電極321Aと第2実装用電極331Aは、絶縁性基板31Aの長手方向の対向する端部にそれぞれ形成されている。第1実装用電極321Aと第2実装用電極331Aは、長手方向の端部から長手方向の中央方向に向かう所定長さの位置まで形成されており、短手方向には全長に亘り形成されている。
 絶縁性基板31Aの第2主面(裏面)には、第1外部接続用電極322Aおよび第2外部接続用電極332Aが形成されている。第1外部接続用電極322Aは、第1実装用電極321Aに対向するように形成されている。第2外部接続用電極332Aは、第2実装用電極322Aに対向するように形成されている。
 絶縁性基板31Aの凹部310Aを形成する平面視して円弧状となる側壁面には接続導体343Aが形成されている。これら接続導体343Aによって、第1実装用電極321Aと第1外部接続用電極322Aが導通し、第2実装用電極331Aと第2外部接続用電極332Aが導通する。
 このような構造のインターポーザー30Aに対して、図6に示すように、積層セラミックコンデンサ20を、内部電極200の主面がインターポーザー30Aの第1主面および第2主面と平行になるように、且つ平面視した外形形状が略一致するように実装する。
 このような構成であっても、上述の振動音抑制効果を得ることができる。なお、本実施形態では、インターポーザー30Aの両端と積層セラミックコンデンサ20の両端が平面視して一致するが、凹部310Aの全体が積層セラミックコンデンサ20の底面下に入り込み、凹部310Aを形成する円弧状となる側壁面にのみ接続導体343Aが形成されているので、当該接続導体343Aおよび第1、第2外部電極221,222の底面を介して、第1、第2外部電極221,222の主面へ接合剤がぬれ上がる。したがって、外部回路基板90の実装用ランド901上から積層セラミックコンデンサ20の第1、第2外部電極221,222へ直接ぬれ上がることは殆ど無い。これにより、上述のように、第1、第2外部電極221,222の主面へ接合剤が高くぬれ上がることを抑制できる。
 また、本実施形態の構成を用いることで、平面視した面積が、積層セラミックコンデンサ20単体と同じであるので、インターポーザー30Aを用いても実装面積が拡大することがない。したがって必要最小限の実装面積で、インターポーザー30A付き積層セラミックコンデンサ20からなる電子部品10Aを実装することができる。
 次に、第3の実施形態に係る電子部品について、図を参照して説明する。図7は第3の実施形態に係る電子部品10Bの三面図である。
 本実施形態の電子部品10Bは、第1の実施形態の電子部品10に対して、積層セラミックコンデンサ20の構造および実装向きは同じであり、インターポーザー30Bの形状が異なるものである。したがって、異なる箇所のみを説明する。
 インターポーザー30Bは、第1の実施形態に示した絶縁性基板31よりもさらに広い面積の絶縁性基板31Bを備える。
 絶縁性基板31Bの長手方向の両端には、第1実施形態と同様に、絶縁性基板31Bの厚み方向に貫通する凹部310Bがそれぞれ形成されている。
 絶縁性基板31Bの第1主面(表面)には、第1実装用電極321Bおよび第2実装用電極331Bが形成されている。第1実装用電極321Bと第2実装用電極331Bは、絶縁性基板31Bの長手方向の対向する端部にそれぞれ形成されている。第1実装用電極321Bと第2実装用電極331Bは、長手方向の端部から長手方向の中央方向に向かう所定長さの位置まで形成されており、短手方向には全長に亘り形成されている。
 絶縁性基板31Bの第2主面(裏面)には、第1外部接続用電極322Bおよび第2外部接続用電極332Bが形成されている。第1外部接続用電極322Bは、第1実装用電極321Bに対向するように形成されている。第2外部接続用電極332Bは、第2実装用電極322Bに対向するように形成されている。なお、第1外部接続用電極322B、第2外部接続用電極332Bは、第1実施形態と同様に、外部回路基板90の実装用ランド901の形状に応じて、適宜形状を設定すればよい。
 絶縁性基板31Bの凹部310Bを形成する平面視して円弧状となる側壁面には接続導体343Bが形成されている。これら接続導体343Bによって、第1実装用電極321Bと第1外部接続用電極322Bが導通し、第2実装用電極331Bと第2外部接続用電極332Bが導通する。なお、この凹部310Bは省略することもでき、この場合、接続導体343Bは、絶縁性基板31Bの長手方向の両端面に適宜形成すればよい。
 このような構成であっても、インターポーザー30Bの両端と積層セラミックコンデンサ20の両端が大きく離間しているので、上述の実施形態と同様に振動音抑制効果を得ることができる。
 次に、第4の実施形態に係る電子部品について、図を参照して説明する。図8(A)は第4の実施形態に係る電子部品10Cの斜視図であり、図8(B)はその長手方向端面を見た側面図である。
 本実施形態の電子部品10Cは、第1の実施形態の電子部品10に対して、積層セラミックコンデンサ20の構造および実装向きは同じであり、インターポーザー30Cの接続導体343Cの形状が異なるものである。したがって、異なる箇所のみを説明する。
 接続導体343Cは、凹部310を形成する円弧状の側壁面における、平面視して積層セラミックコンデンサ20と重なる範囲のみに形成されている。このような構成とすることで、凹部310における積層セラミックコンデンサ20の外形から外方の領域に、接合剤400の主たるぬれ上がり経路となる厚み方向を接続する接続導体が存在しない。これにより、積層セラミックコンデンサ20の第1、第2外部電極221,222への接合剤400のぬれ上がりを、さらに効果的に抑制することができる。
 なお、上述の各実施形態では、接合剤400のぬれ上がる高さについて、明確な閾値を設定しないが、図4の歪み分布を加味して、図3に示すような高さ閾値Hthを設定して、当該閾値Hthを超えないように接合剤400のぬれ上がりが抑制できる形状に、インターポーザーの形状を設計してもよい。この閾値Hthは、例えば、図4から分かるように、歪み量が少ない、積層セラミックコンデンサ20の高さの略1/4から略1/3程度が好適である。
10,10A:電子部品、20:積層セラミックコンデンサ、21:セラミック積層体、200:内部電極、221:第1外部電極、222:第2外部電極、30,30A,30B,30C:インターポーザー、31,31A,31B:絶縁性基板、310,310A,310B:凹部、321,321A,321B:第1実装用電極、331,331A,331B:第2実装用電極、322,322A,322B:第1外部接続用電極、332,332A,332B:第2外部接続用電極、343,343A、343B,343C:接続導体、90:外部回路基板、901:実装用ランド、400:接合剤、41:接合層

Claims (6)

  1.  複数のセラミック層と内部電極とが交互に積層されたセラミック積層体と、該セラミック積層体の両端に形成された第1外部電極および第2外部電極とを備える積層セラミックコンデンサと、
     対向する第1主面と第2主面とを有する平板状からなり、前記第1外部電極が実装される第1実装用電極および前記第2外部電極が実装される第2実装用電極が前記第1主面に形成され、前記第1実装用電極に接続する第1外部接続用電極および前記第2実装用電極に接続する第2外部接続用電極が前記第2主面に形成された基板と、を備え、
     前記積層セラミックコンデンサは、前記第1主面および前記第2主面と前記内部電極が平行になるように、実装されている、電子部品。
  2.  前記基板は、
     前記第1実装用電極および前記第2実装用電極が配列する長手方向の両端となる第1端部および第2端部が、前記積層セラミックコンデンサの前記第1外部電極が形成された第1素子端面および前記第2外部電極が形成された第2素子端面からそれぞれ離間しており、
     前記第1実装用電極と前記第1外部接続用電極を接続する第1接続導体は、前記第1端部に形成され、
     前記第2実装用電極と前記第2外部接続用電極とを接続する第2接続導体は、前記第2端部に形成されている、請求項1に記載の電子部品。
  3.  前記基板は、
     前記第1端部と前記第2端部との距離が、前記積層セラミックコンデンサの前記第1素子端面と前記第2素子端面との距離よりも長く、
     前記第1端部と前記第2端部における前記長手方向に直交する短手方向の略中央の位置に、前記長手方向の両端から中央方向に凹み、前記積層セラミックコンデンサの底面下に少なくとも一部が入り込む形状の第1凹部および第2凹部をそれぞれ備え、
     前記第1端部につながる前記第1凹部を形成する側壁面のみに前記第1接続導体が形成され、前記第2端部につながる前記第2凹部を形成する側壁面にのみ前記第2接続導体が形成されている、請求項2に記載の電子部品。
  4.  前記基板は、
     前記第1主面および前記第2主面の法線方向から見て、前記第1凹部を形成する側壁面における前記積層セラミックコンデンサと重なり合う範囲の側壁面のみに前記第1接続導体が形成され、
     前記第1主面および前記第2主面の法線方向から見て、前記第2凹部を形成する側壁面における前記積層セラミックコンデンサと重なり合う範囲の側壁面のみに前記第2接続導体が形成されている、請求項3に記載の電子部品。
  5.  前記基板は、
     前記第1実装用電極および前記第2実装用電極が配列する長手方向の両端となる第1端部および第2端部が、前記積層セラミックコンデンサの前記第1外部電極が形成された第1素子端面および前記第2外部電極が形成された第2素子端面とそれぞれ一致しており、
     前記第1端部と前記第2端部における前記長手方向に直交する短手方向の略中央の位置に、前記長手方向の両端から中央方向に凹む形状の第1凹部および第2凹部をそれぞれ備えた、請求項1に記載の電子部品。
  6.  前記第1外部電極および前記第2外部電極に接合する接合剤の高さは、
     前記第1外部電極および前記第2外部電極における前記積層セラミックコンデンサの実装面から約1/4以下である、請求項1乃至請求項5のいずれかに記載の電子部品。
PCT/JP2012/056826 2011-03-25 2012-03-16 電子部品 WO2012132952A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020137024945A KR101529900B1 (ko) 2011-03-25 2012-03-16 전자부품
CN201280013739.5A CN103443886B (zh) 2011-03-25 2012-03-16 电子部件
TW103112187A TWI550662B (zh) 2011-03-25 2012-03-23 Installation of electronic components
TW103112188A TWI550663B (zh) 2011-03-25 2012-03-23 Electronic chip parts structure
TW101110249A TWI451459B (zh) 2011-03-25 2012-03-23 Electronic Parts
US14/027,685 US9082549B2 (en) 2011-03-25 2013-09-16 Electronic component
US14/731,521 US9548159B2 (en) 2011-03-25 2015-06-05 Electronic component

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2011-067181 2011-03-25
JP2011067181A JP5126379B2 (ja) 2011-03-25 2011-03-25 チップ部品構造体

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/027,685 Continuation US9082549B2 (en) 2011-03-25 2013-09-16 Electronic component

Publications (1)

Publication Number Publication Date
WO2012132952A1 true WO2012132952A1 (ja) 2012-10-04

Family

ID=46930685

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2012/056826 WO2012132952A1 (ja) 2011-03-25 2012-03-16 電子部品

Country Status (6)

Country Link
US (2) US9082549B2 (ja)
JP (1) JP5126379B2 (ja)
KR (1) KR101529900B1 (ja)
CN (1) CN103443886B (ja)
TW (3) TWI451459B (ja)
WO (1) WO2012132952A1 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104616890A (zh) * 2013-11-05 2015-05-13 三星电机株式会社 多层陶瓷电子组件及其上安装有该多层陶瓷电子组件的板
JP2016127274A (ja) * 2015-01-08 2016-07-11 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層セラミック電子部品及びその実装基板
US9805867B2 (en) 2012-09-19 2017-10-31 Apple Inc. Acoustically quiet capacitors
CN108054008A (zh) * 2013-11-05 2018-05-18 三星电机株式会社 多层陶瓷电容器
US20230141373A1 (en) * 2021-11-11 2023-05-11 Samsung Electro-Mechanics Co., Ltd. Composite electronic component

Families Citing this family (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014086606A (ja) * 2012-10-25 2014-05-12 Taiyo Yuden Co Ltd 積層セラミックコンデンサの実装構造
JP6014581B2 (ja) * 2013-02-18 2016-10-25 太陽誘電株式会社 インターポーザ付き積層セラミックコンデンサと、積層セラミックコンデンサ用インターポーザ
JP5821878B2 (ja) * 2013-03-14 2015-11-24 株式会社村田製作所 電子部品
JP5725062B2 (ja) 2013-03-15 2015-05-27 株式会社村田製作所 電子部品、それに含まれる基板型の端子、および、電子部品の実装構造
JP5794256B2 (ja) 2013-03-19 2015-10-14 株式会社村田製作所 電子部品および電子部品連
JP2014187322A (ja) * 2013-03-25 2014-10-02 Murata Mfg Co Ltd 電子部品
JP6144139B2 (ja) * 2013-07-22 2017-06-07 太陽誘電株式会社 インターポーザ付き積層セラミックコンデンサ、及び積層セラミックコンデンサ用インターポーザ
KR101525696B1 (ko) 2013-11-14 2015-06-03 삼성전기주식회사 적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판
KR101514565B1 (ko) * 2013-11-14 2015-04-22 삼성전기주식회사 적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판
JP6248644B2 (ja) 2014-01-17 2017-12-20 Tdk株式会社 電子部品
KR101539884B1 (ko) * 2014-01-27 2015-07-27 삼성전기주식회사 적층 세라믹 전자 부품 및 그 실장 기판
JP6024693B2 (ja) * 2014-03-24 2016-11-16 株式会社村田製作所 電子部品
JP6011573B2 (ja) * 2014-03-24 2016-10-19 株式会社村田製作所 電子部品
US10204737B2 (en) 2014-06-11 2019-02-12 Avx Corporation Low noise capacitors
US9997295B2 (en) 2014-09-26 2018-06-12 Murata Manufacturing Co., Ltd. Electronic component
KR102029495B1 (ko) * 2014-10-15 2019-10-07 삼성전기주식회사 칩 전자부품 및 그 실장 기판
KR102139760B1 (ko) * 2015-01-22 2020-07-31 삼성전기주식회사 전자 부품 및 그 실장 기판
KR101681410B1 (ko) 2015-04-20 2016-11-30 삼성전기주식회사 커패시터 부품
TWM509428U (zh) * 2015-06-02 2015-09-21 Yageo Corp 堆疊型被動元件整合裝置
JP6696121B2 (ja) * 2015-07-10 2020-05-20 株式会社村田製作所 複合電子部品および抵抗素子
WO2017105498A1 (en) * 2015-12-18 2017-06-22 Intel IP Corporation Interposer with conductive routing exposed on sidewalls
US10504838B2 (en) * 2016-09-21 2019-12-10 Micron Technology, Inc. Methods of forming a semiconductor device structure including a stair step structure
US10347425B2 (en) 2017-05-04 2019-07-09 Samsung Electro-Mechanics Co., Ltd. Multilayer electronic component and board having the same
KR102380840B1 (ko) * 2017-06-08 2022-04-01 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
US10062511B1 (en) 2017-06-08 2018-08-28 Samsung Electro-Mechanics Co., Ltd. Multilayer electronic component and board having the same
KR102463337B1 (ko) 2017-09-20 2022-11-04 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR102516765B1 (ko) 2017-09-27 2023-03-31 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR102538906B1 (ko) 2017-09-27 2023-06-01 삼성전기주식회사 복합 전자부품 및 그 실장 기판
KR102473422B1 (ko) 2017-10-02 2022-12-02 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR102426211B1 (ko) 2017-10-02 2022-07-28 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR102473414B1 (ko) 2017-10-12 2022-12-02 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
US10658118B2 (en) 2018-02-13 2020-05-19 Samsung Electro-Mechanics Co., Ltd. Electronic component and board having the same
JP2019161212A (ja) 2018-03-09 2019-09-19 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層型キャパシタ
KR102500116B1 (ko) 2018-04-19 2023-02-15 삼성전기주식회사 복합 전자부품
KR102505433B1 (ko) 2018-04-20 2023-03-03 삼성전기주식회사 전자 부품
KR102561930B1 (ko) 2018-05-04 2023-08-01 삼성전기주식회사 전자 부품
KR102538898B1 (ko) 2018-06-08 2023-06-01 삼성전기주식회사 전자 부품
US10910163B2 (en) 2018-06-29 2021-02-02 Samsung Electro-Mechanics Co., Ltd. Multilayer electronic component and board having the same mounted thereon
KR102089703B1 (ko) 2018-08-07 2020-03-16 삼성전기주식회사 적층형 전자 부품
KR102041725B1 (ko) 2018-09-06 2019-11-06 삼성전기주식회사 전자 부품
KR102041726B1 (ko) * 2018-09-11 2019-11-06 삼성전기주식회사 전자 부품
KR102068813B1 (ko) 2018-10-05 2020-01-22 삼성전기주식회사 전자 부품
KR102126416B1 (ko) * 2018-10-10 2020-06-24 삼성전기주식회사 적층 세라믹 전자부품 집합체
KR102240705B1 (ko) 2018-10-11 2021-04-15 삼성전기주식회사 전자 부품
KR102597151B1 (ko) 2018-10-15 2023-11-02 삼성전기주식회사 전자 부품
KR102584974B1 (ko) 2018-10-17 2023-10-05 삼성전기주식회사 적층 세라믹 전자부품 및 그에 포함된 인터포저
KR102586071B1 (ko) 2018-10-31 2023-10-05 삼성전기주식회사 전자 부품
KR20200064551A (ko) 2018-11-29 2020-06-08 삼성전기주식회사 전자 부품
JP2020155512A (ja) * 2019-03-19 2020-09-24 日本電気株式会社 インターポーザ、接合構造体、および実装方法
JP7247740B2 (ja) * 2019-05-15 2023-03-29 株式会社村田製作所 電子部品の実装構造体及びその製造方法
KR20190116136A (ko) 2019-07-17 2019-10-14 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR20210026117A (ko) 2019-08-29 2021-03-10 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR20190116169A (ko) 2019-09-09 2019-10-14 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR102283079B1 (ko) 2019-09-10 2021-07-30 삼성전기주식회사 적층형 커패시터 및 그 실장 기판
KR20210085669A (ko) 2019-12-31 2021-07-08 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
JP2021174867A (ja) * 2020-04-24 2021-11-01 株式会社村田製作所 積層セラミックコンデンサ
JP2022061641A (ja) * 2020-10-07 2022-04-19 株式会社村田製作所 積層セラミックコンデンサ

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006186167A (ja) * 2004-12-28 2006-07-13 Tdk Corp 電子部品
JP2009200421A (ja) * 2008-02-25 2009-09-03 Tdk Corp 電子部品の実装構造

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6059526U (ja) * 1983-09-29 1985-04-25 松尾電機株式会社 チツプ型電子部品
JP3161202B2 (ja) 1994-01-20 2001-04-25 株式会社村田製作所 電子部品の実装構造
JPH0855752A (ja) 1994-08-10 1996-02-27 Taiyo Yuden Co Ltd 積層コンデンサの実装方法及び積層コンデンサ
JPH08162357A (ja) 1994-11-30 1996-06-21 Murata Mfg Co Ltd セラミック電子部品
JPH08222831A (ja) 1995-02-09 1996-08-30 Matsushita Electric Ind Co Ltd 面実装部品の実装体
JPH09129478A (ja) 1995-10-31 1997-05-16 Kyocera Corp セラミックス電子部品の実装構造
JP3767704B2 (ja) 1995-11-16 2006-04-19 株式会社Maruwa チップ型電子部品
JP3257542B2 (ja) * 1999-08-02 2002-02-18 松下電器産業株式会社 薄膜コンデンサ
JP2002025850A (ja) 2000-07-03 2002-01-25 Nec Corp チップ部品並びにチップ立ち防止方法
JP3750650B2 (ja) * 2001-12-05 2006-03-01 株式会社村田製作所 回路基板装置
JP4368081B2 (ja) 2001-12-18 2009-11-18 三洋電機株式会社 チップ部品を実装した回路装置
JP4827157B2 (ja) 2002-10-08 2011-11-30 Tdk株式会社 電子部品
JP2004335657A (ja) * 2003-05-06 2004-11-25 Tdk Corp 底面電極チップ部品の表面実装用ランドパターン、表面実装方法、緩衝基板及び電子部品
JP5045649B2 (ja) 2008-11-17 2012-10-10 株式会社村田製作所 セラミックコンデンサ及びそれを備えた電子部品

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006186167A (ja) * 2004-12-28 2006-07-13 Tdk Corp 電子部品
JP2009200421A (ja) * 2008-02-25 2009-09-03 Tdk Corp 電子部品の実装構造

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9805867B2 (en) 2012-09-19 2017-10-31 Apple Inc. Acoustically quiet capacitors
CN104616890A (zh) * 2013-11-05 2015-05-13 三星电机株式会社 多层陶瓷电子组件及其上安装有该多层陶瓷电子组件的板
CN108054008A (zh) * 2013-11-05 2018-05-18 三星电机株式会社 多层陶瓷电容器
CN108054008B (zh) * 2013-11-05 2020-03-10 三星电机株式会社 多层陶瓷电容器
JP2016127274A (ja) * 2015-01-08 2016-07-11 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層セラミック電子部品及びその実装基板
US20230141373A1 (en) * 2021-11-11 2023-05-11 Samsung Electro-Mechanics Co., Ltd. Composite electronic component

Also Published As

Publication number Publication date
TWI550663B (zh) 2016-09-21
CN103443886B (zh) 2016-08-17
US20150270066A1 (en) 2015-09-24
KR20130123454A (ko) 2013-11-12
KR101529900B1 (ko) 2015-06-18
US9082549B2 (en) 2015-07-14
JP5126379B2 (ja) 2013-01-23
CN103443886A (zh) 2013-12-11
TW201301320A (zh) 2013-01-01
US20140016242A1 (en) 2014-01-16
JP2012204572A (ja) 2012-10-22
US9548159B2 (en) 2017-01-17
TWI550662B (zh) 2016-09-21
TW201428789A (zh) 2014-07-16
TWI451459B (zh) 2014-09-01
TW201428788A (zh) 2014-07-16

Similar Documents

Publication Publication Date Title
JP5126379B2 (ja) チップ部品構造体
JP5459445B2 (ja) 電子部品
JP5472230B2 (ja) チップ部品構造体及び製造方法
JP5459444B2 (ja) 電子部品
KR101552247B1 (ko) 실장 랜드 구조체 및 적층 콘덴서의 실장 구조체
JP5532087B2 (ja) 実装構造
US9241408B2 (en) Electronic component
JP5459368B2 (ja) チップ部品構造体
US9374901B2 (en) Monolithic capacitor mounting structure and monolithic capacitor
KR20210085668A (ko) 적층형 전자 부품 및 그 실장 기판

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12764288

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20137024945

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12764288

Country of ref document: EP

Kind code of ref document: A1