KR102516765B1 - 적층형 전자 부품 및 그 실장 기판 - Google Patents

적층형 전자 부품 및 그 실장 기판 Download PDF

Info

Publication number
KR102516765B1
KR102516765B1 KR1020170125463A KR20170125463A KR102516765B1 KR 102516765 B1 KR102516765 B1 KR 102516765B1 KR 1020170125463 A KR1020170125463 A KR 1020170125463A KR 20170125463 A KR20170125463 A KR 20170125463A KR 102516765 B1 KR102516765 B1 KR 102516765B1
Authority
KR
South Korea
Prior art keywords
electronic component
capacitor body
multilayer electronic
parts
land
Prior art date
Application number
KR1020170125463A
Other languages
English (en)
Other versions
KR20190036346A (ko
Inventor
지구원
박흥길
박세훈
Original Assignee
삼성전기주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기주식회사 filed Critical 삼성전기주식회사
Priority to KR1020170125463A priority Critical patent/KR102516765B1/ko
Priority to US15/850,933 priority patent/US10204739B1/en
Priority to CN201810365885.3A priority patent/CN109559890B/zh
Priority to US16/248,078 priority patent/US10438748B2/en
Publication of KR20190036346A publication Critical patent/KR20190036346A/ko
Application granted granted Critical
Publication of KR102516765B1 publication Critical patent/KR102516765B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • H01G2/065Mountings specially adapted for mounting on a printed-circuit support for surface mounting, e.g. chip capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/248Terminals the terminals embracing or surrounding the capacitive element, e.g. caps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/224Housing; Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/111Pads for surface mounting, e.g. lay-out
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/181Printed circuits structurally associated with non-printed electric components associated with surface mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/301Assembling printed circuits with electric components, e.g. with resistor by means of a mounting structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES OR LIGHT-SENSITIVE DEVICES, OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0271Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10015Non-printed capacitor
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Abstract

본 발명은, 커패시터 바디; 상기 커패시터 바디의 실장 면에 서로 이격되게 배치되는 제1 및 제2 외부 전극; 및 도전성 재료를 포함하고, 상기 제1 및 제2 외부 전극 상에 각각 배치되는 제1 및 제2 랜드부; 및 상기 제1 및 제2 랜드부 사이에 서로 이격되게 배치되고 일단이 상기 제1 및 제2 랜드부와 각각 연결되는 제1 및 제2 절연부; 를 포함하는 적층형 전자 부품 및 그 실장 기판을 제공한다.

Description

적층형 전자 부품 및 그 실장 기판{ELECTRONIC COMPONENT AND BOARD HAVING THE SAME MOUNTED THEREON}
본 발명은 적층형 전자 부품 및 그 실장 기판에 관한 것이다.
적층형 전자 부품의 하나로서 적층형 커패시터는 유전체 재료로 이루어지고, 이 유전체 재료는 압전성을 가지기 때문에 인가 전압에 동기화되어 변형될 수 있다.
인가 전압의 주기가 가청 주파수 대역에 있을 때, 그 변위는 진동이 되어 솔더를 통해 기판에 전해지고, 기판의 진동이 소리로 들리게 된다. 이러한 소리를 어쿠스틱 노이즈라고 한다.
상기 어쿠스틱 노이즈는 기기의 동작 환경이 조용한 경우 사용자가 이상한 소리로 인지하여 기기의 고장이라고 느낄 수 있다.
또한, 음성 회로를 가지는 기기에서는 음성 출력에 어쿠스틱 노이즈가 중첩되면서 기기의 품질을 저하시킬 수 있다.
또한, 사람의 귀가 인지하는 어쿠스틱 노이즈와 별개로, 적층형 커패시터의 압전 진동이 20kHz 이상의 고주파 영역에서 발생하는 경우, IT 및 산업/전장에서 사용되는 각종 센서류의 오작동을 발생시키는 원인이 될 수 있다.
한편, 적층형 커패시터의 외부 전극과 기판은 솔더로 연결되는데, 이때 솔더는 커패시터 바디의 양 측면 또는 양 단면에서 상기 외부 전극의 표면을 따라 일정한 높이로 경사지게 형성될 수 있다.
이때, 상기 솔더의 부피 및 높이가 커질수록 상기 적층형 커패시터의 진동이 상기 기판으로 보다 용이하게 전달되고, 이에 발생되는 어쿠스틱 노이즈의 크기가 심화되는 문제점이 있었다.
국내공개특허 제2015-0051668호 일본공개특허 제2012-204572호
본 발명의 목적은 20kHz 미만 가청주파수 영역의 어쿠스틱 노이즈 및 20kHz 이상의 고주파 진동을 저감시킬 수 있는 적층형 전자 부품 및 그 실장 기판을 제공하는 데 있다.
본 발명의 일 측면은, 커패시터 바디; 상기 커패시터 바디의 실장 면에 서로 이격되게 배치되는 제1 및 제2 외부 전극; 및 도전성 재료를 포함하고, 상기 제1 및 제2 외부 전극 상에 각각 배치되는 제1 및 제2 랜드부; 및 상기 제1 및 제2 랜드부 사이에 서로 이격되게 배치되고 일단이 상기 제1 및 제2 랜드부와 각각 연결되는 제1 및 제2 절연부; 를 포함하는 적층형 전자 부품을 제공한다.
본 발명의 일 실시 예에서, 상기 커패시터 바디는 실장 면인 제1 면 및 상기 제1 면과 대향하는 제2 면, 상기 제1 및 제2 면과 연결되고 서로 대향하는 제3 및 제4 면을 포함하고, 일단이 상기 제3 및 제4 면을 통해 번갈아 노출되는 제1 및 제2 내부 전극을 포함하고, 상기 제1 및 제2 외부 전극은, 상기 제1 면에 서로 이격되게 형성되고 상기 제1 및 제2 랜드부와 각각 접속되는 제1 및 제2 밴드부와, 상기 제1 및 제2 밴드부에서 상기 제3 및 제4 면까지 각각 연장되고 상기 제1 및 제2 내부 전극과 각각 접속되는 제1 및 제2 접속부를 각각 포함할 수 있다.
본 발명의 일 실시 예에서, 상기 제1 및 제2 랜드부의 폭과 길이가 상기 제1 및 제2 밴드부의 폭과 길이 보다 각각 작을 수 있다.
본 발명의 일 실시 예에서, 상기 제1 및 제2 밴드부 상에 상기 제1 및 제2 랜드부와의 단차에 의해 제1 및 제2 솔더수용부가 각각 마련될 수 있다.
본 발명의 일 실시 예에서, 상기 제1 및 제2 절연부의 폭이 상기 커패시터 바디의 폭 보다 좁을 수 있다.
본 발명의 일 실시 예에서, 상기 커패시터 바디는 상기 제1 및 제2 면과 연결되고 상기 제3 및 제4 면과 연결되고 서로 대향하는 제5 및 제6 면을 포함하고, 상기 제1 외부 전극이 상기 커패시터 바디의 제2, 제5 및 제6 면의 일부까지 더 연장되고, 상기 제2 외부 전극이 상기 커패시터 바디의 제2, 제5 및 제6 면의 일부까지 더 연장될 수 있다.
본 발명의 일 실시 예에서, 상기 제1 및 제2 랜드부는 세라믹으로 된 바디 표면에 도전 패턴이 형성되어 이루어질 수 있다.
본 발명의 일 실시 예에서, 상기 제1 및 제2 절연부는 에폭시 또는 절연성 세라믹으로 이루어질 수 있다.
본 발명의 다른 측면은, 일면에 제1 및 제2 전극 패드를 가지는 기판; 및 상기 제1 및 제2 전극 패드 상에 제1 및 제2 랜드부가 각각 접속되도록 실장되는 상기 적층형 전자 부품; 을 포함하는 적층형 전자 부품의 실장 기판을 제공한다.
본 발명의 일 실시 형태에 따르면, 적층형 전자 부품의 20kHz 미만 가청 주파수 영역의 어쿠스틱 노이즈 및 20kHz 이상의 고주파 진동을 저감시킬 수 있는 효과가 있다.
도 1은 본 발명의 일 실시 형태에 따른 적층형 전자 부품을 도시한 사시도이다.
도 2는 도 1에서 랜드부 및 절연부를 분리하여 도시한 분리사시도이다.
도 3(a) 및 도 3(b)는 본 발명의 일 실시 형태에 따른 적층형 전자 부품의 제1 및 제2 내부 전극을 각각 도시한 평면도이다.
도 4는 도 1의 I-I’선 단면도이다.
도 5는 본 발명의 일 실시 형태에 따른 적층형 전자 부품이 기판에 실장된 상태를 개략적으로 도시한 단면도이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 형태를 설명한다.
그러나, 본 발명의 실시 형태는 여러 가지 다른 형태로 변형될 수 있으며, 본 발명의 범위가 이하 설명하는 실시 형태로 한정되는 것은 아니다.
또한, 본 발명의 실시 형태는 당해 기술 분야에서 평균적인 지식을 가진 자에게 본 발명을 더욱 완전하게 설명하기 위해서 제공되는 것이다.
도면에서 요소들의 형상 및 크기 등은 보다 명확한 설명을 위해 과장될 수 있다.
또한, 각 실시 형태의 도면에서 나타난 동일한 사상의 범위 내의 기능이 동일한 구성 요소는 동일한 참조 부호를 사용하여 설명한다.
덧붙여, 명세서 전체에서 어떤 구성요소를 '포함'한다는 것은 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있다는 것을 의미한다.
도 1은 본 발명의 일 실시 형태에 따른 적층형 전자 부품을 도시한 사시도이고, 도 2는 도 1에서 접속 단자를 분리하여 도시한 분리사시도이고, 도 3(a) 및 도 3(b)는 본 발명의 일 실시 형태에 따른 적층형 전자 부품의 제1 및 제2 내부 전극을 각각 도시한 평면도이고, 도 4는 도 1의 I-I’선 단면도이다.
도 1 내지 도 4를 참조하면, 본 발명의 일 실시 형태에 따른 적층형 전자 부품(100)은, 커패시터 바디(110), 커패시터 바디(110)의 실장 면에 서로 이격되게 배치되는 제1 및 제2 외부 전극(131, 132), 도전성 재료로 이루어지고 제1 및 제2 외부 전극(131, 132) 상에 각각 배치되는 제1 및 제2 랜드부(221, 222), 및 제1 및 제2 랜드부(221, 222) 사이에 서로 이격되게 배치되고 일단이 제1 및 제2 랜드부(221, 222)와 각각 연결되는 제1 및 제2 절연부(211, 212)를 포함한다.
이하, 본 발명의 실시 형태를 명확하게 설명하기 위해 커패시터 바디(110)의 방향을 정의하면, 도면에 표시된 X, Y 및 Z는 각각 커패시터 바디(110)의 길이 방향, 폭 방향 및 두께 방향을 나타낸다. 또한, 본 실시 형태에서, 두께 방향은 유전체층이 적층되는 적층 방향과 동일한 개념으로 사용될 수 있다.
커패시터 바디(110)는 복수의 유전체층(111)을 Z방향으로 적층한 다음 소성한 것으로서, 복수의 유전체층(111)과 유전체층(111)을 사이에 두고 Z방향으로 번갈아 배치되는 복수의 제1 및 제2 내부 전극(121, 122)을 포함한다.
그리고, 커패시터 바디(110)의 Z방향으로 양측에 소정 두께의 커버(112, 113)가 형성될 수 있다.
이때, 커패시터 바디(110)의 서로 인접하는 각각의 유전체층(111) 끼리는 경계를 확인할 수 없을 정도로 일체화될 수 있다.
커패시터 바디(110)는 대체로 육면체 형상일 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
본 실시 형태에서는 설명의 편의를 위해, 커패시터 바디(110)에서 Z방향으로 서로 대향하는 양면을 제1 및 제2 면(1, 2)으로, 제1 및 제2 면(1, 2)과 연결되고 X방향으로 서로 대향하는 양면을 제3 및 제4 면(3, 4)으로, 제1 및 제2 면(1, 2)과 연결되고 제3 및 제4 면(3, 4)과 연결되며 Y방향으로 서로 대향하는 양면을 제5 및 제6 면(5, 6)으로 정의하기로 한다. 본 실시 형태에서는 제1 면(1)이 실장 면이 될 수 있다.
또한, 유전체층(111)은 고유전률의 세라믹 재료를 포함할 수 있으며, 예를 들어 BaTiO3계 세라믹 분말 등을 포함할 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
상기 BaTiO3계 세라믹 분말은 예를 들면 BaTiO3에 Ca, Zr 등이 일부 고용된 (Ba1-xCax)TiO3, Ba(Ti1 - yCay)O3, (Ba1 - xCax)(Ti1 - yZry)O3 또는 Ba(Ti1 - yZry)O3?등이 있으며, 본 발명이 이에 한정되는 것은 아니다.
또한, 유전체층(111)에는 상기 세라믹 분말과 함께, 세라믹 첨가제, 유기용제, 가소제, 결합제 및 분산제 등이 더 첨가될 수 있다.
상기 세라믹 첨가제는, 예를 들어 전이금속 산화물 또는 전이금속 탄화물, 희토류 원소, 마그네슘(Mg) 또는 알루미늄(Al) 등이 사용될 수 있다.
제1 및 제2 내부 전극(121, 122)은 서로 다른 극성을 갖는 전극으로서, 유전체층(111)을 사이에 두고 Z방향을 따라 서로 대향되게 번갈아 배치되며, 일단이 커패시터 바디(110)의 제3 및 제4 면(3, 4)을 통해 각각 노출될 수 있다.
이때, 제1 및 제2 내부 전극(121, 122)은 중간에 배치된 유전체층(111)에 의해 서로 전기적으로 절연될 수 있다.
이렇게 커패시터 바디(110)의 제3 및 제4 면(3, 4)을 통해 번갈아 노출되는 제1 및 제2 내부 전극(121, 122)의 단부는 후술하는 제1 및 제2 외부 전극(131, 132)에서 커패시터 바디(110)의 제3 및 제4 면(3, 4)에 배치되는 부분과 각각 접속되어 전기적으로 연결될 수 있다.
이때, 제1 및 제2 내부 전극(121, 122)은 도전성 금속으로 형성되며, 예를 들어 니켈(Ni) 또는 니켈(Ni) 합금 등의 재료를 사용할 수 있으나, 본 발명이 이에 한정되는 것은 아니다.
위와 같은 구성에 따라, 제1 및 제2 외부 전극(131, 132)에 소정의 전압을 인가하면 서로 대향하는 제1 및 제2 내부 전극(121, 122) 사이에 전하가 축적된다.
이때, 적층형 전자 부품(100)의 정전 용량은 Z방향을 따라 서로 오버랩되는 제1 및 제2 내부 전극(121, 122)의 오버랩된 면적과 비례하게 된다.
본 실시 형태에서, 외부 전극은 제1 및 제2 외부 전극(131, 132)을 포함할 수 있다.
제1 및 제2 외부 전극(131, 132)은 커패시터 바디(110)의 실장 면인 제1 면(1)에 X 방향으로 서로 이격되게 배치되고, 서로 다른 극성의 전압이 제공되며, 제1 및 제2 내부 전극(121, 122)의 노출되는 부분과 각각 접속되어 전기적으로 연결될 수 있다.
또한, 제1 및 제2 외부 전극(131, 132)의 표면에는 필요시 도금층이 형성될 수 있다.
예컨대, 제1 및 제2 외부 전극(131, 132)은 도전층과, 상기 도전층 상에 형성되는 니켈(Ni) 도금층과, 상기 니켈 도금층 상에 형성되는 주석(Sn) 도금층을 각각 포함할 수 있다.
이러한 도금층은 후술하는 제1 및 제2 밴드부에 제1 및 제2 랜드부와 제1 및 제2 절연부를 각각 형성한 후 도금층 진행하여 형성될 수 있다.
이러한 제1 외부 전극(131)은 제1 접속부(131a)와 제1 밴드부(131b)를 포함할 수 있다.
제1 밴드부(131b)는 커패시터 바디(110)의 제1 면(1)의 일부에 배치되고, 제1 랜드부(221)가 접속되어 전기적으로 연결되는 부분이다.
제1 접속부(131a)는 제1 밴드부(131b)에서 커패시터 바디(110)의 제3 면(3)까지 연장되고, 커패시터 바디(110)의 제3 면(3)을 통해 노출되는 제1 내부 전극(121)과 접속되는 부분이다.
이때, 제1 밴드부(131b)는 고착 강도 향상 등의 목적으로 필요시 커패시터 바디(110)의 제2 면(2)의 일부와 제5 및 제6 면(5, 6)의 일부에 더 형성될 수 있다.
제2 외부 전극(132)은 제2 접속부(132a)와 제2 밴드부(132b)를 포함할 수 있다.
제2 밴드부(132b)는 커패시터 바디(110)의 제1 면(1)에 제1 밴드부(131b)와 X방향으로 서로 이격되게 배치되고, 제2 랜드부(222)가 접속되어 전기적으로 연결되는 부분이다.
제2 접속부(132a)는 제2 밴드부(132b)에서 커패시터 바디(110)의 제4 면(4)까지 연장되고, 커패시터 바디(110)의 제4 면(4)을 통해 노출되는 제2 내부 전극(122)과 접속되는 부분이다.
이때, 제2 밴드부(132b)는 고착 강도 향상 등의 목적으로 필요시 커패시터 바디(110)의 제2 면(2)의 일부와 제5 및 제6 면(5, 6)의 일부에 더 형성될 수 있다.
제1 랜드부(221)는 제1 밴드부(131b) 하측에 배치되고, 고온 솔더 또는 구리 에폭시(Cu epoxy) 등의 도전성 페이스트를 이용하여 제1 밴드부(131b)에 접합될 수 있다.
이때 제1 랜드부(221)의 폭과 길이는 제1 밴드부(131b)의 폭과 길이 보다 작을 수 있다. 이에 제1 밴드부(131b) 상에 제1 랜드부(221)와의 단차에 의해 제1 솔더수용부(141)가 마련될 수 있다. 이러한 제1 솔더수용부(141)는 기판에 실장시 솔더 포켓으로서의 역할을 할 수 있다.
제2 랜드부(222)는 제2 밴드부(132b) 하측에 배치되고, 고온 솔더 또는 구리 에폭시(Cu epoxy) 등의 도전성 페이스트를 이용하여 제2 밴드부(132b)에 접합될 수 있다.
이때 제2 랜드부(222)의 폭과 길이는 제2 밴드부(132b)의 폭과 길이 보다 작을 수 있다. 이에 제2 밴드부(132b) 상에 제2 랜드부(222)와의 단차에 의해 제2 솔더수용부(142)가 마련될 수 있다. 이러한 제2 솔더수용부(142)는 기판에 실장시 솔더 포켓으로서의 역할을 할 수 있다.
이때, 제1 및 제2 랜드부(221, 222)는 알루미나(Alumina) 등의 도전성 세라믹으로 된 바디의 표면에 도전성 금속으로 도전 패턴을 형성하여 이루어질 수 있다. 이때, 상기 도전 패턴은 도금 등의 방법으로 형성할 수 있다.
이렇게 제1 및 제2 랜드부(221, 222)를 형성하면, 적층형 전자 부품(100)을 기판에 실장하고 솔더링 할 때 솔더 필렛이 제1 및 제2 랜드부(221, 222)의 둘레 면과 저면에 모두 형성된다.
종래의 적층형 커패시터의 하측에 절연 기판을 부착한 적층형 전자 부품의 경우 솔더 필렛이 절연 기판의 둘레 면에만 형성되는데, 본 실시 형태의 경우 솔더 필렛이 랜드부의 저면에도 형성되어, 예컨대 리플로우 공정에서 솔더가 녹을 때 솔더의 장력이 더 균일하게 작용되도록 하고 이에 종래의 절연 기판을 가지는 적층형 전자 부품에 비해 칩과 기판의 위치가 틀어지는 정도를 더 개선할 수 있다.
또한, 제1 및 제2 랜드부(221, 222)는 실장되는 기판과 커패시터 바디(110)를 소정 거리 이격시켜 커패시터 바디(110)에서 발생하는 압전 진동이 기판으로 유입되는 것을 감소시킬 수 있다.
제1 및 제2 절연부(211, 212)는 제1 및 제2 랜드부(221, 222) 사이에 X방향으로 소정 간격의 공간부(143)를 사이에 두고 배치된다.
제1 절연부(211)는 제1 랜드부(221)를 제1 밴드부(131b)에 부착시 제1 랜드부(221)의 위치를 보다 용이하게 맞출 수 있도록 가이드 하는 역할을 할 수 있다.
제2 절연부(212)는 제2 랜드부(222)를 제2 밴드부(132b)에 부착시 제2 랜드부(222)의 위치를 보다 용이하게 맞출 수 있도록 가이드 하는 역할을 할 수 있다.
이러한 제1 및 제2 절연부(211, 212)는 커패시터 바디(110)의 제1 면(1)에 부착되어, 제1 및 제2 랜드부(221, 222)가 제1 및 제2 밴드부(131b, 132b)로부터 분리되지 않도록 추가적인 접합력을 제공하는 역할을 할 수 있다.
또한, 제1 및 제2 절연부(211, 212)는 에폭시 또는 절연성 세라믹으로 이루어지고, 예컨대 제1 및 제2 절연부(211, 212)는 FR4, F-PCB 등의 절연 기판 또는 회로 기판으로 이루어질 수 있으며, 본 발명이 이에 한정되는 것은 아니다.
이때, 제1 및 제2 절연부(211, 212)의 폭은 커패시터 바디(110)의 폭 보다 좁게 형성될 수 있다.
이에, 제1 및 제2 절연부(211, 212)는 자체의 탄성 변형을 통해 커패시터 바디(110)의 진동을 흡수하여 어쿠스틱 노이즈를 저감시킬 수 있다.
또한, 제1 및 제2 절연부(211, 212)는, 커패시터 바디(110)의 제1 면(1)을 Y방향으로 구분하는 격벽의 역할을 한다.
따라서, 적층형 전자 부품(100)을 기판에 실장시 제1 및 제2 절연부(211, 212)에 의해 단차진 부분에 용융 솔더 등이 유입되어 솔더 필렛의 Z방향으로의 형성을 억제하고 적층형 전자 부품(100)의 압전 변위량의 전달을 최소화하여 어쿠스틱 노이즈를 저감시키는 효과를 더 향상시킬 수 있다.
한편, 적층형 전자 부품은 전체 중량이 증가할수록 기판으로 전달되는 진동량이 증가하게 되며, 예컨대 커패시터 바디에 접합되는 절연부의 중량이 커질수록 절연부의 압전 진동 흡수 효과는 저하될 수 있다.
본 실시 형태에서는, 제1 및 제2 절연부(211, 212) 사이에 마련되는 공간부(143)가, 제1 및 제2 절연부(211, 212)를 접합함으로써 증가하는 적층형 전자 부품의 전체 중량을 감소시켜, 제1 및 제2 절연부(211, 212)가 탄성 변형을 통해 압전 진동을 흡수하는 효과의 저하를 방지할 수 있다.
도 5는 본 발명의 일 실시 형태에 따른 적층형 전자 부품이 기판에 실장된 상태를 개략적으로 도시한 단면도이다.
적층형 전자 부품(100)이 기판(310)에 실장된 상태에서 적층형 전자 부품(100)에 형성된 제1 및 제2 외부 전극(131, 132)에 극성이 다른 전압이 인가되면, 유전체층(111)의 역압전성 효과(Inverse piezoelectric effect)에 의해 커패시터 바디(110)는 Z방향으로 팽창과 수축을 하게 되고, 제1 및 제2 외부 전극(131, 132)의 양 단부는 포아송 효과(Poisson effect)에 의해 커패시터 바디(110)의 Z방향의 팽창 및 수축과는 반대로 수축 및 팽창을 하게 된다.
이러한 수축과 팽창은 진동을 발생시키게 된다. 또한, 상기 진동은 제 1 및 제2 외부 전극(131, 132)으로부터 기판(310)에 전달되고, 이에 기판(310)으로부터 음향이 방사되어 어쿠스틱 노이즈가 되는 것이다.
일반적으로 적층형 전자 부품의 외부 전극과 기판의 일면에 형성된 전극 패드 사이에 형성된 솔더가 커패시터 바디의 실장 반대 면을 향해 일정 높이 형성됨으로써 적층형 전자 부품으로부터 발생된 진동이 기판으로 많이 전달될 수 있다.
도 5를 참조하면, 본 실시 형태에 따른 적층형 전자 부품의 실장 기판은 일면에 제1 및 제2 전극 패드(321, 322)를 가지는 기판(310)과 기판(310)의 상면에서 제1 및 제2 랜드부(221, 222) 가 제1 및 제2 전극 패드(321, 322) 상에 각각 접속되도록 실장되는 적층형 전자 부품(100)을 포함한다.
이때, 본 실시 형태에서는, 적층형 전자 부품(100)은 솔더(331, 332)에 의해 기판(210)에 실장되는 것으로 도시하여 설명하고 있지만, 필요시 솔더 대신에 도전성 페이스트를 사용할 수 있다.
또한, 본 실시 형태에 따르면, 제1 및 제2 랜드부(221, 222)에 의해 커패시터 바디(110)의 제1 면에 단차지게 형성된 부분은 솔더 수용부(141, 142)가 되어 솔더(331, 332)를 가두어둘 수 있는 솔더 포켓으로서의 역할을 하게 된다.
이에, 제1 및 제2 솔더 수용부(141, 142)에 솔더(331, 332)가 효과적으로 가두어지게 되고, 이에 커패시터 바디(110)의 제2 면을 향한 솔더 필렛(Solder Fillet)의 형성을 억제할 수 있다.
따라서, 적층형 전자 부품(100)의 압전 진동 전달 경로를 차단하고 솔더 필렛과 커패시터 바디(110)에서의 최대 변위 지점을 이격시켜, 적층형 전자 부품(100)의 어쿠스틱 노이즈 저감 효과를 향상시킬 수 있다.
또한, 본 실시 형태에 따르면, 상기 어쿠스틱 노이즈 감소 구조에 의해, 적층형 전자 부품의 20kHz 이내의 가청 주파수에서 적층형 전자 부품의 압전 진동이 기판으로 전달되는 진동량도 효과적으로 억제할 수 있다.
따라서, 적층형 전자 부품의 고주파 진동을 저감하여 IT 또는 산업/전장 분야에서 전자 부품의 20kHz 이상의 고주파 진동에 의해 문제가 될 수 있는 센서류의 오작동을 방지하고, 센서류의 장시간 진동에 의한 내부피로 축적을 억제할 수 있다.
이상에서 본 발명의 실시 형태에 대하여 상세하게 설명하였지만 본 발명의 권리 범위는 이에 한정되는 것은 아니고, 청구 범위에 기재된 본 발명의 기술적 사항을 벗어나지 않는 범위 내에서 다양한 수정 및 변형이 가능하다는 것은 당 기술 분야의 통상의 지식을 가진 자에게는 자명할 것이다.
100: 적층형 전자 부품
110: 커패시터 바디
111: 유전체층
112, 113: 커버
121, 122: 제1 및 제2 내부 전극
131, 132: 제1 및 제2 외부 전극
131a, 132a: 제1 및 제2 접속부
131b, 132b: 제1 및 제2 밴드부
141, 142: 제1 및 제2 솔더 수용부
143: 공간부
211, 212: 제1 및 제2 절연부
221, 222: 제1 및 제2 랜드부
310: 기판
321, 322: 제1 및 제2 전극 패드
331, 332: 솔더

Claims (9)

  1. 커패시터 바디;
    상기 커패시터 바디의 실장 면에 서로 이격되게 배치되는 제1 및 제2 외부 전극; 및
    도전성 재료를 포함하고, 상기 제1 및 제2 외부 전극 상에 각각 배치되는 제1 및 제2 랜드부; 및
    상기 제1 및 제2 랜드부 사이에 서로 이격되게 배치되고 일단이 상기 제1 및 제2 랜드부와 각각 연결되는 제1 및 제2 절연부; 를 포함하고,
    상기 제1 및 제2 절연부 사이에 공간부가 마련되고, 상기 공간부에 의해 상기 커패시터 바디의 실장 면 중 일부가 노출되는, 적층형 전자 부품.
  2. 제1 항에 있어서,
    상기 커패시터 바디는 실장 면인 제1 면 및 상기 제1 면과 대향하는 제2 면, 상기 제1 및 제2 면과 연결되고 서로 대향하는 제3 및 제4 면을 포함하고, 일단이 상기 제3 및 제4 면을 통해 번갈아 노출되는 제1 및 제2 내부 전극을 포함하고,
    상기 제1 및 제2 외부 전극은, 상기 제1 면에 서로 이격되게 형성되고 상기 제1 및 제2 랜드부와 각각 접속되는 제1 및 제2 밴드부와, 상기 제1 및 제2 밴드부에서 상기 제3 및 제4 면까지 각각 연장되고 상기 제1 및 제2 내부 전극과 각각 접속되는 제1 및 제2 접속부를 각각 포함하는 적층형 전자 부품.
  3. 제1 항에 있어서,
    상기 제1 및 제2 랜드부의 폭과 길이가 상기 제1 및 제2 밴드부의 폭과 길이 보다 각각 작은 적층형 전자 부품.
  4. 제3 항에 있어서,
    상기 제1 및 제2 밴드부 상에 상기 제1 및 제2 랜드부와의 단차에 의해 제1 및 제2 솔더수용부가 각각 마련되는 적층형 전자 부품.
  5. 제1 항에 있어서,
    상기 제1 및 제2 절연부의 폭이 상기 커패시터 바디의 폭 보다 좁은 적층형 전자 부품.
  6. 제2 항에 있어서,
    상기 커패시터 바디는 상기 제1 및 제2 면과 연결되고 상기 제3 및 제4 면과 연결되고 서로 대향하는 제5 및 제6 면을 포함하고,
    상기 제1 외부 전극이 상기 커패시터 바디의 제2, 제5 및 제6 면의 일부까지 더 연장되고,
    상기 제2 외부 전극이 상기 커패시터 바디의 제2, 제5 및 제6 면의 일부까지 더 연장되는 적층형 전자 부품.
  7. 제1 항에 있어서,
    상기 제1 및 제2 랜드부가 세라믹으로 된 바디 표면에 도전 패턴이 형성되어 이루어지는 적층형 전자 부품.
  8. 제1 항에 있어서,
    상기 제1 및 제2 절연부가 에폭시 또는 절연성 세라믹으로 이루어지는 적층형 전자 부품.
  9. 일면에 제1 및 제2 전극 패드를 가지는 기판; 및
    상기 제1 및 제2 전극 패드 상에 제1 및 제2 랜드부가 각각 접속되도록 실장되는 제1항 내지 제8항 중 어느 한 항의 적층형 전자 부품; 을 포함하는 적층형 전자 부품의 실장 기판.
KR1020170125463A 2017-09-27 2017-09-27 적층형 전자 부품 및 그 실장 기판 KR102516765B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020170125463A KR102516765B1 (ko) 2017-09-27 2017-09-27 적층형 전자 부품 및 그 실장 기판
US15/850,933 US10204739B1 (en) 2017-09-27 2017-12-21 Multilayer electronic component and board having the same
CN201810365885.3A CN109559890B (zh) 2017-09-27 2018-04-23 多层电子组件及具有该多层电子组件的板
US16/248,078 US10438748B2 (en) 2017-09-27 2019-01-15 Multilayer electronic component and board having the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170125463A KR102516765B1 (ko) 2017-09-27 2017-09-27 적층형 전자 부품 및 그 실장 기판

Publications (2)

Publication Number Publication Date
KR20190036346A KR20190036346A (ko) 2019-04-04
KR102516765B1 true KR102516765B1 (ko) 2023-03-31

Family

ID=65241733

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170125463A KR102516765B1 (ko) 2017-09-27 2017-09-27 적층형 전자 부품 및 그 실장 기판

Country Status (3)

Country Link
US (2) US10204739B1 (ko)
KR (1) KR102516765B1 (ko)
CN (1) CN109559890B (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102436224B1 (ko) * 2017-12-19 2022-08-25 삼성전기주식회사 커패시터 부품
JP7089426B2 (ja) * 2018-07-23 2022-06-22 太陽誘電株式会社 積層セラミック電子部品、積層セラミック電子部品の製造方法及び電子部品内蔵基板
KR20190116169A (ko) * 2019-09-09 2019-10-14 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
JP2022061645A (ja) * 2020-10-07 2022-04-19 株式会社村田製作所 積層セラミックコンデンサ
JP2022061639A (ja) * 2020-10-07 2022-04-19 株式会社村田製作所 積層セラミックコンデンサ

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150270068A1 (en) * 2014-03-24 2015-09-24 Murata Manufacturing Co., Ltd. Electronic component

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9450556B2 (en) * 2009-10-16 2016-09-20 Avx Corporation Thin film surface mount components
CN107240496B (zh) * 2010-12-28 2019-06-07 株式会社村田制作所 电子部件
ES2400434B1 (es) 2011-01-20 2014-04-29 Telefónica, S.A. Procedimiento y sistema para la supervivencia de una red óptica frente a múltiples fallos
JP5126379B2 (ja) 2011-03-25 2013-01-23 株式会社村田製作所 チップ部品構造体
KR101548774B1 (ko) * 2011-08-26 2015-08-31 삼성전기주식회사 적층 세라믹 커패시터
WO2013187186A1 (ja) * 2012-06-14 2013-12-19 株式会社 村田製作所 電子部品及びその製造方法
KR101422929B1 (ko) * 2012-11-07 2014-07-23 삼성전기주식회사 적층 세라믹 전자부품 및 그 실장 기판
KR101434108B1 (ko) * 2013-07-22 2014-08-25 삼성전기주식회사 적층 세라믹 커패시터 및 그 실장 기판과 제조 방법
KR101525689B1 (ko) 2013-11-05 2015-06-03 삼성전기주식회사 적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판
KR101514565B1 (ko) * 2013-11-14 2015-04-22 삼성전기주식회사 적층 세라믹 전자 부품 및 적층 세라믹 전자 부품의 실장 기판
KR20150118385A (ko) * 2014-04-14 2015-10-22 삼성전기주식회사 적층 세라믹 커패시터, 그 제조 방법 및 그 실장 기판
JP6481446B2 (ja) * 2014-06-13 2019-03-13 株式会社村田製作所 積層コンデンサの実装構造体
KR102029493B1 (ko) * 2014-09-29 2019-10-07 삼성전기주식회사 적층 세라믹 커패시터 및 그 실장 기판
KR102139760B1 (ko) * 2015-01-22 2020-07-31 삼성전기주식회사 전자 부품 및 그 실장 기판
JP6512139B2 (ja) * 2016-03-04 2019-05-15 株式会社村田製作所 電子部品の実装構造及びその電子部品の製造方法
KR102463337B1 (ko) * 2017-09-20 2022-11-04 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150270068A1 (en) * 2014-03-24 2015-09-24 Murata Manufacturing Co., Ltd. Electronic component

Also Published As

Publication number Publication date
CN109559890A (zh) 2019-04-02
KR20190036346A (ko) 2019-04-04
US10438748B2 (en) 2019-10-08
US10204739B1 (en) 2019-02-12
US20190148071A1 (en) 2019-05-16
CN109559890B (zh) 2021-07-20

Similar Documents

Publication Publication Date Title
KR102426211B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102473422B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102516765B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102463337B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102471341B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102494331B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102561930B1 (ko) 전자 부품
KR102089703B1 (ko) 적층형 전자 부품
KR102505433B1 (ko) 전자 부품
CN109427477B (zh) 多层电子组件和具有该多层电子组件的板
KR102414842B1 (ko) 적층형 전자 부품
KR20210085669A (ko) 적층형 전자 부품 및 그 실장 기판
JP7040850B2 (ja) 積層型電子部品及びその実装基板、並びに電子装置
KR102609148B1 (ko) 전자 부품 및 그 실장 기판
KR20190116169A (ko) 적층형 전자 부품 및 그 실장 기판
KR20190116136A (ko) 적층형 전자 부품 및 그 실장 기판
KR102473414B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102551218B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR20210026117A (ko) 적층형 전자 부품 및 그 실장 기판
KR102449362B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102499464B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR20190032851A (ko) 적층형 전자 부품 및 그 실장 기판

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
AMND Amendment
X091 Application refused [patent]
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant