JP7040850B2 - 積層型電子部品及びその実装基板、並びに電子装置 - Google Patents

積層型電子部品及びその実装基板、並びに電子装置 Download PDF

Info

Publication number
JP7040850B2
JP7040850B2 JP2017223914A JP2017223914A JP7040850B2 JP 7040850 B2 JP7040850 B2 JP 7040850B2 JP 2017223914 A JP2017223914 A JP 2017223914A JP 2017223914 A JP2017223914 A JP 2017223914A JP 7040850 B2 JP7040850 B2 JP 7040850B2
Authority
JP
Japan
Prior art keywords
electronic component
connection terminal
laminated electronic
portions
capacitor body
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017223914A
Other languages
English (en)
Other versions
JP2018207090A (ja
Inventor
キル パーク、ヘウン
フン パーク、セ
ウォン ジー、グ
Original Assignee
サムソン エレクトロ-メカニックス カンパニーリミテッド.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by サムソン エレクトロ-メカニックス カンパニーリミテッド. filed Critical サムソン エレクトロ-メカニックス カンパニーリミテッド.
Publication of JP2018207090A publication Critical patent/JP2018207090A/ja
Application granted granted Critical
Publication of JP7040850B2 publication Critical patent/JP7040850B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G2/00Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
    • H01G2/02Mountings
    • H01G2/06Mountings specially adapted for mounting on a printed-circuit support
    • H01G2/065Mountings specially adapted for mounting on a printed-circuit support for surface mounting, e.g. chip capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Capacitors (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)

Description

本発明は、積層型電子部品及びその実装基板、並びに電子装置に関する。
積層型電子部品の1つである積層型キャパシターは誘電体材料からなるが、この誘電体材料は圧電性を有するため、印加電圧に同期化されて変形され得る。
印加電圧の周期が可聴周波数帯域にある際に、その変位が振動となって半田を介して基板に伝達され、この基板の振動が音として聞こえるようになる。このような音をアコースティックノイズという。
機器の動作環境が静かな場合、上記アコースティックノイズをユーザーが異常な音と認識し、機器の故障であると感じることがある。また、音声回路を有する機器では、音声出力にアコースティックノイズが重なって、機器の品質が低下し得る。
また、人間の耳に認識されるアコースティックノイズとは別に、積層型キャパシターの圧電振動が20kHz以上の高周波領域で発生する場合、IT及び産業/電装で用いられる各種センサー類の誤作動を発生させる原因となり得る。
一方、キャパシターの外部電極と基板は半田を介して連結される。この際、半田は、キャパシター本体の両側面または両端面において上記外部電極の表面に沿って一定の高さで傾斜するように形成される。
この際、上記半田の体積及び高さが大きくなるほど、上記積層型キャパシターの振動が上記基板にさらに伝達されて、発生するアコースティックノイズが大きくなるという問題点があった。
特許第3847265号公報 韓国公開特許第10-2010-0087622号公報 韓国公開特許第10-2015-0127965号公報
本発明の目的は、20kHz以下の可聴周波数領域のアコースティックノイズ及び20kHz以上の高周波振動を低減させることができる積層型電子部品及びその実装基板を提供することである。
本発明の一側面は、キャパシター本体と、上記キャパシター本体の実装面に互いに離隔するように配置される第1及び第2外部電極と、絶縁体をそれぞれ含み、上記第1及び第2外部電極とそれぞれ接続される第1及び第2接続端子と、を含む積層型電子部品であって、上記第1接続端子は、上記第1外部電極と向かい合う第1面に形成される第1導電パターンと、上記第1面と対向する第2面に形成される第2導電パターンと、上記第1及び第2面を互いに連結する一つ以上の側面に形成される第1切断部と、上記第1切断部上に形成され、上記第1及び第2導電パターンを互いに電気的に連結する第3導電パターンと、を含み、上記第2接続端子は、上記第2外部電極と向かい合う第4面に形成される第4導電パターンと、上記第4面と対向する第5面に形成される第5導電パターンと、上記第4及び第5面を互いに連結する一つ以上の側面に形成される第2切断部と、上記第2切断部上に形成され、上記第4及び第5導電パターンを互いに電気的に連結する第6導電パターンと、を含む、積層型電子部品を提供する。
本発明の一実施形態において、上記第1接続端子は、第3導電パターンが上記第1及び第2導電パターンを連結する面の全体、または上記第1切断部を含む面及びその他の面の一部に形成され、上記第2接続端子は、第6導電パターンが上記第4及び第5導電パターンを連結する面の全体、または上記第2切断部を含む面及びその他の面の一部に形成されることができる。
本発明の一実施形態において、上記キャパシター本体の実装面側の上記第1及び第2外部電極上に、上記第1及び第2切断部により第1及び第2半田収容部がそれぞれ設けられることができる。
本発明の一実施形態において、上記キャパシター本体は、複数の誘電体層と、上記誘電体層を挟んで交互に積層される複数の第1及び第2内部電極と、を含み、互いに対向する第1及び第2面、上記第1及び第2面と連結され、互いに対向する第3及び第4面、上記第1及び第2面と連結され、且つ上記第3及び第4面と連結され、互いに対向する第5及び第6面を有し、上記第1及び第2内部電極の一端が上記第3及び第4面にそれぞれ露出することができる。
本発明の一実施形態において、上記第1及び第2外部電極は、上記キャパシター本体の第3及び第4面にそれぞれ配置される第1及び第2接続部と、上記第1及び第2接続部から上記キャパシター本体の第1面の一部まで延びて、上記第1及び第4導電パターンとそれぞれ接続される第1及び第2バンド部と、をそれぞれ含むことができる。
本発明の一実施形態において、上記第1及び第2切断部が上記キャパシター本体の第3及び第4面に向かってそれぞれ開放されるように形成されることができる。
本発明の他の側面は、複数の誘電体層、及び上記誘電体層を挟んで交互に積層される複数の第1及び第2内部電極を含み、互いに対向する第1及び第2面、上記第1及び第2面と連結され、互いに対向する第3及び第4面、上記第1及び第2面と連結され、且つ上記第3及び第4面と連結され、互いに対向する第5及び第6面を有し、上記第1及び第2内部電極の一端が上記第3及び第4面にそれぞれ露出するキャパシター本体と、上記キャパシター本体の第3及び第4面にそれぞれ配置される第1及び第2接続部、及び上記第1及び第2接続部から上記キャパシター本体の第1面の一部まで延びる第1及び第2バンド部をそれぞれ含む第1及び第2外部電極と、上記第1及び第2バンド部とそれぞれ接続される第1及び第2接続端子と、を含む積層型電子部品であって、上記第1接続端子は、上記キャパシター本体の第3面に向かって開放される第1切断部を含み、上記キャパシター本体の第1及び第2面を互いに連結する方向の両面及び上記第1切断部を成す部分が導電性を有して、上記第1切断部を除いた外周面は絶縁性を有し、上記第2接続端子は、上記キャパシター本体の第4面に向かって開放される第2切断部を含み、上記キャパシター本体の第1及び第2面を互いに連結する方向の両面及び上記第2切断部を成す部分が導電性を有して、上記第2切断部を除いた外周面は絶縁性を有する、積層型電子部品を提供する。
本発明の一実施形態において、上記キャパシター本体の実装面側の上記第1及び第2バンド部上に、上記第1及び第2切断部により第1及び第2半田収容部がそれぞれ設けられることができる。
本発明の一実施形態において、上記第1及び第2切断部が曲面を有するように形成されることができる。
本発明の一実施形態において、上記第1及び第2切断部は逆「コ」字状に形成されることができる。
本発明の一実施形態において、上記第1及び第2接続端子はバンプ端子からなることができる。
本発明の一実施形態において、上記第1及び第2接続端子は絶縁基板からなることができる。
本発明の一実施形態において、上記第1及び第2接続端子は回路基板であることができる。
本発明の一実施形態において、上記第1及び第2接続端子に含まれる絶縁体はエポキシであることができる。
本発明の一実施形態において、上記第1~第6導電パターンは金属パターンであることができる。
本発明のさらに他の側面は、一面に第1及び第2電極パッドを有する基板と、上記第1及び第2電極パッド上に第1及び第2接続端子がそれぞれ接続されるように実装される積層型電子部品と、を含む、積層型電子部品の実装基板を提供する。
本発明の一実施形態によると、積層型電子部品における20kHz以下の可聴周波数領域のアコースティックノイズ及び20kHz以上の高周波振動を低減させることができる効果がある。
本発明の第1実施形態による積層型電子部品を示した斜視図である。 図1において、第1及び第2接続端子が分離されたことを示した分離斜視図である。 (a)及び(b)は、本発明の第1実施形態による積層型電子部品の第1及び第2内部電極をそれぞれ示した平面図である。 図1のI-I'線に沿った断面図である。 図1の第1及び第2接続端子を示した斜視図である。 図5aにおいて、第3及び第6導電パターンの他の実施形態を示した斜視図である。 本発明の第2実施形態による積層型電子部品を示した斜視図である。 接続端子なしに積層型キャパシターが基板に実装された状態を概略的に示した正面図である。 本発明の第1実施形態による積層型電子部品が基板に実装された状態を概略的に示した正面図である。
以下では、添付の図面を参照して本発明の好ましい実施形態について説明する。しかし、本発明の実施形態は様々な他の形態に変形されることができ、本発明の範囲は以下で説明する実施形態に限定されない。また、本発明の実施形態は、当該技術分野で平均的な知識を有する者に本発明をより完全に説明するために提供されるものである。したがって、図面における要素の形状及び大きさなどはより明確な説明のために拡大縮小表示(または強調表示や簡略化表示)がされることがある。
図1は本発明の第1実施形態による積層型電子部品を示した斜視図であり、図2は、図1において第1及び第2接続端子が分離されたことを示した分離斜視図であり、図3の(a)及び(b)は、本発明の第1実施形態による積層型電子部品の第1及び第2内部電極をそれぞれ示した平面図であり、図4は図1のI-I'線に沿った断面図であり、図5aは図1の第1及び第2接続端子を示した斜視図である。
図1から図5aを参照すると、本発明の第1実施形態による積層型電子部品100は、キャパシター本体110と、キャパシター本体110の実装面に互いに離隔するように配置される第1及び第2外部電極131、132と、絶縁体からなり、第1及び第2外部電極131、132とそれぞれ接続される第1及び第2接続端子140、150と、を含む。
以下、本発明の実施形態を明確に説明するためにキャパシター本体110の方向を定義すると、図面に表示されたX、Y及びZはそれぞれ、キャパシター本体110の長さ方向、幅方向及び厚さ方向を示す。また、本実施形態において、厚さ方向は、誘電体層が積層される積層方向と同一の概念で用いられることができる。
キャパシター本体110は、複数の誘電体層111をZ方向に積層してから焼成したものであって、複数の誘電体層111と、誘電体層111を挟んでZ方向に交互に積層される複数の第1及び第2内部電極121、122と、を含む。
そして、キャパシター本体110のZ方向の両側には、必要に応じて、所定厚さのカバー112、113が形成されることができる。
この際、キャパシター本体110において互いに隣接するそれぞれの誘電体層111同士は、その境界が確認できない程度に一体化されていることができる。
キャパシター本体110は略六面体形状であることができるが、本発明はこれに限定されるものではない。
本実施形態では、説明の便宜のために、キャパシター本体110においてZ方向に互いに対向する両面を第1及び第2面1、2、第1及び第2面1、2と連結されてX方向に互いに対向する両面を第3及び第4面3、4、第1及び第2面1、2と連結され、且つ第3及び第4面3、4と連結されてY方向に互いに対向する両面を第5及び第6面5、6と定義する。本実施形態では、第1面1が実装面となることができる。
また、誘電体層111は高誘電率のセラミック材料を含み、例えば、BaTiO系セラミック粉末などを含むことができるが、本発明はこれに限定されるものではない。
上記BaTiO系セラミック粉末としては、例えば、BaTiOにCa、Zrなどが一部固溶した(Ba1-xCa)TiO、Ba(Ti1-yCa)O、(Ba1-xCa)(Ti1-yZr)O、またはBa(Ti1-yZr)Oなどが挙げられるが、本発明はこれに限定されるものではない。
また、誘電体層111には、上記セラミック粉末とともに、セラミック添加剤、有機溶剤、可塑剤、結合剤及び分散剤などがさらに添加されることができる。上記セラミック添加剤としては、例えば、遷移金属酸化物または遷移金属炭化物、希土類元素、マグネシウム(Mg)またはアルミニウム(Al)などが用いられることができる。
第1及び第2内部電極121、122は、互いに異なる極性を有する電極であって、誘電体層111を挟んでZ方向に沿って互いに対向するように交互に積層されており、一端がキャパシター本体110の第3及び第4面3、4にそれぞれ露出することができる。
この際、第1及び第2内部電極121、122は、その間に配置された誘電体層111によって互いに電気的に絶縁されることができる。
このようにキャパシター本体110の第3及び第4面3、4に交互に露出する第1及び第2内部電極121、122の端部は、後述のキャパシター本体110の第3及び第4面3、4に配置される第1及び第2外部電極131、132とそれぞれ接続されて電気的に連結されることができる。
この際、第1及び第2内部電極121、122は導電性金属で形成され、例えば、ニッケル(Ni)またはニッケル(Ni)合金などの材料が用いられることができるが、本発明はこれに限定されるものではない。
上記のような構成により、第1及び第2外部電極131、132に所定の電圧を印加すると、互いに対向する第1及び第2内部電極121、122の間に電荷が蓄積される。
この際、積層型電子部品100の静電容量は、Z方向に沿って互いに重なる第1及び第2内部電極121、122の面積と比例するようになる。
第1及び第2外部電極131、132には互いに異なる極性の電圧が提供され、第1及び第2内部電極121、122の露出部分とそれぞれ接続されて電気的に連結されることができる。
このような第1及び第2外部電極131、132の表面には、必要に応じて、めっき層が形成されることができる。
例えば、第1及び第2外部電極131、132は、第1及び第2導電層と、上記第1及び第2導電層上に形成される第1及び第2ニッケル(Ni)めっき層と、上記第1及び第2めっき層上に形成される第1及び第2スズ(Sn)めっき層と、をそれぞれ含むことができる。
第1外部電極131は、第1接続部131aと、第1バンド部131bと、を含むことができる。
第1接続部131aは、キャパシター本体110の第3面3に形成されて第1内部電極121と接続する部分であり、第1バンド部131bは、第1接続部131aからキャパシター本体110の実装面である第1面1の一部まで延びて第1接続端子140と接続する部分である。
この際、第1バンド部131bは、固着強度を向上させるなどの目的で、必要に応じて、キャパシター本体110の第2面2の一部と第5及び第6面5、6の一部までさらに延びることができる。
第2外部電極132は、第2接続部132aと、第2バンド部132bと、を含むことができる。
第2接続部132aは、キャパシター本体110の第4面4に形成されて第2内部電極122と接続する部分であり、第2バンド部132bは、第2接続部132aからキャパシター本体110の実装面である第1面1の一部まで延びて第2接続端子150と接続する部分である。
この際、第2バンド部132bは、固着強度を向上させるなどの目的で、必要に応じて、キャパシター本体110の第2面2の一部と第5及び第6面5、6の一部までさらに延びることができる。
第1接続端子140は、絶縁体からなり、導電性金属からなる第1及び第2導電パターン145、146を含む。例えば、第1接続端子140は、FR4などの絶縁基板または回路基板からなることができるが、本発明はこれに限定されるものではない。また、第1接続端子140はバンプ端子からなることができる。
第1導電パターン145は、第1接続端子140において第1外部電極131の第1バンド部131bと向かい合う面141に形成され、第2導電パターン146は、第1接続端子140において第1導電パターン145と対向する面142に形成される。
この際、第1接続端子140の第1及び第2導電パターン145、146は同一の極性を有するようになるため、信号端子とグランド端子のうち同一極性の端子として作用することができる。
そして、第1接続端子140において第1及び第2導電パターン145、146が形成される2つの面141、142を連結する外周面のうち一部に第1切断部143が形成される。これにより、キャパシター本体110の実装面である第1面1側において、第1バンド部131b上に半田ポケットとしての第1半田収容部161が設けられる。
本実施形態において、第1切断部143は、キャパシター本体110の第3面3に向かって開放されるように形成されることができる。この際、第1切断部143は曲面を有するように形成されることができる。
そして、第1切断部143上には、導電性金属からなり、第1及び第2導電パターン145、146を互いに電気的に連結するように第3導電パターン147が形成される。この際、第3導電パターン147はめっきにより形成されることができる。このような第1~第3導電パターン145、146、147は金属パターンであることができる。
このような構成により、第1接続端子140において、キャパシター本体110の第1及び第2面1、2を互いに連結する方向の両面141、142及び第1切断部143を成す部分は導電性を有し、第1切断部143を除いた外周面144は絶縁性を有するようになる。
第2接続端子150は、絶縁体からなり、導電性金属からなる第4及び第5導電パターン155、156を含む。例えば、第2接続端子150は、FR4などの絶縁基板または回路基板からなることができるが、本発明はこれに限定されるものではない。また、第2接続端子150はバンプ端子からなることができる。
第4導電パターン155は、第2接続端子150において第2外部電極132の第2バンド部132bと向かい合う面151に形成され、第5導電パターン156は、第2接続端子150において第4導電パターン155と対向する面152に形成される。
この際、第2接続端子150の第4及び第5導電パターン155、156は同一の極性を有するようになるため、信号端子とグランド端子のうち同一極性の端子として作用することができる。
そして、第2接続端子150において、第4及び第5導電パターン155、156が形成される2つの面151、152を連結する外周面に第2切断部153が形成される。これにより、キャパシター本体110の実装面である第1面1側において、第2バンド部132b上に半田ポケットとしての第2半田収容部162が設けられる。
本実施形態において、第2切断部153は、キャパシター本体110の第4面4に向かって開放されるように形成されることができる。この際、第2切断部153は曲面を有するように形成されることができる。
そして、第2切断部153上には、導電性金属からなり、第4及び第5導電パターン155、156を互いに電気的に連結するように第6導電パターン157が形成される。この際、第6導電パターン157はめっきにより形成されることができる。
このような構成により、第2接続端子150において、キャパシター本体110の第1及び第2面1、2を互いに連結する方向の両面151、152及び第2切断部153を成す部分は導電性を有し、第2切断部153を除いた外周面154は絶縁性を有するようになる。このような第4~第6導電パターン155、156、157は金属パターンであることができる。
一方、図5bを参照すると、第1接続端子140は、第3導電パターンが第1及び第2導電パターン145、146を連結する面の全体147、148、または第1切断部143を含む面及びその他の面の一部に形成されることができる。また、第2接続端子150は、第6導電パターンが第4及び第5導電パターン155、156を連結する面の全体157、158、または第2切断部153を含む面及びその他の面の一部に形成されることができる。
このように第3導電パターンと第6導電パターンが第1及び第2接続端子140、150の外周面の全体または一部にさらに形成されると、半田付け時に第1及び第2切断部143、153の内側にのみ行われていた半田付けを、第1及び第2切断部143、153以外の外周面でも行われるようにして、実装時におけるチップと基板との位置ずれを改善することができる。この際、第3及び第6導電パターンはめっきにより形成されることができる。
また、第1及び第2接続端子140、150は、実装される基板とキャパシター本体110を所定距離離隔させることで、キャパシター本体110で発生した圧電振動が基板に伝わることを低減させることができる。このような効果は、第1及び第2接続端子140、150の厚さが所定厚さ以上である際に向上することができ、例えば、第1及び第2接続端子140、150の厚さは60μm以上であることができるが、本発明はこれに限定されるものではない。
また、第1及び第2接続端子140、150は、必要に応じて、めっき層を含むことができる。上記めっき層は、第1及び第2接続端子140、150の第1~第6導電パターン上に形成されるニッケル(Ni)めっき層と、上記ニッケルめっき層上に形成されるスズ(Sn)めっき層と、を含むことができる。
図6に示されたように、本発明の他の実施形態による積層型電子部品100'は、第1及び第2接続端子140'、150'の第1及び第2切断部143'、153'が逆「コ」字状に形成されることができる。
この際、第1及び第2切断部143'、153'は、X方向にキャパシター本体110の第3及び第4面に向かってそれぞれ開放されるように形成されることができる。
これにより、キャパシター本体110の第1面1側において、第1及び第2外部電極131、132の第1及び第2バンド部上には、四角形状の第1及び第2半田収容部163、164が設けられることができる。
したがって、切断部が曲面からなる積層型電子部品に比べて相対的に大きい体積(volume)の半田ポケットを確保することができ、積層型電子部品100'を基板に実装する時に相対的に多量の半田を取り込むことができるため、半田フィレットの形成を効果的に抑え、積層型電子部品100'のアコースティックノイズの低減効果をさらに向上させることができる。
一方、本発明における第1及び第2切断部は、複数の折り曲げられた面からなるものであって、図6に示された逆「コ」字状の他に、1つの折り曲げ部を有する2つの面からなるか、または3つ以上の折り曲げ部を有する4つ以上の面を含むように構成されることができる。
図7は、接続端子なしに積層型キャパシターが基板に実装された状態を概略的に示した正面図であり、図8は、本発明の第1実施形態による積層型電子部品が基板に実装された状態を概略的に示した正面図である。
積層型電子部品100が基板210に実装された状態で、積層型電子部品100に形成された第1及び第2外部電極131、132に異なる極性の電圧が印加されると、誘電体層111の逆圧電効果(Inverse piezoelectric effect)によりキャパシター本体110が厚さ方向に膨張及び収縮するようになり、第1及び第2外部電極131、132の両端部は、ポアソン効果(Poisson effect)によりキャパシター本体110の厚さ方向の膨張及び収縮とは反対に収縮及び膨張するようになる。
このような収縮と膨張は振動を発生させる。また、上記振動は第1及び第2外部電極131、132から基板210に伝達され、これによって基板210から音響が放射されてアコースティックノイズとなる。
図7を参照すると、積層型キャパシターの第1及び第2外部電極131、132と基板210の一面に形成された第1及び第2電極パッド221、222との間に形成された半田231'、232'がキャパシター本体110の第2面に向かって一定の高さに形成されるため、積層型キャパシターから発生した振動が基板に多く伝達され得る。
図8を参照すると、本実施形態による積層型電子部品の実装基板は、一面に第1及び第2電極パッド221、222を有する基板210と、基板210の上面で第1及び第2接続端子140、150が第1及び第2電極パッド221、222上にそれぞれ接続されるように実装される積層型電子部品100と、を含む。
この際、本実施形態では、積層型電子部品100が半田231、232を介して基板210に実装されることを示して説明しているが、必要に応じて、半田の代わりに導電性ペーストを用いてもよい。
本実施形態によると、積層型電子部品100の第1及び第2外部電極131、132を介して基板に伝達される圧電振動が、ソフト(soft)な材質の絶縁体からなる第1及び第2接続端子140、150の弾性により吸収されることで、アコースティックノイズが低減することができる。
この際、第1及び第2接続端子140、150の第1及び第2切断部によりそれぞれ設けられる第1及び第2半田収容部が、キャパシター本体110の第1面に半田231、232を取り込むことができる半田ポケットとしての役割を果たすようになる。
本実施形態では、第1及び第2接続端子140、150の外周面のうち第1及び第2切断部を除いた部分は絶縁面からなる。
これにより、積層型電子部品100を基板210に実装する時に、第1及び第2切断部を除いた第1及び第2接続端子の外周面には半田が形成されないため、第1及び第2半田収容部161、162に半田231、232がより効果的に取り込まれる。これにより、半田フィレット(Solder Fillet)がキャパシター本体110の第2面に向かって形成されることを抑えることができる。
したがって、積層型電子部品100の圧電振動の伝達経路を遮断し、半田フィレットとキャパシター本体110での最大変位地点を離隔させることで、図7の構造に比べて積層型電子部品100のアコースティックノイズの低減効果を著しく向上させることができる。
また、本実施形態によると、上記アコースティックノイズの低減構造により、20kHz以内の可聴周波数で積層型電子部品の圧電振動が基板に伝達される振動量も効果的に抑制することができる。
したがって、積層型電子部品の高周波振動を低減し、ITまたは産業/電装分野において電子部品の20kHz以上の高周波振動によって問題となり得るセンサー類の誤作動を防止し、センサー類の長時間の振動による内部疲労の蓄積を抑制することができる。
以上、本発明の実施形態について詳細に説明したが、本発明の範囲はこれに限定されず、特許請求の範囲に記載された本発明の技術的思想から外れない範囲内で多様な修正及び変形が可能であるということは、当技術分野の通常の知識を有する者には明らかである。
100、100' 電子部品
110 キャパシター本体
111 誘電体層
121、122 第1及び第2内部電極
131、132 第1及び第2外部電極
131a、132a 第1及び第2接続部
131b、132b 第1及び第2バンド部
140、140' 第1接続端子
143、153 第1及び第2切断部
145~147 第1~第3導電パターン
150、150' 第2接続端子
155~157 第4~第6導電パターン
161、163 第1半田収容部
162、164 第2半田収容部
210 基板
221、222 第1及び第2電極パッド
231、232 半田

Claims (28)

  1. キャパシター本体と、
    前記キャパシター本体の実装面に互いに離隔するように配置される第1及び第2外部電極と、
    絶縁体をそれぞれ含み、前記第1及び第2外部電極とそれぞれ接続される第1及び第2接続端子と、を含む積層型電子部品であって、
    前記第1接続端子は、前記第1外部電極と向かい合う第1面に形成される第1導電パターンと、前記第1面と対向する第2面に形成される第2導電パターンと、前記第1及び第2面を互いに連結する一つ以上の側面に形成される第1切断部と、前記第1切断部上に形成され、前記第1及び第2導電パターンを互いに電気的に連結する第3導電パターンと、を含み、
    前記第2接続端子は、前記第2外部電極と向かい合う第4面に形成される第4導電パターンと、前記第4面と対向する第5面に形成される第5導電パターンと、前記第4及び第5面を互いに連結する一つ以上の側面に形成される第2切断部と、前記第2切断部上に形成され、前記第4及び第5導電パターンを互いに電気的に連結する第6導電パターンと、を含む、積層型電子部品。
  2. 前記第3導電パターンが前記第1接続端子の一つ以上の他側面に形成され、
    前記第6導電パターンが前記第2接続端子の一つ以上の他側面に形成される、請求項1に記載の積層型電子部品。
  3. 前記キャパシター本体の実装面側において前記第1及び第2外部電極上に、前記第1及び第2切断部により第1及び第2半田収容部がそれぞれ設けられる、請求項1または2に記載の積層型電子部品。
  4. 前記第1及び第2外部電極は、前記キャパシター本体の第3及び第4面にそれぞれ配置される第1及び第2接続部と、前記第1及び第2接続部から前記キャパシター本体の第1面の一部まで延びて、前記第1及び第4導電パターンとそれぞれ接続される第1及び第2バンド部と、をそれぞれ含む、請求項1から3のいずれか一項に記載の積層型電子部品。
  5. 前記第1及び第2切断部が前記キャパシター本体の第3及び第4面に向かってそれぞれ開放されるように形成される、請求項4に記載の積層型電子部品。
  6. 前記第1及び第2接続端子が絶縁基板からなる、請求項1から5のいずれか一項に記載の積層型電子部品。
  7. 前記第1及び第2接続端子が回路基板である、請求項1から5のいずれか一項に記載の積層型電子部品。
  8. 前記第1及び第2接続端子に含まれる絶縁体がエポキシを含む、請求項1から7のいずれか一項に記載の積層型電子部品。
  9. 前記第1~第6導電パターンが金属パターンである、請求項1から8のいずれか一項に記載の積層型電子部品。
  10. 前記キャパシター本体は、複数の誘電体層と、前記複数の誘電体層のそれぞれを挟んで交互に積層される複数の第1及び第2内部電極と、を含み、互いに対向する第1及び第2面と、前記第1及び第2面と連結され、互いに対向する第3及び第4面と、前記第1及び第2面と連結され、且つ前記第3及び第4面と連結され、互いに対向する第5及び第6面とを有し、
    前記第1及び第2内部電極のそれぞれの端部が前記第3及び第4面にそれぞれ露出する、請求項1からのいずれか一項に記載の積層型電子部品。
  11. 複数の誘電体層、及び前記複数の誘電体層のそれぞれを挟んで交互に積層される複数の第1及び第2内部電極を含み、互いに対向する第1及び第2面と、前記第1及び第2面と連結され、互いに対向する第3及び第4面と、前記第1及び第2面と連結され、且つ前記第3及び第4面と連結され、互いに対向する第5及び第6面とを有し、前記第1及び第2内部電極の一端が前記第3及び第4面にそれぞれ露出するキャパシター本体と、
    前記キャパシター本体の第3及び第4面にそれぞれ配置される第1及び第2接続部、及び前記第1及び第2接続部から前記キャパシター本体の第1面の一部まで延びる第1及び第2バンド部をそれぞれ含む第1及び第2外部電極と、
    前記第1及び第2バンド部とそれぞれ接続される第1及び第2接続端子と、を含む積層型電子部品であって、
    前記第1接続端子は、前記キャパシター本体の第3面に向かって開放される第1切断部を含み、前記第1切断部と、前記キャパシター本体の前記第1及び第2面とが互いに連結される第1方向の互いに対向する第1接続端子の両面とは導電性を有し、前記第1切断部を除いて前記第1接続端子の両面と連結される前記第1接続端子の外周面は絶縁性を有し、
    前記第2接続端子は、前記キャパシター本体の第4面に向かって開放される第2切断部を含み、前記第2切断部と、第1方向の互いに対向する前記第2接続端子の両面とは導電性を有し、前記第2切断部を除いて前記第2接続端子の両面と連結される前記第2接続端子の外周面は絶縁性を有する、積層型電子部品。
  12. 前記第1接続端子の一つ以上の外周面が導電性を有し、
    前記第2接続端子の一つ以上の外周面が導電性を有する、請求項11に記載の積層型電子部品。
  13. 前記キャパシター本体の実装面側において前記第1及び第2バンド部上に、前記第1及び第2切断部により第1及び第2半田収容部がそれぞれ設けられる、請求項11または12に記載の積層型電子部品。
  14. 前記第1及び第2切断部が曲面を有するように形成される、請求項11から13のいずれか一項に記載の積層型電子部品。
  15. 前記第1及び第2切断部が複数の平らな面からなる、請求項11から13のいずれか一項に記載の積層型電子部品。
  16. 前記第1及び第2接続端子が絶縁基板からなる、請求項11から15のいずれか一項に記載の積層型電子部品。
  17. 前記第1及び第2接続端子が回路基板である、請求項11から15のいずれか一項に記載の積層型電子部品。
  18. 前記第1及び第2接続端子に含まれる絶縁体がエポキシを含む、請求項11から17のいずれか一項に記載の積層型電子部品。
  19. 前記導電性を有する面が金属パターンを含む、請求項11から18のいずれか一項に記載の積層型電子部品
  20. 一面に第1及び第2電極パッドを有する基板と、
    前記第1及び第2電極パッド上に第1及び第2接続端子がそれぞれ接続されるように実装される請求項1から19の何れか一項に記載の積層型電子部品と、を含む、積層型電子部品の実装基板。
  21. 基板と、
    前記基板の上面に配置され、長さ方向に離隔する第1及び第2電極パッドと、
    前記基板の上面と直交する厚さ方向に誘電体層を挟んで交互に積層される複数の第1及び第2内部電極を含み、厚さ方向に底面が実装面となり、前記第1及び第2内部電極の両端部が長さ方向に互いに対向する第1及び第2端面にそれぞれ露出するキャパシター本体と、
    前記キャパシター本体の第1端面に配置され、前記キャパシター本体の実装面に延びる第1バンド部を含む第1外部電極と、
    前記キャパシター本体の第2端面に配置され、前記キャパシター本体の実装面に延びる第2バンド部を含む第2外部電極と、
    前記第1電極パッドの上面に接続され、前記第1バンド部の下面に接続され、且つ長さ方向に前記第2電極パッドと向かい合っていない側面に形成された第1切断部を含む第1接続端子と、
    前記第2電極パッドの上面に接続され、前記第2バンド部の下面に接続され、長さ方向に前記第1電極パッドと向かい合っていない側面に形成された第2切断部を含み、前記第1接続端子と離隔する第2接続端子と、
    前記第1外部電極及び前記第1切断部内を前記第1電極パッドと電気的に連結する第1半田と、
    前記第2外部電極及び前記第2切断部内を前記第2電極パッドと電気的に連結する第2半田と、を含み、
    前記第1及び第2接続端子のうち少なくとも一部はそれぞれ絶縁体を含み、
    前記第1及び第2切断部はそれぞれ電気的に導電される面を有する、電子装置。
  22. 前記第1及び第2切断部が球状を有する、請求項21に記載の電子装置。
  23. 前記第1及び第2切断部が凹面を有する、請求項21に記載の電子装置。
  24. 前記絶縁体がエポキシである、請求項21から23のいずれか一項に記載の電子装置。
  25. 上面に長さ方向に離隔するように配置される第1及び第2電極パッドを含む基板と、
    前記基板の上面と直交する厚さ方向の底面を有し、前記底面に長さ方向に互いに離隔するように第1及び第2外部電極が配置される本体と、
    絶縁材を含み、長さ方向に互いに離隔し、前記第1及び第2電極パッドと前記第1及び第2外部電極をそれぞれ連結し、厚さ方向と直交する方向に突出している第1及び第2切断部と、前記第1及び第2切断部上に配置される第1及び第2導電パターンとをそれぞれ含む第1及び第2接続端子と、を含み、
    前記第1及び第2外部電極が半田により前記第1及び第2電極パッドとそれぞれ電気的に連結される、電子装置。
  26. 前記第1及び第2切断部が球状を有する、請求項25に記載の電子装置。
  27. 前記第1及び第2切断部が凹面を有する、請求項25に記載の電子装置。
  28. 前記第1及び第2接続端子は、接続端子の上部及び下部面にそれぞれ配置され、切断部に配置された導電パターンと電気的に連結される導電パターンをそれぞれさらに含む、請求項25から27のいずれか一項に記載の電子装置。
JP2017223914A 2017-06-08 2017-11-21 積層型電子部品及びその実装基板、並びに電子装置 Active JP7040850B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20170071839 2017-06-08
KR10-2017-0071839 2017-06-08
KR1020170087562A KR102380840B1 (ko) 2017-06-08 2017-07-11 적층형 전자 부품 및 그 실장 기판
KR10-2017-0087562 2017-07-11

Publications (2)

Publication Number Publication Date
JP2018207090A JP2018207090A (ja) 2018-12-27
JP7040850B2 true JP7040850B2 (ja) 2022-03-23

Family

ID=64952579

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017223914A Active JP7040850B2 (ja) 2017-06-08 2017-11-21 積層型電子部品及びその実装基板、並びに電子装置

Country Status (2)

Country Link
JP (1) JP7040850B2 (ja)
KR (1) KR102380840B1 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190116136A (ko) 2019-07-17 2019-10-14 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
KR20190116169A (ko) * 2019-09-09 2019-10-14 삼성전기주식회사 적층형 전자 부품 및 그 실장 기판
JP7444048B2 (ja) 2020-12-22 2024-03-06 株式会社村田製作所 積層セラミックコンデンサ及び積層セラミックコンデンサの製造方法

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000100652A (ja) 1998-09-25 2000-04-07 Tokin Corp 積層型チップ部品、及びその製造方法
JP2013038291A (ja) 2011-08-10 2013-02-21 Murata Mfg Co Ltd チップ部品構造体及び製造方法
JP2014179512A (ja) 2013-03-15 2014-09-25 Murata Mfg Co Ltd 電子部品、それに含まれる基板型の端子、および、電子部品の実装構造
JP2016072603A (ja) 2014-09-26 2016-05-09 株式会社村田製作所 電子部品
JP2016143882A (ja) 2015-02-02 2016-08-08 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層セラミック電子部品及びその実装基板
JP2017028228A (ja) 2015-07-28 2017-02-02 ローム株式会社 マルチチップモジュールおよびその製造方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3847265B2 (ja) 2003-03-20 2006-11-22 Tdk株式会社 電子部品
JP4862900B2 (ja) 2009-01-28 2012-01-25 Tdk株式会社 積層コンデンサ及び積層コンデンサの製造方法
JP5126379B2 (ja) * 2011-03-25 2013-01-23 株式会社村田製作所 チップ部品構造体
KR101630037B1 (ko) 2014-05-08 2016-06-13 삼성전기주식회사 적층 세라믹 커패시터, 어레이형 적층 세라믹 커패시터, 그 제조 방법 및 그 실장 기판
KR102029493B1 (ko) * 2014-09-29 2019-10-07 삼성전기주식회사 적층 세라믹 커패시터 및 그 실장 기판
KR102029495B1 (ko) * 2014-10-15 2019-10-07 삼성전기주식회사 칩 전자부품 및 그 실장 기판

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000100652A (ja) 1998-09-25 2000-04-07 Tokin Corp 積層型チップ部品、及びその製造方法
JP2013038291A (ja) 2011-08-10 2013-02-21 Murata Mfg Co Ltd チップ部品構造体及び製造方法
JP2014179512A (ja) 2013-03-15 2014-09-25 Murata Mfg Co Ltd 電子部品、それに含まれる基板型の端子、および、電子部品の実装構造
JP2016072603A (ja) 2014-09-26 2016-05-09 株式会社村田製作所 電子部品
JP2016143882A (ja) 2015-02-02 2016-08-08 サムソン エレクトロ−メカニックス カンパニーリミテッド. 積層セラミック電子部品及びその実装基板
JP2017028228A (ja) 2015-07-28 2017-02-02 ローム株式会社 マルチチップモジュールおよびその製造方法

Also Published As

Publication number Publication date
KR102380840B1 (ko) 2022-04-01
KR20180134264A (ko) 2018-12-18
JP2018207090A (ja) 2018-12-27

Similar Documents

Publication Publication Date Title
CN108806983B (zh) 多层电子组件及具有多层电子组件的板
KR102426211B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102463337B1 (ko) 적층형 전자 부품 및 그 실장 기판
CN109036845B (zh) 多层电子组件、具有多层电子组件的板及电子装置
KR102473422B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102516765B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102471341B1 (ko) 적층형 전자 부품 및 그 실장 기판
JP7214950B2 (ja) 積層型電子部品及びその実装基板
KR102089703B1 (ko) 적층형 전자 부품
CN109427477B (zh) 多层电子组件和具有该多层电子组件的板
KR102561930B1 (ko) 전자 부품
KR102494331B1 (ko) 적층형 전자 부품 및 그 실장 기판
JP7040850B2 (ja) 積層型電子部品及びその実装基板、並びに電子装置
KR102414842B1 (ko) 적층형 전자 부품
US11309133B2 (en) Multilayer electronic component and board having the same mounted thereon
CN112242251B (zh) 多层电子组件及其上安装有该多层电子组件的板
KR102609148B1 (ko) 전자 부품 및 그 실장 기판
KR20190116169A (ko) 적층형 전자 부품 및 그 실장 기판
KR102449362B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR20200064551A (ko) 전자 부품
KR102551218B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR102473414B1 (ko) 적층형 전자 부품 및 그 실장 기판
KR20190032851A (ko) 적층형 전자 부품 및 그 실장 기판

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200924

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210615

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210629

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210824

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20211026

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211210

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220208

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220304

R150 Certificate of patent or registration of utility model

Ref document number: 7040850

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150