WO2012086513A1 - 半導体装置および表示装置 - Google Patents

半導体装置および表示装置 Download PDF

Info

Publication number
WO2012086513A1
WO2012086513A1 PCT/JP2011/079036 JP2011079036W WO2012086513A1 WO 2012086513 A1 WO2012086513 A1 WO 2012086513A1 JP 2011079036 W JP2011079036 W JP 2011079036W WO 2012086513 A1 WO2012086513 A1 WO 2012086513A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
electrode
semiconductor device
oxygen supply
oxide semiconductor
Prior art date
Application number
PCT/JP2011/079036
Other languages
English (en)
French (fr)
Inventor
守口 正生
庸輔 神崎
雄大 高西
崇嗣 楠見
広志 松木薗
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to CN201180061376.8A priority Critical patent/CN103270601B/zh
Priority to KR1020137018856A priority patent/KR101630503B1/ko
Priority to US13/996,033 priority patent/US20150108467A1/en
Priority to EP11851182.3A priority patent/EP2657974B1/en
Priority to JP2012549762A priority patent/JP5284544B2/ja
Publication of WO2012086513A1 publication Critical patent/WO2012086513A1/ja
Priority to US15/448,652 priority patent/US20170179162A1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/564Details not otherwise provided for, e.g. protection against moisture
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66969Multistep manufacturing processes of devices having semiconductor bodies not comprising group 14 or group 13/15 materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78606Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/7869Thin film transistors, i.e. transistors with a channel being at least partly a thin film having a semiconductor body comprising an oxide semiconductor material, e.g. zinc oxide, copper aluminium oxide, cadmium stannate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134372Electrodes characterised by their geometrical arrangement for fringe field switching [FFS] where the common electrode is not patterned
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1213Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Definitions

  • the present invention relates to a semiconductor device including a thin film transistor and a display device.
  • an active matrix liquid crystal display device or an organic EL (Electro Luminescence) display device is a substrate (hereinafter referred to as “TFT”) in which a thin film transistor (hereinafter also referred to as “TFT”) is formed as a switching element for each pixel.
  • TFT thin film transistor
  • the TFT substrate includes a plurality of source wirings, a plurality of gate wirings, a plurality of TFTs disposed at intersections thereof, a pixel electrode for applying a voltage to a light modulation layer such as a liquid crystal layer, and an auxiliary Capacitance wiring, auxiliary capacitance electrodes, and the like are formed.
  • Patent Document 1 The configuration of the TFT substrate is disclosed in Patent Document 1, for example.
  • Patent Document 1 the configuration of the TFT substrate disclosed in Patent Document 1 will be described with reference to the drawings.
  • FIG. 30A is a schematic plan view showing an outline of the TFT substrate
  • FIG. 30B is an enlarged plan view showing one pixel in the TFT substrate
  • FIG. 31 is a cross-sectional view of the TFT and the terminal portion in the semiconductor device shown in FIG.
  • the TFT substrate has a plurality of gate wirings 2016 and a plurality of source wirings 2017.
  • Each region 2021 surrounded by the wirings 2016 and 2017 is a “pixel”.
  • a plurality of connection portions 2041 for connecting each of the plurality of gate wirings 2016 and the source wirings 2017 to the driving circuit are arranged in a region 2040 other than a region (display region) where a pixel is formed in the TFT substrate.
  • Each connection portion 2041 constitutes a terminal portion for connecting to external wiring.
  • a pixel electrode 2020 is provided so as to cover each region 2021 serving as a pixel.
  • a TFT is formed.
  • the TFT includes a gate electrode G, gate insulating films 2025 and 2026 covering the gate electrode G, a semiconductor layer 2019 disposed on the gate insulating film 2026, a source electrode S connected to both ends of the semiconductor layer 2019, and And a drain electrode D.
  • the TFT is covered with a protective film 2028.
  • An interlayer insulating film 2029 is formed between the protective film 2028 and the pixel electrode 2020.
  • the source electrode S of the TFT is connected to the source wiring 2017 and the gate electrode G is connected to the gate wiring 2016. Further, the drain electrode D is connected to the pixel electrode 2020 in the contact hole 2030.
  • an auxiliary capacitance wiring 2018 is formed in parallel with the gate wiring 2016.
  • the auxiliary capacitance line 2018 is connected to the auxiliary capacitance.
  • the auxiliary capacitance includes an auxiliary capacitance electrode 2018b formed from the same conductive film as the drain electrode D, an auxiliary capacitance electrode 2018a formed from the same conductive film as the gate wiring 2016, and a gate insulating film positioned therebetween. 2026.
  • the gate insulating films 2025 and 2026 and the protective film 2028 are not formed over the connection portion 2041 extending from each gate wiring 2016 or the source wiring 2017, and the connection wiring 2044 is formed so as to be in contact with the upper surface of the connection portion 2041. ing. Thereby, the electrical connection between the connection portion 2041 and the connection wiring 2044 is ensured.
  • the TFT substrate is disposed so as to face the substrate 2014 on which the counter electrode and the color filter are formed with the liquid crystal layer 2015 interposed therebetween.
  • a region 2021 (also referred to as a “pixel portion”) that serves as a pixel and a terminal portion are formed by a common process to suppress an increase in the number of masks and processes. preferable.
  • Patent Document 1 discloses that an interlayer insulating film 2029 is formed using an organic insulating film, and the insulating films 2025 and 2026 and the protective film 2028 are etched using the interlayer insulating film 2029 as a mask.
  • an oxide semiconductor TFT such as IGZO (InGaZnO x ) instead of a silicon semiconductor film.
  • IGZO InGaZnO x
  • Such a TFT is referred to as an “oxide semiconductor TFT”. Since an oxide semiconductor has higher mobility than amorphous silicon, an oxide semiconductor TFT can operate at a higher speed than an amorphous silicon TFT.
  • the oxide semiconductor film is formed by a simpler process than the polycrystalline silicon film, the oxide semiconductor film can be applied to a device that requires a large area.
  • Patent Document 2 describes an example of an oxide semiconductor TFT.
  • Patent Document 3 describes an example of a field effect transistor provided with an active layer of an amorphous oxide semiconductor.
  • Patent Document 3 in order to form an amorphous oxide semiconductor layer, before the amorphous oxide semiconductor layer is formed on the substrate, the substrate surface is irradiated with ultraviolet rays in an ozone atmosphere, Describes that plasma is irradiated or that the surface of the substrate is washed with hydrogen peroxide. Further, in this document, the step of forming an active layer containing an amorphous oxide is performed in an atmosphere such as ozone gas or nitrogen oxide gas, or after an amorphous oxide is formed on a substrate. Further, it is described that the heat treatment is performed at a temperature higher than the film formation temperature of the amorphous oxide.
  • problems such as generation of oxygen vacancies during the TFT manufacturing process, for example, a heat treatment step, and generation of carrier electrons to generate unnecessary OFF current may occur.
  • problems such as generation of oxygen vacancies during the TFT manufacturing process, for example, a heat treatment step, and generation of carrier electrons to generate unnecessary OFF current may occur.
  • the oxide semiconductor layer below is damaged by a reduction action or the like.
  • Patent Document 3 describes that after an amorphous oxide is formed, heat treatment is performed at a temperature higher than the film formation temperature of the amorphous oxide in order to obtain a transistor having excellent characteristics. However, even with such a method, the defect level due to oxygen deficiency cannot be reduced, and it is difficult to obtain good TFT characteristics.
  • the present invention has been made in view of the above, and an object thereof is to manufacture a semiconductor device having excellent TFT characteristics by reducing defects generated in an oxide semiconductor layer of an oxide semiconductor TFT. It is another object of the present invention to provide a high-performance display device including such a semiconductor device as a TFT substrate.
  • a semiconductor device is a semiconductor device including a thin film transistor, the gate electrode of the thin film transistor formed on a substrate, a gate insulating layer formed on the gate electrode, and the gate insulating layer An oxide semiconductor layer formed on the oxide semiconductor layer; a source electrode and a drain electrode of the thin film transistor formed on the oxide semiconductor layer; and the oxide semiconductor layer, the source electrode, and the drain electrode.
  • the oxygen supply layer is a layer made of a material containing water (H 2 O), an OR group, or an OH group.
  • the oxygen supply layer is made of an acrylic resin, an SOG material, a silicone resin, an ester polymerization resin, or a resin containing a silanol group, a CO—OR group, or an Si—OH group.
  • the thickness of the oxygen supply layer is in the range of 500 nm to 3500 nm.
  • the diffusion prevention layer is made of silicon oxide, silicon nitride, or silicon oxynitride.
  • the thickness of the diffusion preventing layer is in the range of 50 nm to 500 nm.
  • the protective layer is made of silicon oxide or silicon nitride.
  • the semiconductor device includes: a lower wiring formed of the same material as the gate electrode; an upper wiring formed of the same material as the source electrode and the drain electrode; the upper wiring and the lower wiring; Are connected to each other, wherein the upper wiring and the lower wiring are connected via a contact hole penetrating the gate insulating layer.
  • the contact hole is formed through the oxide semiconductor layer and the gate insulating layer in the connection portion, and the upper wiring and the lower wiring are connected via the contact hole. It is connected.
  • connection portion includes an insulating layer formed on the lower wiring, an upper wiring formed on the insulating layer, a protective layer formed on the upper wiring, An oxygen supply layer formed on the protective layer; a diffusion prevention layer formed on the oxygen supply layer; and a conductive layer formed on the diffusion prevention layer.
  • a contact hole is formed so as to penetrate the insulating layer, the upper wiring, the protective layer, the oxygen supply layer, and the diffusion prevention layer, and through the conductive layer formed in the contact hole, The lower wiring and the upper wiring are electrically connected.
  • connection portion includes an insulating layer formed on the lower wiring, the upper wiring formed on the insulating layer, a protective layer formed on the upper wiring, An oxygen supply layer formed on the protective layer; a diffusion prevention layer formed on the oxygen supply layer; and a conductive layer formed on the diffusion prevention layer.
  • a first contact hole is formed so as to penetrate the protective layer, the oxygen supply layer, and the diffusion prevention layer, and the insulating layer, the protective layer, the oxygen supply layer, and the diffusion of the connection portion
  • a second contact hole is formed so as to penetrate the prevention layer, and the upper wiring and the conductive layer are electrically connected in the first contact hole, and the lower contact is formed in the second contact hole.
  • the wiring and the conductive layer are electrically connected It is connected.
  • the semiconductor device includes an auxiliary capacitance electrode made of the same material as the gate electrode, the diffusion prevention layer formed on the auxiliary capacitance electrode so as to be in contact with the auxiliary capacitance electrode, and the diffusion prevention And an auxiliary capacitor having an auxiliary capacitor counter electrode formed on the layer.
  • the semiconductor device includes an auxiliary capacitance electrode made of the same material as the gate electrode, a first conductive layer formed on the auxiliary capacitance electrode so as to be in contact with the auxiliary capacitance electrode, and the first An auxiliary capacitor having the diffusion prevention layer formed on the conductive layer so as to be in contact with the first conductive layer and an auxiliary capacitor counter electrode formed on the diffusion prevention layer is provided.
  • the semiconductor device includes an auxiliary capacitance electrode made of the same material as the gate electrode, an oxide semiconductor layer formed on the auxiliary capacitance electrode so as to be in contact with the auxiliary capacitance electrode, and the auxiliary capacitance
  • a storage capacitor having the diffusion prevention layer formed so as to be in contact with the oxide semiconductor layer on the electrode and a storage capacitor counter electrode formed on the diffusion prevention layer is provided.
  • a display device is a display device including the semiconductor device described above, and includes a pixel electrode formed on the diffusion prevention layer, and the pixel electrode includes the protective layer, the oxygen supply layer, and the The drain electrode is connected to the drain electrode through a contact hole that penetrates the diffusion prevention layer.
  • Another display device is a display device including the semiconductor device described above, and is disposed on the diffusion barrier layer and a lower layer electrode disposed between the oxygen supply layer and the diffusion barrier layer.
  • a fringe field type display device comprising: an upper layer electrode connected to the drain electrode of the thin film transistor.
  • the other display device includes a common line formed of the same material as the gate electrode, and the common line and the lower layer electrode include the gate insulating layer, the protective layer, and the oxygen supply layer. Are connected through a contact hole penetrating through.
  • the density of the protective layer is in the range of 1.9 to 2.2 g / cm 3 .
  • the protective layer is formed on the oxide semiconductor layer, the first protective layer formed on the source electrode, and the drain electrode, and on the first protective layer.
  • the formed second protective layer has a lower density than the first protective layer.
  • the density of the first protective layer is in the range of 2.1 to 2.4 g / cm 3 and the density of the second protective layer is in the range of 1.9 to 2.2 g / cm 3 . It is in.
  • An embodiment of the semiconductor device according to the present invention includes an etching stopper layer formed between the oxide semiconductor layer and the source and drain electrodes.
  • Another display device is a display device including the semiconductor device described above.
  • Another semiconductor device is a semiconductor device including a thin film transistor, the gate electrode of the thin film transistor formed on a substrate, a gate insulating layer formed on the gate electrode, and the gate An oxide semiconductor layer formed on an insulating layer; a source electrode and a drain electrode of the thin film transistor; and the oxide semiconductor layer, the source electrode, and the drain electrode, disposed on the oxide semiconductor layer. And an oxygen supply layer formed in contact with the oxide semiconductor layer.
  • the semiconductor device includes a protective layer disposed between the oxide semiconductor layer, the source electrode, and the drain electrode and the oxygen supply layer, and the oxygen supply layer is formed on the protective layer.
  • the oxide semiconductor layer is in contact with the formed contact hole.
  • the semiconductor device includes a diffusion prevention layer formed on the oxygen supply layer.
  • the semiconductor device includes an etching stopper layer formed between the oxide semiconductor layer and the source and drain electrodes.
  • Another semiconductor device is a semiconductor device including a thin film transistor, the gate electrode of the thin film transistor formed on a substrate, a gate insulating layer formed on the gate electrode, and the gate A source electrode and a drain electrode of the thin film transistor formed on an insulating layer; an oxide semiconductor layer formed on the gate insulating layer, the source electrode, and the drain electrode; and A protective layer formed on the protective layer; and an oxygen supply layer formed on the protective layer.
  • Another semiconductor device is a top gate type semiconductor device including a thin film transistor, and the source electrode and the drain electrode of the thin film transistor and the source electrode and the drain electrode formed on a substrate.
  • Another display device is a display device including the semiconductor device.
  • a high-performance semiconductor device having an oxide semiconductor layer with a more repaired defect is provided. Obtainable.
  • a highly reliable semiconductor device with little variation in characteristics for each TFT can be obtained.
  • a high-quality display can be provided by a display device including an oxide semiconductor TFT having excellent characteristics.
  • FIG. 4 is a plan view schematically showing a configuration of a TFT substrate (semiconductor device 100) of the liquid crystal display device 1000.
  • FIG. 4 is a plan view schematically showing the configuration of a display area DA of the TFT substrate 100.
  • FIG. 2 is a cross-sectional view schematically showing a configuration of a TFT 10 according to Embodiment 1.
  • FIG. 3 is a cross-sectional view schematically showing the configuration of the TFT 10 according to Embodiment 1, and is a view for explaining the effect of the TFT 10.
  • FIG. 1 A) And (b) is a graph for demonstrating the effect by TFT10, (a) represents the voltage-current characteristic of TFT which has an oxygen supply layer, (b) is an oxygen supply layer. This shows the voltage-current characteristics of a TFT that does not have it.
  • (A)-(d) is sectional drawing which represented the manufacturing process of TFT substrate 100 typically.
  • (E) to (g) are cross-sectional views schematically showing the manufacturing process of the TFT substrate 100.
  • 4 is a cross-sectional view schematically showing a first configuration example of a connection portion between an upper wiring and a lower wiring in the TFT substrate 100.
  • FIG. 5 is a cross-sectional view schematically showing a second configuration example of a connection portion in the TFT substrate 100.
  • FIG. 5 is a cross-sectional view schematically showing a third configuration example of a connection portion in the TFT substrate 100.
  • FIG. It is sectional drawing which represented typically the structure of the TFT substrate 100 by Embodiment 2 of this invention.
  • 6 is a cross-sectional view schematically showing a configuration of a first modification of the TFT substrate 100 according to Embodiment 2.
  • FIG. 6 is a cross-sectional view schematically showing a configuration of a second modification of the TFT substrate 100 according to Embodiment 2.
  • FIG. It is the top view which represented typically the structure of the pixel 50 of the TFT substrate 100 by Embodiment 3 of this invention.
  • FIG. 5 is a cross-sectional view schematically showing a configuration of a TFT substrate 100 according to Embodiment 3.
  • FIG. 10 is a plan view schematically showing a configuration of a modified example of a pixel 50 according to Embodiment 3. It is sectional drawing which represented typically the structure of TFT10 by Embodiment 4 of this invention. It is sectional drawing which represented typically the structure of TFT10 by Embodiment 5 of this invention. It is sectional drawing which represented typically the structure of TFT10 by Embodiment 6 of this invention. It is sectional drawing which represented typically the structure of TFT10 by Embodiment 7 of this invention. 12 is a graph for explaining the effect of the TFT 10 according to the seventh embodiment, showing the voltage-current characteristics of the TFT 10 according to the seventh embodiment. It is sectional drawing which represented typically the structure of TFT10 by Embodiment 8 of this invention.
  • (A) is a typical top view which shows the outline of the conventional TFT substrate
  • (b) is an enlarged plan view which shows one pixel in the TFT substrate of (a). It is sectional drawing of TFT and a terminal part in the conventional TFT substrate shown in FIG.
  • the semiconductor device of the present invention is a TFT substrate on which an oxide semiconductor TFT is formed, and includes a wide variety of TFT substrates for various display devices and electronic devices.
  • the semiconductor device will be described as a TFT substrate of a display device including an oxide semiconductor TFT as a switching element.
  • FIG. 1 is a perspective view schematically showing a configuration of a liquid crystal display device 1000 according to an embodiment of the present invention.
  • the liquid crystal display device 1000 includes a TFT substrate (semiconductor device) 100 and a counter substrate 200 that face each other with a liquid crystal layer interposed therebetween, and polarized light disposed on the outer sides of the TFT substrate 100 and the counter substrate 200. Plates 210 and 220 and a backlight unit 230 that emits display light toward the TFT substrate 100 are provided.
  • a scanning line driving circuit 240 for driving a plurality of scanning lines (gate bus lines) and a signal line driving circuit 250 for driving a plurality of signal lines (data bus lines) are arranged on the TFT substrate 100.
  • the scanning line driving circuit 240 and the signal line driving circuit 250 are connected to a control circuit 260 disposed inside or outside the TFT substrate 100.
  • a scanning signal for switching on / off of the TFT is supplied from the scanning line driving circuit 240 to the plurality of scanning lines, and the display signal (to the pixel electrode 20 shown in FIG. 3) is supplied from the signal line driving circuit 250. Applied voltage) is supplied to a plurality of signal lines.
  • the counter substrate 200 includes a color filter and a common electrode.
  • the color filter includes an R (red) filter, a G (green) filter, and a B (blue) filter, each of which is arranged corresponding to a pixel.
  • the counter substrate 200 may correspond to a display method of four primary colors or more.
  • the common electrode is formed so as to cover the plurality of pixel electrodes 20 with the liquid crystal layer interposed therebetween. In accordance with the potential difference applied between the common electrode and each pixel electrode 20, the liquid crystal molecules between both electrodes are aligned for each pixel, and display is performed.
  • FIG. 2 is a plan view schematically showing the configuration of the TFT substrate 100
  • FIG. 3 is a plan view schematically showing the configuration of the display area DA of the TFT substrate 100.
  • the TFT substrate 100 has a display part DA and a peripheral part FA located outside the display part DA.
  • the scanning line driving circuit 240 and the signal line driving circuit 250 shown in FIG. 1 are arranged by, for example, a COG (Chip on Glass) system.
  • Electric elements such as TFTs and diodes in the peripheral portion FA can be formed in the same manufacturing process as the TFTs of the display portion DA.
  • a terminal portion 30 for attaching an external element such as FPC (Flexible Printed Circuits) is disposed near the outer end portion of the peripheral portion FA.
  • a connection portion 25 that electrically connects an upper wiring such as a signal line and a lower wiring such as a scanning line is formed in the peripheral portion FA.
  • connection wires are arranged at the boundary between the display area DA and the peripheral area FA.
  • Each signal line 12 is electrically connected to a connection wiring via a connection portion formed corresponding to each signal line 12.
  • the signal line 12 that is the upper wiring is connected to the connection wiring that is the lower wiring by the connecting portion.
  • the display unit DA has a plurality of pixels 50 arranged in a matrix, and the plurality of scanning lines 14 and the plurality of signal lines 12 extend so as to be orthogonal to each other.
  • a part of the scanning line 14 constitutes a gate electrode of the TFT 10.
  • TFT thin film transistor
  • Each pixel 50 is provided with a pixel electrode 20 made of, for example, ITO (Indium Tin Oxide), which is electrically connected to the drain electrode of the TFT 10.
  • a storage capacitor line (also referred to as a Cs line) 16 extends in parallel with the scanning line 14 between two adjacent scanning lines 14.
  • An auxiliary capacitance (Cs) 18 is formed in each pixel 10, and a part of the auxiliary capacitance line 16 forms an auxiliary capacitance electrode (lower electrode) of the auxiliary capacitance 18.
  • the auxiliary capacitance 18 is configured by the auxiliary capacitance electrode, the auxiliary capacitance counter electrode (upper electrode), and a layer disposed between the two electrodes.
  • the drain electrode of the TFT 10 is connected to the auxiliary capacitor counter electrode of the auxiliary capacitor, and the auxiliary capacitor counter electrode is connected to the pixel electrode 20 through a contact hole formed in the interlayer insulating layer.
  • the gate electrode, the scanning line 14, the auxiliary capacitance line 16, and the auxiliary capacitance electrode of the TFT 10 are basically formed of the same material and in the same process.
  • the source electrode and drain electrode, the signal line 12, and the auxiliary capacitor counter electrode of the TFT 10 are basically formed of the same material and in the same process.
  • FIG. 4 is a cross-sectional view schematically showing the configuration of the TFT 10 on the TFT substrate 100 (also referred to as “semiconductor device 100”) according to the first embodiment.
  • the TFT 10 includes a gate electrode 62 formed on a substrate 60 such as a glass substrate, and a gate insulating layer 66 formed on the substrate 60 so as to cover the gate electrode 62 (simply “insulating”).
  • Layer 66 ”), an oxide semiconductor layer 68 formed on the gate insulating layer 66, and a source electrode 70s and a drain electrode formed on the gate insulating layer 66 and the oxide semiconductor layer 68.
  • 70d a protective layer 72 formed on the source electrode 70s and the drain electrode 70d, an oxygen supply layer 74 formed on the protective layer 72, and a diffusion prevention layer 78 formed on the oxygen supply layer 74.
  • a substrate 60 such as a glass substrate
  • a gate insulating layer 66 formed on the substrate 60 so as to cover the gate electrode 62 (simply “insulating”).
  • Layer 66 ”), an oxide semiconductor layer 68 formed on the gate insulating layer 66, and a source electrode 70s and a drain electrode formed on the gate insulating layer 66
  • a pixel electrode 20 made of a transparent conductive material is formed on the diffusion prevention layer 78.
  • Contact holes are formed in the diffusion prevention layer 78, the interlayer insulating layer 74, and the protective layer 72 below the pixel electrode 20, and the pixel electrode 20 is in contact with the drain electrode 70d of the TFT 10 at the bottom of the contact hole. .
  • the gate electrode 62 may have a two-layer structure in which an upper gate electrode made of, for example, copper (Cu) is formed on a lower gate electrode made of, for example, titanium (Ti).
  • the gate electrode may have a three-layer structure such as Ti / Al (aluminum) / Ti.
  • the gate insulating layer 66 is made of silicon nitride.
  • the gate insulating layer 66 may be formed of silicon oxide or a two-layer structure of a silicon nitride layer and a silicon oxide layer.
  • the oxide semiconductor layer 68 is a layer formed of an In—Ga—Zn—O-based semiconductor (IGZO).
  • the source electrode 70s and the drain electrode 70d formed on the oxide semiconductor layer 68 are conductive layers having a three-layer structure of Ti / Al / Ti.
  • the source electrode 70s and the drain electrode 70d may have a two-layer structure such as Al / Ti, Cu / Ti, or Cu / Mo (molybdenum).
  • the protective layer 72 is made of silicon oxide (SiO 2 ) or silicon nitride (SiN x ). There may be a configuration in which the protective layer 72 is not provided.
  • the diffusion prevention layer 78 is formed of silicon oxide (SiO 2 ), silicon nitride (SiN x ), or silicon oxynitride (SiNO).
  • the oxygen supply layer 74 is a layer made of a material containing water (H 2 O), an OR group, or an OH group.
  • the oxygen supply layer 74 is formed by applying, for example, an acrylic resin by a spin coat method.
  • a spin-on-glass (SOG) material including a silicone resin, silanol (eg, Si (OH) 4 ), alkoxysilane, siloxane resin, or the like can be used.
  • the oxygen supply layer 74 may be formed from other resin materials containing silanol groups or Si—OH groups.
  • the oxygen supply layer 74 may be formed of an ester polymerization resin or a resin material containing a CO—OR group.
  • the oxygen supply layer 74 includes H 2 O, an OR group, or an OH group
  • the oxide semiconductor layer 68 from the oxygen supply layer 74 through the protective layer 72 in a heat treatment step such as annealing.
  • H 2 O, OH group, or OR group is diffused into the channel portion of the oxide semiconductor layer, and defects due to oxygen deficiency or the like in the oxide semiconductor layer 68 are compensated.
  • the characteristics of the TFT can be improved, and a high-quality semiconductor device can be provided in which variation among TFTs is small.
  • the diffusion prevention layer 78 is disposed on the oxide semiconductor layer 74, H 2 O, OR groups, or OH groups moved upward from the oxygen supply layer 74 are formed on the bottom surface of the diffusion prevention layer 78. The light is reflected and moves toward the oxide semiconductor layer 68. Therefore, when heat treatment is performed after the formation of the diffusion prevention layer 78, more H 2 O, OR groups, or OH groups are supplied to the oxide semiconductor layer 68, and more defects are repaired.
  • FIG. 6A is a graph showing voltage-current characteristics of a plurality of TFTs 10
  • FIG. 6B is a graph showing voltage-current characteristics of a plurality of TFTs having no oxygen supply layer and diffusion preventing layer.
  • the horizontal axis represents the gate voltage value
  • the vertical axis represents the source-drain current value.
  • FIGS. 7A to 7D and FIGS. 8E to 8G are schematic cross-sectional views showing the manufacturing process of the TFT substrate 100.
  • FIG. 7A to 7D and FIGS. 8E to 8G are schematic cross-sectional views showing the manufacturing process of the TFT substrate 100.
  • the thickness of the Ti layer is 30 to 150 nm
  • the thickness of the Cu layer is 200 to 500 nm.
  • the two stacked layers are patterned using a known photolithography method and wet etching method (first mask process) to obtain the gate electrode 62 shown in FIG.
  • the scanning line 14, the auxiliary capacitance line 16, the auxiliary capacitance electrode, the lower wiring, and the like are also formed at the same time. Thereafter, the remaining resist is stripped and the substrate is cleaned.
  • the gate insulating layer 66 is a silicon nitride layer stacked to a thickness of 100 to 700 nm by plasma CVD.
  • silicon oxide SiO 2
  • SiO 2 silicon oxide
  • an oxide semiconductor material 68m is stacked on the gate insulating layer 66.
  • the oxide semiconductor material 68m is, for example, In—Ga—Zn—O (IGZO), and is stacked by a thickness of 10 to 100 nm by a sputtering method.
  • the oxide semiconductor material 68m may be stacked by a coating method or an inkjet method.
  • As the oxide semiconductor material another type of oxide semiconductor film may be used instead of IGZO.
  • the oxide semiconductor layer 68 containing is obtained. Thereafter, the remaining resist is stripped and the substrate is cleaned.
  • a protective layer 72 is formed by stacking silicon oxide over the entire substrate by a CVD method.
  • silicon oxide silicon nitride may be stacked, or both silicon oxide and silicon nitride may be stacked.
  • the thickness of the protective layer 72 is 25 nm to 350 nm. When the thickness of the protective layer 72 is thinner than this, the function as a protective layer will fall and the reliability of TFT will fall. If it is thicker than this, film peeling due to film stress or the like may occur. In that case, the film formation and etching of the protective layer 72 take time, and the productivity is deteriorated.
  • An SOG material such as silicone resin may be applied by spin coating.
  • the oxygen supply material 74m a material containing silanol (Si (OH) 4 ), alkoxysilane, siloxane resin, or the like can be used.
  • the oxygen supply layer 74 may be formed from other resin materials containing silanol groups or Si—OH groups.
  • the oxygen supply layer 74 may be formed of an ester polymerization resin or a resin material containing a CO—OR group.
  • the thickness of the oxygen supply layer 74 is 500 nm to 3500 nm. If the thickness of the oxygen supply layer 74 is thinner than this, the effects of the invention may not be obtained, and if it is thicker than this, there is a concern about film peeling and a decrease in productivity.
  • silicon oxide is laminated on the entire substrate by a CVD method on the oxygen supply layer 74 to form a diffusion prevention layer 78 as shown in FIG.
  • silicon oxide silicon nitride may be stacked, or both silicon oxide and silicon nitride may be stacked.
  • the thickness of the diffusion preventing layer 78 is 50 nm to 500 nm. Thereafter, annealing treatment is performed at a temperature of 200 ° C. to 400 ° C. in the air atmosphere to complete the TFT 10.
  • the diffusion prevention layer 78 is a silicon nitride film or a laminated film of silicon oxide and silicon nitride film
  • the protective layer 72 is a silicon oxide film, so that a high diffusion prevention effect by the diffusion prevention layer 78 and protection by the protection layer 72 are achieved. It is possible to achieve both membrane functions.
  • the protective layer 72 must have a function as a protective film and a property of appropriately transmitting H 2 O, OR group, or OH group.
  • a silicon nitride film has a property that it is less likely to transmit H 2 O, OR groups, or OH groups than a silicon oxide film.
  • H 2 O, OH groups, or OR groups are diffused from the oxygen supply layer 74 to the channel portion of the oxide semiconductor layer 68 through the protective layer 72, so that oxygen vacancies in the oxide semiconductor layer 68 are eliminated.
  • the defects caused by the above are compensated.
  • the H 2 O, OR group, or OH group that has moved upward from the oxygen supply layer 74 is reflected by the bottom surface of the diffusion prevention layer 78 and moves toward the oxide semiconductor layer 68. Therefore, H 2 O, OR group, or OH group is supplied to the oxide semiconductor layer 68, and the defect is repaired more.
  • a transparent conductive material is deposited on the diffusion prevention layer 78 by sputtering, for example.
  • the transparent conductive material is also laminated in contact holes provided in the protective layer 72, the oxygen supply layer 74, and the diffusion prevention layer 78 on the drain electrode 70d, and is in contact with the drain electrode 70d at the bottom of the contact hole.
  • ITO is used as the transparent conductive material.
  • IZO, ZnO, or the like may be used as the transparent conductive material.
  • the pixel electrode 20 is formed by patterning the transparent electrode layer by a known photolithography method.
  • the TFT substrate 100 having the TFT 10 is completed.
  • connection portion 25 in the TFT substrate 100 will be described with reference to FIGS. 9 to 11 schematically show cross sections of first to third configuration examples of the connecting portion 25, respectively.
  • the connection portion 25 includes a lower wiring 62 d formed on the substrate 60, a gate insulating layer 66 formed on the lower wiring 62 d, and a gate insulating layer 66.
  • An oxide semiconductor layer 68 formed thereon and an upper wiring 70 u formed on the oxide semiconductor layer 68 are provided. There may be a form in which the oxide semiconductor layer 68 is not disposed.
  • the lower wiring 62d is a metal layer formed of the same material as the gate electrode 62.
  • the upper wiring 70u is a metal layer formed of the same material simultaneously with the source electrode 70s and the drain electrode 70d.
  • each of the oxide semiconductor layer 68 and the gate insulating layer 66 is provided with an opening at a position overlapping with each other, and a contact hole 25ha is formed so as to penetrate these two layers.
  • the opening of the gate insulating layer 66 is larger than the opening of the oxide semiconductor layer 68, and the side surfaces of the gate insulating layer 66 and the oxide semiconductor layer 68 are formed stepwise in the contact hole 25ha.
  • the upper wiring 70u and the lower wiring 62d are connected through a contact hole 25ha. That is, the upper wiring 70u formed in the contact hole 25ha is connected to the lower wiring 62d at the bottom of the contact hole 25ha. Note that, in the case where the oxide semiconductor layer 68 is not disposed in the connection portion 25, the contact hole 25ha is formed so as to penetrate only the gate insulating layer 66.
  • the metal layer of the upper wiring 70u When laminating the metal layer of the upper wiring 70u, if the side surface of the contact hole 25ha is a steep slope, the metal layer is likely to be cut at the side surface, and there is a risk of disconnection at the connection portion.
  • the upper wiring 70u is formed not on the steeply inclined side surface but on the stepped side surfaces of the gate insulating layer 66 and the oxide semiconductor layer 68, so that the upper wiring 70u is hardly cut. Therefore, the highly reliable connection part 25 can be formed.
  • the connection portion 25 according to the second configuration example includes a lower wiring 62d formed on the substrate 60, a gate insulating layer 66 formed on the lower wiring 62d, and a gate insulating layer 66.
  • a diffusion prevention layer 78 and a conductive layer 20t formed on the diffusion prevention layer 78 are provided.
  • the lower wiring 62d is a metal layer formed of the same material simultaneously with the gate electrode 62
  • the upper wiring 70u is a metal layer formed of the same material simultaneously with the source electrode 70s and the drain electrode 70d.
  • the conductive layer 20t is formed of the same material as the pixel electrode 20 at the same time.
  • each of the gate insulating layer 66, the upper wiring 70u, the protective layer 72, the oxygen supply layer 74, and the diffusion prevention layer 78 is provided with an opening at an overlapping position.
  • the opening is formed so as to increase from the lower layer to the upper layer, and a contact hole 25hb is formed so as to penetrate these layers.
  • the end portion of each layer is formed in a stepped shape so as to be positioned on the outer side as it becomes higher.
  • the upper wiring 70u and the lower wiring 62d are connected via the conductive layer 20t in the contact hole 25hb. That is, the conductive layer 20t is formed in the contact hole 25hb so as to cover the side surfaces of the gate insulating layer 66, the upper wiring 70u, the protective layer 72, the oxygen supply layer 74, and the diffusion prevention layer 78.
  • the conductive layer 20t and the upper wiring 70u are connected, and the conductive layer 20t and the lower wiring 62d are connected at the bottom of the contact hole 25hb.
  • a metal such as ITO or IZO is laminated by sputtering. If the side surface of the contact hole 25hb is a steep slope, the metal layer is cut or the metal layer and the upper wiring 70u are formed. Contact failure is likely to occur. Also, if the end of each layer is to be formed at the same position, the lower layer end is formed outside the upper layer end due to mask misalignment, variation in etching shift, overhang, etc. in photolithography. Can occur. This causes disconnection in the conductive layer 20t.
  • the side surface of each layer is formed so as to be positioned on the outer side as it becomes higher, so the side surface of the contact hole 25hb is formed in a staircase shape, the disconnection of the conductive layer 20t and the upper side of the conductive layer 20t. Contact failure with the wiring 70u is prevented.
  • the connection in the multi-layer structure portion is performed through one contact hole, the area of the connection portion can be reduced. As a result, the density and size of the TFT substrate can be reduced.
  • the contact hole 25hb can be formed by collectively etching each layer using halftone exposure, resist ashing, or the like. In this case, the manufacturing efficiency is improved, and the TFT substrate can be manufactured at a low cost.
  • the connection portion 25 according to the third configuration example includes a lower wiring 62d formed on the substrate 60, a gate insulating layer 66 formed on the lower wiring 62d, and a gate insulating layer 66.
  • a prevention layer 78 and a conductive layer 20t formed on the diffusion prevention layer 78 are provided.
  • the lower wiring 62d is a metal layer formed of the same material simultaneously with the gate electrode 62
  • the upper wiring 70u is a metal layer formed of the same material simultaneously with the source electrode 70s and the drain electrode 70d.
  • the conductive layer 20t is formed of the same material as the pixel electrode 20 at the same time.
  • the connection portion 25 includes a diffusion prevention layer 78, an oxygen supply layer 74, and a first contact hole 25 hc that penetrates the protection layer 72, and a diffusion prevention layer 78, oxygen supply layer 74, protection layer 72, and gate insulating layer 66.
  • a second contact hole 25hd penetrating through is formed.
  • the upper wiring 70u and the conductive layer 20t are connected in the first contact hole 25hc. That is, the conductive layer 20t is formed in the contact hole 25hc so as to cover the side surfaces of the diffusion prevention layer 78, the oxygen supply layer 74, and the protective layer 72, and the conductive layer 20t and the upper wiring are formed at the bottom of the contact hole 25hc. 70u is connected.
  • the conductive layer 20t and the lower wiring 62d are connected in the second contact hole 25hd. That is, the conductive layer 20t is formed in the contact hole 25hd so as to cover the side surfaces of the diffusion prevention layer 78, the oxygen supply layer 74, the protective layer 72, and the gate insulating layer 66, and conductive at the bottom of the contact hole 25hd.
  • the layer 20t and the lower wiring 62d are connected.
  • the upper wiring 70u and the lower wiring 62d are electrically connected via the conductive layer 20t.
  • the side surfaces of the contact holes 25hc and 25hd may be formed in a step shape, thereby preventing disconnection of the conductive layer 20t.
  • FIG. 12 is a cross-sectional view schematically showing the configuration of the TFT substrate 100 according to the second embodiment.
  • the basic configuration of the TFT substrate 100 according to the present embodiment is the same as that of the TFT substrate 100 according to the first embodiment, except as described below.
  • the TFT substrate 100 according to the present embodiment can be used as the TFT substrate 100 of the liquid crystal display device 1000 shown in FIGS.
  • the TFT substrate 100 includes a connection portion 25, a TFT 10, and an auxiliary capacitor (Cs) 18.
  • the configuration of the connection unit 25 in the second embodiment is basically the same as the connection unit 25 of the second configuration example of the first embodiment.
  • the oxide semiconductor layer 68 is disposed between the gate insulating layer 66 and the upper wiring 70u in the second configuration example, and the gate insulating layer 66, the oxide semiconductor layer 68, the upper wiring 70u, the protective layer 72, A contact hole 25 hb is formed so as to penetrate the oxygen supply layer 74 and the diffusion prevention layer 78.
  • connection portion 25 of the present embodiment the side surfaces of the contact hole 25hb are formed on the side surface of the contact hole 25hb so as to be positioned on the outer side as the upper layer becomes higher. The disconnection of the layer 20t and the contact failure between the conductive layer 20t and the upper wiring 70u are prevented. In addition, since the wiring connection is performed through one contact hole, the area of the connection portion can be reduced. As the connecting portion 25, the connecting portion 25 of the first or third configuration example of the first embodiment may be formed.
  • the auxiliary capacitor electrode 62c In the region where the auxiliary capacitor 18 is formed (referred to as Cs region), the auxiliary capacitor electrode 62c, the gate insulating layer 66, the protective layer 72, the oxygen supply layer 74, the diffusion prevention layer 78, and the auxiliary capacitor are formed on the substrate 60.
  • the counter electrode 20c is laminated in this order.
  • the auxiliary capacitance electrode 62 c is formed of the same material in the same process as the gate electrode 62 of the TFT 10.
  • the storage capacitor counter electrode 20 c is formed of the same material in the same process as the pixel electrode 20.
  • An opening that penetrates the gate insulating layer 66, the protective layer 72, and the oxygen supply layer 74 is formed on the auxiliary capacitance electrode 62c, and the diffusion prevention layer 78 and the auxiliary capacitance counter electrode 20c are stacked in the opening. ing. Within the opening, the diffusion prevention layer 78 is in contact with the auxiliary capacitance electrode 62 c, and the auxiliary capacitance counter electrode 20 c is in contact with the diffusion prevention layer 78.
  • the auxiliary capacitance 18 is configured by the auxiliary capacitance electrode 62c, the auxiliary capacitance counter electrode 20c opposed to the auxiliary capacitance electrode 62c, and the diffusion prevention layer 78 sandwiched between both electrodes. With this configuration, the distance between the two electrodes can be narrowed, so that the auxiliary capacitor 18 having a large capacity can be formed in a narrow region even in the multi-layer TFT substrate 100 including the oxygen supply layer 74.
  • the basic configuration of the TFT substrate 100 according to the first modification is the same as that of the TFT substrate 100 of the second embodiment, except as described below. The following description will focus on the different parts.
  • the TFT substrate 100 includes a connection portion 25, a TFT 10, and an auxiliary capacitor (Cs) 18.
  • an auxiliary capacitor electrode 62c In the Cs region where the auxiliary capacitor 18 is formed, on the substrate 60, an auxiliary capacitor electrode 62c, a gate insulating layer 66, a protective layer 72, an oxygen supply layer 74, and a conductive layer made of a transparent electrode material (first conductive layer). 22, the diffusion prevention layer 78, and the auxiliary capacitance counter electrode (second conductive layer) 20c are laminated in this order.
  • An opening that penetrates the gate insulating layer 66, the protective layer 72, and the oxygen supply layer 74 is formed on the auxiliary capacitance electrode 62 c, and the conductive layer 22, the diffusion prevention layer 78, and the auxiliary capacitance are opposed to the opening.
  • the electrode 20c is laminated. Within the opening, the conductive layer 22 is in contact with the auxiliary capacitance electrode 62c, and the diffusion prevention layer 78 is sandwiched between the conductive layer 22 and the auxiliary capacitance counter electrode 20c.
  • the auxiliary capacitance 18 is configured by the auxiliary capacitance electrode 62 c and the conductive layer 22, the auxiliary capacitance counter electrode 20 c opposed thereto, and the diffusion prevention layer 78. With this configuration, the distance between the two electrodes can be narrowed, so that the auxiliary capacitor 18 having a large capacity can be formed in a narrow region even in the multi-layer TFT substrate 100 including the oxygen supply layer 74.
  • the TFT substrate 100 includes a connection portion 25, a TFT 10, and an auxiliary capacitor (Cs) 18.
  • the auxiliary capacitor electrode 62 c, the gate insulating layer 66, the oxide semiconductor layer 68, the protective layer 72, the oxygen supply layer 74, the diffusion prevention layer 78, and the auxiliary are formed on the substrate 60.
  • the capacitor counter electrode 20c is stacked in this order.
  • the upper surface of the auxiliary capacitance electrode 62 c is not covered with the gate insulating layer 66 and is in contact with the oxide semiconductor layer 68.
  • An opening that penetrates the protective layer 72 and the oxygen supply layer 74 is formed on the oxide semiconductor layer 68, and the diffusion prevention layer 78 and the auxiliary capacitance counter electrode 20c are stacked in the opening.
  • the oxide semiconductor layer 68 is in contact with the diffusion prevention layer 78, and the diffusion prevention layer 78 is in contact with the storage capacitor counter electrode 20c.
  • the auxiliary capacitance 18 is constituted by the auxiliary capacitance electrode 62c and the oxide semiconductor layer 68, the auxiliary capacitance counter electrode 20c opposed thereto, and the diffusion prevention layer 78.
  • the oxide semiconductor layer 68 is made into a conductor by heat treatment, and functions as an auxiliary capacitance electrode. Therefore, the distance between both electrodes can be reduced, and the auxiliary capacitor 18 having a large capacity can be formed in a narrow region even in the TFT substrate 100 having a multilayer structure including the oxygen supply layer 74. Further, the patterning and heat treatment of the oxide semiconductor layer 68 in the Cs portion are performed simultaneously with the patterning and heat treatment of the oxide semiconductor layer 68 of the TFT 10, respectively. Therefore, the high performance auxiliary capacitor 18 can be efficiently formed without increasing the number of steps.
  • Embodiment 3 a display device according to a third embodiment of the present invention will be described.
  • the display device of Embodiment 3 is a fringe field (FS) type liquid crystal display device.
  • FFS fringe field
  • FIG. 15 is a plan view schematically showing the configuration of the pixel 50 of the TFT substrate 100 according to the third embodiment.
  • FIG. 16 is a cross-sectional view taken along the line AA ′ (cross section of the TFT 10) of the TFT substrate 100 according to the third embodiment.
  • FIG. 4 is a cross-sectional view schematically showing a configuration of a BB ′ cross section.
  • the TFT substrate 100 includes a TFT 10 for each pixel 50, an upper layer electrode (pixel electrode) 94 connected to the drain electrode 70d of the TFT 10, and a lower layer electrode 92.
  • the configuration of the TFT 10 is the same as that of the TFT 10 described in the first and second embodiments.
  • a common line 90 extending in parallel with the scanning line 14 is disposed on the TFT substrate 100.
  • a region surrounded by the scanning line 14, the common line 90, and the two adjacent signal lines 12 corresponds to one pixel 50.
  • a branch line 90 b extending in parallel with the signal line 12 is branched from the common line 90 at the periphery of the pixel 50.
  • a contact hole is formed in the gate insulating layer 66, the protective layer 72, and the oxygen supply layer 74 on the branch line 90b, and a part of the lower layer electrode 92 is formed on the side surface and the bottom surface of the contact hole. That is, the lower electrode 92 and the branch line 90b (and the common line 90) are connected via the contact hole.
  • the common line 90 and the branch line 90b are formed of the same material in the same process as the gate electrode 62 of the TFT 10.
  • the upper layer electrode 94 has a comb-like shape.
  • the lower layer electrode 92 is formed over the entire pixel 50 between the oxygen supply layer 74 and the diffusion prevention layer 78, and the upper layer electrode 92 is formed on the diffusion prevention layer 78.
  • the liquid crystal on the upper layer electrode 94 is aligned and displayed according to the electric field formed between the comb-tooth portion (a plurality of linear portions extending in parallel with each other) of the upper layer electrode 92 and the lower layer electrode 92.
  • FIG. 17 is a plan view schematically showing a modified example of the configuration of the pixel 50 in the TFT substrate 100 of the third embodiment.
  • the common line 90 extends in the vicinity of the center of the pixel 10 in parallel with the scanning line 14.
  • the branch line 90 b is not formed, and the common line 90 and the lower electrode 92 are connected via a contact hole formed on the common line 90.
  • FIG. 18 schematically shows a cross section of the TFT 10 according to the fourth embodiment.
  • the TFT 10 of Embodiment 4 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66.
  • an oxygen supply layer 74 formed as described above.
  • the TFT 10 has a configuration in which the protective layer 72 and the diffusion prevention layer 78 are removed from the TFT 10 of the first embodiment, and other configurations are the same as those of the first embodiment.
  • Embodiment 4 since the oxygen supply layer 74 is in direct contact with the channel portion of the oxide semiconductor layer 68, defects in the channel portion can be efficiently compensated. However, the effect of the diffusion preventing layer 78 cannot be obtained.
  • FIG. 19 schematically shows a cross section of the TFT 10 according to the fifth embodiment.
  • the TFT 10 of Embodiment 5 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66.
  • the TFT 10 has a configuration in which the diffusion prevention layer 78 is removed from the TFT 10 of Embodiment 1, and a contact hole 72 h is formed in the protective layer 72.
  • the other configuration is the same as that of the first embodiment.
  • the contact hole 72h is filled with an oxygen supply layer 74, and the oxygen supply layer 74 is in contact with the oxide semiconductor layer 68 at the bottom of the contact hole 72h. Since the oxygen supply layer 74 and the oxide semiconductor layer 68 are in contact with each other in the vicinity of the channel portion, more H 2 O or the like can be supplied to the oxide semiconductor layer 68 than in Embodiment 1. Further, in the case where the oxygen supply layer 74 is in direct contact with the channel portion of the oxide semiconductor layer 68 as in Embodiment 4, there is a possibility that a defect such as a large amount of impurities mixed near the upper surface of the channel portion may occur. However, in this embodiment, since the protective layer 72 is formed on the channel portion, such a problem is prevented and the reliability of the TFT is improved. Note that the effect of the diffusion preventing layer 78 cannot be obtained.
  • FIG. 20 schematically shows a cross section of the TFT 10 according to the fifth embodiment.
  • the TFT 10 of Embodiment 5 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66.
  • a diffusion preventing layer 78 The TFT 10 has a configuration in which the protective layer 72 is removed from the TFT 10 of the first embodiment, and has a configuration in which a diffusion preventing layer 78 is added to the fourth embodiment.
  • FIG. 21 schematically shows a cross section of the TFT 10 according to the seventh embodiment.
  • the TFT 10 of Embodiment 7 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66.
  • a supply layer 74 and a diffusion prevention layer 78 formed on the oxygen supply layer are provided.
  • This TFT 10 has a form in which a contact hole 72h is formed in the protective layer 72 in the TFT 10 of the first embodiment. Further, this form is also a form in which the diffusion preventing layer 78 is added to the fifth embodiment.
  • the contact hole 72h is filled with an oxygen supply layer 74, and the oxygen supply layer 74 is in contact with the oxide semiconductor layer 68 at the bottom of the contact hole 72h. Since the oxygen supply layer 74 and the oxide semiconductor layer 68 are in contact with each other in the vicinity of the channel portion, more H 2 O or the like can be supplied to the oxide semiconductor layer 68 than in Embodiment 1. Further, in the case where the oxygen supply layer 74 is in direct contact with the channel portion of the oxide semiconductor layer 68 as in Embodiment 4, there is a possibility that a defect such as a large amount of impurities mixed near the upper surface of the channel portion may occur. However, in this embodiment, since the protective layer 72 is formed on the channel portion, such a problem is prevented and the reliability of the TFT is improved. Further, according to this embodiment, the effect of the diffusion preventing layer 78 can also be obtained.
  • FIG. 22 is a graph showing the voltage-current characteristics of the plurality of TFTs 10 according to the present embodiment, wherein the horizontal axis represents the gate voltage value and the vertical axis represents the source-drain current value.
  • FIG. 6A shows the characteristics of the first embodiment in which the protective layer 72 does not have the contact hole 72h and the oxide semiconductor layer 68 and the oxygen supply layer 74 are not in direct contact with each other.
  • the rise of current near the gate voltage of 0 V is steeper than in the TFT 10 of the first embodiment, and a plurality of There is little variation in the characteristics (S value) of the TFT 10.
  • each TFT 10 is described as having the diffusion prevention layer 78 disposed on the oxygen supply layer 74, but there may be a form in which the diffusion prevention layer 78 is not provided.
  • FIG. 23 schematically illustrates a cross section of the TFT 10 according to the eighth embodiment.
  • the TFT 10 of Embodiment 8 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66.
  • a supply layer 74 and a diffusion prevention layer 78 formed on the oxygen supply layer 74 are provided.
  • This TFT 10 has the same configuration as the TFT 10 of the first embodiment.
  • the protective layer 72 of this embodiment has a lower density than the protective layer 72 of the first embodiment.
  • the density of the protective layer 72 is, for example, 2.2 g / cm 3 in the first embodiment and 2.0 g / cm 3 in the eighth embodiment.
  • the density of the protective layer 72 of Embodiment 8 is preferably in the range of 1.9 to 2.2 g / cm 3 .
  • FIG. 24 schematically illustrates a cross section of the TFT 10 according to the ninth embodiment.
  • the TFT 10 of Embodiment 9 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66.
  • a source electrode 70s and a drain electrode 70d disposed on the oxide semiconductor layer 68; a first protective layer 72a formed on the source electrode 70s and the drain electrode 70d; and a first protective layer 72a.
  • a second protective layer 72b formed, an oxygen supply layer 74 formed on the second protective layer 72b, and a diffusion prevention layer 78 formed on the oxygen supply layer 74 are provided.
  • This TFT 10 has the same configuration as the TFT 10 of Embodiment 1 except that the protective layer 72 has a two-layer configuration of the first protective layer 72a and the second protective layer 72b.
  • the first protective layer 72a has a higher density than the second protective layer 72b.
  • the density of the first protective layer 72a is, for example, 2.2 g / cm 3
  • the density of the second protective layer 72b is, for example, 2.0 g / cm 3
  • the density of the first protective layer 72a is preferably in the range of 2.1 to 2.4 g / cm 3
  • the density of the second protective layer 72b is in the range of 1.9 to 2.2 g / cm 3. It is preferable.
  • a portion of the protective layer 72 near the interface of the oxide semiconductor layer 68 that is particularly important is a high-density film, and the second protective layer 72b is formed.
  • a low-density film both the function as a protective film and the property of appropriately transmitting H 2 O, OR groups, or OH groups are given to the protective layer 72.
  • FIG. 25 schematically illustrates a cross section of the TFT 10 according to the tenth embodiment.
  • the TFT 10 of Embodiment 10 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66. And an etching stopper layer (ES layer) 97 disposed on the oxide semiconductor layer 68, the source electrode 70s and the drain electrode 70d, and the ES layer 97, the source electrode 70s and the drain electrode 70d.
  • ES layer etching stopper layer
  • the ES layer 97 is disposed on the channel portion of the oxide semiconductor layer 68 at a position sandwiched between the end portions of the source electrode 70s and the drain electrode 70d. End portions of the source electrode 70 s and the drain electrode 70 d are formed on both ends of the ES layer 97, and the upper surface of the central portion of the ES layer 97 is in contact with the protective layer 72.
  • the ES layer 97 is formed of a silicon oxide film or a laminated film of silicon oxide film and silicon nitride film (the upper layer is a silicon nitride film). Here, the thickness of the silicon oxide film was 100 nm.
  • the channel portion of the oxide semiconductor layer 68 can be protected from etching damage when the metal layer to be the source electrode 70s and the drain electrode 70d is etched. Therefore, a TFT with more stable characteristics and high reliability can be manufactured.
  • FIG. 26 schematically illustrates a cross section of the TFT 10 according to the eleventh embodiment.
  • the TFT 10 of Embodiment 11 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, and an oxide semiconductor layer 68 formed on the gate insulating layer 66.
  • a diffusion preventing layer 78 formed on the oxygen supply layer 74.
  • the other configurations are the same. Since the oxygen supply layer 74 is in contact with the channel portion of the oxide semiconductor layer 68 only through the ES layer 97, movement to the channel portion such as H 2 O is facilitated, and defects in the channel portion are efficiently compensated. Can do.
  • FIG. 27 schematically illustrates a cross section of the TFT 10 according to the twelfth embodiment.
  • the TFT 10 includes a gate electrode 62 formed on the substrate 60, a gate insulating layer 66 formed on the gate electrode 62, a source electrode 70 s and a drain formed on the gate insulating layer 66.
  • a supply layer 74 and a diffusion prevention layer 78 formed on the oxygen supply layer 74 are provided.
  • the source electrode 70 s and the drain electrode 70 d are formed between the gate insulating layer 66 and the oxide semiconductor layer 68. Note that the channel portion of the oxide semiconductor layer 68 sandwiched between the end portions of the source electrode 70s and the drain electrode 70d is formed so that the lower surface thereof is in direct contact with the upper surface of the gate insulating layer 66.
  • the oxide semiconductor layer 68 since the oxide semiconductor layer 68 is in contact with the oxygen supply layer 74 only through the protective layer 72 without sandwiching the source electrode 70s and the drain electrode 70d, the oxide semiconductor layer 68 of H 2 O or the like. Therefore, the number of defects in the oxide semiconductor layer 68 can be compensated more.
  • FIG. 28 schematically illustrates a cross section of the TFT 10 according to the thirteenth embodiment.
  • the TFT 10 of the thirteenth embodiment is a top gate type TFT, and includes a source electrode 70s and a drain electrode 70d formed on the substrate 60, an oxide semiconductor layer 68 formed on the source electrode 70s and the drain electrode 70d, and A gate insulating layer 66 formed on the oxide semiconductor layer 68; a gate electrode 62 formed on the gate insulating layer 66; an oxygen supply layer 74 formed on the gate electrode 62; And a diffusion prevention layer 78 formed on the layer 74.
  • the channel portion of the oxide semiconductor layer 68 sandwiched between the end portions of the source electrode 70s and the drain electrode 70d is formed so as to be in contact with the substrate 60, and the other portion is formed on the source electrode 70s or the drain electrode 70d.
  • the gate electrode 62 is disposed at the upper center of the oxide semiconductor layer 68, and the gate insulating layer 66 and the oxygen supply layer 74 are in direct contact with each other in the portion where the gate electrode 62 is not formed.
  • H 2 O and the like move from the oxygen supply layer 74 to the oxide semiconductor layer 68 through the gate insulating layer 66, so that defects in the oxide semiconductor layer 68 can be compensated. Further, since the source electrode 70s and the drain electrode 70d serve as a diffusion preventing layer, defects are more effectively compensated.
  • FIG. 29 is a cross-sectional view schematically showing a configuration of an organic EL display device 1002 (also simply referred to as “display device 1002”).
  • the display device 1002 includes a TFT substrate 140, a hole transport layer 144 provided on the TFT substrate 140, a light emitting layer 146 provided on the hole transport layer 144, and a light emitting layer 146.
  • a counter electrode 148 provided above is provided.
  • the hole transport layer 144 and the light emitting layer 146 constitute an organic EL layer.
  • the organic EL layer is divided by insulating protrusions 147, and the divided organic EL layer forms an organic EL layer of one pixel.
  • the TFT substrate 140 has basically the same configuration as the TFT substrate 100 of the above-described embodiment, and includes the TFT 10 formed on the substrate 60.
  • the TFT 10 described in the first to thirteenth embodiments can be used as the TFT 10.
  • the TFT substrate 140 includes an interlayer insulating layer 74 that is stacked to cover the TFT 10, and a pixel electrode 109 that is formed on the interlayer insulating layer 74.
  • the pixel electrode 109 is connected to the drain electrode of the TFT 10 in a contact hole formed in the interlayer insulating layer 74. Since the planar configuration of the TFT substrate 140 is basically the same as that shown in FIGS. 2 and 3, the description thereof is omitted. Note that the TFT substrate 140 may have a form having no auxiliary capacitance.
  • Known materials and structures may be used for the materials of the hole transport layer 144, the light emitting layer 146, and the counter electrode 148, and the layer structure thereof.
  • a hole injection layer may be provided between the hole transport layer 144 and the light emitting layer 146 in order to increase the hole injection efficiency.
  • the organic EL display device 1002 of the present embodiment uses the TFT 10 described in the first to thirteenth embodiments, the same effects as those described in the first to thirteenth embodiments can be obtained. According to this embodiment, it is possible to provide the organic EL display device 1002 capable of performing high-performance display with high manufacturing efficiency.
  • the present invention is suitably used for a semiconductor device having a thin film transistor, and a display device such as a liquid crystal display device or an organic EL display device having the thin film transistor on a TFT substrate.

Abstract

 本発明による半導体装置(100)は、薄膜トランジスタ(10)を備えた半導体装置であって、基板(60)の上に形成された、薄膜トランジスタ(10)のゲート電極(62)と、ゲート電極(62)の上に形成されたゲート絶縁層(66)と、ゲート絶縁層(66)の上に形成された酸化物半導体層(68)と、酸化物半導体層(68)の上に配置されたソース電極(70s)及びドレイン電極(70d)と、酸化物半導体層(68)、ソース電極(70s)、及びドレイン電極(70d)の上に形成された保護層(72)と、保護層(72)の上に形成された酸素供給層(74)と、酸素供給層(74)の上に形成された拡散防止層(78)とを備えている。

Description

半導体装置および表示装置
 本発明は、薄膜トランジスタを備える半導体装置および表示装置に関する。
 アクティブマトリクス型の液晶表示装置や有機EL(Electro Luminescence)表示装置は、一般に、画素毎にスイッチング素子として薄膜トランジスタ(Thin Film Transistor;以下、「TFT」とも呼ぶ)が形成された基板(以下、「TFT基板」と呼ぶ)と、対向電極およびカラーフィルタなどが形成された対向基板と、TFT基板と対向基板との間に設けられた液晶層などの光変調層とを備えている。
 TFT基板には、複数のソース配線と、複数のゲート配線と、これらの交差部にそれぞれ配置された複数のTFTと、液晶層などの光変調層に電圧を印加するための画素電極と、補助容量配線および補助容量電極などが形成されている。
 TFT基板の構成は、例えば特許文献1に開示されている。以下、図面を参照しながら、特許文献1に開示されたTFT基板の構成を説明する。
 図30(a)は、TFT基板の概略を示す模式的な平面図であり、図30(b)は、TFT基板における1個の画素を示す拡大平面図である。また、図31は、図30に示す半導体装置におけるTFTおよび端子部の断面図である。
 図30(a)に示すように、TFT基板は、複数のゲート配線2016と、複数のソース配線2017とを有している。これらの配線2016、2017で包囲されたそれぞれの領域2021が「画素」となる。TFT基板のうち画素が形成される領域(表示領域)以外の領域2040には、複数のゲート配線2016およびソース配線2017のそれぞれを駆動回路に接続するための複数の接続部2041が配置されている。各接続部2041は、外部配線と接続するための端子部を構成する。
 図30(b)および図31に示すように、画素となる各領域2021を覆うように画素電極2020が設けられている。また、各領域2021にはTFTが形成されている。TFTは、ゲート電極Gと、ゲート電極Gを覆うゲート絶縁膜2025、2026と、ゲート絶縁膜2026上に配置された半導体層2019と、半導体層2019の両端部にそれぞれ接続されたソース電極Sおよびドレイン電極Dとを有している。TFTは保護膜2028で覆われている。保護膜2028と画素電極2020との間には、層間絶縁膜2029が形成されている。TFTのソース電極Sはソース配線2017に、ゲート電極Gはゲート配線2016に接続されている。また、ドレイン電極Dは、コンタクトホール2030内で画素電極2020に接続されている。
 また、ゲート配線2016と平行に補助容量配線2018が形成されている。補助容量配線2018は補助容量に接続されている。ここでは、補助容量は、ドレイン電極Dと同じ導電膜から形成された補助容量電極2018bと、ゲート配線2016と同じ導電膜から形成された補助容量電極2018aと、それらの間に位置するゲート絶縁膜2026とから構成されている。
 各ゲート配線2016またはソース配線2017から延びた接続部2041上には、ゲート絶縁膜2025、2026および保護膜2028が形成されておらず、接続部2041の上面と接するように接続配線2044が形成されている。これにより、接続部2041と接続配線2044との電気的な接続が確保されている。
 なお、図31に示すように、液晶表示装置では、TFT基板は、液晶層2015を挟んで、対向電極やカラーフィルタが形成された基板2014と対向するように配置される。
 このようなTFT基板を製造する際には、画素となる領域2021(「画素部」ともいう。)と、端子部とを共通のプロセスで形成し、マスク数や工程数の増大を抑えることが好ましい。
 上記のTFT基板を製造しようとすると、ゲート絶縁膜2025、2026および保護膜2028のうち端子配置領域2040に位置する部分、および、ゲート絶縁膜2025および保護膜2028のうち補助容量が形成される領域に位置する部分をエッチングする必要がある。特許文献1には、有機絶縁膜を用いて層間絶縁膜2029を形成し、これをマスクとして、これらの絶縁膜2025、2026、および保護膜2028をエッチングすることが開示されている。
 近年、シリコン半導体膜の代わりに、IGZO(InGaZnOX)などの酸化物半導体膜を用いてTFTのチャネル層を形成することが提案されている。このようなTFTを「酸化物半導体TFT」と称する。酸化物半導体がアモルファスシリコンよりも高い移動度を有していることから、酸化物半導体TFTは、アモルファスシリコンTFTよりも高速で動作することが可能である。また、酸化物半導体膜は、多結晶シリコン膜よりも簡便なプロセスで形成されるため、大面積が必要とされる装置にも適用できる。
 特許文献2には、酸化物半導体TFTの一例が記載されている。また、特許文献3には、非晶質酸化物半導体の活性層を備えた電界効果型トランジスタの例が記載されている。
 特許文献3には、非晶質酸化物半導体層を形成するために、基板上に非晶質酸化物半導体層を形成する前に、基板表面にオゾン雰囲気中で紫外線を照射したり、基板表面にプラズマを照射したり、あるいは基板表面を過酸化水素で洗浄することが記載されている。また、この文献には、非晶質酸化物を含む活性層を形成する工程を、オゾンガス、窒素酸化物ガス等の雰囲気の中で行なうことや、基板上に非晶質酸化物を形成した後に、非晶質酸化物の成膜温度よりも高い温度で熱処理を行なうことなどが記載されている。
特開2008-170664号公報 特開2003-298062号公報 特開2006-165531号公報
 しかしながら、酸化物半導体TFTでは、TFTの製造プロセス中、例えば熱処理工程等において酸素欠損が生じ、キャリア電子が生じて不要なOFF電流が発生するなどの問題が発生し得る。また、ソース・ドレイン電極のエッチング工程やその上部の絶縁層の形成工程において、下方にある酸化物半導体層が、還元作用等のダメージを受けるという問題も生じ得る。
 本願発明者が検討した結果、酸化物半導体層がその下部のゲート絶縁層、またはその上部の保護層等と接する構成の酸化物半導体TFTにおいては、酸化物半導体層内部、または酸化物半導体層と絶縁層、保護層等との界面近傍に酸素欠損等による欠陥準位が発生し易く、それにより、TFTの特性低下、信頼性低下、品質のばらつき増加等の問題が発生することがわかった。
 上記特許文献3には、特性の優れたトランジスタを得るために、非晶質酸化物を形成した後に、非晶質酸化物の成膜温度よりも高い温度で熱処理を行なうことなどが記載されているが、このような方法によっても、酸素欠損に起因する欠陥準位の低減を行なうことはできず、良好なTFT特性を得ることは難しい。
 本発明は、上記に鑑みてなされたものであり、酸化物半導体TFTの酸化物半導体層に発生する欠陥を低減して、TFT特性の優れた半導体装置を製造することを目的とする。また本発明は、そのような半導体装置をTFT基板として備えた高性能の表示装置を提供することを目的とする。
 本発明による半導体装置は、薄膜トランジスタを備えた半導体装置であって、基板の上に形成された、前記薄膜トランジスタのゲート電極と、前記ゲート電極の上に形成されたゲート絶縁層と、前記ゲート絶縁層の上に形成された酸化物半導体層と、前記酸化物半導体層の上に形成された、前記薄膜トランジスタのソース電極及びドレイン電極と、前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に形成された保護層と、前記保護層の上に形成された酸素供給層と、前記酸素供給層の上に形成された拡散防止層と、を備えている。
 ある実施形態では、前記酸素供給層は、水(H2O)、OR基、またはOH基を含む材料からなる層である。
 ある実施形態では、前記酸素供給層は、アクリル樹脂、SOG材料、シリコーン樹脂、エステル重合樹脂、あるいはシラノール基、CO-OR基、またはSi-OH基を含む樹脂からなる。
 ある実施形態では、前記酸素供給層の厚さは500nm~3500nmの範囲にある。
 ある実施形態では、前記拡散防止層は、酸化シリコン、窒化シリコン、または酸窒化シリコンからなる。
 ある実施形態では、前記拡散防止層の厚さは50nm~500nmの範囲にある。
 ある実施形態では、前記保護層は、酸化シリコンまたは窒化シリコンからなる。
 ある実施形態では、前記半導体装置は、前記ゲート電極と同じ材料で形成された下部配線と、前記ソース電極および前記ドレイン電極と同じ材料で形成された上部配線と、前記上部配線と前記下部配線とが接続された接続部と、を備え、前記接続部において、前記上部配線と前記下部配線とが、前記ゲート絶縁層を貫通するコンタクトホールを介して接続されている。
 ある実施形態では、前記接続部において、前記コンタクトホールは酸化物半導体層と前記ゲート絶縁層とを貫通するように形成されており、前記上部配線と前記下部配線とが、前記コンタクトホールを介して接続されている。
 ある実施形態では、前記接続部は、前記下部配線の上に形成された絶縁層と、前記絶縁層の上に形成された上部配線と、前記上部配線の上に形成された保護層と、前記保護層の上に形成された酸素供給層と、前記酸素供給層の上に形成された拡散防止層と、前記拡散防止層の上に形成された導電層と、を有し、前記接続部の前記絶縁層、前記上部配線、前記保護層、前記酸素供給層、および前記拡散防止層を貫通するようにコンタクトホールが形成されており、前記コンタクトホール内に形成された前記導電層を介して、前記下部配線と前記上部配線とが電気的に接続されている。
 ある実施形態では、前記接続部は、前記下部配線の上に形成された絶縁層と、前記絶縁層の上に形成された前記上部配線と、前記上部配線の上に形成された保護層と、前記保護層の上に形成された酸素供給層と、前記酸素供給層の上に形成された拡散防止層と、前記拡散防止層の上に形成された導電層と、を有し、前記接続部の前記保護層、前記酸素供給層、および前記拡散防止層を貫通するように第1コンタクトホールが形成されており、前記接続部の前記絶縁層、前記保護層、前記酸素供給層、および前記拡散防止層を貫通するように第2コンタクトホールが形成されており、前記第1コンタクトホール内で前記上部配線と前記導電層とが電気的に接続されており、前記第2コンタクトホール内で前記下部配線と前記導電層とが電気的に接続されている。
 ある実施形態では、前記半導体装置は、前記ゲート電極と同じ材料による補助容量電極と、前記補助容量電極の上に、前記補助容量電極に接するように形成された前記拡散防止層と、前記拡散防止層の上に形成された補助容量対向電極と、を有する補助容量を備えている。
 ある実施形態では、前記半導体装置は、前記ゲート電極と同じ材料による補助容量電極と、前記補助容量電極の上に、前記補助容量電極に接するように形成された第1導電層と、前記第1導電層の上に、前記前記第1導電層に接するように形成された前記拡散防止層と、前記拡散防止層の上に形成された補助容量対向電極と、を有する補助容量を備えている。
 ある実施形態では、前記半導体装置は、前記ゲート電極と同じ材料による補助容量電極と、前記補助容量電極の上に、前記補助容量電極に接するように形成された酸化物半導体層と、前記補助容量電極上の前記酸化物半導体層に接するように形成された前記拡散防止層と、前記拡散防止層の上に形成された補助容量対向電極と、を有する補助容量を備えている。
 本発明による表示装置は、上記の半導体装置を含む表示装置であって、前記拡散防止層の上に形成された画素電極を備え、前記画素電極が、前記保護層、前記酸素供給層、および前記拡散防止層を貫通するコンタクトホールを介して前記ドレイン電極に接続されている。
 本発明による他の表示装置は、上記の半導体装置を含む表示装置であって、前記酸素供給層と前記拡散防止層との間に配置された下層電極と、前記拡散防止層の上に配置され、前記薄膜トランジスタの前記ドレイン電極に接続された上層電極と、を備えたフリンジフィールド型の表示装置である。
 ある実施形態では、他の表示装置は、前記ゲート電極と同じ材料によって形成されたコモン線を備え、前記コモン線と前記下層電極とが、前記ゲート絶縁層、前記保護層、および前記酸素供給層とを貫通するコンタクトホールを介して接続されている。
 本発明による半導体装置のある実施形態では、前記保護層の密度は1.9~2.2g/cm3の範囲内にある。
 本発明による半導体装置のある実施形態では、前記保護層は、前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に形成された第1保護層、および前記第1保護層の上に形成された、前記第1保護層よりも密度の低い第2保護層からなる。
 ある実施形態では、前記第1保護層の密度は2.1~2.4g/cm3の範囲内にあり、前記第2保護層の密度は1.9~2.2g/cm3の範囲内にある。
 本発明による半導体装置のある実施形態は、前記酸化物半導体層と前記ソース電極およびドレイン電極との間に形成されたエッチングストッパ層を備えている。
 本発明による他の表示装置は、上記の半導体装置を備えた表示装置である。
 本発明による他の半導体装置は、薄膜トランジスタを備えた半導体装置であって、基板の上に形成された、前記薄膜トランジスタのゲート電極と、前記ゲート電極の上に形成されたゲート絶縁層と、前記ゲート絶縁層の上に形成された酸化物半導体層と、前記酸化物半導体層の上に配置された、前記薄膜トランジスタのソース電極及びドレイン電極と、前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に、前記酸化物半導体層に接するように形成された酸素供給層と、を備えている。
 ある実施形態では、半導体装置は、前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極と前記酸素供給層との間に配置された保護層を備え、前記酸素供給層は、前記保護層に形成されたコンタクトホールを介して、前記酸化物半導体層に接している。
 ある実施形態では、半導体装置は前記酸素供給層の上に形成された拡散防止層を備えている。
 ある実施形態では、半導体装置は前記酸化物半導体層と前記ソース電極およびドレイン電極との間に形成されたエッチングストッパ層を備えている。
 本発明による他の半導体装置は、薄膜トランジスタを備えた半導体装置であって、基板の上に形成された、前記薄膜トランジスタのゲート電極と、前記ゲート電極の上に形成されたゲート絶縁層と、前記ゲート絶縁層の上に形成された、前記薄膜トランジスタのソース電極及びドレイン電極と、前記ゲート絶縁層、前記ソース電極、及び前記ドレイン電極の上に形成された酸化物半導体層と、前記酸化物半導体層の上に形成された保護層と、前記保護層の上に形成された酸素供給層と、を備えている。
 本発明による他の半導体装置は、薄膜トランジスタを備えたトップゲート型の半導体装置であって、基板の上に形成された、前記薄膜トランジスタのソース電極及びドレイン電極と、前記ソース電極及び前記ドレイン電極の上に形成された酸化物半導体層と、前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に形成された絶縁層と、前記絶縁層の上に形成された、前記薄膜トランジスタのゲート電極と、前記絶縁層及び前記ゲート電極の上に形成された酸素供給層と、前記酸素供給層の上に形成された拡散防止層と、を備えている。
 本発明による他の表示装置は、上記半導体装置を備えた表示装置である。
 本発明によれば、酸素供給層から酸化物半導体層にH2O、OR基、またはOH基が供給されるため、より欠陥の修復された酸化物半導体層を有する、高性能の半導体装置を得ることができる。また、本発明によれば、TFT毎に特性のばらつきが少ない、高信頼性の半導体装置を得ることができる。また、本発明によれば、特性の優れた酸化物半導体TFTを有する表示装置によって、高品質な表示を提供することが可能となる。
本発明の実施形態1による液晶表示装置1000の構成を模式的に示す斜視図である。 液晶表示装置1000のTFT基板(半導体装置100)の構成を模式的に示す平面図である。 TFT基板100の表示領域DAの構成を模式的に表した平面図である。 実施形態1によるTFT10の構成を模式的に表した断面図である。 実施形態1によるTFT10の構成を模式的に表した断面図であり、TFT10による効果を説明するための図である。 (a)および(b)は、TFT10による効果を説明するためのグラフであり、(a)は、酸素供給層を有するTFTの電圧-電流特性を表しており、(b)は酸素供給層を有しないTFTの電圧-電流特性を表している。 (a)~(d)は、TFT基板100の製造工程を模式的に表した断面図である。 (e)~(g)は、TFT基板100の製造工程を模式的に表した断面図である。 TFT基板100における上部配線と下部配線との接続部の第1構成例を模式的に表した断面図である。 TFT基板100における接続部の第2構成例を模式的に表した断面図である。 TFT基板100における接続部の第3構成例を模式的に表した断面図である。 本発明の実施形態2によるTFT基板100の構成を模式的に表した断面図である。 実施形態2によるTFT基板100の第1変形例の構成を模式的に表した断面図である。 実施形態2によるTFT基板100の第2変形例の構成を模式的に表した断面図である。 本発明の実施形態3によるTFT基板100の画素50の構成を模式的に表した平面図である。 実施形態3によるTFT基板100の構成を模式的に表した断面図である。 実施形態3による画素50の変形例の構成を模式的に表した平面図である。 本発明の実施形態4によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態5によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態6によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態7によるTFT10の構成を模式的に表した断面図である。 実施形態7のTFT10による効果を説明するためのグラフであり、実施形態7のTFT10の電圧-電流特性を表している。 本発明の実施形態8によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態9によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態10によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態11によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態12によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態13によるTFT10の構成を模式的に表した断面図である。 本発明の実施形態14による有機EL表示装置1002の構成を模式的に表した断面図である。 (a)は、従来のTFT基板の概略を示す模式的な平面図であり、(b)は、(a)のTFT基板における1個の画素を示す拡大平面図である。 図30に示す従来のTFT基板におけるTFTおよび端子部の断面図である。
 以下、図面を参照しながら、本発明の実施形態による表示装置、半導体装置を説明する。ただし、本発明の範囲は以下の実施形態に限られるものではない。本発明の半導体装置は、酸化物半導体TFTが形成されたTFT基板であり、各種表示装置や電子機器などのTFT基板を広く含むものとする。本実施形態の説明においては、半導体装置を、酸化物半導体TFTをスイッチング素子として備えた表示装置のTFT基板として説明する。
 (実施形態1)
 図1は、本発明の実施形態による液晶表示装置1000の構成を模式的に示す斜視図である。
 図1に示すように、液晶表示装置1000は、液晶層を挟んで互いに対向するTFT基板(半導体装置)100および対向基板200と、TFT基板100および対向基板200のそれぞれの外側に配置された偏光板210および220と、表示用の光をTFT基板100に向けて出射するバックライトユニット230とを備えている。TFT基板100には、複数の走査線(ゲートバスライン)を駆動する走査線駆動回路240、および複数の信号線(データバスライン)を駆動する信号線駆動回路250が配置されている。走査線駆動回路240および信号線駆動回路250は、TFT基板100の内部または外部に配置された制御回路260に接続されている。制御回路260による制御に応じて、走査線駆動回路240からTFTのオン-オフを切り替える走査信号が複数の走査線に供給され、信号線駆動回路250から表示信号(図3に示す画素電極20への印加電圧)が、複数の信号線に供給される。
 対向基板200は、カラーフィルタおよび共通電極を備えている。カラーフィルタは、3原色表示の場合、それぞれが画素に対応して配置されたR(赤)フィルタ、G(緑)フィルタ、およびB(青)フィルタを含む。対向基板200を4原色以上の表示方式に対応させてもよい。共通電極は、液晶層を挟んで複数の画素電極20を覆うように形成されている。共通電極と各画素電極20との間に与えられる電位差に応じて両電極の間の液晶分子が画素毎に配向し、表示がなされる。
 図2は、TFT基板100の構成を模式的に示す平面図であり、図3は、TFT基板100の表示領域DAの構成を模式的に示す平面図である。
 図2に示すように、TFT基板100は、表示部DAと表示部DAの外側に位置する周辺部FAを有する。周辺部FAには、図1に示した走査線駆動回路240および信号線駆動回路250、電圧供給回路の電気素子などが、例えばCOG(Chip on Glass)方式によって配置されている。周辺部FAにおけるTFT、ダイオード等の電気素子は、表示部DAのTFTと同じ製造工程にて形成され得る。また、周辺部FAの外端部付近にはFPC(Flexible Printed Circuits)等の外部素子を取り付けるための端子部30が配置されている。さらに、周辺部FAには、信号線等の上部配線と走査線等の下部配線とを電気的に接続する接続部25が形成されている。
 図示してはいないが、表示領域DAと周辺領域FAとの境界には複数の接続配線が配置されている。各信号線12は、それぞれに対応して形成された接続部を介して接続配線に電気的に接続されている。接続部によって、上部配線である信号線12が下部配線である接続配線に接続される。
 図3に示すように、表示部DAには、複数の画素50がマトリクス状に配置されており、複数の走査線14と複数の信号線12とが互いに直交するように延びている。走査線14の一部はTFT10のゲート電極を構成する。複数の走査線14と複数の信号線12との交点それぞれの付近には、能動素子である薄膜トランジスタ(TFT)10が画素50毎に形成されている。各画素50には、TFT10のドレイン電極に電気的に接続された、例えばITO(Indium Tin Oxide)からなる画素電極20が配置されている。また、隣り合う2つの走査線14の間には補助容量線(Csラインとも呼ぶ)16が走査線14と平行に延びている。
 各画素10内には補助容量(Cs)18が形成されており、補助容量線16の一部が補助容量18の補助容量電極(下部電極)をなしている。この補助容量電極と、補助容量対向電極(上部電極)と、両電極の間に配置された層により補助容量18が構成される。TFT10のドレイン電極は補助容量の補助容量対向電極に接続されており、補助容量対向電極は層間絶縁層に形成されたコンタクトホールを介して画素電極20に接続されている。TFT10のゲート電極、走査線14、補助容量線16、および補助容量電極は、基本的に、同一の材料によって、同一の工程で形成される。TFT10のソース電極とドレイン電極、信号線12、補助容量対向電極は、基本的に、同一の材料によって、同一の工程で形成される。
 図4は、実施形態1によるTFT基板100(「半導体装置100」と呼ぶこともある)におけるTFT10の構成を模式的に表した断面図である。
 図4に示すように、TFT10は、ガラス基板等の基板60の上に形成されたゲート電極62と、基板60の上にゲート電極62を覆うように形成されたゲート絶縁層66(単に「絶縁層66」と呼ぶこともある)と、ゲート絶縁層66の上に形成された酸化物半導体層68と、ゲート絶縁層66および酸化物半導体層68の上に形成されたソース電極70sおよびドレイン電極70dと、ソース電極70sおよびドレイン電極70dの上に形成された保護層72と、保護層72の上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78と、を備えている。
 後に図12~14に示すように、拡散防止層78の上には透明導電材料による画素電極20が形成されている。画素電極20の下の拡散防止層78、層間絶縁層74、および保護層72にはコンタクトホールが形成されており、画素電極20は、そのコンタクトホールの底でTFT10のドレイン電極70dと接している。
 ゲート電極62は、例えばチタン(Ti)からなる下層ゲート電極の上に、例えば銅(Cu)からなる上層ゲート電極が形成された2層構造を有し得る。ゲート電極を、Ti/Al(アルミニウム)/Ti等の3層構成としてもよい。ゲート絶縁層66は、窒化シリコンによって形成されている。ゲート絶縁層66を、酸化シリコンで形成してもよく、窒化シリコン層と酸化シリコン層との2層構成に形成してもよい。
 酸化物半導体層68は、In-Ga-Zn-O系半導体(IGZO)からなる層である。酸化物半導体層68の上に形成されたソース電極70sおよびドレイン電極70dは、Ti/Al/Tiの3層構成からなる導電層である。ソース電極70sおよびドレイン電極70dを、Al/Ti、Cu/Ti、Cu/Mo(モリブデン)等の2層構成としてもよい。保護層72は、酸化シリコン(SiO2)または窒化シリコン(SiNx)により形成されている。保護層72を設けない構成もあり得る。拡散防止層78は、酸化シリコン(SiO2)、窒化シリコン(SiNx)、または酸窒化シリコン(SiNO)により形成されている。
 酸素供給層74は、水(H2O)、OR基、またはOH基を含む材料からなる層である。本実施形態では、酸素供給層74は、例えばアクリル樹脂をスピンコート法によって塗布して形成されている。SOG材料には、シリコーン(silicone)樹脂、シラノール(例えばSi(OH)4)、アルコキシシラン、シロキサン樹脂等を含むスピンオングラス(SOG)材料を用いることができる。酸素供給層74を、シラノール基またはSi-OH基を含む他の樹脂材料から形成してもよい。また、酸素供給層74は、エステル重合樹脂、またはCO-OR基を含む樹脂材料によって形成してもよい。
 図5に示すように、酸素供給層74がH2O、OR基、またはOH基を含むことから、アニール等の熱処理工程において、酸素供給層74から保護層72を介して酸化物半導体層68のチャネル部にH2O、OH基、またはOR基が拡散され、酸化物半導体層68中の酸素欠損等に起因する欠陥が補われる。これにより、TFTの特性が向上し、TFT毎のばらつきが少ない、高品質の半導体装置を提供することができる。また、酸化物半導体層74の上部に拡散防止層78が配置されていることから、酸素供給層74から上方に移動したH2O、OR基、またはOH基が、拡散防止層78の底面にて反射されて酸化物半導体層68に向けて移動する。よって、拡散防止層78を形成した後に熱処理を行なう場合、酸化物半導体層68により多くのH2O、OR基、またはOH基の供給がなされ、より多くの欠陥が修復される。
 図6(a)は、複数のTFT10の電圧-電流特性を表したグラフであり、(b)は酸素供給層および拡散防止層を有しない複数のTFTの電圧-電流特性を表したグラフである。両グラフにおいて、横軸はゲート電圧値を表し、縦軸はソース-ドレイン電流値を表している。図6(a)からわかるように、実施形態1のTFT10では、ゲート電圧0V付近における電流の立ち上がりが急峻であり、かつ複数のTFT10の特性(S値)間にばらつきが少ない。これは、何れのTFT10においても、TFT10のON時から印加電圧に応じた適切な電流値が得られることを示している。一方、図6(b)に示されるように、酸素供給層および拡散防止層を有しないTFTでは、ON電流の立ち上がりが鈍く、立ち上がり位置に大きなばらつきが見られる。また、OFF電流値にもばらつきが生じている。これら比較から、実施形態1のTFT10によれば、よりTFT特性の安定した高性能の半導体装置が得られることがわかる。
 次に、図7および図8を参照しながらTFT基板100の製造方法を説明する。
 図7(a)~(d)および図8(e)~(g)は、TFT基板100の製造工程を示す模式的な断面図である。
 工程(A):
 まず、基板60の上にスパッタ法などにより、Ti層およびCu層をこの順に積層する。Ti層の厚さは30~150nmであり、Cu層の厚さは200~500nmである。次に、積層した2層を公知のフォトリソグラフィ法およびウェットエッチング法を用いてパターニングして(第1マスク工程)、図7(a)に示すゲート電極62を得る。このとき、ここでは図示しない走査線14、補助容量線16、補助容量電極、下部配線等も同時に形成される。その後、残ったレジストの剥離および基板の洗浄が行われる。
 工程(B):
 次に、基板60の上にゲート電極62を覆うようにゲート絶縁層66を積層する。ゲート絶縁層66は、プラズマCVD法によって厚さ100~700nmに積層された窒化シリコン層である。窒化シリコンの変わりに酸化シリコン(SiO2)を積層してもよく、窒化シリコンと酸化シリコンの両方を積層してもよい。
 次に、図7(b)に示すように、ゲート絶縁層66の上に酸化物半導体材料68mを積層する。酸化物半導体材料68mは、例えばIn-Ga-Zn-O(IGZO)であり、スパッタ法によって厚さ10~100nm積層される。酸化物半導体材料68mを塗布法またはインクジェット法によって積層してもよい。酸化物半導体材料には、IGZOの代わりに他の種類の酸化物半導体膜を用いてもよい。
 工程(C):
 その後、積層した酸化物半導体材料68mを、フォトリソグラフィ法、例えばシュウ酸を用いたウェットエッチング法でパターニングして(第2マスク工程)、図7(c)に示すように、TFT10のチャネル層を含む酸化物半導体層68を得る。その後、残ったレジストの剥離および基板の洗浄が行われる。
 工程(D):
 次に、スパッタ法により、ゲート絶縁層66の上に酸化物半導体層68を覆うように、Ti、Al、およびTiをこの順番に積層する。次に、フォトリソグラフィ法およびウェットエッチング法によって、これら3層をパターニングして、図7(d)に示すように、ソース電極70sおよびドレイン電極70dを得る(第3マスク工程)。その後、残ったレジストの除去、および基板洗浄がなされる。ウェットエッチングの代わりにドライエッチングを用いることも可能である。Ti、Al、およびTiを積層する代わりに、Al/Ti、Al/Mo、Cu/Ti、またはCu/Moを積層してもよい。またこれらの金属を単層で用いることもあり得る。この工程では、ここでは図示しない信号線12、補助容量対向電極、上部配線等も同時に形成される。
 工程(E):
 次に、図8(e)に示すように、CVD法により酸化シリコンを基板全体に積層して、保護層72を形成する。酸化シリコンの代わりに、窒化シリコンを積層してもよく、また、酸化シリコンおよび窒化シリコンの両方を積層してもよい。保護層72の厚さは、25nm~350nmである。保護層72の厚さがこれよりも薄い場合、保護層としての機能が落ち、TFTの信頼性が低下する。これよりも厚い場合には、膜応力等による膜剥がれが懸念される。またその場合、保護層72の成膜およびエッチングに時間がかかり、生産性が悪くなる。
 工程(F):
 次に、図8(f)に示すように、保護層72の上に、アクリル樹脂の酸素供給材料74mを塗布する。シリコーン樹脂等のSOG材料をスピンコートで塗布してもよい。酸素供給材料74mとして、シラノール(Si(OH)4)、アルコキシシラン、シロキサン樹脂等を含む材料を用いることができる。酸素供給層74を、シラノール基またはSi-OH基を含む他の樹脂材料から形成してもよい。また、酸素供給層74は、エステル重合樹脂、またはCO-OR基を含む樹脂材料によって形成してもよい。酸素供給層74の厚さは、500nm~3500nmである。酸素供給層74の厚さがこれよりも薄い場合、発明の効果が得られない恐れがあり、また、これよりも厚い場合には、膜剥がれ、および生産性の低下が懸念される。
 工程(G):
 次に、酸素供給層74の上にCVD法により酸化シリコンを基板全体に積層して、図8(g)に示すように、拡散防止層78を形成する。酸化シリコンの代わりに、窒化シリコンを積層してもよく、また、酸化シリコンおよび窒化シリコンの両方を積層してもよい。
 拡散防止層78の厚さは、50nm~500nmである。その後、大気雰囲気の中で、200℃~400℃の温度でアニール処理を行って、TFT10が完成する。拡散防止層78を、窒化シリコン膜、もしくは酸化シリコンと窒化シリコン膜との積層膜とし、保護層72をシリコン酸化膜とすることで、拡散防止層78による高い拡散防止効果と保護層72による保護膜機能を両立させることが可能となる。なお、保護層72には保護膜としての機能とH2O、OR基、またはOH基を適度に透過する性質が必要である。窒化シリコン膜は酸化シリコン膜に比べ、H2O、OR基、またはOH基を透過しにくい性質を有する。
 アニール処理の際に、酸素供給層74から保護層72を介して酸化物半導体層68のチャネル部に、H2O、OH基、またはOR基が拡散され、酸化物半導体層68中の酸素欠損等に起因する欠陥が補われる。また、酸素供給層74から上方に移動したH2O、OR基、またはOH基が、拡散防止層78の底面にて反射されて酸化物半導体層68に向けて移動する。よって、酸化物半導体層68にH2O、OR基、またはOH基の供給がなされ、より欠陥が修復される。
 その後、拡散防止層78の上に、例えばスパッタ法により透明導電材料を堆積する。このとき透明導電材料は、ドレイン電極70d上の保護層72、酸素供給層74、および拡散防止層78に設けられたコンタクトホール内にも積層され、コンタクトホールの底部においてドレイン電極70dと接する。透明導電材料としては、ITOを用いる。透明導電材料にIZO、ZnO等を用いてもよい。次いで、公知のフォトリソグラフィ法によって、透明電極層のパターニングを行って画素電極20が形成される。
 以上の工程により、TFT10を有するTFT基板100が完成する。
 次に、図9~図11を参照して、TFT基板100における接続部25の第1~第3構成例を説明する。図9~図11は、それぞれ、接続部25の第1~第3構成例の断面を模式的に表している。
 第1構成例:
 第1構成例による接続部25は、図9に示すように、基板60の上に形成された下部配線62dと、下部配線62dの上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に形成された上部配線70uとを備えている。酸化物半導体層68が配置されない形態もあり得る。下部配線62dは、ゲート電極62と同時に同じ材料で形成された金属層である。上部配線70uは、ソース電極70sおよびドレイン電極70dと同時に同じ材料で形成された金属層である。
 接続部25において、酸化物半導体層68およびゲート絶縁層66のそれぞれには、互いに重なる位置に開口が設けられており、これら2層を貫通するようにコンタクトホール25haが形成されている。ゲート絶縁層66の開口は酸化物半導体層68の開口よりも大きく、コンタクトホール25haにおいて、ゲート絶縁層66および酸化物半導体層68の側面は階段状に形成されている。上部配線70uと下部配線62dとは、コンタクトホール25haを介して接続されている。つまり、コンタクトホール25ha内に形成された上部配線70uが、コンタクトホール25haの底部で下部配線62dと接続されている。なお、接続部25に酸化物半導体層68が配置されない形態においては、コンタクトホール25haは、ゲート絶縁層66のみを貫通するように形成される。
 上部配線70uの金属層を積層する場合、コンタクトホール25haの側面が急斜面であると、側面において金属層の切断が生じやすく、接続部における断線が発生する恐れがある。本構成例では、上部配線70uが、急傾斜の側面ではなく、ゲート絶縁層66および酸化物半導体層68の階段状の側面の上に形成されるため、上部配線70uの切断が生じにくい。よって、信頼性の高い接続部25を形成することができる。
 第2構成例:
 第2構成例による接続部25は、図10に示すように、基板60の上に形成された下部配線62dと、下部配線62dの上に形成されたたゲート絶縁層66と、ゲート絶縁層66の上に形成された上部配線70uと、上部配線70uの上に形成された保護層72と、保護層72の上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78と、拡散防止層78の上に形成された導電層20tとを備えている。下部配線62dは、ゲート電極62と同時に同じ材料で形成された金属層であり、上部配線70uは、ソース電極70sおよびドレイン電極70dと同時に同じ材料で形成された金属層である。導電層20tは、画素電極20と同時に同じ材料で形成されている。
 接続部25において、ゲート絶縁層66、上部配線70u、保護層72、酸素供給層74、および拡散防止層78のそれぞれには、互いに重なる位置に開口が設けられている。開口は、下層から上層に向けて大きくなるように形成されており、これらの層を貫通するようにコンタクトホール25hbが形成されている。コンタクトホール25hbにおいて、各層の端部は、より上層になるに従ってより外側に位置するように、階段状に形成されている。
 上部配線70uと下部配線62dとは、コンタクトホール25hb内の導電層20tを介して接続されている。つまり、コンタクトホール25hb内には、ゲート絶縁層66、上部配線70u、保護層72、酸素供給層74、および拡散防止層78の側面を覆うように導電層20tが形成されており、その側面において導電層20tと上部配線70uが接続され、コンタクトホール25hbの底部で導電層20tと下部配線62dとが接続されている。
 コンタクトホール25hb内に導電層20tを形成する場合、ITO、IZO等の金属がスパッタ法によって積層されるが、コンタクトホール25hbの側面が急斜面であると、金属層の切断や金属層と上部配線70uとの接触不良が発生し易い。また、各層の端部が同じ位置となるように形成しようとすると、フォトリソグラフィにおけるマスクの位置ずれ、エッチングシフトのばらつき、オーバーハング等により、下層の端部が上層の端部よりも外側に形成されることが生じ得る。これは導電層20tに断線を引き起こす原因となる。
 本構成例では、各層の側面が、より上層になるに従ってより外側に位置するように形成されるため、コンタクトホール25hbの側面が階段状に形成され、導電層20tの断線および導電層20tと上部配線70uとの接触不良が防止される。また、多層構成部位における接続を一つのコンタクトホールを介して行なうため、接続部の面積を小さく抑えることができる。これにより、TFT基板の高密度化、小型化が可能となる。また、コンタクトホール25hbを、各層のエッチングをハーフトーン露光、レジストアッシング等を利用して、一括して行なって形成することもできる。この場合、製造効率が向上し、TFT基板を低コストで製造することが可能となる。
 第3構成例:
 第3構成例による接続部25は、図11に示すように、基板60の上に形成された下部配線62dと、下部配線62dの上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された上部配線70uと、上部配線70uの上に形成された保護層72と、保護層72の上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78と、拡散防止層78の上に形成された導電層20tとを備えている。下部配線62dは、ゲート電極62と同時に同じ材料で形成された金属層であり、上部配線70uは、ソース電極70sおよびドレイン電極70dと同時に同じ材料で形成された金属層である。導電層20tは、画素電極20と同時に同じ材料で形成されている。
 接続部25には、拡散防止層78、酸素供給層74、および保護層72を貫通する第1コンタクトホール25hc、ならびに、拡散防止層78、酸素供給層74、保護層72、およびゲート絶縁層66を貫通する第2コンタクトホール25hdが形成されている。上部配線70uと導電層20tとは、第1コンタクトホール25hc内で接続されている。つまり、コンタクトホール25hc内には、拡散防止層78、酸素供給層74、および保護層72の側面を覆うように導電層20tが形成されており、コンタクトホール25hcの底部で導電層20tと上部配線70uとが接続されている。導電層20tと下部配線62dとは、第2コンタクトホール25hd内で接続されている。つまり、コンタクトホール25hd内には、拡散防止層78、酸素供給層74、保護層72、およびゲート絶縁層66の側面を覆うように導電層20tが形成されており、コンタクトホール25hdの底部で導電層20tと下部配線62dとが接続されている。
 このようにして、上部配線70uと下部配線62dとが、導電層20tを介して電気的に接続されている。第1および第2構成例同様、コンタクトホール25hcおよび25hdの側面を階段状に形成してもよく、それによって、導電層20tの断線を防止することができる。
 次に、本発明による他の実施形態(実施形態2~14)を説明する。以下の説明においては、実施形態1と同じ構成要素には同じ参照番号を付け、その詳細な説明を省略する。同様の構成を有する構成要素からは同様の効果を得ることができる。以下の実施形態で説明するTFTおよびTFT基板は、基本的に実施形態1のTFT10およびTFT基板100と交換可能である。
 (実施形態2)
 図12は、実施形態2によるTFT基板100の構成を模式的に示す断面図である。本実施形態によるTFT基板100の基本的構成は、以下に説明する以外、実施形態1のTFT基板100と同じである。本実施形態によるTFT基板100は、図1および図2に示した液晶表示装置1000のTFT基板100として用いられ得る。
 図12に示すように、TFT基板100は、接続部25と、TFT10と、補助容量(Cs)18を備えている。実施形態2における接続部25の構成は、基本的に実施形態1の第2構成例の接続部25と同じである。ただし、第2構成例におけるゲート絶縁層66と上部配線70uとの間に、酸化物半導体層68が配置されており、ゲート絶縁層66、酸化物半導体層68、上部配線70u、保護層72、酸素供給層74、および拡散防止層78を貫通するようにコンタクトホール25hbが形成されている。
 本実施形態の接続部25においても、コンタクトホール25hb側面において、複数の層がより上層になるに従ってより外側に位置するように形成されるため、コンタクトホール25hbの側面が階段状に形成され、導電層20tの断線および導電層20tと上部配線70uとの接触不良が防止される。また、配線接続を一つのコンタクトホールを介して行なうため、接続部の面積を小さく抑えることができる。接続部25として、実施形態1の第1あるいは第3構成例の接続部25を形成してもよい。
 補助容量18が形成された領域(Cs領域と呼ぶ)には、基板60の上に、補助容量電極62c、ゲート絶縁層66、保護層72、酸素供給層74、拡散防止層78、および補助容量対向電極20cがこの順に積層されている。補助容量電極62cはTFT10のゲート電極62と同じ工程で同じ材料によって形成されている。補助容量対向電極20cは画素電極20と同じ工程で同じ材料によって形成されている。
 補助容量電極62cの上には、ゲート絶縁層66、保護層72、および酸素供給層74を貫通する開口が形成されており、その開口内に拡散防止層78および補助容量対向電極20cが積層されている。開口内で、拡散防止層78は補助容量電極62cに接しており、補助容量対向電極20cは拡散防止層78に接している。補助容量電極62cと、それに対向する補助容量対向電極20cと、両電極の間に挟まれた拡散防止層78とによって、補助容量18が構成される。この構成により、両電極の間隔を狭めることができるので、酸素供給層74を含む多層構成のTFT基板100においても、狭い領域に大きな容量を有する補助容量18を形成することができる。
 次に、図13を参照しながら、実施形態2によるTFT基板100の第1変形例の構成を説明する。第1変形例によるTFT基板100の基本的構成は、以下に説明する以外、実施形態2のTFT基板100と同じである。以下、異なる部分を中心に説明する。
 図13に示すように、TFT基板100は、接続部25と、TFT10と、補助容量(Cs)18を備えている。補助容量18が形成されたCs領域には、基板60の上に、補助容量電極62c、ゲート絶縁層66、保護層72、酸素供給層74、透明電極材料からなる導電層(第1導電層)22、拡散防止層78、および補助容量対向電極(第2導電層)20cがこの順に積層されている。
 補助容量電極62cの上には、ゲート絶縁層66、保護層72、および酸素供給層74を貫通する開口が形成されており、その開口内に導電層22、拡散防止層78、および補助容量対向電極20cが積層されている。開口内で、導電層22は補助容量電極62cと接しており、拡散防止層78は導電層22と補助容量対向電極20cとに挟まれている。
 補助容量電極62cおよび導電層22と、それに対向する補助容量対向電極20cと、拡散防止層78とによって、補助容量18が構成される。この構成により、両電極の間隔を狭めることができるので、酸素供給層74を含む多層構成のTFT基板100においても、狭い領域に大きな容量を有する補助容量18を形成することができる。
 次に、図14を参照しながら、実施形態2によるTFT基板100の第2変形例の構成を説明する。第2変形例によるTFT基板100の基本的構成は、以下に説明する以外、実施形態2のTFT基板100と同じである。以下、異なる部分を中心に説明する。
 図14に示すように、TFT基板100は、接続部25と、TFT10と、補助容量(Cs)18を備えている。補助容量18が形成されたCs領域には、基板60の上に、補助容量電極62c、ゲート絶縁層66、酸化物半導体層68、保護層72、酸素供給層74、拡散防止層78、および補助容量対向電極20cがこの順に積層されている。
 補助容量電極62cの上面はゲート絶縁層66に覆われることなく、酸化物半導体層68に接している。酸化物半導体層68の上には、保護層72および酸素供給層74を貫通する開口が形成されており、その開口内に拡散防止層78および補助容量対向電極20cが積層されている。開口内で、酸化物半導体層68は拡散防止層78と接しており、拡散防止層78は補助容量対向電極20cに接している。
 補助容量電極62cおよび酸化物半導体層68と、それに対向する補助容量対向電極20cと、拡散防止層78とによって、補助容量18が構成される。酸化物半導体層68は熱処理がなされることにより導体化しており、補助容量電極としての機能を果たす。よって、両電極の間隔を狭めることができ、酸素供給層74を含む多層構成のTFT基板100においても、狭い領域に大きな容量を有する補助容量18を形成することができる。また、Cs部における酸化物半導体層68のパターニングおよび熱処理は、それぞれTFT10の酸化物半導体層68のパターニングおよび熱処理と同時に行なわれる。よって、工程数を増やすことなく効率的に高性能の補助容量18を形成することができる。
 (実施形態3)
 次に、本発明の実施形態3による表示装置を説明する。実施形態3の表示装置は、フリンジフィールド(FFS)型の液晶表示装置である。実施形態1と同じ構成要素には同じ参照番号を付け、異なる部分を中心に説明を行なう。
 図15は、実施形態3によるTFT基板100の画素50の構成を模式的に表した平面図であり、図16は、実施形態3によるTFT基板100のA-A’断面(TFT10の断面)およびB-B’断面の構成を模式的に表した断面図である。
 図15および図16に示すように、TFT基板100は、画素50ごとにTFT10、TFT10のドレイン電極70dに接続された上層電極(画素電極)94、および下層電極92を備えている。TFT10の構成は、実施形態1および2において説明したTFT10と同じである。TFT基板100には、走査線14と平行に延びるコモン線90が配置されている。走査線14、コモン線90、および隣り合う2つの信号線12によって囲まれた領域が1つの画素50に対応している。
 コモン線90からは、画素50の周辺部において信号線12と平行に延びる支線90bが分岐している。支線90bの上のゲート絶縁層66、保護層72、および酸素供給層74にはコンタクトホールが形成されており、コンタクトホール側面および底面には下層電極92の一部が形成されている。つまり、下部電極92と支線90b(およびコモン線90)とは、コンタクトホールを介して接続されている。コモン線90および支線90bは、TFT10のゲート電極62と同じ工程において同じ材料で形成される。
 上層電極94は櫛歯状の形態を有している。下層電極92は酸素供給層74と拡散防止層78との間に、画素50のほぼ全体にわたって形成されており、上層電極92は、拡散防止層78の上に形成されている。上層電極92の櫛歯部分(互いに平行に延びる複数の線状部分)と下層電極92との間に形成される電界に応じて、上層電極94上の液晶が配向し、表示がなされる。
 図17は、実施形態3のTFT基板100における画素50の構成の変形例を模式的に表した平面図である。図17に示すように、変形例ではコモン線90は画素10の中央付近を走査線14と平行に延びている。支線90bは形成されず、コモン線90と下部電極92とは、コモン線90の上に形成されたコンタクトホールを介して接続されている。
 (実施形態4)
 次に、図18を参照して、本発明の実施形態4によるTFT10の構成を説明する。図18は、実施形態4によるTFT10の断面を模式的に表している。
 実施形態4のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたソース電極70s及びドレイン電極70dと、酸化物半導体層68、ソース電極70s、及びドレイン電極70dの上に、酸化物半導体層68のチャネル部分に接するように形成された酸素供給層74とを備えている。このTFT10は、実施形態1のTFT10から保護層72と拡散防止層78とを除いた構成を有しており、それ以外の構成は実施形態1と同じである。
 実施形態4の構成によれば、酸化物半導体層68のチャネル部に酸素供給層74が直接接しているため、チャネル部の欠陥を効率的に補うことができる。ただし、拡散防止層78による効果を得ることはできない。
 (実施形態5)
 次に、図19を参照して、本発明の実施形態5によるTFT10の構成を説明する。図19は、実施形態5によるTFT10の断面を模式的に表している。
 実施形態5のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたソース電極70s及びドレイン電極70dと、ソース電極70s及びドレイン電極70dの上に形成された保護層72と、保護層72の上に形成された酸素供給層74とを備えている。このTFT10は、実施形態1のTFT10から拡散防止層78を除いた構成を有しており、保護層72にはコンタクトホール72hが形成されている。それ以外の構成は実施形態1と同じである。
 コンタクトホール72hは酸素供給層74によって埋められており、コンタクトホール72hの底部で酸素供給層74が酸化物半導体層68に接している。酸素供給層74と酸化物半導体層68とがチャネル部近傍で接しているため、実施形態1よりも酸化物半導体層68により多くのH2O等を補充することができる。また、実施形態4のように、酸化物半導体層68のチャネル部に直接酸素供給層74が接する場合、チャネル部の上面付近に多くの不純物が混入するなどの不具合が発生する恐れがある。しかし、本実施形態では、チャネル部上に保護層72が形成されているため、そのような不具合が防止され、TFTの信頼性が向上する。なお、拡散防止層78による効果を得ることはできない。
 (実施形態6)
 次に、図20を参照して、本発明の実施形態6によるTFT10の構成を説明する。図20は、実施形態5によるTFT10の断面を模式的に表している。
 実施形態5のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたソース電極70s及びドレイン電極70dと、ソース電極70s及びドレイン電極70dの上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78とを備えている。このTFT10は、実施形態1のTFT10から保護層72を除いた構成を有しており、実施形態4に拡散防止層78を付加した構成を有している。
 実施形態6の構成によれば、酸化物半導体層68のチャネル部に酸素供給層74が直接接しているため、チャネル部の欠陥を効率的に補うことができる。また、拡散防止層78による効果も得ることができる。
 (実施形態7)
 次に、図21を参照して、本発明の実施形態7によるTFT10の構成を説明する。図21は、実施形態7によるTFT10の断面を模式的に表している。
 実施形態7のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたソース電極70s及びドレイン電極70dと、ソース電極70s及びドレイン電極70dの上に形成された保護層72と、保護層72の上に形成された酸素供給層74と、酸素供給層の上に形成された拡散防止層78とを備えている。このTFT10は、実施形態1のTFT10における保護層72にコンタクトホール72hが形成された形態を有している。また、この形態は、実施形態5に拡散防止層78を付加した形態でもある。
 コンタクトホール72hは酸素供給層74によって埋められており、コンタクトホール72hの底部で酸素供給層74が酸化物半導体層68に接している。酸素供給層74と酸化物半導体層68とがチャネル部近傍で接しているため、実施形態1よりも酸化物半導体層68により多くのH2O等を補充することができる。また、実施形態4のように、酸化物半導体層68のチャネル部に直接酸素供給層74が接する場合、チャネル部の上面付近に多くの不純物が混入するなどの不具合が発生する恐れがある。しかし、本実施形態では、チャネル部上に保護層72が形成されているため、そのような不具合が防止され、TFTの信頼性が向上する。また本形態によれば、拡散防止層78による効果も得ることができる。
 図22は、本実施形態による複数のTFT10の電圧-電流特性を表したグラフであり、横軸はゲート電圧値を、縦軸はソース-ドレイン電流値をそれぞれ表している。図6(a)は、保護層72がコンタクトホール72hを有さず、酸化物半導体層68と酸素供給層74とが直接接することのない実施形態1の特性を表していた。図6(a)と図22とを比較してわかるように、実施形態7のTFT10では、実施形態1のTFT10よりも、ゲート電圧0V付近での電流の立ち上がりがより急峻であり、かつ複数のTFT10の特性(S値)にばらつきが少ない。これは、実施形態7によれば、複数のTFT10において、ON時から印加電圧に応じたより適切な電流値が、よりばらつき少なく得られることを示している。これらの比較から、酸化物半導体層68と酸素供給層74とが直接接することにより、よりTFT特性の安定した高性能の半導体装置が得られることがわかる。
 次に、図23~28を参照して本発明による実施形態8~13を説明する。これらの実施形態では、各TFT10が酸素供給層74の上に拡散防止層78が配置されるものとして説明しているが、拡散防止層78を備えない形態もあり得る。
 (実施形態8)
 まず、図23を参照して、本発明の実施形態8によるTFT10の構成を説明する。図23は、実施形態8によるTFT10の断面を模式的に表している。
 実施形態8のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたソース電極70s及びドレイン電極70dと、ソース電極70s及びドレイン電極70dの上に形成された保護層72と、保護層72の上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78とを備えている。
 このTFT10は、実施形態1のTFT10と同じ構成を有している。ただし、本実施形態の保護層72は実施形態1の保護層72よりも低い密度を有している。保護層72の密度は、例えば実施形態1では、2.2g/cm3であり、実施形態8では2.0g/cm3である。実施形態8の保護層72の密度は1.9~2.2g/cm3の範囲内にあることが好ましい。より低い密度を有することにより、実施形態1の保護層72よりもH2O等の透過率が高くなり、より多くのチャネル部の欠陥を補うことができる。
 (実施形態9)
 次に、図24を参照して、本発明の実施形態9によるTFT10の構成を説明する。図24は、実施形態9によるTFT10の断面を模式的に表している。
 実施形態9のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたソース電極70s及びドレイン電極70dと、ソース電極70s及びドレイン電極70dの上に形成された第1保護層72aと、第1保護層72aの上に形成された第2保護層72bと、第2保護層72bの上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78とを備えている。
 このTFT10は、保護層72が、第1保護層72aと第2保護層72bによる2層構成となっている以外は、実施形態1のTFT10と同じ構成を有している。第1保護層72aは第2保護層72bよりも高い密度を有する。
 第1保護層72aの密度は、例えば2.2g/cm3であり、第2保護層72bの密度は、例えば2.0g/cm3である。第1保護層72aの密度は2.1~2.4g/cm3の範囲内にあることが好ましく、第2保護層72bの密度は1.9~2.2g/cm3の範囲内にあることが好ましい。
 酸化物半導体層68と接する第1保護層72aを低密度にすると、保護層としての信頼性が低下する。本実施形態では、保護層72の特に重要な酸化物半導体層68界面付近の部分(酸化物半導体層68の界面から5~25nmの厚さ部分)を高密度膜とし、第2保護層72bを低密度膜とすることで、保護膜としての機能とH2O、OR基、またはOH基を適度に透過する性質の両方を保護層72に与えている。
 (実施形態10)
 次に、図25を参照して、本発明の実施形態10によるTFT10の構成を説明する。図25は、実施形態10によるTFT10の断面を模式的に表している。
 実施形態10のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたエッチングストッパ層(ES層)97と、ソース電極70s、及びドレイン電極70dと、ES層97、ソース電極70s、及びドレイン電極70dの上に形成された保護層72と、保護層72の上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78とを備えている。
 ES層97は、酸化物半導体層68のチャネル部上の、ソース電極70sとドレイン電極70dの端部に挟まれた位置に配置されている。ES層97の両端部の上には、それぞれソース電極70s及びドレイン電極70dの端部が形成されており、ES層97の中央部の上面は保護層72に接している。ES層97は、シリコン酸化膜もしくはシリコン酸化膜とシリコン窒化膜の積層膜(上層がシリコン窒化膜)によって形成されている。ここではシリコン酸化膜の厚さを100nmとした。ES層97が配置されることにより、ソース電極70sおよびドレイン電極70dとなるメタル層をエッチングする際のエッチングダメージから酸化物半導体層68のチャネル部を保護することができる。したがって、より特性の安定した信頼性の高いTFTを作製することができる。
 (実施形態11)
 次に、図26を参照して、本発明の実施形態11によるTFT10の構成を説明する。図26は、実施形態11によるTFT10の断面を模式的に表している。
 実施形態11のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置されたES層97、ソース電極70s、及びドレイン電極70dと、ES層97、ソース電極70s、及びドレイン電極70dの上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78とを備えている。
 実施形態10とは保護層72が形成されていない点で異なるが、他の構成は同じである。酸化物半導体層68のチャネル部に酸素供給層74がES層97のみを介して接しているため、H2O等のチャネル部への移動が容易となり、チャネル部の欠陥を効率的に補うことができる。
 実施形態10および11では、TFT10がES層97を有する2つの形態を説明したが、これに限られず、上述した実施形態1~9のチャネル層の上にES層97が配置された形態も本願発明の実施形態に含まれ得る。
 (実施形態12)
 次に、図27を参照して、本発明の実施形態12によるTFT10の構成を説明する。図27は、実施形態12によるTFT10の断面を模式的に表している。
 実施形態12のTFT10は、基板60の上に形成されたゲート電極62と、ゲート電極62の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成されたソース電極70s及びドレイン電極70dと、ソース電極70s及びドレイン電極70dの上に形成された酸化物半導体層68と、酸化物半導体層68の上に配置された保護層72と、保護層72の上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78とを備えている。
 ここでは、ソース電極70s及びドレイン電極70dはゲート絶縁層66と酸化物半導体層68との間に形成される。ただし、ソース電極70s及びドレイン電極70dの端部に挟まれた酸化物半導体層68のチャネル部は、その下面がゲート絶縁層66の上面と直接接するように形成されている。
 この構成によれば、酸化物半導体層68が、ソース電極70s及びドレイン電極70dを挟むことなく、保護層72のみを介して酸素供給層74に接するので、H2O等の酸化物半導体層68への移動が容易となり、酸化物半導体層68の欠陥をより多く補うことができる。
 (実施形態13)
 次に、図28を参照して、本発明の実施形態13によるTFT10の構成を説明する。図28は、実施形態13によるTFT10の断面を模式的に表している。
 実施形態13のTFT10はトップゲート型のTFTであり、基板60の上に形成されたソース電極70s及びドレイン電極70dと、ソース電極70s及びドレイン電極70dの上に形成された酸化物半導体層68と、酸化物半導体層68の上に形成されたゲート絶縁層66と、ゲート絶縁層66の上に形成されたゲート電極62と、ゲート電極62の上に形成された酸素供給層74と、酸素供給層74の上に形成された拡散防止層78とを備えている。
 酸化物半導体層68の、ソース電極70s及びドレイン電極70dの端部に挟まれたチャネル部は基板60に接するように形成され、その他の部分はソース電極70sまたはドレイン電極70dの上に形成される。ゲート電極62は、酸化物半導体層68の中央上部に配置され、ゲート電極62が形成されていない部分では、ゲート絶縁層66と酸素供給層74とが直接接している。
 この構成によれば、ゲート絶縁層66を介して、酸素供給層74から酸化物半導体層68にH2O等が移動するため、酸化物半導体層68の欠陥を補うことができる。また、ソース電極70s及びドレイン電極70dが拡散防止層としての役割を果たすので、より効果的に欠陥が補われる。
 (実施形態14)
 次に、本発明の実施形態14による有機EL表示装置1002を説明する。
 図29は、有機EL表示装置1002(単に「表示装置1002」とも呼ぶ)の構成を模式的に示す断面図である。図に示すように、表示装置1002は、TFT基板140と、TFT基板140の上に設けられたホール輸送層144と、ホール輸送層144の上に設けられた発光層146と、発光層146の上に設けられた対向電極148を備えている。ホール輸送層144と発光層146は有機EL層を構成する。有機EL層は絶縁性突起147によって区分されており、区分された有機EL層が1つの画素の有機EL層をなす。
 TFT基板140は、上述した実施形態のTFT基板100と基本的に同じ構成を有しており、基板60の上に形成されたTFT10を備えている。TFT10には、実施形態1から13で説明したTFT10が用いられ得る。TFT基板140は、TFT10を覆って積層された層間絶縁層74、および層間絶縁層74の上に形成された画素電極109を有している。画素電極109は、層間絶縁層74に形成されたコンタクトホール内でTFT10のドレイン電極に接続されている。TFT基板140の平面構成は、図2および3に示したものと基本的に同じであるので、その説明を省略する。なお、TFT基板140として、補助容量を有しない形態を用いてもよい。
 画素電極109および対向電極148によって有機EL層に電圧が印加されると、ホール輸送層144を介して画素電極109から発生したホールが発光層146に送られる。また同時に、発光層146には対向電極148から発生した電子が移動し、そのようなホールと電子が再結合されることにより発光層146内で発光が起こる。発光層146での発光を、アクティブマトリクス基板であるTFT基板140を用いて画素毎に制御することにより、所望の表示がなされる。
 ホール輸送層144、発光層146、および対向電極148の材料、ならびにこれらの層構造には、公知の材料および構造を用いてよい。ホール輸送層144と発光層146との間に、ホール注入効率を上げるために、ホール注入層を設けることもあり得る。光の出射効率を上げるとともに、有機EL層への高い電子注入効率を達成するため、対向電極148には、透過率が高く、且つ仕事関数の小さな材料を用いることが好ましい。
 本実施形態の有機EL表示装置1002は、実施形態1~13で説明したTFT10を用いているため、実施形態1~13で説明したものと同様の効果を得ることができる。本実施形態によれば、高性能な表示を行うことができる有機EL表示装置1002を製造効率よく提供することが可能となる。
 本発明は、薄膜トランジスタを有する半導体装置、および薄膜トランジスタをTFT基板に備えた液晶表示装置、有機EL表示装置等の表示装置に好適に用いられる。
 10  TFT(薄膜トランジスタ)
 12  信号線
 14  走査線
 16  補助容量線
 18  補助容量(Cs)
 20  画素電極
 20c  補助容量対向電極
 20t、22  導電層
 25  接続部
 30  端子部
 50  画素
 60  基板
 62  ゲート電極
 62c  補助容量電極
 62d  下部配線
 66  ゲート絶縁層
 68  酸化物半導体層
 68m  酸化物半導体材料
 70d  ドレイン電極
 70s  ソース電極
 70u  上部配線
 72  保護層
 72h  コンタクトホール
 74  酸素供給層
 78  拡散防止層
 90  コモン線
 92  下層電極
 94  上層電極
 97  ES層
 100  TFT基板(半導体装置)
 200  対向基板
 210、220  偏光板
 230  バックライトユニット
 240  走査線駆動回路
 250  信号線駆動回路
 260  制御回路
 1000  液晶表示装置
 1002  有機EL表示装置

Claims (29)

  1.  薄膜トランジスタを備えた半導体装置であって、
     基板の上に形成された、前記薄膜トランジスタのゲート電極と、
     前記ゲート電極の上に形成されたゲート絶縁層と、
     前記ゲート絶縁層の上に形成された酸化物半導体層と、
     前記酸化物半導体層の上に形成された、前記薄膜トランジスタのソース電極及びドレイン電極と、
     前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に形成された保護層と、
     前記保護層の上に形成された酸素供給層と、
     前記酸素供給層の上に形成された拡散防止層と、
    を備えた半導体装置。
  2.  前記酸素供給層が、水(H2O)、OR基、またはOH基を含む材料からなる層である、請求項1に記載の半導体装置。
  3.  前記酸素供給層が、アクリル樹脂、SOG材料、シリコーン樹脂、エステル重合樹脂、あるいはシラノール基、CO-OR基、またはSi-OH基を含む樹脂からなる、請求項1または2に記載の半導体装置。
  4.  前記酸素供給層の厚さが500nm~3500nmの範囲にある、請求項1から3のいずれかに記載の半導体装置。
  5.  前記拡散防止層が、酸化シリコン、窒化シリコン、または酸窒化シリコンからなる、請求項1から4のいずれかに記載の半導体装置。
  6.  前記拡散防止層の厚さが50nm~500nmの範囲にある、請求項1から5のいずれかに記載の半導体装置。
  7.  前記保護層が、酸化シリコンまたは窒化シリコンからなる、請求項1から6のいずれかに記載の半導体装置。
  8.  前記ゲート電極と同じ材料で形成された下部配線と、
     前記ソース電極および前記ドレイン電極と同じ材料で形成された上部配線と、
     前記上部配線と前記下部配線とが接続された接続部と、を備え、
     前記接続部において、前記上部配線と前記下部配線とが、前記ゲート絶縁層を貫通するコンタクトホールを介して接続されている、請求項1から7のいずれかに記載の半導体装置。
  9.  前記接続部において、前記コンタクトホールが酸化物半導体層と前記ゲート絶縁層とを貫通するように形成されており、前記上部配線と前記下部配線とが、前記コンタクトホールを介して接続されている、請求項8に記載の半導体装置。
  10.  前記接続部は、
      前記下部配線の上に形成された絶縁層と、
      前記絶縁層の上に形成された上部配線と、
      前記上部配線の上に形成された保護層と、
      前記保護層の上に形成された酸素供給層と、
      前記酸素供給層の上に形成された拡散防止層と、
      前記拡散防止層の上に形成された導電層と、を有し、
     前記接続部の前記絶縁層、前記上部配線、前記保護層、前記酸素供給層、および前記拡散防止層を貫通するようにコンタクトホールが形成されており、
     前記コンタクトホール内に形成された前記導電層を介して、前記下部配線と前記上部配線とが電気的に接続されている、請求項8に記載の半導体装置。
  11.  前記接続部は、
      前記下部配線の上に形成された絶縁層と、
      前記絶縁層の上に形成された前記上部配線と、
      前記上部配線の上に形成された保護層と、
      前記保護層の上に形成された酸素供給層と、
      前記酸素供給層の上に形成された拡散防止層と、
      前記拡散防止層の上に形成された導電層と、を有し、
     前記接続部の前記保護層、前記酸素供給層、および前記拡散防止層を貫通するように第1コンタクトホールが形成されており、
     前記接続部の前記絶縁層、前記保護層、前記酸素供給層、および前記拡散防止層を貫通するように第2コンタクトホールが形成されており、
     前記第1コンタクトホール内で前記上部配線と前記導電層とが電気的に接続されており、
     前記第2コンタクトホール内で前記下部配線と前記導電層とが電気的に接続されている、請求項8に記載の半導体装置。
  12.  前記ゲート電極と同じ材料による補助容量電極と、
     前記補助容量電極の上に、前記補助容量電極に接するように形成された前記拡散防止層と、
     前記拡散防止層の上に形成された補助容量対向電極と、
     を有する補助容量を備えた、請求項1から11のいずれかに記載の半導体装置。
  13.  前記ゲート電極と同じ材料による補助容量電極と、
     前記補助容量電極の上に、前記補助容量電極に接するように形成された第1導電層と、
     前記第1導電層の上に、前記前記第1導電層に接するように形成された前記拡散防止層と、
     前記拡散防止層の上に形成された補助容量対向電極と、
     を有する補助容量を備えた、請求項1から11のいずれかに記載の半導体装置。
  14.  前記ゲート電極と同じ材料による補助容量電極と、
     前記補助容量電極の上に、前記補助容量電極に接するように形成された酸化物半導体層と、
     前記補助容量電極上の前記酸化物半導体層に接するように形成された前記拡散防止層と、
     前記拡散防止層の上に形成された補助容量対向電極と、
     を有する補助容量を備えた、請求項1から11のいずれかに記載の半導体装置。
  15.  請求項1から14のいずれかに記載の半導体装置を含む表示装置であって、
     前記拡散防止層の上に形成された画素電極を備え、
     前記画素電極が、前記保護層、前記酸素供給層、および前記拡散防止層を貫通するコンタクトホールを介して前記ドレイン電極に接続されている表示装置。
  16.  請求項1から14のいずれかに記載の半導体装置を含む表示装置であって、
     前記酸素供給層と前記拡散防止層との間に配置された下層電極と、
     前記拡散防止層の上に配置され、前記薄膜トランジスタの前記ドレイン電極に接続された上層電極と、を備えたフリンジフィールド型の表示装置。
  17.  前記ゲート電極と同じ材料によって形成されたコモン線を備え、
     前記コモン線と前記下層電極とが、前記ゲート絶縁層、前記保護層、および前記酸素供給層とを貫通するコンタクトホールを介して接続されている、請求項16に記載のフリンジフィールド型の表示装置。
  18.  前記保護層の密度が1.9~2.2g/cm3の範囲内にある、請求項1から7のいずれかに記載の半導体装置。
  19.  前記保護層が、前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に形成された第1保護層、および前記第1保護層の上に形成された、前記第1保護層よりも密度の低い第2保護層からなる、請求項1から7のいずれかに記載の半導体装置。
  20.  前記第1保護層の密度が2.1~2.4g/cm3の範囲内にあり、前記第2保護層の密度が1.9~2.2g/cm3の範囲内にある、請求項19に記載の半導体装置。
  21.  前記酸化物半導体層と前記ソース電極および前記ドレイン電極との間に形成されたエッチングストッパ層を備えた、請求項1から7に記載の半導体装置。
  22.  請求項20または21に記載の半導体装置を備えた表示装置。
  23.  薄膜トランジスタを備えた半導体装置であって、
     基板の上に形成された、前記薄膜トランジスタのゲート電極と、
     前記ゲート電極の上に形成されたゲート絶縁層と、
     前記ゲート絶縁層の上に形成された酸化物半導体層と、
     前記酸化物半導体層の上に配置された、前記薄膜トランジスタのソース電極及びドレイン電極と、
     前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に、前記酸化物半導体層に接するように形成された酸素供給層と、
    を備えた半導体装置。
  24.  前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極と前記酸素供給層との間に配置された保護層を備え、
     前記酸素供給層が、前記保護層に形成されたコンタクトホールを介して、前記酸化物半導体層に接している、請求項23に記載の半導体装置。
  25.  前記酸素供給層の上に形成された拡散防止層を備える、請求項23または24に記載の半導体装置。
  26.  前記酸化物半導体層と前記ソース電極および前記ドレイン電極との間に形成されたエッチングストッパ層を備えた、請求項23に記載の半導体装置。
  27.  薄膜トランジスタを備えた半導体装置であって、
     基板の上に形成された、前記薄膜トランジスタのゲート電極と、
     前記ゲート電極の上に形成されたゲート絶縁層と、
     前記ゲート絶縁層の上に形成された、前記薄膜トランジスタのソース電極及びドレイン電極と、
     前記ゲート絶縁層、前記ソース電極、及び前記ドレイン電極の上に形成された酸化物半導体層と、
     前記酸化物半導体層の上に形成された保護層と、
     前記保護層の上に形成された酸素供給層と、
    を備えた、半導体装置。
  28.  薄膜トランジスタを備えたトップゲート型の半導体装置であって、
     基板の上に形成された、前記薄膜トランジスタのソース電極及びドレイン電極と、
     前記ソース電極及び前記ドレイン電極の上に形成された酸化物半導体層と、
     前記酸化物半導体層、前記ソース電極、及び前記ドレイン電極の上に形成された絶縁層と、
     前記絶縁層の上に形成された、前記薄膜トランジスタのゲート電極と、
     前記絶縁層及び前記ゲート電極の上に形成された酸素供給層と、
     前記酸素供給層の上に形成された拡散防止層と、
    を備えた、半導体装置。
  29.  請求項23から28のいずれかに記載の半導体装置を備えた表示装置。
PCT/JP2011/079036 2010-12-20 2011-12-15 半導体装置および表示装置 WO2012086513A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201180061376.8A CN103270601B (zh) 2010-12-20 2011-12-15 半导体装置和显示装置
KR1020137018856A KR101630503B1 (ko) 2010-12-20 2011-12-15 반도체 장치 및 표시 장치
US13/996,033 US20150108467A1 (en) 2010-12-20 2011-12-15 Semiconductor device and display device
EP11851182.3A EP2657974B1 (en) 2010-12-20 2011-12-15 Semiconductor device and display device
JP2012549762A JP5284544B2 (ja) 2010-12-20 2011-12-15 半導体装置および表示装置
US15/448,652 US20170179162A1 (en) 2010-12-20 2017-03-03 Semiconductor device and display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-282919 2010-12-20
JP2010282919 2010-12-20

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US13/996,033 A-371-Of-International US20150108467A1 (en) 2010-12-20 2011-12-15 Semiconductor device and display device
US15/448,652 Continuation US20170179162A1 (en) 2010-12-20 2017-03-03 Semiconductor device and display device

Publications (1)

Publication Number Publication Date
WO2012086513A1 true WO2012086513A1 (ja) 2012-06-28

Family

ID=46313789

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/079036 WO2012086513A1 (ja) 2010-12-20 2011-12-15 半導体装置および表示装置

Country Status (6)

Country Link
US (2) US20150108467A1 (ja)
EP (1) EP2657974B1 (ja)
JP (1) JP5284544B2 (ja)
KR (1) KR101630503B1 (ja)
CN (1) CN103270601B (ja)
WO (1) WO2012086513A1 (ja)

Cited By (57)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014033192A (ja) * 2012-07-12 2014-02-20 Semiconductor Energy Lab Co Ltd 半導体装置
WO2014046068A1 (ja) * 2012-09-24 2014-03-27 シャープ株式会社 アクティブマトリックス基板、表示装置、及び、その製造方法
WO2014046031A1 (ja) * 2012-09-21 2014-03-27 シャープ株式会社 半導体装置及び表示装置
WO2014054569A1 (ja) * 2012-10-03 2014-04-10 シャープ株式会社 半導体装置及び表示装置
WO2014054563A1 (ja) * 2012-10-03 2014-04-10 シャープ株式会社 半導体装置及び表示装置
JP2014075581A (ja) * 2012-09-13 2014-04-24 Semiconductor Energy Lab Co Ltd 表示装置および電子機器
JP2014103390A (ja) * 2012-10-24 2014-06-05 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
JP2014106437A (ja) * 2012-11-29 2014-06-09 Mitsubishi Electric Corp 液晶表示パネルおよびその製造方法
WO2014103900A1 (en) * 2012-12-25 2014-07-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR20140098961A (ko) * 2013-01-31 2014-08-11 엘지디스플레이 주식회사 박막 트랜지스터 기판의 제조 방법
JP2014199907A (ja) * 2012-10-24 2014-10-23 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
KR20150022676A (ko) * 2013-08-23 2015-03-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 용량 소자 및 반도체 장치
KR20150034093A (ko) * 2013-09-25 2015-04-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2014189681A3 (en) * 2013-05-24 2015-05-07 Cbrite Inc. Stable high mobility motft and fabrication at low temperature
JP2015188054A (ja) * 2013-10-22 2015-10-29 株式会社半導体エネルギー研究所 表示装置
JP2015195372A (ja) * 2014-03-20 2015-11-05 株式会社半導体エネルギー研究所 半導体装置、該半導体装置を有する表示装置、該表示装置を有する表示モジュール、並びに該半導体装置、該表示装置、及び該表示モジュールを有する電子機器
US9343580B2 (en) 2011-12-05 2016-05-17 Sharp Kabushiki Kaisha Semiconductor device
CN105679832A (zh) * 2014-12-05 2016-06-15 三星显示有限公司 薄膜晶体管基板及其制造方法
US20160282659A1 (en) * 2013-12-20 2016-09-29 Boe Technology Group Co., Ltd. Array substrate, method for fabricating the same, and display apparatus
JP2017069572A (ja) * 2016-12-09 2017-04-06 株式会社半導体エネルギー研究所 半導体装置の作製方法
US9852904B2 (en) 2012-10-17 2017-12-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
WO2018043643A1 (ja) * 2016-09-02 2018-03-08 シャープ株式会社 アクティブマトリクス基板およびアクティブマトリクス基板を備えた表示装置
JP2018113370A (ja) * 2017-01-12 2018-07-19 株式会社Joled 半導体装置、表示装置および電子機器
JP2018132770A (ja) * 2012-10-12 2018-08-23 株式会社半導体エネルギー研究所 液晶表示装置
JP2018169615A (ja) * 2012-07-20 2018-11-01 株式会社半導体エネルギー研究所 液晶表示装置
JP2018174350A (ja) * 2013-02-27 2018-11-08 株式会社半導体エネルギー研究所 半導体装置
US10192876B2 (en) 2017-03-17 2019-01-29 Toshiba Memory Corporation Transistor, memory, and manufacturing method of transistor
EP3454376A1 (en) 2017-09-12 2019-03-13 Sharp Kabushiki Kaisha Active matrix substrate and demultiplexer circuit
JP2019117937A (ja) * 2013-12-02 2019-07-18 株式会社半導体エネルギー研究所 半導体装置
JP2019149553A (ja) * 2013-06-05 2019-09-05 株式会社半導体エネルギー研究所 表示装置
DE112018000567T5 (de) 2017-01-27 2019-10-17 Sharp Kabushiki Kaisha Aktivmatrixsubstrat und anzeigevorrichtung, die dieses verwendet
JP2019204960A (ja) * 2013-04-04 2019-11-28 株式会社半導体エネルギー研究所 半導体装置
US10571761B2 (en) 2017-09-08 2020-02-25 Sharp Kabushiki Kaisha Active matrix substrate and demultiplexer circuit
JP2020061565A (ja) * 2015-02-04 2020-04-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10629630B2 (en) 2016-03-02 2020-04-21 Sharp Kabushiki Kaisha Active matrix substrate, and liquid crystal display device provided with active matrix substrate
JP2020077887A (ja) * 2013-10-31 2020-05-21 株式会社半導体エネルギー研究所 半導体装置
US10714552B2 (en) 2016-09-05 2020-07-14 Sharp Kabushiki Kaisha Active matrix substrate having plurality of circuit thin film transistors and pixel thin film transistors
US10816865B2 (en) 2016-03-15 2020-10-27 Sharp Kabushiki Kaisha Active matrix substrate
US10942409B2 (en) 2016-09-01 2021-03-09 Sharp Kabushiki Kaisha Active-matrix substrate and display device
US10950705B2 (en) 2017-02-15 2021-03-16 Sharp Kabushiki Kaisha Active matrix substrate
US10957268B2 (en) 2016-08-12 2021-03-23 Sharp Kabushiki Kaisha Active-matrix substrate and display device
US10978529B2 (en) 2018-09-19 2021-04-13 Sharp Kabushiki Kaisha Active matrix substrate and method for manufacturing the same
JP2021061411A (ja) * 2012-08-31 2021-04-15 株式会社半導体エネルギー研究所 表示装置
US10991725B2 (en) 2017-03-09 2021-04-27 Sharp Kabushiki Kaisha Active matrix substrate and method for producing same
JP2021093536A (ja) * 2013-01-30 2021-06-17 株式会社半導体エネルギー研究所 表示装置
JP2021103777A (ja) * 2012-12-25 2021-07-15 株式会社半導体エネルギー研究所 表示装置
JP2021106270A (ja) * 2013-09-13 2021-07-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2021106274A (ja) * 2013-12-27 2021-07-26 株式会社半導体エネルギー研究所 表示装置
WO2021171422A1 (ja) * 2020-02-26 2021-09-02 シャープ株式会社 表示装置及びその製造方法
US11205729B2 (en) 2018-03-07 2021-12-21 Sharp Kabushiki Kaisha Semiconductor device and method for manufacturing same
US11302718B2 (en) 2017-05-18 2022-04-12 Sharp Kabushiki Kaisha Active matrix substrate and production method therefor
JP2022097503A (ja) * 2013-10-22 2022-06-30 株式会社半導体エネルギー研究所 表示装置
JP2022122874A (ja) * 2013-05-21 2022-08-23 株式会社半導体エネルギー研究所 半導体装置、電子機器
JP7248628B2 (ja) 2012-09-13 2023-03-29 株式会社半導体エネルギー研究所 表示装置
US11695020B2 (en) 2019-12-17 2023-07-04 Sharp Kabushiki Kaisha Active matrix substrate and method for manufacturing same
JP7407253B2 (ja) 2012-12-28 2023-12-28 株式会社半導体エネルギー研究所 表示装置、電子機器
JP7434388B2 (ja) 2012-12-28 2024-02-20 株式会社半導体エネルギー研究所 半導体装置

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8679905B2 (en) * 2011-06-08 2014-03-25 Cbrite Inc. Metal oxide TFT with improved source/drain contacts
JP6127425B2 (ja) * 2012-09-26 2017-05-17 凸版印刷株式会社 積層構造体、薄膜トランジスタアレイおよびそれらの製造方法
WO2014050636A1 (ja) * 2012-09-26 2014-04-03 シャープ株式会社 半導体装置、表示パネル、及び半導体装置の製造方法
CN104362157B (zh) * 2014-12-02 2017-05-03 京东方科技集团股份有限公司 一种阵列基板及其制作方法、显示装置
CN107092111B (zh) * 2016-02-17 2021-06-11 群创光电股份有限公司 主动元件阵列基板以及显示面板
TWI621250B (zh) * 2017-04-19 2018-04-11 友達光電股份有限公司 軟性面板及其製作方法
WO2019064411A1 (ja) * 2017-09-28 2019-04-04 シャープ株式会社 電極コンタクト構造、表示制御ドライバ、および表示デバイス
KR102436813B1 (ko) * 2017-12-08 2022-08-29 삼성디스플레이 주식회사 표시 패널 및 그 제조방법
CN113053250B (zh) 2017-12-28 2022-10-04 乐金显示有限公司 可折叠显示器
JP2019121696A (ja) * 2018-01-05 2019-07-22 株式会社ジャパンディスプレイ 半導体装置およびその製造方法
US11430846B2 (en) * 2019-03-19 2022-08-30 Innolux Corporation Display module with transistor
CN113471218B (zh) * 2021-06-29 2023-09-19 合肥鑫晟光电科技有限公司 显示面板及其制作方法、以及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003298062A (ja) 2002-03-29 2003-10-17 Sharp Corp 薄膜トランジスタ及びその製造方法
JP2006165531A (ja) 2004-11-10 2006-06-22 Canon Inc 電界効果型トランジスタの製造方法
JP2008170664A (ja) 2007-01-11 2008-07-24 Epson Imaging Devices Corp 液晶表示装置及びその製造方法
WO2010002807A2 (en) * 2008-07-02 2010-01-07 Applied Materials, Inc. Capping layers for metal oxynitride tfts
JP2010135762A (ja) * 2008-10-31 2010-06-17 Semiconductor Energy Lab Co Ltd 駆動回路及び表示装置
JP2010251735A (ja) * 2009-03-27 2010-11-04 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2012009843A (ja) * 2010-05-21 2012-01-12 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2845303B2 (ja) * 1991-08-23 1999-01-13 株式会社 半導体エネルギー研究所 半導体装置とその作製方法
US6197133B1 (en) * 1999-02-16 2001-03-06 General Electric Company Short-pulse high-peak laser shock peening
JP4101533B2 (ja) * 2002-03-01 2008-06-18 株式会社半導体エネルギー研究所 半透過型の液晶表示装置の作製方法
US7211825B2 (en) * 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
TWI569441B (zh) * 2005-01-28 2017-02-01 半導體能源研究所股份有限公司 半導體裝置,電子裝置,和半導體裝置的製造方法
EP1995787A3 (en) * 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method therof
TWI351764B (en) * 2007-04-03 2011-11-01 Au Optronics Corp Pixel structure and method for forming the same
KR101334182B1 (ko) * 2007-05-28 2013-11-28 삼성전자주식회사 ZnO 계 박막 트랜지스터의 제조방법
JP4759598B2 (ja) * 2007-09-28 2011-08-31 キヤノン株式会社 薄膜トランジスタ、その製造方法及びそれを用いた表示装置
JP4916461B2 (ja) * 2008-02-18 2012-04-11 シャープ株式会社 アクティブマトリクス基板およびそれを備えた表示装置
KR101474774B1 (ko) * 2008-07-07 2014-12-19 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이의 제조 방법
KR20100027388A (ko) * 2008-09-02 2010-03-11 삼성전자주식회사 반도체 소자의 절연막 및 그를 이용한 반도체 소자의 형성방법
JP4623179B2 (ja) * 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5515281B2 (ja) * 2008-12-03 2014-06-11 ソニー株式会社 薄膜トランジスタ、表示装置、電子機器および薄膜トランジスタの製造方法
JP5615540B2 (ja) * 2008-12-19 2014-10-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP5760298B2 (ja) * 2009-05-21 2015-08-05 ソニー株式会社 薄膜トランジスタ、表示装置、および電子機器
TWI559501B (zh) * 2009-08-07 2016-11-21 半導體能源研究所股份有限公司 半導體裝置和其製造方法
KR101250319B1 (ko) * 2009-10-06 2013-04-03 엘지디스플레이 주식회사 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판과 그 제조방법
EP2494601A4 (en) * 2009-10-30 2016-09-07 Semiconductor Energy Lab SEMICONDUCTOR COMPONENT AND MANUFACTURING METHOD THEREFOR
KR20130055607A (ko) * 2010-04-23 2013-05-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
US8797487B2 (en) * 2010-09-10 2014-08-05 Semiconductor Energy Laboratory Co., Ltd. Transistor, liquid crystal display device, and manufacturing method thereof

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003298062A (ja) 2002-03-29 2003-10-17 Sharp Corp 薄膜トランジスタ及びその製造方法
JP2006165531A (ja) 2004-11-10 2006-06-22 Canon Inc 電界効果型トランジスタの製造方法
JP2008170664A (ja) 2007-01-11 2008-07-24 Epson Imaging Devices Corp 液晶表示装置及びその製造方法
WO2010002807A2 (en) * 2008-07-02 2010-01-07 Applied Materials, Inc. Capping layers for metal oxynitride tfts
JP2010135762A (ja) * 2008-10-31 2010-06-17 Semiconductor Energy Lab Co Ltd 駆動回路及び表示装置
JP2010251735A (ja) * 2009-03-27 2010-11-04 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2012009843A (ja) * 2010-05-21 2012-01-12 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2657974A4

Cited By (112)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9343580B2 (en) 2011-12-05 2016-05-17 Sharp Kabushiki Kaisha Semiconductor device
JP2018133577A (ja) * 2012-07-12 2018-08-23 株式会社半導体エネルギー研究所 表示装置
JP2017123489A (ja) * 2012-07-12 2017-07-13 株式会社半導体エネルギー研究所 半導体装置
JP2014033192A (ja) * 2012-07-12 2014-02-20 Semiconductor Energy Lab Co Ltd 半導体装置
JP2019211790A (ja) * 2012-07-20 2019-12-12 株式会社半導体エネルギー研究所 液晶表示装置
US11543718B2 (en) 2012-07-20 2023-01-03 Semiconductor Energy Laboratory Co., Ltd. Display device
US10877338B2 (en) 2012-07-20 2020-12-29 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2018169615A (ja) * 2012-07-20 2018-11-01 株式会社半導体エネルギー研究所 液晶表示装置
US11841595B2 (en) 2012-07-20 2023-12-12 Semiconductor Energy Laboratory Co., Ltd. Display device
US11137651B2 (en) 2012-07-20 2021-10-05 Semiconductor Energy Laboratory Co., Ltd. Display device
US10852576B2 (en) 2012-07-20 2020-12-01 Semiconductor Energy Laboratory Co., Ltd. Display device
US11327376B2 (en) 2012-07-20 2022-05-10 Semiconductor Energy Laboratory Co., Ltd. Display device
JP2021061411A (ja) * 2012-08-31 2021-04-15 株式会社半導体エネルギー研究所 表示装置
JP7123113B2 (ja) 2012-08-31 2022-08-22 株式会社半導体エネルギー研究所 表示装置
JP2018078338A (ja) * 2012-09-13 2018-05-17 株式会社半導体エネルギー研究所 表示装置
JP7248628B2 (ja) 2012-09-13 2023-03-29 株式会社半導体エネルギー研究所 表示装置
JP2014075581A (ja) * 2012-09-13 2014-04-24 Semiconductor Energy Lab Co Ltd 表示装置および電子機器
US9711537B2 (en) 2012-09-13 2017-07-18 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic appliance
WO2014046031A1 (ja) * 2012-09-21 2014-03-27 シャープ株式会社 半導体装置及び表示装置
WO2014046068A1 (ja) * 2012-09-24 2014-03-27 シャープ株式会社 アクティブマトリックス基板、表示装置、及び、その製造方法
WO2014054569A1 (ja) * 2012-10-03 2014-04-10 シャープ株式会社 半導体装置及び表示装置
WO2014054563A1 (ja) * 2012-10-03 2014-04-10 シャープ株式会社 半導体装置及び表示装置
US9853164B2 (en) 2012-10-03 2017-12-26 Sharp Kabushiki Kaisha Semiconductor device and display device
JP2018132770A (ja) * 2012-10-12 2018-08-23 株式会社半導体エネルギー研究所 液晶表示装置
US9852904B2 (en) 2012-10-17 2017-12-26 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US11824105B2 (en) 2012-10-24 2023-11-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2014199907A (ja) * 2012-10-24 2014-10-23 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
US11152494B2 (en) 2012-10-24 2021-10-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2022002311A (ja) * 2012-10-24 2022-01-06 株式会社半導体エネルギー研究所 表示装置
US11355648B2 (en) 2012-10-24 2022-06-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US9997639B2 (en) 2012-10-24 2018-06-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US10749015B2 (en) 2012-10-24 2020-08-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2014103390A (ja) * 2012-10-24 2014-06-05 Semiconductor Energy Lab Co Ltd 半導体装置及びその作製方法
US10361291B2 (en) 2012-10-24 2019-07-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
CN108649066A (zh) * 2012-10-24 2018-10-12 株式会社半导体能源研究所 半导体装置及其制造方法
US10516062B2 (en) 2012-10-24 2019-12-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2020053687A (ja) * 2012-10-24 2020-04-02 株式会社半導体エネルギー研究所 表示装置
JP2014106437A (ja) * 2012-11-29 2014-06-09 Mitsubishi Electric Corp 液晶表示パネルおよびその製造方法
US9690154B2 (en) 2012-11-29 2017-06-27 Mitsubishi Electric Corporation Liquid crystal display panel and method of manufacturing the same
US9911755B2 (en) 2012-12-25 2018-03-06 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including transistor and capacitor
WO2014103900A1 (en) * 2012-12-25 2014-07-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP7144557B2 (ja) 2012-12-25 2022-09-29 株式会社半導体エネルギー研究所 表示装置
JP2021103777A (ja) * 2012-12-25 2021-07-15 株式会社半導体エネルギー研究所 表示装置
JP7407253B2 (ja) 2012-12-28 2023-12-28 株式会社半導体エネルギー研究所 表示装置、電子機器
JP7434388B2 (ja) 2012-12-28 2024-02-20 株式会社半導体エネルギー研究所 半導体装置
JP2021093536A (ja) * 2013-01-30 2021-06-17 株式会社半導体エネルギー研究所 表示装置
JP7123204B2 (ja) 2013-01-30 2022-08-22 株式会社半導体エネルギー研究所 表示装置
KR102028980B1 (ko) 2013-01-31 2019-10-08 엘지디스플레이 주식회사 박막 트랜지스터 기판의 제조 방법
KR20140098961A (ko) * 2013-01-31 2014-08-11 엘지디스플레이 주식회사 박막 트랜지스터 기판의 제조 방법
JP2020053694A (ja) * 2013-02-27 2020-04-02 株式会社半導体エネルギー研究所 半導体装置
JP7353446B2 (ja) 2013-02-27 2023-09-29 株式会社半導体エネルギー研究所 半導体装置
JP2018174350A (ja) * 2013-02-27 2018-11-08 株式会社半導体エネルギー研究所 半導体装置
US10573673B2 (en) 2013-04-04 2020-02-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP2019204960A (ja) * 2013-04-04 2019-11-28 株式会社半導体エネルギー研究所 半導体装置
US11495626B2 (en) 2013-04-04 2022-11-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US10991731B2 (en) 2013-04-04 2021-04-27 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP2020145467A (ja) * 2013-04-04 2020-09-10 株式会社半導体エネルギー研究所 半導体装置
JP7402269B2 (ja) 2013-05-21 2023-12-20 株式会社半導体エネルギー研究所 半導体装置、電子機器
JP2022122874A (ja) * 2013-05-21 2022-08-23 株式会社半導体エネルギー研究所 半導体装置、電子機器
WO2014189681A3 (en) * 2013-05-24 2015-05-07 Cbrite Inc. Stable high mobility motft and fabrication at low temperature
JP2020113776A (ja) * 2013-06-05 2020-07-27 株式会社半導体エネルギー研究所 表示装置
JP7076601B2 (ja) 2013-06-05 2022-05-27 株式会社半導体エネルギー研究所 表示装置
JP2021100123A (ja) * 2013-06-05 2021-07-01 株式会社半導体エネルギー研究所 表示装置
JP7403579B2 (ja) 2013-06-05 2023-12-22 株式会社半導体エネルギー研究所 表示装置
JP2019149553A (ja) * 2013-06-05 2019-09-05 株式会社半導体エネルギー研究所 表示装置
KR102244553B1 (ko) * 2013-08-23 2021-04-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 용량 소자 및 반도체 장치
KR20150022676A (ko) * 2013-08-23 2015-03-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 용량 소자 및 반도체 장치
JP2021106270A (ja) * 2013-09-13 2021-07-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2015088739A (ja) * 2013-09-25 2015-05-07 株式会社半導体エネルギー研究所 半導体装置
KR102281623B1 (ko) 2013-09-25 2021-07-23 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US10483295B2 (en) 2013-09-25 2019-11-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising resistor comprising metal oxide
KR20150034093A (ko) * 2013-09-25 2015-04-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2022097503A (ja) * 2013-10-22 2022-06-30 株式会社半導体エネルギー研究所 表示装置
JP7302067B2 (ja) 2013-10-22 2023-07-03 株式会社半導体エネルギー研究所 表示装置
JP2015188054A (ja) * 2013-10-22 2015-10-29 株式会社半導体エネルギー研究所 表示装置
JP2022070860A (ja) * 2013-10-31 2022-05-13 株式会社半導体エネルギー研究所 半導体装置
JP7015855B2 (ja) 2013-10-31 2022-02-03 株式会社半導体エネルギー研究所 半導体装置
JP2020077887A (ja) * 2013-10-31 2020-05-21 株式会社半導体エネルギー研究所 半導体装置
JP2021002669A (ja) * 2013-12-02 2021-01-07 株式会社半導体エネルギー研究所 半導体装置
JP2019117937A (ja) * 2013-12-02 2019-07-18 株式会社半導体エネルギー研究所 半導体装置
JP7030917B2 (ja) 2013-12-02 2022-03-07 株式会社半導体エネルギー研究所 半導体装置
US20160282659A1 (en) * 2013-12-20 2016-09-29 Boe Technology Group Co., Ltd. Array substrate, method for fabricating the same, and display apparatus
JP2021106274A (ja) * 2013-12-27 2021-07-26 株式会社半導体エネルギー研究所 表示装置
JP7057458B2 (ja) 2013-12-27 2022-04-19 株式会社半導体エネルギー研究所 表示装置
US10861980B2 (en) 2014-03-20 2020-12-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device including semiconductor device, display module including display device, and electronic device including semiconductor device, display device, and display module
JP2015195372A (ja) * 2014-03-20 2015-11-05 株式会社半導体エネルギー研究所 半導体装置、該半導体装置を有する表示装置、該表示装置を有する表示モジュール、並びに該半導体装置、該表示装置、及び該表示モジュールを有する電子機器
CN105679832A (zh) * 2014-12-05 2016-06-15 三星显示有限公司 薄膜晶体管基板及其制造方法
KR20160069063A (ko) * 2014-12-05 2016-06-16 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
KR102279884B1 (ko) * 2014-12-05 2021-07-22 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
JP2020061565A (ja) * 2015-02-04 2020-04-16 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10629630B2 (en) 2016-03-02 2020-04-21 Sharp Kabushiki Kaisha Active matrix substrate, and liquid crystal display device provided with active matrix substrate
US10816865B2 (en) 2016-03-15 2020-10-27 Sharp Kabushiki Kaisha Active matrix substrate
US10957268B2 (en) 2016-08-12 2021-03-23 Sharp Kabushiki Kaisha Active-matrix substrate and display device
US10942409B2 (en) 2016-09-01 2021-03-09 Sharp Kabushiki Kaisha Active-matrix substrate and display device
US10777587B2 (en) 2016-09-02 2020-09-15 Sharp Kabushiki Kaisha Active matrix substrate and display device provided with active matrix substrate
WO2018043643A1 (ja) * 2016-09-02 2018-03-08 シャープ株式会社 アクティブマトリクス基板およびアクティブマトリクス基板を備えた表示装置
US10714552B2 (en) 2016-09-05 2020-07-14 Sharp Kabushiki Kaisha Active matrix substrate having plurality of circuit thin film transistors and pixel thin film transistors
JP2017069572A (ja) * 2016-12-09 2017-04-06 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2018113370A (ja) * 2017-01-12 2018-07-19 株式会社Joled 半導体装置、表示装置および電子機器
US10725352B2 (en) 2017-01-27 2020-07-28 Sharp Kabushiki Kaisha Active matrix substrate and display device using same
DE112018000567T5 (de) 2017-01-27 2019-10-17 Sharp Kabushiki Kaisha Aktivmatrixsubstrat und anzeigevorrichtung, die dieses verwendet
US10950705B2 (en) 2017-02-15 2021-03-16 Sharp Kabushiki Kaisha Active matrix substrate
US10991725B2 (en) 2017-03-09 2021-04-27 Sharp Kabushiki Kaisha Active matrix substrate and method for producing same
US10192876B2 (en) 2017-03-17 2019-01-29 Toshiba Memory Corporation Transistor, memory, and manufacturing method of transistor
US11302718B2 (en) 2017-05-18 2022-04-12 Sharp Kabushiki Kaisha Active matrix substrate and production method therefor
US10571761B2 (en) 2017-09-08 2020-02-25 Sharp Kabushiki Kaisha Active matrix substrate and demultiplexer circuit
US10558097B2 (en) 2017-09-12 2020-02-11 Sharp Kabushiki Kaisha Active matrix substrate and demultiplexer circuit
EP3454376A1 (en) 2017-09-12 2019-03-13 Sharp Kabushiki Kaisha Active matrix substrate and demultiplexer circuit
US11205729B2 (en) 2018-03-07 2021-12-21 Sharp Kabushiki Kaisha Semiconductor device and method for manufacturing same
US10978529B2 (en) 2018-09-19 2021-04-13 Sharp Kabushiki Kaisha Active matrix substrate and method for manufacturing the same
US11695020B2 (en) 2019-12-17 2023-07-04 Sharp Kabushiki Kaisha Active matrix substrate and method for manufacturing same
WO2021171422A1 (ja) * 2020-02-26 2021-09-02 シャープ株式会社 表示装置及びその製造方法

Also Published As

Publication number Publication date
CN103270601B (zh) 2016-02-24
KR101630503B1 (ko) 2016-06-14
KR20140003481A (ko) 2014-01-09
CN103270601A (zh) 2013-08-28
EP2657974A4 (en) 2015-01-07
EP2657974B1 (en) 2017-02-08
JPWO2012086513A1 (ja) 2014-05-22
US20170179162A1 (en) 2017-06-22
EP2657974A1 (en) 2013-10-30
US20150108467A1 (en) 2015-04-23
JP5284544B2 (ja) 2013-09-11

Similar Documents

Publication Publication Date Title
JP5284544B2 (ja) 半導体装置および表示装置
JP5241967B2 (ja) 半導体装置および表示装置
JP5275523B2 (ja) 表示装置、ならびに半導体装置および表示装置の製造方法
TWI546865B (zh) 半導體裝置、顯示裝置、及半導體裝置與顯示裝置之製造方法
WO2015029286A1 (ja) 薄膜トランジスタ基板の製造方法及び薄膜トランジスタ基板
JP5253686B2 (ja) アクティブマトリクス基板、表示装置、およびアクティブマトリクス基板の製造方法
JP6457879B2 (ja) 表示装置及びその製造方法
JP5275517B2 (ja) 基板及びその製造方法、表示装置
JP5241966B2 (ja) 半導体装置、tft基板、ならびに半導体装置およびtft基板の製造方法
TW201423976A (zh) 用於顯示設備的基板、包含該基板的顯示設備及製造該顯示設備的方法
JP6727414B2 (ja) 薄膜トランジスタ基板及びその製造方法
JP6758884B2 (ja) 表示装置
KR20170079629A (ko) 유기전계 발광표시장치 및 그 제조방법

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201180061376.8

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11851182

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2012549762

Country of ref document: JP

NENP Non-entry into the national phase

Ref country code: DE

REEP Request for entry into the european phase

Ref document number: 2011851182

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 2011851182

Country of ref document: EP

WWE Wipo information: entry into national phase

Ref document number: 13996033

Country of ref document: US

ENP Entry into the national phase

Ref document number: 20137018856

Country of ref document: KR

Kind code of ref document: A