TWI303877B - Nonvolatile semiconductor memory device and method for producing the same - Google Patents

Nonvolatile semiconductor memory device and method for producing the same Download PDF

Info

Publication number
TWI303877B
TWI303877B TW095104518A TW95104518A TWI303877B TW I303877 B TWI303877 B TW I303877B TW 095104518 A TW095104518 A TW 095104518A TW 95104518 A TW95104518 A TW 95104518A TW I303877 B TWI303877 B TW I303877B
Authority
TW
Taiwan
Prior art keywords
capacitor
impurity concentration
insulating film
region
film
Prior art date
Application number
TW095104518A
Other languages
English (en)
Other versions
TW200636978A (en
Inventor
Masahiro Obuchi
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200636978A publication Critical patent/TW200636978A/zh
Application granted granted Critical
Publication of TWI303877B publication Critical patent/TWI303877B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/26Bombardment with radiation
    • H01L21/263Bombardment with radiation with high-energy radiation
    • H01L21/265Bombardment with radiation with high-energy radiation producing ion implantation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/20Programmable ROM [PROM] devices comprising field-effect components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/20Programmable ROM [PROM] devices comprising field-effect components
    • H10B20/25One-time programmable ROM [OTPROM] devices, e.g. using electrically-fusible links
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/18Auxiliary circuits, e.g. for writing into memory

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • High Energy & Nuclear Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Toxicology (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Health & Medical Sciences (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Dram (AREA)
  • Read Only Memory (AREA)
  • Non-Volatile Memory (AREA)

Description

1303877 ^ 九、發明說明: " 【發明所屬之技術領域】 本發明係關於非揮發性半導體記憶裴置及其製造方 法,尤指關於一次可編程(0ne Time Programmabie 記憶體元件及其製造方法。 ^【先前技術】
• 近年來,使用於非接觸式個體辨識(例如,利用RFID .標籤的物流管理、進出室管理、精算管理等)的電子標籤曰 -益廣泛普及。RFID(無線射頻辨識;及沾。f叫魏^ -Identification)係指,藉由微小的電子標籤進行人或物件識 _別/管理的機構,而不僅成為取代條碼的商品識別/管理技 ^在促進社會的!了化/自動化方面,係日益㈣目的基 礎技術。 在此’電子標籤係指裝設於複數個辨識對象的每一 個’且將關於非裝設體的數位 /饥貝口I己饫於内建的記憶體 4又來5兄’上述數立杳邱# #, .A f · 貝戒係猎由使用者端的讀/寫 (reader/write),進行非接觸式讀寫。 用以記憶數位資訊的記情, ^rMaQlrT?nA/r, 〕°己^'體,可例舉如光罩唯讀記憶 體⑽skR⑽)。該光罩唯讀記憶體的 於光罩唯讀記憶體完成時。因此,0仔口疋°己匕、 體之電子標鐵的製品出貨到市:後,該光罩唯讀記憶 血轉#立雖… 後’電子標籤的使用者並 …、法將任讀位諸寫人光罩唯讀記憶體。 用去冗:内建於上述電子標鐵的記憶體,乃使用可供使 用者端電性寫入所希望之教 使用J仏便 位貝料的 EPR〇M(Erasable 317894 5 1303877 programmable read only memory,可抹除唯讀記憶體)或 EEPROM(Electrically erasable programmable ROM,電子可 抹除唯讀記憶體)等非揮發性記憶體元件。 然而,將EPROM或EEPROM使用於記憶體之習知例 的電子標籤,因在EPROM或EEPROM的構造上,晶片尺 . 寸會變大,製造步驟會變複雜,所以製造成本會增加。因 此,會有記憶體及搭載該記憶體之電子標籤的單價昇高的 .問題。 鲁- 所以,從將晶片尺寸盡量縮小且抑制製造成本的觀點 •來看,使用於電子標籤等的記憶體係以一次可編程記憶體 _ (以下簡稱為OTP記憶體)較為合適。OTP記憶體正如其名 所示,是僅在最初一次寫入後,即不作資料的消除或進一 步程式化的方式來使用。此外,由於OTP記憶體無法將所 儲存的資訊變形,故僅以其本身來作為製品使用的情形較 少,但不僅在電子標籤方面,就半導體裝置中執行輔助功 鲁能的手段等而言,其需求均日益增加。 • 一般的otp a己彳思體早元係具有依序形成有浮置閘極 ^ (floating gate)、介電膜、控制閘極(control gate)的積層構 造(參照專利文獻2、3)。 此外’本發明相關的技術文獻,可例舉以下的專利文 獻。 〔專利文獻1〕日本專利特開2003 — 114247號公報 〔專利文獻2〕日本專利特開2004— 193606號公報 〔專利文獻3〕日本專利特開2004— 356631號公報 317894 6 1303877 【發明内容】 〔發明所欲解決之課題〕 通常’内建於一個半導體裝置之OTP記憶體單元的數 量很少,相對於半導體製品的整個面積,〇Tp記憶體單元 所佔的面積並不大,但因為一般的οτρ記憶體單元具有非 •揮發性的特性,所以具有上述的積層構造(一般而言,該積 •層構造係依序形成有多晶矽層、絕緣層、多 -便起見,稱之為HP構造)。 為方 1 此種積層構造(PIP構造)的製造步驟較複雜,會使具備 -OTP記憶體單元的電子標籤或半導體製品等的製造費用、增 加。再者,由於QTp記憶體單元係與膜厚相龍厚的高^ 壓單^晶體同時積體在半導體基板上而構成積體電路 (由β於寫人動作時施加高電壓),故也會有晶片面積變大的 體製品或 品質優良 因此,即使想將具備ΟΤΡ記憶體單元的半導
電子標籤在實用上推進時’也必須更廉價地提供 的ΟΤΡ記憶體單元。、 〔用以解決課題之手段〕 本發明係有鑑於上述課題而開發者,其主要特徵 即,本發明之非揮發性半導體記㈣置係具 有早π電晶體與電容器的記憶體單元者, ^ U ^ ^ 兴夺寸敘為具備: /、上以早π電晶體的閘極電極電性連接的字元 上述單元電晶體的汲極區域内,而成為電成於 的埋設層;形成於上述埋設層上:下電極 电谷裔絕緣膜;形成於 317894 7 1303877 ΐ述絕緣膜上,而成為電容器之上部電極的導電 二二二電層電性連接的資料線;及從上述資料線施 至上述電容器絕緣膜的電壓供給電路;且藉由 電容絕緣膜破壞絕緣,而寫入資料,且根據上述 。。❿緣膜是否被破壞絕緣,來讀取資料。 半连月之非揮發性半導體記憶裝置之製造方法,係在 ^體基板上具備包含電容器與單元電晶體的記憶體單元 在軍毛)生半導體記憶裝置之製造方法,其特徵為包括: 述半導體基板的表面’形成第1雜質濃度之汲極區域 、’在上述第1雜質濃度的汲極區域上,形 ,的步驟;在上述第1雜質濃度的汲極區域内,形; *為上逑電容器之下部電極的埋設層之步驟;以及在上述 笔容器絕緣膜上,形成作為上述電容器之上部電極的導電 層之步驟。、 〔發明的效果〕 本發明係在OTP記憶體之單元電晶體的汲極區域 内形成,為電容器之下部電極的埋設層,且在該埋設層 士 = f可藉由資料線所施加的預定電壓而破壞絕緣的電容 。表膜且在s亥電谷益絕緣膜上形成作為電容器之上部 電極的導電層。根據此構造,即使不根據習知積層構造(PIP 構造)’亦可構成οττ記憶體單元。 藉此構成,可達成οτρ記憶體單元的小型化,且可大 ,減少製造步驟/成本,故可將具備本發明之οτρ記憶體 單7G的電子標籤或内建有該電子標籤之其他半導體製品的 317894 8 1303877 衣造成本降低。 置於:第?::二(低漠度)的汲極區域、與配 度(高濃度㈣極之第_濃 可對資料寫二時的高電麼確保耐ί。晶體的汲極區域,即 與作為電容=之70電晶體之弟2雜質濃度的汲極區域 /的晶片面積進一步小型化。…重璧,即可使整體 '藉由使埋設層的雜質澧声古於欣, 度),且低於第2雜質…雜質濃度㈤農 的耐壓。 心辰度(…辰度),可確保汲極區域整體 T ’猎由以使電容器絕緣膜的膜厚薄於單元電晶 甲1極絕緣膜的膜厚的方式構成, 虔,同時在電容11容^_^_7電晶體確保耐 低寫入動作電Μ。 緣财_緣,且可降 =,藉由使作為電容器之下部電極的埋設層鄰接於 ’且在元件分離膜上形成作為電容器 電 【實施方式】 達成0τρί&憶體單元的小型化。 繼之,參照圖式說明本發明的實施形態。此外 ⑽記憶體係内建於例如以非接觸式料 的電子^戴使用’但亦可内建於其他半導體製品使用,、亦 可以單體使用。 亦 第1圖係本發明實施形態之οτρ記憶體的電路圖,第 317894 9 1303877 圖⑻係弟i圖所示之實施形態之0„記憶體的配置圖。 …!圖及第2圖⑷所示,本發明之〇τρ記憶體係以 早疋電晶體Τ1、Τ2及電容器C1、C2之各—組,構成⑽ 圮憶體的1單元(Celll、Cell2)。如第 "如昂2圖⑷所不,Celll 及⑽2一係以第2接觸孔FC2為中心形成對稱關係。 字π線WLL、WLR(由例如多晶石夕層或多晶石夕化物層 所構成)’分別與單元電晶體T1、T2的閘極電極電性連‘
2置。X,單元電晶體Τ1、Τ2的汲極區域係分別與電 谷器Cl、C2的下部電極連接,其電壓分別為vl、vr。 又,單元電晶體T1、丁2的汲極區域(電容器C1、C2 的下部電極),存有寄生電容CPI、CP2。寄生電容CP1、 CP2主要是pn接合電容。 再者,單元電晶體ΤΙ、T2的源極區域係經由接地線 ^NDL接地,電谷态C1、C2的上部電極係與資料線 電性連接。資料線DL係與電壓供給電路VS連接,藉由 φ此私壓供給電路vs,可將電壓供給至資料線。此外, -貧料讀取時,可經由輸出緩衝器BF而輸出至外部。 • 繼之’芩照剖視圖,說明本實施形態之OTP記憶體的 洋細内容。第2圖(b)係沿著第2圖(a)所示之本實施形態之 OTP 5己憶體的X — X線之剖視圖。 如第2圖(b)所示,在由例如p型石夕基板所構成之半導 體基板1上的表面,隔著預定間隔,形成由高濃度的源極 區域12(N+)及低濃度的源極區域4(LN)所構成的源極區域 S ’與由高濃度的汲極區域13(N+)及低濃度的汲極區域 317894 10 1303877 5(LN)所構成的汲極區域D,且在這兩個區域之間形成有通 _ 道區域20。 在此,高濃度的源極區域12(N+)係形成於低濃度的源 極區域4(LN)内,高濃度的汲極區域13(N+)係形成於低濃 度的汲極區域5(LN)内。亦即,本實施形態的單元電晶體 .ΤΙ、T2 係具有所謂的 LDD 構造(Lightly Doped Drain,低 掺雜汲極),其他的單元電晶體也具有相同的LDD構造。 此乃為了對資料寫入時的高電壓確保耐壓之故,但本發明 鲁-並不限定於此,依照需要,亦可不是LDD構造。 、 在通道區域20的一部分上、在源極區域S及汲極區 .域D的一部分上,係經由高耐壓用之膜厚較厚的閘極絕緣 膜6(例如膜厚為60nm),形成有由多晶矽等構成的閘極電 極9。閘極電極9係藉由未圖示的配線與字元線WLL、WLR 電性連接。 又,在汲極區域D内形成有作為高濃度雜質型層 φ (BN+)的埋設層8(BN+)。該埋設層8(BN+)係為電容器C1、 、C2的下部電極,本實施形態中,係採用與上述高濃度的汲 極區域13(Ν+)局部重疊的構造。 如上所述,使汲極區域D内之高濃度的汲極區域 13(Ν+)與作為電容器之下部電極的埋設層8(ΒΝ+)局部重 疊,即可將整體的晶片面積小型化。然而,本發明並不限 定於此,亦可根據需要使高濃度的汲極區域13(Ν+)與埋設 層8(ΒΝ+)不重疊。 此外’低濃度的〉及極區域5 (LN)、南濃度的 >及極區域 11 317894 1303877 13(N+)及埋設層8(BN+)之雜質濃度的關係,從確保耐壓的 觀點來看’以LN < BN+ < N+為佳。此乃因若使埋設層 8(BN+)的雜質濃度高於高濃度之汲極區域13(N+)的雜^ 濃度的話,則汲極區域D整體的雜質濃度會變高,導致汲 極财壓降低之故。 再者,在半導體基板1上形成有用以將活性區域(〇τρ 記憶體單元)分離的場氧化膜2。在達成單元的小型化方 面,場氧化膜2係以所謂的STI構造(shall〇w trench isolation :淺溝槽隔離)為佳,但亦可為 oxidation of silicon ’局部氧化)構造。又,為了達成單元 的小型化,與該場氧化膜2鄰接,形成有汲極區域D及埋 設層 8(BN+)。 接著,在汲極區域D的一部分上,以從埋設 j場氧化膜2連接的方式,形成有由氧化
緣膜W,且經由該電容器絕緣膜7a、7J ==層等構成的導電層10。導電層1。係成為電 谷态的上部電極。 ^ 严:卜本實施形態中,使電容器絕緣膜7a、7b的膜 == 的膜厚更薄(例如―。此乃因本發明 係猎由使電容器絕緣膜7a、 、月 入者,用以將此時的寫入動作電屢^旦緣^來進行資料的寫 構成,在單元電晶體T1 ;二:民之故。根據此 器使電容器絕緣膜:二 時,在電容 在該單元電晶體T1、T2W^易破壞絕緣。 T2上及電容器C1、C2上,形成 317894 12 1303877 由例如氧化矽膜等構 膜。在該層間絕緣膜 有層間絕緣膜14。層間絕緣膜14係 成’但亦可為含有氮化矽膜等的複合 14形成有接觸孔FC1、FC2。 接觸孔FC1係以露出單元電晶體T1、T2之源極區域 2方式形朗π。接著,在該接·阳埋設有由銘⑽ 或鎢(W)等導電材料所構成的插塞15。而且,在插塞15上 ,成有接地線GNDL,該接地線GNDL係經由插^ Μ與 單元電晶體ΤΙ、T2的源極區域S電性連接。 “另個接觸孔FC2係以露出作為電容器之上 P毛極的^電層! 〇的方式形成開口。該接觸孔代2亦與 接觸=FC1同樣,埋設有插塞16。而且,在插塞16上形 成有貝料線DL,該資料線DL係經由插塞16與導電層 電性連接。 一該導電層10係由於電容器絕緣膜?a、化之絕緣被破 机而攝以經由埋設層8(BN+)與單元電晶體ΤΙ、T2的汲 極區域D i性連接。亦即,汲極區域d係藉由電容器絕緣 膜7a、7b被破壞絕緣,而經由插塞16、導電層10、埋設 層8(BN+)與資料線dl相連接。 社,參照第3圖⑷、(b),說明用以使「1」或「〇」 之數位貝料兄憶在上述〇τρ記憶體的寫入動作。第3圖⑷ 係表不資料寫入動作時,資料線DL、V;L、VR、字元線 WLL=子兀線WLR之各自的電位變化。再者,第3圖(b) 係表不資料碩出動作時,資料線DL、Vl、字元線WLl、 字元線WLR之各自的電位變化。 13 317894 1303877 /最初,說明在單元電晶體T1寫入數位資料Γι」的情 形此牯,連接於單元電晶體T1之字元線WLL·的電位從 低位準(L)變成預定的高位準(H)。如此—來,單元電晶體 T1成為導通狀態。 接著,在連接於導電層10的資料線DL,施加預定的 寫亡^壓(例如11伏特)。在此,預定的寫入電壓是指得以 破壤貧料線DL所連接之電容器ci、C2之電容器絕緣膜 7a、7b絕緣的高電壓。 此時,藉由字元線WLL的高位準電位(H),單元電晶 體τι成為導通狀態,所以單元電晶體τι的汲極區域d成 為接地电位。因此,施加於資料線dl的預定寫入電壓, =集中施加於存在於資料線DL與汲極區域D之間的電 谷,亦即,集中施加在電容器絕緣膜7a。 -帝^此私谷态絕緣膜7a的絕緣被破壞(Cap Short),單 ^晶體ΊΠ的汲極區域D與相對應的資料線见電性連 X下,將藉由上述絕緣破壞,而連接資料線DL與汲 :區域D的單元電晶體T1稱為記憶狀態「丨」的單元電晶 …f 一方面’由於資料線DL連接有單元電晶體Τ2,所 疋電晶冑T2為導通狀態時,則亦可藉由與上述同 連在單元電晶㈣進行資料的寫入,但是,若 =於早凡電晶體Τ2之字元線WLR的電位為低位準的狀 即’單元電晶體T2係保持關斷狀態時,則電容 …、巴、、彖族7 b的絕緣沒有被破壞,單元電晶體τ 2則不會進 317894 14 1303877 行數位資料「1」的寫入。 在此,關斷狀態的單元電晶體T2中,於接地電位之p 型半導體基板1的P型牌區域3、與低濃度之没極區域5财) 的父界’存有接合電容(PN接合之空乏層所製造的靜電電 容)。因此,施加於資料線沉的寫人電壓,係對應電容器 、、巴緣膜7b的電谷與上述接合電容的兩個電容而分割成兩 部分來施加。 在此,電容器C2的靜電電容(例如蕭)係大於寄生 ,容CP2的靜電電容(例如lfp以下)。因此,即使資料線 ^的電位上昇,VR的電位亦如第3圖⑻所示地上昇,故 早元電曰曰耻T2的电谷态絕緣膜7b沒有被破壞絕緣。 …次因此’即使例如上述單元電晶體T1料通狀態,且 :欠貧料線DL施加使電容器絕緣膜以絕緣破壞的電屋(例 口 η伏特)時,若單元電晶體丁2為關斷狀態,肖電容器絕 、、彖膜7b並不會被破壞絕緣。 接著Λ明在單70電晶體T1、τ2寫人數位資料「〇」 根據本實施形態,寫人數位資料「〇」日夺,不需要 舄人動作。例如’欲使單元電晶體Τ1 #記憶狀態 」丁 /、要不在相對應的資料線DL·施加可破壞電 u=膜7a絕緣的寫入電壓即可。例如,當寫入電壓為 寺蚪,只要不施加其電壓以上的電壓即可。 電曰=亦可使字元線WLL、WLR成為低位準,使單元 汲==有?:斷狀態。這是因為在關咖
一 文成接地電位(GND),施加於資料線D]L 317894 15 1303877 的預定電壓沒有集中施加於電容器絕緣膜7a、%之故 .下,將電容n絕緣膜7a、7b沒有被破壞且資料線% 極區域D形成絕緣的單元電晶體,稱為記憶狀^ 單元電晶體。 」幻 接著,參照第3圖⑻’說明從上述〇τρ記憶體單元 .1 買取二」*「〇」之數位資料的動作。在此,先說明從記 ,憶狀悲^的單元電晶體T1,讀取數位資料的動作。此 時,將與早兀電晶體T1之閑極電極9電性連接之字元線 .WLL的電位從低位準⑹變成高位準⑻。 此處,資料線见係初期設定在預定的預充電電位(例 .如電源電位.3V)。當字元線肌的電位變成高 時,單元電晶體η成為導通狀態。如上所述在寫入「/ 的狀態下,電容器絕緣膜7a被破壞絕緣,故單元電晶體 T1的汲極區域D與相對應的#料線DL係彼此電性連接。 如此來,接地線GNDL的接地電位(GND)係經 籲元電晶體T!輸出至資料線DL。所以,如第3圖⑻所示, •貪料線DL的電位從預充電電位(例如Vdd,變化成接 •地電位(G·)。此時,資料、線沉的接地電位係以數位資 枓「1」,從資料線DL、經由輪出緩衝器BF,輸出至⑽ 記憶體的外部。 接著’夢照第3圖⑻’說明從記憶狀態「〇」的單元 電晶體T1,讀取數位資料的動作。此時,使連接於單元電 晶體T1之字元、線WLL的電位從低位準⑹變成高位準 (H)。此處,資料線DL係初期設定在預定的預充電電位(例 317894 16 1303877 如電源電位Vdd=3V)。 當字元線WLL的電位變成高位準(H)時,單元電晶體 Τ1會成為導通狀態。在如上所述寫入「〇」的狀態下,由 於電谷态絕緣膜7a沒有被破壞絕緣,所以單元電晶體丁 1 的汲極區域D與相對應的資料線DL並沒有電性連接。 於是,如第3圖⑻所示,資料線见的電位為原來的 預充電電位(例如Vdd=3V)。此時,資料線DL的預充電 電位係以數位資料「〇」,從資料線DL經由輸出緩衝器bf, 輸出至OTP記憶體的外部。 如上所述’本發明中,可依據來自所對應之資料線DL 之預定寫入電壓(高電壓’例如U伏特)的施加是否將電容 益絕緣膜7a、7b破壞絕緣,而將「!」$「G」之任一個數 位資料寫人0TP記憶體單元,同時讀取該資料。又,當 憶^單元、或内建有⑽記憶體單元的製品完成: 貝Υ可藉由使用者端任意地寫入數位資料。 繼之,參照圖式說明本發明之實施形態 早兀的製造方法。 如第4圖(a)所示,準備ρ型半 知之製程的淺溝槽隔離法(以下,==公用周 半導驊苴七, 马STI法),在P型 此,sTr = i形成由氧化石夕膜等構成的場氧化膜2。在 由高密二::用於活性區域之元件分離的方法,係藉 緣材料:二、?:相沈積(HDPC VD),將氧化刪絕 2。此板中的淺溝槽,使之成為場氧化膜 匕外㊃區域的元件分離亦可使用 317894 17 1303877 (LOCOS)。 繼之,如第4圖(b)所示,在P型半導體基板丨的整面, 將P型雜質例如硼(B+)離子以加速電壓8〇KeV、植入量4
xl〇12/cm2的植入條件’進行離子植入並使之擴散,=形 成P型阱區域3〇 J 接著,如第4圖(c)所示,之後,在成為單元電晶體之 源極區域S、汲極區域D之區域以外的區域的p型半導體 基板1上,藉由曝光及顯影處理,選擇性地形成未圖示的 光阻劑層,並以該光阻劑層作為遮罩,將N型雜質例如磷 (P+)離子以加速電壓8〇KeV、植入量6xi〇i2/cm2的植Z 條件,進行離子植入並使之擴散,而形成低濃度的源極區 域4(LN)及低濃度的汲極區域5(ln)。 接著’去除光阻劑層後,如第4 _)所示,以覆〇 料導體基板!表面的方式,將氧切膜6(例如,利用敎 乳化膜或CVD法形成的勘8膜)形成例如6()細的膜厚。、 =形成於單元電晶體形成區域R1 電極形成區域 的乳化矽膜6係成為閘極絕緣臈6。 一 接^在單元電晶體之間極電極形成區域的氧化石夕膜 巧/ 曝光及顯影處理,選擇性地形成未圖示的光阻 d g,並以该光阻劑層作為遮罩, 選擇性地錯。 #冑由㈣料切膜6 化Γ光㈣層去較,將p料導録板1予以巧 匕,而^Ub氧切膜6更薄例如臈厚為6麵的氧化ς: 。在此,形成於電容器形成區域R2的氧化石夕膜7乃成為 317894 18 1303877 電容器絕緣膜7a、7b。 然後,如第4圖(d)所示,在電容哭、 濃度汲極區域5的一部分上, °。乂品域R2之低 劑層作為遮罩’將Ν型雜質例如钟(AS+)離子未 屋140KeV、植入量5xl〇Vcm2的植入條件,進行離^ 入並使之擴散,而形成高濃度的埋設層咖+)。該埋1 成為::器的下部電極。此外’在達成:: •,繼係以與場氧化膜2鄰接形成為佳 /之,在p型半導體基板1整面,形成例如多晶石夕膜。 以在该夕晶矽膜上選擇性形成的未圖示光阻劑層作為遮 第5圖⑷所示,在單元電晶體的閘極絕緣膜6上, 在閘極電極9、電容器絕緣膜7 、 之上部電極的導電層10。 成作為電容器 接者’如第5圖⑻所示,在閘極電極9及導電# 1〇 的側壁形成間隔膜u。該間隔膜11係、可利用⑽法:冗 =化石夕膜’並將該氧化石夕膜回—k)而形成: 間隔膜11亦可為氮化矽膜。 餅如第5圖(b)所示’以間隔膜^為遮罩,將N型雜 貝例,石申(AS+)離子,以加速電壓lOOkeV,植入量5χ1〇15 (cm2的植人條件’進行離子植人並使之擴散,而在低濃 ,的源極區域4(LN)内、低濃度的汲極區域5⑽)内,分別 形成高濃度的源極區域12(N+)、高濃度的汲極區 13(N+) 〇 回/辰度的汲極區域13(N+)係以與埋設層8(bn+)局部 317894 19 1303877 重CM:而形成的方斗、、仓/ 型化方面較為J :子植入,這在促進記憶體單元小 來看,埋設;8Π^再者,如上所述,從確保耐塵的觀點 β Γ· Λ 曰(βΝ + )的雜質濃度,係以不會高;^ $、、f $ 極區卿”之雜質濃度的方式形成為佳:…心 矽膜Γ二:圖⑷所示,利用Μ法等’形成例如由氧化 及等構成的層間絕緣膜Μ。接著,利用曝光 及“處理,選擇性地形成未圖示的 ,阻劑層作為遮罩,形成露出單元雷並以5亥先 -i2m+、ws 南濃度源極區域 二()及蜍黾層1〇的第1、第2接觸孔FC1、FC2,並 :接觸孔FC1、FC2充填!呂(A1)或鶴(w)等導電物質,而形 成插塞15、16。 ’ 鉍之,雖未圖示,但為了保護免於受外部影響,故形 成由氧化膜或氮化膜等構成的保護膜,然後,形^用以與 外部配線電性連接的接觸孔。接著’單元電晶體的源極區 域s係經由第丨接觸孔FC1,再經由接地線gndl而接地, 單元電晶體的閘極電極9係與字元線WLL、WLR電性連 接’黾谷裔的導電層10係經由弟2接觸孔FC2與資料線 DL電性連接。 如上所述,根據本發明之非揮發性半導體記憶裝置及 其製造方法,相較於習知的OTP記憶體單元,可達成小型 化,且可大幅減少製造步驟·成本,而可將具備本發明之 OTP記憶體單元的電子標籤或内建有電子標籤之其他半導 體製品的製造成本降低。又,就具體適用本發明的一例而 言,開發有一種可將一個單元的面積約36um2小型化成約 317894 20 1303877 3〇um2的0TP記憶體單元(縮小約15%)。 本貝施死^恶中’係在p型胖區域内植入N型雜質 離子而幵y成有各源極區域、各汲極區域、各埋設層,但 本發明並不限定於此,例如亦可在N型半導體層内將p型 …貝離子植入而形成各源極區域、各没極區域、各埋設 層。 【圖式簡單說明】 弟1圖係說明本發明之非揮發性半導體裝置的電路 ,圖。 第2圖(a)及(b)係說明本發明之非揮發性半導體裝置 的配置圖及剖視圖。 第3圖(a)及係說明本發明 的動作之示意圖。 第4圖(a)至(d)係說明本發明 之製造方法的剖視圖。
第5圖(a)至(c)係說明本發明 之製造方法的剖視圖。 【主要元件符號說明】 1 p型半導體基板 2 3 p型阱區域 4 5 低濃度汲極區域 6 7 氧化矽膜 7a、7b 8 埋設層 9 10 導電層 11 之非揮發性半導體裝置 之非揮發性半導體裝置 之非揮發性半導體裝置 場氧化膜 低濃度源極區域 氧化矽膜、閘極絕緣膜 電容器絕緣膜 閘極電極 間隔膜 317894 21 1303877 12 高濃度源極區域 13 高濃度沒極區域 14 層間絕緣膜 15 插塞 16 插塞 20 通道區域 BF 輸出緩衝器 C1 第1電容器 C2 第2電容器 Celll 、Cell2 單元 D 没極區域 DL 資料線 FC1 第1接觸孔 FC2 第2接觸孔 > GNDL 接地線 R1 早元電晶體形成區域 -R2 電容器形成區域 S 源極區域 T1 第1單元電晶體 T2 第2單元電晶體 VS 電壓供給電路 WLL 、WLR 字元線 22 317894

Claims (1)

1303877 第95104518號專利申請案 (97年8月22曰) 、申請專利範圍·· _ 種非揮發性半導體記憶裝置,係具備含有單元電晶體 與電容器的記憶體單元者,其特徵為具備: 與上述單元電晶體的閘極電極電性連接的字元線; 〇〇形成於上述單元電晶體的汲極區域内,而成為電容 斋之下部電極的埋設層; A成於上述埋设層上的電容器絕緣膜; t成於上述電谷益絕緣膜上,而成為電容器之上部 • 電極的導電層; ^ 與上述導電層電性連接的資料線;及 從上述資料線施加預定電壓至上述電容器絕緣膜 的電壓供給電路; 且藉由使上述電容器絕緣膜破壞絕緣,來 料,,、 且根據上述電容器絕緣膜是否被破壞絕緣,來讀取 | 資料。 2·如申請專利範圍第〗項之非揮發性半導體記憶裝置,其 中,上述單元電晶體的汲極區域係由第i雜質濃度的没 極區域及第2雜質濃度的汲極區域所構成,且上述第2 雜質濃度的沒極區域係配置於上述第1雜質濃度的汲極 區域内。 3.如申請專利範圍第2項之非揮發性半導體記憶裝置,其 中,上述埋設層的雜質濃度係高於上述第】雜質濃度^ 且低於上述第2雜質濃度。 X (修正本)317894 23 • 1303877 第95104518號專利申請案 4.如申請專利範圍第⑴項中任一項之非揮9發年二= 記憶裝置,其中’上述電容器絕緣臈的膜厚係比上述單 元電晶體之閘極絕緣膜的膜厚更薄。 •如申明專利範圍第2至3項中任一項之非揮發性半導體 :己憶裝置’其中’上述埋設層係與上述第2雜質濃度的 汲極區域局部重疊而構成者。 6.
如申請專利範圍第1至3項中任—項之非揮發性半導體 記憶裝置’其中,具有用以分離上述半導體基板上之活 性區域的元件分離膜’且在上述元件分離膜上具傷上述 •如申請專利範圍第6項之非揮發性半導體記憶裝置,其 中,上述埋設層係與上述元件分離膜鄰接。 如申明專利範圍第1至3項中任一項之非揮發性半導體 9 »己憶裝置,其中,上述單元電晶體的源極區域係接地。 .:霉非揮發性半導體記憶裝置之製造方法,該半導體記 春憶裝置係在半導體基板上具備包含電容器與單元電晶 :體的圮憶體單元,其製造方法之特徵為包括: . 在上述半導體基板的表面,形成第1雜質濃度之汲 極區域的步驟; 在上述弟1雜質濃度的汲極區域上,形成電容器絕 緣膜的步驟; 。、”在上述第1雜質濃度的沒極區域内,形成作為上述 電谷裔之下部電極的埋設層之步驟;及 在上述電容器絕緣膜上,形成作為上述電容器之上 (修正本)317894 24 .1303877 第95104518號專利申請案 (97年8月22日^ °卩電極的導電層之步驟 10·如:請專利範圍帛9項中之非揮發性半導體記憶裝置 、衣這方法’其中,包含在上述第1雜質濃度的汲極區 域内,形成第2雜質濃度之汲極區域的步驟,且上述第 2質濃度係高於上述埋設層的雜質濃度,上述第^雜 質濃度係低於上述埋設層的雜質濃度。 11·如申料利範圍第9或1G項之非揮發性半導體記憶裝 置=製造·方法,其中,上述電容器絕緣膜的膜厚係比上 述單元電晶體之閘極絕緣膜的膜厚薄。 :申明專利範圍第1G項之非揮發性半導體記憶裝置之 衣i方法其中,形成上述第2雜質濃度之汲極區域的 步驟,係以與上述埋設層局部重疊的方式,進行離子植 入而形成。 13.如_請專利範圍第9至1()項中任—項之非揮發性半導 體記憶裝置之製造方法,其中,包含: _ 在形成上述弟1雜質濃度的沒極區域之步驟之前, .先形成將上述記憶體單元予以元件分離的元件分離膜 之步驟;然後 , 、 與上述7C件分離膜鄰接而形成上述第1雜 汲極區域的步驟;及 又 在上述元件分離膜上,形成上述導電層的步驟。 14.-種非揮發性半導體記憶裝置之製造方法,該半導體記 憶裝置係在半導體.基板上具備包含電容器與單元 體的記憶體單元,其製造方法之特徵為包括下列步驟阳 (修正本)317894 25 1303877 第95104518號專利申諳柰 • / 、 (97 年 8 月 22 日^ 形成將上述半導體基板的記憶體單元予以元件分 •離的元件分離膜之步驟; 在上述單元電晶體的形成區域植入雜質離子,而形 成與上述元件分離絕緣膜鄰接之第丨雜質濃度的汲極區 域、及第1雜質濃度的源極區域之步驟; _ 在上述半導體基板上形成具有第1膜厚的第1絕緣 • 膜之步驟,· 、將上述單元電晶體之閘極電極形成區域以外之區 域的上述第1絕緣膜予以钱刻去除的步驟; 在上述半導體基板上形成具有第2膜厚之第2絕緣 膜的步驟,· 在上述第1雜貝;辰度的汲極區域内植入雜質離子, 以形成作為·上述電容器之下部電極的埋設層之步驟; 在上述第1絕緣膜上形成閘極電極的步驟; >在上述第2絕緣膜及上述元件分離膜上,形成作為 籲上述電容器之上部電極的導電層之步驟丨及 … 以上述閘極電極及導電層作為遮罩,植入雜質離 •子’以形成第2雜質濃度的源極區域及沒極區域的步驟。 (修 JE 本)317894 26
TW095104518A 2005-03-02 2006-02-10 Nonvolatile semiconductor memory device and method for producing the same TWI303877B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005057111A JP4753413B2 (ja) 2005-03-02 2005-03-02 不揮発性半導体記憶装置及びその製造方法

Publications (2)

Publication Number Publication Date
TW200636978A TW200636978A (en) 2006-10-16
TWI303877B true TWI303877B (en) 2008-12-01

Family

ID=36947093

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095104518A TWI303877B (en) 2005-03-02 2006-02-10 Nonvolatile semiconductor memory device and method for producing the same

Country Status (6)

Country Link
US (1) US7459747B2 (zh)
JP (1) JP4753413B2 (zh)
KR (1) KR100721490B1 (zh)
CN (1) CN1828774B (zh)
MY (1) MY141489A (zh)
TW (1) TWI303877B (zh)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8384155B2 (en) * 2006-07-18 2013-02-26 Ememory Technology Inc. Semiconductor capacitor
JP5160142B2 (ja) * 2007-05-17 2013-03-13 ルネサスエレクトロニクス株式会社 Otpメモリセル及びotpメモリ
JP5367977B2 (ja) * 2007-12-12 2013-12-11 セイコーインスツル株式会社 不揮発性半導体記憶装置およびその書き込み方法と読み出し方法
EP2107571B1 (en) * 2008-04-03 2012-04-25 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device
FR2929750A1 (fr) * 2008-04-08 2009-10-09 St Microelectronics Sa Dispositif securise de memoire du type programmable une fois
US7868370B2 (en) 2008-04-14 2011-01-11 Macronix International Co., Ltd. Single gate nonvolatile memory cell with transistor and capacitor
KR101498170B1 (ko) 2008-11-04 2015-03-05 삼성전자주식회사 반도체 기억 장치 및 그의 제조 방법
CN101752381B (zh) * 2008-12-10 2013-07-24 上海华虹Nec电子有限公司 Otp器件结构及其制备方法
CN101877329B (zh) * 2009-04-29 2012-11-07 上海华虹Nec电子有限公司 Otp器件及制备方法
US8754498B2 (en) * 2009-10-27 2014-06-17 Taiwan Semiconductor Manufacturing Co., Ltd. Antifuse and method of making the antifuse
US9842802B2 (en) 2012-06-29 2017-12-12 Qualcomm Incorporated Integrated circuit device featuring an antifuse and method of making same
US9502424B2 (en) * 2012-06-29 2016-11-22 Qualcomm Incorporated Integrated circuit device featuring an antifuse and method of making same
US9601499B2 (en) 2013-05-16 2017-03-21 Ememory Technology Inc. One-time programmable memory cell capable of reducing leakage current and preventing slow bit response, and method for programming a memory array comprising the same
US9281074B2 (en) 2013-05-16 2016-03-08 Ememory Technology Inc. One time programmable memory cell capable of reducing leakage current and preventing slow bit response
US9076552B2 (en) * 2013-07-08 2015-07-07 Globalfoundries Inc. Device including a dual port static random access memory cell and method for the formation thereof
US9508396B2 (en) * 2014-04-02 2016-11-29 Ememory Technology Inc. Array structure of single-ploy nonvolatile memory
US10090360B2 (en) * 2015-02-13 2018-10-02 Taiwan Semiconductor Manufacturing Co., Ltd. Method of manufacturing a semiconductor structure including a plurality of trenches
CN107492553B (zh) * 2016-06-10 2023-12-15 新思科技股份有限公司 三晶体管otp存储器单元
US10103732B1 (en) 2017-10-04 2018-10-16 Synopsys, Inc. Low power voltage level shifter circuit
US10163520B1 (en) 2017-10-16 2018-12-25 Synopsys, Inc. OTP cell with improved programmability
CN110416213B (zh) * 2018-04-28 2021-07-20 无锡华润上华科技有限公司 Otp存储器件及其制作方法、电子装置
US10818592B1 (en) * 2019-04-29 2020-10-27 Nanya Technology Corporation Semiconductor memory device including decoupling capacitor array arranged overlying one-time programmable device
US11605639B2 (en) * 2020-06-15 2023-03-14 Taiwan Semiconductor Manufacturing Company Limited One-time-programmable memory device including an antifuse structure and methods of forming the same

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0729998A (ja) * 1984-12-28 1995-01-31 Oki Electric Ind Co Ltd 半導体集積回路装置およびその製造方法
US5324982A (en) * 1985-09-25 1994-06-28 Hitachi, Ltd. Semiconductor memory device having bipolar transistor and structure to avoid soft error
US4899205A (en) * 1986-05-09 1990-02-06 Actel Corporation Electrically-programmable low-impedance anti-fuse element
JPH0666438B2 (ja) * 1988-06-17 1994-08-24 三洋電機株式会社 半導体装置の製造方法
JPH02151078A (ja) * 1988-12-02 1990-06-11 Hitachi Ltd 半導体装置およびその製造方法
JPH0321066A (ja) * 1989-06-19 1991-01-29 Sanyo Electric Co Ltd 半導体記憶装置
JPH0831564B2 (ja) * 1990-06-22 1996-03-27 シャープ株式会社 半導体装置
JP2859481B2 (ja) * 1992-01-20 1999-02-17 シャープ株式会社 不揮発性メモリ装置
JPH06132501A (ja) * 1992-10-22 1994-05-13 Sharp Corp 半導体装置の製造方法
JP3252306B2 (ja) * 1993-08-10 2002-02-04 株式会社日立製作所 半導体不揮発性記憶装置
US5382540A (en) * 1993-09-20 1995-01-17 Motorola, Inc. Process for forming an electrically programmable read-only memory cell
JP3202458B2 (ja) * 1993-11-26 2001-08-27 本田技研工業株式会社 2サイクルエンジンの排気装置
JPH08263994A (ja) * 1995-03-23 1996-10-11 Kawasaki Steel Corp プログラマブルリードオンリメモリ
KR100218144B1 (ko) * 1995-12-30 1999-09-01 김영환 3개의 트랜지스터를 구비한 디램 디바이스 및 그의 제조방법
TW347567B (en) * 1996-03-22 1998-12-11 Philips Eloctronics N V Semiconductor device and method of manufacturing a semiconductor device
TW332344B (en) * 1997-02-27 1998-05-21 Philips Electronics Nv Semiconductor device with a programmable semiconductor element
JP3732649B2 (ja) * 1997-05-07 2006-01-05 株式会社東芝 不揮発性半導体記憶装置
JP2002163900A (ja) * 2000-11-22 2002-06-07 Hitachi Ltd 半導体ウエハ、半導体チップ、半導体装置および半導体装置の製造方法
JP3986277B2 (ja) 2001-08-02 2007-10-03 大崎電気工業株式会社 信号伝送線識別装置
WO2003025944A1 (en) * 2001-09-18 2003-03-27 Kilopass Technologies, Inc. Semiconductor memory cell and memory array using a breakdown phenomena in an ultra-thin dielectric
KR100481870B1 (ko) 2002-12-06 2005-04-11 삼성전자주식회사 일회적 프로그래밍이 가능한 롬을 구비하는 반도체 장치및 그 제조방법
KR100518577B1 (ko) 2003-05-26 2005-10-04 삼성전자주식회사 원 타임 프로그래머블 메모리 소자 및 이를 포함하는반도체 집적회로와 그 제조방법
JP4098208B2 (ja) * 2003-10-01 2008-06-11 東芝マイクロエレクトロニクス株式会社 半導体装置の製造方法

Also Published As

Publication number Publication date
JP4753413B2 (ja) 2011-08-24
CN1828774B (zh) 2010-05-12
US7459747B2 (en) 2008-12-02
MY141489A (en) 2010-04-30
CN1828774A (zh) 2006-09-06
TW200636978A (en) 2006-10-16
US20060221698A1 (en) 2006-10-05
KR20060096303A (ko) 2006-09-11
JP2006245177A (ja) 2006-09-14
KR100721490B1 (ko) 2007-05-23

Similar Documents

Publication Publication Date Title
TWI303877B (en) Nonvolatile semiconductor memory device and method for producing the same
CN108807388B (zh) 可提高写入效能的非易失性存储单元
TW310475B (zh)
KR100675281B1 (ko) 디커플링 캐패시터를 갖는 반도체 소자 및 그 제조방법
JP5259081B2 (ja) 単一ゲート構造を有するeeprom、該eepromの動作方法及び該eepromの製造方法
US20010024859A1 (en) Semiconductor integrated circuit device and a method of manufacturing thereof
US8576603B2 (en) Flash- and ROM-memory
JP3906177B2 (ja) 不揮発性半導体記憶装置
JP2009295781A (ja) 半導体装置及びその製造方法
JP2003209194A (ja) 半導体装置及びその製造方法
CN112289355B (zh) 具有垂直晶体管的存储器阵列及其形成
TW487910B (en) Manufacturing method of embedded DRAM
KR100546360B1 (ko) Nor형 마스크 rom 소자 및 이를 포함하는 반도체소자의 제조 방법
TW440995B (en) Semiconductor integrated circuit device and the manufacturing method thereof
JPH1022466A (ja) 強誘電体不揮発性メモリ・セルおよびメモリ・セルの形成方法
TW313706B (en) Read only memory structure and manufacturing method thereof
TW557497B (en) Method for fabricating a silicide layer of flat cell memory
US20090323387A1 (en) One-Time Programmable Memory and Operating Method Thereof
JPH1174490A (ja) 半導体メモリデバイスの製造方法
TW409271B (en) Flat NOR type mask ROM
US20070181958A1 (en) Semiconductor device and method of forming the same
JP2775066B2 (ja) 半導体集積回路装置の製造方法
TW564548B (en) Semiconductor device and the manufacturing method thereof
JP2815262B2 (ja) 不揮発性メモリ
JP2005347296A (ja) 半導体装置および半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees