TW533758B - Printed wiring substrate and method for manufacturing the same - Google Patents

Printed wiring substrate and method for manufacturing the same Download PDF

Info

Publication number
TW533758B
TW533758B TW090116235A TW90116235A TW533758B TW 533758 B TW533758 B TW 533758B TW 090116235 A TW090116235 A TW 090116235A TW 90116235 A TW90116235 A TW 90116235A TW 533758 B TW533758 B TW 533758B
Authority
TW
Taiwan
Prior art keywords
resin
printed wiring
electronic component
core substrate
electrode
Prior art date
Application number
TW090116235A
Other languages
English (en)
Inventor
Teruhisa Hayashi
Yasutake Hotta
Kouki Ogawa
Original Assignee
Ngk Spark Plug Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ngk Spark Plug Co filed Critical Ngk Spark Plug Co
Application granted granted Critical
Publication of TW533758B publication Critical patent/TW533758B/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0213Electrical arrangements not otherwise provided for
    • H05K1/0216Reduction of cross-talk, noise or electromagnetic interference
    • H05K1/023Reduction of cross-talk, noise or electromagnetic interference using auxiliary mounted passive components or auxiliary substances
    • H05K1/0231Capacitors or dielectric substances
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/40Structural combinations of fixed capacitors with other electric elements, the structure mainly consisting of a capacitor, e.g. RC combinations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49866Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers characterised by the materials
    • H01L23/49894Materials of the insulating layers or coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5383Multilayer substrates
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/185Components encapsulated in the insulating substrate of the printed circuit or incorporated in internal layers of a multilayer circuit
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05568Disposition the whole external layer protruding from the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05573Single external layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01019Potassium [K]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01046Palladium [Pd]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4602Manufacturing multilayer circuits characterized by a special circuit board as base or central core whereon additional circuit layers are built or additional circuit boards are laminated
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/4913Assembling to base an electrical component, e.g., capacitor, etc.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electromagnetism (AREA)
  • Manufacturing & Machinery (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Description

533758 五、發明説明(1 ) 發明領域 本發明有關一種在核心基板中埋置電子組件的印刷配線 基板及其製造方法。 、 習知技術 近年來,隨著對印刷配線基板高集成化以及高性能化的 要求,提出了在核心基板中埋置電子組件的印刷配線基板 的方案。 例如,第6圖所示的印刷配線基板40通過未圖示的配 線層將絕緣層43、43層疊在電介質層41的正、反兩側, 在第一主面上安裝了電子組件45。還在厚度方向中央位置 的電介質層41的貫穿孔42和形成於正面一側的凹部42a ,插入了電子組件44和晶片電容器(電子組件))46,同時 ,用半固化的黏接劑層47對其進行埋置。 本發明欲解決的問顆 但是,用半固化黏結劑層47將埋置於凹部42的晶片電 容器4 6模壓和埋置在如上所述的印刷配線基板4 0中,在 延伸貫穿上述黏結劑層47的上述晶片電容器46的電極附 近的上述黏結劑層47容易產生裂縫。這種裂縫一旦形成 ,其附近的絕緣性和密封性將減弱,同時,上述晶片電容 器層的特徵也存在不穩定的情況。 本發明之目的在於解決以上所說明的習知技術中存在的 問題,並提供一種不易產生裂縫地將電子組件埋置於具核 心基板的印刷配線基板及其製造方法。 [解決該等問題的措施] 533758 五、發明説明(2 ) 爲達成上述目的,在模壓及埋置電子組件的樹脂中加入 無機塡料,並使這種塡料的粒徑與電子組件的電極相關。 本發明是著眼於此而進行,藉此達成本發明。 特定地,本發明的第一種印刷配線基板(申請專利範圍 第1項)包含一具有正面及反面的核心基板;以及一電子 組件,該電子組件通過樹脂埋置於貫穿上述正面與反面間 的貫穿孔中,其特徵在於··上述電子組件具有一從其上端 和下端中的至少一端突出的電極;和上述樹脂含有一無機 塡料。 同時,本發明的第二種印刷配線基板(申請專利範圍第2 項)包含一具有正面及反面的核心基板;以及一電子組件 ’該電子組件通過樹脂埋置於形成在該核心基板中且延伸 自該核心基板之內部到上述正面或者反面的凹部中,其特 徵在於:上述電子組件具有一從其上端和下端中的至少一 端突出的電極;和上述樹脂中含有一無機塡料。 根據本發明,上述樹脂因無機塡料而強化並且降低了熱 膨脹率,因此,埋置電子組件的樹脂中不再產生裂縫,特 別是鄰接有突出電極的電子組件的上端或下端的薄樹脂部 分將變得不易產生裂縫和剝離。因此,電子組件可以氣密 性、絕緣地埋置於核心基板的貫穿孔和凹部中。所以,可 以確實發揮電子組件的功能,同時,可確保通過上述電極 與基板內部配線層的穩定導通。 本發明的第三種印刷配線基板(申請專利範圍第3項)具 有正面及反面的核心基板;以及一電子組件,該電子組件 -4- 533758 五'發明説明(3 ) 埋置於上述核心基板中,其特徵爲:上述電子組件具有一 上端和下端中的至少一端突出的電極;上述核心基板含有 一無機塡料。據此,埋置電子組件的核心基板本身因含有 無機塡料而得到強化,所以,這種電子組件的周圍不再產 生裂縫,特別是鄰接有突出電極的電子組件的上端或下端 的核心基板的薄體部分變得不易產生裂縫和該薄體部分的 剝離。因此,電子組件可以氣密性、絕緣地埋置於核心基 板本身,所以,可以確實發揮電子組件的功能,同時,也 可確保通過上述電極與基板內部配線層的穩定導通。 上述電子組件之實例包括:電容器、電感器、濾波器、 電阻等的無源元件;低雜訊放大器(LNA)、電晶體、半導 體元件、FET等的有源元件;以及SAW濾波器,LC濾波 器、天線開關模組、聯接器、雙工器等。並且,還包括上 述組件的晶片的單元,和由多個這種晶片電子組件所構成 的電子組件單元。其中,可以將不同種類的電子組件埋置 於相同的貫穿孔或凹部中。 該等無機塡料之實例包括晶體二氧化矽、熔融二氧化矽 、鋁、氮化矽,但本發明不限於此。 上述樹脂因含有上述無機塡料,其熱膨脹係數可以達到 40PPmrc以下(但不包括0),理想狀態可以達到30 ppm/°C 以下(但不包括0),比較理想的狀態可以達到25 ppm/°C以 下(但不包括〇),更爲理想的狀態可以達到20 ppm/°C以下 (但不包括〇)。因此,可以減弱出於與埋置的電子組件熱 膨脹係數之差所產生的應力集中。並且,上述各種情況下 533758 五、發明説明(4 ) 的熱膨脹係數的下限値,最好都在1 Oppm广C以上。 而且’本發明還包括這樣一種印刷配線基板(申請專利 範圍第4項),其中上述無機塡料的粒徑不超過上述電極 高度的二分之一。 由此,鄰接有突出電極的電子組件的上端和下端的薄的 樹脂部分或核心基板的薄體部得以強化,所以,可以防止 因熱膨脹和熱收縮導致的裂縫和薄體部的脫落。即,在鄰 接有突出電極的電子組件的上端和下端的樹脂或核心基板 的薄體部,無機塡料難以蔓延,但是,根據本發明,由於 上述無機塡料的粒徑比電極的高度小,所以,塡料可確實 均勻地深入。因此,由於在這些樹脂薄體部的塡料數量不 少,熱膨脹係數也藉此而建立均勻之分佈,所以,能夠防 止裂縫。 而且,在核心基板的上下側形成作爲建造過程的配線層 時,使用氧化劑來粗化樹脂。但是,根據本發明的印刷配 線基板,由於塡料變得均句,所以,樹脂也能夠得到均勻 地粗化。因此,可使掩埋電子組件的樹脂和在其表面形成 的配線層之間形成緊密結合。上述塡料的粒徑,是指該塡 料粒度分布中的最大粒徑。 當無機塡料粒度分布的最大粒徑超過了電極高度的二分 之一時,反而容易產生裂縫,所以’排除此範圍。而且, 比較理想的無機塡料的粒徑不應超過電極高度的三分之一 (但不包括〇)。而且,爲了提高形成樹脂和核心基板的材 料流動性及塡充率,無機塡料的理想形狀應大致爲球形, -6- 533758 五、發明説明(5 ) 也可以是有長、短軸的橢圓形。而且,考慮到上述樹脂的 低黏度及高塡充率,最好同時使用不同平均粒徑和顆粒形 狀相結合的兩種以上的無機塡料。 本發明還包括這樣一種印刷配線基板(申請專利範圍第5 項):上述無機塡料的粒徑爲不超過25// m(微米),同時, 上述電極的高度爲5 0 // m以上。 - 由此使得鄰接有突出電極的電子組件上端和下端的薄的 樹脂部分或核心基板的薄體部在適當的狀態得到強化,所 以,可確實防止裂縫和脫落的發生。這裡的所稱的粒徑不 超過25// m,是指粒度分佈中的最大粒徑爲25// m(但不 包含〇)。 如果二氧化矽塡料的粒徑超過20 // m,在)薄的樹脂部 分反而變得容易產生裂縫,所以,排除此範圍,理想的粒 徑在20 // m以下。但是,爲確保樹脂的流動性,二氧化矽 塡料的粒徑的下限値應在0.1 // m或者0.1 # m以上,最好 在〇 · 5 // m以上。本說明書中所稱的粒徑,是指用雷射繞 射粒度計將投影咖像作爲近似圓而測定出的直徑。 當電極的高度不到5 0 // m時,與上述情況相同,將會 容易產生裂縫,所以,排除此範圍。而且,爲了防止電極 之間的短路,電極高度的上限數値最好在100// m或100 # m以下(但不含0)。而且,電子組件的電極表面粗糙度 ’其十處的平均粗糙度Rz爲0.3〜20// m,較好的狀態爲 〇·5〜10/z m,更好的狀態爲〇.5〜m。其結果是:由於 ±述樹脂滲入電極表面的凹凸處,能夠收到提高密合度的 533758 五、發明説明(6 ) 固定效果。對於這種表面粗糙度的控制而言,並沒有特別 的限制,例如,可以採用化學腐蝕的表面粗糙化處理、微 量腐鈾處理、黑化處理等方法進行。 另一方面,根據本發明,還提供一種印刷配線基板之製 造方法(申請專利範圍第6項),該印刷配線基板具有正面 及反面的核心基板和電子組件,該電子組件通過樹脂埋置 於貫穿該正面及反面的貫穿孔中或者埋置於形成在該核心 基板中且延伸自該核心基板之內部正面或反面的凹部中, 該方法包含下列步驟:將具有從上端和下端的至少一端突 出的電極的電子組件插入貫穿孔或凹部中的步驟;用含有 無機塡料的樹脂將電子組件埋置於貫穿孔或凹部中的步驟 ;以及對上述樹脂進行表面拋光、表面淸理,使上述電極 的端面暴露出的步驟。 據此,由於鄰接有突出電極的電子組件的上端和下端的 薄的樹脂部分或核心基板的薄體部得到強化,所以,能夠 確實提供一種不易產生裂縫的印刷配線基板。而且,由於 在鄰接電子組件的上端和下端的薄的樹脂部分中也確實塡 充了無機塡料,所以,變得不易產生裂縫。所以,能可靠 地製造一種電子組件埋置於核心基板的印刷配線基板。而 且,本說明書中所謂的埋置是指如用樹脂掩埋並將位置固 定來進行設置的方式。而其中所謂的表面淸理是指例如將 樹脂的表面修整爲大致平坦的表面。 附帶說明的是,上述製造方法爲印刷配線基板的製造方 法,該印刷配線基板具有正面及反面的核心基板和電子組 533758 五'發明説明(7 ) 件’該電子組件通過樹脂埋置於貫穿該正面及反面的貫穿 孔內,或者形成在正面或反面的凹部內;該製造方法以下 步驟:將具有從上端和下端的至少一端突出的電極的電子 組件插入貫穿孔或凹部的步驟;用含有粒徑不超過上述電 極高度的二分之一的無機塡料的樹脂將上述電子組件埋置 於貫穿孔或凹部的步驟;以及通過上述樹脂進行表面拋光 、表面淸理,而暴露出上述電子組件的端面之步驟。而且 ,上述無機塡料的粒徑最好不超過電極表面高的三分之一 。但是,相對於拋光後的電極,無機塡料的粒徑通常不超 過其二分之一。 而且,要附帶說明的是,本發明也可以包括這樣一種印 刷配線基板的製造方法,該印刷配線基板具有正面及反面 的核心基板和電子組件,該電子組件通過樹脂埋置於貫穿 該正面及反面的貫穿孔內,或者形成在正面或反面的凹部 內;該製造方法包括以下步驟:將具有從上端和下端中的 至少一端突出的電極的電子組件插入貫穿孔或製造方法的 步驟,其電極突出的高度範圍爲5 0 a m以上且小於1 0 0 // m ;通過樹脂將上述電子組件埋置於貫穿孔或凹部的步驟 ,該樹脂含有粒徑不超過2 5 // m的無機塡料;通過對上述 樹脂進行表面拋光、表面淸理,而露出上述電子組件的端 面的步驟。在此情況下,由於在鄰接電子組件上端或下端 的薄的樹脂部分也確保塡充了無機塡料,所以,更不容易 產生裂縫,使得能夠可靠地製造一種在核心基板內埋置電 子組件的印刷配線基板。 533758 五、發明説明(9 ) 的一邊被1 2mm的貫穿孔5所洞穿。而且,貫穿正、反面 3,4的貫穿孔6和其內部貫穿孔導體8及塡充樹脂9在貫 穿孔道5的兩側(周圍)形成。 經由環氧樹脂Π將多個晶片電容器(電子組件)1〇埋置 於核心基板2的貫穿孔5內。各個晶片電容器1 0是在其 上端和下端設置多個電極1 2,交替層疊例如以欽酸鋇爲主 要成分的電介質層和Ni層的陶瓷電容器。此種晶片電容 器 10 的尺寸爲 3.2mmxl.6mmx0.7mm。 如第1(B)圖所示,二氧化矽塡料(無機塡料)f的最大粒 徑爲20〜25// m,並且平均粒徑爲4// m,其互不接觸, 大致均勻分散地包含在埋置晶片電容器1 〇的樹脂1 3中。 從晶片電容器10的上(下)端突出的電極12的高度h爲75 μ m,其表面被桶式電鍍所得的鍍銅層所覆蓋。而且,二 氧化矽塡料f的最大粒徑d不超過電極1 2的高度h的二 分之一,最好不超過三分之一。 因此,在夾在晶片電容器1 〇的上端或下端和樹脂13的 表面之間的薄的樹脂部分,也容易混入二氧化矽塡料f。 所以,二氧化矽塡料f的數量不會太少,在強化作爲聚集 材料的樹脂1 3的同時,可以降低樹脂1 3的熱膨脹率(使 熱膨脹係數在30 PPm/°C以下)。因此,即使是在貫穿樹脂 1 3的各個電極1 2的附近,裂縫也變得難以在此樹脂Π的 薄體部產生,而可保持將晶片電容器1 〇氣密地和絕緣地 埋置於核心基板2。 如第1 (A)圖所示,在核心基板2的正面3上形成由鍍銅 -11- 533758 五、發明説明(]0 ) 構成的配線層1 4和由環氧樹脂構成的絕緣層1 6,而且, 在穿孔導體8的上端也形成配線層1 4。在絕緣層1 6的規 定位置形成連接配線層14的場通路(field Wa)導體18,並 且,在其上端和絕緣層1 6上形成配線層20。同樣,在配 線層20上形成絕緣層22和場通路導體24,並且,在其上 端和絕緣層22上形成配線層26。在配線層26上形成抗焊 層(絕緣層)28,並且形成多個支撐突起(1C連接端子)3 2, 該支撐突起貫穿了上述的抗焊層28並且高出第一主面而 突出。各支撐突起32其後分別接續連接端子36,該連接 端子36突出設置在搭載於第一主面30上的1C晶片34的 底面。 而且,在支撐突起32和連接端子36的周圍,在1C晶 片3 4的底面一側塡充塡料不足的材料(未圖示),以將上述 支撐突起32和連接端子36埋置。 如第1(A)圖所示,在核心基板2反面4的下面也形成了 由鍍銅構成的配線層1 5和由環氧樹脂構成的絕緣層1 7, 並在貫穿孔導體8的下端也形成了配線層1 5。在絕緣層 1 7的規定位置形成連接配線層1 5的場通路導體1 9,並且 ,在其下端和絕緣層1 7下形成配線層2 1。同樣,在配線 層21下形成絕緣層23和場通路導體25,並且,在其下端 和絕緣層23下形成了配線層27。在配線層27下形成抗焊 層(絕緣層)29,同時,從其開口部3 1內露出的配線層27 內的配線33,其表面被金及鎳鍍膜所覆蓋,而成爲連接搭 , 載了印刷配線基板本體的印刷基板(未圖示)等母板的端子。 並且,也可以通過Sn-Sb焊料(低熔點合金)等將未圖示 的由鐡或銅合金製成的管腳連接在配線3 3的正面。而且, -12- 533758 五、發明説明(n ) ί女照現有的構造技術(半添加法、全添加法、減層法、光 微影技術、雷射加工開孔等)來形成配線層1 4、20、26、 15、21、及 27,絕緣層 16、22、28、17、23、29 和場通 路導體 18、24、19、25。 而且,如第1(A)圖所示,在各晶片電容器1〇的下端也 以上述相同高度突出設置了多個電極1 2,該電極1 2貫穿 了塡充在貫穿孔5內的樹脂13,並且,該樹脂13中所含 的二氧化砂塡料f的最大粒徑d爲不超過上述高度h的二 分之一,最好不超過三分之一。 按照如上所述之印刷配線基板1,通過含有二氧化矽塡 料f的樹脂1 3將晶片電容器1 〇埋置於核心基板2的貫穿 孔5內,並且將二氧化矽塡料f的最大粒徑d設定爲不超 過晶片電容器1 〇的電極1 2高度的二分之一。因此,電極 12附近的樹脂13變得難以產生裂縫,此樹脂13也難以脫 落。所以,由於能夠絕緣、氣密地埋置晶片電容器,因此 ,在得以確實發揮此晶片電容器1 0的功能的同時,可以 確保通過其電極12穩定地導通配線層14、15和1C片34。 並且,在上述實施例中,核心基板2採用了單層絕緣板 ,但是並不限於此。還可以包括層疊了多個絕緣層的形式 和層疊了多個絕緣層且在其間形成配線層的形式。而且, 上述多個絕緣層也可以採用1種或多種材料。並且,埋置 於核心基板2的晶片電容器1 〇也可以僅在上端一側突出 設置電極1 2。在這種形式下,通過貫穿核心基板2的穿孔 導體8,使各晶片電容器1 〇和反面4下方的配線層1 5導 -13- 533758 五、發明説明(12 ) 通。 第2圖涉及上述印刷配線基板1的製造方法的主要步驟。 第2(A)圖示出了通過對核心基板2進行衝札、貫穿正、 反面3和4之間的平面視圖大致爲正方形,且一邊形成了 1 ·2mm的貫穿孔5的狀態,同時,示出在核心基板2的反 面,跨越包括該核心基板2的多個取用的面板的多個核心 基板,貼付膠帶T的狀態。該膠帶T的黏膠面朝向貫穿孔 5的一側9其次,如第2(B)圖所示,通過未圖示的片件, 將上端和下端的電極1 2分別突出75 // m的多個晶片電容 器插入貫穿孔5內,並且,將各電容器1 〇下端一側的各 電極1 2和上述膠帶T的黏膠面黏結。 接著,如第2(C)圖所示,用未圖示的分配器自核心基板 2的正面3 —側向貫穿孔5內塡充液態的環氧樹脂1 3a採 -用諸如雙酚型環氧樹脂。在此種樹脂13a中,含有上述的 最大粒徑約爲20〜25 // m且平均粒徑爲4 // m的二氧化矽 塡料f。爲提高二氧化矽塡料f與上述樹脂1 3a的潤濕性 ,同時提高該樹脂1 3 a的流動性,用矽烷、鈦酸鹽、鋁酸 鹽等的耦合劑對二氧化矽塡料f的正面進行了表面處理。 而且,在液態的環氧樹脂1 3 a中添加了咪唑、胺、酚醛淸 漆或酸酐的液態硬化劑,在謀求該環氧樹脂13a的低黏度 化的同時,使得二氧化矽塡料f的添加變得容易。 而且,往貫穿孔5內塡充液態的環氧樹脂1 3 a,並且, 爲了塡充與晶片電容器1 0之間的空隙,除上述的分配器 注入法外,也可以採用絲網印刷法、滾塗法等公知的注入 -14- 533758 五、發明説明(13 ) 法和塗布法。 將上述樹脂13a塡充進貫穿孔5後,把核心基板2加熱 至8 G〜1 8 0 °C,使樹脂1 3 a硬化。此硬化分二加熱步驟來 進行,第一步騾加熱至80〜120DC,第二步驟加熱至120 〜180°C。即,因爲通過第一加熱步驟,可以有效地消除 在晶片電容器1 〇與貫穿孔5之間的空隙中形成的氣泡, 和產生在各電極12之間的上述樹脂13a中形成的氣泡, 通過第二加熱步驟,可以在無泡狀態下進行硬化處理。 並且,可以通過對硬化樹脂1 3隆起的表面進行砂帶式 硏磨和拋光式精細硏磨,使其平坦。其結果爲:如第2(D) 圖所示,在核心基板2的正面3 —側有一平坦面1 3b,而 且形成了樹脂1 3,在該樹脂1 3中露出了各晶片電容器1 〇 上端一側電極1 2的上端表面。而且,剝離上述膠帶τ後 ,也對核心基板2反面4 一側的樹脂1 3進行如前所述的 加工、拋光,使其成爲平坦面1 3 c,則可使得各晶片電容 器1 〇下端一側的電極1 2的下端確實露出。而且,拋光後 的各電極12的高度爲75// m。 此後,在核心基板2正面3上和反面3下,通過光微影 技術形成連接其電極12的配線層14、15,而且,通過公 知的裝配技術(此處爲減層法等)形成配線層2〇、26、2 1、 27,絕緣層16、22、28、17、23、29,和場通路導體18 、24、19、25。據此,可以得到在上述第1(A)圖中圖示了 主要部分的剖面的印刷配線基板!。 [實施例] -15- 533758 五、發明説明(14 ) 在此,對本發明中印刷配線基板1的具體實施例和對比 例同時進行說明。 如第1圖所示,樹脂Π採用了含有73wt%二氧化矽塡 料的材料,該二氧化矽塡料由粒度分佈所決定的最大粒徑 d爲20 // m,且平均粒徑爲4 // m ;在核心基板2的貫穿孔 5中埋置了電極高度hi爲75// m的晶片電容器後,通過 對樹脂13的正、反面進行拋光、平整,得到電極高度h2 爲60 # m的實施例1中的印刷配線基板1 ;另外,作爲實 施例2,是二氧化砂塡料f的最大粒徑爲2 5 // m,其他條 件與實施例1相同,來得到印刷配線基板1。 另一方面,如表1所示,樹脂13採用了含8 0wt%二氧 化矽塡料f的材料,該二氧化矽塡料的最大粒徑d爲35 // m且平均粒徑爲20// m ;將電極高度hi爲75// m的晶片 電容器1 〇埋置於與上述相同的核心基板2的貫穿孔5中 並且進行平整,可以得到比較例1電極高度h2爲60 // m的 印刷配線基板。 [表1] \ 無機塡料f 的粒徑d 拋光前的 電極高度hi d/hl 拋光後的 電極高度h2 d/h2 有無裂縫 實施例] 20// m 75// m 0.266 60// m 0.333 Μ j\\\ 實施例2 25 β m 75// m 0.333 60 // m 0.416 Μ J \ w 對比例 35 β m IS μ, m 0.466 60// m 0.583 有 關於各例中的印刷配線基板(1),檢查鄰接晶片電容器 1 0上端和下端的電極1 2附近的樹脂1 3,其結果爲:在實 -16- 533758 五、發明説明(15 ) 施例1、2中沒有裂縫和脫落,與之相反,在比較例中產 生了裂縫。根據此結果,在實施例1、2中,二氧化矽塡 料即使在電極1 2附近’樹脂1 3也均句地分佈;與此相反 ,在比較例1中,二氧化矽塡料的分佈不均勻,特別是在 上述膠帶T 一側的樹脂1 3的薄體部分佈不均。所以,使 二氧化矽塡料f的最大粒徑d與拋光後電極1 2高度h2之 比d/h2不超過二分之一(〇·5)的優越性得到了驗證。 而且’如果使二氧化矽塡料f的最大粒徑d與最初的電 極12高度hi之比d/hl小於對比例中的0.466,即,使二 氧化矽塡料f的最大粒徑d不超過電極1 2高度hi的20 分之9(0.45),即可以確保二氧化矽塡料f能輕易地蔓延樹 脂1 3薄體部。 下面’如表2所示,均採用含有最大粒徑爲20 // m的 二氧化矽塡料f的樹脂1 3,採用拋光的電極高度h2爲1 5 // m、50/z m、80// m、100# m、120// m 的多個晶片電容 器1 〇 ’通過樹脂1 3將其分別埋置於相同核心基板2的貫 穿孔5中。其後,通過對樹脂13的正、反面進行拋光、 平整’得到多個印刷配線基板(1)。 -17- 533758 五、發明説明(μ ) [表2] 無機塡料f 的粒徑d 拋光後的 電極高度h2 d/h2 有無裂縫 實施例3 2 0 // m 52 μ m 0.40 Μ J \ \Ν 實施例4 2 0 μ m 8 0 μ m 0.25 Μ J \ 實施例5 2 0 // m 100 β m 0.20 Μ J \ \Ν 實施例6 2 0 // m 12 0// m 0.166 伽 川、 對比例2 20 β m 15 β m 1.33 有 對此進行檢查的結果是:在實施例3〜6中,電極高度 h2爲5 0〜120// m的各印刷配線基板1在平整後均不會在 樹脂1 3產生裂縫,其後,在經過包括表面粗化的鍍敷加 工步驟,樹脂1 3不會產生鼓起和脫落。 另一方面,在對比例2中,在平整電極高度h2爲1 5 μ m 的印刷配線基板後,樹脂13產生了裂縫,而露出晶片電 容器1 〇的本體,同時,在實施了鍍敷加工步驟後,樹脂 1 3發生了鼓起和脫落。但是,在實施例6中,電極高度h 爲1 20 // m的印刷配線基板在實施了鍍敷加工步驟後,在 電極12之間發生了短路。 所以,使二氧化矽塡料f的最大粒徑d與拋光後電極1 2 高度h2之比d/h2不超過二分之一(〇.5)的優越性得到了驗 證。 通過以上實施例1〜6中的印刷配線基板1,將二氧化 矽塡料f的最大粒徑設定爲不超過25 // m並且埋置的晶片 電容器1〇的電極12高度h設定爲不低於50// m(但在100 // m以下爲好)的優越性是容易被理解的。 -18 - i、發明説明(17 ) 第3 (A)圖表示印刷配線基板1變形例的印刷配線基板 1 a的主要部分的剖面。而且,以下採用共同的符號來表示 與上述實施例相同的部分和要素。 通過鑽孔機加工印刷配線基板1 a的核心基板2,形成 凹部5a,該凹部5a開口在上述印刷配線基板1 a的核心基 板2的正面3 —側且平面視圖大致爲正方形、一邊爲 12mm。並且,在凹部5a的底面5b和核心基板2的反面4 之間打穿貫穿孔37 ’在上述貫穿孔37內部形成穿孔導體 38和塡充樹脂39。在穿孔導體38的上端並且在凹部5a 的底面5b上形成焊墊3 8a,通過焊劑3 8b使其各自與晶片 電容器1 0下端一側的電極1 2連接。而且,與上述相同的 配線層1 5設置於穿孔導體3 8的下端和核心基板2反面4 之下。 事先通過焊劑38b將多個晶片電容器10、下端一側的 電極12連接在上述焊墊38a。在此狀態下,將與上述相同 的含有二氧化矽塡料f的液態環氧樹脂13a塡充於凹部5a 內,經過加熱實施硬化處理成爲樹脂13後,進行與上述 同樣的平整。其後,如第3(A)圖所示,通過公知的構造技 術形成與上述相同的配線層14、20、26、1 5、2 1、27,絕 緣層16、22、28、17、23、29,和場通路導體18、24、 19、25,得到印刷配線基板la。 如第3(B)圖所示,最大粒徑d爲25// m的二氧化矽塡 料f基本上均勻分散,被包含在埋置晶片電容器1 0的樹 脂13中。從晶片電容器1〇上端突出的電極12高度爲 -19- 533758 五、發明説明(18 ) ,並且,二氧化砂塡料f的最大粒徑d不超過其高 度的二分之一。 因此,即使是在晶片電容器1 0上端和樹脂1 3之上表面 所夾著的薄的樹脂部分,二氧化矽塡料f也不會過少,強 化作爲聚集材料的樹脂13且降低熱膨脹率是可能的。所 以,即使是各電極1 2附近的樹脂1 3也難以產生裂縫且該 樹脂1 3也難以脫落,可以氣密地,絕緣地將晶片電容器 1 0埋置於核心基板2。而且,晶片電容器1 0下端一側的 電極1 2也以與上述相同的高度突出。因此,聚集下端一 側的電極1 2和焊劑3 8b,晶片電容器1 0和凹部5a底面 5b之間的空隙充分,二氧化矽塡料f變得容易深入該空隙 。而且,在第3(A)圖中,下端一側的電極12和焊墊38a 是通過焊劑38b進行連接的,但是,不限於此種形式。例 如,也可以直接將下端一側的電極12和焊墊38a連接起 來。 第4(A)圖表示上述印刷配線基板1 a變形方案的印刷配 線基板1 b的主要部分的剖面。通過鑽孔機加工在印刷配 線基板1 b的核心基板2,形成凹部5c,該凹部5c開口在 上述印刷配線基板1 b的核心基板2的反面4 一側且平面 視圖大致爲正方形,一邊爲12mm。在凹部5c的底面5d 和核心基板2的正面3之間打穿貫穿孔3 7,在上述貫穿孔 3 7內部形成穿孔導體3 8和塡充樹脂3 9。在穿孔導體3 8 的下端並且在凹部5 c的底面5 d上形成焊墊3 8 a,通過焊 劑3 8b使其各自與晶片電容器1〇上端一側(IC片34 一側) 五、發明説明(19 ) 的電極1 2連接。而且,在穿孔導體3 8的上端和核心基板 2正面3之上形成與上述相同的配線層1 4。 如第4(A)圖所示,事先通過焊劑3 8b將多個晶片電容器 10、上端一側的電極12連接在上述焊墊38a。在此狀態下 ,將與上述相同的含有二氧化矽塡料f的液態環氧樹脂 1 3a塡充於凹部5c內,在實施與上述相同的硬化處理而成 爲樹脂1 3後,對其表面實施與上述同樣的平整。 其後,如第4(A)圖所示,通過公知的構造技術形成與上 述相同的配線層1 4、2 0、2 6、1 5、2 1、2 7,絕緣層1 6、 22、28、17、23、29,和場通路導體 18、24、19、25,得 到印刷配線基板1 b,該印刷配線基板1 b將晶片電容器1 0 埋置於核心基板2中。 如第4(B)圖所示,最大粒徑d約爲25// m的二氧化矽 塡料f基本上均勻分散,被包含在埋置晶片電容器1 〇的 樹脂1 3中。從晶片電容器1 0上端突出的電極1 2高度h 爲50〜100#m,並且,二氧化矽塡料f的最大粒徑d不 超過上述高度的二分之一,且最好不超過三分之一。 如第4(A)圖所示,晶片電容器10上端一側的電極12也 以與上述相同的高度突出。因此,聚集上端一側的電極12 和焊劑38b,晶片電容器10和凹部5a底面5b之間的空隙 充分,二氧化矽塡料f變得容易深入該空隙。而且,在第 4(A)圖中,上端一側的電極12和焊墊38a是通過焊劑38b 進行連接的,但是’不限於此種形式。例如,也可以直接 將上端一側的電極1 2和焊墊3 8a連接起來。 -21- 533758 五、發明説明(20 ) 並且,在印刷配線基板1 b,埋置於核心基板2的晶片 電容器1 〇也可以只在其上端一側(1C片34 —側)突出設置 電極1 2。在此種形式時,各晶片電容器1 〇和正面3上方 的配線層1 4等通過貫穿核心基板2的穿孔導體8導通。 而且,在上述印刷配線基板1 a、1 b的形式中,核心基 板2採用了單層的絕緣板,但是不限於此,還包括層疊了 多個絕緣層的形式和層疊了多個絕緣層且在其間形成配線 層的形式。並且,事先在上述的多個絕緣層的一部分中打 穿貫穿孔,在與其他絕緣層進行層疊時,可以形成凹部5a 、5c。並且,上述多個絕緣層可以採用一種或多種材料。 並且,在上述印刷配線基板1 b中,在核心基板2反面 4的下方形成由絕緣層17、23、29,配線層21、27,和場 通路導體19、25構成的建造層,但不限於此形態。即, 如同在核心基板2反面4的下方,僅僅形成絕緣層29和 配線層15(包括配線33)那樣,也可以使之爲僅僅在核心基 板2表面3上方形成建造層的未圖示的單面層疊的印刷配 線基板。 第5圖涉及不同實施例印刷配線基板1 c製造方法的主 要步驟。 第5(A)圖表示在多個晶片電容器10的上下配置樹脂層 2a、2b的狀態,該樹脂層由BT樹脂構成且含有最大粒徑 約爲25 // m的上述二氧化矽塡料f。從各晶片電容器ί 〇 的上端和下端突出的電極12高度h爲75 // m,且二氧化 矽塡料f的最大粒徑不超過上述高度h的二分之一,最好 - 22- 533758 五、發明説明(21 ) 不超過三分之一。樹脂片2a、2b的厚度約爲晶片電容器 10整體高度的二分之一。如第5(A)圖中箭頭所示,加熱 樹脂片2a、2b的同時施加壓力使其沿垂直方向相互接近 。其結果如第5(B)圖所示,樹脂片2a、2b相互交融,同 時,深入晶片電容器1 〇之間,形成一體化的核心基板2。 此時,如上述第1(B)圖和第3(B)圖所示,即使是在夾 著於晶片電容器1 〇的上端及下端和核心基板2的正面3 及反面4之間的薄的樹脂部分,二氧化矽塡料f不會過少 ,可以強化作爲聚集材料的核心基板2並降低熱膨脹率。 所以,如第5(B)圖所示,即使是在貫穿核心基板2薄的樹 脂部分的各電極1 2附近,核心基板2自身變得難以產生 裂縫,可以氣密地、絕緣地將晶片電容器1 〇埋置於核心 基板2。 其後,如第5(C)圖所示,在核心基板2的規定位置設置 貫穿孔6、6後,在各貫穿孔6內及核心基板2正面3之 上和反面4之下形成鍍鋼層,並且實施光微影技術。據此 ,如第5(D)圖所示,得到形成了穿孔導體8、8和配線層 1 4、1 5的印刷配線基板1 c。 根據上述印刷配線基板1 c,既不需要在核心基板2形 成貫穿孔5和凹部5 a、5 c,也不需要在其中塡充液態的樹 脂13a。並且,夾著多個晶片電容器10,配置含有上述二 氧化矽塡料f的樹脂層2a、2b,通過對此一邊加熱一邊加 壓,可以將晶片電容器1 〇埋置於一體化的核心基板2本 身。所以,聚集均勻的核心基板2,晶片電容器1 〇可以氣 -23- 533758 五、發明説明(22 ) 密地、絕緣地埋置於該核心基板2。並且,也很淸楚,通 過公知的構造技術形成上述配線層2 0、2 6、2 1、2 7,絕緣 層 16、22、28、17、23、29 和場通路導體 18、24、19、 2 5,可以得到與上述第1 (A)圖所示的印刷配線基板1相同 的多層結構印刷配線基板。 本發明不限於以上所說明的各實施例。 例如,只有一個電子組件埋置於上述貫穿孔5或凹部 5a、5c或核心基板2也是可以的。相反,在包含多個核心 基板2的面板內的一個產品單元中,也可以形成多個貫穿 孑L 5或凹部5a、5c。 而且,也可以將僅在其上端(1C片34)具備電極12的如 與上述相同晶片電容器1 〇的電子組件埋置於上述核心基 板2的貫穿孔5內。 並且,可以使多個晶片電子組件成爲在彼此的側面先行 連接的單元,將其插入並埋置於上述貫穿孔5或凹部5a、 5 c內。 而且,晶片電子組件除上述晶片電容器1 〇之外,還包 括晶片的電感器、電阻、濾波器等的無源元件和電晶體、 記憶體、低噪聲放大器(LNA)等有源元件,且可以將相互 不同種類的電子組件一倂設置,埋置於同一貫穿孔和凹部 或核心基板中。 並且,除了在核心基板2正、反面3、4兩面將電子組 件的電極和配線層連接外,還可以僅在正面和反面中的一 面進行連接。 -24- 533758 五、發明説明(23 ) 而且’核心基板2的材質除了上述BT樹脂外,還可以 採用具備相同耐熱性、機械強度、可撓性、易加工性的玻 璃纖維-樹脂的複合材料,該複合材料爲玻璃織物或玻璃 纖物等玻璃纖維和環氧樹脂,聚醯亞胺樹脂或Βτ樹脂等 樹脂的複合材料。或者,也可以使用聚醯亞胺纖維等有機 纖維和樹脂的複合材料或樹脂_樹脂的複合材料,該樹脂_ 樹脂的複合材料將環氧樹脂等樹脂浸滲在具有連續氣孔的 PTFE等三維網織構造的氟樹脂中。 而且’配線層1 4、1 5等的材質除上述的鍍鋼外也可以 採用錬或鎳-金等,或者,也可以不採用鍍金屬,而是通 過塗佈導電的樹脂等的方法來取得。 而且’上述路徑導體丨8等不限於上述隱埋在路徑孔內 部的場通路形式’也可以模仿通路孔的形狀而爲圓錐形狀 的形式。 而且’絕緣層1 6、1 7等的材質除以上述環氧樹脂爲主 要成分的材料外,也可以採用具有相同耐熱性、模製形成 性等的聚醯亞胺樹脂、BT樹脂、PPE樹脂或樹脂-樹脂的 複合材料等,該樹脂-樹脂的複合材料將環氧樹脂等樹脂 浸滲在具備連續氣孔的PTFR等的三維網織構造的氟樹脂 中。而且,絕緣層的形成方法除了液態樹脂的滾塗法塗佈 外’還可採用絕緣膠片的熱壓法。 而且’上述的晶片電容器10採用了以BaTi03等爲主要 成分的高電介質陶瓷,但是,也可以採用以PbTi03、 PbZr03、丁i〇2、SrTi〇3、CaTi03、MgTi03、KNb03、 -25- 533758 五、發明説明(24 )
NaTi03、KTa03、PbTa03、(Na1/2Bi1/2)Ti03、 Pb(Mg1/2W1/2)、(K1/2Bi1/2)Ti03 等爲主要成分的材料。 而且,上述晶片電容器1 〇的電極1 2的材料雖然以銅作 爲主要成分,但是也可採用適合電子 Pt、Ag-Pd、Pd、Au、Ni 等材料。 此外,上述晶片電容器10也可以是複合了以高電介質 陶瓷爲主要成分的電介質層和由Ag-Pd構成的電極層,由 樹脂和鍍銅、鍍鎳等構成的路徑導體和配線層的電容器。 而且,在上述印刷配線基板1、la、lb的第一主面30 也可以形成多個搭載區,將多個1C芯片34分別搭載在各 搭載區內。 如申請專利範圍第1或2項之印刷配線基板,在埋置電 子組件的樹脂裡不產生裂縫,特別是鄰接有突出電極的電 子組件上端或下端的薄的樹脂部分變得難以產生裂縫和脫 落。因此,可以氣密地、絕緣地將電子組件埋置於核心基 板的貫穿孔或凹部,所以,在得以確實發揮此種電子組件 功能的同時,可以通過上述電極確保和基板內部配線層的 穩定導通。 而且,如申請專利範圍第3項之印刷配線基板,埋置電 子組件的印刷配線基板自身因含有無機塡料而得到強化, 在該電子組件周圍變得難以產生裂縫,特別是鄰接有突出 電極的電子組件上端或下端的核心基板的薄體部變得不易 產生裂縫。因此,可以將電子組件氣密地、絕緣地埋置於 核心基板自身,所以,在得以確實發揮此種電子組件功能 -26-

Claims (1)

  1. 533758 六、申請專利範圍 第901 1 6235號「印刷配線基板及其製造方法」專利案 (91年12月13日修正) 六申請專利範圍: 一、 1 . 一種印刷配線基板,包含一具有正面及反面的印刷 配線基板;以及一電子組件,該電子組件通過樹脂 埋置於貫穿上述正面與反面間的貫穿孔中,其特徵 在於: 上述電子組件具有一從其上端和下端中的至少一 端突出的電極;和 上述樹脂含有一無機塡料。 2 . —種印刷配線基板,包含一具有正面及反面的印刷 配線基板;以及一電子組件,該電子組件通過樹脂. 埋置於形成在該核心基板中且延伸自該核心基板之 內部到上述正面或者反面的凹部中,其特徵在於: 上述電子組件具有一從其上端和下端中的至少一 端突出的電極;和 上述樹脂含有一無機塡料。 3 . —種印刷配線基板,包含一具有正面及反面的印刷 配線基板;以及一電子組件,該電子組件埋置於上 述核心基板中,其特徵在於: 上述電子組件具有一從其上端和下端中的至少一 端突出的電極;和 上述樹脂含有一無機塡料。 533758 六、申請專利範圍 4 ·如申請專利範圍第1至3項中任一項之印刷配線基 板’其中上述無機塡料的粒徑不超過上述電極高度 的二分之一。 5 ·如申請專利範圍第1至3項中任一項之印刷配線 基板’其中上述無機塡料的粒徑不超過25//m(微 米)’同時,上述電極高度爲50#m(微米)以上。 6 .如申請專利範圍第4項之印刷配線基板,其中上述 無機塡料的粒徑不超過2 5 // m (微米),同時,上述 電極高度爲50//m(微米)以上。 7 · —種印刷配線基板之製造方法,該印刷配線基板包 含一具有正面及反面的核心基板和電子組件,所述 電子組件通過樹脂埋置於貫穿該正面與反面的貫穿 孔中,或者埋置於形成在該核心基板中且延伸自該 核心基板之內部正面及反面的凹部中,該方法包含 下列步驟: 將具有從上端和下端中的至少一端突出的電極的 電子組件插入貫穿孔或凹部內; 用含有無機塡料的樹脂將電子組件埋置於貫穿孔或 凹部中;以及 對上述樹脂進行表面拋光和表面淸理’使上述電極 的端面暴露出。
TW090116235A 2000-07-31 2001-07-03 Printed wiring substrate and method for manufacturing the same TW533758B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000231985 2000-07-31

Publications (1)

Publication Number Publication Date
TW533758B true TW533758B (en) 2003-05-21

Family

ID=18724732

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090116235A TW533758B (en) 2000-07-31 2001-07-03 Printed wiring substrate and method for manufacturing the same

Country Status (3)

Country Link
US (1) US6809268B2 (zh)
CN (1) CN1196392C (zh)
TW (1) TW533758B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407870B (zh) * 2006-04-25 2013-09-01 Ngk Spark Plug Co 配線基板之製造方法
TWI454192B (zh) * 2008-07-10 2014-09-21 Samsung Electro Mech 具有電子元件之印刷電路板的製造方法
TWI481323B (zh) * 2006-05-26 2015-04-11 Finishing Brands Holdings Inc 電子組件

Families Citing this family (82)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2081419B1 (en) * 1999-09-02 2013-08-07 Ibiden Co., Ltd. Printed circuit board and method of manufacturing printed circuit board
US6621012B2 (en) * 2001-02-01 2003-09-16 International Business Machines Corporation Insertion of electrical component within a via of a printed circuit board
TW575949B (en) * 2001-02-06 2004-02-11 Hitachi Ltd Mixed integrated circuit device, its manufacturing method and electronic apparatus
US20030069347A1 (en) * 2001-09-28 2003-04-10 Hideki Oishi Calcined silica particle and manufacturing method of same
US6750546B1 (en) * 2001-11-05 2004-06-15 Skyworks Solutions, Inc. Flip-chip leadframe package
US6963493B2 (en) * 2001-11-08 2005-11-08 Avx Corporation Multilayer electronic devices with via components
JP2003264253A (ja) * 2002-03-12 2003-09-19 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
US6710444B2 (en) 2002-03-21 2004-03-23 Intel Corporation Molded substrate stiffener with embedded capacitors
JP3575478B2 (ja) * 2002-07-03 2004-10-13 ソニー株式会社 モジュール基板装置の製造方法、高周波モジュール及びその製造方法
JP4488684B2 (ja) 2002-08-09 2010-06-23 イビデン株式会社 多層プリント配線板
US6898846B2 (en) * 2002-08-21 2005-05-31 Potomac Photonics, Inc. Method and components for manufacturing multi-layer modular electrical circuits
US6844505B1 (en) * 2002-11-04 2005-01-18 Ncr Corporation Reducing noise effects in circuit boards
JP2005011837A (ja) * 2003-06-16 2005-01-13 Nippon Micron Kk 半導体装置用基板、半導体装置およびその製造方法
CN1817070A (zh) * 2003-07-03 2006-08-09 皇家飞利浦电子股份有限公司 用于制造印刷电路板的软磁材料
EP1665296B1 (en) * 2003-09-04 2009-11-11 Philips Intellectual Property & Standards GmbH Fractional turns transformer with ferrite polymer core
JP4198566B2 (ja) * 2003-09-29 2008-12-17 新光電気工業株式会社 電子部品内蔵基板の製造方法
JP2005150553A (ja) * 2003-11-18 2005-06-09 Ngk Spark Plug Co Ltd 配線基板およびその製造方法
US20050133929A1 (en) * 2003-12-18 2005-06-23 Howard Gregory E. Flexible package with rigid substrate segments for high density integrated circuit systems
KR100610462B1 (ko) * 2004-02-20 2006-08-08 엔이씨 도낀 가부시끼가이샤 고체 전해 커패시터, 전송선로장치, 그 제조방법 및 그것을이용하는 복합 전자부품
WO2005086978A2 (en) * 2004-03-11 2005-09-22 International Rectifier Corporation Embedded power management control circuit
TWI255491B (en) * 2004-03-31 2006-05-21 Sanyo Electric Co Substrate for mounting elements, manufacturing method therefor and semiconductor device using the same
DE102004031878B3 (de) * 2004-07-01 2005-10-06 Epcos Ag Elektrisches Mehrschichtbauelement mit zuverlässigem Lötkontakt
TWI295089B (en) * 2004-12-28 2008-03-21 Ngk Spark Plug Co Wiring substrate and the manufacturing method of the same
KR100688768B1 (ko) * 2004-12-30 2007-03-02 삼성전기주식회사 칩 내장형 인쇄회로기판 및 그 제조 방법
US7286366B2 (en) * 2005-03-24 2007-10-23 Motorola, Inc. Multilayer circuit board with embedded components and method of manufacture
CN101180727B (zh) * 2005-05-23 2010-06-16 揖斐电株式会社 印刷线路板及其制造方法
JP2007027683A (ja) * 2005-06-15 2007-02-01 Ngk Spark Plug Co Ltd 配線基板及びその製造方法
EP1898683A1 (en) * 2005-06-15 2008-03-12 Ibiden Co., Ltd. Multilayer printed wiring board
EP1887846A4 (en) * 2005-06-30 2010-08-11 Ibiden Co Ltd CIRCUIT BOARD
CN101868120A (zh) * 2005-06-30 2010-10-20 揖斐电株式会社 印刷线路板及其制造方法
JP4890804B2 (ja) * 2005-07-19 2012-03-07 富士通セミコンダクター株式会社 半導体装置及びその製造方法
US8335084B2 (en) * 2005-08-01 2012-12-18 Georgia Tech Research Corporation Embedded actives and discrete passives in a cavity within build-up layers
US7521705B2 (en) 2005-08-15 2009-04-21 Micron Technology, Inc. Reproducible resistance variable insulating memory devices having a shaped bottom electrode
JP4838068B2 (ja) * 2005-09-01 2011-12-14 日本特殊陶業株式会社 配線基板
US20070187818A1 (en) * 2006-02-15 2007-08-16 Texas Instruments Incorporated Package on package design a combination of laminate and tape substrate
US7843302B2 (en) * 2006-05-08 2010-11-30 Ibiden Co., Ltd. Inductor and electric power supply using it
US7572709B2 (en) * 2006-06-29 2009-08-11 Intel Corporation Method, apparatus, and system for low temperature deposition and irradiation annealing of thin film capacitor
TWI327361B (en) * 2006-07-28 2010-07-11 Unimicron Technology Corp Circuit board structure having passive component and stack structure thereof
JP4783692B2 (ja) * 2006-08-10 2011-09-28 新光電気工業株式会社 キャパシタ内蔵基板及びその製造方法と電子部品装置
TW200812445A (en) * 2006-08-18 2008-03-01 Wintek Corp Connection structure of printed-circuit board in LCD module
US7675186B2 (en) * 2006-09-01 2010-03-09 Powertech Technology Inc. IC package with a protective encapsulant and a stiffening encapsulant
US7782629B2 (en) * 2007-02-26 2010-08-24 Flextronics Ap, Llc Embedding an electronic component between surfaces of a printed circuit board
US20080239685A1 (en) * 2007-03-27 2008-10-02 Tadahiko Kawabe Capacitor built-in wiring board
US7742276B2 (en) * 2007-03-30 2010-06-22 Industrial Technology Research Institute Wiring structure of laminated capacitors
KR20080102022A (ko) * 2007-05-17 2008-11-24 삼성전자주식회사 회로기판의 제조방법, 반도체 패키지의 제조방법, 이에의해 제조된 회로기판 및 반도체 패키지
US20090001547A1 (en) * 2007-06-30 2009-01-01 Chien-Wei Chang High-Density Fine Line Structure And Method Of Manufacturing The Same
CN101090075B (zh) * 2007-07-03 2010-04-14 日月光半导体制造股份有限公司 垂直式内埋电容基板的制作方法及其结构
JP4382841B2 (ja) * 2007-08-20 2009-12-16 太陽誘電株式会社 コンデンサ及びその製造方法
JP5415274B2 (ja) * 2007-10-15 2014-02-12 パナソニック株式会社 超音波探触子
TW200930173A (en) * 2007-12-31 2009-07-01 Phoenix Prec Technology Corp Package substrate having embedded semiconductor element and fabrication method thereof
US8064214B2 (en) * 2008-01-04 2011-11-22 Dialogic Corporation Press fit passive component
US7672140B2 (en) * 2008-01-22 2010-03-02 Tensolite LLC Circuit board configuration
JP5284155B2 (ja) * 2008-03-24 2013-09-11 日本特殊陶業株式会社 部品内蔵配線基板
US8076587B2 (en) * 2008-09-26 2011-12-13 Siemens Energy, Inc. Printed circuit board for harsh environments
US7888784B2 (en) * 2008-09-30 2011-02-15 Intel Corporation Substrate package with through holes for high speed I/O flex cable
US7891980B2 (en) * 2008-11-05 2011-02-22 Dialogic Corporation Interconnect device with discrete in-line components
JP2010238691A (ja) * 2009-03-30 2010-10-21 Fujitsu Ltd 中継部材およびプリント基板ユニット
US8299366B2 (en) * 2009-05-29 2012-10-30 Ibiden Co., Ltd. Wiring board and method for manufacturing the same
JPWO2011089936A1 (ja) * 2010-01-22 2013-05-23 日本電気株式会社 機能素子内蔵基板及び配線基板
KR101633398B1 (ko) * 2010-02-16 2016-06-24 삼성전자주식회사 랜드와 솔더 레지스트의 단차를 감소할 수 있는 랜드 그리드 어레이 패키지.
CN102783258B (zh) * 2010-02-26 2016-08-03 三菱电机株式会社 印刷线路板的制造方法以及印刷线路板
US8455995B2 (en) * 2010-04-16 2013-06-04 Taiwan Semiconductor Manufacturing Company, Ltd. TSVs with different sizes in interposers for bonding dies
TWI446497B (zh) * 2010-08-13 2014-07-21 Unimicron Technology Corp 嵌埋被動元件之封裝基板及其製法
JP5197714B2 (ja) * 2010-10-29 2013-05-15 三菱電機株式会社 流量検出装置
KR101422437B1 (ko) * 2011-05-13 2014-07-22 이비덴 가부시키가이샤 배선판 및 그 제조 방법
US8723049B2 (en) 2011-06-09 2014-05-13 Tessera, Inc. Low-stress TSV design using conductive particles
KR101420526B1 (ko) * 2012-11-29 2014-07-17 삼성전기주식회사 전자부품 내장기판 및 그 제조방법
US20140153204A1 (en) * 2012-11-30 2014-06-05 Samsung Electro-Mechanics Co., Ltd. Electronic component embedded printing circuit board and method for manufacturing the same
US9386701B2 (en) * 2012-11-30 2016-07-05 Samsung Electro-Mechanics Co., Ltd. Electronic component embedded printed circuit board
KR101497192B1 (ko) 2012-12-27 2015-02-27 삼성전기주식회사 전자부품 내장 인쇄회로기판 및 그 제조방법
JP2014229698A (ja) * 2013-05-21 2014-12-08 イビデン株式会社 配線板及び配線板の製造方法
KR101514518B1 (ko) * 2013-05-24 2015-04-22 삼성전기주식회사 전자부품 내장 인쇄회로기판 및 그 제조방법
KR101497230B1 (ko) * 2013-08-20 2015-02-27 삼성전기주식회사 전자부품 내장기판 및 전자부품 내장기판 제조방법
TWI546920B (zh) * 2013-12-23 2016-08-21 矽品精密工業股份有限公司 半導體裝置及其製法
US9502490B2 (en) * 2014-05-21 2016-11-22 Qualcomm Incorporated Embedded package substrate capacitor
WO2017026195A1 (ja) * 2015-08-11 2017-02-16 株式会社村田製作所 キャパシタ内蔵基板の製造方法
US9839131B2 (en) 2015-10-21 2017-12-05 International Business Machines Corporation Embedding a discrete electrical device in a printed circuit board
CN209314146U (zh) * 2016-05-18 2019-08-27 株式会社村田制作所 部件内置基板
WO2018063279A1 (en) * 2016-09-30 2018-04-05 Intel Corporation Vertical embedded component in a printed circuit board blind hole
US20190006356A1 (en) * 2017-06-29 2019-01-03 Intel Corporation Package with embedded capacitors
US10790241B2 (en) 2019-02-28 2020-09-29 Advanced Semiconductor Engineering, Inc. Wiring structure and method for manufacturing the same
CN112151457A (zh) * 2020-09-22 2020-12-29 维沃移动通信有限公司 封装结构及其制作方法和电子设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5335139A (en) * 1992-07-13 1994-08-02 Tdk Corporation Multilayer ceramic chip capacitor
JPH06326472A (ja) 1993-05-14 1994-11-25 Toshiba Corp チップコンデンサ内蔵基板
US5353195A (en) * 1993-07-09 1994-10-04 General Electric Company Integral power and ground structure for multi-chip modules
JPH0774290A (ja) * 1993-09-03 1995-03-17 Rohm Co Ltd 電子部品のパッケージング用材料
JPH07263619A (ja) 1994-03-17 1995-10-13 Toshiba Corp 半導体装置
SG48462A1 (en) * 1995-10-26 1998-04-17 Ibm Lead protective coating composition process and structure thereof
EP0774888B1 (en) * 1995-11-16 2003-03-19 Matsushita Electric Industrial Co., Ltd Printed wiring board and assembly of the same
US5776551A (en) * 1996-12-23 1998-07-07 Lsi Logic Corporation Use of plasma activated NF3 to clean solder bumps on a device
US5943216A (en) * 1997-06-03 1999-08-24 Photo Opto Electronic Technologies Apparatus for providing a two-sided, cavity, inverted-mounted component circuit board
US5963429A (en) * 1997-08-20 1999-10-05 Sulzer Intermedics Inc. Printed circuit substrate with cavities for encapsulating integrated circuits
US6038133A (en) * 1997-11-25 2000-03-14 Matsushita Electric Industrial Co., Ltd. Circuit component built-in module and method for producing the same
JP3322199B2 (ja) * 1998-01-06 2002-09-09 株式会社村田製作所 多層セラミック基板およびその製造方法
JPH11307687A (ja) 1998-04-16 1999-11-05 Ibiden Co Ltd パッケージ基板

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI407870B (zh) * 2006-04-25 2013-09-01 Ngk Spark Plug Co 配線基板之製造方法
TWI481323B (zh) * 2006-05-26 2015-04-11 Finishing Brands Holdings Inc 電子組件
TWI454192B (zh) * 2008-07-10 2014-09-21 Samsung Electro Mech 具有電子元件之印刷電路板的製造方法

Also Published As

Publication number Publication date
CN1340991A (zh) 2002-03-20
US20020033378A1 (en) 2002-03-21
US6809268B2 (en) 2004-10-26
CN1196392C (zh) 2005-04-06

Similar Documents

Publication Publication Date Title
TW533758B (en) Printed wiring substrate and method for manufacturing the same
US6939738B2 (en) Component built-in module and method for producing the same
US8546700B2 (en) Capacitor for incorporation in wiring board, wiring board, method of manufacturing wiring board, and ceramic chip for embedment
US7580240B2 (en) Via array capacitor, wiring board incorporating a via array capacitor, and method of manufacturing the same
JP4279893B2 (ja) 回路部品内蔵モジュールの製造方法
US6710261B2 (en) Conductive bond, multilayer printed circuit board, and method for making the multilayer printed circuit board
TWI429350B (zh) 製造具有內建組件之佈線板的方法
US20080121416A1 (en) Multilayer Printed Wiring Board And Manufacturing Method For Same
TW201110165A (en) Ceramic capacitor and wiring board
JP2002151846A (ja) 配線基板およびその製造方法
JP4685251B2 (ja) 配線基板の製造方法
WO2010067508A1 (ja) 多層基板およびその製造方法
JP4695289B2 (ja) 配線基板の製造方法
JP4885366B2 (ja) 配線基板の製造方法
JP2002237683A (ja) 配線基板の製造方法
JP3940617B2 (ja) 配線基板およびその製造方法
JP2002204071A (ja) 配線基板の製造方法
JP3199637B2 (ja) 多層配線基板の製造方法
JP2004071946A (ja) 配線板、半導体パッケージ用基板、半導体パッケージ及びそれらの製造方法
JP2005123547A (ja) インターポーザ、多層プリント配線板
JPH09293968A (ja) 多層配線基板およびその製造方法
JP2002217544A (ja) 配線基板
JP2002246745A (ja) 三次元実装パッケージ及びその製造方法、三次元実装パッケージ製造用接着材
JP4179407B2 (ja) 配線基板
JP2004128481A (ja) 配線基板およびその製造方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MK4A Expiration of patent term of an invention patent