TW201007841A - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TW201007841A
TW201007841A TW098112360A TW98112360A TW201007841A TW 201007841 A TW201007841 A TW 201007841A TW 098112360 A TW098112360 A TW 098112360A TW 98112360 A TW98112360 A TW 98112360A TW 201007841 A TW201007841 A TW 201007841A
Authority
TW
Taiwan
Prior art keywords
layer
type
region
electrode
forming
Prior art date
Application number
TW098112360A
Other languages
English (en)
Other versions
TWI445085B (zh
Inventor
Hideto Tamaso
Original Assignee
Sumitomo Electric Industries
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sumitomo Electric Industries filed Critical Sumitomo Electric Industries
Publication of TW201007841A publication Critical patent/TW201007841A/zh
Application granted granted Critical
Publication of TWI445085B publication Critical patent/TWI445085B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/0445Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
    • H01L21/048Making electrodes
    • H01L21/0485Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66053Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide
    • H01L29/66068Multistep manufacturing processes of devices having a semiconductor body comprising crystalline silicon carbide the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/80Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier
    • H01L29/808Field effect transistors with field effect produced by a PN or other rectifying junction gate, i.e. potential-jump barrier with a PN junction gate, e.g. PN homojunction gate
    • H01L29/8083Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Junction Field-Effect Transistors (AREA)

Description

201007841 六、發明說明: 【發明所屬之技術領域】 本發明係關於一種半導體裝置及其製造方法,更特定地 係關於一種具備接觸於含碳化矽之碳化矽層而配置的電極 之半導體裝置及其製造方法。 【先前技術】 半導體裝置中形成導電型係η型之n型區域與導電型係p 型之Ρ型區域,該η型區域及ρ型區域中多為採用連接電極 之構造的情況。近年來伴隨使用半導體裝置之裝置進行高 效率化’亦對半導體裝置要求高效率化.為了將半導體裝 置高效率化,上述電極不僅要求其本身之電阻(電性阻力) 小’還要求與上述η型區域及ρ型區域之接觸電阻小。 另外,近年來,因半導體裝置可在高耐壓化、低損失 化、高溫環境下使用等,所以構成半導體裝置之材料已進 展為採用碳化矽(SiC)。SiC與先前作為構成半導體裝置之 材料而廣泛使用的矽(Si)比較,係帶間隙大之寬帶間隙半 導體。因而,構成半導體裝置之材料藉由採用SiC,可達 成半導體裝置之高耐壓化及接通電阻之減低等。此外,將
SiC作為材料而採用之半導體裝置與將矽作為材料而採用 之半導體裝置比較,亦具有在高溫環境下使用時之特性的 降低小之優點。 但是,採用SiC作為半導體裝置之素材的情況,與採用 矽作為半導體裝置之素材的情況比較,避免ρ型區域及η型 區域與電極之肖特基障壁變大困難,結果有抑制ρ型區域 139728.doc 201007841 及η型區域與電極之接觸電阻上昇不容易的問題。 對於此,習知藉由與包含η型雜質(導電型係η型之雜質) 之η型SiC區域接觸的電極材料採用鎳(Ni),與包含ρ型雜質 (導電型係P型之雜質)之p型SiC區域接觸的電極材料採用欽 (Τι)/鋁(A1)或是鋁矽合金,可減低接觸電阻(例如參照谷本 智及其他4位,「SiC器件之歐姆接觸形成技術」,電子資 訊通訊學會論文誌’社團法人電子資訊通訊學會,2〇〇3年 4月,Vol. J86-C ’ No.4,p3 59-367(非專利文獻川。 先前技術文獻 非專利文獻 非專利文獻1:谷本智及其他4位,「siC器件之歐姆接 觸形成技術」,電子資訊通訊學會論文誌,社團法人電子 資訊通訊學會,2003年 4月,Vol. J86-C,No. 4,P359-367 【發明内容】 發明所欲解決之問題 如上述’藉由依與電極接觸之區域係nSSic區域或是p 型SiC區域,適切地選擇構成電極之材料,即使半導體裝 置之素材採用SiC之情況,仍可減低p型區域及n型區域與 電極之接觸電阻。但是,構成接觸於ρ型區域之電極的材 料與構成接觸於η型區域之電極的材料不同之情況,需要 形成此等電極之數個步驟,製造步驟之步驟數增加。結果 產生半導體裝置之製造成本上昇的問題。此外,構成接觸 於Ρ型區域之電極的材料與構成接觸於η型區域之電極的材 料不同’亦成為阻礙半導體裝置之積體度提高的因素。 139728.doc 201007841 口本發明之目的為提供一種藉由包括P型SiC區域及 η型^!C區域均可充分抑制接觸電阻而接觸的電極,可減低 k步驟之步驟數及提高積體度之半導體裝置及其方 法。 解決問題之技術手段 /按照本發明之半導體裝置包括:基板;碳化矽層,其係 形成於基板上’ 含碳化石夕;及電極,其係接觸於碳化石夕 層而配置。上述碳化♦層包含導電型係n型之η型區域。而 上述電極包含與η型區域接觸而配置,並含有欽、銘及石夕 之歐姆接觸電極。 本發明人就ρ型SiC區域及nSSic區域均可充分抑制接觸 電阻而接觸之電極的材料進行了詳細之檢討。其結果,獲 得了如下的見識。 一般作為接觸於n型SiC區域之電極的材料,多為採用鎳 的情況。此外,例如在使用Sic作為素材之DM〇Ss的縱型 MOSFET(Metal Oxide Semiconductor Field Effect Transistor ; 氧化膜場效電晶體)中,採用含鎳之電極接觸於{)型^(:區 域及η型SiC區域兩方的構造。此因DMOS型之縱型 MOSFET中需要接觸於p型區域及n型區域兩方的電極,含 鎳之電極與ρ型SiC區域均可以ΙΟ.2 Ω· cm2程度之接觸電阻 率接觸。但是,該1 〇_2 Ω · cm2之接觸電阻率係可用作歐姆 接觸電極之數值,不過若考慮含鈦/鋁之電極與ρ型Sic區 域可以10_3 Ω · cm2程度之接觸電阻率接觸,則含鎳之電極 與P型SiC區域的接觸電阻稱不上充分低。 139728.doc 201007841 另外’採用含鈦/鋁之電極的情況’雖充分抑制與p型 SiC區域之接觸電阻,不過與11型“(:區域之接觸電阻率成 為1〇-3 Ω · cm2程度。但是該1〇-3 Ω · cm2之接觸電阻率亦 為可用作歐姆接觸電極之數值,不過若考慮含鎳之電極與 η型SiC區域可以1〇·6 Ω · cm2程度之接觸電阻率接觸,則含 鈦/銘之電極與η型SiC區域的接觸電阻稱不上充分低。 _ 本發明人考慮此種電極之材料與p型Sic區域及nsSic:區 讀 域之接觸電阻的關係,並對電極之材料進一步加以檢討之 結果,發現藉由在電極材料中採用包含鈦、鋁及矽之合 _ 金,P型SiC區域及η型Sic區域均可充分抑制接觸電阻。 本發明之半導體裝置中,接觸於碳化矽層而配置之電極 包含與η型區域接觸而配置,並含有鈦、鋁及矽之歐姆接 觸電極。該歐姆接觸電極可以與含鈦/鋁之電極不遜色的 接觸電阻與ρ型SiC區域接觸,同時可以與含鎳之電極不遜 色之接觸電阻與11型以€區域接觸。其結果,根據本發明之 半導體裝置,藉由包括ρ型Sic區域及n型Sic區域均可充分 抑制接觸電阻而接觸的電極,可提供一種可減低製造步驟❹ 之步驟數及提高積體度的半導體裝置。 上述半導體裝置中,最好上述歐姆接觸電極含有原子數 ; 比為鈦之1.58倍以上6,33倍以下的鋁。 在實用上,為了採用作為歐姆接觸電極,最好與ρ型sic 區域之接觸電阻為1χ1(Γ3 Ω· cm2以下程度與n型沉區域 之^觸電阻為1X10-4 Ω·咖2以下程度。在此,發明人調查 包含鈦、鋁及矽之電極與pSSic區域及η型sic區域之接觸 139728.doc • 6 - 201007841 電阻與該電極之組成的關係後,明瞭鋁對鈦之原子數比過 大,則電極與η型SiC區域之接觸電阻變大,另外,若該原 子數比過小,則電極與p型Sic區域之接觸電阻變大。而 且,瞭解惫上述原子數比未達1.58,則電極與p型Sic;區域 _ 之接觸電阻超過1χ10_3 Ω · cm2。此外,瞭解若上述原子數 比超過6.33,則電極與11型8丨(:區域之接觸電阻超過ΐχΐ〇.4 Ω· cm2。從以上可以說最好歐姆接觸電極含有原子數比為 鈦之L58倍以上6·33倍以下的鋁。再者,為了更加減低電 極與P型SiC區域之接觸電阻,最好上述原子數比為211以 上,為了更加減低電極與η型SiC區域之接觸電阻,最好上 述原子數比為4.22以下。 上述半導體裝置中,最好碳化矽層進一步包含導電型係 P型之p型區域。而且,歐姆接觸電極係以從接觸於η型區 域之區域延伸至接觸於ρ型區域之區域的方式配置。 ρ型SiC區域及η型SiC區域均可充分抑制接觸電阻而接觸 豢 之上述歐姆接觸電極,藉由以從接觸於η型區域之區域延 伸至接觸於ρ型區域之區域的方式配置,可更加謀求減低 製造步驟之步驟數及提高積體度。 上述半導體裝置中,最好進一步包括接觸於碳化矽層而 - 配置,並與上述電極不同之其他電極。此外,碳化矽層進 一步包含導電型係ρ型之ρ型區域。而且,該其他電極包含 與Ρ型區域接觸而配置’含有鈦、鋁及矽,且與上述歐姆 接觸電極不同之其他歐姆接觸電極。 藉由ρ型SiC區域及η型SiC區域均可充分抑制接觸電阻而 139728.doc 201007841 接觸之上述歐姆接觸電極及其他歐姆接觸電極分別接觸於 η型區域及p型區域而配置,可更加謀求減低製造步驟之步 驟數及提高積體度。 另外構成上述其他歐姆接觸電極之材料宜與構成上述 歐姆接觸電極之材料同一。藉此,在半導體裝置之製造過 程中,同時形成上述歐姆接觸電極與上述其他歐姆接觸電 極容易’可更加減低製造步驟之步驟數。 上述半導體裝置中,上述其他歐姆接觸電極宜含有原子 數比為鈦之1.58倍以上6.33倍以下的鋁。 如上述考慮兼顧減低與ρ型SiC區域之接觸電阻及減低 與η型SiC區域之接觸電阻時,上述其他歐姆接觸電極亦宜 含有原子數比為鈦之…倍以上,6 33倍以下的銘。進一 步,為了更加減低上述其他電極與卩型以^區域之接觸電 阻,上述原子數比宜為211以上,為了更加減低上述其他 電極與η型SiC區域之接觸電阻,上述原子數比宜為4 22以 下。 按照本發明之半導體裝置之製造方法包括以下步驟:準 備基板;在基板上形成含碳化妙,並包含導電型係η型之η 型區域的碳化矽層;及以接觸於碳化矽層之方式形成電 極。而後,形成電極之步驟包含形成與㈣區域接觸而配 置,並包含鈦、鋁及矽之歐姆接觸電極的步驟。 本發明之半導趙裝置之製造方法,係、藉由包含鈦、銘及 夕而形成可以與含鈦/铭之電極不遜色的接觸電阻與ρ型 SiC區域接觸’同時以與含鎳之電極不遜色的接觸電阻與^ 139728.doc 201007841 型Sic區域接觸之歐姆接觸電極。因而,藉由本發明之半 導體裝置之製造方法時,可達成在半導體裝置之製造步驟 中的步驟數減低及半導體裝置之積體度的提高。 上述半導體裝置之製造方法中,形成歐姆接觸電極之步 • 驟可具有以下步驟:在η型區域上形成含鈦之鈦層;在鈦 層上形成含鋁之鋁層,在鋁層上形成含矽之矽層;及藉由 將欽層、紹層及矽層加熱’而使包含鈦、鋁及石夕之合金生 成。 在η型區域上形成包含鈦、銘及石夕之歐姆接觸電極時, 可採用在η型區域上形成鈦層、鋁層及矽層後,將此等之 層加熱’而生成包含鈦、鋁及矽之合金的過程。在此,藉 由將藉由接觸於氧而氧化容易之鋁及鈦,以比該鋁及鈦不 易氧化之矽覆蓋,可抑制爾後步驟中鋁及鈦之氧化。此 外,藉由預先使矽與熔點低之鋁接觸,可抑制在爾後步驟 中鋁熔化而流出至周圍區域之前,鋁與矽形成合金,而鋁 φ 流出至周圍之區域。此外,鋁與矽之合金比鋁單體不易氧 化° 因此,首先在η型區域上依序形成鈦層、銘層及石夕層, 其後藉由進行形成合金用之加熱處理,可在以矽層覆蓋鈦 - 層及鋁層之狀態下,且在使鋁層與矽層接觸之狀態下實施 加熱處理。結果,可抑制鈦及鋁之氧化,並且抑制鋁流出 至周圍區域,並使包含鈦、銘及石夕之合金生成,而形成穩 定之歐姆接觸電極。 上述半導體裝置之製造方法中,於上述形成鋁層之步驟 139728.doc -9- 201007841 中’形成含有鈦層之厚度的15倍以上6倍以下之厚度的铭 層0 如上述在實用上,為了作為歐姆接觸電極而採用’與 ㈣沉區域之接觸電阻宜為1χ1〇·3 Ο·-以下程度與η 型Sic區域之接觸電阻宜為lxl0.4 Q.cm2以下程度。在 此’發明人調查在順次形成鈦層、銘層及石m,以將此 等合金化之程序製作歐姆接觸電極的情況中,鈦層、鋁層 及石夕層之厚度,與製作之歐姆接觸電極與p型W區域及η 型SiC區域之接觸電阻的關係後,明瞭紹層對鈦層之厚度 的比過大時,電極與11型8冗區域之接觸電阻變大,另外該 厚度之比過小時電極與卩型如區域之接觸電阻變大。而 後瞭解上述厚度之比未達15時,電極與—sic區域之 接觸電阻超過lxl0-^cm2。此外瞭解上述厚度之比超過 6時,電極與n型SiC區域之接觸電阻超過1χ1〇·4 Ω· em2。 從以上上述开 々成銘層之步驟宜形成含有鈦層之厚度的 1.5倍以上,6倍以下之厚度的鋁層。進一步為了更加減 低電極與p型SiC區域之接觸電阻,上述厚度之比宜為2.〇 以上,為了更加減低電極與Sic區域之接觸電阻上述 厚度之比宜為4.0以下。 另外’上述形成鈦層之步驟中形成的鈦層厚度未達l〇〇A 時,藉由過程之不均一性’可能發生難以獲得重現性的問 題。因而,形成之鈦層的厚度宜為10〇A以上。另外,在上 述形成鈦層之步驟中形成的鈦層厚度超過4〇〇a時,可能發 生妨礙紹與SiC之反應’而特性降低的問題。因而,形成 139728.doc •10· 201007841 之欽層的厚度宜為彻A以下。此外,上述形成㈣之步驟 中形成的碎層厚度未達1()从時,即使紹為充分薄,在製作 合金上仍可能不充分。因而’形成之石夕層的厚度宜為1〇〇入 以上。另外,上述形成矽層之步驟中形成的矽層厚度超過 5〇〇Α時,可能發切不與减應,作為高電阻層而保留的 問題。因而,形成之矽層的厚度宜為5〇〇Α以下。 上述半導體裝置之製造方法中,於上述使合金生成之步 驟中在惰性氣體與氫(Η2)之混合氣體中,將上述鈦層、 鋁層及矽層加熱。 藉此,可穩定地減低製作之歐姆接觸電極與psSic區域 及η型SiC區域的接觸電阻。另外’在此所謂惰性氣體包含 氬(Ar)、氦(He)等之稀有氣體及氮(No。此外,從減低半 導體裝置之製造成本而形成歐姆接觸電極的觀點,將上述 鈦層、鋁層及矽層加熱用的環境更宜為氬與氫之混合氣體 或是氮與氫之混合氣體。 上述半導體裝置之製造方法中,上述形成歐姆接觸電極 之步驟,係在比上述使合金生成之步驟之前,進一步具有 在石夕層上形成含鉑之鉑層的步驟。 藉此’可更加有效地抑制在爾後步驟中鋁及鈦之氧化, 而"T穩疋地製作抑制p型SiC區域及η型SiC區域之接觸電阻 的歐姆接觸電極。 上述半導體裝置之製造方法中,形成歐姆接觸電極之步 驟了具有以下步驟:在n型區域上形成包含鈦、銘及石夕的 見&層,及藉由將該混合層加熱’而使包含欽、銘及梦之 139728.doc 201007841 合金生成。 在η型區域上形成包含鈦、鋁及矽之歐姆接觸電極時, 可採用首先在η型區域上形成包含鈦、鋁及矽之混合層 後,將該混合層加熱,而使包含鈦、鋁及矽之合金生成的 過程。藉此’可簡化製造步驟而形成穩定之歐姆接觸電 極。 上述半導體裝置之製造方法中,形成混合層之步驟中, 形成含有原子數比為鈦之1 ·58倍以上6.33倍以下的鋁之混 合層。 如上述,考慮兼顧減低與ρ型SiC區域之接觸電阻及減低 與η型SiC區域之接觸電阻時,上述歐姆接觸電極宜含有原 子數比為鈦之1.58倍以上,6.33倍以下的鋁。因此,上述 混合層中藉由形成含有原子數比為鈦之158倍以上,6 M 倍以下之鋁的混合層’可以更適宜之水準達成兼顧減低與 P型SiC區域之接觸電阻及減低與n型Sic區域之接觸電阻。 進一步,為了更加減低電極與ρ型Sic區域之接觸電阻上 述原子數比宜為2.11以上’為了更加減低電極與n型區 域之接觸電阻,上述原子數比宜為4 22以下。 上述半導體裝置之製造方法中,於上述使合金生成之步 驟中,在惰性氣體與氫之混合氣體中將上述混合層加熱。 藉此,可穩定地減低製作之歐姆接觸電極與psSic區域 及η型S!C區域的接觸電阻。此外,從減低半導體裝置之製 造成本而形成歐姆接觸電極之觀點’將上述混合層加熱用 之環境更宜為氬與氫之混合氣體或是氮與氫之混合氣體。 139728.doc ]2 201007841 上述半導體裝置之製造方法中,形成歐姆接觸電極之步 驟,宜在比上述使合金生成之步驟之前,進—步具有在上 述混合層上形成含鉑之鉑層的步驟。 藉此’可有效地抑制在爾後步驟中合金層之氧化,而可 穩定地製作抑制p型SiC區域及η型Sic區域之接觸電阻的歐 姆接觸電極。 上述半導體裝置之製造方法中,於形成碳化矽層之步驟 中,形成更包含有導電型係P型之p型區域的碳化矽層。而 後,於形成歐姆接觸電極之步驟中,以從接觸於η型區域 之區域延伸至接觸於ρ型區域之區域的方式形成歐姆接觸 電極。 藉由以從接觸Μη型區域之區域延伸至接觸於ρ型區域之 區域的方式而形成ρ型SiC區域及η型Sic區域均可充分地抑 制接觸電阻而接觸之上述歐姆接觸電極,可達成更加減低 半導體裝置之製造步驟中的步驟數及提高半導體裝置之積 體度。 上述半導體裝置之製造方法中,宜進—步包括以接觸於 碳化矽層之方式形成與上述電極不同之其他電極的步驟。 此外’於形成碳㈣層之步驟中,形成更包含有導電型係 ρ型之ρϋ區域的碳化⑦層^進—步上述形成其他電極之步 驟進步包含形成與ρ型區域接觸而配置,含有鈦、鋁及 矽並與上述歐姆接觸電極不同之其他歐姆接觸電極的步 驟。而後’同時實施形成歐姆接觸電極之步驟與形成其他 歐姆接觸電極之步驟。 139728.doc •13· 201007841 藉由同時形成接觸於P型Sic區域之歐姆接觸電極與接觸 於η型SiC區域之歐姆接觸電極,可謀求更加減低製造步驟 之步驟數。 另外’構成上述其他歐姆接觸電極之材料宜與構成上述 歐姆接觸電極之材料同一。藉此,同時形成上述歐姆接觸 電極與上述其他歐姆接觸電極容易。 【實施方式】 發明之效果 從以上之說明明瞭,藉由本發明之半導體裝置及其製造 方法時,藉由包括P型Sic區域及η型Sic區域均可充分地抑 制接觸電阻而接觸的電極,可提供可減低製造步驟之步驟 數及提高積體度的半導體裝置及其製造方法。 以下依據圖式說明本發明之實施形態。另外,以下之 圖式中,在同一或相當之部分註記同一之參照編號,不重 複其說明。 (第一種實施形態) 首先’就第一種實施形態中之MOSFET作說明。參照圖 1 ’第一種實施形態中之MOSFET1包含··含碳化矽(sic), 係導電型為η型(第一導電型)之基板的n+Sic基板u ;含 SiC,作為導電型為n型(第一導電型)之半導體層的n_碳化 石夕層12’作為導電型為p型(第二導電型)之第二導電型區域 的一對p本體(b〇dy)13 ;作為導電型為n型(第一導電型)之 网》展度第一導電型區域的η+源極區域14;及作為導電型為 Ρ型(第二導電型)之高濃度第二導電型區域的ρ+區域18 ^ 139728.doc -14. 201007841 n+SiC基板11包含高濃度之n型雜質(導電型為_之雜質)如 包含氮(N)。 η·碳化石夕層12在n+SiC基板n之一方主面UA上例如以 10 μιη程度之厚度形成,藉自包含n型雜質而導電型成為η 型。包含於碳化矽層12之11型雜質例如係氮(ν),且以比 包含於η+SiC基板11之η型雜質低的濃度例如以 cm 3之濃度包含。 -對P本體13纽碳化石夕層12中以包含與n+s 之主面的第—主面以相反側之主面的第二主面咖之;; 式彼此分離而形成,藉由包含p型雜質(導電型係p型之雜 質),導電型成為P型(第二導電型)。包含於P本體U之P型 雜質例如係銘,)等’且以比包含於n+sic基板 型雜質低的濃度,例如以lxl〇17em·3之濃度包含。 η源極區域14包含第- 弟一主面12B,且以包圍於P本體13之 方式’而形成於-對p本體13的各個内部。n+源極區_ 以比包含於η·碳切層12之n型雜質高的濃度,例如以 lxl〇2° cm 3之濃度包含η型雜質,例如包含磷⑺。 /區域職形成於本體13中的-❶本體13内部之 η源極區域14觀察’在與形成於另…本體η内部之 源極區域14相反側,以包今笛_ re 匕含第一主面之方式形成。 域:。8以比包含於p本體13之P型雜質高的濃度,例如以 1X10 em·3之濃度包含p型雜質’例如包含銘、硼等。 進—步參照圖1,MOSFET1白 拉客 包括:作為閘極絕緣膜之閘 極氧化膜15、閘極電極17、—對 ^閉 J现按觸电極16、源極配 139728.doc -15- 201007841 線19、汲極電極20及鈍化膜21。 閘極氧化膜15接觸於第二主面128,並以從一方之n+源 極區域14的上部表面延伸至另一方之n+源極區域14的上部 表面之方式形成於η-碳化矽層12之第二主面12B上例如 含一乳化碎(Si〇2)。 閘極電極17以從一方之n+源極區域14上延伸至另一方之 n+源極區域14上的方式,接觸於閘極氧化膜15而配置。此 外’閘極電極1 7含多晶矽、鋁等導電體。 源極接觸電極16分別從一對n+源極區域14上,在從閘極 氧化膜I5離開之方向延伸至p+區域18上,並且接觸於第二 主面12B而配置。而後,源極接觸電極16含有鈦、鋁及 矽。更具體而言,源極接觸電極16含有鈦、鋁矽及碳 (C)’其餘部分含氧(〇)等雜質。 源極配線19接觸於源極接觸電極16而形成,並含鋁等導 電體。而後,源極配線19經由源極接觸電極16而與n+源極 區域14電性連接。該源極配線19與源極接觸電極“構成源 極電極22。 汲極電極20在n+SiC基板丨丨中,接觸於與形成&碳化矽層 12之側的主面之一方主面丨1Α相反侧的主面之另一方主面 ΠΒ而形成。該汲極電極20例如與上述源極接觸電極“相 同,亦可含其含有鈦、鋁及矽之材料,亦可含鎳等可與 n+SiC基板11歐姆接觸之其他材料。藉此,汲極電極“與 n+SiC基板11電性連接。 鈍化膜21係以從一方之源極配線19上,通過閘極電極以 139728.doc 201007841 上,而延伸至另一方源極配線19上之方式形成。該鈍化膜 21例如含Si〇2,並具有將源極配線19及閘極電極17與外部 電性絕緣,並且保護MOSFET1之功能。 亦即’本實施形態中之MOSFET1包括:n+Sic基板u ; 形成於n+SiC基板11上,作為含碳化矽之碳化矽層的n_碳化 矽層12,及接觸於η·碳化矽層12而配置之源極電極22。此 外,碳化矽層12包含作為導電型為n型之區域的^源 極區域14。而後,源極電極22包含與n+源極區域“接觸而 配置,作為含有鈦、鋁及矽之歐姆接觸電極的源極接觸電 極16。進一步,本實施形態iM〇SFET1中,n_碳化矽層12 包含作為導電型為p型之p型區域的區域18。而後,源極 接觸電極16以從接觸於n+源極區域丨4之區域延伸至接觸於 P+區域I8之區域的方式而配置。 本實施形態中之MOSFET1中,接觸於^碳化矽層12而配 置之源極電極22,包含與n+源極區域丨4接觸而配置,並含 有鈦、鋁及矽之源極接觸電極16。該源極接觸電極16可以 與含鈦/鋁之電極不遜色的接觸電阻而與〆區域18接觸,同 時,可以與含鎳之電極不遜色的接觸電阻而與n+源極區域 14接觸。而後,該源極接觸電極16以從接觸於^源極區域 14之區域延伸至接觸於p+區域18之區域的方式配置。結果 本實施形態中之河〇81^丁1成為可減低製造步驟之步驟數 及提高積體度的半導體裝置。 更具體而s ,具有DMOS構造之本實施形態中的 MOSFET1 ,而要同電位地保持n+源極區域丨4與p本體1 ^ 139728.doc •17· 201007841 因而,要求對源極接觸電極16減低接觸電阻,並電性連接 於n+源極區域14及p本體13兩方。進一步,m〇sfeti中為 了減低接通電阻,需要將n+源極區域14與源極接觸電極“ 抑制接觸電阻而電性連接。對於此,本實施形態中之 MOSFET1的源極接觸電極16藉由含有鈦、鋁及矽,係以 低之接觸電阻對n+源極區域14及1)本體13(p+區域18)兩方接 觸。結果,MOSFET1成為可減低製造步驟之步驟數及提 高積體度的半導體裝置。 進一步,源極接觸電極16宜含有原子數比為鈦之158倍 以上,6‘33倍以下的鋁。藉此,可更加確實地減低源極接 觸電極16與n+源極區域14及?本體13(p+區域18)的接觸電 阻。 其-人,就MOSFET1之動作作說明。參照圖i,在閘極電 極17中賦予臨限值以下之電壓的狀態,亦即在斷開狀態 下位於閘極氧化膜丨5正下方之p本體^與^碳化矽層12 之間成為反偏壓’而成為不導通狀態。另夕卜,在閘極電極 中施加正的電壓時,在p本體13之與閘極氧化膜b接觸 的附近之通道區域1 3 A中形成反轉層、结果,電性連接n+ 源極區域丨咖·碳切層12,而電流流人源極電極22與没 極電極20之間。 其,,就按照本發明之半導體裝置之製造方法的一種實 包形態之第一種實施形態中的半導體裝置之的製 •方法作說明。參照圖2,帛—種實施形態中之m〇sfet 的製造方法中’首先’步驟(S1G)係實施基板準備步驟。 139728.doc 201007841 該步驟(s10)係準備第一導電型之⑽基板。具體而言,參 照圖4,例如準備含六方晶Sic,且藉由包含^型雜質而導 電型為η型的n+Sic基板u。 其次,參照圖2,步驟(S20)係實施n型層形成步驟。該 步驟(S20)係在n+Sic基板u上形成第一導電型之半導體 層。具體而言,參關4,係藉由蠢晶生長而在n+sic基板 11之一方主面11A上形成η·碳化矽層12。磊晶生長例如作 為原料氣體可採用SiH4(矽烷)與C^8(丙烷)之混合氣體而 • f施。此時,作為η型雜質例如導入氮。藉此,可形成包 含濃度比包含於n+SiC基板11之11型雜質低的11型雜質之^碳 化矽層12。 其次,參照圖2,步驟(S30)係實施p本體形成步驟。該 步驟(S30)參知、圖5,係以在π碳化梦層12中包含與η+SiC基 板11側之主面的第一主面12A相反側之主面的第二主面 12B之方式,而形成第二導電型之第二導電型區域。具體 參而言,首先在第二主面12B上例如藉由CVD(Chemical Vapor Deposition ;化學蒸鍍法)而形成含Si〇2之氧化膜。 而後,在氧化膜之上塗布抗餘劑後,進行曝光及顯像,而 - 形成在依作為希望之第二導電型區域的p本體13形狀之區 • 域具有開口的抗蝕膜。而後,使用該抗蝕膜作為遮罩,藉 由例如藉由RIE(ReactiVe Ion Etching ;反應性離子蝕刻)部 分地除去氧化膜,而在n_碳化矽層12上形成含具有開口圖 案之氧化膜的遮罩層。其後,除去上述抗蝕膜後,使用該 遮罩層作為遮罩,藉由將鋁等ρ型雜質離子佈植於η•碳化 139728.doc •19- 201007841 矽層12’而在η·碳化矽層12上形成p本體13。
其次’參照圖2,步驟(S40)係實施n+區域形成步驟。該 步驟(S40)係在p本體13内之包含第二主面12B的區域形成 包含比η碳化矽層丨2高濃度之第一導電型的雜質之高濃度 第一導電型區域。具體而言,參照圖5,首先在步驟(S3〇) 中’除去作為遮罩而使用之上述氧化膜後,以與步驟 (S30)同樣之程序,形成在依希望之^源極區域14形狀的區 域具有開口之遮罩層。而後,使用該遮罩層作為遮罩,藉 由將磷等η型雜質藉由離子佈植而導入n-碳化矽層12中, 而形成η+源極區域14。 其次,參照圖2,步驟(S50)係實施ρ+區域形成步驟。該 步驟(S50)參照圖5,係從形成於一對ρ本體13中之一方的ρ 本體13内部之η+源極區域14觀察,在與形成於另一方ρ本 體13内。卩之η源極區域14的相反側,以包含第二主面12Β 之方式而形成高濃度第二導電型區域(ρ+區域18)。具體而
言’參照圖5,係以與步驟(S3〇)及(S4〇)同樣之程序,形成 在依希望之P區域18形狀的區域具有開口之遮罩層使用 其作為遮罩,ϋ由將鋁、硼等p型雜質藉由 入碳切㈣,㈣的域18。 ^而導 其次,參照圖2,步驟(S60)係實施活化退火步驟。該步 驟(S00)係實施將實施料佈植之&碳化韻U,例如在氧 ⑽環境中加熱至口啊程度,並保持3〇分鐘程度而使 上述藉由離子佈植而導入之雜質活化的熱處理之活化退 I39728.doc •20· 201007841 其次,參照圖2,步驟(S70)係實施閘極絕緣膜形成步 驟忒步驟(S70)參照圖ό,係將實施至步驟(S10)〜(S60), 而形成了包含希望之離子佈植區域的n-碳化矽層i2in+Sic 基板11予以熱氧化。熱氡化例如可藉由在氧環境中加熱至 1300 C程度,並保持10分鐘程度而實施。藉此,將應成為 3 —氧化矽(SiO2)之閘極氧化膜ls(參照圖〗)的熱氧化膜 5A(例如厚度為5〇nm程度)形成於第二主面UR上。 φ 其夂,參照圖2,步驟(S80)及(S90)係實施歐姆電極形成 步驟及汲極電極形成步驟。在此,步驟(S80)及(S90)可以 該順序或是步驟(S90)及(S80)之順序實施,不過從減低步 驟數之觀點,宜如以下說明地同時實施。在步驟(s8〇)及 (S9〇)中,參照圖3,首先步驟(S81)〜(S83)係以鈦膜形成步 驟、鋁膜形成步驟及矽膜形成步驟的順序實施。 具體而言,參照圖6及圖7,首先在熱氧化膜15A上塗布 抗蝕劑後,進行曝光及顯像,而形成具有依應形成源極接 φ 觸電極16(參照圖”之區域的開口 91A之抗蝕膜91。而後, 使用該抗蝕膜91作為遮罩,藉由例如藉由RIE部分地除去 熱氧化膜15A而形成閘極氧化膜15。其後,含欽之鈦膜 • 51、含鋁之鋁膜52及含矽之矽膜53,如圖7所示,例如藉 - 由濺鍍而依序形成於第二主面12B上及n+SiC基板11之與n- 碳化矽層12相反側的主面上,進一步,藉由除去抗蝕膜 91,除去(lift off)抗姓膜91上之鈦膜51、鋁膜52及矽膜 53,而在從熱氧化膜15A露出之第二主面12B上及在n+Si(: 基板11與η·碳化矽層12相反侧之主面上殘留鈦膜51、鋁膜 139728.doc •21- 201007841 52及矽膜53。 在此,步驟(S81)中宜形成厚度為1〇〇人以上,4〇〇A以下 之鈦膜51。藉此,可穩定地形成低電阻之歐姆接觸電極。 此外,在步驟(S82)中,宜形成具有厚度為在步驟(S51)中 所形成之鈦層的厚度之15倍以上6倍以下之鋁膜52。藉 此,可製作更加確實地減低n+源極區域14及}3本體13之接 觸電阻的源極接觸電極16。進一步在步驟(S83)中,宜形 成厚度為100A以上500A以下之矽膜53。藉此,可穩定地 形成低電阻之歐姆接觸電極。 其次,參照圖3,步驟(S84)係實施合金化步驟。具體而 s,參照圖8及圖9,係將上述程序完了之n+Sic;基板丨j在 氬等惰性氣體環境中,加熱至55〇°c以上12〇〇〇c以下之溫 度,並宜為900°C以上1 l〇〇°C以下之溫度,例如加熱至 1000°C,保持1〇分鐘以下之時間,例如保持2分鐘。藉 此’將包含於鈦膜51、鋁膜52及矽膜53之鈦、鋁及矽,以 及包含於ιΓ碳化矽層12或n+SiC基板η之碳予以合金化。結 果如圖9所示’形成分別從一對η+源極區域14上,在從閉 極氧化膜15離開之方向,延伸至ρ+區域18上,並且接觸於 第二主面12Β而配置之源極接觸電極16,及接觸於在n+Sic 基板11中與形成η·碳化矽層12之側的主面之一方主面11A 相反側的主面之另一方主面11B而配置的汲極電極2〇。在 此’步驟(S84)中’宜在惰性氣體,特別是氬或/及氮與氫 的·思合氣體中將η+SiC基板11加熱。藉此,可製作抑制製 造成本’並更加確實地減低n+源極區域14及p本體i3(p+區 139728.doc -22- 201007841 域18)的接觸電阻之源極接觸電極16。藉由以上之程序, 步驟(S80)及(S90)完了。 其次,參照圖2,步驟(sl〇〇)係實施閘極電極形成步 驟。該步驟(S100),例如含導電體之多晶石夕、铭等的問極 電極17(參照圖1),係以從一方之n+源極區域14上延伸至 另一方之Π+源極區域14上,並且接觸於閘極氧化膜15之方 式而形成。閘極電極之素材採用多晶矽的情況,該多晶矽 可為以超過lxl 〇2Q cm·3之高濃度包含磷。 其次,參照圖2,步驟(S1 1〇)係實施源極配線形成步 驟。该步驟(S 110)例如係藉由蒸鍍法,而將含導電體之鋁 的源極配線19(參照圖1)形成於源極接觸電極16之上部表面 上。藉由上述步驟(S80)及該步驟(S110),源極電極22(參 照圖1)完成。 其次,參照圖2,步驟(S 120)係實施鈍化膜形成步驟。 §玄步驟(S120)參照圖1,係以從一方之源極配線19上,通 過閘極電極17上,而延伸至另一方源極配線19上之方式, 形成例如含S i 〇2之該鈍化膜21。該鈍化膜21例如可藉由 CVD法而形成。藉由以上之步驟(sl〇)〜(sl2〇),第一種實 施形態中之作為半導體裝置的MOSFET1製造方法完了, 第一種實施形態之M0SFET1(參照圖1)完成。 藉由第一種實施形態中之MOSFET的製造方法時,可將 P +區域18及n +源極區域14均可充分抑制接觸電阻而接觸的 上述源極接觸電極16’以從接觸於n型區域之區域延伸至 接觸於ρ型區域之區域的方式而形成,並且與其同時形成 139728.doc •23· 201007841 含與源極接觸電極16同一材料之汲極電極2(^結果可達成 MOSFET1之製造步驟中的步驟數減低及M〇SFET1的積體 度之提高。 (第二種實施形態) 其-人,就本發明其他實施形態之第二種實施形態作說 明。參照圖10,第二種實施形態中作為半導體裝置之接合 型場效電晶體(Junction Field Effect Transist〇r ;师丁)的 JFET3,在歐姆接觸電極之構成中具有與第一種實施形態 參 中之M〇SFET1同樣的構成,且達到同樣之效果。具體而 言’ JFET3包括:含SiC’且導電型為n型之n型基板31 ;形 成於η型基板31上之第一p型層32 ;形成於第—p型層u上 之η型層33;及形成於η型層33上之第二卩型層34。在此ρ 型層及η型層分別係、導電型為ρ型及η型之含沉的層。此 外,第-P型層32可為例如厚度1〇㈣程度,p型雜質 度7.5Xl〇15Cm·3程度,η型層33可為例如厚度0.45㈣程 度,η型雜質之濃度2χ1〇” 3 ^ s Λ 桎厪第一Ρ型層34可為例 % 如厚度0.25 μπι程度’ ρ型雜質之濃度2χΐ〇17⑽-3程度。 第二Ρ細及η型層33中形成包含濃度比η型層:。 導電型為η型的雜質(η型雜質)(例如1χΐ〇2〇⑽ 之 一 η型區域35及第二n型區域37, '之第 35及第一 η型區域37之方式,而來°α域 式而形成包含濃度比第一 32及第二ρ型層34高之導電型為 層 、度)之第一 ρ型區域36:f(P型雜質)(例如 略 亦即,第一η型區衿 35、第一 Ρ型區域36及第二η型區域37分別以貫"域 只牙乐〜ρ型 139728.doc •24- 201007841 Z34到達n型層33之方式而形成。此外,第1型區域35、 區域36及第二n型區域37之底部從第1型層^之 上部表面(第-p型層3mn型層33之邊界部)隔以間隔而配 置。 此外,從第一 n型區域35觀察,在與第一 p型區域36相反 . 側’以從第二Ρ型層34之上部表面34Α(與η型層33之側相反 :的主面)貝穿第:ρ型層34到達η型層”之方式而形成溝 _ 部71。換言之,溝部71之底壁71Α從第一 ρ型層32與11型層 33之界面隔以間隔而位於η型層33之内部。進一步,以從 溝。卩71之底壁7ια貫穿η型層33,到達第一 ρ型層32之方 式,而形成包含濃度比第一 ρ型層32及第二ρ型層34高之ρ 型雜質(例如lxl〇18 cm·3程度)的第二Ρ型區域43。該第二ρ 型區域43之底部從n型基板31之上部表面(η型基板31與第 一 Ρ型層32之邊界部)隔以間隔而配置。 進一步,以接觸於第一 η型區域35、第一 ρ型區域36、第 φ 一 η型區域37及第二ρ型區域43之上部表面的方式,分別形 成作為歐姆接觸電極之源極接觸電極39、閘極接觸電極41 沒極接觸電極42及電位保持接觸電極44。而後,源極接觸 電極39、閘極接觸電極41、汲極接觸電極42及電位保持接 • 觸電極44含有鈦、鋁及矽。更具體而言,源極接觸電極 39、閘極接觸電極41、汲極接觸電極42及電位保持接觸電 極44與第一種實施形態中之源極接觸電極16同樣地含有 鈦、鋁、矽及碳,殘餘部分含雜質。 而後’在歐姆接觸電極之源極接觸電極39、閘極接觸電 139728.doc -25- 201007841 極41、汲極接觸電極42及電位保持接觸電極44與鄰接之其 他歐姆接觸電極之間形成氧化膜38。更具體而言,作為絕 緣膜之氧化膜38係以覆蓋在第二p型層34之上部表面34A、 溝部71之底壁71A及侧壁71B中,形成有源極接觸電極 39、閘極接觸電極41、沒極接觸電極42及電位保持接觸電 極44之區域以外的區域全體之方式而形成。藉此,將相鄰 之歐姆接觸電極之間絕緣。 進一步,以接觸於源極接觸電極39、閘極接觸電極41及 沒極接觸電極42之上部表面的方式,分別形成源極配線 45、閘極配線46及没極配線47 ’而與各歐姆接觸電極電性 連接。源極配線45亦接觸於電位保持接觸電極44之上部表 面’亦與電位保持接觸電極44電性連接。換言之,源極配 線4 5係以從源極接觸電極3 9之上部表面上延伸至電位保持 接觸電極44之上部表面上的方式而形成,藉此,電位保持 接觸電極44保持與源極接觸電極3 9同電位。源極配線45、 閘極配線46及汲極配線47例如由鋁等導電體而構成。源極 接觸電極39及源極配線45構成源極電極61,閘極接觸電極 41及閘極配線46構成閘極電極62,汲極接觸電極42及汲極 配線47構成没極電極63。進一步,以覆蓋源極電極61、閘 極電極62、汲極電極63及氧化膜38之上部表面的方式,形 成鈍化膜64。該鈍化膜64例如含Si〇2,將源極電極6 1、閘 極電極62及没極電極63與外部電性絕緣,並且具有保護 JFET3之功能。 亦即,本實施形態中之JFET3包括:η型基板31 ;形成於 139728.doc •26· 201007841 η型基板31上,作為含碳化矽之碳化矽層的第一 p型層32、 η型層33及第二p型層34;以及接觸於第二p型層34而配置 之源極電極61、閘極電極62及汲極電極63。此外,由第一 Ρ型層32、η型層33及第二ρ型層34構成之碳化矽層包含: 作為導電型為η型之η型區域的第一 η型區域35及第二η型區 域37;以及作為導電型為ρ型之ρ型區域的第一 ρ型區域% 及第二ρ型區域43 ^而後,源極電極61及汲極電極63分別 包含與第一 η型區域35及第二η型區域37接觸而配置,且作 為含有鈦、鋁及矽之歐姆接觸電極的源極接觸電極39及汲 極接觸電極42。進一步,其他電極之閘極電極62包含與作 為Ρ型區域之第一 ρ型區域36接觸而配置,含與源極接觸電 極39及汲極接觸電極42同一材料,並作為含有鈦、鋁及矽 之其他歐姆接觸電極的閘極接觸電極41。 本實施形態中之JFET3中,與第一種實施形態中之源極 接觸電極16同樣地,含有鈦、鋁及矽之源極接觸電極39及 汲極接觸電極42分別接觸於作為η型區域之第一 η型區域35 及第二η型區域37,且含與源極接觸電極39及汲極接觸電 極42同一材料之閘極接觸電極41,係與作為ρ型區域之第 一ρ型區域36接觸而配置。藉此,JFET3成為可減低製造步 驟中之步驟數及提高積體度的半導艎裝置。 更具體而言’本實施形態中之JFET3中,與先前之JFET 同樣地,構成接觸於第一n型區域35及第二n型區域37而配 置之源極接觸電極39及汲極接觸電極42的材料為鎳,構成 接觸於第一 ρ型區域36而配置之閘極接觸電極41的材料為 139728.doc -27· 201007841 鈦/紹之情況’產生以下之鬥拥 之問題。亦即’在採用上述構成 之JFET3的製造方法中,形成用协犯 ;开> 成源極接觸電極3 9及 沒極接觸電極42之遮罩後,藉由蒸料形成此等電極。其 後,需要在除去該遮罩後,進—步形成用於形成閘極接觸 電極41之遮罩,並藉由蒸料㈣成該電極。採用此種製 造過程之情況’步驟數増加,並且起因於經過2次之遮罩 形成時的對準誤差,而阻礙積體度提高。料此,本實施 开^態中之JFET3中,因為> *5Γ丨、/ τ=ι ,, 马了乂同一材料形成源極接觸電極 39、閘極接觸電極41及汲極接觸電極42,所以可藉由丄次 之遮罩形成,-起形成此等電極。結果,藉由本實施形態 中之JFET3時,可冑求製造步驟之步驟數的減低及積體度 之提高。 其次,就JFET3之動作作說明。參照圖丨〇,閘極電極62 之電壓為0 V之狀態,n型層33中,被第一p型區域%與第 二η型區域37夹著之區域及被該夾著的區域與第一 p型層32 夹著的區域(漂移區域)、以及被第一 ρ型區域36與第一 ρ型 層32夾著的區域(通道區域)不致耗盡化,第一 η型區域35與 第二η型區域37成為經由η型層33而電性連接的狀態。因 而,藉由電子從第一 η型區域35朝向第二η型區域37移動而 電流流動。 另外,在閘極接觸電極41中施加負的電壓時,上述之通 道區域及漂移區域之耗盡化進行,而成為電性遮斷第_η 型區域35與第二η型區域37之狀態。因而,電子無法從第 一 η型區域35朝向第二η型區域37移動,電流不流動。 139728.doc -28- 201007841 其次,就第二種實施形態中之作為半導體裝置的jfet3 之製造方法作說明。參照圖11,本實施形態中之11^丁3的 製造方法中,首先,步驟(S210)係實施基板準備步驟。具 體而言,步驟(S21 0)如圖13所示,係準備包含高濃度之n 型雜質的含SiC之η型基板31。其次,步驟(S220)係實施蠢 晶生長步驟。具體而言,係在η型基板31之一方主面上, 例如藉由氣相磊晶生長而順次形成含Sic之第一 ρ型層32、 ❹ η型層33及第二p型層34。氣相磊晶生長中,例如材料氣體 可使用矽烷(S1H4)及丙烷(C3HS)氣體,載氣可採用氫(η2)。 此外,形成Ρ型層用之ρ型雜質源,例如可採用乙硼烷 (ΒζΗ6)及三曱基鋁(ΤΜΑ),形成η型層用之η型雜質例如可 採用氮(Ns)。藉此,形成包含鋁、硼等ρ型雜質之第一 ρ型 層32及第二ρ型層34、以及包含氮等之η型雜質的η型層 33 〇 其次,參照圖11,步驟(S230)係實施溝部形成步驟。具 φ 體而言,步驟(S230)如圖14所示,係以從第二Ρ型層34之 上部表面34A貫穿第二ρ型層34而至n型層33的方式形成溝 部71。溝部71之形成例如在將於希望之溝部71的形成位置 具有開口之遮罩層形成於第二p型層34之上部表面34八上 • 後’可藉由使用SF6氣體之乾式蝕刻而實施。 其次,參照圖11,步驟(S240)係實施離子佈植步驟。具 體而言,步驟(S240)參照圖14及圖15,係首先在第二卩型 層34之上部表面34A及溝部71的底壁上,例如藉由cvd而 形成含Si〇2之氧化膜。而後,在氧化膜上塗布抗蝕劑後, 139728.doc •29- 201007841 進行曝光及顯像,而形成在依希望之第一n型區域35及第 二η型區域37形狀的區域具有開口之抗蝕膜。而後,使用 該抗蝕膜作為遮罩,藉由例如藉由RIE部分地除去氧化 膜,而形成含在第二p型層34之上部表面34A上具有開口圖 案之氧化膜的遮罩層。其後,除去上述抗蝕膜後,使用該 遮罩層作為遮罩,而在n型層33及第二p型層34中實施離子 佈植。佈植之離子種例如可為磷、氮等。藉此,形成貫穿 第二P型層34而至n型層33的第一 n型區域35及第二n型區域 37 〇 進一步除去用於形成第一 η型區域35及第二η型區域37之 遮罩層後,藉由同樣之程序在第二ρ型層34之上部表面34Α 及溝部71的底壁上,形成在依希望之第—ρ型區域36及第 二Ρ型區域43形狀的區域具有開口之遮罩層。而後,使用 該遮罩層作為遮罩,在第_ρ型層32、η型層33及第二?型 層34中實施離子佈植。佈植之離子種例如可為鋁、硼等。 藉此,形成貫穿第二Ρ型層34而至η型層33之第一 ρ型區域 36,及從溝部71之底壁71Α貫穿η型層33而至第—ρ型層32 的第—Ρ型區域43。 其次,參照圖11,步驟(S250)係實施活化退火步驟。具 體而。步驟(S250)係藉由將具有上述離子佈植完了之第 一P型層32、n型層33及第二p型層34的〇型基板3ι,例如在 虱等惰性氣體環境中加熱至17〇〇°C,並保持30分鐘,而實 施活化退火。藉此,在步驟(S240)中導入之磷、鋁等雜質 活化’可作為η型雜質或ρ型雜質之功能。 139728.doc 30· 201007841 其次,參照圖11,步驟(S260)係實施氧化膜形成步驟。 具體而言’步驟(S260)參照圖16,係藉由實施例如在氧環 境中加熱至1300°C程度,並保持30分鐘程度之熱氧化處 理,而形成作為覆蓋第二p型層34之上部表面μα與溝部71 之底壁71A及側壁71B的絕緣膜之氧化膜38(場氧化膜)。氧 化膜38之厚度例如係0.1 pm程度。 其次,參照圖11,步驟(S270)係實施歐姆電極形成步 驟。步驟(S270)中,參照圖12,首先,步驟(S271)係實施 混合膜形成步驟。具體而言,參照圖〗7,首先,在氧化膜 3 8上塗布抗蝕劑後,進行曝光及顯像,而形成具有依應形 成源極接觸電極39、閘極接觸電極41、汲極接觸電極42及 電位保持接觸電極44(參照圖1 〇)之區域的開口 9丨A之抗蝕 膜91而後,使用该抗姓膜91作為遮罩,例如藉由rie部 分地除去熱氧化膜15A。其後,在抗蝕膜91上及從該抗蝕 膜91而露出之區域,例如藉由同時濺鍍鈦' 鋁及矽之混合 錢鑛而形成包含鈦、鋁及矽之混合膜54。進一步藉由除去 抗餘膜91 ’而除去(lift off)抗蝕膜91上之混合膜54,混合 膜54以接觸於第一 η型區域35、第一 p型區域36、第二 區域37及第二p型區域43上之方式而殘留。 在此’步驟(S271)中,宜形成含有原子數比為鈦之158 倍以上,6.33倍以下之鋁的混合膜54。藉此,可更加確實 地減低源極接觸電極39與第一 η型區域35之接觸電阻、没 極接觸電極42與第二η型區域37之接觸電阻、及閘極接觸 電極41與第—Ρ型區域36之接觸電阻。 139728.doc 31 - 201007841 八人,參照圖12,步驟(S2 72)係實施合金化步驟。具體 而。參照圖1 8,係實施在氬等惰性氣體環境中,加熱至 55〇°C以上,12〇(rc以下之溫度,並宜為9〇〇<t以上, u〇〇°c以下之溫度,例如加熱至100(rc,保持1〇分鐘以下 之時間’例如保持2分鐘之合金化處理。藉此,將包含於 混合臈54之鈦、鋁及矽,以及包含於n型層33或第二p型層 34之碳予以合金化。結果如圖18所示,以接觸於第一打型 區域35、第一 ρ型區域36、第二η型區域37及第二ρ型區域 43之上部表面的方式,分別形成作為歐姆接觸電極之源極 接觸電極39、閘極接觸電極41、没極接觸電極42及電位保 持接觸電極44。在此,步驟(S84)中,上述加熱宜在惰性 氣體’特別是氬或/及氮與氫的混合氣體中實施。藉此, 可製作抑制製造成本’並抑制接觸電阻之源極接觸電極 39、閘極接觸電極41及汲極接觸電極42。藉由以上之程 序’步驟(S270)完了。 其次,參照圖11 ’步驟(S280)係實施配線形成步驟。具 體而§ ’步驟(S280)參照圖1 0,係形成分別接觸於源極接 觸電極39、閘極接觸電極41及汲極接觸電極42之上部表面 的源極配線45、閘極配線46及沒極配線47。源極配線45、 閘極配線46及汲極配線47例如可藉由形成在應形成源極配 線45、閘極配線46及汲極配線47之希望區域具有開口的抗 姓層,蒸鍍鋁後,與抗蝕層一起除去(lift off)抗蝕層上之 鋁而形成。 其次,參照圖11,步驟(S290)係實施鈍化膜形成步驟。 139728.doc •32- 201007841 具體而言,步驟(S290)係以覆蓋源極電極61、閘極電極 62、汲極電極63及氧化膜38之上部表面的方式,形成例如 含Si02之鈍化膜64。該鈍化膜64之形成例如可藉由CVD而 實施。 藉由以上之步驟,本實施形態中之JFET3完成。在此, 上述本實施形態中之作為半導體裝置的JFET3之製造方法 中,因可以包含鈦、鋁及矽之同一材料形成源極接觸電極 3 9、閘極接觸電極41及汲極接觸電極42,所以可藉由1次 之遮罩形成同時形成此等電極。結果,藉由本實施形態中 之JFET3的製造方法時,可謀求製造步驟之步驟數的減低 及積體度之提高。 另外,上述實施形態中,於MOSFET之製造中,係在形 成鈦膜、鋁膜及矽膜後,以將此等合金化之步驟形成歐姆 接觸電極,JFET之製造中,係形成混合膜,其後以將該混 合膜合金化之步驟形成歐姆接觸電極,不過本發明之半導 體裝置之製造方法不限於此。本發明之半導體裝置之製造 方法中,歐姆接觸電極可藉由包含上述2個方法之各種方 法而形成。 此外,上述實施形態中,本發明之半導體裝置的一例, 係就MOSFET及JFET作說明,不過本發明之半導體裝置不 限於此,亦可適用於 IGBT(Insulated Gate Bipolar Transistor ;絕緣閘極雙極電晶體)、雙極電晶體等其他半 導體裝置。 (第三種實施形態) 139728.doc -33· 201007841 其次’就本發明進一步其他實施形態之第三種實施形態 作說明。第三種實施形態中之半導體裝置與第一種實施形 態中之作為半導體裝置的MOSFET1基本上具有同樣之構 成’達到同樣之效果並且可同樣地製造。但是,第三種實 施形態中之MOSFET1的製造方法,在歐姆電極形成步驟 及汲極電極形成步驟(參照圖2)中與第一種實施形態不同。 亦即’參照圖19、圖2及圖3,第三種實施形態中之歐姆 接觸電極形成步驟(S80)在矽膜形成步驟(S83)之後,且在 ❺ 合金化步驟(S84)之前’作為步驟(S85)而實施鉑膜形成步 驟之點中,與第一種實施形態不同。具體而言,第三種實 施形態中之歐姆電極形成步驟(S8〇)及汲極電極形成步驟 (S90)中,首先,步驟(S81)〜(S83)與第一種實施形態之情 況同樣地實施。而後,在步驟(S85)中,如圖2〇所示,在 步驟(S83)中所形成之矽膜53上進一步形成含鉑之鉑膜 55。該鉑膜55與鈦膜5 1等同樣地,例如可藉由濺鍍而形 成。而後,參照圖21,與第一種實施形態之情況同樣地, 藉由除去抗蝕膜91,而除去(Hft 〇ff)抗蝕臈…上之鈦膜 5卜鋁膜52、矽膜53及始膜55,在從熱氧化膜i5A露出之 第一主面12B上及n+SiC基板U之與n-碳化石夕層⑵目反侧的 主面上殘留鈦膜51、鋁膜52、矽膜53及鉑膜55。其後,藉 由實施與第-種實施形態同樣之過程’第三種實施形態十 之MOSFET1的製造方法完了。 如本實施形態,在石夕膜53上進-步形成麵膜55後,藉由 實施合金化步驟(S84),可穩定地製作更加抑制步驟(S84) 139728.doc -34- 201007841 中之鈦膜5 1及鋁膜52的氧化,且更加減低接觸電阻之源極 接觸電極16及沒極電極2〇。 (第四種實施形態) 其次’就本發明進一步其他實施形態之第四種實施形態 作說明。第四種實施形態中之半導體裝置具有與第二種實 施形態中之作為半導體裝置的JFET3基本上同樣之構成, 達到同樣之效果並且可同樣地製造。但是,第四種實施形 態中之JFET3的製造方法在歐姆電極形成步驟(參照圖u) 中與第二種實施形態不同。 亦即’參照圖22、圖11及圖12,第四種實施形態中之歐 姆接觸電極形成步驟(S270)在混合膜形成步驟(S271)之 後’且在合金化步驟(S272)之前,作為步驟(S273)而實施 翻膜形成步驟之點中’與第二種實施形態不同。具體而 言,第四種實施形態中之歐姆電極形成步驟(S27〇)中,首 先與第二種實施形態之情況同樣地實施步驟(S271)。而 後,在步驟(S273)中如圖23所示,係在步驟(S271)中所形 成之混合膜54上進一步形成含翻之麵膜55。該始膜55例如 可藉由濺鍍而形成。而後,與第一種實施形態之情況同樣 地’藉由除去抗姓膜91,而除去(lift 〇ff)抗钱膜pi上之混 合膜54及鉑膜55,而在第一 η型區域35、第一 p型區域36、 第二η型區域37及第二ρ型區域43上殘留混合膜54及鉑膜 55。其後’藉由實施與第二種實施形態同樣之過程,第四 種實施形態中之JFET3的製造方法完了。 如本實施形態,在混合膜54上進一步形成鉑膜55後,藉 139728.doc -35- 201007841 由實施合金化步驟(S272),可穩定地製作更加抑制步驟 (S272)中之鈦及鋁的氧化,且更加減低接觸電阻之源極接 觸電極39、閘極接觸電極41及汲極接觸電極42。 (實施例1) 以下,就本發明之實施例丨作說明。進行將包含於本發 明之半導鱧裝置中的包含鈦、鋁及矽的歐姆接觸電極 (TiAlSi,實施例)與碳化矽層之接觸電阻,與本發明範圍 外之先前歐姆接觸電極的鎳及鈦/鋁(比較例)與碳化矽層的 接觸電阻比較之實驗。實驗之程序如以下。 首先,準備sic基板,藉由離子佈植而在該sic基板中形 成以6X1〇b Cm·3之濃度包含n型雜質之磷(P)的η型SiC區 域,與以5X1019 cm.3之濃度包含P型雜質之鋁(A1)的p型Sic 區域。而後,以接觸於該!!型81(;:區域及pSSic區域之方 式,以與上述第一種實施形態同樣之方法形成包含鈦、鋁 及矽之歐姆接觸電極,測定接觸電阻率(實施例)。另外, 為了比較,以接觸於n型Sic區域及pSSic區域之方式亦 形成含鎳之電極及含鈦/鋁之電極’測定接觸電阻率(比較 例)。將測定結果顯示於表i。 [表1] 與η型SiC區域之接觸電 P且率(Ώ · cm2、
139728.doc 與p型SiC區域之接觸電 阻率(Ω · cm2) 2χ10· 2x10· •36- 201007841 參照表1,含鎳之電極與η塑SiC區域可以5xl〇·6 Ω · cm2 之低接觸電阻率而接觸,不過與p型SiC區域之接觸電阻率 成為2x1〇-2 Q · cm2,稱不上充分低。另外,含鈦/鋁之電 極與P型SiC區域可以2χΐ〇-3 Ω · cm2之低接觸電阻率而接 觸,不過與η型SiC區域之接觸電阻率成為3x1 〇-3 Q , 稱不上充分低。 對於此,包含於本發明之半導體裝置的包含鈦、鋁及石夕 的歐姆接觸電極(TiAlSi)與η型SiC區域之接觸電阻成為與 鎳不遜色之7χ10·6Ω· cm2,與p型SiC區域之接觸電阻成為 與鈦/鋁不遜色之3χ1〇·3 Ω · cm2。因此,包含於本發明之 半導體裝置的包含鈦、鋁及矽之歐姆接觸電極確認p型Sic 區域及η型SiC區域均可充分地抑制接觸電阻。 (實施例2) 以下’就本發明之實施例2作說明◎關於包含於本發明 之半導體裝置的歐姆接觸電極,進行調查歐姆接觸電極之 組成造成與p型SiC區域及η型SiC區域的接觸電阻之影響的 實驗。實驗之程序如以下。 首先,準備SiC基板,與上述實施例〗同樣地,藉由離子 佈植而在該SiC基板中形成以6χ1019 cm-3之濃度包含n型雜 質之磷(Ρ)的η型SiC區域,與以5xl019 cm·3之濃度包含卩型 雜質之IS(A1)的p型SiC區域。而後,以接觸於該nssi(:區 域及p型SiC區域之方式,以與上述第一種實施形態同樣之 方法形成包含鈦、鋁及矽之歐姆接觸電極,測定接觸電阻 率。在此,實施將鈦膜之厚度固定於2〇〇A,將矽膜之厚度 139728.doc -37- 201007841 固定於250A後,藉由使鋁膜之厚度變化,而使歐姆接觸電 極之組成變化的實驗(實驗1);與將鈦膜及鋁膜之厚度固定 於200A後,藉由使矽膜之厚度變化而使歐姆接觸電極之組 成變化的實驗(實驗2)。將實驗丨之結果顯示於圖24,將實 驗2之結果顯示於圖25。另外’圖以中,橫軸顯示鋁膜之 厚度對鈦膜之厚度的比,縱軸顯示接觸電阻率。此外,圖 25中,橫轴顯示矽膜之厚度,縱軸顯示接觸電阻率。而 後,在圖24及圖25中,圓形符號顯示與n型Sic區域之接觸 電阻’方形符號顯示與p型Sic區域之接觸電阻。 其次,就實驗結果作說明。參照圖24,瞭解鋁膜之厚度 對鈦膜之比過大時,歐姆接觸電極與nSSic區域之接觸電 阻變大,另外,該厚度之比過小時歐姆接觸電極鱼p型 區域之接觸電阻變大。而後,上述厚度之比未達Μ時, 電極與p型SiC區域之接觸電阻超過1χ1〇.3 Ω .咖2。此外, 上述厚度之比超過6時’電極與η型sic區域之接觸電阻超 過 1 χ 10 4 ίί · cm2。 如上述’為了在實用上作為歐姆接觸電極而採用,與p 型SiC區域之接觸電阻宜為lxl(r3ft.em2以下程度與n型 sic區域之接觸電阻宜為1χ1〇_4 Ω·ειη2以下程度。因此, 從以上之實驗結果’可以說形成上述鋁膜之步驟宜形成星 有鈦膜之厚度社5倍以上,6倍以下之厚度的銘膜,另 外,從製造過程中之上述厚度之比,可錢歐姆接觸電極 且含有原子數比為欽之1>58倍以上,6 33倍以下的銘。此 外攸圖24可以說為了更確實地減低與口型⑽區域之接觸 139728.doc •38- 201007841 電阻’銘膜之厚度更宜為鈦膜之厚度的2倍以上。 另卜參照圖25,從在固定鈦膜與紹膜之膜厚的狀態下 :之膜尽變化的實驗2之結果,瞭解鈦膜及銘膜之膜 厚疋寺即使石夕膜之膜厚變化的情況,與歐姆接觸電極 之接觸電阻對P型碳化矽層及n型碳化矽層均幾乎不變化。 從以上之結果,明瞭藉由將鋁膜對鈦膜之膜厚的比(歐姆 接觸電極中之紹含有量對欽含有量之比)形成以上述實驗1 確<為適宜之範圍,不致大幅依存於矽膜之膜厚(歐姆接 觸電極中之矽含有量)而可確實地減低歐姆接觸電極之接 觸電阻。 (實施例3) 以下’就本發明之實施例3作說明。進行確認包含於本 發明之半導體裝置的歐姆接觸電極之形成狀態的實驗。實 驗之程序如以下。另外,本專利案中所謂「歐姆接觸電 極」’係指藉由在碳化矽層上形成金屬膜,進一步對該金 屬膜實施熱處理,以減低與碳化矽層之接觸電阻地形成之 電極。 首先’藉由在碳化矽層上藉由與上述第一種實施形態之 步驟(S81)〜(S84)同樣之程序形成歐姆接觸電極而製作試 劑。其後’將該試劑在垂直於歐姆接觸電極表面之剖面切 斷,以SEM(Scanning Electron Microscope;掃描型電子顯 微鏡)觀察該剖面,並拍攝照片。此外,藉由在從上述試 劑之歐姆接觸電極表面垂直的方向實施濺鍍,並實施 Auger分光分析’調查歐姆接觸電極附近之元素的分布。 139728.doc •39- 201007841 其次’依據圖26及圖27說明實驗結果。在此,圖26中’ 上側係試劑之範圍外的區域,下側係半導體層,如圖26所 不’被此等區域夾著的亮度不同之區域係歐姆接觸電極。 此外’圖27中’橫軸為濺鍍時間,且顯示從歐姆接觸電極 表面之深度,縱軸顯示原子之濃度。 參照圖26,確認在試劑之碳化矽層上形成大致一樣之厚 度的歐姆接觸電極。在此,參照該SEM照片,將視點從碳 化矽層側移至表面側(歐姆接觸電極側),從最初出現含金 屬等之合金層的位置至其表面為歐姆接觸電極。 此外參照圖27,瞭解包含於上述試劑之歐姆接觸電極 係包含鈦、鋁、矽、碳及氧(〇)的合金。更具體而言,在 歐姆接觸電極之厚度方向,鋁從表面隨著朝向内部(碳化 矽層側)而,辰度降低,另外,矽隨著朝向内部而濃度上 昇。而後,鈦在厚度方向之中央部濃度最高,即使朝向表 面側或内部側之情況濃度均降低。在此,例如著眼於矽之 分布,描繪沿著相當於Sic之區域,亦即矽之濃度為一定 之區域的矽之分布的直線α,與沿著比該區域在表面側, 且石夕之濃度隨著接近表面而降低之區域的直線沒,從直線 α與直線石之交點,表面側係歐姆接觸電極。 此-人揭不之實施形態及實施例全部之點係例示,應視為 並非作限制。本發明之範圍並非上述之說明,而係藉由申 清專利範圍來顯示,並主張包含與申請專利範圍均等之意 義及範圍内的全部變更。 產業上之可利用性 139728.doc 201007841 本發明之半導體裝置及其製造方法可特別有利地適用於 包括接觸於含碳化矽之碳化矽層而配置的電極之半導體裝 置及其製造方法。 【圖式簡單說明】 圖1係顯示第一種實施形態中之作為半導體裝置的 MOSFET之構成的概略剖面圖; 圖2係顯示第一種實施形態中之MOSFET的製造方法之 概略的流程圖; 圖3係顯示圖2中之歐姆電極形成步驟及汲極電極形成步 驟的詳細流程圖; 圖4係說明第一種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖5係說明第一種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖6係說明第一種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖7係說明第一種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖8係說明第一種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖9係說明第一種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖10係顯示第二種實施形態中之JFET的構成之概略剖面 圖; 139728.doc -41 - 201007841 、圖U係顯不第二種實施形態中之半導體裝置的JFET之製 造方法的概略流程圖; 圖12係顯不圖"中之歐姆電極形成步驟的詳細流程圖; 圖U係說明第二種實施形態中之JFET的製造方法用之概 略剖面圖; 圖14係說明第二種實施形態中之JFET的製造方法用之概-略剖面圖; 圖15係說明第二種實施形態中之JFET的製造方法用之概 略剖面圖; 圖16係說明第二種實施形態中之JFET的製造方法用之概 略剖面圖; 圖17係說明第二種實施形態中之JFET的製造方法用之概 略剖面圖; 圖18係説明第二種實施形態中之JFET的製造方法用之概 略剖面圖; 圖19係顯示第三種實施形態中之歐姆電極形成步驟及及 極電極形成步驟的詳細流程圖; _ 圖2〇係說明第三種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖21係說明第三種實施形態中之MOSFET的製造方法用 之概略剖面圖; 圖22係顯不第四種實施形態中之歐姆電極形成步驟的詳 細流程圖; 圖23係說明第四種實施形態中之JFET的製造方法用之概 139728.doc -42- 201007841 略剖面圖; 圖24係顯示鋁層對鈦層之膜厚之比與接觸電阻率的關係 圖; 圖25係顯示矽層之膜厚與接觸電阻率之關係圖; 圖26係實施例3中之歐姆接觸電極附近的SEM照片;及 圖27係顯示實施例3中之歐姆接觸電極附近的元素分布 圖。
【主要元件符號說明】 1 MOSFET 3 JFET 11 n+SiC基板 11A 一方主面 11B 另一方主面 12 碳化矽層 12A 第一主面 12B 第二主面 13 P本體 13A 通道區域 14 η源極區域 15 閘極氧化膜 15A 熱氧化膜 16 源極接觸電極 17 閘極電極 18 Ρ區域 139728.doc -43· 201007841 19 源極配線 20 汲極電極 21 鈍化膜 22 源極電極 31 η型基板 32 第一 Ρ型層 33 η型層 34 第二Ρ型層 34A 上部表面 35 第一 η型區域 36 第一 ρ型區域 37 第二η型區域 38 氧化膜 39 源極接觸電極 41 閘極接觸電極 42 汲極接觸電極 43 第二Ρ型區域 44 電位保持接觸 45 源極配線 46 閘極配線 47 汲極配線 51 鈦膜 52 鋁膜 53 矽膜 139728.doc •44. 201007841 54 混合膜 55 鉑膜 61 源極電極 62 閘極電極 63 汲_極電極 64 純化膜 71 溝部 71A 底壁 71B 側壁 91 抗蝕膜 91A 開口 ❹ 139728.doc -45-

Claims (1)

  1. 201007841 七、申請專利範圍: 1· 一種半導體裝置(1,3),其包括: 基板(11,31); 碳化矽層(12,34),其係形成於前述基板(11,31)上, 且含碳化矽;及 電極(22,61,63),其係接觸於前述碳化妙層(12,34)而 配置; 前述碳化矽層(12,34)包含導電型係n型之^型區域(14, 35, 37); 前述電極(22, 61,63)包含與前述η型區域(丨4, 35, 3 7)接 觸而配置,並含有鈦、铭及石夕之歐姆接觸電極(丨6,39 42) 〇 2·如請求項1之半導體裝置(1,3),其中前述歐姆接觸電極 (16,39,42)含有原子數比為鈦之1.58倍以上6.33倍以下 的鋁。 3. 如請求項1之半導體裝置(1),其中前述碳化矽層(12)進 一步包含導電型係ρ型之ρ型區域(18); 前述歐姆接觸電極(16)係以從接觸於前述η型區域(14) 之區域延伸至接觸於前述ρ型區域(18)之區域的方式配 置。 4. 如請求項1之半導體裝置(3),其中進一步包括接觸於前 述碳化矽層(34)而配置,並與前述電極(61,63)不同之其 他電極(62); 前述碳化矽層(34)進一步包含導電型係ρ型之ρ型區域 139728.doc 201007841 (36); 前述其他電極(62)包含與前述p型區域(36)接觸而配 置,含有鈦、鋁及矽,且與前述歐姆接觸電極(39, 42)不 同之其他歐姆接觸電極(41)。 5·如請求項4之半導體裝置(3),其中前述其他歐姆接觸電 極(41)含有原子數比為鈦之158倍以上6 33倍以下的銘。 6. 一種半導體裝置(1,3)之製造方法’其包含以下步驟: 準備基板(11,31); 在前述基板(11,31)上形成含有碳化矽,並包含導電型 係η型之η型區域(14, 35, 37)的碳化矽層(12, 34);及 以接觸於前述碳化矽層(12,34)之方式形成電極(22, 61, 63); 前述形成電極(22,61,63)之步驟包含形成與前述η型 區域(14,35,37)接觸而配置,並包含鈦、銘及石夕之歐姆 接觸電極(16, 39, 42)的步驟。 7·如請求項ό之半導體裝置(1,3)之製造方法,其中前述形 成歐姆接觸電極(16, 39, 42)之步驟具有以下步驟: 在前述η型區域(14, 35, 3 7)上形成含鈦之鈦層(51); 在前述鈦層(51)上形成含鋁之鋁層(52); 在前述铭層(52)上形成含矽之矽層(53);及 藉由將前述鈦層(51)、前述鋁層(52)及前述矽層(53)加 熱’而生成包含鈦、紹及石夕之合金。 8.如請求項7之半導體裝置(1, 3)之製造方法,其中於前述 形成銘層(52)之步驟中,形成具有前述鈦層(51)之厚度 139728.doc 201007841 的1_5倍以上6倍以下之厚度的前述鋁層(52)。 9. 如請求項7之半導體裝置(1, 3)之製造方法,其中於前述 生成合金之步驟中,在惰性氣體與氫之混合氣體中,將 則述鈦層(51)、前述鋁層(52)及前述矽層(53)加熱。 10. 如凊求項7之半導體裝置(1)之製造方法,其中前述形成 歐姆接觸電極(16)之步驟,係在前述生成合金之步驟之 則,進一步具有在前述矽層(53)上形成含鉑之鉑層(55) 的步驟。 11. 如請求項6之半導體裝置(3)之製造方法,其中前述形成 歐姆接觸電極(39, 42)之步驟具有以下步驟: 在前述η型£域(35,37)上形成包含欽、銘及梦的混合 層(54);及 藉由將前述混合層(54)加熱,而生成包含鈦、鋁及矽 之合金。 12·如請求項11之半導體裝置(3)之製造方法,其中於前述形 成混合層(54)之步驟中,形成含有原子數比為鈦之158 倍以上6.3 3倍以下的鋁之前述混合層(54)。 13. 如請求項11之半導體裝置(3)之製造方法,其中於前述生 成合金之步驟中,在惰性氣體與氫之混合氣體中將前述 混合層(54)加熱。 14. 如請求項11之半導體裝置之製造方法,其中前述形成歐 姆接觸電極(39, 42)之步驟,係在前述生成合金之步驟之 ^ 進步具有在前述混合層(54)上形成含麵之銘層 (55)的步驟。 139728.doc 201007841 15. 16. 如請求項6之半導體裝置(1)之製造方法,其中於前述形 成碳化矽層(12)之步驟中,形成更包含有導電型係p型之 P型區域(18)的碳化石夕層(12); 於前述形成歐姆接觸電極(16)之步驟中,以從接觸於 月J述η型區域(14)之區域延伸至接觸於前述p型區域(a) 之區域的方式形成前述歐姆接觸電極(16)。 如請求項6之半導體裝置(3)之製造方法,其中進一步包 括以接觸於前述碳化矽層(34)之方式形成與前述電極(61, 63)不同之其他電極(62)的步驟; 於前述形成碳化矽層(34)之步驟中,形成更包含有導 電型係Ρ型之Ρ型區域(36)的碳化矽層(34); 前述形成其他電極(62)之步驟進一步包含形成與前述ρ t區域(3 6)接觸而配置,含有鈦、銘及石夕,並與前述歐 姆接觸電極(39,42)不同之其他歐姆接觸電極(41)的步 驟; 同時實施剛述形成歐姆接觸電極(39,42)之步驟與前述 形成其他歐姆接觸電極(41)之步驟。 139728.doc
TW098112360A 2008-04-15 2009-04-14 Semiconductor device and manufacturing method thereof TWI445085B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008105739 2008-04-15

Publications (2)

Publication Number Publication Date
TW201007841A true TW201007841A (en) 2010-02-16
TWI445085B TWI445085B (zh) 2014-07-11

Family

ID=41199079

Family Applications (2)

Application Number Title Priority Date Filing Date
TW098112360A TWI445085B (zh) 2008-04-15 2009-04-14 Semiconductor device and manufacturing method thereof
TW098112513A TW201007842A (en) 2008-04-15 2009-04-15 Semiconductor device

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW098112513A TW201007842A (en) 2008-04-15 2009-04-15 Semiconductor device

Country Status (8)

Country Link
US (2) US8373176B2 (zh)
EP (2) EP2280417B1 (zh)
JP (3) JP5477286B2 (zh)
KR (2) KR101442886B1 (zh)
CN (2) CN102007595B (zh)
CA (2) CA2721668A1 (zh)
TW (2) TWI445085B (zh)
WO (2) WO2009128382A1 (zh)

Families Citing this family (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201015718A (en) * 2008-10-03 2010-04-16 Sanyo Electric Co Semiconductor device and method for manufacturing the same
JP5449786B2 (ja) * 2009-01-15 2014-03-19 昭和電工株式会社 炭化珪素半導体装置及び炭化珪素半導体装置の製造方法
JP4858791B2 (ja) * 2009-05-22 2012-01-18 住友電気工業株式会社 半導体装置およびその製造方法
US8367536B2 (en) * 2009-07-24 2013-02-05 Mitsubishi Electric Corporation Method for manufacturing silicon carbide semiconductor device
GB2479372B (en) * 2010-04-07 2013-07-24 Ge Aviat Systems Ltd Power switches for aircraft
JP5668414B2 (ja) * 2010-11-01 2015-02-12 住友電気工業株式会社 半導体装置の製造方法
JP5633328B2 (ja) * 2010-11-18 2014-12-03 住友電気工業株式会社 半導体装置の製造方法
JP5673113B2 (ja) * 2011-01-12 2015-02-18 住友電気工業株式会社 半導体装置
JP5728954B2 (ja) * 2011-01-13 2015-06-03 住友電気工業株式会社 炭化珪素半導体装置の製造方法
US9029945B2 (en) 2011-05-06 2015-05-12 Cree, Inc. Field effect transistor devices with low source resistance
US9142662B2 (en) * 2011-05-06 2015-09-22 Cree, Inc. Field effect transistor devices with low source resistance
US9673283B2 (en) 2011-05-06 2017-06-06 Cree, Inc. Power module for supporting high current densities
JP5704003B2 (ja) 2011-07-15 2015-04-22 住友電気工業株式会社 半導体装置の製造方法
JP5637093B2 (ja) * 2011-08-05 2014-12-10 住友電気工業株式会社 炭化珪素半導体装置
JP5720478B2 (ja) 2011-08-05 2015-05-20 住友電気工業株式会社 炭化珪素半導体装置
US9373617B2 (en) 2011-09-11 2016-06-21 Cree, Inc. High current, low switching loss SiC power module
US9640617B2 (en) 2011-09-11 2017-05-02 Cree, Inc. High performance power module
JP2013122982A (ja) * 2011-12-12 2013-06-20 Sumitomo Electric Ind Ltd 半導体装置の製造方法
JP2014003253A (ja) * 2012-06-21 2014-01-09 Sumitomo Electric Ind Ltd 炭化珪素半導体装置
KR101386119B1 (ko) * 2012-07-26 2014-04-21 한국전기연구원 SiC MOSFET의 오믹 접합 형성방법
JP5949305B2 (ja) * 2012-08-13 2016-07-06 住友電気工業株式会社 炭化珪素半導体装置の製造方法
JP2014038899A (ja) * 2012-08-13 2014-02-27 Sumitomo Electric Ind Ltd 炭化珪素半導体装置およびその製造方法
JP5628462B1 (ja) * 2012-12-03 2014-11-19 パナソニック株式会社 半導体装置およびその製造方法
US9230807B2 (en) * 2012-12-18 2016-01-05 General Electric Company Systems and methods for ohmic contacts in silicon carbide devices
JP2014146748A (ja) * 2013-01-30 2014-08-14 Toshiba Corp 半導体装置及びその製造方法並びに半導体基板
JP6069059B2 (ja) * 2013-03-22 2017-01-25 住友電気工業株式会社 炭化珪素半導体装置
JP6075185B2 (ja) * 2013-04-26 2017-02-08 住友電気工業株式会社 炭化珪素半導体装置の製造方法
JP6135364B2 (ja) * 2013-07-26 2017-05-31 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
CN103681256B (zh) * 2013-08-27 2016-12-07 厦门天睿电子有限公司 一种碳化硅mosfet器件及其制作方法
US10192970B1 (en) * 2013-09-27 2019-01-29 The United States Of America As Represented By The Administrator Of National Aeronautics And Space Administration Simultaneous ohmic contact to silicon carbide
JP5971218B2 (ja) 2013-09-30 2016-08-17 サンケン電気株式会社 半導体装置
JP6183200B2 (ja) * 2013-12-16 2017-08-23 住友電気工業株式会社 炭化珪素半導体装置およびその製造方法
JP6229541B2 (ja) * 2014-02-27 2017-11-15 住友電気工業株式会社 ワイドバンドギャップ半導体装置およびその製造方法
JP2016081995A (ja) * 2014-10-14 2016-05-16 住友電気工業株式会社 炭化珪素半導体装置の製造方法および炭化珪素半導体装置
JP6191587B2 (ja) * 2014-12-08 2017-09-06 トヨタ自動車株式会社 半導体装置
JP6616691B2 (ja) * 2016-01-18 2019-12-04 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP6668843B2 (ja) 2016-03-14 2020-03-18 富士電機株式会社 半導体装置および製造方法
CN106340464A (zh) * 2016-10-10 2017-01-18 上海华虹宏力半导体制造有限公司 一种降低金属 Ti 互连电阻的方法
JP7283053B2 (ja) * 2018-11-09 2023-05-30 富士電機株式会社 炭化珪素半導体装置、炭化珪素半導体組立体および炭化珪素半導体装置の製造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6271271A (ja) 1985-09-24 1987-04-01 Sharp Corp 炭化珪素半導体の電極構造
JP2670151B2 (ja) 1989-09-26 1997-10-29 キヤノン株式会社 堆積膜形成法
JP2509713B2 (ja) 1989-10-18 1996-06-26 シャープ株式会社 炭化珪素半導体装置およびその製造方法
MY115336A (en) * 1994-02-18 2003-05-31 Ericsson Telefon Ab L M Electromigration resistant metallization structures and process for microcircuit interconnections with rf-reactively sputtered titanium tungsten and gold
SE504916C2 (sv) 1995-01-18 1997-05-26 Ericsson Telefon Ab L M Förfarande för att åstadkomma en ohmsk kontakt jämte halvledarkomponent försedd med dylik ohmsk kontakt
JP3848700B2 (ja) * 1996-05-10 2006-11-22 株式会社イオン工学研究所 炭化ケイ素半導体装置
CN1131548C (zh) * 1997-04-04 2003-12-17 松下电器产业株式会社 半导体装置
JP4179492B2 (ja) * 2000-09-01 2008-11-12 日産自動車株式会社 オーミック電極構造体、その製造方法、及びオーミック電極を用いた半導体装置
US7880173B2 (en) 2002-06-28 2011-02-01 National Institute Of Advanced Industrial Science And Technology Semiconductor device and method of manufacturing same
US7217954B2 (en) 2003-03-18 2007-05-15 Matsushita Electric Industrial Co., Ltd. Silicon carbide semiconductor device and method for fabricating the same
JP3759145B2 (ja) * 2003-03-18 2006-03-22 松下電器産業株式会社 炭化珪素半導体装置およびその製造方法
JP2005033030A (ja) * 2003-07-07 2005-02-03 Matsushita Electric Ind Co Ltd 半導体装置及びその製造方法
JP4903439B2 (ja) 2005-05-31 2012-03-28 株式会社東芝 電界効果トランジスタ
CN100438083C (zh) * 2006-12-23 2008-11-26 厦门大学 δ掺杂4H-SiC PIN结构紫外光电探测器及其制备方法
JP5286677B2 (ja) 2007-03-13 2013-09-11 トヨタ自動車株式会社 P型4H−SiC基板上のオーミック電極の形成方法
JP2009158519A (ja) 2007-12-25 2009-07-16 Toyota Motor Corp 半導体装置及びその製造方法

Also Published As

Publication number Publication date
KR20100134009A (ko) 2010-12-22
CN102007595B (zh) 2013-12-25
EP2280416A4 (en) 2012-10-31
EP2280417B1 (en) 2015-07-22
US8395163B2 (en) 2013-03-12
CN102007595A (zh) 2011-04-06
EP2280416B1 (en) 2015-06-17
US20110031506A1 (en) 2011-02-10
JP5477286B2 (ja) 2014-04-23
JP5522035B2 (ja) 2014-06-18
JPWO2009128419A1 (ja) 2011-08-04
EP2280417A4 (en) 2012-11-07
JP5741674B2 (ja) 2015-07-01
KR20100134038A (ko) 2010-12-22
CN102007596B (zh) 2013-01-02
CA2721668A1 (en) 2009-10-22
KR101442886B1 (ko) 2014-09-19
JPWO2009128382A1 (ja) 2011-08-04
TW201007842A (en) 2010-02-16
CN102007596A (zh) 2011-04-06
EP2280417A1 (en) 2011-02-02
WO2009128419A1 (ja) 2009-10-22
US8373176B2 (en) 2013-02-12
WO2009128382A1 (ja) 2009-10-22
TWI445085B (zh) 2014-07-11
JP2014078735A (ja) 2014-05-01
EP2280416A1 (en) 2011-02-02
US20110031507A1 (en) 2011-02-10
CA2721671A1 (en) 2009-10-22

Similar Documents

Publication Publication Date Title
TW201007841A (en) Semiconductor device
EP2487709B1 (en) Method for manufacturing a semiconductor device
TW201222820A (en) Semiconductor device and manufacturing method therefor
WO2010038547A1 (ja) 炭化珪素半導体装置
KR20100100585A (ko) 반도체 장치의 제조 방법 및 반도체 장치
TW201108388A (en) Insulated gate field effect transistor
JP2012243966A (ja) 半導体装置
TW201246283A (en) Method of manufacturing silicon carbide semiconductor device
JP2014107420A (ja) 炭化珪素半導体装置およびその製造方法
JP2015156429A (ja) 炭化珪素半導体装置およびその製造方法
JP6295797B2 (ja) 炭化珪素半導体装置およびその製造方法
JP5870672B2 (ja) 半導体装置
JPWO2009104299A1 (ja) 半導体装置および半導体装置の製造方法
JP2016012677A (ja) 炭化珪素半導体装置の製造方法および炭化珪素半導体装置
JP5655570B2 (ja) 半導体装置の製造方法
EP2937905B1 (en) Silicon carbide semiconductor device
EP1908118A2 (en) Method for producing semiconductor device
CN105304713B (zh) 碳化硅半导体器件
US8866156B2 (en) Silicon carbide semiconductor device and method for manufacturing same
JP6229443B2 (ja) 炭化珪素半導体装置およびその製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees