JP5926411B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5926411B2 JP5926411B2 JP2015003279A JP2015003279A JP5926411B2 JP 5926411 B2 JP5926411 B2 JP 5926411B2 JP 2015003279 A JP2015003279 A JP 2015003279A JP 2015003279 A JP2015003279 A JP 2015003279A JP 5926411 B2 JP5926411 B2 JP 5926411B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- electrode layer
- transistor
- light
- thin film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 244
- 239000000758 substrate Substances 0.000 claims description 174
- 229910052751 metal Inorganic materials 0.000 claims description 67
- 239000002184 metal Substances 0.000 claims description 65
- 229910052733 gallium Inorganic materials 0.000 claims description 5
- 229910052738 indium Inorganic materials 0.000 claims description 5
- 239000011701 zinc Substances 0.000 claims description 4
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 claims description 3
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 claims description 3
- 229910052725 zinc Inorganic materials 0.000 claims description 3
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 claims 1
- 239000010410 layer Substances 0.000 description 785
- 239000010408 film Substances 0.000 description 321
- 239000010409 thin film Substances 0.000 description 208
- 239000004973 liquid crystal related substance Substances 0.000 description 115
- 239000003990 capacitor Substances 0.000 description 99
- 238000000034 method Methods 0.000 description 94
- 239000000463 material Substances 0.000 description 79
- 238000010438 heat treatment Methods 0.000 description 51
- 230000001681 protective effect Effects 0.000 description 49
- 229910007541 Zn O Inorganic materials 0.000 description 41
- 230000015572 biosynthetic process Effects 0.000 description 39
- 238000003860 storage Methods 0.000 description 37
- 230000006870 function Effects 0.000 description 33
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 32
- 230000008569 process Effects 0.000 description 30
- 238000006356 dehydrogenation reaction Methods 0.000 description 28
- 230000005684 electric field Effects 0.000 description 28
- 230000018044 dehydration Effects 0.000 description 27
- 238000006297 dehydration reaction Methods 0.000 description 27
- 238000004519 manufacturing process Methods 0.000 description 27
- 229920005989 resin Polymers 0.000 description 26
- 239000011347 resin Substances 0.000 description 26
- 239000012298 atmosphere Substances 0.000 description 25
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 24
- 239000007789 gas Substances 0.000 description 21
- 239000011159 matrix material Substances 0.000 description 21
- 239000004020 conductor Substances 0.000 description 20
- 239000002245 particle Substances 0.000 description 19
- 238000004544 sputter deposition Methods 0.000 description 19
- 238000005192 partition Methods 0.000 description 18
- 229910052581 Si3N4 Inorganic materials 0.000 description 17
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical group [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 17
- 238000005530 etching Methods 0.000 description 17
- 229910052760 oxygen Inorganic materials 0.000 description 17
- 239000001301 oxygen Substances 0.000 description 17
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 17
- 229910052757 nitrogen Inorganic materials 0.000 description 16
- 238000000206 photolithography Methods 0.000 description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 15
- 229910052782 aluminium Inorganic materials 0.000 description 14
- 239000000123 paper Substances 0.000 description 14
- 239000013078 crystal Substances 0.000 description 13
- 239000011521 glass Substances 0.000 description 13
- 239000001257 hydrogen Substances 0.000 description 13
- 229910052739 hydrogen Inorganic materials 0.000 description 13
- 239000012535 impurity Substances 0.000 description 13
- 229910052814 silicon oxide Inorganic materials 0.000 description 13
- 229910052786 argon Inorganic materials 0.000 description 12
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 11
- -1 hydrogen ions Chemical class 0.000 description 11
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 11
- 239000011261 inert gas Substances 0.000 description 10
- 239000000203 mixture Substances 0.000 description 10
- 229910052734 helium Inorganic materials 0.000 description 9
- 239000001307 helium Substances 0.000 description 9
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 9
- 239000003094 microcapsule Substances 0.000 description 9
- 239000010936 titanium Substances 0.000 description 9
- 238000002834 transmittance Methods 0.000 description 9
- 239000004925 Acrylic resin Substances 0.000 description 8
- 229920000178 Acrylic resin Polymers 0.000 description 8
- 238000002425 crystallisation Methods 0.000 description 8
- 230000008025 crystallization Effects 0.000 description 8
- KPUWHANPEXNPJT-UHFFFAOYSA-N disiloxane Chemical class [SiH3]O[SiH3] KPUWHANPEXNPJT-UHFFFAOYSA-N 0.000 description 8
- 229910044991 metal oxide Inorganic materials 0.000 description 8
- 150000004706 metal oxides Chemical class 0.000 description 8
- 239000000565 sealant Substances 0.000 description 8
- 238000012360 testing method Methods 0.000 description 8
- 229910052719 titanium Inorganic materials 0.000 description 8
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 7
- 229910001882 dioxygen Inorganic materials 0.000 description 7
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 7
- 239000002356 single layer Substances 0.000 description 7
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 6
- 239000004642 Polyimide Substances 0.000 description 6
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 6
- 238000004040 coloring Methods 0.000 description 6
- 238000004891 communication Methods 0.000 description 6
- 238000001816 cooling Methods 0.000 description 6
- 239000003822 epoxy resin Substances 0.000 description 6
- 239000000945 filler Substances 0.000 description 6
- 229910003437 indium oxide Inorganic materials 0.000 description 6
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 6
- 238000009413 insulation Methods 0.000 description 6
- 239000012299 nitrogen atmosphere Substances 0.000 description 6
- 229920000647 polyepoxide Polymers 0.000 description 6
- 229920001721 polyimide Polymers 0.000 description 6
- 239000004952 Polyamide Substances 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 229910020923 Sn-O Inorganic materials 0.000 description 5
- 229920001940 conductive polymer Polymers 0.000 description 5
- 238000005520 cutting process Methods 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 5
- 238000010586 diagram Methods 0.000 description 5
- 238000007667 floating Methods 0.000 description 5
- 238000003780 insertion Methods 0.000 description 5
- 230000037431 insertion Effects 0.000 description 5
- 229910052754 neon Inorganic materials 0.000 description 5
- GKAOGPIIYCISHV-UHFFFAOYSA-N neon atom Chemical compound [Ne] GKAOGPIIYCISHV-UHFFFAOYSA-N 0.000 description 5
- 229920006122 polyamide resin Polymers 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 239000012798 spherical particle Substances 0.000 description 5
- 229910052721 tungsten Inorganic materials 0.000 description 5
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 4
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 230000005669 field effect Effects 0.000 description 4
- 230000007257 malfunction Effects 0.000 description 4
- 229910052750 molybdenum Inorganic materials 0.000 description 4
- QGLKJKCYBOYXKC-UHFFFAOYSA-N nonaoxidotritungsten Chemical compound O=[W]1(=O)O[W](=O)(=O)O[W](=O)(=O)O1 QGLKJKCYBOYXKC-UHFFFAOYSA-N 0.000 description 4
- 125000000962 organic group Chemical group 0.000 description 4
- 239000011368 organic material Substances 0.000 description 4
- 229920003023 plastic Polymers 0.000 description 4
- 239000004033 plastic Substances 0.000 description 4
- 229920001296 polysiloxane Polymers 0.000 description 4
- 239000003566 sealing material Substances 0.000 description 4
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 4
- 229910001930 tungsten oxide Inorganic materials 0.000 description 4
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 4
- 239000000956 alloy Substances 0.000 description 3
- 229910045601 alloy Inorganic materials 0.000 description 3
- QVQLCTNNEUAWMS-UHFFFAOYSA-N barium oxide Chemical compound [Ba]=O QVQLCTNNEUAWMS-UHFFFAOYSA-N 0.000 description 3
- 230000008901 benefit Effects 0.000 description 3
- 230000001413 cellular effect Effects 0.000 description 3
- 229910052804 chromium Inorganic materials 0.000 description 3
- 239000011651 chromium Substances 0.000 description 3
- 230000002950 deficient Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000001747 exhibiting effect Effects 0.000 description 3
- 230000002349 favourable effect Effects 0.000 description 3
- 150000002431 hydrogen Chemical class 0.000 description 3
- 238000009616 inductively coupled plasma Methods 0.000 description 3
- 229910052742 iron Inorganic materials 0.000 description 3
- 239000007788 liquid Substances 0.000 description 3
- 230000007246 mechanism Effects 0.000 description 3
- 239000007769 metal material Substances 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 150000002894 organic compounds Chemical class 0.000 description 3
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 3
- 125000006850 spacer group Chemical group 0.000 description 3
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 3
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 3
- 239000010937 tungsten Substances 0.000 description 3
- 238000001771 vacuum deposition Methods 0.000 description 3
- UWCWUCKPEYNDNV-LBPRGKRZSA-N 2,6-dimethyl-n-[[(2s)-pyrrolidin-2-yl]methyl]aniline Chemical compound CC1=CC=CC(C)=C1NC[C@H]1NCCC1 UWCWUCKPEYNDNV-LBPRGKRZSA-N 0.000 description 2
- CURLTUGMZLYLDI-UHFFFAOYSA-N Carbon dioxide Chemical compound O=C=O CURLTUGMZLYLDI-UHFFFAOYSA-N 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 2
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 2
- WGLPBDUCMAPZCE-UHFFFAOYSA-N Trioxochromium Chemical compound O=[Cr](=O)=O WGLPBDUCMAPZCE-UHFFFAOYSA-N 0.000 description 2
- GDFCWFBWQUEQIJ-UHFFFAOYSA-N [B].[P] Chemical compound [B].[P] GDFCWFBWQUEQIJ-UHFFFAOYSA-N 0.000 description 2
- 125000000217 alkyl group Chemical group 0.000 description 2
- 239000005407 aluminoborosilicate glass Substances 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 239000012300 argon atmosphere Substances 0.000 description 2
- 125000003118 aryl group Chemical group 0.000 description 2
- 229910052788 barium Inorganic materials 0.000 description 2
- DSAJWYNOEDNPEQ-UHFFFAOYSA-N barium atom Chemical compound [Ba] DSAJWYNOEDNPEQ-UHFFFAOYSA-N 0.000 description 2
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 2
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 239000005388 borosilicate glass Substances 0.000 description 2
- 239000000919 ceramic Substances 0.000 description 2
- 229910000423 chromium oxide Inorganic materials 0.000 description 2
- 229920001577 copolymer Polymers 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 208000037265 diseases, disorders, signs and symptoms Diseases 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 238000010891 electric arc Methods 0.000 description 2
- 238000005401 electroluminescence Methods 0.000 description 2
- 238000005566 electron beam evaporation Methods 0.000 description 2
- 230000005281 excited state Effects 0.000 description 2
- 239000000284 extract Substances 0.000 description 2
- 239000011152 fibreglass Substances 0.000 description 2
- 125000001153 fluoro group Chemical group F* 0.000 description 2
- 229910052736 halogen Inorganic materials 0.000 description 2
- 150000002367 halogens Chemical class 0.000 description 2
- 238000003384 imaging method Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000007733 ion plating Methods 0.000 description 2
- 150000002500 ions Chemical class 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 239000011733 molybdenum Substances 0.000 description 2
- 238000007645 offset printing Methods 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 239000000049 pigment Substances 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 229920002037 poly(vinyl butyral) polymer Polymers 0.000 description 2
- 229920006267 polyester film Polymers 0.000 description 2
- 229920000915 polyvinyl chloride Polymers 0.000 description 2
- 239000004800 polyvinyl chloride Substances 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- 238000001552 radio frequency sputter deposition Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 230000002441 reversible effect Effects 0.000 description 2
- 239000000523 sample Substances 0.000 description 2
- 238000007650 screen-printing Methods 0.000 description 2
- 239000000243 solution Substances 0.000 description 2
- 239000002904 solvent Substances 0.000 description 2
- 238000004528 spin coating Methods 0.000 description 2
- 239000007921 spray Substances 0.000 description 2
- 238000005507 spraying Methods 0.000 description 2
- 239000007858 starting material Substances 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 125000001424 substituent group Chemical group 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 229910052723 transition metal Inorganic materials 0.000 description 2
- 239000011787 zinc oxide Substances 0.000 description 2
- 229910017073 AlLi Inorganic materials 0.000 description 1
- 229910018229 Al—Ga Inorganic materials 0.000 description 1
- 101100392125 Caenorhabditis elegans gck-1 gene Proteins 0.000 description 1
- KZBUYRJDOAKODT-UHFFFAOYSA-N Chlorine Chemical compound ClCl KZBUYRJDOAKODT-UHFFFAOYSA-N 0.000 description 1
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- 239000004986 Cholesteric liquid crystals (ChLC) Substances 0.000 description 1
- 229910019974 CrSi Inorganic materials 0.000 description 1
- VGGSQFUCUMXWEO-UHFFFAOYSA-N Ethene Chemical compound C=C VGGSQFUCUMXWEO-UHFFFAOYSA-N 0.000 description 1
- 239000005977 Ethylene Substances 0.000 description 1
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 description 1
- 102100022887 GTP-binding nuclear protein Ran Human genes 0.000 description 1
- 206010052128 Glare Diseases 0.000 description 1
- 230000005355 Hall effect Effects 0.000 description 1
- 101000774835 Heteractis crispa PI-stichotoxin-Hcr2o Proteins 0.000 description 1
- 101000620756 Homo sapiens GTP-binding nuclear protein Ran Proteins 0.000 description 1
- 206010021143 Hypoxia Diseases 0.000 description 1
- DGAQECJNVWCQMB-PUAWFVPOSA-M Ilexoside XXIX Chemical compound C[C@@H]1CC[C@@]2(CC[C@@]3(C(=CC[C@H]4[C@]3(CC[C@@H]5[C@@]4(CC[C@@H](C5(C)C)OS(=O)(=O)[O-])C)C)[C@@H]2[C@]1(C)O)C)C(=O)O[C@H]6[C@@H]([C@H]([C@@H]([C@H](O6)CO)O)O)O.[Na+] DGAQECJNVWCQMB-PUAWFVPOSA-M 0.000 description 1
- 229910016006 MoSi Inorganic materials 0.000 description 1
- 101100393821 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) GSP2 gene Proteins 0.000 description 1
- 101100268327 Solanum lycopersicum TFT6 gene Proteins 0.000 description 1
- XTXRWKRVRITETP-UHFFFAOYSA-N Vinyl acetate Chemical compound CC(=O)OC=C XTXRWKRVRITETP-UHFFFAOYSA-N 0.000 description 1
- 230000001133 acceleration Effects 0.000 description 1
- NIXOWILDQLNWCW-UHFFFAOYSA-N acrylic acid group Chemical group C(C=C)(=O)O NIXOWILDQLNWCW-UHFFFAOYSA-N 0.000 description 1
- 239000005354 aluminosilicate glass Substances 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 239000011230 binding agent Substances 0.000 description 1
- KGBXLFKZBHKPEV-UHFFFAOYSA-N boric acid Chemical compound OB(O)O KGBXLFKZBHKPEV-UHFFFAOYSA-N 0.000 description 1
- 239000004327 boric acid Substances 0.000 description 1
- 239000001569 carbon dioxide Substances 0.000 description 1
- 229910002092 carbon dioxide Inorganic materials 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000000460 chlorine Substances 0.000 description 1
- 229910052801 chlorine Inorganic materials 0.000 description 1
- 230000003098 cholesteric effect Effects 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000007872 degassing Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000003795 desorption Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 238000004453 electron probe microanalysis Methods 0.000 description 1
- 239000004744 fabric Substances 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 230000005283 ground state Effects 0.000 description 1
- 230000005525 hole transport Effects 0.000 description 1
- 150000002484 inorganic compounds Chemical class 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 238000003475 lamination Methods 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 239000000696 magnetic material Substances 0.000 description 1
- 230000005389 magnetism Effects 0.000 description 1
- 229910052748 manganese Inorganic materials 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 229910021645 metal ion Inorganic materials 0.000 description 1
- 238000002156 mixing Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 239000012788 optical film Substances 0.000 description 1
- AHLBNYSZXLDEJQ-FWEHEUNISA-N orlistat Chemical compound CCCCCCCCCCC[C@H](OC(=O)[C@H](CC(C)C)NC=O)C[C@@H]1OC(=O)[C@H]1CCCCCC AHLBNYSZXLDEJQ-FWEHEUNISA-N 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 238000006213 oxygenation reaction Methods 0.000 description 1
- 229920000767 polyaniline Polymers 0.000 description 1
- 229920000128 polypyrrole Polymers 0.000 description 1
- 229920000123 polythiophene Polymers 0.000 description 1
- 229920002620 polyvinyl fluoride Polymers 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229920002050 silicone resin Polymers 0.000 description 1
- 238000010583 slow cooling Methods 0.000 description 1
- 239000011734 sodium Substances 0.000 description 1
- 229910052708 sodium Inorganic materials 0.000 description 1
- 238000005477 sputtering target Methods 0.000 description 1
- 229920001187 thermosetting polymer Polymers 0.000 description 1
- 229910000314 transition metal oxide Inorganic materials 0.000 description 1
- 150000003624 transition metals Chemical class 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
- H01L27/1225—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/786—Thin film transistors, i.e. transistors with a channel being at least partly a thin film
- H01L29/78606—Thin film transistors, i.e. transistors with a channel being at least partly a thin film with supplementary region or layer in the thin film or in the insulated bulk substrate supporting it for controlling or increasing the safety of the device
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
- Shift Register Type Memory (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
全般を指し、表示装置などの電気光学装置、半導体回路及び電子機器は全て半導体装置で
ある。
ム錫(ITOともいう)などの導電性を備える金属酸化物(以下、酸化物導電体という)
は、液晶ディスプレイなどの表示装置で必要とされる透明電極材料として適用されている
。
えば、In−Ga−Zn−O系酸化物などは、液晶ディスプレイなどの表示装置で必要と
される半導体材料に適用することが期待されている。特に、薄膜トランジスタ(以下、T
FTという)のチャネル層に適用することが期待されている。
プロセスによって作製することが可能である。そのため、表示装置などで用いられるアモ
ルファスシリコンを代替又は凌駕する材料としての期待が高まっている。
透光性を有するTFTを作製することができる(例えば、非特許文献1参照)。
ため、当該TFTを用いて、表示装置などの駆動回路を構成することもできる(例えば、
非特許文献2参照)。
る。
ース電極(ソース電極層ともいう)及びドレイン電極(ドレイン電極層ともいう)が金属
によって構成され且つチャネル層が酸化物半導体によって構成された駆動回路用TFTと
、金属によって構成された駆動回路用配線とを有し、当該表示部は、ソース電極及びドレ
イン電極が酸化物導電体によって構成され且つ半導体層が酸化物半導体によって構成され
た画素用TFTと、酸化物導電体によって構成された表示部用配線とを有する表示装置で
ある。
例えば、容量素子など)の構造などは開示されていない。また、同一基板上に駆動回路と
、透光性を有するTFTとを作製する記載などもない。
部、及び画素用TFTを有する表示部が作製される。そのため、当該表示装置の製造コス
トを低減することができる。
電体によって構成され且つ半導体層が酸化物半導体によって構成された画素用TFTと、
酸化物導電体によって構成された表示部用配線とを有する。つまり、当該表示装置は、画
素用TFT及び表示部用配線が形成された領域を画素部の表示領域として利用することが
できる。そのため、当該表示装置の開口率を向上させることができる。
電体によって構成され且つ半導体層が酸化物半導体によって構成された画素用TFTと、
酸化物導電体によって構成された表示部用配線とを有する。つまり、当該表示装置は、画
素用TFTのサイズに制限されることなく画素サイズを設計することができる。そのため
、当該表示装置の表示部で表示する画像を高精細化することができる。
によって構成され且つチャネル層が酸化物半導体によって構成された駆動回路用TFTと
、金属によって構成された駆動回路用配線とを有する。つまり、当該表示装置は、高い電
界効果移動度を示すTFTと、抵抗の低い配線とによって駆動回路が構成される。そのた
め、当該表示装置を高速駆動が可能な表示装置とすることができる。
れる薄膜を形成し、その薄膜を酸化物半導体層として用いた薄膜トランジスタを作製する
。なお、Mは、Ga、Fe、Ni、Mn及びCoから選ばれた一の金属元素または複数の
金属元素を示す。例えばMとして、Gaの場合があることの他、GaとNiまたはGaと
Feなど、Ga以外の上記金属元素が含まれる場合がある。また、上記酸化物半導体にお
いて、Mとして含まれる金属元素の他に、不純物元素としてFe、Niその他の遷移金属
元素、または該遷移金属の酸化物が含まれているものがある。本明細書においては、In
MO3(ZnO)m(m>0)で表記される構造の酸化物半導体層のうち、MとしてGa
を含む構造の酸化物半導体をIn−Ga−Zn−O系酸化物半導体とよび、その薄膜をI
n−Ga−Zn−O系非単結晶膜とも呼ぶ。
O系、In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、S
n−Al−Zn−O系、In−Zn−O系、Sn−Zn−O系、Al−Zn−O系、In
−O系、Sn−O系、Zn−O系の酸化物半導体を適用することができる。また上記酸化
物半導体からなる酸化物半導体層に酸化珪素を含ませてもよい。酸化物半導体層に結晶化
を阻害する酸化珪素(SiOx(X>0))を含ませることで、製造プロセス中において
酸化物半導体層の形成後に加熱処理した場合に、結晶化してしまうのを抑制することがで
きる。なお、酸化物半導体層は非晶質な状態であることが好ましく、一部結晶化していて
もよい。
びGaを含有する酸化物半導体である。酸化物半導体層をI型(真性)とするため、脱水
化または脱水素化は有効である。
ど)の不活性気体雰囲気下、或いは減圧下で酸化物半導体層の加熱処理を行うことで酸化
物半導体層を酸素欠乏型として低抵抗化させ、(即ちN型化(N−化など))、その後、
酸化物半導体層に接するように酸化物絶縁膜の形成を行うことにより、酸化物半導体層を
酸素過剰な状態として高抵抗化(即ちI型化)させることが好ましい。これにより、電気
特性が良好で信頼性のよい薄膜トランジスタを有する半導体装置を作製し、提供すること
が可能となる。
、或いは減圧下での350℃以上、好ましくは400℃以上基板の歪み点未満の加熱処理
を行う。この熱処理によって酸化物半導体層は脱水化または脱水素化され、酸化物半導体
層の含有水分などの不純物を低減される。
層に対してTDSで450℃まで測定を行っても水の2つのピーク、少なくとも300℃
付近に現れる1つのピークが検出されない程度の熱処理条件とするのが好ましい。この条
件下で脱水化または脱水素化が行われた酸化物半導体層を用いた薄膜トランジスタに対し
てTDSで450℃まで測定を行っても、少なくとも300℃付近に現れる水のピークは
検出されない。
さらさないように冷却し、酸化物半導体層が水または水素に接触することを防ぐ。そして
脱水化または脱水素化を行い、酸化物半導体層を低抵抗化、即ちN型化(N−、N+など
)させた後、高抵抗化させてI型とした酸化物半導体層を用いて薄膜トランジスタを作製
すると、薄膜トランジスタのしきい値電圧値をプラスとすることができ、所謂ノーマリー
オフのスイッチング素子を実現できる。薄膜トランジスタのゲート電圧が0Vにできるだ
け近い正のしきい値電圧でチャネルが形成されることが表示装置には望ましい。なお、薄
膜トランジスタのしきい値電圧値がマイナスであると、ゲート電圧が0Vでもソース電極
とドレイン電極の間に電流が流れる、所謂ノーマリーオンとなりやすい。アクティブマト
リクス型の表示装置においては、回路を構成する薄膜トランジスタの電気特性が重要であ
り、この電気特性が表示装置の性能を左右する。特に、薄膜トランジスタの電気特性のう
ち、しきい値電圧(Vth)が重要である。電界効果移動度が高くともしきい値電圧値が
高い、或いはしきい値電圧値がマイナスであると、回路として制御することが困難である
。しきい値電圧値が高く、しきい値電圧の絶対値が大きい薄膜トランジスタの場合には、
駆動電圧が低い状態ではTFTとしてのスイッチング機能を果たすことができず、負荷と
なる恐れがある。nチャネル型の薄膜トランジスタの場合、ゲート電圧に正の電圧を印加
してはじめてチャネルが形成されて、ドレイン電流が流れ出すトランジスタが望ましい。
駆動電圧を高くしないとチャネルが形成されないトランジスタや、負の電圧状態でもチャ
ネルが形成されてドレイン電流が流れるトランジスタは、回路に用いる薄膜トランジスタ
としては不向きである。
ば、脱水化または脱水素化を行った同じ炉で大気に触れさせることなく、炉の中を高純度
の酸素ガスまたはN2Oガス、超乾燥エア(露点が−40℃以下、好ましくは−60℃以
下)で満たして冷却を行ってもよい。
まない雰囲気(露点が−40℃以下、好ましくは−60℃以下)下で徐冷(または冷却)
した酸化物半導体膜を用いて、薄膜トランジスタの電気特性を向上させるとともに、量産
性と高性能の両方を備えた薄膜トランジスタを実現する。
或いは減圧下での加熱処理を脱水化または脱水素化のための加熱処理と呼ぶ。本明細書で
は、この加熱処理によってH2として脱離させていることのみを脱水素化と呼んでいるわ
けではなく、H、OHなどを脱離することを含めて脱水化または脱水素化と便宜上呼ぶこ
ととする。
は酸素欠乏型となって低抵抗化、即ちN型化(N−化など)する。従って、低抵抗化した
酸化物半導体層上にドレイン電極層を形成することで、ドレイン電極層が重なる領域を酸
素欠乏型である高抵抗ドレイン領域(HRD領域とも呼ぶ)として形成することができる
。
くともチャネル形成領域のキャリア濃度(1×1017/cm3未満)よりも高い領域で
ある。なお、本明細書のキャリア濃度は、室温にてHall効果測定から求めたキャリア
濃度の値を指す。
することで、高抵抗化、即ちI型化させてチャネル形成領域を形成する。なお、脱水化ま
たは脱水素化した酸化物半導体層の一部を酸素過剰な状態とする処理としては、以下の方
法のいずれかによって行う。脱水化または脱水素化した酸化物半導体層に接する酸化物絶
縁膜をスパッタ法で成膜する、または脱水化または脱水素化した酸化物半導体層に接する
ように酸化物絶縁膜を成膜し、さらに加熱処理を行う、または脱水化または脱水素化した
酸化物半導体層に接するように酸化物絶縁膜を成膜後し、さらに酸素を含む雰囲気で加熱
処理を行う、または脱水化または脱水素化した酸化物半導体層に接するように酸化物絶縁
膜を成膜した後に不活性ガス雰囲気下で加熱し、さらに酸素雰囲気下で冷却処理を行う、
または脱水化または脱水素化した酸化物半導体層に接するように酸化物絶縁膜を成膜した
後に不活性ガス雰囲気下で加熱し、さらに超乾燥エア(露点が−40℃以下、好ましくは
−60℃以下)で冷却処理を行う。
電極層ともいう)と重なる部分)を選択的に酸素過剰な状態とすることで、高抵抗化、即
ちI型化させることもできる。これにより、チャネル形成領域を形成することができる。
例えば、脱水化または脱水素化した酸化物半導体層上に接してTiなどの金属電極からな
るソース電極層やドレイン電極層を形成し、ソース電極層やドレイン電極層に重ならない
露出領域を選択的に酸素過剰な状態としてチャネル形成領域を形成することができる。選
択的に酸素過剰な状態とする場合、ソース電極層に重なる第1の高抵抗ドレイン領域と、
ドレイン電極層に重なる第2の高抵抗ドレイン領域とが形成され、第1の高抵抗ドレイン
領域と第2の高抵抗ドレイン領域との間の領域がチャネル形成領域となる。即ち、チャネ
ル形成領域がソース電極層及びドレイン電極層の間に自己整合的に形成される。
し、提供することが可能となる。
レイン領域を形成することにより、駆動回路信頼性の向上を図ることができる。具体的に
は、高抵抗ドレイン領域を形成することで、ドレイン電極層から高抵抗ドレイン領域、チ
ャネル形成領域にかけて、導電性を段階的に変化させうるような構造とすることができる
。そのため、ドレイン電極層に高電源電位VDDを供給する配線を接続して動作させる場
合、ゲート電極層とドレイン電極層との間に高電界が印加されても高抵抗ドレイン領域が
バッファとなり局所的な高電界が印加されず、トランジスタの耐圧を向上させた構成とす
ることができる。
レイン領域を形成することにより、駆動回路を形成した際のチャネル形成領域でのリーク
電流の低減を図ることができる。具体的には、高抵抗ドレイン領域を形成することで、ド
レイン電極層とソース電極層との間に流れるトランジスタのリーク電流の経路として、ド
レイン電極層、ドレイン電極層側の高抵抗ドレイン領域、チャネル形成領域、ソース電極
層側の高抵抗ドレイン領域、ソース電極層の順となる。このときチャネル形成領域では、
ドレイン電極層側の低抵抗N型領域よりチャネル形成領域に流れるリーク電流を、トラン
ジスタがオフ時に高抵抗となるゲート絶縁層とチャネル形成領域の界面近傍に集中させる
ことができる。従って、バックチャネル部(ゲート電極層から離れているチャネル形成領
域の表面の一部)でのリーク電流を低減することができる。
の高抵抗ドレイン領域をゲート電極層の一部と重なるように形成することで、より効果的
にドレイン電極層の端部近傍の電界強度を緩和させることができる。
示すものではない。また、本明細書において発明を特定するための事項として固有の名称
を示すものではない。
表示装置や、電気泳動表示素子を用いた電子ペーパーとも称される表示装置が挙げられる
。
素部においてもある薄膜トランジスタのゲート電極と他のトランジスタのソース配線(ソ
ース配線層ともいう)、或いはドレイン配線(ドレイン配線層ともいう)を接続させる箇
所を有している。また、発光素子を用いた発光表示装置の駆動回路においては、薄膜トラ
ンジスタのゲート電極とその薄膜トランジスタのソース配線、或いはドレイン配線を接続
させる箇所を有している。
電気特性が良好で信頼性のよい薄膜トランジスタを有する半導体装置を提供することがで
きる。
以下の説明に限定されず、その形態および詳細を様々に変更し得ることは、当業者であれ
ば容易に理解される。また、本発明は以下に示す実施の形態の記載内容に限定して解釈さ
れるものではない。
半導体装置及び半導体装置の作製方法を図1乃至図4を用いて説明する。図3(A)には
同一基板上に作製された異なる構造の2つの薄膜トランジスタの断面構造の一例を示す。
図3(A)に示す薄膜トランジスタ470は、チャネルエッチ型と呼ばれるボトムゲート
構造の一つであり、薄膜トランジスタ460はボトムコンタクト型(逆コプラナ型とも呼
ぶ)と呼ばれるボトムゲート構造の一つである。
)のC1−C2断面は、図3(B1)の線C1−C2における断面図である。また、図3
(C)のC3−C4断面は、図3(B1)の線C3−C4における断面図である。図3(
B2)は画素に配置される薄膜トランジスタ460の平面図であり、図3(A)のD1−
D2断面は、図3(B2)の線D1−D2における断面図である。また、図3(C)のD
3−D4断面は、図3(B2)の線D3−D4における断面図である。
あり、絶縁表面を有する基板400上に、ゲート電極層401、第1のゲート絶縁層40
2a、第2のゲート絶縁層402b、少なくともチャネル形成領域434、第1の高抵抗
ドレイン領域431、及び第2の高抵抗ドレイン領域432を有する酸化物半導体層、ソ
ース電極層405a、及びドレイン電極層405bを含む。また、薄膜トランジスタ47
0を覆い、チャネル形成領域434に接する酸化物絶縁膜407が設けられている。
成されている。また、ドレイン電極層405bの下面に接して第2の高抵抗ドレイン領域
432が自己整合的に形成されている。また、チャネル形成領域434は、酸化物絶縁膜
407と接し、且つ第1の高抵抗ドレイン領域431や第2の高抵抗ドレイン領域432
と比較して膜厚が小さくなっており、また、第1の高抵抗ドレイン領域431、及び第2
の高抵抗ドレイン領域432よりも高抵抗の領域(I型領域)である。
ドレイン電極層405bとして金属材料を用いることが好ましい。
ト電極層401と電気的に接続し、同電位とすることで、ゲート電極層401と導電層4
06の間に配置された酸化物半導体層に上下からゲート電圧を印加することができる。ま
た、ゲート電極層401と導電層406を異なる電位、例えば導電層406を固定電位、
GND、0Vとする場合には、TFTの電気特性、例えばしきい値電圧などを制御するこ
とができる。すなわち、ゲート電極層401を第1のゲート電極層として機能させ、導電
層406を第2のゲート電極層として機能させることで、薄膜トランジスタ470を4端
子の薄膜トランジスタとして用いることができる。
09とを積層する。
aまたは下地となる絶縁膜と接する構成とすることが好ましく、基板の端部近傍からの水
分や、水素イオンや、OH−などの不純物が侵入することをブロックする。特に、保護絶
縁層408と接する第1のゲート絶縁層402aまたは下地となる絶縁膜を窒化珪素膜と
すると有効である。
り、絶縁表面を有する基板400上に、ゲート電極層451、第1のゲート絶縁層402
a、第2のゲート絶縁層402b、チャネル形成領域を含む酸化物半導体層454、ソー
ス電極層455a、及びドレイン電極層455bを含む。また、薄膜トランジスタ460
を覆い、酸化物半導体層454の上面及び側面に接する酸化物絶縁膜407が設けられて
いる。
または脱水素化のための加熱処理)が行われる。脱水化または脱水素化のための加熱処理
及び徐冷させた後、酸化物半導体層に接して酸化物絶縁膜の形成などを行って酸化物半導
体層のキャリア濃度を低減することが、薄膜トランジスタ460の電気特性の向上及び信
頼性の向上に繋がる。
上方に形成し、一部重なっている。また、酸化物半導体層454は、ゲート電極層451
と第1のゲート絶縁層402a及び第2のゲート絶縁層402bを介して重なっている。
画素に配置される薄膜トランジスタ460のチャネル形成領域は、酸化物半導体層454
のうち、ソース電極層455aの側面と、該側面と向かい合うドレイン電極層455bの
側面とで挟まれる領域、即ち、第2のゲート絶縁層402bと接し、且つゲート電極層4
51と重なる領域である。
る表示装置を実現するためにソース電極層455a、及びドレイン電極層455bは、透
光性を有する導電膜を用いる。
の電極層(容量電極層など)や、その他の配線層(容量配線層など)に可視光に対して透
光性を有する導電膜を用い、高開口率を有する表示装置を実現する。勿論、第1のゲート
絶縁層402a、第2のゲート絶縁層402b、酸化物絶縁膜407も可視光に対して透
光性を有する膜を用いることが好ましい。
%である膜を指し、その膜が導電性を有する場合は透明の導電膜とも呼ぶ。また、ゲート
電極層、ソース電極層、ドレイン電極層、画素電極層、またはその他の電極層や、その他
の配線層に適用する金属酸化物として、可視光に対して半透明の導電膜を用いてもよい。
可視光に対して半透明とは可視光の透過率が50〜75%であることを指す。
460の作製工程を説明する。
トリソグラフィ工程によりゲート電極層401、451を形成する。また、画素部にはゲ
ート電極層401、451と同じ透光性を有する材料で第1のフォトリソグラフィ工程に
より容量配線(容量配線層ともいう)を形成する。また、画素部だけでなく駆動回路に容
量が必要な場合には、駆動回路にも容量配線を形成する。なお、レジストマスクをインク
ジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマ
スクを使用しないため、製造コストを低減できる。
とも、後の加熱処理に耐えうる程度の耐熱性を有していることが必要となる。絶縁表面を
有する基板400にはバリウムホウケイ酸ガラスやアルミノホウケイ酸ガラスなどのガラ
ス基板を用いることができる。
のものを用いると良い。また、基板400には、例えば、アルミノシリケートガラス、ア
ルミノホウケイ酸ガラス、バリウムホウケイ酸ガラスなどのガラス材料が用いられている
。なお、ホウ酸と比較して酸化バリウム(BaO)を多く含ませることで、より実用的な
耐熱ガラスが得られる。このため、B2O3よりBaOを多く含むガラス基板を用いるこ
とが好ましい。
縁体でなる基板を用いても良い。他にも、結晶化ガラスなどを用いることができる。
い。下地膜は、基板400からの不純物元素の拡散を防止する機能があり、窒化珪素膜、
酸化珪素膜、窒化酸化珪素膜、又は酸化窒化珪素膜から選ばれた一又は複数の膜による積
層構造により形成することができる。さらに下地膜にフッ素や塩素などのハロゲン元素を
含ませることでナトリウム等の可動イオンを固定化させることができる。下地膜に含ませ
るハロゲン元素の濃度は、SIMS(二次イオン質量分析計)を用いた分析により得られ
る濃度ピークが1×1015cm−3以上1×1020cm−3以下の範囲内とすること
が好ましい。
In−Sn−Zn−O系、In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−G
a−Zn−O系、Sn−Al−Zn−O系、In−Zn−O系、Sn−Zn−O系、Al
−Zn−O系、In−O系、Sn−O系、Zn−O系の金属酸化物を適用することができ
、膜厚は50nm以上300nm以下の範囲内で適宜選択する。ゲート電極層401、4
51に用いる金属酸化物の成膜方法は、スパッタ法や真空蒸着法(電子ビーム蒸着法など
)や、アーク放電イオンプレーティング法や、スプレー法を用いる。また、スパッタ法を
用いる場合、SiO2を2重量%以上10重量%以下含むターゲットを用いて成膜を行い
、透光性を有する導電膜に結晶化を阻害するSiOx(X>0)を含ませ、後の工程で行
う脱水化または脱水素化のための加熱処理の際に結晶化してしまうのを抑制することが好
ましい。
、段切れ防止のため端部をテーパー状もしくは階段状になるように加工することが望まし
い。
珪素層、酸化窒化珪素層又は窒化酸化珪素層を単層で又は積層して形成することができる
。例えば、成膜ガスとして、SiH4、酸素及び窒素を用いてプラズマCVD法により酸
化窒化珪素層を形成すればよい。
膜厚50nm以上300nm以下の第2のゲート絶縁層402bの積層のゲート絶縁層と
する。第1のゲート絶縁層402aとしては膜厚100nmの窒化珪素膜または窒化酸化
珪素膜を用いる。また、第2のゲート絶縁層402bとしては、膜厚100nmの酸化珪
素膜を用いる(図1(A)参照)。
フォトリソグラフィ工程によりソース電極層455a、及びドレイン電極層455bを形
成する。透光性を有する導電膜の成膜方法は、スパッタ法や真空蒸着法(電子ビーム蒸着
法など)や、アーク放電イオンプレーティング法や、スプレー法を用いる。導電膜の材料
としては、可視光に対して透光性を有する導電材料、例えばIn−Sn−O系(酸化イン
ジウム錫、ITOとも略記する)、In−Sn−Zn−O系、In−Al−Zn−O系、
Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−Al−Zn−O系、In−Z
n−O系、Sn−Zn−O系、Al−Zn−O系、In−O系、Sn−O系、Zn−O系
の金属酸化物を適用することができ、膜厚は50nm以上300nm以下の範囲内で適宜
選択する。また、スパッタ法を用いる場合、SiO2を2重量%以上10重量%以下含む
ターゲットを用いて成膜を行い、透光性を有する導電膜に結晶化を阻害するSiOx(X
>0)を含ませ、後の工程で行う脱水化または脱水素化のための加熱処理の際に結晶化し
てしまうのを抑制することが好ましい。
スクをインクジェット法で形成してもよい。レジストマスクをインクジェット法で形成す
るとフォトマスクを使用しないため、製造コストを低減できる。
5b上に、膜厚2nm以上200nm以下の酸化物半導体膜413を形成する(図1(B
)参照)。酸化物半導体膜413の形成後に脱水化または脱水素化のための加熱処理を行
っても酸化物半導体層を非晶質な状態とするため、膜厚を50nm以下と薄くすることが
好ましい。酸化物半導体層の膜厚を薄くすることで酸化物半導体層の形成後に加熱処理し
た場合に、結晶化してしまうのを抑制することができる。
プラズマを発生させる逆スパッタを行い、第2のゲート絶縁層402bの表面に付着して
いるゴミを除去することが好ましい。逆スパッタとは、ターゲット側に電圧を印加せずに
、アルゴン雰囲気下で基板側にRF電源を用いて電圧を印加して基板近傍にプラズマを形
成して表面を改質する方法である。なお、アルゴン雰囲気に代えて窒素、ヘリウム、酸素
などを用いてもよい。
、In−Al−Zn−O系、Sn−Ga−Zn−O系、Al−Ga−Zn−O系、Sn−
Al−Zn−O系、In−Zn−O系、Sn−Zn−O系、Al−Zn−O系、In−O
系、Sn−O系、Zn−O系の酸化物半導体膜を用いる。本実施の形態では、In−Ga
−Zn−O系酸化物半導体ターゲットを用いてスパッタ法により成膜する。また、スパッ
タ法は、希ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、又は希ガス(代表的に
はアルゴン)及び酸素雰囲気下で行うことができる。また、スパッタ法を用いる場合、S
iO2を2重量%以上10重量%以下含むターゲットを用いて成膜を行い、酸化物半導体
膜413に結晶化を阻害するSiOx(X>0)を含ませ、後の工程で行う脱水化または
脱水素化のための加熱処理の際に結晶化してしまうのを抑制することが好ましい。
行う第1の加熱処理の温度は、350℃以上かつ基板の歪み点未満、好ましくは400℃
以上かつ基板の歪み点未満とする。ここでは、加熱処理装置の一つである電気炉に基板を
導入し、酸化物半導体膜413に対して窒素雰囲気下において加熱処理を行う。(図1(
B)参照)。本実施の形態では、酸化物半導体層の脱水化または脱水素化を行う加熱温度
Tから、再び水が入らないような十分な温度まで同じ炉を用いる。具体的には加熱温度T
よりも100℃以上下がるまで窒素雰囲気下で徐冷することで、大気に触れることなく、
酸化物半導体膜413への水や水素の再混入を防ぐ。なお、脱水化または脱水素化は、窒
素雰囲気に限定されず、ヘリウム、ネオン、アルゴン等の希ガス雰囲気下或いは減圧下に
おいて脱水化または脱水素化を行ってもよい。
に、水、水素などが含まれないことが好ましい。例えば、加熱処理装置に導入する窒素、
またはヘリウム、ネオン、アルゴン等の希ガスの純度を、6N(99.9999%)以上
、好ましくは7N(99.99999%)以上、(即ち不純物濃度を1ppm以下、好ま
しくは0.1ppm以下)とすることが好ましい。
晶膜または多結晶膜となる場合もある。
アルゴン等)下、酸素雰囲気、或いは減圧下において加熱処理(400℃以上基板の歪み
点未満)を行い、ゲート絶縁層内に含まれる水素及び水などの不純物を除去してもよい。
材料としては、Al、Cr、Cu、Ta、Ti、Mo、Wから選ばれた元素を成分とする
膜、または上述した元素を成分とする合金膜か、若しくはそれらを組み合わせた積層膜等
がある(図1(C)参照)。
ン層が積層された三層の積層構造、またはモリブデン層上にアルミニウム層と、該アルミ
ニウム層上にモリブデン層を積層した三層の積層構造とすることが好ましい。勿論、金属
導電膜404として単層、または2層構造、または4層以上の積層構造としてもよい。本
実施の形態では、金属導電膜404として、チタン膜、アルミニウム膜及びチタン膜の積
層導電膜を用いる。
10及びレジストマスク411を形成する(図1(D)参照)。本実施の形態におけるレ
ジストマスク410は凹部又は凸部を有するレジストマスクである。換言すると、厚さの
異なる複数の領域(ここでは、2つの領域)からなるレジストマスクともいうことができ
る。レジストマスク410において、厚い領域をレジストマスク410の凸部と呼び、薄
い領域をレジストマスク410の凹部と呼ぶこととする。
成される領域上には凸部が形成され、ソース電極層405a及びドレイン電極層405b
に挟まれ、後のチャネル形成領域となる領域上には凹部が形成される。
多階調マスクについて図4を参照して以下に説明する。
露光領域、半露光領域及び未露光領域の3段階の光量で露光を行うものをいう。多階調マ
スクを用いることで、一度の露光及び現像工程によって、複数(代表的には2種類)の厚
さを有するレジストマスクを形成することができる。そのため、多階調マスクを用いるこ
とで、フォトマスクの枚数を削減することができる。
−1)にはグレートーンマスク900を示し、図4(B−1)にはハーフトーンマスク9
10を示す。
膜により形成された遮光部902、及び遮光膜のパターンにより設けられた回折格子部9
03で構成されている。
ット又はメッシュ等を有することで、光の透過率を制御する。なお、回折格子部903に
設けられるスリット、ドット又はメッシュは周期的なものであってもよいし、非周期的な
ものであってもよい。
折格子部903を構成する遮光膜は、金属材料により形成すればよく、好ましくはクロム
又は酸化クロム等により設けられる。
うに、遮光部902に重畳する領域における透光率は0%となり、遮光部902も回折格
子部903も設けられていない領域における透光率は100%となる。また、回折格子部
903における透光率は、概ね10〜70%の範囲であり、回折格子のスリット、ドット
又はメッシュ等の間隔により調整可能である。
膜により形成された遮光部912、及び半透光膜により形成された半透光部913で構成
されている。
いて形成することができる。遮光部912は、グレートーンマスクの遮光膜と同様の金属
材料を用いて形成すればよく、好ましくはクロム又は酸化クロム等により設けられる。
うに、遮光部912に重畳する領域における透光率は0%となり、遮光部912も半透光
部913も設けられていない領域における透光率は100%となる。また、半透光部91
3における透光率は、概ね10〜70%の範囲であり、形成する材料の種類又は形成する
膜の厚さ等により、調整可能である。
スク410を形成することができる。ただし、これに限定されず、多階調マスクを用いる
ことなくレジストマスク410を形成してもよい。
酸化物半導体膜413を選択的かつ同時にエッチングを行い、島状の酸化物半導体層であ
る酸化物半導体層430及び酸化物半導体層453と、導電層405及び導電層415を
形成する(図1(E)参照)。金属導電膜404として、チタン膜、アルミニウム膜及び
チタン膜の積層導電膜を用いた場合は、塩素ガスを用いたドライエッチング法で金属導電
膜404と酸化物半導体膜413をエッチングすることが出来る。
レジストマスク410a、レジストマスク410b及びレジストマスク411aを形成す
る。レジストマスクを後退(縮小)させるには、酸素プラズマによるアッシング等を行え
ばよい。レジストマスク410を後退(縮小)させることにより、レジストマスク410
aとレジストマスク410bに挟まれた部分の導電層405が露出する。
5を、レジストマスク410a及びレジストマスク410bを用いて選択的にエッチング
することにより、ソース電極層405a及びドレイン電極層405bを形成する。なお、
この時、酸化物半導体層430のソース電極層405a及びドレイン電極層405bの間
に位置する領域が一部エッチングされ、溝部(凹部)を有する酸化物半導体層430が形
成される。
層405及び導電層415の外縁部もエッチングされることになるため、酸化物半導体層
430及び酸化物半導体層453の外縁部は、ソース電極層405a、ドレイン電極層4
05b及び導電層415の端部から突出し、かつ突出した領域の膜厚が薄くなった形状と
なる(図2(A)参照)。
フィ工程により、レジストマスク412を形成する。レジストマスク412を用いて、導
電層415をエッチングし、酸化物半導体層453を露出させる(図2(B)参照。)。
ドレイン電極層455bも除去されないようにそれぞれの材料及びエッチング条件を適宜
調節する。また、レジストマスクをインクジェット法で形成してもよい。レジストマスク
をインクジェット法で形成するとフォトマスクを使用しないため、製造コストを低減でき
る。
酸化物半導体層430の溝部(凹部)、突出領域438、及び突出領域439に接する保
護絶縁膜となる酸化物絶縁膜407を形成する。
物絶縁膜407に水、水素等の不純物を混入させない方法を適宜用いて形成することがで
きる。本実施の形態では、酸化物絶縁膜407として膜厚300nmの酸化珪素膜をスパ
ッタリング法を用いて成膜する。成膜時の基板温度は、室温以上300℃以下とすればよ
く、本実施の形態では100℃とする。酸化珪素膜のスパッタリング法による成膜は、希
ガス(代表的にはアルゴン)雰囲気下、酸素雰囲気下、または希ガス(代表的にはアルゴ
ン)及び酸素雰囲気下において行うことができる。また、ターゲットとして酸化珪素ター
ゲットまたは珪素ターゲットを用いることができる。例えば、珪素ターゲットを用いて、
酸素、及び窒素雰囲気下でスパッタリング法により酸化珪素膜を形成することができる。
脱水化または脱水素化によって低抵抗化した酸化物半導体層に接して形成する酸化物絶縁
膜407は、水分や、水素イオンや、OH−などの不純物を含まず、これらが外部から侵
入することをブロックする無機絶縁膜を用いる。代表的には酸化珪素膜、窒化酸化珪素膜
、酸化アルミニウム膜、または酸化窒化アルミニウム膜などを用いる。
50℃以下)を行う。例えば、窒素雰囲気下で250℃、1時間の第2の加熱処理を行う
。第2の加熱処理を行うと、酸化物半導体層430の溝部、酸化物半導体層453の上面
及び側面が酸化物絶縁膜407と接した状態で加熱される。
のための加熱処理を行って低抵抗化した後、酸化物半導体膜の一部を選択的に酸素過剰な
状態とする。その結果、ゲート電極層401と重なるチャネル形成領域434、突出領域
438、及び突出領域439は、I型となり、ソース電極層405aに重なる第1の高抵
抗ドレイン領域431と、ドレイン電極層405bに重なる第2の高抵抗ドレイン領域4
32とが自己整合的に形成される。また、酸化物半導体層453は全体がI型化され、チ
ャネル形成領域を含む酸化物半導体層454となる(図2(C)参照)。
て第2の高抵抗ドレイン領域432(または第1の高抵抗ドレイン領域431)を形成す
ることにより、駆動回路の信頼性の向上を図ることができる。具体的には、第2の高抵抗
ドレイン領域432を形成することで、ドレイン電極層から第2の高抵抗ドレイン領域4
32、チャネル形成領域にかけて、導電性を段階的に変化させうるような構造とすること
ができる。そのため、ドレイン電極層405bに高電源電位VDDを供給する配線を接続
して動作させる場合、ゲート電極層401とドレイン電極層405bとの間に高電界が印
加されても高抵抗ドレイン領域がバッファとなり局所的な高電界が印加されず、トランジ
スタの耐圧を向上させた構成とすることができる。
において第2の高抵抗ドレイン領域432(または第1の高抵抗ドレイン領域431)を
形成することにより、チャネル形成領域434でのリーク電流の低減を図ることができる
。
施の形態では、RFスパッタ法を用いて窒化珪素膜を形成する。RFスパッタ法は、量産
性がよいため、保護絶縁層408の成膜方法として好ましい。保護絶縁層408は、水分
や、水素イオンや、OH−などの不純物を含まず、これらが外部から侵入することをブロ
ックする無機絶縁膜を用い、窒化珪素膜、窒化アルミニウム膜、窒化酸化珪素膜、酸化窒
化アルミニウム膜などを用いる。勿論、保護絶縁層408は透光性を有する絶縁膜である
。
aまたは下地となる絶縁膜と接する構成とすることが好ましく、基板の端部近傍からの水
分や、水素イオンや、OH−などの不純物が侵入することをブロックする。特に、保護絶
縁層408と接する第1のゲート絶縁層402aまたは下地となる絶縁膜を窒化珪素膜と
すると有効である。即ち、酸化物半導体層の下面、上面、及び側面を囲むように窒化珪素
膜を設けると、表示装置の信頼性が向上する。
ては、ポリイミド、アクリル樹脂、ベンゾシクロブテン系樹脂、ポリアミド、エポキシ樹
脂等の、耐熱性を有する有機材料を用いることができる。また上記有機材料の他に、低誘
電率材料(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リ
ンボロンガラス)等を用いることができる。なお、これらの材料で形成される絶縁膜を複
数積層させることで、平坦化絶縁層409を形成してもよい。
i結合を含む樹脂に相当する。シロキサン系樹脂は置換基としては有機基(例えばアルキ
ル基やアリール基)を用いても良い。また、有機基はフルオロ基を有していても良い。
G法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリ
ーン印刷、オフセット印刷等)等の方法や、ドクターナイフ、ロールコーター、カーテン
コーター、ナイフコーター等の器具を用いることができる。
09、保護絶縁層408、及び酸化物絶縁膜407のエッチングによりドレイン電極層4
55bに達するコンタクトホール452を形成する。また、ここでのエッチングによりゲ
ート電極層401、451に達するコンタクトホール(図示せず)も形成する。また、ド
レイン電極層455bに達するコンタクトホールを形成するためのレジストマスクをイン
クジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォト
マスクを使用しないため、製造コストを低減できる。
る導電膜の材料としては、酸化インジウムや、インジウムとスズの混合酸化物などをスパ
ッタ法や真空蒸着法などを用いて形成する。透光性を有する導電膜の他の材料として、窒
素を含ませたAl−Zn−O系非単結晶膜、即ちAl−Zn−O−N系非単結晶膜や、窒
素を含ませたZn−O系非単結晶膜、即ちZn−O−N系非単結晶膜や、窒素を含ませた
Sn−Zn−O系非単結晶膜、即ちSn−Zn−O−N系非単結晶膜を用いてもよい。な
お、Al−Zn−O−N系非単結晶膜の亜鉛の組成比(原子%)は、47原子%以下とし
、非単結晶膜中のアルミニウムの組成比(原子%)より大きく、非単結晶膜中のアルミニ
ウムの組成比(原子%)は、非単結晶膜中の窒素の組成比(原子%)より大きい。このよ
うな材料のエッチング処理は塩酸系の溶液により行う。しかし、特にITOのエッチング
は残渣が発生しやすいので、エッチング加工性を改善するためにインジウムと亜鉛の混合
酸化物を用いても良い。
(EPMA:Electron Probe X−ray MicroAnalyzer
)を用いた分析により評価するものとする。
り不要な部分を除去して画素電極層456及び導電層406を形成する(図2(D)参照
)。
膜トランジスタ460をそれぞれ駆動回路または画素部に作り分けて作製することができ
る。また、第1のゲート絶縁層402a、第2のゲート絶縁層402bを誘電体とし容量
配線と容量電極(容量電極層ともいう)とで形成される保持容量も同一基板上に形成する
ことができる。薄膜トランジスタ460と保持容量を個々の画素に対応してマトリクス状
に配置して画素部を構成し、画素部の周辺に薄膜トランジスタ470を有する駆動回路を
配置することによりアクティブマトリクス型の表示装置を作製するための一方の基板とす
ることができる。本明細書では便宜上このような基板をアクティブマトリクス基板と呼ぶ
。
407に形成されたコンタクトホール452を介して容量電極層と電気的に接続する。な
お、容量電極層は、ソース電極層455a及びドレイン電極層455bと同じ透光性を有
する材料、同じ工程で形成することができる。
って、薄膜トランジスタの信頼性を調べるためのバイアス−熱ストレス試験(以下、BT
試験という)において、BT試験前後における薄膜トランジスタ470のしきい値電圧の
変化量を低減することができる。また、導電層406は、電位がゲート電極層401と同
じでもよいし、異なっていても良く、第2のゲート電極層として機能させることもできる
。また、導電層406の電位がGND、0V、或いはフローティング状態であってもよい
。
もよい。レジストマスクをインクジェット法で形成するとフォトマスクを使用しないため
、製造コストを低減できる。
(実施の形態2)
本実施の形態では、実施の形態1に示したアクティブマトリクス基板を用いて、アクティ
ブマトリクス型の液晶表示装置を作製する一例を示す。
上面図の一部を示し、図6中の鎖線A1−A2で切断した断面が図5(A)中のA1−A
2に対応しており、図6中の鎖線B1−B2で切断した断面が図5(A)中のB1−B2
に対応している。図6に示す画素のレイアウトにおいては、酸化物半導体層と重なるソー
ス電極層の上面形状がU字状またはC字状とし、実施の形態1と異なる例を示したが特に
限定されない。
タを図示したが、本実施の形態では、それら薄膜トランジスタに加え、保持容量、ゲート
配線(ゲート配線層ともいう)、ソース配線の端子部も図示して説明する。容量、ゲート
配線、ソース配線の端子部は、実施の形態1に示す作製工程と同じ工程で形成することが
でき、フォトマスク枚数の増加や、工程数の増加することなく作製することができる。ま
た、画素部の表示領域となる部分においては、ゲート配線、ソース配線、及び容量配線層
は全て透光性を有する導電膜で形成されており、高い開口率を実現している。また、表示
領域でない部分のソース配線層は、配線抵抗を低抵抗とするため金属配線を用いる。
型の薄膜トランジスタであり、画素電極層227と電気的に接続する薄膜トランジスタ2
20は、画素部に設けられるボトムコンタクト型の薄膜トランジスタである。
形態1の薄膜トランジスタ460と同じ構造を用いる。
される容量配線層230は、誘電体となる第1のゲート絶縁層202a、第2のゲート絶
縁層202bを介して容量電極231と重なり、保持容量を形成する。なお、容量電極2
31は、薄膜トランジスタ220のソース電極層またはドレイン電極層と同じ透光性を有
する材料、及び同じ工程で形成される。従って、薄膜トランジスタ220が透光性を有し
ていることに加え、それぞれの保持容量も透光性を有するため、開口率を向上させること
ができる。
以下の小型の液晶表示パネルにおいて、ゲート配線の本数を増やすなどして表示画像の高
精細化を図るため、画素寸法を微細化しても、高い開口率を実現することができる。また
、薄膜トランジスタ220及び保持容量の構成部材に透光性を有する膜を用いることで、
広視野角を実現するため、1画素を複数のサブピクセルに分割しても高い開口率を実現す
ることができる。即ち、高密度に薄膜トランジスタ群を配置しても開口率を大きくとるこ
とができ、表示領域の面積を十分に確保することができる。例えば、一つの画素内に2〜
4個のサブピクセル及び保持容量を有する場合、薄膜トランジスタが透光性を有している
ことに加え、それぞれの保持容量も透光性を有するため、開口率を向上させることができ
る。
27と電気的に接続される。
例を示したが、保持容量を形成する構造については特に限定されない。例えば、容量配線
層を設けず、画素電極層を隣り合う画素のゲート配線と平坦化絶縁層、保護絶縁層、及び
第1のゲート絶縁層及び第2のゲート絶縁層を介して重ねて保持容量を形成してもよい。
ル224を図示している。コンタクトホール224は、薄膜トランジスタ220のドレイ
ン電極層と、画素電極層227とを電気的に接続するためのコンタクトホール225と同
じフォトマスクで形成することができる。従って、工程数の増加なく、コンタクトホール
224を形成することができる。
のである。また、端子部においては、ゲート配線と同電位の第1の端子電極、ソース配線
と同電位の第2の端子電極、容量配線層と同電位の第3の端子電極などが複数並べられて
配置される。それぞれの端子電極の数は、それぞれ任意な数で設ければ良いものとし、実
施者が適宣決定すれば良い。
性を有する材料で形成することができる。第1の端子電極は、ゲート配線に達するコンタ
クトホールを介してゲート配線と電気的に接続される。ゲート配線に達するコンタクトホ
ールは、薄膜トランジスタ220のドレイン電極層と、画素電極層227とを電気的に接
続するためのコンタクトホール225と同じフォトマスクを用い、平坦化絶縁層204、
保護絶縁層203、酸化物絶縁層216、第2のゲート絶縁層202b、及び第1のゲー
ト絶縁層202aを選択的にエッチングして形成する。
の上方に設けられた導電層217と電気的に接続させる構造としてもよい。その場合には
、薄膜トランジスタ220のドレイン電極層と、画素電極層227とを電気的に接続する
ためのコンタクトホール225と同じフォトマスクを用い、平坦化絶縁層204、保護絶
縁層203、酸化物絶縁層216、第2のゲート絶縁層202b、及び第1のゲート絶縁
層202aを選択的にエッチングしてコンタクトホールを形成する。このコンタクトホー
ルを介して導電層217と駆動回路に配置される薄膜トランジスタ210のゲート電極層
とを電気的に接続する。
7と同じ透光性を有する材料で形成することができる。第2の端子電極235は、ソース
配線234に達するコンタクトホールを介してソース配線と電気的に接続される。ソース
配線234は金属配線であり、薄膜トランジスタ210のソース電極層と同じ材料、同じ
工程で形成され、同電位である。
のソース配線234を形成するため、ソース配線234の下に酸化物半導体層233が存
在する。
有する材料で形成することができる。また、容量配線層230に達するコンタクトホール
は、容量電極231が画素電極層227と電気的に接続するためのコンタクトホール22
4と同じフォトマスク、同じ工程で形成することができる。
ス基板と、対向電極(対向電極層ともいう)が設けられた対向基板との間に液晶層を設け
、アクティブマトリクス基板と対向基板とを固定する。なお、対向基板に設けられた対向
電極と電気的に接続する共通電極をアクティブマトリクス基板上に設け、共通電極と電気
的に接続する第4の端子電極を端子部に設ける。この第4の端子電極は、共通電極を固定
電位、例えばGND、0Vなどに設定するための端子である。第4の端子電極は、画素電
極層227と同じ透光性を有する材料で形成することができる。
とを電気的に接続する構成は特に限定されず、例えば、薄膜トランジスタ220のソース
電極層と薄膜トランジスタ210のソース電極層を接続する接続電極を画素電極層227
と同じ工程で形成してもよい。また、表示領域でない部分において、薄膜トランジスタ2
20のソース電極層と薄膜トランジスタ210のソース電極層を接触して重ねる構成とし
てもよい。
態は、10インチ以下の小型の液晶表示パネルの例であるため、駆動回路のゲート配線層
232は、薄膜トランジスタ220のゲート電極層と同じ透光性を有する材料を用いてい
る。
層や、その他の配線層に同じ材料を用いれば共通のスパッタターゲットや共通の製造装置
を用いることができ、その材料コスト及びエッチング時に使用するエッチャント(または
エッチングガス)に要するコストを低減することができ、結果として製造コストを削減す
ることができる。
場合、レジストマスクを形成する工程を省略することができる。
A)と平坦化絶縁層204が存在しない点以外は同じであるため、同じ箇所には同じ符号
を用い、同じ箇所の詳細な説明は省略する。図5(B)では、保護絶縁層203上に接し
て画素電極層227、導電層217、及び第2の端子電極235を形成する。
本実施の形態では、液晶表示パネルのサイズが10インチを超え、60インチ、さらには
120インチとする場合には透光性を有する配線の配線抵抗が問題となる恐れがあるため
、ゲート配線の一部を金属配線として配線抵抗を低減する例を示す。
省略する。
ゲート電極層と同じ透光性を有する配線と接して形成する例である。なお、金属配線を形
成するため、実施の形態1に比べ、フォトマスクの数は増える。
る耐熱性導電性材料膜(膜厚100nm以上500nm以下)を形成する。
形成する。ここでは導電膜を窒化タンタル膜とタングステン膜との積層としたが、特に限
定されず、Ta、W、Ti、Mo、Al、Cuから選ばれた元素、または上述した元素を
成分とする合金か、上述した元素を組み合わせた合金膜、または上述した元素を成分とす
る窒化物で形成する。耐熱性導電性材料膜は、上述した元素を含む単層に限定されず、二
層以上の積層を用いることができる。
の金属配線層237を形成する。タングステン膜及び窒化タンタル膜のエッチングにはI
CP(Inductively Coupled Plasma:誘導結合型プラズマ)
エッチング法を用いると良い。ICPエッチング法を用い、エッチング条件(コイル型の
電極に印加される電力量、基板側の電極に印加される電力量、基板側の電極温度等)を適
宜調節することによって所望のテーパー形状に膜をエッチングすることができる。第1の
金属配線層236と第2の金属配線層237をテーパー形状とすることで上に接して形成
する透光性を有する導電膜の成膜不良を低減することができる。
ト配線層238、薄膜トランジスタ210のゲート電極層、薄膜トランジスタ220のゲ
ート電極層を形成する。透光性を有する導電膜は、実施の形態1に記載の可視光に対して
透光性を有する導電材料を用いる。
属配線層237のゲート配線層238と接する表面で、後の熱処理などによって酸化膜が
形成され、接触抵抗が高くなる恐れがあるため、第2の金属配線層237は第1の金属配
線層236の酸化を防ぐ窒化金属膜を用いることが好ましい。
の工程は、実施の形態1に従ってアクティブマトリクス基板を作製する。
部の平坦化絶縁層を選択的に除去する例を示す。端子部においては、平坦化絶縁層が存在
しないほうが、FPCとの良好な接続を行う上で好ましい。
7(A)では、第2の金属配線層237の一部と重なるゲート配線層238を示したが、
第1の金属配線層236及び第2の金属配線層237の全部を覆うゲート配線層としても
よい。即ち、第1の金属配線層236及び第2の金属配線層237は、ゲート配線層23
8を低抵抗化するための補助配線と呼ぶことができる。
形成され、第2の金属配線層237と電気的に接続する。端子部から引き回す配線も金属
配線で形成する。
配線、即ち、第1の金属配線層236及び第2の金属配線層237を補助配線として用い
ることもできる。
A)と駆動回路の薄膜トランジスタのゲート電極層の材料が異なる点以外は同じであるた
め、同じ箇所には同じ符号を用い、同じ箇所の詳細な説明は省略する。
駆動回路においては、ゲート電極層は透光性を有する材料に限定されない。
242上に第2の金属配線層241が積層されたゲート電極層とする。なお、第1の金属
配線層242は、第1の金属配線層236と同じ材料、同じ工程で形成することができる
。また、第2の金属配線層241は、第2の金属配線層237と同じ材料、同じ工程で形
成することができる。
第1の金属配線層242の酸化を防ぐための第2の金属配線層241が窒化金属膜である
ことが好ましい。
従って、液晶表示パネルのサイズが10インチを超え、60インチ、さらには120イン
チとする場合であっても表示画像の高精細化と高い開口率を維持することができる。
本実施の形態では、保持容量の構成について、実施の形態2と異なる例を図8(A)及び
図8(B)に示す。図8(A)は、図5(A)と保持容量の構成が異なる点以外は同じで
あるため、同じ箇所には同じ符号を用い、同じ箇所の詳細な説明は省略する。なお、図8
(A)では画素に配置される薄膜トランジスタ220と保持容量の断面構造を示す。
4とし、画素電極層227と、該画素電極層227と重なる容量配線層250とで保持容
量を形成する例である。容量配線層250は、画素に配置される薄膜トランジスタ220
のソース電極層と同じ透光性を有する材料、及び同じ工程で形成されるため、薄膜トラン
ジスタ220のソース配線層と重ならないようにレイアウトされる。
体として透光性を有する。
5(A)と保持容量の構成が異なる点以外は同じであるため、同じ箇所には同じ符号を用
い、同じ箇所の詳細な説明は省略する。
し、容量配線層230と、該容量配線層230と重なる、酸化物半導体層252と容量電
極231との積層で保持容量を形成する例である。また、酸化物半導体層252は容量電
極231上に接して積層されており、保持容量の一方の電極として機能する。なお、容量
電極231は、薄膜トランジスタ220のソース電極層またはドレイン電極層と同じ透光
性を有する材料、同じ工程で形成する。また、容量配線層230は、薄膜トランジスタ2
20のゲート電極層と同じ透光性を有する材料、同じ工程で形成されるため、薄膜トラン
ジスタ220のゲート配線層と重ならないようにレイアウトされる。
体として透光性を有する。
増やすなどして表示画像の高精細化を図るため、画素寸法を微細化しても、十分な容量を
得ることができ、且つ、高い開口率を実現することができる。
本実施の形態では、第1の加熱処理が実施の形態1と異なる例を図9乃至図11に示す。
図9乃至図11は、図1乃至図3と工程が一部異なる点以外は同じであるため、同じ箇所
には同じ符号を用い、同じ箇所の詳細な説明は省略する。
形成した後、第1のフォトリソグラフィ工程によりゲート電極層401、451を形成す
る。
縁層402bの積層を形成する(図9(A)参照)。
フォトリソグラフィ工程によりソース電極層455a、及びドレイン電極層455bを形
成する。なお、図9(A)は図1(A)と同一である。
5b上に、膜厚2nm以上200nm以下の酸化物半導体膜413を形成する。なお、こ
こまでの工程は、実施の形態1と同一である。
素化を行う。脱水化または脱水素化を行う第1の加熱処理の温度は、350℃以上かつ基
板の歪み点未満、好ましくは400℃以上かつ基板の歪み点未満とする。ここでは、加熱
処理装置の一つである電気炉に基板を導入し、酸化物半導体膜に対して窒素雰囲気下にお
いて加熱処理を行った後、基板を大気に触れさせないことで酸化物半導体膜への水や水素
の再混入を防ぎ、酸化物半導体膜を酸素欠乏型として低抵抗化、即ちN型化(N−、N+
など)させる。その後、同じ炉に高純度の酸素ガスまたは高純度のN2Oガスを導入して
冷却を行う。酸素ガスまたはN2Oガスに、水、水素などが含まれないことが好ましい。
例えば、加熱処理装置に導入する酸素ガスまたはN2Oガスの純度を、6N(99.99
99%)以上、好ましくは7N(99.99999%)以上、(即ち酸素ガスまたはN2
Oガス中の不純物濃度を1ppm以下、好ましくは0.1ppm以下)とすることが好ま
しい。
しくは200℃以上300℃以下の温度で酸素ガスまたはN2Oガス雰囲気下での加熱処
理を行ってもよい。
抗化、即ちI型化させる(図9(B)参照)。
用いて、金属導電膜404上に凸部と凹部を持つレジストマスク410及びレジストマス
ク411を形成する(図9(D)参照。)。
5b、導電層415、酸化物半導体層458、溝部(凹部)を有する酸化物半導体層45
9を形成する。なお、酸化物半導体層459及び酸化物半導体層458の外縁部は、導電
層405及び導電層415の端部から突出し、かつ突出した領域の膜厚が薄くなった形状
となる(図9(E)及び図10(A)参照)
フィ工程により、レジストマスク412を形成する。レジストマスク412を用いて、導
電層415をエッチングし、酸化物半導体層458を露出させる(図10(B)参照)。
アルゴン等)下、酸素雰囲気、或いは減圧下において加熱処理(400℃以上基板の歪み
点未満)を行い、ゲート絶縁層内に含まれる水素及び水などの不純物を除去してもよい。
酸化物半導体層459の溝部(凹部)、突出領域438、及び突出領域439に接する保
護絶縁膜となる酸化物絶縁膜407を形成する。
00℃以上400℃以下、例えば250℃以上350℃以下)を行う(図10(C)参照
)。例えば、窒素雰囲気下で250℃、1時間の第2の加熱処理を行う。
09、保護絶縁層408、及び酸化物絶縁膜407のエッチングによりドレイン電極層4
55bに達するコンタクトホール452を形成する。
り不要な部分を除去して画素電極層456及び導電層406を形成する(図10(D)参
照)。
膜トランジスタ461をそれぞれ駆動回路または画素部に作り分けて作製することができ
る。また、第1のゲート絶縁層402a、第2のゲート絶縁層402bを誘電体とし容量
配線層と容量電極とで形成される保持容量も同一基板上に形成することができる。薄膜ト
ランジスタ461と保持容量を個々の画素に対応してマトリクス状に配置して画素部を構
成し、画素部の周辺に薄膜トランジスタ471を有する駆動回路を配置することによりア
クティブマトリクス型の表示装置を作製するための一方の基板とすることができる。
って、薄膜トランジスタの信頼性を調べるためのバイアス−熱ストレス試験(以下、BT
試験という)において、BT試験前後における薄膜トランジスタ471のしきい値電圧の
変化量を低減することができる。また、導電層406は、電位がゲート電極層401と同
じでもよいし、異なっていても良く、第2のゲート電極層として機能させることもできる
。また、導電層406の電位がGND、0V、或いはフローティング状態であってもよい
。
1の平面図であり、図11(A)のC1−C2断面は、図11(B1)の線C1−C2に
おける断面図である。また、図11(C)のC3−C4断面は、図11(B1)の線C3
−C4における断面図である。図11(B2)は画素に配置される薄膜トランジスタ46
1の平面図であり、図11(A)のD1−D2断面は、図11(B2)の線D1−D2に
おける断面図である。また、図11(C)のD3−D4断面は、図11(B2)の線D3
−D4における断面図である。
本実施の形態では、同一基板上に少なくとも駆動回路の一部と、画素部に配置する薄膜ト
ランジスタを作製する例について以下に説明する。
施の形態1乃至5に示す薄膜トランジスタはnチャネル型TFTであるため、駆動回路の
うち、nチャネル型TFTで構成することができる駆動回路の一部を画素部の薄膜トラン
ジスタと同一基板上に形成する。
基板5300上には、画素部5301、第1の走査線駆動回路5302、第2の走査線駆
動回路5303、信号線駆動回路5304を有する。画素部5301には、複数の信号線
が信号線駆動回路5304から延伸して配置され、複数の走査線が第1の走査線駆動回路
5302、及び第2の走査線駆動回路5303から延伸して配置されている。なお走査線
と信号線との交差領域には、各々、表示素子を有する画素がマトリクス状に配置されてい
る。また、表示装置の基板5300はFPC(Flexible Printed Ci
rcuit)等の接続部を介して、タイミング制御回路5305(コントローラ、制御I
Cともいう)に接続されている。
号線駆動回路5304は、画素部5301と同じ基板5300上に形成される。そのため
、外部に設ける駆動回路等の部品の数が減るので、コストの低減を図ることができる。ま
た、基板5300外部に駆動回路を設けた場合の配線を延伸させることによる接続部での
接続数を減らすことができ、信頼性の向上、又は歩留まりの向上を図ることができる。
て、第1の走査線駆動回路用スタート信号(GSP1)(スタートパルスともいう)、走
査線駆動回路用クロック信号(GCK1)を供給する。また、タイミング制御回路530
5は、第2の走査線駆動回路5303に対し、一例として、第2の走査線駆動回路用スタ
ート信号(GSP2)、走査線駆動回路用クロック信号(GCK2)を供給する。信号線
駆動回路5304に、信号線駆動回路用スタート信号(SSP)、信号線駆動回路用クロ
ック信号(SCK)、ビデオ信号用データ(DATA)(単にビデオ信号ともいう)、ラ
ッチ信号(LAT)を供給するものとする。なお各クロック信号は、周期のずれた複数の
クロック信号でもよいし、クロック信号を反転させた信号(CKB)とともに供給される
ものであってもよい。なお、第1の走査線駆動回路5302と第2の走査線駆動回路53
03との一方を省略することが可能である。
素部5301と同じ基板5300に形成し、信号線駆動回路5304を画素部5301と
は別の基板に形成する構成について示している。
3(A)、図13(B)ではnチャネル型TFTで構成する信号線駆動回路の構成、動作
について一例を示し説明する。
スイッチング回路5602は、スイッチング回路5602_1〜5602_N(Nは自然
数)という複数の回路を有する。スイッチング回路5602_1〜5602_Nは、各々
、薄膜トランジスタ5603_1〜5603_k(kは自然数)という複数のトランジス
タを有する。薄膜トランジスタ5603_1〜5603−kが、Nチャネル型TFTであ
る例を説明する。
。薄膜トランジスタ5603_1〜5603_kの第1端子は、各々、配線5604_1
〜5604_kと接続される。薄膜トランジスタ5603_1〜5603_kの第2端子
は、各々、信号線S1〜Skと接続される。薄膜トランジスタ5603_1〜5603_
kのゲートは、配線5605_1と接続される。
、高電源電位レベル、ともいう)の信号を出力し、スイッチング回路5602_1〜56
02_Nを順番に選択する機能を有する。
子と第2端子との間の導通)を制御する機能、即ち配線5604_1の電位を信号線S1
に供給するか否かを制御する機能を有する。このように、スイッチング回路5602_1
は、セレクタとしての機能を有する。同様に、薄膜トランジスタ5603_2〜5603
−kは、各々、配線5604_2〜5604_kと信号線S2との導通状態を制御する機
能、即ち配線5604_2〜5604_kの電位を信号線S2〜Skに供給する機能を有
する。このように、薄膜トランジスタ5603_1〜5603_kは、各々、スイッチと
しての機能を有する。
入力される。ビデオ信号用データ(DATA)は、画像情報又は画像信号に応じたアナロ
グ信号である場合が多い。
トを参照して説明する。図13(B)には、信号Sout_1〜Sout_N、及び信号
Vdata_1〜Vdata_kの一例を示す。信号Sout_1〜Sout_Nは、各
々、シフトレジスタ5601の出力信号の一例であり、信号Vdata_1〜Vdata
_kは、各々、配線5604_1〜5604_kに入力される信号の一例である。なお、
信号線駆動回路の1動作期間は、表示装置における1ゲート選択期間に対応する。1ゲー
ト選択期間は、一例として、期間T1〜期間TNに分割される。期間T1〜TNは、各々
、選択された行に属する画素にビデオ信号用データ(DATA)を書き込むための期間で
ある。
めに誇張して表記している場合がある。よって、必ずしもそのスケールに限定されないも
のであることを付記する。
5_1〜5605−Nに順番に出力する。例えば、期間T1において、シフトレジスタ5
601は、ハイレベルの信号を配線5605_1に出力する。すると、薄膜トランジスタ
5603_−1〜5603_kはオンになるので、配線5604_1〜5604_kと、
信号線S1〜Skとが導通状態になる。このとき、配線5604_1〜5604_kには
、Data(S1)〜Data(Sk)が入力される。Data(S1)〜Data(S
k)は、各々、薄膜トランジスタ5603_1〜5603_kを介して、選択される行に
属する画素のうち、1列目〜k列目の画素に書き込まれる。こうして、期間T1〜TNに
おいて、選択された行に属する画素に、k列ずつ順番にビデオ信号用データ(DATA)
が書き込まれる。
によって、ビデオ信号用データ(DATA)の数、又は配線の数を減らすことができる。
よって、外部回路との接続数を減らすことができる。また、ビデオ信号が複数の列ずつ画
素に書き込まれることによって、書き込み時間を長くすることができ、ビデオ信号の書き
込み不足を防止することができる。
至5に示す薄膜トランジスタで構成される回路を用いることが可能である。
いて図14及び図15を用いて説明する。
ッファ等を有していても良い。走査線駆動回路において、シフトレジスタにクロック信号
(CLK)及びスタートパルス信号(SP)が入力されることによって、選択信号が生成
される。生成された選択信号はバッファにおいて緩衝増幅され、対応する走査線に供給さ
れる。走査線には、1ライン分の画素のトランジスタのゲート電極が接続されている。そ
して、1ライン分の画素のトランジスタを一斉にONにしなくてはならないので、バッフ
ァは大きな電流を流すことが可能なものが用いられる。
Nは3以上の自然数)を有している(図14(A)参照)。図14(A)に示すシフトレ
ジスタの第1のパルス出力回路10−1乃至第Nのパルス出力回路10_Nには、第1の
配線11より第1のクロック信号CK1、第2の配線12より第2のクロック信号CK2
、第3の配線13より第3のクロック信号CK3、第4の配線14より第4のクロック信
号CK4が供給される。また第1のパルス出力回路10_1では、第5の配線15からの
スタートパルスSP1(第1のスタートパルス)が入力される。また2段目以降の第nの
パルス出力回路10_n(nは、2以上N以下の自然数)では、一段前段のパルス出力回
路10_n−1からの信号(前段信号OUT(n−1)という)(n以上2の自然数)が
入力される。また第1のパルス出力回路10−1では、2段後段の第3のパルス出力回路
10−3からの信号が入力される。同様に、2段目以降の第nのパルス出力回路10_n
では、2段後段の第(n+2)のパルス出力回路10_(n+2)からの信号(後段信号
OUT(n+2)という)が入力される。従って、各段のパルス出力回路からは、後段及
び/または前段のパルス出力回路に入力するための第1の出力信号(OUT(1)(SR
)〜OUT(N)(SR))、別の回路等に入力される第2の出力信号(OUT(1)〜
OUT(N))が出力される。なお、図14(A)に示すように、シフトレジスタの最終
段の2つの段には、後段信号OUT(n+2)が入力されないため、一例としては、別途
第2のスタートパルスSP2、第3のスタートパルスSP3をそれぞれ入力する構成とす
ればよい。
レベル、ともいう)を繰り返す信号である。ここで、第1のクロック信号(CK1)〜第
4のクロック信号(CK4)は、順に1/4周期分遅延している(すなわち、互いに90
°位相がずれている)。本実施の形態では、第1のクロック信号(CK1)〜第4のクロ
ック信号(CK4)を利用して、パルス出力回路の駆動の制御等を行う。なお、クロック
信号は、入力される駆動回路に応じて、GCK、SCKということもあるが、ここではC
Kとして説明を行う。
端子21、第2の入力端子22及び第3の入力端子23は、第1の配線11〜第4の配線
14のいずれかと電気的に接続されている。例えば、図14(A)において、第1のパル
ス出力回路10_1は、第1の入力端子21が第1の配線11と電気的に接続され、第2
の入力端子22が第2の配線12と電気的に接続され、第3の入力端子23が第3の配線
13と電気的に接続されている。また、第2のパルス出力回路10_2は、第1の入力端
子21が第2の配線12と電気的に接続され、第2の入力端子22が第3の配線13と電
気的に接続され、第3の入力端子23が第4の配線14と電気的に接続されている。
子21、第2の入力端子22、第3の入力端子23、第4の入力端子24、第5の入力端
子25、第1の出力端子26、第2の出力端子27を有しているとする(図14(B)参
照)。第1のパルス出力回路10_1において、第1の入力端子21に第1のクロック信
号CK1が入力され、第2の入力端子22に第2のクロック信号CK2が入力され、第3
の入力端子23に第3のクロック信号CK3が入力され、第4の入力端子24にスタート
パルスが入力され、第5の入力端子25に後段信号OUT(3)が入力され、第1の出力
端子26より第1の出力信号OUT(1)(SR)が出力され、第2の出力端子27より
第2の出力信号OUT(1)が出力されていることとなる。
ランジスタ(TFT:Thin Film Transistorともいう)の他に、上
記実施の形態で説明した4端子の薄膜トランジスタを用いることができる。なお、本明細
書において、薄膜トランジスタが半導体層を介して二つのゲート電極を有する場合、半導
体層より下方のゲート電極を下方のゲート電極、半導体層に対して上方のゲート電極を上
方のゲート電極とも呼ぶ。
工程により、しきい値電圧がマイナス側、或いはプラス側にシフトすることがある。その
ため、チャネル形成領域を含む半導体層に酸化物半導体を用いた薄膜トランジスタでは、
しきい値電圧の制御を行うことのできる構成が好適である。4端子の薄膜トランジスタの
しきい値電圧は、上方及び/または下方のゲート電極の電位を制御することにより所望の
値に制御することができる。
(C)で説明する。
タ43を有している。また、上述した第1の入力端子21〜第5の入力端子25に加え、
第1の高電源電位VDDが供給される電源線51、第2の高電源電位VCCが供給される
電源線52、低電源電位VSSが供給される電源線53から、第1のトランジスタ31〜
第13のトランジスタ43に信号、または電源電位が供給される。また、第1の出力端子
26及び第2の出力端子27へ信号等が出力される。ここで、図14(C)における各電
源線の電源電位の大小関係は、第1の電源電位VDDは第2の電源電位VCC以上の電位
とし、第2の電源電位VCCは第3の電源電位VSSより大きい電位とする。なお、第1
のクロック信号(CK1)〜第4のクロック信号(CK4)は、一定の間隔でHレベルと
Lレベルを繰り返す信号であるが、HレベルのときVDD、LレベルのときVSSである
とする。なお電源線51の電位VDDを、電源線52の電位VCCより高くすることによ
り、動作に影響を与えることなく、トランジスタのゲート電極に印加される電位を低く抑
えることができ、トランジスタのしきい値のシフトを低減し、劣化を抑制することができ
る。なお、第1のトランジスタ31〜第13のトランジスタ43のうち、第1のトランジ
スタ31、第6のトランジスタ36乃至第9のトランジスタ39には、4端子の薄膜トラ
ンジスタを用いることが好ましい。第1のトランジスタ31、第6のトランジスタ36乃
至第9のトランジスタ39は、ソースまたはドレインとなる電極の一方が接続されたノー
ドの電位を、ゲート電極の制御信号によって切り替えることが求められるトランジスタで
あり、ゲート電極に入力される制御信号に対する応答が速い(オン電流の立ち上がりが急
峻)ことによりパルス出力回路の誤動作を低減することができるトランジスタである。そ
のため、4端子の薄膜トランジスタを用いることによりしきい値電圧を制御することがで
き、誤動作がより低減できるパルス出力回路とすることができる。
続され、第2端子が第9のトランジスタ39の第1端子に電気的に接続され、ゲート電極
(下方のゲート電極及び上方のゲート電極)が第4の入力端子24に電気的に接続されて
いる。第2のトランジスタ32は、第1端子が電源線53に電気的に接続され、第2端子
が第9のトランジスタ39の第1端子に電気的に接続され、ゲート電極が第4のトランジ
スタ34のゲート電極に電気的に接続されている。第3のトランジスタ33は、第1端子
が第1の入力端子21に電気的に接続され、第2端子が第1の出力端子26に電気的に接
続されている。第4のトランジスタ34は、第1端子が電源線53に電気的に接続され、
第2端子が第1の出力端子26に電気的に接続されている。第5のトランジスタ35は、
第1端子が電源線53に電気的に接続され、第2端子が第2のトランジスタ32のゲート
電極及び第4のトランジスタ34のゲート電極に電気的に接続され、ゲート電極が第4の
入力端子24に電気的に接続されている。第6のトランジスタ36は、第1端子が電源線
52に電気的に接続され、第2端子が第2のトランジスタ32のゲート電極及び第4のト
ランジスタ34のゲート電極に電気的に接続され、ゲート電極(下方のゲート電極及び上
方のゲート電極)が第5の入力端子25に電気的に接続されている。第7のトランジスタ
37は、第1端子が電源線52に電気的に接続され、第2端子が第8のトランジスタ38
の第2端子に電気的に接続され、ゲート電極(下方のゲート電極及び上方のゲート電極)
が第3の入力端子23に電気的に接続されている。第8のトランジスタ38は、第1端子
が第2のトランジスタ32のゲート電極及び第4のトランジスタ34のゲート電極に電気
的に接続され、ゲート電極(下方のゲート電極及び上方のゲート電極)が第2の入力端子
22に電気的に接続されている。第9のトランジスタ39は、第1端子が第1のトランジ
スタ31の第2端子及び第2のトランジスタ32の第2端子に電気的に接続され、第2端
子が第3のトランジスタ33のゲート電極及び第10のトランジスタ40のゲート電極に
電気的に接続され、ゲート電極(下方のゲート電極及び上方のゲート電極)が電源線52
に電気的に接続されている。第10のトランジスタ40は、第1端子が第1の入力端子2
1に電気的に接続され、第2端子が第2の出力端子27に電気的に接続され、ゲート電極
が第9のトランジスタ39の第2端子に電気的に接続されている。第11のトランジスタ
41は、第1端子が電源線53に電気的に接続され、第2端子が第2の出力端子27に電
気的に接続され、ゲート電極が第2のトランジスタ32のゲート電極及び第4のトランジ
スタ34のゲート電極に電気的に接続されている。第12のトランジスタ42は、第1端
子が電源線53に電気的に接続され、第2端子が第2の出力端子27に電気的に接続され
、ゲート電極が第7のトランジスタ37のゲート電極(下方のゲート電極及び上方のゲー
ト電極)に電気的に接続されている。第13のトランジスタ43は、第1端子が電源線5
3に電気的に接続され、第2端子が第1の出力端子26に電気的に接続され、ゲート電極
が第7のトランジスタ37のゲート電極(下方のゲート電極及び上方のゲート電極)に電
気的に接続されている。
0のゲート電極、及び第9のトランジスタ39の第2端子の接続箇所をノードAとする。
また、第2のトランジスタ32のゲート電極、第4のトランジスタ34のゲート電極、第
5のトランジスタ35の第2端子、第6のトランジスタ36の第2端子、第8のトランジ
スタ38の第1端子、及び第11のトランジスタ41のゲート電極の接続箇所をノードB
とする。
1に適用した場合に、第1の入力端子21乃至第5の入力端子25と第1の出力端子26
及び第2の出力端子27に入力または出力される信号を示している。
子22に第2のクロック信号CK2が入力され、第3の入力端子23に第3のクロック信
号CK3が入力され、第4の入力端子24にスタートパルス(SP1)が入力され、第5
の入力端子25に後段信号OUT(3)が入力され、第1の出力端子26より第1の出力
信号OUT(1)(SR)が出力され、第2の出力端子27より第2の出力信号OUT(
1)が出力される。
端子を有する素子である。また、ゲートと重畳した領域にチャネル領域が形成される半導
体を有しており、ゲートの電位を制御することで、チャネル領域を介してドレインとソー
スの間に流れる電流を制御することが出来る。ここで、ソースとドレインとは、薄膜トラ
ンジスタの構造や動作条件等によって変わるため、いずれがソースまたはドレインである
かを限定することが困難である。そこで、ソース及びドレインとして機能する領域を、ソ
ースもしくはドレインと呼ばない場合がある。その場合、一例としては、それぞれを第1
端子、第2端子と表記する場合がある。
ストラップ動作を行うための、容量素子を別途設けても良い。またノードBの電位を保持
するため、一方の電極をノードBに電気的に接続した容量素子を別途設けてもよい。
グチャートについて図15(B)に示す。なおシフトレジスタが走査線駆動回路である場
合、図15(B)中の期間61は垂直帰線期間であり、期間62はゲート選択期間に相当
する。
のトランジスタ39を設けておくことにより、ブートストラップ動作の前後において、以
下のような利点がある。
ートストラップ動作によりノードAの電位が上昇すると、第1のトランジスタ31の第2
端子であるソースの電位が上昇していき、第1の電源電位VDDより大きくなる。そして
、第1のトランジスタ31のソースが第1端子側、即ち電源線51側に切り替わる。その
ため、第1のトランジスタ31においては、ゲートとソースの間、ゲートとドレインの間
ともに、大きなバイアス電圧が印加されるために大きなストレスがかかり、トランジスタ
の劣化の要因となりうる。そこで、ゲート電極に第2の電源電位VCCが印加される第9
のトランジスタ39を設けておくことにより、ブートストラップ動作によりノードAの電
位は上昇するものの、第1のトランジスタ31の第2端子の電位の上昇を生じないように
することができる。つまり、第9のトランジスタ39を設けることにより、第1のトラン
ジスタ31のゲートとソースの間に印加される負のバイアス電圧の値を小さくすることが
できる。よって、本実施の形態の回路構成とすることにより、第1のトランジスタ31の
ゲートとソースの間に印加される負のバイアス電圧も小さくできるため、ストレスによる
第1のトランジスタ31の劣化を抑制することができる。
端子と第3のトランジスタ33のゲートとの間に第1端子と第2端子を介して接続される
ように設ける構成であればよい。なお、本実施形態でのパルス出力回路を複数具備するシ
フトレジスタの場合、走査線駆動回路より段数の多い信号線駆動回路では、第9のトラン
ジスタ39を省略してもよく、トランジスタ数を削減することが利点がある。
導体を用いることにより、薄膜トランジスタのオフ電流を低減すると共に、オン電流及び
電界効果移動度を高めることが出来ると共に、劣化の度合いを低減することが出来るため
、回路内の誤動作を低減することができる。また酸化物半導体を用いたトランジスタ、ア
モルファスシリコンを用いたトランジスタに比べ、ゲート電極に高電位が印加されること
によるトランジスタの劣化の程度が小さい。そのため、第2の電源電位VCCを供給する
電源線に、第1の電源電位VDDを供給しても同様の動作が得られ、且つ回路間を引き回
す電源線の数を低減することができるため、回路の小型化を図ることが出来る。
に第3の入力端子23によって供給されるクロック信号、第8のトランジスタ38のゲー
ト電極(下方のゲート電極及び上方のゲート電極)に第2の入力端子22によって供給さ
れるクロック信号は、第7のトランジスタ37のゲート電極(下方のゲート電極及び上方
のゲート電極)に第2の入力端子22によって供給されるクロック信号、第8のトランジ
スタ38のゲート電極(下方のゲート電極及び上方のゲート電極)に第3の入力端子23
によって供給されるクロック信号となるように、結線関係を入れ替えても同様の作用を奏
する。なお、図15(A)に示すシフトレジスタにおいて、第7のトランジスタ37及び
第8のトランジスタ38が共にオンの状態から、第7のトランジスタ37がオフ、第8の
トランジスタ38がオンの状態、次いで第7のトランジスタ37がオフ、第8のトランジ
スタ38がオフの状態とすることによって、第2の入力端子22及び第3の入力端子23
の電位が低下することで生じる、ノードBの電位の低下が第7のトランジスタ37のゲー
ト電極の電位の低下、及び第8のトランジスタ38のゲート電極の電位の低下に起因して
2回生じることとなる。一方、図15(A)に示すシフトレジスタを図15(B)の期間
のように、第7のトランジスタ37及び第8のトランジスタ38が共にオンの状態から、
第7のトランジスタ37がオン、第8のトランジスタ38がオフの状態、次いで、第7の
トランジスタ37がオフ、第8のトランジスタ38がオフの状態とすることによって、第
2の入力端子22及び第3の入力端子23の電位が低下することで生じるノードBの電位
の低下を、第8のトランジスタ38のゲート電極の電位の低下による一回に低減すること
ができる。そのため、第7のトランジスタ37のゲート電極(下方のゲート電極及び上方
のゲート電極)に第3の入力端子23からクロック信号が供給され、第8のトランジスタ
38のゲート電極(下方のゲート電極及び上方のゲート電極)に第2の入力端子22から
クロック信号が供給される結線関係とすることが好適である。なぜなら、ノードBの電位
の変動回数が低減され、またノイズを低減することが出来るからである。
間に、ノードBに定期的にHレベルの信号が供給される構成とすることにより、パルス出
力回路の誤動作を抑制することができる。
薄膜トランジスタを作製し、該薄膜トランジスタを画素部、さらには駆動回路に用いて表
示機能を有する半導体装置(表示装置ともいう)を作製することができる。また、薄膜ト
ランジスタを有する駆動回路の一部または全体を、画素部と同じ基板上に一体形成し、シ
ステムオンパネルを形成することができる。
素子(発光表示素子ともいう)を用いることができる。発光素子は、電流または電圧によ
って輝度が制御される素子をその範疇に含んでおり、具体的には無機EL(Electr
o Luminescence)素子、有機EL素子等が含まれる。また、電子インクな
ど、電気的作用によりコントラストが変化する表示媒体も適用することができる。
を含むIC等を実装した状態にあるモジュールとを含む。さらに、該表示装置を作製する
過程における、表示素子が完成する前の一形態に相当する素子基板は、電流を表示素子に
供給するための手段を複数の各画素に備える。素子基板は、具体的には、表示素子の画素
電極(画素電極層ともいう)のみが形成された状態であっても良いし、画素電極となる導
電膜を成膜した後であって、エッチングして画素電極を形成する前の状態であっても良い
し、あらゆる形態があてはまる。
源(照明装置含む)を指す。また、コネクター、例えばFPC(Flexible pr
inted circuit)もしくはTAB(Tape Automated Bon
ding)テープもしくはTCP(Tape Carrier Package)が取り
付けられたモジュール、TABテープやTCPの先にプリント配線板が設けられたモジュ
ール、または表示素子にCOG(Chip On Glass)方式によりIC(集積回
路)が直接実装されたモジュールも全て表示装置に含むものとする。
説明する。図16(A1)(A2)は、薄膜トランジスタ4010、4011、及び液晶
素子4013を、第1の基板4001及び第2の基板4006との間にシール材4005
によって封止した、パネルの平面図であり、図16(B)は、図16(A1)(A2)の
M−Nにおける断面図に相当する。
ようにして、シール材4005が設けられている。また画素部4002と、走査線駆動回
路4004の上に第2の基板4006が設けられている。よって画素部4002と、走査
線駆動回路4004とは、第1の基板4001とシール材4005と第2の基板4006
とによって、液晶層4008と共に封止されている。また第1の基板4001上のシール
材4005によって囲まれている領域とは異なる領域に、別途用意された基板上に単結晶
半導体膜又は多結晶半導体膜で形成された信号線駆動回路4003が実装されている。
ワイヤボンディング方法、或いはTAB方法などを用いることができる。図16(A1)
は、COG方法により信号線駆動回路4003を実装する例であり、図16(A2)は、
TAB方法により信号線駆動回路4003を実装する例である。
薄膜トランジスタを複数有しており、図16(B)では、画素部4002に含まれる薄膜
トランジスタ4010と、走査線駆動回路4004に含まれる薄膜トランジスタ4011
とを例示している。薄膜トランジスタ4010、4011上には保護絶縁層4020、4
021が設けられている。
含む信頼性の高い薄膜トランジスタを適用することができる。駆動回路用の薄膜トランジ
スタ4011としては、実施の形態1乃至5で示した薄膜トランジスタ210、240、
470、471、画素用の薄膜トランジスタ4010としては、薄膜トランジスタ220
、460、461を用いることができる。本実施の形態において、薄膜トランジスタ40
10、4011はnチャネル型薄膜トランジスタである。
層のチャネル形成領域と重なる位置に導電層4040が設けられている。導電層4040
を酸化物半導体層のチャネル形成領域と重なる位置に設けることによって、BT試験前後
における薄膜トランジスタ4011のしきい値電圧の変化量を低減することができる。ま
た、導電層4040は、電位が薄膜トランジスタ4011のゲート電極層と同じでもよい
し、異なっていても良く、第2のゲート電極層として機能させることもできる。また、導
電層4040の電位がGND、0V、或いはフローティング状態であってもよい。
気的に接続されている。そして液晶素子4013の対向電極層4031は第2の基板40
06上に形成されている。画素電極層4030と対向電極層4031と液晶層4008と
が重なっている部分が、液晶素子4013に相当する。なお、画素電極層4030、対向
電極層4031はそれぞれ配向膜として機能する絶縁層4032、4033が設けられ、
絶縁層4032、4033を介して液晶層4008を挟持している。
き、ガラス、セラミックス、プラスチックを用いることができる。プラスチックとしては
、FRP(Fiberglass−Reinforced Plastics)板、PV
F(ポリビニルフルオライド)フィルム、ポリエステルフィルムまたはアクリル樹脂フィ
ルムを用いることができる。
であり、画素電極層4030と対向電極層4031との間の距離(セルギャップ)を制御
するために設けられている。なお球状のスペーサを用いていても良い。また、対向電極層
4031は、薄膜トランジスタ4010と同一基板上に設けられる共通電位線と電気的に
接続される。共通接続部を用いて、一対の基板間に配置される導電性粒子を介して対向電
極層4031と共通電位線とを電気的に接続することができる。なお、導電性粒子はシー
ル材4005に含有させる。
あり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直
前に発現する相である。ブルー相は比較的狭い温度範囲内で発現するため、温度範囲を改
善するために5重量%以上のカイラル剤を混合させた液晶組成物を用いて液晶層4008
に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が1mse
c以下と短く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。
フィルター)、表示素子に用いる電極層という順に設ける例を示すが、偏光板は基板の内
側に設けてもよい。また、偏光板と着色層の積層構造も本実施の形態に限定されず、偏光
板及び着色層の材料や作製工程条件によって適宜設定すればよい。また、表示部以外にブ
ラックマトリクスとして機能する遮光膜を設けてもよい。
。保護絶縁層4020は実施の形態1で示した保護絶縁層408と同様な材料及び方法で
形成することができるが、ここでは、保護絶縁層4020として、PCVD法により窒化
珪素膜を形成する。
、実施の形態1で示した平坦化絶縁層409と同様な材料及び方法で形成すればよく、ポ
リイミド、アクリル樹脂、ベンゾシクロブテン系樹脂、ポリアミド、エポキシ樹脂等の、
耐熱性を有する有機材料を用いることができる。また上記有機材料の他に、低誘電率材料
(low−k材料)、シロキサン系樹脂、PSG(リンガラス)、BPSG(リンボロン
ガラス)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数積層さ
せることで、保護絶縁層4021を形成してもよい。
i結合を含む樹脂に相当する。シロキサン系樹脂は置換基としては有機基(例えばアルキ
ル基やアリール基)を用いても良い。また、有機基はフルオロ基を有していても良い。
G法、スピンコート、ディップ、スプレー塗布、液滴吐出法(インクジェット法、スクリ
ーン印刷、オフセット印刷等)等の方法や、ドクターナイフ、ロールコーター、カーテン
コーター、ナイフコーター等の器具を用いることができる。保護絶縁層4021の焼成工
程と酸化物半導体層のアニールを兼ねることで効率よく半導体装置を作製することが可能
となる。
酸化タングステンを含む酸化インジウム亜鉛、酸化チタンを含む酸化インジウム、酸化チ
タンを含む酸化インジウム錫、酸化インジウム錫、酸化インジウム亜鉛、酸化ケイ素を添
加した酸化インジウム錫などの透光性を有する透光性の導電性材料を用いることができる
。
ともいう)を含む導電性組成物を用いて形成することができる。導電性組成物を用いて形
成した画素電極は、シート抵抗が10000Ω/□以下、波長550nmにおける透光率
が70%以上であることが好ましい。シート抵抗は、より低いことが好ましい。また、導
電性組成物に含まれる導電性高分子の抵抗率が0.1Ω・cm以下であることが好ましい
。
ば、ポリアニリンまたはその誘導体、ポリピロールまたはその誘導体、ポリチオフェンま
たはその誘導体、若しくはこれらの2種以上の共重合体などがあげられる。
002に与えられる各種信号及び電位は、FPC4018から供給されている。
ら形成され、端子電極4016は、薄膜トランジスタ4011のソース電極層及びドレイ
ン電極層と同じ導電膜で形成されている。
て電気的に接続されている。
装している例を示しているがこの構成に限定されない。信号線駆動回路の一部または走査
線駆動回路の一部のみを別途形成して実装しても良い。
導体装置として液晶表示モジュールを構成する一例を示している。
ール材2602により固着され、その間にTFT等を含む画素部2603、液晶層を含む
表示素子2604、着色層2605が設けられ表示領域を形成している。着色層2605
はカラー表示を行う場合に必要であり、RGB方式の場合は、赤、緑、青の各色に対応し
た着色層が各画素に対応して設けられている。TFT基板2600と対向基板2601の
外側には偏光板2606、偏光板2607、拡散板2613が配設されている。光源は冷
陰極管2610と反射板2611により構成され、回路基板2612は、フレキシブル配
線基板2609によりTFT基板2600の配線回路部2608と接続され、コントロー
ル回路や電源回路などの外部回路が組みこまれている。また偏光板と、液晶層との間に位
相差板を有した状態で積層してもよい。
n−Plane−Switching)モード、FFS(Fringe Field S
witching)モード、MVA(Multi−domain Vertical A
lignment)モード、PVA(Patterned Vertical Alig
nment)モード、ASM(Axially Symmetric aligned
Micro−cell)モード、OCB(Optically Compensated
Birefringence)モード、FLC(Ferroelectric Liq
uid Crystal)モード、AFLC(AntiFerroelectric L
iquid Crystal)モードなどを用いることができる。
る。
である。
半導体装置の一形態として電子ペーパーの例を示す。
ーに用いてもよい。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼
ばれており、紙と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とす
ることが可能という利点を有している。
子と、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に
複数分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロ
カプセル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示す
るものである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合におい
て移動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を
含む)とする。
いわゆる誘電泳動的効果を利用したディスプレイである。なお、電気泳動ディスプレイは
、液晶表示装置には必要な偏光板は必要ない。
の電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また
、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
ロカプセルを複数配置すればアクティブマトリクス型の表示装置が完成し、マイクロカプ
セルに電界を印加すれば表示を行うことができる。例えば、実施の形態1乃至5の薄膜ト
ランジスタによって得られるアクティブマトリクス基板を用いることができる。
半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレク
トロクロミック材料、磁気泳動材料から選ばれた一種の材料、またはこれらの複合材料を
用いればよい。
装置に用いられる薄膜トランジスタ581としては、実施の形態1で示す薄膜トランジス
タと同様に作製でき、酸化物半導体層を含む信頼性の高い薄膜トランジスタである。また
、実施の形態2乃至5で示す薄膜トランジスタも本実施の薄膜トランジスタ581として
適用することもできる。
トボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用いる電極層であ
る第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の電極層に電位差
を生じさせての球形粒子の向きを制御することにより、表示を行う方法である。
タであり、酸化物半導体層と接する絶縁層583に覆われている。薄膜トランジスタ58
1のソース電極層又はドレイン電極層によって第1の電極層587と、絶縁層583、絶
縁層584、絶縁層585に形成する開口で接しており電気的に接続している。第1の電
極層587と基板596上に形成された第2の電極層588との間には、黒色領域590
a及び白色領域590bを有し、周りに液体で満たされているキャビティ594を含む球
形粒子589が設けられており、球形粒子589の周囲は樹脂等の充填材595で充填さ
れている。第1の電極層587が画素電極に相当し、第2の電極層588が共通電極に相
当する。第2の電極層588は、薄膜トランジスタ581と同一基板上に設けられる共通
電位線と電気的に接続される。共通接続部を用いて、一対の基板間に配置される導電性粒
子を介して第2の電極層588と共通電位線とを電気的に接続することができる。
。透明な液体と、正に帯電した白い微粒子と負に帯電した黒い微粒子とを封入した直径1
0μm〜200μm程度のマイクロカプセルを用いる。第1の電極層と第2の電極層との
間に設けられるマイクロカプセルは、第1の電極層と第2の電極層によって、電場が与え
られると、白い微粒子と、黒い微粒子が逆の方向に移動し、白または黒を表示することが
できる。この原理を応用した表示素子が電気泳動表示素子であり、電気泳動表示素子を用
いたデバイスは一般的に電子ペーパーとよばれている。電気泳動表示素子は、液晶表示素
子に比べて反射率が高いため、補助ライトは不要であり、また消費電力が小さく、薄暗い
場所でも表示部を認識することが可能である。また、表示部に電源が供給されない場合で
あっても、一度表示した像を保持することが可能であるため、電源から表示機能付き半導
体装置(単に表示装置、又は表示装置を具備する半導体装置ともいう)を切断した場合で
あっても、表示された像を保存しておくことが可能となる。
。
である。
半導体装置として発光表示装置の例を示す。表示装置の有する表示素子としては、ここで
はエレクトロルミネッセンスを利用する発光素子を用いて示す。エレクトロルミネッセン
スを利用する発光素子は、発光材料が有機化合物であるか、無機化合物であるかによって
区別され、一般的に、前者は有機EL素子、後者は無機EL素子と呼ばれている。
がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキャ
リア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形成
し、その励起状態が基底状態に戻る際に発光する。このようなメカニズムから、このよう
な発光素子は、電流励起型の発光素子と呼ばれる。
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。なお、ここでは、発光素子として有機EL素子を用いて説明す
る。
す図である。
は酸化物半導体層をチャネル形成領域に用いるnチャネル型のトランジスタを1つの画素
に2つ用いる例を示す。
402、発光素子6404及び容量素子6403を有している。スイッチング用トランジ
スタ6401はゲートが走査線6406に接続され、第1電極(ソース電極及びドレイン
電極の一方)が信号線6405に接続され、第2電極(ソース電極及びドレイン電極の他
方)が発光素子駆動用トランジスタ6402のゲートに接続されている。発光素子駆動用
トランジスタ6402は、ゲートが容量素子6403を介して電源線6407に接続され
、第1電極が電源線6407に接続され、第2電極が発光素子6404の第1電極(画素
電極)に接続されている。発光素子6404の第2電極は共通電極6408に相当する。
共通電極6408は、同一基板上に形成される共通電位線と電気的に接続される。
る。なお、低電源電位とは、電源線6407に設定される高電源電位を基準にして低電源
電位<高電源電位を満たす電位であり、低電源電位としては例えばGND、0Vなどが設
定されていても良い。この高電源電位と低電源電位との電位差を発光素子6404に印加
して、発光素子6404に電流を流して発光素子6404を発光させるため、高電源電位
と低電源電位との電位差が発光素子6404の順方向しきい値電圧以上となるようにそれ
ぞれの電位を設定する。
省略することも可能である。発光素子駆動用トランジスタ6402のゲート容量について
は、チャネル領域とゲート電極との間で容量が形成されていてもよい。
トには、発光素子駆動用トランジスタ6402が十分にオンするか、オフするかの二つの
状態となるようなビデオ信号を入力する。つまり、発光素子駆動用トランジスタ6402
は線形領域で動作させる。発光素子駆動用トランジスタ6402は線形領域で動作させる
ため、電源線6407の電圧よりも高い電圧を発光素子駆動用トランジスタ6402のゲ
ートにかける。なお、信号線6405には、(電源線電圧+発光素子駆動用トランジスタ
6402のVth)以上の電圧をかける。
らせることで、図19と同じ画素構成を用いることができる。
6404の順方向電圧+発光素子駆動用トランジスタ6402のVth以上の電圧をかけ
る。発光素子6404の順方向電圧とは、所望の輝度とする場合の電圧を指しており、少
なくとも順方向しきい値電圧よりも大きい。なお、発光素子駆動用トランジスタ6402
が飽和領域で動作するようなビデオ信号を入力することで、発光素子6404に電流を流
すことができる。発光素子駆動用トランジスタ6402を飽和領域で動作させるため、電
源線6407の電位は、発光素子駆動用トランジスタ6402のゲート電位よりも高くす
る。ビデオ信号をアナログとすることで、発光素子6404にビデオ信号に応じた電流を
流し、アナログ階調駆動を行うことができる。
にスイッチ、抵抗素子、容量素子、トランジスタ又は論理回路などを追加してもよい。
FTがn型の場合を例に挙げて、画素の断面構造について説明する。図20(A)(B)
(C)の半導体装置に用いられる発光素子駆動用TFTであるTFT7001、7011
、7021は、実施の形態1で示す画素に配置される薄膜トランジスタと同様に作製でき
、酸化物半導体層を含む信頼性の高い薄膜トランジスタである。また、実施の形態2乃至
5で示す画素に配置される薄膜トランジスタをTFT7001、7011、7021とし
て適用することもできる。
して、基板上に薄膜トランジスタ及び発光素子を形成し、基板とは逆側の面から発光を取
り出す上面射出や、基板側の面から発光を取り出す下面射出や、基板側及び基板とは反対
側の面から発光を取り出す両面射出構造の発光素子があり、画素構成はどの射出構造の発
光素子にも適用することができる。
2から発せられる光が陽極7005側に抜ける場合の、画素の断面図を示す。図20(A
)では、発光素子7002の陰極7003と発光素子駆動用TFTであるTFT7001
が電気的に接続されており、陰極7003上に発光層7004、陽極7005が順に積層
されている。陰極7003は仕事関数が小さく、なおかつ光を反射する導電膜であれば様
々の材料を用いることができる。例えば、Ca、Al、MgAg、AlLi等が望ましい
。そして発光層7004は、単数の層で構成されていても、複数の層が積層されるように
構成されていてもどちらでも良い。複数の層で構成されている場合、陰極7003上に電
子注入層、電子輸送層、発光層、ホール輸送層、ホール注入層の順に積層する。なおこれ
らの層を全て設ける必要はない。陽極7005は透光性を有する導電性材料を用いて形成
し、例えば酸化タングステンを含む酸化インジウム、酸化タングステンを含む酸化インジ
ウム亜鉛、酸化チタンを含む酸化インジウム、酸化チタンを含む酸化インジウム錫、酸化
インジウム錫、酸化インジウム亜鉛、酸化ケイ素を添加した酸化インジウム錫などの透光
性を有する導電膜を用いても良い。
7009を設ける。隔壁7009は、ポリイミド、アクリル樹脂、ポリアミド、エポキシ
樹脂等の有機樹脂膜、無機絶縁膜またはポリシロキサンを用いて形成する。隔壁7009
は、特に感光性の樹脂材料を用い、隔壁7009の側面が連続した曲率を持って形成され
る傾斜面となるように形成することが好ましい。隔壁7009として感光性の樹脂材料を
用いる場合、レジストマスクを形成する工程を省略することができる。
相当する。図20(A)に示した画素の場合、発光素子7002から発せられる光は、矢
印で示すように陽極7005側に射出する。
TFT7011がn型で、発光素子7012から発せられる光が陰極7013側に射出す
る場合の、画素の断面図を示す。図20(B)では、発光素子駆動用TFT7011と電
気的に接続された透光性を有する導電膜7017上に、発光素子7012の陰極7013
が成膜されており、陰極7013上に発光層7014、陽極7015が順に積層されてい
る。なお、陽極7015が透光性を有する場合、陽極上を覆うように、光を反射または遮
蔽するための遮蔽膜7016が成膜されていてもよい。陰極7013は、図20(A)の
場合と同様に、仕事関数が小さい導電性材料であれば様々な材料を用いることができる。
ただしその膜厚は、光を透過する程度(好ましくは、5nm〜30nm程度)とする。例
えば20nmの膜厚を有するアルミニウム膜を、陰極7013として用いることができる
。そして発光層7014は、図20(A)と同様に、単数の層で構成されていても、複数
の層が積層されるように構成されていてもどちらでも良い。陽極7015は光を透過する
必要はないが、図20(A)と同様に、透光性を有する導電性材料を用いて形成すること
ができる。そして遮蔽膜7016は、例えば光を反射する金属等を用いることができるが
、金属膜に限定されない。例えば黒の顔料を添加した樹脂等を用いることもできる。
隔壁7019を設ける。隔壁7019は、ポリイミド、アクリル樹脂、ポリアミド、エポ
キシ樹脂等の有機樹脂膜、無機絶縁膜またはポリシロキサンを用いて形成する。隔壁70
19は、特に感光性の樹脂材料を用い、隔壁7019の側面が連続した曲率を持って形成
される傾斜面となるように形成することが好ましい。隔壁7019として感光性の樹脂材
料を用いる場合、レジストマスクを形成する工程を省略することができる。
に相当する。図20(B)に示した画素の場合、発光素子7012から発せられる光は、
矢印で示すように陰極7013側に射出する。
では、発光素子駆動用TFT7021と電気的に接続された透光性を有する導電膜702
7上に、発光素子7022の陰極7023が成膜されており、陰極7023上に発光層7
024、陽極7025が順に積層されている。陰極7023は、図20(A)の場合と同
様に、仕事関数が小さい導電性材料であれば様々な材料を用いることができる。ただしそ
の膜厚は、光を透過する程度とする。例えば20nmの膜厚を有するAlを、陰極702
3として用いることができる。そして発光層7024は、図20(A)と同様に、単数の
層で構成されていても、複数の層が積層されるように構成されていてもどちらでも良い。
陽極7025は、図20(A)と同様に、透光性を有する導電性材料を用いて形成するこ
とができる。
隔壁7029を設ける。隔壁7029は、ポリイミド、アクリル樹脂、ポリアミド、エポ
キシ樹脂等の有機樹脂膜、無機絶縁膜またはポリシロキサンを用いて形成する。隔壁70
29は、特に感光性の樹脂材料を用い、隔壁7029の側面が連続した曲率を持って形成
される傾斜面となるように形成することが好ましい。隔壁7029として感光性の樹脂材
料を用いる場合、レジストマスクを形成する工程を省略することができる。
22に相当する。図20(C)に示した画素の場合、発光素子7022から発せられる光
は、矢印で示すように陽極7025側と陰極7023側の両方に射出する。
L素子を設けることも可能である。
が電気的に接続されている例を示したが、発光素子駆動用TFTと発光素子との間に電流
制御用TFTが接続されている構成であってもよい。
技術的思想に基づく各種の変形が可能である。
断面について、図21を用いて説明する。図21は、第1の基板上に形成された薄膜トラ
ンジスタ及び発光素子を、第2の基板との間にシール材によって封止した、パネルの平面
図であり、図21(B)は、図21(A)のH−Iにおける断面図に相当する。
3b、及び走査線駆動回路4504a、4504bを囲むようにして、シール材4505
が設けられている。また画素部4502、信号線駆動回路4503a、4503b、及び
走査線駆動回路4504a、4504bの上に第2の基板4506が設けられている。よ
って画素部4502、信号線駆動回路4503a、4503b、及び走査線駆動回路45
04a、4504bは、第1の基板4501とシール材4505と第2の基板4506と
によって、充填材4507と共に密封されている。このように外気に曝されないように気
密性が高く、脱ガスの少ない保護フィルム(貼り合わせフィルム、紫外線硬化樹脂フィル
ム等)やカバー材でパッケージング(封入)することが好ましい。
503b、及び走査線駆動回路4504a、4504bは、薄膜トランジスタを複数有し
ており、図21(B)では、画素部4502に含まれる薄膜トランジスタ4510と、信
号線駆動回路4503aに含まれる薄膜トランジスタ4509とを例示している。
含む信頼性の高い薄膜トランジスタを適用することができる。駆動回路に配置される薄膜
トランジスタ4509としては、実施の形態1乃至5で示した薄膜トランジスタ210、
240、470、471、画素に配置される薄膜トランジスタ4510としては、薄膜ト
ランジスタ220、460、461を用いることができる。本実施の形態において、薄膜
トランジスタ4509、4510はnチャネル型薄膜トランジスタである。
ャネル形成領域と重なる位置に導電層4540が設けられている。導電層4540を酸化
物半導体層のチャネル形成領域と重なる位置に設けることによって、BT試験前後におけ
る薄膜トランジスタ4509のしきい値電圧の変化量を低減することができる。また、導
電層4540は、電位が薄膜トランジスタ4509のゲート電極層と同じでもよいし、異
なっていても良く、第2のゲート電極層として機能させることもできる。また、導電層4
540の電位がGND、0V、或いはフローティング状態であってもよい。
。保護絶縁層4543は実施の形態1で示した保護絶縁層408と同様な材料及び方法で
形成することができるが、ここでは、保護絶縁層4543として、PCVD法により窒化
珪素膜を形成する。
形態1で示した平坦化絶縁層409と同様な材料及び方法で形成すればよい。ここでは、
絶縁層4544としてアクリル樹脂を用いる。
層4517は、薄膜トランジスタ4510のソース電極層またはドレイン電極層と電気的
に接続されている。なお発光素子4511の構成は、第1の電極層4517、電界発光層
4512、第2の電極層4513の積層構造であるが、示した構成に限定されない。発光
素子4511から取り出す光の方向などに合わせて、発光素子4511の構成は適宜変え
ることができる。
感光性の材料を用い、第1の電極層4517上に開口部を形成し、その開口部の側壁が連
続した曲率を持って形成される傾斜面となるように形成することが好ましい。
されていてもどちらでも良い。
4513及び隔壁4520上に保護膜を形成してもよい。保護膜としては、窒化珪素膜、
窒化酸化珪素膜、DLC膜等を形成することができる。
a、走査線駆動回路4504b、または画素部4502に与えられる各種信号及び電位は
、FPC4518a、FPC4518bから供給されている。
から形成され、端子電極4516は、薄膜トランジスタ4509が有するソース電極層及
びドレイン電極層と同じ導電膜から形成されている。
して電気的に接続されている。
ない。その場合には、ガラス板、プラスチック板、ポリエステルフィルムまたはアクリル
フィルムのような透光性を有する材料を用いる。
脂または熱硬化樹脂を用いることができ、PVC(ポリビニルクロライド)、アクリル樹
脂、ポリイミド、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)または
EVA(エチレンとビニルアセテートの共重合体)を用いることができる。例えば充填材
として窒素を用いればよい。
位相差板(λ/4板、λ/2板)、カラーフィルタなどの光学フィルムを適宜設けてもよ
い。また、偏光板又は円偏光板に反射防止膜を設けてもよい。例えば、表面の凹凸により
反射光を拡散し、映り込みを低減できるアンチグレア処理を施すことができる。
途形成して実装しても良く、図21の構成に限定されない。
ることができる。
である。
本明細書に開示する半導体装置は、電子ペーパーとして適用することができる。電子ペー
パーは、情報を表示するものであればあらゆる分野の電子機器に用いることが可能である
。例えば、電子ペーパーを用いて、電子書籍(電子ブック)、ポスター、電車などの乗り
物の車内広告、クレジットカード等の各種カードにおける表示等に適用することができる
。電子機器の一例を図22に示す。
および筐体2703の2つの筐体で構成されている。筐体2701および筐体2703は
、軸部2711により一体とされており、該軸部2711を軸として開閉動作を行うこと
ができる。このような構成により、紙の書籍のような動作を行うことが可能となる。
込まれている。表示部2705および表示部2707は、続き画面を表示する構成として
もよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とするこ
とで、例えば右側の表示部(図22では表示部2705)に文章を表示し、左側の表示部
(図22では表示部2707)に画像を表示することができる。
701において、電源2721、操作キー2723、スピーカ2725などを備えている
。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一面にキー
ボードやポインティングデバイスなどを備える構成としてもよい。また、筐体の裏面や側
面に、外部接続用端子(イヤホン端子、USB端子、またはACアダプタおよびUSBケ
ーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構成と
してもよい。さらに、電子書籍2700は、電子辞書としての機能を持たせた構成として
もよい。
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用すること
ができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョン
受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメ
ラなどのカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともい
う)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機な
どが挙げられる。
、筐体9601に表示部9603が組み込まれている。表示部9603により、映像を表
示することが可能である。また、ここでは、スタンド9605により筐体9601を支持
した構成を示している。
コン操作機9610により行うことができる。リモコン操作機9610が備える操作キー
9609により、チャンネルや音量の操作を行うことができ、表示部9603に表示され
る映像を操作することができる。また、リモコン操作機9610に、当該リモコン操作機
9610から出力する情報を表示する表示部9607を設ける構成としてもよい。
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
トフレーム9700は、筐体9701に表示部9703が組み込まれている。表示部97
03は、各種画像を表示することが可能であり、例えばデジタルカメラなどで撮影した画
像データを表示させることで、通常の写真立てと同様に機能させることができる。
Bケーブルなどの各種ケーブルと接続可能な端子など)、記録媒体挿入部などを備える構
成とする。これらの構成は、表示部と同一面に組み込まれていてもよいが、側面や裏面に
備えるとデザイン性が向上するため好ましい。例えば、デジタルフォトフレーム9700
の記録媒体挿入部に、デジタルカメラで撮影した画像データを記憶したメモリを挿入して
画像データを取り込み、取り込んだ画像データを表示部9703に表示させることができ
る。
。無線により、所望の画像データを取り込み、表示させる構成とすることもできる。
れており、連結部9893により、開閉可能に連結されている。筐体9881には表示部
9882が組み込まれ、筐体9891には表示部9883が組み込まれている。また、図
24(A)に示す携帯型遊技機は、その他、スピーカ部9884、記録媒体挿入部988
6、LEDランプ9890、入力手段(操作キー9885、接続端子9887、センサ9
888(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、
化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振
動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン9889)等を備え
ている。もちろん、携帯型遊技機の構成は上述のものに限定されず、少なくとも本明細書
に開示する半導体装置を備えた構成であればよく、その他付属設備が適宜設けられた構成
とすることができる。図24(A)に示す携帯型遊技機は、記録媒体に記録されているプ
ログラム又はデータを読み出して表示部に表示する機能や、他の携帯型遊技機と無線通信
を行って情報を共有する機能を有する。なお、図24(A)に示す携帯型遊技機が有する
機能はこれに限定されず、様々な機能を有することができる。
9900は、筐体9901に表示部9903が組み込まれている。また、スロットマシン
9900は、その他、スタートレバーやストップスイッチなどの操作手段、コイン投入口
、スピーカなどを備えている。もちろん、スロットマシン9900の構成は上述のものに
限定されず、少なくとも本明細書に開示する半導体装置を備えた構成であればよく、その
他付属設備が適宜設けられた構成とすることができる。
するヒンジユニットを閉状態として表示部9303を有する上部筐体9301と、キーボ
ード9304を有する下部筐体9302とを重ねた状態とすることができ、持ち運ぶこと
が便利であるとともに、使用者がキーボード入力する場合には、ヒンジユニットを開状態
として、表示部9303を見て入力操作を行うことができる。
イス9306を有する。また、表示部9303をタッチパネルとすれば、表示部の一部に
触れることで入力操作を行うこともできる。また、下部筐体9302はCPUやハードデ
ィスク等の演算機能部を有している。また、下部筐体9302は他の機器、例えばUSB
の通信規格に準拠した通信ケーブルが差し込まれる外部接続ポート9305を有している
。
07を有しており、広い表示画面を実現することができる。また、収納可能な表示部93
07の画面の向きを使用者は調節できる。また、収納可能な表示部9307をタッチ入力
パネルとすれば、収納可能な表示部の一部に触れることで入力操作を行うこともできる。
は無機発光素子などの発光表示パネルなどの映像表示装置を用いる。
放送を受信して映像を表示部または表示部に表示することができる。また、上部筐体93
01と下部筐体9302とを接続するヒンジユニットを閉状態としたまま、表示部930
7をスライドさせて画面全面を露出させ、画面角度を調節して使用者がテレビ放送を見る
こともできる。この場合には、ヒンジユニットを開状態として表示部9303を表示させ
ず、さらにテレビ放送を表示するだけの回路の起動のみを行うため、最小限の消費電力と
することができ、バッテリー容量の限られている携帯型のコンピュータにおいて有用であ
る。
話の一例を示す斜視図である。
体を腕に装着するためのバンド部9204、腕に対するバンド部9204の固定状態を調
節する調節部9205、表示部9201、スピーカ9207、及びマイク9208から構
成されている。
チや、撮像開始指示スイッチの他、例えばボタンを押すとインタ−ネット用のプログラム
が起動されるなど、各ファンクションを対応づけることができる。
スイッチ9203の操作、またはマイク9208への音声入力により行われる。なお、図
25(B)では、表示部9201に表示された表示ボタン9202を図示しており、指な
どで触れることにより入力を行うことができる。
段を有するカメラ部9206を有する。なお、特にカメラ部は設けなくともよい。
レビ放送を受信して映像を表示部9201に表示することができ、さらにメモリーなどの
記憶装置などを備えた構成として、テレビ放送をメモリーに録画できる。また、図25(
B)に示す携帯電話は、GPSなどの位置情報を収集できる機能を有していてもよい。
ネルなどの映像表示装置を用いる。図25(B)に示す携帯電話は、小型、且つ、軽量で
あるため、バッテリー容量が限られており、表示部9201に用いる表示装置は低消費電
力で駆動できるパネルを用いることが好ましい。
ず、携行できる形状を有しているものであればよい。
本実施の形態では、半導体装置の一形態として、実施の形態1乃至5で示す薄膜トランジ
スタを有する表示装置の例を図26乃至図39を用いて説明する。本実施の形態は、表示
素子として液晶素子を用いた液晶表示装置の例を図26乃至図39を用いて説明する。図
26乃至図39の液晶表示装置に用いられるTFT628、629は、実施の形態1乃至
5で示す薄膜トランジスタを適用することができ、実施の形態1乃至5で示す工程で同様
に作製できる電気特性及び信頼性の高い薄膜トランジスタである。
。VA型の液晶表示装置とは、液晶表示パネルの液晶分子の配列を制御する方式の一種で
ある。VA型とは、電圧が印加されていないときにパネル面に対して液晶分子が垂直方向
を向く方式である。本実施の形態では、特に画素(ピクセル)をいくつかの領域(サブピ
クセル)に分け、それぞれ別の方向に液晶分子を倒すよう工夫されている。これをマルチ
ドメイン化あるいはマルチドメイン設計という。以下の説明では、マルチドメイン設計が
考慮された液晶表示装置について説明する。
電極が形成される基板側の平面図であり、図中に示す切断線E−Fに対応する断面構造を
図26に表している。また、図28は対向電極が形成される基板側の平面図である。以下
の説明ではこれらの図を参照して説明する。
成された基板600と、対向電極層640等が形成される対向基板601とが重ね合わせ
られ、液晶が注入された状態を示している。
に突起644が形成されている。画素電極層624上には配向膜648が形成され、同様
に対向電極層640及び突起644上にも配向膜646が形成されている。基板600と
対向基板601の間に液晶層650が形成されている。
30が形成される。画素電極層624は、TFT628、配線616、及び保持容量部6
30を覆う絶縁膜620及び絶縁膜621、絶縁膜620及び絶縁膜621を覆う絶縁膜
622をそれぞれ貫通するコンタクトホール623で、配線618と接続する。TFT6
28は実施の形態1乃至5で示す薄膜トランジスタを適宜用いることができる。また、保
持容量部630は、TFT628のゲート配線602と同時に形成した第1の容量配線6
04と、第1のゲート絶縁膜606a、第2のゲート絶縁膜606bと、配線616、6
18と同時に形成した第2の容量配線617で構成される。
成されている。
を用いて形成する。画素電極層624にはスリット625を設ける。スリット625は液
晶の配向を制御するためのものである。
それぞれTFT628、画素電極層624及び保持容量部630と同様に形成することが
できる。TFT628とTFT629は共に配線616と接続している。この液晶表示パ
ネルの画素(ピクセル)は、画素電極層624と画素電極層626により構成されている
。画素電極層624と画素電極層626はサブピクセルである。
材料を用いて形成することが好ましい。対向電極層640上には液晶の配向を制御する突
起644が形成されている。なお、図28に基板600上に形成される画素電極層624
及び画素電極層626を破線で示し、対向電極層640と、画素電極層624及び画素電
極層626が重なり合って配置されている様子を示している。
線602、配線616と接続している。この場合、容量配線604と容量配線605の電
位を異ならせることで、液晶素子651と液晶素子652の動作を異ならせることができ
る。すなわち、容量配線604と容量配線605の電位を個別に制御することにより液晶
の配向を精密に制御して視野角を広げている。
は電界の歪み(斜め電界)が発生する。このスリット625と、対向基板601側の突起
644とを交互に咬み合うように配置することで、斜め電界を効果的に発生させて液晶の
配向を制御することで、液晶が配向する方向を場所によって異ならせている。すなわち、
マルチドメイン化して液晶表示パネルの視野角を広げている。
る。
の平面図であり、図中に示す切断線Y−Zに対応する断面構造を図30に表している。
続されている。各TFTは、異なるゲート信号で駆動されるように構成されている。すな
わち、マルチドメイン設計された画素において、個々の画素電極に印加する信号を、独立
して制御する構成を有している。
コンタクトホール623において、配線618でTFT628と接続している。また、画
素電極層626は、絶縁膜620、絶縁膜621及び絶縁膜622をそれぞれ貫通するコ
ンタクトホール627において、配線619でTFT629と接続している。TFT62
8のゲート配線602と、TFT629のゲート配線603には、異なるゲート信号を与
えることができるように分離されている。一方、データ線として機能する配線616は、
TFT628とTFT629で共通に用いられている。TFT628とTFT629は実
施の形態1乃至5で示す薄膜トランジスタを適宜用いることができる。なお、ゲート配線
602、ゲート配線603及び容量配線690上には第1のゲート絶縁膜606a、第2
のゲート絶縁膜606bが形成されている。
624の外側を囲むように画素電極層626が形成されている。画素電極層624と画素
電極層626に印加する電圧を、TFT628及びTFT629により異ならせることで
、液晶の配向を制御している。この画素構造の等価回路を図33に示す。TFT628は
ゲート配線602と接続し、TFT629はゲート配線603と接続している。また、T
FT628とTFT629は、共に配線616と接続している。ゲート配線602とゲー
ト配線603に異なるゲート信号を与えることで、液晶素子651と液晶素子652の動
作を異ならせることができる。すなわち、TFT628とTFT629の動作を個別に制
御することにより、液晶素子651と液晶素子652の液晶の配向を精密に制御して視野
角を広げることができる。
636と対向電極層640の間には平坦化膜637が形成され、液晶の配向乱れを防いで
いる。図32に対向基板側の平面構造を示す。対向電極層640は異なる画素間で共通化
されている電極であるが、スリット641が形成されている。このスリット641と、画
素電極層624及び画素電極層626側のスリット625とを交互に咬み合うように配置
することで、斜め電界を効果的に発生させて液晶の配向を制御することができる。これに
より、液晶が配向する方向を場所によって異ならせることができ、視野角を広げている。
なお、図32に基板600上に形成される画素電極層624及び画素電極層626を破線
で示し、対向電極層640と、画素電極層624及び画素電極層626が重なり合って配
置されている様子を示している。
層640上にも配向膜646が形成されている。基板600と対向基板601の間に液晶
層650が形成されている。また、画素電極層624と液晶層650と対向電極層640
が重なり合うことで、第1の液晶素子が形成されている。また、画素電極層626と液晶
層650と対向電極層640が重なり合うことで、第2の液晶素子が形成されている。図
30乃至図33で説明する表示パネルの画素構造は、一画素に第1の液晶素子と第2の液
晶素子が設けられたマルチドメイン構造となっている。
て水平方向に電界を加えることで液晶を駆動して階調表現する方式である。この方式によ
れば、視野角を約180度にまで広げることができる。以下の説明では、横電界方式を採
用する液晶表示装置について説明する。
成された基板600と、対向基板601を重ね合わせ、液晶を注入した状態を示している
。対向基板601には着色膜636、平坦化膜637などが形成されている。なお、対向
基板601側に対向電極は設けられていない。また、基板600と対向基板601の間に
、配向膜646及び配向膜648を介して液晶層650が形成されている。
FT628が形成される。容量配線604はTFT628のゲート配線602と同時に形
成することができる。TFT628としては、実施の形態1乃至5で示した薄膜トランジ
スタを適用することができる。電極層607は、実施の形態1乃至5で示す画素電極層と
同様の材料を用いることができる。また、電極層607は略画素の形状に区画化した形状
で形成する。なお、電極層607及び容量配線604上には第1のゲート絶縁膜606a
、第2のゲート絶縁膜606bが形成される。
絶縁膜606b上に形成される。配線616は液晶表示パネルにおいてビデオ信号をのせ
るデータ線であり一方向に伸びる配線であると同時に、TFT628のソース領域又はド
レイン領域と接続し、ソース及びドレインの一方の電極となる。配線618はソース及び
ドレインの他方の電極となり、画素電極層624と接続する配線である。
621上には、絶縁膜620、621に形成されるコンタクトホール623を介して、配
線618に接続する画素電極層624が形成される。画素電極層624は実施の形態1乃
至5で示した画素電極と同様の材料を用いて形成する。
される。なお、保持容量は電極層607と画素電極層624の間で形成している。
面構造を図34に表している。画素電極層624にはスリット625が設けられる。スリ
ット625は液晶の配向を制御するためのものである。この場合、電界は電極層607と
画素電極層624の間で発生する。電極層607と画素電極層624の間には第1のゲー
ト絶縁膜606a、第2のゲート絶縁膜606bが形成されているが、第1のゲート絶縁
膜606a、第2のゲート絶縁膜606bの厚さは50〜200nmであり、2〜10μ
mである液晶層の厚さと比較して十分薄いので、実質的に基板600と平行な方向(水平
方向)に電界が発生する。この電界により液晶の配向が制御される。この基板と略平行な
方向の電界を利用して液晶分子を水平に回転させる。この場合、液晶分子はどの状態でも
水平であるため、見る角度によるコントラストなどの影響は少なく、視野角が広がること
となる。また、電極層607と画素電極層624は共に透光性の電極であるので、開口率
を向上させることができる。
あり、図中に示す切断線V−Wに対応する断面構造を図36に表している。以下の説明で
はこの両図を参照して説明する。
対向基板601を重ね合わせ、液晶を注入した状態を示している。対向基板601には着
色膜636、平坦化膜637などが形成されている。なお、対向基板601側に対向電極
は設けられていない。基板600と対向基板601の間に、配向膜646及び配向膜64
8を介して液晶層650が形成されている。
9はTFT628のゲート配線602と同時に形成することができる。TFT628とし
ては、実施の形態1乃至5で示した薄膜トランジスタを適用することができる。
縁膜606b上に形成される。配線616は液晶表示パネルにおいてビデオ信号をのせる
データ線であり一方向に伸びる配線であると同時に、TFT628のソース領域又はドレ
イン領域と接続し、ソース及びドレインの一方の電極となる。配線618はソース及びド
レインの他方の電極となり、画素電極層624と接続する配線である。
620、621上には、絶縁膜620、621に形成されるコンタクトホール623を介
して、配線618に接続する画素電極層624が形成される。画素電極層624は、実施
の形態1乃至5で示した画素電極と同様の材料を用いて形成する。なお、図37に示すよ
うに、画素電極層624は、共通電位線609と同時に形成した櫛形の電極と横電界が発
生するように形成される。また、画素電極層624の櫛歯の部分が共通電位線609と同
時に形成した櫛形の電極と交互に咬み合うように形成される。
この電界により液晶の配向が制御される。この基板と略平行な方向の電界を利用して液晶
分子を水平に回転させる。この場合、液晶分子はどの状態でも水平であるため、見る角度
によるコントラストなどの影響は少なく、視野角が広がることとなる。
される。保持容量は共通電位線609と容量電極615の間に第1のゲート絶縁膜606
a、第2のゲート絶縁膜606bを設け、それにより形成している。容量電極615と画
素電極層624はコンタクトホール633を介して接続されている。
り、図中に示す切断線K−Lに対応する断面構造を図38に表している。以下の説明では
この両図を参照して説明する。
線618を介してTFT628と接続している。データ線として機能する配線616は、
TFT628と接続している。TFT628は実施の形態1乃至5に示すTFTのいずれ
かを適用することができる。
配線604はTFT628のゲート配線602と同時に形成することができる。ゲート配
線602及び容量配線604上には第1のゲート絶縁膜606a、第2のゲート絶縁膜6
06bが形成される。保持容量は、容量配線604と容量電極615の間に第1のゲート
絶縁膜606a、第2のゲート絶縁膜606bを介して形成している。容量電極615と
画素電極層624はコンタクトホール633を介して接続されている。
636と対向電極層640の間には平坦化膜637が形成され、液晶の配向乱れを防いで
いる。液晶層650は画素電極層624と対向電極層640の間に配向膜648及び配向
膜646を介して形成されている。
成されている。
トランジスタが形成されている面とは逆の面に偏光板を貼り合わせ、また対向基板601
の対向電極層640が形成されている面とは逆の面に、偏光板を貼り合わせることができ
る。
の液晶表示装置は、開口率が高い液晶表示装置である。
11 配線
12 配線
13 配線
14 配線
15 配線
21 入力端子
22 入力端子
23 入力端子
24 入力端子
25 入力端子
26 出力端子
27 出力端子
31 トランジスタ
32 トランジスタ
33 トランジスタ
34 トランジスタ
35 トランジスタ
36 トランジスタ
37 トランジスタ
38 トランジスタ
39 トランジスタ
40 トランジスタ
41 トランジスタ
42 トランジスタ
43 トランジスタ
51 電源線
52 電源線
53 電源線
61 期間
62 期間
90 遮光部
101 ゲート電極層
105 導電膜
106 レジストマスク
111 ゲート電極層
200 基板
203 保護絶縁層
204 平坦化絶縁層
210 薄膜トランジスタ
216 酸化物絶縁層
217 導電層
220 薄膜トランジスタ
224 コンタクトホール
227 画素電極層
230 容量配線層
231 容量電極
232 ゲート配線層
233 酸化物半導体層
234 ソース配線
235 端子電極
236 金属配線層
237 金属配線層
238 ゲート配線層
240 薄膜トランジスタ
241 金属配線層
242 金属配線層
250 容量配線層
252 酸化物半導体層
400 基板
401 ゲート電極層
404 金属導電膜
405 導電層
406 導電層
407 酸化物絶縁膜
408 保護絶縁層
409 平坦化絶縁層
410 レジストマスク
411 レジストマスク
412 レジストマスク
413 酸化物半導体膜
415 導電層
430 酸化物半導体層
431 高抵抗ドレイン領域
432 高抵抗ドレイン領域
433 酸化物半導体層
434 チャネル形成領域
438 突出領域
439 突出領域
451 ゲート電極層
452 コンタクトホール
453 酸化物半導体層
454 酸化物半導体層
456 画素電極層
458 酸化物半導体層
459 酸化物半導体層
460 薄膜トランジスタ
461 薄膜トランジスタ
470 薄膜トランジスタ
471 薄膜トランジスタ
580 基板
581 薄膜トランジスタ
583 絶縁層
584 絶縁層
585 絶縁層
587 電極層
588 電極層
589 球形粒子
594 キャビティ
595 充填材
596 基板
600 基板
601 対向基板
602 ゲート配線
603 ゲート配線
604 容量配線
605 容量配線
607 電極層
609 共通電位線
615 容量電極
616 配線
617 容量配線
618 配線
619 配線
620 絶縁膜
621 絶縁膜
622 絶縁膜
623 コンタクトホール
624 画素電極層
625 スリット
626 画素電極層
627 コンタクトホール
628 TFT
629 TFT
630 保持容量部
631 保持容量部
633 コンタクトホール
636 着色膜
637 平坦化膜
640 対向電極層
641 スリット
644 突起
646 配向膜
648 配向膜
650 液晶層
651 液晶素子
652 液晶素子
690 容量配線
900 グレートーンマスク
901 基板
902 遮光部
903 回折格子部
910 ハーフトーンマスク
911 基板
912 遮光部
913 半透光部
2600 TFT基板
2601 対向基板
2602 シール材
2603 画素部
2604 表示素子
2605 着色層
2606 偏光板
2607 偏光板
2608 配線回路部
2609 フレキシブル配線基板
2610 冷陰極管
2611 反射板
2612 回路基板
2613 拡散板
2700 電子書籍
2701 筐体
2703 筐体
2705 表示部
2707 表示部
2711 軸部
2721 電源
2723 操作キー
2725 スピーカ
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 基板
4008 液晶層
4010 薄膜トランジスタ
4011 薄膜トランジスタ
4013 液晶素子
4015 接続端子電極
4016 端子電極
4018 FPC
4019 異方性導電膜
4020 保護絶縁層
4021 保護絶縁層
4030 画素電極層
4031 対向電極層
4032 絶縁層
4035 スペーサ
4040 導電層
4501 基板
4502 画素部
4505 シール材
4506 基板
4507 充填材
4509 薄膜トランジスタ
4510 薄膜トランジスタ
4511 発光素子
4512 電界発光層
4513 電極層
4515 接続端子電極
4516 端子電極
4517 電極層
4519 異方性導電膜
4520 隔壁
4540 導電層
4543 保護絶縁層
4544 絶縁層
5300 基板
5301 画素部
5302 走査線駆動回路
5303 走査線駆動回路
5304 信号線駆動回路
5305 タイミング制御回路
5601 シフトレジスタ
5602 スイッチング回路
5603 薄膜トランジスタ
5604 配線
5605 配線
6400 画素
6401 スイッチング用トランジスタ
6402 発光素子駆動用トランジスタ
6403 容量素子
6404 発光素子
6405 信号線
6406 走査線
6407 電源線
6408 共通電極
7001 TFT
7002 発光素子
7003 陰極
7004 発光層
7005 陽極
7008 陰極
7009 隔壁
7011 発光素子駆動用TFT
7012 発光素子
7013 陰極
7014 発光層
7015 陽極
7016 遮蔽膜
7017 導電膜
7018 導電膜
7019 隔壁
7021 発光素子駆動用TFT
7022 発光素子
7023 陰極
7024 発光層
7025 陽極
7027 導電膜
7028 導電膜
7029 隔壁
9201 表示部
9202 表示ボタン
9203 操作スイッチ
9204 バンド部
9205 調節部
9206 カメラ部
9207 スピーカ
9208 マイク
9301 上部筐体
9302 下部筐体
9303 表示部
9304 キーボード
9305 外部接続ポート
9306 ポインティングデバイス
9307 表示部
9600 テレビジョン装置
9601 筐体
9603 表示部
9605 スタンド
9607 表示部
9609 操作キー
9610 リモコン操作機
9700 デジタルフォトフレーム
9701 筐体
9703 表示部
9881 筐体
9882 表示部
9883 表示部
9884 スピーカ部
9885 操作キー
9886 記録媒体挿入部
9887 接続端子
9888 センサ
9889 マイクロフォン
9890 LEDランプ
9891 筐体
9893 連結部
9900 スロットマシン
9901 筐体
9903 表示部
202a ゲート絶縁層
202b ゲート絶縁層
401a ゲート絶縁層
401b ゲート絶縁層
402a ゲート絶縁層
402b ゲート絶縁層
405a ソース電極層
405b ドレイン電極層
410a レジストマスク
410b レジストマスク
411a レジストマスク
4503a 信号線駆動回路
4503b 信号線駆動回路
4504a 走査線駆動回路
4504b 走査線駆動回路
4518a FPC
4518b FPC
455a ソース電極層
455b ドレイン電極層
590a 黒色領域
590b 白色領域
606a ゲート絶縁膜
606b ゲート絶縁膜
Claims (2)
- 基板上に、駆動回路と画素部とを有し、
前記駆動回路は、
前記基板上方の第1のゲート電極と、
前記第1のゲート電極上方の第1のゲート絶縁層と、
前記第1のゲート絶縁層上に接する第1の酸化物半導体層と、
前記第1の酸化物半導体層上方の第1のソース電極層及び第1のドレイン電極層と、
前記第1のソース電極層及び前記第1のドレイン電極層上方の酸化物絶縁層と、を有し、
前記画素部は、
前記基板上方の第2のゲート電極と、
前記第2のゲート電極上方の第2のゲート絶縁層と、
前記第2のゲート絶縁層上方の第2のソース電極層及び第2のドレイン電極層と、
前記第2のゲート絶縁層上、前記第2のソース電極層上、及び前記第2のドレイン電極上に接する第2の酸化物半導体層と、
前記第2の酸化物半導体層上に接する前記酸化物絶縁層と、
前記酸化物絶縁層上方の画素電極層と、を有し、
前記第1の酸化物半導体層は、前記酸化物絶縁層と接する第1の領域と、前記第1のソース電極層または前記第1のドレイン電極層と重なる第2の領域と、を有し、
前記第1の領域は、前記第2の領域よりも小さい膜厚を有し、
前記第2の酸化物半導体層は、前記第2のソース電極層及び前記第2のドレイン電極層と重なる領域を有し、
前記第2のゲート電極層、前記第2のゲート絶縁層、前記第2のソース電極層、前記第2のドレイン電極層、前記第2の酸化物半導体層、前記酸化物絶縁層、及び前記画素電極層は透光性を有し、
前記第1のソース電極層及び前記第1のドレイン電極層は、金属配線であることを特徴とする半導体装置。 - 請求項1において、
前記第1の酸化物半導体層及び前記第2の酸化物半導体層は、インジウム、ガリウム及び亜鉛を有することを特徴とする半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2015003279A JP5926411B2 (ja) | 2009-07-18 | 2015-01-09 | 半導体装置 |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009169602 | 2009-07-18 | ||
JP2009169602 | 2009-07-18 | ||
JP2015003279A JP5926411B2 (ja) | 2009-07-18 | 2015-01-09 | 半導体装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012221050A Division JP5681686B2 (ja) | 2009-07-18 | 2012-10-03 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015111703A JP2015111703A (ja) | 2015-06-18 |
JP5926411B2 true JP5926411B2 (ja) | 2016-05-25 |
Family
ID=43464655
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010159906A Expired - Fee Related JP5107400B2 (ja) | 2009-07-18 | 2010-07-14 | 半導体装置の作製方法 |
JP2012221050A Expired - Fee Related JP5681686B2 (ja) | 2009-07-18 | 2012-10-03 | 半導体装置 |
JP2015003279A Active JP5926411B2 (ja) | 2009-07-18 | 2015-01-09 | 半導体装置 |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010159906A Expired - Fee Related JP5107400B2 (ja) | 2009-07-18 | 2010-07-14 | 半導体装置の作製方法 |
JP2012221050A Expired - Fee Related JP5681686B2 (ja) | 2009-07-18 | 2012-10-03 | 半導体装置 |
Country Status (5)
Country | Link |
---|---|
US (2) | US8293594B2 (ja) |
JP (3) | JP5107400B2 (ja) |
KR (1) | KR101782176B1 (ja) |
TW (2) | TWI505445B (ja) |
WO (1) | WO2011010541A1 (ja) |
Families Citing this family (70)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2010135771A (ja) | 2008-11-07 | 2010-06-17 | Semiconductor Energy Lab Co Ltd | 半導体装置及び当該半導体装置の作製方法 |
KR101968855B1 (ko) | 2009-06-30 | 2019-04-12 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 제조 방법 |
JP5663214B2 (ja) * | 2009-07-03 | 2015-02-04 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
WO2011010545A1 (en) | 2009-07-18 | 2011-01-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
KR101768786B1 (ko) | 2009-07-18 | 2017-08-16 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 제조 방법 |
KR20180112107A (ko) | 2009-07-18 | 2018-10-11 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치 제조 방법 |
WO2011010542A1 (en) * | 2009-07-23 | 2011-01-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
KR101707433B1 (ko) | 2009-09-04 | 2017-02-16 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 발광 장치 및 발광 장치를 제작하기 위한 방법 |
KR101680047B1 (ko) * | 2009-10-14 | 2016-11-28 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제작 방법 |
WO2011048923A1 (en) * | 2009-10-21 | 2011-04-28 | Semiconductor Energy Laboratory Co., Ltd. | E-book reader |
KR101847656B1 (ko) * | 2009-10-21 | 2018-05-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
WO2011070901A1 (en) | 2009-12-11 | 2011-06-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
WO2011108382A1 (en) * | 2010-03-05 | 2011-09-09 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
US8642380B2 (en) | 2010-07-02 | 2014-02-04 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of semiconductor device |
US8728860B2 (en) * | 2010-09-03 | 2014-05-20 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
KR20120042143A (ko) * | 2010-10-22 | 2012-05-03 | 삼성모바일디스플레이주식회사 | 유기 발광 표시 장치 및 이의 제조 방법 |
US8536571B2 (en) | 2011-01-12 | 2013-09-17 | Semiconductor Energy Laboratory Co., Ltd. | Manufacturing method of semiconductor device |
US8921948B2 (en) | 2011-01-12 | 2014-12-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
TWI535032B (zh) | 2011-01-12 | 2016-05-21 | 半導體能源研究所股份有限公司 | 半導體裝置的製造方法 |
TW202211311A (zh) | 2011-01-26 | 2022-03-16 | 日商半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
TWI570920B (zh) | 2011-01-26 | 2017-02-11 | 半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
TWI658516B (zh) | 2011-03-11 | 2019-05-01 | 日商半導體能源研究所股份有限公司 | 半導體裝置的製造方法 |
US9093539B2 (en) | 2011-05-13 | 2015-07-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
JP5931573B2 (ja) * | 2011-05-13 | 2016-06-08 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US10177170B2 (en) * | 2011-06-24 | 2019-01-08 | Sharp Kabushiki Kaisha | Display device and method for manufacturing same |
KR20130006999A (ko) * | 2011-06-28 | 2013-01-18 | 삼성디스플레이 주식회사 | 박막 트랜지스터 및 이의 제조 방법 |
KR101934978B1 (ko) * | 2011-08-04 | 2019-01-04 | 삼성디스플레이 주식회사 | 박막 트랜지스터 및 박막 트랜지스터 표시판 |
DE112012007294B3 (de) * | 2011-09-29 | 2019-05-29 | Semiconductor Energy Laboratory Co., Ltd. | Halbleitervorrichtung |
DE112012004061B4 (de) | 2011-09-29 | 2024-06-20 | Semiconductor Energy Laboratory Co., Ltd. | Halbleitervorrichtung |
US10014068B2 (en) | 2011-10-07 | 2018-07-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR20130040706A (ko) * | 2011-10-14 | 2013-04-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 제작 방법 |
DE112012007290B3 (de) | 2011-10-14 | 2017-06-29 | Semiconductor Energy Laboratory Co., Ltd. | Halbleitervorrichtung |
KR20130043063A (ko) | 2011-10-19 | 2013-04-29 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 제작 방법 |
KR101976212B1 (ko) | 2011-10-24 | 2019-05-07 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 제작 방법 |
US8912020B2 (en) | 2011-11-23 | 2014-12-16 | International Business Machines Corporation | Integrating active matrix inorganic light emitting diodes for display devices |
JP2014199899A (ja) * | 2012-08-10 | 2014-10-23 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US9018624B2 (en) * | 2012-09-13 | 2015-04-28 | Semiconductor Energy Laboratory Co., Ltd. | Display device and electronic appliance |
KR101976133B1 (ko) * | 2012-11-20 | 2019-05-08 | 삼성디스플레이 주식회사 | 표시 장치 |
CN103000628B (zh) * | 2012-12-14 | 2015-04-22 | 京东方科技集团股份有限公司 | 显示装置、阵列基板及其制作方法 |
US9647125B2 (en) * | 2013-05-20 | 2017-05-09 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
TWI506797B (zh) * | 2013-06-21 | 2015-11-01 | Ye Xin Technology Consulting Co Ltd | 薄膜晶體管及其製造方法 |
KR102100441B1 (ko) * | 2013-06-26 | 2020-04-14 | 삼성디스플레이 주식회사 | 터치센서 내장형 액정표시장치의 제조방법 |
CN104253158B (zh) * | 2013-06-27 | 2017-10-27 | 鸿富锦精密工业(深圳)有限公司 | 薄膜晶体管及其制造方法 |
TWI666623B (zh) * | 2013-07-10 | 2019-07-21 | 日商半導體能源研究所股份有限公司 | 半導體裝置、驅動器電路及顯示裝置 |
JP6400961B2 (ja) * | 2013-07-12 | 2018-10-03 | 株式会社半導体エネルギー研究所 | 表示装置 |
US9818765B2 (en) | 2013-08-26 | 2017-11-14 | Apple Inc. | Displays with silicon and semiconducting oxide thin-film transistors |
KR102232539B1 (ko) * | 2013-11-13 | 2021-03-29 | 삼성디스플레이 주식회사 | 박막 트랜지스터, 이를 포함하는 표시 기판 및 박막 트랜지스터의 제조 방법 |
US9806098B2 (en) * | 2013-12-10 | 2017-10-31 | Semiconductor Energy Laboratory Co., Ltd. | Light-emitting device |
KR102280777B1 (ko) * | 2013-12-20 | 2021-07-23 | 삼성디스플레이 주식회사 | 표시 장치 및 그 제조 방법 |
JP6506545B2 (ja) * | 2013-12-27 | 2019-04-24 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR102235597B1 (ko) * | 2014-02-19 | 2021-04-05 | 삼성디스플레이 주식회사 | 유기 발광 디스플레이 장치 및 이의 제조 방법 |
US9564535B2 (en) * | 2014-02-28 | 2017-02-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device including the semiconductor device, display module including the display device, and electronic appliance including the semiconductor device, the display device, and the display module |
US20150263140A1 (en) * | 2014-03-14 | 2015-09-17 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
KR101563084B1 (ko) * | 2014-04-17 | 2015-10-26 | 하이디스 테크놀로지 주식회사 | 다기능 전극을 갖는 반사형 표시장치 및 그 제조방법 |
US9705004B2 (en) * | 2014-08-01 | 2017-07-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
US9766517B2 (en) * | 2014-09-05 | 2017-09-19 | Semiconductor Energy Laboratory Co., Ltd. | Display device and display module |
US9543370B2 (en) | 2014-09-24 | 2017-01-10 | Apple Inc. | Silicon and semiconducting oxide thin-film transistor displays |
WO2016073478A1 (en) * | 2014-11-04 | 2016-05-12 | Royole Corporation | Thin film transistor |
US20160155803A1 (en) * | 2014-11-28 | 2016-06-02 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor Device, Method for Manufacturing the Semiconductor Device, and Display Device Including the Semiconductor Device |
US10809393B2 (en) * | 2015-04-23 | 2020-10-20 | Fermi Research Alliance, Llc | Monocrystal-based microchannel plate image intensifier |
US9818344B2 (en) | 2015-12-04 | 2017-11-14 | Apple Inc. | Display with light-emitting diodes |
FR3045632A1 (fr) * | 2015-12-18 | 2017-06-23 | Michelin & Cie | Pneumatique pourvu d'une bande de roulement comprenant un elastomere dienique, un elastomere thermoplastique et un peroxyde |
TW201817014A (zh) * | 2016-10-07 | 2018-05-01 | 日商半導體能源研究所股份有限公司 | 顯示裝置及電子裝置 |
WO2018221294A1 (ja) | 2017-05-31 | 2018-12-06 | シャープ株式会社 | アクティブマトリクス基板およびその製造方法 |
TWI694294B (zh) * | 2017-07-25 | 2020-05-21 | 友達光電股份有限公司 | 陣列基板 |
US11476282B2 (en) * | 2019-08-09 | 2022-10-18 | Sharp Kabushiki Kaisha | Active matrix substrate and method for manufacturing same |
JP1688152S (ja) * | 2020-09-30 | 2021-06-21 | ||
JP1688151S (ja) * | 2020-09-30 | 2021-06-21 | ||
KR20220083124A (ko) | 2020-12-11 | 2022-06-20 | 엘지디스플레이 주식회사 | 멀티 타입의 박막 트랜지스터를 포함하는 유기 발광 표시 장치 |
CN113674657A (zh) * | 2021-08-20 | 2021-11-19 | Oppo广东移动通信有限公司 | 折痕补偿方法、装置、电子设备及存储介质 |
Family Cites Families (186)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5256897A (en) | 1988-11-28 | 1993-10-26 | Hitachi, Ltd. | Oxide superconducting device |
JPH07119915B2 (ja) * | 1989-01-27 | 1995-12-20 | 日本電気株式会社 | 薄膜電界効果型トランジスタ素子アレイ |
DE69107101T2 (de) | 1990-02-06 | 1995-05-24 | Semiconductor Energy Lab | Verfahren zum Herstellen eines Oxydfilms. |
JP2572003B2 (ja) | 1992-03-30 | 1997-01-16 | 三星電子株式会社 | 三次元マルチチャンネル構造を有する薄膜トランジスタの製造方法 |
JP2642849B2 (ja) | 1993-08-24 | 1997-08-20 | 株式会社フロンテック | 薄膜の製造方法および製造装置 |
JP3423108B2 (ja) * | 1994-05-20 | 2003-07-07 | 三洋電機株式会社 | 表示装置及び表示装置の製造方法 |
JP3253808B2 (ja) * | 1994-07-07 | 2002-02-04 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法 |
US6124606A (en) | 1995-06-06 | 2000-09-26 | Ois Optical Imaging Systems, Inc. | Method of making a large area imager with improved signal-to-noise ratio |
JPH11505377A (ja) | 1995-08-03 | 1999-05-18 | フィリップス エレクトロニクス ネムローゼ フェンノートシャップ | 半導体装置 |
US5847410A (en) | 1995-11-24 | 1998-12-08 | Semiconductor Energy Laboratory Co. | Semiconductor electro-optical device |
JP3625598B2 (ja) | 1995-12-30 | 2005-03-02 | 三星電子株式会社 | 液晶表示装置の製造方法 |
US5731216A (en) * | 1996-03-27 | 1998-03-24 | Image Quest Technologies, Inc. | Method of making an active matrix display incorporating an improved TFT |
KR100198728B1 (ko) * | 1996-05-11 | 1999-06-15 | 구자홍 | 구동회로 일체형 액정표시소자 및 제조방법 |
JP3603496B2 (ja) * | 1996-08-26 | 2004-12-22 | 凸版印刷株式会社 | 液晶表示装置用電極板 |
US6359672B2 (en) | 1997-10-20 | 2002-03-19 | Guardian Industries Corp. | Method of making an LCD or X-ray imaging device with first and second insulating layers |
JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
JP2000150861A (ja) | 1998-11-16 | 2000-05-30 | Tdk Corp | 酸化物薄膜 |
JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
US6576926B1 (en) * | 1999-02-23 | 2003-06-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and fabrication method thereof |
JP2001053283A (ja) | 1999-08-12 | 2001-02-23 | Semiconductor Energy Lab Co Ltd | 半導体装置及びその作製方法 |
TW460731B (en) | 1999-09-03 | 2001-10-21 | Ind Tech Res Inst | Electrode structure and production method of wide viewing angle LCD |
KR100739366B1 (ko) | 1999-12-20 | 2007-07-16 | 엘지.필립스 엘시디 주식회사 | 박막 트랜지스터 및 그 제조방법 |
JP2001284592A (ja) | 2000-03-29 | 2001-10-12 | Sony Corp | 薄膜半導体装置及びその駆動方法 |
US7633471B2 (en) | 2000-05-12 | 2009-12-15 | Semiconductor Energy Laboratory Co., Ltd. | Light-emitting device and electric appliance |
JP2001324725A (ja) | 2000-05-12 | 2001-11-22 | Hitachi Ltd | 液晶表示装置およびその製造方法 |
WO2002016679A1 (fr) | 2000-08-18 | 2002-02-28 | Tohoku Techno Arch Co., Ltd. | Matiere semi-conductrice polycristalline |
JP4089858B2 (ja) | 2000-09-01 | 2008-05-28 | 国立大学法人東北大学 | 半導体デバイス |
US6549071B1 (en) | 2000-09-12 | 2003-04-15 | Silicon Laboratories, Inc. | Power amplifier circuitry and method using an inductance coupled to power amplifier switching devices |
KR20020038482A (ko) | 2000-11-15 | 2002-05-23 | 모리시타 요이찌 | 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널 |
US7071037B2 (en) | 2001-03-06 | 2006-07-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
JP3997731B2 (ja) | 2001-03-19 | 2007-10-24 | 富士ゼロックス株式会社 | 基材上に結晶性半導体薄膜を形成する方法 |
JP2002289859A (ja) | 2001-03-23 | 2002-10-04 | Minolta Co Ltd | 薄膜トランジスタ |
JP2003029293A (ja) | 2001-07-13 | 2003-01-29 | Minolta Co Ltd | 積層型表示装置及びその製造方法 |
JP4090716B2 (ja) * | 2001-09-10 | 2008-05-28 | 雅司 川崎 | 薄膜トランジスタおよびマトリクス表示装置 |
JP3925839B2 (ja) | 2001-09-10 | 2007-06-06 | シャープ株式会社 | 半導体記憶装置およびその試験方法 |
US7061014B2 (en) | 2001-11-05 | 2006-06-13 | Japan Science And Technology Agency | Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
JP4083486B2 (ja) | 2002-02-21 | 2008-04-30 | 独立行政法人科学技術振興機構 | LnCuO(S,Se,Te)単結晶薄膜の製造方法 |
CN1445821A (zh) | 2002-03-15 | 2003-10-01 | 三洋电机株式会社 | ZnO膜和ZnO半导体层的形成方法、半导体元件及其制造方法 |
JP3933591B2 (ja) | 2002-03-26 | 2007-06-20 | 淳二 城戸 | 有機エレクトロルミネッセント素子 |
KR100436181B1 (ko) | 2002-04-16 | 2004-06-12 | 엘지.필립스 엘시디 주식회사 | 액정표시장치용 어레이기판 제조방법 |
US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
JP2004014982A (ja) * | 2002-06-11 | 2004-01-15 | Konica Minolta Holdings Inc | 半導体回路および画像表示装置 |
JP2004022625A (ja) | 2002-06-13 | 2004-01-22 | Murata Mfg Co Ltd | 半導体デバイス及び該半導体デバイスの製造方法 |
US7105868B2 (en) | 2002-06-24 | 2006-09-12 | Cermet, Inc. | High-electron mobility transistor with zinc oxide |
US6767847B1 (en) | 2002-07-02 | 2004-07-27 | Taiwan Semiconductor Manufacturing Company | Method of forming a silicon nitride-silicon dioxide gate stack |
US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
KR100892087B1 (ko) | 2002-10-28 | 2009-04-06 | 엘지디스플레이 주식회사 | 횡전계방식 액정표시장치용 어레이기판과 그 제조방법 |
JP4166105B2 (ja) | 2003-03-06 | 2008-10-15 | シャープ株式会社 | 半導体装置およびその製造方法 |
JP2004273732A (ja) | 2003-03-07 | 2004-09-30 | Sharp Corp | アクティブマトリクス基板およびその製造方法 |
JP4108633B2 (ja) | 2003-06-20 | 2008-06-25 | シャープ株式会社 | 薄膜トランジスタおよびその製造方法ならびに電子デバイス |
US7262463B2 (en) | 2003-07-25 | 2007-08-28 | Hewlett-Packard Development Company, L.P. | Transistor including a deposited channel region having a doped portion |
JP4936643B2 (ja) | 2004-03-02 | 2012-05-23 | 株式会社リコー | 半導体装置及びその製造方法 |
CN103121799A (zh) | 2004-03-09 | 2013-05-29 | 出光兴产株式会社 | 溅射靶、透明导电膜、薄膜晶体管、薄膜晶体管基板及其制造方法及液晶显示装置 |
US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
CN102354658B (zh) | 2004-03-12 | 2015-04-01 | 独立行政法人科学技术振兴机构 | 薄膜晶体管的制造方法 |
US7282782B2 (en) | 2004-03-12 | 2007-10-16 | Hewlett-Packard Development Company, L.P. | Combined binary oxide semiconductor device |
US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
JP2006041115A (ja) * | 2004-07-26 | 2006-02-09 | Seiko Epson Corp | 半導体装置及びその製造方法、集積回路、電気光学装置、電子機器 |
JP2006093668A (ja) * | 2004-08-23 | 2006-04-06 | Semiconductor Energy Lab Co Ltd | 有機半導体の精製方法及び半導体装置 |
US7247529B2 (en) * | 2004-08-30 | 2007-07-24 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing display device |
JP2006100760A (ja) | 2004-09-02 | 2006-04-13 | Casio Comput Co Ltd | 薄膜トランジスタおよびその製造方法 |
US7285501B2 (en) | 2004-09-17 | 2007-10-23 | Hewlett-Packard Development Company, L.P. | Method of forming a solution processed device |
US7298084B2 (en) | 2004-11-02 | 2007-11-20 | 3M Innovative Properties Company | Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes |
US7829444B2 (en) | 2004-11-10 | 2010-11-09 | Canon Kabushiki Kaisha | Field effect transistor manufacturing method |
RU2358355C2 (ru) | 2004-11-10 | 2009-06-10 | Кэнон Кабусики Кайся | Полевой транзистор |
EP1812969B1 (en) | 2004-11-10 | 2015-05-06 | Canon Kabushiki Kaisha | Field effect transistor comprising an amorphous oxide |
US7453065B2 (en) | 2004-11-10 | 2008-11-18 | Canon Kabushiki Kaisha | Sensor and image pickup device |
EP1810335B1 (en) | 2004-11-10 | 2020-05-27 | Canon Kabushiki Kaisha | Light-emitting device |
US7863611B2 (en) | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
US7582904B2 (en) * | 2004-11-26 | 2009-09-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, display device and method for manufacturing thereof, and television device |
US7579224B2 (en) | 2005-01-21 | 2009-08-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a thin film semiconductor device |
TWI569441B (zh) | 2005-01-28 | 2017-02-01 | 半導體能源研究所股份有限公司 | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
TWI505473B (zh) | 2005-01-28 | 2015-10-21 | Semiconductor Energy Lab | 半導體裝置,電子裝置,和半導體裝置的製造方法 |
US7858451B2 (en) * | 2005-02-03 | 2010-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Electronic device, semiconductor device and manufacturing method thereof |
US7948171B2 (en) | 2005-02-18 | 2011-05-24 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
US20060197092A1 (en) | 2005-03-03 | 2006-09-07 | Randy Hoffman | System and method for forming conductive material on a substrate |
US8681077B2 (en) | 2005-03-18 | 2014-03-25 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, and display device, driving method and electronic apparatus thereof |
US7544967B2 (en) | 2005-03-28 | 2009-06-09 | Massachusetts Institute Of Technology | Low voltage flexible organic/transparent transistor for selective gas sensing, photodetecting and CMOS device applications |
US7645478B2 (en) | 2005-03-31 | 2010-01-12 | 3M Innovative Properties Company | Methods of making displays |
US8300031B2 (en) | 2005-04-20 | 2012-10-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element |
US7868320B2 (en) | 2005-05-31 | 2011-01-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
JP2006344849A (ja) | 2005-06-10 | 2006-12-21 | Casio Comput Co Ltd | 薄膜トランジスタ |
US7402506B2 (en) | 2005-06-16 | 2008-07-22 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7691666B2 (en) | 2005-06-16 | 2010-04-06 | Eastman Kodak Company | Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby |
US7507618B2 (en) | 2005-06-27 | 2009-03-24 | 3M Innovative Properties Company | Method for making electronic devices using metal oxide nanoparticles |
KR100711890B1 (ko) | 2005-07-28 | 2007-04-25 | 삼성에스디아이 주식회사 | 유기 발광표시장치 및 그의 제조방법 |
JP2007059128A (ja) | 2005-08-23 | 2007-03-08 | Canon Inc | 有機el表示装置およびその製造方法 |
JP5116225B2 (ja) | 2005-09-06 | 2013-01-09 | キヤノン株式会社 | 酸化物半導体デバイスの製造方法 |
JP4280736B2 (ja) | 2005-09-06 | 2009-06-17 | キヤノン株式会社 | 半導体素子 |
JP4850457B2 (ja) | 2005-09-06 | 2012-01-11 | キヤノン株式会社 | 薄膜トランジスタ及び薄膜ダイオード |
JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
KR100729043B1 (ko) | 2005-09-14 | 2007-06-14 | 삼성에스디아이 주식회사 | 투명 박막 트랜지스터 및 그의 제조방법 |
JP5078246B2 (ja) | 2005-09-29 | 2012-11-21 | 株式会社半導体エネルギー研究所 | 半導体装置、及び半導体装置の作製方法 |
EP1998374A3 (en) | 2005-09-29 | 2012-01-18 | Semiconductor Energy Laboratory Co, Ltd. | Semiconductor device having oxide semiconductor layer and manufacturing method thereof |
JP5064747B2 (ja) | 2005-09-29 | 2012-10-31 | 株式会社半導体エネルギー研究所 | 半導体装置、電気泳動表示装置、表示モジュール、電子機器、及び半導体装置の作製方法 |
WO2007040194A1 (ja) | 2005-10-05 | 2007-04-12 | Idemitsu Kosan Co., Ltd. | Tft基板及びtft基板の製造方法 |
JP5427340B2 (ja) * | 2005-10-14 | 2014-02-26 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP5037808B2 (ja) | 2005-10-20 | 2012-10-03 | キヤノン株式会社 | アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置 |
JP5129473B2 (ja) | 2005-11-15 | 2013-01-30 | 富士フイルム株式会社 | 放射線検出器 |
KR101117948B1 (ko) | 2005-11-15 | 2012-02-15 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 액정 디스플레이 장치 제조 방법 |
US7745798B2 (en) | 2005-11-15 | 2010-06-29 | Fujifilm Corporation | Dual-phosphor flat panel radiation detector |
JP5376750B2 (ja) | 2005-11-18 | 2013-12-25 | 出光興産株式会社 | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル |
US7998372B2 (en) | 2005-11-18 | 2011-08-16 | Idemitsu Kosan Co., Ltd. | Semiconductor thin film, method for manufacturing the same, thin film transistor, and active-matrix-driven display panel |
CN101336485B (zh) | 2005-12-02 | 2012-09-26 | 出光兴产株式会社 | Tft基板及tft基板的制造方法 |
KR100732849B1 (ko) | 2005-12-21 | 2007-06-27 | 삼성에스디아이 주식회사 | 유기 발광 표시장치 |
TWI292281B (en) | 2005-12-29 | 2008-01-01 | Ind Tech Res Inst | Pixel structure of active organic light emitting diode and method of fabricating the same |
US7867636B2 (en) | 2006-01-11 | 2011-01-11 | Murata Manufacturing Co., Ltd. | Transparent conductive film and method for manufacturing the same |
JP4977478B2 (ja) | 2006-01-21 | 2012-07-18 | 三星電子株式会社 | ZnOフィルム及びこれを用いたTFTの製造方法 |
US7576394B2 (en) | 2006-02-02 | 2009-08-18 | Kochi Industrial Promotion Center | Thin film transistor including low resistance conductive thin films and manufacturing method thereof |
JP2007212699A (ja) | 2006-02-09 | 2007-08-23 | Idemitsu Kosan Co Ltd | 反射型tft基板及び反射型tft基板の製造方法 |
US7977169B2 (en) | 2006-02-15 | 2011-07-12 | Kochi Industrial Promotion Center | Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof |
JP2007250982A (ja) | 2006-03-17 | 2007-09-27 | Canon Inc | 酸化物半導体を用いた薄膜トランジスタ及び表示装置 |
JP5110803B2 (ja) | 2006-03-17 | 2012-12-26 | キヤノン株式会社 | 酸化物膜をチャネルに用いた電界効果型トランジスタ及びその製造方法 |
EP2924498A1 (en) | 2006-04-06 | 2015-09-30 | Semiconductor Energy Laboratory Co, Ltd. | Liquid crystal desplay device, semiconductor device, and electronic appliance |
KR20070101595A (ko) | 2006-04-11 | 2007-10-17 | 삼성전자주식회사 | ZnO TFT |
US20070252928A1 (en) | 2006-04-28 | 2007-11-01 | Toppan Printing Co., Ltd. | Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof |
JP5028033B2 (ja) | 2006-06-13 | 2012-09-19 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP5328083B2 (ja) | 2006-08-01 | 2013-10-30 | キヤノン株式会社 | 酸化物のエッチング方法 |
JP4999400B2 (ja) | 2006-08-09 | 2012-08-15 | キヤノン株式会社 | 酸化物半導体膜のドライエッチング方法 |
JP4609797B2 (ja) | 2006-08-09 | 2011-01-12 | Nec液晶テクノロジー株式会社 | 薄膜デバイス及びその製造方法 |
JP4332545B2 (ja) * | 2006-09-15 | 2009-09-16 | キヤノン株式会社 | 電界効果型トランジスタ及びその製造方法 |
JP4274219B2 (ja) | 2006-09-27 | 2009-06-03 | セイコーエプソン株式会社 | 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置 |
JP5164357B2 (ja) | 2006-09-27 | 2013-03-21 | キヤノン株式会社 | 半導体装置及び半導体装置の製造方法 |
JP5468196B2 (ja) * | 2006-09-29 | 2014-04-09 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置及び液晶表示装置 |
US7622371B2 (en) | 2006-10-10 | 2009-11-24 | Hewlett-Packard Development Company, L.P. | Fused nanocrystal thin film semiconductor and method |
JP2008124215A (ja) * | 2006-11-10 | 2008-05-29 | Kochi Prefecture Sangyo Shinko Center | 薄膜半導体装置及びその製造方法 |
US7772021B2 (en) | 2006-11-29 | 2010-08-10 | Samsung Electronics Co., Ltd. | Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays |
JP2008140684A (ja) | 2006-12-04 | 2008-06-19 | Toppan Printing Co Ltd | カラーelディスプレイおよびその製造方法 |
KR101303578B1 (ko) | 2007-01-05 | 2013-09-09 | 삼성전자주식회사 | 박막 식각 방법 |
KR20080068240A (ko) | 2007-01-18 | 2008-07-23 | 삼성전자주식회사 | 박막 트랜지스터 기판의 제조 방법 |
US8207063B2 (en) | 2007-01-26 | 2012-06-26 | Eastman Kodak Company | Process for atomic layer deposition |
KR100858088B1 (ko) | 2007-02-28 | 2008-09-10 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법 |
KR100851215B1 (ko) | 2007-03-14 | 2008-08-07 | 삼성에스디아이 주식회사 | 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치 |
JP5320746B2 (ja) * | 2007-03-28 | 2013-10-23 | 凸版印刷株式会社 | 薄膜トランジスタ |
JP5197058B2 (ja) * | 2007-04-09 | 2013-05-15 | キヤノン株式会社 | 発光装置とその作製方法 |
US7795613B2 (en) | 2007-04-17 | 2010-09-14 | Toppan Printing Co., Ltd. | Structure with transistor |
KR101325053B1 (ko) | 2007-04-18 | 2013-11-05 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
KR20080094300A (ko) | 2007-04-19 | 2008-10-23 | 삼성전자주식회사 | 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이 |
KR101334181B1 (ko) | 2007-04-20 | 2013-11-28 | 삼성전자주식회사 | 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법 |
US8274078B2 (en) | 2007-04-25 | 2012-09-25 | Canon Kabushiki Kaisha | Metal oxynitride semiconductor containing zinc |
KR101345376B1 (ko) | 2007-05-29 | 2013-12-24 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터 및 그 제조방법 |
US7935964B2 (en) | 2007-06-19 | 2011-05-03 | Samsung Electronics Co., Ltd. | Oxide semiconductors and thin film transistors comprising the same |
KR101420603B1 (ko) * | 2007-06-29 | 2014-07-17 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
KR20090002841A (ko) | 2007-07-04 | 2009-01-09 | 삼성전자주식회사 | 산화물 반도체, 이를 포함하는 박막 트랜지스터 및 그 제조방법 |
US7738050B2 (en) | 2007-07-06 | 2010-06-15 | Semiconductor Energy Laboratory Co., Ltd | Liquid crystal display device |
JP5380037B2 (ja) | 2007-10-23 | 2014-01-08 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
KR101375831B1 (ko) | 2007-12-03 | 2014-04-02 | 삼성전자주식회사 | 산화물 반도체 박막 트랜지스터를 이용한 디스플레이 장치 |
JP5377940B2 (ja) | 2007-12-03 | 2013-12-25 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR101270174B1 (ko) | 2007-12-03 | 2013-05-31 | 삼성전자주식회사 | 산화물 반도체 박막 트랜지스터의 제조방법 |
JP5213421B2 (ja) | 2007-12-04 | 2013-06-19 | キヤノン株式会社 | 酸化物半導体薄膜トランジスタ |
JP5215158B2 (ja) | 2007-12-17 | 2013-06-19 | 富士フイルム株式会社 | 無機結晶性配向膜及びその製造方法、半導体デバイス |
JP5291928B2 (ja) * | 2007-12-26 | 2013-09-18 | 株式会社日立製作所 | 酸化物半導体装置およびその製造方法 |
JP5540517B2 (ja) | 2008-02-22 | 2014-07-02 | 凸版印刷株式会社 | 画像表示装置 |
JP2009265271A (ja) | 2008-04-23 | 2009-11-12 | Nippon Shokubai Co Ltd | 電気光学表示装置 |
KR101461127B1 (ko) | 2008-05-13 | 2014-11-14 | 삼성디스플레이 주식회사 | 반도체 장치 및 이의 제조 방법 |
US9041202B2 (en) | 2008-05-16 | 2015-05-26 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method of the same |
TWI413260B (zh) | 2008-07-31 | 2013-10-21 | Semiconductor Energy Lab | 半導體裝置及其製造方法 |
KR101499239B1 (ko) | 2008-08-26 | 2015-03-06 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
US9082857B2 (en) | 2008-09-01 | 2015-07-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising an oxide semiconductor layer |
US9306078B2 (en) | 2008-09-08 | 2016-04-05 | Cbrite Inc. | Stable amorphous metal oxide semiconductor |
KR101657957B1 (ko) | 2008-09-12 | 2016-09-20 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 |
WO2010029865A1 (en) | 2008-09-12 | 2010-03-18 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP4623179B2 (ja) | 2008-09-18 | 2011-02-02 | ソニー株式会社 | 薄膜トランジスタおよびその製造方法 |
EP2421030B1 (en) | 2008-09-19 | 2020-10-21 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
KR101563527B1 (ko) | 2008-09-19 | 2015-10-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체장치 |
WO2010038820A1 (en) | 2008-10-03 | 2010-04-08 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
EP2172977A1 (en) | 2008-10-03 | 2010-04-07 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
JP5451280B2 (ja) | 2008-10-09 | 2014-03-26 | キヤノン株式会社 | ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置 |
JP5361651B2 (ja) | 2008-10-22 | 2013-12-04 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
WO2010047288A1 (en) | 2008-10-24 | 2010-04-29 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductordevice |
EP2180518B1 (en) | 2008-10-24 | 2018-04-25 | Semiconductor Energy Laboratory Co, Ltd. | Method for manufacturing semiconductor device |
JP5616012B2 (ja) | 2008-10-24 | 2014-10-29 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US8106400B2 (en) * | 2008-10-24 | 2012-01-31 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
US8741702B2 (en) | 2008-10-24 | 2014-06-03 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
KR101667909B1 (ko) | 2008-10-24 | 2016-10-28 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체장치의 제조방법 |
KR102251817B1 (ko) * | 2008-10-24 | 2021-05-12 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
CN103730509B (zh) | 2008-11-07 | 2018-03-30 | 株式会社半导体能源研究所 | 半导体器件 |
TWI654689B (zh) * | 2008-12-26 | 2019-03-21 | 日商半導體能源研究所股份有限公司 | 半導體裝置及其製造方法 |
JP5564331B2 (ja) | 2009-05-29 | 2014-07-30 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
EP2544237B1 (en) | 2009-09-16 | 2017-05-03 | Semiconductor Energy Laboratory Co., Ltd. | Transistor and display device |
KR102246529B1 (ko) | 2009-09-16 | 2021-04-30 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
KR101991006B1 (ko) | 2009-10-08 | 2019-06-20 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
SG188112A1 (en) | 2009-10-30 | 2013-03-28 | Semiconductor Energy Lab | Logic circuit and semiconductor device |
-
2010
- 2010-06-25 WO PCT/JP2010/061292 patent/WO2011010541A1/en active Application Filing
- 2010-06-25 KR KR1020127004244A patent/KR101782176B1/ko active IP Right Grant
- 2010-07-13 TW TW099122984A patent/TWI505445B/zh not_active IP Right Cessation
- 2010-07-13 TW TW104124897A patent/TWI606573B/zh active
- 2010-07-14 JP JP2010159906A patent/JP5107400B2/ja not_active Expired - Fee Related
- 2010-07-14 US US12/835,907 patent/US8293594B2/en active Active
-
2012
- 2012-09-14 US US13/616,019 patent/US8643018B2/en active Active
- 2012-10-03 JP JP2012221050A patent/JP5681686B2/ja not_active Expired - Fee Related
-
2015
- 2015-01-09 JP JP2015003279A patent/JP5926411B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
TW201541610A (zh) | 2015-11-01 |
TWI505445B (zh) | 2015-10-21 |
TWI606573B (zh) | 2017-11-21 |
US8643018B2 (en) | 2014-02-04 |
US20110012118A1 (en) | 2011-01-20 |
US8293594B2 (en) | 2012-10-23 |
US20130015439A1 (en) | 2013-01-17 |
KR101782176B1 (ko) | 2017-09-26 |
JP5681686B2 (ja) | 2015-03-11 |
WO2011010541A1 (en) | 2011-01-27 |
TW201133785A (en) | 2011-10-01 |
JP2015111703A (ja) | 2015-06-18 |
KR20120049887A (ko) | 2012-05-17 |
JP2011044698A (ja) | 2011-03-03 |
JP2013051423A (ja) | 2013-03-14 |
JP5107400B2 (ja) | 2012-12-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5926411B2 (ja) | 半導体装置 | |
JP6586542B1 (ja) | 表示装置 | |
JP6271050B2 (ja) | 半導体装置 | |
JP6257704B2 (ja) | 半導体装置 | |
JP6386623B2 (ja) | 半導体装置の作製方法及び液晶表示装置の作製方法 | |
JP6339151B2 (ja) | 表示装置 | |
TWI559499B (zh) | 半導體裝置及半導體裝置製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160224 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160301 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160325 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160412 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160421 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5926411 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |