JP4784955B2 - 薄膜半導体装置の製造方法 - Google Patents

薄膜半導体装置の製造方法 Download PDF

Info

Publication number
JP4784955B2
JP4784955B2 JP2001218370A JP2001218370A JP4784955B2 JP 4784955 B2 JP4784955 B2 JP 4784955B2 JP 2001218370 A JP2001218370 A JP 2001218370A JP 2001218370 A JP2001218370 A JP 2001218370A JP 4784955 B2 JP4784955 B2 JP 4784955B2
Authority
JP
Japan
Prior art keywords
irradiation
single crystal
thin film
layer
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001218370A
Other languages
English (en)
Other versions
JP2003031497A (ja
JP2003031497A5 (ja
Inventor
正清 松村
保久 小穴
浩之 阿部
良高 山元
秀夫 小関
光紀 蕨迫
Original Assignee
株式会社 液晶先端技術開発センター
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社 液晶先端技術開発センター filed Critical 株式会社 液晶先端技術開発センター
Priority to JP2001218370A priority Critical patent/JP4784955B2/ja
Priority to TW091114798A priority patent/TW558838B/zh
Priority to CNB2006100594857A priority patent/CN100468765C/zh
Priority to PCT/JP2002/006981 priority patent/WO2003009351A1/ja
Priority to CNB028022637A priority patent/CN1276471C/zh
Priority to KR1020037003842A priority patent/KR100792323B1/ko
Priority to EP20020745896 priority patent/EP1416522A4/en
Priority to US10/192,850 priority patent/US6828178B2/en
Publication of JP2003031497A publication Critical patent/JP2003031497A/ja
Priority to US10/975,845 priority patent/US20050085002A1/en
Publication of JP2003031497A5 publication Critical patent/JP2003031497A5/ja
Application granted granted Critical
Publication of JP4784955B2 publication Critical patent/JP4784955B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02675Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
    • H01L21/02686Pulsed laser beam
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02524Group 14 semiconducting materials
    • H01L21/02532Silicon, silicon germanium, germanium
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02656Special treatments
    • H01L21/02664Aftertreatments
    • H01L21/02667Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
    • H01L21/02675Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using laser beams
    • H01L21/02678Beam shaping, e.g. using a mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/673Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere using specially adapted carriers or holders; Fixing the workpieces on such carriers or holders
    • H01L21/6735Closed carriers
    • H01L21/67373Closed carriers characterised by locking systems
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/673Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere using specially adapted carriers or holders; Fixing the workpieces on such carriers or holders
    • H01L21/6735Closed carriers
    • H01L21/67379Closed carriers characterised by coupling elements, kinematic members, handles or elements to be externally gripped
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67763Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations the wafers being stored in a carrier, involving loading and unloading
    • H01L21/67772Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations the wafers being stored in a carrier, involving loading and unloading involving removal of lid, door, cover
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/677Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations
    • H01L21/67763Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere for conveying, e.g. between different workstations the wafers being stored in a carrier, involving loading and unloading
    • H01L21/67775Docking arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/127Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement
    • H01L27/1274Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor
    • H01L27/1285Multistep manufacturing methods with a particular formation, treatment or patterning of the active layer specially adapted to the circuit arrangement using crystallisation of amorphous semiconductor or recrystallisation of crystalline semiconductor using control of the annealing or irradiation parameters, e.g. using different scanning direction or intensity for different transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1296Multistep manufacturing methods adapted to increase the uniformity of device parameters
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66757Lateral single gate single channel transistors with non-inverted structure, i.e. the channel layer is formed before the gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/66772Monocristalline silicon transistors on insulating substrates, e.g. quartz substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/78654Monocrystalline silicon transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/786Thin film transistors, i.e. transistors with a channel being at least partly a thin film
    • H01L29/78651Silicon transistors
    • H01L29/7866Non-monocrystalline silicon transistors
    • H01L29/78672Polycrystalline or microcrystalline silicon transistor
    • H01L29/78675Polycrystalline or microcrystalline silicon transistor with normal-type structure, e.g. with top gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1218Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or structure of the substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Optics & Photonics (AREA)
  • Recrystallisation Techniques (AREA)
  • Thin Film Transistor (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、薄膜半導体層を有する半導体装置及びその基板ならびにそれらの製造方法に関する。
【0002】
【従来の技術】
周知のとおり、薄膜半導体装置ないし薄膜トランジスタ(TFT)は、非アルカリガラス、石英ガラス等の絶縁物質からなる基層上にシリコンの如き半導体物質の薄膜層が形成されている基板を用い、上記基板の半導体薄膜層内にソース領域及びドレイン領域からなるチャンネル領域が形成され、1単位のチャンネル領域毎に、絶縁膜を介してゲート電極が設けられる基本構成からなるものである。
【0003】
上記半導体薄膜層は、非晶質シリコン又は多結晶シリコンからなるものであるが、非晶質シリコンの薄膜層を有する基板を用いたTFTは、移動度が極めて低い(1cm/V・sec程度以下)ために動作速度が遅く、高速動作を必要とする装置には用いることができない。このため、近時は、移動度を高めるため、多結晶シリコンからなる半導体薄膜層を有する基板を用いることが多いが、多結晶シリコン膜は、極めて粒径の小さい多数の結晶粒からなるものであるため、装置作動の際に結晶粒界による電子の散乱が生じる等の理由により、移動度の向上にも限度がある。
【0004】
このため、多結晶シリコン膜の結晶粒を大きくすることによって、移動度が大きくかつ電子散乱等による影響が生じ難い半導体薄膜層を有する半導体基板を得ることが検討されている。例えば、多結晶シリコン膜を高温炉で加熱して大粒径化させることによって、粒径1μm程度の結晶粒を有し、100cm/V・sec程度の移動度を示しうる薄膜層とすることも試みられている。しかし、この大粒径化のためには、1000℃以上の高温による熱処理が必要とされるため、絶縁基層材として、高温には堪えるが高価な石英ガラス板を用いなければならず、安価なガラス板(例えばソーダ・ガラス板)を用いることができないため、大画面装置には用い難いという難点がある。
【0005】
そこで、高温の加熱処理を用いることなく、非晶質シリコン膜又は多結晶シリコン膜にエキシマ・レーザ光線等のエネルギー線を照射することによってシリコンを結晶化又は再結晶化させることによって粒径の大きい結晶粒からなる多結晶シリコン薄膜層を得ようとするいくつかの試みが提案され、実用化されている。この方式によれば、安価なガラス板を基層として用いつつ、結晶粒を大きくすることが可能である。
【0006】
しかし、エキシマ・レーザ光等を用いる結晶化方式でも、得られる結晶粒の粒径は、最大でも1μm程度で粒径も不揃いである。例えば、特開2001−127301号には、帯状の非晶質シリコン膜を溶融再結晶法によって多結晶化させ、その上にさらに非晶質シリコン膜を堆積させ、これを固相成長法を用いて結晶化させるという一連の操作を通じて、当初の帯状多結晶膜の結晶を結晶種として結晶を成長させて粒径の大きい結晶を有する多結晶膜を得ようとする技術が提案されている。しかし、この提案においても、得られる最大結晶粒径は1000nm(すなわち1μm)程度であり、粒径も不揃いであることが示唆されている(上記公開公報の図2ないし図5参照)。
【0007】
さらに、従来の多結晶半導体装置において看過されてきた問題点として、薄膜内における結晶粒の配置態様の問題がある。すなわち、従来の多結晶半導体薄膜においては、二次元方向における結晶粒の配置態様は全くランダムであり、それを整列化させることは試みられていなかった。しかし、結晶粒の配置がランダムであることは、粒径が不揃いであることと相俟って、薄膜トランジスタ使用装置に大きな難点をもたらす。
【0008】
すなわち、当然のことながら、薄膜半導体装置内におけるトランジスタ回路の配置は、多数の単位回路が規則的に整然と、例えば幾何学的な配列態様で並んでいなければならないが、回路形成の基盤である多結晶層の結晶粒径や結晶配置が不揃いであると、単位回路は、様々な粒径や配置の結晶粒にまたがって形成されることにならざるをえない(図6参照)。このことは、単位回路毎に、移動度や電子通過態様が相違する結果をもたらし、薄膜半導体装置の性能に悪影響を及ぼすことになる。例えば、単位回路毎の特性にばらつきがあると、装置全体としては低いレベルの特性を基礎として設計とせざるをえない。
【0009】
【発明が解決しようとする課題】
本発明の課題は、単位回路が、粒径や配列の不揃いな多数の結晶粒にまたがって配置されることなく、結晶粒の配列態様に対応した配置となるような薄膜半導体装置及びそれを可能にしうる基板ならびにそのような装置や基板の製造方法を提供することである。
【0010】
【課題解決のための手段】
本発明の薄膜半導体装置においては、半導体単結晶粒が規則的な整列状態、例えば実質的な幾何学整列状態で配置されている薄膜半導体基板が用いられる。すなわち、本発明の薄膜半導体装置基板は、絶縁材からなる基層と、上記基層上に形成された薄膜半導体層とを有し、上記薄膜半導体層内には、多数の半導体単結晶粒が規則的整列態様において形成配置されているものであり、また、その粒径は大きく、例えば2μm以上である。
【0011】
また、本発明の薄膜半導体装置は、上記の如くに、絶縁物質からなる基層と該基層上に形成されて多数の半導体単結晶粒が規則的な整列態様で配置されている薄膜半導体層を備える薄膜半導体基板を有し、前記半導体単結晶粒毎にゲート電極を備える単位回路が形成配置されているものである。
【0012】
本発明の薄膜半導体装置基板の製造方法においては、非単結晶半導体層に対し、照射域毎に、照射エネルギー値が最大となる部分と最大値から連続的に低減して最小となる部分とが規則的に配列される強度分布態様でエネルギー線照射が行われる。すなわち、本発明の薄膜半導体装置基板の製造方法は、絶縁材からなる基層上に非単結晶半導体層を堆積する工程と、該非単結晶半導体にエネルギー線を照射して結晶化又は再結晶化させる工程とを有し、上記エネルギー線照射工程は、所定の照射面積内において、照射エネルギー線強度が最大値となる部分と最小値となる部分とが規則的に配列される強度分布態様で行うことを特徴とする製造方法である。
【0013】
さらに、本発明の薄膜半導体装置の製造方法においては、上記の方法によって薄膜半導体装置基板を製造した後、その薄膜半導体内の単結晶粒毎に回路電極が形成される。すなわち、本発明の薄膜半導体装置の製造方法は、前記の方法によって薄膜半導体装置基板を製造する工程と、それによって得られた、絶縁材からなる基層と基層上に形成されて半導体単結晶粒が規則的整列態様で配置されている薄膜半導体層とを有する薄膜半導体基板内の単結晶粒毎の位置合わせによってゲート電極を形成する工程と、上記単結晶粒毎にソース電極及びドレイン電極を形成することによって、単結晶粒毎に単位回路を形成する工程とを有することを特徴とする製造方法である。
【0014】
【発明の実施の形態】
本発明の薄膜半導体装置において、薄膜半導体基板の絶縁物質基層としては、歪点が700℃以下のガラス板を用いることが好ましいが、ガラスに限らず、各種の透明又は不透明な絶縁物質製の板、例えばセラミック或いは適度な耐熱性を有するプラスチックフィルム等を用いることもできる。
【0015】
上記の基層上に、半導体単結晶粒が規則的な整列状態で配置されている半導体薄膜層が形成されるわけであるが、このような薄膜層は、基層上に、非単結晶性半導体の薄膜層を堆積し、それを後に述べるエキシマ・レーザその他のエネルギー線照射法によって粒径の大きい単結晶からなる多結晶半導体薄膜とすることによって行われる。非単結晶性半導体としては、非晶質半導体を用いてもよく、或いは、すでに微小粒径の単結晶が形成されている多結晶半導体を用い、それを再結晶させて本発明の半導体薄膜層に形成してもよい。薄膜半導体層の厚さは、10ないし200nm、特に50ないし100nmとすることが望ましい。
【0016】
基層上に非結晶半導体層を形成する際に、通常は、基層と半導体層との間に、第1の熱伝導・結晶制御層、例えば酸化シリコン、窒化シリコン(SiNx)等の物質からなる薄層が形成される。この層は、基層物質(例えばガラス)からの不純物をブロックする機能と、照射結晶化工程において半導体層の熱分布の均一性や結晶の配向性をもたらす機能を有するものであり、その膜厚は、20ないし1000nm、特に200〜300nmとすることが望ましい。
【0017】
また、非結晶半導体層の上に、さらに第2の熱伝導・結晶制御層を設けることも、通常行われている。この層も、第1の熱伝導・結晶制御層と同じく、照射結晶化工程における半導体層の熱分布均一性や結晶の配向性をもたらす機能を有するものであり、酸化シリコン、窒化シリコン、炭化シリコン(SiC)等の物質を用いることができる。その膜厚は、50ないし500nm、特に100〜300nmとすることが望ましい。
【0018】
上記第1及び第2の熱伝導・結晶制御層が形成される場合には、薄膜単結晶半導体層は、上記二つの制御層の間に介在して形成されることになり、この場合には、絶縁物質基層の上に第1の制御層物質を薄膜状に堆積し、その上に薄膜非結晶半導体物質層を堆積し、さらにその上に第2の制御層物質層を堆積し、その後に、上方からエネルギー線を照射することによって非単結晶半導体層を単結晶化させることになる。
【0019】
図1の(a)ないし(d)は、上記のように基層を示す模式図である。まず、図1の(a)に示す様に、ガラス基板10の上に第1熱伝導・結晶制御層20が堆積され、その上に非単結晶層30が、さらにその上に第2熱伝導・結晶制御層40が堆積される。次に(c)に示すように、エネルギー線の照射によって、(a)における非単結晶層30が、(c)における単結晶シリコン域50と、非単結晶域51に変成される。(c)に示されているのは、1個の単結晶域の断面の模式図であって、このような単結晶が多数形成されることによって、本発明の薄膜半導体基板となるものである。
【0020】
次に、上記のように形成された薄膜半導体基板上に、(c)に示すように、ゲート電極60を形成し、さらに、このゲート電極60をマスクとし、単結晶半導体薄膜層に燐イオン等の電極形成物質75を注入して、ソース領域70及びドレイン領域71を形成する。
【0021】
次に、(d)に示すように、酸化シリコン等の絶縁物質による層間絶縁膜80を堆積し、さらに、ソース領域70及びドレイン領域71上に位置する第2熱伝導・結晶制御層40及び層間絶縁膜80にコンタクトホールを形成した後アルミニウム(Al)膜を堆積してソース電極90及びドレイン電極91を形成し、それによって、本発明の薄膜半導体装置が完成することになる。
【0022】
上記(b)の工程において、薄膜半導体基板にエネルギー線照射を行うための照射手段としては、例えばエキシマ・レーザ光線の照射を用いるのが好適であるが、必ずしもエキシマ・レーザ光線に限られるものではなく、例えば、連続発振のアルゴン・レーザ光をパルス化して使用することもできる。
【0023】
エネルギー線の照射によって規則的な整列態様で単結晶半導体粒が配置された薄膜半導体層を得るためには、所定の間隔毎に照射エネルギー強度が最大値と最小値との間で二次元的に変化し、エネルギー強度最大点とエネルギー強度最小点とが規則的に整列されたエネルギー強度分布態様で照射が行われるようにする。例えば、図2及び図3に示すように、5×5mmの矩形領域内に、10μmの間隔毎に照射エネルギーが最大値(Emax)→最小値(Emin)→最大値(Emax)の変化を二次元的に(x,y両方向に)繰り返すような強度分布態様で照射を行い、次いで、照射位置を5mm毎に移動させて照射を行うようにすればよい。
【0024】
上記のような照射エネルギー強度の変化は、例えば位相シフト・マスクを用いて照射エネルギー強度分布の変化をもたらすことによって可能であり、また、図3に示すように、最大値と最小値との間の変化が実質的に連続的変化であることが望ましい。
【0025】
最大値、最小値をそれぞれどの程度の値に設定するかは、非単結晶半導体層の膜厚、前記第1、第2の制御層の膜厚や熱伝導率に基づいて調整すればよいが、例えば、最小エネルギー強度は、照射時間内においては薄膜半導体を溶融せしめない照射温度をもたらす強度とし、最大値は薄膜半導体を照射時間内に溶融せしめるに必要かつ十分な強度とし、図3に示すように、最大値(Emax)と最小値(Emin)の間に溶融閾値(Emth)が存在するようにする。
【0026】
なお、照射ユニットの形状は、上記のように5×5mmの正方形状に限られず、各種多角形状でもよいことはもとよりであり、また、照射エネルギーの最大値、最小値の配置形状は、方形格子状に限らず、例えばデルタ形格子状でもよい。
【0027】
上記の態様で薄膜半導体に対してエネルギー線照射を行うと、照射領域のうち照射エネルギーの最小値領域(溶融閾値(Emth)以下の領域)の部分は完全には溶融されずに、まずEmthに相当する温度以下の領域に結晶核が形成され、次いで、結晶核の周囲からEmaxに相当する温度領域に向かって結晶が成長していく(図4の矢印が成長方向を示す)。一方、溶解温度がもっとも高い照射エネルギー最大値領域や結晶成長端付近は、成長方向の異なる結晶がせめぎあって、結果的に微結晶領域部分ないしは粒界となり、かくして、照射エネルギーの溶融閾値(Emth)領域部分を結晶核とする、粒径4μmを超える半導体単結晶が規則的に整列配置された薄膜半導体基板が得られることになる(図4参照)。照射エネルギーの最大値相互間の間隔を調整することによって、単結晶の粒子径を調整しうることはもとよりであり、例えば、XeClエキシマ・レーザ光による波長が308nmのエキシマ・レーザの照射の場合、最大値間の相互間隔を12μmとすることにより、粒径5μmの単結晶が整列配置した薄膜半導体基板を得ることができる。本発明の薄膜半導体装置に用いる基板としては、粒子径は2μm以上であることが望ましい。
【0028】
このようにして、得られた薄膜半導体基板に対し、例えば各単結晶粒毎に位置合わせして、電極形成物質、例えばモリブデン/タングステン合金(MoW)を適宜の厚さ(例えば300nm)で堆積し、所定形状にパターニングしてゲート電極を形成し、このゲート電極をマスクとしてソース領域及びドレイン領域をそれぞれ形成した後、絶縁物質(例えば酸化シリコン)によりゲート電極を囲む層間絶縁膜を形成する。さらに、上記ソース領域及びドレイン領域上の第2の制御層にコンタクト・ホールを形成した後、このホール内に電極物質(例えばアルミニウム)を堆積してパターニングし、ソース電極及びドレイン電極を形成し、これによって、例えば図5の(a)、(b)に示すように、規則的に整列配置された各単結晶毎に1単位の電極回路が整然と配置され、それによって、従来の多結晶半導体薄膜基板を用いた装置の通常の移動度を超える、例えば300cm/V・sec以上の移動度を有する薄膜半導体装置が得られることになる。
【0029】
必要に応じて、特定の単結晶には電極配置を省略したり、1個の単結晶毎に複数の単位回路を設けるようにすることもできる。また、上記の電極配置手順はNチャンネル型の薄膜トランジスタ製造の場合であるが、部分的にマスクして不純物を順次注入することにより、CMOSトランジスタの構成としうることはもとよりである。さらに、第2制御層を直接にゲート絶縁膜として用いるかわりに、単結晶整列層を形成した後、第2の制御層をエッチング除去してその部分に新たなゲート絶縁膜を形成してもよい。また、隣接トランジスタ間にリーク電流が生じるおそれがある場合には、結晶化前又は結晶化後に、エッチング等により島分離を施してもよい。
【0030】
【実施例】
外形寸法400×500mm、厚さ0.7mm、歪点650℃のコーニング社製の非アルカリガラス基板の表面上に、第1熱伝導・結晶制御層として、200nm厚の酸化シリコン(SiO)膜をプラズマCVD法により成膜し、その上に、非単結晶半導体層として50nm厚の非晶質シリコン(a−Si:H)膜と、さらにその上に、第2熱伝導・結晶制御層として200nm厚の酸化シリコン膜を、大気に晒すことなく連続して成膜した。
【0031】
次に、上記非晶質シリコン膜層をアニールし、脱水素処理した後、上方から、波長308nmのパルス状エキシマ・レーザ光を照射して非晶質シリコン膜層を結晶化させた。レーザ照射は、エキシマ・レーザ光を5×5mmの短形のレーザ光に整形し、さらに位相シフトマスクにより面内に強度分布を持たせたレーザ光を1照射ユニットとして行った。強度分布は、5×5mmの短形領域内に、10μm間隔で合計25万個所の最大値が正方形格子状に配列する態様のものとした。この実施例では溶融閾値が約0.5J/cm、レーザ光強度の最大値は1.8J/cm、最小値は0.1J/cmであった。
【0032】
上記の態様のエキシマ・レーザ光照射を、照射毎に5mmの間隔でステップ移動させて受光体全面の照射を行った。照射完了後にSeccoエッチング法によるエッチングを施し、走査型電子顕微鏡による観察を行ったところ、粒径4μmの単結晶粒が格子状に規則的に配列している基板が得られたことが分かった。
【0033】
次に、スパッタ法によりモリブデン−タングステン合金(MoW)膜を300nm厚で堆積し、各単結晶粒上に位置合わせして、所定形状にパターニングしてゲート電極を形成した。このゲート電極をマスクとして燐をイオン注入し、ソース及びドレイン領域を形成した。次に、層間シリコン膜としてプラズマCVD法により酸化シリコン膜を堆積し、ソース及びドレイン領域を上の第2熱伝導・結晶制御層及び層間絶縁膜にコンタクトホールを形成し、引き続いてアルミニウム(Al)膜を形成し、薄膜トランジスタ装置を完成させた。この装置の移動度の平均値は496cm/V・secであった。
【0034】
【発明の効果】
本発明の薄膜半導体装置基板は、基板の薄膜半導体層内に、多数の半導体単結晶粒が規則的整列態様で形成配置されているので、各単結晶粒毎にソース領域、ドレイン領域及びゲート電極を形成配置することにより、単位回路が整然と配置された薄膜半導体装置を得ることができる。
【0035】
本発明の薄膜半導体装置は、各単結晶粒毎にソース電極、ドレイン電極及びゲート電極を有する単位回路が整然と配置されているので、結晶粒界による電子散乱の影響を受けることのない、高移動度の作動効果を得ることができる。
【0036】
本発明の薄膜半導体装置基板製造方法は、非単結晶半導体からなる薄膜半導体層に対し、照射エネルギー強度が最大値となる部分と最小値となる部分とが二次元的に配列される分布態様でエネルギー照射を行うものであるため、それにより、半導体薄膜層内に、多数の大粒径の半導体単結晶粒が規則的整列態様で形成配置された薄膜半導体装置基板を得ることができる。
【0037】
本発明の薄膜半導体装置製造方法は、薄膜半導体層に多数の大粒径の半導体単結晶粒が規則的整列態様で形成配置されている基板を用い、上記半導体単結晶毎に、ソース電極、ドレイン電極及びゲート電極を有する単位回路を形成するようにしたので、それにより、移動度が大きく、かつ電子散乱等の欠陥のない薄膜半導体装置を得ることができる。
【図面の簡単な説明】
【図1】 本発明の薄膜半導体装置の製造過程を示す模式図。
【図2】 エネルギー線照射の際のエネルギー線強度の二次元的分布状態を示す模式図。
【図3】 照射エネルギー線強度の最大値←→最小値間のプロフィルを示す模式図。
【図4】 エネルギー線照射後における単結晶粒の整列状態の一例を示す模式図。
【図5】 本発明の薄膜半導体装置における、結晶粒と電極配置状態の対応関係の一例を示す模式図。
【図6】 従来の多結晶薄膜半導体を用いた薄膜半導体装置における、結晶粒と電極配置状態の対応関係を示す模式図。

Claims (1)

  1. 絶縁材からなる基層上に第1熱伝導・結晶制御層、非単結晶半導体層及び第2熱伝導・結晶制御層を順次積層形成し、上記第2熱伝導・結晶制御層を介して上記非単結晶半導体層にエネルギー線を照射して上記非単結晶半導体層を結晶化又は再結晶化させ、次いで照射位置を順次移動させて照射を行うことによって、非単結晶半導体層の予め定められた位置を結晶化する工程と、を含む薄膜半導体装置の製造方法であって、
    上記第1熱伝導・結晶制御層は200nmないし300nmの膜厚を有し、上記第2熱伝導・結晶制御層は100nmないし300nmの膜厚を有するものであり
    上記エネルギー線の照射による結晶化工程は、所定の照射面積内において、照射エネルギー線強度が最大値となる領域と最大値から連続的に低減して最小値となる領域とが二次元方向において規則的に繰り返して配列される強度分布態様を有するエネルギー線照射によって行い、
    上記最大値の照射エネルギー線強度は上記非単結晶半導体層を上記照射時間内で溶融せしめるに必要かつ十分な強度とし、上記最小値の照射エネルギー線強度は上記非単結晶半導体層を上記照射時間内で溶融せしめない強度とし、
    上記照射強度分布態様の照射エネルギー線の照射により、上記最大値の照射エネルギー線強度領域と上記最小値の照射エネルギー線強度領域の間の、完全には溶融されない非単結晶半導体層の領域に結晶核を形成させ、上記結晶核の周囲から上記最大値の照射エネルギー強度領域に向かって結晶を成長させて、溶解温度がもっとも高い上記最大値の照射エネルギー線強度領域や結晶成長端付近は、成長方向の異なる結晶がせめぎあって、結果的に微結晶領域部分ないし粒界となり、かくして、粒径2μm以上の単結晶粒が層内に二次元方向に規則的に整列配置された半導体層を形成する工程とし、
    上記の結晶化工程によって得られた、絶縁材からなる基層と、基層上に形成されて粒径2μm以上の半導体単結晶粒が二次元方向において規則的整列態様で配置されている薄膜半導体層と、を有する薄膜半導体装置基板内の、上記単結晶粒上にゲート絶縁膜を介してゲート電極を形成する工程と、
    上記ゲート電極が形成された上記半導体単結晶粒に複数のソース電極及びドレイン電極を形成し、各単結晶粒毎に複数の単位回路を形成する工程と、
    を有することを特徴とする薄膜半導体装置の製造方法。
JP2001218370A 2001-07-17 2001-07-18 薄膜半導体装置の製造方法 Expired - Fee Related JP4784955B2 (ja)

Priority Applications (9)

Application Number Priority Date Filing Date Title
JP2001218370A JP4784955B2 (ja) 2001-07-18 2001-07-18 薄膜半導体装置の製造方法
TW091114798A TW558838B (en) 2001-07-18 2002-07-04 A thin film semiconductor device having arrayed configuration of semiconductor crystals and a method for producing it
PCT/JP2002/006981 WO2003009351A1 (fr) 2001-07-18 2002-07-10 Dispositif semi-conducteur a film mince et son procede de production
CNB028022637A CN1276471C (zh) 2001-07-18 2002-07-10 薄膜半导体器件及其制造方法
KR1020037003842A KR100792323B1 (ko) 2001-07-18 2002-07-10 박막 반도체장치 및 그 제조방법
EP20020745896 EP1416522A4 (en) 2001-07-18 2002-07-10 THIN FILM SEMICONDUCTOR DEVICE AND METHOD FOR PRODUCING THE SAME
CNB2006100594857A CN100468765C (zh) 2001-07-18 2002-07-10 薄膜半导体器件
US10/192,850 US6828178B2 (en) 2001-07-18 2002-07-11 Thin film semiconductor device having arrayed configuration of semiconductor crystals and a method for producing it
US10/975,845 US20050085002A1 (en) 2001-07-17 2004-10-29 Thin film semiconductor device and its substrate sheet as well as the method for production thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001218370A JP4784955B2 (ja) 2001-07-18 2001-07-18 薄膜半導体装置の製造方法

Publications (3)

Publication Number Publication Date
JP2003031497A JP2003031497A (ja) 2003-01-31
JP2003031497A5 JP2003031497A5 (ja) 2005-09-08
JP4784955B2 true JP4784955B2 (ja) 2011-10-05

Family

ID=19052554

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001218370A Expired - Fee Related JP4784955B2 (ja) 2001-07-17 2001-07-18 薄膜半導体装置の製造方法

Country Status (7)

Country Link
US (2) US6828178B2 (ja)
EP (1) EP1416522A4 (ja)
JP (1) JP4784955B2 (ja)
KR (1) KR100792323B1 (ja)
CN (2) CN1276471C (ja)
TW (1) TW558838B (ja)
WO (1) WO2003009351A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4310076B2 (ja) * 2001-05-31 2009-08-05 キヤノン株式会社 結晶性薄膜の製造方法
JP4813743B2 (ja) * 2002-07-24 2011-11-09 株式会社 日立ディスプレイズ 画像表示装置の製造方法
JP2010114472A (ja) * 2003-06-30 2010-05-20 Advanced Lcd Technologies Development Center Co Ltd 結晶化方法
TW200503061A (en) 2003-06-30 2005-01-16 Adv Lcd Tech Dev Ct Co Ltd Crystallization method, crystallization apparatus, processed substrate, thin film transistor and display apparatus
JP4524413B2 (ja) * 2003-06-30 2010-08-18 シャープ株式会社 結晶化方法
JP2005109352A (ja) * 2003-10-01 2005-04-21 Advanced Lcd Technologies Development Center Co Ltd アニール用薄膜半導体構造体、薄膜半導体用アニール方法、薄膜半導体装置、薄膜半導体装置製造方法、および表示装置
JP2005191173A (ja) * 2003-12-25 2005-07-14 Hitachi Ltd 表示装置及びその製造方法
TW200541079A (en) 2004-06-04 2005-12-16 Adv Lcd Tech Dev Ct Co Ltd Crystallizing method, thin-film transistor manufacturing method, thin-film transistor, and display device
CN1707774A (zh) * 2004-06-10 2005-12-14 株式会社液晶先端技术开发中心 薄膜晶体管的电路、设计方法和程序、设计程序记录介质
JP4834853B2 (ja) 2004-06-10 2011-12-14 シャープ株式会社 薄膜トランジスタ回路、薄膜トランジスタ回路の設計方法、薄膜トランジスタ回路の設計プログラム、設計プログラム記録媒体、及び表示装置
KR100646937B1 (ko) * 2005-08-22 2006-11-23 삼성에스디아이 주식회사 다결정 실리콘 박막트랜지스터 및 그 제조방법
JP2010034366A (ja) 2008-07-30 2010-02-12 Sony Corp 半導体処理装置および半導体処理方法
KR100998257B1 (ko) 2008-08-06 2010-12-03 한양대학교 산학협력단 비정질 박막의 결정화방법 및 이를 수행하기 위한 배선구조
JP2010263240A (ja) * 2010-07-27 2010-11-18 Sharp Corp 結晶化方法、結晶化装置、薄膜トランジスタ及び表示装置

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3287834B2 (ja) * 1989-11-16 2002-06-04 ソニー株式会社 多結晶半導体薄膜の熱処理方法
JP2900588B2 (ja) * 1990-11-16 1999-06-02 キヤノン株式会社 結晶物品の形成方法
JP3343098B2 (ja) * 1990-11-28 2002-11-11 シャープ株式会社 アクティブマトリクス表示装置
JPH06289431A (ja) * 1993-03-31 1994-10-18 A G Technol Kk 薄膜トランジスタの形成方法とアクティブマトリクス表示素子
JP3326654B2 (ja) * 1994-05-02 2002-09-24 ソニー株式会社 表示用半導体チップの製造方法
JP3897826B2 (ja) * 1994-08-19 2007-03-28 株式会社半導体エネルギー研究所 アクティブマトリクス型の表示装置
JP2647020B2 (ja) * 1994-09-27 1997-08-27 セイコーエプソン株式会社 相補型薄膜トランジスタ及びその製造方法
JP3675886B2 (ja) * 1995-03-17 2005-07-27 株式会社半導体エネルギー研究所 薄膜半導体デバイスの作製方法
JP3850461B2 (ja) * 1995-04-26 2006-11-29 株式会社半導体エネルギー研究所 半導体装置の作製方法
JPH0917729A (ja) * 1995-06-29 1997-01-17 Sharp Corp 半導体装置の製造方法
JPH0955509A (ja) * 1995-08-11 1997-02-25 Sharp Corp 半導体装置の製造方法
US5977559A (en) * 1995-09-29 1999-11-02 Semiconductor Energy Laboratory Co., Ltd. Thin-film transistor having a catalyst element in its active regions
US6190949B1 (en) * 1996-05-22 2001-02-20 Sony Corporation Silicon thin film, group of silicon single crystal grains and formation process thereof, and semiconductor device, flash memory cell and fabrication process thereof
JPH10261799A (ja) * 1997-03-18 1998-09-29 Sony Corp 半導体基板の製造方法及び半導体装置の製造方法
JPH11145056A (ja) * 1997-11-07 1999-05-28 Sony Corp 半導体材料
JP2000223419A (ja) * 1998-06-30 2000-08-11 Sony Corp 単結晶シリコン層の形成方法及び半導体装置の製造方法、並びに半導体装置
JP3156776B2 (ja) * 1998-08-03 2001-04-16 日本電気株式会社 レーザ照射方法
JP2000082669A (ja) * 1998-09-07 2000-03-21 Japan Science & Technology Corp 太陽電池用多結晶半導体膜の製造方法
JP3237630B2 (ja) * 1998-11-13 2001-12-10 日本電気株式会社 薄膜トランジスタの製造方法
JP2000252212A (ja) * 1998-12-29 2000-09-14 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP4403599B2 (ja) * 1999-04-19 2010-01-27 ソニー株式会社 半導体薄膜の結晶化方法、レーザ照射装置、薄膜トランジスタの製造方法及び表示装置の製造方法
JP3540262B2 (ja) * 1999-09-16 2004-07-07 松下電器産業株式会社 薄膜トランジスタの製造方法及びそれを用いた表示装置の製造方法
JP4906017B2 (ja) * 1999-09-24 2012-03-28 株式会社半導体エネルギー研究所 表示装置
JP2001144296A (ja) * 1999-11-12 2001-05-25 Toshiba Corp 多結晶半導体装置

Also Published As

Publication number Publication date
US20030027410A1 (en) 2003-02-06
KR20040028613A (ko) 2004-04-03
EP1416522A8 (en) 2004-08-04
KR100792323B1 (ko) 2008-01-07
EP1416522A1 (en) 2004-05-06
CN1841765A (zh) 2006-10-04
CN1465092A (zh) 2003-12-31
JP2003031497A (ja) 2003-01-31
CN100468765C (zh) 2009-03-11
CN1276471C (zh) 2006-09-20
WO2003009351A1 (fr) 2003-01-30
EP1416522A4 (en) 2005-09-21
US6828178B2 (en) 2004-12-07
TW558838B (en) 2003-10-21
US20050085002A1 (en) 2005-04-21

Similar Documents

Publication Publication Date Title
TW527731B (en) Method for crystallizing silicon layer
KR100671212B1 (ko) 폴리실리콘 형성방법
US7067404B2 (en) Thin film semiconductor device having a gate electrode insulator formed through high-heat oxidization
JP4784955B2 (ja) 薄膜半導体装置の製造方法
JP2004087535A (ja) 結晶質半導体材料の製造方法および半導体装置の製造方法
KR100390523B1 (ko) 실리콘 박막 결정화 방법
KR20030069779A (ko) 박막트랜지스터 및 그 제조방법
KR100333275B1 (ko) 액정표시장치의 tft 및 그 제조방법
JP2006060185A (ja) 薄膜トランジスタの製造方法
JP4084039B2 (ja) 薄膜半導体装置及びその製造方法
JP2003031497A5 (ja)
KR100660814B1 (ko) 박막트랜지스터의 반도체층 형성방법
KR100710621B1 (ko) 박막트랜지스터형 어레이기판의 액티브층 제조방법
JPH07176757A (ja) 薄膜トランジスタの製造方法
JPH09260676A (ja) 薄膜トランジスタの製造方法
TWI233457B (en) Method of forming poly-silicon crystallization
KR101009429B1 (ko) 다결정 실리콘막, 이를 포함하는 박막트랜지스터, 및 이의제조방법
JPH02275641A (ja) 半導体装置の製造方法
JP2005005381A (ja) 結晶質半導体材料の製造方法および半導体装置の製造方法
KR20030015617A (ko) 결정질 실리콘의 제조방법
JPH03159116A (ja) 多結晶半導体薄膜の熱処理方法
KR100860007B1 (ko) 박막트랜지스터, 박막트랜지스터의 제조방법, 이를 구비한유기전계발광표시장치 및 그의 제조방법
JP2876598B2 (ja) 半導体装置の製造方法
KR100599966B1 (ko) 다결정실리콘 박막트랜지스터 제조방법
JP4271453B2 (ja) 半導体結晶化方法および薄膜トランジスタの製造方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20050316

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050316

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20081021

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081222

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090203

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090403

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090423

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20090428

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20090710

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110527

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110706

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140722

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140722

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees