JP4130158B2 - 半導体装置の製造方法、半導体装置 - Google Patents
半導体装置の製造方法、半導体装置 Download PDFInfo
- Publication number
- JP4130158B2 JP4130158B2 JP2003164115A JP2003164115A JP4130158B2 JP 4130158 B2 JP4130158 B2 JP 4130158B2 JP 2003164115 A JP2003164115 A JP 2003164115A JP 2003164115 A JP2003164115 A JP 2003164115A JP 4130158 B2 JP4130158 B2 JP 4130158B2
- Authority
- JP
- Japan
- Prior art keywords
- via hole
- semiconductor device
- insulating film
- layer
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/20—Interconnections within wafers or substrates, e.g. through-silicon vias [TSV]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0234—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias comprising etching via holes that stop on pads or on electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W20/00—Interconnections in chips, wafers or substrates
- H10W20/01—Manufacture or treatment
- H10W20/021—Manufacture or treatment of interconnections within wafers or substrates
- H10W20/023—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias
- H10W20/0242—Manufacture or treatment of interconnections within wafers or substrates the interconnections being through-semiconductor vias comprising etching via holes from the back sides of the chips, wafers or substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W74/00—Encapsulations, e.g. protective coatings
- H10W74/10—Encapsulations, e.g. protective coatings characterised by their shape or disposition
- H10W74/111—Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed
- H10W74/129—Encapsulations, e.g. protective coatings characterised by their shape or disposition the semiconductor body being completely enclosed forming a chip-scale package [CSP]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/01—Manufacture or treatment
- H10W70/05—Manufacture or treatment of insulating or insulated package substrates, or of interposers, or of redistribution layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W70/00—Package substrates; Interposers; Redistribution layers [RDL]
- H10W70/60—Insulating or insulated package substrates; Interposers; Redistribution layers
- H10W70/62—Insulating or insulated package substrates; Interposers; Redistribution layers characterised by their interconnections
- H10W70/65—Shapes or dispositions of interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/012—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/012—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
- H10W72/01221—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps using local deposition
- H10W72/01225—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps using local deposition in solid form, e.g. by using a powder or by stud bumping
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/012—Manufacture or treatment of bump connectors, dummy bumps or thermal bumps
- H10W72/01251—Changing the shapes of bumps
- H10W72/01255—Changing the shapes of bumps by using masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/01—Manufacture or treatment
- H10W72/019—Manufacture or treatment of bond pads
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/071—Connecting or disconnecting
- H10W72/072—Connecting or disconnecting of bump connectors
- H10W72/07251—Connecting or disconnecting of bump connectors characterised by changes in properties of the bump connectors during connecting
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/241—Dispositions, e.g. layouts
- H10W72/244—Dispositions, e.g. layouts relative to underlying supporting features, e.g. bond pads, RDLs or vias
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/20—Bump connectors, e.g. solder bumps or copper pillars; Dummy bumps; Thermal bumps
- H10W72/251—Materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/921—Structures or relative sizes of bond pads
- H10W72/922—Bond pads being integral with underlying chip-level interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/921—Structures or relative sizes of bond pads
- H10W72/922—Bond pads being integral with underlying chip-level interconnections
- H10W72/9223—Bond pads being integral with underlying chip-level interconnections with redistribution layers [RDL]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/921—Structures or relative sizes of bond pads
- H10W72/922—Bond pads being integral with underlying chip-level interconnections
- H10W72/9226—Bond pads being integral with underlying chip-level interconnections with via interconnections
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/921—Structures or relative sizes of bond pads
- H10W72/923—Bond pads having multiple stacked layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/931—Shapes of bond pads
- H10W72/934—Cross-sectional shape, i.e. in side view
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/941—Dispositions of bond pads
- H10W72/942—Dispositions of bond pads relative to underlying supporting features, e.g. bond pads, RDLs or vias
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10W—GENERIC PACKAGES, INTERCONNECTIONS, CONNECTORS OR OTHER CONSTRUCTIONAL DETAILS OF DEVICES COVERED BY CLASS H10
- H10W72/00—Interconnections or connectors in packages
- H10W72/90—Bond pads, in general
- H10W72/951—Materials of bond pads
- H10W72/952—Materials of bond pads comprising metals or metalloids, e.g. PbSn, Ag or Cu
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
【発明の属する技術分野】
本発明は、複数のボール状の導電端子が配列されたBGA(Ball Grid Array)型の半導体装置及びその製造方法に関するものである。
【0002】
【従来の技術】
近年、三次元実装技術として、また新たなパッケージ技術として、CSP(Chip Size Package)が注目されている。CSPとは、半導体チップの外形寸法と略同サイズの外形寸法を有する小型パッケージをいう。
【0003】
従来より、CSPの一種として、BGA型の半導体装置が知られている。このBGA型の半導体装置は、半田等の金属部材からなるボール状の導電端子をパッケージの一主面上に格子状に複数配列し、パッケージの他の面上に搭載される半導体チップと電気的に接続したものである。
【0004】
そして、このBGA型の半導体装置を電子機器に組み込む際には、各導電端子をプリント基板上の配線パターンに圧着することで、半導体チップとプリント基板上に搭載される外部回路とを電気的に接続している。
【0005】
このようなBGA型の半導体装置は、側部に突出したリードピンを有するSOP(Small Outline Package)やQFP(Quad Flat Package)等の他のCSP型の半導体装置に比べて、多数の導電端子を設けることが出来、しかも小型化できるという長所を有する。このBGA型の半導体装置は、例えば携帯電話機に搭載されるデジタルカメラのイメージセンサチップとしての用途がある。
【0006】
図28は、従来のBGA型の半導体装置の概略構成を成すものであり、図28(A)は、このBGA型の半導体装置の表面側の斜視図である。また、図28(B)はこのBGA型の半導体装置の裏面側の斜視図である。
【0007】
このBGA型の半導体装置101は、第1及び第2のガラス基板102、103の間に半導体チップ104がエポキシ樹脂105a、105bを介して封止されている。第2のガラス基板103の一主面上、即ちBGA型の半導体装置101の裏面上には、導電端子106が格子状に複数配置されている。この導電 端子106は、第2の配線110を介して半導体チップ104へと接続される。複数の第2の配線110には、それぞれ半導体チップ104の内部から引き出されたアルミニウム配線が接続されており、各導電端子106と半導体チップ104との電気的接続がなされている。
【0008】
このBGA型の半導体装置101の断面構造について図29を参照して更に詳しく説明する。図29はダイシングラインに沿って、個々のチップに分割されたBGA型の半導体装置101の断面図を示している。
【0009】
半導体チップ104の表面に配置された絶縁膜108上に第1の配線107が設けられている。この半導体チップ104は樹脂層105aによって第1のガラス基板102と接着されている。また、この半導体チップ104の裏面は、樹脂層105bによって第2のガラス基板103と接着されている。
【0010】
そして、第1の配線107の一端は第2の配線110と接続されている。この第2の配線110は、第1の配線107の一端から第2のガラス基板103の表面に延在している。そして、第2のガラス基板103上に延在した第2の配線上には、ボール状の導電端子106が形成されている。
【0011】
上述した技術は、例えば以下の特許文献1に記載されている。
【0012】
【特許文献1】
特表2002−512436号公報
【0013】
【発明が解決しようとする課題】
しかしながら、上述したBGA型の半導体装置101において、第1の配線107と第2の配線110との接触面積が非常に小さいので、この接触部分で断線するおそれがあった。また、第2の配線110のステップカバレージにも問題があった。
【0014】
【課題を解決するための手段】
本発明の半導体装置の製造方法は、半導体基板の第1の主面上にパッド電極を形成する工程と、前記半導体基板の第1の主面にガラス基板を接着する工程と、
前記半導体基板の第2の主面上に第1の絶縁膜を形成する工程と、前記半導体基板の第2の主面から前記パッド電極の表面に到達するビアホールを形成する工程と、前記ビアホール内を含む前記半導体基板の第2の主面の全面に第2の絶縁膜を形成する工程と、前記第2の絶縁膜上に緩衝層を形成する工程と、前記第2の絶縁膜を異方性エッチングして、前記ビアホールの底部の第2の絶縁膜を除去して、前記ビアホールの側壁に側壁絶縁膜を残す工程と、前記ビアホールを通して、前記パッド電極と電気的に接続され、かつ前記ビアホールから前記緩衝層上に延びる配線層を形成する工程と、前記配線層上に導電端子を形成する工程と、前記半導体基板を複数の半導体チップに分割する工程と、を具備することを特徴とする。
【0015】
これにより、半導体チップのパッド電極から、その導電端子に至るまでの配線の断線やステップカバレージの劣化を防止し、信頼性の高いBGA型の半導体装置を得ることができる。また、導電端子は緩衝層上に形成されるので、プリント基板への実装時における衝撃が緩和され半導体装置の損傷を防止できる。
【0016】
また、導電端子は、半導体チップの第2の主面より緩衝層の膜厚の分だけ、高い位置に形成される。これにより、この半導体装置がプリント基板へ実装された時に生じる応力が吸収されやすくなり、導電端子の損傷を極力防止することができる。
【0017】
【発明の実施の形態】
次に、本発明の第1の実施形態について図面を参照しながら詳細に説明する。まず、この半導体装置の構造について説明する。図12はこの半導体装置の断面図であり、後述する工程を経たシリコンウエハーをダイシングライン領域に沿って個々のチップに分割したものを示している。また、図12においてDSはダイシングライン中心である。
【0018】
シリコンチップ51Aは、例えばCCDイメージセンサ・チップであり、その第1の主面である表面には、BPSG等の層間絶縁膜52を介してパッド電極53が形成されている。このパッド電極53は、通常のワイヤボンディングに用いられるパッド電極をダイシングライン領域にまで拡張したものであり、拡張パッド電極とも呼ばれる。
【0019】
このパッド電極53は、シリコン窒化膜等のパッシベーション膜54で被覆されている。このパッド電極53が形成されたシリコンチップ51Aの表面には、例えばエポキシ樹脂から成る樹脂層55を介して、ガラス基板56が接着されている。ガラス基板56はシリコンチップ51Aを保護する保護基板として、またシリコンチップ51Aを支持する支持基板として用いられる。
【0020】
シリコンチップ51AがCCDイメージセンサ・チップの場合には、外部からの光をシリコンチップ51Aの表面のCCDデバイスで受光する必要があるため、ガラス基板56のような透明基板、もしくは半透明基板を用いる必要がある。シリコンチップ51Aが受光や発光するものでない場合には不透明基板であってもよい。
【0021】
そして、シリコンチップ51Aの第2の主面である裏面から、パッド電極53に到達するビアホールVHが形成されている。また、ビアホールVHの側壁には側壁絶縁膜61Aが形成されている。側壁絶縁膜61Aは後述する配線層63とシリコンチップ51Aとを電気的に絶縁するものである。
【0022】
また、シリコンチップ51Aの裏面には、ビアホールVHと隣接した領域に、第1の絶縁膜57を介して緩衝層60が形成されている。
【0023】
そして、このビアホールVHを通してパッド電極53に電気的に接続し、かつビアホールVHからシリコンチップ51Aの裏面上を延在する配線層63が形成されている。配線層63は、再配線層とも呼ばれるもので、例えば銅(Cu)上に、Ni/Au等のバリア層64を積層した構造である。
【0024】
配線層63の下層にはシード層61が設けられているが、これは配線層63を電解メッキによって形成する際に用いられるメッキ電極となる金属層である。配線層63は、緩衝層60を覆うように、シリコンチップ51Aの裏面上に延びている。
【0025】
そして、配線層63は保護膜であるソルダーマスク65によって覆われているが、ソルダーマスク65には緩衝層60上の部分に開口部Kが形成されている。このソルダーマスク65の開口部Kを通して、導電端子であるハンダボール66が搭載されている。これにより、ハンダボール66と配線層63とが電気的に接続されている。このようなハンダボール66を複数形成することでBGA構造を得ることができる。
【0026】
こうして、シリコンチップ51Aのパッド電極53から、その裏面に形成されたハンダボール66に至るまでの配線が可能となる。また、ビアホールVHを通して配線しているので、断線が起こりにくくステップカバレージも優れている。さらに配線の機械的強度も高い。
【0027】
また、ハンダボール66は、緩衝層60上に配置されているので、このハンダボール66を介して、この半導体装置をプリント基板へ搭載する際に、緩衝層60が一種のクッションとして働き、その衝撃が緩和されハンダボール66や本体である半導体装置が損傷することが防止される。
【0028】
また、ハンダボール66の形成位置がシリコンチップ51Aの裏面より緩衝層60の厚さ分だけ高くなる。これにより、この半導体装置をプリント基板に搭載する際に、プリント基板とハンダボール66との熱膨張率の差によって生じる応力によって、ハンダボール66やシリコンチップ51Aが損傷することが防止される。
【0029】
緩衝層60は、有機絶縁物や無機絶縁物、金属、シリコン、ホトレジスト等の様々な材質を用いることができるが、クッションとして機能させるには、弾力性に富んだ有機絶縁物や無機絶縁物、ホトレジスト等が適している。
【0030】
また、シリコンチップ51Aは、GaAs、Ge、Si−Ge等の他の材料の半導体チップであってもよい。また、ガラス基板56は、シリコンチップ51Aの熱膨張係数Ksに近い熱膨張係数Kgを有していることが好ましい。その熱膨張係数Kgの範囲はSiの熱膨張係数Ks(2.6〜3.0ppm/°K)の±30%以内である。すなわち、ガラス基板の熱膨張係数Kg、前記半導体基板の熱膨張係数Ksとすると、0.7Ks≦Kg≦1.3Ksという関係が成り立つことである。
【0031】
これによって、ガラス基板56とシリコンチップ51Aの熱膨張係数の差によるガラス基板56の反りが防止される。シリコンチップ51Aが他の材料の半導体チップである場合にも同様のことが言える。
【0032】
次にこの半導体装置の製造方法について説明する。図1に示すように、シリコンウエハー51の第1の主面である表面には、図示しない半導体集積回路(例えば、CCDイメージセンサ)が形成されているものとする。なお、図1は、後述するダイシング工程で分割される予定の隣接チップの境界の断面を示している。
【0033】
そのシリコンウエハー51の表面に、BPSG等の層間絶縁膜52を介して、一対のパッド電極53を形成する。この一対のパッド電極53は例えばアルミニウム、アルミニウム合金、銅などの金属層から成り、その厚さは1μm程度である。また、一対のパッド電極53はダイシングライン領域DLに拡張され、その拡張された端部をダイシングライン中心DSの手前に配置している。
【0034】
そして、一対のパッド電極53を覆うシリコン窒化膜等のパッシベーション膜54を形成し、さらにこのパッシベーション膜54上に、例えばエポキシ樹脂から成る樹脂層55を塗布する。
【0035】
そして、この樹脂層55を介して、シリコンウエハー51の表面にガラス基板56を接着する。このガラス基板56はシリコンウエハー51の保護基板や支持基板として機能する。そして、このガラス基板56が接着された状態で、必要に応じてシリコンウエハー51の裏面エッチング、いわゆるバックグラインドを行い、その厚さを150μm程度に加工する。
【0036】
その後、酸(例えば、HFと硝酸等との混合液)をエッチャントとして用いて20μm程度、シリコンウエハー51をエッチングする。これにより、バックグランドによって生じたシリコンウエハー51の機械的なダメージ層を除去し、シリコンウエハー51の表面に形成されたデバイスの特性を改善するのに有効である。本実施形態では、シリコンウエハー51の最終仕上がりの厚さは130μm程度であるが、これはデバイスの種類に応じて適宜選択することができる。
【0037】
そして、上記工程により裏面が削られたシリコンウエハー51の裏面の全面に第1の絶縁膜57を形成する。この第1の絶縁膜57は、例えばプラズマCVD法によって形成され、PE−SiO2膜やPE−SiN膜が適している。
【0038】
次に、図2に示すように、第1の絶縁膜57上にホトレジスト層58を選択的に形成し、このホトレジスト層58をマスクとして、第1の絶縁膜57及びシリコンウエハー51のエッチングを行い、シリコンウエハー51を貫通するビアホールVHを形成する。ビアホールVHの底部には層間絶縁膜52が露出され、それに接してパッド電極53がある。ビアホールVHの幅は、40μm程度、その長さは200μm程度である。
【0039】
ビアホールVHを形成するには、レーザービームを用いてエッチングする方法やドライエッチングを使用する方法がある。このビアホールVHの断面形状は、後述するシード層61の被覆性を良くするために、レーザービームの制御により順テーパー形状に加工することが好ましい。
【0040】
次に、図3に示すようにビアホールVHが形成されたシリコンウエハー51の裏面全体に第2の絶縁膜59を形成する。第2の絶縁膜59は、例えばプラズマCVD法によって形成され、PE−SiO2膜やPE−SiN膜が適している。第2の絶縁膜59はビアホールVHの底部、側壁及び第1の絶縁膜57上に形成される。
【0041】
次に、図4に示すように、ビアホールVHに隣接し、第2の絶縁膜59上に緩衝層60を形成する。緩衝層60としては、フィルムレジストを用い、マスク露光及び現像処理により、所定の領域に形成することができる。緩衝層60は、これに限らず、有機絶縁物や無機絶縁物、金属、シリコン、ホトレジスト等の様々な材質を用いることができるが、クッションとして機能させるには、弾力性に富んだ有機絶縁物や無機絶縁物、ホトレジスト等が適している。
【0042】
次に、図5に示すようにホトレジスト層を用いないで、異方性のドライエッチングを行う。ビアホールVHの側壁にのみ、第2の絶縁膜59が残り、これが側壁絶縁膜59Aとなる。このエッチング工程で、ビアホールVHの底部の第2の絶縁膜59及び層間絶縁膜52がエッチング除去され、パッド電極53が露出される。
【0043】
このように、本実施形態ではビアホールVHを形成後に、第2の絶縁膜59をビアホールVHの中に形成し、緩衝層60を形成した後に、ビアホールVHの底部の第2の絶縁膜59及び層間絶縁膜52をエッチングして除去し、パッド電極53を露出している。
【0044】
これとは反対に、ビアホールVHの底部をエッチングして、パッド電極53を露出した後に、緩衝層60を形成することも可能であるが、そうすると、緩衝層60を形成する時に、露出されたビアホールVHの底部が汚染され、後にビアホールVH内に形成する配線層63とパッド電極53との電気的接続が不良になるおそれがある。そこで、本実施形態のように、ビアホールVHを形成後に、ビアホールVHの底部をエッチングする方が、配線層63とパッド電極53との良好な電気的接続を得る上で好ましい。
【0045】
また、図5の工程で緩衝層60を形成後にビアホールVH内の絶縁膜をエッチングして側壁絶縁膜59Aを形成しているが、このエッチングにより緩衝層60の表面が荒れて、後述するシード層61との密着性が上がるという利点もある。
【0046】
次に、配線層63を形成する工程を説明する。図6に示すように、銅(Cu)層、もしくはチタンタングステン(TiW)層やチタンナイトライド(TiN)層、タンタルナイトライド(TaN)層などのバリアメタル層、もしくは銅(Cu)層とバリアメタル層との積層構造から成るシード層61をスパッタ法、MOCVD法、無電解メッキなどのいずれかの方法により、シリコンウエハー51の裏面側から、ビアホールVH内を含む全面に形成する。シード層61は、ビアホールVH内では、パッド電極53と電気的に接続され、かつ側壁絶縁膜59Aを覆うように形成される。
【0047】
また、シード層61は緩衝層60も覆っている。ここで、シード層61を構成するバリアメタル層は銅(Cu)が側壁絶縁膜59Aを通してシリコンウエハー51中に拡散するのを防止する。ただし、側壁絶縁膜59AがSiN膜で形成されている場合には、SiN膜が銅拡散に対するバリアとなるため、シード層61は銅(Cu)のみでも問題ない。
【0048】
シード層61は後述する電解メッキ時のメッキ成長のためメッキ電極となる。その厚さは1μm程度でよい。なお、ビアホールVHが順テーパーに加工されている場合には、シード層61の形成にはスパッタ法を用いることができる。
【0049】
そして、銅(Cu)の電解メッキを行うが、その前にメッキ膜を形成しない領域に選択的にホトレジスト層62を形成する(図7)。この領域は配線層63及びハンダボール形成領域を除く領域である。
【0050】
次に、図8に示すように、銅(Cu)の電解メッキを行うことで配線層63を形成する。配線層63はビアホールVHからシリコンウエハー51の裏面に取り出され、この裏面上を延びて、緩衝層60を覆う。これにより配線層63は、パッド電極53と電気的に接続される。なお、図8では、配線層63はビアホールVH内に完全に埋め込まれているが、メッキ時間の調整により、不完全に埋め込まれても良い。
【0051】
そして、ホトレジスト層62を除去し、配線層63をマスクとして、ホトレジスト層62の下に残存しているシード層61をエッチングにより除去する。このとき、配線層63もエッチングされるが、配線層63はシード層61より厚いので問題はない。
【0052】
次に、図9に示すように、ニッケル(Ni),金(Au)の無電解メッキ、もしくはスパッタ法により、配線層63上にNi/Au層から成るバリア層64を形成する。
【0053】
次に、図10に示すように、配線層63上にソルダーマスク65を被着する。ソルダーマスク65の緩衝層60上の部分については除去され、開口部Kが設けられている。
【0054】
そして、図11に示すように、スクリーン印刷法を用いて、配線層63の所定領域上にハンダを印刷し、このハンダを熱処理でリフローさせることで、ハンダボール66を形成する。ハンダボール66は、ハンダに限らず、鉛フリーの低融点金属材料を用いて形成しても良い。
【0055】
なお、配線層63はシリコンウエハー51の裏面の所望領域に、所望の本数を形成することができ、ハンダボール66の数や形成領域も自由に選択できる。
【0056】
そして、図12に示すように、ダイシングライン中心DSに沿ってダイシング工程を行い、シリコンウエハー51を複数のシリコンチップ51Aに分割する。このダイシング工程では、レーザービームを用いることができる。また、レーザービームを用いたダイシング工程において、ガラス基板56の切断面がテーパー形状となるように加工することにより、ガラス基板56の割れを防止することができる。
【0057】
次に、本発明の第2の実施形態について図面を参照しながら詳細に説明する。まず、この半導体装置の構造について説明する。図15はこの半導体装置の断面図であり、後述する工程を経たシリコンウエハーをダイシングラインに沿って個々のチップに分割したものを示している。
【0058】
また、図15においてDSはスクライブライン中心である。なお、図15において、第1の実施形態に係る図12と同一の構成部分については同一の符号を付して詳細な説明を省略する。
【0059】
本実施形態では、緩衝層60Aは、ビアホールVHの近傍を除いて、シリコンチップ51Aの裏面の全面に形成されている。配線層63は、ビアホールVHから緩衝層60Aに乗り上げ、緩衝層60A上に延びて、緩衝層60A上に終端する。これにより、第1の実施形態に比して、緩衝層60A上に形成される、配線層64及びソルダーマスク65のカバレージが向上する。これ以外の点については第1の実施形態と同じである。
【0060】
次に、本実施形態の半導体装置の製造方法について説明するが、最初の工程からから第2の絶縁膜59を形成するまでの工程(図1〜図3の工程)については、第1の実施形態と全く同じである。
【0061】
第2の絶縁膜59を形成した後、図13に示すように、緩衝層60AをビアホールVHの近傍を除いて、シリコンチップ51Aの裏面の全面に形成する。
【0062】
そして、図14に示すように、第1の実施形態と同様にして配線層63、ソルダーマスク65、ハンダボール66等を形成する。次に、図15に示すように、ダイシングライン中心DSに沿って、ダイシング工程を行い、シリコンウエハー51を複数のシリコンチップ51Aに分割する。
【0063】
次に、本発明の第3の実施形態について図面を参照しながら詳細に説明する。第1及び第2の実施形態では、ビアホールVH内に配線層63を形成する前に、緩衝層60,60Aを形成しているが、本実施形態では、ビアホールVH内に埋め込み配線層を形成した後に、緩衝層73を形成している。
【0064】
以下、図16〜図27を参照して詳しく説明する。図16に示すように、ビアホールVHの底の第2の絶縁膜59及び層間絶縁膜52をエッチング除去し、パッド電極53を露出する。このとき、緩衝層73はまだ形成されていない点で、第1の実施形態と異なるが、その他の点は第1の実施形態と同じである。
【0065】
図17に示すように、銅(Cu)層、もしくはチタンタングステン(TiW)層やチタンナイトライド(TiN)層、タンタルナイトライド(TaN)層などのバリアメタル層、もしくは銅(Cu)層とバリアメタル層との積層構造から成るシード層61Aをスパッタ法、MOCVD法、無電解メッキなどのいずれかの方法により、シリコンウエハー51の裏面側から、ビアホールVH内を含む全面に形成する。
【0066】
シード層61Aは、ビアホールVH内ではパッド電極53と電気的に接続され、かつ側壁絶縁膜59Aを覆うように形成される。シード層61Aは電解メッキ時のメッキ成長のためメッキ電極となる。その厚さは1μm程度でよい。なお、ビアホールVHが順テーパーに加工されている場合には、シード層61Aの形成にはスパッタ法を用いることができる。
【0067】
そして、図18に示すように、ビアホールVH内を含むシリコンウエハー51の裏面の全面に、銅(Cu)の電解メッキを行い、メッキ層70を形成する。ビアホールVH内はメッキ層70によって完全にあるいは不完全に埋め込まれる。
【0068】
次に、図19に示すように、ビアホールVHに埋め込まれたメッキ層70の部分上にホトレジスト層71を露光・現像処理により選択的に形成する。
【0069】
次に図20に示すように、ホトレジスト層71をマスクとして、ホトレジスト層71によって被覆されていないメッキ層70の部分をエッチングし、さらに、その下層のシード層61Aをエッチングし、これらを除去する。これにより、ホトレジスト層71に下層に、ビアホールVH内に選択的に埋め込まれた埋め込み電極72が形成される。
【0070】
次に、図21に示すように、ホトレジスト層71を除去し、埋め込み電極72に隣接して第1の絶縁膜57上に緩衝層73を形成する。
【0071】
次に、図22に示すように、もう一度シード層74をシリコンウエハー51の裏面の全体に形成する。なお、シード層74と第1の絶縁膜57との密着性を向上させるために、シード層74と第1の絶縁膜57との間にTiN等のバリア膜を介在させてもよい。特に、第1の絶縁膜57がSiN膜から成る場合に有効である。
【0072】
その後、シード層74上にホトレジスト層75を形成する。ホトレジスト層75はメッキ膜を形成しない領域に選択的に形成する。シード層74は例えばCu層、あるいはCu/Cr層から成る。
【0073】
そして、図23に示すように、銅(Cu)の電解メッキを行うことで、配線層76を形成する。配線層76は埋め込み電極72の全部又は一部を被覆することでこれと電気的に接続され、さらに緩衝層73を被覆するように延びている。
【0074】
次に、図24に示すように、ホトレジスト層75を除去した後に、ニッケル(Ni),金(Au)の無電解メッキにより、配線層76上にNi/Au層から成るバリア層77を形成する。
【0075】
なお、配線層76は電解メッキ法によって形成したが、アルミニウム又はアルミニウム合金をスパッタ法により、シリコンウエハー51の裏面に全面に成膜し、その後、リソグラフィー及びエッチングにより、選択的に配線層76を形成しても良い。この場合は、アルミニウム又はアルミニウム合金とCuから成る埋め込み電極72との間にバリア膜(Cuの拡散防止膜)として、無電解メッキによるNi膜や、TiN等のバリア膜を形成することが望ましい。
【0076】
次に、図25に示すように、バリア層77で覆われた配線層76上にソルダーマスク78を被着する。ソルダーマスク78の緩衝層73上の部分については除去され、開口部Kが設けられる。
【0077】
次に、図26に示すように、スクリーン印刷法を用いて、開口部Kによって露出され、バリア層77で覆われた配線層76上にハンダを印刷し、このハンダを熱処理でリフローさせることで、ハンダボール79を形成する。配線層75はシリコンウエハー51の裏面の所望領域に、所望の本数を形成することができ、ハンダボール66の数や形成領域も自由に選択できる。
【0078】
そして、図27に示すように、ダイシングライン中心DSに沿ってダイシング工程を行い、シリコンウエハー51を複数のシリコンチップ51Aに分割する。このダイシング工程では、レーザービームを用いることができる。また、レーザービームを用いたダイシング工程において、ガラス基板56の切断面がテーパー形状となるように加工することにより、ガラス基板56の割れを防止することができる。
【0079】
上述した第1、第2実施形態では、ビアホールVH内に電解メッキにより配線層64、64Aを埋め込むように形成し、第3の実施形態ではビアホールVH内に電解メッキにより埋め込み電極71形成しているが、これには限定されず他の方法を用いても良い。例えば、ビアホールVH内にCVD法やMOCVD法により銅(Cu)等の金属を埋め込む方法が挙げられる。
【0080】
さらにまた、上述した第1、第2及び第3の実施形態では、通常のワイヤボンディングに用いられるパッド電極をダイシングライン領域まで拡張して成るパッド電極53を形成しているが、これには限定されず、パッド電極53の代わりにダイシングライン領域DLまで拡張されない通常のワイヤボンディングに用いられるパッド電極をそのまま利用しても良い。この場合は、ビアホールVHの形成位置をこのパッド電極に合わせれば良く、他の工程は全く同じである。
【0081】
【発明の効果】
本発明によれば、半導体チップのパッド電極から、その導電端子に至るまでの配線の断線やステップカバレージの劣化を防止し、信頼性の高いBGA型の半導体装置を得ることができる。また、導電端子は緩衝層上に形成されるので、プリント基板への実装時における衝撃が緩和され半導体装置の損傷を防止できる。
【0082】
また、導電端子は、半導体チップの第2の主面より緩衝層の膜厚の分だけ、高い位置に形成される。これにより、この半導体装置がプリント基板へ実装された時に生じる応力が吸収されやすくなり、導電端子の損傷を極力防止することができる。
【図面の簡単な説明】
【図1】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図2】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図3】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図4】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図5】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図6】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図7】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図8】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図9】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図10】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図11】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図12】本発明の第1の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図13】本発明の第2の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図14】本発明の第2の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図15】本発明の第2の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図16】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図17】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図18】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図19】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図20】本発明の第2の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図21】本発明の第2の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図22】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図23】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図24】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図25】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図26】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図27】本発明の第3の実施形態に係る半導体装置の製造方法を説明する断面図である。
【図28】従来に係る半導体装置を説明する図である。
【図29】従来に係る半導体装置を説明する図である。
Claims (11)
- パッド電極が形成された半導体基板の第1の主面上に支持基板を接着する工程と、
前記半導体基板の第2の主面から前記パッド電極の表面に到達するビアホールを形成する工程と、
前記ビアホール内を含む前記半導体基板の第2の主面の全面に絶縁膜を形成する工程と、
前記絶縁膜を異方性エッチングして、前記ビアホールの底部の前記絶縁膜を除去する工程と、
前記ビアホールを通して、前記パッド電極の表面に電気的に接続され、かつ前記ビアホールから前記第2の主面上に延びる配線層を形成する工程と、
前記配線層上に導電端子を形成する工程と、
前記半導体基板を複数の半導体チップに分割する工程と、を具備することを特徴とする半導体装置の製造方法。 - 前記配線層を形成する工程は、メッキ法又はスパッタ法により行われることを特徴とする請求項1記載の半導体装置の製造方法。
- 前記絶縁膜上に緩衝層を形成する工程を有し、前記緩衝層は前記ビアホールの近傍を除いて、前記半導体チップの第2の主面上に形成されることを特徴とする請求項1又は請求項2記載の半導体装置の製造方法。
- 前記緩衝層を形成した後に、前記絶縁膜を異方性エッチングして、前記ビアホールの底部の前記絶縁膜を除去する工程を行うことを特徴とする請求項3記載の半導体装置の製造方法。
- 前記配線層は前記ビアホール内に不完全に埋め込まれることを特徴とする請求項1乃至4のいずれか1項に記載の半導体装置の製造方法。
- パッド電極が形成された半導体基板の第1の主面上に支持基板を接着する工程と、
前記半導体基板の第2の主面から前記パッド電極の表面に到達するビアホールを形成する工程と、
前記ビアホール内を含む前記半導体基板の第2の主面の全面に絶縁膜を形成する工程と、
前記絶縁膜を異方性エッチングして、前記ビアホールの底部の前記絶縁膜を除去する工程と、
前記ビアホールに埋め込まれ、前記パッド電極の表面に電気的に接続された埋め込み電極を形成する工程と、
前記第2の主面上に前記絶縁膜を介して緩衝層を形成する工程と、
前記埋め込み電極と電気的に接続され、前記緩衝層上に延びる配線層を形成する工程と、
前記配線層上に導電端子を形成する工程と、
前記半導体基板を複数の半導体チップに分割する工程と、を具備することを特徴とする半導体装置の製造方法。 - 前記埋め込み電極を形成する工程は、メッキ法又はスパッタ法により行われることを特徴とする請求項6記載の半導体装置の製造方法。
- 前記埋め込み電極を形成する工程は、CVD法又はMOCVD法により行われることを特徴とする請求項6記載の半導体装置の製造方法。
- 半導体チップの第1の主面に設けられたパッド電極と、
前記半導体チップの第1の主面に接着された支持基板と、
前記半導体チップを貫通して前記パッド電極の表面に到達するように前記半導体チップに形成されたビアホールと、
前記ビアホールの近傍を除いて、前記半導体チップの第2の主面上に形成された緩衝層と、
前記ビアホールを通して、前記パッド電極の表面に電気的に接続され、かつ前記ビアホールから前記緩衝層上に延在した配線層と、
前記緩衝層上に延在した配線層部分上に形成され、この配線層部分と電気的に接続された導電端子とを有することを特徴とする半導体装置。 - 前記ビアホールの側壁に形成され、前記配線層と前記半導体チップとを電気的に絶縁する絶縁層を有することを特徴とする請求項9に記載の半導体装置。
- 前記配線層は前記ビアホール内に不完全に埋め込まれたことを特徴とする請求項9又は請求項10記載の半導体装置。
Priority Applications (7)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003164115A JP4130158B2 (ja) | 2003-06-09 | 2003-06-09 | 半導体装置の製造方法、半導体装置 |
| EP04012460A EP1482553A3 (en) | 2003-05-26 | 2004-05-26 | Semiconductor device and manufacturing method thereof |
| US10/855,974 US7745931B2 (en) | 2003-06-09 | 2004-05-28 | Semiconductor device and manufacturing method thereof |
| KR1020040041600A KR100563887B1 (ko) | 2003-06-09 | 2004-06-08 | 반도체 장치 및 그 제조 방법 |
| CNA2008100741681A CN101281892A (zh) | 2003-06-09 | 2004-06-09 | 半导体装置及其制造方法 |
| CNB2004100493984A CN100383938C (zh) | 2003-06-09 | 2004-06-09 | 半导体装置及其制造方法 |
| US12/778,567 US8101496B2 (en) | 2003-06-09 | 2010-05-12 | Method of manufacturing ball grid array type semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003164115A JP4130158B2 (ja) | 2003-06-09 | 2003-06-09 | 半導体装置の製造方法、半導体装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008013012A Division JP4769926B2 (ja) | 2008-01-23 | 2008-01-23 | 半導体装置及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2005005322A JP2005005322A (ja) | 2005-01-06 |
| JP4130158B2 true JP4130158B2 (ja) | 2008-08-06 |
Family
ID=33549184
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2003164115A Expired - Fee Related JP4130158B2 (ja) | 2003-05-26 | 2003-06-09 | 半導体装置の製造方法、半導体装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US7745931B2 (ja) |
| JP (1) | JP4130158B2 (ja) |
| KR (1) | KR100563887B1 (ja) |
| CN (2) | CN100383938C (ja) |
Families Citing this family (75)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6943056B2 (en) * | 2002-04-16 | 2005-09-13 | Renesas Technology Corp. | Semiconductor device manufacturing method and electronic equipment using same |
| JP4850392B2 (ja) | 2004-02-17 | 2012-01-11 | 三洋電機株式会社 | 半導体装置の製造方法 |
| JP2005235860A (ja) | 2004-02-17 | 2005-09-02 | Sanyo Electric Co Ltd | 半導体装置及びその製造方法 |
| JP4307284B2 (ja) * | 2004-02-17 | 2009-08-05 | 三洋電機株式会社 | 半導体装置の製造方法 |
| TWI272683B (en) * | 2004-05-24 | 2007-02-01 | Sanyo Electric Co | Semiconductor device and manufacturing method thereof |
| JP4139803B2 (ja) * | 2004-09-28 | 2008-08-27 | シャープ株式会社 | 半導体装置の製造方法 |
| US7049208B2 (en) * | 2004-10-11 | 2006-05-23 | Intel Corporation | Method of manufacturing of thin based substrate |
| JP4443379B2 (ja) | 2004-10-26 | 2010-03-31 | 三洋電機株式会社 | 半導体装置の製造方法 |
| JP4873517B2 (ja) | 2004-10-28 | 2012-02-08 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置及びその製造方法 |
| KR20060087273A (ko) * | 2005-01-28 | 2006-08-02 | 삼성전기주식회사 | 반도체 패키지및 그 제조방법 |
| US7485967B2 (en) | 2005-03-10 | 2009-02-03 | Sanyo Electric Co., Ltd. | Semiconductor device with via hole for electric connection |
| US7582556B2 (en) * | 2005-06-24 | 2009-09-01 | Megica Corporation | Circuitry component and method for forming the same |
| JP2007049115A (ja) * | 2005-07-13 | 2007-02-22 | Seiko Epson Corp | 半導体装置 |
| JP2007036060A (ja) * | 2005-07-28 | 2007-02-08 | Sanyo Electric Co Ltd | 半導体装置及びその製造方法 |
| KR100893558B1 (ko) * | 2005-08-10 | 2009-04-17 | 세이코 엡슨 가부시키가이샤 | 반도체 장치, 반도체 장치의 제조 방법 및 전자 부품 |
| US7485968B2 (en) | 2005-08-11 | 2009-02-03 | Ziptronix, Inc. | 3D IC method and device |
| JP4745007B2 (ja) * | 2005-09-29 | 2011-08-10 | 三洋電機株式会社 | 半導体装置及びその製造方法 |
| KR100753528B1 (ko) * | 2006-01-04 | 2007-08-30 | 삼성전자주식회사 | 웨이퍼 레벨 패키지 및 이의 제조 방법 |
| TW200737506A (en) * | 2006-03-07 | 2007-10-01 | Sanyo Electric Co | Semiconductor device and manufacturing method of the same |
| JP5036217B2 (ja) * | 2006-05-19 | 2012-09-26 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置及びその製造方法 |
| JP4812512B2 (ja) * | 2006-05-19 | 2011-11-09 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置の製造方法 |
| JP5258567B2 (ja) * | 2006-08-11 | 2013-08-07 | セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー | 半導体装置及びその製造方法 |
| US9034729B2 (en) * | 2006-08-25 | 2015-05-19 | Semiconductor Components Industries, Llc | Semiconductor device and method of manufacturing the same |
| JPWO2008023827A1 (ja) * | 2006-08-25 | 2010-01-14 | 三洋電機株式会社 | 半導体装置 |
| US7901989B2 (en) | 2006-10-10 | 2011-03-08 | Tessera, Inc. | Reconstituted wafer level stacking |
| US8513789B2 (en) | 2006-10-10 | 2013-08-20 | Tessera, Inc. | Edge connect wafer level stacking with leads extending along edges |
| US7829438B2 (en) | 2006-10-10 | 2010-11-09 | Tessera, Inc. | Edge connect wafer level stacking |
| US7759166B2 (en) * | 2006-10-17 | 2010-07-20 | Tessera, Inc. | Microelectronic packages fabricated at the wafer level and methods therefor |
| JP4922891B2 (ja) * | 2006-11-08 | 2012-04-25 | 株式会社テラミクロス | 半導体装置およびその製造方法 |
| JP5010247B2 (ja) * | 2006-11-20 | 2012-08-29 | オンセミコンダクター・トレーディング・リミテッド | 半導体装置及びその製造方法 |
| US7952195B2 (en) | 2006-12-28 | 2011-05-31 | Tessera, Inc. | Stacked packages with bridging traces |
| KR100879191B1 (ko) * | 2007-07-13 | 2009-01-16 | 앰코 테크놀로지 코리아 주식회사 | 반도체 패키지 및 그 제조 방법 |
| CN101809739B (zh) | 2007-07-27 | 2014-08-20 | 泰塞拉公司 | 具有后应用的衬垫延长部分的重构晶片堆封装 |
| US8551815B2 (en) | 2007-08-03 | 2013-10-08 | Tessera, Inc. | Stack packages using reconstituted wafers |
| US8043895B2 (en) | 2007-08-09 | 2011-10-25 | Tessera, Inc. | Method of fabricating stacked assembly including plurality of stacked microelectronic elements |
| JP2009099589A (ja) * | 2007-10-12 | 2009-05-07 | Elpida Memory Inc | ウエハまたは回路基板およびその接続構造体 |
| JP5259197B2 (ja) * | 2008-01-09 | 2013-08-07 | ソニー株式会社 | 半導体装置及びその製造方法 |
| KR101479512B1 (ko) * | 2008-01-22 | 2015-01-08 | 삼성전자주식회사 | 반도체 패키지의 제조방법 |
| JP2009181981A (ja) * | 2008-01-29 | 2009-08-13 | Renesas Technology Corp | 半導体装置の製造方法および半導体装置 |
| CN101969053B (zh) * | 2008-05-16 | 2012-12-26 | 精材科技股份有限公司 | 半导体装置及其制造方法 |
| JP2009295676A (ja) * | 2008-06-03 | 2009-12-17 | Oki Semiconductor Co Ltd | 半導体装置及びその製造方法 |
| EP2308087B1 (en) | 2008-06-16 | 2020-08-12 | Tessera, Inc. | Stacking of wafer-level chip scale packages having edge contacts |
| US7968460B2 (en) | 2008-06-19 | 2011-06-28 | Micron Technology, Inc. | Semiconductor with through-substrate interconnect |
| JP2010103300A (ja) * | 2008-10-23 | 2010-05-06 | Sanyo Electric Co Ltd | 半導体装置及びその製造方法 |
| JP5537016B2 (ja) * | 2008-10-27 | 2014-07-02 | 株式会社東芝 | 半導体装置および半導体装置の製造方法 |
| US20110291687A1 (en) * | 2008-12-12 | 2011-12-01 | Hynix Semiconductor Inc. | Probe card for testing semiconductor device and probe card built-in probe system |
| CN102422412A (zh) | 2009-03-13 | 2012-04-18 | 德塞拉股份有限公司 | 具有穿过结合垫延伸的通路的堆叠式微电子组件 |
| KR20100110613A (ko) * | 2009-04-03 | 2010-10-13 | 삼성전자주식회사 | 반도체 장치 및 그 제조방법 |
| US9799562B2 (en) | 2009-08-21 | 2017-10-24 | Micron Technology, Inc. | Vias and conductive routing layers in semiconductor substrates |
| CN101699618B (zh) * | 2009-11-03 | 2012-01-04 | 陕西华经微电子股份有限公司 | 厚膜bga防硫化工艺方法 |
| US8907457B2 (en) | 2010-02-08 | 2014-12-09 | Micron Technology, Inc. | Microelectronic devices with through-substrate interconnects and associated methods of manufacturing |
| JP5609144B2 (ja) * | 2010-02-19 | 2014-10-22 | ソニー株式会社 | 半導体装置および貫通電極のテスト方法 |
| KR101097628B1 (ko) * | 2010-06-21 | 2011-12-22 | 삼성전기주식회사 | 인쇄회로기판 및 이의 제조방법 |
| CN102569171B (zh) * | 2010-11-18 | 2015-02-04 | 精材科技股份有限公司 | 改善冠状缺陷的线路结构及其制作方法 |
| US9711403B2 (en) * | 2011-01-17 | 2017-07-18 | Xintec Inc. | Method for forming chip package |
| JP2012231096A (ja) * | 2011-04-27 | 2012-11-22 | Elpida Memory Inc | 半導体装置及びその製造方法 |
| CN103241707A (zh) * | 2012-02-07 | 2013-08-14 | 中国科学院上海微系统与信息技术研究所 | 砷化镓图像传感器圆片级芯片尺寸封装方法及其结构 |
| KR101916225B1 (ko) | 2012-04-09 | 2018-11-07 | 삼성전자 주식회사 | Tsv를 구비한 반도체 칩 및 그 반도체 칩 제조방법 |
| US9070698B2 (en) * | 2012-11-01 | 2015-06-30 | International Business Machines Corporation | Through-substrate via shielding |
| US20140151095A1 (en) * | 2012-12-05 | 2014-06-05 | Samsung Electro-Mechanics Co., Ltd. | Printed circuit board and method for manufacturing the same |
| KR101505909B1 (ko) * | 2013-02-06 | 2015-03-26 | (주)옵토레인 | 전자소자의 웨이퍼 레벨 패키징 방법 |
| DE112013007038B4 (de) * | 2013-06-29 | 2024-08-29 | Tahoe Research, Ltd. | Zwischenverbindungsstruktur umfassend Metall-Rückseiten-Umverteilungsleitungen mit sehr kleinem Teilungsabstand kombiniert mit Durchkontaktierungen |
| US9666730B2 (en) * | 2014-08-18 | 2017-05-30 | Optiz, Inc. | Wire bond sensor package |
| EP3340717B1 (en) * | 2015-08-17 | 2021-06-09 | LG Electronics Inc. | Method for transmitting and receiving packets in wireless communication system, and apparatus therefor |
| US9953941B2 (en) | 2015-08-25 | 2018-04-24 | Invensas Bonding Technologies, Inc. | Conductive barrier direct hybrid bonding |
| JP6986221B2 (ja) * | 2016-06-15 | 2021-12-22 | 大日本印刷株式会社 | 孔電極基板の製造方法、孔電極基板および半導体装置 |
| JP6766590B2 (ja) * | 2016-10-24 | 2020-10-14 | 富士通株式会社 | 半導体装置および半導体装置の製造方法 |
| WO2018186027A1 (ja) * | 2017-04-04 | 2018-10-11 | ソニーセミコンダクタソリューションズ株式会社 | 半導体装置、半導体装置の製造方法、及び電子機器 |
| US20180342473A1 (en) * | 2017-05-25 | 2018-11-29 | Advanced Semiconductor Engineering, Inc. | Via structure, substrate structure including the same, and method for manufacturing the same |
| US10510634B2 (en) | 2017-11-30 | 2019-12-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method |
| KR102572059B1 (ko) * | 2018-02-12 | 2023-08-29 | 삼성전자주식회사 | 유기 광전층을 가지는 이미지 센서 및 그 제조 방법 |
| US11716819B2 (en) * | 2018-06-21 | 2023-08-01 | Averatek Corporation | Asymmetrical electrolytic plating for a conductive pattern |
| WO2021192384A1 (ja) * | 2020-03-25 | 2021-09-30 | ローム株式会社 | 半導体装置および半導体装置の製造方法 |
| CN111668125B (zh) * | 2020-06-19 | 2022-03-15 | 绍兴同芯成集成电路有限公司 | 一种晶圆锡球印刷工艺 |
| JP7351266B2 (ja) * | 2020-07-07 | 2023-09-27 | 信越半導体株式会社 | 半導体装置の製造方法 |
Family Cites Families (39)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4842699A (en) * | 1988-05-10 | 1989-06-27 | Avantek, Inc. | Method of selective via-hole and heat sink plating using a metal mask |
| FR2637151A1 (fr) * | 1988-09-29 | 1990-03-30 | Commissariat Energie Atomique | Procede de realisation de connexions electriques a travers un substrat |
| JP3016910B2 (ja) | 1991-07-19 | 2000-03-06 | 富士通株式会社 | 半導体モジュール構造 |
| JP2821830B2 (ja) | 1992-05-14 | 1998-11-05 | セイコーインスツルメンツ株式会社 | 半導体薄膜素子その応用装置および半導体薄膜素子の製造方法 |
| US6124179A (en) * | 1996-09-05 | 2000-09-26 | Adamic, Jr.; Fred W. | Inverted dielectric isolation process |
| US5608264A (en) * | 1995-06-05 | 1997-03-04 | Harris Corporation | Surface mountable integrated circuit with conductive vias |
| JP2663929B2 (ja) * | 1995-08-30 | 1997-10-15 | 日本電気株式会社 | 半導体装置及びその製造方法 |
| EP0860876A3 (de) * | 1997-02-21 | 1999-09-22 | DaimlerChrysler AG | Anordnung und Verfahren zur Herstellung von CSP-Gehäusen für elektrische Bauteile |
| IL123207A0 (en) | 1998-02-06 | 1998-09-24 | Shellcase Ltd | Integrated circuit device |
| US6384466B1 (en) * | 1998-08-27 | 2002-05-07 | Micron Technology, Inc. | Multi-layer dielectric and method of forming same |
| JP2000091339A (ja) | 1998-09-10 | 2000-03-31 | Hitachi Ltd | 半導体装置およびその製造方法 |
| US6479900B1 (en) * | 1998-12-22 | 2002-11-12 | Sanyo Electric Co., Ltd. | Semiconductor device and method of manufacturing the same |
| JP2000195861A (ja) | 1998-12-25 | 2000-07-14 | Texas Instr Japan Ltd | 半導体装置およびその製造方法 |
| JP2000216184A (ja) | 1999-01-25 | 2000-08-04 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
| US6320206B1 (en) * | 1999-02-05 | 2001-11-20 | Lumileds Lighting, U.S., Llc | Light emitting devices having wafer bonded aluminum gallium indium nitride structures and mirror stacks |
| US6277669B1 (en) * | 1999-09-15 | 2001-08-21 | Industrial Technology Research Institute | Wafer level packaging method and packages formed |
| US6249045B1 (en) * | 1999-10-12 | 2001-06-19 | International Business Machines Corporation | Tented plated through-holes and method for fabrication thereof |
| US6388335B1 (en) * | 1999-12-14 | 2002-05-14 | Atmel Corporation | Integrated circuit package formed at a wafer level |
| US6392290B1 (en) * | 2000-04-07 | 2002-05-21 | Siliconix Incorporated | Vertical structure for semiconductor wafer-level chip scale packages |
| JP2002094082A (ja) | 2000-07-11 | 2002-03-29 | Seiko Epson Corp | 光素子及びその製造方法並びに電子機器 |
| US6379982B1 (en) * | 2000-08-17 | 2002-04-30 | Micron Technology, Inc. | Wafer on wafer packaging and method of fabrication for full-wafer burn-in and testing |
| TW521555B (en) * | 2000-08-25 | 2003-02-21 | Hitachi Aic Inc | Electronic device sealing electronic element therein and manufacturing method thereof, and printed wiring board suitable for such electronic device |
| JP4183375B2 (ja) * | 2000-10-04 | 2008-11-19 | 沖電気工業株式会社 | 半導体装置及びその製造方法 |
| CN1171308C (zh) * | 2000-11-28 | 2004-10-13 | 矽品精密工业股份有限公司 | 影像感应器封装 |
| US6319846B1 (en) * | 2001-01-05 | 2001-11-20 | Taiwan Semiconductor Manufacturing Company, Ltd | Method for removing solder bodies from a semiconductor wafer |
| CN1201649C (zh) * | 2001-01-09 | 2005-05-11 | 胜开科技股份有限公司 | 影像感测器的改良封装构造 |
| US6800815B1 (en) * | 2001-01-16 | 2004-10-05 | National Semiconductor Corporation | Materials and structure for a high reliability bga connection between LTCC and PB boards |
| JP2003045877A (ja) * | 2001-08-01 | 2003-02-14 | Sharp Corp | 半導体装置およびその製造方法 |
| KR100638379B1 (ko) | 2001-08-24 | 2006-10-26 | 쇼오트 아게 | 집적회로의 컨택 제조 및 하우징 공정 |
| US6622907B2 (en) * | 2002-02-19 | 2003-09-23 | International Business Machines Corporation | Sacrificial seed layer process for forming C4 solder bumps |
| TWI232560B (en) * | 2002-04-23 | 2005-05-11 | Sanyo Electric Co | Semiconductor device and its manufacture |
| US7340181B1 (en) * | 2002-05-13 | 2008-03-04 | National Semiconductor Corporation | Electrical die contact structure and fabrication method |
| TW564527B (en) * | 2002-10-17 | 2003-12-01 | Via Tech Inc | Hybrid interconnect substrate and method of manufacture thereof |
| TWI227550B (en) | 2002-10-30 | 2005-02-01 | Sanyo Electric Co | Semiconductor device manufacturing method |
| JP4097510B2 (ja) * | 2002-11-20 | 2008-06-11 | 株式会社沖データ | 半導体装置の製造方法 |
| TWI239607B (en) * | 2002-12-13 | 2005-09-11 | Sanyo Electric Co | Method for making a semiconductor device |
| DE10318078B4 (de) * | 2003-04-17 | 2007-03-08 | Infineon Technologies Ag | Verfahren zum Schutz einer Umverdrahtung auf Wafern/Chips |
| JP2004349593A (ja) | 2003-05-26 | 2004-12-09 | Sanyo Electric Co Ltd | 半導体装置及びその製造方法 |
| JP2006093367A (ja) * | 2004-09-24 | 2006-04-06 | Sanyo Electric Co Ltd | 半導体装置の製造方法 |
-
2003
- 2003-06-09 JP JP2003164115A patent/JP4130158B2/ja not_active Expired - Fee Related
-
2004
- 2004-05-28 US US10/855,974 patent/US7745931B2/en not_active Expired - Lifetime
- 2004-06-08 KR KR1020040041600A patent/KR100563887B1/ko not_active Expired - Fee Related
- 2004-06-09 CN CNB2004100493984A patent/CN100383938C/zh not_active Expired - Fee Related
- 2004-06-09 CN CNA2008100741681A patent/CN101281892A/zh active Pending
-
2010
- 2010-05-12 US US12/778,567 patent/US8101496B2/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JP2005005322A (ja) | 2005-01-06 |
| CN100383938C (zh) | 2008-04-23 |
| KR20040105607A (ko) | 2004-12-16 |
| US20050003649A1 (en) | 2005-01-06 |
| US7745931B2 (en) | 2010-06-29 |
| US20100221892A1 (en) | 2010-09-02 |
| CN101281892A (zh) | 2008-10-08 |
| CN1574257A (zh) | 2005-02-02 |
| US8101496B2 (en) | 2012-01-24 |
| KR100563887B1 (ko) | 2006-03-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4130158B2 (ja) | 半導体装置の製造方法、半導体装置 | |
| JP4307284B2 (ja) | 半導体装置の製造方法 | |
| KR100608184B1 (ko) | 반도체 장치 및 그 제조 방법 | |
| EP1482553A2 (en) | Semiconductor device and manufacturing method thereof | |
| KR100646722B1 (ko) | 반도체 장치 및 그 제조 방법 | |
| JP2005101268A (ja) | 半導体装置の製造方法 | |
| JP3970210B2 (ja) | 半導体装置の製造方法 | |
| JP3970211B2 (ja) | 半導体装置及びその製造方法 | |
| US7557017B2 (en) | Method of manufacturing semiconductor device with two-step etching of layer | |
| JP4307296B2 (ja) | 半導体装置の製造方法 | |
| JP4544902B2 (ja) | 半導体装置及びその製造方法 | |
| JP4511148B2 (ja) | 半導体装置の製造方法 | |
| JP4282514B2 (ja) | 半導体装置の製造方法 | |
| JP4769926B2 (ja) | 半導体装置及びその製造方法 | |
| JP4845986B2 (ja) | 半導体装置 | |
| JP2004273561A (ja) | 半導体装置及びその製造方法 | |
| JP2005260080A (ja) | 半導体装置及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060608 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071121 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071129 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080125 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080425 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080520 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110530 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120530 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120530 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130530 Year of fee payment: 5 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |