CN102629444B - 栅极集成驱动电路、移位寄存器及显示屏 - Google Patents

栅极集成驱动电路、移位寄存器及显示屏 Download PDF

Info

Publication number
CN102629444B
CN102629444B CN201110241400.8A CN201110241400A CN102629444B CN 102629444 B CN102629444 B CN 102629444B CN 201110241400 A CN201110241400 A CN 201110241400A CN 102629444 B CN102629444 B CN 102629444B
Authority
CN
China
Prior art keywords
tft
thin film
film transistor
node
clock signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110241400.8A
Other languages
English (en)
Other versions
CN102629444A (zh
Inventor
陈希
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Beijing BOE Optoelectronics Technology Co Ltd
Original Assignee
Beijing BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing BOE Optoelectronics Technology Co Ltd filed Critical Beijing BOE Optoelectronics Technology Co Ltd
Priority to CN201110241400.8A priority Critical patent/CN102629444B/zh
Publication of CN102629444A publication Critical patent/CN102629444A/zh
Priority to KR1020127032508A priority patent/KR101443126B1/ko
Priority to EP12790777.2A priority patent/EP2750122A4/en
Priority to PCT/CN2012/080420 priority patent/WO2013026387A1/zh
Priority to US13/805,392 priority patent/US20130088265A1/en
Priority to JP2014526374A priority patent/JP6227530B2/ja
Application granted granted Critical
Publication of CN102629444B publication Critical patent/CN102629444B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nonlinear Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明实施例涉及液晶显示技术领域,特别涉及一种栅极集成驱动电路、移位寄存器及显示屏,该栅极集成驱动电路包括:第一薄膜晶体管TFT、第二TFT、第三TFT、第四TFT、电容和下拉模块,该下拉模块,连接在第一时钟信号输入端、第二时钟信号输入端、第一节点和输出端之间,并与低电平信号端连接,用于在所述本行栅极集成驱动电路的非工作时间内维持所述第一节点和输出端为低电平。这样,通过将栅极集成驱动电路中输入端和复位端的功能设计为对称实现,使得栅极集成驱动电路可以实现双向扫描,而且并未改变节点的充放电特性,确保了电路的信赖性和稳定性。

Description

栅极集成驱动电路、移位寄存器及显示屏
技术领域
本发明涉及液晶显示技术领域,特别涉及一种栅极集成驱动电路、移位寄存器及显示屏。
背景技术
GOA(Gate Drive on Array,栅极集成驱动),是指将LCD(Liquid CrystalDisplay,液晶显示)面板的栅极驱动集成在玻璃基板上。然后GOA电路与阵列基板的栅线连接,作为移位寄存器控制栅线信号。将相比传统的COF(ChipOn Film,覆晶薄膜)和COG(Chip On Glass,直接绑定玻璃上)工艺,GOA技术不仅节省了成本。
但是,现有技术中GOA面板扫描方向只能是单一方向,如从上至下进行扫描或者从下至上进行扫描,如图1所示,为现有技术中一种单向扫描的GOA电路,其工作原理为:输入端INPUT信号为高电平时,TFT(Thin Film Transistor,薄膜场效应晶体管)M1开启,对PU节点充电;当时钟信号CLK为高电平时,M3导通、输出端OUTPUT输出CLK的脉冲信号;同时通过电容C1的Bootstrapping作用将PU节点进一步拉高;之后复位端RESET为高电平,将TFT M2和M4打开,对PU节点和OUTPUT放电;接下来,通过时钟信号CLKB控制PD节点,对PU节点和OUTPUT进行放电,保证了在该行非工作时间内不会有发生噪声。当使用这样的面板与系统端搭配使用时,由于不同系统端的IC存在差异(IC向上或者向下),有时需要再通过调试软件来使图像倒转,造成了很多不便。
发明内容
本发明实施例提供的一种栅极集成驱动电路、移位寄存器及显示屏,可以实现GOA电路的双向扫描,并确保栅极集成驱动电路的稳定性。
本发明实施例提供的一种栅极集成驱动电路,包括:
第一薄膜场效应晶体管TFT,其栅极链接所述本行栅极集成驱动电路的输入端,漏极连接电源电压VDD,源极连接作为上拉节点的第一节点;
第二TFT,其栅极链接所述本行栅极集成驱动电路的复位端,源极连接公共连接电压VSS,漏极连接所述第一节点;
第三TFT,其栅极连接所述第一节点,漏极连接第一时钟信号输入端,源极连接输出端;
第四TFT,其栅极连接第二时钟信号输入端,漏极连接输出端,源极连接低电压信号端;
电容,其连接在所述第一节点和输出端之间;
下拉模块,连接在第一时钟信号输入端、第二时钟信号输入端、第一节点和输出端之间,并与低电平信号端连接,用于在所述本行栅极集成驱动电路的非工作时间内维持所述第一节点和输出端为低电平。
本发明实施例提供了一种移位寄存器,包括多个上述栅极集成驱动电路,本行栅极集成驱动电路的输入端连接上一行栅极集成驱动电路的输出端,输出端连接下一行栅极集成驱动电路的输入端,复位端连接下一行栅极集成驱动电路的输出端。
本发明实施例提供了一种显示屏,包括:上述移位寄存器和阵列基板;
所述移位寄存器的信号输出端连接所述阵列基板的栅线。
本发明实施例提供的栅极集成驱动电路、移位寄存器及显示屏,通过将栅极集成驱动电路中输入端和复位端的功能设计为对称实现,使得栅极集成驱动电路可以实现双向扫描,而且并未改变节点的充放电特性,确保了电路的信赖性和稳定性。
附图说明
图1为现有技术中GOA电路的示意图;
图2为本发明实施例中栅极集成驱动电路的结构示意图;
图3为本发明另一实施例中移位寄存器的结构示意图;
图4为本发明实施例中本行栅极集成驱动电路的具体结构示意图;
图5为本发明实施例中本行栅极集成驱动电路为奇数行、正向扫描时各个端点的电压时序图;
图6为本发明实施例中本行栅极集成驱动电路为偶数行、正向扫描时各个端点的电压时序图;
图7为本发明实施例中移位寄存器中栅极集成驱动电路的总行数为奇数、本行栅极集成驱动电路为奇数行、反向扫描时各个端点的电压时序图;
图8为本发明实施例中移位寄存器中栅极集成驱动电路的总行数为奇数、本行栅极集成驱动电路为偶数行、反向扫描时各个端点的电压时序图;
图9为本发明实施例中移位寄存器中栅极集成驱动电路的总行数为偶数、本行栅极集成驱动电路为奇数行、反向扫描时各个端点的电压时序图;
图10为本发明实施例中移位寄存器中栅极集成驱动电路的总行数为偶数、本行栅极集成驱动电路为偶数行、反向扫描时各个端点的电压时序图。
具体实施方式
下面结合说明书附图对本发明实施例作进一步详细描述。
本发明实施例提供了一种多行栅极集成驱动电路,如图2所示,本行栅极集成驱动电路包括:
第一薄膜场效应晶体管TFT M1,其栅极链接所述本行栅极集成驱动电路的输入端INPUT,漏极连接电源电压VDD,源极连接作为上拉节点的第一节点PU;
第二TFT M2,其栅极链接所述本行栅极集成驱动电路的复位端RESET,源极连接公共连接电压VSS,漏极连接所述第一节点PU;
第三TFT M3,其栅极连接所述第一节点PU,漏极连接第一时钟信号输入端X,源极连接输出端OUTPUT;
第四TFT M4,其栅极连接第二时钟信号输入端Y,漏极连接输出端OUTPUT,源极连接低电压信号端VGL;
电容C1,其连接在所述第一节点PU和输出端OUTPUT之间;
下拉模块11,连接在第一时钟信号输入端X、第二时钟信号输入端Y、第一节点PU和输出端OUTPUT之间,并与低电平信号端VGL连接,用于在所述本行栅极集成驱动电路的非工作时间内维持所述第一节点PU和输出端OUTPUT为低电平。
其中,该下拉模块11包括:
第五TFT,其漏极连接第二时钟信号输入端,源极与作为下拉节点的第二节点连接;
第六TFT,其漏极连接所述第二节点,栅极连接所述第一节点,源极连接低电压信号端;
第七TFT,其栅极和漏极一起连接第二时钟信号输入端,源极连接所述第五TFT的栅极;
第八TFT,其漏极连接所述第七TFT的源极,栅极连接所述第一节点,源极连接低电压信号端;
第九TFT,其漏极连接所述第一节点,栅极连接所述第二节点,源极连接低电压信号端;
第十TFT,其漏极连接所述输出端,栅极连接所述第二节点,源极连接低电压信号端。
较佳的,栅极集成驱动电路位于奇数行时,其第一时钟信号输入端X连接第一时钟信号线如CLK、第二时钟信号输入端Y连接第二时钟信号线如CLB;栅极集成驱动电路位于偶数行时,其第二时钟信号输入端Y连接第一时钟信号线、第一时钟信号输入端X连接第二时钟信号线,其中N为偶数。
使用上述多行栅极集成驱动电路,可以进行双向扫描,包括如下几种情况:
(1)正向扫描,即从第一行扫描到最后一行,且本行栅极集成驱动电路为奇数行;
启动正向扫描时,VDD提供恒定高电平,对栅极集成驱动电路的输入端输入高电平脉冲信号,通过第一TFT的漏极对第一节点充电;第一时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第三TFT控制所述输出端输出高电平;所述第六TFT导通,将所述第二节点的电压拉低至低电压信号端的电压;所述VSS提供恒定低电平,所述第二TFT栅极连接的所述复位端为高电平,对所述第一节点放电;第二时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第四TFT对所述输出端放电;通过所述第五TFT对所述第二节点充电,控制第九TFT对所述第一节点放电,控制所述第十TFT对输出端放电;通过所述第七TFT、第八TFT对所述第一节点放电。
(2)正向扫描,即从第一行扫描到最后一行,且本行栅极集成驱动电路为偶数行;
启动正向扫描时,VDD提供恒定高电平,对栅极集成驱动电路的输入端输入高电平脉冲信号,通过所述第一TFT的漏极对所述第一节点充电;第一时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第三TFT控制所述输出端输出高电平;所述第六TFT导通,将所述第二节点的电压拉低至低电压信号端的电压;所述VSS提供恒定低电平,所述第二TFT栅极连接的所述复位端为高电平,对所述第一节点放电;第二时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第四TFT对所述输出端放电;通过所述第五TFT对所述第二节点充电,控制第九TFT对所述第一节点放电,控制所述第十TFT对输出端放电;通过所述第七TFT、第八TFT对所述第一节点放电。
(3)反向扫描,即从最后一行扫描到第一行,且多行栅极集成驱动电路的总行数为奇数、本行栅极集成驱动电路为奇数行;
启动反向扫描时,VDD提供恒定低电平,对栅极集成驱动电路的复位端输入高电平脉冲信号,通过所述第二TFT的源极对所述第一节点充电;第一时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第三TFT控制所述输出端输出高电平;所述第六TFT导通,将所述第二节点的电压拉低至低电压信号端的电压;所述VSS提供恒定高电平,所述第一TFT栅极连接的所述输入端为高电平,对所述第一节点放电;第二时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第四TFT对所述输出端放电;通过所述第五TFT对所述第二节点充电,控制第九TFT对所述第一节点放电,控制所述第十TFT对输出端放电;通过所述第七TFT、第八TFT对所述第一节点放电。
(4)反向扫描,即从最后一行扫描到第一行,且栅极集成驱动电路的总行数为奇数、本行栅极集成驱动电路为偶数行;
启动反向扫描时,VDD提供恒定低电平,对栅极集成驱动电路的复位端输入高电平脉冲信号,通过所述第二TFT的源极对所述第一节点充电;第一时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第三TFT控制所述输出端输出高电平;所述第六TFT导通,将所述第二节点的电压拉低至低电压信号端的电压;所述VSS提供恒定高电平,所述第一TFT栅极连接的所述输入端为高电平,对所述第一节点放电;第二时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第四TFT对所述输出端放电;通过所述第五TFT对所述第二节点充电,控制第九TFT对所述第一节点放电,控制所述第十TFT对输出端放电;通过所述第七TFT、第八TFT对所述第一节点放电。
(5)反向扫描,即从最后一行扫描到第一行,且栅极集成驱动电路的总行数为偶数、本行栅极集成驱动电路为奇数行;
启动反向扫描时,VDD提供恒定低电平,对栅极集成驱动电路的复位端输入高电平脉冲信号,通过所述第二TFT的源极对第一节点充电;第一时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第三TFT控制所述输出端输出高电平;所述第六TFT导通,将所述第二节点的电压拉低至低电压信号端的电压;所述VSS提供恒定高电平,所述第一TFT栅极连接的所述输入端为高电平,对所述第一节点放电;第二时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第四TFT对所述输出端放电;通过所述第五TFT对所述第二节点充电,控制第九TFT对所述第一节点放电,控制所述第十TFT对输出端放电;通过所述第七TFT、第八TFT对所述第一节点放电。
(6)反向扫描,即从最后一行扫描到第一行,且栅极集成驱动电路的总行数为偶数、本行栅极集成驱动电路为偶数行;
启动反向扫描时,VDD提供恒定低电平,对栅极集成驱动电路的复位端输入高电平脉冲信号,通过所述第二TFT的源极对所述第一节点充电;第一时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第三TFT控制所述输出端输出高电平;所述第六TFT导通,将所述第二节点的电压拉低至低电压信号端的电压;所述VSS提供恒定高电平,所述第一TFT栅极连接的所述输入端为高电平,对所述第一节点放电;第二时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第四TFT对所述输出端放电;通过所述第五TFT对所述第二节点充电,控制第九TFT对所述第一节点放电,控制所述第十TFT对输出端放电;通过所述第七TFT、第八TFT对所述第一节点放电。
较佳的,上述低电压信号端,用于为本行栅极集成驱动电路提供恒定低电平。
通过上述描述,可以看出,本发明提供的栅极集成驱动电路,通过将栅极集成驱动电路中输入端和复位端的功能设计为对称现实,使得栅极集成驱动电路可以实现双向扫描,而且并未改变节点的充放电特性,确保了电路的信赖性和稳定性。
基于同一构想,本发明实施例提供了一种移位寄存器,包括多个上述栅极集成驱动电路,如图3所示,本行栅极集成驱动电路的输入端连接上一行栅极集成驱动电路的输出端,输出端连接下一行栅极集成驱动电路的输入端,复位端连接下一行栅极集成驱动电路的输出端。栅极集成驱动电路位于奇数行时,其第一时钟信号输入端X连接第一时钟信号线如CLK、第二时钟信号输入端Y连接第二时钟信号线如CLKB;栅极集成驱动电路位于偶数行时,其第二时钟信号输入端Y连接第一时钟信号线、第一时钟信号输入端X连接第二时钟信号线,其中N为偶数。
下面通过具体实施例对本发明提供的移位寄存器中的栅极集成驱动电路进行详细描述,以10T1C为例,如图4所示,第一薄膜场效应晶体管TFT M1,其栅极链接本行栅极集成驱动电路的输入端INPUT,漏极连接电源电压VDD,源极连接作为上拉节点的第一节点PU;第二TFT M2,其栅极链接本行栅极集成驱动电路的复位端RESET,源极连接公共连接电压VSS,漏极连接第一节点PU;第三TFT M3,其栅极连接第一节点PU,漏极连接第一时钟信号输入端X,源极连接输出端OUTPUT;第四TFT M4,其栅极连接第二时钟信号输入端Y,漏极连接输出端OUTPUT,源极连接低电压信号端VGL;电容C1,其连接在第一节点PU和输出端OUTPUT之间;第五TFT,其漏极连接第二时钟信号输入端Y,源极与作为下拉节点的第二节点PD连接;第六TFT M6,其漏极连接第二节点PD,栅极连接第一节点PU,源极连接低电压信号端VGL;第七TFT M7,其栅极和漏极一起连接第二时钟信号输入端Y,源极连接第五TFT M5的栅极;第八TFT M8,其漏极连接第七TFT M7的源极,栅极连接第一节点PU,源极连接低电压信号端VGL;第九TFT M9,其漏极连接第一节点PU,栅极连接第二节点PD,源极连接低电压信号端VGL;第十TFT M10,其漏极连接输出端OUTPUT,栅极连接第二节点PD,源极连接低电压信号端。其中,TFT M3的漏极为第一时钟信号输入端X,TFT M5的漏极为第二时钟信号输入端Y。本行为奇数行时,第一时钟信号输入端X连接第一时钟信号线CLK,第二时钟信号输入端Y连接第二时钟信号线CLKB。本行为偶数行时,第一时钟信号输入端X连接第二时钟信号线CLKB,第二时钟信号输入端Y连接第一时钟信号线CLK。
如图5所示,为本行栅极集成驱动电路在移位寄存器中为奇数行、正向扫描时各个输入信号端点的电压时序图,可见进行正向扫描(从第一行到最后一行)时,VDD提供恒定高电压,VSS提供恒定低电压,在输入端INPUT输入高电平脉冲信号,使得M1导通,进而对电压控制母线PU节点充电;然后第一时钟信号输入端X输入第一时钟信号线CLK提供的高电平时钟信号,使得M3导通,控制输出端OUTPUT输出高电平,同时电容C1储蓄的电荷转移到PU节点处,进一步提高PU节点处的电压。同时,PU节点电压升高使得M6导通,进而将第二节点PD的电压拉低至低电压信号端VGL的电压。然后,复位端RESET为高电平,使得M2导通,对PU节点进行放电;同时第二时钟信号输入端Y输入第二时钟信号线CLKB提供的高电平时钟信号,使得M4导通,对输出端OUTPUT进行放电;而且使得M5导通,对PD节点充电,进而控制PD节点对应的下拉M9对PU节点进行放电,控制PD节点对应的下拉TFT M10对输出端OUTPUT进行放电。并通过M7、M8对所述第一节点PU放电。
如图6所示,为本行栅极集成驱动电路在移位寄存器中为偶数行、正向扫描时各个端点的电压时序图,可见进行正向扫描(从第一行到最后一行)时,VDD提供恒定高电压,VSS提供恒定低电压,在输入端INPUT输入高电平脉冲信号,使得M1导通,进而对PU节点充电;然后第一时钟信号输入端X输入第二时钟信号线CLKB提供的高电平时钟信号,使得M3导通,此时输出端OUTPUT输出高电平,同时电容C1储蓄的电荷转移到PU节点处,进一步提高PU节点处的电压。同时,PU节点电压升高使得M6导通,进而将第二节点PD的电压拉低至低电压信号端VGL的电压。然后,复位端RESET为高电平,使得M2导通,对PU节点进行放电;同时第二时钟信号输入端Y输入第一时钟信号线CLK提供的高电平时钟信号,使得M4导通,对输出端OUTPUT进行放电;而且使得M5导通,对PD节点充电,进而控制PD节点对应的下拉TFT M9对PU节点进行放电,控制PD节点对应的下拉M10对输出端OUTPUT进行放电。并通过M7、M8对所述第一节点PU放电。
如图7所示,为在移位寄存器中栅极集成驱动电路的总行数为奇数、本行栅极集成驱动电路为奇数行、反向扫描时各个输入信号端点的电压时序图,可见进行反向扫描(从最后一行到第一行)时,VDD提供恒定低电压,VSS提供恒定高电压,在复位端RESET输入高电平脉冲信号,使得M2导通,进而对PU节点充电;然后第一时钟信号输入端X输入第一时钟信号线CLK提供的高电平时钟信号,使得M3导通,此时输出端OUTPUT输出高电平,同时电容C1储蓄的电荷转移到PU节点处,进一步提高PU节点处的电压。同时,PU节点电压升高使得M6导通,进而将第二节点PD的电压拉低至低电压信号端VGL的电压。然后,输入端INPUT为高电平,使得M1导通,对PU节点进行放电;同时第二时钟信号输入端Y输入第二时钟信号线CLKB提供的高电平时钟信号,使得M4导通,对输出端OUTPUT进行放电;而且使得M5导通,对PD节点充电,进而控制PD节点对应的下拉M9对PU节点进行放电,控制PD节点对应的M10对输出端OUTPUT进行放电。并通过M7、M8对所述第一节点PU放电。
如图8所示,为多行在移位寄存器中栅极集成驱动电路的总行数为奇数、本行栅极集成驱动电路为偶数行、反向扫描时各个输入信号端点的电压时序图,可见进行反向扫描(从最后一行到第一行)时,VDD提供恒定低电压,VSS提供恒定高电压,在复位端RESET输入高电平脉冲信号,使得M2导通,进而对PU节点充电;然后第一时钟信号输入端X输入第二时钟信号线CLKB提供的高电平时钟信号,使得M3导通,此时输出端OUTPUT输出高电平,同时电容C1储蓄的电荷转移到PU节点处,进一步提高PU节点处的电压。同时,PU节点电压升高使得M6导通,进而将第二节点PD的电压拉低至低电压信号端VGL的电压。然后,输入端INPUT为高电平,使得M1导通,对PU节点进行放电;同时第二时钟信号输入端Y输入第一时钟信号线CLK提供的高电平时钟信号,使得M4导通,对输出端OUTPUT进行放电;而且使得M5导通,对PD节点充电,进而控制PD节点对应的M9对PU节点进行放电,控制PD节点对应的M10对输出端OUTPUT进行放电。并通过M7、M8对所述第一节点PU放电。
如图9所示,为在移位寄存器中栅极集成驱动电路的总行数为偶数、本行栅极集成驱动电路为奇数行、反向扫描时各个输入信号端点的电压时序图,可见进行反向扫描(从最后一行到第一行)时,VDD提供恒定低电压,VSS提供恒定高电压,在复位端RESET输入高电平脉冲信号,使得M2导通,进而对PU节点充电;然后第一时钟信号输入端X输入第一时钟信号线CLK提供的高电平时钟信号,使得M3导通,此时输出端OUTPUT输出高电平,同时电容C1储蓄的电荷转移到PU节点处,进一步提高PU节点处的电压。同时,PU节点电压升高使得M6导通,进而将第二节点PD的电压拉低至低电压信号端VGL的电压。然后,输入端INPUT为高电平,使得M1导通,对PU节点进行放电;同时第二时钟信号输入端Y输入第二时钟信号线CLKB提供的高电平时钟信号,使得M4导通,对输出端OUTPUT进行放电;而且使得M5导通,对PD节点充电,进而控制PD节点对应的M9对PU节点进行放电,控制PD节点对应的M10对输出端OUTPUT进行放电。并通过M7、M8对所述第一节点PU放电。
如图10所示,为在移位寄存器中栅极集成驱动电路的总行数为偶数、本行栅极集成驱动电路为偶数行、反向扫描时各个输入信号端点的电压时序图,可见进行反向扫描(从最后一行到第一行)时,VDD提供恒定低电压,VSS提供恒定高电压,在复位端输入高电平脉冲信号,使得M2导通,进而对PU节点充电;然后第一时钟信号输入端输入第二时钟信号线CLKB提供的高电平时钟信号,使得M3导通,此时输出端输出高电平,同时电容C1储蓄的电荷转移到PU节点处,进一步提高PU节点处的电压。同时,PU节点电压升高使得M6导通,进而将第二节点PD的电压拉低至低电压信号端VGL的电压。然后,输入端为高电平,使得M1导通,对PU节点进行放电;同时第二时钟信号输入端输入第一时钟信号线CLK提供的高电平时钟信号,使得M4导通,对输出端OUTPUT进行放电;而且使得M5导通,对PD节点充电,进而控制PD节点对应的M9对PU节点进行放电,控制PD节点对应的M10对输出端OUTPUT进行放电。并通过M7、M8对所述第一节点PU放电。
通过上述描述,可以看出,本发明提供的栅极集成驱动电路,通过将栅极集成驱动电路中输入端和复位端的功能设计为对称现实,使得栅极集成驱动电路可以实现双向扫描,而且并未改变节点的充放电特性,确保了电路的信赖性和稳定性。
基于同一构想,本发明实施例提供了一种显示屏,包括:上述移位寄存器和阵列基板;所述移位寄存器的信号输出端连接所述阵列基板的栅线。
通过上述描述,可以看出,本发明实施例提供的栅极集成驱动电路、移位寄存器及显示屏,通过将栅极集成驱动电路中输入端和复位端的功能设计为对称现实,使得栅极集成驱动电路可以实现双向扫描,而且并未改变节点的充放电特性,确保了电路的信赖性和稳定性。
显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

Claims (8)

1.一种栅极集成驱动电路,其特征在于,包括:
第一薄膜场效应晶体管,其栅极链接本行栅极集成驱动电路的输入端,漏极连接电源电压VDD,源极连接作为上拉节点的第一节点;
第二薄膜场效应晶体管,其栅极链接所述本行栅极集成驱动电路的复位端,源极连接公共连接电压VSS,漏极连接所述第一节点;
第三薄膜场效应晶体管,其栅极连接所述第一节点,漏极连接第一时钟信号输入端,源极连接输出端;
第四薄膜场效应晶体管,其栅极连接第二时钟信号输入端,漏极连接输出端,源极连接低电压信号端;
电容,其连接在所述第一节点和输出端之间;
下拉模块,用于在所述本行栅极集成驱动电路的非工作时间内维持所述第一节点和输出端为低电平;
所述下拉模块包括:第五薄膜场效应晶体管,其漏极连接第二时钟信号输入端,源极与作为下拉节点的第二节点连接;第六薄膜场效应晶体管,其漏极连接所述第二节点,栅极连接所述第一节点,源极连接低电压信号端;第七薄膜场效应晶体管,其栅极和漏极一起连接第二时钟信号输入端,源极连接所述第五薄膜场效应晶体管的栅极;第八薄膜场效应晶体管,其漏极连接所述第七薄膜场效应晶体管的源极,栅极连接所述第一节点,源极连接低电压信号端;第九薄膜场效应晶体管,其漏极连接所述第一节点,栅极连接所述第二节点,源极连接低电压信号端;第十薄膜场效应晶体管,其漏极连接所述输出端,栅极连接所述第二节点,源极连接低电压信号端。
2.如权利要求1所述的栅极集成驱动电路,其特征在于,所述栅极集成驱动电路位于奇数行时,其第一时钟信号输入端连接第一时钟信号线、第二时钟信号输入端连接第二时钟信号线;
所述栅极集成驱动电路位于偶数行时,其第二时钟信号输入端连接第一时钟信号线、第一时钟信号输入端连接第二时钟信号线。
3.如权利要求2所述的栅极集成驱动电路,其特征在于,启动正向扫描时,所述电源电压VDD提供恒定高电平,对所述栅极集成驱动电路的输入端输入高电平脉冲信号,通过所述第一薄膜场效应晶体管薄膜场效应晶体管的漏极对所述第一节点充电;
第一时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第三薄膜场效应晶体管控制所述输出端输出高电平;
所述第六薄膜场效应晶体管导通,将所述第二节点的电压拉低至低电压信号端的电压;
所述公共连接电压VSS提供恒定低电平,所述第二薄膜场效应晶体管栅极连接的所述复位端为高电平,对所述第一节点放电;
第二时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第四薄膜场效应晶体管对所述输出端放电;通过所述第五薄膜场效应晶体管对所述第二节点充电,控制第九薄膜场效应晶体管对所述第一节点放电,控制所述第十薄膜场效应晶体管对输出端放电;通过所述第七薄膜场效应晶体管、第八薄膜场效应晶体管对所述第一节点放电。
4.如权利要求2所述的栅极集成驱动电路,其特征在于,启动正向扫描时,所述电源电压VDD提供恒定高电平,对栅极集成驱动电路的输入端输入高电平脉冲信号,通过所述第一薄膜场效应晶体管薄膜场效应晶体管的漏极对所述第一节点充电;
第一时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第三薄膜场效应晶体管控制所述输出端输出高电平;
所述第六薄膜场效应晶体管导通,将所述第二节点的电压拉低至低电压信号端的电压;
所述公共连接电压VSS提供恒定低电平,所述第二薄膜场效应晶体管栅极连接的所述复位端为高电平,对所述第一节点放电;
第二时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第四薄膜场效应晶体管对所述输出端放电;通过所述第五薄膜场效应晶体管对所述第二节点充电,控制第九薄膜场效应晶体管对所述第一节点放电,控制所述第十薄膜场效应晶体管对输出端放电;通过所述第七薄膜场效应晶体管、第八薄膜场效应晶体管对所述第一节点放电。
5.如权利要求2所述的栅极集成驱动电路,其特征在于,启动反向扫描时,所述电源电压VDD提供恒定低电平,对栅极集成驱动电路的复位端输入高电平脉冲信号,通过所述第二薄膜场效应晶体管的源极对所述第一节点充电;
第一时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第三薄膜场效应晶体管控制所述输出端输出高电平;所述第六薄膜场效应晶体管导通,将所述第二节点的电压拉低至低电压信号端的电压;
所述公共连接电压VSS提供恒定高电平,所述第一薄膜场效应晶体管薄膜场效应晶体管栅极连接的所述输入端为高电平,对所述第一节点放电;
第二时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第四薄膜场效应晶体管对所述输出端放电;通过所述第五薄膜场效应晶体管对所述第二节点充电,控制第九薄膜场效应晶体管对所述第一节点放电,控制所述第十薄膜场效应晶体管对输出端放电;通过所述第七薄膜场效应晶体管、第八薄膜场效应晶体管对所述第一节点放电。
6.如权利要求2所述的栅极集成驱动电路,其特征在于,启动反向扫描时,所述电源电压VDD提供恒定低电平,对栅极集成驱动电路的复位端输入高电平脉冲信号,通过所述第二薄膜场效应晶体管的源极对所述第一节点充电;
第一时钟信号输入端接收第二时钟信号线提供的高电平时钟信号,通过所述第三薄膜场效应晶体管控制所述输出端输出高电平;所述第六薄膜场效应晶体管导通,将所述第二节点的电压拉低至低电压信号端的电压;
所述公共连接电压VSS提供恒定高电平,所述第一薄膜场效应晶体管薄膜场效应晶体管栅极连接的所述输入端为高电平,对所述第一节点放电;
第二时钟信号输入端接收第一时钟信号线提供的高电平时钟信号,通过所述第四薄膜场效应晶体管对所述输出端放电;通过所述第五薄膜场效应晶体管对所述第二节点充电,控制第九薄膜场效应晶体管对所述第一节点放电,控制所述第十薄膜场效应晶体管对输出端放电;通过所述第七薄膜场效应晶体管、第八薄膜场效应晶体管对所述第一节点放电。
7.一种移位寄存器,其特征在于,包括:多个如权利要求1-6中任一所述的栅极集成驱动电路,本行栅极集成驱动电路的输入端连接上一行栅极集成驱动电路的输出端,输出端连接下一行栅极集成驱动电路的输入端,复位端连接下一行栅极集成驱动电路的输出端。
8.一种显示屏,其特征在于,包括:如权利要求7所述的移位寄存器和阵列基板;
所述移位寄存器的信号输出端连接所述阵列基板的栅线。
CN201110241400.8A 2011-08-22 2011-08-22 栅极集成驱动电路、移位寄存器及显示屏 Active CN102629444B (zh)

Priority Applications (6)

Application Number Priority Date Filing Date Title
CN201110241400.8A CN102629444B (zh) 2011-08-22 2011-08-22 栅极集成驱动电路、移位寄存器及显示屏
KR1020127032508A KR101443126B1 (ko) 2011-08-22 2012-08-21 게이트 드라이버 온 어레이, 시프팅 레지스터 및 디스플레이 스크린
EP12790777.2A EP2750122A4 (en) 2011-08-22 2012-08-21 INTEGRATED GATE DRIVER SWITCHING, SHIFT REGISTER AND DISPLAY SCREEN
PCT/CN2012/080420 WO2013026387A1 (zh) 2011-08-22 2012-08-21 栅极集成驱动电路、移位寄存器及显示屏
US13/805,392 US20130088265A1 (en) 2011-08-22 2012-08-21 Gate driver on array, shifting regester and display screen
JP2014526374A JP6227530B2 (ja) 2011-08-22 2012-08-21 ゲートドライバ集積回路、シフトレジスタ及びディスプレイスクリーン

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110241400.8A CN102629444B (zh) 2011-08-22 2011-08-22 栅极集成驱动电路、移位寄存器及显示屏

Publications (2)

Publication Number Publication Date
CN102629444A CN102629444A (zh) 2012-08-08
CN102629444B true CN102629444B (zh) 2014-06-25

Family

ID=46587696

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110241400.8A Active CN102629444B (zh) 2011-08-22 2011-08-22 栅极集成驱动电路、移位寄存器及显示屏

Country Status (6)

Country Link
US (1) US20130088265A1 (zh)
EP (1) EP2750122A4 (zh)
JP (1) JP6227530B2 (zh)
KR (1) KR101443126B1 (zh)
CN (1) CN102629444B (zh)
WO (1) WO2013026387A1 (zh)

Families Citing this family (73)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102629444B (zh) * 2011-08-22 2014-06-25 北京京东方光电科技有限公司 栅极集成驱动电路、移位寄存器及显示屏
CN202905121U (zh) * 2012-09-13 2013-04-24 北京京东方光电科技有限公司 移位寄存器单元电路、移位寄存器、阵列基板及显示设备
CN103050106B (zh) * 2012-12-26 2015-02-11 京东方科技集团股份有限公司 栅极驱动电路、显示模组和显示器
CN103093825B (zh) * 2013-01-14 2016-07-06 北京京东方光电科技有限公司 一种移位寄存器及阵列基板栅极驱动装置
TWI490844B (zh) * 2013-01-15 2015-07-01 Giantplus Technology Co Ltd 具單ㄧ共用控制端之驅動模組
CN103226980B (zh) * 2013-03-29 2015-09-09 京东方科技集团股份有限公司 一种移位寄存单元、栅极驱动装置及显示装置
CN103226981B (zh) * 2013-04-10 2015-09-16 京东方科技集团股份有限公司 一种移位寄存器单元及栅极驱动电路
CN103236273B (zh) * 2013-04-16 2016-06-22 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103413514A (zh) * 2013-07-27 2013-11-27 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器和显示装置
CN104424876B (zh) * 2013-08-22 2018-07-20 北京京东方光电科技有限公司 一种goa单元、goa电路及显示装置
CN104425035B (zh) * 2013-08-29 2017-07-28 北京京东方光电科技有限公司 移位寄存器单元、移位寄存器及显示装置
CN103714780B (zh) * 2013-12-24 2015-07-15 京东方科技集团股份有限公司 栅极驱动电路、方法、阵列基板行驱动电路和显示装置
CN103680636B (zh) * 2013-12-31 2016-06-29 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN104036738B (zh) * 2014-03-27 2016-06-01 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104078017B (zh) * 2014-06-23 2016-05-11 合肥京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN104157260B (zh) * 2014-09-10 2016-09-28 深圳市华星光电技术有限公司 基于igzo制程的栅极驱动电路
US10473958B2 (en) * 2014-09-22 2019-11-12 Sharp Kabushiki Kaisha Shift register, display device provided with same, and method for driving shift register
CN104361869A (zh) * 2014-10-31 2015-02-18 京东方科技集团股份有限公司 移位寄存器单元电路、移位寄存器、驱动方法及显示装置
CN104299594B (zh) * 2014-11-07 2017-02-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN104318909B (zh) * 2014-11-12 2017-02-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
CN104361875B (zh) 2014-12-02 2017-01-18 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
KR20160072337A (ko) * 2014-12-12 2016-06-23 삼성디스플레이 주식회사 표시 장치
CN104392704A (zh) * 2014-12-15 2015-03-04 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN104464600B (zh) * 2014-12-26 2017-02-01 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器电路以及显示装置
CN104616618B (zh) * 2015-03-09 2017-04-26 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、显示面板及显示装置
CN104658506B (zh) * 2015-03-18 2018-01-30 合肥京东方光电科技有限公司 移位寄存器、栅极驱动电路及其驱动方法、显示面板
CN104732939A (zh) * 2015-03-27 2015-06-24 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示装置及栅极驱动方法
CN104795034B (zh) * 2015-04-17 2018-01-30 深圳市华星光电技术有限公司 一种goa电路及液晶显示器
CN104732951B (zh) * 2015-04-21 2017-03-01 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置、显示面板
CN104766580B (zh) * 2015-04-23 2017-08-01 合肥京东方光电科技有限公司 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN104851383B (zh) 2015-06-01 2017-08-11 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和显示装置
CN104835476B (zh) * 2015-06-08 2017-09-15 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN106340273B (zh) * 2015-07-16 2019-02-15 南京瀚宇彩欣科技有限责任公司 移位寄存器和显示装置
CN104952417A (zh) * 2015-07-23 2015-09-30 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN105096753A (zh) 2015-09-01 2015-11-25 京东方科技集团股份有限公司 一种阵列基板、其制作方法及显示装置
CN105161063B (zh) 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105185333B (zh) * 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105096902B (zh) 2015-09-28 2018-09-11 京东方科技集团股份有限公司 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN105185345B (zh) * 2015-10-23 2018-09-07 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示面板
CN105185349B (zh) * 2015-11-04 2018-09-11 京东方科技集团股份有限公司 一种移位寄存器、栅极集成驱动电路及显示装置
CN105245089B (zh) * 2015-11-06 2018-08-03 京东方科技集团股份有限公司 补充复位模块、栅极驱动电路和显示装置
CN105374331B (zh) * 2015-12-01 2017-11-17 武汉华星光电技术有限公司 栅极驱动电路和使用栅极驱动电路的显示器
CN105609137B (zh) * 2016-01-05 2019-06-07 京东方科技集团股份有限公司 移位寄存器、栅线集成驱动电路、阵列基板及显示装置
CN105513524B (zh) * 2016-02-01 2018-05-04 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN105513525B (zh) 2016-02-02 2018-03-27 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路及显示装置
CN105632441B (zh) * 2016-02-26 2018-03-27 深圳市华星光电技术有限公司 栅极驱动电路
CN105632446B (zh) * 2016-03-30 2019-10-18 京东方科技集团股份有限公司 Goa单元及其驱动方法、goa电路、显示装置
CN205564251U (zh) 2016-04-26 2016-09-07 北京京东方显示技术有限公司 移位寄存器、栅极驱动电路、阵列基板
CN105741741B (zh) * 2016-04-29 2018-10-23 北京京东方显示技术有限公司 栅极驱动电路及其驱动方法、显示基板和显示装置
CN106057147B (zh) * 2016-06-28 2018-09-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105931595A (zh) * 2016-07-13 2016-09-07 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN106023946B (zh) * 2016-08-04 2019-01-04 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置以及显示装置
CN106098011A (zh) * 2016-08-17 2016-11-09 京东方科技集团股份有限公司 双向扫描goa单元、驱动方法和goa电路
CN106409207A (zh) * 2016-10-27 2017-02-15 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106531039B (zh) * 2016-12-23 2019-07-16 深圳市华星光电技术有限公司 显示装置及其纯色画面检测方法
CN106847204B (zh) * 2016-12-27 2020-03-10 武汉华星光电技术有限公司 栅极驱动电路及显示装置
CN106486047B (zh) * 2017-01-03 2019-12-10 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN106504719A (zh) * 2017-01-03 2017-03-15 合肥京东方光电科技有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN106504720B (zh) * 2017-01-04 2022-08-23 合肥鑫晟光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN106782336B (zh) * 2017-02-07 2019-01-22 京东方科技集团股份有限公司 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置
CN106710564A (zh) 2017-03-22 2017-05-24 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器电路及其驱动方法、显示面板
CN106898287B (zh) * 2017-03-28 2020-12-01 合肥京东方光电科技有限公司 移位寄存器及其驱动方法、栅极驱动电路
EP3622500A4 (en) * 2017-05-08 2020-11-11 Boe Technology Group Co. Ltd. GRID DRIVE CIRCUIT, DISPLAY APPARATUS, AND GRID DRIVE CIRCUIT DRIVE METHOD
CN106935220B (zh) * 2017-05-12 2019-10-01 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置
CN106991958B (zh) 2017-06-09 2020-07-17 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN107403612B (zh) * 2017-09-26 2019-07-05 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109389927B (zh) * 2018-02-09 2020-04-24 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路
CN108320693B (zh) * 2018-02-27 2022-04-19 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、阵列基板及显示装置
CN108962147B (zh) * 2018-08-16 2023-12-29 北京华镁钛科技有限公司 一种5t2c栅极驱动单元、驱动方法、驱动电路、天线及显示装置
CN109509443A (zh) * 2018-12-04 2019-03-22 昆山龙腾光电有限公司 栅极驱动电路及显示装置
FR3092721B1 (fr) 2019-02-11 2021-09-10 Isorg Détecteur matriciel ayant un effet pair/impair réduit
CN110706671A (zh) * 2019-09-24 2020-01-17 深圳市华星光电半导体显示技术有限公司 驱动电路及其驱动方法与应用的显示面板
CN115812231A (zh) 2021-05-24 2023-03-17 京东方科技集团股份有限公司 移位寄存器及其驱动方法、扫描驱动电路、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101093647A (zh) * 2006-06-21 2007-12-26 三星电子株式会社 栅极驱动电路及具有该栅极驱动电路的显示装置
CN101556833A (zh) * 2008-04-11 2009-10-14 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
CN101567219A (zh) * 2008-04-25 2009-10-28 北京京东方光电科技有限公司 一种用于液晶显示的移位寄存器及栅极驱动电路
CN101937718A (zh) * 2010-08-04 2011-01-05 友达光电股份有限公司 双向移位寄存器
CN102012591A (zh) * 2009-09-04 2011-04-13 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7203264B2 (en) * 2005-06-28 2007-04-10 Wintek Corporation High-stability shift circuit using amorphous silicon thin film transistors
KR20070105001A (ko) * 2006-04-24 2007-10-30 삼성전자주식회사 게이트 구동회로 및 이를 갖는 어레이 기판
JP4912023B2 (ja) * 2006-04-25 2012-04-04 三菱電機株式会社 シフトレジスタ回路
JP2007317288A (ja) * 2006-05-25 2007-12-06 Mitsubishi Electric Corp シフトレジスタ回路およびそれを備える画像表示装置
US7936332B2 (en) * 2006-06-21 2011-05-03 Samsung Electronics Co., Ltd. Gate driving circuit having reduced ripple effect and display apparatus having the same
KR20080006037A (ko) * 2006-07-11 2008-01-16 삼성전자주식회사 시프트 레지스터, 이를 포함하는 표시 장치, 시프트레지스터의 구동 방법 및 표시 장치의 구동 방법
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
JP5090008B2 (ja) * 2007-02-07 2012-12-05 三菱電機株式会社 半導体装置およびシフトレジスタ回路
JP4912186B2 (ja) * 2007-03-05 2012-04-11 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
KR101599351B1 (ko) * 2007-09-28 2016-03-15 삼성디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
JP5078533B2 (ja) * 2007-10-10 2012-11-21 三菱電機株式会社 ゲート線駆動回路
US7872506B2 (en) 2008-11-04 2011-01-18 Au Optronics Corporation Gate driver and method for making same
US7817771B2 (en) 2008-12-15 2010-10-19 Au Optronics Corporation Shift register
US20120102397A1 (en) * 2010-04-21 2012-04-26 Randall Arms Safety methods for non-programmatic integration systems
KR20120065788A (ko) * 2010-12-13 2012-06-21 삼성모바일디스플레이주식회사 쉬프트 레지스터 및 표시 장치
US8515001B2 (en) * 2010-12-24 2013-08-20 Lg Display Co., Ltd. Shift register
CN102651238B (zh) * 2011-04-18 2015-03-25 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、显示面板及显示器
KR101768485B1 (ko) * 2011-04-21 2017-08-31 엘지디스플레이 주식회사 쉬프트 레지스터
KR101777135B1 (ko) * 2011-07-12 2017-09-12 엘지디스플레이 주식회사 쉬프트 레지스터
CN102629444B (zh) * 2011-08-22 2014-06-25 北京京东方光电科技有限公司 栅极集成驱动电路、移位寄存器及显示屏
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101093647A (zh) * 2006-06-21 2007-12-26 三星电子株式会社 栅极驱动电路及具有该栅极驱动电路的显示装置
CN101556833A (zh) * 2008-04-11 2009-10-14 北京京东方光电科技有限公司 移位寄存器及液晶显示器栅极驱动装置
CN101567219A (zh) * 2008-04-25 2009-10-28 北京京东方光电科技有限公司 一种用于液晶显示的移位寄存器及栅极驱动电路
CN102012591A (zh) * 2009-09-04 2011-04-13 北京京东方光电科技有限公司 移位寄存器单元及液晶显示器栅极驱动装置
CN101937718A (zh) * 2010-08-04 2011-01-05 友达光电股份有限公司 双向移位寄存器

Also Published As

Publication number Publication date
KR20130043637A (ko) 2013-04-30
EP2750122A4 (en) 2015-01-14
WO2013026387A1 (zh) 2013-02-28
JP2014524598A (ja) 2014-09-22
US20130088265A1 (en) 2013-04-11
CN102629444A (zh) 2012-08-08
JP6227530B2 (ja) 2017-11-08
EP2750122A1 (en) 2014-07-02
KR101443126B1 (ko) 2014-09-22

Similar Documents

Publication Publication Date Title
CN102629444B (zh) 栅极集成驱动电路、移位寄存器及显示屏
CN110808015B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
CN107068088B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN109935209B (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
WO2020024641A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104332181B (zh) 一种移位寄存器及栅极驱动装置
CN101383133B (zh) 一种用于消除残影的移位缓存器单元
CN100389452C (zh) 移位寄存器电路与改善稳定的方法及栅极线驱动电路
CN202443728U (zh) 移位寄存器、栅极驱动器及显示装置
US8654055B2 (en) Gate driving circuit and display device having the gate driving circuit
CN104091574B (zh) 移位寄存器、阵列基板、显示装置及其驱动方法
CN101937718B (zh) 双向移位寄存器
CN107452350B (zh) 栅极驱动装置和显示面板
CN101335050B (zh) 移位寄存器及使用该移位寄存器的液晶显示器
WO2020015642A1 (zh) 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
US11705047B2 (en) Shift-register unit, gate-driving circuit, display apparatus, and driving method
CN108257567A (zh) Goa单元及其驱动方法、goa电路、触控显示装置
CN104021769A (zh) 一种移位寄存器、栅极集成驱动电路及显示屏
CN103050106A (zh) 栅极驱动电路、显示模组和显示器
CN104091572A (zh) 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板
CN101609719B (zh) 显示装置的移位寄存器
CN106448536A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
US11410608B2 (en) Shift register circuitry, gate driving circuit, display device, and driving method thereof
EP3933822A1 (en) Shift register unit, gate drive circuit, display apparatus and driving method
CN110648621B (zh) 移位寄存器及其驱动方法、栅极驱动电路及显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant