CN104318909B - 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板 - Google Patents

移位寄存器单元、栅极驱动电路及其驱动方法、显示面板 Download PDF

Info

Publication number
CN104318909B
CN104318909B CN201410645991.9A CN201410645991A CN104318909B CN 104318909 B CN104318909 B CN 104318909B CN 201410645991 A CN201410645991 A CN 201410645991A CN 104318909 B CN104318909 B CN 104318909B
Authority
CN
China
Prior art keywords
shift register
transistor
connects
output
signal
Prior art date
Application number
CN201410645991.9A
Other languages
English (en)
Other versions
CN104318909A (zh
Inventor
吴博
邓银
祁小敬
谭文
Original Assignee
京东方科技集团股份有限公司
成都京东方光电科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 京东方科技集团股份有限公司, 成都京东方光电科技有限公司 filed Critical 京东方科技集团股份有限公司
Priority to CN201410645991.9A priority Critical patent/CN104318909B/zh
Publication of CN104318909A publication Critical patent/CN104318909A/zh
Application granted granted Critical
Publication of CN104318909B publication Critical patent/CN104318909B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • G11C19/287Organisation of a multiplicity of shift registers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0283Arrangement of drivers for different directions of scanning
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Abstract

本发明提供了一种移位寄存器单元、栅极驱动电路及其驱动方法、显示面板,该移位寄存器包括输入端、复位端和输出端,还包括输入模块、下拉模块、下拉控制模块、输出上拉模块或输出下拉模块。本发明所提供的移位寄存器单元中的每个模块只执行特定的电压拉高或拉低的功能,因此均可以用单一的N型TFT或P型TFT形成。因此本发明所提供的移位寄存器单元和栅极驱动电路相比较现有技术中的CMOS LTPS GOA,具有结构简单、工艺简单易行、功能完善、质量与可靠性高的特点,有利于降低产品成本、促进CMOS LTPS GOA的推广和应用。

Description

移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
技术领域
[0001] 本发明涉及显示技术领域,具体涉及一种移位寄存器单元、栅极驱动电路及其驱动方法、显示面板。背景技术
[0002] 目前,互补金属氧化物半导体(Complementary Metal Oxide Semiconductor, CMOS)低温多晶娃技术(Low Temperature Po 1 y_si 1 icon,LTPS)通常应用于LTPS液晶显示 (Liquid Crystal Display,LCD)中。按照CMOS工艺集成的栅极驱动电路结构简单,并且具有可靠性高、功耗低等优点。但是在传统CMOS工艺中,P型和N型薄膜晶体管(Thin Film Transistor,TFT)同时存在,为保证制作过程中电路功能性和可靠性,需同时使得N型TFT和 P型TFT满足各自的性能要求,因而增加了 LTPS工艺的复杂度和难度,降低了 TFT特性和良率,提高了产品成本,限制了CMOS LTPS G0A(Gate Driver on Array,阵列基板行驱动,或称阵列基板栅极驱动)的应用。
[0003] 例如,如图1所示的一种CMOS LTPS G0A电路,该电路由锁存器,与非门,缓冲器等部分组成,分别将这些组成部分转化为由薄膜晶体管组成的话,此电路将至少包括几十个晶体管,且连接极其复杂。同时,为了保证该电路功能性和可靠性,需同时保证N型TFT和P型 TFT的性能,使得工艺难度增大。发明内容
[0004] 针对现有技术中的缺陷,本发明提供一种移位寄存器单元、栅极驱动电路及其驱动方法、显示面板,本发明可以通过单一的匪05(1^-]^1^31-(^1(16-36111;[(3〇11(111(31:〇1',1^型金属氧化物半导体)工艺或?]^05(?-]^11丨31-(^1(16-36111;[〇〇11(111〇1:〇1',?型金属氧化物半导体)工艺形成LTPS G0A电路,因而降低了LTPS工艺的复杂度和难度,提高TFT特性和良率,降低了产品成本,有利于CMOS LTPS G0A的推广和应用。
[0005] 第一方面,本发明提供了一种移位寄存器单元,包括输入端、复位端和输出端,其特征在于,还包括:
[0006] 与所述输入端、所述复位端及第一节点相连的输入模块,用于在来自所述输入端的信号、来自所述复位端的信号、第一外部扫描控制信号以及第二外部扫描控制信号的控制下拉高或拉低所述第一节点处的电压;
[0007] 与所述输入模块通过所述第一节点相连、并与所述输出端相连的输出上拉模块, 用于在所述第一节点处的电压及第一外部时钟信号的控制下拉高所述输出端处的电压;
[0008] 与第二节点及低电平电压线相连、并与所述输入模块通过所述第一节点相连的下拉模块,用于在第二节点处的电压的控制下拉低所述第一节点处的电压;
[0009] 与所述输入模块通过所述第一节点相连、与所述下拉模块通过第二节点相连、并与所述低电平电压线相连的下拉控制模块,用于在所述第一节点处的电压及第二外部时钟信号的控制下拉高或拉低所述第二节点处的电压;
[0010] 与所述第二节点、所述低电平电压线、所述输入端、所述复位端以及所述输出端相连的输出下拉模块,用于在来自所述输入端的信号、来自所述复位端的信号以及所述第二节点处的电压的控制下拉低所述输出端处的电压。
[0011] 优选地,该移位寄存器单元中的晶体管全部为N型晶体管或者全部为P型晶体管。 [〇〇12]优选地,所述输出上拉模块包括第一晶体管和第一电容,所述第一晶体管的栅极连接所述第一节点,漏极连接所述第一外部时钟信号,源极连接所述输出端;所述第一电容的第一端连接所述第一节点,第二端连接所述输出端。
[0013] 优选地,所述输入模块包括第二晶体管和第三晶体管,
[0014] 所述第二晶体管的栅极连接所述输入端,漏极连接所述第一外部扫描控制信号, 源极连接所述第一节点;
[0015] 所述第三晶体管的栅极连接所述复位端,漏极连接所述第一节点,源极连接所述第二外部扫描控制信号。[〇〇16]优选地,所述下拉模块包括第六晶体管,
[0017] 所述第六晶体管的栅极连接所述第二节点,漏极连接所述第一节点,源极连接所述低电平电压线。
[0018] 优选地,所述输出下拉模块包括第七晶体管、第八晶体管和第九晶体管,
[0019] 所述第七晶体管的栅极连接所述第二节点,漏极连接所述输出端,源极连接所述低电平电压线;
[0020] 所述第八晶体管的栅极连接所述输入端,漏极连接所述输出端,源极连接所述低电平电压线;
[0021] 所述第九晶体管的栅极连接所述复位端,漏极连接所述输出端,源极连接所述低电平电压线。[〇〇22]优选地,所述下拉控制模块包括第四晶体管、第五晶体管和第二电容,
[0023] 所述第四晶体管的栅极和漏极连接所述第二外部时钟信号,源极连接所述第二节占.
[0024] 所述第五晶体管的栅极连接所述第一节点,漏极连接所述第二节点,源极连接所述低电平电压线;
[0025] 所述第二电容的第一端连接所述第二节点,第二端连接所述低电平电压线。
[0026] 优选地,所述下拉控制模块还包括第十晶体管,
[0027] 所述第十晶体管的栅极和漏极连接扫描起始信号,源极连接所述第二节点。
[0028] 第二方面,本发明还提供了一种栅极驱动电路,包括至少一级上述任意一种移位寄存器单元;
[0029] 第一外部扫描控制信号线向每一级移位寄存器单元提供第一外部扫描控制信号, 第二外部扫描控制信号线向每一级移位寄存器单元提供第二外部扫描控制信号;[〇〇3〇]第一时钟信号线向奇数级移位寄存器单元提供所述第一外部时钟信号,第二时钟信号线向偶数级移位寄存器单元提供所述第一外部时钟信号,第三时钟信号线向奇数级移位寄存器单元提供所述第二外部时钟信号,第四时钟信号线向偶数级移位寄存器单元提供所述第二外部时钟信号;
[0031]第一级移位寄存器单元的输入端和最后一级移位寄存器单元的复位端连接扫描起始信号,除此之外:
[0032] 每一级移位寄存器单元的输入端连接上一级移位寄存器单元的输出端,每一级移位寄存器单元的复位端连接下一级移位寄存器单元的输出端。
[0033] 第三方面,本发明还提供了一种栅极驱动电路的驱动方法,该栅极驱动电路为上述任意一种栅极驱动电路,该驱动方法包括:
[0034] 正向扫描时,所述第一外部扫描控制信号为恒定的高电平,所述第二外部扫描控制信号为恒定的低电平,所述第一至第四时钟信号线上的信号为周期相同、相位依次后移 1/4周期的方波信号;[〇〇35]反向扫描时,所述第一外部扫描控制信号为恒定的低电平,所述第二外部扫描控制信号为恒定的高电平,所述第一至第四时钟信号线上的信号为周期相同、相位依次前移 1/4周期的方波信号。[〇〇36]第四方面,本发明还提供了一种显示面板,包括上述任意一种栅极驱动电路。
[0037] 由上述技术方案可知,本发明所提供的移位寄存器单元中的每个模块只执行特定的电压拉高或拉低的功能,因此均可以用单一的N型TFT或P型TFT形成。因此本发明所提供的移位寄存器单元和栅极驱动电路相比较现有技术中的CMOS LTPS G0A,具有结构简单、工艺简单易行、功能完善、质量与可靠性高的特点,有利于降低产品成本、促进CMOS LTPS G0A 的推广和应用。
[0038] 当然,实施本发明的任一产品或方法并不一定需要同时达到以上所述的所有优点。附图说明
[0039] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单的介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0040] 图1是现有技术中的一种CMOS LTPS G0A电路的电路图;[0041 ]图2是本发明一实施例中一种移位寄存器单元的结构示意图;
[0042]图3是本发明一实施例中一种移位寄存器单元的电路图;[〇〇43]图4是本发明一实施例中一种移位寄存器单元正向扫描时的电路时序图;
[0044] 图5是本发明一实施例中一种移位寄存器单元反向扫描时的电路时序图;
[0045] 图6是本发明一实施例中一种栅极驱动电路中各级G0A单元的级联框图;
[0046] 图7是本发明一实施例中一种栅极驱动电路的驱动方法中正向扫描时的电路时序图;
[0047] 图8是本发明一实施例中一种栅极驱动电路的驱动方法中反向扫描时的电路时序图;
[0048] 图9是本发明一实施例中一种移位寄存器单元的电路图。具体实施方式
[0049] 为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0050]在本发明的描述中需要说明的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。[0051 ] 图1示出了现有技术中的一种CMOS LTPS G0A电路的电路图。其中,STV_N-1为第N-1级G0A单元的输出信号、STV_N为第N级G0A单元的输出信号、STV_N+1为第N+1级G0A单元的输出信号;第一外部扫描控制信号CN与第二外部扫描控制信号CNB控制STV_N-1、STV_N、 STV_N+1的接入,在时钟信号CK和CKB的触发下该GOA电路可由高电平电压线VDD和低电平电压线VSS所提供的电压使本级G0A单元输出端GATE_0UT输出高电平或低电平。[〇〇52]可见,该G0A电路由锁存器,与非门,缓冲器等部分组成,分别转化为由晶体管组成的模块的话,此G0A电路将包括几十个晶体管(且通常需要同时包括N型晶体管与P型晶体管),连接极其复杂。同时,为保证电路功能性和可靠性,需同时保证电路中N型晶体管和P型晶体管的性能,使得工艺难度增大。[〇〇53]针对上述缺陷,本发明实施例提供了一种移位寄存器单元。参见图2所示出的移位寄存器单元的结构,该移位寄存器单元包括输入端、复位端和输出端,还包括:[〇〇54]与所述输入端、所述复位端及第一节点PU相连的输入模块,用于在来自所述输入端的信号、来自所述复位端的信号、第一外部扫描控制信号以及第二外部扫描控制信号的控制下拉高或拉低所述第一节点PU处的电压;
[0055]与所述输入模块通过所述第一节点PU相连、并与所述输出端相连的输出上拉模块,用于在所述第一节点PU处的电压及第一外部时钟信号的控制下拉高所述输出端处的电压;[〇〇56]与第二节点ro及低电平电压线相连、并与所述输入模块通过所述第一节点pu相连的下拉模块,用于在第二节点ro处的电压的控制下拉低所述第一节点pu处的电压;[0〇57]与所述输入模块通过所述第一节点PU相连、与所述下拉模块通过第二节点PD相连、并与所述低电平电压线相连的下拉控制模块,用于在所述第一节点PU处的电压及第二外部时钟信号的控制下拉高或拉低所述第二节点ro处的电压;
[0058]与所述第二节点ro、所述低电平电压线、所述输入端、所述复位端以及所述输出端相连的输出下拉模块,用于在来自所述输入端的信号、来自所述复位端的信号以及所述第二节点ro处的电压的控制下拉低所述输出端处的电压。[〇〇59]由此,本发明所提供的移位寄存器单元中的每个模块只执行特定的电压拉高或拉低的功能,因此均可以用单一的N型TFT或P型TFT形成。因此本发明所提供的移位寄存器单元相比较图1所示的CMOS LTPS G0A电路相比,具有结构简单、工艺简单易行、功能完善、质量与可靠性高的特点。
[0060] 更具体地,下面以一种移位寄存器单元为例进一步说明本发明实施例的技术方案。参见图3所示的一种移位寄存器单元的电路图,该移位寄存器单元同样包括输入模块、 输出上拉模块、输出下拉模块、下拉模块、下拉控制模块等部分,并工作于CK1、CK2、CK3、CK4 四相时钟信号(周期相同、相位依次前移或依次后移1/4周期的方波信号)下,其中:
[0061] 输出上拉模块包括第一晶体管T1和第一电容C1,第一晶体管T1的栅极连接第一节点PU,漏极连接第一外部时钟信号CLK2,源极连接输出端;第一电容C1的第一端连接第一节点HJ,第二端连接输出端。[〇〇62]输入模块包括第二晶体管T2和第三晶体管T3,第二晶体管T2的栅极连接输入端, 漏极连接第一外部扫描控制信号CN,源极连接第一节点PU;第三晶体管T3的栅极连接复位端,漏极连接第一节点PU,源极连接第二外部扫描控制信号CNB。[〇〇63]下拉模块包括第六晶体管T6,第六晶体管T6的栅极连接第二节点PD,漏极连接第一节点PU,源极连接低电平电压线VSS。
[0064]输出下拉模块包括第七晶体管T7、第八晶体管T8和第九晶体管T9,第七晶体管T7 的栅极连接第二节点PD,漏极连接输出端,源极连接低电平电压线VSS;第八晶体管T8的栅极连接输入端,漏极连接输出端,源极连接低电平电压线VSS;第九晶体管T9的栅极连接复位端,漏极连接输出端,源极连接低电平电压线VSS。[〇〇65]下拉控制模块包括第四晶体管T4、第五晶体管T5和第二电容C2,第四晶体管T4的栅极和漏极连接第二外部时钟信号CLK4,源极连接第二节点H);第五晶体管T5的栅极连接第一节点HJ,漏极连接第二节点PD,源极连接低电平电压线VSS;第二电容C2的第一端连接第二节点ro,第二端连接低电平电压线VSS。
[0066] 具体来说,输入模块根据第一外部扫描控制信号CN、第二外部扫描控制信号CNB、 来自输入端的信号〇UT_N-l、来自复位端的信号0UT_N+1,控制实现正向扫描和反向扫描(输入端与复位端可以互换),对第一晶体管T1的栅极和第一节点进行预充电和复位,由第二晶体管T2、第三晶体管T3组成;输出上拉模块在预充电后,在时钟信号的配合下,使得输出端处为高电平信号,由第一晶体管T1和第一电容C1组成;输出下拉模块在第二节点PD处的信号、来自输入端的信号〇UT_N-1以及来自复位端的信号0UT_N+1的控制下,在输出低电平保持阶段,对输出端处的电位进行下拉,由第七晶体管T7、第八晶体管T8、第九晶体管T9组成;下拉模块在第二节点ro处的信号的控制下,对第一节点PU处的电位进行下拉,由第六晶体管T6组成;下拉控制模块在时钟信号和第一节点PU处电位的控制下,控制第二节点PD处的电位(在预充电和输出上拉阶段第二节点PD处的电位为低电平,输出低电平阶段第二节点处的电位为高电平),由第四晶体管T4、第五晶体管T5、第二电容C2组成。
[0067] 第一外部扫描控制信号CN与第二外部扫描控制信号CNB用于实现该移位寄存器单元的双向扫描,具体来说,正向扫描时上述电路的工作时序图如图4所示,其工作原理如下所述:[〇〇68]阶段a为预充电阶段:上一级G0A的输出0UT_N-1为本级G0A输入端所接的信号, 0UT_N-1为高电平VGH(低电平电压线上的电位为VGL),T2开启,CN的高电平将PU预充电为高电平,T5开启,PD点被放电下拉至低电平,T6、T7关闭,T8的栅极接0UT_N-1,T8开启,对 OUTPUT进行下拉。下一级G0A的输出0UT_N+1为本级G0A复位端所接的信号,0UT_N+1为低电平时,T3、T9关闭,因而C1电压被预充电至VGH-VGL。
[0069] 阶段b为输出上拉阶段:输入端信号0UT_N-1为低电平,T2关闭,T8关闭,复位端信号0UT_N+1为低电平,T3、T9关闭,对PU、0UTPUT均无电位下拉作用。由于作为CLK4的CK4仍为低电平,PU点为高电平,T5仍导通,仍保持为低电平VGL,T6、T7保持关闭状态。C1上电压保持VGH-VGL,作为CLK2的CK2由低电平变为高电平VGH,因此T1的栅极PU被第一电容C1耦合至更高的电平2VGH-VGL,则通过T1拉高OUTPUT处的电位到高电平VGH(即起到了升压Boost-up 的作用)。
[0070] 阶段C为复位阶段:下一级G0A输出0UT_N+1为高电平,使得T3开启,PU点被下拉至低电平VGL,T6关闭;T9开启,OUTPUT被下拉至低电平VGL。
[0071] 阶段d为直流下拉阶段:0UT_N-1和0UT_N+1均为低电平,12、13、18、19关闭11]点仍为低电平,T6关闭。CK4为高电平,对C2进行充电,上拉至高电平VGH,C2被充电至VGH-VGL。 在CK1、CK2、CK3为高电平期间,依靠C2维持的高电平,T6、T7持续导通,以直流下拉的方式拉低PU和OUTPUT处的电位。[〇〇72] 另一方面,反向扫描时CN为低电平VGL,CNB为高电平¥611,0(1、0(2、0(3、0(4时钟反方向扫描,G0A为反向扫描状态,输入端与复位端相互交换。上述电路的工作时序图如图5所示,其工作原理如下所述:[〇〇73]阶段a为预充电阶段:下一级G0A输出0UT_N+1为起始信号,0UT_N+1为高电平,T3开启,CNB的高电平将PU点充电为高电平VGH,T5开启,点被放电下拉至低电平,T6、T7关闭, T9的栅极接0UT_N+1,T9开启,对OUTPUT进行下拉。上一级G0A输出0UT_N-1为低电平,T2、T8 关闭。C1电压被预充电至VGH-VGL。[〇〇74]阶段b为输出上拉阶段:起始信号0UT_N+1为低电平,T3关闭,T9关闭,上一级G0A输出0UT_N-1为低电平,T2、T8关闭,对PU、0UTPUT均无下拉作用。由于作为CLK4的CK4仍为低电平,PU点为高电平,T5仍导通,PD仍保持为低电平VGL,T6、T7保持关闭状态。C1上电压保持 VGH-VGL,作为CLK2的CK2由低电平变为高电平VGH,则T1的栅极PU被第一电容C1耦合至更高的电平2VGH-VGL,则通过T1拉高OUTPUT处的电位到高电平VGH(即起到了升压Boost-up的作用)。[〇〇75]阶段c为复位阶段:上一级G0A输出0UT_N-1为高电平,PU复位T2开启,PU点被下拉至低电平,T5关闭;T8开启,OUTPUT被下拉至低电平VGL。[〇〇76] 阶段d为直流下拉阶段:0UT_N-1和0UT_N+1均为低电平,12、13、18、19关闭11]点仍为低电平,T5关闭。CK4为高电平,对C2进行充电,上拉至高电平VGH,C2被充电至VGH-VGL。 在CK3、CK2、CK1为高电平期间,依靠C2维持为高电平,T6、T7持续导通,以直流下拉的方式拉低PU和OUTPUT处的电位。[〇〇77]在利用上述移位寄存器单元形成栅极驱动电路(G0A电路)时,可以为如G0A级联框图图6所示的栅极驱动电路,其包括至少一级(图中以m级为例进行表示)上述任意一种移位寄存器单元(〇UTPUT_l、0UTPUT_2、……0UTPUT_n_ 1、0UTPUT_n、0UTPUT_n+1、0UTPUT_n+2、 0UTPUT_m-l、0UTPUT_m),另外:
[0078] 第一外部扫描控制信号线向每一级移位寄存器单元提供第一外部扫描控制信号 CN,第二外部扫描控制信号线向每一级移位寄存器单元提供第二外部扫描控制信号CNB;
[0079] 第一时钟信号线CK1向奇数级移位寄存器单元提供所述第一外部时钟信号CLK2, 第二时钟信号线CK2向偶数级移位寄存器单元提供所述第一外部时钟信号CLK2,第三时钟信号线CK3向奇数级移位寄存器单元提供所述第二外部时钟信号CLK4,第四时钟信号线CK4 向偶数级移位寄存器单元提供所述第二外部时钟信号CKL4;
[0080] 第一级移位寄存器单元的输入端和最后一级移位寄存器单元的复位端连接扫描起始信号STV,除此之外:
[0081] 每一级移位寄存器单元的输入端0UT_N_1连接上一级移位寄存器单元的输出端 OUTPUT,每一级移位寄存器单元的复位端0UTPUT_N+1连接下一级移位寄存器单元的输出端 OUTPUT〇[〇〇82]具体在GOA电路中执行上述工作流程时,正向扫描中,上一级GOA单元输出为下一级G0A单元的起始信号,下一级G0A单元输出为上一级G0A单元的复位信号;反向扫描中,下一级G0A单元输出为上一级G0A单元的起始信号,上一级G0A单元输出为下一级G0A单元的复位信号。[〇〇83] 上述移位寄存器单元(G0A单元)与栅极驱动电路(G0A电路)不仅结构简单,还具有直流下拉、双向扫描、四相时钟信号触发、输出信号无浮动(F1 oat ing)、升压(Boost-up)的特点,其中,双向扫描为小尺寸LCD的重要功能,四相时钟GOA更适用于高分辨率LCD产品中。 更重要的是,其可以采用单一的匪0S或PM0S工艺,工艺更加简单,生产效率更高,特性更加可靠,且上述电路中晶体管的数量较少,有利于LCD产品的窄边框化设计。
[0084]对应于上述任意一种栅极驱动电路,这里提供一种栅极驱动电路的驱动方法,该驱动方法包括:[〇〇85]参见图7所示的栅极驱动电路正向扫描时的电路时序图,正向扫描时,所述第一外部扫描控制信号CN为恒定的高电平,所述第二外部扫描控制信号CNB为恒定的低电平,所述第一至第四时钟信号线CK1至CK4上的信号为周期相同、相位依次后移1/4周期的方波信号;
[0086]参见图8所示的栅极驱动电路反向扫描时的的电路时序图,反向扫描时,所述第一外部扫描控制信号CN为恒定的低电平,所述第二外部扫描控制信号CNB为恒定的高电平,所述第一至第四时钟信号线CK1至CK4上的信号为周期相同、相位依次前移1/4周期的方波信号。[〇〇87]在上述信号的作用下,随扫描起始信号STV,各级移位寄存器单元的输出G1、G2、〜 Gn-l、Gn(n为不小于1的正整数)依次向前或向后传递(具体在每个移位寄存器单元处的传递流程参见上述正向扫描及反向扫描时移位寄存器单元的工作原理),如图7、图8所示。
[0088] 该栅极驱动电路的驱动方法对应于上述任意一种栅极驱动电路,因而解决同样技术问题、能达到相同的技术效果。
[0089] 另外,图9示出了在本发明另一实施例中的另一种下拉控制模块的结构,其利用栅极和漏极连接扫描起始信号STV、源极连接所述第二节点PD的第十晶体管T10,使得在每一帧起始时,对所有G0A电路点进行一次充电至VGH,对PU和OUTPUT进行下拉复位,因而可以具有更佳的可靠性。
[0090] 当然,上述任意一种电路均是本发明所给出的移位寄存器单元的一种示例,本领域技术人员还可以在基础上得到其他结构的输入模块、下拉模块、下拉控制模块、输出上拉模块或输出下拉模块,其显然不脱离本发明各实施例的精神和范围。
[0091] 一种显示面板,其特征在于,该显示面板包括上述任意一种栅极驱动电路,该显示面板可以为:电子纸、手机、平板电脑、电视机、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
[0092] 该显示面板对应于上述任意一种栅极驱动电路,因而解决同样技术问题、能达到相同的技术效果。[〇〇93]需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0094]以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (9)

1.一种移位寄存器单元,包括输入端、复位端和输出端,其特征在于,还包括:与所述输入端、所述复位端及第一节点相连的输入模块,用于在来自所述输入端的信 号、来自所述复位端的信号、第一外部扫描控制信号以及第二外部扫描控制信号的控制下 拉高或拉低所述第一节点处的电压;与所述输入模块通过所述第一节点相连、并与所述输出端相连的输出上拉模块,用于 在所述第一节点处的电压及第一外部时钟信号的控制下拉高所述输出端处的电压;与第二节点及低电平电压线相连、并与所述输入模块通过所述第一节点相连的下拉模 块,用于在第二节点处的电压的控制下拉低所述第一节点处的电压;与所述输入模块通过所述第一节点相连、与所述下拉模块通过第二节点相连、并与所 述低电平电压线相连的下拉控制模块,用于在所述第一节点处的电压及第二外部时钟信号 的控制下拉高或拉低所述第二节点处的电压;与所述第二节点、所述低电平电压线、所述输入端、所述复位端以及所述输出端相连的 输出下拉模块,用于在来自所述输入端的信号、来自所述复位端的信号以及所述第二节点 处的电压的控制下拉低所述输出端处的电压;其中,所述下拉控制模块包括第十晶体管,所述第十晶体管的栅极和漏极连接扫描起 始信号,源极连接所述第二节点;所述下拉控制模块包括第四晶体管、第五晶体管和第二电容,所述第四晶体管的栅极和漏极连接所述第二外部时钟信号,源极连接所述第二节点; 所述第五晶体管的栅极连接所述第一节点,漏极连接所述第二节点,源极连接所述低 电平电压线;所述第二电容的第一端连接所述第二节点,第二端连接所述低电平电压线。
2.根据权利要求1所述的移位寄存器单元,其特征在于,该移位寄存器单元中的晶体管 全部为N型晶体管或者全部为P型晶体管。
3.根据权利要求2所述的移位寄存器单元,其特征在于,所述输出上拉模块包括第一晶 体管和第一电容,所述第一晶体管的栅极连接所述第一节点,漏极连接所述第一外部时钟 信号,源极连接所述输出端;所述第一电容的第一端连接所述第一节点,第二端连接所述输出端。
4.根据权利要求3所述的移位寄存器单元,其特征在于,所述输入模块包括第二晶体管 和第三晶体管,所述第二晶体管的栅极连接所述输入端,漏极连接所述第一外部扫描控制信号,源极 连接所述第一节点;所述第三晶体管的栅极连接所述复位端,漏极连接所述第一节点,源极连接所述第二 外部扫描控制信号。
5.根据权利要求4所述的移位寄存器单元,其特征在于,所述下拉模块包括第六晶体 管,所述第六晶体管的栅极连接所述第二节点,漏极连接所述第一节点,源极连接所述低 电平电压线。
6.根据权利要求5所述的移位寄存器单元,其特征在于,所述输出下拉模块包括第七晶 体管、第八晶体管和第九晶体管,所述第七晶体管的栅极连接所述第二节点,漏极连接所述输出端,源极连接所述低电 平电压线;所述第八晶体管的栅极连接所述输入端,漏极连接所述输出端,源极连接所述低电平 电压线;所述第九晶体管的栅极连接所述复位端,漏极连接所述输出端,源极连接所述低电平 电压线。
7.—种栅极驱动电路,其特征在于,包括至少一级如权利要求1至6中任意一项所述的 移位寄存器单元;第一外部扫描控制信号线向每一级移位寄存器单元提供第一外部扫描控制信号,第二 外部扫描控制信号线向每一级移位寄存器单元提供第二外部扫描控制信号;第一时钟信号线向奇数级移位寄存器单元提供所述第一外部时钟信号,第二时钟信号 线向偶数级移位寄存器单元提供所述第一外部时钟信号,第三时钟信号线向奇数级移位寄 存器单元提供所述第二外部时钟信号,第四时钟信号线向偶数级移位寄存器单元提供所述 第二外部时钟信号;第一级移位寄存器单元的输入端和最后一级移位寄存器单元的复位端连接扫描起始 信号,除此之外:每一级移位寄存器单元的输入端连接上一级移位寄存器单元的输出端,每一级移位寄 存器单元的复位端连接下一级移位寄存器单元的输出端。
8.—种栅极驱动电路的驱动方法,其特征在于,所述栅极驱动电路为权利要求7所述的 栅极驱动电路,该驱动方法包括:正向扫描时,所述第一外部扫描控制信号为恒定的高电平,所述第二外部扫描控制信 号为恒定的低电平,所述第一至第四时钟信号线上的信号为周期相同、相位依次后移1/4周 期的方波信号;反向扫描时,所述第一外部扫描控制信号为恒定的低电平,所述第二外部扫描控制信 号为恒定的高电平,所述第一至第四时钟信号线上的信号为周期相同、相位依次前移1/4周 期的方波信号。
9.一种显示面板,其特征在于,该显示面板包括如权利要求7所述的栅极驱动电路。
CN201410645991.9A 2014-11-12 2014-11-12 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板 CN104318909B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201410645991.9A CN104318909B (zh) 2014-11-12 2014-11-12 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201410645991.9A CN104318909B (zh) 2014-11-12 2014-11-12 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
US14/890,845 US20160351156A1 (en) 2014-11-12 2015-03-13 Shift register unit, gate driving circuit, driving method thereof and display panel
PCT/CN2015/074230 WO2016074395A1 (zh) 2014-11-12 2015-03-13 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板

Publications (2)

Publication Number Publication Date
CN104318909A CN104318909A (zh) 2015-01-28
CN104318909B true CN104318909B (zh) 2017-02-22

Family

ID=52374132

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201410645991.9A CN104318909B (zh) 2014-11-12 2014-11-12 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板

Country Status (3)

Country Link
US (1) US20160351156A1 (zh)
CN (1) CN104318909B (zh)
WO (1) WO2016074395A1 (zh)

Families Citing this family (54)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104318909B (zh) * 2014-11-12 2017-02-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
KR102218479B1 (ko) * 2015-01-26 2021-02-23 삼성디스플레이 주식회사 센싱 구동 회로 및 이를 포함하는 표시 장치
CN104575430B (zh) * 2015-02-02 2017-05-31 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN104616616B (zh) 2015-02-12 2017-12-15 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、阵列基板、显示装置
CN104732940B (zh) * 2015-03-30 2017-03-15 深圳市华星光电技术有限公司 Cmos栅极驱动电路
CN104715734B (zh) * 2015-04-14 2017-08-08 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN104732951B (zh) * 2015-04-21 2017-03-01 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动装置、显示面板
CN104851383B (zh) * 2015-06-01 2017-08-11 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路和显示装置
CN104992661B (zh) * 2015-07-29 2017-09-19 京东方科技集团股份有限公司 移位寄存电路及其驱动方法、栅极驱动电路及显示装置
CN105070263B (zh) * 2015-09-02 2017-06-27 深圳市华星光电技术有限公司 Cmos goa电路
CN105161063B (zh) * 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105185333B (zh) * 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105047127B (zh) * 2015-09-21 2017-12-22 京东方科技集团股份有限公司 移位寄存器单元及驱动方法、行扫描驱动电路、显示装置
US9824658B2 (en) * 2015-09-22 2017-11-21 Shenzhen China Star Optoelectronics Technology Co., Ltd GOA circuit and liquid crystal display device
CN105096904B (zh) 2015-09-30 2018-04-10 京东方科技集团股份有限公司 栅极驱动电路、显示装置和驱动方法
CN105206246B (zh) * 2015-10-31 2018-05-11 武汉华星光电技术有限公司 扫描驱动电路及具有该电路的液晶显示装置
CN105390102B (zh) * 2015-11-02 2017-10-17 武汉华星光电技术有限公司 栅极驱动电路及应用该电路的显示装置
CN105336302B (zh) * 2015-12-07 2017-12-01 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105469760B (zh) * 2015-12-17 2017-12-29 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105390086B (zh) * 2015-12-17 2018-03-02 武汉华星光电技术有限公司 栅极驱动电路和使用栅极驱动电路的显示器
CN105355187B (zh) * 2015-12-22 2018-03-06 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105405406B (zh) * 2015-12-29 2017-12-22 武汉华星光电技术有限公司 栅极驱动电路和使用栅极驱动电路的显示器
CN105513550B (zh) * 2016-01-04 2019-02-01 武汉华星光电技术有限公司 Goa驱动电路
CN105609040A (zh) * 2016-03-22 2016-05-25 京东方科技集团股份有限公司 移位寄存单元、移位寄存器及方法、驱动电路、显示装置
CN105976775B (zh) * 2016-05-18 2019-01-15 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN105761758A (zh) * 2016-05-18 2016-07-13 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN105869588B (zh) * 2016-05-27 2018-06-22 武汉华星光电技术有限公司 基于ltps半导体薄膜晶体管的goa电路
CN106057147B (zh) * 2016-06-28 2018-09-11 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN106023876A (zh) * 2016-07-29 2016-10-12 上海中航光电子有限公司 一种双向扫描单元、驱动方法及栅极驱动电路
CN106023874A (zh) * 2016-07-29 2016-10-12 上海中航光电子有限公司 一种双向扫描单元、驱动方法及栅极驱动电路
CN106128379B (zh) * 2016-08-08 2019-01-15 武汉华星光电技术有限公司 Goa电路
US10490133B2 (en) * 2016-08-18 2019-11-26 Hon Hai Precision Industry Co., Ltd. Shift register module and display driving circuit thereof
CN106128349B (zh) * 2016-08-29 2019-01-22 武汉华星光电技术有限公司 平面显示装置及其扫描驱动电路
CN106448600B (zh) * 2016-10-26 2018-05-18 京东方科技集团股份有限公司 移位寄存器及其驱动方法
CN106409207A (zh) * 2016-10-27 2017-02-15 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106531048B (zh) * 2016-11-29 2020-03-27 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路、显示面板和驱动方法
KR20180070997A (ko) * 2016-12-19 2018-06-27 엘지디스플레이 주식회사 게이트 구동회로
CN106527002B (zh) * 2016-12-29 2019-09-17 深圳市华星光电技术有限公司 一种能够提高goa信赖性的阵列基板
CN106782414B (zh) * 2017-02-27 2019-11-26 武汉华星光电技术有限公司 一种goa驱动面板
CN106847223B (zh) * 2017-03-29 2019-03-22 武汉华星光电技术有限公司 扫描驱动电路及液晶显示面板
CN106952624B (zh) * 2017-03-31 2019-05-28 京东方科技集团股份有限公司 移位寄存单元及其驱动方法、栅极驱动电路及显示装置
CN106875911B (zh) * 2017-04-12 2019-04-16 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法
CN106910451B (zh) * 2017-04-28 2020-09-29 昆山龙腾光电股份有限公司 栅极驱动电路和栅极驱动电路的驱动方法
WO2018209519A1 (zh) * 2017-05-15 2018-11-22 深圳市柔宇科技有限公司 Goa电路、阵列基板和显示装置
US10283067B2 (en) * 2017-08-01 2019-05-07 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. GOA driving circuit and LCD
TWI628638B (zh) * 2017-10-27 2018-07-01 友達光電股份有限公司 掃描驅動器及應用其之顯示裝置
US10283068B1 (en) * 2017-11-03 2019-05-07 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. GOA circuit
US10269320B1 (en) * 2017-11-27 2019-04-23 Wuhan China Star Optoelectronics Semiconductor Display Technologyco., Ltd. GOA circuit and embedded touch display panel
CN108564907B (zh) * 2018-01-23 2021-01-26 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN108053801B (zh) * 2018-02-12 2021-01-29 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
CN109360533B (zh) * 2018-11-28 2020-09-01 武汉华星光电技术有限公司 液晶面板及其栅极驱动电路
CN112154497A (zh) * 2019-03-22 2020-12-29 京东方科技集团股份有限公司 移位寄存器单元、驱动电路、显示装置以及驱动方法
CN110136669A (zh) * 2019-05-17 2019-08-16 武汉京东方光电科技有限公司 移位寄存器单元及其驱动方法和栅极驱动电路
CN110690889A (zh) * 2019-10-14 2020-01-14 华南理工大学 一种电平移位电路

Family Cites Families (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101032945B1 (ko) * 2004-03-12 2011-05-09 삼성전자주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
KR101023726B1 (ko) * 2004-03-31 2011-03-25 엘지디스플레이 주식회사 쉬프트 레지스터
JP5079301B2 (ja) * 2006-10-26 2012-11-21 三菱電機株式会社 シフトレジスタ回路およびそれを備える画像表示装置
US8549575B2 (en) * 2008-04-30 2013-10-01 At&T Intellectual Property I, L.P. Dynamic synchronization of media streams within a social network
CN101783124B (zh) * 2010-02-08 2013-05-08 北京大学深圳研究生院 栅极驱动电路单元、栅极驱动电路及显示装置
EP2703948A4 (en) * 2011-04-27 2014-12-17 Panasonic Corp Electronic device
CN102629444B (zh) * 2011-08-22 2014-06-25 北京京东方光电科技有限公司 栅极集成驱动电路、移位寄存器及显示屏
KR101340197B1 (ko) * 2011-09-23 2013-12-10 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
KR101354365B1 (ko) * 2011-12-30 2014-01-23 하이디스 테크놀로지 주식회사 쉬프트 레지스터 및 이를 이용한 게이트 구동회로
KR101419248B1 (ko) * 2012-09-28 2014-07-15 엘지디스플레이 주식회사 쉬프트 레지스터
CN102982777B (zh) * 2012-12-07 2015-10-07 京东方科技集团股份有限公司 显示装置的栅极驱动电路
CN103021318B (zh) * 2012-12-14 2016-02-17 京东方科技集团股份有限公司 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN103021466B (zh) * 2012-12-14 2016-08-03 京东方科技集团股份有限公司 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN103426414B (zh) * 2013-07-16 2015-12-09 北京京东方光电科技有限公司 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN103474017B (zh) * 2013-09-12 2016-01-27 北京京东方光电科技有限公司 移位寄存器单元、栅极驱动电路及显示装置
CN103714792B (zh) * 2013-12-20 2015-11-11 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN103700356A (zh) * 2013-12-27 2014-04-02 合肥京东方光电科技有限公司 移位寄存器单元及其驱动方法、移位寄存器、显示装置
CN103761937B (zh) * 2014-01-27 2017-01-11 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置
CN203760057U (zh) * 2014-03-27 2014-08-06 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
CN104036738B (zh) * 2014-03-27 2016-06-01 京东方科技集团股份有限公司 一种移位寄存器单元、栅极驱动电路及显示装置
US20150325118A1 (en) * 2014-05-09 2015-11-12 Looq System Inc Remote control adapter and adaptation method
CN104064153B (zh) * 2014-05-19 2016-08-31 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN104318886B (zh) * 2014-10-31 2017-04-05 京东方科技集团股份有限公司 一种goa单元及驱动方法,goa电路和显示装置
CN104332181B (zh) * 2014-11-03 2018-11-13 合肥鑫晟光电科技有限公司 一种移位寄存器及栅极驱动装置
CN204189456U (zh) * 2014-11-12 2015-03-04 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示面板
CN104318909B (zh) * 2014-11-12 2017-02-22 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路及其驱动方法、显示面板
CN104715734B (zh) * 2015-04-14 2017-08-08 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
CN104318909A (zh) 2015-01-28
US20160351156A1 (en) 2016-12-01
WO2016074395A1 (zh) 2016-05-19

Similar Documents

Publication Publication Date Title
CN105047168B (zh) 移位寄存器、栅极驱动电路及显示装置
CN104021769B (zh) 一种移位寄存器、栅线集成驱动电路及显示屏
CN105679262B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN104700806B (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN104835450B (zh) 移位寄存器单元及其控制方法、栅极驱动电路、显示装置
CN103943055B (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN104732940B (zh) Cmos栅极驱动电路
CN106057147B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN103996367B (zh) 移位寄存器、栅极驱动电路和显示装置
CN104700814B (zh) 移位寄存器单元、栅极驱动装置以及显示装置
CN103440839B (zh) 移位寄存单元、移位寄存器和显示装置
CN104766580B (zh) 移位寄存器单元及驱动方法、栅极驱动电路和显示装置
CN104360781B (zh) 触控电极的驱动单元、驱动电路、触控面板及驱动方法
CN104517575B (zh) 移位寄存器及级传栅极驱动电路
CN105427829B (zh) 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN104795034B (zh) 一种goa电路及液晶显示器
CN104332146B (zh) 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置
CN102982777B (zh) 显示装置的栅极驱动电路
CN105068682B (zh) 感测显示装置及其移位暂存器
CN104318904B (zh) 移位寄存器单元及其驱动方法、移位寄存器、显示装置
CN105047228B (zh) 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN102945657B (zh) 移位寄存器单元、栅极驱动电路、阵列基板和显示装置
CN103943083B (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN102779478B (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN203773916U (zh) 移位寄存器单元、移位寄存器和显示装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant